749a9e95d45f1ce36d5287322635d03e3314a13a
[dpdk.git] / drivers / net / mlx5 / mlx5.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2015 6WIND S.A.
3  * Copyright 2015 Mellanox Technologies, Ltd
4  */
5
6 #ifndef RTE_PMD_MLX5_H_
7 #define RTE_PMD_MLX5_H_
8
9 #include <stddef.h>
10 #include <stdbool.h>
11 #include <stdint.h>
12 #include <limits.h>
13 #include <sys/queue.h>
14
15 #include <rte_pci.h>
16 #include <rte_ether.h>
17 #include <ethdev_driver.h>
18 #include <rte_rwlock.h>
19 #include <rte_interrupts.h>
20 #include <rte_errno.h>
21 #include <rte_flow.h>
22 #include <rte_mtr.h>
23
24 #include <mlx5_glue.h>
25 #include <mlx5_devx_cmds.h>
26 #include <mlx5_prm.h>
27 #include <mlx5_common_mp.h>
28 #include <mlx5_common_mr.h>
29 #include <mlx5_common_devx.h>
30
31 #include "mlx5_defs.h"
32 #include "mlx5_utils.h"
33 #include "mlx5_os.h"
34 #include "mlx5_autoconf.h"
35
36
37 #define MLX5_SH(dev) (((struct mlx5_priv *)(dev)->data->dev_private)->sh)
38
39 /*
40  * Number of modification commands.
41  * The maximal actions amount in FW is some constant, and it is 16 in the
42  * latest releases. In some old releases, it will be limited to 8.
43  * Since there is no interface to query the capacity, the maximal value should
44  * be used to allow PMD to create the flow. The validation will be done in the
45  * lower driver layer or FW. A failure will be returned if exceeds the maximal
46  * supported actions number on the root table.
47  * On non-root tables, there is no limitation, but 32 is enough right now.
48  */
49 #define MLX5_MAX_MODIFY_NUM                     32
50 #define MLX5_ROOT_TBL_MODIFY_NUM                16
51
52 enum mlx5_ipool_index {
53 #if defined(HAVE_IBV_FLOW_DV_SUPPORT) || !defined(HAVE_INFINIBAND_VERBS_H)
54         MLX5_IPOOL_DECAP_ENCAP = 0, /* Pool for encap/decap resource. */
55         MLX5_IPOOL_PUSH_VLAN, /* Pool for push vlan resource. */
56         MLX5_IPOOL_TAG, /* Pool for tag resource. */
57         MLX5_IPOOL_PORT_ID, /* Pool for port id resource. */
58         MLX5_IPOOL_JUMP, /* Pool for jump resource. */
59         MLX5_IPOOL_SAMPLE, /* Pool for sample resource. */
60         MLX5_IPOOL_DEST_ARRAY, /* Pool for destination array resource. */
61         MLX5_IPOOL_TUNNEL_ID, /* Pool for tunnel offload context */
62         MLX5_IPOOL_TNL_TBL_ID, /* Pool for tunnel table ID. */
63 #endif
64         MLX5_IPOOL_MTR, /* Pool for meter resource. */
65         MLX5_IPOOL_MCP, /* Pool for metadata resource. */
66         MLX5_IPOOL_HRXQ, /* Pool for hrxq resource. */
67         MLX5_IPOOL_MLX5_FLOW, /* Pool for mlx5 flow handle. */
68         MLX5_IPOOL_RTE_FLOW, /* Pool for rte_flow. */
69         MLX5_IPOOL_RSS_EXPANTION_FLOW_ID, /* Pool for Queue/RSS flow ID. */
70         MLX5_IPOOL_RSS_SHARED_ACTIONS, /* Pool for RSS shared actions. */
71         MLX5_IPOOL_MTR_POLICY, /* Pool for meter policy resource. */
72         MLX5_IPOOL_MAX,
73 };
74
75 /*
76  * There are three reclaim memory mode supported.
77  * 0(none) means no memory reclaim.
78  * 1(light) means only PMD level reclaim.
79  * 2(aggressive) means both PMD and rdma-core level reclaim.
80  */
81 enum mlx5_reclaim_mem_mode {
82         MLX5_RCM_NONE, /* Don't reclaim memory. */
83         MLX5_RCM_LIGHT, /* Reclaim PMD level. */
84         MLX5_RCM_AGGR, /* Reclaim PMD and rdma-core level. */
85 };
86
87 /* The type of flow. */
88 enum mlx5_flow_type {
89         MLX5_FLOW_TYPE_CTL, /* Control flow. */
90         MLX5_FLOW_TYPE_GEN, /* General flow. */
91         MLX5_FLOW_TYPE_MCP, /* MCP flow. */
92         MLX5_FLOW_TYPE_MAXI,
93 };
94
95 /* Hlist and list callback context. */
96 struct mlx5_flow_cb_ctx {
97         struct rte_eth_dev *dev;
98         struct rte_flow_error *error;
99         void *data;
100         void *data2;
101 };
102
103 /* Device attributes used in mlx5 PMD */
104 struct mlx5_dev_attr {
105         uint64_t        device_cap_flags_ex;
106         int             max_qp_wr;
107         int             max_sge;
108         int             max_cq;
109         int             max_qp;
110         int             max_cqe;
111         uint32_t        max_pd;
112         uint32_t        max_mr;
113         uint32_t        max_srq;
114         uint32_t        max_srq_wr;
115         uint32_t        raw_packet_caps;
116         uint32_t        max_rwq_indirection_table_size;
117         uint32_t        max_tso;
118         uint32_t        tso_supported_qpts;
119         uint64_t        flags;
120         uint64_t        comp_mask;
121         uint32_t        sw_parsing_offloads;
122         uint32_t        min_single_stride_log_num_of_bytes;
123         uint32_t        max_single_stride_log_num_of_bytes;
124         uint32_t        min_single_wqe_log_num_of_strides;
125         uint32_t        max_single_wqe_log_num_of_strides;
126         uint32_t        stride_supported_qpts;
127         uint32_t        tunnel_offloads_caps;
128         char            fw_ver[64];
129 };
130
131 /** Data associated with devices to spawn. */
132 struct mlx5_dev_spawn_data {
133         uint32_t ifindex; /**< Network interface index. */
134         uint32_t max_port; /**< Device maximal port index. */
135         uint32_t phys_port; /**< Device physical port index. */
136         int pf_bond; /**< bonding device PF index. < 0 - no bonding */
137         int numa_node; /**< Device numa node. */
138         struct mlx5_switch_info info; /**< Switch information. */
139         void *phys_dev; /**< Associated physical device. */
140         struct rte_eth_dev *eth_dev; /**< Associated Ethernet device. */
141         struct rte_pci_device *pci_dev; /**< Backend PCI device. */
142         struct mlx5_bond_info *bond_info;
143 };
144
145 /** Data associated with socket messages. */
146 struct mlx5_flow_dump_req  {
147         uint32_t port_id; /**< There are plans in DPDK to extend port_id. */
148         uint64_t flow_id;
149 } __rte_packed;
150
151 struct mlx5_flow_dump_ack {
152         int rc; /**< Return code. */
153 };
154
155 /** Key string for IPC. */
156 #define MLX5_MP_NAME "net_mlx5_mp"
157
158
159 LIST_HEAD(mlx5_dev_list, mlx5_dev_ctx_shared);
160
161 /* Shared data between primary and secondary processes. */
162 struct mlx5_shared_data {
163         rte_spinlock_t lock;
164         /* Global spinlock for primary and secondary processes. */
165         int init_done; /* Whether primary has done initialization. */
166         unsigned int secondary_cnt; /* Number of secondary processes init'd. */
167         struct mlx5_dev_list mem_event_cb_list;
168         rte_rwlock_t mem_event_rwlock;
169 };
170
171 /* Per-process data structure, not visible to other processes. */
172 struct mlx5_local_data {
173         int init_done; /* Whether a secondary has done initialization. */
174 };
175
176 extern struct mlx5_shared_data *mlx5_shared_data;
177
178 /* Dev ops structs */
179 extern const struct eth_dev_ops mlx5_dev_ops;
180 extern const struct eth_dev_ops mlx5_dev_sec_ops;
181 extern const struct eth_dev_ops mlx5_dev_ops_isolate;
182
183 struct mlx5_counter_ctrl {
184         /* Name of the counter. */
185         char dpdk_name[RTE_ETH_XSTATS_NAME_SIZE];
186         /* Name of the counter on the device table. */
187         char ctr_name[RTE_ETH_XSTATS_NAME_SIZE];
188         uint32_t dev:1; /**< Nonzero for dev counters. */
189 };
190
191 struct mlx5_xstats_ctrl {
192         /* Number of device stats. */
193         uint16_t stats_n;
194         /* Number of device stats identified by PMD. */
195         uint16_t  mlx5_stats_n;
196         /* Index in the device counters table. */
197         uint16_t dev_table_idx[MLX5_MAX_XSTATS];
198         uint64_t base[MLX5_MAX_XSTATS];
199         uint64_t xstats[MLX5_MAX_XSTATS];
200         uint64_t hw_stats[MLX5_MAX_XSTATS];
201         struct mlx5_counter_ctrl info[MLX5_MAX_XSTATS];
202 };
203
204 struct mlx5_stats_ctrl {
205         /* Base for imissed counter. */
206         uint64_t imissed_base;
207         uint64_t imissed;
208 };
209
210 /* Default PMD specific parameter value. */
211 #define MLX5_ARG_UNSET (-1)
212
213 #define MLX5_LRO_SUPPORTED(dev) \
214         (((struct mlx5_priv *)((dev)->data->dev_private))->config.lro.supported)
215
216 /* Maximal size of coalesced segment for LRO is set in chunks of 256 Bytes. */
217 #define MLX5_LRO_SEG_CHUNK_SIZE 256u
218
219 /* Maximal size of aggregated LRO packet. */
220 #define MLX5_MAX_LRO_SIZE (UINT8_MAX * MLX5_LRO_SEG_CHUNK_SIZE)
221
222 /* Maximal number of segments to split. */
223 #define MLX5_MAX_RXQ_NSEG (1u << MLX5_MAX_LOG_RQ_SEGS)
224
225 /* LRO configurations structure. */
226 struct mlx5_lro_config {
227         uint32_t supported:1; /* Whether LRO is supported. */
228         uint32_t timeout; /* User configuration. */
229 };
230
231 /*
232  * Device configuration structure.
233  *
234  * Merged configuration from:
235  *
236  *  - Device capabilities,
237  *  - User device parameters disabled features.
238  */
239 struct mlx5_dev_config {
240         unsigned int hw_csum:1; /* Checksum offload is supported. */
241         unsigned int hw_vlan_strip:1; /* VLAN stripping is supported. */
242         unsigned int hw_vlan_insert:1; /* VLAN insertion in WQE is supported. */
243         unsigned int hw_fcs_strip:1; /* FCS stripping is supported. */
244         unsigned int hw_padding:1; /* End alignment padding is supported. */
245         unsigned int vf:1; /* This is a VF. */
246         unsigned int tunnel_en:1;
247         /* Whether tunnel stateless offloads are supported. */
248         unsigned int mpls_en:1; /* MPLS over GRE/UDP is enabled. */
249         unsigned int cqe_comp:1; /* CQE compression is enabled. */
250         unsigned int cqe_comp_fmt:3; /* CQE compression format. */
251         unsigned int tso:1; /* Whether TSO is supported. */
252         unsigned int rx_vec_en:1; /* Rx vector is enabled. */
253         unsigned int mr_ext_memseg_en:1;
254         /* Whether memseg should be extended for MR creation. */
255         unsigned int l3_vxlan_en:1; /* Enable L3 VXLAN flow creation. */
256         unsigned int vf_nl_en:1; /* Enable Netlink requests in VF mode. */
257         unsigned int dv_esw_en:1; /* Enable E-Switch DV flow. */
258         unsigned int dv_flow_en:1; /* Enable DV flow. */
259         unsigned int dv_xmeta_en:2; /* Enable extensive flow metadata. */
260         unsigned int lacp_by_user:1;
261         /* Enable user to manage LACP traffic. */
262         unsigned int swp:1; /* Tx generic tunnel checksum and TSO offload. */
263         unsigned int devx:1; /* Whether devx interface is available or not. */
264         unsigned int dest_tir:1; /* Whether advanced DR API is available. */
265         unsigned int reclaim_mode:2; /* Memory reclaim mode. */
266         unsigned int rt_timestamp:1; /* realtime timestamp format. */
267         unsigned int sys_mem_en:1; /* The default memory allocator. */
268         unsigned int decap_en:1; /* Whether decap will be used or not. */
269         unsigned int dv_miss_info:1; /* restore packet after partial hw miss */
270         unsigned int allow_duplicate_pattern:1;
271         /* Allow/Prevent the duplicate rules pattern. */
272         struct {
273                 unsigned int enabled:1; /* Whether MPRQ is enabled. */
274                 unsigned int stride_num_n; /* Number of strides. */
275                 unsigned int stride_size_n; /* Size of a stride. */
276                 unsigned int min_stride_size_n; /* Min size of a stride. */
277                 unsigned int max_stride_size_n; /* Max size of a stride. */
278                 unsigned int max_memcpy_len;
279                 /* Maximum packet size to memcpy Rx packets. */
280                 unsigned int min_rxqs_num;
281                 /* Rx queue count threshold to enable MPRQ. */
282         } mprq; /* Configurations for Multi-Packet RQ. */
283         int mps; /* Multi-packet send supported mode. */
284         int dbnc; /* Skip doorbell register write barrier. */
285         unsigned int flow_prio; /* Number of flow priorities. */
286         enum modify_reg flow_mreg_c[MLX5_MREG_C_NUM];
287         /* Availibility of mreg_c's. */
288         unsigned int tso_max_payload_sz; /* Maximum TCP payload for TSO. */
289         unsigned int ind_table_max_size; /* Maximum indirection table size. */
290         unsigned int max_dump_files_num; /* Maximum dump files per queue. */
291         unsigned int log_hp_size; /* Single hairpin queue data size in total. */
292         int txqs_inline; /* Queue number threshold for inlining. */
293         int txq_inline_min; /* Minimal amount of data bytes to inline. */
294         int txq_inline_max; /* Max packet size for inlining with SEND. */
295         int txq_inline_mpw; /* Max packet size for inlining with eMPW. */
296         int tx_pp; /* Timestamp scheduling granularity in nanoseconds. */
297         int tx_skew; /* Tx scheduling skew between WQE and data on wire. */
298         struct mlx5_hca_attr hca_attr; /* HCA attributes. */
299         struct mlx5_lro_config lro; /* LRO configuration. */
300 };
301
302
303 /* Structure for VF VLAN workaround. */
304 struct mlx5_vf_vlan {
305         uint32_t tag:12;
306         uint32_t created:1;
307 };
308
309 /* Flow drop context necessary due to Verbs API. */
310 struct mlx5_drop {
311         struct mlx5_hrxq *hrxq; /* Hash Rx queue queue. */
312         struct mlx5_rxq_obj *rxq; /* Rx queue object. */
313 };
314
315 /* Loopback dummy queue resources required due to Verbs API. */
316 struct mlx5_lb_ctx {
317         struct ibv_qp *qp; /* QP object. */
318         void *ibv_cq; /* Completion queue. */
319         uint16_t refcnt; /* Reference count for representors. */
320 };
321
322 #define MLX5_COUNTERS_PER_POOL 512
323 #define MLX5_MAX_PENDING_QUERIES 4
324 #define MLX5_CNT_CONTAINER_RESIZE 64
325 #define MLX5_CNT_SHARED_OFFSET 0x80000000
326 #define IS_LEGACY_SHARED_CNT(cnt) (!!((cnt) & MLX5_CNT_SHARED_OFFSET))
327 #define IS_BATCH_CNT(cnt) (((cnt) & (MLX5_CNT_SHARED_OFFSET - 1)) >= \
328                            MLX5_CNT_BATCH_OFFSET)
329 #define MLX5_CNT_SIZE (sizeof(struct mlx5_flow_counter))
330 #define MLX5_AGE_SIZE (sizeof(struct mlx5_age_param))
331
332 #define MLX5_CNT_LEN(pool) \
333         (MLX5_CNT_SIZE + \
334         ((pool)->is_aged ? MLX5_AGE_SIZE : 0))
335 #define MLX5_POOL_GET_CNT(pool, index) \
336         ((struct mlx5_flow_counter *) \
337         ((uint8_t *)((pool) + 1) + (index) * (MLX5_CNT_LEN(pool))))
338 #define MLX5_CNT_ARRAY_IDX(pool, cnt) \
339         ((int)(((uint8_t *)(cnt) - (uint8_t *)((pool) + 1)) / \
340         MLX5_CNT_LEN(pool)))
341 /*
342  * The pool index and offset of counter in the pool array makes up the
343  * counter index. In case the counter is from pool 0 and offset 0, it
344  * should plus 1 to avoid index 0, since 0 means invalid counter index
345  * currently.
346  */
347 #define MLX5_MAKE_CNT_IDX(pi, offset) \
348         ((pi) * MLX5_COUNTERS_PER_POOL + (offset) + 1)
349 #define MLX5_CNT_TO_AGE(cnt) \
350         ((struct mlx5_age_param *)((cnt) + 1))
351 /*
352  * The maximum single counter is 0x800000 as MLX5_CNT_BATCH_OFFSET
353  * defines. The pool size is 512, pool index should never reach
354  * INT16_MAX.
355  */
356 #define POOL_IDX_INVALID UINT16_MAX
357
358 /* Age status. */
359 enum {
360         AGE_FREE, /* Initialized state. */
361         AGE_CANDIDATE, /* Counter assigned to flows. */
362         AGE_TMOUT, /* Timeout, wait for rte_flow_get_aged_flows and destroy. */
363 };
364
365 enum mlx5_counter_type {
366         MLX5_COUNTER_TYPE_ORIGIN,
367         MLX5_COUNTER_TYPE_AGE,
368         MLX5_COUNTER_TYPE_MAX,
369 };
370
371 /* Counter age parameter. */
372 struct mlx5_age_param {
373         uint16_t state; /**< Age state (atomically accessed). */
374         uint16_t port_id; /**< Port id of the counter. */
375         uint32_t timeout:24; /**< Aging timeout in seconds. */
376         uint32_t sec_since_last_hit;
377         /**< Time in seconds since last hit (atomically accessed). */
378         void *context; /**< Flow counter age context. */
379 };
380
381 struct flow_counter_stats {
382         uint64_t hits;
383         uint64_t bytes;
384 };
385
386 /* Shared counters information for counters. */
387 struct mlx5_flow_counter_shared {
388         union {
389                 uint32_t refcnt; /* Only for shared action management. */
390                 uint32_t id; /* User counter ID for legacy sharing. */
391         };
392 };
393
394 /* Shared counter configuration. */
395 struct mlx5_shared_counter_conf {
396         struct rte_eth_dev *dev; /* The device shared counter belongs to. */
397         uint32_t id; /* The shared counter ID. */
398 };
399
400 struct mlx5_flow_counter_pool;
401 /* Generic counters information. */
402 struct mlx5_flow_counter {
403         union {
404                 /*
405                  * User-defined counter shared info is only used during
406                  * counter active time. And aging counter sharing is not
407                  * supported, so active shared counter will not be chained
408                  * to the aging list. For shared counter, only when it is
409                  * released, the TAILQ entry memory will be used, at that
410                  * time, shared memory is not used anymore.
411                  *
412                  * Similarly to none-batch counter dcs, since it doesn't
413                  * support aging, while counter is allocated, the entry
414                  * memory is not used anymore. In this case, as bytes
415                  * memory is used only when counter is allocated, and
416                  * entry memory is used only when counter is free. The
417                  * dcs pointer can be saved to these two different place
418                  * at different stage. It will eliminate the individual
419                  * counter extend struct.
420                  */
421                 TAILQ_ENTRY(mlx5_flow_counter) next;
422                 /**< Pointer to the next flow counter structure. */
423                 struct {
424                         struct mlx5_flow_counter_shared shared_info;
425                         /**< Shared counter information. */
426                         void *dcs_when_active;
427                         /*
428                          * For non-batch mode, the dcs will be saved
429                          * here when the counter is free.
430                          */
431                 };
432         };
433         union {
434                 uint64_t hits; /**< Reset value of hits packets. */
435                 struct mlx5_flow_counter_pool *pool; /**< Counter pool. */
436         };
437         union {
438                 uint64_t bytes; /**< Reset value of bytes. */
439                 void *dcs_when_free;
440                 /*
441                  * For non-batch mode, the dcs will be saved here
442                  * when the counter is free.
443                  */
444         };
445         void *action; /**< Pointer to the dv action. */
446 };
447
448 TAILQ_HEAD(mlx5_counters, mlx5_flow_counter);
449
450 /* Generic counter pool structure - query is in pool resolution. */
451 struct mlx5_flow_counter_pool {
452         TAILQ_ENTRY(mlx5_flow_counter_pool) next;
453         struct mlx5_counters counters[2]; /* Free counter list. */
454         struct mlx5_devx_obj *min_dcs;
455         /* The devx object of the minimum counter ID. */
456         uint64_t time_of_last_age_check;
457         /* System time (from rte_rdtsc()) read in the last aging check. */
458         uint32_t index:30; /* Pool index in container. */
459         uint32_t is_aged:1; /* Pool with aging counter. */
460         volatile uint32_t query_gen:1; /* Query round. */
461         rte_spinlock_t sl; /* The pool lock. */
462         rte_spinlock_t csl; /* The pool counter free list lock. */
463         struct mlx5_counter_stats_raw *raw;
464         struct mlx5_counter_stats_raw *raw_hw;
465         /* The raw on HW working. */
466 };
467
468 /* Memory management structure for group of counter statistics raws. */
469 struct mlx5_counter_stats_mem_mng {
470         LIST_ENTRY(mlx5_counter_stats_mem_mng) next;
471         struct mlx5_counter_stats_raw *raws;
472         struct mlx5_devx_obj *dm;
473         void *umem;
474 };
475
476 /* Raw memory structure for the counter statistics values of a pool. */
477 struct mlx5_counter_stats_raw {
478         LIST_ENTRY(mlx5_counter_stats_raw) next;
479         struct mlx5_counter_stats_mem_mng *mem_mng;
480         volatile struct flow_counter_stats *data;
481 };
482
483 TAILQ_HEAD(mlx5_counter_pools, mlx5_flow_counter_pool);
484
485 /* Counter global management structure. */
486 struct mlx5_flow_counter_mng {
487         volatile uint16_t n_valid; /* Number of valid pools. */
488         uint16_t n; /* Number of pools. */
489         uint16_t last_pool_idx; /* Last used pool index */
490         int min_id; /* The minimum counter ID in the pools. */
491         int max_id; /* The maximum counter ID in the pools. */
492         rte_spinlock_t pool_update_sl; /* The pool update lock. */
493         rte_spinlock_t csl[MLX5_COUNTER_TYPE_MAX];
494         /* The counter free list lock. */
495         struct mlx5_counters counters[MLX5_COUNTER_TYPE_MAX];
496         /* Free counter list. */
497         struct mlx5_flow_counter_pool **pools; /* Counter pool array. */
498         struct mlx5_counter_stats_mem_mng *mem_mng;
499         /* Hold the memory management for the next allocated pools raws. */
500         struct mlx5_counters flow_counters; /* Legacy flow counter list. */
501         uint8_t pending_queries;
502         uint16_t pool_index;
503         uint8_t query_thread_on;
504         bool relaxed_ordering_read;
505         bool relaxed_ordering_write;
506         bool counter_fallback; /* Use counter fallback management. */
507         LIST_HEAD(mem_mngs, mlx5_counter_stats_mem_mng) mem_mngs;
508         LIST_HEAD(stat_raws, mlx5_counter_stats_raw) free_stat_raws;
509 };
510
511 /* ASO structures. */
512 #define MLX5_ASO_QUEUE_LOG_DESC 10
513
514 struct mlx5_aso_cq {
515         uint16_t log_desc_n;
516         uint32_t cq_ci:24;
517         struct mlx5_devx_cq cq_obj;
518         uint64_t errors;
519 };
520
521 struct mlx5_aso_sq_elem {
522         union {
523                 struct {
524                         struct mlx5_aso_age_pool *pool;
525                         uint16_t burst_size;
526                 };
527                 struct mlx5_aso_mtr *mtr;
528                 struct {
529                         struct mlx5_aso_ct_action *ct;
530                         char *query_data;
531                 };
532         };
533 };
534
535 struct mlx5_aso_sq {
536         uint16_t log_desc_n;
537         rte_spinlock_t sqsl;
538         struct mlx5_aso_cq cq;
539         struct mlx5_devx_sq sq_obj;
540         volatile uint64_t *uar_addr;
541         struct mlx5_pmd_mr mr;
542         uint16_t pi;
543         uint32_t head;
544         uint32_t tail;
545         uint32_t sqn;
546         struct mlx5_aso_sq_elem elts[1 << MLX5_ASO_QUEUE_LOG_DESC];
547         uint16_t next; /* Pool index of the next pool to query. */
548 };
549
550 struct mlx5_aso_age_action {
551         LIST_ENTRY(mlx5_aso_age_action) next;
552         void *dr_action;
553         uint32_t refcnt;
554         /* Following fields relevant only when action is active. */
555         uint16_t offset; /* Offset of ASO Flow Hit flag in DevX object. */
556         struct mlx5_age_param age_params;
557 };
558
559 #define MLX5_ASO_AGE_ACTIONS_PER_POOL 512
560
561 struct mlx5_aso_age_pool {
562         struct mlx5_devx_obj *flow_hit_aso_obj;
563         uint16_t index; /* Pool index in pools array. */
564         uint64_t time_of_last_age_check; /* In seconds. */
565         struct mlx5_aso_age_action actions[MLX5_ASO_AGE_ACTIONS_PER_POOL];
566 };
567
568 LIST_HEAD(aso_age_list, mlx5_aso_age_action);
569
570 struct mlx5_aso_age_mng {
571         struct mlx5_aso_age_pool **pools;
572         uint16_t n; /* Total number of pools. */
573         uint16_t next; /* Number of pools in use, index of next free pool. */
574         rte_spinlock_t resize_sl; /* Lock for resize objects. */
575         rte_spinlock_t free_sl; /* Lock for free list access. */
576         struct aso_age_list free; /* Free age actions list - ready to use. */
577         struct mlx5_aso_sq aso_sq; /* ASO queue objects. */
578 };
579
580 /* Management structure for geneve tlv option */
581 struct mlx5_geneve_tlv_option_resource {
582         struct mlx5_devx_obj *obj; /* Pointer to the geneve tlv opt object. */
583         rte_be16_t option_class; /* geneve tlv opt class.*/
584         uint8_t option_type; /* geneve tlv opt type.*/
585         uint8_t length; /* geneve tlv opt length. */
586         uint32_t refcnt; /* geneve tlv object reference counter */
587 };
588
589
590 #define MLX5_AGE_EVENT_NEW              1
591 #define MLX5_AGE_TRIGGER                2
592 #define MLX5_AGE_SET(age_info, BIT) \
593         ((age_info)->flags |= (1 << (BIT)))
594 #define MLX5_AGE_UNSET(age_info, BIT) \
595         ((age_info)->flags &= ~(1 << (BIT)))
596 #define MLX5_AGE_GET(age_info, BIT) \
597         ((age_info)->flags & (1 << (BIT)))
598 #define GET_PORT_AGE_INFO(priv) \
599         (&((priv)->sh->port[(priv)->dev_port - 1].age_info))
600 /* Current time in seconds. */
601 #define MLX5_CURR_TIME_SEC      (rte_rdtsc() / rte_get_tsc_hz())
602
603 /* Aging information for per port. */
604 struct mlx5_age_info {
605         uint8_t flags; /* Indicate if is new event or need to be triggered. */
606         struct mlx5_counters aged_counters; /* Aged counter list. */
607         struct aso_age_list aged_aso; /* Aged ASO actions list. */
608         rte_spinlock_t aged_sl; /* Aged flow list lock. */
609 };
610
611 /* Per port data of shared IB device. */
612 struct mlx5_dev_shared_port {
613         uint32_t ih_port_id;
614         uint32_t devx_ih_port_id;
615         /*
616          * Interrupt handler port_id. Used by shared interrupt
617          * handler to find the corresponding rte_eth device
618          * by IB port index. If value is equal or greater
619          * RTE_MAX_ETHPORTS it means there is no subhandler
620          * installed for specified IB port index.
621          */
622         struct mlx5_age_info age_info;
623         /* Aging information for per port. */
624 };
625
626 /*
627  * Max number of actions per DV flow.
628  * See CREATE_FLOW_MAX_FLOW_ACTIONS_SUPPORTED
629  * in rdma-core file providers/mlx5/verbs.c.
630  */
631 #define MLX5_DV_MAX_NUMBER_OF_ACTIONS 8
632
633 /*ASO flow meter structures*/
634 /* Modify this value if enum rte_mtr_color changes. */
635 #define RTE_MTR_DROPPED RTE_COLORS
636 /* Yellow is not supported. */
637 #define MLX5_MTR_RTE_COLORS (RTE_COLOR_GREEN + 1)
638 /* table_id 22 bits in mlx5_flow_tbl_key so limit policy number. */
639 #define MLX5_MAX_SUB_POLICY_TBL_NUM 0x3FFFFF
640 #define MLX5_INVALID_POLICY_ID UINT32_MAX
641 /* Suffix table_id on MLX5_FLOW_TABLE_LEVEL_METER. */
642 #define MLX5_MTR_TABLE_ID_SUFFIX 1
643 /* Drop table_id on MLX5_FLOW_TABLE_LEVEL_METER. */
644 #define MLX5_MTR_TABLE_ID_DROP 2
645
646 enum mlx5_meter_domain {
647         MLX5_MTR_DOMAIN_INGRESS,
648         MLX5_MTR_DOMAIN_EGRESS,
649         MLX5_MTR_DOMAIN_TRANSFER,
650         MLX5_MTR_DOMAIN_MAX,
651 };
652 #define MLX5_MTR_DOMAIN_INGRESS_BIT  (1 << MLX5_MTR_DOMAIN_INGRESS)
653 #define MLX5_MTR_DOMAIN_EGRESS_BIT   (1 << MLX5_MTR_DOMAIN_EGRESS)
654 #define MLX5_MTR_DOMAIN_TRANSFER_BIT (1 << MLX5_MTR_DOMAIN_TRANSFER)
655 #define MLX5_MTR_ALL_DOMAIN_BIT      (MLX5_MTR_DOMAIN_INGRESS_BIT | \
656                                         MLX5_MTR_DOMAIN_EGRESS_BIT | \
657                                         MLX5_MTR_DOMAIN_TRANSFER_BIT)
658
659 /* The color tag rule structure. */
660 struct mlx5_sub_policy_color_rule {
661         void *rule;
662         /* The color rule. */
663         struct mlx5_flow_dv_matcher *matcher;
664         /* The color matcher. */
665         TAILQ_ENTRY(mlx5_sub_policy_color_rule) next_port;
666         /**< Pointer to the next color rule structure. */
667         int32_t src_port;
668         /* On which src port this rule applied. */
669 };
670
671 TAILQ_HEAD(mlx5_sub_policy_color_rules, mlx5_sub_policy_color_rule);
672
673 /*
674  * Meter sub-policy structure.
675  * Each RSS TIR in meter policy need its own sub-policy resource.
676  */
677 struct mlx5_flow_meter_sub_policy {
678         uint32_t main_policy_id:1;
679         /* Main policy id is same as this sub_policy id. */
680         uint32_t idx:31;
681         /* Index to sub_policy ipool entity. */
682         void *main_policy;
683         /* Point to struct mlx5_flow_meter_policy. */
684         struct mlx5_flow_tbl_resource *tbl_rsc;
685         /* The sub-policy table resource. */
686         uint32_t rix_hrxq[MLX5_MTR_RTE_COLORS];
687         /* Index to TIR resource. */
688         struct mlx5_flow_tbl_resource *jump_tbl[MLX5_MTR_RTE_COLORS];
689         /* Meter jump/drop table. */
690         struct mlx5_sub_policy_color_rules color_rules[RTE_COLORS];
691         /* List for the color rules. */
692 };
693
694 struct mlx5_meter_policy_acts {
695         uint8_t actions_n;
696         /* Number of actions. */
697         void *dv_actions[MLX5_DV_MAX_NUMBER_OF_ACTIONS];
698         /* Action list. */
699 };
700
701 struct mlx5_meter_policy_action_container {
702         uint32_t rix_mark;
703         /* Index to the mark action. */
704         struct mlx5_flow_dv_modify_hdr_resource *modify_hdr;
705         /* Pointer to modify header resource in cache. */
706         uint8_t fate_action;
707         /* Fate action type. */
708         union {
709                 struct rte_flow_action *rss;
710                 /* Rss action configuration. */
711                 uint32_t rix_port_id_action;
712                 /* Index to port ID action resource. */
713                 void *dr_jump_action[MLX5_MTR_DOMAIN_MAX];
714                 /* Jump/drop action per color. */
715                 uint16_t queue;
716                 /* Queue action configuration. */
717                 struct {
718                         uint32_t next_mtr_id;
719                         /* The next meter id. */
720                         void *next_sub_policy;
721                         /* Next meter's sub-policy. */
722                 };
723         };
724 };
725
726 /* Flow meter policy parameter structure. */
727 struct mlx5_flow_meter_policy {
728         struct rte_eth_dev *dev;
729         /* The port dev on which policy is created. */
730         uint32_t is_rss:1;
731         /* Is RSS policy table. */
732         uint32_t ingress:1;
733         /* Rule applies to ingress domain. */
734         uint32_t egress:1;
735         /* Rule applies to egress domain. */
736         uint32_t transfer:1;
737         /* Rule applies to transfer domain. */
738         uint32_t is_queue:1;
739         /* Is queue action in policy table. */
740         uint32_t is_hierarchy:1;
741         /* Is meter action in policy table. */
742         rte_spinlock_t sl;
743         uint32_t ref_cnt;
744         /* Use count. */
745         struct mlx5_meter_policy_action_container act_cnt[MLX5_MTR_RTE_COLORS];
746         /* Policy actions container. */
747         void *dr_drop_action[MLX5_MTR_DOMAIN_MAX];
748         /* drop action for red color. */
749         uint16_t sub_policy_num;
750         /* Count sub policy tables, 3 bits per domain. */
751         struct mlx5_flow_meter_sub_policy **sub_policys[MLX5_MTR_DOMAIN_MAX];
752         /* Sub policy table array must be the end of struct. */
753 };
754
755 /* The maximum sub policy is relate to struct mlx5_rss_hash_fields[]. */
756 #define MLX5_MTR_RSS_MAX_SUB_POLICY 7
757 #define MLX5_MTR_SUB_POLICY_NUM_SHIFT  3
758 #define MLX5_MTR_SUB_POLICY_NUM_MASK  0x7
759 #define MLX5_MTRS_DEFAULT_RULE_PRIORITY 0xFFFF
760 #define MLX5_MTR_CHAIN_MAX_NUM 8
761
762 /* Flow meter default policy parameter structure.
763  * Policy index 0 is reserved by default policy table.
764  * Action per color as below:
765  * green - do nothing, yellow - do nothing, red - drop
766  */
767 struct mlx5_flow_meter_def_policy {
768         struct mlx5_flow_meter_sub_policy sub_policy;
769         /* Policy rules jump to other tables. */
770         void *dr_jump_action[RTE_COLORS];
771         /* Jump action per color. */
772 };
773
774 /* Meter parameter structure. */
775 struct mlx5_flow_meter_info {
776         uint32_t meter_id;
777         /**< Meter id. */
778         uint32_t policy_id;
779         /* Policy id, the first sub_policy idx. */
780         struct mlx5_flow_meter_profile *profile;
781         /**< Meter profile parameters. */
782         rte_spinlock_t sl; /**< Meter action spinlock. */
783         /** Set of stats counters to be enabled.
784          * @see enum rte_mtr_stats_type
785          */
786         uint32_t bytes_dropped:1;
787         /** Set bytes dropped stats to be enabled. */
788         uint32_t pkts_dropped:1;
789         /** Set packets dropped stats to be enabled. */
790         uint32_t active_state:1;
791         /**< Meter hw active state. */
792         uint32_t shared:1;
793         /**< Meter shared or not. */
794         uint32_t is_enable:1;
795         /**< Meter disable/enable state. */
796         uint32_t ingress:1;
797         /**< Rule applies to egress traffic. */
798         uint32_t egress:1;
799         /**
800          * Instead of simply matching the properties of traffic as it would
801          * appear on a given DPDK port ID, enabling this attribute transfers
802          * a flow rule to the lowest possible level of any device endpoints
803          * found in the pattern.
804          *
805          * When supported, this effectively enables an application to
806          * re-route traffic not necessarily intended for it (e.g. coming
807          * from or addressed to different physical ports, VFs or
808          * applications) at the device level.
809          *
810          * It complements the behavior of some pattern items such as
811          * RTE_FLOW_ITEM_TYPE_PHY_PORT and is meaningless without them.
812          *
813          * When transferring flow rules, ingress and egress attributes keep
814          * their original meaning, as if processing traffic emitted or
815          * received by the application.
816          */
817         uint32_t transfer:1;
818         uint32_t def_policy:1;
819         /* Meter points to default policy. */
820         void *drop_rule[MLX5_MTR_DOMAIN_MAX];
821         /* Meter drop rule in drop table. */
822         uint32_t drop_cnt;
823         /**< Color counter for drop. */
824         uint32_t ref_cnt;
825         /**< Use count. */
826         struct mlx5_indexed_pool *flow_ipool;
827         /**< Index pool for flow id. */
828         void *meter_action;
829         /**< Flow meter action. */
830 };
831
832 /* PPS(packets per second) map to BPS(Bytes per second).
833  * HW treat packet as 128bytes in PPS mode
834  */
835 #define MLX5_MTRS_PPS_MAP_BPS_SHIFT 7
836
837 /* RFC2697 parameter structure. */
838 struct mlx5_flow_meter_srtcm_rfc2697_prm {
839         rte_be32_t cbs_cir;
840         /*
841          * bit 24-28: cbs_exponent, bit 16-23 cbs_mantissa,
842          * bit 8-12: cir_exponent, bit 0-7 cir_mantissa.
843          */
844         rte_be32_t ebs_eir;
845         /*
846          * bit 24-28: ebs_exponent, bit 16-23 ebs_mantissa,
847          * bit 8-12: eir_exponent, bit 0-7 eir_mantissa.
848          */
849 };
850
851 /* Flow meter profile structure. */
852 struct mlx5_flow_meter_profile {
853         TAILQ_ENTRY(mlx5_flow_meter_profile) next;
854         /**< Pointer to the next flow meter structure. */
855         uint32_t id; /**< Profile id. */
856         struct rte_mtr_meter_profile profile; /**< Profile detail. */
857         union {
858                 struct mlx5_flow_meter_srtcm_rfc2697_prm srtcm_prm;
859                 /**< srtcm_rfc2697 struct. */
860         };
861         uint32_t ref_cnt; /**< Use count. */
862 };
863
864 /* 2 meters in each ASO cache line */
865 #define MLX5_MTRS_CONTAINER_RESIZE 64
866 /*
867  * The pool index and offset of meter in the pool array makes up the
868  * meter index. In case the meter is from pool 0 and offset 0, it
869  * should plus 1 to avoid index 0, since 0 means invalid meter index
870  * currently.
871  */
872 #define MLX5_MAKE_MTR_IDX(pi, offset) \
873                 ((pi) * MLX5_ASO_MTRS_PER_POOL + (offset) + 1)
874
875 /*aso flow meter state*/
876 enum mlx5_aso_mtr_state {
877         ASO_METER_FREE, /* In free list. */
878         ASO_METER_WAIT, /* ACCESS_ASO WQE in progress. */
879         ASO_METER_READY, /* CQE received. */
880 };
881
882 /* Generic aso_flow_meter information. */
883 struct mlx5_aso_mtr {
884         LIST_ENTRY(mlx5_aso_mtr) next;
885         struct mlx5_flow_meter_info fm;
886         /**< Pointer to the next aso flow meter structure. */
887         uint8_t state; /**< ASO flow meter state. */
888         uint8_t offset;
889 };
890
891 /* Generic aso_flow_meter pool structure. */
892 struct mlx5_aso_mtr_pool {
893         struct mlx5_aso_mtr mtrs[MLX5_ASO_MTRS_PER_POOL];
894         /*Must be the first in pool*/
895         struct mlx5_devx_obj *devx_obj;
896         /* The devx object of the minimum aso flow meter ID. */
897         uint32_t index; /* Pool index in management structure. */
898 };
899
900 LIST_HEAD(aso_meter_list, mlx5_aso_mtr);
901 /* Pools management structure for ASO flow meter pools. */
902 struct mlx5_aso_mtr_pools_mng {
903         volatile uint16_t n_valid; /* Number of valid pools. */
904         uint16_t n; /* Number of pools. */
905         rte_spinlock_t mtrsl; /* The ASO flow meter free list lock. */
906         struct aso_meter_list meters; /* Free ASO flow meter list. */
907         struct mlx5_aso_sq sq; /*SQ using by ASO flow meter. */
908         struct mlx5_aso_mtr_pool **pools; /* ASO flow meter pool array. */
909 };
910
911 /* Meter management structure for global flow meter resource. */
912 struct mlx5_flow_mtr_mng {
913         struct mlx5_aso_mtr_pools_mng pools_mng;
914         /* Pools management structure for ASO flow meter pools. */
915         struct mlx5_flow_meter_def_policy *def_policy[MLX5_MTR_DOMAIN_MAX];
916         /* Default policy table. */
917         uint32_t def_policy_id;
918         /* Default policy id. */
919         uint32_t def_policy_ref_cnt;
920         /** def_policy meter use count. */
921         struct mlx5_flow_tbl_resource *drop_tbl[MLX5_MTR_DOMAIN_MAX];
922         /* Meter drop table. */
923         struct mlx5_flow_dv_matcher *
924                         drop_matcher[MLX5_MTR_DOMAIN_MAX][MLX5_REG_BITS];
925         /* Matcher meter in drop table. */
926         struct mlx5_flow_dv_matcher *def_matcher[MLX5_MTR_DOMAIN_MAX];
927         /* Default matcher in drop table. */
928         void *def_rule[MLX5_MTR_DOMAIN_MAX];
929         /* Default rule in drop table. */
930         uint8_t max_mtr_bits;
931         /* Indicate how many bits are used by meter id at the most. */
932         uint8_t max_mtr_flow_bits;
933         /* Indicate how many bits are used by meter flow id at the most. */
934 };
935
936 /* Table key of the hash organization. */
937 union mlx5_flow_tbl_key {
938         struct {
939                 /* Table ID should be at the lowest address. */
940                 uint32_t level; /**< Level of the table. */
941                 uint32_t id:22; /**< ID of the table. */
942                 uint32_t dummy:1;       /**< Dummy table for DV API. */
943                 uint32_t is_fdb:1;      /**< 1 - FDB, 0 - NIC TX/RX. */
944                 uint32_t is_egress:1;   /**< 1 - egress, 0 - ingress. */
945                 uint32_t reserved:7;    /**< must be zero for comparison. */
946         };
947         uint64_t v64;                   /**< full 64bits value of key */
948 };
949
950 /* Table structure. */
951 struct mlx5_flow_tbl_resource {
952         void *obj; /**< Pointer to DR table object. */
953         uint32_t refcnt; /**< Reference counter. */
954 };
955
956 #define MLX5_MAX_TABLES UINT16_MAX
957 #define MLX5_HAIRPIN_TX_TABLE (UINT16_MAX - 1)
958 /* Reserve the last two tables for metadata register copy. */
959 #define MLX5_FLOW_MREG_ACT_TABLE_GROUP (MLX5_MAX_TABLES - 1)
960 #define MLX5_FLOW_MREG_CP_TABLE_GROUP (MLX5_MAX_TABLES - 2)
961 /* Tables for metering splits should be added here. */
962 #define MLX5_FLOW_TABLE_LEVEL_METER (MLX5_MAX_TABLES - 3)
963 #define MLX5_FLOW_TABLE_LEVEL_POLICY (MLX5_MAX_TABLES - 4)
964 #define MLX5_MAX_TABLES_EXTERNAL MLX5_FLOW_TABLE_LEVEL_POLICY
965 #define MLX5_MAX_TABLES_FDB UINT16_MAX
966 #define MLX5_FLOW_TABLE_FACTOR 10
967
968 /* ID generation structure. */
969 struct mlx5_flow_id_pool {
970         uint32_t *free_arr; /**< Pointer to the a array of free values. */
971         uint32_t base_index;
972         /**< The next index that can be used without any free elements. */
973         uint32_t *curr; /**< Pointer to the index to pop. */
974         uint32_t *last; /**< Pointer to the last element in the empty arrray. */
975         uint32_t max_id; /**< Maximum id can be allocated from the pool. */
976 };
977
978 /* Tx pacing queue structure - for Clock and Rearm queues. */
979 struct mlx5_txpp_wq {
980         /* Completion Queue related data.*/
981         struct mlx5_devx_cq cq_obj;
982         uint32_t cq_ci:24;
983         uint32_t arm_sn:2;
984         /* Send Queue related data.*/
985         struct mlx5_devx_sq sq_obj;
986         uint16_t sq_size; /* Number of WQEs in the queue. */
987         uint16_t sq_ci; /* Next WQE to execute. */
988 };
989
990 /* Tx packet pacing internal timestamp. */
991 struct mlx5_txpp_ts {
992         uint64_t ci_ts;
993         uint64_t ts;
994 };
995
996 /* Tx packet pacing structure. */
997 struct mlx5_dev_txpp {
998         pthread_mutex_t mutex; /* Pacing create/destroy mutex. */
999         uint32_t refcnt; /* Pacing reference counter. */
1000         uint32_t freq; /* Timestamp frequency, Hz. */
1001         uint32_t tick; /* Completion tick duration in nanoseconds. */
1002         uint32_t test; /* Packet pacing test mode. */
1003         int32_t skew; /* Scheduling skew. */
1004         struct rte_intr_handle intr_handle; /* Periodic interrupt. */
1005         void *echan; /* Event Channel. */
1006         struct mlx5_txpp_wq clock_queue; /* Clock Queue. */
1007         struct mlx5_txpp_wq rearm_queue; /* Clock Queue. */
1008         void *pp; /* Packet pacing context. */
1009         uint16_t pp_id; /* Packet pacing context index. */
1010         uint16_t ts_n; /* Number of captured timestamps. */
1011         uint16_t ts_p; /* Pointer to statisticks timestamp. */
1012         struct mlx5_txpp_ts *tsa; /* Timestamps sliding window stats. */
1013         struct mlx5_txpp_ts ts; /* Cached completion id/timestamp. */
1014         uint32_t sync_lost:1; /* ci/timestamp synchronization lost. */
1015         /* Statistics counters. */
1016         uint64_t err_miss_int; /* Missed service interrupt. */
1017         uint64_t err_rearm_queue; /* Rearm Queue errors. */
1018         uint64_t err_clock_queue; /* Clock Queue errors. */
1019         uint64_t err_ts_past; /* Timestamp in the past. */
1020         uint64_t err_ts_future; /* Timestamp in the distant future. */
1021 };
1022
1023 /* Supported flex parser profile ID. */
1024 enum mlx5_flex_parser_profile_id {
1025         MLX5_FLEX_PARSER_ECPRI_0 = 0,
1026         MLX5_FLEX_PARSER_MAX = 8,
1027 };
1028
1029 /* Sample ID information of flex parser structure. */
1030 struct mlx5_flex_parser_profiles {
1031         uint32_t num;           /* Actual number of samples. */
1032         uint32_t ids[8];        /* Sample IDs for this profile. */
1033         uint8_t offset[8];      /* Bytes offset of each parser. */
1034         void *obj;              /* Flex parser node object. */
1035 };
1036
1037 /* Max member ports per bonding device. */
1038 #define MLX5_BOND_MAX_PORTS 2
1039
1040 /* Bonding device information. */
1041 struct mlx5_bond_info {
1042         int n_port; /* Number of bond member ports. */
1043         uint32_t ifindex;
1044         char ifname[MLX5_NAMESIZE + 1];
1045         struct {
1046                 char ifname[MLX5_NAMESIZE + 1];
1047                 uint32_t ifindex;
1048                 struct rte_pci_addr pci_addr;
1049         } ports[MLX5_BOND_MAX_PORTS];
1050 };
1051
1052 /* Number of connection tracking objects per pool: must be a power of 2. */
1053 #define MLX5_ASO_CT_ACTIONS_PER_POOL 64
1054
1055 /* Generate incremental and unique CT index from pool and offset. */
1056 #define MLX5_MAKE_CT_IDX(pool, offset) \
1057         ((pool) * MLX5_ASO_CT_ACTIONS_PER_POOL + (offset) + 1)
1058
1059 /* ASO Conntrack state. */
1060 enum mlx5_aso_ct_state {
1061         ASO_CONNTRACK_FREE, /* Inactive, in the free list. */
1062         ASO_CONNTRACK_WAIT, /* WQE sent in the SQ. */
1063         ASO_CONNTRACK_READY, /* CQE received w/o error. */
1064         ASO_CONNTRACK_QUERY, /* WQE for query sent. */
1065         ASO_CONNTRACK_MAX, /* Guard. */
1066 };
1067
1068 /* Generic ASO connection tracking structure. */
1069 struct mlx5_aso_ct_action {
1070         LIST_ENTRY(mlx5_aso_ct_action) next; /* Pointer to the next ASO CT. */
1071         void *dr_action_orig; /* General action object for original dir. */
1072         void *dr_action_rply; /* General action object for reply dir. */
1073         uint32_t refcnt; /* Action used count in device flows. */
1074         uint16_t offset; /* Offset of ASO CT in DevX objects bulk. */
1075         uint16_t peer; /* The only peer port index could also use this CT. */
1076         enum mlx5_aso_ct_state state; /* ASO CT state. */
1077         bool is_original; /* The direction of the DR action to be used. */
1078 };
1079
1080 /* CT action object state update. */
1081 #define MLX5_ASO_CT_UPDATE_STATE(c, s) \
1082         __atomic_store_n(&((c)->state), (s), __ATOMIC_RELAXED)
1083
1084 /* ASO connection tracking software pool definition. */
1085 struct mlx5_aso_ct_pool {
1086         uint16_t index; /* Pool index in pools array. */
1087         struct mlx5_devx_obj *devx_obj;
1088         /* The first devx object in the bulk, used for freeing (not yet). */
1089         struct mlx5_aso_ct_action actions[MLX5_ASO_CT_ACTIONS_PER_POOL];
1090         /* CT action structures bulk. */
1091 };
1092
1093 LIST_HEAD(aso_ct_list, mlx5_aso_ct_action);
1094
1095 /* Pools management structure for ASO connection tracking pools. */
1096 struct mlx5_aso_ct_pools_mng {
1097         struct mlx5_aso_ct_pool **pools;
1098         uint16_t n; /* Total number of pools. */
1099         uint16_t next; /* Number of pools in use, index of next free pool. */
1100         rte_spinlock_t ct_sl; /* The ASO CT free list lock. */
1101         rte_rwlock_t resize_rwl; /* The ASO CT pool resize lock. */
1102         struct aso_ct_list free_cts; /* Free ASO CT objects list. */
1103         struct mlx5_aso_sq aso_sq; /* ASO queue objects. */
1104 };
1105
1106 /*
1107  * Shared Infiniband device context for Master/Representors
1108  * which belong to same IB device with multiple IB ports.
1109  **/
1110 struct mlx5_dev_ctx_shared {
1111         LIST_ENTRY(mlx5_dev_ctx_shared) next;
1112         uint32_t refcnt;
1113         uint32_t devx:1; /* Opened with DV. */
1114         uint32_t flow_hit_aso_en:1; /* Flow Hit ASO is supported. */
1115         uint32_t rq_ts_format:2; /* RQ timestamp formats supported. */
1116         uint32_t sq_ts_format:2; /* SQ timestamp formats supported. */
1117         uint32_t qp_ts_format:2; /* QP timestamp formats supported. */
1118         uint32_t meter_aso_en:1; /* Flow Meter ASO is supported. */
1119         uint32_t ct_aso_en:1; /* Connection Tracking ASO is supported. */
1120         uint32_t tunnel_header_0_1:1; /* tunnel_header_0_1 is supported. */
1121         uint32_t misc5_cap:1; /* misc5 matcher parameter is supported. */
1122         uint32_t reclaim_mode:1; /* Reclaim memory. */
1123         uint32_t max_port; /* Maximal IB device port index. */
1124         struct mlx5_bond_info bond; /* Bonding information. */
1125         void *ctx; /* Verbs/DV/DevX context. */
1126         void *pd; /* Protection Domain. */
1127         uint32_t pdn; /* Protection Domain number. */
1128         uint32_t tdn; /* Transport Domain number. */
1129         char ibdev_name[MLX5_FS_NAME_MAX]; /* SYSFS dev name. */
1130         char ibdev_path[MLX5_FS_PATH_MAX]; /* SYSFS dev path for secondary */
1131         struct mlx5_dev_attr device_attr; /* Device properties. */
1132         int numa_node; /* Numa node of backing physical device. */
1133         LIST_ENTRY(mlx5_dev_ctx_shared) mem_event_cb;
1134         /**< Called by memory event callback. */
1135         struct mlx5_mr_share_cache share_cache;
1136         /* Packet pacing related structure. */
1137         struct mlx5_dev_txpp txpp;
1138         /* Shared DV/DR flow data section. */
1139         uint32_t dv_meta_mask; /* flow META metadata supported mask. */
1140         uint32_t dv_mark_mask; /* flow MARK metadata supported mask. */
1141         uint32_t dv_regc0_mask; /* available bits of metatada reg_c[0]. */
1142         void *fdb_domain; /* FDB Direct Rules name space handle. */
1143         void *rx_domain; /* RX Direct Rules name space handle. */
1144         void *tx_domain; /* TX Direct Rules name space handle. */
1145 #ifndef RTE_ARCH_64
1146         rte_spinlock_t uar_lock_cq; /* CQs share a common distinct UAR */
1147         rte_spinlock_t uar_lock[MLX5_UAR_PAGE_NUM_MAX];
1148         /* UAR same-page access control required in 32bit implementations. */
1149 #endif
1150         struct mlx5_hlist *flow_tbls;
1151         struct mlx5_flow_tunnel_hub *tunnel_hub;
1152         /* Direct Rules tables for FDB, NIC TX+RX */
1153         void *dr_drop_action; /* Pointer to DR drop action, any domain. */
1154         void *pop_vlan_action; /* Pointer to DR pop VLAN action. */
1155         struct mlx5_hlist *encaps_decaps; /* Encap/decap action hash list. */
1156         struct mlx5_hlist *modify_cmds;
1157         struct mlx5_hlist *tag_table;
1158         struct mlx5_list *port_id_action_list; /* Port ID action list. */
1159         struct mlx5_list *push_vlan_action_list; /* Push VLAN actions. */
1160         struct mlx5_list *sample_action_list; /* List of sample actions. */
1161         struct mlx5_list *dest_array_list;
1162         /* List of destination array actions. */
1163         struct mlx5_flow_counter_mng cmng; /* Counters management structure. */
1164         void *default_miss_action; /* Default miss action. */
1165         struct mlx5_indexed_pool *ipool[MLX5_IPOOL_MAX];
1166         struct mlx5_indexed_pool *mdh_ipools[MLX5_MAX_MODIFY_NUM];
1167         /* Memory Pool for mlx5 flow resources. */
1168         struct mlx5_l3t_tbl *cnt_id_tbl; /* Shared counter lookup table. */
1169         /* Shared interrupt handler section. */
1170         struct rte_intr_handle intr_handle; /* Interrupt handler for device. */
1171         struct rte_intr_handle intr_handle_devx; /* DEVX interrupt handler. */
1172         void *devx_comp; /* DEVX async comp obj. */
1173         struct mlx5_devx_obj *tis; /* TIS object. */
1174         struct mlx5_devx_obj *td; /* Transport domain. */
1175         void *tx_uar; /* Tx/packet pacing shared UAR. */
1176         struct mlx5_flex_parser_profiles fp[MLX5_FLEX_PARSER_MAX];
1177         /* Flex parser profiles information. */
1178         void *devx_rx_uar; /* DevX UAR for Rx. */
1179         struct mlx5_aso_age_mng *aso_age_mng;
1180         /* Management data for aging mechanism using ASO Flow Hit. */
1181         struct mlx5_geneve_tlv_option_resource *geneve_tlv_option_resource;
1182         /* Management structure for geneve tlv option */
1183         rte_spinlock_t geneve_tlv_opt_sl; /* Lock for geneve tlv resource */
1184         struct mlx5_flow_mtr_mng *mtrmng;
1185         /* Meter management structure. */
1186         struct mlx5_aso_ct_pools_mng *ct_mng;
1187         /* Management data for ASO connection tracking. */
1188         struct mlx5_lb_ctx self_lb; /* QP to enable self loopback for Devx. */
1189         struct mlx5_dev_shared_port port[]; /* per device port data array. */
1190 };
1191
1192 /*
1193  * Per-process private structure.
1194  * Caution, secondary process may rebuild the struct during port start.
1195  */
1196 struct mlx5_proc_priv {
1197         size_t uar_table_sz;
1198         /* Size of UAR register table. */
1199         void *uar_table[];
1200         /* Table of UAR registers for each process. */
1201 };
1202
1203 /* MTR profile list. */
1204 TAILQ_HEAD(mlx5_mtr_profiles, mlx5_flow_meter_profile);
1205 /* MTR list. */
1206 TAILQ_HEAD(mlx5_legacy_flow_meters, mlx5_legacy_flow_meter);
1207
1208 /* RSS description. */
1209 struct mlx5_flow_rss_desc {
1210         uint32_t level;
1211         uint32_t queue_num; /**< Number of entries in @p queue. */
1212         uint64_t types; /**< Specific RSS hash types (see ETH_RSS_*). */
1213         uint64_t hash_fields; /* Verbs Hash fields. */
1214         uint8_t key[MLX5_RSS_HASH_KEY_LEN]; /**< RSS hash key. */
1215         uint32_t key_len; /**< RSS hash key len. */
1216         uint32_t tunnel; /**< Queue in tunnel. */
1217         uint32_t shared_rss; /**< Shared RSS index. */
1218         struct mlx5_ind_table_obj *ind_tbl;
1219         /**< Indirection table for shared RSS hash RX queues. */
1220         union {
1221                 uint16_t *queue; /**< Destination queues. */
1222                 const uint16_t *const_q; /**< Const pointer convert. */
1223         };
1224 };
1225
1226 #define MLX5_PROC_PRIV(port_id) \
1227         ((struct mlx5_proc_priv *)rte_eth_devices[port_id].process_private)
1228
1229 /* Verbs/DevX Rx queue elements. */
1230 struct mlx5_rxq_obj {
1231         LIST_ENTRY(mlx5_rxq_obj) next; /* Pointer to the next element. */
1232         struct mlx5_rxq_ctrl *rxq_ctrl; /* Back pointer to parent. */
1233         int fd; /* File descriptor for event channel */
1234         RTE_STD_C11
1235         union {
1236                 struct {
1237                         void *wq; /* Work Queue. */
1238                         void *ibv_cq; /* Completion Queue. */
1239                         void *ibv_channel;
1240                 };
1241                 struct mlx5_devx_obj *rq; /* DevX RQ object for hairpin. */
1242                 struct {
1243                         struct mlx5_devx_rq rq_obj; /* DevX RQ object. */
1244                         struct mlx5_devx_cq cq_obj; /* DevX CQ object. */
1245                         void *devx_channel;
1246                 };
1247         };
1248 };
1249
1250 /* Indirection table. */
1251 struct mlx5_ind_table_obj {
1252         LIST_ENTRY(mlx5_ind_table_obj) next; /* Pointer to the next element. */
1253         uint32_t refcnt; /* Reference counter. */
1254         RTE_STD_C11
1255         union {
1256                 void *ind_table; /**< Indirection table. */
1257                 struct mlx5_devx_obj *rqt; /* DevX RQT object. */
1258         };
1259         uint32_t queues_n; /**< Number of queues in the list. */
1260         uint16_t *queues; /**< Queue list. */
1261 };
1262
1263 /* Hash Rx queue. */
1264 __extension__
1265 struct mlx5_hrxq {
1266         struct mlx5_list_entry entry; /* List entry. */
1267         uint32_t standalone:1; /* This object used in shared action. */
1268         struct mlx5_ind_table_obj *ind_table; /* Indirection table. */
1269         RTE_STD_C11
1270         union {
1271                 void *qp; /* Verbs queue pair. */
1272                 struct mlx5_devx_obj *tir; /* DevX TIR object. */
1273         };
1274 #if defined(HAVE_IBV_FLOW_DV_SUPPORT) || !defined(HAVE_INFINIBAND_VERBS_H)
1275         void *action; /* DV QP action pointer. */
1276 #endif
1277         uint64_t hash_fields; /* Verbs Hash fields. */
1278         uint32_t rss_key_len; /* Hash key length in bytes. */
1279         uint32_t idx; /* Hash Rx queue index. */
1280         uint8_t rss_key[]; /* Hash key. */
1281 };
1282
1283 /* Verbs/DevX Tx queue elements. */
1284 struct mlx5_txq_obj {
1285         LIST_ENTRY(mlx5_txq_obj) next; /* Pointer to the next element. */
1286         struct mlx5_txq_ctrl *txq_ctrl; /* Pointer to the control queue. */
1287         RTE_STD_C11
1288         union {
1289                 struct {
1290                         void *cq; /* Completion Queue. */
1291                         void *qp; /* Queue Pair. */
1292                 };
1293                 struct {
1294                         struct mlx5_devx_obj *sq;
1295                         /* DevX object for Sx queue. */
1296                         struct mlx5_devx_obj *tis; /* The TIS object. */
1297                 };
1298                 struct {
1299                         struct rte_eth_dev *dev;
1300                         struct mlx5_devx_cq cq_obj;
1301                         /* DevX CQ object and its resources. */
1302                         struct mlx5_devx_sq sq_obj;
1303                         /* DevX SQ object and its resources. */
1304                 };
1305         };
1306 };
1307
1308 enum mlx5_rxq_modify_type {
1309         MLX5_RXQ_MOD_ERR2RST, /* modify state from error to reset. */
1310         MLX5_RXQ_MOD_RST2RDY, /* modify state from reset to ready. */
1311         MLX5_RXQ_MOD_RDY2ERR, /* modify state from ready to error. */
1312         MLX5_RXQ_MOD_RDY2RST, /* modify state from ready to reset. */
1313 };
1314
1315 enum mlx5_txq_modify_type {
1316         MLX5_TXQ_MOD_RST2RDY, /* modify state from reset to ready. */
1317         MLX5_TXQ_MOD_RDY2RST, /* modify state from ready to reset. */
1318         MLX5_TXQ_MOD_ERR2RDY, /* modify state from error to ready. */
1319 };
1320
1321 /* HW objects operations structure. */
1322 struct mlx5_obj_ops {
1323         int (*rxq_obj_modify_vlan_strip)(struct mlx5_rxq_obj *rxq_obj, int on);
1324         int (*rxq_obj_new)(struct rte_eth_dev *dev, uint16_t idx);
1325         int (*rxq_event_get)(struct mlx5_rxq_obj *rxq_obj);
1326         int (*rxq_obj_modify)(struct mlx5_rxq_obj *rxq_obj, uint8_t type);
1327         void (*rxq_obj_release)(struct mlx5_rxq_obj *rxq_obj);
1328         int (*ind_table_new)(struct rte_eth_dev *dev, const unsigned int log_n,
1329                              struct mlx5_ind_table_obj *ind_tbl);
1330         int (*ind_table_modify)(struct rte_eth_dev *dev,
1331                                 const unsigned int log_n,
1332                                 const uint16_t *queues, const uint32_t queues_n,
1333                                 struct mlx5_ind_table_obj *ind_tbl);
1334         void (*ind_table_destroy)(struct mlx5_ind_table_obj *ind_tbl);
1335         int (*hrxq_new)(struct rte_eth_dev *dev, struct mlx5_hrxq *hrxq,
1336                         int tunnel __rte_unused);
1337         int (*hrxq_modify)(struct rte_eth_dev *dev, struct mlx5_hrxq *hrxq,
1338                            const uint8_t *rss_key,
1339                            uint64_t hash_fields,
1340                            const struct mlx5_ind_table_obj *ind_tbl);
1341         void (*hrxq_destroy)(struct mlx5_hrxq *hrxq);
1342         int (*drop_action_create)(struct rte_eth_dev *dev);
1343         void (*drop_action_destroy)(struct rte_eth_dev *dev);
1344         int (*txq_obj_new)(struct rte_eth_dev *dev, uint16_t idx);
1345         int (*txq_obj_modify)(struct mlx5_txq_obj *obj,
1346                               enum mlx5_txq_modify_type type, uint8_t dev_port);
1347         void (*txq_obj_release)(struct mlx5_txq_obj *txq_obj);
1348         int (*lb_dummy_queue_create)(struct rte_eth_dev *dev);
1349         void (*lb_dummy_queue_release)(struct rte_eth_dev *dev);
1350 };
1351
1352 #define MLX5_RSS_HASH_FIELDS_LEN RTE_DIM(mlx5_rss_hash_fields)
1353
1354 /* MR operations structure. */
1355 struct mlx5_mr_ops {
1356         mlx5_reg_mr_t reg_mr;
1357         mlx5_dereg_mr_t dereg_mr;
1358 };
1359
1360 struct mlx5_priv {
1361         struct rte_eth_dev_data *dev_data;  /* Pointer to device data. */
1362         struct mlx5_dev_ctx_shared *sh; /* Shared device context. */
1363         uint32_t dev_port; /* Device port number. */
1364         struct rte_pci_device *pci_dev; /* Backend PCI device. */
1365         struct rte_ether_addr mac[MLX5_MAX_MAC_ADDRESSES]; /* MAC addresses. */
1366         BITFIELD_DECLARE(mac_own, uint64_t, MLX5_MAX_MAC_ADDRESSES);
1367         /* Bit-field of MAC addresses owned by the PMD. */
1368         uint16_t vlan_filter[MLX5_MAX_VLAN_IDS]; /* VLAN filters table. */
1369         unsigned int vlan_filter_n; /* Number of configured VLAN filters. */
1370         /* Device properties. */
1371         uint16_t mtu; /* Configured MTU. */
1372         unsigned int isolated:1; /* Whether isolated mode is enabled. */
1373         unsigned int representor:1; /* Device is a port representor. */
1374         unsigned int master:1; /* Device is a E-Switch master. */
1375         unsigned int txpp_en:1; /* Tx packet pacing enabled. */
1376         unsigned int sampler_en:1; /* Whether support sampler. */
1377         unsigned int mtr_en:1; /* Whether support meter. */
1378         unsigned int mtr_reg_share:1; /* Whether support meter REG_C share. */
1379         unsigned int lb_used:1; /* Loopback queue is referred to. */
1380         uint16_t domain_id; /* Switch domain identifier. */
1381         uint16_t vport_id; /* Associated VF vport index (if any). */
1382         uint32_t vport_meta_tag; /* Used for vport index match ove VF LAG. */
1383         uint32_t vport_meta_mask; /* Used for vport index field match mask. */
1384         uint16_t representor_id; /* UINT16_MAX if not a representor. */
1385         int32_t pf_bond; /* >=0, representor owner PF index in bonding. */
1386         unsigned int if_index; /* Associated kernel network device index. */
1387         /* RX/TX queues. */
1388         unsigned int rxqs_n; /* RX queues array size. */
1389         unsigned int txqs_n; /* TX queues array size. */
1390         struct mlx5_rxq_data *(*rxqs)[]; /* RX queues. */
1391         struct mlx5_txq_data *(*txqs)[]; /* TX queues. */
1392         struct rte_mempool *mprq_mp; /* Mempool for Multi-Packet RQ. */
1393         struct rte_eth_rss_conf rss_conf; /* RSS configuration. */
1394         unsigned int (*reta_idx)[]; /* RETA index table. */
1395         unsigned int reta_idx_n; /* RETA index size. */
1396         struct mlx5_drop drop_queue; /* Flow drop queues. */
1397         struct mlx5_indexed_pool *flows[MLX5_FLOW_TYPE_MAXI];
1398         /* RTE Flow rules. */
1399         uint32_t ctrl_flows; /* Control flow rules. */
1400         rte_spinlock_t flow_list_lock;
1401         struct mlx5_obj_ops obj_ops; /* HW objects operations. */
1402         LIST_HEAD(rxq, mlx5_rxq_ctrl) rxqsctrl; /* DPDK Rx queues. */
1403         LIST_HEAD(rxqobj, mlx5_rxq_obj) rxqsobj; /* Verbs/DevX Rx queues. */
1404         struct mlx5_list *hrxqs; /* Hash Rx queues. */
1405         LIST_HEAD(txq, mlx5_txq_ctrl) txqsctrl; /* DPDK Tx queues. */
1406         LIST_HEAD(txqobj, mlx5_txq_obj) txqsobj; /* Verbs/DevX Tx queues. */
1407         /* Indirection tables. */
1408         LIST_HEAD(ind_tables, mlx5_ind_table_obj) ind_tbls;
1409         /* Pointer to next element. */
1410         rte_rwlock_t ind_tbls_lock;
1411         uint32_t refcnt; /**< Reference counter. */
1412         /**< Verbs modify header action object. */
1413         uint8_t ft_type; /**< Flow table type, Rx or Tx. */
1414         uint8_t max_lro_msg_size;
1415         uint32_t link_speed_capa; /* Link speed capabilities. */
1416         struct mlx5_xstats_ctrl xstats_ctrl; /* Extended stats control. */
1417         struct mlx5_stats_ctrl stats_ctrl; /* Stats control. */
1418         struct mlx5_dev_config config; /* Device configuration. */
1419         /* Context for Verbs allocator. */
1420         int nl_socket_rdma; /* Netlink socket (NETLINK_RDMA). */
1421         int nl_socket_route; /* Netlink socket (NETLINK_ROUTE). */
1422         struct mlx5_nl_vlan_vmwa_context *vmwa_context; /* VLAN WA context. */
1423         struct mlx5_hlist *mreg_cp_tbl;
1424         /* Hash table of Rx metadata register copy table. */
1425         uint8_t mtr_sfx_reg; /* Meter prefix-suffix flow match REG_C. */
1426         uint8_t mtr_color_reg; /* Meter color match REG_C. */
1427         struct mlx5_legacy_flow_meters flow_meters; /* MTR list. */
1428         struct mlx5_l3t_tbl *mtr_profile_tbl; /* Meter index lookup table. */
1429         struct mlx5_l3t_tbl *policy_idx_tbl; /* Policy index lookup table. */
1430         struct mlx5_l3t_tbl *mtr_idx_tbl; /* Meter index lookup table. */
1431         uint8_t skip_default_rss_reta; /* Skip configuration of default reta. */
1432         uint8_t fdb_def_rule; /* Whether fdb jump to table 1 is configured. */
1433         struct mlx5_mp_id mp_id; /* ID of a multi-process process */
1434         LIST_HEAD(fdir, mlx5_fdir_flow) fdir_flows; /* fdir flows. */
1435         rte_spinlock_t shared_act_sl; /* Shared actions spinlock. */
1436         uint32_t rss_shared_actions; /* RSS shared actions. */
1437         struct mlx5_devx_obj *q_counters; /* DevX queue counter object. */
1438         uint32_t counter_set_id; /* Queue counter ID to set in DevX objects. */
1439 };
1440
1441 #define PORT_ID(priv) ((priv)->dev_data->port_id)
1442 #define ETH_DEV(priv) (&rte_eth_devices[PORT_ID(priv)])
1443
1444 struct rte_hairpin_peer_info {
1445         uint32_t qp_id;
1446         uint32_t vhca_id;
1447         uint16_t peer_q;
1448         uint16_t tx_explicit;
1449         uint16_t manual_bind;
1450 };
1451
1452 #define BUF_SIZE 1024
1453 enum dr_dump_rec_type {
1454         DR_DUMP_REC_TYPE_PMD_PKT_REFORMAT = 4410,
1455         DR_DUMP_REC_TYPE_PMD_MODIFY_HDR = 4420,
1456         DR_DUMP_REC_TYPE_PMD_COUNTER = 4430,
1457 };
1458
1459 /* mlx5.c */
1460
1461 int mlx5_getenv_int(const char *);
1462 int mlx5_proc_priv_init(struct rte_eth_dev *dev);
1463 void mlx5_proc_priv_uninit(struct rte_eth_dev *dev);
1464 int mlx5_udp_tunnel_port_add(struct rte_eth_dev *dev,
1465                               struct rte_eth_udp_tunnel *udp_tunnel);
1466 uint16_t mlx5_eth_find_next(uint16_t port_id, struct rte_device *odev);
1467 int mlx5_dev_close(struct rte_eth_dev *dev);
1468 bool mlx5_is_hpf(struct rte_eth_dev *dev);
1469 void mlx5_age_event_prepare(struct mlx5_dev_ctx_shared *sh);
1470
1471 /* Macro to iterate over all valid ports for mlx5 driver. */
1472 #define MLX5_ETH_FOREACH_DEV(port_id, dev) \
1473         for (port_id = mlx5_eth_find_next(0, dev); \
1474              port_id < RTE_MAX_ETHPORTS; \
1475              port_id = mlx5_eth_find_next(port_id + 1, dev))
1476 int mlx5_args(struct mlx5_dev_config *config, struct rte_devargs *devargs);
1477 struct mlx5_dev_ctx_shared *
1478 mlx5_alloc_shared_dev_ctx(const struct mlx5_dev_spawn_data *spawn,
1479                            const struct mlx5_dev_config *config);
1480 void mlx5_free_shared_dev_ctx(struct mlx5_dev_ctx_shared *sh);
1481 void mlx5_free_table_hash_list(struct mlx5_priv *priv);
1482 int mlx5_alloc_table_hash_list(struct mlx5_priv *priv);
1483 void mlx5_set_min_inline(struct mlx5_dev_spawn_data *spawn,
1484                          struct mlx5_dev_config *config);
1485 void mlx5_set_metadata_mask(struct rte_eth_dev *dev);
1486 int mlx5_dev_check_sibling_config(struct mlx5_priv *priv,
1487                                   struct mlx5_dev_config *config);
1488 int mlx5_dev_configure(struct rte_eth_dev *dev);
1489 int mlx5_dev_infos_get(struct rte_eth_dev *dev, struct rte_eth_dev_info *info);
1490 int mlx5_fw_version_get(struct rte_eth_dev *dev, char *fw_ver, size_t fw_size);
1491 int mlx5_dev_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
1492 int mlx5_hairpin_cap_get(struct rte_eth_dev *dev,
1493                          struct rte_eth_hairpin_cap *cap);
1494 bool mlx5_flex_parser_ecpri_exist(struct rte_eth_dev *dev);
1495 int mlx5_flex_parser_ecpri_alloc(struct rte_eth_dev *dev);
1496 int mlx5_flow_aso_age_mng_init(struct mlx5_dev_ctx_shared *sh);
1497 int mlx5_aso_flow_mtrs_mng_init(struct mlx5_dev_ctx_shared *sh);
1498 int mlx5_flow_aso_ct_mng_init(struct mlx5_dev_ctx_shared *sh);
1499
1500 /* mlx5_ethdev.c */
1501
1502 int mlx5_dev_configure(struct rte_eth_dev *dev);
1503 int mlx5_representor_info_get(struct rte_eth_dev *dev,
1504                               struct rte_eth_representor_info *info);
1505 #define MLX5_REPRESENTOR_ID(pf, type, repr) \
1506                 (((pf) << 14) + ((type) << 12) + ((repr) & 0xfff))
1507 #define MLX5_REPRESENTOR_REPR(repr_id) \
1508                 ((repr_id) & 0xfff)
1509 #define MLX5_REPRESENTOR_TYPE(repr_id) \
1510                 (((repr_id) >> 12) & 3)
1511 uint16_t mlx5_representor_id_encode(const struct mlx5_switch_info *info,
1512                                     enum rte_eth_representor_type hpf_type);
1513 int mlx5_fw_version_get(struct rte_eth_dev *dev, char *fw_ver,
1514                         size_t fw_size);
1515 int mlx5_dev_infos_get(struct rte_eth_dev *dev,
1516                        struct rte_eth_dev_info *info);
1517 const uint32_t *mlx5_dev_supported_ptypes_get(struct rte_eth_dev *dev);
1518 int mlx5_dev_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
1519 int mlx5_hairpin_cap_get(struct rte_eth_dev *dev,
1520                          struct rte_eth_hairpin_cap *cap);
1521 eth_rx_burst_t mlx5_select_rx_function(struct rte_eth_dev *dev);
1522 struct mlx5_priv *mlx5_port_to_eswitch_info(uint16_t port, bool valid);
1523 struct mlx5_priv *mlx5_dev_to_eswitch_info(struct rte_eth_dev *dev);
1524 int mlx5_dev_configure_rss_reta(struct rte_eth_dev *dev);
1525
1526 /* mlx5_ethdev_os.c */
1527
1528 int mlx5_get_ifname(const struct rte_eth_dev *dev,
1529                         char (*ifname)[MLX5_NAMESIZE]);
1530 unsigned int mlx5_ifindex(const struct rte_eth_dev *dev);
1531 int mlx5_get_mac(struct rte_eth_dev *dev, uint8_t (*mac)[RTE_ETHER_ADDR_LEN]);
1532 int mlx5_get_mtu(struct rte_eth_dev *dev, uint16_t *mtu);
1533 int mlx5_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
1534 int mlx5_read_clock(struct rte_eth_dev *dev, uint64_t *clock);
1535 int mlx5_link_update(struct rte_eth_dev *dev, int wait_to_complete);
1536 int mlx5_dev_get_flow_ctrl(struct rte_eth_dev *dev,
1537                            struct rte_eth_fc_conf *fc_conf);
1538 int mlx5_dev_set_flow_ctrl(struct rte_eth_dev *dev,
1539                            struct rte_eth_fc_conf *fc_conf);
1540 void mlx5_dev_interrupt_handler(void *arg);
1541 void mlx5_dev_interrupt_handler_devx(void *arg);
1542 int mlx5_set_link_down(struct rte_eth_dev *dev);
1543 int mlx5_set_link_up(struct rte_eth_dev *dev);
1544 int mlx5_is_removed(struct rte_eth_dev *dev);
1545 int mlx5_sysfs_switch_info(unsigned int ifindex,
1546                            struct mlx5_switch_info *info);
1547 void mlx5_translate_port_name(const char *port_name_in,
1548                               struct mlx5_switch_info *port_info_out);
1549 void mlx5_intr_callback_unregister(const struct rte_intr_handle *handle,
1550                                    rte_intr_callback_fn cb_fn, void *cb_arg);
1551 int mlx5_sysfs_bond_info(unsigned int pf_ifindex, unsigned int *ifindex,
1552                          char *ifname);
1553 int mlx5_get_module_info(struct rte_eth_dev *dev,
1554                          struct rte_eth_dev_module_info *modinfo);
1555 int mlx5_get_module_eeprom(struct rte_eth_dev *dev,
1556                            struct rte_dev_eeprom_info *info);
1557 int mlx5_os_read_dev_stat(struct mlx5_priv *priv,
1558                           const char *ctr_name, uint64_t *stat);
1559 int mlx5_os_read_dev_counters(struct rte_eth_dev *dev, uint64_t *stats);
1560 int mlx5_os_get_stats_n(struct rte_eth_dev *dev);
1561 void mlx5_os_stats_init(struct rte_eth_dev *dev);
1562
1563 /* mlx5_mac.c */
1564
1565 void mlx5_mac_addr_remove(struct rte_eth_dev *dev, uint32_t index);
1566 int mlx5_mac_addr_add(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
1567                       uint32_t index, uint32_t vmdq);
1568 int mlx5_mac_addr_set(struct rte_eth_dev *dev, struct rte_ether_addr *mac_addr);
1569 int mlx5_set_mc_addr_list(struct rte_eth_dev *dev,
1570                         struct rte_ether_addr *mc_addr_set,
1571                         uint32_t nb_mc_addr);
1572
1573 /* mlx5_rss.c */
1574
1575 int mlx5_rss_hash_update(struct rte_eth_dev *dev,
1576                          struct rte_eth_rss_conf *rss_conf);
1577 int mlx5_rss_hash_conf_get(struct rte_eth_dev *dev,
1578                            struct rte_eth_rss_conf *rss_conf);
1579 int mlx5_rss_reta_index_resize(struct rte_eth_dev *dev, unsigned int reta_size);
1580 int mlx5_dev_rss_reta_query(struct rte_eth_dev *dev,
1581                             struct rte_eth_rss_reta_entry64 *reta_conf,
1582                             uint16_t reta_size);
1583 int mlx5_dev_rss_reta_update(struct rte_eth_dev *dev,
1584                              struct rte_eth_rss_reta_entry64 *reta_conf,
1585                              uint16_t reta_size);
1586
1587 /* mlx5_rxmode.c */
1588
1589 int mlx5_promiscuous_enable(struct rte_eth_dev *dev);
1590 int mlx5_promiscuous_disable(struct rte_eth_dev *dev);
1591 int mlx5_allmulticast_enable(struct rte_eth_dev *dev);
1592 int mlx5_allmulticast_disable(struct rte_eth_dev *dev);
1593
1594 /* mlx5_stats.c */
1595
1596 int mlx5_stats_get(struct rte_eth_dev *dev, struct rte_eth_stats *stats);
1597 int mlx5_stats_reset(struct rte_eth_dev *dev);
1598 int mlx5_xstats_get(struct rte_eth_dev *dev, struct rte_eth_xstat *stats,
1599                     unsigned int n);
1600 int mlx5_xstats_reset(struct rte_eth_dev *dev);
1601 int mlx5_xstats_get_names(struct rte_eth_dev *dev __rte_unused,
1602                           struct rte_eth_xstat_name *xstats_names,
1603                           unsigned int n);
1604
1605 /* mlx5_vlan.c */
1606
1607 int mlx5_vlan_filter_set(struct rte_eth_dev *dev, uint16_t vlan_id, int on);
1608 void mlx5_vlan_strip_queue_set(struct rte_eth_dev *dev, uint16_t queue, int on);
1609 int mlx5_vlan_offload_set(struct rte_eth_dev *dev, int mask);
1610
1611 /* mlx5_vlan_os.c */
1612
1613 void mlx5_vlan_vmwa_exit(void *ctx);
1614 void mlx5_vlan_vmwa_release(struct rte_eth_dev *dev,
1615                             struct mlx5_vf_vlan *vf_vlan);
1616 void mlx5_vlan_vmwa_acquire(struct rte_eth_dev *dev,
1617                             struct mlx5_vf_vlan *vf_vlan);
1618 void *mlx5_vlan_vmwa_init(struct rte_eth_dev *dev, uint32_t ifindex);
1619
1620 /* mlx5_trigger.c */
1621
1622 int mlx5_dev_start(struct rte_eth_dev *dev);
1623 int mlx5_dev_stop(struct rte_eth_dev *dev);
1624 int mlx5_traffic_enable(struct rte_eth_dev *dev);
1625 void mlx5_traffic_disable(struct rte_eth_dev *dev);
1626 int mlx5_traffic_restart(struct rte_eth_dev *dev);
1627 int mlx5_hairpin_queue_peer_update(struct rte_eth_dev *dev, uint16_t peer_queue,
1628                                    struct rte_hairpin_peer_info *current_info,
1629                                    struct rte_hairpin_peer_info *peer_info,
1630                                    uint32_t direction);
1631 int mlx5_hairpin_queue_peer_bind(struct rte_eth_dev *dev, uint16_t cur_queue,
1632                                  struct rte_hairpin_peer_info *peer_info,
1633                                  uint32_t direction);
1634 int mlx5_hairpin_queue_peer_unbind(struct rte_eth_dev *dev, uint16_t cur_queue,
1635                                    uint32_t direction);
1636 int mlx5_hairpin_bind(struct rte_eth_dev *dev, uint16_t rx_port);
1637 int mlx5_hairpin_unbind(struct rte_eth_dev *dev, uint16_t rx_port);
1638 int mlx5_hairpin_get_peer_ports(struct rte_eth_dev *dev, uint16_t *peer_ports,
1639                                 size_t len, uint32_t direction);
1640
1641 /* mlx5_flow.c */
1642
1643 int mlx5_flow_discover_mreg_c(struct rte_eth_dev *eth_dev);
1644 bool mlx5_flow_ext_mreg_supported(struct rte_eth_dev *dev);
1645 void mlx5_flow_print(struct rte_flow *flow);
1646 int mlx5_flow_validate(struct rte_eth_dev *dev,
1647                        const struct rte_flow_attr *attr,
1648                        const struct rte_flow_item items[],
1649                        const struct rte_flow_action actions[],
1650                        struct rte_flow_error *error);
1651 struct rte_flow *mlx5_flow_create(struct rte_eth_dev *dev,
1652                                   const struct rte_flow_attr *attr,
1653                                   const struct rte_flow_item items[],
1654                                   const struct rte_flow_action actions[],
1655                                   struct rte_flow_error *error);
1656 int mlx5_flow_destroy(struct rte_eth_dev *dev, struct rte_flow *flow,
1657                       struct rte_flow_error *error);
1658 void mlx5_flow_list_flush(struct rte_eth_dev *dev, enum mlx5_flow_type type,
1659                           bool active);
1660 int mlx5_flow_flush(struct rte_eth_dev *dev, struct rte_flow_error *error);
1661 int mlx5_flow_query(struct rte_eth_dev *dev, struct rte_flow *flow,
1662                     const struct rte_flow_action *action, void *data,
1663                     struct rte_flow_error *error);
1664 int mlx5_flow_isolate(struct rte_eth_dev *dev, int enable,
1665                       struct rte_flow_error *error);
1666 int mlx5_flow_ops_get(struct rte_eth_dev *dev, const struct rte_flow_ops **ops);
1667 int mlx5_flow_start_default(struct rte_eth_dev *dev);
1668 void mlx5_flow_stop_default(struct rte_eth_dev *dev);
1669 int mlx5_flow_verify(struct rte_eth_dev *dev);
1670 int mlx5_ctrl_flow_source_queue(struct rte_eth_dev *dev, uint32_t queue);
1671 int mlx5_ctrl_flow_vlan(struct rte_eth_dev *dev,
1672                         struct rte_flow_item_eth *eth_spec,
1673                         struct rte_flow_item_eth *eth_mask,
1674                         struct rte_flow_item_vlan *vlan_spec,
1675                         struct rte_flow_item_vlan *vlan_mask);
1676 int mlx5_ctrl_flow(struct rte_eth_dev *dev,
1677                    struct rte_flow_item_eth *eth_spec,
1678                    struct rte_flow_item_eth *eth_mask);
1679 int mlx5_flow_lacp_miss(struct rte_eth_dev *dev);
1680 struct rte_flow *mlx5_flow_create_esw_table_zero_flow(struct rte_eth_dev *dev);
1681 void mlx5_flow_async_pool_query_handle(struct mlx5_dev_ctx_shared *sh,
1682                                        uint64_t async_id, int status);
1683 void mlx5_set_query_alarm(struct mlx5_dev_ctx_shared *sh);
1684 void mlx5_flow_query_alarm(void *arg);
1685 uint32_t mlx5_counter_alloc(struct rte_eth_dev *dev);
1686 void mlx5_counter_free(struct rte_eth_dev *dev, uint32_t cnt);
1687 int mlx5_counter_query(struct rte_eth_dev *dev, uint32_t cnt,
1688                        bool clear, uint64_t *pkts, uint64_t *bytes);
1689 int mlx5_flow_dev_dump(struct rte_eth_dev *dev, struct rte_flow *flow,
1690                         FILE *file, struct rte_flow_error *error);
1691 int save_dump_file(const unsigned char *data, uint32_t size,
1692                 uint32_t type, uint32_t id, void *arg, FILE *file);
1693 int mlx5_flow_query_counter(struct rte_eth_dev *dev, struct rte_flow *flow,
1694         struct rte_flow_query_count *count, struct rte_flow_error *error);
1695 #ifdef HAVE_IBV_FLOW_DV_SUPPORT
1696 int mlx5_flow_dev_dump_ipool(struct rte_eth_dev *dev, struct rte_flow *flow,
1697                 FILE *file, struct rte_flow_error *error);
1698 #endif
1699 void mlx5_flow_rxq_dynf_metadata_set(struct rte_eth_dev *dev);
1700 int mlx5_flow_get_aged_flows(struct rte_eth_dev *dev, void **contexts,
1701                         uint32_t nb_contexts, struct rte_flow_error *error);
1702 int mlx5_validate_action_ct(struct rte_eth_dev *dev,
1703                             const struct rte_flow_action_conntrack *conntrack,
1704                             struct rte_flow_error *error);
1705
1706
1707 /* mlx5_mp_os.c */
1708
1709 int mlx5_mp_os_primary_handle(const struct rte_mp_msg *mp_msg,
1710                               const void *peer);
1711 int mlx5_mp_os_secondary_handle(const struct rte_mp_msg *mp_msg,
1712                                 const void *peer);
1713 void mlx5_mp_os_req_start_rxtx(struct rte_eth_dev *dev);
1714 void mlx5_mp_os_req_stop_rxtx(struct rte_eth_dev *dev);
1715 int mlx5_mp_os_req_queue_control(struct rte_eth_dev *dev, uint16_t queue_id,
1716                                  enum mlx5_mp_req_type req_type);
1717
1718 /* mlx5_socket.c */
1719
1720 int mlx5_pmd_socket_init(void);
1721
1722 /* mlx5_flow_meter.c */
1723
1724 int mlx5_flow_meter_ops_get(struct rte_eth_dev *dev, void *arg);
1725 struct mlx5_flow_meter_info *mlx5_flow_meter_find(struct mlx5_priv *priv,
1726                 uint32_t meter_id, uint32_t *mtr_idx);
1727 struct mlx5_flow_meter_info *
1728 flow_dv_meter_find_by_idx(struct mlx5_priv *priv, uint32_t idx);
1729 int mlx5_flow_meter_attach(struct mlx5_priv *priv,
1730                            struct mlx5_flow_meter_info *fm,
1731                            const struct rte_flow_attr *attr,
1732                            struct rte_flow_error *error);
1733 void mlx5_flow_meter_detach(struct mlx5_priv *priv,
1734                             struct mlx5_flow_meter_info *fm);
1735 struct mlx5_flow_meter_policy *mlx5_flow_meter_policy_find
1736                 (struct rte_eth_dev *dev,
1737                 uint32_t policy_id,
1738                 uint32_t *policy_idx);
1739 struct mlx5_flow_meter_policy *
1740 mlx5_flow_meter_hierarchy_get_final_policy(struct rte_eth_dev *dev,
1741                                         struct mlx5_flow_meter_policy *policy);
1742 int mlx5_flow_meter_flush(struct rte_eth_dev *dev,
1743                           struct rte_mtr_error *error);
1744 void mlx5_flow_meter_rxq_flush(struct rte_eth_dev *dev);
1745
1746 /* mlx5_os.c */
1747 struct rte_pci_driver;
1748 int mlx5_os_get_dev_attr(void *ctx, struct mlx5_dev_attr *dev_attr);
1749 void mlx5_os_free_shared_dr(struct mlx5_priv *priv);
1750 int mlx5_os_open_device(const struct mlx5_dev_spawn_data *spawn,
1751                          const struct mlx5_dev_config *config,
1752                          struct mlx5_dev_ctx_shared *sh);
1753 int mlx5_os_get_pdn(void *pd, uint32_t *pdn);
1754 int mlx5_os_pci_probe(struct rte_pci_driver *pci_drv __rte_unused,
1755                        struct rte_pci_device *pci_dev);
1756 void mlx5_os_dev_shared_handler_install(struct mlx5_dev_ctx_shared *sh);
1757 void mlx5_os_dev_shared_handler_uninstall(struct mlx5_dev_ctx_shared *sh);
1758 void mlx5_os_set_reg_mr_cb(mlx5_reg_mr_t *reg_mr_cb,
1759                            mlx5_dereg_mr_t *dereg_mr_cb);
1760 void mlx5_os_mac_addr_remove(struct rte_eth_dev *dev, uint32_t index);
1761 int mlx5_os_mac_addr_add(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
1762                          uint32_t index);
1763 int mlx5_os_vf_mac_addr_modify(struct mlx5_priv *priv, unsigned int iface_idx,
1764                                struct rte_ether_addr *mac_addr,
1765                                int vf_index);
1766 int mlx5_os_set_promisc(struct rte_eth_dev *dev, int enable);
1767 int mlx5_os_set_allmulti(struct rte_eth_dev *dev, int enable);
1768 int mlx5_os_set_nonblock_channel_fd(int fd);
1769 void mlx5_os_mac_addr_flush(struct rte_eth_dev *dev);
1770
1771 /* mlx5_txpp.c */
1772
1773 int mlx5_txpp_start(struct rte_eth_dev *dev);
1774 void mlx5_txpp_stop(struct rte_eth_dev *dev);
1775 int mlx5_txpp_read_clock(struct rte_eth_dev *dev, uint64_t *timestamp);
1776 int mlx5_txpp_xstats_get(struct rte_eth_dev *dev,
1777                          struct rte_eth_xstat *stats,
1778                          unsigned int n, unsigned int n_used);
1779 int mlx5_txpp_xstats_reset(struct rte_eth_dev *dev);
1780 int mlx5_txpp_xstats_get_names(struct rte_eth_dev *dev,
1781                                struct rte_eth_xstat_name *xstats_names,
1782                                unsigned int n, unsigned int n_used);
1783 void mlx5_txpp_interrupt_handler(void *cb_arg);
1784
1785 /* mlx5_rxtx.c */
1786
1787 eth_tx_burst_t mlx5_select_tx_function(struct rte_eth_dev *dev);
1788
1789 /* mlx5_flow_aso.c */
1790
1791 int mlx5_aso_queue_init(struct mlx5_dev_ctx_shared *sh,
1792                 enum mlx5_access_aso_opc_mod aso_opc_mod);
1793 int mlx5_aso_flow_hit_queue_poll_start(struct mlx5_dev_ctx_shared *sh);
1794 int mlx5_aso_flow_hit_queue_poll_stop(struct mlx5_dev_ctx_shared *sh);
1795 void mlx5_aso_queue_uninit(struct mlx5_dev_ctx_shared *sh,
1796                 enum mlx5_access_aso_opc_mod aso_opc_mod);
1797 int mlx5_aso_meter_update_by_wqe(struct mlx5_dev_ctx_shared *sh,
1798                 struct mlx5_aso_mtr *mtr);
1799 int mlx5_aso_mtr_wait(struct mlx5_dev_ctx_shared *sh,
1800                 struct mlx5_aso_mtr *mtr);
1801 int mlx5_aso_ct_update_by_wqe(struct mlx5_dev_ctx_shared *sh,
1802                               struct mlx5_aso_ct_action *ct,
1803                               const struct rte_flow_action_conntrack *profile);
1804 int mlx5_aso_ct_wait_ready(struct mlx5_dev_ctx_shared *sh,
1805                            struct mlx5_aso_ct_action *ct);
1806 int mlx5_aso_ct_query_by_wqe(struct mlx5_dev_ctx_shared *sh,
1807                              struct mlx5_aso_ct_action *ct,
1808                              struct rte_flow_action_conntrack *profile);
1809 int mlx5_aso_ct_available(struct mlx5_dev_ctx_shared *sh,
1810                           struct mlx5_aso_ct_action *ct);
1811
1812 #endif /* RTE_PMD_MLX5_H_ */