eal: hide shared memory config
[dpdk.git] / drivers / net / mlx5 / mlx5.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2015 6WIND S.A.
3  * Copyright 2015 Mellanox Technologies, Ltd
4  */
5
6 #ifndef RTE_PMD_MLX5_H_
7 #define RTE_PMD_MLX5_H_
8
9 #include <stddef.h>
10 #include <stdbool.h>
11 #include <stdint.h>
12 #include <limits.h>
13 #include <net/if.h>
14 #include <netinet/in.h>
15 #include <sys/queue.h>
16
17 /* Verbs header. */
18 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
19 #ifdef PEDANTIC
20 #pragma GCC diagnostic ignored "-Wpedantic"
21 #endif
22 #include <infiniband/verbs.h>
23 #ifdef PEDANTIC
24 #pragma GCC diagnostic error "-Wpedantic"
25 #endif
26
27 #include <rte_pci.h>
28 #include <rte_ether.h>
29 #include <rte_ethdev_driver.h>
30 #include <rte_rwlock.h>
31 #include <rte_interrupts.h>
32 #include <rte_errno.h>
33 #include <rte_flow.h>
34
35 #include "mlx5_utils.h"
36 #include "mlx5_mr.h"
37 #include "mlx5_autoconf.h"
38 #include "mlx5_defs.h"
39
40 enum {
41         PCI_VENDOR_ID_MELLANOX = 0x15b3,
42 };
43
44 enum {
45         PCI_DEVICE_ID_MELLANOX_CONNECTX4 = 0x1013,
46         PCI_DEVICE_ID_MELLANOX_CONNECTX4VF = 0x1014,
47         PCI_DEVICE_ID_MELLANOX_CONNECTX4LX = 0x1015,
48         PCI_DEVICE_ID_MELLANOX_CONNECTX4LXVF = 0x1016,
49         PCI_DEVICE_ID_MELLANOX_CONNECTX5 = 0x1017,
50         PCI_DEVICE_ID_MELLANOX_CONNECTX5VF = 0x1018,
51         PCI_DEVICE_ID_MELLANOX_CONNECTX5EX = 0x1019,
52         PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF = 0x101a,
53         PCI_DEVICE_ID_MELLANOX_CONNECTX5BF = 0xa2d2,
54         PCI_DEVICE_ID_MELLANOX_CONNECTX5BFVF = 0xa2d3,
55         PCI_DEVICE_ID_MELLANOX_CONNECTX6 = 0x101b,
56         PCI_DEVICE_ID_MELLANOX_CONNECTX6VF = 0x101c,
57 };
58
59 /* Request types for IPC. */
60 enum mlx5_mp_req_type {
61         MLX5_MP_REQ_VERBS_CMD_FD = 1,
62         MLX5_MP_REQ_CREATE_MR,
63         MLX5_MP_REQ_START_RXTX,
64         MLX5_MP_REQ_STOP_RXTX,
65         MLX5_MP_REQ_QUEUE_STATE_MODIFY,
66 };
67
68 struct mlx5_mp_arg_queue_state_modify {
69         uint8_t is_wq; /* Set if WQ. */
70         uint16_t queue_id; /* DPDK queue ID. */
71         enum ibv_wq_state state; /* WQ requested state. */
72 };
73
74 /* Pameters for IPC. */
75 struct mlx5_mp_param {
76         enum mlx5_mp_req_type type;
77         int port_id;
78         int result;
79         RTE_STD_C11
80         union {
81                 uintptr_t addr; /* MLX5_MP_REQ_CREATE_MR */
82                 struct mlx5_mp_arg_queue_state_modify state_modify;
83                 /* MLX5_MP_REQ_QUEUE_STATE_MODIFY */
84         } args;
85 };
86
87 /** Request timeout for IPC. */
88 #define MLX5_MP_REQ_TIMEOUT_SEC 5
89
90 /** Key string for IPC. */
91 #define MLX5_MP_NAME "net_mlx5_mp"
92
93 /* Recognized Infiniband device physical port name types. */
94 enum mlx5_phys_port_name_type {
95         MLX5_PHYS_PORT_NAME_TYPE_NOTSET = 0, /* Not set. */
96         MLX5_PHYS_PORT_NAME_TYPE_LEGACY, /* before kernel ver < 5.0 */
97         MLX5_PHYS_PORT_NAME_TYPE_UPLINK, /* p0, kernel ver >= 5.0 */
98         MLX5_PHYS_PORT_NAME_TYPE_PFVF, /* pf0vf0, kernel ver >= 5.0 */
99         MLX5_PHYS_PORT_NAME_TYPE_UNKNOWN, /* Unrecognized. */
100 };
101
102 /** Switch information returned by mlx5_nl_switch_info(). */
103 struct mlx5_switch_info {
104         uint32_t master:1; /**< Master device. */
105         uint32_t representor:1; /**< Representor device. */
106         enum mlx5_phys_port_name_type name_type; /** < Port name type. */
107         int32_t pf_num; /**< PF number (valid for pfxvfx format only). */
108         int32_t port_name; /**< Representor port name. */
109         uint64_t switch_id; /**< Switch identifier. */
110 };
111
112 LIST_HEAD(mlx5_dev_list, mlx5_ibv_shared);
113
114 /* Shared data between primary and secondary processes. */
115 struct mlx5_shared_data {
116         rte_spinlock_t lock;
117         /* Global spinlock for primary and secondary processes. */
118         int init_done; /* Whether primary has done initialization. */
119         unsigned int secondary_cnt; /* Number of secondary processes init'd. */
120         struct mlx5_dev_list mem_event_cb_list;
121         rte_rwlock_t mem_event_rwlock;
122 };
123
124 /* Per-process data structure, not visible to other processes. */
125 struct mlx5_local_data {
126         int init_done; /* Whether a secondary has done initialization. */
127 };
128
129 extern struct mlx5_shared_data *mlx5_shared_data;
130
131 struct mlx5_counter_ctrl {
132         /* Name of the counter. */
133         char dpdk_name[RTE_ETH_XSTATS_NAME_SIZE];
134         /* Name of the counter on the device table. */
135         char ctr_name[RTE_ETH_XSTATS_NAME_SIZE];
136         uint32_t ib:1; /**< Nonzero for IB counters. */
137 };
138
139 struct mlx5_xstats_ctrl {
140         /* Number of device stats. */
141         uint16_t stats_n;
142         /* Number of device stats identified by PMD. */
143         uint16_t  mlx5_stats_n;
144         /* Index in the device counters table. */
145         uint16_t dev_table_idx[MLX5_MAX_XSTATS];
146         uint64_t base[MLX5_MAX_XSTATS];
147         struct mlx5_counter_ctrl info[MLX5_MAX_XSTATS];
148 };
149
150 struct mlx5_stats_ctrl {
151         /* Base for imissed counter. */
152         uint64_t imissed_base;
153 };
154
155 /* devx counter object */
156 struct mlx5_devx_counter_set {
157         struct mlx5dv_devx_obj *obj;
158         int id; /* Flow counter ID */
159 };
160
161 /* HCA attributes. */
162 struct mlx5_hca_attr {
163         uint32_t eswitch_manager:1;
164 };
165
166 /* Flow list . */
167 TAILQ_HEAD(mlx5_flows, rte_flow);
168
169 /* Default PMD specific parameter value. */
170 #define MLX5_ARG_UNSET (-1)
171
172 /*
173  * Device configuration structure.
174  *
175  * Merged configuration from:
176  *
177  *  - Device capabilities,
178  *  - User device parameters disabled features.
179  */
180 struct mlx5_dev_config {
181         unsigned int hw_csum:1; /* Checksum offload is supported. */
182         unsigned int hw_vlan_strip:1; /* VLAN stripping is supported. */
183         unsigned int hw_fcs_strip:1; /* FCS stripping is supported. */
184         unsigned int hw_padding:1; /* End alignment padding is supported. */
185         unsigned int vf:1; /* This is a VF. */
186         unsigned int tunnel_en:1;
187         /* Whether tunnel stateless offloads are supported. */
188         unsigned int mpls_en:1; /* MPLS over GRE/UDP is enabled. */
189         unsigned int cqe_comp:1; /* CQE compression is enabled. */
190         unsigned int cqe_pad:1; /* CQE padding is enabled. */
191         unsigned int tso:1; /* Whether TSO is supported. */
192         unsigned int tx_vec_en:1; /* Tx vector is enabled. */
193         unsigned int rx_vec_en:1; /* Rx vector is enabled. */
194         unsigned int mpw_hdr_dseg:1; /* Enable DSEGs in the title WQEBB. */
195         unsigned int mr_ext_memseg_en:1;
196         /* Whether memseg should be extended for MR creation. */
197         unsigned int l3_vxlan_en:1; /* Enable L3 VXLAN flow creation. */
198         unsigned int vf_nl_en:1; /* Enable Netlink requests in VF mode. */
199         unsigned int dv_esw_en:1; /* Enable E-Switch DV flow. */
200         unsigned int dv_flow_en:1; /* Enable DV flow. */
201         unsigned int swp:1; /* Tx generic tunnel checksum and TSO offload. */
202         unsigned int devx:1; /* Whether devx interface is available or not. */
203         struct {
204                 unsigned int enabled:1; /* Whether MPRQ is enabled. */
205                 unsigned int stride_num_n; /* Number of strides. */
206                 unsigned int min_stride_size_n; /* Min size of a stride. */
207                 unsigned int max_stride_size_n; /* Max size of a stride. */
208                 unsigned int max_memcpy_len;
209                 /* Maximum packet size to memcpy Rx packets. */
210                 unsigned int min_rxqs_num;
211                 /* Rx queue count threshold to enable MPRQ. */
212         } mprq; /* Configurations for Multi-Packet RQ. */
213         int mps; /* Multi-packet send supported mode. */
214         unsigned int flow_prio; /* Number of flow priorities. */
215         unsigned int tso_max_payload_sz; /* Maximum TCP payload for TSO. */
216         unsigned int ind_table_max_size; /* Maximum indirection table size. */
217         unsigned int max_dump_files_num; /* Maximum dump files per queue. */
218         int txq_inline; /* Maximum packet size for inlining. */
219         int txqs_inline; /* Queue number threshold for inlining. */
220         int txqs_vec; /* Queue number threshold for vectorized Tx. */
221         int inline_max_packet_sz; /* Max packet size for inlining. */
222         struct mlx5_hca_attr hca_attr; /* HCA attributes. */
223 };
224
225 /**
226  * Type of objet being allocated.
227  */
228 enum mlx5_verbs_alloc_type {
229         MLX5_VERBS_ALLOC_TYPE_NONE,
230         MLX5_VERBS_ALLOC_TYPE_TX_QUEUE,
231         MLX5_VERBS_ALLOC_TYPE_RX_QUEUE,
232 };
233
234 /**
235  * Verbs allocator needs a context to know in the callback which kind of
236  * resources it is allocating.
237  */
238 struct mlx5_verbs_alloc_ctx {
239         enum mlx5_verbs_alloc_type type; /* Kind of object being allocated. */
240         const void *obj; /* Pointer to the DPDK object. */
241 };
242
243 LIST_HEAD(mlx5_mr_list, mlx5_mr);
244
245 /* Flow drop context necessary due to Verbs API. */
246 struct mlx5_drop {
247         struct mlx5_hrxq *hrxq; /* Hash Rx queue queue. */
248         struct mlx5_rxq_ibv *rxq; /* Verbs Rx queue. */
249 };
250
251 struct mlx5_flow_tcf_context;
252
253 /* Per port data of shared IB device. */
254 struct mlx5_ibv_shared_port {
255         uint32_t ih_port_id;
256         /*
257          * Interrupt handler port_id. Used by shared interrupt
258          * handler to find the corresponding rte_eth device
259          * by IB port index. If value is equal or greater
260          * RTE_MAX_ETHPORTS it means there is no subhandler
261          * installed for specified IB port index.
262          */
263 };
264
265 /* Table structure. */
266 struct mlx5_flow_tbl_resource {
267         void *obj; /**< Pointer to DR table object. */
268         rte_atomic32_t refcnt; /**< Reference counter. */
269 };
270
271 #define MLX5_MAX_TABLES 1024
272 #define MLX5_MAX_TABLES_FDB 32
273 #define MLX5_GROUP_FACTOR 1
274
275 /*
276  * Shared Infiniband device context for Master/Representors
277  * which belong to same IB device with multiple IB ports.
278  **/
279 struct mlx5_ibv_shared {
280         LIST_ENTRY(mlx5_ibv_shared) next;
281         uint32_t refcnt;
282         uint32_t devx:1; /* Opened with DV. */
283         uint32_t max_port; /* Maximal IB device port index. */
284         struct ibv_context *ctx; /* Verbs/DV context. */
285         struct ibv_pd *pd; /* Protection Domain. */
286         char ibdev_name[IBV_SYSFS_NAME_MAX]; /* IB device name. */
287         char ibdev_path[IBV_SYSFS_PATH_MAX]; /* IB device path for secondary */
288         struct ibv_device_attr_ex device_attr; /* Device properties. */
289         struct rte_pci_device *pci_dev; /* Backend PCI device. */
290         LIST_ENTRY(mlx5_ibv_shared) mem_event_cb;
291         /**< Called by memory event callback. */
292         struct {
293                 uint32_t dev_gen; /* Generation number to flush local caches. */
294                 rte_rwlock_t rwlock; /* MR Lock. */
295                 struct mlx5_mr_btree cache; /* Global MR cache table. */
296                 struct mlx5_mr_list mr_list; /* Registered MR list. */
297                 struct mlx5_mr_list mr_free_list; /* Freed MR list. */
298         } mr;
299         /* Shared DV/DR flow data section. */
300         pthread_mutex_t dv_mutex; /* DV context mutex. */
301         uint32_t dv_refcnt; /* DV/DR data reference counter. */
302         void *fdb_domain; /* FDB Direct Rules name space handle. */
303         struct mlx5_flow_tbl_resource fdb_tbl[MLX5_MAX_TABLES_FDB];
304         /* FDB Direct Rules tables. */
305         void *rx_domain; /* RX Direct Rules name space handle. */
306         struct mlx5_flow_tbl_resource rx_tbl[MLX5_MAX_TABLES];
307         /* RX Direct Rules tables. */
308         void *tx_domain; /* TX Direct Rules name space handle. */
309         struct mlx5_flow_tbl_resource tx_tbl[MLX5_MAX_TABLES];
310         void *esw_drop_action; /* Pointer to DR E-Switch drop action. */
311         /* TX Direct Rules tables/ */
312         LIST_HEAD(matchers, mlx5_flow_dv_matcher) matchers;
313         LIST_HEAD(encap_decap, mlx5_flow_dv_encap_decap_resource) encaps_decaps;
314         LIST_HEAD(modify_cmd, mlx5_flow_dv_modify_hdr_resource) modify_cmds;
315         LIST_HEAD(tag, mlx5_flow_dv_tag_resource) tags;
316         LIST_HEAD(jump, mlx5_flow_dv_jump_tbl_resource) jump_tbl;
317         LIST_HEAD(port_id_action_list, mlx5_flow_dv_port_id_action_resource)
318                 port_id_action_list; /* List of port ID actions. */
319         /* Shared interrupt handler section. */
320         pthread_mutex_t intr_mutex; /* Interrupt config mutex. */
321         uint32_t intr_cnt; /* Interrupt handler reference counter. */
322         struct rte_intr_handle intr_handle; /* Interrupt handler for device. */
323         struct mlx5_ibv_shared_port port[]; /* per device port data array. */
324 };
325
326 /* Per-process private structure. */
327 struct mlx5_proc_priv {
328         size_t uar_table_sz;
329         /* Size of UAR register table. */
330         void *uar_table[];
331         /* Table of UAR registers for each process. */
332 };
333
334 #define MLX5_PROC_PRIV(port_id) \
335         ((struct mlx5_proc_priv *)rte_eth_devices[port_id].process_private)
336
337 struct mlx5_priv {
338         struct rte_eth_dev_data *dev_data;  /* Pointer to device data. */
339         struct mlx5_ibv_shared *sh; /* Shared IB device context. */
340         uint32_t ibv_port; /* IB device port number. */
341         struct rte_ether_addr mac[MLX5_MAX_MAC_ADDRESSES]; /* MAC addresses. */
342         BITFIELD_DECLARE(mac_own, uint64_t, MLX5_MAX_MAC_ADDRESSES);
343         /* Bit-field of MAC addresses owned by the PMD. */
344         uint16_t vlan_filter[MLX5_MAX_VLAN_IDS]; /* VLAN filters table. */
345         unsigned int vlan_filter_n; /* Number of configured VLAN filters. */
346         /* Device properties. */
347         uint16_t mtu; /* Configured MTU. */
348         unsigned int isolated:1; /* Whether isolated mode is enabled. */
349         unsigned int representor:1; /* Device is a port representor. */
350         unsigned int master:1; /* Device is a E-Switch master. */
351         unsigned int dr_shared:1; /* DV/DR data is shared. */
352         uint16_t domain_id; /* Switch domain identifier. */
353         uint16_t vport_id; /* Associated VF vport index (if any). */
354         int32_t representor_id; /* Port representor identifier. */
355         /* RX/TX queues. */
356         unsigned int rxqs_n; /* RX queues array size. */
357         unsigned int txqs_n; /* TX queues array size. */
358         struct mlx5_rxq_data *(*rxqs)[]; /* RX queues. */
359         struct mlx5_txq_data *(*txqs)[]; /* TX queues. */
360         struct rte_mempool *mprq_mp; /* Mempool for Multi-Packet RQ. */
361         struct rte_eth_rss_conf rss_conf; /* RSS configuration. */
362         unsigned int (*reta_idx)[]; /* RETA index table. */
363         unsigned int reta_idx_n; /* RETA index size. */
364         struct mlx5_drop drop_queue; /* Flow drop queues. */
365         struct mlx5_flows flows; /* RTE Flow rules. */
366         struct mlx5_flows ctrl_flows; /* Control flow rules. */
367         LIST_HEAD(counters, mlx5_flow_counter) flow_counters;
368         /* Flow counters. */
369         LIST_HEAD(rxq, mlx5_rxq_ctrl) rxqsctrl; /* DPDK Rx queues. */
370         LIST_HEAD(rxqibv, mlx5_rxq_ibv) rxqsibv; /* Verbs Rx queues. */
371         LIST_HEAD(hrxq, mlx5_hrxq) hrxqs; /* Verbs Hash Rx queues. */
372         LIST_HEAD(txq, mlx5_txq_ctrl) txqsctrl; /* DPDK Tx queues. */
373         LIST_HEAD(txqibv, mlx5_txq_ibv) txqsibv; /* Verbs Tx queues. */
374         /* Verbs Indirection tables. */
375         LIST_HEAD(ind_tables, mlx5_ind_table_ibv) ind_tbls;
376         /* Pointer to next element. */
377         rte_atomic32_t refcnt; /**< Reference counter. */
378         struct ibv_flow_action *verbs_action;
379         /**< Verbs modify header action object. */
380         uint8_t ft_type; /**< Flow table type, Rx or Tx. */
381         /* Tags resources cache. */
382         uint32_t link_speed_capa; /* Link speed capabilities. */
383         struct mlx5_xstats_ctrl xstats_ctrl; /* Extended stats control. */
384         struct mlx5_stats_ctrl stats_ctrl; /* Stats control. */
385         struct mlx5_dev_config config; /* Device configuration. */
386         struct mlx5_verbs_alloc_ctx verbs_alloc_ctx;
387         /* Context for Verbs allocator. */
388         int nl_socket_rdma; /* Netlink socket (NETLINK_RDMA). */
389         int nl_socket_route; /* Netlink socket (NETLINK_ROUTE). */
390         uint32_t nl_sn; /* Netlink message sequence number. */
391 #ifndef RTE_ARCH_64
392         rte_spinlock_t uar_lock_cq; /* CQs share a common distinct UAR */
393         rte_spinlock_t uar_lock[MLX5_UAR_PAGE_NUM_MAX];
394         /* UAR same-page access control required in 32bit implementations. */
395 #endif
396         struct mlx5_flow_tcf_context *tcf_context; /* TC flower context. */
397 };
398
399 #define PORT_ID(priv) ((priv)->dev_data->port_id)
400 #define ETH_DEV(priv) (&rte_eth_devices[PORT_ID(priv)])
401
402 /* mlx5.c */
403
404 int mlx5_getenv_int(const char *);
405 int mlx5_proc_priv_init(struct rte_eth_dev *dev);
406
407 /* mlx5_ethdev.c */
408
409 int mlx5_get_ifname(const struct rte_eth_dev *dev, char (*ifname)[IF_NAMESIZE]);
410 int mlx5_get_ifname_base(const struct rte_eth_dev *base,
411                          const struct rte_eth_dev *dev,
412                          char (*ifname)[IF_NAMESIZE]);
413 int mlx5_get_master_ifname(const char *ibdev_path, char (*ifname)[IF_NAMESIZE]);
414 unsigned int mlx5_ifindex(const struct rte_eth_dev *dev);
415 int mlx5_ifreq(const struct rte_eth_dev *dev, int req, struct ifreq *ifr);
416 int mlx5_ifreq_base(const struct rte_eth_dev *base,
417                     const struct rte_eth_dev *dev,
418                     int req, struct ifreq *ifr);
419 int mlx5_get_mtu(struct rte_eth_dev *dev, uint16_t *mtu);
420 int mlx5_set_flags(struct rte_eth_dev *dev, unsigned int keep,
421                    unsigned int flags);
422 int mlx5_dev_configure(struct rte_eth_dev *dev);
423 void mlx5_dev_infos_get(struct rte_eth_dev *dev, struct rte_eth_dev_info *info);
424 int mlx5_read_clock(struct rte_eth_dev *dev, uint64_t *clock);
425 int mlx5_fw_version_get(struct rte_eth_dev *dev, char *fw_ver, size_t fw_size);
426 const uint32_t *mlx5_dev_supported_ptypes_get(struct rte_eth_dev *dev);
427 int mlx5_link_update(struct rte_eth_dev *dev, int wait_to_complete);
428 int mlx5_force_link_status_change(struct rte_eth_dev *dev, int status);
429 int mlx5_dev_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
430 int mlx5_dev_get_flow_ctrl(struct rte_eth_dev *dev,
431                            struct rte_eth_fc_conf *fc_conf);
432 int mlx5_dev_set_flow_ctrl(struct rte_eth_dev *dev,
433                            struct rte_eth_fc_conf *fc_conf);
434 int mlx5_ibv_device_to_pci_addr(const struct ibv_device *device,
435                                 struct rte_pci_addr *pci_addr);
436 void mlx5_dev_link_status_handler(void *arg);
437 void mlx5_dev_interrupt_handler(void *arg);
438 void mlx5_dev_interrupt_handler_uninstall(struct rte_eth_dev *dev);
439 void mlx5_dev_interrupt_handler_install(struct rte_eth_dev *dev);
440 int mlx5_set_link_down(struct rte_eth_dev *dev);
441 int mlx5_set_link_up(struct rte_eth_dev *dev);
442 int mlx5_is_removed(struct rte_eth_dev *dev);
443 eth_tx_burst_t mlx5_select_tx_function(struct rte_eth_dev *dev);
444 eth_rx_burst_t mlx5_select_rx_function(struct rte_eth_dev *dev);
445 unsigned int mlx5_dev_to_port_id(const struct rte_device *dev,
446                                  uint16_t *port_list,
447                                  unsigned int port_list_n);
448 int mlx5_port_to_eswitch_info(uint16_t port, uint16_t *es_domain_id,
449                               uint16_t *es_port_id);
450 int mlx5_sysfs_switch_info(unsigned int ifindex,
451                            struct mlx5_switch_info *info);
452 void mlx5_sysfs_check_switch_info(bool device_dir,
453                                   struct mlx5_switch_info *switch_info);
454 void mlx5_nl_check_switch_info(bool nun_vf_set,
455                                struct mlx5_switch_info *switch_info);
456 void mlx5_translate_port_name(const char *port_name_in,
457                               struct mlx5_switch_info *port_info_out);
458 void mlx5_intr_callback_unregister(const struct rte_intr_handle *handle,
459                                    rte_intr_callback_fn cb_fn, void *cb_arg);
460
461 /* mlx5_mac.c */
462
463 int mlx5_get_mac(struct rte_eth_dev *dev, uint8_t (*mac)[RTE_ETHER_ADDR_LEN]);
464 void mlx5_mac_addr_remove(struct rte_eth_dev *dev, uint32_t index);
465 int mlx5_mac_addr_add(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
466                       uint32_t index, uint32_t vmdq);
467 int mlx5_mac_addr_set(struct rte_eth_dev *dev, struct rte_ether_addr *mac_addr);
468 int mlx5_set_mc_addr_list(struct rte_eth_dev *dev,
469                         struct rte_ether_addr *mc_addr_set,
470                         uint32_t nb_mc_addr);
471
472 /* mlx5_rss.c */
473
474 int mlx5_rss_hash_update(struct rte_eth_dev *dev,
475                          struct rte_eth_rss_conf *rss_conf);
476 int mlx5_rss_hash_conf_get(struct rte_eth_dev *dev,
477                            struct rte_eth_rss_conf *rss_conf);
478 int mlx5_rss_reta_index_resize(struct rte_eth_dev *dev, unsigned int reta_size);
479 int mlx5_dev_rss_reta_query(struct rte_eth_dev *dev,
480                             struct rte_eth_rss_reta_entry64 *reta_conf,
481                             uint16_t reta_size);
482 int mlx5_dev_rss_reta_update(struct rte_eth_dev *dev,
483                              struct rte_eth_rss_reta_entry64 *reta_conf,
484                              uint16_t reta_size);
485
486 /* mlx5_rxmode.c */
487
488 void mlx5_promiscuous_enable(struct rte_eth_dev *dev);
489 void mlx5_promiscuous_disable(struct rte_eth_dev *dev);
490 void mlx5_allmulticast_enable(struct rte_eth_dev *dev);
491 void mlx5_allmulticast_disable(struct rte_eth_dev *dev);
492
493 /* mlx5_stats.c */
494
495 void mlx5_stats_init(struct rte_eth_dev *dev);
496 int mlx5_stats_get(struct rte_eth_dev *dev, struct rte_eth_stats *stats);
497 void mlx5_stats_reset(struct rte_eth_dev *dev);
498 int mlx5_xstats_get(struct rte_eth_dev *dev, struct rte_eth_xstat *stats,
499                     unsigned int n);
500 void mlx5_xstats_reset(struct rte_eth_dev *dev);
501 int mlx5_xstats_get_names(struct rte_eth_dev *dev __rte_unused,
502                           struct rte_eth_xstat_name *xstats_names,
503                           unsigned int n);
504
505 /* mlx5_vlan.c */
506
507 int mlx5_vlan_filter_set(struct rte_eth_dev *dev, uint16_t vlan_id, int on);
508 void mlx5_vlan_strip_queue_set(struct rte_eth_dev *dev, uint16_t queue, int on);
509 int mlx5_vlan_offload_set(struct rte_eth_dev *dev, int mask);
510
511 /* mlx5_trigger.c */
512
513 int mlx5_dev_start(struct rte_eth_dev *dev);
514 void mlx5_dev_stop(struct rte_eth_dev *dev);
515 int mlx5_traffic_enable(struct rte_eth_dev *dev);
516 void mlx5_traffic_disable(struct rte_eth_dev *dev);
517 int mlx5_traffic_restart(struct rte_eth_dev *dev);
518
519 /* mlx5_flow.c */
520
521 int mlx5_flow_discover_priorities(struct rte_eth_dev *dev);
522 void mlx5_flow_print(struct rte_flow *flow);
523 int mlx5_flow_validate(struct rte_eth_dev *dev,
524                        const struct rte_flow_attr *attr,
525                        const struct rte_flow_item items[],
526                        const struct rte_flow_action actions[],
527                        struct rte_flow_error *error);
528 struct rte_flow *mlx5_flow_create(struct rte_eth_dev *dev,
529                                   const struct rte_flow_attr *attr,
530                                   const struct rte_flow_item items[],
531                                   const struct rte_flow_action actions[],
532                                   struct rte_flow_error *error);
533 int mlx5_flow_destroy(struct rte_eth_dev *dev, struct rte_flow *flow,
534                       struct rte_flow_error *error);
535 void mlx5_flow_list_flush(struct rte_eth_dev *dev, struct mlx5_flows *list);
536 int mlx5_flow_flush(struct rte_eth_dev *dev, struct rte_flow_error *error);
537 int mlx5_flow_query(struct rte_eth_dev *dev, struct rte_flow *flow,
538                     const struct rte_flow_action *action, void *data,
539                     struct rte_flow_error *error);
540 int mlx5_flow_isolate(struct rte_eth_dev *dev, int enable,
541                       struct rte_flow_error *error);
542 int mlx5_dev_filter_ctrl(struct rte_eth_dev *dev,
543                          enum rte_filter_type filter_type,
544                          enum rte_filter_op filter_op,
545                          void *arg);
546 int mlx5_flow_start(struct rte_eth_dev *dev, struct mlx5_flows *list);
547 void mlx5_flow_stop(struct rte_eth_dev *dev, struct mlx5_flows *list);
548 int mlx5_flow_verify(struct rte_eth_dev *dev);
549 int mlx5_ctrl_flow_vlan(struct rte_eth_dev *dev,
550                         struct rte_flow_item_eth *eth_spec,
551                         struct rte_flow_item_eth *eth_mask,
552                         struct rte_flow_item_vlan *vlan_spec,
553                         struct rte_flow_item_vlan *vlan_mask);
554 int mlx5_ctrl_flow(struct rte_eth_dev *dev,
555                    struct rte_flow_item_eth *eth_spec,
556                    struct rte_flow_item_eth *eth_mask);
557 int mlx5_flow_create_drop_queue(struct rte_eth_dev *dev);
558 void mlx5_flow_delete_drop_queue(struct rte_eth_dev *dev);
559
560 /* mlx5_mp.c */
561 void mlx5_mp_req_start_rxtx(struct rte_eth_dev *dev);
562 void mlx5_mp_req_stop_rxtx(struct rte_eth_dev *dev);
563 int mlx5_mp_req_mr_create(struct rte_eth_dev *dev, uintptr_t addr);
564 int mlx5_mp_req_verbs_cmd_fd(struct rte_eth_dev *dev);
565 int mlx5_mp_req_queue_state_modify(struct rte_eth_dev *dev,
566                                    struct mlx5_mp_arg_queue_state_modify *sm);
567 int mlx5_mp_init_primary(void);
568 void mlx5_mp_uninit_primary(void);
569 int mlx5_mp_init_secondary(void);
570 void mlx5_mp_uninit_secondary(void);
571
572 /* mlx5_nl.c */
573
574 int mlx5_nl_init(int protocol);
575 int mlx5_nl_mac_addr_add(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
576                          uint32_t index);
577 int mlx5_nl_mac_addr_remove(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
578                             uint32_t index);
579 void mlx5_nl_mac_addr_sync(struct rte_eth_dev *dev);
580 void mlx5_nl_mac_addr_flush(struct rte_eth_dev *dev);
581 int mlx5_nl_promisc(struct rte_eth_dev *dev, int enable);
582 int mlx5_nl_allmulti(struct rte_eth_dev *dev, int enable);
583 unsigned int mlx5_nl_portnum(int nl, const char *name);
584 unsigned int mlx5_nl_ifindex(int nl, const char *name, uint32_t pindex);
585 int mlx5_nl_switch_info(int nl, unsigned int ifindex,
586                         struct mlx5_switch_info *info);
587
588 /* mlx5_devx_cmds.c */
589
590 int mlx5_devx_cmd_flow_counter_alloc(struct ibv_context *ctx,
591                                      struct mlx5_devx_counter_set *dcx);
592 int mlx5_devx_cmd_flow_counter_free(struct mlx5dv_devx_obj *obj);
593 int mlx5_devx_cmd_flow_counter_query(struct mlx5_devx_counter_set *dcx,
594                                      int clear,
595                                      uint64_t *pkts, uint64_t *bytes);
596 int mlx5_devx_cmd_query_hca_attr(struct ibv_context *ctx,
597                                  struct mlx5_hca_attr *attr);
598 #endif /* RTE_PMD_MLX5_H_ */