net/mlx5: add table management
[dpdk.git] / drivers / net / mlx5 / mlx5_flow.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2018 Mellanox Technologies, Ltd
3  */
4
5 #ifndef RTE_PMD_MLX5_FLOW_H_
6 #define RTE_PMD_MLX5_FLOW_H_
7
8 #include <stdalign.h>
9 #include <stdint.h>
10 #include <string.h>
11 #include <sys/queue.h>
12
13 #include <rte_alarm.h>
14 #include <rte_mtr.h>
15
16 #include <mlx5_glue.h>
17 #include <mlx5_prm.h>
18
19 #include "mlx5.h"
20
21 /* E-Switch Manager port, used for rte_flow_item_port_id. */
22 #define MLX5_PORT_ESW_MGR UINT32_MAX
23
24 /* Private rte flow items. */
25 enum mlx5_rte_flow_item_type {
26         MLX5_RTE_FLOW_ITEM_TYPE_END = INT_MIN,
27         MLX5_RTE_FLOW_ITEM_TYPE_TAG,
28         MLX5_RTE_FLOW_ITEM_TYPE_TX_QUEUE,
29         MLX5_RTE_FLOW_ITEM_TYPE_VLAN,
30         MLX5_RTE_FLOW_ITEM_TYPE_TUNNEL,
31 };
32
33 /* Private (internal) rte flow actions. */
34 enum mlx5_rte_flow_action_type {
35         MLX5_RTE_FLOW_ACTION_TYPE_END = INT_MIN,
36         MLX5_RTE_FLOW_ACTION_TYPE_TAG,
37         MLX5_RTE_FLOW_ACTION_TYPE_MARK,
38         MLX5_RTE_FLOW_ACTION_TYPE_COPY_MREG,
39         MLX5_RTE_FLOW_ACTION_TYPE_DEFAULT_MISS,
40         MLX5_RTE_FLOW_ACTION_TYPE_TUNNEL_SET,
41         MLX5_RTE_FLOW_ACTION_TYPE_AGE,
42         MLX5_RTE_FLOW_ACTION_TYPE_COUNT,
43         MLX5_RTE_FLOW_ACTION_TYPE_JUMP,
44 };
45
46 #define MLX5_INDIRECT_ACTION_TYPE_OFFSET 30
47
48 enum {
49         MLX5_INDIRECT_ACTION_TYPE_RSS,
50         MLX5_INDIRECT_ACTION_TYPE_AGE,
51         MLX5_INDIRECT_ACTION_TYPE_COUNT,
52         MLX5_INDIRECT_ACTION_TYPE_CT,
53 };
54
55 /* Now, the maximal ports will be supported is 256, action number is 4M. */
56 #define MLX5_INDIRECT_ACT_CT_MAX_PORT 0x100
57
58 #define MLX5_INDIRECT_ACT_CT_OWNER_SHIFT 22
59 #define MLX5_INDIRECT_ACT_CT_OWNER_MASK (MLX5_INDIRECT_ACT_CT_MAX_PORT - 1)
60
61 /* 30-31: type, 22-29: owner port, 0-21: index. */
62 #define MLX5_INDIRECT_ACT_CT_GEN_IDX(owner, index) \
63         ((MLX5_INDIRECT_ACTION_TYPE_CT << MLX5_INDIRECT_ACTION_TYPE_OFFSET) | \
64          (((owner) & MLX5_INDIRECT_ACT_CT_OWNER_MASK) << \
65           MLX5_INDIRECT_ACT_CT_OWNER_SHIFT) | (index))
66
67 #define MLX5_INDIRECT_ACT_CT_GET_OWNER(index) \
68         (((index) >> MLX5_INDIRECT_ACT_CT_OWNER_SHIFT) & \
69          MLX5_INDIRECT_ACT_CT_OWNER_MASK)
70
71 #define MLX5_INDIRECT_ACT_CT_GET_IDX(index) \
72         ((index) & ((1 << MLX5_INDIRECT_ACT_CT_OWNER_SHIFT) - 1))
73
74 /* Matches on selected register. */
75 struct mlx5_rte_flow_item_tag {
76         enum modify_reg id;
77         uint32_t data;
78 };
79
80 /* Modify selected register. */
81 struct mlx5_rte_flow_action_set_tag {
82         enum modify_reg id;
83         uint8_t offset;
84         uint8_t length;
85         uint32_t data;
86 };
87
88 struct mlx5_flow_action_copy_mreg {
89         enum modify_reg dst;
90         enum modify_reg src;
91 };
92
93 /* Matches on source queue. */
94 struct mlx5_rte_flow_item_tx_queue {
95         uint32_t queue;
96 };
97
98 /* Feature name to allocate metadata register. */
99 enum mlx5_feature_name {
100         MLX5_HAIRPIN_RX,
101         MLX5_HAIRPIN_TX,
102         MLX5_METADATA_RX,
103         MLX5_METADATA_TX,
104         MLX5_METADATA_FDB,
105         MLX5_FLOW_MARK,
106         MLX5_APP_TAG,
107         MLX5_COPY_MARK,
108         MLX5_MTR_COLOR,
109         MLX5_MTR_ID,
110         MLX5_ASO_FLOW_HIT,
111         MLX5_ASO_CONNTRACK,
112         MLX5_SAMPLE_ID,
113 };
114
115 /* Default queue number. */
116 #define MLX5_RSSQ_DEFAULT_NUM 16
117
118 #define MLX5_FLOW_LAYER_OUTER_L2 (1u << 0)
119 #define MLX5_FLOW_LAYER_OUTER_L3_IPV4 (1u << 1)
120 #define MLX5_FLOW_LAYER_OUTER_L3_IPV6 (1u << 2)
121 #define MLX5_FLOW_LAYER_OUTER_L4_UDP (1u << 3)
122 #define MLX5_FLOW_LAYER_OUTER_L4_TCP (1u << 4)
123 #define MLX5_FLOW_LAYER_OUTER_VLAN (1u << 5)
124
125 /* Pattern inner Layer bits. */
126 #define MLX5_FLOW_LAYER_INNER_L2 (1u << 6)
127 #define MLX5_FLOW_LAYER_INNER_L3_IPV4 (1u << 7)
128 #define MLX5_FLOW_LAYER_INNER_L3_IPV6 (1u << 8)
129 #define MLX5_FLOW_LAYER_INNER_L4_UDP (1u << 9)
130 #define MLX5_FLOW_LAYER_INNER_L4_TCP (1u << 10)
131 #define MLX5_FLOW_LAYER_INNER_VLAN (1u << 11)
132
133 /* Pattern tunnel Layer bits. */
134 #define MLX5_FLOW_LAYER_VXLAN (1u << 12)
135 #define MLX5_FLOW_LAYER_VXLAN_GPE (1u << 13)
136 #define MLX5_FLOW_LAYER_GRE (1u << 14)
137 #define MLX5_FLOW_LAYER_MPLS (1u << 15)
138 /* List of tunnel Layer bits continued below. */
139
140 /* General pattern items bits. */
141 #define MLX5_FLOW_ITEM_METADATA (1u << 16)
142 #define MLX5_FLOW_ITEM_PORT_ID (1u << 17)
143 #define MLX5_FLOW_ITEM_TAG (1u << 18)
144 #define MLX5_FLOW_ITEM_MARK (1u << 19)
145
146 /* Pattern MISC bits. */
147 #define MLX5_FLOW_LAYER_ICMP (1u << 20)
148 #define MLX5_FLOW_LAYER_ICMP6 (1u << 21)
149 #define MLX5_FLOW_LAYER_GRE_KEY (1u << 22)
150
151 /* Pattern tunnel Layer bits (continued). */
152 #define MLX5_FLOW_LAYER_IPIP (1u << 23)
153 #define MLX5_FLOW_LAYER_IPV6_ENCAP (1u << 24)
154 #define MLX5_FLOW_LAYER_NVGRE (1u << 25)
155 #define MLX5_FLOW_LAYER_GENEVE (1u << 26)
156
157 /* Queue items. */
158 #define MLX5_FLOW_ITEM_TX_QUEUE (1u << 27)
159
160 /* Pattern tunnel Layer bits (continued). */
161 #define MLX5_FLOW_LAYER_GTP (1u << 28)
162
163 /* Pattern eCPRI Layer bit. */
164 #define MLX5_FLOW_LAYER_ECPRI (UINT64_C(1) << 29)
165
166 /* IPv6 Fragment Extension Header bit. */
167 #define MLX5_FLOW_LAYER_OUTER_L3_IPV6_FRAG_EXT (1u << 30)
168 #define MLX5_FLOW_LAYER_INNER_L3_IPV6_FRAG_EXT (1u << 31)
169
170 /* Pattern tunnel Layer bits (continued). */
171 #define MLX5_FLOW_LAYER_GENEVE_OPT (UINT64_C(1) << 32)
172 #define MLX5_FLOW_LAYER_GTP_PSC (UINT64_C(1) << 33)
173
174 /* INTEGRITY item bits */
175 #define MLX5_FLOW_ITEM_OUTER_INTEGRITY (UINT64_C(1) << 34)
176 #define MLX5_FLOW_ITEM_INNER_INTEGRITY (UINT64_C(1) << 35)
177 #define MLX5_FLOW_ITEM_INTEGRITY \
178         (MLX5_FLOW_ITEM_OUTER_INTEGRITY | MLX5_FLOW_ITEM_INNER_INTEGRITY)
179
180 /* Conntrack item. */
181 #define MLX5_FLOW_LAYER_ASO_CT (UINT64_C(1) << 36)
182
183 /* Flex item */
184 #define MLX5_FLOW_ITEM_OUTER_FLEX (UINT64_C(1) << 37)
185 #define MLX5_FLOW_ITEM_INNER_FLEX (UINT64_C(1) << 38)
186 #define MLX5_FLOW_ITEM_FLEX_TUNNEL (UINT64_C(1) << 39)
187
188 /* Outer Masks. */
189 #define MLX5_FLOW_LAYER_OUTER_L3 \
190         (MLX5_FLOW_LAYER_OUTER_L3_IPV4 | MLX5_FLOW_LAYER_OUTER_L3_IPV6)
191 #define MLX5_FLOW_LAYER_OUTER_L4 \
192         (MLX5_FLOW_LAYER_OUTER_L4_UDP | MLX5_FLOW_LAYER_OUTER_L4_TCP)
193 #define MLX5_FLOW_LAYER_OUTER \
194         (MLX5_FLOW_LAYER_OUTER_L2 | MLX5_FLOW_LAYER_OUTER_L3 | \
195          MLX5_FLOW_LAYER_OUTER_L4)
196
197 /* Tunnel Masks. */
198 #define MLX5_FLOW_LAYER_TUNNEL \
199         (MLX5_FLOW_LAYER_VXLAN | MLX5_FLOW_LAYER_VXLAN_GPE | \
200          MLX5_FLOW_LAYER_GRE | MLX5_FLOW_LAYER_NVGRE | MLX5_FLOW_LAYER_MPLS | \
201          MLX5_FLOW_LAYER_IPIP | MLX5_FLOW_LAYER_IPV6_ENCAP | \
202          MLX5_FLOW_LAYER_GENEVE | MLX5_FLOW_LAYER_GTP | \
203          MLX5_FLOW_ITEM_FLEX_TUNNEL)
204
205 /* Inner Masks. */
206 #define MLX5_FLOW_LAYER_INNER_L3 \
207         (MLX5_FLOW_LAYER_INNER_L3_IPV4 | MLX5_FLOW_LAYER_INNER_L3_IPV6)
208 #define MLX5_FLOW_LAYER_INNER_L4 \
209         (MLX5_FLOW_LAYER_INNER_L4_UDP | MLX5_FLOW_LAYER_INNER_L4_TCP)
210 #define MLX5_FLOW_LAYER_INNER \
211         (MLX5_FLOW_LAYER_INNER_L2 | MLX5_FLOW_LAYER_INNER_L3 | \
212          MLX5_FLOW_LAYER_INNER_L4)
213
214 /* Layer Masks. */
215 #define MLX5_FLOW_LAYER_L2 \
216         (MLX5_FLOW_LAYER_OUTER_L2 | MLX5_FLOW_LAYER_INNER_L2)
217 #define MLX5_FLOW_LAYER_L3_IPV4 \
218         (MLX5_FLOW_LAYER_OUTER_L3_IPV4 | MLX5_FLOW_LAYER_INNER_L3_IPV4)
219 #define MLX5_FLOW_LAYER_L3_IPV6 \
220         (MLX5_FLOW_LAYER_OUTER_L3_IPV6 | MLX5_FLOW_LAYER_INNER_L3_IPV6)
221 #define MLX5_FLOW_LAYER_L3 \
222         (MLX5_FLOW_LAYER_L3_IPV4 | MLX5_FLOW_LAYER_L3_IPV6)
223 #define MLX5_FLOW_LAYER_L4 \
224         (MLX5_FLOW_LAYER_OUTER_L4 | MLX5_FLOW_LAYER_INNER_L4)
225
226 /* Actions */
227 #define MLX5_FLOW_ACTION_DROP (1u << 0)
228 #define MLX5_FLOW_ACTION_QUEUE (1u << 1)
229 #define MLX5_FLOW_ACTION_RSS (1u << 2)
230 #define MLX5_FLOW_ACTION_FLAG (1u << 3)
231 #define MLX5_FLOW_ACTION_MARK (1u << 4)
232 #define MLX5_FLOW_ACTION_COUNT (1u << 5)
233 #define MLX5_FLOW_ACTION_PORT_ID (1u << 6)
234 #define MLX5_FLOW_ACTION_OF_POP_VLAN (1u << 7)
235 #define MLX5_FLOW_ACTION_OF_PUSH_VLAN (1u << 8)
236 #define MLX5_FLOW_ACTION_OF_SET_VLAN_VID (1u << 9)
237 #define MLX5_FLOW_ACTION_OF_SET_VLAN_PCP (1u << 10)
238 #define MLX5_FLOW_ACTION_SET_IPV4_SRC (1u << 11)
239 #define MLX5_FLOW_ACTION_SET_IPV4_DST (1u << 12)
240 #define MLX5_FLOW_ACTION_SET_IPV6_SRC (1u << 13)
241 #define MLX5_FLOW_ACTION_SET_IPV6_DST (1u << 14)
242 #define MLX5_FLOW_ACTION_SET_TP_SRC (1u << 15)
243 #define MLX5_FLOW_ACTION_SET_TP_DST (1u << 16)
244 #define MLX5_FLOW_ACTION_JUMP (1u << 17)
245 #define MLX5_FLOW_ACTION_SET_TTL (1u << 18)
246 #define MLX5_FLOW_ACTION_DEC_TTL (1u << 19)
247 #define MLX5_FLOW_ACTION_SET_MAC_SRC (1u << 20)
248 #define MLX5_FLOW_ACTION_SET_MAC_DST (1u << 21)
249 #define MLX5_FLOW_ACTION_ENCAP (1u << 22)
250 #define MLX5_FLOW_ACTION_DECAP (1u << 23)
251 #define MLX5_FLOW_ACTION_INC_TCP_SEQ (1u << 24)
252 #define MLX5_FLOW_ACTION_DEC_TCP_SEQ (1u << 25)
253 #define MLX5_FLOW_ACTION_INC_TCP_ACK (1u << 26)
254 #define MLX5_FLOW_ACTION_DEC_TCP_ACK (1u << 27)
255 #define MLX5_FLOW_ACTION_SET_TAG (1ull << 28)
256 #define MLX5_FLOW_ACTION_MARK_EXT (1ull << 29)
257 #define MLX5_FLOW_ACTION_SET_META (1ull << 30)
258 #define MLX5_FLOW_ACTION_METER (1ull << 31)
259 #define MLX5_FLOW_ACTION_SET_IPV4_DSCP (1ull << 32)
260 #define MLX5_FLOW_ACTION_SET_IPV6_DSCP (1ull << 33)
261 #define MLX5_FLOW_ACTION_AGE (1ull << 34)
262 #define MLX5_FLOW_ACTION_DEFAULT_MISS (1ull << 35)
263 #define MLX5_FLOW_ACTION_SAMPLE (1ull << 36)
264 #define MLX5_FLOW_ACTION_TUNNEL_SET (1ull << 37)
265 #define MLX5_FLOW_ACTION_TUNNEL_MATCH (1ull << 38)
266 #define MLX5_FLOW_ACTION_MODIFY_FIELD (1ull << 39)
267 #define MLX5_FLOW_ACTION_METER_WITH_TERMINATED_POLICY (1ull << 40)
268 #define MLX5_FLOW_ACTION_CT (1ull << 41)
269
270 #define MLX5_FLOW_FATE_ACTIONS \
271         (MLX5_FLOW_ACTION_DROP | MLX5_FLOW_ACTION_QUEUE | \
272          MLX5_FLOW_ACTION_RSS | MLX5_FLOW_ACTION_JUMP | \
273          MLX5_FLOW_ACTION_DEFAULT_MISS | \
274          MLX5_FLOW_ACTION_METER_WITH_TERMINATED_POLICY)
275
276 #define MLX5_FLOW_FATE_ESWITCH_ACTIONS \
277         (MLX5_FLOW_ACTION_DROP | MLX5_FLOW_ACTION_PORT_ID | \
278          MLX5_FLOW_ACTION_JUMP | MLX5_FLOW_ACTION_METER_WITH_TERMINATED_POLICY)
279
280 #define MLX5_FLOW_MODIFY_HDR_ACTIONS (MLX5_FLOW_ACTION_SET_IPV4_SRC | \
281                                       MLX5_FLOW_ACTION_SET_IPV4_DST | \
282                                       MLX5_FLOW_ACTION_SET_IPV6_SRC | \
283                                       MLX5_FLOW_ACTION_SET_IPV6_DST | \
284                                       MLX5_FLOW_ACTION_SET_TP_SRC | \
285                                       MLX5_FLOW_ACTION_SET_TP_DST | \
286                                       MLX5_FLOW_ACTION_SET_TTL | \
287                                       MLX5_FLOW_ACTION_DEC_TTL | \
288                                       MLX5_FLOW_ACTION_SET_MAC_SRC | \
289                                       MLX5_FLOW_ACTION_SET_MAC_DST | \
290                                       MLX5_FLOW_ACTION_INC_TCP_SEQ | \
291                                       MLX5_FLOW_ACTION_DEC_TCP_SEQ | \
292                                       MLX5_FLOW_ACTION_INC_TCP_ACK | \
293                                       MLX5_FLOW_ACTION_DEC_TCP_ACK | \
294                                       MLX5_FLOW_ACTION_OF_SET_VLAN_VID | \
295                                       MLX5_FLOW_ACTION_SET_TAG | \
296                                       MLX5_FLOW_ACTION_MARK_EXT | \
297                                       MLX5_FLOW_ACTION_SET_META | \
298                                       MLX5_FLOW_ACTION_SET_IPV4_DSCP | \
299                                       MLX5_FLOW_ACTION_SET_IPV6_DSCP | \
300                                       MLX5_FLOW_ACTION_MODIFY_FIELD)
301
302 #define MLX5_FLOW_VLAN_ACTIONS (MLX5_FLOW_ACTION_OF_POP_VLAN | \
303                                 MLX5_FLOW_ACTION_OF_PUSH_VLAN)
304
305 #define MLX5_FLOW_XCAP_ACTIONS (MLX5_FLOW_ACTION_ENCAP | MLX5_FLOW_ACTION_DECAP)
306
307 #ifndef IPPROTO_MPLS
308 #define IPPROTO_MPLS 137
309 #endif
310
311 /* UDP port number for MPLS */
312 #define MLX5_UDP_PORT_MPLS 6635
313
314 /* UDP port numbers for VxLAN. */
315 #define MLX5_UDP_PORT_VXLAN 4789
316 #define MLX5_UDP_PORT_VXLAN_GPE 4790
317
318 /* UDP port numbers for GENEVE. */
319 #define MLX5_UDP_PORT_GENEVE 6081
320
321 /* Lowest priority indicator. */
322 #define MLX5_FLOW_LOWEST_PRIO_INDICATOR ((uint32_t)-1)
323
324 /*
325  * Max priority for ingress\egress flow groups
326  * greater than 0 and for any transfer flow group.
327  * From user configation: 0 - 21843.
328  */
329 #define MLX5_NON_ROOT_FLOW_MAX_PRIO     (21843 + 1)
330
331 /*
332  * Number of sub priorities.
333  * For each kind of pattern matching i.e. L2, L3, L4 to have a correct
334  * matching on the NIC (firmware dependent) L4 most have the higher priority
335  * followed by L3 and ending with L2.
336  */
337 #define MLX5_PRIORITY_MAP_L2 2
338 #define MLX5_PRIORITY_MAP_L3 1
339 #define MLX5_PRIORITY_MAP_L4 0
340 #define MLX5_PRIORITY_MAP_MAX 3
341
342 /* Valid layer type for IPV4 RSS. */
343 #define MLX5_IPV4_LAYER_TYPES \
344         (RTE_ETH_RSS_IPV4 | RTE_ETH_RSS_FRAG_IPV4 | \
345          RTE_ETH_RSS_NONFRAG_IPV4_TCP | RTE_ETH_RSS_NONFRAG_IPV4_UDP | \
346          RTE_ETH_RSS_NONFRAG_IPV4_OTHER)
347
348 /* IBV hash source bits  for IPV4. */
349 #define MLX5_IPV4_IBV_RX_HASH (IBV_RX_HASH_SRC_IPV4 | IBV_RX_HASH_DST_IPV4)
350
351 /* Valid layer type for IPV6 RSS. */
352 #define MLX5_IPV6_LAYER_TYPES \
353         (RTE_ETH_RSS_IPV6 | RTE_ETH_RSS_FRAG_IPV6 | RTE_ETH_RSS_NONFRAG_IPV6_TCP | \
354          RTE_ETH_RSS_NONFRAG_IPV6_UDP | RTE_ETH_RSS_IPV6_EX  | RTE_ETH_RSS_IPV6_TCP_EX | \
355          RTE_ETH_RSS_IPV6_UDP_EX | RTE_ETH_RSS_NONFRAG_IPV6_OTHER)
356
357 /* IBV hash source bits  for IPV6. */
358 #define MLX5_IPV6_IBV_RX_HASH (IBV_RX_HASH_SRC_IPV6 | IBV_RX_HASH_DST_IPV6)
359
360 /* IBV hash bits for L3 SRC. */
361 #define MLX5_L3_SRC_IBV_RX_HASH (IBV_RX_HASH_SRC_IPV4 | IBV_RX_HASH_SRC_IPV6)
362
363 /* IBV hash bits for L3 DST. */
364 #define MLX5_L3_DST_IBV_RX_HASH (IBV_RX_HASH_DST_IPV4 | IBV_RX_HASH_DST_IPV6)
365
366 /* IBV hash bits for TCP. */
367 #define MLX5_TCP_IBV_RX_HASH (IBV_RX_HASH_SRC_PORT_TCP | \
368                               IBV_RX_HASH_DST_PORT_TCP)
369
370 /* IBV hash bits for UDP. */
371 #define MLX5_UDP_IBV_RX_HASH (IBV_RX_HASH_SRC_PORT_UDP | \
372                               IBV_RX_HASH_DST_PORT_UDP)
373
374 /* IBV hash bits for L4 SRC. */
375 #define MLX5_L4_SRC_IBV_RX_HASH (IBV_RX_HASH_SRC_PORT_TCP | \
376                                  IBV_RX_HASH_SRC_PORT_UDP)
377
378 /* IBV hash bits for L4 DST. */
379 #define MLX5_L4_DST_IBV_RX_HASH (IBV_RX_HASH_DST_PORT_TCP | \
380                                  IBV_RX_HASH_DST_PORT_UDP)
381
382 /* Geneve header first 16Bit */
383 #define MLX5_GENEVE_VER_MASK 0x3
384 #define MLX5_GENEVE_VER_SHIFT 14
385 #define MLX5_GENEVE_VER_VAL(a) \
386                 (((a) >> (MLX5_GENEVE_VER_SHIFT)) & (MLX5_GENEVE_VER_MASK))
387 #define MLX5_GENEVE_OPTLEN_MASK 0x3F
388 #define MLX5_GENEVE_OPTLEN_SHIFT 8
389 #define MLX5_GENEVE_OPTLEN_VAL(a) \
390             (((a) >> (MLX5_GENEVE_OPTLEN_SHIFT)) & (MLX5_GENEVE_OPTLEN_MASK))
391 #define MLX5_GENEVE_OAMF_MASK 0x1
392 #define MLX5_GENEVE_OAMF_SHIFT 7
393 #define MLX5_GENEVE_OAMF_VAL(a) \
394                 (((a) >> (MLX5_GENEVE_OAMF_SHIFT)) & (MLX5_GENEVE_OAMF_MASK))
395 #define MLX5_GENEVE_CRITO_MASK 0x1
396 #define MLX5_GENEVE_CRITO_SHIFT 6
397 #define MLX5_GENEVE_CRITO_VAL(a) \
398                 (((a) >> (MLX5_GENEVE_CRITO_SHIFT)) & (MLX5_GENEVE_CRITO_MASK))
399 #define MLX5_GENEVE_RSVD_MASK 0x3F
400 #define MLX5_GENEVE_RSVD_VAL(a) ((a) & (MLX5_GENEVE_RSVD_MASK))
401 /*
402  * The length of the Geneve options fields, expressed in four byte multiples,
403  * not including the eight byte fixed tunnel.
404  */
405 #define MLX5_GENEVE_OPT_LEN_0 14
406 #define MLX5_GENEVE_OPT_LEN_1 63
407
408 #define MLX5_ENCAPSULATION_DECISION_SIZE (sizeof(struct rte_ether_hdr) + \
409                                           sizeof(struct rte_ipv4_hdr))
410 /* GTP extension header flag. */
411 #define MLX5_GTP_EXT_HEADER_FLAG 4
412
413 /* GTP extension header PDU type shift. */
414 #define MLX5_GTP_PDU_TYPE_SHIFT(a) ((a) << 4)
415
416 /* IPv4 fragment_offset field contains relevant data in bits 2 to 15. */
417 #define MLX5_IPV4_FRAG_OFFSET_MASK \
418                 (RTE_IPV4_HDR_OFFSET_MASK | RTE_IPV4_HDR_MF_FLAG)
419
420 /* Specific item's fields can accept a range of values (using spec and last). */
421 #define MLX5_ITEM_RANGE_NOT_ACCEPTED    false
422 #define MLX5_ITEM_RANGE_ACCEPTED        true
423
424 /* Software header modify action numbers of a flow. */
425 #define MLX5_ACT_NUM_MDF_IPV4           1
426 #define MLX5_ACT_NUM_MDF_IPV6           4
427 #define MLX5_ACT_NUM_MDF_MAC            2
428 #define MLX5_ACT_NUM_MDF_VID            1
429 #define MLX5_ACT_NUM_MDF_PORT           2
430 #define MLX5_ACT_NUM_MDF_TTL            1
431 #define MLX5_ACT_NUM_DEC_TTL            MLX5_ACT_NUM_MDF_TTL
432 #define MLX5_ACT_NUM_MDF_TCPSEQ         1
433 #define MLX5_ACT_NUM_MDF_TCPACK         1
434 #define MLX5_ACT_NUM_SET_REG            1
435 #define MLX5_ACT_NUM_SET_TAG            1
436 #define MLX5_ACT_NUM_CPY_MREG           MLX5_ACT_NUM_SET_TAG
437 #define MLX5_ACT_NUM_SET_MARK           MLX5_ACT_NUM_SET_TAG
438 #define MLX5_ACT_NUM_SET_META           MLX5_ACT_NUM_SET_TAG
439 #define MLX5_ACT_NUM_SET_DSCP           1
440
441 /* Maximum number of fields to modify in MODIFY_FIELD */
442 #define MLX5_ACT_MAX_MOD_FIELDS 5
443
444 /* Syndrome bits definition for connection tracking. */
445 #define MLX5_CT_SYNDROME_VALID          (0x0 << 6)
446 #define MLX5_CT_SYNDROME_INVALID        (0x1 << 6)
447 #define MLX5_CT_SYNDROME_TRAP           (0x2 << 6)
448 #define MLX5_CT_SYNDROME_STATE_CHANGE   (0x1 << 1)
449 #define MLX5_CT_SYNDROME_BAD_PACKET     (0x1 << 0)
450
451 enum mlx5_flow_drv_type {
452         MLX5_FLOW_TYPE_MIN,
453         MLX5_FLOW_TYPE_DV,
454         MLX5_FLOW_TYPE_VERBS,
455         MLX5_FLOW_TYPE_HW,
456         MLX5_FLOW_TYPE_MAX,
457 };
458
459 /* Fate action type. */
460 enum mlx5_flow_fate_type {
461         MLX5_FLOW_FATE_NONE, /* Egress flow. */
462         MLX5_FLOW_FATE_QUEUE,
463         MLX5_FLOW_FATE_JUMP,
464         MLX5_FLOW_FATE_PORT_ID,
465         MLX5_FLOW_FATE_DROP,
466         MLX5_FLOW_FATE_DEFAULT_MISS,
467         MLX5_FLOW_FATE_SHARED_RSS,
468         MLX5_FLOW_FATE_MTR,
469         MLX5_FLOW_FATE_MAX,
470 };
471
472 /* Matcher PRM representation */
473 struct mlx5_flow_dv_match_params {
474         size_t size;
475         /**< Size of match value. Do NOT split size and key! */
476         uint32_t buf[MLX5_ST_SZ_DW(fte_match_param)];
477         /**< Matcher value. This value is used as the mask or as a key. */
478 };
479
480 /* Matcher structure. */
481 struct mlx5_flow_dv_matcher {
482         struct mlx5_list_entry entry; /**< Pointer to the next element. */
483         struct mlx5_flow_tbl_resource *tbl;
484         /**< Pointer to the table(group) the matcher associated with. */
485         void *matcher_object; /**< Pointer to DV matcher */
486         uint16_t crc; /**< CRC of key. */
487         uint16_t priority; /**< Priority of matcher. */
488         struct mlx5_flow_dv_match_params mask; /**< Matcher mask. */
489 };
490
491 #define MLX5_ENCAP_MAX_LEN 132
492
493 /* Encap/decap resource structure. */
494 struct mlx5_flow_dv_encap_decap_resource {
495         struct mlx5_list_entry entry;
496         /* Pointer to next element. */
497         uint32_t refcnt; /**< Reference counter. */
498         void *action;
499         /**< Encap/decap action object. */
500         uint8_t buf[MLX5_ENCAP_MAX_LEN];
501         size_t size;
502         uint8_t reformat_type;
503         uint8_t ft_type;
504         uint64_t flags; /**< Flags for RDMA API. */
505         uint32_t idx; /**< Index for the index memory pool. */
506 };
507
508 /* Tag resource structure. */
509 struct mlx5_flow_dv_tag_resource {
510         struct mlx5_list_entry entry;
511         /**< hash list entry for tag resource, tag value as the key. */
512         void *action;
513         /**< Tag action object. */
514         uint32_t refcnt; /**< Reference counter. */
515         uint32_t idx; /**< Index for the index memory pool. */
516         uint32_t tag_id; /**< Tag ID. */
517 };
518
519 /* Modify resource structure */
520 struct mlx5_flow_dv_modify_hdr_resource {
521         struct mlx5_list_entry entry;
522         void *action; /**< Modify header action object. */
523         uint32_t idx;
524         /* Key area for hash list matching: */
525         uint8_t ft_type; /**< Flow table type, Rx or Tx. */
526         uint8_t actions_num; /**< Number of modification actions. */
527         bool root; /**< Whether action is in root table. */
528         struct mlx5_modification_cmd actions[];
529         /**< Modification actions. */
530 } __rte_packed;
531
532 /* Modify resource key of the hash organization. */
533 union mlx5_flow_modify_hdr_key {
534         struct {
535                 uint32_t ft_type:8;     /**< Flow table type, Rx or Tx. */
536                 uint32_t actions_num:5; /**< Number of modification actions. */
537                 uint32_t group:19;      /**< Flow group id. */
538                 uint32_t cksum;         /**< Actions check sum. */
539         };
540         uint64_t v64;                   /**< full 64bits value of key */
541 };
542
543 /* Jump action resource structure. */
544 struct mlx5_flow_dv_jump_tbl_resource {
545         void *action; /**< Pointer to the rdma core action. */
546 };
547
548 /* Port ID resource structure. */
549 struct mlx5_flow_dv_port_id_action_resource {
550         struct mlx5_list_entry entry;
551         void *action; /**< Action object. */
552         uint32_t port_id; /**< Port ID value. */
553         uint32_t idx; /**< Indexed pool memory index. */
554 };
555
556 /* Push VLAN action resource structure */
557 struct mlx5_flow_dv_push_vlan_action_resource {
558         struct mlx5_list_entry entry; /* Cache entry. */
559         void *action; /**< Action object. */
560         uint8_t ft_type; /**< Flow table type, Rx, Tx or FDB. */
561         rte_be32_t vlan_tag; /**< VLAN tag value. */
562         uint32_t idx; /**< Indexed pool memory index. */
563 };
564
565 /* Metadata register copy table entry. */
566 struct mlx5_flow_mreg_copy_resource {
567         /*
568          * Hash list entry for copy table.
569          *  - Key is 32/64-bit MARK action ID.
570          *  - MUST be the first entry.
571          */
572         struct mlx5_list_entry hlist_ent;
573         LIST_ENTRY(mlx5_flow_mreg_copy_resource) next;
574         /* List entry for device flows. */
575         uint32_t idx;
576         uint32_t rix_flow; /* Built flow for copy. */
577         uint32_t mark_id;
578 };
579
580 /* Table tunnel parameter. */
581 struct mlx5_flow_tbl_tunnel_prm {
582         const struct mlx5_flow_tunnel *tunnel;
583         uint32_t group_id;
584         bool external;
585 };
586
587 /* Table data structure of the hash organization. */
588 struct mlx5_flow_tbl_data_entry {
589         struct mlx5_list_entry entry;
590         /**< hash list entry, 64-bits key inside. */
591         struct mlx5_flow_tbl_resource tbl;
592         /**< flow table resource. */
593         struct mlx5_list *matchers;
594         /**< matchers' header associated with the flow table. */
595         struct mlx5_flow_dv_jump_tbl_resource jump;
596         /**< jump resource, at most one for each table created. */
597         uint32_t idx; /**< index for the indexed mempool. */
598         /**< tunnel offload */
599         const struct mlx5_flow_tunnel *tunnel;
600         uint32_t group_id;
601         uint32_t external:1;
602         uint32_t tunnel_offload:1; /* Tunnel offload table or not. */
603         uint32_t is_egress:1; /**< Egress table. */
604         uint32_t is_transfer:1; /**< Transfer table. */
605         uint32_t dummy:1; /**<  DR table. */
606         uint32_t id:22; /**< Table ID. */
607         uint32_t reserve:5; /**< Reserved to future using. */
608         uint32_t level; /**< Table level. */
609 };
610
611 /* Sub rdma-core actions list. */
612 struct mlx5_flow_sub_actions_list {
613         uint32_t actions_num; /**< Number of sample actions. */
614         uint64_t action_flags;
615         void *dr_queue_action;
616         void *dr_tag_action;
617         void *dr_cnt_action;
618         void *dr_port_id_action;
619         void *dr_encap_action;
620         void *dr_jump_action;
621 };
622
623 /* Sample sub-actions resource list. */
624 struct mlx5_flow_sub_actions_idx {
625         uint32_t rix_hrxq; /**< Hash Rx queue object index. */
626         uint32_t rix_tag; /**< Index to the tag action. */
627         uint32_t rix_port_id_action; /**< Index to port ID action resource. */
628         uint32_t rix_encap_decap; /**< Index to encap/decap resource. */
629         uint32_t rix_jump; /**< Index to the jump action resource. */
630 };
631
632 /* Sample action resource structure. */
633 struct mlx5_flow_dv_sample_resource {
634         struct mlx5_list_entry entry; /**< Cache entry. */
635         union {
636                 void *verbs_action; /**< Verbs sample action object. */
637                 void **sub_actions; /**< Sample sub-action array. */
638         };
639         struct rte_eth_dev *dev; /**< Device registers the action. */
640         uint32_t idx; /** Sample object index. */
641         uint8_t ft_type; /** Flow Table Type */
642         uint32_t ft_id; /** Flow Table Level */
643         uint32_t ratio;   /** Sample Ratio */
644         uint64_t set_action; /** Restore reg_c0 value */
645         void *normal_path_tbl; /** Flow Table pointer */
646         struct mlx5_flow_sub_actions_idx sample_idx;
647         /**< Action index resources. */
648         struct mlx5_flow_sub_actions_list sample_act;
649         /**< Action resources. */
650 };
651
652 #define MLX5_MAX_DEST_NUM       2
653
654 /* Destination array action resource structure. */
655 struct mlx5_flow_dv_dest_array_resource {
656         struct mlx5_list_entry entry; /**< Cache entry. */
657         uint32_t idx; /** Destination array action object index. */
658         uint8_t ft_type; /** Flow Table Type */
659         uint8_t num_of_dest; /**< Number of destination actions. */
660         struct rte_eth_dev *dev; /**< Device registers the action. */
661         void *action; /**< Pointer to the rdma core action. */
662         struct mlx5_flow_sub_actions_idx sample_idx[MLX5_MAX_DEST_NUM];
663         /**< Action index resources. */
664         struct mlx5_flow_sub_actions_list sample_act[MLX5_MAX_DEST_NUM];
665         /**< Action resources. */
666 };
667
668 /* PMD flow priority for tunnel */
669 #define MLX5_TUNNEL_PRIO_GET(rss_desc) \
670         ((rss_desc)->level >= 2 ? MLX5_PRIORITY_MAP_L2 : MLX5_PRIORITY_MAP_L4)
671
672
673 /** Device flow handle structure for DV mode only. */
674 struct mlx5_flow_handle_dv {
675         /* Flow DV api: */
676         struct mlx5_flow_dv_matcher *matcher; /**< Cache to matcher. */
677         struct mlx5_flow_dv_modify_hdr_resource *modify_hdr;
678         /**< Pointer to modify header resource in cache. */
679         uint32_t rix_encap_decap;
680         /**< Index to encap/decap resource in cache. */
681         uint32_t rix_push_vlan;
682         /**< Index to push VLAN action resource in cache. */
683         uint32_t rix_tag;
684         /**< Index to the tag action. */
685         uint32_t rix_sample;
686         /**< Index to sample action resource in cache. */
687         uint32_t rix_dest_array;
688         /**< Index to destination array resource in cache. */
689 } __rte_packed;
690
691 /** Device flow handle structure: used both for creating & destroying. */
692 struct mlx5_flow_handle {
693         SILIST_ENTRY(uint32_t)next;
694         struct mlx5_vf_vlan vf_vlan; /**< Structure for VF VLAN workaround. */
695         /**< Index to next device flow handle. */
696         uint64_t layers;
697         /**< Bit-fields of present layers, see MLX5_FLOW_LAYER_*. */
698         void *drv_flow; /**< pointer to driver flow object. */
699         uint32_t split_flow_id:27; /**< Sub flow unique match flow id. */
700         uint32_t is_meter_flow_id:1; /**< Indicate if flow_id is for meter. */
701         uint32_t fate_action:3; /**< Fate action type. */
702         uint32_t flex_item; /**< referenced Flex Item bitmask. */
703         union {
704                 uint32_t rix_hrxq; /**< Hash Rx queue object index. */
705                 uint32_t rix_jump; /**< Index to the jump action resource. */
706                 uint32_t rix_port_id_action;
707                 /**< Index to port ID action resource. */
708                 uint32_t rix_fate;
709                 /**< Generic value indicates the fate action. */
710                 uint32_t rix_default_fate;
711                 /**< Indicates default miss fate action. */
712                 uint32_t rix_srss;
713                 /**< Indicates shared RSS fate action. */
714         };
715 #if defined(HAVE_IBV_FLOW_DV_SUPPORT) || !defined(HAVE_INFINIBAND_VERBS_H)
716         struct mlx5_flow_handle_dv dvh;
717 #endif
718 } __rte_packed;
719
720 /*
721  * Size for Verbs device flow handle structure only. Do not use the DV only
722  * structure in Verbs. No DV flows attributes will be accessed.
723  * Macro offsetof() could also be used here.
724  */
725 #if defined(HAVE_IBV_FLOW_DV_SUPPORT) || !defined(HAVE_INFINIBAND_VERBS_H)
726 #define MLX5_FLOW_HANDLE_VERBS_SIZE \
727         (sizeof(struct mlx5_flow_handle) - sizeof(struct mlx5_flow_handle_dv))
728 #else
729 #define MLX5_FLOW_HANDLE_VERBS_SIZE (sizeof(struct mlx5_flow_handle))
730 #endif
731
732 /** Device flow structure only for DV flow creation. */
733 struct mlx5_flow_dv_workspace {
734         uint32_t group; /**< The group index. */
735         uint32_t table_id; /**< Flow table identifier. */
736         uint8_t transfer; /**< 1 if the flow is E-Switch flow. */
737         int actions_n; /**< number of actions. */
738         void *actions[MLX5_DV_MAX_NUMBER_OF_ACTIONS]; /**< Action list. */
739         struct mlx5_flow_dv_encap_decap_resource *encap_decap;
740         /**< Pointer to encap/decap resource in cache. */
741         struct mlx5_flow_dv_push_vlan_action_resource *push_vlan_res;
742         /**< Pointer to push VLAN action resource in cache. */
743         struct mlx5_flow_dv_tag_resource *tag_resource;
744         /**< pointer to the tag action. */
745         struct mlx5_flow_dv_port_id_action_resource *port_id_action;
746         /**< Pointer to port ID action resource. */
747         struct mlx5_flow_dv_jump_tbl_resource *jump;
748         /**< Pointer to the jump action resource. */
749         struct mlx5_flow_dv_match_params value;
750         /**< Holds the value that the packet is compared to. */
751         struct mlx5_flow_dv_sample_resource *sample_res;
752         /**< Pointer to the sample action resource. */
753         struct mlx5_flow_dv_dest_array_resource *dest_array_res;
754         /**< Pointer to the destination array resource. */
755 };
756
757 #ifdef HAVE_INFINIBAND_VERBS_H
758 /*
759  * Maximal Verbs flow specifications & actions size.
760  * Some elements are mutually exclusive, but enough space should be allocated.
761  * Tunnel cases: 1. Max 2 Ethernet + IP(v6 len > v4 len) + TCP/UDP headers.
762  *               2. One tunnel header (exception: GRE + MPLS),
763  *                  SPEC length: GRE == tunnel.
764  * Actions: 1. 1 Mark OR Flag.
765  *          2. 1 Drop (if any).
766  *          3. No limitation for counters, but it makes no sense to support too
767  *             many counters in a single device flow.
768  */
769 #ifdef HAVE_IBV_DEVICE_MPLS_SUPPORT
770 #define MLX5_VERBS_MAX_SPEC_SIZE \
771                 ( \
772                         (2 * (sizeof(struct ibv_flow_spec_eth) + \
773                               sizeof(struct ibv_flow_spec_ipv6) + \
774                               sizeof(struct ibv_flow_spec_tcp_udp)) + \
775                         sizeof(struct ibv_flow_spec_gre) + \
776                         sizeof(struct ibv_flow_spec_mpls)) \
777                 )
778 #else
779 #define MLX5_VERBS_MAX_SPEC_SIZE \
780                 ( \
781                         (2 * (sizeof(struct ibv_flow_spec_eth) + \
782                               sizeof(struct ibv_flow_spec_ipv6) + \
783                               sizeof(struct ibv_flow_spec_tcp_udp)) + \
784                         sizeof(struct ibv_flow_spec_tunnel)) \
785                 )
786 #endif
787
788 #if defined(HAVE_IBV_DEVICE_COUNTERS_SET_V42) || \
789         defined(HAVE_IBV_DEVICE_COUNTERS_SET_V45)
790 #define MLX5_VERBS_MAX_ACT_SIZE \
791                 ( \
792                         sizeof(struct ibv_flow_spec_action_tag) + \
793                         sizeof(struct ibv_flow_spec_action_drop) + \
794                         sizeof(struct ibv_flow_spec_counter_action) * 4 \
795                 )
796 #else
797 #define MLX5_VERBS_MAX_ACT_SIZE \
798                 ( \
799                         sizeof(struct ibv_flow_spec_action_tag) + \
800                         sizeof(struct ibv_flow_spec_action_drop) \
801                 )
802 #endif
803
804 #define MLX5_VERBS_MAX_SPEC_ACT_SIZE \
805                 (MLX5_VERBS_MAX_SPEC_SIZE + MLX5_VERBS_MAX_ACT_SIZE)
806
807 /** Device flow structure only for Verbs flow creation. */
808 struct mlx5_flow_verbs_workspace {
809         unsigned int size; /**< Size of the attribute. */
810         struct ibv_flow_attr attr; /**< Verbs flow attribute buffer. */
811         uint8_t specs[MLX5_VERBS_MAX_SPEC_ACT_SIZE];
812         /**< Specifications & actions buffer of verbs flow. */
813 };
814 #endif /* HAVE_INFINIBAND_VERBS_H */
815
816 #define MLX5_SCALE_FLOW_GROUP_BIT 0
817 #define MLX5_SCALE_JUMP_FLOW_GROUP_BIT 1
818
819 /** Maximal number of device sub-flows supported. */
820 #define MLX5_NUM_MAX_DEV_FLOWS 32
821
822 /**
823  * tunnel offload rules type
824  */
825 enum mlx5_tof_rule_type {
826         MLX5_TUNNEL_OFFLOAD_NONE = 0,
827         MLX5_TUNNEL_OFFLOAD_SET_RULE,
828         MLX5_TUNNEL_OFFLOAD_MATCH_RULE,
829         MLX5_TUNNEL_OFFLOAD_MISS_RULE,
830 };
831
832 /** Device flow structure. */
833 __extension__
834 struct mlx5_flow {
835         struct rte_flow *flow; /**< Pointer to the main flow. */
836         uint32_t flow_idx; /**< The memory pool index to the main flow. */
837         uint64_t hash_fields; /**< Hash Rx queue hash fields. */
838         uint64_t act_flags;
839         /**< Bit-fields of detected actions, see MLX5_FLOW_ACTION_*. */
840         bool external; /**< true if the flow is created external to PMD. */
841         uint8_t ingress:1; /**< 1 if the flow is ingress. */
842         uint8_t skip_scale:2;
843         /**
844          * Each Bit be set to 1 if Skip the scale the flow group with factor.
845          * If bit0 be set to 1, then skip the scale the original flow group;
846          * If bit1 be set to 1, then skip the scale the jump flow group if
847          * having jump action.
848          * 00: Enable scale in a flow, default value.
849          * 01: Skip scale the flow group with factor, enable scale the group
850          * of jump action.
851          * 10: Enable scale the group with factor, skip scale the group of
852          * jump action.
853          * 11: Skip scale the table with factor both for flow group and jump
854          * group.
855          */
856         union {
857 #if defined(HAVE_IBV_FLOW_DV_SUPPORT) || !defined(HAVE_INFINIBAND_VERBS_H)
858                 struct mlx5_flow_dv_workspace dv;
859 #endif
860 #ifdef HAVE_INFINIBAND_VERBS_H
861                 struct mlx5_flow_verbs_workspace verbs;
862 #endif
863         };
864         struct mlx5_flow_handle *handle;
865         uint32_t handle_idx; /* Index of the mlx5 flow handle memory. */
866         const struct mlx5_flow_tunnel *tunnel;
867         enum mlx5_tof_rule_type tof_type;
868 };
869
870 /* Flow meter state. */
871 #define MLX5_FLOW_METER_DISABLE 0
872 #define MLX5_FLOW_METER_ENABLE 1
873
874 #define MLX5_ASO_WQE_CQE_RESPONSE_DELAY 10u
875 #define MLX5_MTR_POLL_WQE_CQE_TIMES 100000u
876
877 #define MLX5_CT_POLL_WQE_CQE_TIMES MLX5_MTR_POLL_WQE_CQE_TIMES
878
879 #define MLX5_MAN_WIDTH 8
880 /* Legacy Meter parameter structure. */
881 struct mlx5_legacy_flow_meter {
882         struct mlx5_flow_meter_info fm;
883         /* Must be the first in struct. */
884         TAILQ_ENTRY(mlx5_legacy_flow_meter) next;
885         /**< Pointer to the next flow meter structure. */
886         uint32_t idx;
887         /* Index to meter object. */
888 };
889
890 #define MLX5_MAX_TUNNELS 256
891 #define MLX5_TNL_MISS_RULE_PRIORITY 3
892 #define MLX5_TNL_MISS_FDB_JUMP_GRP  0x1234faac
893
894 /*
895  * When tunnel offload is active, all JUMP group ids are converted
896  * using the same method. That conversion is applied both to tunnel and
897  * regular rule types.
898  * Group ids used in tunnel rules are relative to it's tunnel (!).
899  * Application can create number of steer rules, using the same
900  * tunnel, with different group id in each rule.
901  * Each tunnel stores its groups internally in PMD tunnel object.
902  * Groups used in regular rules do not belong to any tunnel and are stored
903  * in tunnel hub.
904  */
905
906 struct mlx5_flow_tunnel {
907         LIST_ENTRY(mlx5_flow_tunnel) chain;
908         struct rte_flow_tunnel app_tunnel;      /** app tunnel copy */
909         uint32_t tunnel_id;                     /** unique tunnel ID */
910         uint32_t refctn;
911         struct rte_flow_action action;
912         struct rte_flow_item item;
913         struct mlx5_hlist *groups;              /** tunnel groups */
914 };
915
916 /** PMD tunnel related context */
917 struct mlx5_flow_tunnel_hub {
918         /* Tunnels list
919          * Access to the list MUST be MT protected
920          */
921         LIST_HEAD(, mlx5_flow_tunnel) tunnels;
922          /* protect access to the tunnels list */
923         rte_spinlock_t sl;
924         struct mlx5_hlist *groups;              /** non tunnel groups */
925 };
926
927 /* convert jump group to flow table ID in tunnel rules */
928 struct tunnel_tbl_entry {
929         struct mlx5_list_entry hash;
930         uint32_t flow_table;
931         uint32_t tunnel_id;
932         uint32_t group;
933 };
934
935 static inline uint32_t
936 tunnel_id_to_flow_tbl(uint32_t id)
937 {
938         return id | (1u << 16);
939 }
940
941 static inline uint32_t
942 tunnel_flow_tbl_to_id(uint32_t flow_tbl)
943 {
944         return flow_tbl & ~(1u << 16);
945 }
946
947 union tunnel_tbl_key {
948         uint64_t val;
949         struct {
950                 uint32_t tunnel_id;
951                 uint32_t group;
952         };
953 };
954
955 static inline struct mlx5_flow_tunnel_hub *
956 mlx5_tunnel_hub(struct rte_eth_dev *dev)
957 {
958         struct mlx5_priv *priv = dev->data->dev_private;
959         return priv->sh->tunnel_hub;
960 }
961
962 static inline bool
963 is_tunnel_offload_active(const struct rte_eth_dev *dev)
964 {
965 #ifdef HAVE_IBV_FLOW_DV_SUPPORT
966         const struct mlx5_priv *priv = dev->data->dev_private;
967         return !!priv->sh->config.dv_miss_info;
968 #else
969         RTE_SET_USED(dev);
970         return false;
971 #endif
972 }
973
974 static inline bool
975 is_flow_tunnel_match_rule(enum mlx5_tof_rule_type tof_rule_type)
976 {
977         return tof_rule_type == MLX5_TUNNEL_OFFLOAD_MATCH_RULE;
978 }
979
980 static inline bool
981 is_flow_tunnel_steer_rule(enum mlx5_tof_rule_type tof_rule_type)
982 {
983         return tof_rule_type == MLX5_TUNNEL_OFFLOAD_SET_RULE;
984 }
985
986 static inline const struct mlx5_flow_tunnel *
987 flow_actions_to_tunnel(const struct rte_flow_action actions[])
988 {
989         return actions[0].conf;
990 }
991
992 static inline const struct mlx5_flow_tunnel *
993 flow_items_to_tunnel(const struct rte_flow_item items[])
994 {
995         return items[0].spec;
996 }
997
998 /* Flow structure. */
999 struct rte_flow {
1000         uint32_t dev_handles;
1001         /**< Device flow handles that are part of the flow. */
1002         uint32_t type:2;
1003         uint32_t drv_type:2; /**< Driver type. */
1004         uint32_t tunnel:1;
1005         uint32_t meter:24; /**< Holds flow meter id. */
1006         uint32_t indirect_type:2; /**< Indirect action type. */
1007         uint32_t rix_mreg_copy;
1008         /**< Index to metadata register copy table resource. */
1009         uint32_t counter; /**< Holds flow counter. */
1010         uint32_t tunnel_id;  /**< Tunnel id */
1011         union {
1012                 uint32_t age; /**< Holds ASO age bit index. */
1013                 uint32_t ct; /**< Holds ASO CT index. */
1014         };
1015         uint32_t geneve_tlv_option; /**< Holds Geneve TLV option id. > */
1016 } __rte_packed;
1017
1018 #if defined(HAVE_IBV_FLOW_DV_SUPPORT) || !defined(HAVE_INFINIBAND_VERBS_H)
1019
1020 /* Flow item template struct. */
1021 struct rte_flow_pattern_template {
1022         LIST_ENTRY(rte_flow_pattern_template) next;
1023         /* Template attributes. */
1024         struct rte_flow_pattern_template_attr attr;
1025         struct mlx5dr_match_template *mt; /* mlx5 match template. */
1026         uint32_t refcnt;  /* Reference counter. */
1027 };
1028
1029 /* Flow action template struct. */
1030 struct rte_flow_actions_template {
1031         LIST_ENTRY(rte_flow_actions_template) next;
1032         /* Template attributes. */
1033         struct rte_flow_actions_template_attr attr;
1034         struct rte_flow_action *actions; /* Cached flow actions. */
1035         struct rte_flow_action *masks; /* Cached action masks.*/
1036         uint32_t refcnt; /* Reference counter. */
1037 };
1038
1039 /* Jump action struct. */
1040 struct mlx5_hw_jump_action {
1041         /* Action jump from root. */
1042         struct mlx5dr_action *root_action;
1043         /* HW steering jump action. */
1044         struct mlx5dr_action *hws_action;
1045 };
1046
1047 /* DR action set struct. */
1048 struct mlx5_hw_actions {
1049         struct mlx5dr_action *drop; /* Drop action. */
1050 };
1051
1052 /* mlx5 action template struct. */
1053 struct mlx5_hw_action_template {
1054         /* Action template pointer. */
1055         struct rte_flow_actions_template *action_template;
1056         struct mlx5_hw_actions acts; /* Template actions. */
1057 };
1058
1059 /* mlx5 flow group struct. */
1060 struct mlx5_flow_group {
1061         struct mlx5_list_entry entry;
1062         struct mlx5dr_table *tbl; /* HWS table object. */
1063         struct mlx5_hw_jump_action jump; /* Jump action. */
1064         enum mlx5dr_table_type type; /* Table type. */
1065         uint32_t group_id; /* Group id. */
1066         uint32_t idx; /* Group memory index. */
1067 };
1068
1069
1070 #define MLX5_HW_TBL_MAX_ITEM_TEMPLATE 2
1071 #define MLX5_HW_TBL_MAX_ACTION_TEMPLATE 32
1072
1073 struct rte_flow_template_table {
1074         LIST_ENTRY(rte_flow_template_table) next;
1075         struct mlx5_flow_group *grp; /* The group rte_flow_template_table uses. */
1076         struct mlx5dr_matcher *matcher; /* Template matcher. */
1077         /* Item templates bind to the table. */
1078         struct rte_flow_pattern_template *its[MLX5_HW_TBL_MAX_ITEM_TEMPLATE];
1079         /* Action templates bind to the table. */
1080         struct mlx5_hw_action_template ats[MLX5_HW_TBL_MAX_ACTION_TEMPLATE];
1081         struct mlx5_indexed_pool *flow; /* The table's flow ipool. */
1082         uint32_t type; /* Flow table type RX/TX/FDB. */
1083         uint8_t nb_item_templates; /* Item template number. */
1084         uint8_t nb_action_templates; /* Action template number. */
1085         uint32_t refcnt; /* Table reference counter. */
1086 };
1087
1088 #endif
1089
1090 /*
1091  * Define list of valid combinations of RX Hash fields
1092  * (see enum ibv_rx_hash_fields).
1093  */
1094 #define MLX5_RSS_HASH_IPV4 (IBV_RX_HASH_SRC_IPV4 | IBV_RX_HASH_DST_IPV4)
1095 #define MLX5_RSS_HASH_IPV4_TCP \
1096         (MLX5_RSS_HASH_IPV4 | \
1097          IBV_RX_HASH_SRC_PORT_TCP | IBV_RX_HASH_DST_PORT_TCP)
1098 #define MLX5_RSS_HASH_IPV4_UDP \
1099         (MLX5_RSS_HASH_IPV4 | \
1100          IBV_RX_HASH_SRC_PORT_UDP | IBV_RX_HASH_DST_PORT_UDP)
1101 #define MLX5_RSS_HASH_IPV6 (IBV_RX_HASH_SRC_IPV6 | IBV_RX_HASH_DST_IPV6)
1102 #define MLX5_RSS_HASH_IPV6_TCP \
1103         (MLX5_RSS_HASH_IPV6 | \
1104          IBV_RX_HASH_SRC_PORT_TCP | IBV_RX_HASH_DST_PORT_TCP)
1105 #define MLX5_RSS_HASH_IPV6_UDP \
1106         (MLX5_RSS_HASH_IPV6 | \
1107          IBV_RX_HASH_SRC_PORT_UDP | IBV_RX_HASH_DST_PORT_UDP)
1108 #define MLX5_RSS_HASH_IPV4_SRC_ONLY IBV_RX_HASH_SRC_IPV4
1109 #define MLX5_RSS_HASH_IPV4_DST_ONLY IBV_RX_HASH_DST_IPV4
1110 #define MLX5_RSS_HASH_IPV6_SRC_ONLY IBV_RX_HASH_SRC_IPV6
1111 #define MLX5_RSS_HASH_IPV6_DST_ONLY IBV_RX_HASH_DST_IPV6
1112 #define MLX5_RSS_HASH_IPV4_UDP_SRC_ONLY \
1113         (MLX5_RSS_HASH_IPV4 | IBV_RX_HASH_SRC_PORT_UDP)
1114 #define MLX5_RSS_HASH_IPV4_UDP_DST_ONLY \
1115         (MLX5_RSS_HASH_IPV4 | IBV_RX_HASH_DST_PORT_UDP)
1116 #define MLX5_RSS_HASH_IPV6_UDP_SRC_ONLY \
1117         (MLX5_RSS_HASH_IPV6 | IBV_RX_HASH_SRC_PORT_UDP)
1118 #define MLX5_RSS_HASH_IPV6_UDP_DST_ONLY \
1119         (MLX5_RSS_HASH_IPV6 | IBV_RX_HASH_DST_PORT_UDP)
1120 #define MLX5_RSS_HASH_IPV4_TCP_SRC_ONLY \
1121         (MLX5_RSS_HASH_IPV4 | IBV_RX_HASH_SRC_PORT_TCP)
1122 #define MLX5_RSS_HASH_IPV4_TCP_DST_ONLY \
1123         (MLX5_RSS_HASH_IPV4 | IBV_RX_HASH_DST_PORT_TCP)
1124 #define MLX5_RSS_HASH_IPV6_TCP_SRC_ONLY \
1125         (MLX5_RSS_HASH_IPV6 | IBV_RX_HASH_SRC_PORT_TCP)
1126 #define MLX5_RSS_HASH_IPV6_TCP_DST_ONLY \
1127         (MLX5_RSS_HASH_IPV6 | IBV_RX_HASH_DST_PORT_TCP)
1128 #define MLX5_RSS_HASH_NONE 0ULL
1129
1130
1131 /* extract next protocol type from Ethernet & VLAN headers */
1132 #define MLX5_ETHER_TYPE_FROM_HEADER(_s, _m, _itm, _prt) do { \
1133         (_prt) = ((const struct _s *)(_itm)->mask)->_m;       \
1134         (_prt) &= ((const struct _s *)(_itm)->spec)->_m;      \
1135         (_prt) = rte_be_to_cpu_16((_prt));                    \
1136 } while (0)
1137
1138 /* array of valid combinations of RX Hash fields for RSS */
1139 static const uint64_t mlx5_rss_hash_fields[] = {
1140         MLX5_RSS_HASH_IPV4,
1141         MLX5_RSS_HASH_IPV4_TCP,
1142         MLX5_RSS_HASH_IPV4_UDP,
1143         MLX5_RSS_HASH_IPV6,
1144         MLX5_RSS_HASH_IPV6_TCP,
1145         MLX5_RSS_HASH_IPV6_UDP,
1146         MLX5_RSS_HASH_NONE,
1147 };
1148
1149 /* Shared RSS action structure */
1150 struct mlx5_shared_action_rss {
1151         ILIST_ENTRY(uint32_t)next; /**< Index to the next RSS structure. */
1152         uint32_t refcnt; /**< Atomically accessed refcnt. */
1153         struct rte_flow_action_rss origin; /**< Original rte RSS action. */
1154         uint8_t key[MLX5_RSS_HASH_KEY_LEN]; /**< RSS hash key. */
1155         struct mlx5_ind_table_obj *ind_tbl;
1156         /**< Hash RX queues (hrxq, hrxq_tunnel fields) indirection table. */
1157         uint32_t hrxq[MLX5_RSS_HASH_FIELDS_LEN];
1158         /**< Hash RX queue indexes mapped to mlx5_rss_hash_fields */
1159         rte_spinlock_t action_rss_sl; /**< Shared RSS action spinlock. */
1160 };
1161
1162 struct rte_flow_action_handle {
1163         uint32_t id;
1164 };
1165
1166 /* Thread specific flow workspace intermediate data. */
1167 struct mlx5_flow_workspace {
1168         /* If creating another flow in same thread, push new as stack. */
1169         struct mlx5_flow_workspace *prev;
1170         struct mlx5_flow_workspace *next;
1171         uint32_t inuse; /* can't create new flow with current. */
1172         struct mlx5_flow flows[MLX5_NUM_MAX_DEV_FLOWS];
1173         struct mlx5_flow_rss_desc rss_desc;
1174         uint32_t rssq_num; /* Allocated queue num in rss_desc. */
1175         uint32_t flow_idx; /* Intermediate device flow index. */
1176         struct mlx5_flow_meter_info *fm; /* Pointer to the meter in flow. */
1177         struct mlx5_flow_meter_policy *policy;
1178         /* The meter policy used by meter in flow. */
1179         struct mlx5_flow_meter_policy *final_policy;
1180         /* The final policy when meter policy is hierarchy. */
1181         uint32_t skip_matcher_reg:1;
1182         /* Indicates if need to skip matcher register in translate. */
1183         uint32_t mark:1; /* Indicates if flow contains mark action. */
1184 };
1185
1186 struct mlx5_flow_split_info {
1187         uint32_t external:1;
1188         /**< True if flow is created by request external to PMD. */
1189         uint32_t prefix_mark:1; /**< Prefix subflow mark flag. */
1190         uint32_t skip_scale:8; /**< Skip the scale the table with factor. */
1191         uint32_t flow_idx; /**< This memory pool index to the flow. */
1192         uint32_t table_id; /**< Flow table identifier. */
1193         uint64_t prefix_layers; /**< Prefix subflow layers. */
1194 };
1195
1196 typedef int (*mlx5_flow_validate_t)(struct rte_eth_dev *dev,
1197                                     const struct rte_flow_attr *attr,
1198                                     const struct rte_flow_item items[],
1199                                     const struct rte_flow_action actions[],
1200                                     bool external,
1201                                     int hairpin,
1202                                     struct rte_flow_error *error);
1203 typedef struct mlx5_flow *(*mlx5_flow_prepare_t)
1204         (struct rte_eth_dev *dev, const struct rte_flow_attr *attr,
1205          const struct rte_flow_item items[],
1206          const struct rte_flow_action actions[], struct rte_flow_error *error);
1207 typedef int (*mlx5_flow_translate_t)(struct rte_eth_dev *dev,
1208                                      struct mlx5_flow *dev_flow,
1209                                      const struct rte_flow_attr *attr,
1210                                      const struct rte_flow_item items[],
1211                                      const struct rte_flow_action actions[],
1212                                      struct rte_flow_error *error);
1213 typedef int (*mlx5_flow_apply_t)(struct rte_eth_dev *dev, struct rte_flow *flow,
1214                                  struct rte_flow_error *error);
1215 typedef void (*mlx5_flow_remove_t)(struct rte_eth_dev *dev,
1216                                    struct rte_flow *flow);
1217 typedef void (*mlx5_flow_destroy_t)(struct rte_eth_dev *dev,
1218                                     struct rte_flow *flow);
1219 typedef int (*mlx5_flow_query_t)(struct rte_eth_dev *dev,
1220                                  struct rte_flow *flow,
1221                                  const struct rte_flow_action *actions,
1222                                  void *data,
1223                                  struct rte_flow_error *error);
1224 typedef int (*mlx5_flow_create_mtr_tbls_t)(struct rte_eth_dev *dev,
1225                                         struct mlx5_flow_meter_info *fm,
1226                                         uint32_t mtr_idx,
1227                                         uint8_t domain_bitmap);
1228 typedef void (*mlx5_flow_destroy_mtr_tbls_t)(struct rte_eth_dev *dev,
1229                                 struct mlx5_flow_meter_info *fm);
1230 typedef void (*mlx5_flow_destroy_mtr_drop_tbls_t)(struct rte_eth_dev *dev);
1231 typedef struct mlx5_flow_meter_sub_policy *
1232         (*mlx5_flow_meter_sub_policy_rss_prepare_t)
1233                 (struct rte_eth_dev *dev,
1234                 struct mlx5_flow_meter_policy *mtr_policy,
1235                 struct mlx5_flow_rss_desc *rss_desc[MLX5_MTR_RTE_COLORS]);
1236 typedef int (*mlx5_flow_meter_hierarchy_rule_create_t)
1237                 (struct rte_eth_dev *dev,
1238                 struct mlx5_flow_meter_info *fm,
1239                 int32_t src_port,
1240                 const struct rte_flow_item *item,
1241                 struct rte_flow_error *error);
1242 typedef void (*mlx5_flow_destroy_sub_policy_with_rxq_t)
1243         (struct rte_eth_dev *dev,
1244         struct mlx5_flow_meter_policy *mtr_policy);
1245 typedef uint32_t (*mlx5_flow_mtr_alloc_t)
1246                                             (struct rte_eth_dev *dev);
1247 typedef void (*mlx5_flow_mtr_free_t)(struct rte_eth_dev *dev,
1248                                                 uint32_t mtr_idx);
1249 typedef uint32_t (*mlx5_flow_counter_alloc_t)
1250                                    (struct rte_eth_dev *dev);
1251 typedef void (*mlx5_flow_counter_free_t)(struct rte_eth_dev *dev,
1252                                          uint32_t cnt);
1253 typedef int (*mlx5_flow_counter_query_t)(struct rte_eth_dev *dev,
1254                                          uint32_t cnt,
1255                                          bool clear, uint64_t *pkts,
1256                                          uint64_t *bytes, void **action);
1257 typedef int (*mlx5_flow_get_aged_flows_t)
1258                                         (struct rte_eth_dev *dev,
1259                                          void **context,
1260                                          uint32_t nb_contexts,
1261                                          struct rte_flow_error *error);
1262 typedef int (*mlx5_flow_action_validate_t)
1263                                 (struct rte_eth_dev *dev,
1264                                  const struct rte_flow_indir_action_conf *conf,
1265                                  const struct rte_flow_action *action,
1266                                  struct rte_flow_error *error);
1267 typedef struct rte_flow_action_handle *(*mlx5_flow_action_create_t)
1268                                 (struct rte_eth_dev *dev,
1269                                  const struct rte_flow_indir_action_conf *conf,
1270                                  const struct rte_flow_action *action,
1271                                  struct rte_flow_error *error);
1272 typedef int (*mlx5_flow_action_destroy_t)
1273                                 (struct rte_eth_dev *dev,
1274                                  struct rte_flow_action_handle *action,
1275                                  struct rte_flow_error *error);
1276 typedef int (*mlx5_flow_action_update_t)
1277                         (struct rte_eth_dev *dev,
1278                          struct rte_flow_action_handle *action,
1279                          const void *update,
1280                          struct rte_flow_error *error);
1281 typedef int (*mlx5_flow_action_query_t)
1282                         (struct rte_eth_dev *dev,
1283                          const struct rte_flow_action_handle *action,
1284                          void *data,
1285                          struct rte_flow_error *error);
1286 typedef int (*mlx5_flow_sync_domain_t)
1287                         (struct rte_eth_dev *dev,
1288                          uint32_t domains,
1289                          uint32_t flags);
1290 typedef int (*mlx5_flow_validate_mtr_acts_t)
1291                         (struct rte_eth_dev *dev,
1292                          const struct rte_flow_action *actions[RTE_COLORS],
1293                          struct rte_flow_attr *attr,
1294                          bool *is_rss,
1295                          uint8_t *domain_bitmap,
1296                          uint8_t *policy_mode,
1297                          struct rte_mtr_error *error);
1298 typedef int (*mlx5_flow_create_mtr_acts_t)
1299                         (struct rte_eth_dev *dev,
1300                       struct mlx5_flow_meter_policy *mtr_policy,
1301                       const struct rte_flow_action *actions[RTE_COLORS],
1302                       struct rte_mtr_error *error);
1303 typedef void (*mlx5_flow_destroy_mtr_acts_t)
1304                         (struct rte_eth_dev *dev,
1305                       struct mlx5_flow_meter_policy *mtr_policy);
1306 typedef int (*mlx5_flow_create_policy_rules_t)
1307                         (struct rte_eth_dev *dev,
1308                           struct mlx5_flow_meter_policy *mtr_policy);
1309 typedef void (*mlx5_flow_destroy_policy_rules_t)
1310                         (struct rte_eth_dev *dev,
1311                           struct mlx5_flow_meter_policy *mtr_policy);
1312 typedef int (*mlx5_flow_create_def_policy_t)
1313                         (struct rte_eth_dev *dev);
1314 typedef void (*mlx5_flow_destroy_def_policy_t)
1315                         (struct rte_eth_dev *dev);
1316 typedef int (*mlx5_flow_discover_priorities_t)
1317                         (struct rte_eth_dev *dev,
1318                          const uint16_t *vprio, int vprio_n);
1319 typedef struct rte_flow_item_flex_handle *(*mlx5_flow_item_create_t)
1320                         (struct rte_eth_dev *dev,
1321                          const struct rte_flow_item_flex_conf *conf,
1322                          struct rte_flow_error *error);
1323 typedef int (*mlx5_flow_item_release_t)
1324                         (struct rte_eth_dev *dev,
1325                          const struct rte_flow_item_flex_handle *handle,
1326                          struct rte_flow_error *error);
1327 typedef int (*mlx5_flow_item_update_t)
1328                         (struct rte_eth_dev *dev,
1329                          const struct rte_flow_item_flex_handle *handle,
1330                          const struct rte_flow_item_flex_conf *conf,
1331                          struct rte_flow_error *error);
1332 typedef int (*mlx5_flow_info_get_t)
1333                         (struct rte_eth_dev *dev,
1334                          struct rte_flow_port_info *port_info,
1335                          struct rte_flow_queue_info *queue_info,
1336                          struct rte_flow_error *error);
1337 typedef int (*mlx5_flow_port_configure_t)
1338                         (struct rte_eth_dev *dev,
1339                          const struct rte_flow_port_attr *port_attr,
1340                          uint16_t nb_queue,
1341                          const struct rte_flow_queue_attr *queue_attr[],
1342                          struct rte_flow_error *err);
1343 typedef struct rte_flow_pattern_template *(*mlx5_flow_pattern_template_create_t)
1344                         (struct rte_eth_dev *dev,
1345                          const struct rte_flow_pattern_template_attr *attr,
1346                          const struct rte_flow_item items[],
1347                          struct rte_flow_error *error);
1348 typedef int (*mlx5_flow_pattern_template_destroy_t)
1349                         (struct rte_eth_dev *dev,
1350                          struct rte_flow_pattern_template *template,
1351                          struct rte_flow_error *error);
1352 typedef struct rte_flow_actions_template *(*mlx5_flow_actions_template_create_t)
1353                         (struct rte_eth_dev *dev,
1354                          const struct rte_flow_actions_template_attr *attr,
1355                          const struct rte_flow_action actions[],
1356                          const struct rte_flow_action masks[],
1357                          struct rte_flow_error *error);
1358 typedef int (*mlx5_flow_actions_template_destroy_t)
1359                         (struct rte_eth_dev *dev,
1360                          struct rte_flow_actions_template *template,
1361                          struct rte_flow_error *error);
1362 typedef struct rte_flow_template_table *(*mlx5_flow_table_create_t)
1363                 (struct rte_eth_dev *dev,
1364                  const struct rte_flow_template_table_attr *attr,
1365                  struct rte_flow_pattern_template *item_templates[],
1366                  uint8_t nb_item_templates,
1367                  struct rte_flow_actions_template *action_templates[],
1368                  uint8_t nb_action_templates,
1369                  struct rte_flow_error *error);
1370 typedef int (*mlx5_flow_table_destroy_t)
1371                         (struct rte_eth_dev *dev,
1372                          struct rte_flow_template_table *table,
1373                          struct rte_flow_error *error);
1374
1375 struct mlx5_flow_driver_ops {
1376         mlx5_flow_validate_t validate;
1377         mlx5_flow_prepare_t prepare;
1378         mlx5_flow_translate_t translate;
1379         mlx5_flow_apply_t apply;
1380         mlx5_flow_remove_t remove;
1381         mlx5_flow_destroy_t destroy;
1382         mlx5_flow_query_t query;
1383         mlx5_flow_create_mtr_tbls_t create_mtr_tbls;
1384         mlx5_flow_destroy_mtr_tbls_t destroy_mtr_tbls;
1385         mlx5_flow_destroy_mtr_drop_tbls_t destroy_mtr_drop_tbls;
1386         mlx5_flow_mtr_alloc_t create_meter;
1387         mlx5_flow_mtr_free_t free_meter;
1388         mlx5_flow_validate_mtr_acts_t validate_mtr_acts;
1389         mlx5_flow_create_mtr_acts_t create_mtr_acts;
1390         mlx5_flow_destroy_mtr_acts_t destroy_mtr_acts;
1391         mlx5_flow_create_policy_rules_t create_policy_rules;
1392         mlx5_flow_destroy_policy_rules_t destroy_policy_rules;
1393         mlx5_flow_create_def_policy_t create_def_policy;
1394         mlx5_flow_destroy_def_policy_t destroy_def_policy;
1395         mlx5_flow_meter_sub_policy_rss_prepare_t meter_sub_policy_rss_prepare;
1396         mlx5_flow_meter_hierarchy_rule_create_t meter_hierarchy_rule_create;
1397         mlx5_flow_destroy_sub_policy_with_rxq_t destroy_sub_policy_with_rxq;
1398         mlx5_flow_counter_alloc_t counter_alloc;
1399         mlx5_flow_counter_free_t counter_free;
1400         mlx5_flow_counter_query_t counter_query;
1401         mlx5_flow_get_aged_flows_t get_aged_flows;
1402         mlx5_flow_action_validate_t action_validate;
1403         mlx5_flow_action_create_t action_create;
1404         mlx5_flow_action_destroy_t action_destroy;
1405         mlx5_flow_action_update_t action_update;
1406         mlx5_flow_action_query_t action_query;
1407         mlx5_flow_sync_domain_t sync_domain;
1408         mlx5_flow_discover_priorities_t discover_priorities;
1409         mlx5_flow_item_create_t item_create;
1410         mlx5_flow_item_release_t item_release;
1411         mlx5_flow_item_update_t item_update;
1412         mlx5_flow_info_get_t info_get;
1413         mlx5_flow_port_configure_t configure;
1414         mlx5_flow_pattern_template_create_t pattern_template_create;
1415         mlx5_flow_pattern_template_destroy_t pattern_template_destroy;
1416         mlx5_flow_actions_template_create_t actions_template_create;
1417         mlx5_flow_actions_template_destroy_t actions_template_destroy;
1418         mlx5_flow_table_create_t template_table_create;
1419         mlx5_flow_table_destroy_t template_table_destroy;
1420 };
1421
1422 /* mlx5_flow.c */
1423
1424 struct mlx5_flow_workspace *mlx5_flow_get_thread_workspace(void);
1425 __extension__
1426 struct flow_grp_info {
1427         uint64_t external:1;
1428         uint64_t transfer:1;
1429         uint64_t fdb_def_rule:1;
1430         /* force standard group translation */
1431         uint64_t std_tbl_fix:1;
1432         uint64_t skip_scale:2;
1433 };
1434
1435 static inline bool
1436 tunnel_use_standard_attr_group_translate
1437                     (const struct rte_eth_dev *dev,
1438                      const struct rte_flow_attr *attr,
1439                      const struct mlx5_flow_tunnel *tunnel,
1440                      enum mlx5_tof_rule_type tof_rule_type)
1441 {
1442         bool verdict;
1443
1444         if (!is_tunnel_offload_active(dev))
1445                 /* no tunnel offload API */
1446                 verdict = true;
1447         else if (tunnel) {
1448                 /*
1449                  * OvS will use jump to group 0 in tunnel steer rule.
1450                  * If tunnel steer rule starts from group 0 (attr.group == 0)
1451                  * that 0 group must be translated with standard method.
1452                  * attr.group == 0 in tunnel match rule translated with tunnel
1453                  * method
1454                  */
1455                 verdict = !attr->group &&
1456                           is_flow_tunnel_steer_rule(tof_rule_type);
1457         } else {
1458                 /*
1459                  * non-tunnel group translation uses standard method for
1460                  * root group only: attr.group == 0
1461                  */
1462                 verdict = !attr->group;
1463         }
1464
1465         return verdict;
1466 }
1467
1468 /**
1469  * Get DV flow aso meter by index.
1470  *
1471  * @param[in] dev
1472  *   Pointer to the Ethernet device structure.
1473  * @param[in] idx
1474  *   mlx5 flow aso meter index in the container.
1475  * @param[out] ppool
1476  *   mlx5 flow aso meter pool in the container,
1477  *
1478  * @return
1479  *   Pointer to the aso meter, NULL otherwise.
1480  */
1481 static inline struct mlx5_aso_mtr *
1482 mlx5_aso_meter_by_idx(struct mlx5_priv *priv, uint32_t idx)
1483 {
1484         struct mlx5_aso_mtr_pool *pool;
1485         struct mlx5_aso_mtr_pools_mng *pools_mng =
1486                                 &priv->sh->mtrmng->pools_mng;
1487
1488         /* Decrease to original index. */
1489         idx--;
1490         MLX5_ASSERT(idx / MLX5_ASO_MTRS_PER_POOL < pools_mng->n);
1491         rte_rwlock_read_lock(&pools_mng->resize_mtrwl);
1492         pool = pools_mng->pools[idx / MLX5_ASO_MTRS_PER_POOL];
1493         rte_rwlock_read_unlock(&pools_mng->resize_mtrwl);
1494         return &pool->mtrs[idx % MLX5_ASO_MTRS_PER_POOL];
1495 }
1496
1497 static __rte_always_inline const struct rte_flow_item *
1498 mlx5_find_end_item(const struct rte_flow_item *item)
1499 {
1500         for (; item->type != RTE_FLOW_ITEM_TYPE_END; item++);
1501         return item;
1502 }
1503
1504 static __rte_always_inline bool
1505 mlx5_validate_integrity_item(const struct rte_flow_item_integrity *item)
1506 {
1507         struct rte_flow_item_integrity test = *item;
1508         test.l3_ok = 0;
1509         test.l4_ok = 0;
1510         test.ipv4_csum_ok = 0;
1511         test.l4_csum_ok = 0;
1512         return (test.value == 0);
1513 }
1514
1515 /*
1516  * Get ASO CT action by device and index.
1517  *
1518  * @param[in] dev
1519  *   Pointer to the Ethernet device structure.
1520  * @param[in] idx
1521  *   Index to the ASO CT action.
1522  *
1523  * @return
1524  *   The specified ASO CT action pointer.
1525  */
1526 static inline struct mlx5_aso_ct_action *
1527 flow_aso_ct_get_by_dev_idx(struct rte_eth_dev *dev, uint32_t idx)
1528 {
1529         struct mlx5_priv *priv = dev->data->dev_private;
1530         struct mlx5_aso_ct_pools_mng *mng = priv->sh->ct_mng;
1531         struct mlx5_aso_ct_pool *pool;
1532
1533         idx--;
1534         MLX5_ASSERT((idx / MLX5_ASO_CT_ACTIONS_PER_POOL) < mng->n);
1535         /* Bit operation AND could be used. */
1536         rte_rwlock_read_lock(&mng->resize_rwl);
1537         pool = mng->pools[idx / MLX5_ASO_CT_ACTIONS_PER_POOL];
1538         rte_rwlock_read_unlock(&mng->resize_rwl);
1539         return &pool->actions[idx % MLX5_ASO_CT_ACTIONS_PER_POOL];
1540 }
1541
1542 /*
1543  * Get ASO CT action by owner & index.
1544  *
1545  * @param[in] dev
1546  *   Pointer to the Ethernet device structure.
1547  * @param[in] idx
1548  *   Index to the ASO CT action and owner port combination.
1549  *
1550  * @return
1551  *   The specified ASO CT action pointer.
1552  */
1553 static inline struct mlx5_aso_ct_action *
1554 flow_aso_ct_get_by_idx(struct rte_eth_dev *dev, uint32_t own_idx)
1555 {
1556         struct mlx5_priv *priv = dev->data->dev_private;
1557         struct mlx5_aso_ct_action *ct;
1558         uint16_t owner = (uint16_t)MLX5_INDIRECT_ACT_CT_GET_OWNER(own_idx);
1559         uint32_t idx = MLX5_INDIRECT_ACT_CT_GET_IDX(own_idx);
1560
1561         if (owner == PORT_ID(priv)) {
1562                 ct = flow_aso_ct_get_by_dev_idx(dev, idx);
1563         } else {
1564                 struct rte_eth_dev *owndev = &rte_eth_devices[owner];
1565
1566                 MLX5_ASSERT(owner < RTE_MAX_ETHPORTS);
1567                 if (dev->data->dev_started != 1)
1568                         return NULL;
1569                 ct = flow_aso_ct_get_by_dev_idx(owndev, idx);
1570                 if (ct->peer != PORT_ID(priv))
1571                         return NULL;
1572         }
1573         return ct;
1574 }
1575
1576 static inline uint16_t
1577 mlx5_translate_tunnel_etypes(uint64_t pattern_flags)
1578 {
1579         if (pattern_flags & MLX5_FLOW_LAYER_INNER_L2)
1580                 return RTE_ETHER_TYPE_TEB;
1581         else if (pattern_flags & MLX5_FLOW_LAYER_INNER_L3_IPV4)
1582                 return RTE_ETHER_TYPE_IPV4;
1583         else if (pattern_flags & MLX5_FLOW_LAYER_INNER_L3_IPV6)
1584                 return RTE_ETHER_TYPE_IPV6;
1585         else if (pattern_flags & MLX5_FLOW_LAYER_MPLS)
1586                 return RTE_ETHER_TYPE_MPLS;
1587         return 0;
1588 }
1589
1590 int mlx5_flow_group_to_table(struct rte_eth_dev *dev,
1591                              const struct mlx5_flow_tunnel *tunnel,
1592                              uint32_t group, uint32_t *table,
1593                              const struct flow_grp_info *flags,
1594                              struct rte_flow_error *error);
1595 uint64_t mlx5_flow_hashfields_adjust(struct mlx5_flow_rss_desc *rss_desc,
1596                                      int tunnel, uint64_t layer_types,
1597                                      uint64_t hash_fields);
1598 int mlx5_flow_discover_priorities(struct rte_eth_dev *dev);
1599 uint32_t mlx5_flow_adjust_priority(struct rte_eth_dev *dev, int32_t priority,
1600                                    uint32_t subpriority);
1601 uint32_t mlx5_get_lowest_priority(struct rte_eth_dev *dev,
1602                                         const struct rte_flow_attr *attr);
1603 uint16_t mlx5_get_matcher_priority(struct rte_eth_dev *dev,
1604                                    const struct rte_flow_attr *attr,
1605                                    uint32_t subpriority, bool external);
1606 int mlx5_flow_get_reg_id(struct rte_eth_dev *dev,
1607                                      enum mlx5_feature_name feature,
1608                                      uint32_t id,
1609                                      struct rte_flow_error *error);
1610 const struct rte_flow_action *mlx5_flow_find_action
1611                                         (const struct rte_flow_action *actions,
1612                                          enum rte_flow_action_type action);
1613 int mlx5_validate_action_rss(struct rte_eth_dev *dev,
1614                              const struct rte_flow_action *action,
1615                              struct rte_flow_error *error);
1616 int mlx5_flow_validate_action_count(struct rte_eth_dev *dev,
1617                                     const struct rte_flow_attr *attr,
1618                                     struct rte_flow_error *error);
1619 int mlx5_flow_validate_action_drop(uint64_t action_flags,
1620                                    const struct rte_flow_attr *attr,
1621                                    struct rte_flow_error *error);
1622 int mlx5_flow_validate_action_flag(uint64_t action_flags,
1623                                    const struct rte_flow_attr *attr,
1624                                    struct rte_flow_error *error);
1625 int mlx5_flow_validate_action_mark(const struct rte_flow_action *action,
1626                                    uint64_t action_flags,
1627                                    const struct rte_flow_attr *attr,
1628                                    struct rte_flow_error *error);
1629 int mlx5_flow_validate_action_queue(const struct rte_flow_action *action,
1630                                     uint64_t action_flags,
1631                                     struct rte_eth_dev *dev,
1632                                     const struct rte_flow_attr *attr,
1633                                     struct rte_flow_error *error);
1634 int mlx5_flow_validate_action_rss(const struct rte_flow_action *action,
1635                                   uint64_t action_flags,
1636                                   struct rte_eth_dev *dev,
1637                                   const struct rte_flow_attr *attr,
1638                                   uint64_t item_flags,
1639                                   struct rte_flow_error *error);
1640 int mlx5_flow_validate_action_default_miss(uint64_t action_flags,
1641                                 const struct rte_flow_attr *attr,
1642                                 struct rte_flow_error *error);
1643 int mlx5_flow_validate_attributes(struct rte_eth_dev *dev,
1644                                   const struct rte_flow_attr *attributes,
1645                                   struct rte_flow_error *error);
1646 int mlx5_flow_item_acceptable(const struct rte_flow_item *item,
1647                               const uint8_t *mask,
1648                               const uint8_t *nic_mask,
1649                               unsigned int size,
1650                               bool range_accepted,
1651                               struct rte_flow_error *error);
1652 int mlx5_flow_validate_item_eth(const struct rte_flow_item *item,
1653                                 uint64_t item_flags, bool ext_vlan_sup,
1654                                 struct rte_flow_error *error);
1655 int mlx5_flow_validate_item_gre(const struct rte_flow_item *item,
1656                                 uint64_t item_flags,
1657                                 uint8_t target_protocol,
1658                                 struct rte_flow_error *error);
1659 int mlx5_flow_validate_item_gre_key(const struct rte_flow_item *item,
1660                                     uint64_t item_flags,
1661                                     const struct rte_flow_item *gre_item,
1662                                     struct rte_flow_error *error);
1663 int mlx5_flow_validate_item_ipv4(const struct rte_flow_item *item,
1664                                  uint64_t item_flags,
1665                                  uint64_t last_item,
1666                                  uint16_t ether_type,
1667                                  const struct rte_flow_item_ipv4 *acc_mask,
1668                                  bool range_accepted,
1669                                  struct rte_flow_error *error);
1670 int mlx5_flow_validate_item_ipv6(const struct rte_flow_item *item,
1671                                  uint64_t item_flags,
1672                                  uint64_t last_item,
1673                                  uint16_t ether_type,
1674                                  const struct rte_flow_item_ipv6 *acc_mask,
1675                                  struct rte_flow_error *error);
1676 int mlx5_flow_validate_item_mpls(struct rte_eth_dev *dev,
1677                                  const struct rte_flow_item *item,
1678                                  uint64_t item_flags,
1679                                  uint64_t prev_layer,
1680                                  struct rte_flow_error *error);
1681 int mlx5_flow_validate_item_tcp(const struct rte_flow_item *item,
1682                                 uint64_t item_flags,
1683                                 uint8_t target_protocol,
1684                                 const struct rte_flow_item_tcp *flow_mask,
1685                                 struct rte_flow_error *error);
1686 int mlx5_flow_validate_item_udp(const struct rte_flow_item *item,
1687                                 uint64_t item_flags,
1688                                 uint8_t target_protocol,
1689                                 struct rte_flow_error *error);
1690 int mlx5_flow_validate_item_vlan(const struct rte_flow_item *item,
1691                                  uint64_t item_flags,
1692                                  struct rte_eth_dev *dev,
1693                                  struct rte_flow_error *error);
1694 int mlx5_flow_validate_item_vxlan(struct rte_eth_dev *dev,
1695                                   uint16_t udp_dport,
1696                                   const struct rte_flow_item *item,
1697                                   uint64_t item_flags,
1698                                   const struct rte_flow_attr *attr,
1699                                   struct rte_flow_error *error);
1700 int mlx5_flow_validate_item_vxlan_gpe(const struct rte_flow_item *item,
1701                                       uint64_t item_flags,
1702                                       struct rte_eth_dev *dev,
1703                                       struct rte_flow_error *error);
1704 int mlx5_flow_validate_item_icmp(const struct rte_flow_item *item,
1705                                  uint64_t item_flags,
1706                                  uint8_t target_protocol,
1707                                  struct rte_flow_error *error);
1708 int mlx5_flow_validate_item_icmp6(const struct rte_flow_item *item,
1709                                    uint64_t item_flags,
1710                                    uint8_t target_protocol,
1711                                    struct rte_flow_error *error);
1712 int mlx5_flow_validate_item_nvgre(const struct rte_flow_item *item,
1713                                   uint64_t item_flags,
1714                                   uint8_t target_protocol,
1715                                   struct rte_flow_error *error);
1716 int mlx5_flow_validate_item_geneve(const struct rte_flow_item *item,
1717                                    uint64_t item_flags,
1718                                    struct rte_eth_dev *dev,
1719                                    struct rte_flow_error *error);
1720 int mlx5_flow_validate_item_geneve_opt(const struct rte_flow_item *item,
1721                                    uint64_t last_item,
1722                                    const struct rte_flow_item *geneve_item,
1723                                    struct rte_eth_dev *dev,
1724                                    struct rte_flow_error *error);
1725 int mlx5_flow_validate_item_ecpri(const struct rte_flow_item *item,
1726                                   uint64_t item_flags,
1727                                   uint64_t last_item,
1728                                   uint16_t ether_type,
1729                                   const struct rte_flow_item_ecpri *acc_mask,
1730                                   struct rte_flow_error *error);
1731 int mlx5_flow_create_mtr_tbls(struct rte_eth_dev *dev,
1732                               struct mlx5_flow_meter_info *fm,
1733                               uint32_t mtr_idx,
1734                               uint8_t domain_bitmap);
1735 void mlx5_flow_destroy_mtr_tbls(struct rte_eth_dev *dev,
1736                                struct mlx5_flow_meter_info *fm);
1737 void mlx5_flow_destroy_mtr_drop_tbls(struct rte_eth_dev *dev);
1738 struct mlx5_flow_meter_sub_policy *mlx5_flow_meter_sub_policy_rss_prepare
1739                 (struct rte_eth_dev *dev,
1740                 struct mlx5_flow_meter_policy *mtr_policy,
1741                 struct mlx5_flow_rss_desc *rss_desc[MLX5_MTR_RTE_COLORS]);
1742 void mlx5_flow_destroy_sub_policy_with_rxq(struct rte_eth_dev *dev,
1743                 struct mlx5_flow_meter_policy *mtr_policy);
1744 int mlx5_flow_dv_discover_counter_offset_support(struct rte_eth_dev *dev);
1745 int mlx5_flow_discover_dr_action_support(struct rte_eth_dev *dev);
1746 int mlx5_action_handle_attach(struct rte_eth_dev *dev);
1747 int mlx5_action_handle_detach(struct rte_eth_dev *dev);
1748 int mlx5_action_handle_flush(struct rte_eth_dev *dev);
1749 void mlx5_release_tunnel_hub(struct mlx5_dev_ctx_shared *sh, uint16_t port_id);
1750 int mlx5_alloc_tunnel_hub(struct mlx5_dev_ctx_shared *sh);
1751
1752 struct mlx5_list_entry *flow_dv_tbl_create_cb(void *tool_ctx, void *entry_ctx);
1753 int flow_dv_tbl_match_cb(void *tool_ctx, struct mlx5_list_entry *entry,
1754                          void *cb_ctx);
1755 void flow_dv_tbl_remove_cb(void *tool_ctx, struct mlx5_list_entry *entry);
1756 struct mlx5_list_entry *flow_dv_tbl_clone_cb(void *tool_ctx,
1757                                              struct mlx5_list_entry *oentry,
1758                                              void *entry_ctx);
1759 void flow_dv_tbl_clone_free_cb(void *tool_ctx, struct mlx5_list_entry *entry);
1760 struct mlx5_flow_tbl_resource *flow_dv_tbl_resource_get(struct rte_eth_dev *dev,
1761                 uint32_t table_level, uint8_t egress, uint8_t transfer,
1762                 bool external, const struct mlx5_flow_tunnel *tunnel,
1763                 uint32_t group_id, uint8_t dummy,
1764                 uint32_t table_id, struct rte_flow_error *error);
1765
1766 struct mlx5_list_entry *flow_dv_tag_create_cb(void *tool_ctx, void *cb_ctx);
1767 int flow_dv_tag_match_cb(void *tool_ctx, struct mlx5_list_entry *entry,
1768                          void *cb_ctx);
1769 void flow_dv_tag_remove_cb(void *tool_ctx, struct mlx5_list_entry *entry);
1770 struct mlx5_list_entry *flow_dv_tag_clone_cb(void *tool_ctx,
1771                                              struct mlx5_list_entry *oentry,
1772                                              void *cb_ctx);
1773 void flow_dv_tag_clone_free_cb(void *tool_ctx, struct mlx5_list_entry *entry);
1774
1775 int flow_dv_modify_match_cb(void *tool_ctx, struct mlx5_list_entry *entry,
1776                             void *cb_ctx);
1777 struct mlx5_list_entry *flow_dv_modify_create_cb(void *tool_ctx, void *ctx);
1778 void flow_dv_modify_remove_cb(void *tool_ctx, struct mlx5_list_entry *entry);
1779 struct mlx5_list_entry *flow_dv_modify_clone_cb(void *tool_ctx,
1780                                                 struct mlx5_list_entry *oentry,
1781                                                 void *ctx);
1782 void flow_dv_modify_clone_free_cb(void *tool_ctx,
1783                                   struct mlx5_list_entry *entry);
1784
1785 struct mlx5_list_entry *flow_dv_mreg_create_cb(void *tool_ctx, void *ctx);
1786 int flow_dv_mreg_match_cb(void *tool_ctx, struct mlx5_list_entry *entry,
1787                           void *cb_ctx);
1788 void flow_dv_mreg_remove_cb(void *tool_ctx, struct mlx5_list_entry *entry);
1789 struct mlx5_list_entry *flow_dv_mreg_clone_cb(void *tool_ctx,
1790                                               struct mlx5_list_entry *entry,
1791                                               void *ctx);
1792 void flow_dv_mreg_clone_free_cb(void *tool_ctx, struct mlx5_list_entry *entry);
1793
1794 int flow_dv_encap_decap_match_cb(void *tool_ctx, struct mlx5_list_entry *entry,
1795                                  void *cb_ctx);
1796 struct mlx5_list_entry *flow_dv_encap_decap_create_cb(void *tool_ctx,
1797                                                       void *cb_ctx);
1798 void flow_dv_encap_decap_remove_cb(void *tool_ctx,
1799                                    struct mlx5_list_entry *entry);
1800 struct mlx5_list_entry *flow_dv_encap_decap_clone_cb(void *tool_ctx,
1801                                                   struct mlx5_list_entry *entry,
1802                                                   void *cb_ctx);
1803 void flow_dv_encap_decap_clone_free_cb(void *tool_ctx,
1804                                        struct mlx5_list_entry *entry);
1805
1806 int flow_dv_matcher_match_cb(void *tool_ctx, struct mlx5_list_entry *entry,
1807                              void *ctx);
1808 struct mlx5_list_entry *flow_dv_matcher_create_cb(void *tool_ctx, void *ctx);
1809 void flow_dv_matcher_remove_cb(void *tool_ctx, struct mlx5_list_entry *entry);
1810
1811 int flow_dv_port_id_match_cb(void *tool_ctx, struct mlx5_list_entry *entry,
1812                              void *cb_ctx);
1813 struct mlx5_list_entry *flow_dv_port_id_create_cb(void *tool_ctx, void *cb_ctx);
1814 void flow_dv_port_id_remove_cb(void *tool_ctx, struct mlx5_list_entry *entry);
1815 struct mlx5_list_entry *flow_dv_port_id_clone_cb(void *tool_ctx,
1816                                 struct mlx5_list_entry *entry, void *cb_ctx);
1817 void flow_dv_port_id_clone_free_cb(void *tool_ctx,
1818                                    struct mlx5_list_entry *entry);
1819
1820 int flow_dv_push_vlan_match_cb(void *tool_ctx, struct mlx5_list_entry *entry,
1821                                void *cb_ctx);
1822 struct mlx5_list_entry *flow_dv_push_vlan_create_cb(void *tool_ctx,
1823                                                     void *cb_ctx);
1824 void flow_dv_push_vlan_remove_cb(void *tool_ctx, struct mlx5_list_entry *entry);
1825 struct mlx5_list_entry *flow_dv_push_vlan_clone_cb(void *tool_ctx,
1826                                  struct mlx5_list_entry *entry, void *cb_ctx);
1827 void flow_dv_push_vlan_clone_free_cb(void *tool_ctx,
1828                                      struct mlx5_list_entry *entry);
1829
1830 int flow_dv_sample_match_cb(void *tool_ctx, struct mlx5_list_entry *entry,
1831                             void *cb_ctx);
1832 struct mlx5_list_entry *flow_dv_sample_create_cb(void *tool_ctx, void *cb_ctx);
1833 void flow_dv_sample_remove_cb(void *tool_ctx, struct mlx5_list_entry *entry);
1834 struct mlx5_list_entry *flow_dv_sample_clone_cb(void *tool_ctx,
1835                                  struct mlx5_list_entry *entry, void *cb_ctx);
1836 void flow_dv_sample_clone_free_cb(void *tool_ctx,
1837                                   struct mlx5_list_entry *entry);
1838
1839 int flow_dv_dest_array_match_cb(void *tool_ctx, struct mlx5_list_entry *entry,
1840                                 void *cb_ctx);
1841 struct mlx5_list_entry *flow_dv_dest_array_create_cb(void *tool_ctx,
1842                                                      void *cb_ctx);
1843 void flow_dv_dest_array_remove_cb(void *tool_ctx,
1844                                   struct mlx5_list_entry *entry);
1845 struct mlx5_list_entry *flow_dv_dest_array_clone_cb(void *tool_ctx,
1846                                    struct mlx5_list_entry *entry, void *cb_ctx);
1847 void flow_dv_dest_array_clone_free_cb(void *tool_ctx,
1848                                       struct mlx5_list_entry *entry);
1849
1850 struct mlx5_list_entry *flow_hw_grp_create_cb(void *tool_ctx, void *cb_ctx);
1851 void flow_hw_grp_remove_cb(void *tool_ctx, struct mlx5_list_entry *entry);
1852 int flow_hw_grp_match_cb(void *tool_ctx,
1853                          struct mlx5_list_entry *entry,
1854                          void *cb_ctx);
1855 struct mlx5_list_entry *flow_hw_grp_clone_cb(void *tool_ctx,
1856                                              struct mlx5_list_entry *oentry,
1857                                              void *cb_ctx);
1858 void flow_hw_grp_clone_free_cb(void *tool_ctx, struct mlx5_list_entry *entry);
1859
1860 struct mlx5_aso_age_action *flow_aso_age_get_by_idx(struct rte_eth_dev *dev,
1861                                                     uint32_t age_idx);
1862 int flow_dev_geneve_tlv_option_resource_register(struct rte_eth_dev *dev,
1863                                              const struct rte_flow_item *item,
1864                                              struct rte_flow_error *error);
1865 void flow_release_workspace(void *data);
1866 int mlx5_flow_os_init_workspace_once(void);
1867 void *mlx5_flow_os_get_specific_workspace(void);
1868 int mlx5_flow_os_set_specific_workspace(struct mlx5_flow_workspace *data);
1869 void mlx5_flow_os_release_workspace(void);
1870 uint32_t mlx5_flow_mtr_alloc(struct rte_eth_dev *dev);
1871 void mlx5_flow_mtr_free(struct rte_eth_dev *dev, uint32_t mtr_idx);
1872 int mlx5_flow_validate_mtr_acts(struct rte_eth_dev *dev,
1873                         const struct rte_flow_action *actions[RTE_COLORS],
1874                         struct rte_flow_attr *attr,
1875                         bool *is_rss,
1876                         uint8_t *domain_bitmap,
1877                         uint8_t *policy_mode,
1878                         struct rte_mtr_error *error);
1879 void mlx5_flow_destroy_mtr_acts(struct rte_eth_dev *dev,
1880                       struct mlx5_flow_meter_policy *mtr_policy);
1881 int mlx5_flow_create_mtr_acts(struct rte_eth_dev *dev,
1882                       struct mlx5_flow_meter_policy *mtr_policy,
1883                       const struct rte_flow_action *actions[RTE_COLORS],
1884                       struct rte_mtr_error *error);
1885 int mlx5_flow_create_policy_rules(struct rte_eth_dev *dev,
1886                              struct mlx5_flow_meter_policy *mtr_policy);
1887 void mlx5_flow_destroy_policy_rules(struct rte_eth_dev *dev,
1888                              struct mlx5_flow_meter_policy *mtr_policy);
1889 int mlx5_flow_create_def_policy(struct rte_eth_dev *dev);
1890 void mlx5_flow_destroy_def_policy(struct rte_eth_dev *dev);
1891 void flow_drv_rxq_flags_set(struct rte_eth_dev *dev,
1892                        struct mlx5_flow_handle *dev_handle);
1893 const struct mlx5_flow_tunnel *
1894 mlx5_get_tof(const struct rte_flow_item *items,
1895              const struct rte_flow_action *actions,
1896              enum mlx5_tof_rule_type *rule_type);
1897 void
1898 flow_hw_resource_release(struct rte_eth_dev *dev);
1899 #endif /* RTE_PMD_MLX5_FLOW_H_ */