net/mlx5: fix memory socket selection in ASO management
[dpdk.git] / drivers / net / mlx5 / mlx5_rxq.c
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2015 6WIND S.A.
3  * Copyright 2015 Mellanox Technologies, Ltd
4  */
5
6 #include <stddef.h>
7 #include <errno.h>
8 #include <string.h>
9 #include <stdint.h>
10 #include <fcntl.h>
11 #include <sys/queue.h>
12
13 #include <rte_mbuf.h>
14 #include <rte_malloc.h>
15 #include <ethdev_driver.h>
16 #include <rte_common.h>
17 #include <rte_interrupts.h>
18 #include <rte_debug.h>
19 #include <rte_io.h>
20 #include <rte_eal_paging.h>
21
22 #include <mlx5_glue.h>
23 #include <mlx5_malloc.h>
24 #include <mlx5_common.h>
25 #include <mlx5_common_mr.h>
26
27 #include "mlx5_defs.h"
28 #include "mlx5.h"
29 #include "mlx5_rx.h"
30 #include "mlx5_utils.h"
31 #include "mlx5_autoconf.h"
32 #include "mlx5_devx.h"
33
34
35 /* Default RSS hash key also used for ConnectX-3. */
36 uint8_t rss_hash_default_key[] = {
37         0x2c, 0xc6, 0x81, 0xd1,
38         0x5b, 0xdb, 0xf4, 0xf7,
39         0xfc, 0xa2, 0x83, 0x19,
40         0xdb, 0x1a, 0x3e, 0x94,
41         0x6b, 0x9e, 0x38, 0xd9,
42         0x2c, 0x9c, 0x03, 0xd1,
43         0xad, 0x99, 0x44, 0xa7,
44         0xd9, 0x56, 0x3d, 0x59,
45         0x06, 0x3c, 0x25, 0xf3,
46         0xfc, 0x1f, 0xdc, 0x2a,
47 };
48
49 /* Length of the default RSS hash key. */
50 static_assert(MLX5_RSS_HASH_KEY_LEN ==
51               (unsigned int)sizeof(rss_hash_default_key),
52               "wrong RSS default key size.");
53
54 /**
55  * Calculate the number of CQEs in CQ for the Rx queue.
56  *
57  *  @param rxq_data
58  *     Pointer to receive queue structure.
59  *
60  * @return
61  *   Number of CQEs in CQ.
62  */
63 unsigned int
64 mlx5_rxq_cqe_num(struct mlx5_rxq_data *rxq_data)
65 {
66         unsigned int cqe_n;
67         unsigned int wqe_n = 1 << rxq_data->elts_n;
68
69         if (mlx5_rxq_mprq_enabled(rxq_data))
70                 cqe_n = wqe_n * RTE_BIT32(rxq_data->log_strd_num) - 1;
71         else
72                 cqe_n = wqe_n - 1;
73         return cqe_n;
74 }
75
76 /**
77  * Allocate RX queue elements for Multi-Packet RQ.
78  *
79  * @param rxq_ctrl
80  *   Pointer to RX queue structure.
81  *
82  * @return
83  *   0 on success, a negative errno value otherwise and rte_errno is set.
84  */
85 static int
86 rxq_alloc_elts_mprq(struct mlx5_rxq_ctrl *rxq_ctrl)
87 {
88         struct mlx5_rxq_data *rxq = &rxq_ctrl->rxq;
89         unsigned int wqe_n = 1 << rxq->elts_n;
90         unsigned int i;
91         int err;
92
93         /* Iterate on segments. */
94         for (i = 0; i <= wqe_n; ++i) {
95                 struct mlx5_mprq_buf *buf;
96
97                 if (rte_mempool_get(rxq->mprq_mp, (void **)&buf) < 0) {
98                         DRV_LOG(ERR, "port %u empty mbuf pool", rxq->port_id);
99                         rte_errno = ENOMEM;
100                         goto error;
101                 }
102                 if (i < wqe_n)
103                         (*rxq->mprq_bufs)[i] = buf;
104                 else
105                         rxq->mprq_repl = buf;
106         }
107         DRV_LOG(DEBUG,
108                 "port %u MPRQ queue %u allocated and configured %u segments",
109                 rxq->port_id, rxq->idx, wqe_n);
110         return 0;
111 error:
112         err = rte_errno; /* Save rte_errno before cleanup. */
113         wqe_n = i;
114         for (i = 0; (i != wqe_n); ++i) {
115                 if ((*rxq->mprq_bufs)[i] != NULL)
116                         rte_mempool_put(rxq->mprq_mp,
117                                         (*rxq->mprq_bufs)[i]);
118                 (*rxq->mprq_bufs)[i] = NULL;
119         }
120         DRV_LOG(DEBUG, "port %u MPRQ queue %u failed, freed everything",
121                 rxq->port_id, rxq->idx);
122         rte_errno = err; /* Restore rte_errno. */
123         return -rte_errno;
124 }
125
126 /**
127  * Allocate RX queue elements for Single-Packet RQ.
128  *
129  * @param rxq_ctrl
130  *   Pointer to RX queue structure.
131  *
132  * @return
133  *   0 on success, negative errno value on failure.
134  */
135 static int
136 rxq_alloc_elts_sprq(struct mlx5_rxq_ctrl *rxq_ctrl)
137 {
138         const unsigned int sges_n = 1 << rxq_ctrl->rxq.sges_n;
139         unsigned int elts_n = mlx5_rxq_mprq_enabled(&rxq_ctrl->rxq) ?
140                               RTE_BIT32(rxq_ctrl->rxq.elts_n) *
141                               RTE_BIT32(rxq_ctrl->rxq.log_strd_num) :
142                               RTE_BIT32(rxq_ctrl->rxq.elts_n);
143         unsigned int i;
144         int err;
145
146         /* Iterate on segments. */
147         for (i = 0; (i != elts_n); ++i) {
148                 struct mlx5_eth_rxseg *seg = &rxq_ctrl->rxq.rxseg[i % sges_n];
149                 struct rte_mbuf *buf;
150
151                 buf = rte_pktmbuf_alloc(seg->mp);
152                 if (buf == NULL) {
153                         if (rxq_ctrl->share_group == 0)
154                                 DRV_LOG(ERR, "port %u queue %u empty mbuf pool",
155                                         RXQ_PORT_ID(rxq_ctrl),
156                                         rxq_ctrl->rxq.idx);
157                         else
158                                 DRV_LOG(ERR, "share group %u queue %u empty mbuf pool",
159                                         rxq_ctrl->share_group,
160                                         rxq_ctrl->share_qid);
161                         rte_errno = ENOMEM;
162                         goto error;
163                 }
164                 /* Headroom is reserved by rte_pktmbuf_alloc(). */
165                 MLX5_ASSERT(DATA_OFF(buf) == RTE_PKTMBUF_HEADROOM);
166                 /* Buffer is supposed to be empty. */
167                 MLX5_ASSERT(rte_pktmbuf_data_len(buf) == 0);
168                 MLX5_ASSERT(rte_pktmbuf_pkt_len(buf) == 0);
169                 MLX5_ASSERT(!buf->next);
170                 SET_DATA_OFF(buf, seg->offset);
171                 PORT(buf) = rxq_ctrl->rxq.port_id;
172                 DATA_LEN(buf) = seg->length;
173                 PKT_LEN(buf) = seg->length;
174                 NB_SEGS(buf) = 1;
175                 (*rxq_ctrl->rxq.elts)[i] = buf;
176         }
177         /* If Rx vector is activated. */
178         if (mlx5_rxq_check_vec_support(&rxq_ctrl->rxq) > 0) {
179                 struct mlx5_rxq_data *rxq = &rxq_ctrl->rxq;
180                 struct rte_mbuf *mbuf_init = &rxq->fake_mbuf;
181                 struct rte_pktmbuf_pool_private *priv =
182                         (struct rte_pktmbuf_pool_private *)
183                                 rte_mempool_get_priv(rxq_ctrl->rxq.mp);
184                 int j;
185
186                 /* Initialize default rearm_data for vPMD. */
187                 mbuf_init->data_off = RTE_PKTMBUF_HEADROOM;
188                 rte_mbuf_refcnt_set(mbuf_init, 1);
189                 mbuf_init->nb_segs = 1;
190                 /* For shared queues port is provided in CQE */
191                 mbuf_init->port = rxq->shared ? 0 : rxq->port_id;
192                 if (priv->flags & RTE_PKTMBUF_POOL_F_PINNED_EXT_BUF)
193                         mbuf_init->ol_flags = RTE_MBUF_F_EXTERNAL;
194                 /*
195                  * prevent compiler reordering:
196                  * rearm_data covers previous fields.
197                  */
198                 rte_compiler_barrier();
199                 rxq->mbuf_initializer =
200                         *(rte_xmm_t *)&mbuf_init->rearm_data;
201                 /* Padding with a fake mbuf for vectorized Rx. */
202                 for (j = 0; j < MLX5_VPMD_DESCS_PER_LOOP; ++j)
203                         (*rxq->elts)[elts_n + j] = &rxq->fake_mbuf;
204         }
205         if (rxq_ctrl->share_group == 0)
206                 DRV_LOG(DEBUG,
207                         "port %u SPRQ queue %u allocated and configured %u segments (max %u packets)",
208                         RXQ_PORT_ID(rxq_ctrl), rxq_ctrl->rxq.idx, elts_n,
209                         elts_n / (1 << rxq_ctrl->rxq.sges_n));
210         else
211                 DRV_LOG(DEBUG,
212                         "share group %u SPRQ queue %u allocated and configured %u segments (max %u packets)",
213                         rxq_ctrl->share_group, rxq_ctrl->share_qid, elts_n,
214                         elts_n / (1 << rxq_ctrl->rxq.sges_n));
215         return 0;
216 error:
217         err = rte_errno; /* Save rte_errno before cleanup. */
218         elts_n = i;
219         for (i = 0; (i != elts_n); ++i) {
220                 if ((*rxq_ctrl->rxq.elts)[i] != NULL)
221                         rte_pktmbuf_free_seg((*rxq_ctrl->rxq.elts)[i]);
222                 (*rxq_ctrl->rxq.elts)[i] = NULL;
223         }
224         if (rxq_ctrl->share_group == 0)
225                 DRV_LOG(DEBUG, "port %u SPRQ queue %u failed, freed everything",
226                         RXQ_PORT_ID(rxq_ctrl), rxq_ctrl->rxq.idx);
227         else
228                 DRV_LOG(DEBUG, "share group %u SPRQ queue %u failed, freed everything",
229                         rxq_ctrl->share_group, rxq_ctrl->share_qid);
230         rte_errno = err; /* Restore rte_errno. */
231         return -rte_errno;
232 }
233
234 /**
235  * Allocate RX queue elements.
236  *
237  * @param rxq_ctrl
238  *   Pointer to RX queue structure.
239  *
240  * @return
241  *   0 on success, negative errno value on failure.
242  */
243 int
244 rxq_alloc_elts(struct mlx5_rxq_ctrl *rxq_ctrl)
245 {
246         int ret = 0;
247
248         /**
249          * For MPRQ we need to allocate both MPRQ buffers
250          * for WQEs and simple mbufs for vector processing.
251          */
252         if (mlx5_rxq_mprq_enabled(&rxq_ctrl->rxq))
253                 ret = rxq_alloc_elts_mprq(rxq_ctrl);
254         if (ret == 0)
255                 ret = rxq_alloc_elts_sprq(rxq_ctrl);
256         return ret;
257 }
258
259 /**
260  * Free RX queue elements for Multi-Packet RQ.
261  *
262  * @param rxq_ctrl
263  *   Pointer to RX queue structure.
264  */
265 static void
266 rxq_free_elts_mprq(struct mlx5_rxq_ctrl *rxq_ctrl)
267 {
268         struct mlx5_rxq_data *rxq = &rxq_ctrl->rxq;
269         uint16_t i;
270
271         DRV_LOG(DEBUG, "port %u Multi-Packet Rx queue %u freeing %d WRs",
272                 rxq->port_id, rxq->idx, (1u << rxq->elts_n));
273         if (rxq->mprq_bufs == NULL)
274                 return;
275         for (i = 0; (i != (1u << rxq->elts_n)); ++i) {
276                 if ((*rxq->mprq_bufs)[i] != NULL)
277                         mlx5_mprq_buf_free((*rxq->mprq_bufs)[i]);
278                 (*rxq->mprq_bufs)[i] = NULL;
279         }
280         if (rxq->mprq_repl != NULL) {
281                 mlx5_mprq_buf_free(rxq->mprq_repl);
282                 rxq->mprq_repl = NULL;
283         }
284 }
285
286 /**
287  * Free RX queue elements for Single-Packet RQ.
288  *
289  * @param rxq_ctrl
290  *   Pointer to RX queue structure.
291  */
292 static void
293 rxq_free_elts_sprq(struct mlx5_rxq_ctrl *rxq_ctrl)
294 {
295         struct mlx5_rxq_data *rxq = &rxq_ctrl->rxq;
296         const uint16_t q_n = mlx5_rxq_mprq_enabled(&rxq_ctrl->rxq) ?
297                 RTE_BIT32(rxq->elts_n) * RTE_BIT32(rxq->log_strd_num) :
298                 RTE_BIT32(rxq->elts_n);
299         const uint16_t q_mask = q_n - 1;
300         uint16_t elts_ci = mlx5_rxq_mprq_enabled(&rxq_ctrl->rxq) ?
301                 rxq->elts_ci : rxq->rq_ci;
302         uint16_t used = q_n - (elts_ci - rxq->rq_pi);
303         uint16_t i;
304
305         if (rxq_ctrl->share_group == 0)
306                 DRV_LOG(DEBUG, "port %u Rx queue %u freeing %d WRs",
307                         RXQ_PORT_ID(rxq_ctrl), rxq->idx, q_n);
308         else
309                 DRV_LOG(DEBUG, "share group %u Rx queue %u freeing %d WRs",
310                         rxq_ctrl->share_group, rxq_ctrl->share_qid, q_n);
311         if (rxq->elts == NULL)
312                 return;
313         /**
314          * Some mbuf in the Ring belongs to the application.
315          * They cannot be freed.
316          */
317         if (mlx5_rxq_check_vec_support(rxq) > 0) {
318                 for (i = 0; i < used; ++i)
319                         (*rxq->elts)[(elts_ci + i) & q_mask] = NULL;
320                 rxq->rq_pi = elts_ci;
321         }
322         for (i = 0; i != q_n; ++i) {
323                 if ((*rxq->elts)[i] != NULL)
324                         rte_pktmbuf_free_seg((*rxq->elts)[i]);
325                 (*rxq->elts)[i] = NULL;
326         }
327 }
328
329 /**
330  * Free RX queue elements.
331  *
332  * @param rxq_ctrl
333  *   Pointer to RX queue structure.
334  */
335 static void
336 rxq_free_elts(struct mlx5_rxq_ctrl *rxq_ctrl)
337 {
338         /*
339          * For MPRQ we need to allocate both MPRQ buffers
340          * for WQEs and simple mbufs for vector processing.
341          */
342         if (mlx5_rxq_mprq_enabled(&rxq_ctrl->rxq))
343                 rxq_free_elts_mprq(rxq_ctrl);
344         rxq_free_elts_sprq(rxq_ctrl);
345 }
346
347 /**
348  * Returns the per-queue supported offloads.
349  *
350  * @param dev
351  *   Pointer to Ethernet device.
352  *
353  * @return
354  *   Supported Rx offloads.
355  */
356 uint64_t
357 mlx5_get_rx_queue_offloads(struct rte_eth_dev *dev)
358 {
359         struct mlx5_priv *priv = dev->data->dev_private;
360         struct mlx5_dev_config *config = &priv->config;
361         uint64_t offloads = (RTE_ETH_RX_OFFLOAD_SCATTER |
362                              RTE_ETH_RX_OFFLOAD_TIMESTAMP |
363                              RTE_ETH_RX_OFFLOAD_RSS_HASH);
364
365         if (!config->mprq.enabled)
366                 offloads |= RTE_ETH_RX_OFFLOAD_BUFFER_SPLIT;
367         if (config->hw_fcs_strip)
368                 offloads |= RTE_ETH_RX_OFFLOAD_KEEP_CRC;
369         if (config->hw_csum)
370                 offloads |= (RTE_ETH_RX_OFFLOAD_IPV4_CKSUM |
371                              RTE_ETH_RX_OFFLOAD_UDP_CKSUM |
372                              RTE_ETH_RX_OFFLOAD_TCP_CKSUM);
373         if (config->hw_vlan_strip)
374                 offloads |= RTE_ETH_RX_OFFLOAD_VLAN_STRIP;
375         if (MLX5_LRO_SUPPORTED(dev))
376                 offloads |= RTE_ETH_RX_OFFLOAD_TCP_LRO;
377         return offloads;
378 }
379
380
381 /**
382  * Returns the per-port supported offloads.
383  *
384  * @return
385  *   Supported Rx offloads.
386  */
387 uint64_t
388 mlx5_get_rx_port_offloads(void)
389 {
390         uint64_t offloads = RTE_ETH_RX_OFFLOAD_VLAN_FILTER;
391
392         return offloads;
393 }
394
395 /**
396  * Verify if the queue can be released.
397  *
398  * @param dev
399  *   Pointer to Ethernet device.
400  * @param idx
401  *   RX queue index.
402  *
403  * @return
404  *   1 if the queue can be released
405  *   0 if the queue can not be released, there are references to it.
406  *   Negative errno and rte_errno is set if queue doesn't exist.
407  */
408 static int
409 mlx5_rxq_releasable(struct rte_eth_dev *dev, uint16_t idx)
410 {
411         struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
412
413         if (rxq == NULL) {
414                 rte_errno = EINVAL;
415                 return -rte_errno;
416         }
417         return (__atomic_load_n(&rxq->refcnt, __ATOMIC_RELAXED) == 1);
418 }
419
420 /* Fetches and drops all SW-owned and error CQEs to synchronize CQ. */
421 static void
422 rxq_sync_cq(struct mlx5_rxq_data *rxq)
423 {
424         const uint16_t cqe_n = 1 << rxq->cqe_n;
425         const uint16_t cqe_mask = cqe_n - 1;
426         volatile struct mlx5_cqe *cqe;
427         int ret, i;
428
429         i = cqe_n;
430         do {
431                 cqe = &(*rxq->cqes)[rxq->cq_ci & cqe_mask];
432                 ret = check_cqe(cqe, cqe_n, rxq->cq_ci);
433                 if (ret == MLX5_CQE_STATUS_HW_OWN)
434                         break;
435                 if (ret == MLX5_CQE_STATUS_ERR) {
436                         rxq->cq_ci++;
437                         continue;
438                 }
439                 MLX5_ASSERT(ret == MLX5_CQE_STATUS_SW_OWN);
440                 if (MLX5_CQE_FORMAT(cqe->op_own) != MLX5_COMPRESSED) {
441                         rxq->cq_ci++;
442                         continue;
443                 }
444                 /* Compute the next non compressed CQE. */
445                 rxq->cq_ci += rte_be_to_cpu_32(cqe->byte_cnt);
446
447         } while (--i);
448         /* Move all CQEs to HW ownership, including possible MiniCQEs. */
449         for (i = 0; i < cqe_n; i++) {
450                 cqe = &(*rxq->cqes)[i];
451                 cqe->op_own = MLX5_CQE_INVALIDATE;
452         }
453         /* Resync CQE and WQE (WQ in RESET state). */
454         rte_io_wmb();
455         *rxq->cq_db = rte_cpu_to_be_32(rxq->cq_ci);
456         rte_io_wmb();
457         *rxq->rq_db = rte_cpu_to_be_32(0);
458         rte_io_wmb();
459 }
460
461 /**
462  * Rx queue stop. Device queue goes to the RESET state,
463  * all involved mbufs are freed from WQ.
464  *
465  * @param dev
466  *   Pointer to Ethernet device structure.
467  * @param idx
468  *   RX queue index.
469  *
470  * @return
471  *   0 on success, a negative errno value otherwise and rte_errno is set.
472  */
473 int
474 mlx5_rx_queue_stop_primary(struct rte_eth_dev *dev, uint16_t idx)
475 {
476         struct mlx5_priv *priv = dev->data->dev_private;
477         struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
478         struct mlx5_rxq_ctrl *rxq_ctrl = rxq->ctrl;
479         int ret;
480
481         MLX5_ASSERT(rxq != NULL && rxq_ctrl != NULL);
482         MLX5_ASSERT(rte_eal_process_type() == RTE_PROC_PRIMARY);
483         ret = priv->obj_ops.rxq_obj_modify(rxq, MLX5_RXQ_MOD_RDY2RST);
484         if (ret) {
485                 DRV_LOG(ERR, "Cannot change Rx WQ state to RESET:  %s",
486                         strerror(errno));
487                 rte_errno = errno;
488                 return ret;
489         }
490         /* Remove all processes CQEs. */
491         rxq_sync_cq(&rxq_ctrl->rxq);
492         /* Free all involved mbufs. */
493         rxq_free_elts(rxq_ctrl);
494         /* Set the actual queue state. */
495         dev->data->rx_queue_state[idx] = RTE_ETH_QUEUE_STATE_STOPPED;
496         return 0;
497 }
498
499 /**
500  * Rx queue stop. Device queue goes to the RESET state,
501  * all involved mbufs are freed from WQ.
502  *
503  * @param dev
504  *   Pointer to Ethernet device structure.
505  * @param idx
506  *   RX queue index.
507  *
508  * @return
509  *   0 on success, a negative errno value otherwise and rte_errno is set.
510  */
511 int
512 mlx5_rx_queue_stop(struct rte_eth_dev *dev, uint16_t idx)
513 {
514         eth_rx_burst_t pkt_burst = dev->rx_pkt_burst;
515         int ret;
516
517         if (rte_eth_dev_is_rx_hairpin_queue(dev, idx)) {
518                 DRV_LOG(ERR, "Hairpin queue can't be stopped");
519                 rte_errno = EINVAL;
520                 return -EINVAL;
521         }
522         if (dev->data->rx_queue_state[idx] == RTE_ETH_QUEUE_STATE_STOPPED)
523                 return 0;
524         /*
525          * Vectorized Rx burst requires the CQ and RQ indices
526          * synchronized, that might be broken on RQ restart
527          * and cause Rx malfunction, so queue stopping is
528          * not supported if vectorized Rx burst is engaged.
529          * The routine pointer depends on the process
530          * type, should perform check there.
531          */
532         if (pkt_burst == mlx5_rx_burst_vec) {
533                 DRV_LOG(ERR, "Rx queue stop is not supported "
534                         "for vectorized Rx");
535                 rte_errno = EINVAL;
536                 return -EINVAL;
537         }
538         if (rte_eal_process_type() ==  RTE_PROC_SECONDARY) {
539                 ret = mlx5_mp_os_req_queue_control(dev, idx,
540                                                    MLX5_MP_REQ_QUEUE_RX_STOP);
541         } else {
542                 ret = mlx5_rx_queue_stop_primary(dev, idx);
543         }
544         return ret;
545 }
546
547 /**
548  * Rx queue start. Device queue goes to the ready state,
549  * all required mbufs are allocated and WQ is replenished.
550  *
551  * @param dev
552  *   Pointer to Ethernet device structure.
553  * @param idx
554  *   RX queue index.
555  *
556  * @return
557  *   0 on success, a negative errno value otherwise and rte_errno is set.
558  */
559 int
560 mlx5_rx_queue_start_primary(struct rte_eth_dev *dev, uint16_t idx)
561 {
562         struct mlx5_priv *priv = dev->data->dev_private;
563         struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
564         struct mlx5_rxq_data *rxq_data = &rxq->ctrl->rxq;
565         int ret;
566
567         MLX5_ASSERT(rxq != NULL && rxq->ctrl != NULL);
568         MLX5_ASSERT(rte_eal_process_type() == RTE_PROC_PRIMARY);
569         /* Allocate needed buffers. */
570         ret = rxq_alloc_elts(rxq->ctrl);
571         if (ret) {
572                 DRV_LOG(ERR, "Cannot reallocate buffers for Rx WQ");
573                 rte_errno = errno;
574                 return ret;
575         }
576         rte_io_wmb();
577         *rxq_data->cq_db = rte_cpu_to_be_32(rxq_data->cq_ci);
578         rte_io_wmb();
579         /* Reset RQ consumer before moving queue to READY state. */
580         *rxq_data->rq_db = rte_cpu_to_be_32(0);
581         rte_io_wmb();
582         ret = priv->obj_ops.rxq_obj_modify(rxq, MLX5_RXQ_MOD_RST2RDY);
583         if (ret) {
584                 DRV_LOG(ERR, "Cannot change Rx WQ state to READY:  %s",
585                         strerror(errno));
586                 rte_errno = errno;
587                 return ret;
588         }
589         /* Reinitialize RQ - set WQEs. */
590         mlx5_rxq_initialize(rxq_data);
591         rxq_data->err_state = MLX5_RXQ_ERR_STATE_NO_ERROR;
592         /* Set actual queue state. */
593         dev->data->rx_queue_state[idx] = RTE_ETH_QUEUE_STATE_STARTED;
594         return 0;
595 }
596
597 /**
598  * Rx queue start. Device queue goes to the ready state,
599  * all required mbufs are allocated and WQ is replenished.
600  *
601  * @param dev
602  *   Pointer to Ethernet device structure.
603  * @param idx
604  *   RX queue index.
605  *
606  * @return
607  *   0 on success, a negative errno value otherwise and rte_errno is set.
608  */
609 int
610 mlx5_rx_queue_start(struct rte_eth_dev *dev, uint16_t idx)
611 {
612         int ret;
613
614         if (rte_eth_dev_is_rx_hairpin_queue(dev, idx)) {
615                 DRV_LOG(ERR, "Hairpin queue can't be started");
616                 rte_errno = EINVAL;
617                 return -EINVAL;
618         }
619         if (dev->data->rx_queue_state[idx] == RTE_ETH_QUEUE_STATE_STARTED)
620                 return 0;
621         if (rte_eal_process_type() ==  RTE_PROC_SECONDARY) {
622                 ret = mlx5_mp_os_req_queue_control(dev, idx,
623                                                    MLX5_MP_REQ_QUEUE_RX_START);
624         } else {
625                 ret = mlx5_rx_queue_start_primary(dev, idx);
626         }
627         return ret;
628 }
629
630 /**
631  * Rx queue presetup checks.
632  *
633  * @param dev
634  *   Pointer to Ethernet device structure.
635  * @param idx
636  *   RX queue index.
637  * @param desc
638  *   Number of descriptors to configure in queue.
639  * @param[out] rxq_ctrl
640  *   Address of pointer to shared Rx queue control.
641  *
642  * @return
643  *   0 on success, a negative errno value otherwise and rte_errno is set.
644  */
645 static int
646 mlx5_rx_queue_pre_setup(struct rte_eth_dev *dev, uint16_t idx, uint16_t *desc,
647                         struct mlx5_rxq_ctrl **rxq_ctrl)
648 {
649         struct mlx5_priv *priv = dev->data->dev_private;
650         struct mlx5_rxq_priv *rxq;
651         bool empty;
652
653         if (!rte_is_power_of_2(*desc)) {
654                 *desc = 1 << log2above(*desc);
655                 DRV_LOG(WARNING,
656                         "port %u increased number of descriptors in Rx queue %u"
657                         " to the next power of two (%d)",
658                         dev->data->port_id, idx, *desc);
659         }
660         DRV_LOG(DEBUG, "port %u configuring Rx queue %u for %u descriptors",
661                 dev->data->port_id, idx, *desc);
662         if (idx >= priv->rxqs_n) {
663                 DRV_LOG(ERR, "port %u Rx queue index out of range (%u >= %u)",
664                         dev->data->port_id, idx, priv->rxqs_n);
665                 rte_errno = EOVERFLOW;
666                 return -rte_errno;
667         }
668         if (rxq_ctrl == NULL || *rxq_ctrl == NULL)
669                 return 0;
670         if (!(*rxq_ctrl)->rxq.shared) {
671                 if (!mlx5_rxq_releasable(dev, idx)) {
672                         DRV_LOG(ERR, "port %u unable to release queue index %u",
673                                 dev->data->port_id, idx);
674                         rte_errno = EBUSY;
675                         return -rte_errno;
676                 }
677                 mlx5_rxq_release(dev, idx);
678         } else {
679                 if ((*rxq_ctrl)->obj != NULL)
680                         /* Some port using shared Rx queue has been started. */
681                         return 0;
682                 /* Release all owner RxQ to reconfigure Shared RxQ. */
683                 do {
684                         rxq = LIST_FIRST(&(*rxq_ctrl)->owners);
685                         LIST_REMOVE(rxq, owner_entry);
686                         empty = LIST_EMPTY(&(*rxq_ctrl)->owners);
687                         mlx5_rxq_release(ETH_DEV(rxq->priv), rxq->idx);
688                 } while (!empty);
689                 *rxq_ctrl = NULL;
690         }
691         return 0;
692 }
693
694 /**
695  * Get the shared Rx queue object that matches group and queue index.
696  *
697  * @param dev
698  *   Pointer to Ethernet device structure.
699  * @param group
700  *   Shared RXQ group.
701  * @param share_qid
702  *   Shared RX queue index.
703  *
704  * @return
705  *   Shared RXQ object that matching, or NULL if not found.
706  */
707 static struct mlx5_rxq_ctrl *
708 mlx5_shared_rxq_get(struct rte_eth_dev *dev, uint32_t group, uint16_t share_qid)
709 {
710         struct mlx5_rxq_ctrl *rxq_ctrl;
711         struct mlx5_priv *priv = dev->data->dev_private;
712
713         LIST_FOREACH(rxq_ctrl, &priv->sh->shared_rxqs, share_entry) {
714                 if (rxq_ctrl->share_group == group &&
715                     rxq_ctrl->share_qid == share_qid)
716                         return rxq_ctrl;
717         }
718         return NULL;
719 }
720
721 /**
722  * Check whether requested Rx queue configuration matches shared RXQ.
723  *
724  * @param rxq_ctrl
725  *   Pointer to shared RXQ.
726  * @param dev
727  *   Pointer to Ethernet device structure.
728  * @param idx
729  *   Queue index.
730  * @param desc
731  *   Number of descriptors to configure in queue.
732  * @param socket
733  *   NUMA socket on which memory must be allocated.
734  * @param[in] conf
735  *   Thresholds parameters.
736  * @param mp
737  *   Memory pool for buffer allocations.
738  *
739  * @return
740  *   0 on success, a negative errno value otherwise and rte_errno is set.
741  */
742 static bool
743 mlx5_shared_rxq_match(struct mlx5_rxq_ctrl *rxq_ctrl, struct rte_eth_dev *dev,
744                       uint16_t idx, uint16_t desc, unsigned int socket,
745                       const struct rte_eth_rxconf *conf,
746                       struct rte_mempool *mp)
747 {
748         struct mlx5_priv *spriv = LIST_FIRST(&rxq_ctrl->owners)->priv;
749         struct mlx5_priv *priv = dev->data->dev_private;
750         unsigned int i;
751
752         RTE_SET_USED(conf);
753         if (rxq_ctrl->socket != socket) {
754                 DRV_LOG(ERR, "port %u queue index %u failed to join shared group: socket mismatch",
755                         dev->data->port_id, idx);
756                 return false;
757         }
758         if (rxq_ctrl->rxq.elts_n != log2above(desc)) {
759                 DRV_LOG(ERR, "port %u queue index %u failed to join shared group: descriptor number mismatch",
760                         dev->data->port_id, idx);
761                 return false;
762         }
763         if (priv->mtu != spriv->mtu) {
764                 DRV_LOG(ERR, "port %u queue index %u failed to join shared group: mtu mismatch",
765                         dev->data->port_id, idx);
766                 return false;
767         }
768         if (priv->dev_data->dev_conf.intr_conf.rxq !=
769             spriv->dev_data->dev_conf.intr_conf.rxq) {
770                 DRV_LOG(ERR, "port %u queue index %u failed to join shared group: interrupt mismatch",
771                         dev->data->port_id, idx);
772                 return false;
773         }
774         if (mp != NULL && rxq_ctrl->rxq.mp != mp) {
775                 DRV_LOG(ERR, "port %u queue index %u failed to join shared group: mempool mismatch",
776                         dev->data->port_id, idx);
777                 return false;
778         } else if (mp == NULL) {
779                 if (conf->rx_nseg != rxq_ctrl->rxseg_n) {
780                         DRV_LOG(ERR, "port %u queue index %u failed to join shared group: segment number mismatch",
781                                 dev->data->port_id, idx);
782                         return false;
783                 }
784                 for (i = 0; i < conf->rx_nseg; i++) {
785                         if (memcmp(&conf->rx_seg[i].split, &rxq_ctrl->rxseg[i],
786                                    sizeof(struct rte_eth_rxseg_split))) {
787                                 DRV_LOG(ERR, "port %u queue index %u failed to join shared group: segment %u configuration mismatch",
788                                         dev->data->port_id, idx, i);
789                                 return false;
790                         }
791                 }
792         }
793         if (priv->config.hw_padding != spriv->config.hw_padding) {
794                 DRV_LOG(ERR, "port %u queue index %u failed to join shared group: padding mismatch",
795                         dev->data->port_id, idx);
796                 return false;
797         }
798         if (priv->config.cqe_comp != spriv->config.cqe_comp ||
799             (priv->config.cqe_comp &&
800              priv->config.cqe_comp_fmt != spriv->config.cqe_comp_fmt)) {
801                 DRV_LOG(ERR, "port %u queue index %u failed to join shared group: CQE compression mismatch",
802                         dev->data->port_id, idx);
803                 return false;
804         }
805         return true;
806 }
807
808 /**
809  *
810  * @param dev
811  *   Pointer to Ethernet device structure.
812  * @param idx
813  *   RX queue index.
814  * @param desc
815  *   Number of descriptors to configure in queue.
816  * @param socket
817  *   NUMA socket on which memory must be allocated.
818  * @param[in] conf
819  *   Thresholds parameters.
820  * @param mp
821  *   Memory pool for buffer allocations.
822  *
823  * @return
824  *   0 on success, a negative errno value otherwise and rte_errno is set.
825  */
826 int
827 mlx5_rx_queue_setup(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
828                     unsigned int socket, const struct rte_eth_rxconf *conf,
829                     struct rte_mempool *mp)
830 {
831         struct mlx5_priv *priv = dev->data->dev_private;
832         struct mlx5_rxq_priv *rxq;
833         struct mlx5_rxq_ctrl *rxq_ctrl = NULL;
834         struct rte_eth_rxseg_split *rx_seg =
835                                 (struct rte_eth_rxseg_split *)conf->rx_seg;
836         struct rte_eth_rxseg_split rx_single = {.mp = mp};
837         uint16_t n_seg = conf->rx_nseg;
838         int res;
839         uint64_t offloads = conf->offloads |
840                             dev->data->dev_conf.rxmode.offloads;
841
842         if (mp) {
843                 /*
844                  * The parameters should be checked on rte_eth_dev layer.
845                  * If mp is specified it means the compatible configuration
846                  * without buffer split feature tuning.
847                  */
848                 rx_seg = &rx_single;
849                 n_seg = 1;
850         }
851         if (n_seg > 1) {
852                 /* The offloads should be checked on rte_eth_dev layer. */
853                 MLX5_ASSERT(offloads & RTE_ETH_RX_OFFLOAD_SCATTER);
854                 if (!(offloads & RTE_ETH_RX_OFFLOAD_BUFFER_SPLIT)) {
855                         DRV_LOG(ERR, "port %u queue index %u split "
856                                      "offload not configured",
857                                      dev->data->port_id, idx);
858                         rte_errno = ENOSPC;
859                         return -rte_errno;
860                 }
861                 MLX5_ASSERT(n_seg < MLX5_MAX_RXQ_NSEG);
862         }
863         if (conf->share_group > 0) {
864                 if (!priv->config.hca_attr.mem_rq_rmp) {
865                         DRV_LOG(ERR, "port %u queue index %u shared Rx queue not supported by fw",
866                                      dev->data->port_id, idx);
867                         rte_errno = EINVAL;
868                         return -rte_errno;
869                 }
870                 if (priv->obj_ops.rxq_obj_new != devx_obj_ops.rxq_obj_new) {
871                         DRV_LOG(ERR, "port %u queue index %u shared Rx queue needs DevX api",
872                                      dev->data->port_id, idx);
873                         rte_errno = EINVAL;
874                         return -rte_errno;
875                 }
876                 if (conf->share_qid >= priv->rxqs_n) {
877                         DRV_LOG(ERR, "port %u shared Rx queue index %u > number of Rx queues %u",
878                                 dev->data->port_id, conf->share_qid,
879                                 priv->rxqs_n);
880                         rte_errno = EINVAL;
881                         return -rte_errno;
882                 }
883                 if (priv->config.mprq.enabled) {
884                         DRV_LOG(ERR, "port %u shared Rx queue index %u: not supported when MPRQ enabled",
885                                 dev->data->port_id, conf->share_qid);
886                         rte_errno = EINVAL;
887                         return -rte_errno;
888                 }
889                 /* Try to reuse shared RXQ. */
890                 rxq_ctrl = mlx5_shared_rxq_get(dev, conf->share_group,
891                                                conf->share_qid);
892                 if (rxq_ctrl != NULL &&
893                     !mlx5_shared_rxq_match(rxq_ctrl, dev, idx, desc, socket,
894                                            conf, mp)) {
895                         rte_errno = EINVAL;
896                         return -rte_errno;
897                 }
898         }
899         res = mlx5_rx_queue_pre_setup(dev, idx, &desc, &rxq_ctrl);
900         if (res)
901                 return res;
902         /* Allocate RXQ. */
903         rxq = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO, sizeof(*rxq), 0,
904                           SOCKET_ID_ANY);
905         if (!rxq) {
906                 DRV_LOG(ERR, "port %u unable to allocate rx queue index %u private data",
907                         dev->data->port_id, idx);
908                 rte_errno = ENOMEM;
909                 return -rte_errno;
910         }
911         rxq->priv = priv;
912         rxq->idx = idx;
913         (*priv->rxq_privs)[idx] = rxq;
914         if (rxq_ctrl != NULL) {
915                 /* Join owner list. */
916                 LIST_INSERT_HEAD(&rxq_ctrl->owners, rxq, owner_entry);
917                 rxq->ctrl = rxq_ctrl;
918         } else {
919                 rxq_ctrl = mlx5_rxq_new(dev, rxq, desc, socket, conf, rx_seg,
920                                         n_seg);
921                 if (rxq_ctrl == NULL) {
922                         DRV_LOG(ERR, "port %u unable to allocate rx queue index %u",
923                                 dev->data->port_id, idx);
924                         mlx5_free(rxq);
925                         (*priv->rxq_privs)[idx] = NULL;
926                         rte_errno = ENOMEM;
927                         return -rte_errno;
928                 }
929         }
930         mlx5_rxq_ref(dev, idx);
931         DRV_LOG(DEBUG, "port %u adding Rx queue %u to list",
932                 dev->data->port_id, idx);
933         dev->data->rx_queues[idx] = &rxq_ctrl->rxq;
934         return 0;
935 }
936
937 /**
938  *
939  * @param dev
940  *   Pointer to Ethernet device structure.
941  * @param idx
942  *   RX queue index.
943  * @param desc
944  *   Number of descriptors to configure in queue.
945  * @param hairpin_conf
946  *   Hairpin configuration parameters.
947  *
948  * @return
949  *   0 on success, a negative errno value otherwise and rte_errno is set.
950  */
951 int
952 mlx5_rx_hairpin_queue_setup(struct rte_eth_dev *dev, uint16_t idx,
953                             uint16_t desc,
954                             const struct rte_eth_hairpin_conf *hairpin_conf)
955 {
956         struct mlx5_priv *priv = dev->data->dev_private;
957         struct mlx5_rxq_priv *rxq;
958         struct mlx5_rxq_ctrl *rxq_ctrl;
959         int res;
960
961         res = mlx5_rx_queue_pre_setup(dev, idx, &desc, NULL);
962         if (res)
963                 return res;
964         if (hairpin_conf->peer_count != 1) {
965                 rte_errno = EINVAL;
966                 DRV_LOG(ERR, "port %u unable to setup Rx hairpin queue index %u"
967                         " peer count is %u", dev->data->port_id,
968                         idx, hairpin_conf->peer_count);
969                 return -rte_errno;
970         }
971         if (hairpin_conf->peers[0].port == dev->data->port_id) {
972                 if (hairpin_conf->peers[0].queue >= priv->txqs_n) {
973                         rte_errno = EINVAL;
974                         DRV_LOG(ERR, "port %u unable to setup Rx hairpin queue"
975                                 " index %u, Tx %u is larger than %u",
976                                 dev->data->port_id, idx,
977                                 hairpin_conf->peers[0].queue, priv->txqs_n);
978                         return -rte_errno;
979                 }
980         } else {
981                 if (hairpin_conf->manual_bind == 0 ||
982                     hairpin_conf->tx_explicit == 0) {
983                         rte_errno = EINVAL;
984                         DRV_LOG(ERR, "port %u unable to setup Rx hairpin queue"
985                                 " index %u peer port %u with attributes %u %u",
986                                 dev->data->port_id, idx,
987                                 hairpin_conf->peers[0].port,
988                                 hairpin_conf->manual_bind,
989                                 hairpin_conf->tx_explicit);
990                         return -rte_errno;
991                 }
992         }
993         rxq = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO, sizeof(*rxq), 0,
994                           SOCKET_ID_ANY);
995         if (!rxq) {
996                 DRV_LOG(ERR, "port %u unable to allocate hairpin rx queue index %u private data",
997                         dev->data->port_id, idx);
998                 rte_errno = ENOMEM;
999                 return -rte_errno;
1000         }
1001         rxq->priv = priv;
1002         rxq->idx = idx;
1003         (*priv->rxq_privs)[idx] = rxq;
1004         rxq_ctrl = mlx5_rxq_hairpin_new(dev, rxq, desc, hairpin_conf);
1005         if (!rxq_ctrl) {
1006                 DRV_LOG(ERR, "port %u unable to allocate hairpin queue index %u",
1007                         dev->data->port_id, idx);
1008                 mlx5_free(rxq);
1009                 (*priv->rxq_privs)[idx] = NULL;
1010                 rte_errno = ENOMEM;
1011                 return -rte_errno;
1012         }
1013         DRV_LOG(DEBUG, "port %u adding hairpin Rx queue %u to list",
1014                 dev->data->port_id, idx);
1015         dev->data->rx_queues[idx] = &rxq_ctrl->rxq;
1016         return 0;
1017 }
1018
1019 /**
1020  * DPDK callback to release a RX queue.
1021  *
1022  * @param dev
1023  *   Pointer to Ethernet device structure.
1024  * @param qid
1025  *   Receive queue index.
1026  */
1027 void
1028 mlx5_rx_queue_release(struct rte_eth_dev *dev, uint16_t qid)
1029 {
1030         struct mlx5_rxq_data *rxq = dev->data->rx_queues[qid];
1031
1032         if (rxq == NULL)
1033                 return;
1034         if (!mlx5_rxq_releasable(dev, qid))
1035                 rte_panic("port %u Rx queue %u is still used by a flow and"
1036                           " cannot be removed\n", dev->data->port_id, qid);
1037         mlx5_rxq_release(dev, qid);
1038 }
1039
1040 /**
1041  * Allocate queue vector and fill epoll fd list for Rx interrupts.
1042  *
1043  * @param dev
1044  *   Pointer to Ethernet device.
1045  *
1046  * @return
1047  *   0 on success, a negative errno value otherwise and rte_errno is set.
1048  */
1049 int
1050 mlx5_rx_intr_vec_enable(struct rte_eth_dev *dev)
1051 {
1052         struct mlx5_priv *priv = dev->data->dev_private;
1053         unsigned int i;
1054         unsigned int rxqs_n = priv->rxqs_n;
1055         unsigned int n = RTE_MIN(rxqs_n, (uint32_t)RTE_MAX_RXTX_INTR_VEC_ID);
1056         unsigned int count = 0;
1057         struct rte_intr_handle *intr_handle = dev->intr_handle;
1058
1059         if (!dev->data->dev_conf.intr_conf.rxq)
1060                 return 0;
1061         mlx5_rx_intr_vec_disable(dev);
1062         if (rte_intr_vec_list_alloc(intr_handle, NULL, n)) {
1063                 DRV_LOG(ERR,
1064                         "port %u failed to allocate memory for interrupt"
1065                         " vector, Rx interrupts will not be supported",
1066                         dev->data->port_id);
1067                 rte_errno = ENOMEM;
1068                 return -rte_errno;
1069         }
1070
1071         if (rte_intr_type_set(intr_handle, RTE_INTR_HANDLE_EXT))
1072                 return -rte_errno;
1073
1074         for (i = 0; i != n; ++i) {
1075                 /* This rxq obj must not be released in this function. */
1076                 struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, i);
1077                 struct mlx5_rxq_obj *rxq_obj = rxq ? rxq->ctrl->obj : NULL;
1078                 int rc;
1079
1080                 /* Skip queues that cannot request interrupts. */
1081                 if (!rxq_obj || (!rxq_obj->ibv_channel &&
1082                                  !rxq_obj->devx_channel)) {
1083                         /* Use invalid intr_vec[] index to disable entry. */
1084                         if (rte_intr_vec_list_index_set(intr_handle, i,
1085                            RTE_INTR_VEC_RXTX_OFFSET + RTE_MAX_RXTX_INTR_VEC_ID))
1086                                 return -rte_errno;
1087                         continue;
1088                 }
1089                 mlx5_rxq_ref(dev, i);
1090                 if (count >= RTE_MAX_RXTX_INTR_VEC_ID) {
1091                         DRV_LOG(ERR,
1092                                 "port %u too many Rx queues for interrupt"
1093                                 " vector size (%d), Rx interrupts cannot be"
1094                                 " enabled",
1095                                 dev->data->port_id, RTE_MAX_RXTX_INTR_VEC_ID);
1096                         mlx5_rx_intr_vec_disable(dev);
1097                         rte_errno = ENOMEM;
1098                         return -rte_errno;
1099                 }
1100                 rc = mlx5_os_set_nonblock_channel_fd(rxq_obj->fd);
1101                 if (rc < 0) {
1102                         rte_errno = errno;
1103                         DRV_LOG(ERR,
1104                                 "port %u failed to make Rx interrupt file"
1105                                 " descriptor %d non-blocking for queue index"
1106                                 " %d",
1107                                 dev->data->port_id, rxq_obj->fd, i);
1108                         mlx5_rx_intr_vec_disable(dev);
1109                         return -rte_errno;
1110                 }
1111
1112                 if (rte_intr_vec_list_index_set(intr_handle, i,
1113                                         RTE_INTR_VEC_RXTX_OFFSET + count))
1114                         return -rte_errno;
1115                 if (rte_intr_efds_index_set(intr_handle, count,
1116                                                    rxq_obj->fd))
1117                         return -rte_errno;
1118                 count++;
1119         }
1120         if (!count)
1121                 mlx5_rx_intr_vec_disable(dev);
1122         else if (rte_intr_nb_efd_set(intr_handle, count))
1123                 return -rte_errno;
1124         return 0;
1125 }
1126
1127 /**
1128  * Clean up Rx interrupts handler.
1129  *
1130  * @param dev
1131  *   Pointer to Ethernet device.
1132  */
1133 void
1134 mlx5_rx_intr_vec_disable(struct rte_eth_dev *dev)
1135 {
1136         struct mlx5_priv *priv = dev->data->dev_private;
1137         struct rte_intr_handle *intr_handle = dev->intr_handle;
1138         unsigned int i;
1139         unsigned int rxqs_n = priv->rxqs_n;
1140         unsigned int n = RTE_MIN(rxqs_n, (uint32_t)RTE_MAX_RXTX_INTR_VEC_ID);
1141
1142         if (!dev->data->dev_conf.intr_conf.rxq)
1143                 return;
1144         if (rte_intr_vec_list_index_get(intr_handle, 0) < 0)
1145                 goto free;
1146         for (i = 0; i != n; ++i) {
1147                 if (rte_intr_vec_list_index_get(intr_handle, i) ==
1148                     RTE_INTR_VEC_RXTX_OFFSET + RTE_MAX_RXTX_INTR_VEC_ID)
1149                         continue;
1150                 /**
1151                  * Need to access directly the queue to release the reference
1152                  * kept in mlx5_rx_intr_vec_enable().
1153                  */
1154                 mlx5_rxq_deref(dev, i);
1155         }
1156 free:
1157         rte_intr_free_epoll_fd(intr_handle);
1158
1159         rte_intr_vec_list_free(intr_handle);
1160
1161         rte_intr_nb_efd_set(intr_handle, 0);
1162 }
1163
1164 /**
1165  *  MLX5 CQ notification .
1166  *
1167  *  @param rxq
1168  *     Pointer to receive queue structure.
1169  *  @param sq_n_rxq
1170  *     Sequence number per receive queue .
1171  */
1172 static inline void
1173 mlx5_arm_cq(struct mlx5_rxq_data *rxq, int sq_n_rxq)
1174 {
1175         int sq_n = 0;
1176         uint32_t doorbell_hi;
1177         uint64_t doorbell;
1178
1179         sq_n = sq_n_rxq & MLX5_CQ_SQN_MASK;
1180         doorbell_hi = sq_n << MLX5_CQ_SQN_OFFSET | (rxq->cq_ci & MLX5_CI_MASK);
1181         doorbell = (uint64_t)doorbell_hi << 32;
1182         doorbell |= rxq->cqn;
1183         mlx5_doorbell_ring(&rxq->uar_data, rte_cpu_to_be_64(doorbell),
1184                            doorbell_hi, &rxq->cq_db[MLX5_CQ_ARM_DB], 0);
1185 }
1186
1187 /**
1188  * DPDK callback for Rx queue interrupt enable.
1189  *
1190  * @param dev
1191  *   Pointer to Ethernet device structure.
1192  * @param rx_queue_id
1193  *   Rx queue number.
1194  *
1195  * @return
1196  *   0 on success, a negative errno value otherwise and rte_errno is set.
1197  */
1198 int
1199 mlx5_rx_intr_enable(struct rte_eth_dev *dev, uint16_t rx_queue_id)
1200 {
1201         struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, rx_queue_id);
1202         if (!rxq)
1203                 goto error;
1204         if (rxq->ctrl->irq) {
1205                 if (!rxq->ctrl->obj)
1206                         goto error;
1207                 mlx5_arm_cq(&rxq->ctrl->rxq, rxq->ctrl->rxq.cq_arm_sn);
1208         }
1209         return 0;
1210 error:
1211         rte_errno = EINVAL;
1212         return -rte_errno;
1213 }
1214
1215 /**
1216  * DPDK callback for Rx queue interrupt disable.
1217  *
1218  * @param dev
1219  *   Pointer to Ethernet device structure.
1220  * @param rx_queue_id
1221  *   Rx queue number.
1222  *
1223  * @return
1224  *   0 on success, a negative errno value otherwise and rte_errno is set.
1225  */
1226 int
1227 mlx5_rx_intr_disable(struct rte_eth_dev *dev, uint16_t rx_queue_id)
1228 {
1229         struct mlx5_priv *priv = dev->data->dev_private;
1230         struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, rx_queue_id);
1231         int ret = 0;
1232
1233         if (!rxq) {
1234                 rte_errno = EINVAL;
1235                 return -rte_errno;
1236         }
1237         if (!rxq->ctrl->obj)
1238                 goto error;
1239         if (rxq->ctrl->irq) {
1240                 ret = priv->obj_ops.rxq_event_get(rxq->ctrl->obj);
1241                 if (ret < 0)
1242                         goto error;
1243                 rxq->ctrl->rxq.cq_arm_sn++;
1244         }
1245         return 0;
1246 error:
1247         /**
1248          * The ret variable may be EAGAIN which means the get_event function was
1249          * called before receiving one.
1250          */
1251         if (ret < 0)
1252                 rte_errno = errno;
1253         else
1254                 rte_errno = EINVAL;
1255         if (rte_errno != EAGAIN)
1256                 DRV_LOG(WARNING, "port %u unable to disable interrupt on Rx queue %d",
1257                         dev->data->port_id, rx_queue_id);
1258         return -rte_errno;
1259 }
1260
1261 /**
1262  * Verify the Rx queue objects list is empty
1263  *
1264  * @param dev
1265  *   Pointer to Ethernet device.
1266  *
1267  * @return
1268  *   The number of objects not released.
1269  */
1270 int
1271 mlx5_rxq_obj_verify(struct rte_eth_dev *dev)
1272 {
1273         struct mlx5_priv *priv = dev->data->dev_private;
1274         int ret = 0;
1275         struct mlx5_rxq_obj *rxq_obj;
1276
1277         LIST_FOREACH(rxq_obj, &priv->rxqsobj, next) {
1278                 if (rxq_obj->rxq_ctrl == NULL)
1279                         continue;
1280                 if (rxq_obj->rxq_ctrl->rxq.shared &&
1281                     !LIST_EMPTY(&rxq_obj->rxq_ctrl->owners))
1282                         continue;
1283                 DRV_LOG(DEBUG, "port %u Rx queue %u still referenced",
1284                         dev->data->port_id, rxq_obj->rxq_ctrl->rxq.idx);
1285                 ++ret;
1286         }
1287         return ret;
1288 }
1289
1290 /**
1291  * Callback function to initialize mbufs for Multi-Packet RQ.
1292  */
1293 static inline void
1294 mlx5_mprq_buf_init(struct rte_mempool *mp, void *opaque_arg,
1295                     void *_m, unsigned int i __rte_unused)
1296 {
1297         struct mlx5_mprq_buf *buf = _m;
1298         struct rte_mbuf_ext_shared_info *shinfo;
1299         unsigned int strd_n = (unsigned int)(uintptr_t)opaque_arg;
1300         unsigned int j;
1301
1302         memset(_m, 0, sizeof(*buf));
1303         buf->mp = mp;
1304         __atomic_store_n(&buf->refcnt, 1, __ATOMIC_RELAXED);
1305         for (j = 0; j != strd_n; ++j) {
1306                 shinfo = &buf->shinfos[j];
1307                 shinfo->free_cb = mlx5_mprq_buf_free_cb;
1308                 shinfo->fcb_opaque = buf;
1309         }
1310 }
1311
1312 /**
1313  * Free mempool of Multi-Packet RQ.
1314  *
1315  * @param dev
1316  *   Pointer to Ethernet device.
1317  *
1318  * @return
1319  *   0 on success, negative errno value on failure.
1320  */
1321 int
1322 mlx5_mprq_free_mp(struct rte_eth_dev *dev)
1323 {
1324         struct mlx5_priv *priv = dev->data->dev_private;
1325         struct rte_mempool *mp = priv->mprq_mp;
1326         unsigned int i;
1327
1328         if (mp == NULL)
1329                 return 0;
1330         DRV_LOG(DEBUG, "port %u freeing mempool (%s) for Multi-Packet RQ",
1331                 dev->data->port_id, mp->name);
1332         /*
1333          * If a buffer in the pool has been externally attached to a mbuf and it
1334          * is still in use by application, destroying the Rx queue can spoil
1335          * the packet. It is unlikely to happen but if application dynamically
1336          * creates and destroys with holding Rx packets, this can happen.
1337          *
1338          * TODO: It is unavoidable for now because the mempool for Multi-Packet
1339          * RQ isn't provided by application but managed by PMD.
1340          */
1341         if (!rte_mempool_full(mp)) {
1342                 DRV_LOG(ERR,
1343                         "port %u mempool for Multi-Packet RQ is still in use",
1344                         dev->data->port_id);
1345                 rte_errno = EBUSY;
1346                 return -rte_errno;
1347         }
1348         rte_mempool_free(mp);
1349         /* Unset mempool for each Rx queue. */
1350         for (i = 0; i != priv->rxqs_n; ++i) {
1351                 struct mlx5_rxq_data *rxq = mlx5_rxq_data_get(dev, i);
1352
1353                 if (rxq == NULL)
1354                         continue;
1355                 rxq->mprq_mp = NULL;
1356         }
1357         priv->mprq_mp = NULL;
1358         return 0;
1359 }
1360
1361 /**
1362  * Allocate a mempool for Multi-Packet RQ. All configured Rx queues share the
1363  * mempool. If already allocated, reuse it if there're enough elements.
1364  * Otherwise, resize it.
1365  *
1366  * @param dev
1367  *   Pointer to Ethernet device.
1368  *
1369  * @return
1370  *   0 on success, negative errno value on failure.
1371  */
1372 int
1373 mlx5_mprq_alloc_mp(struct rte_eth_dev *dev)
1374 {
1375         struct mlx5_priv *priv = dev->data->dev_private;
1376         struct rte_mempool *mp = priv->mprq_mp;
1377         char name[RTE_MEMPOOL_NAMESIZE];
1378         unsigned int desc = 0;
1379         unsigned int buf_len;
1380         unsigned int obj_num;
1381         unsigned int obj_size;
1382         unsigned int log_strd_num = 0;
1383         unsigned int log_strd_sz = 0;
1384         unsigned int i;
1385         unsigned int n_ibv = 0;
1386         int ret;
1387
1388         if (!mlx5_mprq_enabled(dev))
1389                 return 0;
1390         /* Count the total number of descriptors configured. */
1391         for (i = 0; i != priv->rxqs_n; ++i) {
1392                 struct mlx5_rxq_ctrl *rxq_ctrl = mlx5_rxq_ctrl_get(dev, i);
1393                 struct mlx5_rxq_data *rxq;
1394
1395                 if (rxq_ctrl == NULL ||
1396                     rxq_ctrl->type != MLX5_RXQ_TYPE_STANDARD)
1397                         continue;
1398                 rxq = &rxq_ctrl->rxq;
1399                 n_ibv++;
1400                 desc += 1 << rxq->elts_n;
1401                 /* Get the max number of strides. */
1402                 if (log_strd_num < rxq->log_strd_num)
1403                         log_strd_num = rxq->log_strd_num;
1404                 /* Get the max size of a stride. */
1405                 if (log_strd_sz < rxq->log_strd_sz)
1406                         log_strd_sz = rxq->log_strd_sz;
1407         }
1408         MLX5_ASSERT(log_strd_num && log_strd_sz);
1409         buf_len = RTE_BIT32(log_strd_num) * RTE_BIT32(log_strd_sz);
1410         obj_size = sizeof(struct mlx5_mprq_buf) + buf_len +
1411                    RTE_BIT32(log_strd_num) *
1412                    sizeof(struct rte_mbuf_ext_shared_info) +
1413                    RTE_PKTMBUF_HEADROOM;
1414         /*
1415          * Received packets can be either memcpy'd or externally referenced. In
1416          * case that the packet is attached to an mbuf as an external buffer, as
1417          * it isn't possible to predict how the buffers will be queued by
1418          * application, there's no option to exactly pre-allocate needed buffers
1419          * in advance but to speculatively prepares enough buffers.
1420          *
1421          * In the data path, if this Mempool is depleted, PMD will try to memcpy
1422          * received packets to buffers provided by application (rxq->mp) until
1423          * this Mempool gets available again.
1424          */
1425         desc *= 4;
1426         obj_num = desc + MLX5_MPRQ_MP_CACHE_SZ * n_ibv;
1427         /*
1428          * rte_mempool_create_empty() has sanity check to refuse large cache
1429          * size compared to the number of elements.
1430          * CACHE_FLUSHTHRESH_MULTIPLIER is defined in a C file, so using a
1431          * constant number 2 instead.
1432          */
1433         obj_num = RTE_MAX(obj_num, MLX5_MPRQ_MP_CACHE_SZ * 2);
1434         /* Check a mempool is already allocated and if it can be resued. */
1435         if (mp != NULL && mp->elt_size >= obj_size && mp->size >= obj_num) {
1436                 DRV_LOG(DEBUG, "port %u mempool %s is being reused",
1437                         dev->data->port_id, mp->name);
1438                 /* Reuse. */
1439                 goto exit;
1440         } else if (mp != NULL) {
1441                 DRV_LOG(DEBUG, "port %u mempool %s should be resized, freeing it",
1442                         dev->data->port_id, mp->name);
1443                 /*
1444                  * If failed to free, which means it may be still in use, no way
1445                  * but to keep using the existing one. On buffer underrun,
1446                  * packets will be memcpy'd instead of external buffer
1447                  * attachment.
1448                  */
1449                 if (mlx5_mprq_free_mp(dev)) {
1450                         if (mp->elt_size >= obj_size)
1451                                 goto exit;
1452                         else
1453                                 return -rte_errno;
1454                 }
1455         }
1456         snprintf(name, sizeof(name), "port-%u-mprq", dev->data->port_id);
1457         mp = rte_mempool_create(name, obj_num, obj_size, MLX5_MPRQ_MP_CACHE_SZ,
1458                                 0, NULL, NULL, mlx5_mprq_buf_init,
1459                                 (void *)((uintptr_t)1 << log_strd_num),
1460                                 dev->device->numa_node, 0);
1461         if (mp == NULL) {
1462                 DRV_LOG(ERR,
1463                         "port %u failed to allocate a mempool for"
1464                         " Multi-Packet RQ, count=%u, size=%u",
1465                         dev->data->port_id, obj_num, obj_size);
1466                 rte_errno = ENOMEM;
1467                 return -rte_errno;
1468         }
1469         ret = mlx5_mr_mempool_register(priv->sh->cdev, mp, false);
1470         if (ret < 0 && rte_errno != EEXIST) {
1471                 ret = rte_errno;
1472                 DRV_LOG(ERR, "port %u failed to register a mempool for Multi-Packet RQ",
1473                         dev->data->port_id);
1474                 rte_mempool_free(mp);
1475                 rte_errno = ret;
1476                 return -rte_errno;
1477         }
1478         priv->mprq_mp = mp;
1479 exit:
1480         /* Set mempool for each Rx queue. */
1481         for (i = 0; i != priv->rxqs_n; ++i) {
1482                 struct mlx5_rxq_ctrl *rxq_ctrl = mlx5_rxq_ctrl_get(dev, i);
1483
1484                 if (rxq_ctrl == NULL ||
1485                     rxq_ctrl->type != MLX5_RXQ_TYPE_STANDARD)
1486                         continue;
1487                 rxq_ctrl->rxq.mprq_mp = mp;
1488         }
1489         DRV_LOG(INFO, "port %u Multi-Packet RQ is configured",
1490                 dev->data->port_id);
1491         return 0;
1492 }
1493
1494 #define MLX5_MAX_TCP_HDR_OFFSET ((unsigned int)(sizeof(struct rte_ether_hdr) + \
1495                                         sizeof(struct rte_vlan_hdr) * 2 + \
1496                                         sizeof(struct rte_ipv6_hdr)))
1497 #define MAX_TCP_OPTION_SIZE 40u
1498 #define MLX5_MAX_LRO_HEADER_FIX ((unsigned int)(MLX5_MAX_TCP_HDR_OFFSET + \
1499                                  sizeof(struct rte_tcp_hdr) + \
1500                                  MAX_TCP_OPTION_SIZE))
1501
1502 /**
1503  * Adjust the maximum LRO massage size.
1504  *
1505  * @param dev
1506  *   Pointer to Ethernet device.
1507  * @param idx
1508  *   RX queue index.
1509  * @param max_lro_size
1510  *   The maximum size for LRO packet.
1511  */
1512 static void
1513 mlx5_max_lro_msg_size_adjust(struct rte_eth_dev *dev, uint16_t idx,
1514                              uint32_t max_lro_size)
1515 {
1516         struct mlx5_priv *priv = dev->data->dev_private;
1517
1518         if (priv->config.hca_attr.lro_max_msg_sz_mode ==
1519             MLX5_LRO_MAX_MSG_SIZE_START_FROM_L4 && max_lro_size >
1520             MLX5_MAX_TCP_HDR_OFFSET)
1521                 max_lro_size -= MLX5_MAX_TCP_HDR_OFFSET;
1522         max_lro_size = RTE_MIN(max_lro_size, MLX5_MAX_LRO_SIZE);
1523         MLX5_ASSERT(max_lro_size >= MLX5_LRO_SEG_CHUNK_SIZE);
1524         max_lro_size /= MLX5_LRO_SEG_CHUNK_SIZE;
1525         if (priv->max_lro_msg_size)
1526                 priv->max_lro_msg_size =
1527                         RTE_MIN((uint32_t)priv->max_lro_msg_size, max_lro_size);
1528         else
1529                 priv->max_lro_msg_size = max_lro_size;
1530         DRV_LOG(DEBUG,
1531                 "port %u Rx Queue %u max LRO message size adjusted to %u bytes",
1532                 dev->data->port_id, idx,
1533                 priv->max_lro_msg_size * MLX5_LRO_SEG_CHUNK_SIZE);
1534 }
1535
1536 /**
1537  * Prepare both size and number of stride for Multi-Packet RQ.
1538  *
1539  * @param dev
1540  *   Pointer to Ethernet device.
1541  * @param idx
1542  *   RX queue index.
1543  * @param desc
1544  *   Number of descriptors to configure in queue.
1545  * @param rx_seg_en
1546  *   Indicator if Rx segment enables, if so Multi-Packet RQ doesn't enable.
1547  * @param min_mbuf_size
1548  *   Non scatter min mbuf size, max_rx_pktlen plus overhead.
1549  * @param actual_log_stride_num
1550  *   Log number of strides to configure for this queue.
1551  * @param actual_log_stride_size
1552  *   Log stride size to configure for this queue.
1553  *
1554  * @return
1555  *   0 if Multi-Packet RQ is supported, otherwise -1.
1556  */
1557 static int
1558 mlx5_mprq_prepare(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
1559                   bool rx_seg_en, uint32_t min_mbuf_size,
1560                   uint32_t *actual_log_stride_num,
1561                   uint32_t *actual_log_stride_size)
1562 {
1563         struct mlx5_priv *priv = dev->data->dev_private;
1564         struct mlx5_dev_config *config = &priv->config;
1565         uint32_t log_min_stride_num = config->mprq.log_min_stride_num;
1566         uint32_t log_max_stride_num = config->mprq.log_max_stride_num;
1567         uint32_t log_def_stride_num =
1568                         RTE_MIN(RTE_MAX(MLX5_MPRQ_DEFAULT_LOG_STRIDE_NUM,
1569                                         log_min_stride_num),
1570                                 log_max_stride_num);
1571         uint32_t log_min_stride_size = config->mprq.log_min_stride_size;
1572         uint32_t log_max_stride_size = config->mprq.log_max_stride_size;
1573         uint32_t log_def_stride_size =
1574                         RTE_MIN(RTE_MAX(MLX5_MPRQ_DEFAULT_LOG_STRIDE_SIZE,
1575                                         log_min_stride_size),
1576                                 log_max_stride_size);
1577         uint32_t log_stride_wqe_size;
1578
1579         if (mlx5_check_mprq_support(dev) != 1 || rx_seg_en)
1580                 goto unsupport;
1581         /* Checks if chosen number of strides is in supported range. */
1582         if (config->mprq.log_stride_num > log_max_stride_num ||
1583             config->mprq.log_stride_num < log_min_stride_num) {
1584                 *actual_log_stride_num = log_def_stride_num;
1585                 DRV_LOG(WARNING,
1586                         "Port %u Rx queue %u number of strides for Multi-Packet RQ is out of range, setting default value (%u)",
1587                         dev->data->port_id, idx, RTE_BIT32(log_def_stride_num));
1588         } else {
1589                 *actual_log_stride_num = config->mprq.log_stride_num;
1590         }
1591         if (config->mprq.log_stride_size) {
1592                 /* Checks if chosen size of stride is in supported range. */
1593                 if (config->mprq.log_stride_size > log_max_stride_size ||
1594                     config->mprq.log_stride_size < log_min_stride_size) {
1595                         *actual_log_stride_size = log_def_stride_size;
1596                         DRV_LOG(WARNING,
1597                                 "Port %u Rx queue %u size of a stride for Multi-Packet RQ is out of range, setting default value (%u)",
1598                                 dev->data->port_id, idx,
1599                                 RTE_BIT32(log_def_stride_size));
1600                 } else {
1601                         *actual_log_stride_size = config->mprq.log_stride_size;
1602                 }
1603         } else {
1604                 if (min_mbuf_size <= RTE_BIT32(log_max_stride_size))
1605                         *actual_log_stride_size = log2above(min_mbuf_size);
1606                 else
1607                         goto unsupport;
1608         }
1609         log_stride_wqe_size = *actual_log_stride_num + *actual_log_stride_size;
1610         /* Check if WQE buffer size is supported by hardware. */
1611         if (log_stride_wqe_size < config->mprq.log_min_stride_wqe_size) {
1612                 *actual_log_stride_num = log_def_stride_num;
1613                 *actual_log_stride_size = log_def_stride_size;
1614                 DRV_LOG(WARNING,
1615                         "Port %u Rx queue %u size of WQE buffer for Multi-Packet RQ is too small, setting default values (stride_num_n=%u, stride_size_n=%u)",
1616                         dev->data->port_id, idx, RTE_BIT32(log_def_stride_num),
1617                         RTE_BIT32(log_def_stride_size));
1618                 log_stride_wqe_size = log_def_stride_num + log_def_stride_size;
1619         }
1620         MLX5_ASSERT(log_stride_wqe_size < config->mprq.log_min_stride_wqe_size);
1621         if (desc <= RTE_BIT32(*actual_log_stride_num))
1622                 goto unsupport;
1623         if (min_mbuf_size > RTE_BIT32(log_stride_wqe_size)) {
1624                 DRV_LOG(WARNING, "Port %u Rx queue %u "
1625                         "Multi-Packet RQ is unsupported, WQE buffer size (%u) "
1626                         "is smaller than min mbuf size (%u)",
1627                         dev->data->port_id, idx, RTE_BIT32(log_stride_wqe_size),
1628                         min_mbuf_size);
1629                 goto unsupport;
1630         }
1631         DRV_LOG(DEBUG, "Port %u Rx queue %u "
1632                 "Multi-Packet RQ is enabled strd_num_n = %u, strd_sz_n = %u",
1633                 dev->data->port_id, idx, RTE_BIT32(*actual_log_stride_num),
1634                 RTE_BIT32(*actual_log_stride_size));
1635         return 0;
1636 unsupport:
1637         if (config->mprq.enabled)
1638                 DRV_LOG(WARNING,
1639                         "Port %u MPRQ is requested but cannot be enabled\n"
1640                         " (requested: pkt_sz = %u, desc_num = %u,"
1641                         " rxq_num = %u, stride_sz = %u, stride_num = %u\n"
1642                         "  supported: min_rxqs_num = %u, min_buf_wqe_sz = %u"
1643                         " min_stride_sz = %u, max_stride_sz = %u).\n"
1644                         "Rx segment is %senable.",
1645                         dev->data->port_id, min_mbuf_size, desc, priv->rxqs_n,
1646                         RTE_BIT32(config->mprq.log_stride_size),
1647                         RTE_BIT32(config->mprq.log_stride_num),
1648                         config->mprq.min_rxqs_num,
1649                         RTE_BIT32(config->mprq.log_min_stride_wqe_size),
1650                         RTE_BIT32(config->mprq.log_min_stride_size),
1651                         RTE_BIT32(config->mprq.log_max_stride_size),
1652                         rx_seg_en ? "" : "not ");
1653         return -1;
1654 }
1655
1656 /**
1657  * Create a DPDK Rx queue.
1658  *
1659  * @param dev
1660  *   Pointer to Ethernet device.
1661  * @param rxq
1662  *   RX queue private data.
1663  * @param desc
1664  *   Number of descriptors to configure in queue.
1665  * @param socket
1666  *   NUMA socket on which memory must be allocated.
1667  *
1668  * @return
1669  *   A DPDK queue object on success, NULL otherwise and rte_errno is set.
1670  */
1671 struct mlx5_rxq_ctrl *
1672 mlx5_rxq_new(struct rte_eth_dev *dev, struct mlx5_rxq_priv *rxq,
1673              uint16_t desc,
1674              unsigned int socket, const struct rte_eth_rxconf *conf,
1675              const struct rte_eth_rxseg_split *rx_seg, uint16_t n_seg)
1676 {
1677         uint16_t idx = rxq->idx;
1678         struct mlx5_priv *priv = dev->data->dev_private;
1679         struct mlx5_rxq_ctrl *tmpl;
1680         unsigned int mb_len = rte_pktmbuf_data_room_size(rx_seg[0].mp);
1681         struct mlx5_dev_config *config = &priv->config;
1682         uint64_t offloads = conf->offloads |
1683                            dev->data->dev_conf.rxmode.offloads;
1684         unsigned int lro_on_queue = !!(offloads & RTE_ETH_RX_OFFLOAD_TCP_LRO);
1685         unsigned int max_rx_pktlen = lro_on_queue ?
1686                         dev->data->dev_conf.rxmode.max_lro_pkt_size :
1687                         dev->data->mtu + (unsigned int)RTE_ETHER_HDR_LEN +
1688                                 RTE_ETHER_CRC_LEN;
1689         unsigned int non_scatter_min_mbuf_size = max_rx_pktlen +
1690                                                         RTE_PKTMBUF_HEADROOM;
1691         unsigned int max_lro_size = 0;
1692         unsigned int first_mb_free_size = mb_len - RTE_PKTMBUF_HEADROOM;
1693         uint32_t mprq_log_actual_stride_num = 0;
1694         uint32_t mprq_log_actual_stride_size = 0;
1695         bool rx_seg_en = n_seg != 1 || rx_seg[0].offset || rx_seg[0].length;
1696         const int mprq_en = !mlx5_mprq_prepare(dev, idx, desc, rx_seg_en,
1697                                                non_scatter_min_mbuf_size,
1698                                                &mprq_log_actual_stride_num,
1699                                                &mprq_log_actual_stride_size);
1700         /*
1701          * Always allocate extra slots, even if eventually
1702          * the vector Rx will not be used.
1703          */
1704         uint16_t desc_n = desc + config->rx_vec_en * MLX5_VPMD_DESCS_PER_LOOP;
1705         size_t alloc_size = sizeof(*tmpl) + desc_n * sizeof(struct rte_mbuf *);
1706         const struct rte_eth_rxseg_split *qs_seg = rx_seg;
1707         unsigned int tail_len;
1708
1709         if (mprq_en) {
1710                 /* Trim the number of descs needed. */
1711                 desc >>= mprq_log_actual_stride_num;
1712                 alloc_size += desc * sizeof(struct mlx5_mprq_buf *);
1713         }
1714         tmpl = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO, alloc_size, 0, socket);
1715         if (!tmpl) {
1716                 rte_errno = ENOMEM;
1717                 return NULL;
1718         }
1719         LIST_INIT(&tmpl->owners);
1720         if (conf->share_group > 0) {
1721                 tmpl->rxq.shared = 1;
1722                 tmpl->share_group = conf->share_group;
1723                 tmpl->share_qid = conf->share_qid;
1724                 LIST_INSERT_HEAD(&priv->sh->shared_rxqs, tmpl, share_entry);
1725         }
1726         rxq->ctrl = tmpl;
1727         LIST_INSERT_HEAD(&tmpl->owners, rxq, owner_entry);
1728         MLX5_ASSERT(n_seg && n_seg <= MLX5_MAX_RXQ_NSEG);
1729         /*
1730          * Save the original segment configuration in the shared queue
1731          * descriptor for the later check on the sibling queue creation.
1732          */
1733         tmpl->rxseg_n = n_seg;
1734         rte_memcpy(tmpl->rxseg, qs_seg,
1735                    sizeof(struct rte_eth_rxseg_split) * n_seg);
1736         /*
1737          * Build the array of actual buffer offsets and lengths.
1738          * Pad with the buffers from the last memory pool if
1739          * needed to handle max size packets, replace zero length
1740          * with the buffer length from the pool.
1741          */
1742         tail_len = max_rx_pktlen;
1743         do {
1744                 struct mlx5_eth_rxseg *hw_seg =
1745                                         &tmpl->rxq.rxseg[tmpl->rxq.rxseg_n];
1746                 uint32_t buf_len, offset, seg_len;
1747
1748                 /*
1749                  * For the buffers beyond descriptions offset is zero,
1750                  * the first buffer contains head room.
1751                  */
1752                 buf_len = rte_pktmbuf_data_room_size(qs_seg->mp);
1753                 offset = (tmpl->rxq.rxseg_n >= n_seg ? 0 : qs_seg->offset) +
1754                          (tmpl->rxq.rxseg_n ? 0 : RTE_PKTMBUF_HEADROOM);
1755                 /*
1756                  * For the buffers beyond descriptions the length is
1757                  * pool buffer length, zero lengths are replaced with
1758                  * pool buffer length either.
1759                  */
1760                 seg_len = tmpl->rxq.rxseg_n >= n_seg ? buf_len :
1761                                                        qs_seg->length ?
1762                                                        qs_seg->length :
1763                                                        (buf_len - offset);
1764                 /* Check is done in long int, now overflows. */
1765                 if (buf_len < seg_len + offset) {
1766                         DRV_LOG(ERR, "port %u Rx queue %u: Split offset/length "
1767                                      "%u/%u can't be satisfied",
1768                                      dev->data->port_id, idx,
1769                                      qs_seg->length, qs_seg->offset);
1770                         rte_errno = EINVAL;
1771                         goto error;
1772                 }
1773                 if (seg_len > tail_len)
1774                         seg_len = buf_len - offset;
1775                 if (++tmpl->rxq.rxseg_n > MLX5_MAX_RXQ_NSEG) {
1776                         DRV_LOG(ERR,
1777                                 "port %u too many SGEs (%u) needed to handle"
1778                                 " requested maximum packet size %u, the maximum"
1779                                 " supported are %u", dev->data->port_id,
1780                                 tmpl->rxq.rxseg_n, max_rx_pktlen,
1781                                 MLX5_MAX_RXQ_NSEG);
1782                         rte_errno = ENOTSUP;
1783                         goto error;
1784                 }
1785                 /* Build the actual scattering element in the queue object. */
1786                 hw_seg->mp = qs_seg->mp;
1787                 MLX5_ASSERT(offset <= UINT16_MAX);
1788                 MLX5_ASSERT(seg_len <= UINT16_MAX);
1789                 hw_seg->offset = (uint16_t)offset;
1790                 hw_seg->length = (uint16_t)seg_len;
1791                 /*
1792                  * Advance the segment descriptor, the padding is the based
1793                  * on the attributes of the last descriptor.
1794                  */
1795                 if (tmpl->rxq.rxseg_n < n_seg)
1796                         qs_seg++;
1797                 tail_len -= RTE_MIN(tail_len, seg_len);
1798         } while (tail_len || !rte_is_power_of_2(tmpl->rxq.rxseg_n));
1799         MLX5_ASSERT(tmpl->rxq.rxseg_n &&
1800                     tmpl->rxq.rxseg_n <= MLX5_MAX_RXQ_NSEG);
1801         if (tmpl->rxq.rxseg_n > 1 && !(offloads & RTE_ETH_RX_OFFLOAD_SCATTER)) {
1802                 DRV_LOG(ERR, "port %u Rx queue %u: Scatter offload is not"
1803                         " configured and no enough mbuf space(%u) to contain "
1804                         "the maximum RX packet length(%u) with head-room(%u)",
1805                         dev->data->port_id, idx, mb_len, max_rx_pktlen,
1806                         RTE_PKTMBUF_HEADROOM);
1807                 rte_errno = ENOSPC;
1808                 goto error;
1809         }
1810         tmpl->type = MLX5_RXQ_TYPE_STANDARD;
1811         if (mlx5_mr_ctrl_init(&tmpl->rxq.mr_ctrl,
1812                               &priv->sh->cdev->mr_scache.dev_gen, socket)) {
1813                 /* rte_errno is already set. */
1814                 goto error;
1815         }
1816         tmpl->socket = socket;
1817         if (dev->data->dev_conf.intr_conf.rxq)
1818                 tmpl->irq = 1;
1819         if (mprq_en) {
1820                 /* TODO: Rx scatter isn't supported yet. */
1821                 tmpl->rxq.sges_n = 0;
1822                 tmpl->rxq.log_strd_num = mprq_log_actual_stride_num;
1823                 tmpl->rxq.log_strd_sz = mprq_log_actual_stride_size;
1824                 tmpl->rxq.strd_shift_en = MLX5_MPRQ_TWO_BYTE_SHIFT;
1825                 tmpl->rxq.strd_scatter_en =
1826                                 !!(offloads & RTE_ETH_RX_OFFLOAD_SCATTER);
1827                 tmpl->rxq.mprq_max_memcpy_len = RTE_MIN(first_mb_free_size,
1828                                 config->mprq.max_memcpy_len);
1829                 max_lro_size = RTE_MIN(max_rx_pktlen,
1830                                        RTE_BIT32(tmpl->rxq.log_strd_num) *
1831                                        RTE_BIT32(tmpl->rxq.log_strd_sz));
1832         } else if (tmpl->rxq.rxseg_n == 1) {
1833                 MLX5_ASSERT(max_rx_pktlen <= first_mb_free_size);
1834                 tmpl->rxq.sges_n = 0;
1835                 max_lro_size = max_rx_pktlen;
1836         } else if (offloads & RTE_ETH_RX_OFFLOAD_SCATTER) {
1837                 unsigned int sges_n;
1838
1839                 if (lro_on_queue && first_mb_free_size <
1840                     MLX5_MAX_LRO_HEADER_FIX) {
1841                         DRV_LOG(ERR, "Not enough space in the first segment(%u)"
1842                                 " to include the max header size(%u) for LRO",
1843                                 first_mb_free_size, MLX5_MAX_LRO_HEADER_FIX);
1844                         rte_errno = ENOTSUP;
1845                         goto error;
1846                 }
1847                 /*
1848                  * Determine the number of SGEs needed for a full packet
1849                  * and round it to the next power of two.
1850                  */
1851                 sges_n = log2above(tmpl->rxq.rxseg_n);
1852                 if (sges_n > MLX5_MAX_LOG_RQ_SEGS) {
1853                         DRV_LOG(ERR,
1854                                 "port %u too many SGEs (%u) needed to handle"
1855                                 " requested maximum packet size %u, the maximum"
1856                                 " supported are %u", dev->data->port_id,
1857                                 1 << sges_n, max_rx_pktlen,
1858                                 1u << MLX5_MAX_LOG_RQ_SEGS);
1859                         rte_errno = ENOTSUP;
1860                         goto error;
1861                 }
1862                 tmpl->rxq.sges_n = sges_n;
1863                 max_lro_size = max_rx_pktlen;
1864         }
1865         DRV_LOG(DEBUG, "port %u maximum number of segments per packet: %u",
1866                 dev->data->port_id, 1 << tmpl->rxq.sges_n);
1867         if (desc % (1 << tmpl->rxq.sges_n)) {
1868                 DRV_LOG(ERR,
1869                         "port %u number of Rx queue descriptors (%u) is not a"
1870                         " multiple of SGEs per packet (%u)",
1871                         dev->data->port_id,
1872                         desc,
1873                         1 << tmpl->rxq.sges_n);
1874                 rte_errno = EINVAL;
1875                 goto error;
1876         }
1877         mlx5_max_lro_msg_size_adjust(dev, idx, max_lro_size);
1878         /* Toggle RX checksum offload if hardware supports it. */
1879         tmpl->rxq.csum = !!(offloads & RTE_ETH_RX_OFFLOAD_CHECKSUM);
1880         /* Configure Rx timestamp. */
1881         tmpl->rxq.hw_timestamp = !!(offloads & RTE_ETH_RX_OFFLOAD_TIMESTAMP);
1882         tmpl->rxq.timestamp_rx_flag = 0;
1883         if (tmpl->rxq.hw_timestamp && rte_mbuf_dyn_rx_timestamp_register(
1884                         &tmpl->rxq.timestamp_offset,
1885                         &tmpl->rxq.timestamp_rx_flag) != 0) {
1886                 DRV_LOG(ERR, "Cannot register Rx timestamp field/flag");
1887                 goto error;
1888         }
1889         /* Configure VLAN stripping. */
1890         tmpl->rxq.vlan_strip = !!(offloads & RTE_ETH_RX_OFFLOAD_VLAN_STRIP);
1891         /* By default, FCS (CRC) is stripped by hardware. */
1892         tmpl->rxq.crc_present = 0;
1893         tmpl->rxq.lro = lro_on_queue;
1894         if (offloads & RTE_ETH_RX_OFFLOAD_KEEP_CRC) {
1895                 if (config->hw_fcs_strip) {
1896                         /*
1897                          * RQs used for LRO-enabled TIRs should not be
1898                          * configured to scatter the FCS.
1899                          */
1900                         if (lro_on_queue)
1901                                 DRV_LOG(WARNING,
1902                                         "port %u CRC stripping has been "
1903                                         "disabled but will still be performed "
1904                                         "by hardware, because LRO is enabled",
1905                                         dev->data->port_id);
1906                         else
1907                                 tmpl->rxq.crc_present = 1;
1908                 } else {
1909                         DRV_LOG(WARNING,
1910                                 "port %u CRC stripping has been disabled but will"
1911                                 " still be performed by hardware, make sure MLNX_OFED"
1912                                 " and firmware are up to date",
1913                                 dev->data->port_id);
1914                 }
1915         }
1916         DRV_LOG(DEBUG,
1917                 "port %u CRC stripping is %s, %u bytes will be subtracted from"
1918                 " incoming frames to hide it",
1919                 dev->data->port_id,
1920                 tmpl->rxq.crc_present ? "disabled" : "enabled",
1921                 tmpl->rxq.crc_present << 2);
1922         tmpl->rxq.rss_hash = !!priv->rss_conf.rss_hf &&
1923                 (!!(dev->data->dev_conf.rxmode.mq_mode & RTE_ETH_MQ_RX_RSS));
1924         /* Save port ID. */
1925         tmpl->rxq.port_id = dev->data->port_id;
1926         tmpl->sh = priv->sh;
1927         tmpl->rxq.mp = rx_seg[0].mp;
1928         tmpl->rxq.elts_n = log2above(desc);
1929         tmpl->rxq.rq_repl_thresh = MLX5_VPMD_RXQ_RPLNSH_THRESH(desc_n);
1930         tmpl->rxq.elts = (struct rte_mbuf *(*)[desc_n])(tmpl + 1);
1931         tmpl->rxq.mprq_bufs =
1932                 (struct mlx5_mprq_buf *(*)[desc])(*tmpl->rxq.elts + desc_n);
1933         tmpl->rxq.idx = idx;
1934         LIST_INSERT_HEAD(&priv->rxqsctrl, tmpl, next);
1935         return tmpl;
1936 error:
1937         mlx5_mr_btree_free(&tmpl->rxq.mr_ctrl.cache_bh);
1938         mlx5_free(tmpl);
1939         return NULL;
1940 }
1941
1942 /**
1943  * Create a DPDK Rx hairpin queue.
1944  *
1945  * @param dev
1946  *   Pointer to Ethernet device.
1947  * @param rxq
1948  *   RX queue.
1949  * @param desc
1950  *   Number of descriptors to configure in queue.
1951  * @param hairpin_conf
1952  *   The hairpin binding configuration.
1953  *
1954  * @return
1955  *   A DPDK queue object on success, NULL otherwise and rte_errno is set.
1956  */
1957 struct mlx5_rxq_ctrl *
1958 mlx5_rxq_hairpin_new(struct rte_eth_dev *dev, struct mlx5_rxq_priv *rxq,
1959                      uint16_t desc,
1960                      const struct rte_eth_hairpin_conf *hairpin_conf)
1961 {
1962         uint16_t idx = rxq->idx;
1963         struct mlx5_priv *priv = dev->data->dev_private;
1964         struct mlx5_rxq_ctrl *tmpl;
1965
1966         tmpl = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO, sizeof(*tmpl), 0,
1967                            SOCKET_ID_ANY);
1968         if (!tmpl) {
1969                 rte_errno = ENOMEM;
1970                 return NULL;
1971         }
1972         LIST_INIT(&tmpl->owners);
1973         rxq->ctrl = tmpl;
1974         LIST_INSERT_HEAD(&tmpl->owners, rxq, owner_entry);
1975         tmpl->type = MLX5_RXQ_TYPE_HAIRPIN;
1976         tmpl->socket = SOCKET_ID_ANY;
1977         tmpl->rxq.rss_hash = 0;
1978         tmpl->rxq.port_id = dev->data->port_id;
1979         tmpl->sh = priv->sh;
1980         tmpl->rxq.mp = NULL;
1981         tmpl->rxq.elts_n = log2above(desc);
1982         tmpl->rxq.elts = NULL;
1983         tmpl->rxq.mr_ctrl.cache_bh = (struct mlx5_mr_btree) { 0 };
1984         tmpl->rxq.idx = idx;
1985         rxq->hairpin_conf = *hairpin_conf;
1986         mlx5_rxq_ref(dev, idx);
1987         LIST_INSERT_HEAD(&priv->rxqsctrl, tmpl, next);
1988         return tmpl;
1989 }
1990
1991 /**
1992  * Increase Rx queue reference count.
1993  *
1994  * @param dev
1995  *   Pointer to Ethernet device.
1996  * @param idx
1997  *   RX queue index.
1998  *
1999  * @return
2000  *   A pointer to the queue if it exists, NULL otherwise.
2001  */
2002 struct mlx5_rxq_priv *
2003 mlx5_rxq_ref(struct rte_eth_dev *dev, uint16_t idx)
2004 {
2005         struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
2006
2007         if (rxq != NULL)
2008                 __atomic_fetch_add(&rxq->refcnt, 1, __ATOMIC_RELAXED);
2009         return rxq;
2010 }
2011
2012 /**
2013  * Dereference a Rx queue.
2014  *
2015  * @param dev
2016  *   Pointer to Ethernet device.
2017  * @param idx
2018  *   RX queue index.
2019  *
2020  * @return
2021  *   Updated reference count.
2022  */
2023 uint32_t
2024 mlx5_rxq_deref(struct rte_eth_dev *dev, uint16_t idx)
2025 {
2026         struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
2027
2028         if (rxq == NULL)
2029                 return 0;
2030         return __atomic_sub_fetch(&rxq->refcnt, 1, __ATOMIC_RELAXED);
2031 }
2032
2033 /**
2034  * Get a Rx queue.
2035  *
2036  * @param dev
2037  *   Pointer to Ethernet device.
2038  * @param idx
2039  *   RX queue index.
2040  *
2041  * @return
2042  *   A pointer to the queue if it exists, NULL otherwise.
2043  */
2044 struct mlx5_rxq_priv *
2045 mlx5_rxq_get(struct rte_eth_dev *dev, uint16_t idx)
2046 {
2047         struct mlx5_priv *priv = dev->data->dev_private;
2048
2049         MLX5_ASSERT(priv->rxq_privs != NULL);
2050         return (*priv->rxq_privs)[idx];
2051 }
2052
2053 /**
2054  * Get Rx queue shareable control.
2055  *
2056  * @param dev
2057  *   Pointer to Ethernet device.
2058  * @param idx
2059  *   RX queue index.
2060  *
2061  * @return
2062  *   A pointer to the queue control if it exists, NULL otherwise.
2063  */
2064 struct mlx5_rxq_ctrl *
2065 mlx5_rxq_ctrl_get(struct rte_eth_dev *dev, uint16_t idx)
2066 {
2067         struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
2068
2069         return rxq == NULL ? NULL : rxq->ctrl;
2070 }
2071
2072 /**
2073  * Get Rx queue shareable data.
2074  *
2075  * @param dev
2076  *   Pointer to Ethernet device.
2077  * @param idx
2078  *   RX queue index.
2079  *
2080  * @return
2081  *   A pointer to the queue data if it exists, NULL otherwise.
2082  */
2083 struct mlx5_rxq_data *
2084 mlx5_rxq_data_get(struct rte_eth_dev *dev, uint16_t idx)
2085 {
2086         struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
2087
2088         return rxq == NULL ? NULL : &rxq->ctrl->rxq;
2089 }
2090
2091 /**
2092  * Release a Rx queue.
2093  *
2094  * @param dev
2095  *   Pointer to Ethernet device.
2096  * @param idx
2097  *   RX queue index.
2098  *
2099  * @return
2100  *   1 while a reference on it exists, 0 when freed.
2101  */
2102 int
2103 mlx5_rxq_release(struct rte_eth_dev *dev, uint16_t idx)
2104 {
2105         struct mlx5_priv *priv = dev->data->dev_private;
2106         struct mlx5_rxq_priv *rxq;
2107         struct mlx5_rxq_ctrl *rxq_ctrl;
2108         uint32_t refcnt;
2109
2110         if (priv->rxq_privs == NULL)
2111                 return 0;
2112         rxq = mlx5_rxq_get(dev, idx);
2113         if (rxq == NULL || rxq->refcnt == 0)
2114                 return 0;
2115         rxq_ctrl = rxq->ctrl;
2116         refcnt = mlx5_rxq_deref(dev, idx);
2117         if (refcnt > 1) {
2118                 return 1;
2119         } else if (refcnt == 1) { /* RxQ stopped. */
2120                 priv->obj_ops.rxq_obj_release(rxq);
2121                 if (!rxq_ctrl->started && rxq_ctrl->obj != NULL) {
2122                         LIST_REMOVE(rxq_ctrl->obj, next);
2123                         mlx5_free(rxq_ctrl->obj);
2124                         rxq_ctrl->obj = NULL;
2125                 }
2126                 if (rxq_ctrl->type == MLX5_RXQ_TYPE_STANDARD) {
2127                         if (!rxq_ctrl->started)
2128                                 rxq_free_elts(rxq_ctrl);
2129                         dev->data->rx_queue_state[idx] =
2130                                         RTE_ETH_QUEUE_STATE_STOPPED;
2131                 }
2132         } else { /* Refcnt zero, closing device. */
2133                 LIST_REMOVE(rxq, owner_entry);
2134                 if (LIST_EMPTY(&rxq_ctrl->owners)) {
2135                         if (rxq_ctrl->type == MLX5_RXQ_TYPE_STANDARD)
2136                                 mlx5_mr_btree_free
2137                                         (&rxq_ctrl->rxq.mr_ctrl.cache_bh);
2138                         if (rxq_ctrl->rxq.shared)
2139                                 LIST_REMOVE(rxq_ctrl, share_entry);
2140                         LIST_REMOVE(rxq_ctrl, next);
2141                         mlx5_free(rxq_ctrl);
2142                 }
2143                 dev->data->rx_queues[idx] = NULL;
2144                 mlx5_free(rxq);
2145                 (*priv->rxq_privs)[idx] = NULL;
2146         }
2147         return 0;
2148 }
2149
2150 /**
2151  * Verify the Rx Queue list is empty
2152  *
2153  * @param dev
2154  *   Pointer to Ethernet device.
2155  *
2156  * @return
2157  *   The number of object not released.
2158  */
2159 int
2160 mlx5_rxq_verify(struct rte_eth_dev *dev)
2161 {
2162         struct mlx5_priv *priv = dev->data->dev_private;
2163         struct mlx5_rxq_ctrl *rxq_ctrl;
2164         int ret = 0;
2165
2166         LIST_FOREACH(rxq_ctrl, &priv->rxqsctrl, next) {
2167                 DRV_LOG(DEBUG, "port %u Rx Queue %u still referenced",
2168                         dev->data->port_id, rxq_ctrl->rxq.idx);
2169                 ++ret;
2170         }
2171         return ret;
2172 }
2173
2174 /**
2175  * Get a Rx queue type.
2176  *
2177  * @param dev
2178  *   Pointer to Ethernet device.
2179  * @param idx
2180  *   Rx queue index.
2181  *
2182  * @return
2183  *   The Rx queue type.
2184  */
2185 enum mlx5_rxq_type
2186 mlx5_rxq_get_type(struct rte_eth_dev *dev, uint16_t idx)
2187 {
2188         struct mlx5_priv *priv = dev->data->dev_private;
2189         struct mlx5_rxq_ctrl *rxq_ctrl = mlx5_rxq_ctrl_get(dev, idx);
2190
2191         if (idx < priv->rxqs_n && rxq_ctrl != NULL)
2192                 return rxq_ctrl->type;
2193         return MLX5_RXQ_TYPE_UNDEFINED;
2194 }
2195
2196 /*
2197  * Get a Rx hairpin queue configuration.
2198  *
2199  * @param dev
2200  *   Pointer to Ethernet device.
2201  * @param idx
2202  *   Rx queue index.
2203  *
2204  * @return
2205  *   Pointer to the configuration if a hairpin RX queue, otherwise NULL.
2206  */
2207 const struct rte_eth_hairpin_conf *
2208 mlx5_rxq_get_hairpin_conf(struct rte_eth_dev *dev, uint16_t idx)
2209 {
2210         struct mlx5_priv *priv = dev->data->dev_private;
2211         struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
2212
2213         if (idx < priv->rxqs_n && rxq != NULL) {
2214                 if (rxq->ctrl->type == MLX5_RXQ_TYPE_HAIRPIN)
2215                         return &rxq->hairpin_conf;
2216         }
2217         return NULL;
2218 }
2219
2220 /**
2221  * Match queues listed in arguments to queues contained in indirection table
2222  * object.
2223  *
2224  * @param ind_tbl
2225  *   Pointer to indirection table to match.
2226  * @param queues
2227  *   Queues to match to ques in indirection table.
2228  * @param queues_n
2229  *   Number of queues in the array.
2230  *
2231  * @return
2232  *   1 if all queues in indirection table match 0 otherwise.
2233  */
2234 static int
2235 mlx5_ind_table_obj_match_queues(const struct mlx5_ind_table_obj *ind_tbl,
2236                        const uint16_t *queues, uint32_t queues_n)
2237 {
2238                 return (ind_tbl->queues_n == queues_n) &&
2239                     (!memcmp(ind_tbl->queues, queues,
2240                             ind_tbl->queues_n * sizeof(ind_tbl->queues[0])));
2241 }
2242
2243 /**
2244  * Get an indirection table.
2245  *
2246  * @param dev
2247  *   Pointer to Ethernet device.
2248  * @param queues
2249  *   Queues entering in the indirection table.
2250  * @param queues_n
2251  *   Number of queues in the array.
2252  *
2253  * @return
2254  *   An indirection table if found.
2255  */
2256 struct mlx5_ind_table_obj *
2257 mlx5_ind_table_obj_get(struct rte_eth_dev *dev, const uint16_t *queues,
2258                        uint32_t queues_n)
2259 {
2260         struct mlx5_priv *priv = dev->data->dev_private;
2261         struct mlx5_ind_table_obj *ind_tbl;
2262
2263         rte_rwlock_read_lock(&priv->ind_tbls_lock);
2264         LIST_FOREACH(ind_tbl, &priv->ind_tbls, next) {
2265                 if ((ind_tbl->queues_n == queues_n) &&
2266                     (memcmp(ind_tbl->queues, queues,
2267                             ind_tbl->queues_n * sizeof(ind_tbl->queues[0]))
2268                      == 0)) {
2269                         __atomic_fetch_add(&ind_tbl->refcnt, 1,
2270                                            __ATOMIC_RELAXED);
2271                         break;
2272                 }
2273         }
2274         rte_rwlock_read_unlock(&priv->ind_tbls_lock);
2275         return ind_tbl;
2276 }
2277
2278 /**
2279  * Release an indirection table.
2280  *
2281  * @param dev
2282  *   Pointer to Ethernet device.
2283  * @param ind_table
2284  *   Indirection table to release.
2285  * @param standalone
2286  *   Indirection table for Standalone queue.
2287  * @param deref_rxqs
2288  *   If true, then dereference RX queues related to indirection table.
2289  *   Otherwise, no additional action will be taken.
2290  *
2291  * @return
2292  *   1 while a reference on it exists, 0 when freed.
2293  */
2294 int
2295 mlx5_ind_table_obj_release(struct rte_eth_dev *dev,
2296                            struct mlx5_ind_table_obj *ind_tbl,
2297                            bool standalone,
2298                            bool deref_rxqs)
2299 {
2300         struct mlx5_priv *priv = dev->data->dev_private;
2301         unsigned int i, ret;
2302
2303         rte_rwlock_write_lock(&priv->ind_tbls_lock);
2304         ret = __atomic_sub_fetch(&ind_tbl->refcnt, 1, __ATOMIC_RELAXED);
2305         if (!ret && !standalone)
2306                 LIST_REMOVE(ind_tbl, next);
2307         rte_rwlock_write_unlock(&priv->ind_tbls_lock);
2308         if (ret)
2309                 return 1;
2310         priv->obj_ops.ind_table_destroy(ind_tbl);
2311         if (deref_rxqs) {
2312                 for (i = 0; i != ind_tbl->queues_n; ++i)
2313                         claim_nonzero(mlx5_rxq_deref(dev, ind_tbl->queues[i]));
2314         }
2315         mlx5_free(ind_tbl);
2316         return 0;
2317 }
2318
2319 /**
2320  * Verify the Rx Queue list is empty
2321  *
2322  * @param dev
2323  *   Pointer to Ethernet device.
2324  *
2325  * @return
2326  *   The number of object not released.
2327  */
2328 int
2329 mlx5_ind_table_obj_verify(struct rte_eth_dev *dev)
2330 {
2331         struct mlx5_priv *priv = dev->data->dev_private;
2332         struct mlx5_ind_table_obj *ind_tbl;
2333         int ret = 0;
2334
2335         rte_rwlock_read_lock(&priv->ind_tbls_lock);
2336         LIST_FOREACH(ind_tbl, &priv->ind_tbls, next) {
2337                 DRV_LOG(DEBUG,
2338                         "port %u indirection table obj %p still referenced",
2339                         dev->data->port_id, (void *)ind_tbl);
2340                 ++ret;
2341         }
2342         rte_rwlock_read_unlock(&priv->ind_tbls_lock);
2343         return ret;
2344 }
2345
2346 /**
2347  * Setup an indirection table structure fields.
2348  *
2349  * @param dev
2350  *   Pointer to Ethernet device.
2351  * @param ind_table
2352  *   Indirection table to modify.
2353  * @param ref_qs
2354  *   Whether to increment RxQ reference counters.
2355  *
2356  * @return
2357  *   0 on success, a negative errno value otherwise and rte_errno is set.
2358  */
2359 int
2360 mlx5_ind_table_obj_setup(struct rte_eth_dev *dev,
2361                          struct mlx5_ind_table_obj *ind_tbl,
2362                          bool ref_qs)
2363 {
2364         struct mlx5_priv *priv = dev->data->dev_private;
2365         uint32_t queues_n = ind_tbl->queues_n;
2366         uint16_t *queues = ind_tbl->queues;
2367         unsigned int i = 0, j;
2368         int ret = 0, err;
2369         const unsigned int n = rte_is_power_of_2(queues_n) ?
2370                                log2above(queues_n) :
2371                                log2above(priv->config.ind_table_max_size);
2372
2373         if (ref_qs)
2374                 for (i = 0; i != queues_n; ++i) {
2375                         if (mlx5_rxq_ref(dev, queues[i]) == NULL) {
2376                                 ret = -rte_errno;
2377                                 goto error;
2378                         }
2379                 }
2380         ret = priv->obj_ops.ind_table_new(dev, n, ind_tbl);
2381         if (ret)
2382                 goto error;
2383         __atomic_fetch_add(&ind_tbl->refcnt, 1, __ATOMIC_RELAXED);
2384         return 0;
2385 error:
2386         if (ref_qs) {
2387                 err = rte_errno;
2388                 for (j = 0; j < i; j++)
2389                         mlx5_rxq_deref(dev, queues[j]);
2390                 rte_errno = err;
2391         }
2392         DRV_LOG(DEBUG, "Port %u cannot setup indirection table.",
2393                 dev->data->port_id);
2394         return ret;
2395 }
2396
2397 /**
2398  * Create an indirection table.
2399  *
2400  * @param dev
2401  *   Pointer to Ethernet device.
2402  * @param queues
2403  *   Queues entering in the indirection table.
2404  * @param queues_n
2405  *   Number of queues in the array.
2406  * @param standalone
2407  *   Indirection table for Standalone queue.
2408  * @param ref_qs
2409  *   Whether to increment RxQ reference counters.
2410  *
2411  * @return
2412  *   The Verbs/DevX object initialized, NULL otherwise and rte_errno is set.
2413  */
2414 static struct mlx5_ind_table_obj *
2415 mlx5_ind_table_obj_new(struct rte_eth_dev *dev, const uint16_t *queues,
2416                        uint32_t queues_n, bool standalone, bool ref_qs)
2417 {
2418         struct mlx5_priv *priv = dev->data->dev_private;
2419         struct mlx5_ind_table_obj *ind_tbl;
2420         int ret;
2421
2422         ind_tbl = mlx5_malloc(MLX5_MEM_ZERO, sizeof(*ind_tbl) +
2423                               queues_n * sizeof(uint16_t), 0, SOCKET_ID_ANY);
2424         if (!ind_tbl) {
2425                 rte_errno = ENOMEM;
2426                 return NULL;
2427         }
2428         ind_tbl->queues_n = queues_n;
2429         ind_tbl->queues = (uint16_t *)(ind_tbl + 1);
2430         memcpy(ind_tbl->queues, queues, queues_n * sizeof(*queues));
2431         ret = mlx5_ind_table_obj_setup(dev, ind_tbl, ref_qs);
2432         if (ret < 0) {
2433                 mlx5_free(ind_tbl);
2434                 return NULL;
2435         }
2436         if (!standalone) {
2437                 rte_rwlock_write_lock(&priv->ind_tbls_lock);
2438                 LIST_INSERT_HEAD(&priv->ind_tbls, ind_tbl, next);
2439                 rte_rwlock_write_unlock(&priv->ind_tbls_lock);
2440         }
2441         return ind_tbl;
2442 }
2443
2444 static int
2445 mlx5_ind_table_obj_check_standalone(struct rte_eth_dev *dev __rte_unused,
2446                                     struct mlx5_ind_table_obj *ind_tbl)
2447 {
2448         uint32_t refcnt;
2449
2450         refcnt = __atomic_load_n(&ind_tbl->refcnt, __ATOMIC_RELAXED);
2451         if (refcnt <= 1)
2452                 return 0;
2453         /*
2454          * Modification of indirection tables having more than 1
2455          * reference is unsupported.
2456          */
2457         DRV_LOG(DEBUG,
2458                 "Port %u cannot modify indirection table %p (refcnt %u > 1).",
2459                 dev->data->port_id, (void *)ind_tbl, refcnt);
2460         rte_errno = EINVAL;
2461         return -rte_errno;
2462 }
2463
2464 /**
2465  * Modify an indirection table.
2466  *
2467  * @param dev
2468  *   Pointer to Ethernet device.
2469  * @param ind_table
2470  *   Indirection table to modify.
2471  * @param queues
2472  *   Queues replacement for the indirection table.
2473  * @param queues_n
2474  *   Number of queues in the array.
2475  * @param standalone
2476  *   Indirection table for Standalone queue.
2477  * @param ref_new_qs
2478  *   Whether to increment new RxQ set reference counters.
2479  * @param deref_old_qs
2480  *   Whether to decrement old RxQ set reference counters.
2481  *
2482  * @return
2483  *   0 on success, a negative errno value otherwise and rte_errno is set.
2484  */
2485 int
2486 mlx5_ind_table_obj_modify(struct rte_eth_dev *dev,
2487                           struct mlx5_ind_table_obj *ind_tbl,
2488                           uint16_t *queues, const uint32_t queues_n,
2489                           bool standalone, bool ref_new_qs, bool deref_old_qs)
2490 {
2491         struct mlx5_priv *priv = dev->data->dev_private;
2492         unsigned int i = 0, j;
2493         int ret = 0, err;
2494         const unsigned int n = rte_is_power_of_2(queues_n) ?
2495                                log2above(queues_n) :
2496                                log2above(priv->config.ind_table_max_size);
2497
2498         MLX5_ASSERT(standalone);
2499         RTE_SET_USED(standalone);
2500         if (mlx5_ind_table_obj_check_standalone(dev, ind_tbl) < 0)
2501                 return -rte_errno;
2502         if (ref_new_qs)
2503                 for (i = 0; i != queues_n; ++i) {
2504                         if (!mlx5_rxq_ref(dev, queues[i])) {
2505                                 ret = -rte_errno;
2506                                 goto error;
2507                         }
2508                 }
2509         MLX5_ASSERT(priv->obj_ops.ind_table_modify);
2510         ret = priv->obj_ops.ind_table_modify(dev, n, queues, queues_n, ind_tbl);
2511         if (ret)
2512                 goto error;
2513         if (deref_old_qs)
2514                 for (i = 0; i < ind_tbl->queues_n; i++)
2515                         claim_nonzero(mlx5_rxq_deref(dev, ind_tbl->queues[i]));
2516         ind_tbl->queues_n = queues_n;
2517         ind_tbl->queues = queues;
2518         return 0;
2519 error:
2520         if (ref_new_qs) {
2521                 err = rte_errno;
2522                 for (j = 0; j < i; j++)
2523                         mlx5_rxq_deref(dev, queues[j]);
2524                 rte_errno = err;
2525         }
2526         DRV_LOG(DEBUG, "Port %u cannot setup indirection table.",
2527                 dev->data->port_id);
2528         return ret;
2529 }
2530
2531 /**
2532  * Attach an indirection table to its queues.
2533  *
2534  * @param dev
2535  *   Pointer to Ethernet device.
2536  * @param ind_table
2537  *   Indirection table to attach.
2538  *
2539  * @return
2540  *   0 on success, a negative errno value otherwise and rte_errno is set.
2541  */
2542 int
2543 mlx5_ind_table_obj_attach(struct rte_eth_dev *dev,
2544                           struct mlx5_ind_table_obj *ind_tbl)
2545 {
2546         int ret;
2547
2548         ret = mlx5_ind_table_obj_modify(dev, ind_tbl, ind_tbl->queues,
2549                                         ind_tbl->queues_n,
2550                                         true /* standalone */,
2551                                         true /* ref_new_qs */,
2552                                         false /* deref_old_qs */);
2553         if (ret != 0)
2554                 DRV_LOG(ERR, "Port %u could not modify indirect table obj %p",
2555                         dev->data->port_id, (void *)ind_tbl);
2556         return ret;
2557 }
2558
2559 /**
2560  * Detach an indirection table from its queues.
2561  *
2562  * @param dev
2563  *   Pointer to Ethernet device.
2564  * @param ind_table
2565  *   Indirection table to detach.
2566  *
2567  * @return
2568  *   0 on success, a negative errno value otherwise and rte_errno is set.
2569  */
2570 int
2571 mlx5_ind_table_obj_detach(struct rte_eth_dev *dev,
2572                           struct mlx5_ind_table_obj *ind_tbl)
2573 {
2574         struct mlx5_priv *priv = dev->data->dev_private;
2575         const unsigned int n = rte_is_power_of_2(ind_tbl->queues_n) ?
2576                                log2above(ind_tbl->queues_n) :
2577                                log2above(priv->config.ind_table_max_size);
2578         unsigned int i;
2579         int ret;
2580
2581         ret = mlx5_ind_table_obj_check_standalone(dev, ind_tbl);
2582         if (ret != 0)
2583                 return ret;
2584         MLX5_ASSERT(priv->obj_ops.ind_table_modify);
2585         ret = priv->obj_ops.ind_table_modify(dev, n, NULL, 0, ind_tbl);
2586         if (ret != 0) {
2587                 DRV_LOG(ERR, "Port %u could not modify indirect table obj %p",
2588                         dev->data->port_id, (void *)ind_tbl);
2589                 return ret;
2590         }
2591         for (i = 0; i < ind_tbl->queues_n; i++)
2592                 mlx5_rxq_release(dev, ind_tbl->queues[i]);
2593         return ret;
2594 }
2595
2596 int
2597 mlx5_hrxq_match_cb(void *tool_ctx __rte_unused, struct mlx5_list_entry *entry,
2598                    void *cb_ctx)
2599 {
2600         struct mlx5_flow_cb_ctx *ctx = cb_ctx;
2601         struct mlx5_flow_rss_desc *rss_desc = ctx->data;
2602         struct mlx5_hrxq *hrxq = container_of(entry, typeof(*hrxq), entry);
2603
2604         return (hrxq->rss_key_len != rss_desc->key_len ||
2605             memcmp(hrxq->rss_key, rss_desc->key, rss_desc->key_len) ||
2606             hrxq->hash_fields != rss_desc->hash_fields ||
2607             hrxq->ind_table->queues_n != rss_desc->queue_num ||
2608             memcmp(hrxq->ind_table->queues, rss_desc->queue,
2609             rss_desc->queue_num * sizeof(rss_desc->queue[0])));
2610 }
2611
2612 /**
2613  * Modify an Rx Hash queue configuration.
2614  *
2615  * @param dev
2616  *   Pointer to Ethernet device.
2617  * @param hrxq
2618  *   Index to Hash Rx queue to modify.
2619  * @param rss_key
2620  *   RSS key for the Rx hash queue.
2621  * @param rss_key_len
2622  *   RSS key length.
2623  * @param hash_fields
2624  *   Verbs protocol hash field to make the RSS on.
2625  * @param queues
2626  *   Queues entering in hash queue. In case of empty hash_fields only the
2627  *   first queue index will be taken for the indirection table.
2628  * @param queues_n
2629  *   Number of queues.
2630  *
2631  * @return
2632  *   0 on success, a negative errno value otherwise and rte_errno is set.
2633  */
2634 int
2635 mlx5_hrxq_modify(struct rte_eth_dev *dev, uint32_t hrxq_idx,
2636                  const uint8_t *rss_key, uint32_t rss_key_len,
2637                  uint64_t hash_fields,
2638                  const uint16_t *queues, uint32_t queues_n)
2639 {
2640         int err;
2641         struct mlx5_ind_table_obj *ind_tbl = NULL;
2642         struct mlx5_priv *priv = dev->data->dev_private;
2643         struct mlx5_hrxq *hrxq =
2644                 mlx5_ipool_get(priv->sh->ipool[MLX5_IPOOL_HRXQ], hrxq_idx);
2645         bool dev_started = !!dev->data->dev_started;
2646         int ret;
2647
2648         if (!hrxq) {
2649                 rte_errno = EINVAL;
2650                 return -rte_errno;
2651         }
2652         /* validations */
2653         if (hrxq->rss_key_len != rss_key_len) {
2654                 /* rss_key_len is fixed size 40 byte & not supposed to change */
2655                 rte_errno = EINVAL;
2656                 return -rte_errno;
2657         }
2658         queues_n = hash_fields ? queues_n : 1;
2659         if (mlx5_ind_table_obj_match_queues(hrxq->ind_table,
2660                                             queues, queues_n)) {
2661                 ind_tbl = hrxq->ind_table;
2662         } else {
2663                 if (hrxq->standalone) {
2664                         /*
2665                          * Replacement of indirection table unsupported for
2666                          * standalone hrxq objects (used by shared RSS).
2667                          */
2668                         rte_errno = ENOTSUP;
2669                         return -rte_errno;
2670                 }
2671                 ind_tbl = mlx5_ind_table_obj_get(dev, queues, queues_n);
2672                 if (!ind_tbl)
2673                         ind_tbl = mlx5_ind_table_obj_new(dev, queues, queues_n,
2674                                                          hrxq->standalone,
2675                                                          dev_started);
2676         }
2677         if (!ind_tbl) {
2678                 rte_errno = ENOMEM;
2679                 return -rte_errno;
2680         }
2681         MLX5_ASSERT(priv->obj_ops.hrxq_modify);
2682         ret = priv->obj_ops.hrxq_modify(dev, hrxq, rss_key,
2683                                         hash_fields, ind_tbl);
2684         if (ret) {
2685                 rte_errno = errno;
2686                 goto error;
2687         }
2688         if (ind_tbl != hrxq->ind_table) {
2689                 MLX5_ASSERT(!hrxq->standalone);
2690                 mlx5_ind_table_obj_release(dev, hrxq->ind_table,
2691                                            hrxq->standalone, true);
2692                 hrxq->ind_table = ind_tbl;
2693         }
2694         hrxq->hash_fields = hash_fields;
2695         memcpy(hrxq->rss_key, rss_key, rss_key_len);
2696         return 0;
2697 error:
2698         err = rte_errno;
2699         if (ind_tbl != hrxq->ind_table) {
2700                 MLX5_ASSERT(!hrxq->standalone);
2701                 mlx5_ind_table_obj_release(dev, ind_tbl, hrxq->standalone,
2702                                            true);
2703         }
2704         rte_errno = err;
2705         return -rte_errno;
2706 }
2707
2708 static void
2709 __mlx5_hrxq_remove(struct rte_eth_dev *dev, struct mlx5_hrxq *hrxq)
2710 {
2711         struct mlx5_priv *priv = dev->data->dev_private;
2712
2713 #ifdef HAVE_IBV_FLOW_DV_SUPPORT
2714         mlx5_glue->destroy_flow_action(hrxq->action);
2715 #endif
2716         priv->obj_ops.hrxq_destroy(hrxq);
2717         if (!hrxq->standalone) {
2718                 mlx5_ind_table_obj_release(dev, hrxq->ind_table,
2719                                            hrxq->standalone, true);
2720         }
2721         mlx5_ipool_free(priv->sh->ipool[MLX5_IPOOL_HRXQ], hrxq->idx);
2722 }
2723
2724 /**
2725  * Release the hash Rx queue.
2726  *
2727  * @param dev
2728  *   Pointer to Ethernet device.
2729  * @param hrxq
2730  *   Index to Hash Rx queue to release.
2731  *
2732  * @param list
2733  *   mlx5 list pointer.
2734  * @param entry
2735  *   Hash queue entry pointer.
2736  */
2737 void
2738 mlx5_hrxq_remove_cb(void *tool_ctx, struct mlx5_list_entry *entry)
2739 {
2740         struct rte_eth_dev *dev = tool_ctx;
2741         struct mlx5_hrxq *hrxq = container_of(entry, typeof(*hrxq), entry);
2742
2743         __mlx5_hrxq_remove(dev, hrxq);
2744 }
2745
2746 static struct mlx5_hrxq *
2747 __mlx5_hrxq_create(struct rte_eth_dev *dev,
2748                    struct mlx5_flow_rss_desc *rss_desc)
2749 {
2750         struct mlx5_priv *priv = dev->data->dev_private;
2751         const uint8_t *rss_key = rss_desc->key;
2752         uint32_t rss_key_len =  rss_desc->key_len;
2753         bool standalone = !!rss_desc->shared_rss;
2754         const uint16_t *queues =
2755                 standalone ? rss_desc->const_q : rss_desc->queue;
2756         uint32_t queues_n = rss_desc->queue_num;
2757         struct mlx5_hrxq *hrxq = NULL;
2758         uint32_t hrxq_idx = 0;
2759         struct mlx5_ind_table_obj *ind_tbl = rss_desc->ind_tbl;
2760         int ret;
2761
2762         queues_n = rss_desc->hash_fields ? queues_n : 1;
2763         if (!ind_tbl)
2764                 ind_tbl = mlx5_ind_table_obj_get(dev, queues, queues_n);
2765         if (!ind_tbl)
2766                 ind_tbl = mlx5_ind_table_obj_new(dev, queues, queues_n,
2767                                                  standalone,
2768                                                  !!dev->data->dev_started);
2769         if (!ind_tbl)
2770                 return NULL;
2771         hrxq = mlx5_ipool_zmalloc(priv->sh->ipool[MLX5_IPOOL_HRXQ], &hrxq_idx);
2772         if (!hrxq)
2773                 goto error;
2774         hrxq->standalone = standalone;
2775         hrxq->idx = hrxq_idx;
2776         hrxq->ind_table = ind_tbl;
2777         hrxq->rss_key_len = rss_key_len;
2778         hrxq->hash_fields = rss_desc->hash_fields;
2779         memcpy(hrxq->rss_key, rss_key, rss_key_len);
2780         ret = priv->obj_ops.hrxq_new(dev, hrxq, rss_desc->tunnel);
2781         if (ret < 0)
2782                 goto error;
2783         return hrxq;
2784 error:
2785         if (!rss_desc->ind_tbl)
2786                 mlx5_ind_table_obj_release(dev, ind_tbl, standalone, true);
2787         if (hrxq)
2788                 mlx5_ipool_free(priv->sh->ipool[MLX5_IPOOL_HRXQ], hrxq_idx);
2789         return NULL;
2790 }
2791
2792 struct mlx5_list_entry *
2793 mlx5_hrxq_create_cb(void *tool_ctx, void *cb_ctx)
2794 {
2795         struct rte_eth_dev *dev = tool_ctx;
2796         struct mlx5_flow_cb_ctx *ctx = cb_ctx;
2797         struct mlx5_flow_rss_desc *rss_desc = ctx->data;
2798         struct mlx5_hrxq *hrxq;
2799
2800         hrxq = __mlx5_hrxq_create(dev, rss_desc);
2801         return hrxq ? &hrxq->entry : NULL;
2802 }
2803
2804 struct mlx5_list_entry *
2805 mlx5_hrxq_clone_cb(void *tool_ctx, struct mlx5_list_entry *entry,
2806                     void *cb_ctx __rte_unused)
2807 {
2808         struct rte_eth_dev *dev = tool_ctx;
2809         struct mlx5_priv *priv = dev->data->dev_private;
2810         struct mlx5_hrxq *hrxq;
2811         uint32_t hrxq_idx = 0;
2812
2813         hrxq = mlx5_ipool_zmalloc(priv->sh->ipool[MLX5_IPOOL_HRXQ], &hrxq_idx);
2814         if (!hrxq)
2815                 return NULL;
2816         memcpy(hrxq, entry, sizeof(*hrxq) + MLX5_RSS_HASH_KEY_LEN);
2817         hrxq->idx = hrxq_idx;
2818         return &hrxq->entry;
2819 }
2820
2821 void
2822 mlx5_hrxq_clone_free_cb(void *tool_ctx, struct mlx5_list_entry *entry)
2823 {
2824         struct rte_eth_dev *dev = tool_ctx;
2825         struct mlx5_priv *priv = dev->data->dev_private;
2826         struct mlx5_hrxq *hrxq = container_of(entry, typeof(*hrxq), entry);
2827
2828         mlx5_ipool_free(priv->sh->ipool[MLX5_IPOOL_HRXQ], hrxq->idx);
2829 }
2830
2831 /**
2832  * Get an Rx Hash queue.
2833  *
2834  * @param dev
2835  *   Pointer to Ethernet device.
2836  * @param rss_desc
2837  *   RSS configuration for the Rx hash queue.
2838  *
2839  * @return
2840  *   An hash Rx queue index on success.
2841  */
2842 uint32_t mlx5_hrxq_get(struct rte_eth_dev *dev,
2843                        struct mlx5_flow_rss_desc *rss_desc)
2844 {
2845         struct mlx5_priv *priv = dev->data->dev_private;
2846         struct mlx5_hrxq *hrxq;
2847         struct mlx5_list_entry *entry;
2848         struct mlx5_flow_cb_ctx ctx = {
2849                 .data = rss_desc,
2850         };
2851
2852         if (rss_desc->shared_rss) {
2853                 hrxq = __mlx5_hrxq_create(dev, rss_desc);
2854         } else {
2855                 entry = mlx5_list_register(priv->hrxqs, &ctx);
2856                 if (!entry)
2857                         return 0;
2858                 hrxq = container_of(entry, typeof(*hrxq), entry);
2859         }
2860         if (hrxq)
2861                 return hrxq->idx;
2862         return 0;
2863 }
2864
2865 /**
2866  * Release the hash Rx queue.
2867  *
2868  * @param dev
2869  *   Pointer to Ethernet device.
2870  * @param hrxq_idx
2871  *   Index to Hash Rx queue to release.
2872  *
2873  * @return
2874  *   1 while a reference on it exists, 0 when freed.
2875  */
2876 int mlx5_hrxq_release(struct rte_eth_dev *dev, uint32_t hrxq_idx)
2877 {
2878         struct mlx5_priv *priv = dev->data->dev_private;
2879         struct mlx5_hrxq *hrxq;
2880
2881         hrxq = mlx5_ipool_get(priv->sh->ipool[MLX5_IPOOL_HRXQ], hrxq_idx);
2882         if (!hrxq)
2883                 return 0;
2884         if (!hrxq->standalone)
2885                 return mlx5_list_unregister(priv->hrxqs, &hrxq->entry);
2886         __mlx5_hrxq_remove(dev, hrxq);
2887         return 0;
2888 }
2889
2890 /**
2891  * Create a drop Rx Hash queue.
2892  *
2893  * @param dev
2894  *   Pointer to Ethernet device.
2895  *
2896  * @return
2897  *   The Verbs/DevX object initialized, NULL otherwise and rte_errno is set.
2898  */
2899 struct mlx5_hrxq *
2900 mlx5_drop_action_create(struct rte_eth_dev *dev)
2901 {
2902         struct mlx5_priv *priv = dev->data->dev_private;
2903         struct mlx5_hrxq *hrxq = NULL;
2904         int ret;
2905
2906         if (priv->drop_queue.hrxq)
2907                 return priv->drop_queue.hrxq;
2908         hrxq = mlx5_malloc(MLX5_MEM_ZERO, sizeof(*hrxq), 0, SOCKET_ID_ANY);
2909         if (!hrxq) {
2910                 DRV_LOG(WARNING,
2911                         "Port %u cannot allocate memory for drop queue.",
2912                         dev->data->port_id);
2913                 rte_errno = ENOMEM;
2914                 goto error;
2915         }
2916         priv->drop_queue.hrxq = hrxq;
2917         hrxq->ind_table = mlx5_malloc(MLX5_MEM_ZERO, sizeof(*hrxq->ind_table),
2918                                       0, SOCKET_ID_ANY);
2919         if (!hrxq->ind_table) {
2920                 rte_errno = ENOMEM;
2921                 goto error;
2922         }
2923         ret = priv->obj_ops.drop_action_create(dev);
2924         if (ret < 0)
2925                 goto error;
2926         return hrxq;
2927 error:
2928         if (hrxq) {
2929                 if (hrxq->ind_table)
2930                         mlx5_free(hrxq->ind_table);
2931                 priv->drop_queue.hrxq = NULL;
2932                 mlx5_free(hrxq);
2933         }
2934         return NULL;
2935 }
2936
2937 /**
2938  * Release a drop hash Rx queue.
2939  *
2940  * @param dev
2941  *   Pointer to Ethernet device.
2942  */
2943 void
2944 mlx5_drop_action_destroy(struct rte_eth_dev *dev)
2945 {
2946         struct mlx5_priv *priv = dev->data->dev_private;
2947         struct mlx5_hrxq *hrxq = priv->drop_queue.hrxq;
2948
2949         if (!priv->drop_queue.hrxq)
2950                 return;
2951         priv->obj_ops.drop_action_destroy(dev);
2952         mlx5_free(priv->drop_queue.rxq);
2953         mlx5_free(hrxq->ind_table);
2954         mlx5_free(hrxq);
2955         priv->drop_queue.rxq = NULL;
2956         priv->drop_queue.hrxq = NULL;
2957 }
2958
2959 /**
2960  * Verify the Rx Queue list is empty
2961  *
2962  * @param dev
2963  *   Pointer to Ethernet device.
2964  *
2965  * @return
2966  *   The number of object not released.
2967  */
2968 uint32_t
2969 mlx5_hrxq_verify(struct rte_eth_dev *dev)
2970 {
2971         struct mlx5_priv *priv = dev->data->dev_private;
2972
2973         return mlx5_list_get_entry_num(priv->hrxqs);
2974 }
2975
2976 /**
2977  * Set the Rx queue timestamp conversion parameters
2978  *
2979  * @param[in] dev
2980  *   Pointer to the Ethernet device structure.
2981  */
2982 void
2983 mlx5_rxq_timestamp_set(struct rte_eth_dev *dev)
2984 {
2985         struct mlx5_priv *priv = dev->data->dev_private;
2986         struct mlx5_dev_ctx_shared *sh = priv->sh;
2987         unsigned int i;
2988
2989         for (i = 0; i != priv->rxqs_n; ++i) {
2990                 struct mlx5_rxq_data *data = mlx5_rxq_data_get(dev, i);
2991
2992                 if (data == NULL)
2993                         continue;
2994                 data->sh = sh;
2995                 data->rt_timestamp = priv->config.rt_timestamp;
2996         }
2997 }