net/octeontx2: add extended stats operations
[dpdk.git] / drivers / net / octeontx2 / otx2_ethdev.c
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(C) 2019 Marvell International Ltd.
3  */
4
5 #include <rte_ethdev_pci.h>
6 #include <rte_io.h>
7 #include <rte_malloc.h>
8
9 #include "otx2_ethdev.h"
10
11 static inline void
12 otx2_eth_set_rx_function(struct rte_eth_dev *eth_dev)
13 {
14         RTE_SET_USED(eth_dev);
15 }
16
17 static inline void
18 otx2_eth_set_tx_function(struct rte_eth_dev *eth_dev)
19 {
20         RTE_SET_USED(eth_dev);
21 }
22
23 static inline uint64_t
24 nix_get_rx_offload_capa(struct otx2_eth_dev *dev)
25 {
26         uint64_t capa = NIX_RX_OFFLOAD_CAPA;
27
28         if (otx2_dev_is_vf(dev))
29                 capa &= ~DEV_RX_OFFLOAD_TIMESTAMP;
30
31         return capa;
32 }
33
34 static inline uint64_t
35 nix_get_tx_offload_capa(struct otx2_eth_dev *dev)
36 {
37         RTE_SET_USED(dev);
38
39         return NIX_TX_OFFLOAD_CAPA;
40 }
41
42 static const struct otx2_dev_ops otx2_dev_ops = {
43         .link_status_update = otx2_eth_dev_link_status_update,
44 };
45
46 static int
47 nix_lf_alloc(struct otx2_eth_dev *dev, uint32_t nb_rxq, uint32_t nb_txq)
48 {
49         struct otx2_mbox *mbox = dev->mbox;
50         struct nix_lf_alloc_req *req;
51         struct nix_lf_alloc_rsp *rsp;
52         int rc;
53
54         req = otx2_mbox_alloc_msg_nix_lf_alloc(mbox);
55         req->rq_cnt = nb_rxq;
56         req->sq_cnt = nb_txq;
57         req->cq_cnt = nb_rxq;
58         /* XQE_SZ should be in Sync with NIX_CQ_ENTRY_SZ */
59         RTE_BUILD_BUG_ON(NIX_CQ_ENTRY_SZ != 128);
60         req->xqe_sz = NIX_XQESZ_W16;
61         req->rss_sz = dev->rss_info.rss_size;
62         req->rss_grps = NIX_RSS_GRPS;
63         req->npa_func = otx2_npa_pf_func_get();
64         req->sso_func = otx2_sso_pf_func_get();
65         req->rx_cfg = BIT_ULL(35 /* DIS_APAD */);
66         if (dev->rx_offloads & (DEV_RX_OFFLOAD_TCP_CKSUM |
67                          DEV_RX_OFFLOAD_UDP_CKSUM)) {
68                 req->rx_cfg |= BIT_ULL(37 /* CSUM_OL4 */);
69                 req->rx_cfg |= BIT_ULL(36 /* CSUM_IL4 */);
70         }
71
72         rc = otx2_mbox_process_msg(mbox, (void *)&rsp);
73         if (rc)
74                 return rc;
75
76         dev->sqb_size = rsp->sqb_size;
77         dev->tx_chan_base = rsp->tx_chan_base;
78         dev->rx_chan_base = rsp->rx_chan_base;
79         dev->rx_chan_cnt = rsp->rx_chan_cnt;
80         dev->tx_chan_cnt = rsp->tx_chan_cnt;
81         dev->lso_tsov4_idx = rsp->lso_tsov4_idx;
82         dev->lso_tsov6_idx = rsp->lso_tsov6_idx;
83         dev->lf_tx_stats = rsp->lf_tx_stats;
84         dev->lf_rx_stats = rsp->lf_rx_stats;
85         dev->cints = rsp->cints;
86         dev->qints = rsp->qints;
87         dev->npc_flow.channel = dev->rx_chan_base;
88
89         return 0;
90 }
91
92 static int
93 nix_lf_free(struct otx2_eth_dev *dev)
94 {
95         struct otx2_mbox *mbox = dev->mbox;
96         struct nix_lf_free_req *req;
97         struct ndc_sync_op *ndc_req;
98         int rc;
99
100         /* Sync NDC-NIX for LF */
101         ndc_req = otx2_mbox_alloc_msg_ndc_sync_op(mbox);
102         ndc_req->nix_lf_tx_sync = 1;
103         ndc_req->nix_lf_rx_sync = 1;
104         rc = otx2_mbox_process(mbox);
105         if (rc)
106                 otx2_err("Error on NDC-NIX-[TX, RX] LF sync, rc %d", rc);
107
108         req = otx2_mbox_alloc_msg_nix_lf_free(mbox);
109         /* Let AF driver free all this nix lf's
110          * NPC entries allocated using NPC MBOX.
111          */
112         req->flags = 0;
113
114         return otx2_mbox_process(mbox);
115 }
116
117 static int
118 otx2_nix_configure(struct rte_eth_dev *eth_dev)
119 {
120         struct otx2_eth_dev *dev = otx2_eth_pmd_priv(eth_dev);
121         struct rte_eth_dev_data *data = eth_dev->data;
122         struct rte_eth_conf *conf = &data->dev_conf;
123         struct rte_eth_rxmode *rxmode = &conf->rxmode;
124         struct rte_eth_txmode *txmode = &conf->txmode;
125         char ea_fmt[RTE_ETHER_ADDR_FMT_SIZE];
126         struct rte_ether_addr *ea;
127         uint8_t nb_rxq, nb_txq;
128         int rc;
129
130         rc = -EINVAL;
131
132         /* Sanity checks */
133         if (rte_eal_has_hugepages() == 0) {
134                 otx2_err("Huge page is not configured");
135                 goto fail;
136         }
137
138         if (rte_eal_iova_mode() != RTE_IOVA_VA) {
139                 otx2_err("iova mode should be va");
140                 goto fail;
141         }
142
143         if (conf->link_speeds & ETH_LINK_SPEED_FIXED) {
144                 otx2_err("Setting link speed/duplex not supported");
145                 goto fail;
146         }
147
148         if (conf->dcb_capability_en == 1) {
149                 otx2_err("dcb enable is not supported");
150                 goto fail;
151         }
152
153         if (conf->fdir_conf.mode != RTE_FDIR_MODE_NONE) {
154                 otx2_err("Flow director is not supported");
155                 goto fail;
156         }
157
158         if (rxmode->mq_mode != ETH_MQ_RX_NONE &&
159             rxmode->mq_mode != ETH_MQ_RX_RSS) {
160                 otx2_err("Unsupported mq rx mode %d", rxmode->mq_mode);
161                 goto fail;
162         }
163
164         if (txmode->mq_mode != ETH_MQ_TX_NONE) {
165                 otx2_err("Unsupported mq tx mode %d", txmode->mq_mode);
166                 goto fail;
167         }
168
169         /* Free the resources allocated from the previous configure */
170         if (dev->configured == 1) {
171                 oxt2_nix_unregister_queue_irqs(eth_dev);
172                 nix_lf_free(dev);
173         }
174
175         if (otx2_dev_is_A0(dev) &&
176             (txmode->offloads & DEV_TX_OFFLOAD_SCTP_CKSUM) &&
177             ((txmode->offloads & DEV_TX_OFFLOAD_OUTER_IPV4_CKSUM) ||
178             (txmode->offloads & DEV_TX_OFFLOAD_OUTER_UDP_CKSUM))) {
179                 otx2_err("Outer IP and SCTP checksum unsupported");
180                 rc = -EINVAL;
181                 goto fail;
182         }
183
184         dev->rx_offloads = rxmode->offloads;
185         dev->tx_offloads = txmode->offloads;
186         dev->rss_info.rss_grps = NIX_RSS_GRPS;
187
188         nb_rxq = RTE_MAX(data->nb_rx_queues, 1);
189         nb_txq = RTE_MAX(data->nb_tx_queues, 1);
190
191         /* Alloc a nix lf */
192         rc = nix_lf_alloc(dev, nb_rxq, nb_txq);
193         if (rc) {
194                 otx2_err("Failed to init nix_lf rc=%d", rc);
195                 goto fail;
196         }
197
198         /* Register queue IRQs */
199         rc = oxt2_nix_register_queue_irqs(eth_dev);
200         if (rc) {
201                 otx2_err("Failed to register queue interrupts rc=%d", rc);
202                 goto free_nix_lf;
203         }
204
205         /* Update the mac address */
206         ea = eth_dev->data->mac_addrs;
207         memcpy(ea, dev->mac_addr, RTE_ETHER_ADDR_LEN);
208         if (rte_is_zero_ether_addr(ea))
209                 rte_eth_random_addr((uint8_t *)ea);
210
211         rte_ether_format_addr(ea_fmt, RTE_ETHER_ADDR_FMT_SIZE, ea);
212
213         otx2_nix_dbg("Configured port%d mac=%s nb_rxq=%d nb_txq=%d"
214                 " rx_offloads=0x%" PRIx64 " tx_offloads=0x%" PRIx64 ""
215                 " rx_flags=0x%x tx_flags=0x%x",
216                 eth_dev->data->port_id, ea_fmt, nb_rxq,
217                 nb_txq, dev->rx_offloads, dev->tx_offloads,
218                 dev->rx_offload_flags, dev->tx_offload_flags);
219
220         /* All good */
221         dev->configured = 1;
222         dev->configured_nb_rx_qs = data->nb_rx_queues;
223         dev->configured_nb_tx_qs = data->nb_tx_queues;
224         return 0;
225
226 free_nix_lf:
227         rc = nix_lf_free(dev);
228 fail:
229         return rc;
230 }
231
232 /* Initialize and register driver with DPDK Application */
233 static const struct eth_dev_ops otx2_eth_dev_ops = {
234         .dev_infos_get            = otx2_nix_info_get,
235         .dev_configure            = otx2_nix_configure,
236         .link_update              = otx2_nix_link_update,
237         .stats_get                = otx2_nix_dev_stats_get,
238         .stats_reset              = otx2_nix_dev_stats_reset,
239         .get_reg                  = otx2_nix_dev_get_reg,
240         .queue_stats_mapping_set  = otx2_nix_queue_stats_mapping,
241         .xstats_get               = otx2_nix_xstats_get,
242         .xstats_get_names         = otx2_nix_xstats_get_names,
243         .xstats_reset             = otx2_nix_xstats_reset,
244         .xstats_get_by_id         = otx2_nix_xstats_get_by_id,
245         .xstats_get_names_by_id   = otx2_nix_xstats_get_names_by_id,
246 };
247
248 static inline int
249 nix_lf_attach(struct otx2_eth_dev *dev)
250 {
251         struct otx2_mbox *mbox = dev->mbox;
252         struct rsrc_attach_req *req;
253
254         /* Attach NIX(lf) */
255         req = otx2_mbox_alloc_msg_attach_resources(mbox);
256         req->modify = true;
257         req->nixlf = true;
258
259         return otx2_mbox_process(mbox);
260 }
261
262 static inline int
263 nix_lf_get_msix_offset(struct otx2_eth_dev *dev)
264 {
265         struct otx2_mbox *mbox = dev->mbox;
266         struct msix_offset_rsp *msix_rsp;
267         int rc;
268
269         /* Get NPA and NIX MSIX vector offsets */
270         otx2_mbox_alloc_msg_msix_offset(mbox);
271
272         rc = otx2_mbox_process_msg(mbox, (void *)&msix_rsp);
273
274         dev->nix_msixoff = msix_rsp->nix_msixoff;
275
276         return rc;
277 }
278
279 static inline int
280 otx2_eth_dev_lf_detach(struct otx2_mbox *mbox)
281 {
282         struct rsrc_detach_req *req;
283
284         req = otx2_mbox_alloc_msg_detach_resources(mbox);
285
286         /* Detach all except npa lf */
287         req->partial = true;
288         req->nixlf = true;
289         req->sso = true;
290         req->ssow = true;
291         req->timlfs = true;
292         req->cptlfs = true;
293
294         return otx2_mbox_process(mbox);
295 }
296
297 static int
298 otx2_eth_dev_init(struct rte_eth_dev *eth_dev)
299 {
300         struct otx2_eth_dev *dev = otx2_eth_pmd_priv(eth_dev);
301         struct rte_pci_device *pci_dev;
302         int rc, max_entries;
303
304         eth_dev->dev_ops = &otx2_eth_dev_ops;
305
306         /* For secondary processes, the primary has done all the work */
307         if (rte_eal_process_type() != RTE_PROC_PRIMARY) {
308                 /* Setup callbacks for secondary process */
309                 otx2_eth_set_tx_function(eth_dev);
310                 otx2_eth_set_rx_function(eth_dev);
311                 return 0;
312         }
313
314         pci_dev = RTE_ETH_DEV_TO_PCI(eth_dev);
315
316         rte_eth_copy_pci_info(eth_dev, pci_dev);
317         eth_dev->data->dev_flags |= RTE_ETH_DEV_CLOSE_REMOVE;
318
319         /* Zero out everything after OTX2_DEV to allow proper dev_reset() */
320         memset(&dev->otx2_eth_dev_data_start, 0, sizeof(*dev) -
321                 offsetof(struct otx2_eth_dev, otx2_eth_dev_data_start));
322
323         /* Parse devargs string */
324         rc = otx2_ethdev_parse_devargs(eth_dev->device->devargs, dev);
325         if (rc) {
326                 otx2_err("Failed to parse devargs rc=%d", rc);
327                 goto error;
328         }
329
330         if (!dev->mbox_active) {
331                 /* Initialize the base otx2_dev object
332                  * only if already present
333                  */
334                 rc = otx2_dev_init(pci_dev, dev);
335                 if (rc) {
336                         otx2_err("Failed to initialize otx2_dev rc=%d", rc);
337                         goto error;
338                 }
339         }
340         /* Device generic callbacks */
341         dev->ops = &otx2_dev_ops;
342         dev->eth_dev = eth_dev;
343
344         /* Grab the NPA LF if required */
345         rc = otx2_npa_lf_init(pci_dev, dev);
346         if (rc)
347                 goto otx2_dev_uninit;
348
349         dev->configured = 0;
350         dev->drv_inited = true;
351         dev->base = dev->bar2 + (RVU_BLOCK_ADDR_NIX0 << 20);
352         dev->lmt_addr = dev->bar2 + (RVU_BLOCK_ADDR_LMT << 20);
353
354         /* Attach NIX LF */
355         rc = nix_lf_attach(dev);
356         if (rc)
357                 goto otx2_npa_uninit;
358
359         /* Get NIX MSIX offset */
360         rc = nix_lf_get_msix_offset(dev);
361         if (rc)
362                 goto otx2_npa_uninit;
363
364         /* Register LF irq handlers */
365         rc = otx2_nix_register_irqs(eth_dev);
366         if (rc)
367                 goto mbox_detach;
368
369         /* Get maximum number of supported MAC entries */
370         max_entries = otx2_cgx_mac_max_entries_get(dev);
371         if (max_entries < 0) {
372                 otx2_err("Failed to get max entries for mac addr");
373                 rc = -ENOTSUP;
374                 goto unregister_irq;
375         }
376
377         /* For VFs, returned max_entries will be 0. But to keep default MAC
378          * address, one entry must be allocated. So setting up to 1.
379          */
380         if (max_entries == 0)
381                 max_entries = 1;
382
383         eth_dev->data->mac_addrs = rte_zmalloc("mac_addr", max_entries *
384                                                RTE_ETHER_ADDR_LEN, 0);
385         if (eth_dev->data->mac_addrs == NULL) {
386                 otx2_err("Failed to allocate memory for mac addr");
387                 rc = -ENOMEM;
388                 goto unregister_irq;
389         }
390
391         dev->max_mac_entries = max_entries;
392
393         rc = otx2_nix_mac_addr_get(eth_dev, dev->mac_addr);
394         if (rc)
395                 goto free_mac_addrs;
396
397         /* Update the mac address */
398         memcpy(eth_dev->data->mac_addrs, dev->mac_addr, RTE_ETHER_ADDR_LEN);
399
400         /* Also sync same MAC address to CGX table */
401         otx2_cgx_mac_addr_set(eth_dev, &eth_dev->data->mac_addrs[0]);
402
403         dev->tx_offload_capa = nix_get_tx_offload_capa(dev);
404         dev->rx_offload_capa = nix_get_rx_offload_capa(dev);
405
406         if (otx2_dev_is_A0(dev)) {
407                 dev->hwcap |= OTX2_FIXUP_F_MIN_4K_Q;
408                 dev->hwcap |= OTX2_FIXUP_F_LIMIT_CQ_FULL;
409         }
410
411         otx2_nix_dbg("Port=%d pf=%d vf=%d ver=%s msix_off=%d hwcap=0x%" PRIx64
412                      " rxoffload_capa=0x%" PRIx64 " txoffload_capa=0x%" PRIx64,
413                      eth_dev->data->port_id, dev->pf, dev->vf,
414                      OTX2_ETH_DEV_PMD_VERSION, dev->nix_msixoff, dev->hwcap,
415                      dev->rx_offload_capa, dev->tx_offload_capa);
416         return 0;
417
418 free_mac_addrs:
419         rte_free(eth_dev->data->mac_addrs);
420 unregister_irq:
421         otx2_nix_unregister_irqs(eth_dev);
422 mbox_detach:
423         otx2_eth_dev_lf_detach(dev->mbox);
424 otx2_npa_uninit:
425         otx2_npa_lf_fini();
426 otx2_dev_uninit:
427         otx2_dev_fini(pci_dev, dev);
428 error:
429         otx2_err("Failed to init nix eth_dev rc=%d", rc);
430         return rc;
431 }
432
433 static int
434 otx2_eth_dev_uninit(struct rte_eth_dev *eth_dev, bool mbox_close)
435 {
436         struct otx2_eth_dev *dev = otx2_eth_pmd_priv(eth_dev);
437         struct rte_pci_device *pci_dev;
438         int rc;
439
440         /* Nothing to be done for secondary processes */
441         if (rte_eal_process_type() != RTE_PROC_PRIMARY)
442                 return 0;
443
444         /* Unregister queue irqs */
445         oxt2_nix_unregister_queue_irqs(eth_dev);
446
447         rc = nix_lf_free(dev);
448         if (rc)
449                 otx2_err("Failed to free nix lf, rc=%d", rc);
450
451         rc = otx2_npa_lf_fini();
452         if (rc)
453                 otx2_err("Failed to cleanup npa lf, rc=%d", rc);
454
455         rte_free(eth_dev->data->mac_addrs);
456         eth_dev->data->mac_addrs = NULL;
457         dev->drv_inited = false;
458
459         pci_dev = RTE_ETH_DEV_TO_PCI(eth_dev);
460         otx2_nix_unregister_irqs(eth_dev);
461
462         rc = otx2_eth_dev_lf_detach(dev->mbox);
463         if (rc)
464                 otx2_err("Failed to detach resources, rc=%d", rc);
465
466         /* Check if mbox close is needed */
467         if (!mbox_close)
468                 return 0;
469
470         if (otx2_npa_lf_active(dev) || otx2_dev_active_vfs(dev)) {
471                 /* Will be freed later by PMD */
472                 eth_dev->data->dev_private = NULL;
473                 return 0;
474         }
475
476         otx2_dev_fini(pci_dev, dev);
477         return 0;
478 }
479
480 static int
481 nix_remove(struct rte_pci_device *pci_dev)
482 {
483         struct rte_eth_dev *eth_dev;
484         struct otx2_idev_cfg *idev;
485         struct otx2_dev *otx2_dev;
486         int rc;
487
488         eth_dev = rte_eth_dev_allocated(pci_dev->device.name);
489         if (eth_dev) {
490                 /* Cleanup eth dev */
491                 rc = otx2_eth_dev_uninit(eth_dev, true);
492                 if (rc)
493                         return rc;
494
495                 rte_eth_dev_pci_release(eth_dev);
496         }
497
498         /* Nothing to be done for secondary processes */
499         if (rte_eal_process_type() != RTE_PROC_PRIMARY)
500                 return 0;
501
502         /* Check for common resources */
503         idev = otx2_intra_dev_get_cfg();
504         if (!idev || !idev->npa_lf || idev->npa_lf->pci_dev != pci_dev)
505                 return 0;
506
507         otx2_dev = container_of(idev->npa_lf, struct otx2_dev, npalf);
508
509         if (otx2_npa_lf_active(otx2_dev) || otx2_dev_active_vfs(otx2_dev))
510                 goto exit;
511
512         /* Safe to cleanup mbox as no more users */
513         otx2_dev_fini(pci_dev, otx2_dev);
514         rte_free(otx2_dev);
515         return 0;
516
517 exit:
518         otx2_info("%s: common resource in use by other devices", pci_dev->name);
519         return -EAGAIN;
520 }
521
522 static int
523 nix_probe(struct rte_pci_driver *pci_drv, struct rte_pci_device *pci_dev)
524 {
525         int rc;
526
527         RTE_SET_USED(pci_drv);
528
529         rc = rte_eth_dev_pci_generic_probe(pci_dev, sizeof(struct otx2_eth_dev),
530                                            otx2_eth_dev_init);
531
532         /* On error on secondary, recheck if port exists in primary or
533          * in mid of detach state.
534          */
535         if (rte_eal_process_type() != RTE_PROC_PRIMARY && rc)
536                 if (!rte_eth_dev_allocated(pci_dev->device.name))
537                         return 0;
538         return rc;
539 }
540
541 static const struct rte_pci_id pci_nix_map[] = {
542         {
543                 RTE_PCI_DEVICE(PCI_VENDOR_ID_CAVIUM, PCI_DEVID_OCTEONTX2_RVU_PF)
544         },
545         {
546                 RTE_PCI_DEVICE(PCI_VENDOR_ID_CAVIUM, PCI_DEVID_OCTEONTX2_RVU_VF)
547         },
548         {
549                 RTE_PCI_DEVICE(PCI_VENDOR_ID_CAVIUM,
550                                PCI_DEVID_OCTEONTX2_RVU_AF_VF)
551         },
552         {
553                 .vendor_id = 0,
554         },
555 };
556
557 static struct rte_pci_driver pci_nix = {
558         .id_table = pci_nix_map,
559         .drv_flags = RTE_PCI_DRV_NEED_MAPPING | RTE_PCI_DRV_IOVA_AS_VA |
560                         RTE_PCI_DRV_INTR_LSC,
561         .probe = nix_probe,
562         .remove = nix_remove,
563 };
564
565 RTE_PMD_REGISTER_PCI(net_octeontx2, pci_nix);
566 RTE_PMD_REGISTER_PCI_TABLE(net_octeontx2, pci_nix_map);
567 RTE_PMD_REGISTER_KMOD_DEP(net_octeontx2, "vfio-pci");