net/octeontx2: add MTU set operation
[dpdk.git] / drivers / net / octeontx2 / otx2_ethdev.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(C) 2019 Marvell International Ltd.
3  */
4
5 #ifndef __OTX2_ETHDEV_H__
6 #define __OTX2_ETHDEV_H__
7
8 #include <stdint.h>
9
10 #include <rte_common.h>
11 #include <rte_ethdev.h>
12 #include <rte_kvargs.h>
13 #include <rte_mbuf.h>
14 #include <rte_mempool.h>
15 #include <rte_string_fns.h>
16 #include <rte_time.h>
17
18 #include "otx2_common.h"
19 #include "otx2_dev.h"
20 #include "otx2_flow.h"
21 #include "otx2_irq.h"
22 #include "otx2_mempool.h"
23 #include "otx2_rx.h"
24 #include "otx2_tm.h"
25 #include "otx2_tx.h"
26
27 #define OTX2_ETH_DEV_PMD_VERSION        "1.0"
28
29 /* Ethdev HWCAP and Fixup flags. Use from MSB bits to avoid conflict with dev */
30
31 /* Minimum CQ size should be 4K */
32 #define OTX2_FIXUP_F_MIN_4K_Q           BIT_ULL(63)
33 #define otx2_ethdev_fixup_is_min_4k_q(dev)      \
34                                 ((dev)->hwcap & OTX2_FIXUP_F_MIN_4K_Q)
35 /* Limit CQ being full */
36 #define OTX2_FIXUP_F_LIMIT_CQ_FULL      BIT_ULL(62)
37 #define otx2_ethdev_fixup_is_limit_cq_full(dev) \
38                                 ((dev)->hwcap & OTX2_FIXUP_F_LIMIT_CQ_FULL)
39
40 /* Used for struct otx2_eth_dev::flags */
41 #define OTX2_LINK_CFG_IN_PROGRESS_F     BIT_ULL(0)
42
43 /* VLAN tag inserted by NIX_TX_VTAG_ACTION.
44  * In Tx space is always reserved for this in FRS.
45  */
46 #define NIX_MAX_VTAG_INS                2
47 #define NIX_MAX_VTAG_ACT_SIZE           (4 * NIX_MAX_VTAG_INS)
48
49 /* ETH_HLEN+ETH_FCS+2*VLAN_HLEN */
50 #define NIX_L2_OVERHEAD \
51         (RTE_ETHER_HDR_LEN + RTE_ETHER_CRC_LEN + 8)
52
53 /* HW config of frame size doesn't include FCS */
54 #define NIX_MAX_HW_FRS                  9212
55 #define NIX_MIN_HW_FRS                  60
56
57 /* Since HW FRS includes NPC VTAG insertion space, user has reduced FRS */
58 #define NIX_MAX_FRS     \
59         (NIX_MAX_HW_FRS + RTE_ETHER_CRC_LEN - NIX_MAX_VTAG_ACT_SIZE)
60
61 #define NIX_MIN_FRS     \
62         (NIX_MIN_HW_FRS + RTE_ETHER_CRC_LEN)
63
64 #define NIX_MAX_MTU     \
65         (NIX_MAX_FRS - NIX_L2_OVERHEAD)
66
67 #define NIX_MAX_SQB                     512
68 #define NIX_MIN_SQB                     32
69 #define NIX_SQB_LIST_SPACE              2
70 #define NIX_RSS_RETA_SIZE_MAX           256
71 /* Group 0 will be used for RSS, 1 -7 will be used for rte_flow RSS action*/
72 #define NIX_RSS_GRPS                    8
73 #define NIX_HASH_KEY_SIZE               48 /* 352 Bits */
74 #define NIX_RSS_RETA_SIZE               64
75 #define NIX_RX_MIN_DESC                 16
76 #define NIX_RX_MIN_DESC_ALIGN           16
77 #define NIX_RX_NB_SEG_MAX               6
78 #define NIX_CQ_ENTRY_SZ                 128
79 #define NIX_CQ_ALIGN                    512
80 #define NIX_SQB_LOWER_THRESH            90
81 #define LMT_SLOT_MASK                   0x7f
82
83 /* If PTP is enabled additional SEND MEM DESC is required which
84  * takes 2 words, hence max 7 iova address are possible
85  */
86 #if defined(RTE_LIBRTE_IEEE1588)
87 #define NIX_TX_NB_SEG_MAX               7
88 #else
89 #define NIX_TX_NB_SEG_MAX               9
90 #endif
91
92 #define NIX_TX_MSEG_SG_DWORDS                           \
93         ((RTE_ALIGN_MUL_CEIL(NIX_TX_NB_SEG_MAX, 3) / 3) \
94          + NIX_TX_NB_SEG_MAX)
95
96 /* Apply BP when CQ is 75% full */
97 #define NIX_CQ_BP_LEVEL (25 * 256 / 100)
98
99 #define CQ_OP_STAT_OP_ERR       63
100 #define CQ_OP_STAT_CQ_ERR       46
101
102 #define OP_ERR                  BIT_ULL(CQ_OP_STAT_OP_ERR)
103 #define CQ_ERR                  BIT_ULL(CQ_OP_STAT_CQ_ERR)
104
105 #define NIX_RSS_OFFLOAD         (ETH_RSS_PORT | ETH_RSS_IP | ETH_RSS_UDP |\
106                                  ETH_RSS_TCP | ETH_RSS_SCTP | \
107                                  ETH_RSS_TUNNEL | ETH_RSS_L2_PAYLOAD)
108
109 #define NIX_TX_OFFLOAD_CAPA ( \
110         DEV_TX_OFFLOAD_MBUF_FAST_FREE   | \
111         DEV_TX_OFFLOAD_MT_LOCKFREE      | \
112         DEV_TX_OFFLOAD_VLAN_INSERT      | \
113         DEV_TX_OFFLOAD_QINQ_INSERT      | \
114         DEV_TX_OFFLOAD_OUTER_IPV4_CKSUM | \
115         DEV_TX_OFFLOAD_OUTER_UDP_CKSUM  | \
116         DEV_TX_OFFLOAD_TCP_CKSUM        | \
117         DEV_TX_OFFLOAD_UDP_CKSUM        | \
118         DEV_TX_OFFLOAD_SCTP_CKSUM       | \
119         DEV_TX_OFFLOAD_MULTI_SEGS       | \
120         DEV_TX_OFFLOAD_IPV4_CKSUM)
121
122 #define NIX_RX_OFFLOAD_CAPA ( \
123         DEV_RX_OFFLOAD_CHECKSUM         | \
124         DEV_RX_OFFLOAD_SCTP_CKSUM       | \
125         DEV_RX_OFFLOAD_OUTER_IPV4_CKSUM | \
126         DEV_RX_OFFLOAD_SCATTER          | \
127         DEV_RX_OFFLOAD_JUMBO_FRAME      | \
128         DEV_RX_OFFLOAD_OUTER_UDP_CKSUM | \
129         DEV_RX_OFFLOAD_VLAN_STRIP | \
130         DEV_RX_OFFLOAD_VLAN_FILTER | \
131         DEV_RX_OFFLOAD_QINQ_STRIP | \
132         DEV_RX_OFFLOAD_TIMESTAMP)
133
134 #define NIX_DEFAULT_RSS_CTX_GROUP  0
135 #define NIX_DEFAULT_RSS_MCAM_IDX  -1
136
137 #define otx2_ethdev_is_ptp_en(dev)      ((dev)->ptp_en)
138
139 #define NIX_TIMESYNC_TX_CMD_LEN         8
140 /* Additional timesync values. */
141 #define OTX2_CYCLECOUNTER_MASK   0xffffffffffffffffULL
142
143 enum nix_q_size_e {
144         nix_q_size_16,  /* 16 entries */
145         nix_q_size_64,  /* 64 entries */
146         nix_q_size_256,
147         nix_q_size_1K,
148         nix_q_size_4K,
149         nix_q_size_16K,
150         nix_q_size_64K,
151         nix_q_size_256K,
152         nix_q_size_1M,  /* Million entries */
153         nix_q_size_max
154 };
155
156 struct otx2_qint {
157         struct rte_eth_dev *eth_dev;
158         uint8_t qintx;
159 };
160
161 struct otx2_rss_info {
162         uint64_t nix_rss;
163         uint32_t flowkey_cfg;
164         uint16_t rss_size;
165         uint8_t rss_grps;
166         uint8_t alg_idx; /* Selected algo index */
167         uint16_t ind_tbl[NIX_RSS_RETA_SIZE_MAX];
168         uint8_t key[NIX_HASH_KEY_SIZE];
169 };
170
171 struct otx2_eth_qconf {
172         union {
173                 struct rte_eth_txconf tx;
174                 struct rte_eth_rxconf rx;
175         } conf;
176         void *mempool;
177         uint32_t socket_id;
178         uint16_t nb_desc;
179 };
180
181 struct otx2_fc_info {
182         enum rte_eth_fc_mode mode;  /**< Link flow control mode */
183         uint8_t rx_pause;
184         uint8_t tx_pause;
185         uint8_t chan_cnt;
186         uint16_t bpid[NIX_MAX_CHAN];
187 };
188
189 struct vlan_mkex_info {
190         struct npc_xtract_info la_xtract;
191         struct npc_xtract_info lb_xtract;
192         uint64_t lb_lt_offset;
193 };
194
195 struct vlan_entry {
196         uint32_t mcam_idx;
197         uint16_t vlan_id;
198         TAILQ_ENTRY(vlan_entry) next;
199 };
200
201 TAILQ_HEAD(otx2_vlan_filter_tbl, vlan_entry);
202
203 struct otx2_vlan_info {
204         struct otx2_vlan_filter_tbl fltr_tbl;
205         /* MKEX layer info */
206         struct mcam_entry def_tx_mcam_ent;
207         struct mcam_entry def_rx_mcam_ent;
208         struct vlan_mkex_info mkex;
209         /* Default mcam entry that matches vlan packets */
210         uint32_t def_rx_mcam_idx;
211         uint32_t def_tx_mcam_idx;
212         /* MCAM entry that matches double vlan packets */
213         uint32_t qinq_mcam_idx;
214         /* Indices of tx_vtag def registers */
215         uint32_t outer_vlan_idx;
216         uint32_t inner_vlan_idx;
217         uint16_t outer_vlan_tpid;
218         uint16_t inner_vlan_tpid;
219         uint16_t pvid;
220         /* QinQ entry allocated before default one */
221         uint8_t qinq_before_def;
222         uint8_t pvid_insert_on;
223         /* Rx vtag action type */
224         uint8_t vtag_type_idx;
225         uint8_t filter_on;
226         uint8_t strip_on;
227         uint8_t qinq_on;
228         uint8_t promisc_on;
229 };
230
231 struct otx2_eth_dev {
232         OTX2_DEV; /* Base class */
233         MARKER otx2_eth_dev_data_start;
234         uint16_t sqb_size;
235         uint16_t rx_chan_base;
236         uint16_t tx_chan_base;
237         uint8_t rx_chan_cnt;
238         uint8_t tx_chan_cnt;
239         uint8_t lso_tsov4_idx;
240         uint8_t lso_tsov6_idx;
241         uint8_t mac_addr[RTE_ETHER_ADDR_LEN];
242         uint8_t mkex_pfl_name[MKEX_NAME_LEN];
243         uint8_t max_mac_entries;
244         uint8_t lf_tx_stats;
245         uint8_t lf_rx_stats;
246         uint16_t flags;
247         uint16_t cints;
248         uint16_t qints;
249         uint8_t configured;
250         uint8_t configured_qints;
251         uint8_t configured_nb_rx_qs;
252         uint8_t configured_nb_tx_qs;
253         uint16_t nix_msixoff;
254         uintptr_t base;
255         uintptr_t lmt_addr;
256         uint16_t scalar_ena;
257         uint16_t max_sqb_count;
258         uint16_t rx_offload_flags; /* Selected Rx offload flags(NIX_RX_*_F) */
259         uint64_t rx_offloads;
260         uint16_t tx_offload_flags; /* Selected Tx offload flags(NIX_TX_*_F) */
261         uint64_t tx_offloads;
262         uint64_t rx_offload_capa;
263         uint64_t tx_offload_capa;
264         struct otx2_qint qints_mem[RTE_MAX_QUEUES_PER_PORT];
265         uint16_t txschq[NIX_TXSCH_LVL_CNT];
266         uint16_t txschq_contig[NIX_TXSCH_LVL_CNT];
267         uint16_t txschq_index[NIX_TXSCH_LVL_CNT];
268         uint16_t txschq_contig_index[NIX_TXSCH_LVL_CNT];
269         /* Dis-contiguous queues */
270         uint16_t txschq_list[NIX_TXSCH_LVL_CNT][MAX_TXSCHQ_PER_FUNC];
271         /* Contiguous queues */
272         uint16_t txschq_contig_list[NIX_TXSCH_LVL_CNT][MAX_TXSCHQ_PER_FUNC];
273         uint16_t otx2_tm_root_lvl;
274         uint16_t tm_flags;
275         uint16_t tm_leaf_cnt;
276         struct otx2_nix_tm_node_list node_list;
277         struct otx2_nix_tm_shaper_profile_list shaper_profile_list;
278         struct otx2_rss_info rss_info;
279         struct otx2_fc_info fc_info;
280         uint32_t txmap[RTE_ETHDEV_QUEUE_STAT_CNTRS];
281         uint32_t rxmap[RTE_ETHDEV_QUEUE_STAT_CNTRS];
282         struct otx2_npc_flow_info npc_flow;
283         struct otx2_vlan_info vlan_info;
284         struct otx2_eth_qconf *tx_qconf;
285         struct otx2_eth_qconf *rx_qconf;
286         struct rte_eth_dev *eth_dev;
287         eth_rx_burst_t rx_pkt_burst_no_offload;
288         /* PTP counters */
289         bool ptp_en;
290         struct otx2_timesync_info tstamp;
291         struct rte_timecounter  systime_tc;
292         struct rte_timecounter  rx_tstamp_tc;
293         struct rte_timecounter  tx_tstamp_tc;
294 } __rte_cache_aligned;
295
296 struct otx2_eth_txq {
297         uint64_t cmd[8];
298         int64_t fc_cache_pkts;
299         uint64_t *fc_mem;
300         void *lmt_addr;
301         rte_iova_t io_addr;
302         rte_iova_t fc_iova;
303         uint16_t sqes_per_sqb_log2;
304         int16_t nb_sqb_bufs_adj;
305         MARKER slow_path_start;
306         uint16_t nb_sqb_bufs;
307         uint16_t sq;
308         uint64_t offloads;
309         struct otx2_eth_dev *dev;
310         struct rte_mempool *sqb_pool;
311         struct otx2_eth_qconf qconf;
312 } __rte_cache_aligned;
313
314 struct otx2_eth_rxq {
315         uint64_t mbuf_initializer;
316         uint64_t data_off;
317         uintptr_t desc;
318         void *lookup_mem;
319         uintptr_t cq_door;
320         uint64_t wdata;
321         int64_t *cq_status;
322         uint32_t head;
323         uint32_t qmask;
324         uint32_t available;
325         uint16_t rq;
326         struct otx2_timesync_info *tstamp;
327         MARKER slow_path_start;
328         uint64_t aura;
329         uint64_t offloads;
330         uint32_t qlen;
331         struct rte_mempool *pool;
332         enum nix_q_size_e qsize;
333         struct rte_eth_dev *eth_dev;
334         struct otx2_eth_qconf qconf;
335 } __rte_cache_aligned;
336
337 static inline struct otx2_eth_dev *
338 otx2_eth_pmd_priv(struct rte_eth_dev *eth_dev)
339 {
340         return eth_dev->data->dev_private;
341 }
342
343 /* Ops */
344 void otx2_nix_info_get(struct rte_eth_dev *eth_dev,
345                        struct rte_eth_dev_info *dev_info);
346 int otx2_nix_dev_filter_ctrl(struct rte_eth_dev *eth_dev,
347                              enum rte_filter_type filter_type,
348                              enum rte_filter_op filter_op, void *arg);
349 int otx2_nix_fw_version_get(struct rte_eth_dev *eth_dev, char *fw_version,
350                             size_t fw_size);
351 int otx2_nix_get_module_info(struct rte_eth_dev *eth_dev,
352                              struct rte_eth_dev_module_info *modinfo);
353 int otx2_nix_get_module_eeprom(struct rte_eth_dev *eth_dev,
354                                struct rte_dev_eeprom_info *info);
355 int otx2_nix_pool_ops_supported(struct rte_eth_dev *eth_dev, const char *pool);
356 void otx2_nix_rxq_info_get(struct rte_eth_dev *eth_dev, uint16_t queue_id,
357                            struct rte_eth_rxq_info *qinfo);
358 void otx2_nix_txq_info_get(struct rte_eth_dev *eth_dev, uint16_t queue_id,
359                            struct rte_eth_txq_info *qinfo);
360 uint32_t otx2_nix_rx_queue_count(struct rte_eth_dev *eth_dev, uint16_t qidx);
361 int otx2_nix_tx_done_cleanup(void *txq, uint32_t free_cnt);
362 int otx2_nix_rx_descriptor_done(void *rxq, uint16_t offset);
363 int otx2_nix_rx_descriptor_status(void *rx_queue, uint16_t offset);
364
365 void otx2_nix_promisc_config(struct rte_eth_dev *eth_dev, int en);
366 void otx2_nix_promisc_enable(struct rte_eth_dev *eth_dev);
367 void otx2_nix_promisc_disable(struct rte_eth_dev *eth_dev);
368 void otx2_nix_allmulticast_enable(struct rte_eth_dev *eth_dev);
369 void otx2_nix_allmulticast_disable(struct rte_eth_dev *eth_dev);
370 int otx2_nix_tx_queue_start(struct rte_eth_dev *eth_dev, uint16_t qidx);
371 int otx2_nix_tx_queue_stop(struct rte_eth_dev *eth_dev, uint16_t qidx);
372 uint64_t otx2_nix_rxq_mbuf_setup(struct otx2_eth_dev *dev, uint16_t port_id);
373
374 /* MTU */
375 int otx2_nix_mtu_set(struct rte_eth_dev *eth_dev, uint16_t mtu);
376 int otx2_nix_recalc_mtu(struct rte_eth_dev *eth_dev);
377
378 /* Link */
379 void otx2_nix_toggle_flag_link_cfg(struct otx2_eth_dev *dev, bool set);
380 int otx2_nix_link_update(struct rte_eth_dev *eth_dev, int wait_to_complete);
381 void otx2_eth_dev_link_status_update(struct otx2_dev *dev,
382                                      struct cgx_link_user_info *link);
383
384 /* IRQ */
385 int otx2_nix_register_irqs(struct rte_eth_dev *eth_dev);
386 int oxt2_nix_register_queue_irqs(struct rte_eth_dev *eth_dev);
387 void otx2_nix_unregister_irqs(struct rte_eth_dev *eth_dev);
388 void oxt2_nix_unregister_queue_irqs(struct rte_eth_dev *eth_dev);
389
390 /* Debug */
391 int otx2_nix_reg_dump(struct otx2_eth_dev *dev, uint64_t *data);
392 int otx2_nix_dev_get_reg(struct rte_eth_dev *eth_dev,
393                          struct rte_dev_reg_info *regs);
394 int otx2_nix_queues_ctx_dump(struct rte_eth_dev *eth_dev);
395 void otx2_nix_cqe_dump(const struct nix_cqe_hdr_s *cq);
396
397 /* Stats */
398 int otx2_nix_dev_stats_get(struct rte_eth_dev *eth_dev,
399                            struct rte_eth_stats *stats);
400 void otx2_nix_dev_stats_reset(struct rte_eth_dev *eth_dev);
401
402 int otx2_nix_queue_stats_mapping(struct rte_eth_dev *dev,
403                                  uint16_t queue_id, uint8_t stat_idx,
404                                  uint8_t is_rx);
405 int otx2_nix_xstats_get(struct rte_eth_dev *eth_dev,
406                         struct rte_eth_xstat *xstats, unsigned int n);
407 int otx2_nix_xstats_get_names(struct rte_eth_dev *eth_dev,
408                               struct rte_eth_xstat_name *xstats_names,
409                               unsigned int limit);
410 void otx2_nix_xstats_reset(struct rte_eth_dev *eth_dev);
411
412 int otx2_nix_xstats_get_by_id(struct rte_eth_dev *eth_dev,
413                               const uint64_t *ids,
414                               uint64_t *values, unsigned int n);
415 int otx2_nix_xstats_get_names_by_id(struct rte_eth_dev *eth_dev,
416                                     struct rte_eth_xstat_name *xstats_names,
417                                     const uint64_t *ids, unsigned int limit);
418
419 /* RSS */
420 void otx2_nix_rss_set_key(struct otx2_eth_dev *dev,
421                           uint8_t *key, uint32_t key_len);
422 uint32_t otx2_rss_ethdev_to_nix(struct otx2_eth_dev *dev,
423                                 uint64_t ethdev_rss, uint8_t rss_level);
424 int otx2_rss_set_hf(struct otx2_eth_dev *dev,
425                     uint32_t flowkey_cfg, uint8_t *alg_idx,
426                     uint8_t group, int mcam_index);
427 int otx2_nix_rss_tbl_init(struct otx2_eth_dev *dev, uint8_t group,
428                           uint16_t *ind_tbl);
429 int otx2_nix_rss_config(struct rte_eth_dev *eth_dev);
430
431 int otx2_nix_dev_reta_update(struct rte_eth_dev *eth_dev,
432                              struct rte_eth_rss_reta_entry64 *reta_conf,
433                              uint16_t reta_size);
434 int otx2_nix_dev_reta_query(struct rte_eth_dev *eth_dev,
435                             struct rte_eth_rss_reta_entry64 *reta_conf,
436                             uint16_t reta_size);
437 int otx2_nix_rss_hash_update(struct rte_eth_dev *eth_dev,
438                              struct rte_eth_rss_conf *rss_conf);
439
440 int otx2_nix_rss_hash_conf_get(struct rte_eth_dev *eth_dev,
441                                struct rte_eth_rss_conf *rss_conf);
442
443 /* CGX */
444 int otx2_cgx_rxtx_start(struct otx2_eth_dev *dev);
445 int otx2_cgx_rxtx_stop(struct otx2_eth_dev *dev);
446 int otx2_cgx_mac_addr_set(struct rte_eth_dev *eth_dev,
447                           struct rte_ether_addr *addr);
448
449 /* Flow Control */
450 int otx2_nix_flow_ctrl_get(struct rte_eth_dev *eth_dev,
451                            struct rte_eth_fc_conf *fc_conf);
452
453 int otx2_nix_flow_ctrl_set(struct rte_eth_dev *eth_dev,
454                            struct rte_eth_fc_conf *fc_conf);
455
456 int otx2_nix_rxchan_bpid_cfg(struct rte_eth_dev *eth_dev, bool enb);
457
458 int otx2_nix_update_flow_ctrl_mode(struct rte_eth_dev *eth_dev);
459
460 /* VLAN */
461 int otx2_nix_vlan_offload_init(struct rte_eth_dev *eth_dev);
462 int otx2_nix_vlan_fini(struct rte_eth_dev *eth_dev);
463 int otx2_nix_vlan_offload_set(struct rte_eth_dev *eth_dev, int mask);
464 void otx2_nix_vlan_update_promisc(struct rte_eth_dev *eth_dev, int enable);
465 int otx2_nix_vlan_filter_set(struct rte_eth_dev *eth_dev, uint16_t vlan_id,
466                              int on);
467 void otx2_nix_vlan_strip_queue_set(struct rte_eth_dev *dev,
468                                    uint16_t queue, int on);
469 int otx2_nix_vlan_tpid_set(struct rte_eth_dev *eth_dev,
470                            enum rte_vlan_type type, uint16_t tpid);
471 int otx2_nix_vlan_pvid_set(struct rte_eth_dev *dev, uint16_t vlan_id, int on);
472
473 /* Lookup configuration */
474 void *otx2_nix_fastpath_lookup_mem_get(void);
475
476 /* PTYPES */
477 const uint32_t *otx2_nix_supported_ptypes_get(struct rte_eth_dev *dev);
478
479 /* Mac address handling */
480 int otx2_nix_mac_addr_set(struct rte_eth_dev *eth_dev,
481                           struct rte_ether_addr *addr);
482 int otx2_nix_mac_addr_get(struct rte_eth_dev *eth_dev, uint8_t *addr);
483 int otx2_nix_mac_addr_add(struct rte_eth_dev *eth_dev,
484                           struct rte_ether_addr *addr,
485                           uint32_t index, uint32_t pool);
486 void otx2_nix_mac_addr_del(struct rte_eth_dev *eth_dev, uint32_t index);
487 int otx2_cgx_mac_max_entries_get(struct otx2_eth_dev *dev);
488
489 /* Devargs */
490 int otx2_ethdev_parse_devargs(struct rte_devargs *devargs,
491                               struct otx2_eth_dev *dev);
492
493 /* Rx and Tx routines */
494 void otx2_eth_set_rx_function(struct rte_eth_dev *eth_dev);
495 void otx2_eth_set_tx_function(struct rte_eth_dev *eth_dev);
496 void otx2_nix_form_default_desc(struct otx2_eth_txq *txq);
497
498 /* Timesync - PTP routines */
499 int otx2_nix_timesync_enable(struct rte_eth_dev *eth_dev);
500 int otx2_nix_timesync_disable(struct rte_eth_dev *eth_dev);
501 int otx2_nix_timesync_read_rx_timestamp(struct rte_eth_dev *eth_dev,
502                                         struct timespec *timestamp,
503                                         uint32_t flags);
504 int otx2_nix_timesync_read_tx_timestamp(struct rte_eth_dev *eth_dev,
505                                         struct timespec *timestamp);
506 int otx2_nix_timesync_adjust_time(struct rte_eth_dev *eth_dev, int64_t delta);
507 int otx2_nix_timesync_write_time(struct rte_eth_dev *eth_dev,
508                                  const struct timespec *ts);
509 int otx2_nix_timesync_read_time(struct rte_eth_dev *eth_dev,
510                                 struct timespec *ts);
511 int otx2_eth_dev_ptp_info_update(struct otx2_dev *dev, bool ptp_en);
512
513 #endif /* __OTX2_ETHDEV_H__ */