net/sfc/base: import software per-queue statistics
[dpdk.git] / drivers / net / sfc / base / ef10_impl.h
1 /*
2  * Copyright (c) 2015-2016 Solarflare Communications Inc.
3  * All rights reserved.
4  *
5  * Redistribution and use in source and binary forms, with or without
6  * modification, are permitted provided that the following conditions are met:
7  *
8  * 1. Redistributions of source code must retain the above copyright notice,
9  *    this list of conditions and the following disclaimer.
10  * 2. Redistributions in binary form must reproduce the above copyright notice,
11  *    this list of conditions and the following disclaimer in the documentation
12  *    and/or other materials provided with the distribution.
13  *
14  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
15  * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
16  * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
18  * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
19  * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
20  * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS;
21  * OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY,
22  * WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR
23  * OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE,
24  * EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
25  *
26  * The views and conclusions contained in the software and documentation are
27  * those of the authors and should not be interpreted as representing official
28  * policies, either expressed or implied, of the FreeBSD Project.
29  */
30
31 #ifndef _SYS_EF10_IMPL_H
32 #define _SYS_EF10_IMPL_H
33
34 #ifdef  __cplusplus
35 extern "C" {
36 #endif
37
38 #if (EFSYS_OPT_HUNTINGTON && EFSYS_OPT_MEDFORD)
39 #define EF10_MAX_PIOBUF_NBUFS   MAX(HUNT_PIOBUF_NBUFS, MEDFORD_PIOBUF_NBUFS)
40 #elif EFSYS_OPT_HUNTINGTON
41 #define EF10_MAX_PIOBUF_NBUFS   HUNT_PIOBUF_NBUFS
42 #elif EFSYS_OPT_MEDFORD
43 #define EF10_MAX_PIOBUF_NBUFS   MEDFORD_PIOBUF_NBUFS
44 #endif
45
46 /*
47  * FIXME: This is just a power of 2 which fits in an MCDI v1 message, and could
48  * possibly be increased, or the write size reported by newer firmware used
49  * instead.
50  */
51 #define EF10_NVRAM_CHUNK 0x80
52
53 /* Alignment requirement for value written to RX WPTR:
54  *  the WPTR must be aligned to an 8 descriptor boundary
55  */
56 #define EF10_RX_WPTR_ALIGN 8
57
58 /*
59  * Max byte offset into the packet the TCP header must start for the hardware
60  * to be able to parse the packet correctly.
61  */
62 #define EF10_TCP_HEADER_OFFSET_LIMIT    208
63
64 /* Invalid RSS context handle */
65 #define EF10_RSS_CONTEXT_INVALID        (0xffffffff)
66
67
68 /* EV */
69
70         __checkReturn   efx_rc_t
71 ef10_ev_init(
72         __in            efx_nic_t *enp);
73
74                         void
75 ef10_ev_fini(
76         __in            efx_nic_t *enp);
77
78         __checkReturn   efx_rc_t
79 ef10_ev_qcreate(
80         __in            efx_nic_t *enp,
81         __in            unsigned int index,
82         __in            efsys_mem_t *esmp,
83         __in            size_t n,
84         __in            uint32_t id,
85         __in            uint32_t us,
86         __in            uint32_t flags,
87         __in            efx_evq_t *eep);
88
89                         void
90 ef10_ev_qdestroy(
91         __in            efx_evq_t *eep);
92
93         __checkReturn   efx_rc_t
94 ef10_ev_qprime(
95         __in            efx_evq_t *eep,
96         __in            unsigned int count);
97
98                         void
99 ef10_ev_qpost(
100         __in    efx_evq_t *eep,
101         __in    uint16_t data);
102
103         __checkReturn   efx_rc_t
104 ef10_ev_qmoderate(
105         __in            efx_evq_t *eep,
106         __in            unsigned int us);
107
108 #if EFSYS_OPT_QSTATS
109                         void
110 ef10_ev_qstats_update(
111         __in                            efx_evq_t *eep,
112         __inout_ecount(EV_NQSTATS)      efsys_stat_t *stat);
113 #endif /* EFSYS_OPT_QSTATS */
114
115                 void
116 ef10_ev_rxlabel_init(
117         __in            efx_evq_t *eep,
118         __in            efx_rxq_t *erp,
119         __in            unsigned int label,
120         __in            boolean_t packed_stream);
121
122                 void
123 ef10_ev_rxlabel_fini(
124         __in            efx_evq_t *eep,
125         __in            unsigned int label);
126
127 /* INTR */
128
129         __checkReturn   efx_rc_t
130 ef10_intr_init(
131         __in            efx_nic_t *enp,
132         __in            efx_intr_type_t type,
133         __in            efsys_mem_t *esmp);
134
135                         void
136 ef10_intr_enable(
137         __in            efx_nic_t *enp);
138
139                         void
140 ef10_intr_disable(
141         __in            efx_nic_t *enp);
142
143                         void
144 ef10_intr_disable_unlocked(
145         __in            efx_nic_t *enp);
146
147         __checkReturn   efx_rc_t
148 ef10_intr_trigger(
149         __in            efx_nic_t *enp,
150         __in            unsigned int level);
151
152                         void
153 ef10_intr_status_line(
154         __in            efx_nic_t *enp,
155         __out           boolean_t *fatalp,
156         __out           uint32_t *qmaskp);
157
158                         void
159 ef10_intr_status_message(
160         __in            efx_nic_t *enp,
161         __in            unsigned int message,
162         __out           boolean_t *fatalp);
163
164                         void
165 ef10_intr_fatal(
166         __in            efx_nic_t *enp);
167                         void
168 ef10_intr_fini(
169         __in            efx_nic_t *enp);
170
171 /* NIC */
172
173 extern  __checkReturn   efx_rc_t
174 ef10_nic_probe(
175         __in            efx_nic_t *enp);
176
177 extern  __checkReturn   efx_rc_t
178 ef10_nic_set_drv_limits(
179         __inout         efx_nic_t *enp,
180         __in            efx_drv_limits_t *edlp);
181
182 extern  __checkReturn   efx_rc_t
183 ef10_nic_get_vi_pool(
184         __in            efx_nic_t *enp,
185         __out           uint32_t *vi_countp);
186
187 extern  __checkReturn   efx_rc_t
188 ef10_nic_get_bar_region(
189         __in            efx_nic_t *enp,
190         __in            efx_nic_region_t region,
191         __out           uint32_t *offsetp,
192         __out           size_t *sizep);
193
194 extern  __checkReturn   efx_rc_t
195 ef10_nic_reset(
196         __in            efx_nic_t *enp);
197
198 extern  __checkReturn   efx_rc_t
199 ef10_nic_init(
200         __in            efx_nic_t *enp);
201
202 #if EFSYS_OPT_DIAG
203
204 extern  __checkReturn   efx_rc_t
205 ef10_nic_register_test(
206         __in            efx_nic_t *enp);
207
208 #endif  /* EFSYS_OPT_DIAG */
209
210 extern                  void
211 ef10_nic_fini(
212         __in            efx_nic_t *enp);
213
214 extern                  void
215 ef10_nic_unprobe(
216         __in            efx_nic_t *enp);
217
218
219 /* MAC */
220
221 extern  __checkReturn   efx_rc_t
222 ef10_mac_poll(
223         __in            efx_nic_t *enp,
224         __out           efx_link_mode_t *link_modep);
225
226 extern  __checkReturn   efx_rc_t
227 ef10_mac_up(
228         __in            efx_nic_t *enp,
229         __out           boolean_t *mac_upp);
230
231 extern  __checkReturn   efx_rc_t
232 ef10_mac_addr_set(
233         __in    efx_nic_t *enp);
234
235 extern  __checkReturn   efx_rc_t
236 ef10_mac_pdu_set(
237         __in    efx_nic_t *enp);
238
239 extern  __checkReturn   efx_rc_t
240 ef10_mac_pdu_get(
241         __in    efx_nic_t *enp,
242         __out   size_t *pdu);
243
244 extern  __checkReturn   efx_rc_t
245 ef10_mac_reconfigure(
246         __in    efx_nic_t *enp);
247
248 extern  __checkReturn   efx_rc_t
249 ef10_mac_multicast_list_set(
250         __in                            efx_nic_t *enp);
251
252 extern  __checkReturn   efx_rc_t
253 ef10_mac_filter_default_rxq_set(
254         __in            efx_nic_t *enp,
255         __in            efx_rxq_t *erp,
256         __in            boolean_t using_rss);
257
258 extern                  void
259 ef10_mac_filter_default_rxq_clear(
260         __in            efx_nic_t *enp);
261
262
263 /* MCDI */
264
265 #if EFSYS_OPT_MCDI
266
267 extern  __checkReturn   efx_rc_t
268 ef10_mcdi_init(
269         __in            efx_nic_t *enp,
270         __in            const efx_mcdi_transport_t *mtp);
271
272 extern                  void
273 ef10_mcdi_fini(
274         __in            efx_nic_t *enp);
275
276 extern                  void
277 ef10_mcdi_send_request(
278         __in                    efx_nic_t *enp,
279         __in_bcount(hdr_len)    void *hdrp,
280         __in                    size_t hdr_len,
281         __in_bcount(sdu_len)    void *sdup,
282         __in                    size_t sdu_len);
283
284 extern  __checkReturn   boolean_t
285 ef10_mcdi_poll_response(
286         __in            efx_nic_t *enp);
287
288 extern                  void
289 ef10_mcdi_read_response(
290         __in                    efx_nic_t *enp,
291         __out_bcount(length)    void *bufferp,
292         __in                    size_t offset,
293         __in                    size_t length);
294
295 extern                  efx_rc_t
296 ef10_mcdi_poll_reboot(
297         __in            efx_nic_t *enp);
298
299 extern  __checkReturn   efx_rc_t
300 ef10_mcdi_feature_supported(
301         __in            efx_nic_t *enp,
302         __in            efx_mcdi_feature_id_t id,
303         __out           boolean_t *supportedp);
304
305 extern                  void
306 ef10_mcdi_get_timeout(
307         __in            efx_nic_t *enp,
308         __in            efx_mcdi_req_t *emrp,
309         __out           uint32_t *timeoutp);
310
311 #endif /* EFSYS_OPT_MCDI */
312
313 /* NVRAM */
314
315
316 /* PHY */
317
318 typedef struct ef10_link_state_s {
319         uint32_t                els_adv_cap_mask;
320         uint32_t                els_lp_cap_mask;
321         unsigned int            els_fcntl;
322         efx_link_mode_t         els_link_mode;
323         boolean_t               els_mac_up;
324 } ef10_link_state_t;
325
326 extern                  void
327 ef10_phy_link_ev(
328         __in            efx_nic_t *enp,
329         __in            efx_qword_t *eqp,
330         __out           efx_link_mode_t *link_modep);
331
332 extern  __checkReturn   efx_rc_t
333 ef10_phy_get_link(
334         __in            efx_nic_t *enp,
335         __out           ef10_link_state_t *elsp);
336
337 extern  __checkReturn   efx_rc_t
338 ef10_phy_power(
339         __in            efx_nic_t *enp,
340         __in            boolean_t on);
341
342 extern  __checkReturn   efx_rc_t
343 ef10_phy_reconfigure(
344         __in            efx_nic_t *enp);
345
346 extern  __checkReturn   efx_rc_t
347 ef10_phy_verify(
348         __in            efx_nic_t *enp);
349
350 extern  __checkReturn   efx_rc_t
351 ef10_phy_oui_get(
352         __in            efx_nic_t *enp,
353         __out           uint32_t *ouip);
354
355 #if EFSYS_OPT_BIST
356
357 extern  __checkReturn           efx_rc_t
358 ef10_bist_enable_offline(
359         __in                    efx_nic_t *enp);
360
361 extern  __checkReturn           efx_rc_t
362 ef10_bist_start(
363         __in                    efx_nic_t *enp,
364         __in                    efx_bist_type_t type);
365
366 extern  __checkReturn           efx_rc_t
367 ef10_bist_poll(
368         __in                    efx_nic_t *enp,
369         __in                    efx_bist_type_t type,
370         __out                   efx_bist_result_t *resultp,
371         __out_opt __drv_when(count > 0, __notnull)
372         uint32_t        *value_maskp,
373         __out_ecount_opt(count) __drv_when(count > 0, __notnull)
374         unsigned long   *valuesp,
375         __in                    size_t count);
376
377 extern                          void
378 ef10_bist_stop(
379         __in                    efx_nic_t *enp,
380         __in                    efx_bist_type_t type);
381
382 #endif  /* EFSYS_OPT_BIST */
383
384 /* TX */
385
386 extern  __checkReturn   efx_rc_t
387 ef10_tx_init(
388         __in            efx_nic_t *enp);
389
390 extern                  void
391 ef10_tx_fini(
392         __in            efx_nic_t *enp);
393
394 extern  __checkReturn   efx_rc_t
395 ef10_tx_qcreate(
396         __in            efx_nic_t *enp,
397         __in            unsigned int index,
398         __in            unsigned int label,
399         __in            efsys_mem_t *esmp,
400         __in            size_t n,
401         __in            uint32_t id,
402         __in            uint16_t flags,
403         __in            efx_evq_t *eep,
404         __in            efx_txq_t *etp,
405         __out           unsigned int *addedp);
406
407 extern          void
408 ef10_tx_qdestroy(
409         __in            efx_txq_t *etp);
410
411 extern  __checkReturn   efx_rc_t
412 ef10_tx_qpost(
413         __in            efx_txq_t *etp,
414         __in_ecount(n)  efx_buffer_t *eb,
415         __in            unsigned int n,
416         __in            unsigned int completed,
417         __inout         unsigned int *addedp);
418
419 extern                  void
420 ef10_tx_qpush(
421         __in            efx_txq_t *etp,
422         __in            unsigned int added,
423         __in            unsigned int pushed);
424
425 extern  __checkReturn   efx_rc_t
426 ef10_tx_qpace(
427         __in            efx_txq_t *etp,
428         __in            unsigned int ns);
429
430 extern  __checkReturn   efx_rc_t
431 ef10_tx_qflush(
432         __in            efx_txq_t *etp);
433
434 extern                  void
435 ef10_tx_qenable(
436         __in            efx_txq_t *etp);
437
438 extern  __checkReturn   efx_rc_t
439 ef10_tx_qpio_enable(
440         __in            efx_txq_t *etp);
441
442 extern                  void
443 ef10_tx_qpio_disable(
444         __in            efx_txq_t *etp);
445
446 extern  __checkReturn   efx_rc_t
447 ef10_tx_qpio_write(
448         __in                    efx_txq_t *etp,
449         __in_ecount(buf_length) uint8_t *buffer,
450         __in                    size_t buf_length,
451         __in                    size_t pio_buf_offset);
452
453 extern  __checkReturn   efx_rc_t
454 ef10_tx_qpio_post(
455         __in                    efx_txq_t *etp,
456         __in                    size_t pkt_length,
457         __in                    unsigned int completed,
458         __inout                 unsigned int *addedp);
459
460 extern  __checkReturn   efx_rc_t
461 ef10_tx_qdesc_post(
462         __in            efx_txq_t *etp,
463         __in_ecount(n)  efx_desc_t *ed,
464         __in            unsigned int n,
465         __in            unsigned int completed,
466         __inout         unsigned int *addedp);
467
468 extern  void
469 ef10_tx_qdesc_dma_create(
470         __in    efx_txq_t *etp,
471         __in    efsys_dma_addr_t addr,
472         __in    size_t size,
473         __in    boolean_t eop,
474         __out   efx_desc_t *edp);
475
476 extern  void
477 ef10_tx_qdesc_tso_create(
478         __in    efx_txq_t *etp,
479         __in    uint16_t ipv4_id,
480         __in    uint32_t tcp_seq,
481         __in    uint8_t  tcp_flags,
482         __out   efx_desc_t *edp);
483
484 extern  void
485 ef10_tx_qdesc_tso2_create(
486         __in                    efx_txq_t *etp,
487         __in                    uint16_t ipv4_id,
488         __in                    uint32_t tcp_seq,
489         __in                    uint16_t tcp_mss,
490         __out_ecount(count)     efx_desc_t *edp,
491         __in                    int count);
492
493 extern  void
494 ef10_tx_qdesc_vlantci_create(
495         __in    efx_txq_t *etp,
496         __in    uint16_t vlan_tci,
497         __out   efx_desc_t *edp);
498
499
500 #if EFSYS_OPT_QSTATS
501
502 extern                  void
503 ef10_tx_qstats_update(
504         __in                            efx_txq_t *etp,
505         __inout_ecount(TX_NQSTATS)      efsys_stat_t *stat);
506
507 #endif /* EFSYS_OPT_QSTATS */
508
509 typedef uint32_t        efx_piobuf_handle_t;
510
511 #define EFX_PIOBUF_HANDLE_INVALID       ((efx_piobuf_handle_t) -1)
512
513 extern  __checkReturn   efx_rc_t
514 ef10_nic_pio_alloc(
515         __inout         efx_nic_t *enp,
516         __out           uint32_t *bufnump,
517         __out           efx_piobuf_handle_t *handlep,
518         __out           uint32_t *blknump,
519         __out           uint32_t *offsetp,
520         __out           size_t *sizep);
521
522 extern  __checkReturn   efx_rc_t
523 ef10_nic_pio_free(
524         __inout         efx_nic_t *enp,
525         __in            uint32_t bufnum,
526         __in            uint32_t blknum);
527
528 extern  __checkReturn   efx_rc_t
529 ef10_nic_pio_link(
530         __inout         efx_nic_t *enp,
531         __in            uint32_t vi_index,
532         __in            efx_piobuf_handle_t handle);
533
534 extern  __checkReturn   efx_rc_t
535 ef10_nic_pio_unlink(
536         __inout         efx_nic_t *enp,
537         __in            uint32_t vi_index);
538
539
540 /* VPD */
541
542
543 /* RX */
544
545 extern  __checkReturn   efx_rc_t
546 ef10_rx_init(
547         __in            efx_nic_t *enp);
548
549
550 extern  __checkReturn   efx_rc_t
551 ef10_rx_prefix_pktlen(
552         __in            efx_nic_t *enp,
553         __in            uint8_t *buffer,
554         __out           uint16_t *lengthp);
555
556 extern                  void
557 ef10_rx_qpost(
558         __in            efx_rxq_t *erp,
559         __in_ecount(n)  efsys_dma_addr_t *addrp,
560         __in            size_t size,
561         __in            unsigned int n,
562         __in            unsigned int completed,
563         __in            unsigned int added);
564
565 extern                  void
566 ef10_rx_qpush(
567         __in            efx_rxq_t *erp,
568         __in            unsigned int added,
569         __inout         unsigned int *pushedp);
570
571 extern  __checkReturn   efx_rc_t
572 ef10_rx_qflush(
573         __in            efx_rxq_t *erp);
574
575 extern          void
576 ef10_rx_qenable(
577         __in            efx_rxq_t *erp);
578
579 extern  __checkReturn   efx_rc_t
580 ef10_rx_qcreate(
581         __in            efx_nic_t *enp,
582         __in            unsigned int index,
583         __in            unsigned int label,
584         __in            efx_rxq_type_t type,
585         __in            efsys_mem_t *esmp,
586         __in            size_t n,
587         __in            uint32_t id,
588         __in            efx_evq_t *eep,
589         __in            efx_rxq_t *erp);
590
591 extern                  void
592 ef10_rx_qdestroy(
593         __in            efx_rxq_t *erp);
594
595 extern                  void
596 ef10_rx_fini(
597         __in            efx_nic_t *enp);
598
599 #if EFSYS_OPT_FILTER
600
601 typedef struct ef10_filter_handle_s {
602         uint32_t        efh_lo;
603         uint32_t        efh_hi;
604 } ef10_filter_handle_t;
605
606 typedef struct ef10_filter_entry_s {
607         uintptr_t efe_spec; /* pointer to filter spec plus busy bit */
608         ef10_filter_handle_t efe_handle;
609 } ef10_filter_entry_t;
610
611 /*
612  * BUSY flag indicates that an update is in progress.
613  * AUTO_OLD flag is used to mark and sweep MAC packet filters.
614  */
615 #define EFX_EF10_FILTER_FLAG_BUSY       1U
616 #define EFX_EF10_FILTER_FLAG_AUTO_OLD   2U
617 #define EFX_EF10_FILTER_FLAGS           3U
618
619 /*
620  * Size of the hash table used by the driver. Doesn't need to be the
621  * same size as the hardware's table.
622  */
623 #define EFX_EF10_FILTER_TBL_ROWS 8192
624
625 /* Only need to allow for one directed and one unknown unicast filter */
626 #define EFX_EF10_FILTER_UNICAST_FILTERS_MAX     2
627
628 /* Allow for the broadcast address to be added to the multicast list */
629 #define EFX_EF10_FILTER_MULTICAST_FILTERS_MAX   (EFX_MAC_MULTICAST_LIST_MAX + 1)
630
631 typedef struct ef10_filter_table_s {
632         ef10_filter_entry_t     eft_entry[EFX_EF10_FILTER_TBL_ROWS];
633         efx_rxq_t               *eft_default_rxq;
634         boolean_t               eft_using_rss;
635         uint32_t                eft_unicst_filter_indexes[
636             EFX_EF10_FILTER_UNICAST_FILTERS_MAX];
637         uint32_t                eft_unicst_filter_count;
638         uint32_t                eft_mulcst_filter_indexes[
639             EFX_EF10_FILTER_MULTICAST_FILTERS_MAX];
640         uint32_t                eft_mulcst_filter_count;
641         boolean_t               eft_using_all_mulcst;
642 } ef10_filter_table_t;
643
644         __checkReturn   efx_rc_t
645 ef10_filter_init(
646         __in            efx_nic_t *enp);
647
648                         void
649 ef10_filter_fini(
650         __in            efx_nic_t *enp);
651
652         __checkReturn   efx_rc_t
653 ef10_filter_restore(
654         __in            efx_nic_t *enp);
655
656         __checkReturn   efx_rc_t
657 ef10_filter_add(
658         __in            efx_nic_t *enp,
659         __inout         efx_filter_spec_t *spec,
660         __in            boolean_t may_replace);
661
662         __checkReturn   efx_rc_t
663 ef10_filter_delete(
664         __in            efx_nic_t *enp,
665         __inout         efx_filter_spec_t *spec);
666
667 extern  __checkReturn   efx_rc_t
668 ef10_filter_supported_filters(
669         __in            efx_nic_t *enp,
670         __out           uint32_t *list,
671         __out           size_t *length);
672
673 extern  __checkReturn   efx_rc_t
674 ef10_filter_reconfigure(
675         __in                            efx_nic_t *enp,
676         __in_ecount(6)                  uint8_t const *mac_addr,
677         __in                            boolean_t all_unicst,
678         __in                            boolean_t mulcst,
679         __in                            boolean_t all_mulcst,
680         __in                            boolean_t brdcst,
681         __in_ecount(6*count)            uint8_t const *addrs,
682         __in                            uint32_t count);
683
684 extern          void
685 ef10_filter_get_default_rxq(
686         __in            efx_nic_t *enp,
687         __out           efx_rxq_t **erpp,
688         __out           boolean_t *using_rss);
689
690 extern          void
691 ef10_filter_default_rxq_set(
692         __in            efx_nic_t *enp,
693         __in            efx_rxq_t *erp,
694         __in            boolean_t using_rss);
695
696 extern          void
697 ef10_filter_default_rxq_clear(
698         __in            efx_nic_t *enp);
699
700
701 #endif /* EFSYS_OPT_FILTER */
702
703 extern  __checkReturn                   efx_rc_t
704 efx_mcdi_get_function_info(
705         __in                            efx_nic_t *enp,
706         __out                           uint32_t *pfp,
707         __out_opt                       uint32_t *vfp);
708
709 extern  __checkReturn           efx_rc_t
710 efx_mcdi_privilege_mask(
711         __in                    efx_nic_t *enp,
712         __in                    uint32_t pf,
713         __in                    uint32_t vf,
714         __out                   uint32_t *maskp);
715
716 extern  __checkReturn   efx_rc_t
717 efx_mcdi_get_port_assignment(
718         __in            efx_nic_t *enp,
719         __out           uint32_t *portp);
720
721 extern  __checkReturn   efx_rc_t
722 efx_mcdi_get_port_modes(
723         __in            efx_nic_t *enp,
724         __out           uint32_t *modesp,
725         __out_opt       uint32_t *current_modep);
726
727 extern  __checkReturn   efx_rc_t
728 ef10_nic_get_port_mode_bandwidth(
729         __in            uint32_t port_mode,
730         __out           uint32_t *bandwidth_mbpsp);
731
732 extern  __checkReturn   efx_rc_t
733 efx_mcdi_get_mac_address_pf(
734         __in                    efx_nic_t *enp,
735         __out_ecount_opt(6)     uint8_t mac_addrp[6]);
736
737 extern  __checkReturn   efx_rc_t
738 efx_mcdi_get_mac_address_vf(
739         __in                    efx_nic_t *enp,
740         __out_ecount_opt(6)     uint8_t mac_addrp[6]);
741
742 extern  __checkReturn   efx_rc_t
743 efx_mcdi_get_clock(
744         __in            efx_nic_t *enp,
745         __out           uint32_t *sys_freqp,
746         __out           uint32_t *dpcpu_freqp);
747
748
749 extern  __checkReturn   efx_rc_t
750 efx_mcdi_get_vector_cfg(
751         __in            efx_nic_t *enp,
752         __out_opt       uint32_t *vec_basep,
753         __out_opt       uint32_t *pf_nvecp,
754         __out_opt       uint32_t *vf_nvecp);
755
756 extern  __checkReturn   efx_rc_t
757 ef10_get_datapath_caps(
758         __in            efx_nic_t *enp);
759
760 extern  __checkReturn           efx_rc_t
761 ef10_get_privilege_mask(
762         __in                    efx_nic_t *enp,
763         __out                   uint32_t *maskp);
764
765 extern  __checkReturn   efx_rc_t
766 ef10_external_port_mapping(
767         __in            efx_nic_t *enp,
768         __in            uint32_t port,
769         __out           uint8_t *external_portp);
770
771 #ifdef  __cplusplus
772 }
773 #endif
774
775 #endif  /* _SYS_EF10_IMPL_H */