net/sfc/base: support FW subvariant choice
[dpdk.git] / drivers / net / sfc / base / ef10_nic.c
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  * Copyright (c) 2012-2018 Solarflare Communications Inc.
4  * All rights reserved.
5  */
6
7 #include "efx.h"
8 #include "efx_impl.h"
9 #if EFSYS_OPT_MON_MCDI
10 #include "mcdi_mon.h"
11 #endif
12
13 #if EFSYS_OPT_HUNTINGTON || EFSYS_OPT_MEDFORD || EFSYS_OPT_MEDFORD2
14
15 #include "ef10_tlv_layout.h"
16
17         __checkReturn   efx_rc_t
18 efx_mcdi_get_port_assignment(
19         __in            efx_nic_t *enp,
20         __out           uint32_t *portp)
21 {
22         efx_mcdi_req_t req;
23         uint8_t payload[MAX(MC_CMD_GET_PORT_ASSIGNMENT_IN_LEN,
24                             MC_CMD_GET_PORT_ASSIGNMENT_OUT_LEN)];
25         efx_rc_t rc;
26
27         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
28             enp->en_family == EFX_FAMILY_MEDFORD ||
29             enp->en_family == EFX_FAMILY_MEDFORD2);
30
31         (void) memset(payload, 0, sizeof (payload));
32         req.emr_cmd = MC_CMD_GET_PORT_ASSIGNMENT;
33         req.emr_in_buf = payload;
34         req.emr_in_length = MC_CMD_GET_PORT_ASSIGNMENT_IN_LEN;
35         req.emr_out_buf = payload;
36         req.emr_out_length = MC_CMD_GET_PORT_ASSIGNMENT_OUT_LEN;
37
38         efx_mcdi_execute(enp, &req);
39
40         if (req.emr_rc != 0) {
41                 rc = req.emr_rc;
42                 goto fail1;
43         }
44
45         if (req.emr_out_length_used < MC_CMD_GET_PORT_ASSIGNMENT_OUT_LEN) {
46                 rc = EMSGSIZE;
47                 goto fail2;
48         }
49
50         *portp = MCDI_OUT_DWORD(req, GET_PORT_ASSIGNMENT_OUT_PORT);
51
52         return (0);
53
54 fail2:
55         EFSYS_PROBE(fail2);
56 fail1:
57         EFSYS_PROBE1(fail1, efx_rc_t, rc);
58
59         return (rc);
60 }
61
62         __checkReturn   efx_rc_t
63 efx_mcdi_get_port_modes(
64         __in            efx_nic_t *enp,
65         __out           uint32_t *modesp,
66         __out_opt       uint32_t *current_modep)
67 {
68         efx_mcdi_req_t req;
69         uint8_t payload[MAX(MC_CMD_GET_PORT_MODES_IN_LEN,
70                             MC_CMD_GET_PORT_MODES_OUT_LEN)];
71         efx_rc_t rc;
72
73         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
74             enp->en_family == EFX_FAMILY_MEDFORD ||
75             enp->en_family == EFX_FAMILY_MEDFORD2);
76
77         (void) memset(payload, 0, sizeof (payload));
78         req.emr_cmd = MC_CMD_GET_PORT_MODES;
79         req.emr_in_buf = payload;
80         req.emr_in_length = MC_CMD_GET_PORT_MODES_IN_LEN;
81         req.emr_out_buf = payload;
82         req.emr_out_length = MC_CMD_GET_PORT_MODES_OUT_LEN;
83
84         efx_mcdi_execute(enp, &req);
85
86         if (req.emr_rc != 0) {
87                 rc = req.emr_rc;
88                 goto fail1;
89         }
90
91         /*
92          * Require only Modes and DefaultMode fields, unless the current mode
93          * was requested (CurrentMode field was added for Medford).
94          */
95         if (req.emr_out_length_used <
96             MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_OFST) {
97                 rc = EMSGSIZE;
98                 goto fail2;
99         }
100         if ((current_modep != NULL) && (req.emr_out_length_used <
101             MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_OFST + 4)) {
102                 rc = EMSGSIZE;
103                 goto fail3;
104         }
105
106         *modesp = MCDI_OUT_DWORD(req, GET_PORT_MODES_OUT_MODES);
107
108         if (current_modep != NULL) {
109                 *current_modep = MCDI_OUT_DWORD(req,
110                                             GET_PORT_MODES_OUT_CURRENT_MODE);
111         }
112
113         return (0);
114
115 fail3:
116         EFSYS_PROBE(fail3);
117 fail2:
118         EFSYS_PROBE(fail2);
119 fail1:
120         EFSYS_PROBE1(fail1, efx_rc_t, rc);
121
122         return (rc);
123 }
124
125         __checkReturn   efx_rc_t
126 ef10_nic_get_port_mode_bandwidth(
127         __in            uint32_t port_mode,
128         __out           uint32_t *bandwidth_mbpsp)
129 {
130         uint32_t bandwidth;
131         efx_rc_t rc;
132
133         switch (port_mode) {
134         case TLV_PORT_MODE_10G:
135                 bandwidth = 10000;
136                 break;
137         case TLV_PORT_MODE_10G_10G:
138                 bandwidth = 10000 * 2;
139                 break;
140         case TLV_PORT_MODE_10G_10G_10G_10G:
141         case TLV_PORT_MODE_10G_10G_10G_10G_Q:
142         case TLV_PORT_MODE_10G_10G_10G_10G_Q1_Q2:
143         case TLV_PORT_MODE_10G_10G_10G_10G_Q2:
144                 bandwidth = 10000 * 4;
145                 break;
146         case TLV_PORT_MODE_40G:
147                 bandwidth = 40000;
148                 break;
149         case TLV_PORT_MODE_40G_40G:
150                 bandwidth = 40000 * 2;
151                 break;
152         case TLV_PORT_MODE_40G_10G_10G:
153         case TLV_PORT_MODE_10G_10G_40G:
154                 bandwidth = 40000 + (10000 * 2);
155                 break;
156         default:
157                 rc = EINVAL;
158                 goto fail1;
159         }
160
161         *bandwidth_mbpsp = bandwidth;
162
163         return (0);
164
165 fail1:
166         EFSYS_PROBE1(fail1, efx_rc_t, rc);
167
168         return (rc);
169 }
170
171 static  __checkReturn           efx_rc_t
172 efx_mcdi_vadaptor_alloc(
173         __in                    efx_nic_t *enp,
174         __in                    uint32_t port_id)
175 {
176         efx_mcdi_req_t req;
177         uint8_t payload[MAX(MC_CMD_VADAPTOR_ALLOC_IN_LEN,
178                             MC_CMD_VADAPTOR_ALLOC_OUT_LEN)];
179         efx_rc_t rc;
180
181         EFSYS_ASSERT3U(enp->en_vport_id, ==, EVB_PORT_ID_NULL);
182
183         (void) memset(payload, 0, sizeof (payload));
184         req.emr_cmd = MC_CMD_VADAPTOR_ALLOC;
185         req.emr_in_buf = payload;
186         req.emr_in_length = MC_CMD_VADAPTOR_ALLOC_IN_LEN;
187         req.emr_out_buf = payload;
188         req.emr_out_length = MC_CMD_VADAPTOR_ALLOC_OUT_LEN;
189
190         MCDI_IN_SET_DWORD(req, VADAPTOR_ALLOC_IN_UPSTREAM_PORT_ID, port_id);
191         MCDI_IN_POPULATE_DWORD_1(req, VADAPTOR_ALLOC_IN_FLAGS,
192             VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED,
193             enp->en_nic_cfg.enc_allow_set_mac_with_installed_filters ? 1 : 0);
194
195         efx_mcdi_execute(enp, &req);
196
197         if (req.emr_rc != 0) {
198                 rc = req.emr_rc;
199                 goto fail1;
200         }
201
202         return (0);
203
204 fail1:
205         EFSYS_PROBE1(fail1, efx_rc_t, rc);
206
207         return (rc);
208 }
209
210 static  __checkReturn           efx_rc_t
211 efx_mcdi_vadaptor_free(
212         __in                    efx_nic_t *enp,
213         __in                    uint32_t port_id)
214 {
215         efx_mcdi_req_t req;
216         uint8_t payload[MAX(MC_CMD_VADAPTOR_FREE_IN_LEN,
217                             MC_CMD_VADAPTOR_FREE_OUT_LEN)];
218         efx_rc_t rc;
219
220         (void) memset(payload, 0, sizeof (payload));
221         req.emr_cmd = MC_CMD_VADAPTOR_FREE;
222         req.emr_in_buf = payload;
223         req.emr_in_length = MC_CMD_VADAPTOR_FREE_IN_LEN;
224         req.emr_out_buf = payload;
225         req.emr_out_length = MC_CMD_VADAPTOR_FREE_OUT_LEN;
226
227         MCDI_IN_SET_DWORD(req, VADAPTOR_FREE_IN_UPSTREAM_PORT_ID, port_id);
228
229         efx_mcdi_execute(enp, &req);
230
231         if (req.emr_rc != 0) {
232                 rc = req.emr_rc;
233                 goto fail1;
234         }
235
236         return (0);
237
238 fail1:
239         EFSYS_PROBE1(fail1, efx_rc_t, rc);
240
241         return (rc);
242 }
243
244         __checkReturn   efx_rc_t
245 efx_mcdi_get_mac_address_pf(
246         __in                    efx_nic_t *enp,
247         __out_ecount_opt(6)     uint8_t mac_addrp[6])
248 {
249         efx_mcdi_req_t req;
250         uint8_t payload[MAX(MC_CMD_GET_MAC_ADDRESSES_IN_LEN,
251                             MC_CMD_GET_MAC_ADDRESSES_OUT_LEN)];
252         efx_rc_t rc;
253
254         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
255             enp->en_family == EFX_FAMILY_MEDFORD ||
256             enp->en_family == EFX_FAMILY_MEDFORD2);
257
258         (void) memset(payload, 0, sizeof (payload));
259         req.emr_cmd = MC_CMD_GET_MAC_ADDRESSES;
260         req.emr_in_buf = payload;
261         req.emr_in_length = MC_CMD_GET_MAC_ADDRESSES_IN_LEN;
262         req.emr_out_buf = payload;
263         req.emr_out_length = MC_CMD_GET_MAC_ADDRESSES_OUT_LEN;
264
265         efx_mcdi_execute(enp, &req);
266
267         if (req.emr_rc != 0) {
268                 rc = req.emr_rc;
269                 goto fail1;
270         }
271
272         if (req.emr_out_length_used < MC_CMD_GET_MAC_ADDRESSES_OUT_LEN) {
273                 rc = EMSGSIZE;
274                 goto fail2;
275         }
276
277         if (MCDI_OUT_DWORD(req, GET_MAC_ADDRESSES_OUT_MAC_COUNT) < 1) {
278                 rc = ENOENT;
279                 goto fail3;
280         }
281
282         if (mac_addrp != NULL) {
283                 uint8_t *addrp;
284
285                 addrp = MCDI_OUT2(req, uint8_t,
286                     GET_MAC_ADDRESSES_OUT_MAC_ADDR_BASE);
287
288                 EFX_MAC_ADDR_COPY(mac_addrp, addrp);
289         }
290
291         return (0);
292
293 fail3:
294         EFSYS_PROBE(fail3);
295 fail2:
296         EFSYS_PROBE(fail2);
297 fail1:
298         EFSYS_PROBE1(fail1, efx_rc_t, rc);
299
300         return (rc);
301 }
302
303         __checkReturn   efx_rc_t
304 efx_mcdi_get_mac_address_vf(
305         __in                    efx_nic_t *enp,
306         __out_ecount_opt(6)     uint8_t mac_addrp[6])
307 {
308         efx_mcdi_req_t req;
309         uint8_t payload[MAX(MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_LEN,
310                             MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMAX)];
311         efx_rc_t rc;
312
313         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
314             enp->en_family == EFX_FAMILY_MEDFORD ||
315             enp->en_family == EFX_FAMILY_MEDFORD2);
316
317         (void) memset(payload, 0, sizeof (payload));
318         req.emr_cmd = MC_CMD_VPORT_GET_MAC_ADDRESSES;
319         req.emr_in_buf = payload;
320         req.emr_in_length = MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_LEN;
321         req.emr_out_buf = payload;
322         req.emr_out_length = MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMAX;
323
324         MCDI_IN_SET_DWORD(req, VPORT_GET_MAC_ADDRESSES_IN_VPORT_ID,
325             EVB_PORT_ID_ASSIGNED);
326
327         efx_mcdi_execute(enp, &req);
328
329         if (req.emr_rc != 0) {
330                 rc = req.emr_rc;
331                 goto fail1;
332         }
333
334         if (req.emr_out_length_used <
335             MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMIN) {
336                 rc = EMSGSIZE;
337                 goto fail2;
338         }
339
340         if (MCDI_OUT_DWORD(req,
341                 VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_COUNT) < 1) {
342                 rc = ENOENT;
343                 goto fail3;
344         }
345
346         if (mac_addrp != NULL) {
347                 uint8_t *addrp;
348
349                 addrp = MCDI_OUT2(req, uint8_t,
350                     VPORT_GET_MAC_ADDRESSES_OUT_MACADDR);
351
352                 EFX_MAC_ADDR_COPY(mac_addrp, addrp);
353         }
354
355         return (0);
356
357 fail3:
358         EFSYS_PROBE(fail3);
359 fail2:
360         EFSYS_PROBE(fail2);
361 fail1:
362         EFSYS_PROBE1(fail1, efx_rc_t, rc);
363
364         return (rc);
365 }
366
367         __checkReturn   efx_rc_t
368 efx_mcdi_get_clock(
369         __in            efx_nic_t *enp,
370         __out           uint32_t *sys_freqp,
371         __out           uint32_t *dpcpu_freqp)
372 {
373         efx_mcdi_req_t req;
374         uint8_t payload[MAX(MC_CMD_GET_CLOCK_IN_LEN,
375                             MC_CMD_GET_CLOCK_OUT_LEN)];
376         efx_rc_t rc;
377
378         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
379             enp->en_family == EFX_FAMILY_MEDFORD ||
380             enp->en_family == EFX_FAMILY_MEDFORD2);
381
382         (void) memset(payload, 0, sizeof (payload));
383         req.emr_cmd = MC_CMD_GET_CLOCK;
384         req.emr_in_buf = payload;
385         req.emr_in_length = MC_CMD_GET_CLOCK_IN_LEN;
386         req.emr_out_buf = payload;
387         req.emr_out_length = MC_CMD_GET_CLOCK_OUT_LEN;
388
389         efx_mcdi_execute(enp, &req);
390
391         if (req.emr_rc != 0) {
392                 rc = req.emr_rc;
393                 goto fail1;
394         }
395
396         if (req.emr_out_length_used < MC_CMD_GET_CLOCK_OUT_LEN) {
397                 rc = EMSGSIZE;
398                 goto fail2;
399         }
400
401         *sys_freqp = MCDI_OUT_DWORD(req, GET_CLOCK_OUT_SYS_FREQ);
402         if (*sys_freqp == 0) {
403                 rc = EINVAL;
404                 goto fail3;
405         }
406         *dpcpu_freqp = MCDI_OUT_DWORD(req, GET_CLOCK_OUT_DPCPU_FREQ);
407         if (*dpcpu_freqp == 0) {
408                 rc = EINVAL;
409                 goto fail4;
410         }
411
412         return (0);
413
414 fail4:
415         EFSYS_PROBE(fail4);
416 fail3:
417         EFSYS_PROBE(fail3);
418 fail2:
419         EFSYS_PROBE(fail2);
420 fail1:
421         EFSYS_PROBE1(fail1, efx_rc_t, rc);
422
423         return (rc);
424 }
425
426         __checkReturn   efx_rc_t
427 efx_mcdi_get_rxdp_config(
428         __in            efx_nic_t *enp,
429         __out           uint32_t *end_paddingp)
430 {
431         efx_mcdi_req_t req;
432         uint8_t payload[MAX(MC_CMD_GET_RXDP_CONFIG_IN_LEN,
433                             MC_CMD_GET_RXDP_CONFIG_OUT_LEN)];
434         uint32_t end_padding;
435         efx_rc_t rc;
436
437         memset(payload, 0, sizeof (payload));
438         req.emr_cmd = MC_CMD_GET_RXDP_CONFIG;
439         req.emr_in_buf = payload;
440         req.emr_in_length = MC_CMD_GET_RXDP_CONFIG_IN_LEN;
441         req.emr_out_buf = payload;
442         req.emr_out_length = MC_CMD_GET_RXDP_CONFIG_OUT_LEN;
443
444         efx_mcdi_execute(enp, &req);
445         if (req.emr_rc != 0) {
446                 rc = req.emr_rc;
447                 goto fail1;
448         }
449
450         if (MCDI_OUT_DWORD_FIELD(req, GET_RXDP_CONFIG_OUT_DATA,
451                                     GET_RXDP_CONFIG_OUT_PAD_HOST_DMA) == 0) {
452                 /* RX DMA end padding is disabled */
453                 end_padding = 0;
454         } else {
455                 switch (MCDI_OUT_DWORD_FIELD(req, GET_RXDP_CONFIG_OUT_DATA,
456                                             GET_RXDP_CONFIG_OUT_PAD_HOST_LEN)) {
457                 case MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_64:
458                         end_padding = 64;
459                         break;
460                 case MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_128:
461                         end_padding = 128;
462                         break;
463                 case MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_256:
464                         end_padding = 256;
465                         break;
466                 default:
467                         rc = ENOTSUP;
468                         goto fail2;
469                 }
470         }
471
472         *end_paddingp = end_padding;
473
474         return (0);
475
476 fail2:
477         EFSYS_PROBE(fail2);
478 fail1:
479         EFSYS_PROBE1(fail1, efx_rc_t, rc);
480
481         return (rc);
482 }
483
484         __checkReturn   efx_rc_t
485 efx_mcdi_get_vector_cfg(
486         __in            efx_nic_t *enp,
487         __out_opt       uint32_t *vec_basep,
488         __out_opt       uint32_t *pf_nvecp,
489         __out_opt       uint32_t *vf_nvecp)
490 {
491         efx_mcdi_req_t req;
492         uint8_t payload[MAX(MC_CMD_GET_VECTOR_CFG_IN_LEN,
493                             MC_CMD_GET_VECTOR_CFG_OUT_LEN)];
494         efx_rc_t rc;
495
496         (void) memset(payload, 0, sizeof (payload));
497         req.emr_cmd = MC_CMD_GET_VECTOR_CFG;
498         req.emr_in_buf = payload;
499         req.emr_in_length = MC_CMD_GET_VECTOR_CFG_IN_LEN;
500         req.emr_out_buf = payload;
501         req.emr_out_length = MC_CMD_GET_VECTOR_CFG_OUT_LEN;
502
503         efx_mcdi_execute(enp, &req);
504
505         if (req.emr_rc != 0) {
506                 rc = req.emr_rc;
507                 goto fail1;
508         }
509
510         if (req.emr_out_length_used < MC_CMD_GET_VECTOR_CFG_OUT_LEN) {
511                 rc = EMSGSIZE;
512                 goto fail2;
513         }
514
515         if (vec_basep != NULL)
516                 *vec_basep = MCDI_OUT_DWORD(req, GET_VECTOR_CFG_OUT_VEC_BASE);
517         if (pf_nvecp != NULL)
518                 *pf_nvecp = MCDI_OUT_DWORD(req, GET_VECTOR_CFG_OUT_VECS_PER_PF);
519         if (vf_nvecp != NULL)
520                 *vf_nvecp = MCDI_OUT_DWORD(req, GET_VECTOR_CFG_OUT_VECS_PER_VF);
521
522         return (0);
523
524 fail2:
525         EFSYS_PROBE(fail2);
526 fail1:
527         EFSYS_PROBE1(fail1, efx_rc_t, rc);
528
529         return (rc);
530 }
531
532 static  __checkReturn   efx_rc_t
533 efx_mcdi_alloc_vis(
534         __in            efx_nic_t *enp,
535         __in            uint32_t min_vi_count,
536         __in            uint32_t max_vi_count,
537         __out           uint32_t *vi_basep,
538         __out           uint32_t *vi_countp,
539         __out           uint32_t *vi_shiftp)
540 {
541         efx_mcdi_req_t req;
542         uint8_t payload[MAX(MC_CMD_ALLOC_VIS_IN_LEN,
543                             MC_CMD_ALLOC_VIS_EXT_OUT_LEN)];
544         efx_rc_t rc;
545
546         if (vi_countp == NULL) {
547                 rc = EINVAL;
548                 goto fail1;
549         }
550
551         (void) memset(payload, 0, sizeof (payload));
552         req.emr_cmd = MC_CMD_ALLOC_VIS;
553         req.emr_in_buf = payload;
554         req.emr_in_length = MC_CMD_ALLOC_VIS_IN_LEN;
555         req.emr_out_buf = payload;
556         req.emr_out_length = MC_CMD_ALLOC_VIS_EXT_OUT_LEN;
557
558         MCDI_IN_SET_DWORD(req, ALLOC_VIS_IN_MIN_VI_COUNT, min_vi_count);
559         MCDI_IN_SET_DWORD(req, ALLOC_VIS_IN_MAX_VI_COUNT, max_vi_count);
560
561         efx_mcdi_execute(enp, &req);
562
563         if (req.emr_rc != 0) {
564                 rc = req.emr_rc;
565                 goto fail2;
566         }
567
568         if (req.emr_out_length_used < MC_CMD_ALLOC_VIS_OUT_LEN) {
569                 rc = EMSGSIZE;
570                 goto fail3;
571         }
572
573         *vi_basep = MCDI_OUT_DWORD(req, ALLOC_VIS_OUT_VI_BASE);
574         *vi_countp = MCDI_OUT_DWORD(req, ALLOC_VIS_OUT_VI_COUNT);
575
576         /* Report VI_SHIFT if available (always zero for Huntington) */
577         if (req.emr_out_length_used < MC_CMD_ALLOC_VIS_EXT_OUT_LEN)
578                 *vi_shiftp = 0;
579         else
580                 *vi_shiftp = MCDI_OUT_DWORD(req, ALLOC_VIS_EXT_OUT_VI_SHIFT);
581
582         return (0);
583
584 fail3:
585         EFSYS_PROBE(fail3);
586 fail2:
587         EFSYS_PROBE(fail2);
588 fail1:
589         EFSYS_PROBE1(fail1, efx_rc_t, rc);
590
591         return (rc);
592 }
593
594
595 static  __checkReturn   efx_rc_t
596 efx_mcdi_free_vis(
597         __in            efx_nic_t *enp)
598 {
599         efx_mcdi_req_t req;
600         efx_rc_t rc;
601
602         EFX_STATIC_ASSERT(MC_CMD_FREE_VIS_IN_LEN == 0);
603         EFX_STATIC_ASSERT(MC_CMD_FREE_VIS_OUT_LEN == 0);
604
605         req.emr_cmd = MC_CMD_FREE_VIS;
606         req.emr_in_buf = NULL;
607         req.emr_in_length = 0;
608         req.emr_out_buf = NULL;
609         req.emr_out_length = 0;
610
611         efx_mcdi_execute_quiet(enp, &req);
612
613         /* Ignore ELREADY (no allocated VIs, so nothing to free) */
614         if ((req.emr_rc != 0) && (req.emr_rc != EALREADY)) {
615                 rc = req.emr_rc;
616                 goto fail1;
617         }
618
619         return (0);
620
621 fail1:
622         EFSYS_PROBE1(fail1, efx_rc_t, rc);
623
624         return (rc);
625 }
626
627
628 static  __checkReturn   efx_rc_t
629 efx_mcdi_alloc_piobuf(
630         __in            efx_nic_t *enp,
631         __out           efx_piobuf_handle_t *handlep)
632 {
633         efx_mcdi_req_t req;
634         uint8_t payload[MAX(MC_CMD_ALLOC_PIOBUF_IN_LEN,
635                             MC_CMD_ALLOC_PIOBUF_OUT_LEN)];
636         efx_rc_t rc;
637
638         if (handlep == NULL) {
639                 rc = EINVAL;
640                 goto fail1;
641         }
642
643         (void) memset(payload, 0, sizeof (payload));
644         req.emr_cmd = MC_CMD_ALLOC_PIOBUF;
645         req.emr_in_buf = payload;
646         req.emr_in_length = MC_CMD_ALLOC_PIOBUF_IN_LEN;
647         req.emr_out_buf = payload;
648         req.emr_out_length = MC_CMD_ALLOC_PIOBUF_OUT_LEN;
649
650         efx_mcdi_execute_quiet(enp, &req);
651
652         if (req.emr_rc != 0) {
653                 rc = req.emr_rc;
654                 goto fail2;
655         }
656
657         if (req.emr_out_length_used < MC_CMD_ALLOC_PIOBUF_OUT_LEN) {
658                 rc = EMSGSIZE;
659                 goto fail3;
660         }
661
662         *handlep = MCDI_OUT_DWORD(req, ALLOC_PIOBUF_OUT_PIOBUF_HANDLE);
663
664         return (0);
665
666 fail3:
667         EFSYS_PROBE(fail3);
668 fail2:
669         EFSYS_PROBE(fail2);
670 fail1:
671         EFSYS_PROBE1(fail1, efx_rc_t, rc);
672
673         return (rc);
674 }
675
676 static  __checkReturn   efx_rc_t
677 efx_mcdi_free_piobuf(
678         __in            efx_nic_t *enp,
679         __in            efx_piobuf_handle_t handle)
680 {
681         efx_mcdi_req_t req;
682         uint8_t payload[MAX(MC_CMD_FREE_PIOBUF_IN_LEN,
683                             MC_CMD_FREE_PIOBUF_OUT_LEN)];
684         efx_rc_t rc;
685
686         (void) memset(payload, 0, sizeof (payload));
687         req.emr_cmd = MC_CMD_FREE_PIOBUF;
688         req.emr_in_buf = payload;
689         req.emr_in_length = MC_CMD_FREE_PIOBUF_IN_LEN;
690         req.emr_out_buf = payload;
691         req.emr_out_length = MC_CMD_FREE_PIOBUF_OUT_LEN;
692
693         MCDI_IN_SET_DWORD(req, FREE_PIOBUF_IN_PIOBUF_HANDLE, handle);
694
695         efx_mcdi_execute_quiet(enp, &req);
696
697         if (req.emr_rc != 0) {
698                 rc = req.emr_rc;
699                 goto fail1;
700         }
701
702         return (0);
703
704 fail1:
705         EFSYS_PROBE1(fail1, efx_rc_t, rc);
706
707         return (rc);
708 }
709
710 static  __checkReturn   efx_rc_t
711 efx_mcdi_link_piobuf(
712         __in            efx_nic_t *enp,
713         __in            uint32_t vi_index,
714         __in            efx_piobuf_handle_t handle)
715 {
716         efx_mcdi_req_t req;
717         uint8_t payload[MAX(MC_CMD_LINK_PIOBUF_IN_LEN,
718                             MC_CMD_LINK_PIOBUF_OUT_LEN)];
719         efx_rc_t rc;
720
721         (void) memset(payload, 0, sizeof (payload));
722         req.emr_cmd = MC_CMD_LINK_PIOBUF;
723         req.emr_in_buf = payload;
724         req.emr_in_length = MC_CMD_LINK_PIOBUF_IN_LEN;
725         req.emr_out_buf = payload;
726         req.emr_out_length = MC_CMD_LINK_PIOBUF_OUT_LEN;
727
728         MCDI_IN_SET_DWORD(req, LINK_PIOBUF_IN_PIOBUF_HANDLE, handle);
729         MCDI_IN_SET_DWORD(req, LINK_PIOBUF_IN_TXQ_INSTANCE, vi_index);
730
731         efx_mcdi_execute(enp, &req);
732
733         if (req.emr_rc != 0) {
734                 rc = req.emr_rc;
735                 goto fail1;
736         }
737
738         return (0);
739
740 fail1:
741         EFSYS_PROBE1(fail1, efx_rc_t, rc);
742
743         return (rc);
744 }
745
746 static  __checkReturn   efx_rc_t
747 efx_mcdi_unlink_piobuf(
748         __in            efx_nic_t *enp,
749         __in            uint32_t vi_index)
750 {
751         efx_mcdi_req_t req;
752         uint8_t payload[MAX(MC_CMD_UNLINK_PIOBUF_IN_LEN,
753                             MC_CMD_UNLINK_PIOBUF_OUT_LEN)];
754         efx_rc_t rc;
755
756         (void) memset(payload, 0, sizeof (payload));
757         req.emr_cmd = MC_CMD_UNLINK_PIOBUF;
758         req.emr_in_buf = payload;
759         req.emr_in_length = MC_CMD_UNLINK_PIOBUF_IN_LEN;
760         req.emr_out_buf = payload;
761         req.emr_out_length = MC_CMD_UNLINK_PIOBUF_OUT_LEN;
762
763         MCDI_IN_SET_DWORD(req, UNLINK_PIOBUF_IN_TXQ_INSTANCE, vi_index);
764
765         efx_mcdi_execute_quiet(enp, &req);
766
767         if (req.emr_rc != 0) {
768                 rc = req.emr_rc;
769                 goto fail1;
770         }
771
772         return (0);
773
774 fail1:
775         EFSYS_PROBE1(fail1, efx_rc_t, rc);
776
777         return (rc);
778 }
779
780 static                  void
781 ef10_nic_alloc_piobufs(
782         __in            efx_nic_t *enp,
783         __in            uint32_t max_piobuf_count)
784 {
785         efx_piobuf_handle_t *handlep;
786         unsigned int i;
787
788         EFSYS_ASSERT3U(max_piobuf_count, <=,
789             EFX_ARRAY_SIZE(enp->en_arch.ef10.ena_piobuf_handle));
790
791         enp->en_arch.ef10.ena_piobuf_count = 0;
792
793         for (i = 0; i < max_piobuf_count; i++) {
794                 handlep = &enp->en_arch.ef10.ena_piobuf_handle[i];
795
796                 if (efx_mcdi_alloc_piobuf(enp, handlep) != 0)
797                         goto fail1;
798
799                 enp->en_arch.ef10.ena_pio_alloc_map[i] = 0;
800                 enp->en_arch.ef10.ena_piobuf_count++;
801         }
802
803         return;
804
805 fail1:
806         for (i = 0; i < enp->en_arch.ef10.ena_piobuf_count; i++) {
807                 handlep = &enp->en_arch.ef10.ena_piobuf_handle[i];
808
809                 efx_mcdi_free_piobuf(enp, *handlep);
810                 *handlep = EFX_PIOBUF_HANDLE_INVALID;
811         }
812         enp->en_arch.ef10.ena_piobuf_count = 0;
813 }
814
815
816 static                  void
817 ef10_nic_free_piobufs(
818         __in            efx_nic_t *enp)
819 {
820         efx_piobuf_handle_t *handlep;
821         unsigned int i;
822
823         for (i = 0; i < enp->en_arch.ef10.ena_piobuf_count; i++) {
824                 handlep = &enp->en_arch.ef10.ena_piobuf_handle[i];
825
826                 efx_mcdi_free_piobuf(enp, *handlep);
827                 *handlep = EFX_PIOBUF_HANDLE_INVALID;
828         }
829         enp->en_arch.ef10.ena_piobuf_count = 0;
830 }
831
832 /* Sub-allocate a block from a piobuf */
833         __checkReturn   efx_rc_t
834 ef10_nic_pio_alloc(
835         __inout         efx_nic_t *enp,
836         __out           uint32_t *bufnump,
837         __out           efx_piobuf_handle_t *handlep,
838         __out           uint32_t *blknump,
839         __out           uint32_t *offsetp,
840         __out           size_t *sizep)
841 {
842         efx_nic_cfg_t *encp = &enp->en_nic_cfg;
843         efx_drv_cfg_t *edcp = &enp->en_drv_cfg;
844         uint32_t blk_per_buf;
845         uint32_t buf, blk;
846         efx_rc_t rc;
847
848         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
849             enp->en_family == EFX_FAMILY_MEDFORD ||
850             enp->en_family == EFX_FAMILY_MEDFORD2);
851         EFSYS_ASSERT(bufnump);
852         EFSYS_ASSERT(handlep);
853         EFSYS_ASSERT(blknump);
854         EFSYS_ASSERT(offsetp);
855         EFSYS_ASSERT(sizep);
856
857         if ((edcp->edc_pio_alloc_size == 0) ||
858             (enp->en_arch.ef10.ena_piobuf_count == 0)) {
859                 rc = ENOMEM;
860                 goto fail1;
861         }
862         blk_per_buf = encp->enc_piobuf_size / edcp->edc_pio_alloc_size;
863
864         for (buf = 0; buf < enp->en_arch.ef10.ena_piobuf_count; buf++) {
865                 uint32_t *map = &enp->en_arch.ef10.ena_pio_alloc_map[buf];
866
867                 if (~(*map) == 0)
868                         continue;
869
870                 EFSYS_ASSERT3U(blk_per_buf, <=, (8 * sizeof (*map)));
871                 for (blk = 0; blk < blk_per_buf; blk++) {
872                         if ((*map & (1u << blk)) == 0) {
873                                 *map |= (1u << blk);
874                                 goto done;
875                         }
876                 }
877         }
878         rc = ENOMEM;
879         goto fail2;
880
881 done:
882         *handlep = enp->en_arch.ef10.ena_piobuf_handle[buf];
883         *bufnump = buf;
884         *blknump = blk;
885         *sizep = edcp->edc_pio_alloc_size;
886         *offsetp = blk * (*sizep);
887
888         return (0);
889
890 fail2:
891         EFSYS_PROBE(fail2);
892 fail1:
893         EFSYS_PROBE1(fail1, efx_rc_t, rc);
894
895         return (rc);
896 }
897
898 /* Free a piobuf sub-allocated block */
899         __checkReturn   efx_rc_t
900 ef10_nic_pio_free(
901         __inout         efx_nic_t *enp,
902         __in            uint32_t bufnum,
903         __in            uint32_t blknum)
904 {
905         uint32_t *map;
906         efx_rc_t rc;
907
908         if ((bufnum >= enp->en_arch.ef10.ena_piobuf_count) ||
909             (blknum >= (8 * sizeof (*map)))) {
910                 rc = EINVAL;
911                 goto fail1;
912         }
913
914         map = &enp->en_arch.ef10.ena_pio_alloc_map[bufnum];
915         if ((*map & (1u << blknum)) == 0) {
916                 rc = ENOENT;
917                 goto fail2;
918         }
919         *map &= ~(1u << blknum);
920
921         return (0);
922
923 fail2:
924         EFSYS_PROBE(fail2);
925 fail1:
926         EFSYS_PROBE1(fail1, efx_rc_t, rc);
927
928         return (rc);
929 }
930
931         __checkReturn   efx_rc_t
932 ef10_nic_pio_link(
933         __inout         efx_nic_t *enp,
934         __in            uint32_t vi_index,
935         __in            efx_piobuf_handle_t handle)
936 {
937         return (efx_mcdi_link_piobuf(enp, vi_index, handle));
938 }
939
940         __checkReturn   efx_rc_t
941 ef10_nic_pio_unlink(
942         __inout         efx_nic_t *enp,
943         __in            uint32_t vi_index)
944 {
945         return (efx_mcdi_unlink_piobuf(enp, vi_index));
946 }
947
948 static  __checkReturn   efx_rc_t
949 ef10_mcdi_get_pf_count(
950         __in            efx_nic_t *enp,
951         __out           uint32_t *pf_countp)
952 {
953         efx_mcdi_req_t req;
954         uint8_t payload[MAX(MC_CMD_GET_PF_COUNT_IN_LEN,
955                             MC_CMD_GET_PF_COUNT_OUT_LEN)];
956         efx_rc_t rc;
957
958         (void) memset(payload, 0, sizeof (payload));
959         req.emr_cmd = MC_CMD_GET_PF_COUNT;
960         req.emr_in_buf = payload;
961         req.emr_in_length = MC_CMD_GET_PF_COUNT_IN_LEN;
962         req.emr_out_buf = payload;
963         req.emr_out_length = MC_CMD_GET_PF_COUNT_OUT_LEN;
964
965         efx_mcdi_execute(enp, &req);
966
967         if (req.emr_rc != 0) {
968                 rc = req.emr_rc;
969                 goto fail1;
970         }
971
972         if (req.emr_out_length_used < MC_CMD_GET_PF_COUNT_OUT_LEN) {
973                 rc = EMSGSIZE;
974                 goto fail2;
975         }
976
977         *pf_countp = *MCDI_OUT(req, uint8_t,
978                                 MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_OFST);
979
980         EFSYS_ASSERT(*pf_countp != 0);
981
982         return (0);
983
984 fail2:
985         EFSYS_PROBE(fail2);
986 fail1:
987         EFSYS_PROBE1(fail1, efx_rc_t, rc);
988
989         return (rc);
990 }
991
992 static  __checkReturn   efx_rc_t
993 ef10_get_datapath_caps(
994         __in            efx_nic_t *enp)
995 {
996         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
997         efx_mcdi_req_t req;
998         uint8_t payload[MAX(MC_CMD_GET_CAPABILITIES_IN_LEN,
999                             MC_CMD_GET_CAPABILITIES_V4_OUT_LEN)];
1000         efx_rc_t rc;
1001
1002         if ((rc = ef10_mcdi_get_pf_count(enp, &encp->enc_hw_pf_count)) != 0)
1003                 goto fail1;
1004
1005
1006         (void) memset(payload, 0, sizeof (payload));
1007         req.emr_cmd = MC_CMD_GET_CAPABILITIES;
1008         req.emr_in_buf = payload;
1009         req.emr_in_length = MC_CMD_GET_CAPABILITIES_IN_LEN;
1010         req.emr_out_buf = payload;
1011         req.emr_out_length = MC_CMD_GET_CAPABILITIES_V4_OUT_LEN;
1012
1013         efx_mcdi_execute_quiet(enp, &req);
1014
1015         if (req.emr_rc != 0) {
1016                 rc = req.emr_rc;
1017                 goto fail2;
1018         }
1019
1020         if (req.emr_out_length_used < MC_CMD_GET_CAPABILITIES_OUT_LEN) {
1021                 rc = EMSGSIZE;
1022                 goto fail3;
1023         }
1024
1025 #define CAP_FLAGS1(_req, _flag)                                         \
1026         (MCDI_OUT_DWORD((_req), GET_CAPABILITIES_OUT_FLAGS1) &          \
1027         (1u << (MC_CMD_GET_CAPABILITIES_V2_OUT_ ## _flag ## _LBN)))
1028
1029 #define CAP_FLAGS2(_req, _flag)                                         \
1030         (((_req).emr_out_length_used >= MC_CMD_GET_CAPABILITIES_V2_OUT_LEN) && \
1031             (MCDI_OUT_DWORD((_req), GET_CAPABILITIES_V2_OUT_FLAGS2) &   \
1032             (1u << (MC_CMD_GET_CAPABILITIES_V2_OUT_ ## _flag ## _LBN))))
1033
1034         /*
1035          * Huntington RXDP firmware inserts a 0 or 14 byte prefix.
1036          * We only support the 14 byte prefix here.
1037          */
1038         if (CAP_FLAGS1(req, RX_PREFIX_LEN_14) == 0) {
1039                 rc = ENOTSUP;
1040                 goto fail4;
1041         }
1042         encp->enc_rx_prefix_size = 14;
1043
1044         /* Check if the firmware supports TSO */
1045         if (CAP_FLAGS1(req, TX_TSO))
1046                 encp->enc_fw_assisted_tso_enabled = B_TRUE;
1047         else
1048                 encp->enc_fw_assisted_tso_enabled = B_FALSE;
1049
1050         /* Check if the firmware supports FATSOv2 */
1051         if (CAP_FLAGS2(req, TX_TSO_V2)) {
1052                 encp->enc_fw_assisted_tso_v2_enabled = B_TRUE;
1053                 encp->enc_fw_assisted_tso_v2_n_contexts = MCDI_OUT_WORD(req,
1054                     GET_CAPABILITIES_V2_OUT_TX_TSO_V2_N_CONTEXTS);
1055         } else {
1056                 encp->enc_fw_assisted_tso_v2_enabled = B_FALSE;
1057                 encp->enc_fw_assisted_tso_v2_n_contexts = 0;
1058         }
1059
1060         /* Check if the firmware supports FATSOv2 encap */
1061         if (CAP_FLAGS2(req, TX_TSO_V2_ENCAP))
1062                 encp->enc_fw_assisted_tso_v2_encap_enabled = B_TRUE;
1063         else
1064                 encp->enc_fw_assisted_tso_v2_encap_enabled = B_FALSE;
1065
1066         /* Check if the firmware has vadapter/vport/vswitch support */
1067         if (CAP_FLAGS1(req, EVB))
1068                 encp->enc_datapath_cap_evb = B_TRUE;
1069         else
1070                 encp->enc_datapath_cap_evb = B_FALSE;
1071
1072         /* Check if the firmware supports VLAN insertion */
1073         if (CAP_FLAGS1(req, TX_VLAN_INSERTION))
1074                 encp->enc_hw_tx_insert_vlan_enabled = B_TRUE;
1075         else
1076                 encp->enc_hw_tx_insert_vlan_enabled = B_FALSE;
1077
1078         /* Check if the firmware supports RX event batching */
1079         if (CAP_FLAGS1(req, RX_BATCHING))
1080                 encp->enc_rx_batching_enabled = B_TRUE;
1081         else
1082                 encp->enc_rx_batching_enabled = B_FALSE;
1083
1084         /*
1085          * Even if batching isn't reported as supported, we may still get
1086          * batched events (see bug61153).
1087          */
1088         encp->enc_rx_batch_max = 16;
1089
1090         /* Check if the firmware supports disabling scatter on RXQs */
1091         if (CAP_FLAGS1(req, RX_DISABLE_SCATTER))
1092                 encp->enc_rx_disable_scatter_supported = B_TRUE;
1093         else
1094                 encp->enc_rx_disable_scatter_supported = B_FALSE;
1095
1096         /* Check if the firmware supports packed stream mode */
1097         if (CAP_FLAGS1(req, RX_PACKED_STREAM))
1098                 encp->enc_rx_packed_stream_supported = B_TRUE;
1099         else
1100                 encp->enc_rx_packed_stream_supported = B_FALSE;
1101
1102         /*
1103          * Check if the firmware supports configurable buffer sizes
1104          * for packed stream mode (otherwise buffer size is 1Mbyte)
1105          */
1106         if (CAP_FLAGS1(req, RX_PACKED_STREAM_VAR_BUFFERS))
1107                 encp->enc_rx_var_packed_stream_supported = B_TRUE;
1108         else
1109                 encp->enc_rx_var_packed_stream_supported = B_FALSE;
1110
1111         /* Check if the firmware supports FW subvariant w/o Tx checksumming */
1112         if (CAP_FLAGS2(req, FW_SUBVARIANT_NO_TX_CSUM))
1113                 encp->enc_fw_subvariant_no_tx_csum_supported = B_TRUE;
1114         else
1115                 encp->enc_fw_subvariant_no_tx_csum_supported = B_FALSE;
1116
1117         /* Check if the firmware supports set mac with running filters */
1118         if (CAP_FLAGS1(req, VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED))
1119                 encp->enc_allow_set_mac_with_installed_filters = B_TRUE;
1120         else
1121                 encp->enc_allow_set_mac_with_installed_filters = B_FALSE;
1122
1123         /*
1124          * Check if firmware supports the extended MC_CMD_SET_MAC, which allows
1125          * specifying which parameters to configure.
1126          */
1127         if (CAP_FLAGS1(req, SET_MAC_ENHANCED))
1128                 encp->enc_enhanced_set_mac_supported = B_TRUE;
1129         else
1130                 encp->enc_enhanced_set_mac_supported = B_FALSE;
1131
1132         /*
1133          * Check if firmware supports version 2 of MC_CMD_INIT_EVQ, which allows
1134          * us to let the firmware choose the settings to use on an EVQ.
1135          */
1136         if (CAP_FLAGS2(req, INIT_EVQ_V2))
1137                 encp->enc_init_evq_v2_supported = B_TRUE;
1138         else
1139                 encp->enc_init_evq_v2_supported = B_FALSE;
1140
1141         /*
1142          * Check if firmware-verified NVRAM updates must be used.
1143          *
1144          * The firmware trusted installer requires all NVRAM updates to use
1145          * version 2 of MC_CMD_NVRAM_UPDATE_START (to enable verified update)
1146          * and version 2 of MC_CMD_NVRAM_UPDATE_FINISH (to verify the updated
1147          * partition and report the result).
1148          */
1149         if (CAP_FLAGS2(req, NVRAM_UPDATE_REPORT_VERIFY_RESULT))
1150                 encp->enc_nvram_update_verify_result_supported = B_TRUE;
1151         else
1152                 encp->enc_nvram_update_verify_result_supported = B_FALSE;
1153
1154         /*
1155          * Check if firmware provides packet memory and Rx datapath
1156          * counters.
1157          */
1158         if (CAP_FLAGS1(req, PM_AND_RXDP_COUNTERS))
1159                 encp->enc_pm_and_rxdp_counters = B_TRUE;
1160         else
1161                 encp->enc_pm_and_rxdp_counters = B_FALSE;
1162
1163         /*
1164          * Check if the 40G MAC hardware is capable of reporting
1165          * statistics for Tx size bins.
1166          */
1167         if (CAP_FLAGS2(req, MAC_STATS_40G_TX_SIZE_BINS))
1168                 encp->enc_mac_stats_40g_tx_size_bins = B_TRUE;
1169         else
1170                 encp->enc_mac_stats_40g_tx_size_bins = B_FALSE;
1171
1172         /*
1173          * Check if firmware supports VXLAN and NVGRE tunnels.
1174          * The capability indicates Geneve protocol support as well.
1175          */
1176         if (CAP_FLAGS1(req, VXLAN_NVGRE)) {
1177                 encp->enc_tunnel_encapsulations_supported =
1178                     (1u << EFX_TUNNEL_PROTOCOL_VXLAN) |
1179                     (1u << EFX_TUNNEL_PROTOCOL_GENEVE) |
1180                     (1u << EFX_TUNNEL_PROTOCOL_NVGRE);
1181
1182                 EFX_STATIC_ASSERT(EFX_TUNNEL_MAXNENTRIES ==
1183                     MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MAXNUM);
1184                 encp->enc_tunnel_config_udp_entries_max =
1185                     EFX_TUNNEL_MAXNENTRIES;
1186         } else {
1187                 encp->enc_tunnel_config_udp_entries_max = 0;
1188         }
1189
1190         /*
1191          * Check if firmware reports the VI window mode.
1192          * Medford2 has a variable VI window size (8K, 16K or 64K).
1193          * Medford and Huntington have a fixed 8K VI window size.
1194          */
1195         if (req.emr_out_length_used >= MC_CMD_GET_CAPABILITIES_V3_OUT_LEN) {
1196                 uint8_t mode =
1197                     MCDI_OUT_BYTE(req, GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE);
1198
1199                 switch (mode) {
1200                 case MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_8K:
1201                         encp->enc_vi_window_shift = EFX_VI_WINDOW_SHIFT_8K;
1202                         break;
1203                 case MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_16K:
1204                         encp->enc_vi_window_shift = EFX_VI_WINDOW_SHIFT_16K;
1205                         break;
1206                 case MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_64K:
1207                         encp->enc_vi_window_shift = EFX_VI_WINDOW_SHIFT_64K;
1208                         break;
1209                 default:
1210                         encp->enc_vi_window_shift = EFX_VI_WINDOW_SHIFT_INVALID;
1211                         break;
1212                 }
1213         } else if ((enp->en_family == EFX_FAMILY_HUNTINGTON) ||
1214                     (enp->en_family == EFX_FAMILY_MEDFORD)) {
1215                 /* Huntington and Medford have fixed 8K window size */
1216                 encp->enc_vi_window_shift = EFX_VI_WINDOW_SHIFT_8K;
1217         } else {
1218                 encp->enc_vi_window_shift = EFX_VI_WINDOW_SHIFT_INVALID;
1219         }
1220
1221         /* Check if firmware supports extended MAC stats. */
1222         if (req.emr_out_length_used >= MC_CMD_GET_CAPABILITIES_V4_OUT_LEN) {
1223                 /* Extended stats buffer supported */
1224                 encp->enc_mac_stats_nstats = MCDI_OUT_WORD(req,
1225                     GET_CAPABILITIES_V4_OUT_MAC_STATS_NUM_STATS);
1226         } else {
1227                 /* Use Siena-compatible legacy MAC stats */
1228                 encp->enc_mac_stats_nstats = MC_CMD_MAC_NSTATS;
1229         }
1230
1231         if (encp->enc_mac_stats_nstats >= MC_CMD_MAC_NSTATS_V2)
1232                 encp->enc_fec_counters = B_TRUE;
1233         else
1234                 encp->enc_fec_counters = B_FALSE;
1235
1236 #undef CAP_FLAGS1
1237 #undef CAP_FLAGS2
1238
1239         return (0);
1240
1241 fail4:
1242         EFSYS_PROBE(fail4);
1243 fail3:
1244         EFSYS_PROBE(fail3);
1245 fail2:
1246         EFSYS_PROBE(fail2);
1247 fail1:
1248         EFSYS_PROBE1(fail1, efx_rc_t, rc);
1249
1250         return (rc);
1251 }
1252
1253
1254 #define EF10_LEGACY_PF_PRIVILEGE_MASK                                   \
1255         (MC_CMD_PRIVILEGE_MASK_IN_GRP_ADMIN                     |       \
1256         MC_CMD_PRIVILEGE_MASK_IN_GRP_LINK                       |       \
1257         MC_CMD_PRIVILEGE_MASK_IN_GRP_ONLOAD                     |       \
1258         MC_CMD_PRIVILEGE_MASK_IN_GRP_PTP                        |       \
1259         MC_CMD_PRIVILEGE_MASK_IN_GRP_INSECURE_FILTERS           |       \
1260         MC_CMD_PRIVILEGE_MASK_IN_GRP_MAC_SPOOFING               |       \
1261         MC_CMD_PRIVILEGE_MASK_IN_GRP_UNICAST                    |       \
1262         MC_CMD_PRIVILEGE_MASK_IN_GRP_MULTICAST                  |       \
1263         MC_CMD_PRIVILEGE_MASK_IN_GRP_BROADCAST                  |       \
1264         MC_CMD_PRIVILEGE_MASK_IN_GRP_ALL_MULTICAST              |       \
1265         MC_CMD_PRIVILEGE_MASK_IN_GRP_PROMISCUOUS)
1266
1267 #define EF10_LEGACY_VF_PRIVILEGE_MASK   0
1268
1269
1270         __checkReturn           efx_rc_t
1271 ef10_get_privilege_mask(
1272         __in                    efx_nic_t *enp,
1273         __out                   uint32_t *maskp)
1274 {
1275         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
1276         uint32_t mask;
1277         efx_rc_t rc;
1278
1279         if ((rc = efx_mcdi_privilege_mask(enp, encp->enc_pf, encp->enc_vf,
1280                                             &mask)) != 0) {
1281                 if (rc != ENOTSUP)
1282                         goto fail1;
1283
1284                 /* Fallback for old firmware without privilege mask support */
1285                 if (EFX_PCI_FUNCTION_IS_PF(encp)) {
1286                         /* Assume PF has admin privilege */
1287                         mask = EF10_LEGACY_PF_PRIVILEGE_MASK;
1288                 } else {
1289                         /* VF is always unprivileged by default */
1290                         mask = EF10_LEGACY_VF_PRIVILEGE_MASK;
1291                 }
1292         }
1293
1294         *maskp = mask;
1295
1296         return (0);
1297
1298 fail1:
1299         EFSYS_PROBE1(fail1, efx_rc_t, rc);
1300
1301         return (rc);
1302 }
1303
1304
1305 /*
1306  * Table of mapping schemes from port number to external number.
1307  *
1308  * Each port number ultimately corresponds to a connector: either as part of
1309  * a cable assembly attached to a module inserted in an SFP+/QSFP+ cage on
1310  * the board, or fixed to the board (e.g. 10GBASE-T magjack on SFN5121T
1311  * "Salina"). In general:
1312  *
1313  * Port number (0-based)
1314  *     |
1315  *   port mapping (n:1)
1316  *     |
1317  *     v
1318  * External port number (normally 1-based)
1319  *     |
1320  *   fixed (1:1) or cable assembly (1:m)
1321  *     |
1322  *     v
1323  * Connector
1324  *
1325  * The external numbering refers to the cages or magjacks on the board,
1326  * as visibly annotated on the board or back panel. This table describes
1327  * how to determine which external cage/magjack corresponds to the port
1328  * numbers used by the driver.
1329  *
1330  * The count of adjacent port numbers that map to each external number,
1331  * and the offset in the numbering, is determined by the chip family and
1332  * current port mode.
1333  *
1334  * For the Huntington family, the current port mode cannot be discovered,
1335  * but a single mapping is used by all modes for a given chip variant,
1336  * so the mapping used is instead the last match in the table to the full
1337  * set of port modes to which the NIC can be configured. Therefore the
1338  * ordering of entries in the mapping table is significant.
1339  */
1340 static struct ef10_external_port_map_s {
1341         efx_family_t    family;
1342         uint32_t        modes_mask;
1343         int32_t         count;
1344         int32_t         offset;
1345 }       __ef10_external_port_mappings[] = {
1346         /*
1347          * Modes used by Huntington family controllers where each port
1348          * number maps to a separate cage.
1349          * SFN7x22F (Torino):
1350          *      port 0 -> cage 1
1351          *      port 1 -> cage 2
1352          * SFN7xx4F (Pavia):
1353          *      port 0 -> cage 1
1354          *      port 1 -> cage 2
1355          *      port 2 -> cage 3
1356          *      port 3 -> cage 4
1357          */
1358         {
1359                 EFX_FAMILY_HUNTINGTON,
1360                 (1U << TLV_PORT_MODE_10G) |                     /* mode 0 */
1361                 (1U << TLV_PORT_MODE_10G_10G) |                 /* mode 2 */
1362                 (1U << TLV_PORT_MODE_10G_10G_10G_10G),          /* mode 4 */
1363                 1,      /* ports per cage */
1364                 1       /* first cage */
1365         },
1366         /*
1367          * Modes which for Huntington identify a chip variant where 2
1368          * adjacent port numbers map to each cage.
1369          * SFN7x42Q (Monza):
1370          *      port 0 -> cage 1
1371          *      port 1 -> cage 1
1372          *      port 2 -> cage 2
1373          *      port 3 -> cage 2
1374          */
1375         {
1376                 EFX_FAMILY_HUNTINGTON,
1377                 (1U << TLV_PORT_MODE_40G) |                     /* mode 1 */
1378                 (1U << TLV_PORT_MODE_40G_40G) |                 /* mode 3 */
1379                 (1U << TLV_PORT_MODE_40G_10G_10G) |             /* mode 6 */
1380                 (1U << TLV_PORT_MODE_10G_10G_40G),              /* mode 7 */
1381                 2,      /* ports per cage */
1382                 1       /* first cage */
1383         },
1384         /*
1385          * Modes that on Medford allocate each port number to a separate
1386          * cage.
1387          *      port 0 -> cage 1
1388          *      port 1 -> cage 2
1389          *      port 2 -> cage 3
1390          *      port 3 -> cage 4
1391          */
1392         {
1393                 EFX_FAMILY_MEDFORD,
1394                 (1U << TLV_PORT_MODE_10G) |                     /* mode 0 */
1395                 (1U << TLV_PORT_MODE_10G_10G),                  /* mode 2 */
1396                 1,      /* ports per cage */
1397                 1       /* first cage */
1398         },
1399         /*
1400          * Modes that on Medford allocate 2 adjacent port numbers to each
1401          * cage.
1402          *      port 0 -> cage 1
1403          *      port 1 -> cage 1
1404          *      port 2 -> cage 2
1405          *      port 3 -> cage 2
1406          */
1407         {
1408                 EFX_FAMILY_MEDFORD,
1409                 (1U << TLV_PORT_MODE_40G) |                     /* mode 1 */
1410                 (1U << TLV_PORT_MODE_40G_40G) |                 /* mode 3 */
1411                 (1U << TLV_PORT_MODE_40G_10G_10G) |             /* mode 6 */
1412                 (1U << TLV_PORT_MODE_10G_10G_40G) |             /* mode 7 */
1413                 /* Do not use 10G_10G_10G_10G_Q1_Q2 (see bug63270) */
1414                 (1U << TLV_PORT_MODE_10G_10G_10G_10G_Q1_Q2),    /* mode 9 */
1415                 2,      /* ports per cage */
1416                 1       /* first cage */
1417         },
1418         /*
1419          * Modes that on Medford allocate 4 adjacent port numbers to each
1420          * connector, starting on cage 1.
1421          *      port 0 -> cage 1
1422          *      port 1 -> cage 1
1423          *      port 2 -> cage 1
1424          *      port 3 -> cage 1
1425          */
1426         {
1427                 EFX_FAMILY_MEDFORD,
1428                 (1U << TLV_PORT_MODE_10G_10G_10G_10G_Q) |       /* mode 5 */
1429                 /* Do not use 10G_10G_10G_10G_Q1 (see bug63270) */
1430                 (1U << TLV_PORT_MODE_10G_10G_10G_10G_Q1),       /* mode 4 */
1431                 4,      /* ports per cage */
1432                 1       /* first cage */
1433         },
1434         /*
1435          * Modes that on Medford allocate 4 adjacent port numbers to each
1436          * connector, starting on cage 2.
1437          *      port 0 -> cage 2
1438          *      port 1 -> cage 2
1439          *      port 2 -> cage 2
1440          *      port 3 -> cage 2
1441          */
1442         {
1443                 EFX_FAMILY_MEDFORD,
1444                 (1U << TLV_PORT_MODE_10G_10G_10G_10G_Q2),       /* mode 8 */
1445                 4,      /* ports per cage */
1446                 2       /* first cage */
1447         },
1448         /*
1449          * Modes that on Medford2 allocate each port number to a separate
1450          * cage.
1451          *      port 0 -> cage 1
1452          *      port 1 -> cage 2
1453          *      port 2 -> cage 3
1454          *      port 3 -> cage 4
1455          */
1456         {
1457                 EFX_FAMILY_MEDFORD2,
1458                 (1U << TLV_PORT_MODE_1x1_NA) |                  /* mode 0 */
1459                 (1U << TLV_PORT_MODE_1x4_NA) |                  /* mode 1 */
1460                 (1U << TLV_PORT_MODE_1x1_1x1) |                 /* mode 2 */
1461                 (1U << TLV_PORT_MODE_1x2_NA) |                  /* mode 10 */
1462                 (1U << TLV_PORT_MODE_1x2_1x2) |                 /* mode 12 */
1463                 (1U << TLV_PORT_MODE_1x4_1x2) |                 /* mode 15 */
1464                 (1U << TLV_PORT_MODE_1x2_1x4),                  /* mode 16 */
1465                 1,      /* ports per cage */
1466                 1       /* first cage */
1467         },
1468         /*
1469          * FIXME: Some port modes are not representable in this mapping:
1470          *  - TLV_PORT_MODE_1x2_2x1 (mode 17):
1471          *      port 0 -> cage 1
1472          *      port 1 -> cage 2
1473          *      port 2 -> cage 2
1474          */
1475         /*
1476          * Modes that on Medford2 allocate 2 adjacent port numbers to each
1477          * cage, starting on cage 1.
1478          *      port 0 -> cage 1
1479          *      port 1 -> cage 1
1480          *      port 2 -> cage 2
1481          *      port 3 -> cage 2
1482          */
1483         {
1484                 EFX_FAMILY_MEDFORD2,
1485                 (1U << TLV_PORT_MODE_1x4_1x4) |                 /* mode 3 */
1486                 (1U << TLV_PORT_MODE_2x1_2x1) |                 /* mode 4 */
1487                 (1U << TLV_PORT_MODE_1x4_2x1) |                 /* mode 6 */
1488                 (1U << TLV_PORT_MODE_2x1_1x4) |                 /* mode 7 */
1489                 (1U << TLV_PORT_MODE_2x2_NA) |                  /* mode 13 */
1490                 (1U << TLV_PORT_MODE_2x1_1x2),                  /* mode 18 */
1491                 2,      /* ports per cage */
1492                 1       /* first cage */
1493         },
1494         /*
1495          * Modes that on Medford2 allocate 2 adjacent port numbers to each
1496          * cage, starting on cage 2.
1497          *      port 0 -> cage 2
1498          *      port 1 -> cage 2
1499          */
1500         {
1501                 EFX_FAMILY_MEDFORD2,
1502                 (1U << TLV_PORT_MODE_NA_2x2),                   /* mode 14 */
1503                 2,      /* ports per cage */
1504                 2       /* first cage */
1505         },
1506         /*
1507          * Modes that on Medford2 allocate 4 adjacent port numbers to each
1508          * connector, starting on cage 1.
1509          *      port 0 -> cage 1
1510          *      port 1 -> cage 1
1511          *      port 2 -> cage 1
1512          *      port 3 -> cage 1
1513          */
1514         {
1515                 EFX_FAMILY_MEDFORD2,
1516                 (1U << TLV_PORT_MODE_4x1_NA),                   /* mode 5 */
1517                 4,      /* ports per cage */
1518                 1       /* first cage */
1519         },
1520         /*
1521          * Modes that on Medford2 allocate 4 adjacent port numbers to each
1522          * connector, starting on cage 2.
1523          *      port 0 -> cage 2
1524          *      port 1 -> cage 2
1525          *      port 2 -> cage 2
1526          *      port 3 -> cage 2
1527          */
1528         {
1529                 EFX_FAMILY_MEDFORD2,
1530                 (1U << TLV_PORT_MODE_NA_4x1) |                  /* mode 8 */
1531                 (1U << TLV_PORT_MODE_NA_1x2),                   /* mode 11 */
1532                 4,      /* ports per cage */
1533                 2       /* first cage */
1534         },
1535 };
1536
1537 static  __checkReturn   efx_rc_t
1538 ef10_external_port_mapping(
1539         __in            efx_nic_t *enp,
1540         __in            uint32_t port,
1541         __out           uint8_t *external_portp)
1542 {
1543         efx_rc_t rc;
1544         int i;
1545         uint32_t port_modes;
1546         uint32_t matches;
1547         uint32_t current;
1548         int32_t count = 1; /* Default 1-1 mapping */
1549         int32_t offset = 1; /* Default starting external port number */
1550
1551         if ((rc = efx_mcdi_get_port_modes(enp, &port_modes, &current)) != 0) {
1552                 /*
1553                  * No current port mode information (i.e. Huntington)
1554                  * - infer mapping from available modes
1555                  */
1556                 if ((rc = efx_mcdi_get_port_modes(enp,
1557                             &port_modes, NULL)) != 0) {
1558                         /*
1559                          * No port mode information available
1560                          * - use default mapping
1561                          */
1562                         goto out;
1563                 }
1564         } else {
1565                 /* Only need to scan the current mode */
1566                 port_modes = 1 << current;
1567         }
1568
1569         /*
1570          * Infer the internal port -> external number mapping from
1571          * the possible port modes for this NIC.
1572          */
1573         for (i = 0; i < EFX_ARRAY_SIZE(__ef10_external_port_mappings); ++i) {
1574                 struct ef10_external_port_map_s *eepmp =
1575                     &__ef10_external_port_mappings[i];
1576                 if (eepmp->family != enp->en_family)
1577                         continue;
1578                 matches = (eepmp->modes_mask & port_modes);
1579                 if (matches != 0) {
1580                         /*
1581                          * Some modes match. For some Huntington boards
1582                          * there will be multiple matches. The mapping on the
1583                          * last match is used.
1584                          */
1585                         count = eepmp->count;
1586                         offset = eepmp->offset;
1587                         port_modes &= ~matches;
1588                 }
1589         }
1590
1591         if (port_modes != 0) {
1592                 /* Some advertised modes are not supported */
1593                 rc = ENOTSUP;
1594                 goto fail1;
1595         }
1596
1597 out:
1598         /*
1599          * Scale as required by last matched mode and then convert to
1600          * correctly offset numbering
1601          */
1602         *external_portp = (uint8_t)((port / count) + offset);
1603         return (0);
1604
1605 fail1:
1606         EFSYS_PROBE1(fail1, efx_rc_t, rc);
1607
1608         return (rc);
1609 }
1610
1611 static  __checkReturn   efx_rc_t
1612 ef10_nic_board_cfg(
1613         __in            efx_nic_t *enp)
1614 {
1615         const efx_nic_ops_t *enop = enp->en_enop;
1616         efx_mcdi_iface_t *emip = &(enp->en_mcdi.em_emip);
1617         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
1618         ef10_link_state_t els;
1619         efx_port_t *epp = &(enp->en_port);
1620         uint32_t board_type = 0;
1621         uint32_t base, nvec;
1622         uint32_t port;
1623         uint32_t mask;
1624         uint32_t pf;
1625         uint32_t vf;
1626         uint8_t mac_addr[6] = { 0 };
1627         efx_rc_t rc;
1628
1629         /* Get the (zero-based) MCDI port number */
1630         if ((rc = efx_mcdi_get_port_assignment(enp, &port)) != 0)
1631                 goto fail1;
1632
1633         /* EFX MCDI interface uses one-based port numbers */
1634         emip->emi_port = port + 1;
1635
1636         if ((rc = ef10_external_port_mapping(enp, port,
1637                     &encp->enc_external_port)) != 0)
1638                 goto fail2;
1639
1640         /*
1641          * Get PCIe function number from firmware (used for
1642          * per-function privilege and dynamic config info).
1643          *  - PCIe PF: pf = PF number, vf = 0xffff.
1644          *  - PCIe VF: pf = parent PF, vf = VF number.
1645          */
1646         if ((rc = efx_mcdi_get_function_info(enp, &pf, &vf)) != 0)
1647                 goto fail3;
1648
1649         encp->enc_pf = pf;
1650         encp->enc_vf = vf;
1651
1652         /* MAC address for this function */
1653         if (EFX_PCI_FUNCTION_IS_PF(encp)) {
1654                 rc = efx_mcdi_get_mac_address_pf(enp, mac_addr);
1655 #if EFSYS_OPT_ALLOW_UNCONFIGURED_NIC
1656                 /*
1657                  * Disable static config checking, ONLY for manufacturing test
1658                  * and setup at the factory, to allow the static config to be
1659                  * installed.
1660                  */
1661 #else /* EFSYS_OPT_ALLOW_UNCONFIGURED_NIC */
1662                 if ((rc == 0) && (mac_addr[0] & 0x02)) {
1663                         /*
1664                          * If the static config does not include a global MAC
1665                          * address pool then the board may return a locally
1666                          * administered MAC address (this should only happen on
1667                          * incorrectly programmed boards).
1668                          */
1669                         rc = EINVAL;
1670                 }
1671 #endif /* EFSYS_OPT_ALLOW_UNCONFIGURED_NIC */
1672         } else {
1673                 rc = efx_mcdi_get_mac_address_vf(enp, mac_addr);
1674         }
1675         if (rc != 0)
1676                 goto fail4;
1677
1678         EFX_MAC_ADDR_COPY(encp->enc_mac_addr, mac_addr);
1679
1680         /* Board configuration (legacy) */
1681         rc = efx_mcdi_get_board_cfg(enp, &board_type, NULL, NULL);
1682         if (rc != 0) {
1683                 /* Unprivileged functions may not be able to read board cfg */
1684                 if (rc == EACCES)
1685                         board_type = 0;
1686                 else
1687                         goto fail5;
1688         }
1689
1690         encp->enc_board_type = board_type;
1691         encp->enc_clk_mult = 1; /* not used for EF10 */
1692
1693         /* Fill out fields in enp->en_port and enp->en_nic_cfg from MCDI */
1694         if ((rc = efx_mcdi_get_phy_cfg(enp)) != 0)
1695                 goto fail6;
1696
1697         /* Obtain the default PHY advertised capabilities */
1698         if ((rc = ef10_phy_get_link(enp, &els)) != 0)
1699                 goto fail7;
1700         epp->ep_default_adv_cap_mask = els.els_adv_cap_mask;
1701         epp->ep_adv_cap_mask = els.els_adv_cap_mask;
1702
1703         /* Check capabilities of running datapath firmware */
1704         if ((rc = ef10_get_datapath_caps(enp)) != 0)
1705                 goto fail8;
1706
1707         /* Alignment for WPTR updates */
1708         encp->enc_rx_push_align = EF10_RX_WPTR_ALIGN;
1709
1710         /*
1711          * Maximum number of exclusive RSS contexts. EF10 hardware supports 64
1712          * in total, but 6 are reserved for shared contexts. They are a global
1713          * resource so not all may be available.
1714          */
1715         encp->enc_rx_scale_max_exclusive_contexts = 64 - 6;
1716
1717         encp->enc_tx_dma_desc_size_max = EFX_MASK32(ESF_DZ_RX_KER_BYTE_CNT);
1718         /* No boundary crossing limits */
1719         encp->enc_tx_dma_desc_boundary = 0;
1720
1721         /*
1722          * Maximum number of bytes into the frame the TCP header can start for
1723          * firmware assisted TSO to work.
1724          */
1725         encp->enc_tx_tso_tcp_header_offset_limit = EF10_TCP_HEADER_OFFSET_LIMIT;
1726
1727         /*
1728          * Set resource limits for MC_CMD_ALLOC_VIS. Note that we cannot use
1729          * MC_CMD_GET_RESOURCE_LIMITS here as that reports the available
1730          * resources (allocated to this PCIe function), which is zero until
1731          * after we have allocated VIs.
1732          */
1733         encp->enc_evq_limit = 1024;
1734         encp->enc_rxq_limit = EFX_RXQ_LIMIT_TARGET;
1735         encp->enc_txq_limit = EFX_TXQ_LIMIT_TARGET;
1736
1737         encp->enc_buftbl_limit = 0xFFFFFFFF;
1738
1739         /* Get interrupt vector limits */
1740         if ((rc = efx_mcdi_get_vector_cfg(enp, &base, &nvec, NULL)) != 0) {
1741                 if (EFX_PCI_FUNCTION_IS_PF(encp))
1742                         goto fail9;
1743
1744                 /* Ignore error (cannot query vector limits from a VF). */
1745                 base = 0;
1746                 nvec = 1024;
1747         }
1748         encp->enc_intr_vec_base = base;
1749         encp->enc_intr_limit = nvec;
1750
1751         /*
1752          * Get the current privilege mask. Note that this may be modified
1753          * dynamically, so this value is informational only. DO NOT use
1754          * the privilege mask to check for sufficient privileges, as that
1755          * can result in time-of-check/time-of-use bugs.
1756          */
1757         if ((rc = ef10_get_privilege_mask(enp, &mask)) != 0)
1758                 goto fail10;
1759         encp->enc_privilege_mask = mask;
1760
1761         /* Get remaining controller-specific board config */
1762         if ((rc = enop->eno_board_cfg(enp)) != 0)
1763                 if (rc != EACCES)
1764                         goto fail11;
1765
1766         return (0);
1767
1768 fail11:
1769         EFSYS_PROBE(fail11);
1770 fail10:
1771         EFSYS_PROBE(fail10);
1772 fail9:
1773         EFSYS_PROBE(fail9);
1774 fail8:
1775         EFSYS_PROBE(fail8);
1776 fail7:
1777         EFSYS_PROBE(fail7);
1778 fail6:
1779         EFSYS_PROBE(fail6);
1780 fail5:
1781         EFSYS_PROBE(fail5);
1782 fail4:
1783         EFSYS_PROBE(fail4);
1784 fail3:
1785         EFSYS_PROBE(fail3);
1786 fail2:
1787         EFSYS_PROBE(fail2);
1788 fail1:
1789         EFSYS_PROBE1(fail1, efx_rc_t, rc);
1790
1791         return (rc);
1792 }
1793
1794         __checkReturn   efx_rc_t
1795 ef10_nic_probe(
1796         __in            efx_nic_t *enp)
1797 {
1798         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
1799         efx_drv_cfg_t *edcp = &(enp->en_drv_cfg);
1800         efx_rc_t rc;
1801
1802         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
1803             enp->en_family == EFX_FAMILY_MEDFORD ||
1804             enp->en_family == EFX_FAMILY_MEDFORD2);
1805
1806         /* Read and clear any assertion state */
1807         if ((rc = efx_mcdi_read_assertion(enp)) != 0)
1808                 goto fail1;
1809
1810         /* Exit the assertion handler */
1811         if ((rc = efx_mcdi_exit_assertion_handler(enp)) != 0)
1812                 if (rc != EACCES)
1813                         goto fail2;
1814
1815         if ((rc = efx_mcdi_drv_attach(enp, B_TRUE)) != 0)
1816                 goto fail3;
1817
1818         if ((rc = ef10_nic_board_cfg(enp)) != 0)
1819                 goto fail4;
1820
1821         /*
1822          * Set default driver config limits (based on board config).
1823          *
1824          * FIXME: For now allocate a fixed number of VIs which is likely to be
1825          * sufficient and small enough to allow multiple functions on the same
1826          * port.
1827          */
1828         edcp->edc_min_vi_count = edcp->edc_max_vi_count =
1829             MIN(128, MAX(encp->enc_rxq_limit, encp->enc_txq_limit));
1830
1831         /* The client driver must configure and enable PIO buffer support */
1832         edcp->edc_max_piobuf_count = 0;
1833         edcp->edc_pio_alloc_size = 0;
1834
1835 #if EFSYS_OPT_MAC_STATS
1836         /* Wipe the MAC statistics */
1837         if ((rc = efx_mcdi_mac_stats_clear(enp)) != 0)
1838                 goto fail5;
1839 #endif
1840
1841 #if EFSYS_OPT_LOOPBACK
1842         if ((rc = efx_mcdi_get_loopback_modes(enp)) != 0)
1843                 goto fail6;
1844 #endif
1845
1846 #if EFSYS_OPT_MON_STATS
1847         if ((rc = mcdi_mon_cfg_build(enp)) != 0) {
1848                 /* Unprivileged functions do not have access to sensors */
1849                 if (rc != EACCES)
1850                         goto fail7;
1851         }
1852 #endif
1853
1854         encp->enc_features = enp->en_features;
1855
1856         return (0);
1857
1858 #if EFSYS_OPT_MON_STATS
1859 fail7:
1860         EFSYS_PROBE(fail7);
1861 #endif
1862 #if EFSYS_OPT_LOOPBACK
1863 fail6:
1864         EFSYS_PROBE(fail6);
1865 #endif
1866 #if EFSYS_OPT_MAC_STATS
1867 fail5:
1868         EFSYS_PROBE(fail5);
1869 #endif
1870 fail4:
1871         EFSYS_PROBE(fail4);
1872 fail3:
1873         EFSYS_PROBE(fail3);
1874 fail2:
1875         EFSYS_PROBE(fail2);
1876 fail1:
1877         EFSYS_PROBE1(fail1, efx_rc_t, rc);
1878
1879         return (rc);
1880 }
1881
1882         __checkReturn   efx_rc_t
1883 ef10_nic_set_drv_limits(
1884         __inout         efx_nic_t *enp,
1885         __in            efx_drv_limits_t *edlp)
1886 {
1887         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
1888         efx_drv_cfg_t *edcp = &(enp->en_drv_cfg);
1889         uint32_t min_evq_count, max_evq_count;
1890         uint32_t min_rxq_count, max_rxq_count;
1891         uint32_t min_txq_count, max_txq_count;
1892         efx_rc_t rc;
1893
1894         if (edlp == NULL) {
1895                 rc = EINVAL;
1896                 goto fail1;
1897         }
1898
1899         /* Get minimum required and maximum usable VI limits */
1900         min_evq_count = MIN(edlp->edl_min_evq_count, encp->enc_evq_limit);
1901         min_rxq_count = MIN(edlp->edl_min_rxq_count, encp->enc_rxq_limit);
1902         min_txq_count = MIN(edlp->edl_min_txq_count, encp->enc_txq_limit);
1903
1904         edcp->edc_min_vi_count =
1905             MAX(min_evq_count, MAX(min_rxq_count, min_txq_count));
1906
1907         max_evq_count = MIN(edlp->edl_max_evq_count, encp->enc_evq_limit);
1908         max_rxq_count = MIN(edlp->edl_max_rxq_count, encp->enc_rxq_limit);
1909         max_txq_count = MIN(edlp->edl_max_txq_count, encp->enc_txq_limit);
1910
1911         edcp->edc_max_vi_count =
1912             MAX(max_evq_count, MAX(max_rxq_count, max_txq_count));
1913
1914         /*
1915          * Check limits for sub-allocated piobuf blocks.
1916          * PIO is optional, so don't fail if the limits are incorrect.
1917          */
1918         if ((encp->enc_piobuf_size == 0) ||
1919             (encp->enc_piobuf_limit == 0) ||
1920             (edlp->edl_min_pio_alloc_size == 0) ||
1921             (edlp->edl_min_pio_alloc_size > encp->enc_piobuf_size)) {
1922                 /* Disable PIO */
1923                 edcp->edc_max_piobuf_count = 0;
1924                 edcp->edc_pio_alloc_size = 0;
1925         } else {
1926                 uint32_t blk_size, blk_count, blks_per_piobuf;
1927
1928                 blk_size =
1929                     MAX(edlp->edl_min_pio_alloc_size,
1930                             encp->enc_piobuf_min_alloc_size);
1931
1932                 blks_per_piobuf = encp->enc_piobuf_size / blk_size;
1933                 EFSYS_ASSERT3U(blks_per_piobuf, <=, 32);
1934
1935                 blk_count = (encp->enc_piobuf_limit * blks_per_piobuf);
1936
1937                 /* A zero max pio alloc count means unlimited */
1938                 if ((edlp->edl_max_pio_alloc_count > 0) &&
1939                     (edlp->edl_max_pio_alloc_count < blk_count)) {
1940                         blk_count = edlp->edl_max_pio_alloc_count;
1941                 }
1942
1943                 edcp->edc_pio_alloc_size = blk_size;
1944                 edcp->edc_max_piobuf_count =
1945                     (blk_count + (blks_per_piobuf - 1)) / blks_per_piobuf;
1946         }
1947
1948         return (0);
1949
1950 fail1:
1951         EFSYS_PROBE1(fail1, efx_rc_t, rc);
1952
1953         return (rc);
1954 }
1955
1956
1957         __checkReturn   efx_rc_t
1958 ef10_nic_reset(
1959         __in            efx_nic_t *enp)
1960 {
1961         efx_mcdi_req_t req;
1962         uint8_t payload[MAX(MC_CMD_ENTITY_RESET_IN_LEN,
1963                             MC_CMD_ENTITY_RESET_OUT_LEN)];
1964         efx_rc_t rc;
1965
1966         /* ef10_nic_reset() is called to recover from BADASSERT failures. */
1967         if ((rc = efx_mcdi_read_assertion(enp)) != 0)
1968                 goto fail1;
1969         if ((rc = efx_mcdi_exit_assertion_handler(enp)) != 0)
1970                 goto fail2;
1971
1972         (void) memset(payload, 0, sizeof (payload));
1973         req.emr_cmd = MC_CMD_ENTITY_RESET;
1974         req.emr_in_buf = payload;
1975         req.emr_in_length = MC_CMD_ENTITY_RESET_IN_LEN;
1976         req.emr_out_buf = payload;
1977         req.emr_out_length = MC_CMD_ENTITY_RESET_OUT_LEN;
1978
1979         MCDI_IN_POPULATE_DWORD_1(req, ENTITY_RESET_IN_FLAG,
1980             ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET, 1);
1981
1982         efx_mcdi_execute(enp, &req);
1983
1984         if (req.emr_rc != 0) {
1985                 rc = req.emr_rc;
1986                 goto fail3;
1987         }
1988
1989         /* Clear RX/TX DMA queue errors */
1990         enp->en_reset_flags &= ~(EFX_RESET_RXQ_ERR | EFX_RESET_TXQ_ERR);
1991
1992         return (0);
1993
1994 fail3:
1995         EFSYS_PROBE(fail3);
1996 fail2:
1997         EFSYS_PROBE(fail2);
1998 fail1:
1999         EFSYS_PROBE1(fail1, efx_rc_t, rc);
2000
2001         return (rc);
2002 }
2003
2004         __checkReturn   efx_rc_t
2005 ef10_nic_init(
2006         __in            efx_nic_t *enp)
2007 {
2008         efx_drv_cfg_t *edcp = &(enp->en_drv_cfg);
2009         uint32_t min_vi_count, max_vi_count;
2010         uint32_t vi_count, vi_base, vi_shift;
2011         uint32_t i;
2012         uint32_t retry;
2013         uint32_t delay_us;
2014         uint32_t vi_window_size;
2015         efx_rc_t rc;
2016
2017         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
2018             enp->en_family == EFX_FAMILY_MEDFORD ||
2019             enp->en_family == EFX_FAMILY_MEDFORD2);
2020
2021         /* Enable reporting of some events (e.g. link change) */
2022         if ((rc = efx_mcdi_log_ctrl(enp)) != 0)
2023                 goto fail1;
2024
2025         /* Allocate (optional) on-chip PIO buffers */
2026         ef10_nic_alloc_piobufs(enp, edcp->edc_max_piobuf_count);
2027
2028         /*
2029          * For best performance, PIO writes should use a write-combined
2030          * (WC) memory mapping. Using a separate WC mapping for the PIO
2031          * aperture of each VI would be a burden to drivers (and not
2032          * possible if the host page size is >4Kbyte).
2033          *
2034          * To avoid this we use a single uncached (UC) mapping for VI
2035          * register access, and a single WC mapping for extra VIs used
2036          * for PIO writes.
2037          *
2038          * Each piobuf must be linked to a VI in the WC mapping, and to
2039          * each VI that is using a sub-allocated block from the piobuf.
2040          */
2041         min_vi_count = edcp->edc_min_vi_count;
2042         max_vi_count =
2043             edcp->edc_max_vi_count + enp->en_arch.ef10.ena_piobuf_count;
2044
2045         /* Ensure that the previously attached driver's VIs are freed */
2046         if ((rc = efx_mcdi_free_vis(enp)) != 0)
2047                 goto fail2;
2048
2049         /*
2050          * Reserve VI resources (EVQ+RXQ+TXQ) for this PCIe function. If this
2051          * fails then retrying the request for fewer VI resources may succeed.
2052          */
2053         vi_count = 0;
2054         if ((rc = efx_mcdi_alloc_vis(enp, min_vi_count, max_vi_count,
2055                     &vi_base, &vi_count, &vi_shift)) != 0)
2056                 goto fail3;
2057
2058         EFSYS_PROBE2(vi_alloc, uint32_t, vi_base, uint32_t, vi_count);
2059
2060         if (vi_count < min_vi_count) {
2061                 rc = ENOMEM;
2062                 goto fail4;
2063         }
2064
2065         enp->en_arch.ef10.ena_vi_base = vi_base;
2066         enp->en_arch.ef10.ena_vi_count = vi_count;
2067         enp->en_arch.ef10.ena_vi_shift = vi_shift;
2068
2069         if (vi_count < min_vi_count + enp->en_arch.ef10.ena_piobuf_count) {
2070                 /* Not enough extra VIs to map piobufs */
2071                 ef10_nic_free_piobufs(enp);
2072         }
2073
2074         enp->en_arch.ef10.ena_pio_write_vi_base =
2075             vi_count - enp->en_arch.ef10.ena_piobuf_count;
2076
2077         EFSYS_ASSERT3U(enp->en_nic_cfg.enc_vi_window_shift, !=,
2078             EFX_VI_WINDOW_SHIFT_INVALID);
2079         EFSYS_ASSERT3U(enp->en_nic_cfg.enc_vi_window_shift, <=,
2080             EFX_VI_WINDOW_SHIFT_64K);
2081         vi_window_size = 1U << enp->en_nic_cfg.enc_vi_window_shift;
2082
2083         /* Save UC memory mapping details */
2084         enp->en_arch.ef10.ena_uc_mem_map_offset = 0;
2085         if (enp->en_arch.ef10.ena_piobuf_count > 0) {
2086                 enp->en_arch.ef10.ena_uc_mem_map_size =
2087                     (vi_window_size *
2088                     enp->en_arch.ef10.ena_pio_write_vi_base);
2089         } else {
2090                 enp->en_arch.ef10.ena_uc_mem_map_size =
2091                     (vi_window_size *
2092                     enp->en_arch.ef10.ena_vi_count);
2093         }
2094
2095         /* Save WC memory mapping details */
2096         enp->en_arch.ef10.ena_wc_mem_map_offset =
2097             enp->en_arch.ef10.ena_uc_mem_map_offset +
2098             enp->en_arch.ef10.ena_uc_mem_map_size;
2099
2100         enp->en_arch.ef10.ena_wc_mem_map_size =
2101             (vi_window_size *
2102             enp->en_arch.ef10.ena_piobuf_count);
2103
2104         /* Link piobufs to extra VIs in WC mapping */
2105         if (enp->en_arch.ef10.ena_piobuf_count > 0) {
2106                 for (i = 0; i < enp->en_arch.ef10.ena_piobuf_count; i++) {
2107                         rc = efx_mcdi_link_piobuf(enp,
2108                             enp->en_arch.ef10.ena_pio_write_vi_base + i,
2109                             enp->en_arch.ef10.ena_piobuf_handle[i]);
2110                         if (rc != 0)
2111                                 break;
2112                 }
2113         }
2114
2115         /*
2116          * Allocate a vAdaptor attached to our upstream vPort/pPort.
2117          *
2118          * On a VF, this may fail with MC_CMD_ERR_NO_EVB_PORT (ENOENT) if the PF
2119          * driver has yet to bring up the EVB port. See bug 56147. In this case,
2120          * retry the request several times after waiting a while. The wait time
2121          * between retries starts small (10ms) and exponentially increases.
2122          * Total wait time is a little over two seconds. Retry logic in the
2123          * client driver may mean this whole loop is repeated if it continues to
2124          * fail.
2125          */
2126         retry = 0;
2127         delay_us = 10000;
2128         while ((rc = efx_mcdi_vadaptor_alloc(enp, EVB_PORT_ID_ASSIGNED)) != 0) {
2129                 if (EFX_PCI_FUNCTION_IS_PF(&enp->en_nic_cfg) ||
2130                     (rc != ENOENT)) {
2131                         /*
2132                          * Do not retry alloc for PF, or for other errors on
2133                          * a VF.
2134                          */
2135                         goto fail5;
2136                 }
2137
2138                 /* VF startup before PF is ready. Retry allocation. */
2139                 if (retry > 5) {
2140                         /* Too many attempts */
2141                         rc = EINVAL;
2142                         goto fail6;
2143                 }
2144                 EFSYS_PROBE1(mcdi_no_evb_port_retry, int, retry);
2145                 EFSYS_SLEEP(delay_us);
2146                 retry++;
2147                 if (delay_us < 500000)
2148                         delay_us <<= 2;
2149         }
2150
2151         enp->en_vport_id = EVB_PORT_ID_ASSIGNED;
2152         enp->en_nic_cfg.enc_mcdi_max_payload_length = MCDI_CTL_SDU_LEN_MAX_V2;
2153
2154         return (0);
2155
2156 fail6:
2157         EFSYS_PROBE(fail6);
2158 fail5:
2159         EFSYS_PROBE(fail5);
2160 fail4:
2161         EFSYS_PROBE(fail4);
2162 fail3:
2163         EFSYS_PROBE(fail3);
2164 fail2:
2165         EFSYS_PROBE(fail2);
2166
2167         ef10_nic_free_piobufs(enp);
2168
2169 fail1:
2170         EFSYS_PROBE1(fail1, efx_rc_t, rc);
2171
2172         return (rc);
2173 }
2174
2175         __checkReturn   efx_rc_t
2176 ef10_nic_get_vi_pool(
2177         __in            efx_nic_t *enp,
2178         __out           uint32_t *vi_countp)
2179 {
2180         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
2181             enp->en_family == EFX_FAMILY_MEDFORD ||
2182             enp->en_family == EFX_FAMILY_MEDFORD2);
2183
2184         /*
2185          * Report VIs that the client driver can use.
2186          * Do not include VIs used for PIO buffer writes.
2187          */
2188         *vi_countp = enp->en_arch.ef10.ena_pio_write_vi_base;
2189
2190         return (0);
2191 }
2192
2193         __checkReturn   efx_rc_t
2194 ef10_nic_get_bar_region(
2195         __in            efx_nic_t *enp,
2196         __in            efx_nic_region_t region,
2197         __out           uint32_t *offsetp,
2198         __out           size_t *sizep)
2199 {
2200         efx_rc_t rc;
2201
2202         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
2203             enp->en_family == EFX_FAMILY_MEDFORD ||
2204             enp->en_family == EFX_FAMILY_MEDFORD2);
2205
2206         /*
2207          * TODO: Specify host memory mapping alignment and granularity
2208          * in efx_drv_limits_t so that they can be taken into account
2209          * when allocating extra VIs for PIO writes.
2210          */
2211         switch (region) {
2212         case EFX_REGION_VI:
2213                 /* UC mapped memory BAR region for VI registers */
2214                 *offsetp = enp->en_arch.ef10.ena_uc_mem_map_offset;
2215                 *sizep = enp->en_arch.ef10.ena_uc_mem_map_size;
2216                 break;
2217
2218         case EFX_REGION_PIO_WRITE_VI:
2219                 /* WC mapped memory BAR region for piobuf writes */
2220                 *offsetp = enp->en_arch.ef10.ena_wc_mem_map_offset;
2221                 *sizep = enp->en_arch.ef10.ena_wc_mem_map_size;
2222                 break;
2223
2224         default:
2225                 rc = EINVAL;
2226                 goto fail1;
2227         }
2228
2229         return (0);
2230
2231 fail1:
2232         EFSYS_PROBE1(fail1, efx_rc_t, rc);
2233
2234         return (rc);
2235 }
2236
2237                         void
2238 ef10_nic_fini(
2239         __in            efx_nic_t *enp)
2240 {
2241         uint32_t i;
2242         efx_rc_t rc;
2243
2244         (void) efx_mcdi_vadaptor_free(enp, enp->en_vport_id);
2245         enp->en_vport_id = 0;
2246
2247         /* Unlink piobufs from extra VIs in WC mapping */
2248         if (enp->en_arch.ef10.ena_piobuf_count > 0) {
2249                 for (i = 0; i < enp->en_arch.ef10.ena_piobuf_count; i++) {
2250                         rc = efx_mcdi_unlink_piobuf(enp,
2251                             enp->en_arch.ef10.ena_pio_write_vi_base + i);
2252                         if (rc != 0)
2253                                 break;
2254                 }
2255         }
2256
2257         ef10_nic_free_piobufs(enp);
2258
2259         (void) efx_mcdi_free_vis(enp);
2260         enp->en_arch.ef10.ena_vi_count = 0;
2261 }
2262
2263                         void
2264 ef10_nic_unprobe(
2265         __in            efx_nic_t *enp)
2266 {
2267 #if EFSYS_OPT_MON_STATS
2268         mcdi_mon_cfg_free(enp);
2269 #endif /* EFSYS_OPT_MON_STATS */
2270         (void) efx_mcdi_drv_attach(enp, B_FALSE);
2271 }
2272
2273 #if EFSYS_OPT_DIAG
2274
2275         __checkReturn   efx_rc_t
2276 ef10_nic_register_test(
2277         __in            efx_nic_t *enp)
2278 {
2279         efx_rc_t rc;
2280
2281         /* FIXME */
2282         _NOTE(ARGUNUSED(enp))
2283         _NOTE(CONSTANTCONDITION)
2284         if (B_FALSE) {
2285                 rc = ENOTSUP;
2286                 goto fail1;
2287         }
2288         /* FIXME */
2289
2290         return (0);
2291
2292 fail1:
2293         EFSYS_PROBE1(fail1, efx_rc_t, rc);
2294
2295         return (rc);
2296 }
2297
2298 #endif  /* EFSYS_OPT_DIAG */
2299
2300 #if EFSYS_OPT_FW_SUBVARIANT_AWARE
2301
2302         __checkReturn   efx_rc_t
2303 efx_mcdi_get_nic_global(
2304         __in            efx_nic_t *enp,
2305         __in            uint32_t key,
2306         __out           uint32_t *valuep)
2307 {
2308         efx_mcdi_req_t req;
2309         uint8_t payload[MAX(MC_CMD_GET_NIC_GLOBAL_IN_LEN,
2310                             MC_CMD_GET_NIC_GLOBAL_OUT_LEN)];
2311         efx_rc_t rc;
2312
2313         (void) memset(payload, 0, sizeof (payload));
2314         req.emr_cmd = MC_CMD_GET_NIC_GLOBAL;
2315         req.emr_in_buf = payload;
2316         req.emr_in_length = MC_CMD_GET_NIC_GLOBAL_IN_LEN;
2317         req.emr_out_buf = payload;
2318         req.emr_out_length = MC_CMD_GET_NIC_GLOBAL_OUT_LEN;
2319
2320         MCDI_IN_SET_DWORD(req, GET_NIC_GLOBAL_IN_KEY, key);
2321
2322         efx_mcdi_execute(enp, &req);
2323
2324         if (req.emr_rc != 0) {
2325                 rc = req.emr_rc;
2326                 goto fail1;
2327         }
2328
2329         if (req.emr_out_length_used != MC_CMD_GET_NIC_GLOBAL_OUT_LEN) {
2330                 rc = EMSGSIZE;
2331                 goto fail2;
2332         }
2333
2334         *valuep = MCDI_OUT_DWORD(req, GET_NIC_GLOBAL_OUT_VALUE);
2335
2336         return (0);
2337
2338 fail2:
2339         EFSYS_PROBE(fail2);
2340 fail1:
2341         EFSYS_PROBE1(fail1, efx_rc_t, rc);
2342
2343         return (rc);
2344 }
2345
2346         __checkReturn   efx_rc_t
2347 efx_mcdi_set_nic_global(
2348         __in            efx_nic_t *enp,
2349         __in            uint32_t key,
2350         __in            uint32_t value)
2351 {
2352         efx_mcdi_req_t req;
2353         uint8_t payload[MC_CMD_SET_NIC_GLOBAL_IN_LEN];
2354         efx_rc_t rc;
2355
2356         (void) memset(payload, 0, sizeof (payload));
2357         req.emr_cmd = MC_CMD_SET_NIC_GLOBAL;
2358         req.emr_in_buf = payload;
2359         req.emr_in_length = MC_CMD_SET_NIC_GLOBAL_IN_LEN;
2360         req.emr_out_buf = NULL;
2361         req.emr_out_length = 0;
2362
2363         MCDI_IN_SET_DWORD(req, SET_NIC_GLOBAL_IN_KEY, key);
2364         MCDI_IN_SET_DWORD(req, SET_NIC_GLOBAL_IN_VALUE, value);
2365
2366         efx_mcdi_execute(enp, &req);
2367
2368         if (req.emr_rc != 0) {
2369                 rc = req.emr_rc;
2370                 goto fail1;
2371         }
2372
2373         return (0);
2374
2375 fail1:
2376         EFSYS_PROBE1(fail1, efx_rc_t, rc);
2377
2378         return (rc);
2379 }
2380
2381 #endif  /* EFSYS_OPT_FW_SUBVARIANT_AWARE */
2382
2383 #endif  /* EFSYS_OPT_HUNTINGTON || EFSYS_OPT_MEDFORD || EFSYS_OPT_MEDFORD2 */