ec3600e966ff2bee85c51357ebb1c882a6eaac34
[dpdk.git] / drivers / net / sfc / base / ef10_phy.c
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  * Copyright (c) 2012-2018 Solarflare Communications Inc.
4  * All rights reserved.
5  */
6
7 #include "efx.h"
8 #include "efx_impl.h"
9
10 #if EFSYS_OPT_HUNTINGTON || EFSYS_OPT_MEDFORD || EFSYS_OPT_MEDFORD2
11
12 static                  void
13 mcdi_phy_decode_cap(
14         __in            uint32_t mcdi_cap,
15         __out           uint32_t *maskp)
16 {
17         uint32_t mask;
18
19 #define CHECK_CAP(_cap) \
20         EFX_STATIC_ASSERT(EFX_PHY_CAP_##_cap == MC_CMD_PHY_CAP_##_cap##_LBN)
21
22         CHECK_CAP(10HDX);
23         CHECK_CAP(10FDX);
24         CHECK_CAP(100HDX);
25         CHECK_CAP(100FDX);
26         CHECK_CAP(1000HDX);
27         CHECK_CAP(1000FDX);
28         CHECK_CAP(10000FDX);
29         CHECK_CAP(25000FDX);
30         CHECK_CAP(40000FDX);
31         CHECK_CAP(50000FDX);
32         CHECK_CAP(100000FDX);
33         CHECK_CAP(PAUSE);
34         CHECK_CAP(ASYM);
35         CHECK_CAP(AN);
36         CHECK_CAP(DDM);
37         CHECK_CAP(BASER_FEC);
38         CHECK_CAP(BASER_FEC_REQUESTED);
39         CHECK_CAP(RS_FEC);
40         CHECK_CAP(RS_FEC_REQUESTED);
41         CHECK_CAP(25G_BASER_FEC);
42         CHECK_CAP(25G_BASER_FEC_REQUESTED);
43 #undef CHECK_CAP
44
45         mask = 0;
46         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_10HDX_LBN))
47                 mask |= (1 << EFX_PHY_CAP_10HDX);
48         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_10FDX_LBN))
49                 mask |= (1 << EFX_PHY_CAP_10FDX);
50         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_100HDX_LBN))
51                 mask |= (1 << EFX_PHY_CAP_100HDX);
52         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_100FDX_LBN))
53                 mask |= (1 << EFX_PHY_CAP_100FDX);
54         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_1000HDX_LBN))
55                 mask |= (1 << EFX_PHY_CAP_1000HDX);
56         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_1000FDX_LBN))
57                 mask |= (1 << EFX_PHY_CAP_1000FDX);
58         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_10000FDX_LBN))
59                 mask |= (1 << EFX_PHY_CAP_10000FDX);
60         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_25000FDX_LBN))
61                 mask |= (1 << EFX_PHY_CAP_25000FDX);
62         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_40000FDX_LBN))
63                 mask |= (1 << EFX_PHY_CAP_40000FDX);
64         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_50000FDX_LBN))
65                 mask |= (1 << EFX_PHY_CAP_50000FDX);
66         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_100000FDX_LBN))
67                 mask |= (1 << EFX_PHY_CAP_100000FDX);
68
69         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_PAUSE_LBN))
70                 mask |= (1 << EFX_PHY_CAP_PAUSE);
71         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_ASYM_LBN))
72                 mask |= (1 << EFX_PHY_CAP_ASYM);
73         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_AN_LBN))
74                 mask |= (1 << EFX_PHY_CAP_AN);
75
76         /* FEC caps (supported on Medford2 and later) */
77         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_BASER_FEC_LBN))
78                 mask |= (1 << EFX_PHY_CAP_BASER_FEC);
79         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_LBN))
80                 mask |= (1 << EFX_PHY_CAP_BASER_FEC_REQUESTED);
81
82         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_RS_FEC_LBN))
83                 mask |= (1 << EFX_PHY_CAP_RS_FEC);
84         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_RS_FEC_REQUESTED_LBN))
85                 mask |= (1 << EFX_PHY_CAP_RS_FEC_REQUESTED);
86
87         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_25G_BASER_FEC_LBN))
88                 mask |= (1 << EFX_PHY_CAP_25G_BASER_FEC);
89         if (mcdi_cap & (1 << MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_LBN))
90                 mask |= (1 << EFX_PHY_CAP_25G_BASER_FEC_REQUESTED);
91
92         *maskp = mask;
93 }
94
95 static                  void
96 mcdi_phy_decode_link_mode(
97         __in            efx_nic_t *enp,
98         __in            uint32_t link_flags,
99         __in            unsigned int speed,
100         __in            unsigned int fcntl,
101         __in            uint32_t fec,
102         __out           efx_link_mode_t *link_modep,
103         __out           unsigned int *fcntlp,
104         __out           efx_phy_fec_type_t *fecp)
105 {
106         boolean_t fd = !!(link_flags &
107                     (1 << MC_CMD_GET_LINK_OUT_FULL_DUPLEX_LBN));
108         boolean_t up = !!(link_flags &
109                     (1 << MC_CMD_GET_LINK_OUT_LINK_UP_LBN));
110
111         _NOTE(ARGUNUSED(enp))
112
113         if (!up)
114                 *link_modep = EFX_LINK_DOWN;
115         else if (speed == 100000 && fd)
116                 *link_modep = EFX_LINK_100000FDX;
117         else if (speed == 50000 && fd)
118                 *link_modep = EFX_LINK_50000FDX;
119         else if (speed == 40000 && fd)
120                 *link_modep = EFX_LINK_40000FDX;
121         else if (speed == 25000 && fd)
122                 *link_modep = EFX_LINK_25000FDX;
123         else if (speed == 10000 && fd)
124                 *link_modep = EFX_LINK_10000FDX;
125         else if (speed == 1000)
126                 *link_modep = fd ? EFX_LINK_1000FDX : EFX_LINK_1000HDX;
127         else if (speed == 100)
128                 *link_modep = fd ? EFX_LINK_100FDX : EFX_LINK_100HDX;
129         else if (speed == 10)
130                 *link_modep = fd ? EFX_LINK_10FDX : EFX_LINK_10HDX;
131         else
132                 *link_modep = EFX_LINK_UNKNOWN;
133
134         if (fcntl == MC_CMD_FCNTL_OFF)
135                 *fcntlp = 0;
136         else if (fcntl == MC_CMD_FCNTL_RESPOND)
137                 *fcntlp = EFX_FCNTL_RESPOND;
138         else if (fcntl == MC_CMD_FCNTL_GENERATE)
139                 *fcntlp = EFX_FCNTL_GENERATE;
140         else if (fcntl == MC_CMD_FCNTL_BIDIR)
141                 *fcntlp = EFX_FCNTL_RESPOND | EFX_FCNTL_GENERATE;
142         else {
143                 EFSYS_PROBE1(mc_pcol_error, int, fcntl);
144                 *fcntlp = 0;
145         }
146
147         switch (fec) {
148         case MC_CMD_FEC_NONE:
149                 *fecp = EFX_PHY_FEC_NONE;
150                 break;
151         case MC_CMD_FEC_BASER:
152                 *fecp = EFX_PHY_FEC_BASER;
153                 break;
154         case MC_CMD_FEC_RS:
155                 *fecp = EFX_PHY_FEC_RS;
156                 break;
157         default:
158                 EFSYS_PROBE1(mc_pcol_error, int, fec);
159                 *fecp = EFX_PHY_FEC_NONE;
160                 break;
161         }
162 }
163
164
165                         void
166 ef10_phy_link_ev(
167         __in            efx_nic_t *enp,
168         __in            efx_qword_t *eqp,
169         __out           efx_link_mode_t *link_modep)
170 {
171         efx_port_t *epp = &(enp->en_port);
172         unsigned int link_flags;
173         unsigned int speed;
174         unsigned int fcntl;
175         efx_phy_fec_type_t fec = MC_CMD_FEC_NONE;
176         efx_link_mode_t link_mode;
177         uint32_t lp_cap_mask;
178
179         /*
180          * Convert the LINKCHANGE speed enumeration into mbit/s, in the
181          * same way as GET_LINK encodes the speed
182          */
183         switch (MCDI_EV_FIELD(eqp, LINKCHANGE_SPEED)) {
184         case MCDI_EVENT_LINKCHANGE_SPEED_100M:
185                 speed = 100;
186                 break;
187         case MCDI_EVENT_LINKCHANGE_SPEED_1G:
188                 speed = 1000;
189                 break;
190         case MCDI_EVENT_LINKCHANGE_SPEED_10G:
191                 speed = 10000;
192                 break;
193         case MCDI_EVENT_LINKCHANGE_SPEED_25G:
194                 speed = 25000;
195                 break;
196         case MCDI_EVENT_LINKCHANGE_SPEED_40G:
197                 speed = 40000;
198                 break;
199         case MCDI_EVENT_LINKCHANGE_SPEED_50G:
200                 speed = 50000;
201                 break;
202         case MCDI_EVENT_LINKCHANGE_SPEED_100G:
203                 speed = 100000;
204                 break;
205         default:
206                 speed = 0;
207                 break;
208         }
209
210         link_flags = MCDI_EV_FIELD(eqp, LINKCHANGE_LINK_FLAGS);
211         mcdi_phy_decode_link_mode(enp, link_flags, speed,
212                                     MCDI_EV_FIELD(eqp, LINKCHANGE_FCNTL),
213                                     MC_CMD_FEC_NONE, &link_mode,
214                                     &fcntl, &fec);
215         mcdi_phy_decode_cap(MCDI_EV_FIELD(eqp, LINKCHANGE_LP_CAP),
216                             &lp_cap_mask);
217
218         /*
219          * It's safe to update ep_lp_cap_mask without the driver's port lock
220          * because presumably any concurrently running efx_port_poll() is
221          * only going to arrive at the same value.
222          *
223          * ep_fcntl has two meanings. It's either the link common fcntl
224          * (if the PHY supports AN), or it's the forced link state. If
225          * the former, it's safe to update the value for the same reason as
226          * for ep_lp_cap_mask. If the latter, then just ignore the value,
227          * because we can race with efx_mac_fcntl_set().
228          */
229         epp->ep_lp_cap_mask = lp_cap_mask;
230         epp->ep_fcntl = fcntl;
231
232         *link_modep = link_mode;
233 }
234
235         __checkReturn   efx_rc_t
236 ef10_phy_power(
237         __in            efx_nic_t *enp,
238         __in            boolean_t power)
239 {
240         efx_rc_t rc;
241
242         if (!power)
243                 return (0);
244
245         /* Check if the PHY is a zombie */
246         if ((rc = ef10_phy_verify(enp)) != 0)
247                 goto fail1;
248
249         enp->en_reset_flags |= EFX_RESET_PHY;
250
251         return (0);
252
253 fail1:
254         EFSYS_PROBE1(fail1, efx_rc_t, rc);
255
256         return (rc);
257 }
258
259         __checkReturn   efx_rc_t
260 ef10_phy_get_link(
261         __in            efx_nic_t *enp,
262         __out           ef10_link_state_t *elsp)
263 {
264         efx_mcdi_req_t req;
265         uint32_t fec;
266         EFX_MCDI_DECLARE_BUF(payload, MC_CMD_GET_LINK_IN_LEN,
267                 MC_CMD_GET_LINK_OUT_V2_LEN);
268         efx_rc_t rc;
269
270         req.emr_cmd = MC_CMD_GET_LINK;
271         req.emr_in_buf = payload;
272         req.emr_in_length = MC_CMD_GET_LINK_IN_LEN;
273         req.emr_out_buf = payload;
274         req.emr_out_length = MC_CMD_GET_LINK_OUT_V2_LEN;
275
276         efx_mcdi_execute(enp, &req);
277
278         if (req.emr_rc != 0) {
279                 rc = req.emr_rc;
280                 goto fail1;
281         }
282
283         if (req.emr_out_length_used < MC_CMD_GET_LINK_OUT_LEN) {
284                 rc = EMSGSIZE;
285                 goto fail2;
286         }
287
288         mcdi_phy_decode_cap(MCDI_OUT_DWORD(req, GET_LINK_OUT_CAP),
289                             &elsp->els_adv_cap_mask);
290         mcdi_phy_decode_cap(MCDI_OUT_DWORD(req, GET_LINK_OUT_LP_CAP),
291                             &elsp->els_lp_cap_mask);
292
293         if (req.emr_out_length_used < MC_CMD_GET_LINK_OUT_V2_LEN)
294                 fec = MC_CMD_FEC_NONE;
295         else
296                 fec = MCDI_OUT_DWORD(req, GET_LINK_OUT_V2_FEC_TYPE);
297
298         mcdi_phy_decode_link_mode(enp, MCDI_OUT_DWORD(req, GET_LINK_OUT_FLAGS),
299                             MCDI_OUT_DWORD(req, GET_LINK_OUT_LINK_SPEED),
300                             MCDI_OUT_DWORD(req, GET_LINK_OUT_FCNTL),
301                             fec, &elsp->els_link_mode,
302                             &elsp->els_fcntl, &elsp->els_fec);
303
304 #if EFSYS_OPT_LOOPBACK
305         /*
306          * MC_CMD_LOOPBACK and EFX_LOOPBACK names are equivalent, so use the
307          * MCDI value directly. Agreement is checked in efx_loopback_mask().
308          */
309         elsp->els_loopback = MCDI_OUT_DWORD(req, GET_LINK_OUT_LOOPBACK_MODE);
310 #endif  /* EFSYS_OPT_LOOPBACK */
311
312         elsp->els_mac_up = MCDI_OUT_DWORD(req, GET_LINK_OUT_MAC_FAULT) == 0;
313
314         return (0);
315
316 fail2:
317         EFSYS_PROBE(fail2);
318 fail1:
319         EFSYS_PROBE1(fail1, efx_rc_t, rc);
320
321         return (rc);
322 }
323
324         __checkReturn   efx_rc_t
325 ef10_phy_reconfigure(
326         __in            efx_nic_t *enp)
327 {
328         efx_port_t *epp = &(enp->en_port);
329         efx_mcdi_req_t req;
330         EFX_MCDI_DECLARE_BUF(payload, MC_CMD_SET_LINK_IN_LEN,
331                 MC_CMD_SET_LINK_OUT_LEN);
332         uint32_t cap_mask;
333 #if EFSYS_OPT_PHY_LED_CONTROL
334         unsigned int led_mode;
335 #endif
336         unsigned int speed;
337         boolean_t supported;
338         efx_rc_t rc;
339
340         if ((rc = efx_mcdi_link_control_supported(enp, &supported)) != 0)
341                 goto fail1;
342         if (supported == B_FALSE)
343                 goto out;
344
345         req.emr_cmd = MC_CMD_SET_LINK;
346         req.emr_in_buf = payload;
347         req.emr_in_length = MC_CMD_SET_LINK_IN_LEN;
348         req.emr_out_buf = payload;
349         req.emr_out_length = MC_CMD_SET_LINK_OUT_LEN;
350
351         cap_mask = epp->ep_adv_cap_mask;
352         MCDI_IN_POPULATE_DWORD_10(req, SET_LINK_IN_CAP,
353                 PHY_CAP_10HDX, (cap_mask >> EFX_PHY_CAP_10HDX) & 0x1,
354                 PHY_CAP_10FDX, (cap_mask >> EFX_PHY_CAP_10FDX) & 0x1,
355                 PHY_CAP_100HDX, (cap_mask >> EFX_PHY_CAP_100HDX) & 0x1,
356                 PHY_CAP_100FDX, (cap_mask >> EFX_PHY_CAP_100FDX) & 0x1,
357                 PHY_CAP_1000HDX, (cap_mask >> EFX_PHY_CAP_1000HDX) & 0x1,
358                 PHY_CAP_1000FDX, (cap_mask >> EFX_PHY_CAP_1000FDX) & 0x1,
359                 PHY_CAP_10000FDX, (cap_mask >> EFX_PHY_CAP_10000FDX) & 0x1,
360                 PHY_CAP_PAUSE, (cap_mask >> EFX_PHY_CAP_PAUSE) & 0x1,
361                 PHY_CAP_ASYM, (cap_mask >> EFX_PHY_CAP_ASYM) & 0x1,
362                 PHY_CAP_AN, (cap_mask >> EFX_PHY_CAP_AN) & 0x1);
363         /* Too many fields for for POPULATE macros, so insert this afterwards */
364         MCDI_IN_SET_DWORD_FIELD(req, SET_LINK_IN_CAP,
365             PHY_CAP_25000FDX, (cap_mask >> EFX_PHY_CAP_25000FDX) & 0x1);
366         MCDI_IN_SET_DWORD_FIELD(req, SET_LINK_IN_CAP,
367             PHY_CAP_40000FDX, (cap_mask >> EFX_PHY_CAP_40000FDX) & 0x1);
368         MCDI_IN_SET_DWORD_FIELD(req, SET_LINK_IN_CAP,
369             PHY_CAP_50000FDX, (cap_mask >> EFX_PHY_CAP_50000FDX) & 0x1);
370         MCDI_IN_SET_DWORD_FIELD(req, SET_LINK_IN_CAP,
371             PHY_CAP_100000FDX, (cap_mask >> EFX_PHY_CAP_100000FDX) & 0x1);
372
373         MCDI_IN_SET_DWORD_FIELD(req, SET_LINK_IN_CAP,
374             PHY_CAP_BASER_FEC, (cap_mask >> EFX_PHY_CAP_BASER_FEC) & 0x1);
375         MCDI_IN_SET_DWORD_FIELD(req, SET_LINK_IN_CAP,
376             PHY_CAP_BASER_FEC_REQUESTED,
377             (cap_mask >> EFX_PHY_CAP_BASER_FEC_REQUESTED) & 0x1);
378
379         MCDI_IN_SET_DWORD_FIELD(req, SET_LINK_IN_CAP,
380             PHY_CAP_RS_FEC, (cap_mask >> EFX_PHY_CAP_RS_FEC) & 0x1);
381         MCDI_IN_SET_DWORD_FIELD(req, SET_LINK_IN_CAP,
382             PHY_CAP_RS_FEC_REQUESTED,
383             (cap_mask >> EFX_PHY_CAP_RS_FEC_REQUESTED) & 0x1);
384
385         MCDI_IN_SET_DWORD_FIELD(req, SET_LINK_IN_CAP,
386             PHY_CAP_25G_BASER_FEC,
387             (cap_mask >> EFX_PHY_CAP_25G_BASER_FEC) & 0x1);
388         MCDI_IN_SET_DWORD_FIELD(req, SET_LINK_IN_CAP,
389             PHY_CAP_25G_BASER_FEC_REQUESTED,
390             (cap_mask >> EFX_PHY_CAP_25G_BASER_FEC_REQUESTED) & 0x1);
391
392 #if EFSYS_OPT_LOOPBACK
393         MCDI_IN_SET_DWORD(req, SET_LINK_IN_LOOPBACK_MODE,
394                     epp->ep_loopback_type);
395         switch (epp->ep_loopback_link_mode) {
396         case EFX_LINK_100FDX:
397                 speed = 100;
398                 break;
399         case EFX_LINK_1000FDX:
400                 speed = 1000;
401                 break;
402         case EFX_LINK_10000FDX:
403                 speed = 10000;
404                 break;
405         case EFX_LINK_25000FDX:
406                 speed = 25000;
407                 break;
408         case EFX_LINK_40000FDX:
409                 speed = 40000;
410                 break;
411         case EFX_LINK_50000FDX:
412                 speed = 50000;
413                 break;
414         case EFX_LINK_100000FDX:
415                 speed = 100000;
416                 break;
417         default:
418                 speed = 0;
419         }
420 #else
421         MCDI_IN_SET_DWORD(req, SET_LINK_IN_LOOPBACK_MODE, MC_CMD_LOOPBACK_NONE);
422         speed = 0;
423 #endif  /* EFSYS_OPT_LOOPBACK */
424         MCDI_IN_SET_DWORD(req, SET_LINK_IN_LOOPBACK_SPEED, speed);
425
426 #if EFSYS_OPT_PHY_FLAGS
427         MCDI_IN_SET_DWORD(req, SET_LINK_IN_FLAGS, epp->ep_phy_flags);
428 #else
429         MCDI_IN_SET_DWORD(req, SET_LINK_IN_FLAGS, 0);
430 #endif  /* EFSYS_OPT_PHY_FLAGS */
431
432         efx_mcdi_execute(enp, &req);
433
434         if (req.emr_rc != 0) {
435                 rc = req.emr_rc;
436                 goto fail2;
437         }
438
439         /* And set the blink mode */
440         (void) memset(payload, 0, sizeof (payload));
441         req.emr_cmd = MC_CMD_SET_ID_LED;
442         req.emr_in_buf = payload;
443         req.emr_in_length = MC_CMD_SET_ID_LED_IN_LEN;
444         req.emr_out_buf = payload;
445         req.emr_out_length = MC_CMD_SET_ID_LED_OUT_LEN;
446
447 #if EFSYS_OPT_PHY_LED_CONTROL
448         switch (epp->ep_phy_led_mode) {
449         case EFX_PHY_LED_DEFAULT:
450                 led_mode = MC_CMD_LED_DEFAULT;
451                 break;
452         case EFX_PHY_LED_OFF:
453                 led_mode = MC_CMD_LED_OFF;
454                 break;
455         case EFX_PHY_LED_ON:
456                 led_mode = MC_CMD_LED_ON;
457                 break;
458         default:
459                 EFSYS_ASSERT(0);
460                 led_mode = MC_CMD_LED_DEFAULT;
461         }
462
463         MCDI_IN_SET_DWORD(req, SET_ID_LED_IN_STATE, led_mode);
464 #else
465         MCDI_IN_SET_DWORD(req, SET_ID_LED_IN_STATE, MC_CMD_LED_DEFAULT);
466 #endif  /* EFSYS_OPT_PHY_LED_CONTROL */
467
468         efx_mcdi_execute(enp, &req);
469
470         if (req.emr_rc != 0) {
471                 rc = req.emr_rc;
472                 goto fail3;
473         }
474 out:
475         return (0);
476
477 fail3:
478         EFSYS_PROBE(fail3);
479 fail2:
480         EFSYS_PROBE(fail2);
481 fail1:
482         EFSYS_PROBE1(fail1, efx_rc_t, rc);
483
484         return (rc);
485 }
486
487         __checkReturn   efx_rc_t
488 ef10_phy_verify(
489         __in            efx_nic_t *enp)
490 {
491         efx_mcdi_req_t req;
492         EFX_MCDI_DECLARE_BUF(payload, MC_CMD_GET_PHY_STATE_IN_LEN,
493                 MC_CMD_GET_PHY_STATE_OUT_LEN);
494         uint32_t state;
495         efx_rc_t rc;
496
497         req.emr_cmd = MC_CMD_GET_PHY_STATE;
498         req.emr_in_buf = payload;
499         req.emr_in_length = MC_CMD_GET_PHY_STATE_IN_LEN;
500         req.emr_out_buf = payload;
501         req.emr_out_length = MC_CMD_GET_PHY_STATE_OUT_LEN;
502
503         efx_mcdi_execute(enp, &req);
504
505         if (req.emr_rc != 0) {
506                 rc = req.emr_rc;
507                 goto fail1;
508         }
509
510         if (req.emr_out_length_used < MC_CMD_GET_PHY_STATE_OUT_LEN) {
511                 rc = EMSGSIZE;
512                 goto fail2;
513         }
514
515         state = MCDI_OUT_DWORD(req, GET_PHY_STATE_OUT_STATE);
516         if (state != MC_CMD_PHY_STATE_OK) {
517                 if (state != MC_CMD_PHY_STATE_ZOMBIE)
518                         EFSYS_PROBE1(mc_pcol_error, int, state);
519                 rc = ENOTACTIVE;
520                 goto fail3;
521         }
522
523         return (0);
524
525 fail3:
526         EFSYS_PROBE(fail3);
527 fail2:
528         EFSYS_PROBE(fail2);
529 fail1:
530         EFSYS_PROBE1(fail1, efx_rc_t, rc);
531
532         return (rc);
533 }
534
535         __checkReturn   efx_rc_t
536 ef10_phy_oui_get(
537         __in            efx_nic_t *enp,
538         __out           uint32_t *ouip)
539 {
540         _NOTE(ARGUNUSED(enp, ouip))
541
542         return (ENOTSUP);
543 }
544
545         __checkReturn   efx_rc_t
546 ef10_phy_fec_type_get(
547         __in            efx_nic_t *enp,
548         __out           efx_phy_fec_type_t  *fecp)
549 {
550         efx_rc_t rc;
551         ef10_link_state_t els;
552
553         /* Obtain the active FEC type */
554         if ((rc = ef10_phy_get_link(enp, &els)) != 0)
555                 goto fail1;
556
557         *fecp = els.els_fec;
558
559         return (0);
560
561 fail1:
562         EFSYS_PROBE1(fail1, efx_rc_t, rc);
563
564         return (rc);
565 }
566
567
568 #if EFSYS_OPT_PHY_STATS
569
570         __checkReturn                           efx_rc_t
571 ef10_phy_stats_update(
572         __in                                    efx_nic_t *enp,
573         __in                                    efsys_mem_t *esmp,
574         __inout_ecount(EFX_PHY_NSTATS)          uint32_t *stat)
575 {
576         /* TBD: no stats support in firmware yet */
577         _NOTE(ARGUNUSED(enp, esmp))
578         memset(stat, 0, EFX_PHY_NSTATS * sizeof (*stat));
579
580         return (0);
581 }
582
583 #endif  /* EFSYS_OPT_PHY_STATS */
584
585 #if EFSYS_OPT_BIST
586
587         __checkReturn           efx_rc_t
588 ef10_bist_enable_offline(
589         __in                    efx_nic_t *enp)
590 {
591         efx_rc_t rc;
592
593         if ((rc = efx_mcdi_bist_enable_offline(enp)) != 0)
594                 goto fail1;
595
596         return (0);
597
598 fail1:
599         EFSYS_PROBE1(fail1, efx_rc_t, rc);
600
601         return (rc);
602 }
603
604         __checkReturn           efx_rc_t
605 ef10_bist_start(
606         __in                    efx_nic_t *enp,
607         __in                    efx_bist_type_t type)
608 {
609         efx_rc_t rc;
610
611         if ((rc = efx_mcdi_bist_start(enp, type)) != 0)
612                 goto fail1;
613
614         return (0);
615
616 fail1:
617         EFSYS_PROBE1(fail1, efx_rc_t, rc);
618
619         return (rc);
620 }
621
622         __checkReturn           efx_rc_t
623 ef10_bist_poll(
624         __in                    efx_nic_t *enp,
625         __in                    efx_bist_type_t type,
626         __out                   efx_bist_result_t *resultp,
627         __out_opt __drv_when(count > 0, __notnull)
628         uint32_t *value_maskp,
629         __out_ecount_opt(count) __drv_when(count > 0, __notnull)
630         unsigned long *valuesp,
631         __in                    size_t count)
632 {
633         /*
634          * MCDI_CTL_SDU_LEN_MAX_V1 is large enough cover all BIST results,
635          * whilst not wasting stack.
636          */
637         EFX_MCDI_DECLARE_BUF(payload, MC_CMD_POLL_BIST_IN_LEN,
638                 MCDI_CTL_SDU_LEN_MAX_V1);
639         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
640         efx_mcdi_req_t req;
641         uint32_t value_mask = 0;
642         uint32_t result;
643         efx_rc_t rc;
644
645         EFX_STATIC_ASSERT(MC_CMD_POLL_BIST_OUT_LEN <=
646             MCDI_CTL_SDU_LEN_MAX_V1);
647         EFX_STATIC_ASSERT(MC_CMD_POLL_BIST_OUT_SFT9001_LEN <=
648             MCDI_CTL_SDU_LEN_MAX_V1);
649         EFX_STATIC_ASSERT(MC_CMD_POLL_BIST_OUT_MRSFP_LEN <=
650             MCDI_CTL_SDU_LEN_MAX_V1);
651         EFX_STATIC_ASSERT(MC_CMD_POLL_BIST_OUT_MEM_LEN <=
652             MCDI_CTL_SDU_LEN_MAX_V1);
653
654         _NOTE(ARGUNUSED(type))
655
656         req.emr_cmd = MC_CMD_POLL_BIST;
657         req.emr_in_buf = payload;
658         req.emr_in_length = MC_CMD_POLL_BIST_IN_LEN;
659         req.emr_out_buf = payload;
660         req.emr_out_length = MCDI_CTL_SDU_LEN_MAX_V1;
661
662         efx_mcdi_execute(enp, &req);
663
664         if (req.emr_rc != 0) {
665                 rc = req.emr_rc;
666                 goto fail1;
667         }
668
669         if (req.emr_out_length_used < MC_CMD_POLL_BIST_OUT_RESULT_OFST + 4) {
670                 rc = EMSGSIZE;
671                 goto fail2;
672         }
673
674         if (count > 0)
675                 (void) memset(valuesp, '\0', count * sizeof (unsigned long));
676
677         result = MCDI_OUT_DWORD(req, POLL_BIST_OUT_RESULT);
678
679         if (result == MC_CMD_POLL_BIST_FAILED &&
680             req.emr_out_length >= MC_CMD_POLL_BIST_OUT_MEM_LEN &&
681             count > EFX_BIST_MEM_ECC_FATAL) {
682                 if (valuesp != NULL) {
683                         valuesp[EFX_BIST_MEM_TEST] =
684                             MCDI_OUT_DWORD(req, POLL_BIST_OUT_MEM_TEST);
685                         valuesp[EFX_BIST_MEM_ADDR] =
686                             MCDI_OUT_DWORD(req, POLL_BIST_OUT_MEM_ADDR);
687                         valuesp[EFX_BIST_MEM_BUS] =
688                             MCDI_OUT_DWORD(req, POLL_BIST_OUT_MEM_BUS);
689                         valuesp[EFX_BIST_MEM_EXPECT] =
690                             MCDI_OUT_DWORD(req, POLL_BIST_OUT_MEM_EXPECT);
691                         valuesp[EFX_BIST_MEM_ACTUAL] =
692                             MCDI_OUT_DWORD(req, POLL_BIST_OUT_MEM_ACTUAL);
693                         valuesp[EFX_BIST_MEM_ECC] =
694                             MCDI_OUT_DWORD(req, POLL_BIST_OUT_MEM_ECC);
695                         valuesp[EFX_BIST_MEM_ECC_PARITY] =
696                             MCDI_OUT_DWORD(req, POLL_BIST_OUT_MEM_ECC_PARITY);
697                         valuesp[EFX_BIST_MEM_ECC_FATAL] =
698                             MCDI_OUT_DWORD(req, POLL_BIST_OUT_MEM_ECC_FATAL);
699                 }
700                 value_mask |= (1 << EFX_BIST_MEM_TEST) |
701                     (1 << EFX_BIST_MEM_ADDR) |
702                     (1 << EFX_BIST_MEM_BUS) |
703                     (1 << EFX_BIST_MEM_EXPECT) |
704                     (1 << EFX_BIST_MEM_ACTUAL) |
705                     (1 << EFX_BIST_MEM_ECC) |
706                     (1 << EFX_BIST_MEM_ECC_PARITY) |
707                     (1 << EFX_BIST_MEM_ECC_FATAL);
708         } else if (result == MC_CMD_POLL_BIST_FAILED &&
709             encp->enc_phy_type == EFX_PHY_XFI_FARMI &&
710             req.emr_out_length >= MC_CMD_POLL_BIST_OUT_MRSFP_LEN &&
711             count > EFX_BIST_FAULT_CODE) {
712                 if (valuesp != NULL)
713                         valuesp[EFX_BIST_FAULT_CODE] =
714                             MCDI_OUT_DWORD(req, POLL_BIST_OUT_MRSFP_TEST);
715                 value_mask |= 1 << EFX_BIST_FAULT_CODE;
716         }
717
718         if (value_maskp != NULL)
719                 *value_maskp = value_mask;
720
721         EFSYS_ASSERT(resultp != NULL);
722         if (result == MC_CMD_POLL_BIST_RUNNING)
723                 *resultp = EFX_BIST_RESULT_RUNNING;
724         else if (result == MC_CMD_POLL_BIST_PASSED)
725                 *resultp = EFX_BIST_RESULT_PASSED;
726         else
727                 *resultp = EFX_BIST_RESULT_FAILED;
728
729         return (0);
730
731 fail2:
732         EFSYS_PROBE(fail2);
733 fail1:
734         EFSYS_PROBE1(fail1, efx_rc_t, rc);
735
736         return (rc);
737 }
738
739                         void
740 ef10_bist_stop(
741         __in            efx_nic_t *enp,
742         __in            efx_bist_type_t type)
743 {
744         /* There is no way to stop BIST on EF10. */
745         _NOTE(ARGUNUSED(enp, type))
746 }
747
748 #endif  /* EFSYS_OPT_BIST */
749
750 #endif  /* EFSYS_OPT_HUNTINGTON || EFSYS_OPT_MEDFORD || EFSYS_OPT_MEDFORD2 */