net/sfc/base: provide a flag for controlling CTPIO mode
[dpdk.git] / drivers / net / sfc / base / efx_nic.c
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  * Copyright (c) 2007-2018 Solarflare Communications Inc.
4  * All rights reserved.
5  */
6
7 #include "efx.h"
8 #include "efx_impl.h"
9
10
11         __checkReturn   efx_rc_t
12 efx_family(
13         __in            uint16_t venid,
14         __in            uint16_t devid,
15         __out           efx_family_t *efp,
16         __out           unsigned int *membarp)
17 {
18         if (venid == EFX_PCI_VENID_SFC) {
19                 switch (devid) {
20 #if EFSYS_OPT_SIENA
21                 case EFX_PCI_DEVID_SIENA_F1_UNINIT:
22                         /*
23                          * Hardware default for PF0 of uninitialised Siena.
24                          * manftest must be able to cope with this device id.
25                          */
26                 case EFX_PCI_DEVID_BETHPAGE:
27                 case EFX_PCI_DEVID_SIENA:
28                         *efp = EFX_FAMILY_SIENA;
29                         *membarp = EFX_MEM_BAR_SIENA;
30                         return (0);
31 #endif /* EFSYS_OPT_SIENA */
32
33 #if EFSYS_OPT_HUNTINGTON
34                 case EFX_PCI_DEVID_HUNTINGTON_PF_UNINIT:
35                         /*
36                          * Hardware default for PF0 of uninitialised Huntington.
37                          * manftest must be able to cope with this device id.
38                          */
39                 case EFX_PCI_DEVID_FARMINGDALE:
40                 case EFX_PCI_DEVID_GREENPORT:
41                         *efp = EFX_FAMILY_HUNTINGTON;
42                         *membarp = EFX_MEM_BAR_HUNTINGTON_PF;
43                         return (0);
44
45                 case EFX_PCI_DEVID_FARMINGDALE_VF:
46                 case EFX_PCI_DEVID_GREENPORT_VF:
47                         *efp = EFX_FAMILY_HUNTINGTON;
48                         *membarp = EFX_MEM_BAR_HUNTINGTON_VF;
49                         return (0);
50 #endif /* EFSYS_OPT_HUNTINGTON */
51
52 #if EFSYS_OPT_MEDFORD
53                 case EFX_PCI_DEVID_MEDFORD_PF_UNINIT:
54                         /*
55                          * Hardware default for PF0 of uninitialised Medford.
56                          * manftest must be able to cope with this device id.
57                          */
58                 case EFX_PCI_DEVID_MEDFORD:
59                         *efp = EFX_FAMILY_MEDFORD;
60                         *membarp = EFX_MEM_BAR_MEDFORD_PF;
61                         return (0);
62
63                 case EFX_PCI_DEVID_MEDFORD_VF:
64                         *efp = EFX_FAMILY_MEDFORD;
65                         *membarp = EFX_MEM_BAR_MEDFORD_VF;
66                         return (0);
67 #endif /* EFSYS_OPT_MEDFORD */
68
69 #if EFSYS_OPT_MEDFORD2
70                 case EFX_PCI_DEVID_MEDFORD2_PF_UNINIT:
71                         /*
72                          * Hardware default for PF0 of uninitialised Medford2.
73                          * manftest must be able to cope with this device id.
74                          */
75                 case EFX_PCI_DEVID_MEDFORD2:
76                 case EFX_PCI_DEVID_MEDFORD2_VF:
77                         *efp = EFX_FAMILY_MEDFORD2;
78                         *membarp = EFX_MEM_BAR_MEDFORD2;
79                         return (0);
80 #endif /* EFSYS_OPT_MEDFORD2 */
81
82                 case EFX_PCI_DEVID_FALCON:      /* Obsolete, not supported */
83                 default:
84                         break;
85                 }
86         }
87
88         *efp = EFX_FAMILY_INVALID;
89         return (ENOTSUP);
90 }
91
92
93 #if EFSYS_OPT_SIENA
94
95 static const efx_nic_ops_t      __efx_nic_siena_ops = {
96         siena_nic_probe,                /* eno_probe */
97         NULL,                           /* eno_board_cfg */
98         NULL,                           /* eno_set_drv_limits */
99         siena_nic_reset,                /* eno_reset */
100         siena_nic_init,                 /* eno_init */
101         NULL,                           /* eno_get_vi_pool */
102         NULL,                           /* eno_get_bar_region */
103 #if EFSYS_OPT_DIAG
104         siena_nic_register_test,        /* eno_register_test */
105 #endif  /* EFSYS_OPT_DIAG */
106         siena_nic_fini,                 /* eno_fini */
107         siena_nic_unprobe,              /* eno_unprobe */
108 };
109
110 #endif  /* EFSYS_OPT_SIENA */
111
112 #if EFSYS_OPT_HUNTINGTON
113
114 static const efx_nic_ops_t      __efx_nic_hunt_ops = {
115         ef10_nic_probe,                 /* eno_probe */
116         hunt_board_cfg,                 /* eno_board_cfg */
117         ef10_nic_set_drv_limits,        /* eno_set_drv_limits */
118         ef10_nic_reset,                 /* eno_reset */
119         ef10_nic_init,                  /* eno_init */
120         ef10_nic_get_vi_pool,           /* eno_get_vi_pool */
121         ef10_nic_get_bar_region,        /* eno_get_bar_region */
122 #if EFSYS_OPT_DIAG
123         ef10_nic_register_test,         /* eno_register_test */
124 #endif  /* EFSYS_OPT_DIAG */
125         ef10_nic_fini,                  /* eno_fini */
126         ef10_nic_unprobe,               /* eno_unprobe */
127 };
128
129 #endif  /* EFSYS_OPT_HUNTINGTON */
130
131 #if EFSYS_OPT_MEDFORD
132
133 static const efx_nic_ops_t      __efx_nic_medford_ops = {
134         ef10_nic_probe,                 /* eno_probe */
135         medford_board_cfg,              /* eno_board_cfg */
136         ef10_nic_set_drv_limits,        /* eno_set_drv_limits */
137         ef10_nic_reset,                 /* eno_reset */
138         ef10_nic_init,                  /* eno_init */
139         ef10_nic_get_vi_pool,           /* eno_get_vi_pool */
140         ef10_nic_get_bar_region,        /* eno_get_bar_region */
141 #if EFSYS_OPT_DIAG
142         ef10_nic_register_test,         /* eno_register_test */
143 #endif  /* EFSYS_OPT_DIAG */
144         ef10_nic_fini,                  /* eno_fini */
145         ef10_nic_unprobe,               /* eno_unprobe */
146 };
147
148 #endif  /* EFSYS_OPT_MEDFORD */
149
150 #if EFSYS_OPT_MEDFORD2
151
152 static const efx_nic_ops_t      __efx_nic_medford2_ops = {
153         ef10_nic_probe,                 /* eno_probe */
154         medford2_board_cfg,             /* eno_board_cfg */
155         ef10_nic_set_drv_limits,        /* eno_set_drv_limits */
156         ef10_nic_reset,                 /* eno_reset */
157         ef10_nic_init,                  /* eno_init */
158         ef10_nic_get_vi_pool,           /* eno_get_vi_pool */
159         ef10_nic_get_bar_region,        /* eno_get_bar_region */
160 #if EFSYS_OPT_DIAG
161         ef10_nic_register_test,         /* eno_register_test */
162 #endif  /* EFSYS_OPT_DIAG */
163         ef10_nic_fini,                  /* eno_fini */
164         ef10_nic_unprobe,               /* eno_unprobe */
165 };
166
167 #endif  /* EFSYS_OPT_MEDFORD2 */
168
169
170         __checkReturn   efx_rc_t
171 efx_nic_create(
172         __in            efx_family_t family,
173         __in            efsys_identifier_t *esip,
174         __in            efsys_bar_t *esbp,
175         __in            efsys_lock_t *eslp,
176         __deref_out     efx_nic_t **enpp)
177 {
178         efx_nic_t *enp;
179         efx_rc_t rc;
180
181         EFSYS_ASSERT3U(family, >, EFX_FAMILY_INVALID);
182         EFSYS_ASSERT3U(family, <, EFX_FAMILY_NTYPES);
183
184         /* Allocate a NIC object */
185         EFSYS_KMEM_ALLOC(esip, sizeof (efx_nic_t), enp);
186
187         if (enp == NULL) {
188                 rc = ENOMEM;
189                 goto fail1;
190         }
191
192         enp->en_magic = EFX_NIC_MAGIC;
193
194         switch (family) {
195 #if EFSYS_OPT_SIENA
196         case EFX_FAMILY_SIENA:
197                 enp->en_enop = &__efx_nic_siena_ops;
198                 enp->en_features =
199                     EFX_FEATURE_IPV6 |
200                     EFX_FEATURE_LFSR_HASH_INSERT |
201                     EFX_FEATURE_LINK_EVENTS |
202                     EFX_FEATURE_PERIODIC_MAC_STATS |
203                     EFX_FEATURE_MCDI |
204                     EFX_FEATURE_LOOKAHEAD_SPLIT |
205                     EFX_FEATURE_MAC_HEADER_FILTERS |
206                     EFX_FEATURE_TX_SRC_FILTERS;
207                 break;
208 #endif  /* EFSYS_OPT_SIENA */
209
210 #if EFSYS_OPT_HUNTINGTON
211         case EFX_FAMILY_HUNTINGTON:
212                 enp->en_enop = &__efx_nic_hunt_ops;
213                 enp->en_features =
214                     EFX_FEATURE_IPV6 |
215                     EFX_FEATURE_LINK_EVENTS |
216                     EFX_FEATURE_PERIODIC_MAC_STATS |
217                     EFX_FEATURE_MCDI |
218                     EFX_FEATURE_MAC_HEADER_FILTERS |
219                     EFX_FEATURE_MCDI_DMA |
220                     EFX_FEATURE_PIO_BUFFERS |
221                     EFX_FEATURE_FW_ASSISTED_TSO |
222                     EFX_FEATURE_FW_ASSISTED_TSO_V2 |
223                     EFX_FEATURE_PACKED_STREAM;
224                 break;
225 #endif  /* EFSYS_OPT_HUNTINGTON */
226
227 #if EFSYS_OPT_MEDFORD
228         case EFX_FAMILY_MEDFORD:
229                 enp->en_enop = &__efx_nic_medford_ops;
230                 /*
231                  * FW_ASSISTED_TSO omitted as Medford only supports firmware
232                  * assisted TSO version 2, not the v1 scheme used on Huntington.
233                  */
234                 enp->en_features =
235                     EFX_FEATURE_IPV6 |
236                     EFX_FEATURE_LINK_EVENTS |
237                     EFX_FEATURE_PERIODIC_MAC_STATS |
238                     EFX_FEATURE_MCDI |
239                     EFX_FEATURE_MAC_HEADER_FILTERS |
240                     EFX_FEATURE_MCDI_DMA |
241                     EFX_FEATURE_PIO_BUFFERS |
242                     EFX_FEATURE_FW_ASSISTED_TSO_V2 |
243                     EFX_FEATURE_PACKED_STREAM;
244                 break;
245 #endif  /* EFSYS_OPT_MEDFORD */
246
247 #if EFSYS_OPT_MEDFORD2
248         case EFX_FAMILY_MEDFORD2:
249                 enp->en_enop = &__efx_nic_medford2_ops;
250                 enp->en_features =
251                     EFX_FEATURE_IPV6 |
252                     EFX_FEATURE_LINK_EVENTS |
253                     EFX_FEATURE_PERIODIC_MAC_STATS |
254                     EFX_FEATURE_MCDI |
255                     EFX_FEATURE_MAC_HEADER_FILTERS |
256                     EFX_FEATURE_MCDI_DMA |
257                     EFX_FEATURE_PIO_BUFFERS |
258                     EFX_FEATURE_FW_ASSISTED_TSO_V2 |
259                     EFX_FEATURE_PACKED_STREAM;
260                 break;
261 #endif  /* EFSYS_OPT_MEDFORD2 */
262
263         default:
264                 rc = ENOTSUP;
265                 goto fail2;
266         }
267
268         enp->en_family = family;
269         enp->en_esip = esip;
270         enp->en_esbp = esbp;
271         enp->en_eslp = eslp;
272
273         *enpp = enp;
274
275         return (0);
276
277 fail2:
278         EFSYS_PROBE(fail2);
279
280         enp->en_magic = 0;
281
282         /* Free the NIC object */
283         EFSYS_KMEM_FREE(esip, sizeof (efx_nic_t), enp);
284
285 fail1:
286         EFSYS_PROBE1(fail1, efx_rc_t, rc);
287
288         return (rc);
289 }
290
291         __checkReturn   efx_rc_t
292 efx_nic_probe(
293         __in            efx_nic_t *enp)
294 {
295         const efx_nic_ops_t *enop;
296         efx_rc_t rc;
297
298         EFSYS_ASSERT3U(enp->en_magic, ==, EFX_NIC_MAGIC);
299 #if EFSYS_OPT_MCDI
300         EFSYS_ASSERT3U(enp->en_mod_flags, &, EFX_MOD_MCDI);
301 #endif  /* EFSYS_OPT_MCDI */
302         EFSYS_ASSERT(!(enp->en_mod_flags & EFX_MOD_PROBE));
303
304         enop = enp->en_enop;
305         if ((rc = enop->eno_probe(enp)) != 0)
306                 goto fail1;
307
308         if ((rc = efx_phy_probe(enp)) != 0)
309                 goto fail2;
310
311         enp->en_mod_flags |= EFX_MOD_PROBE;
312
313         return (0);
314
315 fail2:
316         EFSYS_PROBE(fail2);
317
318         enop->eno_unprobe(enp);
319
320 fail1:
321         EFSYS_PROBE1(fail1, efx_rc_t, rc);
322
323         return (rc);
324 }
325
326         __checkReturn   efx_rc_t
327 efx_nic_set_drv_limits(
328         __inout         efx_nic_t *enp,
329         __in            efx_drv_limits_t *edlp)
330 {
331         const efx_nic_ops_t *enop = enp->en_enop;
332         efx_rc_t rc;
333
334         EFSYS_ASSERT3U(enp->en_magic, ==, EFX_NIC_MAGIC);
335         EFSYS_ASSERT3U(enp->en_mod_flags, &, EFX_MOD_PROBE);
336
337         if (enop->eno_set_drv_limits != NULL) {
338                 if ((rc = enop->eno_set_drv_limits(enp, edlp)) != 0)
339                         goto fail1;
340         }
341
342         return (0);
343
344 fail1:
345         EFSYS_PROBE1(fail1, efx_rc_t, rc);
346
347         return (rc);
348 }
349
350         __checkReturn   efx_rc_t
351 efx_nic_get_bar_region(
352         __in            efx_nic_t *enp,
353         __in            efx_nic_region_t region,
354         __out           uint32_t *offsetp,
355         __out           size_t *sizep)
356 {
357         const efx_nic_ops_t *enop = enp->en_enop;
358         efx_rc_t rc;
359
360         EFSYS_ASSERT3U(enp->en_magic, ==, EFX_NIC_MAGIC);
361         EFSYS_ASSERT3U(enp->en_mod_flags, &, EFX_MOD_PROBE);
362         EFSYS_ASSERT3U(enp->en_mod_flags, &, EFX_MOD_NIC);
363
364         if (enop->eno_get_bar_region == NULL) {
365                 rc = ENOTSUP;
366                 goto fail1;
367         }
368         if ((rc = (enop->eno_get_bar_region)(enp,
369                     region, offsetp, sizep)) != 0) {
370                 goto fail2;
371         }
372
373         return (0);
374
375 fail2:
376         EFSYS_PROBE(fail2);
377
378 fail1:
379         EFSYS_PROBE1(fail1, efx_rc_t, rc);
380
381         return (rc);
382 }
383
384
385         __checkReturn   efx_rc_t
386 efx_nic_get_vi_pool(
387         __in            efx_nic_t *enp,
388         __out           uint32_t *evq_countp,
389         __out           uint32_t *rxq_countp,
390         __out           uint32_t *txq_countp)
391 {
392         const efx_nic_ops_t *enop = enp->en_enop;
393         efx_nic_cfg_t *encp = &enp->en_nic_cfg;
394         efx_rc_t rc;
395
396         EFSYS_ASSERT3U(enp->en_magic, ==, EFX_NIC_MAGIC);
397         EFSYS_ASSERT3U(enp->en_mod_flags, &, EFX_MOD_PROBE);
398         EFSYS_ASSERT3U(enp->en_mod_flags, &, EFX_MOD_NIC);
399
400         if (enop->eno_get_vi_pool != NULL) {
401                 uint32_t vi_count = 0;
402
403                 if ((rc = (enop->eno_get_vi_pool)(enp, &vi_count)) != 0)
404                         goto fail1;
405
406                 *evq_countp = vi_count;
407                 *rxq_countp = vi_count;
408                 *txq_countp = vi_count;
409         } else {
410                 /* Use NIC limits as default value */
411                 *evq_countp = encp->enc_evq_limit;
412                 *rxq_countp = encp->enc_rxq_limit;
413                 *txq_countp = encp->enc_txq_limit;
414         }
415
416         return (0);
417
418 fail1:
419         EFSYS_PROBE1(fail1, efx_rc_t, rc);
420
421         return (rc);
422 }
423
424
425         __checkReturn   efx_rc_t
426 efx_nic_init(
427         __in            efx_nic_t *enp)
428 {
429         const efx_nic_ops_t *enop = enp->en_enop;
430         efx_rc_t rc;
431
432         EFSYS_ASSERT3U(enp->en_magic, ==, EFX_NIC_MAGIC);
433         EFSYS_ASSERT3U(enp->en_mod_flags, &, EFX_MOD_PROBE);
434
435         if (enp->en_mod_flags & EFX_MOD_NIC) {
436                 rc = EINVAL;
437                 goto fail1;
438         }
439
440         if ((rc = enop->eno_init(enp)) != 0)
441                 goto fail2;
442
443         enp->en_mod_flags |= EFX_MOD_NIC;
444
445         return (0);
446
447 fail2:
448         EFSYS_PROBE(fail2);
449 fail1:
450         EFSYS_PROBE1(fail1, efx_rc_t, rc);
451
452         return (rc);
453 }
454
455                         void
456 efx_nic_fini(
457         __in            efx_nic_t *enp)
458 {
459         const efx_nic_ops_t *enop = enp->en_enop;
460
461         EFSYS_ASSERT3U(enp->en_magic, ==, EFX_NIC_MAGIC);
462         EFSYS_ASSERT(enp->en_mod_flags & EFX_MOD_PROBE);
463         EFSYS_ASSERT(enp->en_mod_flags & EFX_MOD_NIC);
464         EFSYS_ASSERT(!(enp->en_mod_flags & EFX_MOD_INTR));
465         EFSYS_ASSERT(!(enp->en_mod_flags & EFX_MOD_EV));
466         EFSYS_ASSERT(!(enp->en_mod_flags & EFX_MOD_RX));
467         EFSYS_ASSERT(!(enp->en_mod_flags & EFX_MOD_TX));
468
469         enop->eno_fini(enp);
470
471         enp->en_mod_flags &= ~EFX_MOD_NIC;
472 }
473
474                         void
475 efx_nic_unprobe(
476         __in            efx_nic_t *enp)
477 {
478         const efx_nic_ops_t *enop = enp->en_enop;
479
480         EFSYS_ASSERT3U(enp->en_magic, ==, EFX_NIC_MAGIC);
481 #if EFSYS_OPT_MCDI
482         EFSYS_ASSERT3U(enp->en_mod_flags, &, EFX_MOD_MCDI);
483 #endif  /* EFSYS_OPT_MCDI */
484         EFSYS_ASSERT3U(enp->en_mod_flags, &, EFX_MOD_PROBE);
485         EFSYS_ASSERT(!(enp->en_mod_flags & EFX_MOD_NIC));
486         EFSYS_ASSERT(!(enp->en_mod_flags & EFX_MOD_INTR));
487         EFSYS_ASSERT(!(enp->en_mod_flags & EFX_MOD_EV));
488         EFSYS_ASSERT(!(enp->en_mod_flags & EFX_MOD_RX));
489         EFSYS_ASSERT(!(enp->en_mod_flags & EFX_MOD_TX));
490
491         efx_phy_unprobe(enp);
492
493         enop->eno_unprobe(enp);
494
495         enp->en_mod_flags &= ~EFX_MOD_PROBE;
496 }
497
498                         void
499 efx_nic_destroy(
500         __in    efx_nic_t *enp)
501 {
502         efsys_identifier_t *esip = enp->en_esip;
503
504         EFSYS_ASSERT3U(enp->en_magic, ==, EFX_NIC_MAGIC);
505         EFSYS_ASSERT3U(enp->en_mod_flags, ==, 0);
506
507         enp->en_family = EFX_FAMILY_INVALID;
508         enp->en_esip = NULL;
509         enp->en_esbp = NULL;
510         enp->en_eslp = NULL;
511
512         enp->en_enop = NULL;
513
514         enp->en_magic = 0;
515
516         /* Free the NIC object */
517         EFSYS_KMEM_FREE(esip, sizeof (efx_nic_t), enp);
518 }
519
520         __checkReturn   efx_rc_t
521 efx_nic_reset(
522         __in            efx_nic_t *enp)
523 {
524         const efx_nic_ops_t *enop = enp->en_enop;
525         unsigned int mod_flags;
526         efx_rc_t rc;
527
528         EFSYS_ASSERT3U(enp->en_magic, ==, EFX_NIC_MAGIC);
529         EFSYS_ASSERT(enp->en_mod_flags & EFX_MOD_PROBE);
530         /*
531          * All modules except the MCDI, PROBE, NVRAM, VPD, MON
532          * (which we do not reset here) must have been shut down or never
533          * initialized.
534          *
535          * A rule of thumb here is: If the controller or MC reboots, is *any*
536          * state lost. If it's lost and needs reapplying, then the module
537          * *must* not be initialised during the reset.
538          */
539         mod_flags = enp->en_mod_flags;
540         mod_flags &= ~(EFX_MOD_MCDI | EFX_MOD_PROBE | EFX_MOD_NVRAM |
541                     EFX_MOD_VPD | EFX_MOD_MON);
542         EFSYS_ASSERT3U(mod_flags, ==, 0);
543         if (mod_flags != 0) {
544                 rc = EINVAL;
545                 goto fail1;
546         }
547
548         if ((rc = enop->eno_reset(enp)) != 0)
549                 goto fail2;
550
551         return (0);
552
553 fail2:
554         EFSYS_PROBE(fail2);
555 fail1:
556         EFSYS_PROBE1(fail1, efx_rc_t, rc);
557
558         return (rc);
559 }
560
561                         const efx_nic_cfg_t *
562 efx_nic_cfg_get(
563         __in            efx_nic_t *enp)
564 {
565         EFSYS_ASSERT3U(enp->en_magic, ==, EFX_NIC_MAGIC);
566
567         return (&(enp->en_nic_cfg));
568 }
569
570         __checkReturn           efx_rc_t
571 efx_nic_get_fw_version(
572         __in                    efx_nic_t *enp,
573         __out                   efx_nic_fw_info_t *enfip)
574 {
575         uint16_t mc_fw_version[4];
576         efx_rc_t rc;
577
578         if (enfip == NULL) {
579                 rc = EINVAL;
580                 goto fail1;
581         }
582
583         EFSYS_ASSERT3U(enp->en_mod_flags, &, EFX_MOD_MCDI);
584         EFSYS_ASSERT3U(enp->en_features, &, EFX_FEATURE_MCDI);
585
586         rc = efx_mcdi_version(enp, mc_fw_version, NULL, NULL);
587         if (rc != 0)
588                 goto fail2;
589
590         rc = efx_mcdi_get_capabilities(enp, NULL,
591             &enfip->enfi_rx_dpcpu_fw_id,
592             &enfip->enfi_tx_dpcpu_fw_id,
593             NULL, NULL);
594         if (rc == 0) {
595                 enfip->enfi_dpcpu_fw_ids_valid = B_TRUE;
596         } else if (rc == ENOTSUP) {
597                 enfip->enfi_dpcpu_fw_ids_valid = B_FALSE;
598                 enfip->enfi_rx_dpcpu_fw_id = 0;
599                 enfip->enfi_tx_dpcpu_fw_id = 0;
600         } else {
601                 goto fail3;
602         }
603
604         memcpy(enfip->enfi_mc_fw_version, mc_fw_version,
605             sizeof (mc_fw_version));
606
607         return (0);
608
609 fail3:
610         EFSYS_PROBE(fail3);
611 fail2:
612         EFSYS_PROBE(fail2);
613 fail1:
614         EFSYS_PROBE1(fail1, efx_rc_t, rc);
615
616         return (rc);
617 }
618
619 #if EFSYS_OPT_DIAG
620
621         __checkReturn   efx_rc_t
622 efx_nic_register_test(
623         __in            efx_nic_t *enp)
624 {
625         const efx_nic_ops_t *enop = enp->en_enop;
626         efx_rc_t rc;
627
628         EFSYS_ASSERT3U(enp->en_magic, ==, EFX_NIC_MAGIC);
629         EFSYS_ASSERT3U(enp->en_mod_flags, &, EFX_MOD_PROBE);
630         EFSYS_ASSERT(!(enp->en_mod_flags & EFX_MOD_NIC));
631
632         if ((rc = enop->eno_register_test(enp)) != 0)
633                 goto fail1;
634
635         return (0);
636
637 fail1:
638         EFSYS_PROBE1(fail1, efx_rc_t, rc);
639
640         return (rc);
641 }
642
643 #endif  /* EFSYS_OPT_DIAG */
644
645 #if EFSYS_OPT_LOOPBACK
646
647 extern                  void
648 efx_loopback_mask(
649         __in    efx_loopback_kind_t loopback_kind,
650         __out   efx_qword_t *maskp)
651 {
652         efx_qword_t mask;
653
654         EFSYS_ASSERT3U(loopback_kind, <, EFX_LOOPBACK_NKINDS);
655         EFSYS_ASSERT(maskp != NULL);
656
657         /* Assert the MC_CMD_LOOPBACK and EFX_LOOPBACK namespaces agree */
658 #define LOOPBACK_CHECK(_mcdi, _efx) \
659         EFX_STATIC_ASSERT(MC_CMD_LOOPBACK_##_mcdi == EFX_LOOPBACK_##_efx)
660
661         LOOPBACK_CHECK(NONE, OFF);
662         LOOPBACK_CHECK(DATA, DATA);
663         LOOPBACK_CHECK(GMAC, GMAC);
664         LOOPBACK_CHECK(XGMII, XGMII);
665         LOOPBACK_CHECK(XGXS, XGXS);
666         LOOPBACK_CHECK(XAUI, XAUI);
667         LOOPBACK_CHECK(GMII, GMII);
668         LOOPBACK_CHECK(SGMII, SGMII);
669         LOOPBACK_CHECK(XGBR, XGBR);
670         LOOPBACK_CHECK(XFI, XFI);
671         LOOPBACK_CHECK(XAUI_FAR, XAUI_FAR);
672         LOOPBACK_CHECK(GMII_FAR, GMII_FAR);
673         LOOPBACK_CHECK(SGMII_FAR, SGMII_FAR);
674         LOOPBACK_CHECK(XFI_FAR, XFI_FAR);
675         LOOPBACK_CHECK(GPHY, GPHY);
676         LOOPBACK_CHECK(PHYXS, PHY_XS);
677         LOOPBACK_CHECK(PCS, PCS);
678         LOOPBACK_CHECK(PMAPMD, PMA_PMD);
679         LOOPBACK_CHECK(XPORT, XPORT);
680         LOOPBACK_CHECK(XGMII_WS, XGMII_WS);
681         LOOPBACK_CHECK(XAUI_WS, XAUI_WS);
682         LOOPBACK_CHECK(XAUI_WS_FAR, XAUI_WS_FAR);
683         LOOPBACK_CHECK(XAUI_WS_NEAR, XAUI_WS_NEAR);
684         LOOPBACK_CHECK(GMII_WS, GMII_WS);
685         LOOPBACK_CHECK(XFI_WS, XFI_WS);
686         LOOPBACK_CHECK(XFI_WS_FAR, XFI_WS_FAR);
687         LOOPBACK_CHECK(PHYXS_WS, PHYXS_WS);
688         LOOPBACK_CHECK(PMA_INT, PMA_INT);
689         LOOPBACK_CHECK(SD_NEAR, SD_NEAR);
690         LOOPBACK_CHECK(SD_FAR, SD_FAR);
691         LOOPBACK_CHECK(PMA_INT_WS, PMA_INT_WS);
692         LOOPBACK_CHECK(SD_FEP2_WS, SD_FEP2_WS);
693         LOOPBACK_CHECK(SD_FEP1_5_WS, SD_FEP1_5_WS);
694         LOOPBACK_CHECK(SD_FEP_WS, SD_FEP_WS);
695         LOOPBACK_CHECK(SD_FES_WS, SD_FES_WS);
696         LOOPBACK_CHECK(AOE_INT_NEAR, AOE_INT_NEAR);
697         LOOPBACK_CHECK(DATA_WS, DATA_WS);
698         LOOPBACK_CHECK(FORCE_EXT_LINK, FORCE_EXT_LINK);
699 #undef LOOPBACK_CHECK
700
701         /* Build bitmask of possible loopback types */
702         EFX_ZERO_QWORD(mask);
703
704         if ((loopback_kind == EFX_LOOPBACK_KIND_OFF) ||
705             (loopback_kind == EFX_LOOPBACK_KIND_ALL)) {
706                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_OFF);
707         }
708
709         if ((loopback_kind == EFX_LOOPBACK_KIND_MAC) ||
710             (loopback_kind == EFX_LOOPBACK_KIND_ALL)) {
711                 /*
712                  * The "MAC" grouping has historically been used by drivers to
713                  * mean loopbacks supported by on-chip hardware. Keep that
714                  * meaning here, and include on-chip PHY layer loopbacks.
715                  */
716                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_DATA);
717                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_GMAC);
718                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_XGMII);
719                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_XGXS);
720                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_XAUI);
721                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_GMII);
722                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_SGMII);
723                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_XGBR);
724                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_XFI);
725                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_XAUI_FAR);
726                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_GMII_FAR);
727                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_SGMII_FAR);
728                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_XFI_FAR);
729                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_PMA_INT);
730                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_SD_NEAR);
731                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_SD_FAR);
732         }
733
734         if ((loopback_kind == EFX_LOOPBACK_KIND_PHY) ||
735             (loopback_kind == EFX_LOOPBACK_KIND_ALL)) {
736                 /*
737                  * The "PHY" grouping has historically been used by drivers to
738                  * mean loopbacks supported by off-chip hardware. Keep that
739                  * meaning here.
740                  */
741                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_GPHY);
742                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_PHY_XS);
743                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_PCS);
744                 EFX_SET_QWORD_BIT(mask, EFX_LOOPBACK_PMA_PMD);
745         }
746
747         *maskp = mask;
748 }
749
750         __checkReturn   efx_rc_t
751 efx_mcdi_get_loopback_modes(
752         __in            efx_nic_t *enp)
753 {
754         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
755         efx_mcdi_req_t req;
756         uint8_t payload[MAX(MC_CMD_GET_LOOPBACK_MODES_IN_LEN,
757                             MC_CMD_GET_LOOPBACK_MODES_OUT_V2_LEN)];
758         efx_qword_t mask;
759         efx_qword_t modes;
760         efx_rc_t rc;
761
762         (void) memset(payload, 0, sizeof (payload));
763         req.emr_cmd = MC_CMD_GET_LOOPBACK_MODES;
764         req.emr_in_buf = payload;
765         req.emr_in_length = MC_CMD_GET_LOOPBACK_MODES_IN_LEN;
766         req.emr_out_buf = payload;
767         req.emr_out_length = MC_CMD_GET_LOOPBACK_MODES_OUT_V2_LEN;
768
769         efx_mcdi_execute(enp, &req);
770
771         if (req.emr_rc != 0) {
772                 rc = req.emr_rc;
773                 goto fail1;
774         }
775
776         if (req.emr_out_length_used <
777             MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_OFST +
778             MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LEN) {
779                 rc = EMSGSIZE;
780                 goto fail2;
781         }
782
783         /*
784          * We assert the MC_CMD_LOOPBACK and EFX_LOOPBACK namespaces agree
785          * in efx_loopback_mask() and in siena_phy.c:siena_phy_get_link().
786          */
787         efx_loopback_mask(EFX_LOOPBACK_KIND_ALL, &mask);
788
789         EFX_AND_QWORD(mask,
790             *MCDI_OUT2(req, efx_qword_t, GET_LOOPBACK_MODES_OUT_SUGGESTED));
791
792         modes = *MCDI_OUT2(req, efx_qword_t, GET_LOOPBACK_MODES_OUT_100M);
793         EFX_AND_QWORD(modes, mask);
794         encp->enc_loopback_types[EFX_LINK_100FDX] = modes;
795
796         modes = *MCDI_OUT2(req, efx_qword_t, GET_LOOPBACK_MODES_OUT_1G);
797         EFX_AND_QWORD(modes, mask);
798         encp->enc_loopback_types[EFX_LINK_1000FDX] = modes;
799
800         modes = *MCDI_OUT2(req, efx_qword_t, GET_LOOPBACK_MODES_OUT_10G);
801         EFX_AND_QWORD(modes, mask);
802         encp->enc_loopback_types[EFX_LINK_10000FDX] = modes;
803
804         if (req.emr_out_length_used >=
805             MC_CMD_GET_LOOPBACK_MODES_OUT_40G_OFST +
806             MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LEN) {
807                 /* Response includes 40G loopback modes */
808                 modes = *MCDI_OUT2(req, efx_qword_t,
809                     GET_LOOPBACK_MODES_OUT_40G);
810                 EFX_AND_QWORD(modes, mask);
811                 encp->enc_loopback_types[EFX_LINK_40000FDX] = modes;
812         }
813
814         if (req.emr_out_length_used >=
815             MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_OFST +
816             MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LEN) {
817                 /* Response includes 25G loopback modes */
818                 modes = *MCDI_OUT2(req, efx_qword_t,
819                     GET_LOOPBACK_MODES_OUT_V2_25G);
820                 EFX_AND_QWORD(modes, mask);
821                 encp->enc_loopback_types[EFX_LINK_25000FDX] = modes;
822         }
823
824         if (req.emr_out_length_used >=
825             MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_OFST +
826             MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LEN) {
827                 /* Response includes 50G loopback modes */
828                 modes = *MCDI_OUT2(req, efx_qword_t,
829                     GET_LOOPBACK_MODES_OUT_V2_50G);
830                 EFX_AND_QWORD(modes, mask);
831                 encp->enc_loopback_types[EFX_LINK_50000FDX] = modes;
832         }
833
834         if (req.emr_out_length_used >=
835             MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_OFST +
836             MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LEN) {
837                 /* Response includes 100G loopback modes */
838                 modes = *MCDI_OUT2(req, efx_qword_t,
839                     GET_LOOPBACK_MODES_OUT_V2_100G);
840                 EFX_AND_QWORD(modes, mask);
841                 encp->enc_loopback_types[EFX_LINK_100000FDX] = modes;
842         }
843
844         EFX_ZERO_QWORD(modes);
845         EFX_SET_QWORD_BIT(modes, EFX_LOOPBACK_OFF);
846         EFX_OR_QWORD(modes, encp->enc_loopback_types[EFX_LINK_100FDX]);
847         EFX_OR_QWORD(modes, encp->enc_loopback_types[EFX_LINK_1000FDX]);
848         EFX_OR_QWORD(modes, encp->enc_loopback_types[EFX_LINK_10000FDX]);
849         EFX_OR_QWORD(modes, encp->enc_loopback_types[EFX_LINK_40000FDX]);
850         EFX_OR_QWORD(modes, encp->enc_loopback_types[EFX_LINK_25000FDX]);
851         EFX_OR_QWORD(modes, encp->enc_loopback_types[EFX_LINK_50000FDX]);
852         EFX_OR_QWORD(modes, encp->enc_loopback_types[EFX_LINK_100000FDX]);
853         encp->enc_loopback_types[EFX_LINK_UNKNOWN] = modes;
854
855         return (0);
856
857 fail2:
858         EFSYS_PROBE(fail2);
859 fail1:
860         EFSYS_PROBE1(fail1, efx_rc_t, rc);
861
862         return (rc);
863 }
864
865 #endif /* EFSYS_OPT_LOOPBACK */
866
867         __checkReturn   efx_rc_t
868 efx_nic_calculate_pcie_link_bandwidth(
869         __in            uint32_t pcie_link_width,
870         __in            uint32_t pcie_link_gen,
871         __out           uint32_t *bandwidth_mbpsp)
872 {
873         uint32_t lane_bandwidth;
874         uint32_t total_bandwidth;
875         efx_rc_t rc;
876
877         if ((pcie_link_width == 0) || (pcie_link_width > 16) ||
878             !ISP2(pcie_link_width)) {
879                 rc = EINVAL;
880                 goto fail1;
881         }
882
883         switch (pcie_link_gen) {
884         case EFX_PCIE_LINK_SPEED_GEN1:
885                 /* 2.5 Gb/s raw bandwidth with 8b/10b encoding */
886                 lane_bandwidth = 2000;
887                 break;
888         case EFX_PCIE_LINK_SPEED_GEN2:
889                 /* 5.0 Gb/s raw bandwidth with 8b/10b encoding */
890                 lane_bandwidth = 4000;
891                 break;
892         case EFX_PCIE_LINK_SPEED_GEN3:
893                 /* 8.0 Gb/s raw bandwidth with 128b/130b encoding */
894                 lane_bandwidth = 7877;
895                 break;
896         default:
897                 rc = EINVAL;
898                 goto fail2;
899         }
900
901         total_bandwidth = lane_bandwidth * pcie_link_width;
902         *bandwidth_mbpsp = total_bandwidth;
903
904         return (0);
905
906 fail2:
907         EFSYS_PROBE(fail2);
908 fail1:
909         EFSYS_PROBE1(fail1, efx_rc_t, rc);
910
911         return (rc);
912 }
913
914
915         __checkReturn   efx_rc_t
916 efx_nic_check_pcie_link_speed(
917         __in            efx_nic_t *enp,
918         __in            uint32_t pcie_link_width,
919         __in            uint32_t pcie_link_gen,
920         __out           efx_pcie_link_performance_t *resultp)
921 {
922         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
923         uint32_t bandwidth;
924         efx_pcie_link_performance_t result;
925         efx_rc_t rc;
926
927         if ((encp->enc_required_pcie_bandwidth_mbps == 0) ||
928             (pcie_link_width == 0) || (pcie_link_width == 32) ||
929             (pcie_link_gen == 0)) {
930                 /*
931                  * No usable info on what is required and/or in use. In virtual
932                  * machines, sometimes the PCIe link width is reported as 0 or
933                  * 32, or the speed as 0.
934                  */
935                 result = EFX_PCIE_LINK_PERFORMANCE_UNKNOWN_BANDWIDTH;
936                 goto out;
937         }
938
939         /* Calculate the available bandwidth in megabits per second */
940         rc = efx_nic_calculate_pcie_link_bandwidth(pcie_link_width,
941                                             pcie_link_gen, &bandwidth);
942         if (rc != 0)
943                 goto fail1;
944
945         if (bandwidth < encp->enc_required_pcie_bandwidth_mbps) {
946                 result = EFX_PCIE_LINK_PERFORMANCE_SUBOPTIMAL_BANDWIDTH;
947         } else if (pcie_link_gen < encp->enc_max_pcie_link_gen) {
948                 /* The link provides enough bandwidth but not optimal latency */
949                 result = EFX_PCIE_LINK_PERFORMANCE_SUBOPTIMAL_LATENCY;
950         } else {
951                 result = EFX_PCIE_LINK_PERFORMANCE_OPTIMAL;
952         }
953
954 out:
955         *resultp = result;
956
957         return (0);
958
959 fail1:
960         EFSYS_PROBE1(fail1, efx_rc_t, rc);
961
962         return (rc);
963 }