net/sfc/base: support data path with EVB module
[dpdk.git] / drivers / net / sfc / base / efx_regs_mcdi.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  * Copyright 2008-2018 Solarflare Communications Inc.
4  * All rights reserved.
5  */
6
7 /*
8  * This file is automatically generated. DO NOT EDIT IT.
9  * To make changes, edit the .yml files in sfregistry under doc/mcdi/ and
10  * rebuild this file with "make -C doc mcdiheaders".
11  */
12
13 #ifndef _SIENA_MC_DRIVER_PCOL_H
14 #define _SIENA_MC_DRIVER_PCOL_H
15
16
17 /* Values to be written into FMCR_CZ_RESET_STATE_REG to control boot. */
18 /* Power-on reset state */
19 #define MC_FW_STATE_POR (1)
20 /* If this is set in MC_RESET_STATE_REG then it should be
21  * possible to jump into IMEM without loading code from flash. */
22 #define MC_FW_WARM_BOOT_OK (2)
23 /* The MC main image has started to boot. */
24 #define MC_FW_STATE_BOOTING (4)
25 /* The Scheduler has started. */
26 #define MC_FW_STATE_SCHED (8)
27 /* If this is set in MC_RESET_STATE_REG then it should be
28  * possible to jump into IMEM without loading code from flash.
29  * Unlike a warm boot, assume DMEM has been reloaded, so that
30  * the MC persistent data must be reinitialised. */
31 #define MC_FW_TEPID_BOOT_OK (16)
32 /* We have entered the main firmware via recovery mode.  This
33  * means that MC persistent data must be reinitialised, but that
34  * we shouldn't touch PCIe config. */
35 #define MC_FW_RECOVERY_MODE_PCIE_INIT_OK (32)
36 /* BIST state has been initialized */
37 #define MC_FW_BIST_INIT_OK (128)
38
39 /* Siena MC shared memmory offsets */
40 /* The 'doorbell' addresses are hard-wired to alert the MC when written */
41 #define MC_SMEM_P0_DOORBELL_OFST        0x000
42 #define MC_SMEM_P1_DOORBELL_OFST        0x004
43 /* The rest of these are firmware-defined */
44 #define MC_SMEM_P0_PDU_OFST             0x008
45 #define MC_SMEM_P1_PDU_OFST             0x108
46 #define MC_SMEM_PDU_LEN                 0x100
47 #define MC_SMEM_P0_PTP_TIME_OFST        0x7f0
48 #define MC_SMEM_P0_STATUS_OFST          0x7f8
49 #define MC_SMEM_P1_STATUS_OFST          0x7fc
50
51 /* Values to be written to the per-port status dword in shared
52  * memory on reboot and assert */
53 #define MC_STATUS_DWORD_REBOOT (0xb007b007)
54 #define MC_STATUS_DWORD_ASSERT (0xdeaddead)
55
56 /* Check whether an mcfw version (in host order) belongs to a bootloader */
57 #define MC_FW_VERSION_IS_BOOTLOADER(_v) (((_v) >> 16) == 0xb007)
58
59 /* The current version of the MCDI protocol.
60  *
61  * Note that the ROM burnt into the card only talks V0, so at the very
62  * least every driver must support version 0 and MCDI_PCOL_VERSION
63  */
64 #ifdef WITH_MCDI_V2
65 #define MCDI_PCOL_VERSION 2
66 #else
67 #define MCDI_PCOL_VERSION 1
68 #endif
69
70 /* Unused commands: 0x23, 0x27, 0x30, 0x31 */
71
72 /* MCDI version 1
73  *
74  * Each MCDI request starts with an MCDI_HEADER, which is a 32bit
75  * structure, filled in by the client.
76  *
77  *       0       7  8     16    20     22  23  24    31
78  *      | CODE | R | LEN | SEQ | Rsvd | E | R | XFLAGS |
79  *               |                      |   |
80  *               |                      |   \--- Response
81  *               |                      \------- Error
82  *               \------------------------------ Resync (always set)
83  *
84  * The client writes it's request into MC shared memory, and rings the
85  * doorbell. Each request is completed by either by the MC writting
86  * back into shared memory, or by writting out an event.
87  *
88  * All MCDI commands support completion by shared memory response. Each
89  * request may also contain additional data (accounted for by HEADER.LEN),
90  * and some response's may also contain additional data (again, accounted
91  * for by HEADER.LEN).
92  *
93  * Some MCDI commands support completion by event, in which any associated
94  * response data is included in the event.
95  *
96  * The protocol requires one response to be delivered for every request, a
97  * request should not be sent unless the response for the previous request
98  * has been received (either by polling shared memory, or by receiving
99  * an event).
100  */
101
102 /** Request/Response structure */
103 #define MCDI_HEADER_OFST 0
104 #define MCDI_HEADER_CODE_LBN 0
105 #define MCDI_HEADER_CODE_WIDTH 7
106 #define MCDI_HEADER_RESYNC_LBN 7
107 #define MCDI_HEADER_RESYNC_WIDTH 1
108 #define MCDI_HEADER_DATALEN_LBN 8
109 #define MCDI_HEADER_DATALEN_WIDTH 8
110 #define MCDI_HEADER_SEQ_LBN 16
111 #define MCDI_HEADER_SEQ_WIDTH 4
112 #define MCDI_HEADER_RSVD_LBN 20
113 #define MCDI_HEADER_RSVD_WIDTH 1
114 #define MCDI_HEADER_NOT_EPOCH_LBN 21
115 #define MCDI_HEADER_NOT_EPOCH_WIDTH 1
116 #define MCDI_HEADER_ERROR_LBN 22
117 #define MCDI_HEADER_ERROR_WIDTH 1
118 #define MCDI_HEADER_RESPONSE_LBN 23
119 #define MCDI_HEADER_RESPONSE_WIDTH 1
120 #define MCDI_HEADER_XFLAGS_LBN 24
121 #define MCDI_HEADER_XFLAGS_WIDTH 8
122 /* Request response using event */
123 #define MCDI_HEADER_XFLAGS_EVREQ 0x01
124 /* Request (and signal) early doorbell return */
125 #define MCDI_HEADER_XFLAGS_DBRET 0x02
126
127 /* Maximum number of payload bytes */
128 #define MCDI_CTL_SDU_LEN_MAX_V1 0xfc
129 #define MCDI_CTL_SDU_LEN_MAX_V2 0x400
130
131 #ifdef WITH_MCDI_V2
132 #define MCDI_CTL_SDU_LEN_MAX MCDI_CTL_SDU_LEN_MAX_V2
133 #else
134 #define MCDI_CTL_SDU_LEN_MAX MCDI_CTL_SDU_LEN_MAX_V1
135 #endif
136
137
138 /* The MC can generate events for two reasons:
139  *   - To advance a shared memory request if XFLAGS_EVREQ was set
140  *   - As a notification (link state, i2c event), controlled
141  *     via MC_CMD_LOG_CTRL
142  *
143  * Both events share a common structure:
144  *
145  *  0      32     33      36    44     52     60
146  * | Data | Cont | Level | Src | Code | Rsvd |
147  *           |
148  *           \ There is another event pending in this notification
149  *
150  * If Code==CMDDONE, then the fields are further interpreted as:
151  *
152  *   - LEVEL==INFO    Command succeeded
153  *   - LEVEL==ERR     Command failed
154  *
155  *    0     8         16      24     32
156  *   | Seq | Datalen | Errno | Rsvd |
157  *
158  *   These fields are taken directly out of the standard MCDI header, i.e.,
159  *   LEVEL==ERR, Datalen == 0 => Reboot
160  *
161  * Events can be squirted out of the UART (using LOG_CTRL) without a
162  * MCDI header.  An event can be distinguished from a MCDI response by
163  * examining the first byte which is 0xc0.  This corresponds to the
164  * non-existent MCDI command MC_CMD_DEBUG_LOG.
165  *
166  *      0         7        8
167  *     | command | Resync |     = 0xc0
168  *
169  * Since the event is written in big-endian byte order, this works
170  * providing bits 56-63 of the event are 0xc0.
171  *
172  *      56     60  63
173  *     | Rsvd | Code |    = 0xc0
174  *
175  * Which means for convenience the event code is 0xc for all MC
176  * generated events.
177  */
178 #define FSE_AZ_EV_CODE_MCDI_EVRESPONSE 0xc
179
180
181
182 #define MC_CMD_ERR_CODE_OFST 0
183 #define MC_CMD_ERR_PROXY_PENDING_HANDLE_OFST 4
184
185 /* We define 8 "escape" commands to allow
186    for command number space extension */
187
188 #define MC_CMD_CMD_SPACE_ESCAPE_0             0x78
189 #define MC_CMD_CMD_SPACE_ESCAPE_1             0x79
190 #define MC_CMD_CMD_SPACE_ESCAPE_2             0x7A
191 #define MC_CMD_CMD_SPACE_ESCAPE_3             0x7B
192 #define MC_CMD_CMD_SPACE_ESCAPE_4             0x7C
193 #define MC_CMD_CMD_SPACE_ESCAPE_5             0x7D
194 #define MC_CMD_CMD_SPACE_ESCAPE_6             0x7E
195 #define MC_CMD_CMD_SPACE_ESCAPE_7             0x7F
196
197 /* Vectors in the boot ROM */
198 /* Point to the copycode entry point. */
199 #define SIENA_MC_BOOTROM_COPYCODE_VEC (0x800 - 3 * 0x4)
200 #define HUNT_MC_BOOTROM_COPYCODE_VEC (0x8000 - 3 * 0x4)
201 #define MEDFORD_MC_BOOTROM_COPYCODE_VEC (0x10000 - 3 * 0x4)
202 /* Points to the recovery mode entry point. Misnamed but kept for compatibility. */
203 #define SIENA_MC_BOOTROM_NOFLASH_VEC (0x800 - 2 * 0x4)
204 #define HUNT_MC_BOOTROM_NOFLASH_VEC (0x8000 - 2 * 0x4)
205 #define MEDFORD_MC_BOOTROM_NOFLASH_VEC (0x10000 - 2 * 0x4)
206 /* Points to the recovery mode entry point. Same as above, but the right name. */
207 #define SIENA_MC_BOOTROM_RECOVERY_VEC (0x800 - 2 * 0x4)
208 #define HUNT_MC_BOOTROM_RECOVERY_VEC (0x8000 - 2 * 0x4)
209 #define MEDFORD_MC_BOOTROM_RECOVERY_VEC (0x10000 - 2 * 0x4)
210
211 /* Points to noflash mode entry point. */
212 #define MEDFORD_MC_BOOTROM_REAL_NOFLASH_VEC (0x10000 - 4 * 0x4)
213
214 /* The command set exported by the boot ROM (MCDI v0) */
215 #define MC_CMD_GET_VERSION_V0_SUPPORTED_FUNCS {         \
216         (1 << MC_CMD_READ32)    |                       \
217         (1 << MC_CMD_WRITE32)   |                       \
218         (1 << MC_CMD_COPYCODE)  |                       \
219         (1 << MC_CMD_GET_VERSION),                      \
220         0, 0, 0 }
221
222 #define MC_CMD_SENSOR_INFO_OUT_OFFSET_OFST(_x)          \
223         (MC_CMD_SENSOR_ENTRY_OFST + (_x))
224
225 #define MC_CMD_DBI_WRITE_IN_ADDRESS_OFST(n)             \
226         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
227          MC_CMD_DBIWROP_TYPEDEF_ADDRESS_OFST +          \
228          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
229
230 #define MC_CMD_DBI_WRITE_IN_BYTE_MASK_OFST(n)           \
231         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
232          MC_CMD_DBIWROP_TYPEDEF_BYTE_MASK_OFST +        \
233          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
234
235 #define MC_CMD_DBI_WRITE_IN_VALUE_OFST(n)               \
236         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
237          MC_CMD_DBIWROP_TYPEDEF_VALUE_OFST +            \
238          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
239
240 /* This may be ORed with an EVB_PORT_ID_xxx constant to pass a non-default
241  * stack ID (which must be in the range 1-255) along with an EVB port ID.
242  */
243 #define EVB_STACK_ID(n)  (((n) & 0xff) << 16)
244
245
246 #ifdef WITH_MCDI_V2
247
248 /* Version 2 adds an optional argument to error returns: the errno value
249  * may be followed by the (0-based) number of the first argument that
250  * could not be processed.
251  */
252 #define MC_CMD_ERR_ARG_OFST 4
253
254 #endif
255
256 /* MC_CMD_ERR enum: Public MCDI error codes. Error codes that correspond to
257  * POSIX errnos should use the same numeric values that linux does. Error codes
258  * specific to Solarflare firmware should use values in the range 0x1000 -
259  * 0x10ff. The range 0x2000 - 0x20ff is reserved for private error codes (see
260  * MC_CMD_ERR_PRIV below).
261  */
262 /* enum: Operation not permitted. */
263 #define MC_CMD_ERR_EPERM 0x1
264 /* enum: Non-existent command target */
265 #define MC_CMD_ERR_ENOENT 0x2
266 /* enum: assert() has killed the MC */
267 #define MC_CMD_ERR_EINTR 0x4
268 /* enum: I/O failure */
269 #define MC_CMD_ERR_EIO 0x5
270 /* enum: Already exists */
271 #define MC_CMD_ERR_EEXIST 0x6
272 /* enum: Try again */
273 #define MC_CMD_ERR_EAGAIN 0xb
274 /* enum: Out of memory */
275 #define MC_CMD_ERR_ENOMEM 0xc
276 /* enum: Caller does not hold required locks */
277 #define MC_CMD_ERR_EACCES 0xd
278 /* enum: Resource is currently unavailable (e.g. lock contention) */
279 #define MC_CMD_ERR_EBUSY 0x10
280 /* enum: No such device */
281 #define MC_CMD_ERR_ENODEV 0x13
282 /* enum: Invalid argument to target */
283 #define MC_CMD_ERR_EINVAL 0x16
284 /* enum: No space */
285 #define MC_CMD_ERR_ENOSPC 0x1c
286 /* enum: Read-only */
287 #define MC_CMD_ERR_EROFS 0x1e
288 /* enum: Broken pipe */
289 #define MC_CMD_ERR_EPIPE 0x20
290 /* enum: Out of range */
291 #define MC_CMD_ERR_ERANGE 0x22
292 /* enum: Non-recursive resource is already acquired */
293 #define MC_CMD_ERR_EDEADLK 0x23
294 /* enum: Operation not implemented */
295 #define MC_CMD_ERR_ENOSYS 0x26
296 /* enum: Operation timed out */
297 #define MC_CMD_ERR_ETIME 0x3e
298 /* enum: Link has been severed */
299 #define MC_CMD_ERR_ENOLINK 0x43
300 /* enum: Protocol error */
301 #define MC_CMD_ERR_EPROTO 0x47
302 /* enum: Bad message */
303 #define MC_CMD_ERR_EBADMSG 0x4a
304 /* enum: Operation not supported */
305 #define MC_CMD_ERR_ENOTSUP 0x5f
306 /* enum: Address not available */
307 #define MC_CMD_ERR_EADDRNOTAVAIL 0x63
308 /* enum: Not connected */
309 #define MC_CMD_ERR_ENOTCONN 0x6b
310 /* enum: Operation already in progress */
311 #define MC_CMD_ERR_EALREADY 0x72
312 /* enum: Stale handle. The handle references a resource that no longer exists.
313  */
314 #define MC_CMD_ERR_ESTALE 0x74
315 /* enum: Resource allocation failed. */
316 #define MC_CMD_ERR_ALLOC_FAIL 0x1000
317 /* enum: V-adaptor not found. */
318 #define MC_CMD_ERR_NO_VADAPTOR 0x1001
319 /* enum: EVB port not found. */
320 #define MC_CMD_ERR_NO_EVB_PORT 0x1002
321 /* enum: V-switch not found. */
322 #define MC_CMD_ERR_NO_VSWITCH 0x1003
323 /* enum: Too many VLAN tags. */
324 #define MC_CMD_ERR_VLAN_LIMIT 0x1004
325 /* enum: Bad PCI function number. */
326 #define MC_CMD_ERR_BAD_PCI_FUNC 0x1005
327 /* enum: Invalid VLAN mode. */
328 #define MC_CMD_ERR_BAD_VLAN_MODE 0x1006
329 /* enum: Invalid v-switch type. */
330 #define MC_CMD_ERR_BAD_VSWITCH_TYPE 0x1007
331 /* enum: Invalid v-port type. */
332 #define MC_CMD_ERR_BAD_VPORT_TYPE 0x1008
333 /* enum: MAC address exists. */
334 #define MC_CMD_ERR_MAC_EXIST 0x1009
335 /* enum: Slave core not present */
336 #define MC_CMD_ERR_SLAVE_NOT_PRESENT 0x100a
337 /* enum: The datapath is disabled. */
338 #define MC_CMD_ERR_DATAPATH_DISABLED 0x100b
339 /* enum: The requesting client is not a function */
340 #define MC_CMD_ERR_CLIENT_NOT_FN 0x100c
341 /* enum: The requested operation might require the command to be passed between
342  * MCs, and thetransport doesn't support that. Should only ever been seen over
343  * the UART.
344  */
345 #define MC_CMD_ERR_TRANSPORT_NOPROXY 0x100d
346 /* enum: VLAN tag(s) exists */
347 #define MC_CMD_ERR_VLAN_EXIST 0x100e
348 /* enum: No MAC address assigned to an EVB port */
349 #define MC_CMD_ERR_NO_MAC_ADDR 0x100f
350 /* enum: Notifies the driver that the request has been relayed to an admin
351  * function for authorization. The driver should wait for a PROXY_RESPONSE
352  * event and then resend its request. This error code is followed by a 32-bit
353  * handle that helps matching it with the respective PROXY_RESPONSE event.
354  */
355 #define MC_CMD_ERR_PROXY_PENDING 0x1010
356 /* enum: The request cannot be passed for authorization because another request
357  * from the same function is currently being authorized. The drvier should try
358  * again later.
359  */
360 #define MC_CMD_ERR_PROXY_INPROGRESS 0x1011
361 /* enum: Returned by MC_CMD_PROXY_COMPLETE if the caller is not the function
362  * that has enabled proxying or BLOCK_INDEX points to a function that doesn't
363  * await an authorization.
364  */
365 #define MC_CMD_ERR_PROXY_UNEXPECTED 0x1012
366 /* enum: This code is currently only used internally in FW. Its meaning is that
367  * an operation failed due to lack of SR-IOV privilege. Normally it is
368  * translated to EPERM by send_cmd_err(), but it may also be used to trigger
369  * some special mechanism for handling such case, e.g. to relay the failed
370  * request to a designated admin function for authorization.
371  */
372 #define MC_CMD_ERR_NO_PRIVILEGE 0x1013
373 /* enum: Workaround 26807 could not be turned on/off because some functions
374  * have already installed filters. See the comment at
375  * MC_CMD_WORKAROUND_BUG26807. May also returned for other operations such as
376  * sub-variant switching.
377  */
378 #define MC_CMD_ERR_FILTERS_PRESENT 0x1014
379 /* enum: The clock whose frequency you've attempted to set set doesn't exist on
380  * this NIC
381  */
382 #define MC_CMD_ERR_NO_CLOCK 0x1015
383 /* enum: Returned by MC_CMD_TESTASSERT if the action that should have caused an
384  * assertion failed to do so.
385  */
386 #define MC_CMD_ERR_UNREACHABLE 0x1016
387 /* enum: This command needs to be processed in the background but there were no
388  * resources to do so. Send it again after a command has completed.
389  */
390 #define MC_CMD_ERR_QUEUE_FULL 0x1017
391 /* enum: The operation could not be completed because the PCIe link has gone
392  * away. This error code is never expected to be returned over the TLP
393  * transport.
394  */
395 #define MC_CMD_ERR_NO_PCIE 0x1018
396 /* enum: The operation could not be completed because the datapath has gone
397  * away. This is distinct from MC_CMD_ERR_DATAPATH_DISABLED in that the
398  * datapath absence may be temporary
399  */
400 #define MC_CMD_ERR_NO_DATAPATH 0x1019
401 /* enum: The operation could not complete because some VIs are allocated */
402 #define MC_CMD_ERR_VIS_PRESENT 0x101a
403 /* enum: The operation could not complete because some PIO buffers are
404  * allocated
405  */
406 #define MC_CMD_ERR_PIOBUFS_PRESENT 0x101b
407
408 /* MCDI_EVENT structuredef: The structure of an MCDI_EVENT on Siena/EF10
409  * platforms
410  */
411 #define MCDI_EVENT_LEN 8
412 #define MCDI_EVENT_CONT_LBN 32
413 #define MCDI_EVENT_CONT_WIDTH 1
414 #define MCDI_EVENT_LEVEL_LBN 33
415 #define MCDI_EVENT_LEVEL_WIDTH 3
416 /* enum: Info. */
417 #define MCDI_EVENT_LEVEL_INFO 0x0
418 /* enum: Warning. */
419 #define MCDI_EVENT_LEVEL_WARN 0x1
420 /* enum: Error. */
421 #define MCDI_EVENT_LEVEL_ERR 0x2
422 /* enum: Fatal. */
423 #define MCDI_EVENT_LEVEL_FATAL 0x3
424 #define MCDI_EVENT_DATA_OFST 0
425 #define MCDI_EVENT_DATA_LEN 4
426 #define MCDI_EVENT_CMDDONE_SEQ_LBN 0
427 #define MCDI_EVENT_CMDDONE_SEQ_WIDTH 8
428 #define MCDI_EVENT_CMDDONE_DATALEN_LBN 8
429 #define MCDI_EVENT_CMDDONE_DATALEN_WIDTH 8
430 #define MCDI_EVENT_CMDDONE_ERRNO_LBN 16
431 #define MCDI_EVENT_CMDDONE_ERRNO_WIDTH 8
432 #define MCDI_EVENT_LINKCHANGE_LP_CAP_LBN 0
433 #define MCDI_EVENT_LINKCHANGE_LP_CAP_WIDTH 16
434 #define MCDI_EVENT_LINKCHANGE_SPEED_LBN 16
435 #define MCDI_EVENT_LINKCHANGE_SPEED_WIDTH 4
436 /* enum: Link is down or link speed could not be determined */
437 #define MCDI_EVENT_LINKCHANGE_SPEED_UNKNOWN 0x0
438 /* enum: 100Mbs */
439 #define MCDI_EVENT_LINKCHANGE_SPEED_100M 0x1
440 /* enum: 1Gbs */
441 #define MCDI_EVENT_LINKCHANGE_SPEED_1G 0x2
442 /* enum: 10Gbs */
443 #define MCDI_EVENT_LINKCHANGE_SPEED_10G 0x3
444 /* enum: 40Gbs */
445 #define MCDI_EVENT_LINKCHANGE_SPEED_40G 0x4
446 /* enum: 25Gbs */
447 #define MCDI_EVENT_LINKCHANGE_SPEED_25G 0x5
448 /* enum: 50Gbs */
449 #define MCDI_EVENT_LINKCHANGE_SPEED_50G 0x6
450 /* enum: 100Gbs */
451 #define MCDI_EVENT_LINKCHANGE_SPEED_100G 0x7
452 #define MCDI_EVENT_LINKCHANGE_FCNTL_LBN 20
453 #define MCDI_EVENT_LINKCHANGE_FCNTL_WIDTH 4
454 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_LBN 24
455 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_WIDTH 8
456 #define MCDI_EVENT_SENSOREVT_MONITOR_LBN 0
457 #define MCDI_EVENT_SENSOREVT_MONITOR_WIDTH 8
458 #define MCDI_EVENT_SENSOREVT_STATE_LBN 8
459 #define MCDI_EVENT_SENSOREVT_STATE_WIDTH 8
460 #define MCDI_EVENT_SENSOREVT_VALUE_LBN 16
461 #define MCDI_EVENT_SENSOREVT_VALUE_WIDTH 16
462 #define MCDI_EVENT_FWALERT_DATA_LBN 8
463 #define MCDI_EVENT_FWALERT_DATA_WIDTH 24
464 #define MCDI_EVENT_FWALERT_REASON_LBN 0
465 #define MCDI_EVENT_FWALERT_REASON_WIDTH 8
466 /* enum: SRAM Access. */
467 #define MCDI_EVENT_FWALERT_REASON_SRAM_ACCESS 0x1
468 #define MCDI_EVENT_FLR_VF_LBN 0
469 #define MCDI_EVENT_FLR_VF_WIDTH 8
470 #define MCDI_EVENT_TX_ERR_TXQ_LBN 0
471 #define MCDI_EVENT_TX_ERR_TXQ_WIDTH 12
472 #define MCDI_EVENT_TX_ERR_TYPE_LBN 12
473 #define MCDI_EVENT_TX_ERR_TYPE_WIDTH 4
474 /* enum: Descriptor loader reported failure */
475 #define MCDI_EVENT_TX_ERR_DL_FAIL 0x1
476 /* enum: Descriptor ring empty and no EOP seen for packet */
477 #define MCDI_EVENT_TX_ERR_NO_EOP 0x2
478 /* enum: Overlength packet */
479 #define MCDI_EVENT_TX_ERR_2BIG 0x3
480 /* enum: Malformed option descriptor */
481 #define MCDI_EVENT_TX_BAD_OPTDESC 0x5
482 /* enum: Option descriptor part way through a packet */
483 #define MCDI_EVENT_TX_OPT_IN_PKT 0x8
484 /* enum: DMA or PIO data access error */
485 #define MCDI_EVENT_TX_ERR_BAD_DMA_OR_PIO 0x9
486 #define MCDI_EVENT_TX_ERR_INFO_LBN 16
487 #define MCDI_EVENT_TX_ERR_INFO_WIDTH 16
488 #define MCDI_EVENT_TX_FLUSH_TO_DRIVER_LBN 12
489 #define MCDI_EVENT_TX_FLUSH_TO_DRIVER_WIDTH 1
490 #define MCDI_EVENT_TX_FLUSH_TXQ_LBN 0
491 #define MCDI_EVENT_TX_FLUSH_TXQ_WIDTH 12
492 #define MCDI_EVENT_PTP_ERR_TYPE_LBN 0
493 #define MCDI_EVENT_PTP_ERR_TYPE_WIDTH 8
494 /* enum: PLL lost lock */
495 #define MCDI_EVENT_PTP_ERR_PLL_LOST 0x1
496 /* enum: Filter overflow (PDMA) */
497 #define MCDI_EVENT_PTP_ERR_FILTER 0x2
498 /* enum: FIFO overflow (FPGA) */
499 #define MCDI_EVENT_PTP_ERR_FIFO 0x3
500 /* enum: Merge queue overflow */
501 #define MCDI_EVENT_PTP_ERR_QUEUE 0x4
502 #define MCDI_EVENT_AOE_ERR_TYPE_LBN 0
503 #define MCDI_EVENT_AOE_ERR_TYPE_WIDTH 8
504 /* enum: AOE failed to load - no valid image? */
505 #define MCDI_EVENT_AOE_NO_LOAD 0x1
506 /* enum: AOE FC reported an exception */
507 #define MCDI_EVENT_AOE_FC_ASSERT 0x2
508 /* enum: AOE FC watchdogged */
509 #define MCDI_EVENT_AOE_FC_WATCHDOG 0x3
510 /* enum: AOE FC failed to start */
511 #define MCDI_EVENT_AOE_FC_NO_START 0x4
512 /* enum: Generic AOE fault - likely to have been reported via other means too
513  * but intended for use by aoex driver.
514  */
515 #define MCDI_EVENT_AOE_FAULT 0x5
516 /* enum: Results of reprogramming the CPLD (status in AOE_ERR_DATA) */
517 #define MCDI_EVENT_AOE_CPLD_REPROGRAMMED 0x6
518 /* enum: AOE loaded successfully */
519 #define MCDI_EVENT_AOE_LOAD 0x7
520 /* enum: AOE DMA operation completed (LSB of HOST_HANDLE in AOE_ERR_DATA) */
521 #define MCDI_EVENT_AOE_DMA 0x8
522 /* enum: AOE byteblaster connected/disconnected (Connection status in
523  * AOE_ERR_DATA)
524  */
525 #define MCDI_EVENT_AOE_BYTEBLASTER 0x9
526 /* enum: DDR ECC status update */
527 #define MCDI_EVENT_AOE_DDR_ECC_STATUS 0xa
528 /* enum: PTP status update */
529 #define MCDI_EVENT_AOE_PTP_STATUS 0xb
530 /* enum: FPGA header incorrect */
531 #define MCDI_EVENT_AOE_FPGA_LOAD_HEADER_ERR 0xc
532 /* enum: FPGA Powered Off due to error in powering up FPGA */
533 #define MCDI_EVENT_AOE_FPGA_POWER_OFF 0xd
534 /* enum: AOE FPGA load failed due to MC to MUM communication failure */
535 #define MCDI_EVENT_AOE_FPGA_LOAD_FAILED 0xe
536 /* enum: Notify that invalid flash type detected */
537 #define MCDI_EVENT_AOE_INVALID_FPGA_FLASH_TYPE 0xf
538 /* enum: Notify that the attempt to run FPGA Controller firmware timedout */
539 #define MCDI_EVENT_AOE_FC_RUN_TIMEDOUT 0x10
540 /* enum: Failure to probe one or more FPGA boot flash chips */
541 #define MCDI_EVENT_AOE_FPGA_BOOT_FLASH_INVALID 0x11
542 /* enum: FPGA boot-flash contains an invalid image header */
543 #define MCDI_EVENT_AOE_FPGA_BOOT_FLASH_HDR_INVALID 0x12
544 /* enum: Failed to program clocks required by the FPGA */
545 #define MCDI_EVENT_AOE_FPGA_CLOCKS_PROGRAM_FAILED 0x13
546 /* enum: Notify that FPGA Controller is alive to serve MCDI requests */
547 #define MCDI_EVENT_AOE_FC_RUNNING 0x14
548 #define MCDI_EVENT_AOE_ERR_DATA_LBN 8
549 #define MCDI_EVENT_AOE_ERR_DATA_WIDTH 8
550 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_INFO_LBN 8
551 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_INFO_WIDTH 8
552 /* enum: FC Assert happened, but the register information is not available */
553 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_SEEN 0x0
554 /* enum: The register information for FC Assert is ready for readinng by driver
555  */
556 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_DATA_READY 0x1
557 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_HEADER_VERIFY_FAILED_LBN 8
558 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_HEADER_VERIFY_FAILED_WIDTH 8
559 /* enum: Reading from NV failed */
560 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_NV_READ_FAIL 0x0
561 /* enum: Invalid Magic Number if FPGA header */
562 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_MAGIC_FAIL 0x1
563 /* enum: Invalid Silicon type detected in header */
564 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_SILICON_TYPE 0x2
565 /* enum: Unsupported VRatio */
566 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_VRATIO 0x3
567 /* enum: Unsupported DDR Type */
568 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_TYPE 0x4
569 /* enum: DDR Voltage out of supported range */
570 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_VOLTAGE 0x5
571 /* enum: Unsupported DDR speed */
572 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_SPEED 0x6
573 /* enum: Unsupported DDR size */
574 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_SIZE 0x7
575 /* enum: Unsupported DDR rank */
576 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_RANK 0x8
577 #define MCDI_EVENT_AOE_ERR_CODE_INVALID_FPGA_FLASH_TYPE_INFO_LBN 8
578 #define MCDI_EVENT_AOE_ERR_CODE_INVALID_FPGA_FLASH_TYPE_INFO_WIDTH 8
579 /* enum: Primary boot flash */
580 #define MCDI_EVENT_AOE_FLASH_TYPE_BOOT_PRIMARY 0x0
581 /* enum: Secondary boot flash */
582 #define MCDI_EVENT_AOE_FLASH_TYPE_BOOT_SECONDARY 0x1
583 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_POWER_OFF_LBN 8
584 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_POWER_OFF_WIDTH 8
585 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_LOAD_FAILED_LBN 8
586 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_LOAD_FAILED_WIDTH 8
587 #define MCDI_EVENT_RX_ERR_RXQ_LBN 0
588 #define MCDI_EVENT_RX_ERR_RXQ_WIDTH 12
589 #define MCDI_EVENT_RX_ERR_TYPE_LBN 12
590 #define MCDI_EVENT_RX_ERR_TYPE_WIDTH 4
591 #define MCDI_EVENT_RX_ERR_INFO_LBN 16
592 #define MCDI_EVENT_RX_ERR_INFO_WIDTH 16
593 #define MCDI_EVENT_RX_FLUSH_TO_DRIVER_LBN 12
594 #define MCDI_EVENT_RX_FLUSH_TO_DRIVER_WIDTH 1
595 #define MCDI_EVENT_RX_FLUSH_RXQ_LBN 0
596 #define MCDI_EVENT_RX_FLUSH_RXQ_WIDTH 12
597 #define MCDI_EVENT_MC_REBOOT_COUNT_LBN 0
598 #define MCDI_EVENT_MC_REBOOT_COUNT_WIDTH 16
599 #define MCDI_EVENT_MUM_ERR_TYPE_LBN 0
600 #define MCDI_EVENT_MUM_ERR_TYPE_WIDTH 8
601 /* enum: MUM failed to load - no valid image? */
602 #define MCDI_EVENT_MUM_NO_LOAD 0x1
603 /* enum: MUM f/w reported an exception */
604 #define MCDI_EVENT_MUM_ASSERT 0x2
605 /* enum: MUM not kicking watchdog */
606 #define MCDI_EVENT_MUM_WATCHDOG 0x3
607 #define MCDI_EVENT_MUM_ERR_DATA_LBN 8
608 #define MCDI_EVENT_MUM_ERR_DATA_WIDTH 8
609 #define MCDI_EVENT_DBRET_SEQ_LBN 0
610 #define MCDI_EVENT_DBRET_SEQ_WIDTH 8
611 #define MCDI_EVENT_SUC_ERR_TYPE_LBN 0
612 #define MCDI_EVENT_SUC_ERR_TYPE_WIDTH 8
613 /* enum: Corrupted or bad SUC application. */
614 #define MCDI_EVENT_SUC_BAD_APP 0x1
615 /* enum: SUC application reported an assert. */
616 #define MCDI_EVENT_SUC_ASSERT 0x2
617 /* enum: SUC application reported an exception. */
618 #define MCDI_EVENT_SUC_EXCEPTION 0x3
619 /* enum: SUC watchdog timer expired. */
620 #define MCDI_EVENT_SUC_WATCHDOG 0x4
621 #define MCDI_EVENT_SUC_ERR_ADDRESS_LBN 8
622 #define MCDI_EVENT_SUC_ERR_ADDRESS_WIDTH 24
623 #define MCDI_EVENT_SUC_ERR_DATA_LBN 8
624 #define MCDI_EVENT_SUC_ERR_DATA_WIDTH 24
625 #define MCDI_EVENT_LINKCHANGE_V2_LP_CAP_LBN 0
626 #define MCDI_EVENT_LINKCHANGE_V2_LP_CAP_WIDTH 24
627 #define MCDI_EVENT_LINKCHANGE_V2_SPEED_LBN 24
628 #define MCDI_EVENT_LINKCHANGE_V2_SPEED_WIDTH 4
629 /*             Enum values, see field(s): */
630 /*                MCDI_EVENT/LINKCHANGE_SPEED */
631 #define MCDI_EVENT_LINKCHANGE_V2_FLAGS_LINK_UP_LBN 28
632 #define MCDI_EVENT_LINKCHANGE_V2_FLAGS_LINK_UP_WIDTH 1
633 #define MCDI_EVENT_LINKCHANGE_V2_FCNTL_LBN 29
634 #define MCDI_EVENT_LINKCHANGE_V2_FCNTL_WIDTH 3
635 /*             Enum values, see field(s): */
636 /*                MC_CMD_SET_MAC/MC_CMD_SET_MAC_IN/FCNTL */
637 #define MCDI_EVENT_MODULECHANGE_LD_CAP_LBN 0
638 #define MCDI_EVENT_MODULECHANGE_LD_CAP_WIDTH 30
639 #define MCDI_EVENT_MODULECHANGE_SEQ_LBN 30
640 #define MCDI_EVENT_MODULECHANGE_SEQ_WIDTH 2
641 #define MCDI_EVENT_DATA_LBN 0
642 #define MCDI_EVENT_DATA_WIDTH 32
643 #define MCDI_EVENT_SRC_LBN 36
644 #define MCDI_EVENT_SRC_WIDTH 8
645 #define MCDI_EVENT_EV_CODE_LBN 60
646 #define MCDI_EVENT_EV_CODE_WIDTH 4
647 #define MCDI_EVENT_CODE_LBN 44
648 #define MCDI_EVENT_CODE_WIDTH 8
649 /* enum: Event generated by host software */
650 #define MCDI_EVENT_SW_EVENT 0x0
651 /* enum: Bad assert. */
652 #define MCDI_EVENT_CODE_BADSSERT 0x1
653 /* enum: PM Notice. */
654 #define MCDI_EVENT_CODE_PMNOTICE 0x2
655 /* enum: Command done. */
656 #define MCDI_EVENT_CODE_CMDDONE 0x3
657 /* enum: Link change. */
658 #define MCDI_EVENT_CODE_LINKCHANGE 0x4
659 /* enum: Sensor Event. */
660 #define MCDI_EVENT_CODE_SENSOREVT 0x5
661 /* enum: Schedule error. */
662 #define MCDI_EVENT_CODE_SCHEDERR 0x6
663 /* enum: Reboot. */
664 #define MCDI_EVENT_CODE_REBOOT 0x7
665 /* enum: Mac stats DMA. */
666 #define MCDI_EVENT_CODE_MAC_STATS_DMA 0x8
667 /* enum: Firmware alert. */
668 #define MCDI_EVENT_CODE_FWALERT 0x9
669 /* enum: Function level reset. */
670 #define MCDI_EVENT_CODE_FLR 0xa
671 /* enum: Transmit error */
672 #define MCDI_EVENT_CODE_TX_ERR 0xb
673 /* enum: Tx flush has completed */
674 #define MCDI_EVENT_CODE_TX_FLUSH 0xc
675 /* enum: PTP packet received timestamp */
676 #define MCDI_EVENT_CODE_PTP_RX 0xd
677 /* enum: PTP NIC failure */
678 #define MCDI_EVENT_CODE_PTP_FAULT 0xe
679 /* enum: PTP PPS event */
680 #define MCDI_EVENT_CODE_PTP_PPS 0xf
681 /* enum: Rx flush has completed */
682 #define MCDI_EVENT_CODE_RX_FLUSH 0x10
683 /* enum: Receive error */
684 #define MCDI_EVENT_CODE_RX_ERR 0x11
685 /* enum: AOE fault */
686 #define MCDI_EVENT_CODE_AOE 0x12
687 /* enum: Network port calibration failed (VCAL). */
688 #define MCDI_EVENT_CODE_VCAL_FAIL 0x13
689 /* enum: HW PPS event */
690 #define MCDI_EVENT_CODE_HW_PPS 0x14
691 /* enum: The MC has rebooted (huntington and later, siena uses CODE_REBOOT and
692  * a different format)
693  */
694 #define MCDI_EVENT_CODE_MC_REBOOT 0x15
695 /* enum: the MC has detected a parity error */
696 #define MCDI_EVENT_CODE_PAR_ERR 0x16
697 /* enum: the MC has detected a correctable error */
698 #define MCDI_EVENT_CODE_ECC_CORR_ERR 0x17
699 /* enum: the MC has detected an uncorrectable error */
700 #define MCDI_EVENT_CODE_ECC_FATAL_ERR 0x18
701 /* enum: The MC has entered offline BIST mode */
702 #define MCDI_EVENT_CODE_MC_BIST 0x19
703 /* enum: PTP tick event providing current NIC time */
704 #define MCDI_EVENT_CODE_PTP_TIME 0x1a
705 /* enum: MUM fault */
706 #define MCDI_EVENT_CODE_MUM 0x1b
707 /* enum: notify the designated PF of a new authorization request */
708 #define MCDI_EVENT_CODE_PROXY_REQUEST 0x1c
709 /* enum: notify a function that awaits an authorization that its request has
710  * been processed and it may now resend the command
711  */
712 #define MCDI_EVENT_CODE_PROXY_RESPONSE 0x1d
713 /* enum: MCDI command accepted. New commands can be issued but this command is
714  * not done yet.
715  */
716 #define MCDI_EVENT_CODE_DBRET 0x1e
717 /* enum: The MC has detected a fault on the SUC */
718 #define MCDI_EVENT_CODE_SUC 0x1f
719 /* enum: Link change. This event is sent instead of LINKCHANGE if
720  * WANT_V2_LINKCHANGES was set on driver attach.
721  */
722 #define MCDI_EVENT_CODE_LINKCHANGE_V2 0x20
723 /* enum: This event is sent if WANT_V2_LINKCHANGES was set on driver attach
724  * when the local device capabilities changes. This will usually correspond to
725  * a module change.
726  */
727 #define MCDI_EVENT_CODE_MODULECHANGE 0x21
728 /* enum: Notification that the sensors have been added and/or removed from the
729  * sensor table. This event includes the new sensor table generation count, if
730  * this does not match the driver's local copy it is expected to call
731  * DYNAMIC_SENSORS_LIST to refresh it.
732  */
733 #define MCDI_EVENT_CODE_DYNAMIC_SENSORS_CHANGE 0x22
734 /* enum: Notification that a sensor has changed state as a result of a reading
735  * crossing a threshold. This is sent as two events, the first event contains
736  * the handle and the sensor's state (in the SRC field), and the second
737  * contains the value.
738  */
739 #define MCDI_EVENT_CODE_DYNAMIC_SENSORS_STATE_CHANGE 0x23
740 /* enum: Artificial event generated by host and posted via MC for test
741  * purposes.
742  */
743 #define MCDI_EVENT_CODE_TESTGEN 0xfa
744 #define MCDI_EVENT_CMDDONE_DATA_OFST 0
745 #define MCDI_EVENT_CMDDONE_DATA_LEN 4
746 #define MCDI_EVENT_CMDDONE_DATA_LBN 0
747 #define MCDI_EVENT_CMDDONE_DATA_WIDTH 32
748 #define MCDI_EVENT_LINKCHANGE_DATA_OFST 0
749 #define MCDI_EVENT_LINKCHANGE_DATA_LEN 4
750 #define MCDI_EVENT_LINKCHANGE_DATA_LBN 0
751 #define MCDI_EVENT_LINKCHANGE_DATA_WIDTH 32
752 #define MCDI_EVENT_SENSOREVT_DATA_OFST 0
753 #define MCDI_EVENT_SENSOREVT_DATA_LEN 4
754 #define MCDI_EVENT_SENSOREVT_DATA_LBN 0
755 #define MCDI_EVENT_SENSOREVT_DATA_WIDTH 32
756 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_OFST 0
757 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_LEN 4
758 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_LBN 0
759 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_WIDTH 32
760 #define MCDI_EVENT_TX_ERR_DATA_OFST 0
761 #define MCDI_EVENT_TX_ERR_DATA_LEN 4
762 #define MCDI_EVENT_TX_ERR_DATA_LBN 0
763 #define MCDI_EVENT_TX_ERR_DATA_WIDTH 32
764 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the seconds field of
765  * timestamp
766  */
767 #define MCDI_EVENT_PTP_SECONDS_OFST 0
768 #define MCDI_EVENT_PTP_SECONDS_LEN 4
769 #define MCDI_EVENT_PTP_SECONDS_LBN 0
770 #define MCDI_EVENT_PTP_SECONDS_WIDTH 32
771 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the major field of
772  * timestamp
773  */
774 #define MCDI_EVENT_PTP_MAJOR_OFST 0
775 #define MCDI_EVENT_PTP_MAJOR_LEN 4
776 #define MCDI_EVENT_PTP_MAJOR_LBN 0
777 #define MCDI_EVENT_PTP_MAJOR_WIDTH 32
778 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the nanoseconds field
779  * of timestamp
780  */
781 #define MCDI_EVENT_PTP_NANOSECONDS_OFST 0
782 #define MCDI_EVENT_PTP_NANOSECONDS_LEN 4
783 #define MCDI_EVENT_PTP_NANOSECONDS_LBN 0
784 #define MCDI_EVENT_PTP_NANOSECONDS_WIDTH 32
785 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the minor field of
786  * timestamp
787  */
788 #define MCDI_EVENT_PTP_MINOR_OFST 0
789 #define MCDI_EVENT_PTP_MINOR_LEN 4
790 #define MCDI_EVENT_PTP_MINOR_LBN 0
791 #define MCDI_EVENT_PTP_MINOR_WIDTH 32
792 /* For CODE_PTP_RX events, the lowest four bytes of sourceUUID from PTP packet
793  */
794 #define MCDI_EVENT_PTP_UUID_OFST 0
795 #define MCDI_EVENT_PTP_UUID_LEN 4
796 #define MCDI_EVENT_PTP_UUID_LBN 0
797 #define MCDI_EVENT_PTP_UUID_WIDTH 32
798 #define MCDI_EVENT_RX_ERR_DATA_OFST 0
799 #define MCDI_EVENT_RX_ERR_DATA_LEN 4
800 #define MCDI_EVENT_RX_ERR_DATA_LBN 0
801 #define MCDI_EVENT_RX_ERR_DATA_WIDTH 32
802 #define MCDI_EVENT_PAR_ERR_DATA_OFST 0
803 #define MCDI_EVENT_PAR_ERR_DATA_LEN 4
804 #define MCDI_EVENT_PAR_ERR_DATA_LBN 0
805 #define MCDI_EVENT_PAR_ERR_DATA_WIDTH 32
806 #define MCDI_EVENT_ECC_CORR_ERR_DATA_OFST 0
807 #define MCDI_EVENT_ECC_CORR_ERR_DATA_LEN 4
808 #define MCDI_EVENT_ECC_CORR_ERR_DATA_LBN 0
809 #define MCDI_EVENT_ECC_CORR_ERR_DATA_WIDTH 32
810 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_OFST 0
811 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_LEN 4
812 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_LBN 0
813 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_WIDTH 32
814 /* For CODE_PTP_TIME events, the major value of the PTP clock */
815 #define MCDI_EVENT_PTP_TIME_MAJOR_OFST 0
816 #define MCDI_EVENT_PTP_TIME_MAJOR_LEN 4
817 #define MCDI_EVENT_PTP_TIME_MAJOR_LBN 0
818 #define MCDI_EVENT_PTP_TIME_MAJOR_WIDTH 32
819 /* For CODE_PTP_TIME events, bits 19-26 of the minor value of the PTP clock */
820 #define MCDI_EVENT_PTP_TIME_MINOR_26_19_LBN 36
821 #define MCDI_EVENT_PTP_TIME_MINOR_26_19_WIDTH 8
822 /* For CODE_PTP_TIME events, most significant bits of the minor value of the
823  * PTP clock. This is a more generic equivalent of PTP_TIME_MINOR_26_19.
824  */
825 #define MCDI_EVENT_PTP_TIME_MINOR_MS_8BITS_LBN 36
826 #define MCDI_EVENT_PTP_TIME_MINOR_MS_8BITS_WIDTH 8
827 /* For CODE_PTP_TIME events where report sync status is enabled, indicates
828  * whether the NIC clock has ever been set
829  */
830 #define MCDI_EVENT_PTP_TIME_NIC_CLOCK_VALID_LBN 36
831 #define MCDI_EVENT_PTP_TIME_NIC_CLOCK_VALID_WIDTH 1
832 /* For CODE_PTP_TIME events where report sync status is enabled, indicates
833  * whether the NIC and System clocks are in sync
834  */
835 #define MCDI_EVENT_PTP_TIME_HOST_NIC_IN_SYNC_LBN 37
836 #define MCDI_EVENT_PTP_TIME_HOST_NIC_IN_SYNC_WIDTH 1
837 /* For CODE_PTP_TIME events where report sync status is enabled, bits 21-26 of
838  * the minor value of the PTP clock
839  */
840 #define MCDI_EVENT_PTP_TIME_MINOR_26_21_LBN 38
841 #define MCDI_EVENT_PTP_TIME_MINOR_26_21_WIDTH 6
842 /* For CODE_PTP_TIME events, most significant bits of the minor value of the
843  * PTP clock. This is a more generic equivalent of PTP_TIME_MINOR_26_21.
844  */
845 #define MCDI_EVENT_PTP_TIME_MINOR_MS_6BITS_LBN 38
846 #define MCDI_EVENT_PTP_TIME_MINOR_MS_6BITS_WIDTH 6
847 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_OFST 0
848 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_LEN 4
849 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_LBN 0
850 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_WIDTH 32
851 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_OFST 0
852 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_LEN 4
853 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_LBN 0
854 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_WIDTH 32
855 /* Zero means that the request has been completed or authorized, and the driver
856  * should resend it. A non-zero value means that the authorization has been
857  * denied, and gives the reason. Typically it will be EPERM.
858  */
859 #define MCDI_EVENT_PROXY_RESPONSE_RC_LBN 36
860 #define MCDI_EVENT_PROXY_RESPONSE_RC_WIDTH 8
861 #define MCDI_EVENT_DBRET_DATA_OFST 0
862 #define MCDI_EVENT_DBRET_DATA_LEN 4
863 #define MCDI_EVENT_DBRET_DATA_LBN 0
864 #define MCDI_EVENT_DBRET_DATA_WIDTH 32
865 #define MCDI_EVENT_LINKCHANGE_V2_DATA_OFST 0
866 #define MCDI_EVENT_LINKCHANGE_V2_DATA_LEN 4
867 #define MCDI_EVENT_LINKCHANGE_V2_DATA_LBN 0
868 #define MCDI_EVENT_LINKCHANGE_V2_DATA_WIDTH 32
869 #define MCDI_EVENT_MODULECHANGE_DATA_OFST 0
870 #define MCDI_EVENT_MODULECHANGE_DATA_LEN 4
871 #define MCDI_EVENT_MODULECHANGE_DATA_LBN 0
872 #define MCDI_EVENT_MODULECHANGE_DATA_WIDTH 32
873 /* The new generation count after a sensor has been added or deleted. */
874 #define MCDI_EVENT_DYNAMIC_SENSORS_GENERATION_OFST 0
875 #define MCDI_EVENT_DYNAMIC_SENSORS_GENERATION_LEN 4
876 #define MCDI_EVENT_DYNAMIC_SENSORS_GENERATION_LBN 0
877 #define MCDI_EVENT_DYNAMIC_SENSORS_GENERATION_WIDTH 32
878 /* The handle of a dynamic sensor. */
879 #define MCDI_EVENT_DYNAMIC_SENSORS_HANDLE_OFST 0
880 #define MCDI_EVENT_DYNAMIC_SENSORS_HANDLE_LEN 4
881 #define MCDI_EVENT_DYNAMIC_SENSORS_HANDLE_LBN 0
882 #define MCDI_EVENT_DYNAMIC_SENSORS_HANDLE_WIDTH 32
883 /* The current values of a sensor. */
884 #define MCDI_EVENT_DYNAMIC_SENSORS_VALUE_OFST 0
885 #define MCDI_EVENT_DYNAMIC_SENSORS_VALUE_LEN 4
886 #define MCDI_EVENT_DYNAMIC_SENSORS_VALUE_LBN 0
887 #define MCDI_EVENT_DYNAMIC_SENSORS_VALUE_WIDTH 32
888 /* The current state of a sensor. */
889 #define MCDI_EVENT_DYNAMIC_SENSORS_STATE_LBN 36
890 #define MCDI_EVENT_DYNAMIC_SENSORS_STATE_WIDTH 8
891
892 /* FCDI_EVENT structuredef */
893 #define FCDI_EVENT_LEN 8
894 #define FCDI_EVENT_CONT_LBN 32
895 #define FCDI_EVENT_CONT_WIDTH 1
896 #define FCDI_EVENT_LEVEL_LBN 33
897 #define FCDI_EVENT_LEVEL_WIDTH 3
898 /* enum: Info. */
899 #define FCDI_EVENT_LEVEL_INFO 0x0
900 /* enum: Warning. */
901 #define FCDI_EVENT_LEVEL_WARN 0x1
902 /* enum: Error. */
903 #define FCDI_EVENT_LEVEL_ERR 0x2
904 /* enum: Fatal. */
905 #define FCDI_EVENT_LEVEL_FATAL 0x3
906 #define FCDI_EVENT_DATA_OFST 0
907 #define FCDI_EVENT_DATA_LEN 4
908 #define FCDI_EVENT_LINK_STATE_STATUS_LBN 0
909 #define FCDI_EVENT_LINK_STATE_STATUS_WIDTH 1
910 #define FCDI_EVENT_LINK_DOWN 0x0 /* enum */
911 #define FCDI_EVENT_LINK_UP 0x1 /* enum */
912 #define FCDI_EVENT_DATA_LBN 0
913 #define FCDI_EVENT_DATA_WIDTH 32
914 #define FCDI_EVENT_SRC_LBN 36
915 #define FCDI_EVENT_SRC_WIDTH 8
916 #define FCDI_EVENT_EV_CODE_LBN 60
917 #define FCDI_EVENT_EV_CODE_WIDTH 4
918 #define FCDI_EVENT_CODE_LBN 44
919 #define FCDI_EVENT_CODE_WIDTH 8
920 /* enum: The FC was rebooted. */
921 #define FCDI_EVENT_CODE_REBOOT 0x1
922 /* enum: Bad assert. */
923 #define FCDI_EVENT_CODE_ASSERT 0x2
924 /* enum: DDR3 test result. */
925 #define FCDI_EVENT_CODE_DDR_TEST_RESULT 0x3
926 /* enum: Link status. */
927 #define FCDI_EVENT_CODE_LINK_STATE 0x4
928 /* enum: A timed read is ready to be serviced. */
929 #define FCDI_EVENT_CODE_TIMED_READ 0x5
930 /* enum: One or more PPS IN events */
931 #define FCDI_EVENT_CODE_PPS_IN 0x6
932 /* enum: Tick event from PTP clock */
933 #define FCDI_EVENT_CODE_PTP_TICK 0x7
934 /* enum: ECC error counters */
935 #define FCDI_EVENT_CODE_DDR_ECC_STATUS 0x8
936 /* enum: Current status of PTP */
937 #define FCDI_EVENT_CODE_PTP_STATUS 0x9
938 /* enum: Port id config to map MC-FC port idx */
939 #define FCDI_EVENT_CODE_PORT_CONFIG 0xa
940 /* enum: Boot result or error code */
941 #define FCDI_EVENT_CODE_BOOT_RESULT 0xb
942 #define FCDI_EVENT_REBOOT_SRC_LBN 36
943 #define FCDI_EVENT_REBOOT_SRC_WIDTH 8
944 #define FCDI_EVENT_REBOOT_FC_FW 0x0 /* enum */
945 #define FCDI_EVENT_REBOOT_FC_BOOTLOADER 0x1 /* enum */
946 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_OFST 0
947 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_LEN 4
948 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_LBN 0
949 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_WIDTH 32
950 #define FCDI_EVENT_ASSERT_TYPE_LBN 36
951 #define FCDI_EVENT_ASSERT_TYPE_WIDTH 8
952 #define FCDI_EVENT_DDR_TEST_RESULT_STATUS_CODE_LBN 36
953 #define FCDI_EVENT_DDR_TEST_RESULT_STATUS_CODE_WIDTH 8
954 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_OFST 0
955 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_LEN 4
956 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_LBN 0
957 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_WIDTH 32
958 #define FCDI_EVENT_LINK_STATE_DATA_OFST 0
959 #define FCDI_EVENT_LINK_STATE_DATA_LEN 4
960 #define FCDI_EVENT_LINK_STATE_DATA_LBN 0
961 #define FCDI_EVENT_LINK_STATE_DATA_WIDTH 32
962 #define FCDI_EVENT_PTP_STATE_OFST 0
963 #define FCDI_EVENT_PTP_STATE_LEN 4
964 #define FCDI_EVENT_PTP_UNDEFINED 0x0 /* enum */
965 #define FCDI_EVENT_PTP_SETUP_FAILED 0x1 /* enum */
966 #define FCDI_EVENT_PTP_OPERATIONAL 0x2 /* enum */
967 #define FCDI_EVENT_PTP_STATE_LBN 0
968 #define FCDI_EVENT_PTP_STATE_WIDTH 32
969 #define FCDI_EVENT_DDR_ECC_STATUS_BANK_ID_LBN 36
970 #define FCDI_EVENT_DDR_ECC_STATUS_BANK_ID_WIDTH 8
971 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_OFST 0
972 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_LEN 4
973 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_LBN 0
974 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_WIDTH 32
975 /* Index of MC port being referred to */
976 #define FCDI_EVENT_PORT_CONFIG_SRC_LBN 36
977 #define FCDI_EVENT_PORT_CONFIG_SRC_WIDTH 8
978 /* FC Port index that matches the MC port index in SRC */
979 #define FCDI_EVENT_PORT_CONFIG_DATA_OFST 0
980 #define FCDI_EVENT_PORT_CONFIG_DATA_LEN 4
981 #define FCDI_EVENT_PORT_CONFIG_DATA_LBN 0
982 #define FCDI_EVENT_PORT_CONFIG_DATA_WIDTH 32
983 #define FCDI_EVENT_BOOT_RESULT_OFST 0
984 #define FCDI_EVENT_BOOT_RESULT_LEN 4
985 /*            Enum values, see field(s): */
986 /*               MC_CMD_AOE/MC_CMD_AOE_OUT_INFO/FC_BOOT_RESULT */
987 #define FCDI_EVENT_BOOT_RESULT_LBN 0
988 #define FCDI_EVENT_BOOT_RESULT_WIDTH 32
989
990 /* FCDI_EXTENDED_EVENT_PPS structuredef: Extended FCDI event to send PPS events
991  * to the MC. Note that this structure | is overlayed over a normal FCDI event
992  * such that bits 32-63 containing | event code, level, source etc remain the
993  * same. In this case the data | field of the header is defined to be the
994  * number of timestamps
995  */
996 #define FCDI_EXTENDED_EVENT_PPS_LENMIN 16
997 #define FCDI_EXTENDED_EVENT_PPS_LENMAX 248
998 #define FCDI_EXTENDED_EVENT_PPS_LENMAX_MCDI2 1016
999 #define FCDI_EXTENDED_EVENT_PPS_LEN(num) (8+8*(num))
1000 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_NUM(len) (((len)-8)/8)
1001 /* Number of timestamps following */
1002 #define FCDI_EXTENDED_EVENT_PPS_COUNT_OFST 0
1003 #define FCDI_EXTENDED_EVENT_PPS_COUNT_LEN 4
1004 #define FCDI_EXTENDED_EVENT_PPS_COUNT_LBN 0
1005 #define FCDI_EXTENDED_EVENT_PPS_COUNT_WIDTH 32
1006 /* Seconds field of a timestamp record */
1007 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_OFST 8
1008 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_LEN 4
1009 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_LBN 64
1010 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_WIDTH 32
1011 /* Nanoseconds field of a timestamp record */
1012 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_OFST 12
1013 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_LEN 4
1014 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_LBN 96
1015 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_WIDTH 32
1016 /* Timestamp records comprising the event */
1017 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_OFST 8
1018 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LEN 8
1019 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LO_OFST 8
1020 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_HI_OFST 12
1021 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MINNUM 1
1022 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MAXNUM 30
1023 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MAXNUM_MCDI2 126
1024 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LBN 64
1025 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_WIDTH 64
1026
1027 /* MUM_EVENT structuredef */
1028 #define MUM_EVENT_LEN 8
1029 #define MUM_EVENT_CONT_LBN 32
1030 #define MUM_EVENT_CONT_WIDTH 1
1031 #define MUM_EVENT_LEVEL_LBN 33
1032 #define MUM_EVENT_LEVEL_WIDTH 3
1033 /* enum: Info. */
1034 #define MUM_EVENT_LEVEL_INFO 0x0
1035 /* enum: Warning. */
1036 #define MUM_EVENT_LEVEL_WARN 0x1
1037 /* enum: Error. */
1038 #define MUM_EVENT_LEVEL_ERR 0x2
1039 /* enum: Fatal. */
1040 #define MUM_EVENT_LEVEL_FATAL 0x3
1041 #define MUM_EVENT_DATA_OFST 0
1042 #define MUM_EVENT_DATA_LEN 4
1043 #define MUM_EVENT_SENSOR_ID_LBN 0
1044 #define MUM_EVENT_SENSOR_ID_WIDTH 8
1045 /*             Enum values, see field(s): */
1046 /*                MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
1047 #define MUM_EVENT_SENSOR_STATE_LBN 8
1048 #define MUM_EVENT_SENSOR_STATE_WIDTH 8
1049 #define MUM_EVENT_PORT_PHY_READY_LBN 0
1050 #define MUM_EVENT_PORT_PHY_READY_WIDTH 1
1051 #define MUM_EVENT_PORT_PHY_LINK_UP_LBN 1
1052 #define MUM_EVENT_PORT_PHY_LINK_UP_WIDTH 1
1053 #define MUM_EVENT_PORT_PHY_TX_LOL_LBN 2
1054 #define MUM_EVENT_PORT_PHY_TX_LOL_WIDTH 1
1055 #define MUM_EVENT_PORT_PHY_RX_LOL_LBN 3
1056 #define MUM_EVENT_PORT_PHY_RX_LOL_WIDTH 1
1057 #define MUM_EVENT_PORT_PHY_TX_LOS_LBN 4
1058 #define MUM_EVENT_PORT_PHY_TX_LOS_WIDTH 1
1059 #define MUM_EVENT_PORT_PHY_RX_LOS_LBN 5
1060 #define MUM_EVENT_PORT_PHY_RX_LOS_WIDTH 1
1061 #define MUM_EVENT_PORT_PHY_TX_FAULT_LBN 6
1062 #define MUM_EVENT_PORT_PHY_TX_FAULT_WIDTH 1
1063 #define MUM_EVENT_DATA_LBN 0
1064 #define MUM_EVENT_DATA_WIDTH 32
1065 #define MUM_EVENT_SRC_LBN 36
1066 #define MUM_EVENT_SRC_WIDTH 8
1067 #define MUM_EVENT_EV_CODE_LBN 60
1068 #define MUM_EVENT_EV_CODE_WIDTH 4
1069 #define MUM_EVENT_CODE_LBN 44
1070 #define MUM_EVENT_CODE_WIDTH 8
1071 /* enum: The MUM was rebooted. */
1072 #define MUM_EVENT_CODE_REBOOT 0x1
1073 /* enum: Bad assert. */
1074 #define MUM_EVENT_CODE_ASSERT 0x2
1075 /* enum: Sensor failure. */
1076 #define MUM_EVENT_CODE_SENSOR 0x3
1077 /* enum: Link fault has been asserted, or has cleared. */
1078 #define MUM_EVENT_CODE_QSFP_LASI_INTERRUPT 0x4
1079 #define MUM_EVENT_SENSOR_DATA_OFST 0
1080 #define MUM_EVENT_SENSOR_DATA_LEN 4
1081 #define MUM_EVENT_SENSOR_DATA_LBN 0
1082 #define MUM_EVENT_SENSOR_DATA_WIDTH 32
1083 #define MUM_EVENT_PORT_PHY_FLAGS_OFST 0
1084 #define MUM_EVENT_PORT_PHY_FLAGS_LEN 4
1085 #define MUM_EVENT_PORT_PHY_FLAGS_LBN 0
1086 #define MUM_EVENT_PORT_PHY_FLAGS_WIDTH 32
1087 #define MUM_EVENT_PORT_PHY_COPPER_LEN_OFST 0
1088 #define MUM_EVENT_PORT_PHY_COPPER_LEN_LEN 4
1089 #define MUM_EVENT_PORT_PHY_COPPER_LEN_LBN 0
1090 #define MUM_EVENT_PORT_PHY_COPPER_LEN_WIDTH 32
1091 #define MUM_EVENT_PORT_PHY_CAPS_OFST 0
1092 #define MUM_EVENT_PORT_PHY_CAPS_LEN 4
1093 #define MUM_EVENT_PORT_PHY_CAPS_LBN 0
1094 #define MUM_EVENT_PORT_PHY_CAPS_WIDTH 32
1095 #define MUM_EVENT_PORT_PHY_TECH_OFST 0
1096 #define MUM_EVENT_PORT_PHY_TECH_LEN 4
1097 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_UNKNOWN 0x0 /* enum */
1098 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_OPTICAL 0x1 /* enum */
1099 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_PASSIVE 0x2 /* enum */
1100 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_PASSIVE_EQUALIZED 0x3 /* enum */
1101 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_ACTIVE_LIMITING 0x4 /* enum */
1102 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_ACTIVE_LINEAR 0x5 /* enum */
1103 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_BASE_T 0x6 /* enum */
1104 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_LOOPBACK_PASSIVE 0x7 /* enum */
1105 #define MUM_EVENT_PORT_PHY_TECH_LBN 0
1106 #define MUM_EVENT_PORT_PHY_TECH_WIDTH 32
1107 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_LBN 36
1108 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_WIDTH 4
1109 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_FLAGS 0x0 /* enum */
1110 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_COPPER_LEN 0x1 /* enum */
1111 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_CAPS 0x2 /* enum */
1112 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_TECH 0x3 /* enum */
1113 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_MAX 0x4 /* enum */
1114 #define MUM_EVENT_PORT_PHY_SRC_PORT_NO_LBN 40
1115 #define MUM_EVENT_PORT_PHY_SRC_PORT_NO_WIDTH 4
1116
1117
1118 /***********************************/
1119 /* MC_CMD_READ32
1120  * Read multiple 32byte words from MC memory. Note - this command really
1121  * belongs to INSECURE category but is required by shmboot. The command handler
1122  * has additional checks to reject insecure calls.
1123  */
1124 #define MC_CMD_READ32 0x1
1125 #undef  MC_CMD_0x1_PRIVILEGE_CTG
1126
1127 #define MC_CMD_0x1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
1128
1129 /* MC_CMD_READ32_IN msgrequest */
1130 #define MC_CMD_READ32_IN_LEN 8
1131 #define MC_CMD_READ32_IN_ADDR_OFST 0
1132 #define MC_CMD_READ32_IN_ADDR_LEN 4
1133 #define MC_CMD_READ32_IN_NUMWORDS_OFST 4
1134 #define MC_CMD_READ32_IN_NUMWORDS_LEN 4
1135
1136 /* MC_CMD_READ32_OUT msgresponse */
1137 #define MC_CMD_READ32_OUT_LENMIN 4
1138 #define MC_CMD_READ32_OUT_LENMAX 252
1139 #define MC_CMD_READ32_OUT_LENMAX_MCDI2 1020
1140 #define MC_CMD_READ32_OUT_LEN(num) (0+4*(num))
1141 #define MC_CMD_READ32_OUT_BUFFER_NUM(len) (((len)-0)/4)
1142 #define MC_CMD_READ32_OUT_BUFFER_OFST 0
1143 #define MC_CMD_READ32_OUT_BUFFER_LEN 4
1144 #define MC_CMD_READ32_OUT_BUFFER_MINNUM 1
1145 #define MC_CMD_READ32_OUT_BUFFER_MAXNUM 63
1146 #define MC_CMD_READ32_OUT_BUFFER_MAXNUM_MCDI2 255
1147
1148
1149 /***********************************/
1150 /* MC_CMD_WRITE32
1151  * Write multiple 32byte words to MC memory.
1152  */
1153 #define MC_CMD_WRITE32 0x2
1154 #undef  MC_CMD_0x2_PRIVILEGE_CTG
1155
1156 #define MC_CMD_0x2_PRIVILEGE_CTG SRIOV_CTG_INSECURE
1157
1158 /* MC_CMD_WRITE32_IN msgrequest */
1159 #define MC_CMD_WRITE32_IN_LENMIN 8
1160 #define MC_CMD_WRITE32_IN_LENMAX 252
1161 #define MC_CMD_WRITE32_IN_LENMAX_MCDI2 1020
1162 #define MC_CMD_WRITE32_IN_LEN(num) (4+4*(num))
1163 #define MC_CMD_WRITE32_IN_BUFFER_NUM(len) (((len)-4)/4)
1164 #define MC_CMD_WRITE32_IN_ADDR_OFST 0
1165 #define MC_CMD_WRITE32_IN_ADDR_LEN 4
1166 #define MC_CMD_WRITE32_IN_BUFFER_OFST 4
1167 #define MC_CMD_WRITE32_IN_BUFFER_LEN 4
1168 #define MC_CMD_WRITE32_IN_BUFFER_MINNUM 1
1169 #define MC_CMD_WRITE32_IN_BUFFER_MAXNUM 62
1170 #define MC_CMD_WRITE32_IN_BUFFER_MAXNUM_MCDI2 254
1171
1172 /* MC_CMD_WRITE32_OUT msgresponse */
1173 #define MC_CMD_WRITE32_OUT_LEN 0
1174
1175
1176 /***********************************/
1177 /* MC_CMD_COPYCODE
1178  * Copy MC code between two locations and jump. Note - this command really
1179  * belongs to INSECURE category but is required by shmboot. The command handler
1180  * has additional checks to reject insecure calls.
1181  */
1182 #define MC_CMD_COPYCODE 0x3
1183 #undef  MC_CMD_0x3_PRIVILEGE_CTG
1184
1185 #define MC_CMD_0x3_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
1186
1187 /* MC_CMD_COPYCODE_IN msgrequest */
1188 #define MC_CMD_COPYCODE_IN_LEN 16
1189 /* Source address
1190  *
1191  * The main image should be entered via a copy of a single word from and to a
1192  * magic address, which controls various aspects of the boot. The magic address
1193  * is a bitfield, with each bit as documented below.
1194  */
1195 #define MC_CMD_COPYCODE_IN_SRC_ADDR_OFST 0
1196 #define MC_CMD_COPYCODE_IN_SRC_ADDR_LEN 4
1197 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT (see below) */
1198 #define MC_CMD_COPYCODE_HUNT_NO_MAGIC_ADDR 0x10000
1199 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT and
1200  * BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED (see below)
1201  */
1202 #define MC_CMD_COPYCODE_HUNT_NO_DATAPATH_MAGIC_ADDR 0x1d0d0
1203 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT,
1204  * BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED and BOOT_MAGIC_IGNORE_CONFIG (see
1205  * below)
1206  */
1207 #define MC_CMD_COPYCODE_HUNT_IGNORE_CONFIG_MAGIC_ADDR 0x1badc
1208 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_PRESENT_LBN 17
1209 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_PRESENT_WIDTH 1
1210 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED_LBN 2
1211 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED_WIDTH 1
1212 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_IGNORE_CONFIG_LBN 3
1213 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_IGNORE_CONFIG_WIDTH 1
1214 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SKIP_BOOT_ICORE_SYNC_LBN 4
1215 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SKIP_BOOT_ICORE_SYNC_WIDTH 1
1216 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_FORCE_STANDALONE_LBN 5
1217 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_FORCE_STANDALONE_WIDTH 1
1218 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_DISABLE_XIP_LBN 6
1219 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_DISABLE_XIP_WIDTH 1
1220 /* Destination address */
1221 #define MC_CMD_COPYCODE_IN_DEST_ADDR_OFST 4
1222 #define MC_CMD_COPYCODE_IN_DEST_ADDR_LEN 4
1223 #define MC_CMD_COPYCODE_IN_NUMWORDS_OFST 8
1224 #define MC_CMD_COPYCODE_IN_NUMWORDS_LEN 4
1225 /* Address of where to jump after copy. */
1226 #define MC_CMD_COPYCODE_IN_JUMP_OFST 12
1227 #define MC_CMD_COPYCODE_IN_JUMP_LEN 4
1228 /* enum: Control should return to the caller rather than jumping */
1229 #define MC_CMD_COPYCODE_JUMP_NONE 0x1
1230
1231 /* MC_CMD_COPYCODE_OUT msgresponse */
1232 #define MC_CMD_COPYCODE_OUT_LEN 0
1233
1234
1235 /***********************************/
1236 /* MC_CMD_SET_FUNC
1237  * Select function for function-specific commands.
1238  */
1239 #define MC_CMD_SET_FUNC 0x4
1240 #undef  MC_CMD_0x4_PRIVILEGE_CTG
1241
1242 #define MC_CMD_0x4_PRIVILEGE_CTG SRIOV_CTG_INSECURE
1243
1244 /* MC_CMD_SET_FUNC_IN msgrequest */
1245 #define MC_CMD_SET_FUNC_IN_LEN 4
1246 /* Set function */
1247 #define MC_CMD_SET_FUNC_IN_FUNC_OFST 0
1248 #define MC_CMD_SET_FUNC_IN_FUNC_LEN 4
1249
1250 /* MC_CMD_SET_FUNC_OUT msgresponse */
1251 #define MC_CMD_SET_FUNC_OUT_LEN 0
1252
1253
1254 /***********************************/
1255 /* MC_CMD_GET_BOOT_STATUS
1256  * Get the instruction address from which the MC booted.
1257  */
1258 #define MC_CMD_GET_BOOT_STATUS 0x5
1259 #undef  MC_CMD_0x5_PRIVILEGE_CTG
1260
1261 #define MC_CMD_0x5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1262
1263 /* MC_CMD_GET_BOOT_STATUS_IN msgrequest */
1264 #define MC_CMD_GET_BOOT_STATUS_IN_LEN 0
1265
1266 /* MC_CMD_GET_BOOT_STATUS_OUT msgresponse */
1267 #define MC_CMD_GET_BOOT_STATUS_OUT_LEN 8
1268 /* ?? */
1269 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_OFST 0
1270 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_LEN 4
1271 /* enum: indicates that the MC wasn't flash booted */
1272 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_NULL 0xdeadbeef
1273 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_OFST 4
1274 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_LEN 4
1275 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_LBN 0
1276 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_WIDTH 1
1277 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_LBN 1
1278 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_WIDTH 1
1279 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_LBN 2
1280 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_WIDTH 1
1281
1282
1283 /***********************************/
1284 /* MC_CMD_GET_ASSERTS
1285  * Get (and optionally clear) the current assertion status. Only
1286  * OUT.GLOBAL_FLAGS is guaranteed to exist in the completion payload. The other
1287  * fields will only be present if OUT.GLOBAL_FLAGS != NO_FAILS
1288  */
1289 #define MC_CMD_GET_ASSERTS 0x6
1290 #undef  MC_CMD_0x6_PRIVILEGE_CTG
1291
1292 #define MC_CMD_0x6_PRIVILEGE_CTG SRIOV_CTG_ADMIN
1293
1294 /* MC_CMD_GET_ASSERTS_IN msgrequest */
1295 #define MC_CMD_GET_ASSERTS_IN_LEN 4
1296 /* Set to clear assertion */
1297 #define MC_CMD_GET_ASSERTS_IN_CLEAR_OFST 0
1298 #define MC_CMD_GET_ASSERTS_IN_CLEAR_LEN 4
1299
1300 /* MC_CMD_GET_ASSERTS_OUT msgresponse */
1301 #define MC_CMD_GET_ASSERTS_OUT_LEN 140
1302 /* Assertion status flag. */
1303 #define MC_CMD_GET_ASSERTS_OUT_GLOBAL_FLAGS_OFST 0
1304 #define MC_CMD_GET_ASSERTS_OUT_GLOBAL_FLAGS_LEN 4
1305 /* enum: No assertions have failed. */
1306 #define MC_CMD_GET_ASSERTS_FLAGS_NO_FAILS 0x1
1307 /* enum: A system-level assertion has failed. */
1308 #define MC_CMD_GET_ASSERTS_FLAGS_SYS_FAIL 0x2
1309 /* enum: A thread-level assertion has failed. */
1310 #define MC_CMD_GET_ASSERTS_FLAGS_THR_FAIL 0x3
1311 /* enum: The system was reset by the watchdog. */
1312 #define MC_CMD_GET_ASSERTS_FLAGS_WDOG_FIRED 0x4
1313 /* enum: An illegal address trap stopped the system (huntington and later) */
1314 #define MC_CMD_GET_ASSERTS_FLAGS_ADDR_TRAP 0x5
1315 /* Failing PC value */
1316 #define MC_CMD_GET_ASSERTS_OUT_SAVED_PC_OFFS_OFST 4
1317 #define MC_CMD_GET_ASSERTS_OUT_SAVED_PC_OFFS_LEN 4
1318 /* Saved GP regs */
1319 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_OFST 8
1320 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_LEN 4
1321 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_NUM 31
1322 /* enum: A magic value hinting that the value in this register at the time of
1323  * the failure has likely been lost.
1324  */
1325 #define MC_CMD_GET_ASSERTS_REG_NO_DATA 0xda7a1057
1326 /* Failing thread address */
1327 #define MC_CMD_GET_ASSERTS_OUT_THREAD_OFFS_OFST 132
1328 #define MC_CMD_GET_ASSERTS_OUT_THREAD_OFFS_LEN 4
1329 #define MC_CMD_GET_ASSERTS_OUT_RESERVED_OFST 136
1330 #define MC_CMD_GET_ASSERTS_OUT_RESERVED_LEN 4
1331
1332 /* MC_CMD_GET_ASSERTS_OUT_V2 msgresponse: Extended response for MicroBlaze CPUs
1333  * found on Riverhead designs
1334  */
1335 #define MC_CMD_GET_ASSERTS_OUT_V2_LEN 240
1336 /* Assertion status flag. */
1337 #define MC_CMD_GET_ASSERTS_OUT_V2_GLOBAL_FLAGS_OFST 0
1338 #define MC_CMD_GET_ASSERTS_OUT_V2_GLOBAL_FLAGS_LEN 4
1339 /* enum: No assertions have failed. */
1340 /*               MC_CMD_GET_ASSERTS_FLAGS_NO_FAILS 0x1 */
1341 /* enum: A system-level assertion has failed. */
1342 /*               MC_CMD_GET_ASSERTS_FLAGS_SYS_FAIL 0x2 */
1343 /* enum: A thread-level assertion has failed. */
1344 /*               MC_CMD_GET_ASSERTS_FLAGS_THR_FAIL 0x3 */
1345 /* enum: The system was reset by the watchdog. */
1346 /*               MC_CMD_GET_ASSERTS_FLAGS_WDOG_FIRED 0x4 */
1347 /* enum: An illegal address trap stopped the system (huntington and later) */
1348 /*               MC_CMD_GET_ASSERTS_FLAGS_ADDR_TRAP 0x5 */
1349 /* Failing PC value */
1350 #define MC_CMD_GET_ASSERTS_OUT_V2_SAVED_PC_OFFS_OFST 4
1351 #define MC_CMD_GET_ASSERTS_OUT_V2_SAVED_PC_OFFS_LEN 4
1352 /* Saved GP regs */
1353 #define MC_CMD_GET_ASSERTS_OUT_V2_GP_REGS_OFFS_OFST 8
1354 #define MC_CMD_GET_ASSERTS_OUT_V2_GP_REGS_OFFS_LEN 4
1355 #define MC_CMD_GET_ASSERTS_OUT_V2_GP_REGS_OFFS_NUM 31
1356 /* enum: A magic value hinting that the value in this register at the time of
1357  * the failure has likely been lost.
1358  */
1359 /*               MC_CMD_GET_ASSERTS_REG_NO_DATA 0xda7a1057 */
1360 /* Failing thread address */
1361 #define MC_CMD_GET_ASSERTS_OUT_V2_THREAD_OFFS_OFST 132
1362 #define MC_CMD_GET_ASSERTS_OUT_V2_THREAD_OFFS_LEN 4
1363 #define MC_CMD_GET_ASSERTS_OUT_V2_RESERVED_OFST 136
1364 #define MC_CMD_GET_ASSERTS_OUT_V2_RESERVED_LEN 4
1365 /* Saved Special Function Registers */
1366 #define MC_CMD_GET_ASSERTS_OUT_V2_SF_REGS_OFFS_OFST 136
1367 #define MC_CMD_GET_ASSERTS_OUT_V2_SF_REGS_OFFS_LEN 4
1368 #define MC_CMD_GET_ASSERTS_OUT_V2_SF_REGS_OFFS_NUM 26
1369
1370 /* MC_CMD_GET_ASSERTS_OUT_V3 msgresponse: Extended response with asserted
1371  * firmware version information
1372  */
1373 #define MC_CMD_GET_ASSERTS_OUT_V3_LEN 360
1374 /* Assertion status flag. */
1375 #define MC_CMD_GET_ASSERTS_OUT_V3_GLOBAL_FLAGS_OFST 0
1376 #define MC_CMD_GET_ASSERTS_OUT_V3_GLOBAL_FLAGS_LEN 4
1377 /* enum: No assertions have failed. */
1378 /*               MC_CMD_GET_ASSERTS_FLAGS_NO_FAILS 0x1 */
1379 /* enum: A system-level assertion has failed. */
1380 /*               MC_CMD_GET_ASSERTS_FLAGS_SYS_FAIL 0x2 */
1381 /* enum: A thread-level assertion has failed. */
1382 /*               MC_CMD_GET_ASSERTS_FLAGS_THR_FAIL 0x3 */
1383 /* enum: The system was reset by the watchdog. */
1384 /*               MC_CMD_GET_ASSERTS_FLAGS_WDOG_FIRED 0x4 */
1385 /* enum: An illegal address trap stopped the system (huntington and later) */
1386 /*               MC_CMD_GET_ASSERTS_FLAGS_ADDR_TRAP 0x5 */
1387 /* Failing PC value */
1388 #define MC_CMD_GET_ASSERTS_OUT_V3_SAVED_PC_OFFS_OFST 4
1389 #define MC_CMD_GET_ASSERTS_OUT_V3_SAVED_PC_OFFS_LEN 4
1390 /* Saved GP regs */
1391 #define MC_CMD_GET_ASSERTS_OUT_V3_GP_REGS_OFFS_OFST 8
1392 #define MC_CMD_GET_ASSERTS_OUT_V3_GP_REGS_OFFS_LEN 4
1393 #define MC_CMD_GET_ASSERTS_OUT_V3_GP_REGS_OFFS_NUM 31
1394 /* enum: A magic value hinting that the value in this register at the time of
1395  * the failure has likely been lost.
1396  */
1397 /*               MC_CMD_GET_ASSERTS_REG_NO_DATA 0xda7a1057 */
1398 /* Failing thread address */
1399 #define MC_CMD_GET_ASSERTS_OUT_V3_THREAD_OFFS_OFST 132
1400 #define MC_CMD_GET_ASSERTS_OUT_V3_THREAD_OFFS_LEN 4
1401 #define MC_CMD_GET_ASSERTS_OUT_V3_RESERVED_OFST 136
1402 #define MC_CMD_GET_ASSERTS_OUT_V3_RESERVED_LEN 4
1403 /* Saved Special Function Registers */
1404 #define MC_CMD_GET_ASSERTS_OUT_V3_SF_REGS_OFFS_OFST 136
1405 #define MC_CMD_GET_ASSERTS_OUT_V3_SF_REGS_OFFS_LEN 4
1406 #define MC_CMD_GET_ASSERTS_OUT_V3_SF_REGS_OFFS_NUM 26
1407 /* MC firmware unique build ID (as binary SHA-1 value) */
1408 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_ID_OFST 240
1409 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_ID_LEN 20
1410 /* MC firmware build date (as Unix timestamp) */
1411 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_OFST 260
1412 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_LEN 8
1413 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_LO_OFST 260
1414 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_HI_OFST 264
1415 /* MC firmware version number */
1416 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_OFST 268
1417 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_LEN 8
1418 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_LO_OFST 268
1419 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_HI_OFST 272
1420 /* MC firmware security level */
1421 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_SECURITY_LEVEL_OFST 276
1422 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_SECURITY_LEVEL_LEN 4
1423 /* MC firmware extra version info (as null-terminated US-ASCII string) */
1424 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_EXTRA_INFO_OFST 280
1425 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_EXTRA_INFO_LEN 16
1426 /* MC firmware build name (as null-terminated US-ASCII string) */
1427 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_NAME_OFST 296
1428 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_NAME_LEN 64
1429
1430
1431 /***********************************/
1432 /* MC_CMD_LOG_CTRL
1433  * Configure the output stream for log events such as link state changes,
1434  * sensor notifications and MCDI completions
1435  */
1436 #define MC_CMD_LOG_CTRL 0x7
1437 #undef  MC_CMD_0x7_PRIVILEGE_CTG
1438
1439 #define MC_CMD_0x7_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1440
1441 /* MC_CMD_LOG_CTRL_IN msgrequest */
1442 #define MC_CMD_LOG_CTRL_IN_LEN 8
1443 /* Log destination */
1444 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_OFST 0
1445 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_LEN 4
1446 /* enum: UART. */
1447 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_UART 0x1
1448 /* enum: Event queue. */
1449 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ 0x2
1450 /* Legacy argument. Must be zero. */
1451 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ_OFST 4
1452 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ_LEN 4
1453
1454 /* MC_CMD_LOG_CTRL_OUT msgresponse */
1455 #define MC_CMD_LOG_CTRL_OUT_LEN 0
1456
1457
1458 /***********************************/
1459 /* MC_CMD_GET_VERSION
1460  * Get version information about adapter components.
1461  */
1462 #define MC_CMD_GET_VERSION 0x8
1463 #undef  MC_CMD_0x8_PRIVILEGE_CTG
1464
1465 #define MC_CMD_0x8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1466
1467 /* MC_CMD_GET_VERSION_IN msgrequest */
1468 #define MC_CMD_GET_VERSION_IN_LEN 0
1469
1470 /* MC_CMD_GET_VERSION_EXT_IN msgrequest: Asks for the extended version */
1471 #define MC_CMD_GET_VERSION_EXT_IN_LEN 4
1472 /* placeholder, set to 0 */
1473 #define MC_CMD_GET_VERSION_EXT_IN_EXT_FLAGS_OFST 0
1474 #define MC_CMD_GET_VERSION_EXT_IN_EXT_FLAGS_LEN 4
1475
1476 /* MC_CMD_GET_VERSION_V0_OUT msgresponse: deprecated version format */
1477 #define MC_CMD_GET_VERSION_V0_OUT_LEN 4
1478 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0
1479 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4
1480 /* enum: Reserved version number to indicate "any" version. */
1481 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_ANY 0xffffffff
1482 /* enum: Bootrom version value for Siena. */
1483 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_SIENA_BOOTROM 0xb0070000
1484 /* enum: Bootrom version value for Huntington. */
1485 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_HUNT_BOOTROM 0xb0070001
1486 /* enum: Bootrom version value for Medford2. */
1487 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_MEDFORD2_BOOTROM 0xb0070002
1488
1489 /* MC_CMD_GET_VERSION_OUT msgresponse */
1490 #define MC_CMD_GET_VERSION_OUT_LEN 32
1491 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1492 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1493 /*            Enum values, see field(s): */
1494 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1495 #define MC_CMD_GET_VERSION_OUT_PCOL_OFST 4
1496 #define MC_CMD_GET_VERSION_OUT_PCOL_LEN 4
1497 /* 128bit mask of functions supported by the current firmware */
1498 #define MC_CMD_GET_VERSION_OUT_SUPPORTED_FUNCS_OFST 8
1499 #define MC_CMD_GET_VERSION_OUT_SUPPORTED_FUNCS_LEN 16
1500 #define MC_CMD_GET_VERSION_OUT_VERSION_OFST 24
1501 #define MC_CMD_GET_VERSION_OUT_VERSION_LEN 8
1502 #define MC_CMD_GET_VERSION_OUT_VERSION_LO_OFST 24
1503 #define MC_CMD_GET_VERSION_OUT_VERSION_HI_OFST 28
1504
1505 /* MC_CMD_GET_VERSION_EXT_OUT msgresponse */
1506 #define MC_CMD_GET_VERSION_EXT_OUT_LEN 48
1507 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1508 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1509 /*            Enum values, see field(s): */
1510 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1511 #define MC_CMD_GET_VERSION_EXT_OUT_PCOL_OFST 4
1512 #define MC_CMD_GET_VERSION_EXT_OUT_PCOL_LEN 4
1513 /* 128bit mask of functions supported by the current firmware */
1514 #define MC_CMD_GET_VERSION_EXT_OUT_SUPPORTED_FUNCS_OFST 8
1515 #define MC_CMD_GET_VERSION_EXT_OUT_SUPPORTED_FUNCS_LEN 16
1516 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_OFST 24
1517 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LEN 8
1518 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LO_OFST 24
1519 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_HI_OFST 28
1520 /* extra info */
1521 #define MC_CMD_GET_VERSION_EXT_OUT_EXTRA_OFST 32
1522 #define MC_CMD_GET_VERSION_EXT_OUT_EXTRA_LEN 16
1523
1524 /* MC_CMD_GET_VERSION_V2_OUT msgresponse: Extended response providing version
1525  * information for all adapter components. For Riverhead based designs, base MC
1526  * firmware version fields refer to NMC firmware, while CMC firmware data is in
1527  * dedicated CMC fields. Flags indicate which data is present in the response
1528  * (depending on which components exist on a particular adapter)
1529  */
1530 #define MC_CMD_GET_VERSION_V2_OUT_LEN 304
1531 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1532 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1533 /*            Enum values, see field(s): */
1534 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1535 #define MC_CMD_GET_VERSION_V2_OUT_PCOL_OFST 4
1536 #define MC_CMD_GET_VERSION_V2_OUT_PCOL_LEN 4
1537 /* 128bit mask of functions supported by the current firmware */
1538 #define MC_CMD_GET_VERSION_V2_OUT_SUPPORTED_FUNCS_OFST 8
1539 #define MC_CMD_GET_VERSION_V2_OUT_SUPPORTED_FUNCS_LEN 16
1540 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_OFST 24
1541 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_LEN 8
1542 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_LO_OFST 24
1543 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_HI_OFST 28
1544 /* extra info */
1545 #define MC_CMD_GET_VERSION_V2_OUT_EXTRA_OFST 32
1546 #define MC_CMD_GET_VERSION_V2_OUT_EXTRA_LEN 16
1547 /* Flags indicating which extended fields are valid */
1548 #define MC_CMD_GET_VERSION_V2_OUT_FLAGS_OFST 48
1549 #define MC_CMD_GET_VERSION_V2_OUT_FLAGS_LEN 4
1550 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_EXT_INFO_PRESENT_LBN 0
1551 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_EXT_INFO_PRESENT_WIDTH 1
1552 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_EXT_INFO_PRESENT_LBN 1
1553 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_EXT_INFO_PRESENT_WIDTH 1
1554 #define MC_CMD_GET_VERSION_V2_OUT_CMC_EXT_INFO_PRESENT_LBN 2
1555 #define MC_CMD_GET_VERSION_V2_OUT_CMC_EXT_INFO_PRESENT_WIDTH 1
1556 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_EXT_INFO_PRESENT_LBN 3
1557 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_EXT_INFO_PRESENT_WIDTH 1
1558 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_EXT_INFO_PRESENT_LBN 4
1559 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_EXT_INFO_PRESENT_WIDTH 1
1560 /* MC firmware unique build ID (as binary SHA-1 value) */
1561 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_BUILD_ID_OFST 52
1562 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_BUILD_ID_LEN 20
1563 /* MC firmware security level */
1564 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_SECURITY_LEVEL_OFST 72
1565 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_SECURITY_LEVEL_LEN 4
1566 /* MC firmware build name (as null-terminated US-ASCII string) */
1567 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_BUILD_NAME_OFST 76
1568 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_BUILD_NAME_LEN 64
1569 /* The SUC firmware version as four numbers - a.b.c.d */
1570 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_VERSION_OFST 140
1571 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_VERSION_LEN 4
1572 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_VERSION_NUM 4
1573 /* SUC firmware build date (as 64-bit Unix timestamp) */
1574 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_OFST 156
1575 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_LEN 8
1576 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_LO_OFST 156
1577 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_HI_OFST 160
1578 /* The ID of the SUC chip. This is specific to the platform but typically
1579  * indicates family, memory sizes etc. See SF-116728-SW for further details.
1580  */
1581 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_CHIP_ID_OFST 164
1582 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_CHIP_ID_LEN 4
1583 /* The CMC firmware version as four numbers - a.b.c.d */
1584 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_VERSION_OFST 168
1585 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_VERSION_LEN 4
1586 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_VERSION_NUM 4
1587 /* CMC firmware build date (as 64-bit Unix timestamp) */
1588 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_OFST 184
1589 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_LEN 8
1590 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_LO_OFST 184
1591 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_HI_OFST 188
1592 /* FPGA version as three numbers. On Riverhead based systems this field uses
1593  * the same encoding as hardware version ID registers (MC_FPGA_BUILD_HWRD_REG):
1594  * FPGA_VERSION[0]: x => Image H{x} FPGA_VERSION[1]: Revision letter (0 => A, 1
1595  * => B, ...) FPGA_VERSION[2]: Sub-revision number
1596  */
1597 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_VERSION_OFST 192
1598 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_VERSION_LEN 4
1599 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_VERSION_NUM 3
1600 /* Extra FPGA revision information (as null-terminated US-ASCII string) */
1601 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_EXTRA_OFST 204
1602 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_EXTRA_LEN 16
1603 /* Board name / adapter model (as null-terminated US-ASCII string) */
1604 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_NAME_OFST 220
1605 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_NAME_LEN 16
1606 /* Board revision number */
1607 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_REVISION_OFST 236
1608 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_REVISION_LEN 4
1609 /* Board serial number (as null-terminated US-ASCII string) */
1610 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_SERIAL_OFST 240
1611 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_SERIAL_LEN 64
1612
1613
1614 /***********************************/
1615 /* MC_CMD_PTP
1616  * Perform PTP operation
1617  */
1618 #define MC_CMD_PTP 0xb
1619 #undef  MC_CMD_0xb_PRIVILEGE_CTG
1620
1621 #define MC_CMD_0xb_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1622
1623 /* MC_CMD_PTP_IN msgrequest */
1624 #define MC_CMD_PTP_IN_LEN 1
1625 /* PTP operation code */
1626 #define MC_CMD_PTP_IN_OP_OFST 0
1627 #define MC_CMD_PTP_IN_OP_LEN 1
1628 /* enum: Enable PTP packet timestamping operation. */
1629 #define MC_CMD_PTP_OP_ENABLE 0x1
1630 /* enum: Disable PTP packet timestamping operation. */
1631 #define MC_CMD_PTP_OP_DISABLE 0x2
1632 /* enum: Send a PTP packet. This operation is used on Siena and Huntington.
1633  * From Medford onwards it is not supported: on those platforms PTP transmit
1634  * timestamping is done using the fast path.
1635  */
1636 #define MC_CMD_PTP_OP_TRANSMIT 0x3
1637 /* enum: Read the current NIC time. */
1638 #define MC_CMD_PTP_OP_READ_NIC_TIME 0x4
1639 /* enum: Get the current PTP status. Note that the clock frequency returned (in
1640  * Hz) is rounded to the nearest MHz (e.g. 666000000 for 666666666).
1641  */
1642 #define MC_CMD_PTP_OP_STATUS 0x5
1643 /* enum: Adjust the PTP NIC's time. */
1644 #define MC_CMD_PTP_OP_ADJUST 0x6
1645 /* enum: Synchronize host and NIC time. */
1646 #define MC_CMD_PTP_OP_SYNCHRONIZE 0x7
1647 /* enum: Basic manufacturing tests. Siena PTP adapters only. */
1648 #define MC_CMD_PTP_OP_MANFTEST_BASIC 0x8
1649 /* enum: Packet based manufacturing tests. Siena PTP adapters only. */
1650 #define MC_CMD_PTP_OP_MANFTEST_PACKET 0x9
1651 /* enum: Reset some of the PTP related statistics */
1652 #define MC_CMD_PTP_OP_RESET_STATS 0xa
1653 /* enum: Debug operations to MC. */
1654 #define MC_CMD_PTP_OP_DEBUG 0xb
1655 /* enum: Read an FPGA register. Siena PTP adapters only. */
1656 #define MC_CMD_PTP_OP_FPGAREAD 0xc
1657 /* enum: Write an FPGA register. Siena PTP adapters only. */
1658 #define MC_CMD_PTP_OP_FPGAWRITE 0xd
1659 /* enum: Apply an offset to the NIC clock */
1660 #define MC_CMD_PTP_OP_CLOCK_OFFSET_ADJUST 0xe
1661 /* enum: Change the frequency correction applied to the NIC clock */
1662 #define MC_CMD_PTP_OP_CLOCK_FREQ_ADJUST 0xf
1663 /* enum: Set the MC packet filter VLAN tags for received PTP packets.
1664  * Deprecated for Huntington onwards.
1665  */
1666 #define MC_CMD_PTP_OP_RX_SET_VLAN_FILTER 0x10
1667 /* enum: Set the MC packet filter UUID for received PTP packets. Deprecated for
1668  * Huntington onwards.
1669  */
1670 #define MC_CMD_PTP_OP_RX_SET_UUID_FILTER 0x11
1671 /* enum: Set the MC packet filter Domain for received PTP packets. Deprecated
1672  * for Huntington onwards.
1673  */
1674 #define MC_CMD_PTP_OP_RX_SET_DOMAIN_FILTER 0x12
1675 /* enum: Set the clock source. Required for snapper tests on Huntington and
1676  * Medford. Not implemented for Siena or Medford2.
1677  */
1678 #define MC_CMD_PTP_OP_SET_CLK_SRC 0x13
1679 /* enum: Reset value of Timer Reg. Not implemented. */
1680 #define MC_CMD_PTP_OP_RST_CLK 0x14
1681 /* enum: Enable the forwarding of PPS events to the host */
1682 #define MC_CMD_PTP_OP_PPS_ENABLE 0x15
1683 /* enum: Get the time format used by this NIC for PTP operations */
1684 #define MC_CMD_PTP_OP_GET_TIME_FORMAT 0x16
1685 /* enum: Get the clock attributes. NOTE- extended version of
1686  * MC_CMD_PTP_OP_GET_TIME_FORMAT
1687  */
1688 #define MC_CMD_PTP_OP_GET_ATTRIBUTES 0x16
1689 /* enum: Get corrections that should be applied to the various different
1690  * timestamps
1691  */
1692 #define MC_CMD_PTP_OP_GET_TIMESTAMP_CORRECTIONS 0x17
1693 /* enum: Subscribe to receive periodic time events indicating the current NIC
1694  * time
1695  */
1696 #define MC_CMD_PTP_OP_TIME_EVENT_SUBSCRIBE 0x18
1697 /* enum: Unsubscribe to stop receiving time events */
1698 #define MC_CMD_PTP_OP_TIME_EVENT_UNSUBSCRIBE 0x19
1699 /* enum: PPS based manfacturing tests. Requires PPS output to be looped to PPS
1700  * input on the same NIC. Siena PTP adapters only.
1701  */
1702 #define MC_CMD_PTP_OP_MANFTEST_PPS 0x1a
1703 /* enum: Set the PTP sync status. Status is used by firmware to report to event
1704  * subscribers.
1705  */
1706 #define MC_CMD_PTP_OP_SET_SYNC_STATUS 0x1b
1707 /* enum: Above this for future use. */
1708 #define MC_CMD_PTP_OP_MAX 0x1c
1709
1710 /* MC_CMD_PTP_IN_ENABLE msgrequest */
1711 #define MC_CMD_PTP_IN_ENABLE_LEN 16
1712 #define MC_CMD_PTP_IN_CMD_OFST 0
1713 #define MC_CMD_PTP_IN_CMD_LEN 4
1714 #define MC_CMD_PTP_IN_PERIPH_ID_OFST 4
1715 #define MC_CMD_PTP_IN_PERIPH_ID_LEN 4
1716 /* Not used. Events are always sent to function relative queue 0. */
1717 #define MC_CMD_PTP_IN_ENABLE_QUEUE_OFST 8
1718 #define MC_CMD_PTP_IN_ENABLE_QUEUE_LEN 4
1719 /* PTP timestamping mode. Not used from Huntington onwards. */
1720 #define MC_CMD_PTP_IN_ENABLE_MODE_OFST 12
1721 #define MC_CMD_PTP_IN_ENABLE_MODE_LEN 4
1722 /* enum: PTP, version 1 */
1723 #define MC_CMD_PTP_MODE_V1 0x0
1724 /* enum: PTP, version 1, with VLAN headers - deprecated */
1725 #define MC_CMD_PTP_MODE_V1_VLAN 0x1
1726 /* enum: PTP, version 2 */
1727 #define MC_CMD_PTP_MODE_V2 0x2
1728 /* enum: PTP, version 2, with VLAN headers - deprecated */
1729 #define MC_CMD_PTP_MODE_V2_VLAN 0x3
1730 /* enum: PTP, version 2, with improved UUID filtering */
1731 #define MC_CMD_PTP_MODE_V2_ENHANCED 0x4
1732 /* enum: FCoE (seconds and microseconds) */
1733 #define MC_CMD_PTP_MODE_FCOE 0x5
1734
1735 /* MC_CMD_PTP_IN_DISABLE msgrequest */
1736 #define MC_CMD_PTP_IN_DISABLE_LEN 8
1737 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1738 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1739 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1740 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1741
1742 /* MC_CMD_PTP_IN_TRANSMIT msgrequest */
1743 #define MC_CMD_PTP_IN_TRANSMIT_LENMIN 13
1744 #define MC_CMD_PTP_IN_TRANSMIT_LENMAX 252
1745 #define MC_CMD_PTP_IN_TRANSMIT_LENMAX_MCDI2 1020
1746 #define MC_CMD_PTP_IN_TRANSMIT_LEN(num) (12+1*(num))
1747 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_NUM(len) (((len)-12)/1)
1748 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1749 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1750 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1751 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1752 /* Transmit packet length */
1753 #define MC_CMD_PTP_IN_TRANSMIT_LENGTH_OFST 8
1754 #define MC_CMD_PTP_IN_TRANSMIT_LENGTH_LEN 4
1755 /* Transmit packet data */
1756 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_OFST 12
1757 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_LEN 1
1758 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MINNUM 1
1759 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MAXNUM 240
1760 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MAXNUM_MCDI2 1008
1761
1762 /* MC_CMD_PTP_IN_READ_NIC_TIME msgrequest */
1763 #define MC_CMD_PTP_IN_READ_NIC_TIME_LEN 8
1764 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1765 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1766 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1767 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1768
1769 /* MC_CMD_PTP_IN_READ_NIC_TIME_V2 msgrequest */
1770 #define MC_CMD_PTP_IN_READ_NIC_TIME_V2_LEN 8
1771 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1772 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1773 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1774 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1775
1776 /* MC_CMD_PTP_IN_STATUS msgrequest */
1777 #define MC_CMD_PTP_IN_STATUS_LEN 8
1778 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1779 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1780 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1781 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1782
1783 /* MC_CMD_PTP_IN_ADJUST msgrequest */
1784 #define MC_CMD_PTP_IN_ADJUST_LEN 24
1785 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1786 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1787 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1788 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1789 /* Frequency adjustment 40 bit fixed point ns */
1790 #define MC_CMD_PTP_IN_ADJUST_FREQ_OFST 8
1791 #define MC_CMD_PTP_IN_ADJUST_FREQ_LEN 8
1792 #define MC_CMD_PTP_IN_ADJUST_FREQ_LO_OFST 8
1793 #define MC_CMD_PTP_IN_ADJUST_FREQ_HI_OFST 12
1794 /* enum: Number of fractional bits in frequency adjustment */
1795 #define MC_CMD_PTP_IN_ADJUST_BITS 0x28
1796 /* enum: Number of fractional bits in frequency adjustment when FP44_FREQ_ADJ
1797  * is indicated in the MC_CMD_PTP_OUT_GET_ATTRIBUTES command CAPABILITIES
1798  * field.
1799  */
1800 #define MC_CMD_PTP_IN_ADJUST_BITS_FP44 0x2c
1801 /* Time adjustment in seconds */
1802 #define MC_CMD_PTP_IN_ADJUST_SECONDS_OFST 16
1803 #define MC_CMD_PTP_IN_ADJUST_SECONDS_LEN 4
1804 /* Time adjustment major value */
1805 #define MC_CMD_PTP_IN_ADJUST_MAJOR_OFST 16
1806 #define MC_CMD_PTP_IN_ADJUST_MAJOR_LEN 4
1807 /* Time adjustment in nanoseconds */
1808 #define MC_CMD_PTP_IN_ADJUST_NANOSECONDS_OFST 20
1809 #define MC_CMD_PTP_IN_ADJUST_NANOSECONDS_LEN 4
1810 /* Time adjustment minor value */
1811 #define MC_CMD_PTP_IN_ADJUST_MINOR_OFST 20
1812 #define MC_CMD_PTP_IN_ADJUST_MINOR_LEN 4
1813
1814 /* MC_CMD_PTP_IN_ADJUST_V2 msgrequest */
1815 #define MC_CMD_PTP_IN_ADJUST_V2_LEN 28
1816 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1817 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1818 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1819 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1820 /* Frequency adjustment 40 bit fixed point ns */
1821 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_OFST 8
1822 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LEN 8
1823 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LO_OFST 8
1824 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_HI_OFST 12
1825 /* enum: Number of fractional bits in frequency adjustment */
1826 /*               MC_CMD_PTP_IN_ADJUST_BITS 0x28 */
1827 /* enum: Number of fractional bits in frequency adjustment when FP44_FREQ_ADJ
1828  * is indicated in the MC_CMD_PTP_OUT_GET_ATTRIBUTES command CAPABILITIES
1829  * field.
1830  */
1831 /*               MC_CMD_PTP_IN_ADJUST_BITS_FP44 0x2c */
1832 /* Time adjustment in seconds */
1833 #define MC_CMD_PTP_IN_ADJUST_V2_SECONDS_OFST 16
1834 #define MC_CMD_PTP_IN_ADJUST_V2_SECONDS_LEN 4
1835 /* Time adjustment major value */
1836 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_OFST 16
1837 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_LEN 4
1838 /* Time adjustment in nanoseconds */
1839 #define MC_CMD_PTP_IN_ADJUST_V2_NANOSECONDS_OFST 20
1840 #define MC_CMD_PTP_IN_ADJUST_V2_NANOSECONDS_LEN 4
1841 /* Time adjustment minor value */
1842 #define MC_CMD_PTP_IN_ADJUST_V2_MINOR_OFST 20
1843 #define MC_CMD_PTP_IN_ADJUST_V2_MINOR_LEN 4
1844 /* Upper 32bits of major time offset adjustment */
1845 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_HI_OFST 24
1846 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_HI_LEN 4
1847
1848 /* MC_CMD_PTP_IN_SYNCHRONIZE msgrequest */
1849 #define MC_CMD_PTP_IN_SYNCHRONIZE_LEN 20
1850 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1851 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1852 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1853 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1854 /* Number of time readings to capture */
1855 #define MC_CMD_PTP_IN_SYNCHRONIZE_NUMTIMESETS_OFST 8
1856 #define MC_CMD_PTP_IN_SYNCHRONIZE_NUMTIMESETS_LEN 4
1857 /* Host address in which to write "synchronization started" indication (64
1858  * bits)
1859  */
1860 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_OFST 12
1861 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LEN 8
1862 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LO_OFST 12
1863 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_HI_OFST 16
1864
1865 /* MC_CMD_PTP_IN_MANFTEST_BASIC msgrequest */
1866 #define MC_CMD_PTP_IN_MANFTEST_BASIC_LEN 8
1867 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1868 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1869 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1870 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1871
1872 /* MC_CMD_PTP_IN_MANFTEST_PACKET msgrequest */
1873 #define MC_CMD_PTP_IN_MANFTEST_PACKET_LEN 12
1874 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1875 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1876 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1877 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1878 /* Enable or disable packet testing */
1879 #define MC_CMD_PTP_IN_MANFTEST_PACKET_TEST_ENABLE_OFST 8
1880 #define MC_CMD_PTP_IN_MANFTEST_PACKET_TEST_ENABLE_LEN 4
1881
1882 /* MC_CMD_PTP_IN_RESET_STATS msgrequest: Reset PTP statistics */
1883 #define MC_CMD_PTP_IN_RESET_STATS_LEN 8
1884 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1885 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1886 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1887 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1888
1889 /* MC_CMD_PTP_IN_DEBUG msgrequest */
1890 #define MC_CMD_PTP_IN_DEBUG_LEN 12
1891 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1892 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1893 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1894 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1895 /* Debug operations */
1896 #define MC_CMD_PTP_IN_DEBUG_DEBUG_PARAM_OFST 8
1897 #define MC_CMD_PTP_IN_DEBUG_DEBUG_PARAM_LEN 4
1898
1899 /* MC_CMD_PTP_IN_FPGAREAD msgrequest */
1900 #define MC_CMD_PTP_IN_FPGAREAD_LEN 16
1901 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1902 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1903 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1904 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1905 #define MC_CMD_PTP_IN_FPGAREAD_ADDR_OFST 8
1906 #define MC_CMD_PTP_IN_FPGAREAD_ADDR_LEN 4
1907 #define MC_CMD_PTP_IN_FPGAREAD_NUMBYTES_OFST 12
1908 #define MC_CMD_PTP_IN_FPGAREAD_NUMBYTES_LEN 4
1909
1910 /* MC_CMD_PTP_IN_FPGAWRITE msgrequest */
1911 #define MC_CMD_PTP_IN_FPGAWRITE_LENMIN 13
1912 #define MC_CMD_PTP_IN_FPGAWRITE_LENMAX 252
1913 #define MC_CMD_PTP_IN_FPGAWRITE_LENMAX_MCDI2 1020
1914 #define MC_CMD_PTP_IN_FPGAWRITE_LEN(num) (12+1*(num))
1915 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_NUM(len) (((len)-12)/1)
1916 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1917 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1918 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1919 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1920 #define MC_CMD_PTP_IN_FPGAWRITE_ADDR_OFST 8
1921 #define MC_CMD_PTP_IN_FPGAWRITE_ADDR_LEN 4
1922 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_OFST 12
1923 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_LEN 1
1924 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MINNUM 1
1925 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MAXNUM 240
1926 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MAXNUM_MCDI2 1008
1927
1928 /* MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST msgrequest */
1929 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_LEN 16
1930 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1931 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1932 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1933 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1934 /* Time adjustment in seconds */
1935 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_SECONDS_OFST 8
1936 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_SECONDS_LEN 4
1937 /* Time adjustment major value */
1938 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MAJOR_OFST 8
1939 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MAJOR_LEN 4
1940 /* Time adjustment in nanoseconds */
1941 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_NANOSECONDS_OFST 12
1942 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_NANOSECONDS_LEN 4
1943 /* Time adjustment minor value */
1944 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MINOR_OFST 12
1945 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MINOR_LEN 4
1946
1947 /* MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2 msgrequest */
1948 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_LEN 20
1949 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1950 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1951 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1952 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1953 /* Time adjustment in seconds */
1954 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_SECONDS_OFST 8
1955 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_SECONDS_LEN 4
1956 /* Time adjustment major value */
1957 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_OFST 8
1958 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_LEN 4
1959 /* Time adjustment in nanoseconds */
1960 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_NANOSECONDS_OFST 12
1961 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_NANOSECONDS_LEN 4
1962 /* Time adjustment minor value */
1963 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MINOR_OFST 12
1964 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MINOR_LEN 4
1965 /* Upper 32bits of major time offset adjustment */
1966 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_HI_OFST 16
1967 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_HI_LEN 4
1968
1969 /* MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST msgrequest */
1970 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_LEN 16
1971 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1972 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1973 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1974 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1975 /* Frequency adjustment 40 bit fixed point ns */
1976 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_OFST 8
1977 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LEN 8
1978 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LO_OFST 8
1979 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_HI_OFST 12
1980 /*            Enum values, see field(s): */
1981 /*               MC_CMD_PTP/MC_CMD_PTP_IN_ADJUST/FREQ */
1982
1983 /* MC_CMD_PTP_IN_RX_SET_VLAN_FILTER msgrequest */
1984 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_LEN 24
1985 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1986 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1987 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1988 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1989 /* Number of VLAN tags, 0 if not VLAN */
1990 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_NUM_VLAN_TAGS_OFST 8
1991 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_NUM_VLAN_TAGS_LEN 4
1992 /* Set of VLAN tags to filter against */
1993 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_OFST 12
1994 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_LEN 4
1995 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_NUM 3
1996
1997 /* MC_CMD_PTP_IN_RX_SET_UUID_FILTER msgrequest */
1998 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_LEN 20
1999 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2000 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2001 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2002 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2003 /* 1 to enable UUID filtering, 0 to disable */
2004 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_ENABLE_OFST 8
2005 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_ENABLE_LEN 4
2006 /* UUID to filter against */
2007 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_OFST 12
2008 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LEN 8
2009 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LO_OFST 12
2010 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_HI_OFST 16
2011
2012 /* MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER msgrequest */
2013 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_LEN 16
2014 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2015 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2016 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2017 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2018 /* 1 to enable Domain filtering, 0 to disable */
2019 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_ENABLE_OFST 8
2020 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_ENABLE_LEN 4
2021 /* Domain number to filter against */
2022 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_DOMAIN_OFST 12
2023 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_DOMAIN_LEN 4
2024
2025 /* MC_CMD_PTP_IN_SET_CLK_SRC msgrequest */
2026 #define MC_CMD_PTP_IN_SET_CLK_SRC_LEN 12
2027 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2028 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2029 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2030 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2031 /* Set the clock source. */
2032 #define MC_CMD_PTP_IN_SET_CLK_SRC_CLK_OFST 8
2033 #define MC_CMD_PTP_IN_SET_CLK_SRC_CLK_LEN 4
2034 /* enum: Internal. */
2035 #define MC_CMD_PTP_CLK_SRC_INTERNAL 0x0
2036 /* enum: External. */
2037 #define MC_CMD_PTP_CLK_SRC_EXTERNAL 0x1
2038
2039 /* MC_CMD_PTP_IN_RST_CLK msgrequest: Reset value of Timer Reg. */
2040 #define MC_CMD_PTP_IN_RST_CLK_LEN 8
2041 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2042 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2043 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2044 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2045
2046 /* MC_CMD_PTP_IN_PPS_ENABLE msgrequest */
2047 #define MC_CMD_PTP_IN_PPS_ENABLE_LEN 12
2048 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2049 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2050 /* Enable or disable */
2051 #define MC_CMD_PTP_IN_PPS_ENABLE_OP_OFST 4
2052 #define MC_CMD_PTP_IN_PPS_ENABLE_OP_LEN 4
2053 /* enum: Enable */
2054 #define MC_CMD_PTP_ENABLE_PPS 0x0
2055 /* enum: Disable */
2056 #define MC_CMD_PTP_DISABLE_PPS 0x1
2057 /* Not used. Events are always sent to function relative queue 0. */
2058 #define MC_CMD_PTP_IN_PPS_ENABLE_QUEUE_ID_OFST 8
2059 #define MC_CMD_PTP_IN_PPS_ENABLE_QUEUE_ID_LEN 4
2060
2061 /* MC_CMD_PTP_IN_GET_TIME_FORMAT msgrequest */
2062 #define MC_CMD_PTP_IN_GET_TIME_FORMAT_LEN 8
2063 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2064 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2065 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2066 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2067
2068 /* MC_CMD_PTP_IN_GET_ATTRIBUTES msgrequest */
2069 #define MC_CMD_PTP_IN_GET_ATTRIBUTES_LEN 8
2070 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2071 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2072 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2073 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2074
2075 /* MC_CMD_PTP_IN_GET_TIMESTAMP_CORRECTIONS msgrequest */
2076 #define MC_CMD_PTP_IN_GET_TIMESTAMP_CORRECTIONS_LEN 8
2077 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2078 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2079 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2080 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2081
2082 /* MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE msgrequest */
2083 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_LEN 12
2084 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2085 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2086 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2087 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2088 /* Original field containing queue ID. Now extended to include flags. */
2089 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_OFST 8
2090 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_LEN 4
2091 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_ID_LBN 0
2092 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_ID_WIDTH 16
2093 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_REPORT_SYNC_STATUS_LBN 31
2094 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_REPORT_SYNC_STATUS_WIDTH 1
2095
2096 /* MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE msgrequest */
2097 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_LEN 16
2098 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2099 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2100 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2101 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2102 /* Unsubscribe options */
2103 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_CONTROL_OFST 8
2104 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_CONTROL_LEN 4
2105 /* enum: Unsubscribe a single queue */
2106 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_SINGLE 0x0
2107 /* enum: Unsubscribe all queues */
2108 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_ALL 0x1
2109 /* Event queue ID */
2110 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_QUEUE_OFST 12
2111 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_QUEUE_LEN 4
2112
2113 /* MC_CMD_PTP_IN_MANFTEST_PPS msgrequest */
2114 #define MC_CMD_PTP_IN_MANFTEST_PPS_LEN 12
2115 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2116 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2117 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2118 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2119 /* 1 to enable PPS test mode, 0 to disable and return result. */
2120 #define MC_CMD_PTP_IN_MANFTEST_PPS_TEST_ENABLE_OFST 8
2121 #define MC_CMD_PTP_IN_MANFTEST_PPS_TEST_ENABLE_LEN 4
2122
2123 /* MC_CMD_PTP_IN_SET_SYNC_STATUS msgrequest */
2124 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_LEN 24
2125 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2126 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2127 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2128 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2129 /* NIC - Host System Clock Synchronization status */
2130 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_STATUS_OFST 8
2131 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_STATUS_LEN 4
2132 /* enum: Host System clock and NIC clock are not in sync */
2133 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_NOT_IN_SYNC 0x0
2134 /* enum: Host System clock and NIC clock are synchronized */
2135 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_IN_SYNC 0x1
2136 /* If synchronized, number of seconds until clocks should be considered to be
2137  * no longer in sync.
2138  */
2139 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_TIMEOUT_OFST 12
2140 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_TIMEOUT_LEN 4
2141 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED0_OFST 16
2142 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED0_LEN 4
2143 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED1_OFST 20
2144 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED1_LEN 4
2145
2146 /* MC_CMD_PTP_OUT msgresponse */
2147 #define MC_CMD_PTP_OUT_LEN 0
2148
2149 /* MC_CMD_PTP_OUT_TRANSMIT msgresponse */
2150 #define MC_CMD_PTP_OUT_TRANSMIT_LEN 8
2151 /* Value of seconds timestamp */
2152 #define MC_CMD_PTP_OUT_TRANSMIT_SECONDS_OFST 0
2153 #define MC_CMD_PTP_OUT_TRANSMIT_SECONDS_LEN 4
2154 /* Timestamp major value */
2155 #define MC_CMD_PTP_OUT_TRANSMIT_MAJOR_OFST 0
2156 #define MC_CMD_PTP_OUT_TRANSMIT_MAJOR_LEN 4
2157 /* Value of nanoseconds timestamp */
2158 #define MC_CMD_PTP_OUT_TRANSMIT_NANOSECONDS_OFST 4
2159 #define MC_CMD_PTP_OUT_TRANSMIT_NANOSECONDS_LEN 4
2160 /* Timestamp minor value */
2161 #define MC_CMD_PTP_OUT_TRANSMIT_MINOR_OFST 4
2162 #define MC_CMD_PTP_OUT_TRANSMIT_MINOR_LEN 4
2163
2164 /* MC_CMD_PTP_OUT_TIME_EVENT_SUBSCRIBE msgresponse */
2165 #define MC_CMD_PTP_OUT_TIME_EVENT_SUBSCRIBE_LEN 0
2166
2167 /* MC_CMD_PTP_OUT_TIME_EVENT_UNSUBSCRIBE msgresponse */
2168 #define MC_CMD_PTP_OUT_TIME_EVENT_UNSUBSCRIBE_LEN 0
2169
2170 /* MC_CMD_PTP_OUT_READ_NIC_TIME msgresponse */
2171 #define MC_CMD_PTP_OUT_READ_NIC_TIME_LEN 8
2172 /* Value of seconds timestamp */
2173 #define MC_CMD_PTP_OUT_READ_NIC_TIME_SECONDS_OFST 0
2174 #define MC_CMD_PTP_OUT_READ_NIC_TIME_SECONDS_LEN 4
2175 /* Timestamp major value */
2176 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MAJOR_OFST 0
2177 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MAJOR_LEN 4
2178 /* Value of nanoseconds timestamp */
2179 #define MC_CMD_PTP_OUT_READ_NIC_TIME_NANOSECONDS_OFST 4
2180 #define MC_CMD_PTP_OUT_READ_NIC_TIME_NANOSECONDS_LEN 4
2181 /* Timestamp minor value */
2182 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MINOR_OFST 4
2183 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MINOR_LEN 4
2184
2185 /* MC_CMD_PTP_OUT_READ_NIC_TIME_V2 msgresponse */
2186 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_LEN 12
2187 /* Value of seconds timestamp */
2188 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_SECONDS_OFST 0
2189 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_SECONDS_LEN 4
2190 /* Timestamp major value */
2191 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_OFST 0
2192 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_LEN 4
2193 /* Value of nanoseconds timestamp */
2194 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_NANOSECONDS_OFST 4
2195 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_NANOSECONDS_LEN 4
2196 /* Timestamp minor value */
2197 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MINOR_OFST 4
2198 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MINOR_LEN 4
2199 /* Upper 32bits of major timestamp value */
2200 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_HI_OFST 8
2201 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_HI_LEN 4
2202
2203 /* MC_CMD_PTP_OUT_STATUS msgresponse */
2204 #define MC_CMD_PTP_OUT_STATUS_LEN 64
2205 /* Frequency of NIC's hardware clock */
2206 #define MC_CMD_PTP_OUT_STATUS_CLOCK_FREQ_OFST 0
2207 #define MC_CMD_PTP_OUT_STATUS_CLOCK_FREQ_LEN 4
2208 /* Number of packets transmitted and timestamped */
2209 #define MC_CMD_PTP_OUT_STATUS_STATS_TX_OFST 4
2210 #define MC_CMD_PTP_OUT_STATUS_STATS_TX_LEN 4
2211 /* Number of packets received and timestamped */
2212 #define MC_CMD_PTP_OUT_STATUS_STATS_RX_OFST 8
2213 #define MC_CMD_PTP_OUT_STATUS_STATS_RX_LEN 4
2214 /* Number of packets timestamped by the FPGA */
2215 #define MC_CMD_PTP_OUT_STATUS_STATS_TS_OFST 12
2216 #define MC_CMD_PTP_OUT_STATUS_STATS_TS_LEN 4
2217 /* Number of packets filter matched */
2218 #define MC_CMD_PTP_OUT_STATUS_STATS_FM_OFST 16
2219 #define MC_CMD_PTP_OUT_STATUS_STATS_FM_LEN 4
2220 /* Number of packets not filter matched */
2221 #define MC_CMD_PTP_OUT_STATUS_STATS_NFM_OFST 20
2222 #define MC_CMD_PTP_OUT_STATUS_STATS_NFM_LEN 4
2223 /* Number of PPS overflows (noise on input?) */
2224 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFLOW_OFST 24
2225 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFLOW_LEN 4
2226 /* Number of PPS bad periods */
2227 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_BAD_OFST 28
2228 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_BAD_LEN 4
2229 /* Minimum period of PPS pulse in nanoseconds */
2230 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MIN_OFST 32
2231 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MIN_LEN 4
2232 /* Maximum period of PPS pulse in nanoseconds */
2233 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MAX_OFST 36
2234 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MAX_LEN 4
2235 /* Last period of PPS pulse in nanoseconds */
2236 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_LAST_OFST 40
2237 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_LAST_LEN 4
2238 /* Mean period of PPS pulse in nanoseconds */
2239 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MEAN_OFST 44
2240 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MEAN_LEN 4
2241 /* Minimum offset of PPS pulse in nanoseconds (signed) */
2242 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MIN_OFST 48
2243 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MIN_LEN 4
2244 /* Maximum offset of PPS pulse in nanoseconds (signed) */
2245 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MAX_OFST 52
2246 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MAX_LEN 4
2247 /* Last offset of PPS pulse in nanoseconds (signed) */
2248 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_LAST_OFST 56
2249 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_LAST_LEN 4
2250 /* Mean offset of PPS pulse in nanoseconds (signed) */
2251 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MEAN_OFST 60
2252 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MEAN_LEN 4
2253
2254 /* MC_CMD_PTP_OUT_SYNCHRONIZE msgresponse */
2255 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMIN 20
2256 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMAX 240
2257 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMAX_MCDI2 1020
2258 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LEN(num) (0+20*(num))
2259 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_NUM(len) (((len)-0)/20)
2260 /* A set of host and NIC times */
2261 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_OFST 0
2262 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_LEN 20
2263 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MINNUM 1
2264 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MAXNUM 12
2265 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MAXNUM_MCDI2 51
2266 /* Host time immediately before NIC's hardware clock read */
2267 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTSTART_OFST 0
2268 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTSTART_LEN 4
2269 /* Value of seconds timestamp */
2270 #define MC_CMD_PTP_OUT_SYNCHRONIZE_SECONDS_OFST 4
2271 #define MC_CMD_PTP_OUT_SYNCHRONIZE_SECONDS_LEN 4
2272 /* Timestamp major value */
2273 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MAJOR_OFST 4
2274 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MAJOR_LEN 4
2275 /* Value of nanoseconds timestamp */
2276 #define MC_CMD_PTP_OUT_SYNCHRONIZE_NANOSECONDS_OFST 8
2277 #define MC_CMD_PTP_OUT_SYNCHRONIZE_NANOSECONDS_LEN 4
2278 /* Timestamp minor value */
2279 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MINOR_OFST 8
2280 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MINOR_LEN 4
2281 /* Host time immediately after NIC's hardware clock read */
2282 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTEND_OFST 12
2283 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTEND_LEN 4
2284 /* Number of nanoseconds waited after reading NIC's hardware clock */
2285 #define MC_CMD_PTP_OUT_SYNCHRONIZE_WAITNS_OFST 16
2286 #define MC_CMD_PTP_OUT_SYNCHRONIZE_WAITNS_LEN 4
2287
2288 /* MC_CMD_PTP_OUT_MANFTEST_BASIC msgresponse */
2289 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_LEN 8
2290 /* Results of testing */
2291 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_RESULT_OFST 0
2292 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_RESULT_LEN 4
2293 /* enum: Successful test */
2294 #define MC_CMD_PTP_MANF_SUCCESS 0x0
2295 /* enum: FPGA load failed */
2296 #define MC_CMD_PTP_MANF_FPGA_LOAD 0x1
2297 /* enum: FPGA version invalid */
2298 #define MC_CMD_PTP_MANF_FPGA_VERSION 0x2
2299 /* enum: FPGA registers incorrect */
2300 #define MC_CMD_PTP_MANF_FPGA_REGISTERS 0x3
2301 /* enum: Oscillator possibly not working? */
2302 #define MC_CMD_PTP_MANF_OSCILLATOR 0x4
2303 /* enum: Timestamps not increasing */
2304 #define MC_CMD_PTP_MANF_TIMESTAMPS 0x5
2305 /* enum: Mismatched packet count */
2306 #define MC_CMD_PTP_MANF_PACKET_COUNT 0x6
2307 /* enum: Mismatched packet count (Siena filter and FPGA) */
2308 #define MC_CMD_PTP_MANF_FILTER_COUNT 0x7
2309 /* enum: Not enough packets to perform timestamp check */
2310 #define MC_CMD_PTP_MANF_PACKET_ENOUGH 0x8
2311 /* enum: Timestamp trigger GPIO not working */
2312 #define MC_CMD_PTP_MANF_GPIO_TRIGGER 0x9
2313 /* enum: Insufficient PPS events to perform checks */
2314 #define MC_CMD_PTP_MANF_PPS_ENOUGH 0xa
2315 /* enum: PPS time event period not sufficiently close to 1s. */
2316 #define MC_CMD_PTP_MANF_PPS_PERIOD 0xb
2317 /* enum: PPS time event nS reading not sufficiently close to zero. */
2318 #define MC_CMD_PTP_MANF_PPS_NS 0xc
2319 /* enum: PTP peripheral registers incorrect */
2320 #define MC_CMD_PTP_MANF_REGISTERS 0xd
2321 /* enum: Failed to read time from PTP peripheral */
2322 #define MC_CMD_PTP_MANF_CLOCK_READ 0xe
2323 /* Presence of external oscillator */
2324 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_EXTOSC_OFST 4
2325 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_EXTOSC_LEN 4
2326
2327 /* MC_CMD_PTP_OUT_MANFTEST_PACKET msgresponse */
2328 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_LEN 12
2329 /* Results of testing */
2330 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_RESULT_OFST 0
2331 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_RESULT_LEN 4
2332 /* Number of packets received by FPGA */
2333 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FPGACOUNT_OFST 4
2334 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FPGACOUNT_LEN 4
2335 /* Number of packets received by Siena filters */
2336 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FILTERCOUNT_OFST 8
2337 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FILTERCOUNT_LEN 4
2338
2339 /* MC_CMD_PTP_OUT_FPGAREAD msgresponse */
2340 #define MC_CMD_PTP_OUT_FPGAREAD_LENMIN 1
2341 #define MC_CMD_PTP_OUT_FPGAREAD_LENMAX 252
2342 #define MC_CMD_PTP_OUT_FPGAREAD_LENMAX_MCDI2 1020
2343 #define MC_CMD_PTP_OUT_FPGAREAD_LEN(num) (0+1*(num))
2344 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_NUM(len) (((len)-0)/1)
2345 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_OFST 0
2346 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_LEN 1
2347 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MINNUM 1
2348 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MAXNUM 252
2349 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MAXNUM_MCDI2 1020
2350
2351 /* MC_CMD_PTP_OUT_GET_TIME_FORMAT msgresponse */
2352 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_LEN 4
2353 /* Time format required/used by for this NIC. Applies to all PTP MCDI
2354  * operations that pass times between the host and firmware. If this operation
2355  * is not supported (older firmware) a format of seconds and nanoseconds should
2356  * be assumed. Note this enum is deprecated. Do not add to it- use the
2357  * TIME_FORMAT field in MC_CMD_PTP_OUT_GET_ATTRIBUTES instead.
2358  */
2359 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_FORMAT_OFST 0
2360 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_FORMAT_LEN 4
2361 /* enum: Times are in seconds and nanoseconds */
2362 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_SECONDS_NANOSECONDS 0x0
2363 /* enum: Major register has units of 16 second per tick, minor 8 ns per tick */
2364 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_16SECONDS_8NANOSECONDS 0x1
2365 /* enum: Major register has units of seconds, minor 2^-27s per tick */
2366 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_SECONDS_27FRACTION 0x2
2367
2368 /* MC_CMD_PTP_OUT_GET_ATTRIBUTES msgresponse */
2369 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_LEN 24
2370 /* Time format required/used by for this NIC. Applies to all PTP MCDI
2371  * operations that pass times between the host and firmware. If this operation
2372  * is not supported (older firmware) a format of seconds and nanoseconds should
2373  * be assumed.
2374  */
2375 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_TIME_FORMAT_OFST 0
2376 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_TIME_FORMAT_LEN 4
2377 /* enum: Times are in seconds and nanoseconds */
2378 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_NANOSECONDS 0x0
2379 /* enum: Major register has units of 16 second per tick, minor 8 ns per tick */
2380 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_16SECONDS_8NANOSECONDS 0x1
2381 /* enum: Major register has units of seconds, minor 2^-27s per tick */
2382 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_27FRACTION 0x2
2383 /* enum: Major register units are seconds, minor units are quarter nanoseconds
2384  */
2385 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_QTR_NANOSECONDS 0x3
2386 /* Minimum acceptable value for a corrected synchronization timeset. When
2387  * comparing host and NIC clock times, the MC returns a set of samples that
2388  * contain the host start and end time, the MC time when the host start was
2389  * detected and the time the MC waited between reading the time and detecting
2390  * the host end. The corrected sync window is the difference between the host
2391  * end and start times minus the time that the MC waited for host end.
2392  */
2393 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SYNC_WINDOW_MIN_OFST 4
2394 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SYNC_WINDOW_MIN_LEN 4
2395 /* Various PTP capabilities */
2396 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_CAPABILITIES_OFST 8
2397 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_CAPABILITIES_LEN 4
2398 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_REPORT_SYNC_STATUS_LBN 0
2399 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_REPORT_SYNC_STATUS_WIDTH 1
2400 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RX_TSTAMP_OOB_LBN 1
2401 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RX_TSTAMP_OOB_WIDTH 1
2402 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_64BIT_SECONDS_LBN 2
2403 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_64BIT_SECONDS_WIDTH 1
2404 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_FP44_FREQ_ADJ_LBN 3
2405 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_FP44_FREQ_ADJ_WIDTH 1
2406 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED0_OFST 12
2407 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED0_LEN 4
2408 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED1_OFST 16
2409 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED1_LEN 4
2410 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED2_OFST 20
2411 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED2_LEN 4
2412
2413 /* MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS msgresponse */
2414 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_LEN 16
2415 /* Uncorrected error on PTP transmit timestamps in NIC clock format */
2416 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_TRANSMIT_OFST 0
2417 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_TRANSMIT_LEN 4
2418 /* Uncorrected error on PTP receive timestamps in NIC clock format */
2419 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_RECEIVE_OFST 4
2420 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_RECEIVE_LEN 4
2421 /* Uncorrected error on PPS output in NIC clock format */
2422 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_OUT_OFST 8
2423 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_OUT_LEN 4
2424 /* Uncorrected error on PPS input in NIC clock format */
2425 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_IN_OFST 12
2426 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_IN_LEN 4
2427
2428 /* MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2 msgresponse */
2429 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_LEN 24
2430 /* Uncorrected error on PTP transmit timestamps in NIC clock format */
2431 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_TX_OFST 0
2432 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_TX_LEN 4
2433 /* Uncorrected error on PTP receive timestamps in NIC clock format */
2434 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_RX_OFST 4
2435 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_RX_LEN 4
2436 /* Uncorrected error on PPS output in NIC clock format */
2437 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_OUT_OFST 8
2438 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_OUT_LEN 4
2439 /* Uncorrected error on PPS input in NIC clock format */
2440 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_IN_OFST 12
2441 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_IN_LEN 4
2442 /* Uncorrected error on non-PTP transmit timestamps in NIC clock format */
2443 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_TX_OFST 16
2444 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_TX_LEN 4
2445 /* Uncorrected error on non-PTP receive timestamps in NIC clock format */
2446 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_RX_OFST 20
2447 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_RX_LEN 4
2448
2449 /* MC_CMD_PTP_OUT_MANFTEST_PPS msgresponse */
2450 #define MC_CMD_PTP_OUT_MANFTEST_PPS_LEN 4
2451 /* Results of testing */
2452 #define MC_CMD_PTP_OUT_MANFTEST_PPS_TEST_RESULT_OFST 0
2453 #define MC_CMD_PTP_OUT_MANFTEST_PPS_TEST_RESULT_LEN 4
2454 /*            Enum values, see field(s): */
2455 /*               MC_CMD_PTP_OUT_MANFTEST_BASIC/TEST_RESULT */
2456
2457 /* MC_CMD_PTP_OUT_SET_SYNC_STATUS msgresponse */
2458 #define MC_CMD_PTP_OUT_SET_SYNC_STATUS_LEN 0
2459
2460
2461 /***********************************/
2462 /* MC_CMD_CSR_READ32
2463  * Read 32bit words from the indirect memory map.
2464  */
2465 #define MC_CMD_CSR_READ32 0xc
2466 #undef  MC_CMD_0xc_PRIVILEGE_CTG
2467
2468 #define MC_CMD_0xc_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2469
2470 /* MC_CMD_CSR_READ32_IN msgrequest */
2471 #define MC_CMD_CSR_READ32_IN_LEN 12
2472 /* Address */
2473 #define MC_CMD_CSR_READ32_IN_ADDR_OFST 0
2474 #define MC_CMD_CSR_READ32_IN_ADDR_LEN 4
2475 #define MC_CMD_CSR_READ32_IN_STEP_OFST 4
2476 #define MC_CMD_CSR_READ32_IN_STEP_LEN 4
2477 #define MC_CMD_CSR_READ32_IN_NUMWORDS_OFST 8
2478 #define MC_CMD_CSR_READ32_IN_NUMWORDS_LEN 4
2479
2480 /* MC_CMD_CSR_READ32_OUT msgresponse */
2481 #define MC_CMD_CSR_READ32_OUT_LENMIN 4
2482 #define MC_CMD_CSR_READ32_OUT_LENMAX 252
2483 #define MC_CMD_CSR_READ32_OUT_LENMAX_MCDI2 1020
2484 #define MC_CMD_CSR_READ32_OUT_LEN(num) (0+4*(num))
2485 #define MC_CMD_CSR_READ32_OUT_BUFFER_NUM(len) (((len)-0)/4)
2486 /* The last dword is the status, not a value read */
2487 #define MC_CMD_CSR_READ32_OUT_BUFFER_OFST 0
2488 #define MC_CMD_CSR_READ32_OUT_BUFFER_LEN 4
2489 #define MC_CMD_CSR_READ32_OUT_BUFFER_MINNUM 1
2490 #define MC_CMD_CSR_READ32_OUT_BUFFER_MAXNUM 63
2491 #define MC_CMD_CSR_READ32_OUT_BUFFER_MAXNUM_MCDI2 255
2492
2493
2494 /***********************************/
2495 /* MC_CMD_CSR_WRITE32
2496  * Write 32bit dwords to the indirect memory map.
2497  */
2498 #define MC_CMD_CSR_WRITE32 0xd
2499 #undef  MC_CMD_0xd_PRIVILEGE_CTG
2500
2501 #define MC_CMD_0xd_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2502
2503 /* MC_CMD_CSR_WRITE32_IN msgrequest */
2504 #define MC_CMD_CSR_WRITE32_IN_LENMIN 12
2505 #define MC_CMD_CSR_WRITE32_IN_LENMAX 252
2506 #define MC_CMD_CSR_WRITE32_IN_LENMAX_MCDI2 1020
2507 #define MC_CMD_CSR_WRITE32_IN_LEN(num) (8+4*(num))
2508 #define MC_CMD_CSR_WRITE32_IN_BUFFER_NUM(len) (((len)-8)/4)
2509 /* Address */
2510 #define MC_CMD_CSR_WRITE32_IN_ADDR_OFST 0
2511 #define MC_CMD_CSR_WRITE32_IN_ADDR_LEN 4
2512 #define MC_CMD_CSR_WRITE32_IN_STEP_OFST 4
2513 #define MC_CMD_CSR_WRITE32_IN_STEP_LEN 4
2514 #define MC_CMD_CSR_WRITE32_IN_BUFFER_OFST 8
2515 #define MC_CMD_CSR_WRITE32_IN_BUFFER_LEN 4
2516 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MINNUM 1
2517 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MAXNUM 61
2518 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MAXNUM_MCDI2 253
2519
2520 /* MC_CMD_CSR_WRITE32_OUT msgresponse */
2521 #define MC_CMD_CSR_WRITE32_OUT_LEN 4
2522 #define MC_CMD_CSR_WRITE32_OUT_STATUS_OFST 0
2523 #define MC_CMD_CSR_WRITE32_OUT_STATUS_LEN 4
2524
2525
2526 /***********************************/
2527 /* MC_CMD_HP
2528  * These commands are used for HP related features. They are grouped under one
2529  * MCDI command to avoid creating too many MCDI commands.
2530  */
2531 #define MC_CMD_HP 0x54
2532 #undef  MC_CMD_0x54_PRIVILEGE_CTG
2533
2534 #define MC_CMD_0x54_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
2535
2536 /* MC_CMD_HP_IN msgrequest */
2537 #define MC_CMD_HP_IN_LEN 16
2538 /* HP OCSD sub-command. When address is not NULL, request activation of OCSD at
2539  * the specified address with the specified interval.When address is NULL,
2540  * INTERVAL is interpreted as a command: 0: stop OCSD / 1: Report OCSD current
2541  * state / 2: (debug) Show temperature reported by one of the supported
2542  * sensors.
2543  */
2544 #define MC_CMD_HP_IN_SUBCMD_OFST 0
2545 #define MC_CMD_HP_IN_SUBCMD_LEN 4
2546 /* enum: OCSD (Option Card Sensor Data) sub-command. */
2547 #define MC_CMD_HP_IN_OCSD_SUBCMD 0x0
2548 /* enum: Last known valid HP sub-command. */
2549 #define MC_CMD_HP_IN_LAST_SUBCMD 0x0
2550 /* The address to the array of sensor fields. (Or NULL to use a sub-command.)
2551  */
2552 #define MC_CMD_HP_IN_OCSD_ADDR_OFST 4
2553 #define MC_CMD_HP_IN_OCSD_ADDR_LEN 8
2554 #define MC_CMD_HP_IN_OCSD_ADDR_LO_OFST 4
2555 #define MC_CMD_HP_IN_OCSD_ADDR_HI_OFST 8
2556 /* The requested update interval, in seconds. (Or the sub-command if ADDR is
2557  * NULL.)
2558  */
2559 #define MC_CMD_HP_IN_OCSD_INTERVAL_OFST 12
2560 #define MC_CMD_HP_IN_OCSD_INTERVAL_LEN 4
2561
2562 /* MC_CMD_HP_OUT msgresponse */
2563 #define MC_CMD_HP_OUT_LEN 4
2564 #define MC_CMD_HP_OUT_OCSD_STATUS_OFST 0
2565 #define MC_CMD_HP_OUT_OCSD_STATUS_LEN 4
2566 /* enum: OCSD stopped for this card. */
2567 #define MC_CMD_HP_OUT_OCSD_STOPPED 0x1
2568 /* enum: OCSD was successfully started with the address provided. */
2569 #define MC_CMD_HP_OUT_OCSD_STARTED 0x2
2570 /* enum: OCSD was already started for this card. */
2571 #define MC_CMD_HP_OUT_OCSD_ALREADY_STARTED 0x3
2572
2573
2574 /***********************************/
2575 /* MC_CMD_STACKINFO
2576  * Get stack information.
2577  */
2578 #define MC_CMD_STACKINFO 0xf
2579 #undef  MC_CMD_0xf_PRIVILEGE_CTG
2580
2581 #define MC_CMD_0xf_PRIVILEGE_CTG SRIOV_CTG_ADMIN
2582
2583 /* MC_CMD_STACKINFO_IN msgrequest */
2584 #define MC_CMD_STACKINFO_IN_LEN 0
2585
2586 /* MC_CMD_STACKINFO_OUT msgresponse */
2587 #define MC_CMD_STACKINFO_OUT_LENMIN 12
2588 #define MC_CMD_STACKINFO_OUT_LENMAX 252
2589 #define MC_CMD_STACKINFO_OUT_LENMAX_MCDI2 1020
2590 #define MC_CMD_STACKINFO_OUT_LEN(num) (0+12*(num))
2591 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_NUM(len) (((len)-0)/12)
2592 /* (thread ptr, stack size, free space) for each thread in system */
2593 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_OFST 0
2594 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_LEN 12
2595 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MINNUM 1
2596 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MAXNUM 21
2597 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MAXNUM_MCDI2 85
2598
2599
2600 /***********************************/
2601 /* MC_CMD_MDIO_READ
2602  * MDIO register read.
2603  */
2604 #define MC_CMD_MDIO_READ 0x10
2605 #undef  MC_CMD_0x10_PRIVILEGE_CTG
2606
2607 #define MC_CMD_0x10_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2608
2609 /* MC_CMD_MDIO_READ_IN msgrequest */
2610 #define MC_CMD_MDIO_READ_IN_LEN 16
2611 /* Bus number; there are two MDIO buses: one for the internal PHY, and one for
2612  * external devices.
2613  */
2614 #define MC_CMD_MDIO_READ_IN_BUS_OFST 0
2615 #define MC_CMD_MDIO_READ_IN_BUS_LEN 4
2616 /* enum: Internal. */
2617 #define MC_CMD_MDIO_BUS_INTERNAL 0x0
2618 /* enum: External. */
2619 #define MC_CMD_MDIO_BUS_EXTERNAL 0x1
2620 /* Port address */
2621 #define MC_CMD_MDIO_READ_IN_PRTAD_OFST 4
2622 #define MC_CMD_MDIO_READ_IN_PRTAD_LEN 4
2623 /* Device Address or clause 22. */
2624 #define MC_CMD_MDIO_READ_IN_DEVAD_OFST 8
2625 #define MC_CMD_MDIO_READ_IN_DEVAD_LEN 4
2626 /* enum: By default all the MCDI MDIO operations perform clause45 mode. If you
2627  * want to use clause22 then set DEVAD = MC_CMD_MDIO_CLAUSE22.
2628  */
2629 #define MC_CMD_MDIO_CLAUSE22 0x20
2630 /* Address */
2631 #define MC_CMD_MDIO_READ_IN_ADDR_OFST 12
2632 #define MC_CMD_MDIO_READ_IN_ADDR_LEN 4
2633
2634 /* MC_CMD_MDIO_READ_OUT msgresponse */
2635 #define MC_CMD_MDIO_READ_OUT_LEN 8
2636 /* Value */
2637 #define MC_CMD_MDIO_READ_OUT_VALUE_OFST 0
2638 #define MC_CMD_MDIO_READ_OUT_VALUE_LEN 4
2639 /* Status the MDIO commands return the raw status bits from the MDIO block. A
2640  * "good" transaction should have the DONE bit set and all other bits clear.
2641  */
2642 #define MC_CMD_MDIO_READ_OUT_STATUS_OFST 4
2643 #define MC_CMD_MDIO_READ_OUT_STATUS_LEN 4
2644 /* enum: Good. */
2645 #define MC_CMD_MDIO_STATUS_GOOD 0x8
2646
2647
2648 /***********************************/
2649 /* MC_CMD_MDIO_WRITE
2650  * MDIO register write.
2651  */
2652 #define MC_CMD_MDIO_WRITE 0x11
2653 #undef  MC_CMD_0x11_PRIVILEGE_CTG
2654
2655 #define MC_CMD_0x11_PRIVILEGE_CTG SRIOV_CTG_ADMIN
2656
2657 /* MC_CMD_MDIO_WRITE_IN msgrequest */
2658 #define MC_CMD_MDIO_WRITE_IN_LEN 20
2659 /* Bus number; there are two MDIO buses: one for the internal PHY, and one for
2660  * external devices.
2661  */
2662 #define MC_CMD_MDIO_WRITE_IN_BUS_OFST 0
2663 #define MC_CMD_MDIO_WRITE_IN_BUS_LEN 4
2664 /* enum: Internal. */
2665 /*               MC_CMD_MDIO_BUS_INTERNAL 0x0 */
2666 /* enum: External. */
2667 /*               MC_CMD_MDIO_BUS_EXTERNAL 0x1 */
2668 /* Port address */
2669 #define MC_CMD_MDIO_WRITE_IN_PRTAD_OFST 4
2670 #define MC_CMD_MDIO_WRITE_IN_PRTAD_LEN 4
2671 /* Device Address or clause 22. */
2672 #define MC_CMD_MDIO_WRITE_IN_DEVAD_OFST 8
2673 #define MC_CMD_MDIO_WRITE_IN_DEVAD_LEN 4
2674 /* enum: By default all the MCDI MDIO operations perform clause45 mode. If you
2675  * want to use clause22 then set DEVAD = MC_CMD_MDIO_CLAUSE22.
2676  */
2677 /*               MC_CMD_MDIO_CLAUSE22 0x20 */
2678 /* Address */
2679 #define MC_CMD_MDIO_WRITE_IN_ADDR_OFST 12
2680 #define MC_CMD_MDIO_WRITE_IN_ADDR_LEN 4
2681 /* Value */
2682 #define MC_CMD_MDIO_WRITE_IN_VALUE_OFST 16
2683 #define MC_CMD_MDIO_WRITE_IN_VALUE_LEN 4
2684
2685 /* MC_CMD_MDIO_WRITE_OUT msgresponse */
2686 #define MC_CMD_MDIO_WRITE_OUT_LEN 4
2687 /* Status; the MDIO commands return the raw status bits from the MDIO block. A
2688  * "good" transaction should have the DONE bit set and all other bits clear.
2689  */
2690 #define MC_CMD_MDIO_WRITE_OUT_STATUS_OFST 0
2691 #define MC_CMD_MDIO_WRITE_OUT_STATUS_LEN 4
2692 /* enum: Good. */
2693 /*               MC_CMD_MDIO_STATUS_GOOD 0x8 */
2694
2695
2696 /***********************************/
2697 /* MC_CMD_DBI_WRITE
2698  * Write DBI register(s).
2699  */
2700 #define MC_CMD_DBI_WRITE 0x12
2701 #undef  MC_CMD_0x12_PRIVILEGE_CTG
2702
2703 #define MC_CMD_0x12_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2704
2705 /* MC_CMD_DBI_WRITE_IN msgrequest */
2706 #define MC_CMD_DBI_WRITE_IN_LENMIN 12
2707 #define MC_CMD_DBI_WRITE_IN_LENMAX 252
2708 #define MC_CMD_DBI_WRITE_IN_LENMAX_MCDI2 1020
2709 #define MC_CMD_DBI_WRITE_IN_LEN(num) (0+12*(num))
2710 #define MC_CMD_DBI_WRITE_IN_DBIWROP_NUM(len) (((len)-0)/12)
2711 /* Each write op consists of an address (offset 0), byte enable/VF/CS2 (offset
2712  * 32) and value (offset 64). See MC_CMD_DBIWROP_TYPEDEF.
2713  */
2714 #define MC_CMD_DBI_WRITE_IN_DBIWROP_OFST 0
2715 #define MC_CMD_DBI_WRITE_IN_DBIWROP_LEN 12
2716 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MINNUM 1
2717 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MAXNUM 21
2718 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MAXNUM_MCDI2 85
2719
2720 /* MC_CMD_DBI_WRITE_OUT msgresponse */
2721 #define MC_CMD_DBI_WRITE_OUT_LEN 0
2722
2723 /* MC_CMD_DBIWROP_TYPEDEF structuredef */
2724 #define MC_CMD_DBIWROP_TYPEDEF_LEN 12
2725 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_OFST 0
2726 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_LEN 4
2727 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_LBN 0
2728 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_WIDTH 32
2729 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_OFST 4
2730 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_LEN 4
2731 #define MC_CMD_DBIWROP_TYPEDEF_VF_NUM_LBN 16
2732 #define MC_CMD_DBIWROP_TYPEDEF_VF_NUM_WIDTH 16
2733 #define MC_CMD_DBIWROP_TYPEDEF_VF_ACTIVE_LBN 15
2734 #define MC_CMD_DBIWROP_TYPEDEF_VF_ACTIVE_WIDTH 1
2735 #define MC_CMD_DBIWROP_TYPEDEF_CS2_LBN 14
2736 #define MC_CMD_DBIWROP_TYPEDEF_CS2_WIDTH 1
2737 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_LBN 32
2738 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_WIDTH 32
2739 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_OFST 8
2740 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_LEN 4
2741 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_LBN 64
2742 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_WIDTH 32
2743
2744
2745 /***********************************/
2746 /* MC_CMD_PORT_READ32
2747  * Read a 32-bit register from the indirect port register map. The port to
2748  * access is implied by the Shared memory channel used.
2749  */
2750 #define MC_CMD_PORT_READ32 0x14
2751
2752 /* MC_CMD_PORT_READ32_IN msgrequest */
2753 #define MC_CMD_PORT_READ32_IN_LEN 4
2754 /* Address */
2755 #define MC_CMD_PORT_READ32_IN_ADDR_OFST 0
2756 #define MC_CMD_PORT_READ32_IN_ADDR_LEN 4
2757
2758 /* MC_CMD_PORT_READ32_OUT msgresponse */
2759 #define MC_CMD_PORT_READ32_OUT_LEN 8
2760 /* Value */
2761 #define MC_CMD_PORT_READ32_OUT_VALUE_OFST 0
2762 #define MC_CMD_PORT_READ32_OUT_VALUE_LEN 4
2763 /* Status */
2764 #define MC_CMD_PORT_READ32_OUT_STATUS_OFST 4
2765 #define MC_CMD_PORT_READ32_OUT_STATUS_LEN 4
2766
2767
2768 /***********************************/
2769 /* MC_CMD_PORT_WRITE32
2770  * Write a 32-bit register to the indirect port register map. The port to
2771  * access is implied by the Shared memory channel used.
2772  */
2773 #define MC_CMD_PORT_WRITE32 0x15
2774
2775 /* MC_CMD_PORT_WRITE32_IN msgrequest */
2776 #define MC_CMD_PORT_WRITE32_IN_LEN 8
2777 /* Address */
2778 #define MC_CMD_PORT_WRITE32_IN_ADDR_OFST 0
2779 #define MC_CMD_PORT_WRITE32_IN_ADDR_LEN 4
2780 /* Value */
2781 #define MC_CMD_PORT_WRITE32_IN_VALUE_OFST 4
2782 #define MC_CMD_PORT_WRITE32_IN_VALUE_LEN 4
2783
2784 /* MC_CMD_PORT_WRITE32_OUT msgresponse */
2785 #define MC_CMD_PORT_WRITE32_OUT_LEN 4
2786 /* Status */
2787 #define MC_CMD_PORT_WRITE32_OUT_STATUS_OFST 0
2788 #define MC_CMD_PORT_WRITE32_OUT_STATUS_LEN 4
2789
2790
2791 /***********************************/
2792 /* MC_CMD_PORT_READ128
2793  * Read a 128-bit register from the indirect port register map. The port to
2794  * access is implied by the Shared memory channel used.
2795  */
2796 #define MC_CMD_PORT_READ128 0x16
2797
2798 /* MC_CMD_PORT_READ128_IN msgrequest */
2799 #define MC_CMD_PORT_READ128_IN_LEN 4
2800 /* Address */
2801 #define MC_CMD_PORT_READ128_IN_ADDR_OFST 0
2802 #define MC_CMD_PORT_READ128_IN_ADDR_LEN 4
2803
2804 /* MC_CMD_PORT_READ128_OUT msgresponse */
2805 #define MC_CMD_PORT_READ128_OUT_LEN 20
2806 /* Value */
2807 #define MC_CMD_PORT_READ128_OUT_VALUE_OFST 0
2808 #define MC_CMD_PORT_READ128_OUT_VALUE_LEN 16
2809 /* Status */
2810 #define MC_CMD_PORT_READ128_OUT_STATUS_OFST 16
2811 #define MC_CMD_PORT_READ128_OUT_STATUS_LEN 4
2812
2813
2814 /***********************************/
2815 /* MC_CMD_PORT_WRITE128
2816  * Write a 128-bit register to the indirect port register map. The port to
2817  * access is implied by the Shared memory channel used.
2818  */
2819 #define MC_CMD_PORT_WRITE128 0x17
2820
2821 /* MC_CMD_PORT_WRITE128_IN msgrequest */
2822 #define MC_CMD_PORT_WRITE128_IN_LEN 20
2823 /* Address */
2824 #define MC_CMD_PORT_WRITE128_IN_ADDR_OFST 0
2825 #define MC_CMD_PORT_WRITE128_IN_ADDR_LEN 4
2826 /* Value */
2827 #define MC_CMD_PORT_WRITE128_IN_VALUE_OFST 4
2828 #define MC_CMD_PORT_WRITE128_IN_VALUE_LEN 16
2829
2830 /* MC_CMD_PORT_WRITE128_OUT msgresponse */
2831 #define MC_CMD_PORT_WRITE128_OUT_LEN 4
2832 /* Status */
2833 #define MC_CMD_PORT_WRITE128_OUT_STATUS_OFST 0
2834 #define MC_CMD_PORT_WRITE128_OUT_STATUS_LEN 4
2835
2836 /* MC_CMD_CAPABILITIES structuredef */
2837 #define MC_CMD_CAPABILITIES_LEN 4
2838 /* Small buf table. */
2839 #define MC_CMD_CAPABILITIES_SMALL_BUF_TBL_LBN 0
2840 #define MC_CMD_CAPABILITIES_SMALL_BUF_TBL_WIDTH 1
2841 /* Turbo mode (for Maranello). */
2842 #define MC_CMD_CAPABILITIES_TURBO_LBN 1
2843 #define MC_CMD_CAPABILITIES_TURBO_WIDTH 1
2844 /* Turbo mode active (for Maranello). */
2845 #define MC_CMD_CAPABILITIES_TURBO_ACTIVE_LBN 2
2846 #define MC_CMD_CAPABILITIES_TURBO_ACTIVE_WIDTH 1
2847 /* PTP offload. */
2848 #define MC_CMD_CAPABILITIES_PTP_LBN 3
2849 #define MC_CMD_CAPABILITIES_PTP_WIDTH 1
2850 /* AOE mode. */
2851 #define MC_CMD_CAPABILITIES_AOE_LBN 4
2852 #define MC_CMD_CAPABILITIES_AOE_WIDTH 1
2853 /* AOE mode active. */
2854 #define MC_CMD_CAPABILITIES_AOE_ACTIVE_LBN 5
2855 #define MC_CMD_CAPABILITIES_AOE_ACTIVE_WIDTH 1
2856 /* AOE mode active. */
2857 #define MC_CMD_CAPABILITIES_FC_ACTIVE_LBN 6
2858 #define MC_CMD_CAPABILITIES_FC_ACTIVE_WIDTH 1
2859 #define MC_CMD_CAPABILITIES_RESERVED_LBN 7
2860 #define MC_CMD_CAPABILITIES_RESERVED_WIDTH 25
2861
2862
2863 /***********************************/
2864 /* MC_CMD_GET_BOARD_CFG
2865  * Returns the MC firmware configuration structure.
2866  */
2867 #define MC_CMD_GET_BOARD_CFG 0x18
2868 #undef  MC_CMD_0x18_PRIVILEGE_CTG
2869
2870 #define MC_CMD_0x18_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2871
2872 /* MC_CMD_GET_BOARD_CFG_IN msgrequest */
2873 #define MC_CMD_GET_BOARD_CFG_IN_LEN 0
2874
2875 /* MC_CMD_GET_BOARD_CFG_OUT msgresponse */
2876 #define MC_CMD_GET_BOARD_CFG_OUT_LENMIN 96
2877 #define MC_CMD_GET_BOARD_CFG_OUT_LENMAX 136
2878 #define MC_CMD_GET_BOARD_CFG_OUT_LENMAX_MCDI2 136
2879 #define MC_CMD_GET_BOARD_CFG_OUT_LEN(num) (72+2*(num))
2880 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_NUM(len) (((len)-72)/2)
2881 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_TYPE_OFST 0
2882 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_TYPE_LEN 4
2883 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_NAME_OFST 4
2884 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_NAME_LEN 32
2885 /* Capabilities for Siena Port0 (see struct MC_CMD_CAPABILITIES). Unused on
2886  * EF10 and later (use MC_CMD_GET_CAPABILITIES).
2887  */
2888 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT0_OFST 36
2889 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT0_LEN 4
2890 /* Capabilities for Siena Port1 (see struct MC_CMD_CAPABILITIES). Unused on
2891  * EF10 and later (use MC_CMD_GET_CAPABILITIES).
2892  */
2893 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT1_OFST 40
2894 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT1_LEN 4
2895 /* Base MAC address for Siena Port0. Unused on EF10 and later (use
2896  * MC_CMD_GET_MAC_ADDRESSES).
2897  */
2898 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT0_OFST 44
2899 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT0_LEN 6
2900 /* Base MAC address for Siena Port1. Unused on EF10 and later (use
2901  * MC_CMD_GET_MAC_ADDRESSES).
2902  */
2903 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT1_OFST 50
2904 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT1_LEN 6
2905 /* Size of MAC address pool for Siena Port0. Unused on EF10 and later (use
2906  * MC_CMD_GET_MAC_ADDRESSES).
2907  */
2908 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT0_OFST 56
2909 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT0_LEN 4
2910 /* Size of MAC address pool for Siena Port1. Unused on EF10 and later (use
2911  * MC_CMD_GET_MAC_ADDRESSES).
2912  */
2913 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT1_OFST 60
2914 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT1_LEN 4
2915 /* Increment between addresses in MAC address pool for Siena Port0. Unused on
2916  * EF10 and later (use MC_CMD_GET_MAC_ADDRESSES).
2917  */
2918 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT0_OFST 64
2919 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT0_LEN 4
2920 /* Increment between addresses in MAC address pool for Siena Port1. Unused on
2921  * EF10 and later (use MC_CMD_GET_MAC_ADDRESSES).
2922  */
2923 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT1_OFST 68
2924 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT1_LEN 4
2925 /* Siena only. This field contains a 16-bit value for each of the types of
2926  * NVRAM area. The values are defined in the firmware/mc/platform/.c file for a
2927  * specific board type, but otherwise have no meaning to the MC; they are used
2928  * by the driver to manage selection of appropriate firmware updates. Unused on
2929  * EF10 and later (use MC_CMD_NVRAM_METADATA).
2930  */
2931 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_OFST 72
2932 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_LEN 2
2933 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MINNUM 12
2934 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MAXNUM 32
2935 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MAXNUM_MCDI2 32
2936
2937
2938 /***********************************/
2939 /* MC_CMD_DBI_READX
2940  * Read DBI register(s) -- extended functionality
2941  */
2942 #define MC_CMD_DBI_READX 0x19
2943 #undef  MC_CMD_0x19_PRIVILEGE_CTG
2944
2945 #define MC_CMD_0x19_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2946
2947 /* MC_CMD_DBI_READX_IN msgrequest */
2948 #define MC_CMD_DBI_READX_IN_LENMIN 8
2949 #define MC_CMD_DBI_READX_IN_LENMAX 248
2950 #define MC_CMD_DBI_READX_IN_LENMAX_MCDI2 1016
2951 #define MC_CMD_DBI_READX_IN_LEN(num) (0+8*(num))
2952 #define MC_CMD_DBI_READX_IN_DBIRDOP_NUM(len) (((len)-0)/8)
2953 /* Each Read op consists of an address (offset 0), VF/CS2) */
2954 #define MC_CMD_DBI_READX_IN_DBIRDOP_OFST 0
2955 #define MC_CMD_DBI_READX_IN_DBIRDOP_LEN 8
2956 #define MC_CMD_DBI_READX_IN_DBIRDOP_LO_OFST 0
2957 #define MC_CMD_DBI_READX_IN_DBIRDOP_HI_OFST 4
2958 #define MC_CMD_DBI_READX_IN_DBIRDOP_MINNUM 1
2959 #define MC_CMD_DBI_READX_IN_DBIRDOP_MAXNUM 31
2960 #define MC_CMD_DBI_READX_IN_DBIRDOP_MAXNUM_MCDI2 127
2961
2962 /* MC_CMD_DBI_READX_OUT msgresponse */
2963 #define MC_CMD_DBI_READX_OUT_LENMIN 4
2964 #define MC_CMD_DBI_READX_OUT_LENMAX 252
2965 #define MC_CMD_DBI_READX_OUT_LENMAX_MCDI2 1020
2966 #define MC_CMD_DBI_READX_OUT_LEN(num) (0+4*(num))
2967 #define MC_CMD_DBI_READX_OUT_VALUE_NUM(len) (((len)-0)/4)
2968 /* Value */
2969 #define MC_CMD_DBI_READX_OUT_VALUE_OFST 0
2970 #define MC_CMD_DBI_READX_OUT_VALUE_LEN 4
2971 #define MC_CMD_DBI_READX_OUT_VALUE_MINNUM 1
2972 #define MC_CMD_DBI_READX_OUT_VALUE_MAXNUM 63
2973 #define MC_CMD_DBI_READX_OUT_VALUE_MAXNUM_MCDI2 255
2974
2975 /* MC_CMD_DBIRDOP_TYPEDEF structuredef */
2976 #define MC_CMD_DBIRDOP_TYPEDEF_LEN 8
2977 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_OFST 0
2978 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_LEN 4
2979 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_LBN 0
2980 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_WIDTH 32
2981 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_OFST 4
2982 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_LEN 4
2983 #define MC_CMD_DBIRDOP_TYPEDEF_VF_NUM_LBN 16
2984 #define MC_CMD_DBIRDOP_TYPEDEF_VF_NUM_WIDTH 16
2985 #define MC_CMD_DBIRDOP_TYPEDEF_VF_ACTIVE_LBN 15
2986 #define MC_CMD_DBIRDOP_TYPEDEF_VF_ACTIVE_WIDTH 1
2987 #define MC_CMD_DBIRDOP_TYPEDEF_CS2_LBN 14
2988 #define MC_CMD_DBIRDOP_TYPEDEF_CS2_WIDTH 1
2989 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_LBN 32
2990 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_WIDTH 32
2991
2992
2993 /***********************************/
2994 /* MC_CMD_SET_RAND_SEED
2995  * Set the 16byte seed for the MC pseudo-random generator.
2996  */
2997 #define MC_CMD_SET_RAND_SEED 0x1a
2998 #undef  MC_CMD_0x1a_PRIVILEGE_CTG
2999
3000 #define MC_CMD_0x1a_PRIVILEGE_CTG SRIOV_CTG_INSECURE
3001
3002 /* MC_CMD_SET_RAND_SEED_IN msgrequest */
3003 #define MC_CMD_SET_RAND_SEED_IN_LEN 16
3004 /* Seed value. */
3005 #define MC_CMD_SET_RAND_SEED_IN_SEED_OFST 0
3006 #define MC_CMD_SET_RAND_SEED_IN_SEED_LEN 16
3007
3008 /* MC_CMD_SET_RAND_SEED_OUT msgresponse */
3009 #define MC_CMD_SET_RAND_SEED_OUT_LEN 0
3010
3011
3012 /***********************************/
3013 /* MC_CMD_LTSSM_HIST
3014  * Retrieve the history of the LTSSM, if the build supports it.
3015  */
3016 #define MC_CMD_LTSSM_HIST 0x1b
3017
3018 /* MC_CMD_LTSSM_HIST_IN msgrequest */
3019 #define MC_CMD_LTSSM_HIST_IN_LEN 0
3020
3021 /* MC_CMD_LTSSM_HIST_OUT msgresponse */
3022 #define MC_CMD_LTSSM_HIST_OUT_LENMIN 0
3023 #define MC_CMD_LTSSM_HIST_OUT_LENMAX 252
3024 #define MC_CMD_LTSSM_HIST_OUT_LENMAX_MCDI2 1020
3025 #define MC_CMD_LTSSM_HIST_OUT_LEN(num) (0+4*(num))
3026 #define MC_CMD_LTSSM_HIST_OUT_DATA_NUM(len) (((len)-0)/4)
3027 /* variable number of LTSSM values, as bytes. The history is read-to-clear. */
3028 #define MC_CMD_LTSSM_HIST_OUT_DATA_OFST 0
3029 #define MC_CMD_LTSSM_HIST_OUT_DATA_LEN 4
3030 #define MC_CMD_LTSSM_HIST_OUT_DATA_MINNUM 0
3031 #define MC_CMD_LTSSM_HIST_OUT_DATA_MAXNUM 63
3032 #define MC_CMD_LTSSM_HIST_OUT_DATA_MAXNUM_MCDI2 255
3033
3034
3035 /***********************************/
3036 /* MC_CMD_DRV_ATTACH
3037  * Inform MCPU that this port is managed on the host (i.e. driver active). For
3038  * Huntington, also request the preferred datapath firmware to use if possible
3039  * (it may not be possible for this request to be fulfilled; the driver must
3040  * issue a subsequent MC_CMD_GET_CAPABILITIES command to determine which
3041  * features are actually available). The FIRMWARE_ID field is ignored by older
3042  * platforms.
3043  */
3044 #define MC_CMD_DRV_ATTACH 0x1c
3045 #undef  MC_CMD_0x1c_PRIVILEGE_CTG
3046
3047 #define MC_CMD_0x1c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3048
3049 /* MC_CMD_DRV_ATTACH_IN msgrequest */
3050 #define MC_CMD_DRV_ATTACH_IN_LEN 12
3051 /* new state to set if UPDATE=1 */
3052 #define MC_CMD_DRV_ATTACH_IN_NEW_STATE_OFST 0
3053 #define MC_CMD_DRV_ATTACH_IN_NEW_STATE_LEN 4
3054 #define MC_CMD_DRV_ATTACH_LBN 0
3055 #define MC_CMD_DRV_ATTACH_WIDTH 1
3056 #define MC_CMD_DRV_ATTACH_IN_ATTACH_LBN 0
3057 #define MC_CMD_DRV_ATTACH_IN_ATTACH_WIDTH 1
3058 #define MC_CMD_DRV_PREBOOT_LBN 1
3059 #define MC_CMD_DRV_PREBOOT_WIDTH 1
3060 #define MC_CMD_DRV_ATTACH_IN_PREBOOT_LBN 1
3061 #define MC_CMD_DRV_ATTACH_IN_PREBOOT_WIDTH 1
3062 #define MC_CMD_DRV_ATTACH_IN_SUBVARIANT_AWARE_LBN 2
3063 #define MC_CMD_DRV_ATTACH_IN_SUBVARIANT_AWARE_WIDTH 1
3064 #define MC_CMD_DRV_ATTACH_IN_WANT_VI_SPREADING_LBN 3
3065 #define MC_CMD_DRV_ATTACH_IN_WANT_VI_SPREADING_WIDTH 1
3066 #define MC_CMD_DRV_ATTACH_IN_WANT_V2_LINKCHANGES_LBN 4
3067 #define MC_CMD_DRV_ATTACH_IN_WANT_V2_LINKCHANGES_WIDTH 1
3068 #define MC_CMD_DRV_ATTACH_IN_WANT_RX_VI_SPREADING_INHIBIT_LBN 5
3069 #define MC_CMD_DRV_ATTACH_IN_WANT_RX_VI_SPREADING_INHIBIT_WIDTH 1
3070 #define MC_CMD_DRV_ATTACH_IN_WANT_TX_ONLY_SPREADING_LBN 5
3071 #define MC_CMD_DRV_ATTACH_IN_WANT_TX_ONLY_SPREADING_WIDTH 1
3072 /* 1 to set new state, or 0 to just report the existing state */
3073 #define MC_CMD_DRV_ATTACH_IN_UPDATE_OFST 4
3074 #define MC_CMD_DRV_ATTACH_IN_UPDATE_LEN 4
3075 /* preferred datapath firmware (for Huntington; ignored for Siena) */
3076 #define MC_CMD_DRV_ATTACH_IN_FIRMWARE_ID_OFST 8
3077 #define MC_CMD_DRV_ATTACH_IN_FIRMWARE_ID_LEN 4
3078 /* enum: Prefer to use full featured firmware */
3079 #define MC_CMD_FW_FULL_FEATURED 0x0
3080 /* enum: Prefer to use firmware with fewer features but lower latency */
3081 #define MC_CMD_FW_LOW_LATENCY 0x1
3082 /* enum: Prefer to use firmware for SolarCapture packed stream mode */
3083 #define MC_CMD_FW_PACKED_STREAM 0x2
3084 /* enum: Prefer to use firmware with fewer features and simpler TX event
3085  * batching but higher TX packet rate
3086  */
3087 #define MC_CMD_FW_HIGH_TX_RATE 0x3
3088 /* enum: Reserved value */
3089 #define MC_CMD_FW_PACKED_STREAM_HASH_MODE_1 0x4
3090 /* enum: Prefer to use firmware with additional "rules engine" filtering
3091  * support
3092  */
3093 #define MC_CMD_FW_RULES_ENGINE 0x5
3094 /* enum: Prefer to use firmware with additional DPDK support */
3095 #define MC_CMD_FW_DPDK 0x6
3096 /* enum: Prefer to use "l3xudp" custom datapath firmware (see SF-119495-PD and
3097  * bug69716)
3098  */
3099 #define MC_CMD_FW_L3XUDP 0x7
3100 /* enum: Requests that the MC keep whatever datapath firmware is currently
3101  * running. It's used for test purposes, where we want to be able to shmboot
3102  * special test firmware variants. This option is only recognised in eftest
3103  * (i.e. non-production) builds.
3104  */
3105 #define MC_CMD_FW_KEEP_CURRENT_EFTEST_ONLY 0xfffffffe
3106 /* enum: Only this option is allowed for non-admin functions */
3107 #define MC_CMD_FW_DONT_CARE 0xffffffff
3108
3109 /* MC_CMD_DRV_ATTACH_IN_V2 msgrequest: Updated DRV_ATTACH to include driver
3110  * version
3111  */
3112 #define MC_CMD_DRV_ATTACH_IN_V2_LEN 32
3113 /* new state to set if UPDATE=1 */
3114 #define MC_CMD_DRV_ATTACH_IN_V2_NEW_STATE_OFST 0
3115 #define MC_CMD_DRV_ATTACH_IN_V2_NEW_STATE_LEN 4
3116 /*             MC_CMD_DRV_ATTACH_LBN 0 */
3117 /*             MC_CMD_DRV_ATTACH_WIDTH 1 */
3118 #define MC_CMD_DRV_ATTACH_IN_V2_ATTACH_LBN 0
3119 #define MC_CMD_DRV_ATTACH_IN_V2_ATTACH_WIDTH 1
3120 /*             MC_CMD_DRV_PREBOOT_LBN 1 */
3121 /*             MC_CMD_DRV_PREBOOT_WIDTH 1 */
3122 #define MC_CMD_DRV_ATTACH_IN_V2_PREBOOT_LBN 1
3123 #define MC_CMD_DRV_ATTACH_IN_V2_PREBOOT_WIDTH 1
3124 #define MC_CMD_DRV_ATTACH_IN_V2_SUBVARIANT_AWARE_LBN 2
3125 #define MC_CMD_DRV_ATTACH_IN_V2_SUBVARIANT_AWARE_WIDTH 1
3126 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_VI_SPREADING_LBN 3
3127 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_VI_SPREADING_WIDTH 1
3128 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_V2_LINKCHANGES_LBN 4
3129 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_V2_LINKCHANGES_WIDTH 1
3130 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_RX_VI_SPREADING_INHIBIT_LBN 5
3131 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_RX_VI_SPREADING_INHIBIT_WIDTH 1
3132 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_TX_ONLY_SPREADING_LBN 5
3133 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_TX_ONLY_SPREADING_WIDTH 1
3134 /* 1 to set new state, or 0 to just report the existing state */
3135 #define MC_CMD_DRV_ATTACH_IN_V2_UPDATE_OFST 4
3136 #define MC_CMD_DRV_ATTACH_IN_V2_UPDATE_LEN 4
3137 /* preferred datapath firmware (for Huntington; ignored for Siena) */
3138 #define MC_CMD_DRV_ATTACH_IN_V2_FIRMWARE_ID_OFST 8
3139 #define MC_CMD_DRV_ATTACH_IN_V2_FIRMWARE_ID_LEN 4
3140 /* enum: Prefer to use full featured firmware */
3141 /*               MC_CMD_FW_FULL_FEATURED 0x0 */
3142 /* enum: Prefer to use firmware with fewer features but lower latency */
3143 /*               MC_CMD_FW_LOW_LATENCY 0x1 */
3144 /* enum: Prefer to use firmware for SolarCapture packed stream mode */
3145 /*               MC_CMD_FW_PACKED_STREAM 0x2 */
3146 /* enum: Prefer to use firmware with fewer features and simpler TX event
3147  * batching but higher TX packet rate
3148  */
3149 /*               MC_CMD_FW_HIGH_TX_RATE 0x3 */
3150 /* enum: Reserved value */
3151 /*               MC_CMD_FW_PACKED_STREAM_HASH_MODE_1 0x4 */
3152 /* enum: Prefer to use firmware with additional "rules engine" filtering
3153  * support
3154  */
3155 /*               MC_CMD_FW_RULES_ENGINE 0x5 */
3156 /* enum: Prefer to use firmware with additional DPDK support */
3157 /*               MC_CMD_FW_DPDK 0x6 */
3158 /* enum: Prefer to use "l3xudp" custom datapath firmware (see SF-119495-PD and
3159  * bug69716)
3160  */
3161 /*               MC_CMD_FW_L3XUDP 0x7 */
3162 /* enum: Requests that the MC keep whatever datapath firmware is currently
3163  * running. It's used for test purposes, where we want to be able to shmboot
3164  * special test firmware variants. This option is only recognised in eftest
3165  * (i.e. non-production) builds.
3166  */
3167 /*               MC_CMD_FW_KEEP_CURRENT_EFTEST_ONLY 0xfffffffe */
3168 /* enum: Only this option is allowed for non-admin functions */
3169 /*               MC_CMD_FW_DONT_CARE 0xffffffff */
3170 /* Version of the driver to be reported by management protocols (e.g. NC-SI)
3171  * handled by the NIC. This is a zero-terminated ASCII string.
3172  */
3173 #define MC_CMD_DRV_ATTACH_IN_V2_DRIVER_VERSION_OFST 12
3174 #define MC_CMD_DRV_ATTACH_IN_V2_DRIVER_VERSION_LEN 20
3175
3176 /* MC_CMD_DRV_ATTACH_OUT msgresponse */
3177 #define MC_CMD_DRV_ATTACH_OUT_LEN 4
3178 /* previous or existing state, see the bitmask at NEW_STATE */
3179 #define MC_CMD_DRV_ATTACH_OUT_OLD_STATE_OFST 0
3180 #define MC_CMD_DRV_ATTACH_OUT_OLD_STATE_LEN 4
3181
3182 /* MC_CMD_DRV_ATTACH_EXT_OUT msgresponse */
3183 #define MC_CMD_DRV_ATTACH_EXT_OUT_LEN 8
3184 /* previous or existing state, see the bitmask at NEW_STATE */
3185 #define MC_CMD_DRV_ATTACH_EXT_OUT_OLD_STATE_OFST 0
3186 #define MC_CMD_DRV_ATTACH_EXT_OUT_OLD_STATE_LEN 4
3187 /* Flags associated with this function */
3188 #define MC_CMD_DRV_ATTACH_EXT_OUT_FUNC_FLAGS_OFST 4
3189 #define MC_CMD_DRV_ATTACH_EXT_OUT_FUNC_FLAGS_LEN 4
3190 /* enum: Labels the lowest-numbered function visible to the OS */
3191 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_PRIMARY 0x0
3192 /* enum: The function can control the link state of the physical port it is
3193  * bound to.
3194  */
3195 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_LINKCTRL 0x1
3196 /* enum: The function can perform privileged operations */
3197 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_TRUSTED 0x2
3198 /* enum: The function does not have an active port associated with it. The port
3199  * refers to the Sorrento external FPGA port.
3200  */
3201 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_NO_ACTIVE_PORT 0x3
3202 /* enum: If set, indicates that VI spreading is currently enabled. Will always
3203  * indicate the current state, regardless of the value in the WANT_VI_SPREADING
3204  * input.
3205  */
3206 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_VI_SPREADING_ENABLED 0x4
3207 /* enum: Used during development only. Should no longer be used. */
3208 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_RX_VI_SPREADING_INHIBITED 0x5
3209 /* enum: If set, indicates that TX only spreading is enabled. Even-numbered
3210  * TXQs will use one engine, and odd-numbered TXQs will use the other. This
3211  * also has the effect that only even-numbered RXQs will receive traffic.
3212  */
3213 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_TX_ONLY_VI_SPREADING_ENABLED 0x5
3214
3215
3216 /***********************************/
3217 /* MC_CMD_SHMUART
3218  * Route UART output to circular buffer in shared memory instead.
3219  */
3220 #define MC_CMD_SHMUART 0x1f
3221
3222 /* MC_CMD_SHMUART_IN msgrequest */
3223 #define MC_CMD_SHMUART_IN_LEN 4
3224 /* ??? */
3225 #define MC_CMD_SHMUART_IN_FLAG_OFST 0
3226 #define MC_CMD_SHMUART_IN_FLAG_LEN 4
3227
3228 /* MC_CMD_SHMUART_OUT msgresponse */
3229 #define MC_CMD_SHMUART_OUT_LEN 0
3230
3231
3232 /***********************************/
3233 /* MC_CMD_PORT_RESET
3234  * Generic per-port reset. There is no equivalent for per-board reset. Locks
3235  * required: None; Return code: 0, ETIME. NOTE: This command is deprecated -
3236  * use MC_CMD_ENTITY_RESET instead.
3237  */
3238 #define MC_CMD_PORT_RESET 0x20
3239 #undef  MC_CMD_0x20_PRIVILEGE_CTG
3240
3241 #define MC_CMD_0x20_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3242
3243 /* MC_CMD_PORT_RESET_IN msgrequest */
3244 #define MC_CMD_PORT_RESET_IN_LEN 0
3245
3246 /* MC_CMD_PORT_RESET_OUT msgresponse */
3247 #define MC_CMD_PORT_RESET_OUT_LEN 0
3248
3249
3250 /***********************************/
3251 /* MC_CMD_ENTITY_RESET
3252  * Generic per-resource reset. There is no equivalent for per-board reset.
3253  * Locks required: None; Return code: 0, ETIME. NOTE: This command is an
3254  * extended version of the deprecated MC_CMD_PORT_RESET with added fields.
3255  */
3256 #define MC_CMD_ENTITY_RESET 0x20
3257 /*      MC_CMD_0x20_PRIVILEGE_CTG SRIOV_CTG_GENERAL */
3258
3259 /* MC_CMD_ENTITY_RESET_IN msgrequest */
3260 #define MC_CMD_ENTITY_RESET_IN_LEN 4
3261 /* Optional flags field. Omitting this will perform a "legacy" reset action
3262  * (TBD).
3263  */
3264 #define MC_CMD_ENTITY_RESET_IN_FLAG_OFST 0
3265 #define MC_CMD_ENTITY_RESET_IN_FLAG_LEN 4
3266 #define MC_CMD_ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET_LBN 0
3267 #define MC_CMD_ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET_WIDTH 1
3268
3269 /* MC_CMD_ENTITY_RESET_OUT msgresponse */
3270 #define MC_CMD_ENTITY_RESET_OUT_LEN 0
3271
3272
3273 /***********************************/
3274 /* MC_CMD_PCIE_CREDITS
3275  * Read instantaneous and minimum flow control thresholds.
3276  */
3277 #define MC_CMD_PCIE_CREDITS 0x21
3278
3279 /* MC_CMD_PCIE_CREDITS_IN msgrequest */
3280 #define MC_CMD_PCIE_CREDITS_IN_LEN 8
3281 /* poll period. 0 is disabled */
3282 #define MC_CMD_PCIE_CREDITS_IN_POLL_PERIOD_OFST 0
3283 #define MC_CMD_PCIE_CREDITS_IN_POLL_PERIOD_LEN 4
3284 /* wipe statistics */
3285 #define MC_CMD_PCIE_CREDITS_IN_WIPE_OFST 4
3286 #define MC_CMD_PCIE_CREDITS_IN_WIPE_LEN 4
3287
3288 /* MC_CMD_PCIE_CREDITS_OUT msgresponse */
3289 #define MC_CMD_PCIE_CREDITS_OUT_LEN 16
3290 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_HDR_OFST 0
3291 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_HDR_LEN 2
3292 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_DATA_OFST 2
3293 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_DATA_LEN 2
3294 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_HDR_OFST 4
3295 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_HDR_LEN 2
3296 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_DATA_OFST 6
3297 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_DATA_LEN 2
3298 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_HDR_OFST 8
3299 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_HDR_LEN 2
3300 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_DATA_OFST 10
3301 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_DATA_LEN 2
3302 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_HDR_OFST 12
3303 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_HDR_LEN 2
3304 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_DATA_OFST 14
3305 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_DATA_LEN 2
3306
3307
3308 /***********************************/
3309 /* MC_CMD_RXD_MONITOR
3310  * Get histogram of RX queue fill level.
3311  */
3312 #define MC_CMD_RXD_MONITOR 0x22
3313
3314 /* MC_CMD_RXD_MONITOR_IN msgrequest */
3315 #define MC_CMD_RXD_MONITOR_IN_LEN 12
3316 #define MC_CMD_RXD_MONITOR_IN_QID_OFST 0
3317 #define MC_CMD_RXD_MONITOR_IN_QID_LEN 4
3318 #define MC_CMD_RXD_MONITOR_IN_POLL_PERIOD_OFST 4
3319 #define MC_CMD_RXD_MONITOR_IN_POLL_PERIOD_LEN 4
3320 #define MC_CMD_RXD_MONITOR_IN_WIPE_OFST 8
3321 #define MC_CMD_RXD_MONITOR_IN_WIPE_LEN 4
3322
3323 /* MC_CMD_RXD_MONITOR_OUT msgresponse */
3324 #define MC_CMD_RXD_MONITOR_OUT_LEN 80
3325 #define MC_CMD_RXD_MONITOR_OUT_QID_OFST 0
3326 #define MC_CMD_RXD_MONITOR_OUT_QID_LEN 4
3327 #define MC_CMD_RXD_MONITOR_OUT_RING_FILL_OFST 4
3328 #define MC_CMD_RXD_MONITOR_OUT_RING_FILL_LEN 4
3329 #define MC_CMD_RXD_MONITOR_OUT_CACHE_FILL_OFST 8
3330 #define MC_CMD_RXD_MONITOR_OUT_CACHE_FILL_LEN 4
3331 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_1_OFST 12
3332 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_1_LEN 4
3333 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_2_OFST 16
3334 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_2_LEN 4
3335 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_4_OFST 20
3336 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_4_LEN 4
3337 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_8_OFST 24
3338 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_8_LEN 4
3339 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_16_OFST 28
3340 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_16_LEN 4
3341 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_32_OFST 32
3342 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_32_LEN 4
3343 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_64_OFST 36
3344 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_64_LEN 4
3345 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_128_OFST 40
3346 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_128_LEN 4
3347 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_256_OFST 44
3348 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_256_LEN 4
3349 #define MC_CMD_RXD_MONITOR_OUT_RING_GE_256_OFST 48
3350 #define MC_CMD_RXD_MONITOR_OUT_RING_GE_256_LEN 4
3351 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_1_OFST 52
3352 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_1_LEN 4
3353 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_2_OFST 56
3354 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_2_LEN 4
3355 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_4_OFST 60
3356 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_4_LEN 4
3357 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_8_OFST 64
3358 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_8_LEN 4
3359 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_16_OFST 68
3360 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_16_LEN 4
3361 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_32_OFST 72
3362 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_32_LEN 4
3363 #define MC_CMD_RXD_MONITOR_OUT_CACHE_GE_32_OFST 76
3364 #define MC_CMD_RXD_MONITOR_OUT_CACHE_GE_32_LEN 4
3365
3366
3367 /***********************************/
3368 /* MC_CMD_PUTS
3369  * Copy the given ASCII string out onto UART and/or out of the network port.
3370  */
3371 #define MC_CMD_PUTS 0x23
3372 #undef  MC_CMD_0x23_PRIVILEGE_CTG
3373
3374 #define MC_CMD_0x23_PRIVILEGE_CTG SRIOV_CTG_INSECURE
3375
3376 /* MC_CMD_PUTS_IN msgrequest */
3377 #define MC_CMD_PUTS_IN_LENMIN 13
3378 #define MC_CMD_PUTS_IN_LENMAX 252
3379 #define MC_CMD_PUTS_IN_LENMAX_MCDI2 1020
3380 #define MC_CMD_PUTS_IN_LEN(num) (12+1*(num))
3381 #define MC_CMD_PUTS_IN_STRING_NUM(len) (((len)-12)/1)
3382 #define MC_CMD_PUTS_IN_DEST_OFST 0
3383 #define MC_CMD_PUTS_IN_DEST_LEN 4
3384 #define MC_CMD_PUTS_IN_UART_LBN 0
3385 #define MC_CMD_PUTS_IN_UART_WIDTH 1
3386 #define MC_CMD_PUTS_IN_PORT_LBN 1
3387 #define MC_CMD_PUTS_IN_PORT_WIDTH 1
3388 #define MC_CMD_PUTS_IN_DHOST_OFST 4
3389 #define MC_CMD_PUTS_IN_DHOST_LEN 6
3390 #define MC_CMD_PUTS_IN_STRING_OFST 12
3391 #define MC_CMD_PUTS_IN_STRING_LEN 1
3392 #define MC_CMD_PUTS_IN_STRING_MINNUM 1
3393 #define MC_CMD_PUTS_IN_STRING_MAXNUM 240
3394 #define MC_CMD_PUTS_IN_STRING_MAXNUM_MCDI2 1008
3395
3396 /* MC_CMD_PUTS_OUT msgresponse */
3397 #define MC_CMD_PUTS_OUT_LEN 0
3398
3399
3400 /***********************************/
3401 /* MC_CMD_GET_PHY_CFG
3402  * Report PHY configuration. This guarantees to succeed even if the PHY is in a
3403  * 'zombie' state. Locks required: None
3404  */
3405 #define MC_CMD_GET_PHY_CFG 0x24
3406 #undef  MC_CMD_0x24_PRIVILEGE_CTG
3407
3408 #define MC_CMD_0x24_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3409
3410 /* MC_CMD_GET_PHY_CFG_IN msgrequest */
3411 #define MC_CMD_GET_PHY_CFG_IN_LEN 0
3412
3413 /* MC_CMD_GET_PHY_CFG_OUT msgresponse */
3414 #define MC_CMD_GET_PHY_CFG_OUT_LEN 72
3415 /* flags */
3416 #define MC_CMD_GET_PHY_CFG_OUT_FLAGS_OFST 0
3417 #define MC_CMD_GET_PHY_CFG_OUT_FLAGS_LEN 4
3418 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_LBN 0
3419 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_WIDTH 1
3420 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_LBN 1
3421 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_WIDTH 1
3422 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_LBN 2
3423 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_WIDTH 1
3424 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_LBN 3
3425 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_WIDTH 1
3426 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_LBN 4
3427 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_WIDTH 1
3428 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_LBN 5
3429 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_WIDTH 1
3430 #define MC_CMD_GET_PHY_CFG_OUT_BIST_LBN 6
3431 #define MC_CMD_GET_PHY_CFG_OUT_BIST_WIDTH 1
3432 /* ?? */
3433 #define MC_CMD_GET_PHY_CFG_OUT_TYPE_OFST 4
3434 #define MC_CMD_GET_PHY_CFG_OUT_TYPE_LEN 4
3435 /* Bitmask of supported capabilities */
3436 #define MC_CMD_GET_PHY_CFG_OUT_SUPPORTED_CAP_OFST 8
3437 #define MC_CMD_GET_PHY_CFG_OUT_SUPPORTED_CAP_LEN 4
3438 #define MC_CMD_PHY_CAP_10HDX_LBN 1
3439 #define MC_CMD_PHY_CAP_10HDX_WIDTH 1
3440 #define MC_CMD_PHY_CAP_10FDX_LBN 2
3441 #define MC_CMD_PHY_CAP_10FDX_WIDTH 1
3442 #define MC_CMD_PHY_CAP_100HDX_LBN 3
3443 #define MC_CMD_PHY_CAP_100HDX_WIDTH 1
3444 #define MC_CMD_PHY_CAP_100FDX_LBN 4
3445 #define MC_CMD_PHY_CAP_100FDX_WIDTH 1
3446 #define MC_CMD_PHY_CAP_1000HDX_LBN 5
3447 #define MC_CMD_PHY_CAP_1000HDX_WIDTH 1
3448 #define MC_CMD_PHY_CAP_1000FDX_LBN 6
3449 #define MC_CMD_PHY_CAP_1000FDX_WIDTH 1
3450 #define MC_CMD_PHY_CAP_10000FDX_LBN 7
3451 #define MC_CMD_PHY_CAP_10000FDX_WIDTH 1
3452 #define MC_CMD_PHY_CAP_PAUSE_LBN 8
3453 #define MC_CMD_PHY_CAP_PAUSE_WIDTH 1
3454 #define MC_CMD_PHY_CAP_ASYM_LBN 9
3455 #define MC_CMD_PHY_CAP_ASYM_WIDTH 1
3456 #define MC_CMD_PHY_CAP_AN_LBN 10
3457 #define MC_CMD_PHY_CAP_AN_WIDTH 1
3458 #define MC_CMD_PHY_CAP_40000FDX_LBN 11
3459 #define MC_CMD_PHY_CAP_40000FDX_WIDTH 1
3460 #define MC_CMD_PHY_CAP_DDM_LBN 12
3461 #define MC_CMD_PHY_CAP_DDM_WIDTH 1
3462 #define MC_CMD_PHY_CAP_100000FDX_LBN 13
3463 #define MC_CMD_PHY_CAP_100000FDX_WIDTH 1
3464 #define MC_CMD_PHY_CAP_25000FDX_LBN 14
3465 #define MC_CMD_PHY_CAP_25000FDX_WIDTH 1
3466 #define MC_CMD_PHY_CAP_50000FDX_LBN 15
3467 #define MC_CMD_PHY_CAP_50000FDX_WIDTH 1
3468 #define MC_CMD_PHY_CAP_BASER_FEC_LBN 16
3469 #define MC_CMD_PHY_CAP_BASER_FEC_WIDTH 1
3470 #define MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_LBN 17
3471 #define MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_WIDTH 1
3472 #define MC_CMD_PHY_CAP_RS_FEC_LBN 18
3473 #define MC_CMD_PHY_CAP_RS_FEC_WIDTH 1
3474 #define MC_CMD_PHY_CAP_RS_FEC_REQUESTED_LBN 19
3475 #define MC_CMD_PHY_CAP_RS_FEC_REQUESTED_WIDTH 1
3476 #define MC_CMD_PHY_CAP_25G_BASER_FEC_LBN 20
3477 #define MC_CMD_PHY_CAP_25G_BASER_FEC_WIDTH 1
3478 #define MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_LBN 21
3479 #define MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_WIDTH 1
3480 /* ?? */
3481 #define MC_CMD_GET_PHY_CFG_OUT_CHANNEL_OFST 12
3482 #define MC_CMD_GET_PHY_CFG_OUT_CHANNEL_LEN 4
3483 /* ?? */
3484 #define MC_CMD_GET_PHY_CFG_OUT_PRT_OFST 16
3485 #define MC_CMD_GET_PHY_CFG_OUT_PRT_LEN 4
3486 /* ?? */
3487 #define MC_CMD_GET_PHY_CFG_OUT_STATS_MASK_OFST 20
3488 #define MC_CMD_GET_PHY_CFG_OUT_STATS_MASK_LEN 4
3489 /* ?? */
3490 #define MC_CMD_GET_PHY_CFG_OUT_NAME_OFST 24
3491 #define MC_CMD_GET_PHY_CFG_OUT_NAME_LEN 20
3492 /* ?? */
3493 #define MC_CMD_GET_PHY_CFG_OUT_MEDIA_TYPE_OFST 44
3494 #define MC_CMD_GET_PHY_CFG_OUT_MEDIA_TYPE_LEN 4
3495 /* enum: Xaui. */
3496 #define MC_CMD_MEDIA_XAUI 0x1
3497 /* enum: CX4. */
3498 #define MC_CMD_MEDIA_CX4 0x2
3499 /* enum: KX4. */
3500 #define MC_CMD_MEDIA_KX4 0x3
3501 /* enum: XFP Far. */
3502 #define MC_CMD_MEDIA_XFP 0x4
3503 /* enum: SFP+. */
3504 #define MC_CMD_MEDIA_SFP_PLUS 0x5
3505 /* enum: 10GBaseT. */
3506 #define MC_CMD_MEDIA_BASE_T 0x6
3507 /* enum: QSFP+. */
3508 #define MC_CMD_MEDIA_QSFP_PLUS 0x7
3509 #define MC_CMD_GET_PHY_CFG_OUT_MMD_MASK_OFST 48
3510 #define MC_CMD_GET_PHY_CFG_OUT_MMD_MASK_LEN 4
3511 /* enum: Native clause 22 */
3512 #define MC_CMD_MMD_CLAUSE22 0x0
3513 #define MC_CMD_MMD_CLAUSE45_PMAPMD 0x1 /* enum */
3514 #define MC_CMD_MMD_CLAUSE45_WIS 0x2 /* enum */
3515 #define MC_CMD_MMD_CLAUSE45_PCS 0x3 /* enum */
3516 #define MC_CMD_MMD_CLAUSE45_PHYXS 0x4 /* enum */
3517 #define MC_CMD_MMD_CLAUSE45_DTEXS 0x5 /* enum */
3518 #define MC_CMD_MMD_CLAUSE45_TC 0x6 /* enum */
3519 #define MC_CMD_MMD_CLAUSE45_AN 0x7 /* enum */
3520 /* enum: Clause22 proxied over clause45 by PHY. */
3521 #define MC_CMD_MMD_CLAUSE45_C22EXT 0x1d
3522 #define MC_CMD_MMD_CLAUSE45_VEND1 0x1e /* enum */
3523 #define MC_CMD_MMD_CLAUSE45_VEND2 0x1f /* enum */
3524 #define MC_CMD_GET_PHY_CFG_OUT_REVISION_OFST 52
3525 #define MC_CMD_GET_PHY_CFG_OUT_REVISION_LEN 20
3526
3527
3528 /***********************************/
3529 /* MC_CMD_START_BIST
3530  * Start a BIST test on the PHY. Locks required: PHY_LOCK if doing a PHY BIST
3531  * Return code: 0, EINVAL, EACCES (if PHY_LOCK is not held)
3532  */
3533 #define MC_CMD_START_BIST 0x25
3534 #undef  MC_CMD_0x25_PRIVILEGE_CTG
3535
3536 #define MC_CMD_0x25_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
3537
3538 /* MC_CMD_START_BIST_IN msgrequest */
3539 #define MC_CMD_START_BIST_IN_LEN 4
3540 /* Type of test. */
3541 #define MC_CMD_START_BIST_IN_TYPE_OFST 0
3542 #define MC_CMD_START_BIST_IN_TYPE_LEN 4
3543 /* enum: Run the PHY's short cable BIST. */
3544 #define MC_CMD_PHY_BIST_CABLE_SHORT 0x1
3545 /* enum: Run the PHY's long cable BIST. */
3546 #define MC_CMD_PHY_BIST_CABLE_LONG 0x2
3547 /* enum: Run BIST on the currently selected BPX Serdes (XAUI or XFI) . */
3548 #define MC_CMD_BPX_SERDES_BIST 0x3
3549 /* enum: Run the MC loopback tests. */
3550 #define MC_CMD_MC_LOOPBACK_BIST 0x4
3551 /* enum: Run the PHY's standard BIST. */
3552 #define MC_CMD_PHY_BIST 0x5
3553 /* enum: Run MC RAM test. */
3554 #define MC_CMD_MC_MEM_BIST 0x6
3555 /* enum: Run Port RAM test. */
3556 #define MC_CMD_PORT_MEM_BIST 0x7
3557 /* enum: Run register test. */
3558 #define MC_CMD_REG_BIST 0x8
3559
3560 /* MC_CMD_START_BIST_OUT msgresponse */
3561 #define MC_CMD_START_BIST_OUT_LEN 0
3562
3563
3564 /***********************************/
3565 /* MC_CMD_POLL_BIST
3566  * Poll for BIST completion. Returns a single status code, and optionally some
3567  * PHY specific bist output. The driver should only consume the BIST output
3568  * after validating OUTLEN and MC_CMD_GET_PHY_CFG.TYPE. If a driver can't
3569  * successfully parse the BIST output, it should still respect the pass/Fail in
3570  * OUT.RESULT. Locks required: PHY_LOCK if doing a PHY BIST. Return code: 0,
3571  * EACCES (if PHY_LOCK is not held).
3572  */
3573 #define MC_CMD_POLL_BIST 0x26
3574 #undef  MC_CMD_0x26_PRIVILEGE_CTG
3575
3576 #define MC_CMD_0x26_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
3577
3578 /* MC_CMD_POLL_BIST_IN msgrequest */
3579 #define MC_CMD_POLL_BIST_IN_LEN 0
3580
3581 /* MC_CMD_POLL_BIST_OUT msgresponse */
3582 #define MC_CMD_POLL_BIST_OUT_LEN 8
3583 /* result */
3584 #define MC_CMD_POLL_BIST_OUT_RESULT_OFST 0
3585 #define MC_CMD_POLL_BIST_OUT_RESULT_LEN 4
3586 /* enum: Running. */
3587 #define MC_CMD_POLL_BIST_RUNNING 0x1
3588 /* enum: Passed. */
3589 #define MC_CMD_POLL_BIST_PASSED 0x2
3590 /* enum: Failed. */
3591 #define MC_CMD_POLL_BIST_FAILED 0x3
3592 /* enum: Timed-out. */
3593 #define MC_CMD_POLL_BIST_TIMEOUT 0x4
3594 #define MC_CMD_POLL_BIST_OUT_PRIVATE_OFST 4
3595 #define MC_CMD_POLL_BIST_OUT_PRIVATE_LEN 4
3596
3597 /* MC_CMD_POLL_BIST_OUT_SFT9001 msgresponse */
3598 #define MC_CMD_POLL_BIST_OUT_SFT9001_LEN 36
3599 /* result */
3600 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3601 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3602 /*            Enum values, see field(s): */
3603 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3604 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_A_OFST 4
3605 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_A_LEN 4
3606 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_B_OFST 8
3607 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_B_LEN 4
3608 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_C_OFST 12
3609 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_C_LEN 4
3610 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_D_OFST 16
3611 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_D_LEN 4
3612 /* Status of each channel A */
3613 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_A_OFST 20
3614 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_A_LEN 4
3615 /* enum: Ok. */
3616 #define MC_CMD_POLL_BIST_SFT9001_PAIR_OK 0x1
3617 /* enum: Open. */
3618 #define MC_CMD_POLL_BIST_SFT9001_PAIR_OPEN 0x2
3619 /* enum: Intra-pair short. */
3620 #define MC_CMD_POLL_BIST_SFT9001_INTRA_PAIR_SHORT 0x3
3621 /* enum: Inter-pair short. */
3622 #define MC_CMD_POLL_BIST_SFT9001_INTER_PAIR_SHORT 0x4
3623 /* enum: Busy. */
3624 #define MC_CMD_POLL_BIST_SFT9001_PAIR_BUSY 0x9
3625 /* Status of each channel B */
3626 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_B_OFST 24
3627 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_B_LEN 4
3628 /*            Enum values, see field(s): */
3629 /*               CABLE_STATUS_A */
3630 /* Status of each channel C */
3631 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_C_OFST 28
3632 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_C_LEN 4
3633 /*            Enum values, see field(s): */
3634 /*               CABLE_STATUS_A */
3635 /* Status of each channel D */
3636 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_D_OFST 32
3637 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_D_LEN 4
3638 /*            Enum values, see field(s): */
3639 /*               CABLE_STATUS_A */
3640
3641 /* MC_CMD_POLL_BIST_OUT_MRSFP msgresponse */
3642 #define MC_CMD_POLL_BIST_OUT_MRSFP_LEN 8
3643 /* result */
3644 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3645 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3646 /*            Enum values, see field(s): */
3647 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3648 #define MC_CMD_POLL_BIST_OUT_MRSFP_TEST_OFST 4
3649 #define MC_CMD_POLL_BIST_OUT_MRSFP_TEST_LEN 4
3650 /* enum: Complete. */
3651 #define MC_CMD_POLL_BIST_MRSFP_TEST_COMPLETE 0x0
3652 /* enum: Bus switch off I2C write. */
3653 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_WRITE 0x1
3654 /* enum: Bus switch off I2C no access IO exp. */
3655 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_NO_ACCESS_IO_EXP 0x2
3656 /* enum: Bus switch off I2C no access module. */
3657 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_NO_ACCESS_MODULE 0x3
3658 /* enum: IO exp I2C configure. */
3659 #define MC_CMD_POLL_BIST_MRSFP_TEST_IO_EXP_I2C_CONFIGURE 0x4
3660 /* enum: Bus switch I2C no cross talk. */
3661 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_I2C_NO_CROSSTALK 0x5
3662 /* enum: Module presence. */
3663 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_PRESENCE 0x6
3664 /* enum: Module ID I2C access. */
3665 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_ID_I2C_ACCESS 0x7
3666 /* enum: Module ID sane value. */
3667 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_ID_SANE_VALUE 0x8
3668
3669 /* MC_CMD_POLL_BIST_OUT_MEM msgresponse */
3670 #define MC_CMD_POLL_BIST_OUT_MEM_LEN 36
3671 /* result */
3672 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3673 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3674 /*            Enum values, see field(s): */
3675 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3676 #define MC_CMD_POLL_BIST_OUT_MEM_TEST_OFST 4
3677 #define MC_CMD_POLL_BIST_OUT_MEM_TEST_LEN 4
3678 /* enum: Test has completed. */
3679 #define MC_CMD_POLL_BIST_MEM_COMPLETE 0x0
3680 /* enum: RAM test - walk ones. */
3681 #define MC_CMD_POLL_BIST_MEM_MEM_WALK_ONES 0x1
3682 /* enum: RAM test - walk zeros. */
3683 #define MC_CMD_POLL_BIST_MEM_MEM_WALK_ZEROS 0x2
3684 /* enum: RAM test - walking inversions zeros/ones. */
3685 #define MC_CMD_POLL_BIST_MEM_MEM_INV_ZERO_ONE 0x3
3686 /* enum: RAM test - walking inversions checkerboard. */
3687 #define MC_CMD_POLL_BIST_MEM_MEM_INV_CHKBOARD 0x4
3688 /* enum: Register test - set / clear individual bits. */
3689 #define MC_CMD_POLL_BIST_MEM_REG 0x5
3690 /* enum: ECC error detected. */
3691 #define MC_CMD_POLL_BIST_MEM_ECC 0x6
3692 /* Failure address, only valid if result is POLL_BIST_FAILED */
3693 #define MC_CMD_POLL_BIST_OUT_MEM_ADDR_OFST 8
3694 #define MC_CMD_POLL_BIST_OUT_MEM_ADDR_LEN 4
3695 /* Bus or address space to which the failure address corresponds */
3696 #define MC_CMD_POLL_BIST_OUT_MEM_BUS_OFST 12
3697 #define MC_CMD_POLL_BIST_OUT_MEM_BUS_LEN 4
3698 /* enum: MC MIPS bus. */
3699 #define MC_CMD_POLL_BIST_MEM_BUS_MC 0x0
3700 /* enum: CSR IREG bus. */
3701 #define MC_CMD_POLL_BIST_MEM_BUS_CSR 0x1
3702 /* enum: RX0 DPCPU bus. */
3703 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_RX 0x2
3704 /* enum: TX0 DPCPU bus. */
3705 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_TX0 0x3
3706 /* enum: TX1 DPCPU bus. */
3707 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_TX1 0x4
3708 /* enum: RX0 DICPU bus. */
3709 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_RX 0x5
3710 /* enum: TX DICPU bus. */
3711 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_TX 0x6
3712 /* enum: RX1 DPCPU bus. */
3713 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_RX1 0x7
3714 /* enum: RX1 DICPU bus. */
3715 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_RX1 0x8
3716 /* Pattern written to RAM / register */
3717 #define MC_CMD_POLL_BIST_OUT_MEM_EXPECT_OFST 16
3718 #define MC_CMD_POLL_BIST_OUT_MEM_EXPECT_LEN 4
3719 /* Actual value read from RAM / register */
3720 #define MC_CMD_POLL_BIST_OUT_MEM_ACTUAL_OFST 20
3721 #define MC_CMD_POLL_BIST_OUT_MEM_ACTUAL_LEN 4
3722 /* ECC error mask */
3723 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_OFST 24
3724 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_LEN 4
3725 /* ECC parity error mask */
3726 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_PARITY_OFST 28
3727 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_PARITY_LEN 4
3728 /* ECC fatal error mask */
3729 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_FATAL_OFST 32
3730 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_FATAL_LEN 4
3731
3732
3733 /***********************************/
3734 /* MC_CMD_FLUSH_RX_QUEUES
3735  * Flush receive queue(s). If SRIOV is enabled (via MC_CMD_SRIOV), then RXQ
3736  * flushes should be initiated via this MCDI operation, rather than via
3737  * directly writing FLUSH_CMD.
3738  *
3739  * The flush is completed (either done/fail) asynchronously (after this command
3740  * returns). The driver must still wait for flush done/failure events as usual.
3741  */
3742 #define MC_CMD_FLUSH_RX_QUEUES 0x27
3743
3744 /* MC_CMD_FLUSH_RX_QUEUES_IN msgrequest */
3745 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMIN 4
3746 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMAX 252
3747 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMAX_MCDI2 1020
3748 #define MC_CMD_FLUSH_RX_QUEUES_IN_LEN(num) (0+4*(num))
3749 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_NUM(len) (((len)-0)/4)
3750 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_OFST 0
3751 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_LEN 4
3752 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MINNUM 1
3753 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MAXNUM 63
3754 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MAXNUM_MCDI2 255
3755
3756 /* MC_CMD_FLUSH_RX_QUEUES_OUT msgresponse */
3757 #define MC_CMD_FLUSH_RX_QUEUES_OUT_LEN 0
3758
3759
3760 /***********************************/
3761 /* MC_CMD_GET_LOOPBACK_MODES
3762  * Returns a bitmask of loopback modes available at each speed.
3763  */
3764 #define MC_CMD_GET_LOOPBACK_MODES 0x28
3765 #undef  MC_CMD_0x28_PRIVILEGE_CTG
3766
3767 #define MC_CMD_0x28_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3768
3769 /* MC_CMD_GET_LOOPBACK_MODES_IN msgrequest */
3770 #define MC_CMD_GET_LOOPBACK_MODES_IN_LEN 0
3771
3772 /* MC_CMD_GET_LOOPBACK_MODES_OUT msgresponse */
3773 #define MC_CMD_GET_LOOPBACK_MODES_OUT_LEN 40
3774 /* Supported loopbacks. */
3775 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_OFST 0
3776 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LEN 8
3777 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LO_OFST 0
3778 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_HI_OFST 4
3779 /* enum: None. */
3780 #define MC_CMD_LOOPBACK_NONE 0x0
3781 /* enum: Data. */
3782 #define MC_CMD_LOOPBACK_DATA 0x1
3783 /* enum: GMAC. */
3784 #define MC_CMD_LOOPBACK_GMAC 0x2
3785 /* enum: XGMII. */
3786 #define MC_CMD_LOOPBACK_XGMII 0x3
3787 /* enum: XGXS. */
3788 #define MC_CMD_LOOPBACK_XGXS 0x4
3789 /* enum: XAUI. */
3790 #define MC_CMD_LOOPBACK_XAUI 0x5
3791 /* enum: GMII. */
3792 #define MC_CMD_LOOPBACK_GMII 0x6
3793 /* enum: SGMII. */
3794 #define MC_CMD_LOOPBACK_SGMII 0x7
3795 /* enum: XGBR. */
3796 #define MC_CMD_LOOPBACK_XGBR 0x8
3797 /* enum: XFI. */
3798 #define MC_CMD_LOOPBACK_XFI 0x9
3799 /* enum: XAUI Far. */
3800 #define MC_CMD_LOOPBACK_XAUI_FAR 0xa
3801 /* enum: GMII Far. */
3802 #define MC_CMD_LOOPBACK_GMII_FAR 0xb
3803 /* enum: SGMII Far. */
3804 #define MC_CMD_LOOPBACK_SGMII_FAR 0xc
3805 /* enum: XFI Far. */
3806 #define MC_CMD_LOOPBACK_XFI_FAR 0xd
3807 /* enum: GPhy. */
3808 #define MC_CMD_LOOPBACK_GPHY 0xe
3809 /* enum: PhyXS. */
3810 #define MC_CMD_LOOPBACK_PHYXS 0xf
3811 /* enum: PCS. */
3812 #define MC_CMD_LOOPBACK_PCS 0x10
3813 /* enum: PMA-PMD. */
3814 #define MC_CMD_LOOPBACK_PMAPMD 0x11
3815 /* enum: Cross-Port. */
3816 #define MC_CMD_LOOPBACK_XPORT 0x12
3817 /* enum: XGMII-Wireside. */
3818 #define MC_CMD_LOOPBACK_XGMII_WS 0x13
3819 /* enum: XAUI Wireside. */
3820 #define MC_CMD_LOOPBACK_XAUI_WS 0x14
3821 /* enum: XAUI Wireside Far. */
3822 #define MC_CMD_LOOPBACK_XAUI_WS_FAR 0x15
3823 /* enum: XAUI Wireside near. */
3824 #define MC_CMD_LOOPBACK_XAUI_WS_NEAR 0x16
3825 /* enum: GMII Wireside. */
3826 #define MC_CMD_LOOPBACK_GMII_WS 0x17
3827 /* enum: XFI Wireside. */
3828 #define MC_CMD_LOOPBACK_XFI_WS 0x18
3829 /* enum: XFI Wireside Far. */
3830 #define MC_CMD_LOOPBACK_XFI_WS_FAR 0x19
3831 /* enum: PhyXS Wireside. */
3832 #define MC_CMD_LOOPBACK_PHYXS_WS 0x1a
3833 /* enum: PMA lanes MAC-Serdes. */
3834 #define MC_CMD_LOOPBACK_PMA_INT 0x1b
3835 /* enum: KR Serdes Parallel (Encoder). */
3836 #define MC_CMD_LOOPBACK_SD_NEAR 0x1c
3837 /* enum: KR Serdes Serial. */
3838 #define MC_CMD_LOOPBACK_SD_FAR 0x1d
3839 /* enum: PMA lanes MAC-Serdes Wireside. */
3840 #define MC_CMD_LOOPBACK_PMA_INT_WS 0x1e
3841 /* enum: KR Serdes Parallel Wireside (Full PCS). */
3842 #define MC_CMD_LOOPBACK_SD_FEP2_WS 0x1f
3843 /* enum: KR Serdes Parallel Wireside (Sym Aligner to TX). */
3844 #define MC_CMD_LOOPBACK_SD_FEP1_5_WS 0x20
3845 /* enum: KR Serdes Parallel Wireside (Deserializer to Serializer). */
3846 #define MC_CMD_LOOPBACK_SD_FEP_WS 0x21
3847 /* enum: KR Serdes Serial Wireside. */
3848 #define MC_CMD_LOOPBACK_SD_FES_WS 0x22
3849 /* enum: Near side of AOE Siena side port */
3850 #define MC_CMD_LOOPBACK_AOE_INT_NEAR 0x23
3851 /* enum: Medford Wireside datapath loopback */
3852 #define MC_CMD_LOOPBACK_DATA_WS 0x24
3853 /* enum: Force link up without setting up any physical loopback (snapper use
3854  * only)
3855  */
3856 #define MC_CMD_LOOPBACK_FORCE_EXT_LINK 0x25
3857 /* Supported loopbacks. */
3858 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_OFST 8
3859 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LEN 8
3860 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LO_OFST 8
3861 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_HI_OFST 12
3862 /*            Enum values, see field(s): */
3863 /*               100M */
3864 /* Supported loopbacks. */
3865 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_OFST 16
3866 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LEN 8
3867 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LO_OFST 16
3868 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_HI_OFST 20
3869 /*            Enum values, see field(s): */
3870 /*               100M */
3871 /* Supported loopbacks. */
3872 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_OFST 24
3873 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LEN 8
3874 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LO_OFST 24
3875 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_HI_OFST 28
3876 /*            Enum values, see field(s): */
3877 /*               100M */
3878 /* Supported loopbacks. */
3879 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_OFST 32
3880 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LEN 8
3881 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LO_OFST 32
3882 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_HI_OFST 36
3883 /*            Enum values, see field(s): */
3884 /*               100M */
3885
3886 /* MC_CMD_GET_LOOPBACK_MODES_OUT_V2 msgresponse: Supported loopback modes for
3887  * newer NICs with 25G/50G/100G support
3888  */
3889 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_LEN 64
3890 /* Supported loopbacks. */
3891 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_OFST 0
3892 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LEN 8
3893 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LO_OFST 0
3894 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_HI_OFST 4
3895 /* enum: None. */
3896 /*               MC_CMD_LOOPBACK_NONE 0x0 */
3897 /* enum: Data. */
3898 /*               MC_CMD_LOOPBACK_DATA 0x1 */
3899 /* enum: GMAC. */
3900 /*               MC_CMD_LOOPBACK_GMAC 0x2 */
3901 /* enum: XGMII. */
3902 /*               MC_CMD_LOOPBACK_XGMII 0x3 */
3903 /* enum: XGXS. */
3904 /*               MC_CMD_LOOPBACK_XGXS 0x4 */
3905 /* enum: XAUI. */
3906 /*               MC_CMD_LOOPBACK_XAUI 0x5 */
3907 /* enum: GMII. */
3908 /*               MC_CMD_LOOPBACK_GMII 0x6 */
3909 /* enum: SGMII. */
3910 /*               MC_CMD_LOOPBACK_SGMII 0x7 */
3911 /* enum: XGBR. */
3912 /*               MC_CMD_LOOPBACK_XGBR 0x8 */
3913 /* enum: XFI. */
3914 /*               MC_CMD_LOOPBACK_XFI 0x9 */
3915 /* enum: XAUI Far. */
3916 /*               MC_CMD_LOOPBACK_XAUI_FAR 0xa */
3917 /* enum: GMII Far. */
3918 /*               MC_CMD_LOOPBACK_GMII_FAR 0xb */
3919 /* enum: SGMII Far. */
3920 /*               MC_CMD_LOOPBACK_SGMII_FAR 0xc */
3921 /* enum: XFI Far. */
3922 /*               MC_CMD_LOOPBACK_XFI_FAR 0xd */
3923 /* enum: GPhy. */
3924 /*               MC_CMD_LOOPBACK_GPHY 0xe */
3925 /* enum: PhyXS. */
3926 /*               MC_CMD_LOOPBACK_PHYXS 0xf */
3927 /* enum: PCS. */
3928 /*               MC_CMD_LOOPBACK_PCS 0x10 */
3929 /* enum: PMA-PMD. */
3930 /*               MC_CMD_LOOPBACK_PMAPMD 0x11 */
3931 /* enum: Cross-Port. */
3932 /*               MC_CMD_LOOPBACK_XPORT 0x12 */
3933 /* enum: XGMII-Wireside. */
3934 /*               MC_CMD_LOOPBACK_XGMII_WS 0x13 */
3935 /* enum: XAUI Wireside. */
3936 /*               MC_CMD_LOOPBACK_XAUI_WS 0x14 */
3937 /* enum: XAUI Wireside Far. */
3938 /*               MC_CMD_LOOPBACK_XAUI_WS_FAR 0x15 */
3939 /* enum: XAUI Wireside near. */
3940 /*               MC_CMD_LOOPBACK_XAUI_WS_NEAR 0x16 */
3941 /* enum: GMII Wireside. */
3942 /*               MC_CMD_LOOPBACK_GMII_WS 0x17 */
3943 /* enum: XFI Wireside. */
3944 /*               MC_CMD_LOOPBACK_XFI_WS 0x18 */
3945 /* enum: XFI Wireside Far. */
3946 /*               MC_CMD_LOOPBACK_XFI_WS_FAR 0x19 */
3947 /* enum: PhyXS Wireside. */
3948 /*               MC_CMD_LOOPBACK_PHYXS_WS 0x1a */
3949 /* enum: PMA lanes MAC-Serdes. */
3950 /*               MC_CMD_LOOPBACK_PMA_INT 0x1b */
3951 /* enum: KR Serdes Parallel (Encoder). */
3952 /*               MC_CMD_LOOPBACK_SD_NEAR 0x1c */
3953 /* enum: KR Serdes Serial. */
3954 /*               MC_CMD_LOOPBACK_SD_FAR 0x1d */
3955 /* enum: PMA lanes MAC-Serdes Wireside. */
3956 /*               MC_CMD_LOOPBACK_PMA_INT_WS 0x1e */
3957 /* enum: KR Serdes Parallel Wireside (Full PCS). */
3958 /*               MC_CMD_LOOPBACK_SD_FEP2_WS 0x1f */
3959 /* enum: KR Serdes Parallel Wireside (Sym Aligner to TX). */
3960 /*               MC_CMD_LOOPBACK_SD_FEP1_5_WS 0x20 */
3961 /* enum: KR Serdes Parallel Wireside (Deserializer to Serializer). */
3962 /*               MC_CMD_LOOPBACK_SD_FEP_WS 0x21 */
3963 /* enum: KR Serdes Serial Wireside. */
3964 /*               MC_CMD_LOOPBACK_SD_FES_WS 0x22 */
3965 /* enum: Near side of AOE Siena side port */
3966 /*               MC_CMD_LOOPBACK_AOE_INT_NEAR 0x23 */
3967 /* enum: Medford Wireside datapath loopback */
3968 /*               MC_CMD_LOOPBACK_DATA_WS 0x24 */
3969 /* enum: Force link up without setting up any physical loopback (snapper use
3970  * only)
3971  */
3972 /*               MC_CMD_LOOPBACK_FORCE_EXT_LINK 0x25 */
3973 /* Supported loopbacks. */
3974 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_OFST 8
3975 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LEN 8
3976 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LO_OFST 8
3977 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_HI_OFST 12
3978 /*            Enum values, see field(s): */
3979 /*               100M */
3980 /* Supported loopbacks. */
3981 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_OFST 16
3982 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LEN 8
3983 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LO_OFST 16
3984 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_HI_OFST 20
3985 /*            Enum values, see field(s): */
3986 /*               100M */
3987 /* Supported loopbacks. */
3988 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_OFST 24
3989 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LEN 8
3990 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LO_OFST 24
3991 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_HI_OFST 28
3992 /*            Enum values, see field(s): */
3993 /*               100M */
3994 /* Supported loopbacks. */
3995 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_OFST 32
3996 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LEN 8
3997 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LO_OFST 32
3998 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_HI_OFST 36
3999 /*            Enum values, see field(s): */
4000 /*               100M */
4001 /* Supported 25G loopbacks. */
4002 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_OFST 40
4003 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LEN 8
4004 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LO_OFST 40
4005 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_HI_OFST 44
4006 /*            Enum values, see field(s): */
4007 /*               100M */
4008 /* Supported 50 loopbacks. */
4009 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_OFST 48
4010 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LEN 8
4011 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LO_OFST 48
4012 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_HI_OFST 52
4013 /*            Enum values, see field(s): */
4014 /*               100M */
4015 /* Supported 100G loopbacks. */
4016 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_OFST 56
4017 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LEN 8
4018 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LO_OFST 56
4019 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_HI_OFST 60
4020 /*            Enum values, see field(s): */
4021 /*               100M */
4022
4023 /* AN_TYPE structuredef: Auto-negotiation types defined in IEEE802.3 */
4024 #define AN_TYPE_LEN 4
4025 #define AN_TYPE_TYPE_OFST 0
4026 #define AN_TYPE_TYPE_LEN 4
4027 /* enum: None, AN disabled or not supported */
4028 #define MC_CMD_AN_NONE 0x0
4029 /* enum: Clause 28 - BASE-T */
4030 #define MC_CMD_AN_CLAUSE28 0x1
4031 /* enum: Clause 37 - BASE-X */
4032 #define MC_CMD_AN_CLAUSE37 0x2
4033 /* enum: Clause 73 - BASE-R startup protocol for backplane and copper cable
4034  * assemblies. Includes Clause 72/Clause 92 link-training.
4035  */
4036 #define MC_CMD_AN_CLAUSE73 0x3
4037 #define AN_TYPE_TYPE_LBN 0
4038 #define AN_TYPE_TYPE_WIDTH 32
4039
4040 /* FEC_TYPE structuredef: Forward error correction types defined in IEEE802.3
4041  */
4042 #define FEC_TYPE_LEN 4
4043 #define FEC_TYPE_TYPE_OFST 0
4044 #define FEC_TYPE_TYPE_LEN 4
4045 /* enum: No FEC */
4046 #define MC_CMD_FEC_NONE 0x0
4047 /* enum: Clause 74 BASE-R FEC (a.k.a Firecode) */
4048 #define MC_CMD_FEC_BASER 0x1
4049 /* enum: Clause 91/Clause 108 Reed-Solomon FEC */
4050 #define MC_CMD_FEC_RS 0x2
4051 #define FEC_TYPE_TYPE_LBN 0
4052 #define FEC_TYPE_TYPE_WIDTH 32
4053
4054
4055 /***********************************/
4056 /* MC_CMD_GET_LINK
4057  * Read the unified MAC/PHY link state. Locks required: None Return code: 0,
4058  * ETIME.
4059  */
4060 #define MC_CMD_GET_LINK 0x29
4061 #undef  MC_CMD_0x29_PRIVILEGE_CTG
4062
4063 #define MC_CMD_0x29_PRIVILEGE_CTG SRIOV_CTG_GENERAL
4064
4065 /* MC_CMD_GET_LINK_IN msgrequest */
4066 #define MC_CMD_GET_LINK_IN_LEN 0
4067
4068 /* MC_CMD_GET_LINK_OUT msgresponse */
4069 #define MC_CMD_GET_LINK_OUT_LEN 28
4070 /* Near-side advertised capabilities. Refer to
4071  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
4072  */
4073 #define MC_CMD_GET_LINK_OUT_CAP_OFST 0
4074 #define MC_CMD_GET_LINK_OUT_CAP_LEN 4
4075 /* Link-partner advertised capabilities. Refer to
4076  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
4077  */
4078 #define MC_CMD_GET_LINK_OUT_LP_CAP_OFST 4
4079 #define MC_CMD_GET_LINK_OUT_LP_CAP_LEN 4
4080 /* Autonegotiated speed in mbit/s. The link may still be down even if this
4081  * reads non-zero.
4082  */
4083 #define MC_CMD_GET_LINK_OUT_LINK_SPEED_OFST 8
4084 #define MC_CMD_GET_LINK_OUT_LINK_SPEED_LEN 4
4085 /* Current loopback setting. */
4086 #define MC_CMD_GET_LINK_OUT_LOOPBACK_MODE_OFST 12
4087 #define MC_CMD_GET_LINK_OUT_LOOPBACK_MODE_LEN 4
4088 /*            Enum values, see field(s): */
4089 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
4090 #define MC_CMD_GET_LINK_OUT_FLAGS_OFST 16
4091 #define MC_CMD_GET_LINK_OUT_FLAGS_LEN 4
4092 #define MC_CMD_GET_LINK_OUT_LINK_UP_LBN 0
4093 #define MC_CMD_GET_LINK_OUT_LINK_UP_WIDTH 1
4094 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_LBN 1
4095 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_WIDTH 1
4096 #define MC_CMD_GET_LINK_OUT_BPX_LINK_LBN 2
4097 #define MC_CMD_GET_LINK_OUT_BPX_LINK_WIDTH 1
4098 #define MC_CMD_GET_LINK_OUT_PHY_LINK_LBN 3
4099 #define MC_CMD_GET_LINK_OUT_PHY_LINK_WIDTH 1
4100 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_RX_LBN 6
4101 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_RX_WIDTH 1
4102 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_TX_LBN 7
4103 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_TX_WIDTH 1
4104 #define MC_CMD_GET_LINK_OUT_MODULE_UP_VALID_LBN 8
4105 #define MC_CMD_GET_LINK_OUT_MODULE_UP_VALID_WIDTH 1
4106 #define MC_CMD_GET_LINK_OUT_MODULE_UP_LBN 9
4107 #define MC_CMD_GET_LINK_OUT_MODULE_UP_WIDTH 1
4108 /* This returns the negotiated flow control value. */
4109 #define MC_CMD_GET_LINK_OUT_FCNTL_OFST 20
4110 #define MC_CMD_GET_LINK_OUT_FCNTL_LEN 4
4111 /*            Enum values, see field(s): */
4112 /*               MC_CMD_SET_MAC/MC_CMD_SET_MAC_IN/FCNTL */
4113 #define MC_CMD_GET_LINK_OUT_MAC_FAULT_OFST 24
4114 #define MC_CMD_GET_LINK_OUT_MAC_FAULT_LEN 4
4115 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_LBN 0
4116 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_WIDTH 1
4117 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_LBN 1
4118 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_WIDTH 1
4119 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_LBN 2
4120 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_WIDTH 1
4121 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_LBN 3
4122 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_WIDTH 1
4123
4124 /* MC_CMD_GET_LINK_OUT_V2 msgresponse: Extended link state information */
4125 #define MC_CMD_GET_LINK_OUT_V2_LEN 44
4126 /* Near-side advertised capabilities. Refer to
4127  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
4128  */
4129 #define MC_CMD_GET_LINK_OUT_V2_CAP_OFST 0
4130 #define MC_CMD_GET_LINK_OUT_V2_CAP_LEN 4
4131 /* Link-partner advertised capabilities. Refer to
4132  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
4133  */
4134 #define MC_CMD_GET_LINK_OUT_V2_LP_CAP_OFST 4
4135 #define MC_CMD_GET_LINK_OUT_V2_LP_CAP_LEN 4
4136 /* Autonegotiated speed in mbit/s. The link may still be down even if this
4137  * reads non-zero.
4138  */
4139 #define MC_CMD_GET_LINK_OUT_V2_LINK_SPEED_OFST 8
4140 #define MC_CMD_GET_LINK_OUT_V2_LINK_SPEED_LEN 4
4141 /* Current loopback setting. */
4142 #define MC_CMD_GET_LINK_OUT_V2_LOOPBACK_MODE_OFST 12
4143 #define MC_CMD_GET_LINK_OUT_V2_LOOPBACK_MODE_LEN 4
4144 /*            Enum values, see field(s): */
4145 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
4146 #define MC_CMD_GET_LINK_OUT_V2_FLAGS_OFST 16
4147 #define MC_CMD_GET_LINK_OUT_V2_FLAGS_LEN 4
4148 #define MC_CMD_GET_LINK_OUT_V2_LINK_UP_LBN 0
4149 #define MC_CMD_GET_LINK_OUT_V2_LINK_UP_WIDTH 1
4150 #define MC_CMD_GET_LINK_OUT_V2_FULL_DUPLEX_LBN 1
4151 #define MC_CMD_GET_LINK_OUT_V2_FULL_DUPLEX_WIDTH 1
4152 #define MC_CMD_GET_LINK_OUT_V2_BPX_LINK_LBN 2
4153 #define MC_CMD_GET_LINK_OUT_V2_BPX_LINK_WIDTH 1
4154 #define MC_CMD_GET_LINK_OUT_V2_PHY_LINK_LBN 3
4155 #define MC_CMD_GET_LINK_OUT_V2_PHY_LINK_WIDTH 1
4156 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_RX_LBN 6
4157 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_RX_WIDTH 1
4158 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_TX_LBN 7
4159 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_TX_WIDTH 1
4160 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_VALID_LBN 8
4161 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_VALID_WIDTH 1
4162 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_LBN 9
4163 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_WIDTH 1
4164 /* This returns the negotiated flow control value. */
4165 #define MC_CMD_GET_LINK_OUT_V2_FCNTL_OFST 20
4166 #define MC_CMD_GET_LINK_OUT_V2_FCNTL_LEN 4
4167 /*            Enum values, see field(s): */
4168 /*               MC_CMD_SET_MAC/MC_CMD_SET_MAC_IN/FCNTL */
4169 #define MC_CMD_GET_LINK_OUT_V2_MAC_FAULT_OFST 24
4170 #define MC_CMD_GET_LINK_OUT_V2_MAC_FAULT_LEN 4
4171 /*             MC_CMD_MAC_FAULT_XGMII_LOCAL_LBN 0 */
4172 /*             MC_CMD_MAC_FAULT_XGMII_LOCAL_WIDTH 1 */
4173 /*             MC_CMD_MAC_FAULT_XGMII_REMOTE_LBN 1 */
4174 /*             MC_CMD_MAC_FAULT_XGMII_REMOTE_WIDTH 1 */
4175 /*             MC_CMD_MAC_FAULT_SGMII_REMOTE_LBN 2 */
4176 /*             MC_CMD_MAC_FAULT_SGMII_REMOTE_WIDTH 1 */
4177 /*             MC_CMD_MAC_FAULT_PENDING_RECONFIG_LBN 3 */
4178 /*             MC_CMD_MAC_FAULT_PENDING_RECONFIG_WIDTH 1 */
4179 /* True local device capabilities (taking into account currently used PMD/MDI,
4180  * e.g. plugged-in module). In general, subset of
4181  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP, but may include extra _FEC_REQUEST
4182  * bits, if the PMD requires FEC. 0 if unknown (e.g. module unplugged). Equal
4183  * to SUPPORTED_CAP for non-pluggable PMDs. Refer to
4184  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
4185  */
4186 #define MC_CMD_GET_LINK_OUT_V2_LD_CAP_OFST 28
4187 #define MC_CMD_GET_LINK_OUT_V2_LD_CAP_LEN 4
4188 /* Auto-negotiation type used on the link */
4189 #define MC_CMD_GET_LINK_OUT_V2_AN_TYPE_OFST 32
4190 #define MC_CMD_GET_LINK_OUT_V2_AN_TYPE_LEN 4
4191 /*            Enum values, see field(s): */
4192 /*               AN_TYPE/TYPE */
4193 /* Forward error correction used on the link */
4194 #define MC_CMD_GET_LINK_OUT_V2_FEC_TYPE_OFST 36
4195 #define MC_CMD_GET_LINK_OUT_V2_FEC_TYPE_LEN 4
4196 /*            Enum values, see field(s): */
4197 /*               FEC_TYPE/TYPE */
4198 #define MC_CMD_GET_LINK_OUT_V2_EXT_FLAGS_OFST 40
4199 #define MC_CMD_GET_LINK_OUT_V2_EXT_FLAGS_LEN 4
4200 #define MC_CMD_GET_LINK_OUT_V2_PMD_MDI_CONNECTED_LBN 0
4201 #define MC_CMD_GET_LINK_OUT_V2_PMD_MDI_CONNECTED_WIDTH 1
4202 #define MC_CMD_GET_LINK_OUT_V2_PMD_READY_LBN 1
4203 #define MC_CMD_GET_LINK_OUT_V2_PMD_READY_WIDTH 1
4204 #define MC_CMD_GET_LINK_OUT_V2_PMD_LINK_UP_LBN 2
4205 #define MC_CMD_GET_LINK_OUT_V2_PMD_LINK_UP_WIDTH 1
4206 #define MC_CMD_GET_LINK_OUT_V2_PMA_LINK_UP_LBN 3
4207 #define MC_CMD_GET_LINK_OUT_V2_PMA_LINK_UP_WIDTH 1
4208 #define MC_CMD_GET_LINK_OUT_V2_PCS_LOCK_LBN 4
4209 #define MC_CMD_GET_LINK_OUT_V2_PCS_LOCK_WIDTH 1
4210 #define MC_CMD_GET_LINK_OUT_V2_ALIGN_LOCK_LBN 5
4211 #define MC_CMD_GET_LINK_OUT_V2_ALIGN_LOCK_WIDTH 1
4212 #define MC_CMD_GET_LINK_OUT_V2_HI_BER_LBN 6
4213 #define MC_CMD_GET_LINK_OUT_V2_HI_BER_WIDTH 1
4214 #define MC_CMD_GET_LINK_OUT_V2_FEC_LOCK_LBN 7
4215 #define MC_CMD_GET_LINK_OUT_V2_FEC_LOCK_WIDTH 1
4216 #define MC_CMD_GET_LINK_OUT_V2_AN_DONE_LBN 8
4217 #define MC_CMD_GET_LINK_OUT_V2_AN_DONE_WIDTH 1
4218
4219
4220 /***********************************/
4221 /* MC_CMD_SET_LINK
4222  * Write the unified MAC/PHY link configuration. Locks required: None. Return
4223  * code: 0, EINVAL, ETIME, EAGAIN
4224  */
4225 #define MC_CMD_SET_LINK 0x2a
4226 #undef  MC_CMD_0x2a_PRIVILEGE_CTG
4227
4228 #define MC_CMD_0x2a_PRIVILEGE_CTG SRIOV_CTG_LINK
4229
4230 /* MC_CMD_SET_LINK_IN msgrequest */
4231 #define MC_CMD_SET_LINK_IN_LEN 16
4232 /* Near-side advertised capabilities. Refer to
4233  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
4234  */
4235 #define MC_CMD_SET_LINK_IN_CAP_OFST 0
4236 #define MC_CMD_SET_LINK_IN_CAP_LEN 4
4237 /* Flags */
4238 #define MC_CMD_SET_LINK_IN_FLAGS_OFST 4
4239 #define MC_CMD_SET_LINK_IN_FLAGS_LEN 4
4240 #define MC_CMD_SET_LINK_IN_LOWPOWER_LBN 0
4241 #define MC_CMD_SET_LINK_IN_LOWPOWER_WIDTH 1
4242 #define MC_CMD_SET_LINK_IN_POWEROFF_LBN 1
4243 #define MC_CMD_SET_LINK_IN_POWEROFF_WIDTH 1
4244 #define MC_CMD_SET_LINK_IN_TXDIS_LBN 2
4245 #define MC_CMD_SET_LINK_IN_TXDIS_WIDTH 1
4246 /* Loopback mode. */
4247 #define MC_CMD_SET_LINK_IN_LOOPBACK_MODE_OFST 8
4248 #define MC_CMD_SET_LINK_IN_LOOPBACK_MODE_LEN 4
4249 /*            Enum values, see field(s): */
4250 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
4251 /* A loopback speed of "0" is supported, and means (choose any available
4252  * speed).
4253  */
4254 #define MC_CMD_SET_LINK_IN_LOOPBACK_SPEED_OFST 12
4255 #define MC_CMD_SET_LINK_IN_LOOPBACK_SPEED_LEN 4
4256
4257 /* MC_CMD_SET_LINK_IN_V2 msgrequest: Updated SET_LINK to include sequence
4258  * number to ensure this SET_LINK command corresponds to the latest
4259  * MODULECHANGE event.
4260  */
4261 #define MC_CMD_SET_LINK_IN_V2_LEN 17
4262 /* Near-side advertised capabilities. Refer to
4263  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
4264  */
4265 #define MC_CMD_SET_LINK_IN_V2_CAP_OFST 0
4266 #define MC_CMD_SET_LINK_IN_V2_CAP_LEN 4
4267 /* Flags */
4268 #define MC_CMD_SET_LINK_IN_V2_FLAGS_OFST 4
4269 #define MC_CMD_SET_LINK_IN_V2_FLAGS_LEN 4
4270 #define MC_CMD_SET_LINK_IN_V2_LOWPOWER_LBN 0
4271 #define MC_CMD_SET_LINK_IN_V2_LOWPOWER_WIDTH 1
4272 #define MC_CMD_SET_LINK_IN_V2_POWEROFF_LBN 1
4273 #define MC_CMD_SET_LINK_IN_V2_POWEROFF_WIDTH 1
4274 #define MC_CMD_SET_LINK_IN_V2_TXDIS_LBN 2
4275 #define MC_CMD_SET_LINK_IN_V2_TXDIS_WIDTH 1
4276 /* Loopback mode. */
4277 #define MC_CMD_SET_LINK_IN_V2_LOOPBACK_MODE_OFST 8
4278 #define MC_CMD_SET_LINK_IN_V2_LOOPBACK_MODE_LEN 4
4279 /*            Enum values, see field(s): */
4280 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
4281 /* A loopback speed of "0" is supported, and means (choose any available
4282  * speed).
4283  */
4284 #define MC_CMD_SET_LINK_IN_V2_LOOPBACK_SPEED_OFST 12
4285 #define MC_CMD_SET_LINK_IN_V2_LOOPBACK_SPEED_LEN 4
4286 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_OFST 16
4287 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_LEN 1
4288 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_NUMBER_LBN 0
4289 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_NUMBER_WIDTH 7
4290 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_IGNORE_LBN 7
4291 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_IGNORE_WIDTH 1
4292
4293 /* MC_CMD_SET_LINK_OUT msgresponse */
4294 #define MC_CMD_SET_LINK_OUT_LEN 0
4295
4296
4297 /***********************************/
4298 /* MC_CMD_SET_ID_LED
4299  * Set identification LED state. Locks required: None. Return code: 0, EINVAL
4300  */
4301 #define MC_CMD_SET_ID_LED 0x2b
4302 #undef  MC_CMD_0x2b_PRIVILEGE_CTG
4303
4304 #define MC_CMD_0x2b_PRIVILEGE_CTG SRIOV_CTG_LINK
4305
4306 /* MC_CMD_SET_ID_LED_IN msgrequest */
4307 #define MC_CMD_SET_ID_LED_IN_LEN 4
4308 /* Set LED state. */
4309 #define MC_CMD_SET_ID_LED_IN_STATE_OFST 0
4310 #define MC_CMD_SET_ID_LED_IN_STATE_LEN 4
4311 #define MC_CMD_LED_OFF 0x0 /* enum */
4312 #define MC_CMD_LED_ON 0x1 /* enum */
4313 #define MC_CMD_LED_DEFAULT 0x2 /* enum */
4314
4315 /* MC_CMD_SET_ID_LED_OUT msgresponse */
4316 #define MC_CMD_SET_ID_LED_OUT_LEN 0
4317
4318
4319 /***********************************/
4320 /* MC_CMD_SET_MAC
4321  * Set MAC configuration. Locks required: None. Return code: 0, EINVAL
4322  */
4323 #define MC_CMD_SET_MAC 0x2c
4324 #undef  MC_CMD_0x2c_PRIVILEGE_CTG
4325
4326 #define MC_CMD_0x2c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
4327
4328 /* MC_CMD_SET_MAC_IN msgrequest */
4329 #define MC_CMD_SET_MAC_IN_LEN 28
4330 /* The MTU is the MTU programmed directly into the XMAC/GMAC (inclusive of
4331  * EtherII, VLAN, bug16011 padding).
4332  */
4333 #define MC_CMD_SET_MAC_IN_MTU_OFST 0
4334 #define MC_CMD_SET_MAC_IN_MTU_LEN 4
4335 #define MC_CMD_SET_MAC_IN_DRAIN_OFST 4
4336 #define MC_CMD_SET_MAC_IN_DRAIN_LEN 4
4337 #define MC_CMD_SET_MAC_IN_ADDR_OFST 8
4338 #define MC_CMD_SET_MAC_IN_ADDR_LEN 8
4339 #define MC_CMD_SET_MAC_IN_ADDR_LO_OFST 8
4340 #define MC_CMD_SET_MAC_IN_ADDR_HI_OFST 12
4341 #define MC_CMD_SET_MAC_IN_REJECT_OFST 16
4342 #define MC_CMD_SET_MAC_IN_REJECT_LEN 4
4343 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_LBN 0
4344 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_WIDTH 1
4345 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_LBN 1
4346 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_WIDTH 1
4347 #define MC_CMD_SET_MAC_IN_FCNTL_OFST 20
4348 #define MC_CMD_SET_MAC_IN_FCNTL_LEN 4
4349 /* enum: Flow control is off. */
4350 #define MC_CMD_FCNTL_OFF 0x0
4351 /* enum: Respond to flow control. */
4352 #define MC_CMD_FCNTL_RESPOND 0x1
4353 /* enum: Respond to and Issue flow control. */
4354 #define MC_CMD_FCNTL_BIDIR 0x2
4355 /* enum: Auto neg flow control. */
4356 #define MC_CMD_FCNTL_AUTO 0x3
4357 /* enum: Priority flow control (eftest builds only). */
4358 #define MC_CMD_FCNTL_QBB 0x4
4359 /* enum: Issue flow control. */
4360 #define MC_CMD_FCNTL_GENERATE 0x5
4361 #define MC_CMD_SET_MAC_IN_FLAGS_OFST 24
4362 #define MC_CMD_SET_MAC_IN_FLAGS_LEN 4
4363 #define MC_CMD_SET_MAC_IN_FLAG_INCLUDE_FCS_LBN 0
4364 #define MC_CMD_SET_MAC_IN_FLAG_INCLUDE_FCS_WIDTH 1
4365
4366 /* MC_CMD_SET_MAC_EXT_IN msgrequest */
4367 #define MC_CMD_SET_MAC_EXT_IN_LEN 32
4368 /* The MTU is the MTU programmed directly into the XMAC/GMAC (inclusive of
4369  * EtherII, VLAN, bug16011 padding).
4370  */
4371 #define MC_CMD_SET_MAC_EXT_IN_MTU_OFST 0
4372 #define MC_CMD_SET_MAC_EXT_IN_MTU_LEN 4
4373 #define MC_CMD_SET_MAC_EXT_IN_DRAIN_OFST 4
4374 #define MC_CMD_SET_MAC_EXT_IN_DRAIN_LEN 4
4375 #define MC_CMD_SET_MAC_EXT_IN_ADDR_OFST 8
4376 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LEN 8
4377 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LO_OFST 8
4378 #define MC_CMD_SET_MAC_EXT_IN_ADDR_HI_OFST 12
4379 #define MC_CMD_SET_MAC_EXT_IN_REJECT_OFST 16
4380 #define MC_CMD_SET_MAC_EXT_IN_REJECT_LEN 4
4381 #define MC_CMD_SET_MAC_EXT_IN_REJECT_UNCST_LBN 0
4382 #define MC_CMD_SET_MAC_EXT_IN_REJECT_UNCST_WIDTH 1
4383 #define MC_CMD_SET_MAC_EXT_IN_REJECT_BRDCST_LBN 1
4384 #define MC_CMD_SET_MAC_EXT_IN_REJECT_BRDCST_WIDTH 1
4385 #define MC_CMD_SET_MAC_EXT_IN_FCNTL_OFST 20
4386 #define MC_CMD_SET_MAC_EXT_IN_FCNTL_LEN 4
4387 /* enum: Flow control is off. */
4388 /*               MC_CMD_FCNTL_OFF 0x0 */
4389 /* enum: Respond to flow control. */
4390 /*               MC_CMD_FCNTL_RESPOND 0x1 */
4391 /* enum: Respond to and Issue flow control. */
4392 /*               MC_CMD_FCNTL_BIDIR 0x2 */
4393 /* enum: Auto neg flow control. */
4394 /*               MC_CMD_FCNTL_AUTO 0x3 */
4395 /* enum: Priority flow control (eftest builds only). */
4396 /*               MC_CMD_FCNTL_QBB 0x4 */
4397 /* enum: Issue flow control. */
4398 /*               MC_CMD_FCNTL_GENERATE 0x5 */
4399 #define MC_CMD_SET_MAC_EXT_IN_FLAGS_OFST 24
4400 #define MC_CMD_SET_MAC_EXT_IN_FLAGS_LEN 4
4401 #define MC_CMD_SET_MAC_EXT_IN_FLAG_INCLUDE_FCS_LBN 0
4402 #define MC_CMD_SET_MAC_EXT_IN_FLAG_INCLUDE_FCS_WIDTH 1
4403 /* Select which parameters to configure. A parameter will only be modified if
4404  * the corresponding control flag is set. If SET_MAC_ENHANCED is not set in
4405  * capabilities then this field is ignored (and all flags are assumed to be
4406  * set).
4407  */
4408 #define MC_CMD_SET_MAC_EXT_IN_CONTROL_OFST 28
4409 #define MC_CMD_SET_MAC_EXT_IN_CONTROL_LEN 4
4410 #define MC_CMD_SET_MAC_EXT_IN_CFG_MTU_LBN 0
4411 #define MC_CMD_SET_MAC_EXT_IN_CFG_MTU_WIDTH 1
4412 #define MC_CMD_SET_MAC_EXT_IN_CFG_DRAIN_LBN 1
4413 #define MC_CMD_SET_MAC_EXT_IN_CFG_DRAIN_WIDTH 1
4414 #define MC_CMD_SET_MAC_EXT_IN_CFG_REJECT_LBN 2
4415 #define MC_CMD_SET_MAC_EXT_IN_CFG_REJECT_WIDTH 1
4416 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCNTL_LBN 3
4417 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCNTL_WIDTH 1
4418 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCS_LBN 4
4419 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCS_WIDTH 1
4420
4421 /* MC_CMD_SET_MAC_OUT msgresponse */
4422 #define MC_CMD_SET_MAC_OUT_LEN 0
4423
4424 /* MC_CMD_SET_MAC_V2_OUT msgresponse */
4425 #define MC_CMD_SET_MAC_V2_OUT_LEN 4
4426 /* MTU as configured after processing the request. See comment at
4427  * MC_CMD_SET_MAC_IN/MTU. To query MTU without doing any changes, set CONTROL
4428  * to 0.
4429  */
4430 #define MC_CMD_SET_MAC_V2_OUT_MTU_OFST 0
4431 #define MC_CMD_SET_MAC_V2_OUT_MTU_LEN 4
4432
4433
4434 /***********************************/
4435 /* MC_CMD_PHY_STATS
4436  * Get generic PHY statistics. This call returns the statistics for a generic
4437  * PHY in a sparse array (indexed by the enumerate). Each value is represented
4438  * by a 32bit number. If the DMA_ADDR is 0, then no DMA is performed, and the
4439  * statistics may be read from the message response. If DMA_ADDR != 0, then the
4440  * statistics are dmad to that (page-aligned location). Locks required: None.
4441  * Returns: 0, ETIME
4442  */
4443 #define MC_CMD_PHY_STATS 0x2d
4444 #undef  MC_CMD_0x2d_PRIVILEGE_CTG
4445
4446 #define MC_CMD_0x2d_PRIVILEGE_CTG SRIOV_CTG_LINK
4447
4448 /* MC_CMD_PHY_STATS_IN msgrequest */
4449 #define MC_CMD_PHY_STATS_IN_LEN 8
4450 /* ??? */
4451 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_OFST 0
4452 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LEN 8
4453 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LO_OFST 0
4454 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_HI_OFST 4
4455
4456 /* MC_CMD_PHY_STATS_OUT_DMA msgresponse */
4457 #define MC_CMD_PHY_STATS_OUT_DMA_LEN 0
4458
4459 /* MC_CMD_PHY_STATS_OUT_NO_DMA msgresponse */
4460 #define MC_CMD_PHY_STATS_OUT_NO_DMA_LEN (((MC_CMD_PHY_NSTATS*32))>>3)
4461 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_OFST 0
4462 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_LEN 4
4463 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_NUM MC_CMD_PHY_NSTATS
4464 /* enum: OUI. */
4465 #define MC_CMD_OUI 0x0
4466 /* enum: PMA-PMD Link Up. */
4467 #define MC_CMD_PMA_PMD_LINK_UP 0x1
4468 /* enum: PMA-PMD RX Fault. */
4469 #define MC_CMD_PMA_PMD_RX_FAULT 0x2
4470 /* enum: PMA-PMD TX Fault. */
4471 #define MC_CMD_PMA_PMD_TX_FAULT 0x3
4472 /* enum: PMA-PMD Signal */
4473 #define MC_CMD_PMA_PMD_SIGNAL 0x4
4474 /* enum: PMA-PMD SNR A. */
4475 #define MC_CMD_PMA_PMD_SNR_A 0x5
4476 /* enum: PMA-PMD SNR B. */
4477 #define MC_CMD_PMA_PMD_SNR_B 0x6
4478 /* enum: PMA-PMD SNR C. */
4479 #define MC_CMD_PMA_PMD_SNR_C 0x7
4480 /* enum: PMA-PMD SNR D. */
4481 #define MC_CMD_PMA_PMD_SNR_D 0x8
4482 /* enum: PCS Link Up. */
4483 #define MC_CMD_PCS_LINK_UP 0x9
4484 /* enum: PCS RX Fault. */
4485 #define MC_CMD_PCS_RX_FAULT 0xa
4486 /* enum: PCS TX Fault. */
4487 #define MC_CMD_PCS_TX_FAULT 0xb
4488 /* enum: PCS BER. */
4489 #define MC_CMD_PCS_BER 0xc
4490 /* enum: PCS Block Errors. */
4491 #define MC_CMD_PCS_BLOCK_ERRORS 0xd
4492 /* enum: PhyXS Link Up. */
4493 #define MC_CMD_PHYXS_LINK_UP 0xe
4494 /* enum: PhyXS RX Fault. */
4495 #define MC_CMD_PHYXS_RX_FAULT 0xf
4496 /* enum: PhyXS TX Fault. */
4497 #define MC_CMD_PHYXS_TX_FAULT 0x10
4498 /* enum: PhyXS Align. */
4499 #define MC_CMD_PHYXS_ALIGN 0x11
4500 /* enum: PhyXS Sync. */
4501 #define MC_CMD_PHYXS_SYNC 0x12
4502 /* enum: AN link-up. */
4503 #define MC_CMD_AN_LINK_UP 0x13
4504 /* enum: AN Complete. */
4505 #define MC_CMD_AN_COMPLETE 0x14
4506 /* enum: AN 10GBaseT Status. */
4507 #define MC_CMD_AN_10GBT_STATUS 0x15
4508 /* enum: Clause 22 Link-Up. */
4509 #define MC_CMD_CL22_LINK_UP 0x16
4510 /* enum: (Last entry) */
4511 #define MC_CMD_PHY_NSTATS 0x17
4512
4513
4514 /***********************************/
4515 /* MC_CMD_MAC_STATS
4516  * Get generic MAC statistics. This call returns unified statistics maintained
4517  * by the MC as it switches between the GMAC and XMAC. The MC will write out
4518  * all supported stats. The driver should zero initialise the buffer to
4519  * guarantee consistent results. If the DMA_ADDR is 0, then no DMA is
4520  * performed, and the statistics may be read from the message response. If
4521  * DMA_ADDR != 0, then the statistics are dmad to that (page-aligned location).
4522  * Locks required: None. The PERIODIC_CLEAR option is not used and now has no
4523  * effect. Returns: 0, ETIME
4524  */
4525 #define MC_CMD_MAC_STATS 0x2e
4526 #undef  MC_CMD_0x2e_PRIVILEGE_CTG
4527
4528 #define MC_CMD_0x2e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
4529
4530 /* MC_CMD_MAC_STATS_IN msgrequest */
4531 #define MC_CMD_MAC_STATS_IN_LEN 20
4532 /* ??? */
4533 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_OFST 0
4534 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LEN 8
4535 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LO_OFST 0
4536 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_HI_OFST 4
4537 #define MC_CMD_MAC_STATS_IN_CMD_OFST 8
4538 #define MC_CMD_MAC_STATS_IN_CMD_LEN 4
4539 #define MC_CMD_MAC_STATS_IN_DMA_LBN 0
4540 #define MC_CMD_MAC_STATS_IN_DMA_WIDTH 1
4541 #define MC_CMD_MAC_STATS_IN_CLEAR_LBN 1
4542 #define MC_CMD_MAC_STATS_IN_CLEAR_WIDTH 1
4543 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_LBN 2
4544 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_WIDTH 1
4545 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_LBN 3
4546 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_WIDTH 1
4547 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_LBN 4
4548 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_WIDTH 1
4549 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_LBN 5
4550 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_WIDTH 1
4551 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_LBN 16
4552 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_WIDTH 16
4553 /* DMA length. Should be set to MAC_STATS_NUM_STATS * sizeof(uint64_t), as
4554  * returned by MC_CMD_GET_CAPABILITIES_V4_OUT. For legacy firmware not
4555  * supporting MC_CMD_GET_CAPABILITIES_V4_OUT, DMA_LEN should be set to
4556  * MC_CMD_MAC_NSTATS * sizeof(uint64_t)
4557  */
4558 #define MC_CMD_MAC_STATS_IN_DMA_LEN_OFST 12
4559 #define MC_CMD_MAC_STATS_IN_DMA_LEN_LEN 4
4560 /* port id so vadapter stats can be provided */
4561 #define MC_CMD_MAC_STATS_IN_PORT_ID_OFST 16
4562 #define MC_CMD_MAC_STATS_IN_PORT_ID_LEN 4
4563
4564 /* MC_CMD_MAC_STATS_OUT_DMA msgresponse */
4565 #define MC_CMD_MAC_STATS_OUT_DMA_LEN 0
4566
4567 /* MC_CMD_MAC_STATS_OUT_NO_DMA msgresponse */
4568 #define MC_CMD_MAC_STATS_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS*64))>>3)
4569 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_OFST 0
4570 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LEN 8
4571 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LO_OFST 0
4572 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_HI_OFST 4
4573 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS
4574 #define MC_CMD_MAC_GENERATION_START 0x0 /* enum */
4575 #define MC_CMD_MAC_DMABUF_START 0x1 /* enum */
4576 #define MC_CMD_MAC_TX_PKTS 0x1 /* enum */
4577 #define MC_CMD_MAC_TX_PAUSE_PKTS 0x2 /* enum */
4578 #define MC_CMD_MAC_TX_CONTROL_PKTS 0x3 /* enum */
4579 #define MC_CMD_MAC_TX_UNICAST_PKTS 0x4 /* enum */
4580 #define MC_CMD_MAC_TX_MULTICAST_PKTS 0x5 /* enum */
4581 #define MC_CMD_MAC_TX_BROADCAST_PKTS 0x6 /* enum */
4582 #define MC_CMD_MAC_TX_BYTES 0x7 /* enum */
4583 #define MC_CMD_MAC_TX_BAD_BYTES 0x8 /* enum */
4584 #define MC_CMD_MAC_TX_LT64_PKTS 0x9 /* enum */
4585 #define MC_CMD_MAC_TX_64_PKTS 0xa /* enum */
4586 #define MC_CMD_MAC_TX_65_TO_127_PKTS 0xb /* enum */
4587 #define MC_CMD_MAC_TX_128_TO_255_PKTS 0xc /* enum */
4588 #define MC_CMD_MAC_TX_256_TO_511_PKTS 0xd /* enum */
4589 #define MC_CMD_MAC_TX_512_TO_1023_PKTS 0xe /* enum */
4590 #define MC_CMD_MAC_TX_1024_TO_15XX_PKTS 0xf /* enum */
4591 #define MC_CMD_MAC_TX_15XX_TO_JUMBO_PKTS 0x10 /* enum */
4592 #define MC_CMD_MAC_TX_GTJUMBO_PKTS 0x11 /* enum */
4593 #define MC_CMD_MAC_TX_BAD_FCS_PKTS 0x12 /* enum */
4594 #define MC_CMD_MAC_TX_SINGLE_COLLISION_PKTS 0x13 /* enum */
4595 #define MC_CMD_MAC_TX_MULTIPLE_COLLISION_PKTS 0x14 /* enum */
4596 #define MC_CMD_MAC_TX_EXCESSIVE_COLLISION_PKTS 0x15 /* enum */
4597 #define MC_CMD_MAC_TX_LATE_COLLISION_PKTS 0x16 /* enum */
4598 #define MC_CMD_MAC_TX_DEFERRED_PKTS 0x17 /* enum */
4599 #define MC_CMD_MAC_TX_EXCESSIVE_DEFERRED_PKTS 0x18 /* enum */
4600 #define MC_CMD_MAC_TX_NON_TCPUDP_PKTS 0x19 /* enum */
4601 #define MC_CMD_MAC_TX_MAC_SRC_ERR_PKTS 0x1a /* enum */
4602 #define MC_CMD_MAC_TX_IP_SRC_ERR_PKTS 0x1b /* enum */
4603 #define MC_CMD_MAC_RX_PKTS 0x1c /* enum */
4604 #define MC_CMD_MAC_RX_PAUSE_PKTS 0x1d /* enum */
4605 #define MC_CMD_MAC_RX_GOOD_PKTS 0x1e /* enum */
4606 #define MC_CMD_MAC_RX_CONTROL_PKTS 0x1f /* enum */
4607 #define MC_CMD_MAC_RX_UNICAST_PKTS 0x20 /* enum */
4608 #define MC_CMD_MAC_RX_MULTICAST_PKTS 0x21 /* enum */
4609 #define MC_CMD_MAC_RX_BROADCAST_PKTS 0x22 /* enum */
4610 #define MC_CMD_MAC_RX_BYTES 0x23 /* enum */
4611 #define MC_CMD_MAC_RX_BAD_BYTES 0x24 /* enum */
4612 #define MC_CMD_MAC_RX_64_PKTS 0x25 /* enum */
4613 #define MC_CMD_MAC_RX_65_TO_127_PKTS 0x26 /* enum */
4614 #define MC_CMD_MAC_RX_128_TO_255_PKTS 0x27 /* enum */
4615 #define MC_CMD_MAC_RX_256_TO_511_PKTS 0x28 /* enum */
4616 #define MC_CMD_MAC_RX_512_TO_1023_PKTS 0x29 /* enum */
4617 #define MC_CMD_MAC_RX_1024_TO_15XX_PKTS 0x2a /* enum */
4618 #define MC_CMD_MAC_RX_15XX_TO_JUMBO_PKTS 0x2b /* enum */
4619 #define MC_CMD_MAC_RX_GTJUMBO_PKTS 0x2c /* enum */
4620 #define MC_CMD_MAC_RX_UNDERSIZE_PKTS 0x2d /* enum */
4621 #define MC_CMD_MAC_RX_BAD_FCS_PKTS 0x2e /* enum */
4622 #define MC_CMD_MAC_RX_OVERFLOW_PKTS 0x2f /* enum */
4623 #define MC_CMD_MAC_RX_FALSE_CARRIER_PKTS 0x30 /* enum */
4624 #define MC_CMD_MAC_RX_SYMBOL_ERROR_PKTS 0x31 /* enum */
4625 #define MC_CMD_MAC_RX_ALIGN_ERROR_PKTS 0x32 /* enum */
4626 #define MC_CMD_MAC_RX_LENGTH_ERROR_PKTS 0x33 /* enum */
4627 #define MC_CMD_MAC_RX_INTERNAL_ERROR_PKTS 0x34 /* enum */
4628 #define MC_CMD_MAC_RX_JABBER_PKTS 0x35 /* enum */
4629 #define MC_CMD_MAC_RX_NODESC_DROPS 0x36 /* enum */
4630 #define MC_CMD_MAC_RX_LANES01_CHAR_ERR 0x37 /* enum */
4631 #define MC_CMD_MAC_RX_LANES23_CHAR_ERR 0x38 /* enum */
4632 #define MC_CMD_MAC_RX_LANES01_DISP_ERR 0x39 /* enum */
4633 #define MC_CMD_MAC_RX_LANES23_DISP_ERR 0x3a /* enum */
4634 #define MC_CMD_MAC_RX_MATCH_FAULT 0x3b /* enum */
4635 /* enum: PM trunc_bb_overflow counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4636  * capability only.
4637  */
4638 #define MC_CMD_MAC_PM_TRUNC_BB_OVERFLOW 0x3c
4639 /* enum: PM discard_bb_overflow counter. Valid for EF10 with
4640  * PM_AND_RXDP_COUNTERS capability only.
4641  */
4642 #define MC_CMD_MAC_PM_DISCARD_BB_OVERFLOW 0x3d
4643 /* enum: PM trunc_vfifo_full counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4644  * capability only.
4645  */
4646 #define MC_CMD_MAC_PM_TRUNC_VFIFO_FULL 0x3e
4647 /* enum: PM discard_vfifo_full counter. Valid for EF10 with
4648  * PM_AND_RXDP_COUNTERS capability only.
4649  */
4650 #define MC_CMD_MAC_PM_DISCARD_VFIFO_FULL 0x3f
4651 /* enum: PM trunc_qbb counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4652  * capability only.
4653  */
4654 #define MC_CMD_MAC_PM_TRUNC_QBB 0x40
4655 /* enum: PM discard_qbb counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4656  * capability only.
4657  */
4658 #define MC_CMD_MAC_PM_DISCARD_QBB 0x41
4659 /* enum: PM discard_mapping counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4660  * capability only.
4661  */
4662 #define MC_CMD_MAC_PM_DISCARD_MAPPING 0x42
4663 /* enum: RXDP counter: Number of packets dropped due to the queue being
4664  * disabled. Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4665  */
4666 #define MC_CMD_MAC_RXDP_Q_DISABLED_PKTS 0x43
4667 /* enum: RXDP counter: Number of packets dropped by the DICPU. Valid for EF10
4668  * with PM_AND_RXDP_COUNTERS capability only.
4669  */
4670 #define MC_CMD_MAC_RXDP_DI_DROPPED_PKTS 0x45
4671 /* enum: RXDP counter: Number of non-host packets. Valid for EF10 with
4672  * PM_AND_RXDP_COUNTERS capability only.
4673  */
4674 #define MC_CMD_MAC_RXDP_STREAMING_PKTS 0x46
4675 /* enum: RXDP counter: Number of times an hlb descriptor fetch was performed.
4676  * Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4677  */
4678 #define MC_CMD_MAC_RXDP_HLB_FETCH_CONDITIONS 0x47
4679 /* enum: RXDP counter: Number of times the DPCPU waited for an existing
4680  * descriptor fetch. Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4681  */
4682 #define MC_CMD_MAC_RXDP_HLB_WAIT_CONDITIONS 0x48
4683 #define MC_CMD_MAC_VADAPTER_RX_DMABUF_START 0x4c /* enum */
4684 #define MC_CMD_MAC_VADAPTER_RX_UNICAST_PACKETS 0x4c /* enum */
4685 #define MC_CMD_MAC_VADAPTER_RX_UNICAST_BYTES 0x4d /* enum */
4686 #define MC_CMD_MAC_VADAPTER_RX_MULTICAST_PACKETS 0x4e /* enum */
4687 #define MC_CMD_MAC_VADAPTER_RX_MULTICAST_BYTES 0x4f /* enum */
4688 #define MC_CMD_MAC_VADAPTER_RX_BROADCAST_PACKETS 0x50 /* enum */
4689 #define MC_CMD_MAC_VADAPTER_RX_BROADCAST_BYTES 0x51 /* enum */
4690 #define MC_CMD_MAC_VADAPTER_RX_BAD_PACKETS 0x52 /* enum */
4691 #define MC_CMD_MAC_VADAPTER_RX_BAD_BYTES 0x53 /* enum */
4692 #define MC_CMD_MAC_VADAPTER_RX_OVERFLOW 0x54 /* enum */
4693 #define MC_CMD_MAC_VADAPTER_TX_DMABUF_START 0x57 /* enum */
4694 #define MC_CMD_MAC_VADAPTER_TX_UNICAST_PACKETS 0x57 /* enum */
4695 #define MC_CMD_MAC_VADAPTER_TX_UNICAST_BYTES 0x58 /* enum */
4696 #define MC_CMD_MAC_VADAPTER_TX_MULTICAST_PACKETS 0x59 /* enum */
4697 #define MC_CMD_MAC_VADAPTER_TX_MULTICAST_BYTES 0x5a /* enum */
4698 #define MC_CMD_MAC_VADAPTER_TX_BROADCAST_PACKETS 0x5b /* enum */
4699 #define MC_CMD_MAC_VADAPTER_TX_BROADCAST_BYTES 0x5c /* enum */
4700 #define MC_CMD_MAC_VADAPTER_TX_BAD_PACKETS 0x5d /* enum */
4701 #define MC_CMD_MAC_VADAPTER_TX_BAD_BYTES 0x5e /* enum */
4702 #define MC_CMD_MAC_VADAPTER_TX_OVERFLOW 0x5f /* enum */
4703 /* enum: Start of GMAC stats buffer space, for Siena only. */
4704 #define MC_CMD_GMAC_DMABUF_START 0x40
4705 /* enum: End of GMAC stats buffer space, for Siena only. */
4706 #define MC_CMD_GMAC_DMABUF_END 0x5f
4707 /* enum: GENERATION_END value, used together with GENERATION_START to verify
4708  * consistency of DMAd data. For legacy firmware / drivers without extended
4709  * stats (more precisely, when DMA_LEN == MC_CMD_MAC_NSTATS *
4710  * sizeof(uint64_t)), this entry holds the GENERATION_END value. Otherwise,
4711  * this value is invalid/ reserved and GENERATION_END is written as the last
4712  * 64-bit word of the DMA buffer (at DMA_LEN - sizeof(uint64_t)). Note that
4713  * this is consistent with the legacy behaviour, in the sense that entry 96 is
4714  * the last 64-bit word in the buffer when DMA_LEN == MC_CMD_MAC_NSTATS *
4715  * sizeof(uint64_t). See SF-109306-TC, Section 9.2 for details.
4716  */
4717 #define MC_CMD_MAC_GENERATION_END 0x60
4718 #define MC_CMD_MAC_NSTATS 0x61 /* enum */
4719
4720 /* MC_CMD_MAC_STATS_V2_OUT_DMA msgresponse */
4721 #define MC_CMD_MAC_STATS_V2_OUT_DMA_LEN 0
4722
4723 /* MC_CMD_MAC_STATS_V2_OUT_NO_DMA msgresponse */
4724 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V2*64))>>3)
4725 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_OFST 0
4726 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LEN 8
4727 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LO_OFST 0
4728 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_HI_OFST 4
4729 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V2
4730 /* enum: Start of FEC stats buffer space, Medford2 and up */
4731 #define MC_CMD_MAC_FEC_DMABUF_START 0x61
4732 /* enum: Number of uncorrected FEC codewords on link (RS-FEC only for Medford2)
4733  */
4734 #define MC_CMD_MAC_FEC_UNCORRECTED_ERRORS 0x61
4735 /* enum: Number of corrected FEC codewords on link (RS-FEC only for Medford2)
4736  */
4737 #define MC_CMD_MAC_FEC_CORRECTED_ERRORS 0x62
4738 /* enum: Number of corrected 10-bit symbol errors, lane 0 (RS-FEC only) */
4739 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE0 0x63
4740 /* enum: Number of corrected 10-bit symbol errors, lane 1 (RS-FEC only) */
4741 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE1 0x64
4742 /* enum: Number of corrected 10-bit symbol errors, lane 2 (RS-FEC only) */
4743 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE2 0x65
4744 /* enum: Number of corrected 10-bit symbol errors, lane 3 (RS-FEC only) */
4745 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE3 0x66
4746 /* enum: This includes the space at offset 103 which is the final
4747  * GENERATION_END in a MAC_STATS_V2 response and otherwise unused.
4748  */
4749 #define MC_CMD_MAC_NSTATS_V2 0x68
4750 /*            Other enum values, see field(s): */
4751 /*               MC_CMD_MAC_STATS_OUT_NO_DMA/STATISTICS */
4752
4753 /* MC_CMD_MAC_STATS_V3_OUT_DMA msgresponse */
4754 #define MC_CMD_MAC_STATS_V3_OUT_DMA_LEN 0
4755
4756 /* MC_CMD_MAC_STATS_V3_OUT_NO_DMA msgresponse */
4757 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V3*64))>>3)
4758 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_OFST 0
4759 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LEN 8
4760 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LO_OFST 0
4761 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_HI_OFST 4
4762 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V3
4763 /* enum: Start of CTPIO stats buffer space, Medford2 and up */
4764 #define MC_CMD_MAC_CTPIO_DMABUF_START 0x68
4765 /* enum: Number of CTPIO fallbacks because a DMA packet was in progress on the
4766  * target VI
4767  */
4768 #define MC_CMD_MAC_CTPIO_VI_BUSY_FALLBACK 0x68
4769 /* enum: Number of times a CTPIO send wrote beyond frame end (informational
4770  * only)
4771  */
4772 #define MC_CMD_MAC_CTPIO_LONG_WRITE_SUCCESS 0x69
4773 /* enum: Number of CTPIO failures because the TX doorbell was written before
4774  * the end of the frame data
4775  */
4776 #define MC_CMD_MAC_CTPIO_MISSING_DBELL_FAIL 0x6a
4777 /* enum: Number of CTPIO failures because the internal FIFO overflowed */
4778 #define MC_CMD_MAC_CTPIO_OVERFLOW_FAIL 0x6b
4779 /* enum: Number of CTPIO failures because the host did not deliver data fast
4780  * enough to avoid MAC underflow
4781  */
4782 #define MC_CMD_MAC_CTPIO_UNDERFLOW_FAIL 0x6c
4783 /* enum: Number of CTPIO failures because the host did not deliver all the
4784  * frame data within the timeout
4785  */
4786 #define MC_CMD_MAC_CTPIO_TIMEOUT_FAIL 0x6d
4787 /* enum: Number of CTPIO failures because the frame data arrived out of order
4788  * or with gaps
4789  */
4790 #define MC_CMD_MAC_CTPIO_NONCONTIG_WR_FAIL 0x6e
4791 /* enum: Number of CTPIO failures because the host started a new frame before
4792  * completing the previous one
4793  */
4794 #define MC_CMD_MAC_CTPIO_FRM_CLOBBER_FAIL 0x6f
4795 /* enum: Number of CTPIO failures because a write was not a multiple of 32 bits
4796  * or not 32-bit aligned
4797  */
4798 #define MC_CMD_MAC_CTPIO_INVALID_WR_FAIL 0x70
4799 /* enum: Number of CTPIO fallbacks because another VI on the same port was
4800  * sending a CTPIO frame
4801  */
4802 #define MC_CMD_MAC_CTPIO_VI_CLOBBER_FALLBACK 0x71
4803 /* enum: Number of CTPIO fallbacks because target VI did not have CTPIO enabled
4804  */
4805 #define MC_CMD_MAC_CTPIO_UNQUALIFIED_FALLBACK 0x72
4806 /* enum: Number of CTPIO fallbacks because length in header was less than 29
4807  * bytes
4808  */
4809 #define MC_CMD_MAC_CTPIO_RUNT_FALLBACK 0x73
4810 /* enum: Total number of successful CTPIO sends on this port */
4811 #define MC_CMD_MAC_CTPIO_SUCCESS 0x74
4812 /* enum: Total number of CTPIO fallbacks on this port */
4813 #define MC_CMD_MAC_CTPIO_FALLBACK 0x75
4814 /* enum: Total number of CTPIO poisoned frames on this port, whether erased or
4815  * not
4816  */
4817 #define MC_CMD_MAC_CTPIO_POISON 0x76
4818 /* enum: Total number of CTPIO erased frames on this port */
4819 #define MC_CMD_MAC_CTPIO_ERASE 0x77
4820 /* enum: This includes the space at offset 120 which is the final
4821  * GENERATION_END in a MAC_STATS_V3 response and otherwise unused.
4822  */
4823 #define MC_CMD_MAC_NSTATS_V3 0x79
4824 /*            Other enum values, see field(s): */
4825 /*               MC_CMD_MAC_STATS_V2_OUT_NO_DMA/STATISTICS */
4826
4827 /* MC_CMD_MAC_STATS_V4_OUT_DMA msgresponse */
4828 #define MC_CMD_MAC_STATS_V4_OUT_DMA_LEN 0
4829
4830 /* MC_CMD_MAC_STATS_V4_OUT_NO_DMA msgresponse */
4831 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V4*64))>>3)
4832 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_OFST 0
4833 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_LEN 8
4834 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_LO_OFST 0
4835 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_HI_OFST 4
4836 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V4
4837 /* enum: Start of V4 stats buffer space */
4838 #define MC_CMD_MAC_V4_DMABUF_START 0x79
4839 /* enum: RXDP counter: Number of packets truncated because scattering was
4840  * disabled.
4841  */
4842 #define MC_CMD_MAC_RXDP_SCATTER_DISABLED_TRUNC 0x79
4843 /* enum: RXDP counter: Number of times the RXDP head of line blocked waiting
4844  * for descriptors. Will be zero unless RXDP_HLB_IDLE capability is set.
4845  */
4846 #define MC_CMD_MAC_RXDP_HLB_IDLE 0x7a
4847 /* enum: RXDP counter: Number of times the RXDP timed out while head of line
4848  * blocking. Will be zero unless RXDP_HLB_IDLE capability is set.
4849  */
4850 #define MC_CMD_MAC_RXDP_HLB_TIMEOUT 0x7b
4851 /* enum: This includes the space at offset 124 which is the final
4852  * GENERATION_END in a MAC_STATS_V4 response and otherwise unused.
4853  */
4854 #define MC_CMD_MAC_NSTATS_V4 0x7d
4855 /*            Other enum values, see field(s): */
4856 /*               MC_CMD_MAC_STATS_V3_OUT_NO_DMA/STATISTICS */
4857
4858
4859 /***********************************/
4860 /* MC_CMD_SRIOV
4861  * to be documented
4862  */
4863 #define MC_CMD_SRIOV 0x30
4864
4865 /* MC_CMD_SRIOV_IN msgrequest */
4866 #define MC_CMD_SRIOV_IN_LEN 12
4867 #define MC_CMD_SRIOV_IN_ENABLE_OFST 0
4868 #define MC_CMD_SRIOV_IN_ENABLE_LEN 4
4869 #define MC_CMD_SRIOV_IN_VI_BASE_OFST 4
4870 #define MC_CMD_SRIOV_IN_VI_BASE_LEN 4
4871 #define MC_CMD_SRIOV_IN_VF_COUNT_OFST 8
4872 #define MC_CMD_SRIOV_IN_VF_COUNT_LEN 4
4873
4874 /* MC_CMD_SRIOV_OUT msgresponse */
4875 #define MC_CMD_SRIOV_OUT_LEN 8
4876 #define MC_CMD_SRIOV_OUT_VI_SCALE_OFST 0
4877 #define MC_CMD_SRIOV_OUT_VI_SCALE_LEN 4
4878 #define MC_CMD_SRIOV_OUT_VF_TOTAL_OFST 4
4879 #define MC_CMD_SRIOV_OUT_VF_TOTAL_LEN 4
4880
4881 /* MC_CMD_MEMCPY_RECORD_TYPEDEF structuredef */
4882 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LEN 32
4883 /* this is only used for the first record */
4884 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_OFST 0
4885 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_LEN 4
4886 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_LBN 0
4887 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_WIDTH 32
4888 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_OFST 4
4889 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_LEN 4
4890 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_LBN 32
4891 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_WIDTH 32
4892 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_OFST 8
4893 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LEN 8
4894 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LO_OFST 8
4895 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_HI_OFST 12
4896 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LBN 64
4897 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_WIDTH 64
4898 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_OFST 16
4899 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_LEN 4
4900 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_RID_INLINE 0x100 /* enum */
4901 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_LBN 128
4902 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_WIDTH 32
4903 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_OFST 20
4904 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LEN 8
4905 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LO_OFST 20
4906 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_HI_OFST 24
4907 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LBN 160
4908 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_WIDTH 64
4909 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_OFST 28
4910 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_LEN 4
4911 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_LBN 224
4912 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_WIDTH 32
4913
4914
4915 /***********************************/
4916 /* MC_CMD_MEMCPY
4917  * DMA write data into (Rid,Addr), either by dma reading (Rid,Addr), or by data
4918  * embedded directly in the command.
4919  *
4920  * A common pattern is for a client to use generation counts to signal a dma
4921  * update of a datastructure. To facilitate this, this MCDI operation can
4922  * contain multiple requests which are executed in strict order. Requests take
4923  * the form of duplicating the entire MCDI request continuously (including the
4924  * requests record, which is ignored in all but the first structure)
4925  *
4926  * The source data can either come from a DMA from the host, or it can be
4927  * embedded within the request directly, thereby eliminating a DMA read. To
4928  * indicate this, the client sets FROM_RID=%RID_INLINE, ADDR_HI=0, and
4929  * ADDR_LO=offset, and inserts the data at %offset from the start of the
4930  * payload. It's the callers responsibility to ensure that the embedded data
4931  * doesn't overlap the records.
4932  *
4933  * Returns: 0, EINVAL (invalid RID)
4934  */
4935 #define MC_CMD_MEMCPY 0x31
4936
4937 /* MC_CMD_MEMCPY_IN msgrequest */
4938 #define MC_CMD_MEMCPY_IN_LENMIN 32
4939 #define MC_CMD_MEMCPY_IN_LENMAX 224
4940 #define MC_CMD_MEMCPY_IN_LENMAX_MCDI2 992
4941 #define MC_CMD_MEMCPY_IN_LEN(num) (0+32*(num))
4942 #define MC_CMD_MEMCPY_IN_RECORD_NUM(len) (((len)-0)/32)
4943 /* see MC_CMD_MEMCPY_RECORD_TYPEDEF */
4944 #define MC_CMD_MEMCPY_IN_RECORD_OFST 0
4945 #define MC_CMD_MEMCPY_IN_RECORD_LEN 32
4946 #define MC_CMD_MEMCPY_IN_RECORD_MINNUM 1
4947 #define MC_CMD_MEMCPY_IN_RECORD_MAXNUM 7
4948 #define MC_CMD_MEMCPY_IN_RECORD_MAXNUM_MCDI2 31
4949
4950 /* MC_CMD_MEMCPY_OUT msgresponse */
4951 #define MC_CMD_MEMCPY_OUT_LEN 0
4952
4953
4954 /***********************************/
4955 /* MC_CMD_WOL_FILTER_SET
4956  * Set a WoL filter.
4957  */
4958 #define MC_CMD_WOL_FILTER_SET 0x32
4959 #undef  MC_CMD_0x32_PRIVILEGE_CTG
4960
4961 #define MC_CMD_0x32_PRIVILEGE_CTG SRIOV_CTG_LINK
4962
4963 /* MC_CMD_WOL_FILTER_SET_IN msgrequest */
4964 #define MC_CMD_WOL_FILTER_SET_IN_LEN 192
4965 #define MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0
4966 #define MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4
4967 #define MC_CMD_FILTER_MODE_SIMPLE 0x0 /* enum */
4968 #define MC_CMD_FILTER_MODE_STRUCTURED 0xffffffff /* enum */
4969 /* A type value of 1 is unused. */
4970 #define MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4
4971 #define MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4
4972 /* enum: Magic */
4973 #define MC_CMD_WOL_TYPE_MAGIC 0x0
4974 /* enum: MS Windows Magic */
4975 #define MC_CMD_WOL_TYPE_WIN_MAGIC 0x2
4976 /* enum: IPv4 Syn */
4977 #define MC_CMD_WOL_TYPE_IPV4_SYN 0x3
4978 /* enum: IPv6 Syn */
4979 #define MC_CMD_WOL_TYPE_IPV6_SYN 0x4
4980 /* enum: Bitmap */
4981 #define MC_CMD_WOL_TYPE_BITMAP 0x5
4982 /* enum: Link */
4983 #define MC_CMD_WOL_TYPE_LINK 0x6
4984 /* enum: (Above this for future use) */
4985 #define MC_CMD_WOL_TYPE_MAX 0x7
4986 #define MC_CMD_WOL_FILTER_SET_IN_DATA_OFST 8
4987 #define MC_CMD_WOL_FILTER_SET_IN_DATA_LEN 4
4988 #define MC_CMD_WOL_FILTER_SET_IN_DATA_NUM 46
4989
4990 /* MC_CMD_WOL_FILTER_SET_IN_MAGIC msgrequest */
4991 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_LEN 16
4992 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4993 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4994 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4995 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4996 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_OFST 8
4997 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LEN 8
4998 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LO_OFST 8
4999 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_HI_OFST 12
5000
5001 /* MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN msgrequest */
5002 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_LEN 20
5003 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
5004 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
5005 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
5006 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
5007 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_IP_OFST 8
5008 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_IP_LEN 4
5009 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_IP_OFST 12
5010 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_IP_LEN 4
5011 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_PORT_OFST 16
5012 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_PORT_LEN 2
5013 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_PORT_OFST 18
5014 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_PORT_LEN 2
5015
5016 /* MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN msgrequest */
5017 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_LEN 44
5018 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
5019 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
5020 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
5021 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
5022 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_IP_OFST 8
5023 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_IP_LEN 16
5024 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_IP_OFST 24
5025 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_IP_LEN 16
5026 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_PORT_OFST 40
5027 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_PORT_LEN 2
5028 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_PORT_OFST 42
5029 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_PORT_LEN 2
5030
5031 /* MC_CMD_WOL_FILTER_SET_IN_BITMAP msgrequest */
5032 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN 187
5033 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
5034 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
5035 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
5036 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
5037 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_MASK_OFST 8
5038 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_MASK_LEN 48
5039 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_BITMAP_OFST 56
5040 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_BITMAP_LEN 128
5041 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN_OFST 184
5042 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN_LEN 1
5043 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER3_OFST 185
5044 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER3_LEN 1
5045 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER4_OFST 186
5046 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER4_LEN 1
5047
5048 /* MC_CMD_WOL_FILTER_SET_IN_LINK msgrequest */
5049 #define MC_CMD_WOL_FILTER_SET_IN_LINK_LEN 12
5050 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
5051 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
5052 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
5053 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
5054 #define MC_CMD_WOL_FILTER_SET_IN_LINK_MASK_OFST 8
5055 #define MC_CMD_WOL_FILTER_SET_IN_LINK_MASK_LEN 4
5056 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_LBN 0
5057 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_WIDTH 1
5058 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_LBN 1
5059 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_WIDTH 1
5060
5061 /* MC_CMD_WOL_FILTER_SET_OUT msgresponse */
5062 #define MC_CMD_WOL_FILTER_SET_OUT_LEN 4
5063 #define MC_CMD_WOL_FILTER_SET_OUT_FILTER_ID_OFST 0
5064 #define MC_CMD_WOL_FILTER_SET_OUT_FILTER_ID_LEN 4
5065
5066
5067 /***********************************/
5068 /* MC_CMD_WOL_FILTER_REMOVE
5069  * Remove a WoL filter. Locks required: None. Returns: 0, EINVAL, ENOSYS
5070  */
5071 #define MC_CMD_WOL_FILTER_REMOVE 0x33
5072 #undef  MC_CMD_0x33_PRIVILEGE_CTG
5073
5074 #define MC_CMD_0x33_PRIVILEGE_CTG SRIOV_CTG_LINK
5075
5076 /* MC_CMD_WOL_FILTER_REMOVE_IN msgrequest */
5077 #define MC_CMD_WOL_FILTER_REMOVE_IN_LEN 4
5078 #define MC_CMD_WOL_FILTER_REMOVE_IN_FILTER_ID_OFST 0
5079 #define MC_CMD_WOL_FILTER_REMOVE_IN_FILTER_ID_LEN 4
5080
5081 /* MC_CMD_WOL_FILTER_REMOVE_OUT msgresponse */
5082 #define MC_CMD_WOL_FILTER_REMOVE_OUT_LEN 0
5083
5084
5085 /***********************************/
5086 /* MC_CMD_WOL_FILTER_RESET
5087  * Reset (i.e. remove all) WoL filters. Locks required: None. Returns: 0,
5088  * ENOSYS
5089  */
5090 #define MC_CMD_WOL_FILTER_RESET 0x34
5091 #undef  MC_CMD_0x34_PRIVILEGE_CTG
5092
5093 #define MC_CMD_0x34_PRIVILEGE_CTG SRIOV_CTG_LINK
5094
5095 /* MC_CMD_WOL_FILTER_RESET_IN msgrequest */
5096 #define MC_CMD_WOL_FILTER_RESET_IN_LEN 4
5097 #define MC_CMD_WOL_FILTER_RESET_IN_MASK_OFST 0
5098 #define MC_CMD_WOL_FILTER_RESET_IN_MASK_LEN 4
5099 #define MC_CMD_WOL_FILTER_RESET_IN_WAKE_FILTERS 0x1 /* enum */
5100 #define MC_CMD_WOL_FILTER_RESET_IN_LIGHTSOUT_OFFLOADS 0x2 /* enum */
5101
5102 /* MC_CMD_WOL_FILTER_RESET_OUT msgresponse */
5103 #define MC_CMD_WOL_FILTER_RESET_OUT_LEN 0
5104
5105
5106 /***********************************/
5107 /* MC_CMD_SET_MCAST_HASH
5108  * Set the MCAST hash value without otherwise reconfiguring the MAC
5109  */
5110 #define MC_CMD_SET_MCAST_HASH 0x35
5111
5112 /* MC_CMD_SET_MCAST_HASH_IN msgrequest */
5113 #define MC_CMD_SET_MCAST_HASH_IN_LEN 32
5114 #define MC_CMD_SET_MCAST_HASH_IN_HASH0_OFST 0
5115 #define MC_CMD_SET_MCAST_HASH_IN_HASH0_LEN 16
5116 #define MC_CMD_SET_MCAST_HASH_IN_HASH1_OFST 16
5117 #define MC_CMD_SET_MCAST_HASH_IN_HASH1_LEN 16
5118
5119 /* MC_CMD_SET_MCAST_HASH_OUT msgresponse */
5120 #define MC_CMD_SET_MCAST_HASH_OUT_LEN 0
5121
5122
5123 /***********************************/
5124 /* MC_CMD_NVRAM_TYPES
5125  * Return bitfield indicating available types of virtual NVRAM partitions.
5126  * Locks required: none. Returns: 0
5127  */
5128 #define MC_CMD_NVRAM_TYPES 0x36
5129 #undef  MC_CMD_0x36_PRIVILEGE_CTG
5130
5131 #define MC_CMD_0x36_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5132
5133 /* MC_CMD_NVRAM_TYPES_IN msgrequest */
5134 #define MC_CMD_NVRAM_TYPES_IN_LEN 0
5135
5136 /* MC_CMD_NVRAM_TYPES_OUT msgresponse */
5137 #define MC_CMD_NVRAM_TYPES_OUT_LEN 4
5138 /* Bit mask of supported types. */
5139 #define MC_CMD_NVRAM_TYPES_OUT_TYPES_OFST 0
5140 #define MC_CMD_NVRAM_TYPES_OUT_TYPES_LEN 4
5141 /* enum: Disabled callisto. */
5142 #define MC_CMD_NVRAM_TYPE_DISABLED_CALLISTO 0x0
5143 /* enum: MC firmware. */
5144 #define MC_CMD_NVRAM_TYPE_MC_FW 0x1
5145 /* enum: MC backup firmware. */
5146 #define MC_CMD_NVRAM_TYPE_MC_FW_BACKUP 0x2
5147 /* enum: Static configuration Port0. */
5148 #define MC_CMD_NVRAM_TYPE_STATIC_CFG_PORT0 0x3
5149 /* enum: Static configuration Port1. */
5150 #define MC_CMD_NVRAM_TYPE_STATIC_CFG_PORT1 0x4
5151 /* enum: Dynamic configuration Port0. */
5152 #define MC_CMD_NVRAM_TYPE_DYNAMIC_CFG_PORT0 0x5
5153 /* enum: Dynamic configuration Port1. */
5154 #define MC_CMD_NVRAM_TYPE_DYNAMIC_CFG_PORT1 0x6
5155 /* enum: Expansion Rom. */
5156 #define MC_CMD_NVRAM_TYPE_EXP_ROM 0x7
5157 /* enum: Expansion Rom Configuration Port0. */
5158 #define MC_CMD_NVRAM_TYPE_EXP_ROM_CFG_PORT0 0x8
5159 /* enum: Expansion Rom Configuration Port1. */
5160 #define MC_CMD_NVRAM_TYPE_EXP_ROM_CFG_PORT1 0x9
5161 /* enum: Phy Configuration Port0. */
5162 #define MC_CMD_NVRAM_TYPE_PHY_PORT0 0xa
5163 /* enum: Phy Configuration Port1. */
5164 #define MC_CMD_NVRAM_TYPE_PHY_PORT1 0xb
5165 /* enum: Log. */
5166 #define MC_CMD_NVRAM_TYPE_LOG 0xc
5167 /* enum: FPGA image. */
5168 #define MC_CMD_NVRAM_TYPE_FPGA 0xd
5169 /* enum: FPGA backup image */
5170 #define MC_CMD_NVRAM_TYPE_FPGA_BACKUP 0xe
5171 /* enum: FC firmware. */
5172 #define MC_CMD_NVRAM_TYPE_FC_FW 0xf
5173 /* enum: FC backup firmware. */
5174 #define MC_CMD_NVRAM_TYPE_FC_FW_BACKUP 0x10
5175 /* enum: CPLD image. */
5176 #define MC_CMD_NVRAM_TYPE_CPLD 0x11
5177 /* enum: Licensing information. */
5178 #define MC_CMD_NVRAM_TYPE_LICENSE 0x12
5179 /* enum: FC Log. */
5180 #define MC_CMD_NVRAM_TYPE_FC_LOG 0x13
5181 /* enum: Additional flash on FPGA. */
5182 #define MC_CMD_NVRAM_TYPE_FC_EXTRA 0x14
5183
5184
5185 /***********************************/
5186 /* MC_CMD_NVRAM_INFO
5187  * Read info about a virtual NVRAM partition. Locks required: none. Returns: 0,
5188  * EINVAL (bad type).
5189  */
5190 #define MC_CMD_NVRAM_INFO 0x37
5191 #undef  MC_CMD_0x37_PRIVILEGE_CTG
5192
5193 #define MC_CMD_0x37_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5194
5195 /* MC_CMD_NVRAM_INFO_IN msgrequest */
5196 #define MC_CMD_NVRAM_INFO_IN_LEN 4
5197 #define MC_CMD_NVRAM_INFO_IN_TYPE_OFST 0
5198 #define MC_CMD_NVRAM_INFO_IN_TYPE_LEN 4
5199 /*            Enum values, see field(s): */
5200 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5201
5202 /* MC_CMD_NVRAM_INFO_OUT msgresponse */
5203 #define MC_CMD_NVRAM_INFO_OUT_LEN 24
5204 #define MC_CMD_NVRAM_INFO_OUT_TYPE_OFST 0
5205 #define MC_CMD_NVRAM_INFO_OUT_TYPE_LEN 4
5206 /*            Enum values, see field(s): */
5207 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5208 #define MC_CMD_NVRAM_INFO_OUT_SIZE_OFST 4
5209 #define MC_CMD_NVRAM_INFO_OUT_SIZE_LEN 4
5210 #define MC_CMD_NVRAM_INFO_OUT_ERASESIZE_OFST 8
5211 #define MC_CMD_NVRAM_INFO_OUT_ERASESIZE_LEN 4
5212 #define MC_CMD_NVRAM_INFO_OUT_FLAGS_OFST 12
5213 #define MC_CMD_NVRAM_INFO_OUT_FLAGS_LEN 4
5214 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_LBN 0
5215 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_WIDTH 1
5216 #define MC_CMD_NVRAM_INFO_OUT_TLV_LBN 1
5217 #define MC_CMD_NVRAM_INFO_OUT_TLV_WIDTH 1
5218 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_IF_TSA_BOUND_LBN 2
5219 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_IF_TSA_BOUND_WIDTH 1
5220 #define MC_CMD_NVRAM_INFO_OUT_CRC_LBN 3
5221 #define MC_CMD_NVRAM_INFO_OUT_CRC_WIDTH 1
5222 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_LBN 5
5223 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_WIDTH 1
5224 #define MC_CMD_NVRAM_INFO_OUT_CMAC_LBN 6
5225 #define MC_CMD_NVRAM_INFO_OUT_CMAC_WIDTH 1
5226 #define MC_CMD_NVRAM_INFO_OUT_A_B_LBN 7
5227 #define MC_CMD_NVRAM_INFO_OUT_A_B_WIDTH 1
5228 #define MC_CMD_NVRAM_INFO_OUT_PHYSDEV_OFST 16
5229 #define MC_CMD_NVRAM_INFO_OUT_PHYSDEV_LEN 4
5230 #define MC_CMD_NVRAM_INFO_OUT_PHYSADDR_OFST 20
5231 #define MC_CMD_NVRAM_INFO_OUT_PHYSADDR_LEN 4
5232
5233 /* MC_CMD_NVRAM_INFO_V2_OUT msgresponse */
5234 #define MC_CMD_NVRAM_INFO_V2_OUT_LEN 28
5235 #define MC_CMD_NVRAM_INFO_V2_OUT_TYPE_OFST 0
5236 #define MC_CMD_NVRAM_INFO_V2_OUT_TYPE_LEN 4
5237 /*            Enum values, see field(s): */
5238 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5239 #define MC_CMD_NVRAM_INFO_V2_OUT_SIZE_OFST 4
5240 #define MC_CMD_NVRAM_INFO_V2_OUT_SIZE_LEN 4
5241 #define MC_CMD_NVRAM_INFO_V2_OUT_ERASESIZE_OFST 8
5242 #define MC_CMD_NVRAM_INFO_V2_OUT_ERASESIZE_LEN 4
5243 #define MC_CMD_NVRAM_INFO_V2_OUT_FLAGS_OFST 12
5244 #define MC_CMD_NVRAM_INFO_V2_OUT_FLAGS_LEN 4
5245 #define MC_CMD_NVRAM_INFO_V2_OUT_PROTECTED_LBN 0
5246 #define MC_CMD_NVRAM_INFO_V2_OUT_PROTECTED_WIDTH 1
5247 #define MC_CMD_NVRAM_INFO_V2_OUT_TLV_LBN 1
5248 #define MC_CMD_NVRAM_INFO_V2_OUT_TLV_WIDTH 1
5249 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_IF_TSA_BOUND_LBN 2
5250 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_IF_TSA_BOUND_WIDTH 1
5251 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_LBN 5
5252 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_WIDTH 1
5253 #define MC_CMD_NVRAM_INFO_V2_OUT_A_B_LBN 7
5254 #define MC_CMD_NVRAM_INFO_V2_OUT_A_B_WIDTH 1
5255 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSDEV_OFST 16
5256 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSDEV_LEN 4
5257 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSADDR_OFST 20
5258 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSADDR_LEN 4
5259 /* Writes must be multiples of this size. Added to support the MUM on Sorrento.
5260  */
5261 #define MC_CMD_NVRAM_INFO_V2_OUT_WRITESIZE_OFST 24
5262 #define MC_CMD_NVRAM_INFO_V2_OUT_WRITESIZE_LEN 4
5263
5264
5265 /***********************************/
5266 /* MC_CMD_NVRAM_UPDATE_START
5267  * Start a group of update operations on a virtual NVRAM partition. Locks
5268  * required: PHY_LOCK if type==*PHY*. Returns: 0, EINVAL (bad type), EACCES (if
5269  * PHY_LOCK required and not held). In an adapter bound to a TSA controller,
5270  * MC_CMD_NVRAM_UPDATE_START can only be used on a subset of partition types
5271  * i.e. static config, dynamic config and expansion ROM config. Attempting to
5272  * perform this operation on a restricted partition will return the error
5273  * EPERM.
5274  */
5275 #define MC_CMD_NVRAM_UPDATE_START 0x38
5276 #undef  MC_CMD_0x38_PRIVILEGE_CTG
5277
5278 #define MC_CMD_0x38_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5279
5280 /* MC_CMD_NVRAM_UPDATE_START_IN msgrequest: Legacy NVRAM_UPDATE_START request.
5281  * Use NVRAM_UPDATE_START_V2_IN in new code
5282  */
5283 #define MC_CMD_NVRAM_UPDATE_START_IN_LEN 4
5284 #define MC_CMD_NVRAM_UPDATE_START_IN_TYPE_OFST 0
5285 #define MC_CMD_NVRAM_UPDATE_START_IN_TYPE_LEN 4
5286 /*            Enum values, see field(s): */
5287 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5288
5289 /* MC_CMD_NVRAM_UPDATE_START_V2_IN msgrequest: Extended NVRAM_UPDATE_START
5290  * request with additional flags indicating version of command in use. See
5291  * MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT for details of extended functionality. Use
5292  * paired up with NVRAM_UPDATE_FINISH_V2_IN.
5293  */
5294 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_LEN 8
5295 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_TYPE_OFST 0
5296 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_TYPE_LEN 4
5297 /*            Enum values, see field(s): */
5298 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5299 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAGS_OFST 4
5300 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAGS_LEN 4
5301 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAG_REPORT_VERIFY_RESULT_LBN 0
5302 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAG_REPORT_VERIFY_RESULT_WIDTH 1
5303
5304 /* MC_CMD_NVRAM_UPDATE_START_OUT msgresponse */
5305 #define MC_CMD_NVRAM_UPDATE_START_OUT_LEN 0
5306
5307
5308 /***********************************/
5309 /* MC_CMD_NVRAM_READ
5310  * Read data from a virtual NVRAM partition. Locks required: PHY_LOCK if
5311  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
5312  * PHY_LOCK required and not held)
5313  */
5314 #define MC_CMD_NVRAM_READ 0x39
5315 #undef  MC_CMD_0x39_PRIVILEGE_CTG
5316
5317 #define MC_CMD_0x39_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5318
5319 /* MC_CMD_NVRAM_READ_IN msgrequest */
5320 #define MC_CMD_NVRAM_READ_IN_LEN 12
5321 #define MC_CMD_NVRAM_READ_IN_TYPE_OFST 0
5322 #define MC_CMD_NVRAM_READ_IN_TYPE_LEN 4
5323 /*            Enum values, see field(s): */
5324 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5325 #define MC_CMD_NVRAM_READ_IN_OFFSET_OFST 4
5326 #define MC_CMD_NVRAM_READ_IN_OFFSET_LEN 4
5327 /* amount to read in bytes */
5328 #define MC_CMD_NVRAM_READ_IN_LENGTH_OFST 8
5329 #define MC_CMD_NVRAM_READ_IN_LENGTH_LEN 4
5330
5331 /* MC_CMD_NVRAM_READ_IN_V2 msgrequest */
5332 #define MC_CMD_NVRAM_READ_IN_V2_LEN 16
5333 #define MC_CMD_NVRAM_READ_IN_V2_TYPE_OFST 0
5334 #define MC_CMD_NVRAM_READ_IN_V2_TYPE_LEN 4
5335 /*            Enum values, see field(s): */
5336 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5337 #define MC_CMD_NVRAM_READ_IN_V2_OFFSET_OFST 4
5338 #define MC_CMD_NVRAM_READ_IN_V2_OFFSET_LEN 4
5339 /* amount to read in bytes */
5340 #define MC_CMD_NVRAM_READ_IN_V2_LENGTH_OFST 8
5341 #define MC_CMD_NVRAM_READ_IN_V2_LENGTH_LEN 4
5342 /* Optional control info. If a partition is stored with an A/B versioning
5343  * scheme (i.e. in more than one physical partition in NVRAM) the host can set
5344  * this to control which underlying physical partition is used to read data
5345  * from. This allows it to perform a read-modify-write-verify with the write
5346  * lock continuously held by calling NVRAM_UPDATE_START, reading the old
5347  * contents using MODE=TARGET_CURRENT, overwriting the old partition and then
5348  * verifying by reading with MODE=TARGET_BACKUP.
5349  */
5350 #define MC_CMD_NVRAM_READ_IN_V2_MODE_OFST 12
5351 #define MC_CMD_NVRAM_READ_IN_V2_MODE_LEN 4
5352 /* enum: Same as omitting MODE: caller sees data in current partition unless it
5353  * holds the write lock in which case it sees data in the partition it is
5354  * updating.
5355  */
5356 #define MC_CMD_NVRAM_READ_IN_V2_DEFAULT 0x0
5357 /* enum: Read from the current partition of an A/B pair, even if holding the
5358  * write lock.
5359  */
5360 #define MC_CMD_NVRAM_READ_IN_V2_TARGET_CURRENT 0x1
5361 /* enum: Read from the non-current (i.e. to be updated) partition of an A/B
5362  * pair
5363  */
5364 #define MC_CMD_NVRAM_READ_IN_V2_TARGET_BACKUP 0x2
5365
5366 /* MC_CMD_NVRAM_READ_OUT msgresponse */
5367 #define MC_CMD_NVRAM_READ_OUT_LENMIN 1
5368 #define MC_CMD_NVRAM_READ_OUT_LENMAX 252
5369 #define MC_CMD_NVRAM_READ_OUT_LENMAX_MCDI2 1020
5370 #define MC_CMD_NVRAM_READ_OUT_LEN(num) (0+1*(num))
5371 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_NUM(len) (((len)-0)/1)
5372 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_OFST 0
5373 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_LEN 1
5374 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MINNUM 1
5375 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MAXNUM 252
5376 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MAXNUM_MCDI2 1020
5377
5378
5379 /***********************************/
5380 /* MC_CMD_NVRAM_WRITE
5381  * Write data to a virtual NVRAM partition. Locks required: PHY_LOCK if
5382  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
5383  * PHY_LOCK required and not held)
5384  */
5385 #define MC_CMD_NVRAM_WRITE 0x3a
5386 #undef  MC_CMD_0x3a_PRIVILEGE_CTG
5387
5388 #define MC_CMD_0x3a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5389
5390 /* MC_CMD_NVRAM_WRITE_IN msgrequest */
5391 #define MC_CMD_NVRAM_WRITE_IN_LENMIN 13
5392 #define MC_CMD_NVRAM_WRITE_IN_LENMAX 252
5393 #define MC_CMD_NVRAM_WRITE_IN_LENMAX_MCDI2 1020
5394 #define MC_CMD_NVRAM_WRITE_IN_LEN(num) (12+1*(num))
5395 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_NUM(len) (((len)-12)/1)
5396 #define MC_CMD_NVRAM_WRITE_IN_TYPE_OFST 0
5397 #define MC_CMD_NVRAM_WRITE_IN_TYPE_LEN 4
5398 /*            Enum values, see field(s): */
5399 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5400 #define MC_CMD_NVRAM_WRITE_IN_OFFSET_OFST 4
5401 #define MC_CMD_NVRAM_WRITE_IN_OFFSET_LEN 4
5402 #define MC_CMD_NVRAM_WRITE_IN_LENGTH_OFST 8
5403 #define MC_CMD_NVRAM_WRITE_IN_LENGTH_LEN 4
5404 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_OFST 12
5405 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_LEN 1
5406 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MINNUM 1
5407 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MAXNUM 240
5408 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MAXNUM_MCDI2 1008
5409
5410 /* MC_CMD_NVRAM_WRITE_OUT msgresponse */
5411 #define MC_CMD_NVRAM_WRITE_OUT_LEN 0
5412
5413
5414 /***********************************/
5415 /* MC_CMD_NVRAM_ERASE
5416  * Erase sector(s) from a virtual NVRAM partition. Locks required: PHY_LOCK if
5417  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
5418  * PHY_LOCK required and not held)
5419  */
5420 #define MC_CMD_NVRAM_ERASE 0x3b
5421 #undef  MC_CMD_0x3b_PRIVILEGE_CTG
5422
5423 #define MC_CMD_0x3b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5424
5425 /* MC_CMD_NVRAM_ERASE_IN msgrequest */
5426 #define MC_CMD_NVRAM_ERASE_IN_LEN 12
5427 #define MC_CMD_NVRAM_ERASE_IN_TYPE_OFST 0
5428 #define MC_CMD_NVRAM_ERASE_IN_TYPE_LEN 4
5429 /*            Enum values, see field(s): */
5430 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5431 #define MC_CMD_NVRAM_ERASE_IN_OFFSET_OFST 4
5432 #define MC_CMD_NVRAM_ERASE_IN_OFFSET_LEN 4
5433 #define MC_CMD_NVRAM_ERASE_IN_LENGTH_OFST 8
5434 #define MC_CMD_NVRAM_ERASE_IN_LENGTH_LEN 4
5435
5436 /* MC_CMD_NVRAM_ERASE_OUT msgresponse */
5437 #define MC_CMD_NVRAM_ERASE_OUT_LEN 0
5438
5439
5440 /***********************************/
5441 /* MC_CMD_NVRAM_UPDATE_FINISH
5442  * Finish a group of update operations on a virtual NVRAM partition. Locks
5443  * required: PHY_LOCK if type==*PHY*. Returns: 0, EINVAL (bad type/offset/
5444  * length), EACCES (if PHY_LOCK required and not held). In an adapter bound to
5445  * a TSA controller, MC_CMD_NVRAM_UPDATE_FINISH can only be used on a subset of
5446  * partition types i.e. static config, dynamic config and expansion ROM config.
5447  * Attempting to perform this operation on a restricted partition will return
5448  * the error EPERM.
5449  */
5450 #define MC_CMD_NVRAM_UPDATE_FINISH 0x3c
5451 #undef  MC_CMD_0x3c_PRIVILEGE_CTG
5452
5453 #define MC_CMD_0x3c_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5454
5455 /* MC_CMD_NVRAM_UPDATE_FINISH_IN msgrequest: Legacy NVRAM_UPDATE_FINISH
5456  * request. Use NVRAM_UPDATE_FINISH_V2_IN in new code
5457  */
5458 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_LEN 8
5459 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_TYPE_OFST 0
5460 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_TYPE_LEN 4
5461 /*            Enum values, see field(s): */
5462 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5463 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_REBOOT_OFST 4
5464 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_REBOOT_LEN 4
5465
5466 /* MC_CMD_NVRAM_UPDATE_FINISH_V2_IN msgrequest: Extended NVRAM_UPDATE_FINISH
5467  * request with additional flags indicating version of NVRAM_UPDATE commands in
5468  * use. See MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT for details of extended
5469  * functionality. Use paired up with NVRAM_UPDATE_START_V2_IN.
5470  */
5471 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_LEN 12
5472 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_TYPE_OFST 0
5473 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_TYPE_LEN 4
5474 /*            Enum values, see field(s): */
5475 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5476 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_REBOOT_OFST 4
5477 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_REBOOT_LEN 4
5478 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAGS_OFST 8
5479 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAGS_LEN 4
5480 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_REPORT_VERIFY_RESULT_LBN 0
5481 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_REPORT_VERIFY_RESULT_WIDTH 1
5482 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_RUN_IN_BACKGROUND_LBN 1
5483 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_RUN_IN_BACKGROUND_WIDTH 1
5484 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_POLL_VERIFY_RESULT_LBN 2
5485 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_POLL_VERIFY_RESULT_WIDTH 1
5486
5487 /* MC_CMD_NVRAM_UPDATE_FINISH_OUT msgresponse: Legacy NVRAM_UPDATE_FINISH
5488  * response. Use NVRAM_UPDATE_FINISH_V2_OUT in new code
5489  */
5490 #define MC_CMD_NVRAM_UPDATE_FINISH_OUT_LEN 0
5491
5492 /* MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT msgresponse:
5493  *
5494  * Extended NVRAM_UPDATE_FINISH response that communicates the result of secure
5495  * firmware validation where applicable back to the host.
5496  *
5497  * Medford only: For signed firmware images, such as those for medford, the MC
5498  * firmware verifies the signature before marking the firmware image as valid.
5499  * This process takes a few seconds to complete. So is likely to take more than
5500  * the MCDI timeout. Hence signature verification is initiated when
5501  * MC_CMD_NVRAM_UPDATE_FINISH_V2_IN is received by the firmware, however, the
5502  * MCDI command is run in a background MCDI processing thread. This response
5503  * payload includes the results of the signature verification. Note that the
5504  * per-partition nvram lock in firmware is only released after the verification
5505  * has completed.
5506  */
5507 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_LEN 4
5508 /* Result of nvram update completion processing. Result codes that indicate an
5509  * internal build failure and therefore not expected to be seen by customers in
5510  * the field are marked with a prefix 'Internal-error'.
5511  */
5512 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_RESULT_CODE_OFST 0
5513 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_RESULT_CODE_LEN 4
5514 /* enum: Invalid return code; only non-zero values are defined. Defined as
5515  * unknown for backwards compatibility with NVRAM_UPDATE_FINISH_OUT.
5516  */
5517 #define MC_CMD_NVRAM_VERIFY_RC_UNKNOWN 0x0
5518 /* enum: Verify succeeded without any errors. */
5519 #define MC_CMD_NVRAM_VERIFY_RC_SUCCESS 0x1
5520 /* enum: CMS format verification failed due to an internal error. */
5521 #define MC_CMD_NVRAM_VERIFY_RC_CMS_CHECK_FAILED 0x2
5522 /* enum: Invalid CMS format in image metadata. */
5523 #define MC_CMD_NVRAM_VERIFY_RC_INVALID_CMS_FORMAT 0x3
5524 /* enum: Message digest verification failed due to an internal error. */
5525 #define MC_CMD_NVRAM_VERIFY_RC_MESSAGE_DIGEST_CHECK_FAILED 0x4
5526 /* enum: Error in message digest calculated over the reflash-header, payload
5527  * and reflash-trailer.
5528  */
5529 #define MC_CMD_NVRAM_VERIFY_RC_BAD_MESSAGE_DIGEST 0x5
5530 /* enum: Signature verification failed due to an internal error. */
5531 #define MC_CMD_NVRAM_VERIFY_RC_SIGNATURE_CHECK_FAILED 0x6
5532 /* enum: There are no valid signatures in the image. */
5533 #define MC_CMD_NVRAM_VERIFY_RC_NO_VALID_SIGNATURES 0x7
5534 /* enum: Trusted approvers verification failed due to an internal error. */
5535 #define MC_CMD_NVRAM_VERIFY_RC_TRUSTED_APPROVERS_CHECK_FAILED 0x8
5536 /* enum: The Trusted approver's list is empty. */
5537 #define MC_CMD_NVRAM_VERIFY_RC_NO_TRUSTED_APPROVERS 0x9
5538 /* enum: Signature chain verification failed due to an internal error. */
5539 #define MC_CMD_NVRAM_VERIFY_RC_SIGNATURE_CHAIN_CHECK_FAILED 0xa
5540 /* enum: The signers of the signatures in the image are not listed in the
5541  * Trusted approver's list.
5542  */
5543 #define MC_CMD_NVRAM_VERIFY_RC_NO_SIGNATURE_MATCH 0xb
5544 /* enum: The image contains a test-signed certificate, but the adapter accepts
5545  * only production signed images.
5546  */
5547 #define MC_CMD_NVRAM_VERIFY_RC_REJECT_TEST_SIGNED 0xc
5548 /* enum: The image has a lower security level than the current firmware. */
5549 #define MC_CMD_NVRAM_VERIFY_RC_SECURITY_LEVEL_DOWNGRADE 0xd
5550 /* enum: Internal-error. The signed image is missing the 'contents' section,
5551  * where the 'contents' section holds the actual image payload to be applied.
5552  */
5553 #define MC_CMD_NVRAM_VERIFY_RC_CONTENT_NOT_FOUND 0xe
5554 /* enum: Internal-error. The bundle header is invalid. */
5555 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_CONTENT_HEADER_INVALID 0xf
5556 /* enum: Internal-error. The bundle does not have a valid reflash image layout.
5557  */
5558 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_REFLASH_IMAGE_INVALID 0x10
5559 /* enum: Internal-error. The bundle has an inconsistent layout of components or
5560  * incorrect checksum.
5561  */
5562 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_IMAGE_LAYOUT_INVALID 0x11
5563 /* enum: Internal-error. The bundle manifest is inconsistent with components in
5564  * the bundle.
5565  */
5566 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_INVALID 0x12
5567 /* enum: Internal-error. The number of components in a bundle do not match the
5568  * number of components advertised by the bundle manifest.
5569  */
5570 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_NUM_COMPONENTS_MISMATCH 0x13
5571 /* enum: Internal-error. The bundle contains too many components for the MC
5572  * firmware to process
5573  */
5574 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_TOO_MANY_COMPONENTS 0x14
5575 /* enum: Internal-error. The bundle manifest has an invalid/inconsistent
5576  * component.
5577  */
5578 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_COMPONENT_INVALID 0x15
5579 /* enum: Internal-error. The hash of a component does not match the hash stored
5580  * in the bundle manifest.
5581  */
5582 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_COMPONENT_HASH_MISMATCH 0x16
5583 /* enum: Internal-error. Component hash calculation failed. */
5584 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_COMPONENT_HASH_FAILED 0x17
5585 /* enum: Internal-error. The component does not have a valid reflash image
5586  * layout.
5587  */
5588 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_COMPONENT_REFLASH_IMAGE_INVALID 0x18
5589 /* enum: The bundle processing code failed to copy a component to its target
5590  * partition.
5591  */
5592 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_COMPONENT_COPY_FAILED 0x19
5593 /* enum: The update operation is in-progress. */
5594 #define MC_CMD_NVRAM_VERIFY_RC_PENDING 0x1a
5595
5596
5597 /***********************************/
5598 /* MC_CMD_REBOOT
5599  * Reboot the MC.
5600  *
5601  * The AFTER_ASSERTION flag is intended to be used when the driver notices an
5602  * assertion failure (at which point it is expected to perform a complete tear
5603  * down and reinitialise), to allow both ports to reset the MC once in an
5604  * atomic fashion.
5605  *
5606  * Production mc firmwares are generally compiled with REBOOT_ON_ASSERT=1,
5607  * which means that they will automatically reboot out of the assertion
5608  * handler, so this is in practise an optional operation. It is still
5609  * recommended that drivers execute this to support custom firmwares with
5610  * REBOOT_ON_ASSERT=0.
5611  *
5612  * Locks required: NONE Returns: Nothing. You get back a response with ERR=1,
5613  * DATALEN=0
5614  */
5615 #define MC_CMD_REBOOT 0x3d
5616 #undef  MC_CMD_0x3d_PRIVILEGE_CTG
5617
5618 #define MC_CMD_0x3d_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
5619
5620 /* MC_CMD_REBOOT_IN msgrequest */
5621 #define MC_CMD_REBOOT_IN_LEN 4
5622 #define MC_CMD_REBOOT_IN_FLAGS_OFST 0
5623 #define MC_CMD_REBOOT_IN_FLAGS_LEN 4
5624 #define MC_CMD_REBOOT_FLAGS_AFTER_ASSERTION 0x1 /* enum */
5625
5626 /* MC_CMD_REBOOT_OUT msgresponse */
5627 #define MC_CMD_REBOOT_OUT_LEN 0
5628
5629
5630 /***********************************/
5631 /* MC_CMD_SCHEDINFO
5632  * Request scheduler info. Locks required: NONE. Returns: An array of
5633  * (timeslice,maximum overrun), one for each thread, in ascending order of
5634  * thread address.
5635  */
5636 #define MC_CMD_SCHEDINFO 0x3e
5637 #undef  MC_CMD_0x3e_PRIVILEGE_CTG
5638
5639 #define MC_CMD_0x3e_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5640
5641 /* MC_CMD_SCHEDINFO_IN msgrequest */
5642 #define MC_CMD_SCHEDINFO_IN_LEN 0
5643
5644 /* MC_CMD_SCHEDINFO_OUT msgresponse */
5645 #define MC_CMD_SCHEDINFO_OUT_LENMIN 4
5646 #define MC_CMD_SCHEDINFO_OUT_LENMAX 252
5647 #define MC_CMD_SCHEDINFO_OUT_LENMAX_MCDI2 1020
5648 #define MC_CMD_SCHEDINFO_OUT_LEN(num) (0+4*(num))
5649 #define MC_CMD_SCHEDINFO_OUT_DATA_NUM(len) (((len)-0)/4)
5650 #define MC_CMD_SCHEDINFO_OUT_DATA_OFST 0
5651 #define MC_CMD_SCHEDINFO_OUT_DATA_LEN 4
5652 #define MC_CMD_SCHEDINFO_OUT_DATA_MINNUM 1
5653 #define MC_CMD_SCHEDINFO_OUT_DATA_MAXNUM 63
5654 #define MC_CMD_SCHEDINFO_OUT_DATA_MAXNUM_MCDI2 255
5655
5656
5657 /***********************************/
5658 /* MC_CMD_REBOOT_MODE
5659  * Set the mode for the next MC reboot. Locks required: NONE. Sets the reboot
5660  * mode to the specified value. Returns the old mode.
5661  */
5662 #define MC_CMD_REBOOT_MODE 0x3f
5663 #undef  MC_CMD_0x3f_PRIVILEGE_CTG
5664
5665 #define MC_CMD_0x3f_PRIVILEGE_CTG SRIOV_CTG_INSECURE
5666
5667 /* MC_CMD_REBOOT_MODE_IN msgrequest */
5668 #define MC_CMD_REBOOT_MODE_IN_LEN 4
5669 #define MC_CMD_REBOOT_MODE_IN_VALUE_OFST 0
5670 #define MC_CMD_REBOOT_MODE_IN_VALUE_LEN 4
5671 /* enum: Normal. */
5672 #define MC_CMD_REBOOT_MODE_NORMAL 0x0
5673 /* enum: Power-on Reset. */
5674 #define MC_CMD_REBOOT_MODE_POR 0x2
5675 /* enum: Snapper. */
5676 #define MC_CMD_REBOOT_MODE_SNAPPER 0x3
5677 /* enum: snapper fake POR */
5678 #define MC_CMD_REBOOT_MODE_SNAPPER_POR 0x4
5679 #define MC_CMD_REBOOT_MODE_IN_FAKE_LBN 7
5680 #define MC_CMD_REBOOT_MODE_IN_FAKE_WIDTH 1
5681
5682 /* MC_CMD_REBOOT_MODE_OUT msgresponse */
5683 #define MC_CMD_REBOOT_MODE_OUT_LEN 4
5684 #define MC_CMD_REBOOT_MODE_OUT_VALUE_OFST 0
5685 #define MC_CMD_REBOOT_MODE_OUT_VALUE_LEN 4
5686
5687
5688 /***********************************/
5689 /* MC_CMD_SENSOR_INFO
5690  * Returns information about every available sensor.
5691  *
5692  * Each sensor has a single (16bit) value, and a corresponding state. The
5693  * mapping between value and state is nominally determined by the MC, but may
5694  * be implemented using up to 2 ranges per sensor.
5695  *
5696  * This call returns a mask (32bit) of the sensors that are supported by this
5697  * platform, then an array of sensor information structures, in order of sensor
5698  * type (but without gaps for unimplemented sensors). Each structure defines
5699  * the ranges for the corresponding sensor. An unused range is indicated by
5700  * equal limit values. If one range is used, a value outside that range results
5701  * in STATE_FATAL. If two ranges are used, a value outside the second range
5702  * results in STATE_FATAL while a value outside the first and inside the second
5703  * range results in STATE_WARNING.
5704  *
5705  * Sensor masks and sensor information arrays are organised into pages. For
5706  * backward compatibility, older host software can only use sensors in page 0.
5707  * Bit 32 in the sensor mask was previously unused, and is no reserved for use
5708  * as the next page flag.
5709  *
5710  * If the request does not contain a PAGE value then firmware will only return
5711  * page 0 of sensor information, with bit 31 in the sensor mask cleared.
5712  *
5713  * If the request contains a PAGE value then firmware responds with the sensor
5714  * mask and sensor information array for that page of sensors. In this case bit
5715  * 31 in the mask is set if another page exists.
5716  *
5717  * Locks required: None Returns: 0
5718  */
5719 #define MC_CMD_SENSOR_INFO 0x41
5720 #undef  MC_CMD_0x41_PRIVILEGE_CTG
5721
5722 #define MC_CMD_0x41_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5723
5724 /* MC_CMD_SENSOR_INFO_IN msgrequest */
5725 #define MC_CMD_SENSOR_INFO_IN_LEN 0
5726
5727 /* MC_CMD_SENSOR_INFO_EXT_IN msgrequest */
5728 #define MC_CMD_SENSOR_INFO_EXT_IN_LEN 4
5729 /* Which page of sensors to report.
5730  *
5731  * Page 0 contains sensors 0 to 30 (sensor 31 is the next page bit).
5732  *
5733  * Page 1 contains sensors 32 to 62 (sensor 63 is the next page bit). etc.
5734  */
5735 #define MC_CMD_SENSOR_INFO_EXT_IN_PAGE_OFST 0
5736 #define MC_CMD_SENSOR_INFO_EXT_IN_PAGE_LEN 4
5737
5738 /* MC_CMD_SENSOR_INFO_EXT_IN_V2 msgrequest */
5739 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_LEN 8
5740 /* Which page of sensors to report.
5741  *
5742  * Page 0 contains sensors 0 to 30 (sensor 31 is the next page bit).
5743  *
5744  * Page 1 contains sensors 32 to 62 (sensor 63 is the next page bit). etc.
5745  */
5746 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_PAGE_OFST 0
5747 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_PAGE_LEN 4
5748 /* Flags controlling information retrieved */
5749 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_FLAGS_OFST 4
5750 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_FLAGS_LEN 4
5751 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_ENGINEERING_LBN 0
5752 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_ENGINEERING_WIDTH 1
5753
5754 /* MC_CMD_SENSOR_INFO_OUT msgresponse */
5755 #define MC_CMD_SENSOR_INFO_OUT_LENMIN 4
5756 #define MC_CMD_SENSOR_INFO_OUT_LENMAX 252
5757 #define MC_CMD_SENSOR_INFO_OUT_LENMAX_MCDI2 1020
5758 #define MC_CMD_SENSOR_INFO_OUT_LEN(num) (4+8*(num))
5759 #define MC_CMD_SENSOR_INFO_OUT_MC_CMD_SENSOR_ENTRY_NUM(len) (((len)-4)/8)
5760 #define MC_CMD_SENSOR_INFO_OUT_MASK_OFST 0
5761 #define MC_CMD_SENSOR_INFO_OUT_MASK_LEN 4
5762 /* enum: Controller temperature: degC */
5763 #define MC_CMD_SENSOR_CONTROLLER_TEMP 0x0
5764 /* enum: Phy common temperature: degC */
5765 #define MC_CMD_SENSOR_PHY_COMMON_TEMP 0x1
5766 /* enum: Controller cooling: bool */
5767 #define MC_CMD_SENSOR_CONTROLLER_COOLING 0x2
5768 /* enum: Phy 0 temperature: degC */
5769 #define MC_CMD_SENSOR_PHY0_TEMP 0x3
5770 /* enum: Phy 0 cooling: bool */
5771 #define MC_CMD_SENSOR_PHY0_COOLING 0x4
5772 /* enum: Phy 1 temperature: degC */
5773 #define MC_CMD_SENSOR_PHY1_TEMP 0x5
5774 /* enum: Phy 1 cooling: bool */
5775 #define MC_CMD_SENSOR_PHY1_COOLING 0x6
5776 /* enum: 1.0v power: mV */
5777 #define MC_CMD_SENSOR_IN_1V0 0x7
5778 /* enum: 1.2v power: mV */
5779 #define MC_CMD_SENSOR_IN_1V2 0x8
5780 /* enum: 1.8v power: mV */
5781 #define MC_CMD_SENSOR_IN_1V8 0x9
5782 /* enum: 2.5v power: mV */
5783 #define MC_CMD_SENSOR_IN_2V5 0xa
5784 /* enum: 3.3v power: mV */
5785 #define MC_CMD_SENSOR_IN_3V3 0xb
5786 /* enum: 12v power: mV */
5787 #define MC_CMD_SENSOR_IN_12V0 0xc
5788 /* enum: 1.2v analogue power: mV */
5789 #define MC_CMD_SENSOR_IN_1V2A 0xd
5790 /* enum: reference voltage: mV */
5791 #define MC_CMD_SENSOR_IN_VREF 0xe
5792 /* enum: AOE FPGA power: mV */
5793 #define MC_CMD_SENSOR_OUT_VAOE 0xf
5794 /* enum: AOE FPGA temperature: degC */
5795 #define MC_CMD_SENSOR_AOE_TEMP 0x10
5796 /* enum: AOE FPGA PSU temperature: degC */
5797 #define MC_CMD_SENSOR_PSU_AOE_TEMP 0x11
5798 /* enum: AOE PSU temperature: degC */
5799 #define MC_CMD_SENSOR_PSU_TEMP 0x12
5800 /* enum: Fan 0 speed: RPM */
5801 #define MC_CMD_SENSOR_FAN_0 0x13
5802 /* enum: Fan 1 speed: RPM */
5803 #define MC_CMD_SENSOR_FAN_1 0x14
5804 /* enum: Fan 2 speed: RPM */
5805 #define MC_CMD_SENSOR_FAN_2 0x15
5806 /* enum: Fan 3 speed: RPM */
5807 #define MC_CMD_SENSOR_FAN_3 0x16
5808 /* enum: Fan 4 speed: RPM */
5809 #define MC_CMD_SENSOR_FAN_4 0x17
5810 /* enum: AOE FPGA input power: mV */
5811 #define MC_CMD_SENSOR_IN_VAOE 0x18
5812 /* enum: AOE FPGA current: mA */
5813 #define MC_CMD_SENSOR_OUT_IAOE 0x19
5814 /* enum: AOE FPGA input current: mA */
5815 #define MC_CMD_SENSOR_IN_IAOE 0x1a
5816 /* enum: NIC power consumption: W */
5817 #define MC_CMD_SENSOR_NIC_POWER 0x1b
5818 /* enum: 0.9v power voltage: mV */
5819 #define MC_CMD_SENSOR_IN_0V9 0x1c
5820 /* enum: 0.9v power current: mA */
5821 #define MC_CMD_SENSOR_IN_I0V9 0x1d
5822 /* enum: 1.2v power current: mA */
5823 #define MC_CMD_SENSOR_IN_I1V2 0x1e
5824 /* enum: Not a sensor: reserved for the next page flag */
5825 #define MC_CMD_SENSOR_PAGE0_NEXT 0x1f
5826 /* enum: 0.9v power voltage (at ADC): mV */
5827 #define MC_CMD_SENSOR_IN_0V9_ADC 0x20
5828 /* enum: Controller temperature 2: degC */
5829 #define MC_CMD_SENSOR_CONTROLLER_2_TEMP 0x21
5830 /* enum: Voltage regulator internal temperature: degC */
5831 #define MC_CMD_SENSOR_VREG_INTERNAL_TEMP 0x22
5832 /* enum: 0.9V voltage regulator temperature: degC */
5833 #define MC_CMD_SENSOR_VREG_0V9_TEMP 0x23
5834 /* enum: 1.2V voltage regulator temperature: degC */
5835 #define MC_CMD_SENSOR_VREG_1V2_TEMP 0x24
5836 /* enum: controller internal temperature sensor voltage (internal ADC): mV */
5837 #define MC_CMD_SENSOR_CONTROLLER_VPTAT 0x25
5838 /* enum: controller internal temperature (internal ADC): degC */
5839 #define MC_CMD_SENSOR_CONTROLLER_INTERNAL_TEMP 0x26
5840 /* enum: controller internal temperature sensor voltage (external ADC): mV */
5841 #define MC_CMD_SENSOR_CONTROLLER_VPTAT_EXTADC 0x27
5842 /* enum: controller internal temperature (external ADC): degC */
5843 #define MC_CMD_SENSOR_CONTROLLER_INTERNAL_TEMP_EXTADC 0x28
5844 /* enum: ambient temperature: degC */
5845 #define MC_CMD_SENSOR_AMBIENT_TEMP 0x29
5846 /* enum: air flow: bool */
5847 #define MC_CMD_SENSOR_AIRFLOW 0x2a
5848 /* enum: voltage between VSS08D and VSS08D at CSR: mV */
5849 #define MC_CMD_SENSOR_VDD08D_VSS08D_CSR 0x2b
5850 /* enum: voltage between VSS08D and VSS08D at CSR (external ADC): mV */
5851 #define MC_CMD_SENSOR_VDD08D_VSS08D_CSR_EXTADC 0x2c
5852 /* enum: Hotpoint temperature: degC */
5853 #define MC_CMD_SENSOR_HOTPOINT_TEMP 0x2d
5854 /* enum: Port 0 PHY power switch over-current: bool */
5855 #define MC_CMD_SENSOR_PHY_POWER_PORT0 0x2e
5856 /* enum: Port 1 PHY power switch over-current: bool */
5857 #define MC_CMD_SENSOR_PHY_POWER_PORT1 0x2f
5858 /* enum: Mop-up microcontroller reference voltage: mV */
5859 #define MC_CMD_SENSOR_MUM_VCC 0x30
5860 /* enum: 0.9v power phase A voltage: mV */
5861 #define MC_CMD_SENSOR_IN_0V9_A 0x31
5862 /* enum: 0.9v power phase A current: mA */
5863 #define MC_CMD_SENSOR_IN_I0V9_A 0x32
5864 /* enum: 0.9V voltage regulator phase A temperature: degC */
5865 #define MC_CMD_SENSOR_VREG_0V9_A_TEMP 0x33
5866 /* enum: 0.9v power phase B voltage: mV */
5867 #define MC_CMD_SENSOR_IN_0V9_B 0x34
5868 /* enum: 0.9v power phase B current: mA */
5869 #define MC_CMD_SENSOR_IN_I0V9_B 0x35
5870 /* enum: 0.9V voltage regulator phase B temperature: degC */
5871 #define MC_CMD_SENSOR_VREG_0V9_B_TEMP 0x36
5872 /* enum: CCOM AVREG 1v2 supply (interval ADC): mV */
5873 #define MC_CMD_SENSOR_CCOM_AVREG_1V2_SUPPLY 0x37
5874 /* enum: CCOM AVREG 1v2 supply (external ADC): mV */
5875 #define MC_CMD_SENSOR_CCOM_AVREG_1V2_SUPPLY_EXTADC 0x38
5876 /* enum: CCOM AVREG 1v8 supply (interval ADC): mV */
5877 #define MC_CMD_SENSOR_CCOM_AVREG_1V8_SUPPLY 0x39
5878 /* enum: CCOM AVREG 1v8 supply (external ADC): mV */
5879 #define MC_CMD_SENSOR_CCOM_AVREG_1V8_SUPPLY_EXTADC 0x3a
5880 /* enum: CCOM RTS temperature: degC */
5881 #define MC_CMD_SENSOR_CONTROLLER_RTS 0x3b
5882 /* enum: Not a sensor: reserved for the next page flag */
5883 #define MC_CMD_SENSOR_PAGE1_NEXT 0x3f
5884 /* enum: controller internal temperature sensor voltage on master core
5885  * (internal ADC): mV
5886  */
5887 #define MC_CMD_SENSOR_CONTROLLER_MASTER_VPTAT 0x40
5888 /* enum: controller internal temperature on master core (internal ADC): degC */
5889 #define MC_CMD_SENSOR_CONTROLLER_MASTER_INTERNAL_TEMP 0x41
5890 /* enum: controller internal temperature sensor voltage on master core
5891  * (external ADC): mV
5892  */
5893 #define MC_CMD_SENSOR_CONTROLLER_MASTER_VPTAT_EXTADC 0x42
5894 /* enum: controller internal temperature on master core (external ADC): degC */
5895 #define MC_CMD_SENSOR_CONTROLLER_MASTER_INTERNAL_TEMP_EXTADC 0x43
5896 /* enum: controller internal temperature on slave core sensor voltage (internal
5897  * ADC): mV
5898  */
5899 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_VPTAT 0x44
5900 /* enum: controller internal temperature on slave core (internal ADC): degC */
5901 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_INTERNAL_TEMP 0x45
5902 /* enum: controller internal temperature on slave core sensor voltage (external
5903  * ADC): mV
5904  */
5905 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_VPTAT_EXTADC 0x46
5906 /* enum: controller internal temperature on slave core (external ADC): degC */
5907 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_INTERNAL_TEMP_EXTADC 0x47
5908 /* enum: Voltage supplied to the SODIMMs from their power supply: mV */
5909 #define MC_CMD_SENSOR_SODIMM_VOUT 0x49
5910 /* enum: Temperature of SODIMM 0 (if installed): degC */
5911 #define MC_CMD_SENSOR_SODIMM_0_TEMP 0x4a
5912 /* enum: Temperature of SODIMM 1 (if installed): degC */
5913 #define MC_CMD_SENSOR_SODIMM_1_TEMP 0x4b
5914 /* enum: Voltage supplied to the QSFP #0 from their power supply: mV */
5915 #define MC_CMD_SENSOR_PHY0_VCC 0x4c
5916 /* enum: Voltage supplied to the QSFP #1 from their power supply: mV */
5917 #define MC_CMD_SENSOR_PHY1_VCC 0x4d
5918 /* enum: Controller die temperature (TDIODE): degC */
5919 #define MC_CMD_SENSOR_CONTROLLER_TDIODE_TEMP 0x4e
5920 /* enum: Board temperature (front): degC */
5921 #define MC_CMD_SENSOR_BOARD_FRONT_TEMP 0x4f
5922 /* enum: Board temperature (back): degC */
5923 #define MC_CMD_SENSOR_BOARD_BACK_TEMP 0x50
5924 /* enum: 1.8v power current: mA */
5925 #define MC_CMD_SENSOR_IN_I1V8 0x51
5926 /* enum: 2.5v power current: mA */
5927 #define MC_CMD_SENSOR_IN_I2V5 0x52
5928 /* enum: 3.3v power current: mA */
5929 #define MC_CMD_SENSOR_IN_I3V3 0x53
5930 /* enum: 12v power current: mA */
5931 #define MC_CMD_SENSOR_IN_I12V0 0x54
5932 /* enum: 1.3v power: mV */
5933 #define MC_CMD_SENSOR_IN_1V3 0x55
5934 /* enum: 1.3v power current: mA */
5935 #define MC_CMD_SENSOR_IN_I1V3 0x56
5936 /* enum: Engineering sensor 1 */
5937 #define MC_CMD_SENSOR_ENGINEERING_1 0x57
5938 /* enum: Engineering sensor 2 */
5939 #define MC_CMD_SENSOR_ENGINEERING_2 0x58
5940 /* enum: Engineering sensor 3 */
5941 #define MC_CMD_SENSOR_ENGINEERING_3 0x59
5942 /* enum: Engineering sensor 4 */
5943 #define MC_CMD_SENSOR_ENGINEERING_4 0x5a
5944 /* enum: Engineering sensor 5 */
5945 #define MC_CMD_SENSOR_ENGINEERING_5 0x5b
5946 /* enum: Engineering sensor 6 */
5947 #define MC_CMD_SENSOR_ENGINEERING_6 0x5c
5948 /* enum: Engineering sensor 7 */
5949 #define MC_CMD_SENSOR_ENGINEERING_7 0x5d
5950 /* enum: Engineering sensor 8 */
5951 #define MC_CMD_SENSOR_ENGINEERING_8 0x5e
5952 /* enum: Not a sensor: reserved for the next page flag */
5953 #define MC_CMD_SENSOR_PAGE2_NEXT 0x5f
5954 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF */
5955 #define MC_CMD_SENSOR_ENTRY_OFST 4
5956 #define MC_CMD_SENSOR_ENTRY_LEN 8
5957 #define MC_CMD_SENSOR_ENTRY_LO_OFST 4
5958 #define MC_CMD_SENSOR_ENTRY_HI_OFST 8
5959 #define MC_CMD_SENSOR_ENTRY_MINNUM 0
5960 #define MC_CMD_SENSOR_ENTRY_MAXNUM 31
5961 #define MC_CMD_SENSOR_ENTRY_MAXNUM_MCDI2 127
5962
5963 /* MC_CMD_SENSOR_INFO_EXT_OUT msgresponse */
5964 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMIN 4
5965 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMAX 252
5966 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMAX_MCDI2 1020
5967 #define MC_CMD_SENSOR_INFO_EXT_OUT_LEN(num) (4+8*(num))
5968 #define MC_CMD_SENSOR_INFO_EXT_OUT_MC_CMD_SENSOR_ENTRY_NUM(len) (((len)-4)/8)
5969 #define MC_CMD_SENSOR_INFO_EXT_OUT_MASK_OFST 0
5970 #define MC_CMD_SENSOR_INFO_EXT_OUT_MASK_LEN 4
5971 /*            Enum values, see field(s): */
5972 /*               MC_CMD_SENSOR_INFO_OUT */
5973 #define MC_CMD_SENSOR_INFO_EXT_OUT_NEXT_PAGE_LBN 31
5974 #define MC_CMD_SENSOR_INFO_EXT_OUT_NEXT_PAGE_WIDTH 1
5975 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF */
5976 /*            MC_CMD_SENSOR_ENTRY_OFST 4 */
5977 /*            MC_CMD_SENSOR_ENTRY_LEN 8 */
5978 /*            MC_CMD_SENSOR_ENTRY_LO_OFST 4 */
5979 /*            MC_CMD_SENSOR_ENTRY_HI_OFST 8 */
5980 /*            MC_CMD_SENSOR_ENTRY_MINNUM 0 */
5981 /*            MC_CMD_SENSOR_ENTRY_MAXNUM 31 */
5982 /*            MC_CMD_SENSOR_ENTRY_MAXNUM_MCDI2 127 */
5983
5984 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF structuredef */
5985 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_LEN 8
5986 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_OFST 0
5987 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_LEN 2
5988 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_LBN 0
5989 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_WIDTH 16
5990 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_OFST 2
5991 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_LEN 2
5992 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_LBN 16
5993 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_WIDTH 16
5994 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_OFST 4
5995 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_LEN 2
5996 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_LBN 32
5997 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_WIDTH 16
5998 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_OFST 6
5999 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_LEN 2
6000 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_LBN 48
6001 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_WIDTH 16
6002
6003
6004 /***********************************/
6005 /* MC_CMD_READ_SENSORS
6006  * Returns the current reading from each sensor. DMAs an array of sensor
6007  * readings, in order of sensor type (but without gaps for unimplemented
6008  * sensors), into host memory. Each array element is a
6009  * MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF dword.
6010  *
6011  * If the request does not contain the LENGTH field then only sensors 0 to 30
6012  * are reported, to avoid DMA buffer overflow in older host software. If the
6013  * sensor reading require more space than the LENGTH allows, then return
6014  * EINVAL.
6015  *
6016  * The MC will send a SENSOREVT event every time any sensor changes state. The
6017  * driver is responsible for ensuring that it doesn't miss any events. The
6018  * board will function normally if all sensors are in STATE_OK or
6019  * STATE_WARNING. Otherwise the board should not be expected to function.
6020  */
6021 #define MC_CMD_READ_SENSORS 0x42
6022 #undef  MC_CMD_0x42_PRIVILEGE_CTG
6023
6024 #define MC_CMD_0x42_PRIVILEGE_CTG SRIOV_CTG_GENERAL
6025
6026 /* MC_CMD_READ_SENSORS_IN msgrequest */
6027 #define MC_CMD_READ_SENSORS_IN_LEN 8
6028 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned). */
6029 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_OFST 0
6030 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LEN 8
6031 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LO_OFST 0
6032 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_HI_OFST 4
6033
6034 /* MC_CMD_READ_SENSORS_EXT_IN msgrequest */
6035 #define MC_CMD_READ_SENSORS_EXT_IN_LEN 12
6036 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned). */
6037 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_OFST 0
6038 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LEN 8
6039 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LO_OFST 0
6040 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_HI_OFST 4
6041 /* Size in bytes of host buffer. */
6042 #define MC_CMD_READ_SENSORS_EXT_IN_LENGTH_OFST 8
6043 #define MC_CMD_READ_SENSORS_EXT_IN_LENGTH_LEN 4
6044
6045 /* MC_CMD_READ_SENSORS_EXT_IN_V2 msgrequest */
6046 #define MC_CMD_READ_SENSORS_EXT_IN_V2_LEN 16
6047 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned). */
6048 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_OFST 0
6049 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_LEN 8
6050 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_LO_OFST 0
6051 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_HI_OFST 4
6052 /* Size in bytes of host buffer. */
6053 #define MC_CMD_READ_SENSORS_EXT_IN_V2_LENGTH_OFST 8
6054 #define MC_CMD_READ_SENSORS_EXT_IN_V2_LENGTH_LEN 4
6055 /* Flags controlling information retrieved */
6056 #define MC_CMD_READ_SENSORS_EXT_IN_V2_FLAGS_OFST 12
6057 #define MC_CMD_READ_SENSORS_EXT_IN_V2_FLAGS_LEN 4
6058 #define MC_CMD_READ_SENSORS_EXT_IN_V2_ENGINEERING_LBN 0
6059 #define MC_CMD_READ_SENSORS_EXT_IN_V2_ENGINEERING_WIDTH 1
6060
6061 /* MC_CMD_READ_SENSORS_OUT msgresponse */
6062 #define MC_CMD_READ_SENSORS_OUT_LEN 0
6063
6064 /* MC_CMD_READ_SENSORS_EXT_OUT msgresponse */
6065 #define MC_CMD_READ_SENSORS_EXT_OUT_LEN 0
6066
6067 /* MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF structuredef */
6068 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_LEN 4
6069 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_OFST 0
6070 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_LEN 2
6071 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_LBN 0
6072 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_WIDTH 16
6073 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_OFST 2
6074 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_LEN 1
6075 /* enum: Ok. */
6076 #define MC_CMD_SENSOR_STATE_OK 0x0
6077 /* enum: Breached warning threshold. */
6078 #define MC_CMD_SENSOR_STATE_WARNING 0x1
6079 /* enum: Breached fatal threshold. */
6080 #define MC_CMD_SENSOR_STATE_FATAL 0x2
6081 /* enum: Fault with sensor. */
6082 #define MC_CMD_SENSOR_STATE_BROKEN 0x3
6083 /* enum: Sensor is working but does not currently have a reading. */
6084 #define MC_CMD_SENSOR_STATE_NO_READING 0x4
6085 /* enum: Sensor initialisation failed. */
6086 #define MC_CMD_SENSOR_STATE_INIT_FAILED 0x5
6087 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_LBN 16
6088 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_WIDTH 8
6089 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_OFST 3
6090 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_LEN 1
6091 /*            Enum values, see field(s): */
6092 /*               MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
6093 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_LBN 24
6094 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_WIDTH 8
6095
6096
6097 /***********************************/
6098 /* MC_CMD_GET_PHY_STATE
6099  * Report current state of PHY. A 'zombie' PHY is a PHY that has failed to boot
6100  * (e.g. due to missing or corrupted firmware). Locks required: None. Return
6101  * code: 0
6102  */
6103 #define MC_CMD_GET_PHY_STATE 0x43
6104 #undef  MC_CMD_0x43_PRIVILEGE_CTG
6105
6106 #define MC_CMD_0x43_PRIVILEGE_CTG SRIOV_CTG_GENERAL
6107
6108 /* MC_CMD_GET_PHY_STATE_IN msgrequest */
6109 #define MC_CMD_GET_PHY_STATE_IN_LEN 0
6110
6111 /* MC_CMD_GET_PHY_STATE_OUT msgresponse */
6112 #define MC_CMD_GET_PHY_STATE_OUT_LEN 4
6113 #define MC_CMD_GET_PHY_STATE_OUT_STATE_OFST 0
6114 #define MC_CMD_GET_PHY_STATE_OUT_STATE_LEN 4
6115 /* enum: Ok. */
6116 #define MC_CMD_PHY_STATE_OK 0x1
6117 /* enum: Faulty. */
6118 #define MC_CMD_PHY_STATE_ZOMBIE 0x2
6119
6120
6121 /***********************************/
6122 /* MC_CMD_SETUP_8021QBB
6123  * 802.1Qbb control. 8 Tx queues that map to priorities 0 - 7. Use all 1s to
6124  * disable 802.Qbb for a given priority.
6125  */
6126 #define MC_CMD_SETUP_8021QBB 0x44
6127
6128 /* MC_CMD_SETUP_8021QBB_IN msgrequest */
6129 #define MC_CMD_SETUP_8021QBB_IN_LEN 32
6130 #define MC_CMD_SETUP_8021QBB_IN_TXQS_OFST 0
6131 #define MC_CMD_SETUP_8021QBB_IN_TXQS_LEN 32
6132
6133 /* MC_CMD_SETUP_8021QBB_OUT msgresponse */
6134 #define MC_CMD_SETUP_8021QBB_OUT_LEN 0
6135
6136
6137 /***********************************/
6138 /* MC_CMD_WOL_FILTER_GET
6139  * Retrieve ID of any WoL filters. Locks required: None. Returns: 0, ENOSYS
6140  */
6141 #define MC_CMD_WOL_FILTER_GET 0x45
6142 #undef  MC_CMD_0x45_PRIVILEGE_CTG
6143
6144 #define MC_CMD_0x45_PRIVILEGE_CTG SRIOV_CTG_LINK
6145
6146 /* MC_CMD_WOL_FILTER_GET_IN msgrequest */
6147 #define MC_CMD_WOL_FILTER_GET_IN_LEN 0
6148
6149 /* MC_CMD_WOL_FILTER_GET_OUT msgresponse */
6150 #define MC_CMD_WOL_FILTER_GET_OUT_LEN 4
6151 #define MC_CMD_WOL_FILTER_GET_OUT_FILTER_ID_OFST 0
6152 #define MC_CMD_WOL_FILTER_GET_OUT_FILTER_ID_LEN 4
6153
6154
6155 /***********************************/
6156 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD
6157  * Add a protocol offload to NIC for lights-out state. Locks required: None.
6158  * Returns: 0, ENOSYS
6159  */
6160 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD 0x46
6161 #undef  MC_CMD_0x46_PRIVILEGE_CTG
6162
6163 #define MC_CMD_0x46_PRIVILEGE_CTG SRIOV_CTG_LINK
6164
6165 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN msgrequest */
6166 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMIN 8
6167 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMAX 252
6168 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMAX_MCDI2 1020
6169 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LEN(num) (4+4*(num))
6170 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_NUM(len) (((len)-4)/4)
6171 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0
6172 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4
6173 #define MC_CMD_LIGHTSOUT_OFFLOAD_PROTOCOL_ARP 0x1 /* enum */
6174 #define MC_CMD_LIGHTSOUT_OFFLOAD_PROTOCOL_NS 0x2 /* enum */
6175 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_OFST 4
6176 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_LEN 4
6177 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MINNUM 1
6178 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MAXNUM 62
6179 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MAXNUM_MCDI2 254
6180
6181 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP msgrequest */
6182 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_LEN 14
6183 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0 */
6184 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4 */
6185 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_MAC_OFST 4
6186 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_MAC_LEN 6
6187 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_IP_OFST 10
6188 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_IP_LEN 4
6189
6190 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS msgrequest */
6191 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_LEN 42
6192 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0 */
6193 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4 */
6194 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_MAC_OFST 4
6195 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_MAC_LEN 6
6196 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_SNIPV6_OFST 10
6197 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_SNIPV6_LEN 16
6198 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_IPV6_OFST 26
6199 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_IPV6_LEN 16
6200
6201 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT msgresponse */
6202 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_LEN 4
6203 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_FILTER_ID_OFST 0
6204 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_FILTER_ID_LEN 4
6205
6206
6207 /***********************************/
6208 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD
6209  * Remove a protocol offload from NIC for lights-out state. Locks required:
6210  * None. Returns: 0, ENOSYS
6211  */
6212 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD 0x47
6213 #undef  MC_CMD_0x47_PRIVILEGE_CTG
6214
6215 #define MC_CMD_0x47_PRIVILEGE_CTG SRIOV_CTG_LINK
6216
6217 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN msgrequest */
6218 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_LEN 8
6219 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0
6220 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4
6221 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_FILTER_ID_OFST 4
6222 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_FILTER_ID_LEN 4
6223
6224 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_OUT msgresponse */
6225 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_OUT_LEN 0
6226
6227
6228 /***********************************/
6229 /* MC_CMD_MAC_RESET_RESTORE
6230  * Restore MAC after block reset. Locks required: None. Returns: 0.
6231  */
6232 #define MC_CMD_MAC_RESET_RESTORE 0x48
6233
6234 /* MC_CMD_MAC_RESET_RESTORE_IN msgrequest */
6235 #define MC_CMD_MAC_RESET_RESTORE_IN_LEN 0
6236
6237 /* MC_CMD_MAC_RESET_RESTORE_OUT msgresponse */
6238 #define MC_CMD_MAC_RESET_RESTORE_OUT_LEN 0
6239
6240
6241 /***********************************/
6242 /* MC_CMD_TESTASSERT
6243  * Deliberately trigger an assert-detonation in the firmware for testing
6244  * purposes (i.e. to allow tests that the driver copes gracefully). Locks
6245  * required: None Returns: 0
6246  */
6247 #define MC_CMD_TESTASSERT 0x49
6248 #undef  MC_CMD_0x49_PRIVILEGE_CTG
6249
6250 #define MC_CMD_0x49_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
6251
6252 /* MC_CMD_TESTASSERT_IN msgrequest */
6253 #define MC_CMD_TESTASSERT_IN_LEN 0
6254
6255 /* MC_CMD_TESTASSERT_OUT msgresponse */
6256 #define MC_CMD_TESTASSERT_OUT_LEN 0
6257
6258 /* MC_CMD_TESTASSERT_V2_IN msgrequest */
6259 #define MC_CMD_TESTASSERT_V2_IN_LEN 4
6260 /* How to provoke the assertion */
6261 #define MC_CMD_TESTASSERT_V2_IN_TYPE_OFST 0
6262 #define MC_CMD_TESTASSERT_V2_IN_TYPE_LEN 4
6263 /* enum: Assert using the FAIL_ASSERTION_WITH_USEFUL_VALUES macro. Unless
6264  * you're testing firmware, this is what you want.
6265  */
6266 #define MC_CMD_TESTASSERT_V2_IN_FAIL_ASSERTION_WITH_USEFUL_VALUES 0x0
6267 /* enum: Assert using assert(0); */
6268 #define MC_CMD_TESTASSERT_V2_IN_ASSERT_FALSE 0x1
6269 /* enum: Deliberately trigger a watchdog */
6270 #define MC_CMD_TESTASSERT_V2_IN_WATCHDOG 0x2
6271 /* enum: Deliberately trigger a trap by loading from an invalid address */
6272 #define MC_CMD_TESTASSERT_V2_IN_LOAD_TRAP 0x3
6273 /* enum: Deliberately trigger a trap by storing to an invalid address */
6274 #define MC_CMD_TESTASSERT_V2_IN_STORE_TRAP 0x4
6275 /* enum: Jump to an invalid address */
6276 #define MC_CMD_TESTASSERT_V2_IN_JUMP_TRAP 0x5
6277
6278 /* MC_CMD_TESTASSERT_V2_OUT msgresponse */
6279 #define MC_CMD_TESTASSERT_V2_OUT_LEN 0
6280
6281
6282 /***********************************/
6283 /* MC_CMD_WORKAROUND
6284  * Enable/Disable a given workaround. The mcfw will return EINVAL if it doesn't
6285  * understand the given workaround number - which should not be treated as a
6286  * hard error by client code. This op does not imply any semantics about each
6287  * workaround, that's between the driver and the mcfw on a per-workaround
6288  * basis. Locks required: None. Returns: 0, EINVAL .
6289  */
6290 #define MC_CMD_WORKAROUND 0x4a
6291 #undef  MC_CMD_0x4a_PRIVILEGE_CTG
6292
6293 #define MC_CMD_0x4a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6294
6295 /* MC_CMD_WORKAROUND_IN msgrequest */
6296 #define MC_CMD_WORKAROUND_IN_LEN 8
6297 /* The enums here must correspond with those in MC_CMD_GET_WORKAROUND. */
6298 #define MC_CMD_WORKAROUND_IN_TYPE_OFST 0
6299 #define MC_CMD_WORKAROUND_IN_TYPE_LEN 4
6300 /* enum: Bug 17230 work around. */
6301 #define MC_CMD_WORKAROUND_BUG17230 0x1
6302 /* enum: Bug 35388 work around (unsafe EVQ writes). */
6303 #define MC_CMD_WORKAROUND_BUG35388 0x2
6304 /* enum: Bug35017 workaround (A64 tables must be identity map) */
6305 #define MC_CMD_WORKAROUND_BUG35017 0x3
6306 /* enum: Bug 41750 present (MC_CMD_TRIGGER_INTERRUPT won't work) */
6307 #define MC_CMD_WORKAROUND_BUG41750 0x4
6308 /* enum: Bug 42008 present (Interrupts can overtake associated events). Caution
6309  * - before adding code that queries this workaround, remember that there's
6310  * released Monza firmware that doesn't understand MC_CMD_WORKAROUND_BUG42008,
6311  * and will hence (incorrectly) report that the bug doesn't exist.
6312  */
6313 #define MC_CMD_WORKAROUND_BUG42008 0x5
6314 /* enum: Bug 26807 features present in firmware (multicast filter chaining)
6315  * This feature cannot be turned on/off while there are any filters already
6316  * present. The behaviour in such case depends on the acting client's privilege
6317  * level. If the client has the admin privilege, then all functions that have
6318  * filters installed will be FLRed and the FLR_DONE flag will be set. Otherwise
6319  * the command will fail with MC_CMD_ERR_FILTERS_PRESENT.
6320  */
6321 #define MC_CMD_WORKAROUND_BUG26807 0x6
6322 /* enum: Bug 61265 work around (broken EVQ TMR writes). */
6323 #define MC_CMD_WORKAROUND_BUG61265 0x7
6324 /* 0 = disable the workaround indicated by TYPE; any non-zero value = enable
6325  * the workaround
6326  */
6327 #define MC_CMD_WORKAROUND_IN_ENABLED_OFST 4
6328 #define MC_CMD_WORKAROUND_IN_ENABLED_LEN 4
6329
6330 /* MC_CMD_WORKAROUND_OUT msgresponse */
6331 #define MC_CMD_WORKAROUND_OUT_LEN 0
6332
6333 /* MC_CMD_WORKAROUND_EXT_OUT msgresponse: This response format will be used
6334  * when (TYPE == MC_CMD_WORKAROUND_BUG26807)
6335  */
6336 #define MC_CMD_WORKAROUND_EXT_OUT_LEN 4
6337 #define MC_CMD_WORKAROUND_EXT_OUT_FLAGS_OFST 0
6338 #define MC_CMD_WORKAROUND_EXT_OUT_FLAGS_LEN 4
6339 #define MC_CMD_WORKAROUND_EXT_OUT_FLR_DONE_LBN 0
6340 #define MC_CMD_WORKAROUND_EXT_OUT_FLR_DONE_WIDTH 1
6341
6342
6343 /***********************************/
6344 /* MC_CMD_GET_PHY_MEDIA_INFO
6345  * Read media-specific data from PHY (e.g. SFP/SFP+ module ID information for
6346  * SFP+ PHYs). The 'media type' can be found via GET_PHY_CFG
6347  * (GET_PHY_CFG_OUT_MEDIA_TYPE); the valid 'page number' input values, and the
6348  * output data, are interpreted on a per-type basis. For SFP+: PAGE=0 or 1
6349  * returns a 128-byte block read from module I2C address 0xA0 offset 0 or 0x80.
6350  * Anything else: currently undefined. Locks required: None. Return code: 0.
6351  */
6352 #define MC_CMD_GET_PHY_MEDIA_INFO 0x4b
6353 #undef  MC_CMD_0x4b_PRIVILEGE_CTG
6354
6355 #define MC_CMD_0x4b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6356
6357 /* MC_CMD_GET_PHY_MEDIA_INFO_IN msgrequest */
6358 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_LEN 4
6359 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_PAGE_OFST 0
6360 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_PAGE_LEN 4
6361
6362 /* MC_CMD_GET_PHY_MEDIA_INFO_OUT msgresponse */
6363 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMIN 5
6364 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMAX 252
6365 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMAX_MCDI2 1020
6366 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LEN(num) (4+1*(num))
6367 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_NUM(len) (((len)-4)/1)
6368 /* in bytes */
6369 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATALEN_OFST 0
6370 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATALEN_LEN 4
6371 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_OFST 4
6372 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_LEN 1
6373 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MINNUM 1
6374 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MAXNUM 248
6375 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MAXNUM_MCDI2 1016
6376
6377
6378 /***********************************/
6379 /* MC_CMD_NVRAM_TEST
6380  * Test a particular NVRAM partition for valid contents (where "valid" depends
6381  * on the type of partition).
6382  */
6383 #define MC_CMD_NVRAM_TEST 0x4c
6384 #undef  MC_CMD_0x4c_PRIVILEGE_CTG
6385
6386 #define MC_CMD_0x4c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
6387
6388 /* MC_CMD_NVRAM_TEST_IN msgrequest */
6389 #define MC_CMD_NVRAM_TEST_IN_LEN 4
6390 #define MC_CMD_NVRAM_TEST_IN_TYPE_OFST 0
6391 #define MC_CMD_NVRAM_TEST_IN_TYPE_LEN 4
6392 /*            Enum values, see field(s): */
6393 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
6394
6395 /* MC_CMD_NVRAM_TEST_OUT msgresponse */
6396 #define MC_CMD_NVRAM_TEST_OUT_LEN 4
6397 #define MC_CMD_NVRAM_TEST_OUT_RESULT_OFST 0
6398 #define MC_CMD_NVRAM_TEST_OUT_RESULT_LEN 4
6399 /* enum: Passed. */
6400 #define MC_CMD_NVRAM_TEST_PASS 0x0
6401 /* enum: Failed. */
6402 #define MC_CMD_NVRAM_TEST_FAIL 0x1
6403 /* enum: Not supported. */
6404 #define MC_CMD_NVRAM_TEST_NOTSUPP 0x2
6405
6406
6407 /***********************************/
6408 /* MC_CMD_MRSFP_TWEAK
6409  * Read status and/or set parameters for the 'mrsfp' driver in mr_rusty builds.
6410  * I2C I/O expander bits are always read; if equaliser parameters are supplied,
6411  * they are configured first. Locks required: None. Return code: 0, EINVAL.
6412  */
6413 #define MC_CMD_MRSFP_TWEAK 0x4d
6414
6415 /* MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG msgrequest */
6416 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_LEN 16
6417 /* 0-6 low->high de-emph. */
6418 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_LEVEL_OFST 0
6419 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_LEVEL_LEN 4
6420 /* 0-8 low->high ref.V */
6421 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_DT_CFG_OFST 4
6422 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_DT_CFG_LEN 4
6423 /* 0-8 0-8 low->high boost */
6424 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_BOOST_OFST 8
6425 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_BOOST_LEN 4
6426 /* 0-8 low->high ref.V */
6427 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_DT_CFG_OFST 12
6428 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_DT_CFG_LEN 4
6429
6430 /* MC_CMD_MRSFP_TWEAK_IN_READ_ONLY msgrequest */
6431 #define MC_CMD_MRSFP_TWEAK_IN_READ_ONLY_LEN 0
6432
6433 /* MC_CMD_MRSFP_TWEAK_OUT msgresponse */
6434 #define MC_CMD_MRSFP_TWEAK_OUT_LEN 12
6435 /* input bits */
6436 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_INPUTS_OFST 0
6437 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_INPUTS_LEN 4
6438 /* output bits */
6439 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_OUTPUTS_OFST 4
6440 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_OUTPUTS_LEN 4
6441 /* direction */
6442 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_OFST 8
6443 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_LEN 4
6444 /* enum: Out. */
6445 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_OUT 0x0
6446 /* enum: In. */
6447 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_IN 0x1
6448
6449
6450 /***********************************/
6451 /* MC_CMD_SENSOR_SET_LIMS
6452  * Adjusts the sensor limits. This is a warranty-voiding operation. Returns:
6453  * ENOENT if the sensor specified does not exist, EINVAL if the limits are out
6454  * of range.
6455  */
6456 #define MC_CMD_SENSOR_SET_LIMS 0x4e
6457 #undef  MC_CMD_0x4e_PRIVILEGE_CTG
6458
6459 #define MC_CMD_0x4e_PRIVILEGE_CTG SRIOV_CTG_INSECURE
6460
6461 /* MC_CMD_SENSOR_SET_LIMS_IN msgrequest */
6462 #define MC_CMD_SENSOR_SET_LIMS_IN_LEN 20
6463 #define MC_CMD_SENSOR_SET_LIMS_IN_SENSOR_OFST 0
6464 #define MC_CMD_SENSOR_SET_LIMS_IN_SENSOR_LEN 4
6465 /*            Enum values, see field(s): */
6466 /*               MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
6467 /* interpretation is is sensor-specific. */
6468 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW0_OFST 4
6469 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW0_LEN 4
6470 /* interpretation is is sensor-specific. */
6471 #define MC_CMD_SENSOR_SET_LIMS_IN_HI0_OFST 8
6472 #define MC_CMD_SENSOR_SET_LIMS_IN_HI0_LEN 4
6473 /* interpretation is is sensor-specific. */
6474 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW1_OFST 12
6475 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW1_LEN 4
6476 /* interpretation is is sensor-specific. */
6477 #define MC_CMD_SENSOR_SET_LIMS_IN_HI1_OFST 16
6478 #define MC_CMD_SENSOR_SET_LIMS_IN_HI1_LEN 4
6479
6480 /* MC_CMD_SENSOR_SET_LIMS_OUT msgresponse */
6481 #define MC_CMD_SENSOR_SET_LIMS_OUT_LEN 0
6482
6483
6484 /***********************************/
6485 /* MC_CMD_GET_RESOURCE_LIMITS
6486  */
6487 #define MC_CMD_GET_RESOURCE_LIMITS 0x4f
6488
6489 /* MC_CMD_GET_RESOURCE_LIMITS_IN msgrequest */
6490 #define MC_CMD_GET_RESOURCE_LIMITS_IN_LEN 0
6491
6492 /* MC_CMD_GET_RESOURCE_LIMITS_OUT msgresponse */
6493 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_LEN 16
6494 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_BUFTBL_OFST 0
6495 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_BUFTBL_LEN 4
6496 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_EVQ_OFST 4
6497 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_EVQ_LEN 4
6498 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_RXQ_OFST 8
6499 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_RXQ_LEN 4
6500 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_TXQ_OFST 12
6501 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_TXQ_LEN 4
6502
6503
6504 /***********************************/
6505 /* MC_CMD_NVRAM_PARTITIONS
6506  * Reads the list of available virtual NVRAM partition types. Locks required:
6507  * none. Returns: 0, EINVAL (bad type).
6508  */
6509 #define MC_CMD_NVRAM_PARTITIONS 0x51
6510 #undef  MC_CMD_0x51_PRIVILEGE_CTG
6511
6512 #define MC_CMD_0x51_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6513
6514 /* MC_CMD_NVRAM_PARTITIONS_IN msgrequest */
6515 #define MC_CMD_NVRAM_PARTITIONS_IN_LEN 0
6516
6517 /* MC_CMD_NVRAM_PARTITIONS_OUT msgresponse */
6518 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMIN 4
6519 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMAX 252
6520 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMAX_MCDI2 1020
6521 #define MC_CMD_NVRAM_PARTITIONS_OUT_LEN(num) (4+4*(num))
6522 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_NUM(len) (((len)-4)/4)
6523 /* total number of partitions */
6524 #define MC_CMD_NVRAM_PARTITIONS_OUT_NUM_PARTITIONS_OFST 0
6525 #define MC_CMD_NVRAM_PARTITIONS_OUT_NUM_PARTITIONS_LEN 4
6526 /* type ID code for each of NUM_PARTITIONS partitions */
6527 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_OFST 4
6528 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_LEN 4
6529 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MINNUM 0
6530 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MAXNUM 62
6531 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MAXNUM_MCDI2 254
6532
6533
6534 /***********************************/
6535 /* MC_CMD_NVRAM_METADATA
6536  * Reads soft metadata for a virtual NVRAM partition type. Locks required:
6537  * none. Returns: 0, EINVAL (bad type).
6538  */
6539 #define MC_CMD_NVRAM_METADATA 0x52
6540 #undef  MC_CMD_0x52_PRIVILEGE_CTG
6541
6542 #define MC_CMD_0x52_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6543
6544 /* MC_CMD_NVRAM_METADATA_IN msgrequest */
6545 #define MC_CMD_NVRAM_METADATA_IN_LEN 4
6546 /* Partition type ID code */
6547 #define MC_CMD_NVRAM_METADATA_IN_TYPE_OFST 0
6548 #define MC_CMD_NVRAM_METADATA_IN_TYPE_LEN 4
6549
6550 /* MC_CMD_NVRAM_METADATA_OUT msgresponse */
6551 #define MC_CMD_NVRAM_METADATA_OUT_LENMIN 20
6552 #define MC_CMD_NVRAM_METADATA_OUT_LENMAX 252
6553 #define MC_CMD_NVRAM_METADATA_OUT_LENMAX_MCDI2 1020
6554 #define MC_CMD_NVRAM_METADATA_OUT_LEN(num) (20+1*(num))
6555 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_NUM(len) (((len)-20)/1)
6556 /* Partition type ID code */
6557 #define MC_CMD_NVRAM_METADATA_OUT_TYPE_OFST 0
6558 #define MC_CMD_NVRAM_METADATA_OUT_TYPE_LEN 4
6559 #define MC_CMD_NVRAM_METADATA_OUT_FLAGS_OFST 4
6560 #define MC_CMD_NVRAM_METADATA_OUT_FLAGS_LEN 4
6561 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_VALID_LBN 0
6562 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_VALID_WIDTH 1
6563 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_VALID_LBN 1
6564 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_VALID_WIDTH 1
6565 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_VALID_LBN 2
6566 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_VALID_WIDTH 1
6567 /* Subtype ID code for content of this partition */
6568 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_OFST 8
6569 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_LEN 4
6570 /* 1st component of W.X.Y.Z version number for content of this partition */
6571 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_W_OFST 12
6572 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_W_LEN 2
6573 /* 2nd component of W.X.Y.Z version number for content of this partition */
6574 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_X_OFST 14
6575 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_X_LEN 2
6576 /* 3rd component of W.X.Y.Z version number for content of this partition */
6577 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Y_OFST 16
6578 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Y_LEN 2
6579 /* 4th component of W.X.Y.Z version number for content of this partition */
6580 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Z_OFST 18
6581 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Z_LEN 2
6582 /* Zero-terminated string describing the content of this partition */
6583 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_OFST 20
6584 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_LEN 1
6585 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MINNUM 0
6586 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MAXNUM 232
6587 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MAXNUM_MCDI2 1000
6588
6589
6590 /***********************************/
6591 /* MC_CMD_GET_MAC_ADDRESSES
6592  * Returns the base MAC, count and stride for the requesting function
6593  */
6594 #define MC_CMD_GET_MAC_ADDRESSES 0x55
6595 #undef  MC_CMD_0x55_PRIVILEGE_CTG
6596
6597 #define MC_CMD_0x55_PRIVILEGE_CTG SRIOV_CTG_GENERAL
6598
6599 /* MC_CMD_GET_MAC_ADDRESSES_IN msgrequest */
6600 #define MC_CMD_GET_MAC_ADDRESSES_IN_LEN 0
6601
6602 /* MC_CMD_GET_MAC_ADDRESSES_OUT msgresponse */
6603 #define MC_CMD_GET_MAC_ADDRESSES_OUT_LEN 16
6604 /* Base MAC address */
6605 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_ADDR_BASE_OFST 0
6606 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_ADDR_BASE_LEN 6
6607 /* Padding */
6608 #define MC_CMD_GET_MAC_ADDRESSES_OUT_RESERVED_OFST 6
6609 #define MC_CMD_GET_MAC_ADDRESSES_OUT_RESERVED_LEN 2
6610 /* Number of allocated MAC addresses */
6611 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_COUNT_OFST 8
6612 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_COUNT_LEN 4
6613 /* Spacing of allocated MAC addresses */
6614 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_STRIDE_OFST 12
6615 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_STRIDE_LEN 4
6616
6617
6618 /***********************************/
6619 /* MC_CMD_CLP
6620  * Perform a CLP related operation, see SF-110495-PS for details of CLP
6621  * processing. This command has been extended to accomodate the requirements of
6622  * different manufacturers which are to be found in SF-119187-TC, SF-119186-TC,
6623  * SF-120509-TC and SF-117282-PS.
6624  */
6625 #define MC_CMD_CLP 0x56
6626 #undef  MC_CMD_0x56_PRIVILEGE_CTG
6627
6628 #define MC_CMD_0x56_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
6629
6630 /* MC_CMD_CLP_IN msgrequest */
6631 #define MC_CMD_CLP_IN_LEN 4
6632 /* Sub operation */
6633 #define MC_CMD_CLP_IN_OP_OFST 0
6634 #define MC_CMD_CLP_IN_OP_LEN 4
6635 /* enum: Return to factory default settings */
6636 #define MC_CMD_CLP_OP_DEFAULT 0x1
6637 /* enum: Set MAC address */
6638 #define MC_CMD_CLP_OP_SET_MAC 0x2
6639 /* enum: Get MAC address */
6640 #define MC_CMD_CLP_OP_GET_MAC 0x3
6641 /* enum: Set UEFI/GPXE boot mode */
6642 #define MC_CMD_CLP_OP_SET_BOOT 0x4
6643 /* enum: Get UEFI/GPXE boot mode */
6644 #define MC_CMD_CLP_OP_GET_BOOT 0x5
6645
6646 /* MC_CMD_CLP_OUT msgresponse */
6647 #define MC_CMD_CLP_OUT_LEN 0
6648
6649 /* MC_CMD_CLP_IN_DEFAULT msgrequest */
6650 #define MC_CMD_CLP_IN_DEFAULT_LEN 4
6651 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6652 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6653
6654 /* MC_CMD_CLP_OUT_DEFAULT msgresponse */
6655 #define MC_CMD_CLP_OUT_DEFAULT_LEN 0
6656
6657 /* MC_CMD_CLP_IN_SET_MAC msgrequest */
6658 #define MC_CMD_CLP_IN_SET_MAC_LEN 12
6659 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6660 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6661 /* The MAC address assigned to port. A zero MAC address of 00:00:00:00:00:00
6662  * restores the permanent (factory-programmed) MAC address associated with the
6663  * port. A non-zero MAC address persists until a PCIe reset or a power cycle.
6664  */
6665 #define MC_CMD_CLP_IN_SET_MAC_ADDR_OFST 4
6666 #define MC_CMD_CLP_IN_SET_MAC_ADDR_LEN 6
6667 /* Padding */
6668 #define MC_CMD_CLP_IN_SET_MAC_RESERVED_OFST 10
6669 #define MC_CMD_CLP_IN_SET_MAC_RESERVED_LEN 2
6670
6671 /* MC_CMD_CLP_OUT_SET_MAC msgresponse */
6672 #define MC_CMD_CLP_OUT_SET_MAC_LEN 0
6673
6674 /* MC_CMD_CLP_IN_SET_MAC_V2 msgrequest */
6675 #define MC_CMD_CLP_IN_SET_MAC_V2_LEN 16
6676 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6677 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6678 /* The MAC address assigned to port. A zero MAC address of 00:00:00:00:00:00
6679  * restores the permanent (factory-programmed) MAC address associated with the
6680  * port. A non-zero MAC address persists until a PCIe reset or a power cycle.
6681  */
6682 #define MC_CMD_CLP_IN_SET_MAC_V2_ADDR_OFST 4
6683 #define MC_CMD_CLP_IN_SET_MAC_V2_ADDR_LEN 6
6684 /* Padding */
6685 #define MC_CMD_CLP_IN_SET_MAC_V2_RESERVED_OFST 10
6686 #define MC_CMD_CLP_IN_SET_MAC_V2_RESERVED_LEN 2
6687 #define MC_CMD_CLP_IN_SET_MAC_V2_FLAGS_OFST 12
6688 #define MC_CMD_CLP_IN_SET_MAC_V2_FLAGS_LEN 4
6689 #define MC_CMD_CLP_IN_SET_MAC_V2_VIRTUAL_LBN 0
6690 #define MC_CMD_CLP_IN_SET_MAC_V2_VIRTUAL_WIDTH 1
6691
6692 /* MC_CMD_CLP_IN_GET_MAC msgrequest */
6693 #define MC_CMD_CLP_IN_GET_MAC_LEN 4
6694 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6695 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6696
6697 /* MC_CMD_CLP_IN_GET_MAC_V2 msgrequest */
6698 #define MC_CMD_CLP_IN_GET_MAC_V2_LEN 8
6699 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6700 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6701 #define MC_CMD_CLP_IN_GET_MAC_V2_FLAGS_OFST 4
6702 #define MC_CMD_CLP_IN_GET_MAC_V2_FLAGS_LEN 4
6703 #define MC_CMD_CLP_IN_GET_MAC_V2_PERMANENT_LBN 0
6704 #define MC_CMD_CLP_IN_GET_MAC_V2_PERMANENT_WIDTH 1
6705
6706 /* MC_CMD_CLP_OUT_GET_MAC msgresponse */
6707 #define MC_CMD_CLP_OUT_GET_MAC_LEN 8
6708 /* MAC address assigned to port */
6709 #define MC_CMD_CLP_OUT_GET_MAC_ADDR_OFST 0
6710 #define MC_CMD_CLP_OUT_GET_MAC_ADDR_LEN 6
6711 /* Padding */
6712 #define MC_CMD_CLP_OUT_GET_MAC_RESERVED_OFST 6
6713 #define MC_CMD_CLP_OUT_GET_MAC_RESERVED_LEN 2
6714
6715 /* MC_CMD_CLP_IN_SET_BOOT msgrequest */
6716 #define MC_CMD_CLP_IN_SET_BOOT_LEN 5
6717 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6718 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6719 /* Boot flag */
6720 #define MC_CMD_CLP_IN_SET_BOOT_FLAG_OFST 4
6721 #define MC_CMD_CLP_IN_SET_BOOT_FLAG_LEN 1
6722
6723 /* MC_CMD_CLP_OUT_SET_BOOT msgresponse */
6724 #define MC_CMD_CLP_OUT_SET_BOOT_LEN 0
6725
6726 /* MC_CMD_CLP_IN_GET_BOOT msgrequest */
6727 #define MC_CMD_CLP_IN_GET_BOOT_LEN 4
6728 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6729 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6730
6731 /* MC_CMD_CLP_OUT_GET_BOOT msgresponse */
6732 #define MC_CMD_CLP_OUT_GET_BOOT_LEN 4
6733 /* Boot flag */
6734 #define MC_CMD_CLP_OUT_GET_BOOT_FLAG_OFST 0
6735 #define MC_CMD_CLP_OUT_GET_BOOT_FLAG_LEN 1
6736 /* Padding */
6737 #define MC_CMD_CLP_OUT_GET_BOOT_RESERVED_OFST 1
6738 #define MC_CMD_CLP_OUT_GET_BOOT_RESERVED_LEN 3
6739
6740
6741 /***********************************/
6742 /* MC_CMD_MUM
6743  * Perform a MUM operation
6744  */
6745 #define MC_CMD_MUM 0x57
6746 #undef  MC_CMD_0x57_PRIVILEGE_CTG
6747
6748 #define MC_CMD_0x57_PRIVILEGE_CTG SRIOV_CTG_INSECURE
6749
6750 /* MC_CMD_MUM_IN msgrequest */
6751 #define MC_CMD_MUM_IN_LEN 4
6752 #define MC_CMD_MUM_IN_OP_HDR_OFST 0
6753 #define MC_CMD_MUM_IN_OP_HDR_LEN 4
6754 #define MC_CMD_MUM_IN_OP_LBN 0
6755 #define MC_CMD_MUM_IN_OP_WIDTH 8
6756 /* enum: NULL MCDI command to MUM */
6757 #define MC_CMD_MUM_OP_NULL 0x1
6758 /* enum: Get MUM version */
6759 #define MC_CMD_MUM_OP_GET_VERSION 0x2
6760 /* enum: Issue raw I2C command to MUM */
6761 #define MC_CMD_MUM_OP_RAW_CMD 0x3
6762 /* enum: Read from registers on devices connected to MUM. */
6763 #define MC_CMD_MUM_OP_READ 0x4
6764 /* enum: Write to registers on devices connected to MUM. */
6765 #define MC_CMD_MUM_OP_WRITE 0x5
6766 /* enum: Control UART logging. */
6767 #define MC_CMD_MUM_OP_LOG 0x6
6768 /* enum: Operations on MUM GPIO lines */
6769 #define MC_CMD_MUM_OP_GPIO 0x7
6770 /* enum: Get sensor readings from MUM */
6771 #define MC_CMD_MUM_OP_READ_SENSORS 0x8
6772 /* enum: Initiate clock programming on the MUM */
6773 #define MC_CMD_MUM_OP_PROGRAM_CLOCKS 0x9
6774 /* enum: Initiate FPGA load from flash on the MUM */
6775 #define MC_CMD_MUM_OP_FPGA_LOAD 0xa
6776 /* enum: Request sensor reading from MUM ADC resulting from earlier request via
6777  * MUM ATB
6778  */
6779 #define MC_CMD_MUM_OP_READ_ATB_SENSOR 0xb
6780 /* enum: Send commands relating to the QSFP ports via the MUM for PHY
6781  * operations
6782  */
6783 #define MC_CMD_MUM_OP_QSFP 0xc
6784 /* enum: Request discrete and SODIMM DDR info (type, size, speed grade, voltage
6785  * level) from MUM
6786  */
6787 #define MC_CMD_MUM_OP_READ_DDR_INFO 0xd
6788
6789 /* MC_CMD_MUM_IN_NULL msgrequest */
6790 #define MC_CMD_MUM_IN_NULL_LEN 4
6791 /* MUM cmd header */
6792 #define MC_CMD_MUM_IN_CMD_OFST 0
6793 #define MC_CMD_MUM_IN_CMD_LEN 4
6794
6795 /* MC_CMD_MUM_IN_GET_VERSION msgrequest */
6796 #define MC_CMD_MUM_IN_GET_VERSION_LEN 4
6797 /* MUM cmd header */
6798 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6799 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6800
6801 /* MC_CMD_MUM_IN_READ msgrequest */
6802 #define MC_CMD_MUM_IN_READ_LEN 16
6803 /* MUM cmd header */
6804 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6805 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6806 /* ID of (device connected to MUM) to read from registers of */
6807 #define MC_CMD_MUM_IN_READ_DEVICE_OFST 4
6808 #define MC_CMD_MUM_IN_READ_DEVICE_LEN 4
6809 /* enum: Hittite HMC1035 clock generator on Sorrento board */
6810 #define MC_CMD_MUM_DEV_HITTITE 0x1
6811 /* enum: Hittite HMC1035 clock generator for NIC-side on Sorrento board */
6812 #define MC_CMD_MUM_DEV_HITTITE_NIC 0x2
6813 /* 32-bit address to read from */
6814 #define MC_CMD_MUM_IN_READ_ADDR_OFST 8
6815 #define MC_CMD_MUM_IN_READ_ADDR_LEN 4
6816 /* Number of words to read. */
6817 #define MC_CMD_MUM_IN_READ_NUMWORDS_OFST 12
6818 #define MC_CMD_MUM_IN_READ_NUMWORDS_LEN 4
6819
6820 /* MC_CMD_MUM_IN_WRITE msgrequest */
6821 #define MC_CMD_MUM_IN_WRITE_LENMIN 16
6822 #define MC_CMD_MUM_IN_WRITE_LENMAX 252
6823 #define MC_CMD_MUM_IN_WRITE_LENMAX_MCDI2 1020
6824 #define MC_CMD_MUM_IN_WRITE_LEN(num) (12+4*(num))
6825 #define MC_CMD_MUM_IN_WRITE_BUFFER_NUM(len) (((len)-12)/4)
6826 /* MUM cmd header */
6827 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6828 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6829 /* ID of (device connected to MUM) to write to registers of */
6830 #define MC_CMD_MUM_IN_WRITE_DEVICE_OFST 4
6831 #define MC_CMD_MUM_IN_WRITE_DEVICE_LEN 4
6832 /* enum: Hittite HMC1035 clock generator on Sorrento board */
6833 /*               MC_CMD_MUM_DEV_HITTITE 0x1 */
6834 /* 32-bit address to write to */
6835 #define MC_CMD_MUM_IN_WRITE_ADDR_OFST 8
6836 #define MC_CMD_MUM_IN_WRITE_ADDR_LEN 4
6837 /* Words to write */
6838 #define MC_CMD_MUM_IN_WRITE_BUFFER_OFST 12
6839 #define MC_CMD_MUM_IN_WRITE_BUFFER_LEN 4
6840 #define MC_CMD_MUM_IN_WRITE_BUFFER_MINNUM 1
6841 #define MC_CMD_MUM_IN_WRITE_BUFFER_MAXNUM 60
6842 #define MC_CMD_MUM_IN_WRITE_BUFFER_MAXNUM_MCDI2 252
6843
6844 /* MC_CMD_MUM_IN_RAW_CMD msgrequest */
6845 #define MC_CMD_MUM_IN_RAW_CMD_LENMIN 17
6846 #define MC_CMD_MUM_IN_RAW_CMD_LENMAX 252
6847 #define MC_CMD_MUM_IN_RAW_CMD_LENMAX_MCDI2 1020
6848 #define MC_CMD_MUM_IN_RAW_CMD_LEN(num) (16+1*(num))
6849 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_NUM(len) (((len)-16)/1)
6850 /* MUM cmd header */
6851 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6852 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6853 /* MUM I2C cmd code */
6854 #define MC_CMD_MUM_IN_RAW_CMD_CMD_CODE_OFST 4
6855 #define MC_CMD_MUM_IN_RAW_CMD_CMD_CODE_LEN 4
6856 /* Number of bytes to write */
6857 #define MC_CMD_MUM_IN_RAW_CMD_NUM_WRITE_OFST 8
6858 #define MC_CMD_MUM_IN_RAW_CMD_NUM_WRITE_LEN 4
6859 /* Number of bytes to read */
6860 #define MC_CMD_MUM_IN_RAW_CMD_NUM_READ_OFST 12
6861 #define MC_CMD_MUM_IN_RAW_CMD_NUM_READ_LEN 4
6862 /* Bytes to write */
6863 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_OFST 16
6864 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_LEN 1
6865 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MINNUM 1
6866 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MAXNUM 236
6867 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MAXNUM_MCDI2 1004
6868
6869 /* MC_CMD_MUM_IN_LOG msgrequest */
6870 #define MC_CMD_MUM_IN_LOG_LEN 8
6871 /* MUM cmd header */
6872 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6873 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6874 #define MC_CMD_MUM_IN_LOG_OP_OFST 4
6875 #define MC_CMD_MUM_IN_LOG_OP_LEN 4
6876 #define MC_CMD_MUM_IN_LOG_OP_UART 0x1 /* enum */
6877
6878 /* MC_CMD_MUM_IN_LOG_OP_UART msgrequest */
6879 #define MC_CMD_MUM_IN_LOG_OP_UART_LEN 12
6880 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6881 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6882 /*            MC_CMD_MUM_IN_LOG_OP_OFST 4 */
6883 /*            MC_CMD_MUM_IN_LOG_OP_LEN 4 */
6884 /* Enable/disable debug output to UART */
6885 #define MC_CMD_MUM_IN_LOG_OP_UART_ENABLE_OFST 8
6886 #define MC_CMD_MUM_IN_LOG_OP_UART_ENABLE_LEN 4
6887
6888 /* MC_CMD_MUM_IN_GPIO msgrequest */
6889 #define MC_CMD_MUM_IN_GPIO_LEN 8
6890 /* MUM cmd header */
6891 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6892 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6893 #define MC_CMD_MUM_IN_GPIO_HDR_OFST 4
6894 #define MC_CMD_MUM_IN_GPIO_HDR_LEN 4
6895 #define MC_CMD_MUM_IN_GPIO_OPCODE_LBN 0
6896 #define MC_CMD_MUM_IN_GPIO_OPCODE_WIDTH 8
6897 #define MC_CMD_MUM_IN_GPIO_IN_READ 0x0 /* enum */
6898 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE 0x1 /* enum */
6899 #define MC_CMD_MUM_IN_GPIO_OUT_READ 0x2 /* enum */
6900 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE 0x3 /* enum */
6901 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ 0x4 /* enum */
6902 #define MC_CMD_MUM_IN_GPIO_OP 0x5 /* enum */
6903
6904 /* MC_CMD_MUM_IN_GPIO_IN_READ msgrequest */
6905 #define MC_CMD_MUM_IN_GPIO_IN_READ_LEN 8
6906 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6907 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6908 #define MC_CMD_MUM_IN_GPIO_IN_READ_HDR_OFST 4
6909 #define MC_CMD_MUM_IN_GPIO_IN_READ_HDR_LEN 4
6910
6911 /* MC_CMD_MUM_IN_GPIO_OUT_WRITE msgrequest */
6912 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_LEN 16
6913 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6914 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6915 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_HDR_OFST 4
6916 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_HDR_LEN 4
6917 /* The first 32-bit word to be written to the GPIO OUT register. */
6918 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK1_OFST 8
6919 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK1_LEN 4
6920 /* The second 32-bit word to be written to the GPIO OUT register. */
6921 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK2_OFST 12
6922 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK2_LEN 4
6923
6924 /* MC_CMD_MUM_IN_GPIO_OUT_READ msgrequest */
6925 #define MC_CMD_MUM_IN_GPIO_OUT_READ_LEN 8
6926 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6927 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6928 #define MC_CMD_MUM_IN_GPIO_OUT_READ_HDR_OFST 4
6929 #define MC_CMD_MUM_IN_GPIO_OUT_READ_HDR_LEN 4
6930
6931 /* MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE msgrequest */
6932 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_LEN 16
6933 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6934 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6935 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_HDR_OFST 4
6936 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_HDR_LEN 4
6937 /* The first 32-bit word to be written to the GPIO OUT ENABLE register. */
6938 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK1_OFST 8
6939 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK1_LEN 4
6940 /* The second 32-bit word to be written to the GPIO OUT ENABLE register. */
6941 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK2_OFST 12
6942 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK2_LEN 4
6943
6944 /* MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ msgrequest */
6945 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_LEN 8
6946 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6947 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6948 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_HDR_OFST 4
6949 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_HDR_LEN 4
6950
6951 /* MC_CMD_MUM_IN_GPIO_OP msgrequest */
6952 #define MC_CMD_MUM_IN_GPIO_OP_LEN 8
6953 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6954 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6955 #define MC_CMD_MUM_IN_GPIO_OP_HDR_OFST 4
6956 #define MC_CMD_MUM_IN_GPIO_OP_HDR_LEN 4
6957 #define MC_CMD_MUM_IN_GPIO_OP_BITWISE_OP_LBN 8
6958 #define MC_CMD_MUM_IN_GPIO_OP_BITWISE_OP_WIDTH 8
6959 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ 0x0 /* enum */
6960 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE 0x1 /* enum */
6961 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG 0x2 /* enum */
6962 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE 0x3 /* enum */
6963 #define MC_CMD_MUM_IN_GPIO_OP_GPIO_NUMBER_LBN 16
6964 #define MC_CMD_MUM_IN_GPIO_OP_GPIO_NUMBER_WIDTH 8
6965
6966 /* MC_CMD_MUM_IN_GPIO_OP_OUT_READ msgrequest */
6967 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_LEN 8
6968 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6969 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6970 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_HDR_OFST 4
6971 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_HDR_LEN 4
6972
6973 /* MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE msgrequest */
6974 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_LEN 8
6975 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6976 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6977 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_HDR_OFST 4
6978 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_HDR_LEN 4
6979 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_WRITEBIT_LBN 24
6980 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_WRITEBIT_WIDTH 8
6981
6982 /* MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG msgrequest */
6983 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_LEN 8
6984 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6985 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6986 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_HDR_OFST 4
6987 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_HDR_LEN 4
6988 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_CFG_LBN 24
6989 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_CFG_WIDTH 8
6990
6991 /* MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE msgrequest */
6992 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_LEN 8
6993 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6994 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6995 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_HDR_OFST 4
6996 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_HDR_LEN 4
6997 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_ENABLEBIT_LBN 24
6998 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_ENABLEBIT_WIDTH 8
6999
7000 /* MC_CMD_MUM_IN_READ_SENSORS msgrequest */
7001 #define MC_CMD_MUM_IN_READ_SENSORS_LEN 8
7002 /* MUM cmd header */
7003 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7004 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7005 #define MC_CMD_MUM_IN_READ_SENSORS_PARAMS_OFST 4
7006 #define MC_CMD_MUM_IN_READ_SENSORS_PARAMS_LEN 4
7007 #define MC_CMD_MUM_IN_READ_SENSORS_SENSOR_ID_LBN 0
7008 #define MC_CMD_MUM_IN_READ_SENSORS_SENSOR_ID_WIDTH 8
7009 #define MC_CMD_MUM_IN_READ_SENSORS_NUM_SENSORS_LBN 8
7010 #define MC_CMD_MUM_IN_READ_SENSORS_NUM_SENSORS_WIDTH 8
7011
7012 /* MC_CMD_MUM_IN_PROGRAM_CLOCKS msgrequest */
7013 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_LEN 12
7014 /* MUM cmd header */
7015 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7016 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7017 /* Bit-mask of clocks to be programmed */
7018 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_MASK_OFST 4
7019 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_MASK_LEN 4
7020 #define MC_CMD_MUM_CLOCK_ID_FPGA 0x0 /* enum */
7021 #define MC_CMD_MUM_CLOCK_ID_DDR 0x1 /* enum */
7022 #define MC_CMD_MUM_CLOCK_ID_NIC 0x2 /* enum */
7023 /* Control flags for clock programming */
7024 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_FLAGS_OFST 8
7025 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_FLAGS_LEN 4
7026 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_OVERCLOCK_110_LBN 0
7027 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_OVERCLOCK_110_WIDTH 1
7028 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_NIC_FROM_FPGA_LBN 1
7029 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_NIC_FROM_FPGA_WIDTH 1
7030 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_REF_FROM_XO_LBN 2
7031 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_REF_FROM_XO_WIDTH 1
7032
7033 /* MC_CMD_MUM_IN_FPGA_LOAD msgrequest */
7034 #define MC_CMD_MUM_IN_FPGA_LOAD_LEN 8
7035 /* MUM cmd header */
7036 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7037 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7038 /* Enable/Disable FPGA config from flash */
7039 #define MC_CMD_MUM_IN_FPGA_LOAD_ENABLE_OFST 4
7040 #define MC_CMD_MUM_IN_FPGA_LOAD_ENABLE_LEN 4
7041
7042 /* MC_CMD_MUM_IN_READ_ATB_SENSOR msgrequest */
7043 #define MC_CMD_MUM_IN_READ_ATB_SENSOR_LEN 4
7044 /* MUM cmd header */
7045 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7046 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7047
7048 /* MC_CMD_MUM_IN_QSFP msgrequest */
7049 #define MC_CMD_MUM_IN_QSFP_LEN 12
7050 /* MUM cmd header */
7051 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7052 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7053 #define MC_CMD_MUM_IN_QSFP_HDR_OFST 4
7054 #define MC_CMD_MUM_IN_QSFP_HDR_LEN 4
7055 #define MC_CMD_MUM_IN_QSFP_OPCODE_LBN 0
7056 #define MC_CMD_MUM_IN_QSFP_OPCODE_WIDTH 4
7057 #define MC_CMD_MUM_IN_QSFP_INIT 0x0 /* enum */
7058 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE 0x1 /* enum */
7059 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP 0x2 /* enum */
7060 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO 0x3 /* enum */
7061 #define MC_CMD_MUM_IN_QSFP_FILL_STATS 0x4 /* enum */
7062 #define MC_CMD_MUM_IN_QSFP_POLL_BIST 0x5 /* enum */
7063 #define MC_CMD_MUM_IN_QSFP_IDX_OFST 8
7064 #define MC_CMD_MUM_IN_QSFP_IDX_LEN 4
7065
7066 /* MC_CMD_MUM_IN_QSFP_INIT msgrequest */
7067 #define MC_CMD_MUM_IN_QSFP_INIT_LEN 16
7068 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7069 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7070 #define MC_CMD_MUM_IN_QSFP_INIT_HDR_OFST 4
7071 #define MC_CMD_MUM_IN_QSFP_INIT_HDR_LEN 4
7072 #define MC_CMD_MUM_IN_QSFP_INIT_IDX_OFST 8
7073 #define MC_CMD_MUM_IN_QSFP_INIT_IDX_LEN 4
7074 #define MC_CMD_MUM_IN_QSFP_INIT_CAGE_OFST 12
7075 #define MC_CMD_MUM_IN_QSFP_INIT_CAGE_LEN 4
7076
7077 /* MC_CMD_MUM_IN_QSFP_RECONFIGURE msgrequest */
7078 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_LEN 24
7079 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7080 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7081 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_HDR_OFST 4
7082 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_HDR_LEN 4
7083 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_IDX_OFST 8
7084 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_IDX_LEN 4
7085 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_TX_DISABLE_OFST 12
7086 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_TX_DISABLE_LEN 4
7087 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LANES_OFST 16
7088 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LANES_LEN 4
7089 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LINK_SPEED_OFST 20
7090 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LINK_SPEED_LEN 4
7091
7092 /* MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP msgrequest */
7093 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_LEN 12
7094 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7095 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7096 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_HDR_OFST 4
7097 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_HDR_LEN 4
7098 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_IDX_OFST 8
7099 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_IDX_LEN 4
7100
7101 /* MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO msgrequest */
7102 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_LEN 16
7103 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7104 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7105 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_HDR_OFST 4
7106 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_HDR_LEN 4
7107 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_IDX_OFST 8
7108 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_IDX_LEN 4
7109 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_PAGE_OFST 12
7110 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_PAGE_LEN 4
7111
7112 /* MC_CMD_MUM_IN_QSFP_FILL_STATS msgrequest */
7113 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_LEN 12
7114 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7115 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7116 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_HDR_OFST 4
7117 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_HDR_LEN 4
7118 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_IDX_OFST 8
7119 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_IDX_LEN 4
7120
7121 /* MC_CMD_MUM_IN_QSFP_POLL_BIST msgrequest */
7122 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_LEN 12
7123 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7124 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7125 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_HDR_OFST 4
7126 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_HDR_LEN 4
7127 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_IDX_OFST 8
7128 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_IDX_LEN 4
7129
7130 /* MC_CMD_MUM_IN_READ_DDR_INFO msgrequest */
7131 #define MC_CMD_MUM_IN_READ_DDR_INFO_LEN 4
7132 /* MUM cmd header */
7133 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7134 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7135
7136 /* MC_CMD_MUM_OUT msgresponse */
7137 #define MC_CMD_MUM_OUT_LEN 0
7138
7139 /* MC_CMD_MUM_OUT_NULL msgresponse */
7140 #define MC_CMD_MUM_OUT_NULL_LEN 0
7141
7142 /* MC_CMD_MUM_OUT_GET_VERSION msgresponse */
7143 #define MC_CMD_MUM_OUT_GET_VERSION_LEN 12
7144 #define MC_CMD_MUM_OUT_GET_VERSION_FIRMWARE_OFST 0
7145 #define MC_CMD_MUM_OUT_GET_VERSION_FIRMWARE_LEN 4
7146 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_OFST 4
7147 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LEN 8
7148 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LO_OFST 4
7149 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_HI_OFST 8
7150
7151 /* MC_CMD_MUM_OUT_RAW_CMD msgresponse */
7152 #define MC_CMD_MUM_OUT_RAW_CMD_LENMIN 1
7153 #define MC_CMD_MUM_OUT_RAW_CMD_LENMAX 252
7154 #define MC_CMD_MUM_OUT_RAW_CMD_LENMAX_MCDI2 1020
7155 #define MC_CMD_MUM_OUT_RAW_CMD_LEN(num) (0+1*(num))
7156 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_NUM(len) (((len)-0)/1)
7157 /* returned data */
7158 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_OFST 0
7159 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_LEN 1
7160 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MINNUM 1
7161 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MAXNUM 252
7162 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MAXNUM_MCDI2 1020
7163
7164 /* MC_CMD_MUM_OUT_READ msgresponse */
7165 #define MC_CMD_MUM_OUT_READ_LENMIN 4
7166 #define MC_CMD_MUM_OUT_READ_LENMAX 252
7167 #define MC_CMD_MUM_OUT_READ_LENMAX_MCDI2 1020
7168 #define MC_CMD_MUM_OUT_READ_LEN(num) (0+4*(num))
7169 #define MC_CMD_MUM_OUT_READ_BUFFER_NUM(len) (((len)-0)/4)
7170 #define MC_CMD_MUM_OUT_READ_BUFFER_OFST 0
7171 #define MC_CMD_MUM_OUT_READ_BUFFER_LEN 4
7172 #define MC_CMD_MUM_OUT_READ_BUFFER_MINNUM 1
7173 #define MC_CMD_MUM_OUT_READ_BUFFER_MAXNUM 63
7174 #define MC_CMD_MUM_OUT_READ_BUFFER_MAXNUM_MCDI2 255
7175
7176 /* MC_CMD_MUM_OUT_WRITE msgresponse */
7177 #define MC_CMD_MUM_OUT_WRITE_LEN 0
7178
7179 /* MC_CMD_MUM_OUT_LOG msgresponse */
7180 #define MC_CMD_MUM_OUT_LOG_LEN 0
7181
7182 /* MC_CMD_MUM_OUT_LOG_OP_UART msgresponse */
7183 #define MC_CMD_MUM_OUT_LOG_OP_UART_LEN 0
7184
7185 /* MC_CMD_MUM_OUT_GPIO_IN_READ msgresponse */
7186 #define MC_CMD_MUM_OUT_GPIO_IN_READ_LEN 8
7187 /* The first 32-bit word read from the GPIO IN register. */
7188 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK1_OFST 0
7189 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK1_LEN 4
7190 /* The second 32-bit word read from the GPIO IN register. */
7191 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK2_OFST 4
7192 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK2_LEN 4
7193
7194 /* MC_CMD_MUM_OUT_GPIO_OUT_WRITE msgresponse */
7195 #define MC_CMD_MUM_OUT_GPIO_OUT_WRITE_LEN 0
7196
7197 /* MC_CMD_MUM_OUT_GPIO_OUT_READ msgresponse */
7198 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_LEN 8
7199 /* The first 32-bit word read from the GPIO OUT register. */
7200 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK1_OFST 0
7201 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK1_LEN 4
7202 /* The second 32-bit word read from the GPIO OUT register. */
7203 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK2_OFST 4
7204 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK2_LEN 4
7205
7206 /* MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_WRITE msgresponse */
7207 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_WRITE_LEN 0
7208
7209 /* MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ msgresponse */
7210 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_LEN 8
7211 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK1_OFST 0
7212 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK1_LEN 4
7213 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK2_OFST 4
7214 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK2_LEN 4
7215
7216 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_READ msgresponse */
7217 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_LEN 4
7218 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_BIT_READ_OFST 0
7219 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_BIT_READ_LEN 4
7220
7221 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_WRITE msgresponse */
7222 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_WRITE_LEN 0
7223
7224 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_CONFIG msgresponse */
7225 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_CONFIG_LEN 0
7226
7227 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_ENABLE msgresponse */
7228 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_ENABLE_LEN 0
7229
7230 /* MC_CMD_MUM_OUT_READ_SENSORS msgresponse */
7231 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMIN 4
7232 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMAX 252
7233 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMAX_MCDI2 1020
7234 #define MC_CMD_MUM_OUT_READ_SENSORS_LEN(num) (0+4*(num))
7235 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_NUM(len) (((len)-0)/4)
7236 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_OFST 0
7237 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_LEN 4
7238 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MINNUM 1
7239 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MAXNUM 63
7240 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MAXNUM_MCDI2 255
7241 #define MC_CMD_MUM_OUT_READ_SENSORS_READING_LBN 0
7242 #define MC_CMD_MUM_OUT_READ_SENSORS_READING_WIDTH 16
7243 #define MC_CMD_MUM_OUT_READ_SENSORS_STATE_LBN 16
7244 #define MC_CMD_MUM_OUT_READ_SENSORS_STATE_WIDTH 8
7245 #define MC_CMD_MUM_OUT_READ_SENSORS_TYPE_LBN 24
7246 #define MC_CMD_MUM_OUT_READ_SENSORS_TYPE_WIDTH 8
7247
7248 /* MC_CMD_MUM_OUT_PROGRAM_CLOCKS msgresponse */
7249 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_LEN 4
7250 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_OK_MASK_OFST 0
7251 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_OK_MASK_LEN 4
7252
7253 /* MC_CMD_MUM_OUT_FPGA_LOAD msgresponse */
7254 #define MC_CMD_MUM_OUT_FPGA_LOAD_LEN 0
7255
7256 /* MC_CMD_MUM_OUT_READ_ATB_SENSOR msgresponse */
7257 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_LEN 4
7258 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_RESULT_OFST 0
7259 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_RESULT_LEN 4
7260
7261 /* MC_CMD_MUM_OUT_QSFP_INIT msgresponse */
7262 #define MC_CMD_MUM_OUT_QSFP_INIT_LEN 0
7263
7264 /* MC_CMD_MUM_OUT_QSFP_RECONFIGURE msgresponse */
7265 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_LEN 8
7266 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LP_CAP_OFST 0
7267 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LP_CAP_LEN 4
7268 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_FLAGS_OFST 4
7269 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_FLAGS_LEN 4
7270 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_READY_LBN 0
7271 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_READY_WIDTH 1
7272 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LINK_UP_LBN 1
7273 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LINK_UP_WIDTH 1
7274
7275 /* MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP msgresponse */
7276 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_LEN 4
7277 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_PORT_PHY_LP_CAP_OFST 0
7278 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_PORT_PHY_LP_CAP_LEN 4
7279
7280 /* MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO msgresponse */
7281 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMIN 5
7282 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMAX 252
7283 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMAX_MCDI2 1020
7284 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LEN(num) (4+1*(num))
7285 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_NUM(len) (((len)-4)/1)
7286 /* in bytes */
7287 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATALEN_OFST 0
7288 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATALEN_LEN 4
7289 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_OFST 4
7290 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_LEN 1
7291 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MINNUM 1
7292 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MAXNUM 248
7293 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MAXNUM_MCDI2 1016
7294
7295 /* MC_CMD_MUM_OUT_QSFP_FILL_STATS msgresponse */
7296 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_LEN 8
7297 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PMA_PMD_LINK_UP_OFST 0
7298 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PMA_PMD_LINK_UP_LEN 4
7299 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PCS_LINK_UP_OFST 4
7300 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PCS_LINK_UP_LEN 4
7301
7302 /* MC_CMD_MUM_OUT_QSFP_POLL_BIST msgresponse */
7303 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_LEN 4
7304 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_TEST_OFST 0
7305 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_TEST_LEN 4
7306
7307 /* MC_CMD_MUM_OUT_READ_DDR_INFO msgresponse */
7308 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMIN 24
7309 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMAX 248
7310 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMAX_MCDI2 1016
7311 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LEN(num) (8+8*(num))
7312 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_NUM(len) (((len)-8)/8)
7313 /* Discrete (soldered) DDR resistor strap info */
7314 #define MC_CMD_MUM_OUT_READ_DDR_INFO_DISCRETE_DDR_INFO_OFST 0
7315 #define MC_CMD_MUM_OUT_READ_DDR_INFO_DISCRETE_DDR_INFO_LEN 4
7316 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VRATIO_LBN 0
7317 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VRATIO_WIDTH 16
7318 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED1_LBN 16
7319 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED1_WIDTH 16
7320 /* Number of SODIMM info records */
7321 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_RECORDS_OFST 4
7322 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_RECORDS_LEN 4
7323 /* Array of SODIMM info records */
7324 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_OFST 8
7325 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LEN 8
7326 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LO_OFST 8
7327 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_HI_OFST 12
7328 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MINNUM 2
7329 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MAXNUM 30
7330 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MAXNUM_MCDI2 126
7331 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK_ID_LBN 0
7332 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK_ID_WIDTH 8
7333 /* enum: SODIMM bank 1 (Top SODIMM for Sorrento) */
7334 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK1 0x0
7335 /* enum: SODIMM bank 2 (Bottom SODDIMM for Sorrento) */
7336 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK2 0x1
7337 /* enum: Total number of SODIMM banks */
7338 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_BANKS 0x2
7339 #define MC_CMD_MUM_OUT_READ_DDR_INFO_TYPE_LBN 8
7340 #define MC_CMD_MUM_OUT_READ_DDR_INFO_TYPE_WIDTH 8
7341 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RANK_LBN 16
7342 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RANK_WIDTH 4
7343 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VOLTAGE_LBN 20
7344 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VOLTAGE_WIDTH 4
7345 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NOT_POWERED 0x0 /* enum */
7346 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V25 0x1 /* enum */
7347 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V35 0x2 /* enum */
7348 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V5 0x3 /* enum */
7349 /* enum: Values 5-15 are reserved for future usage */
7350 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V8 0x4
7351 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SIZE_LBN 24
7352 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SIZE_WIDTH 8
7353 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SPEED_LBN 32
7354 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SPEED_WIDTH 16
7355 #define MC_CMD_MUM_OUT_READ_DDR_INFO_STATE_LBN 48
7356 #define MC_CMD_MUM_OUT_READ_DDR_INFO_STATE_WIDTH 4
7357 /* enum: No module present */
7358 #define MC_CMD_MUM_OUT_READ_DDR_INFO_ABSENT 0x0
7359 /* enum: Module present supported and powered on */
7360 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_POWERED 0x1
7361 /* enum: Module present but bad type */
7362 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_TYPE 0x2
7363 /* enum: Module present but incompatible voltage */
7364 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_VOLTAGE 0x3
7365 /* enum: Module present but unknown SPD */
7366 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_SPD 0x4
7367 /* enum: Module present but slot cannot support it */
7368 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_SLOT 0x5
7369 /* enum: Modules may or may not be present, but cannot establish contact by I2C
7370  */
7371 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NOT_REACHABLE 0x6
7372 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED2_LBN 52
7373 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED2_WIDTH 12
7374
7375 /* MC_CMD_DYNAMIC_SENSORS_LIMITS structuredef: Set of sensor limits. This
7376  * should match the equivalent structure in the sensor_query SPHINX service.
7377  */
7378 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LEN 24
7379 /* A value below this will trigger a warning event. */
7380 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_WARNING_OFST 0
7381 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_WARNING_LEN 4
7382 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_WARNING_LBN 0
7383 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_WARNING_WIDTH 32
7384 /* A value below this will trigger a critical event. */
7385 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_CRITICAL_OFST 4
7386 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_CRITICAL_LEN 4
7387 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_CRITICAL_LBN 32
7388 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_CRITICAL_WIDTH 32
7389 /* A value below this will shut down the card. */
7390 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_FATAL_OFST 8
7391 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_FATAL_LEN 4
7392 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_FATAL_LBN 64
7393 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_FATAL_WIDTH 32
7394 /* A value above this will trigger a warning event. */
7395 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_WARNING_OFST 12
7396 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_WARNING_LEN 4
7397 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_WARNING_LBN 96
7398 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_WARNING_WIDTH 32
7399 /* A value above this will trigger a critical event. */
7400 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_CRITICAL_OFST 16
7401 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_CRITICAL_LEN 4
7402 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_CRITICAL_LBN 128
7403 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_CRITICAL_WIDTH 32
7404 /* A value above this will shut down the card. */
7405 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_FATAL_OFST 20
7406 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_FATAL_LEN 4
7407 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_FATAL_LBN 160
7408 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_FATAL_WIDTH 32
7409
7410 /* MC_CMD_DYNAMIC_SENSORS_DESCRIPTION structuredef: Description of a sensor.
7411  * This should match the equivalent structure in the sensor_query SPHINX
7412  * service.
7413  */
7414 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_LEN 64
7415 /* The handle used to identify the sensor in calls to
7416  * MC_CMD_DYNAMIC_SENSORS_GET_VALUES
7417  */
7418 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_HANDLE_OFST 0
7419 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_HANDLE_LEN 4
7420 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_HANDLE_LBN 0
7421 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_HANDLE_WIDTH 32
7422 /* A human-readable name for the sensor (zero terminated string, max 32 bytes)
7423  */
7424 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_NAME_OFST 4
7425 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_NAME_LEN 32
7426 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_NAME_LBN 32
7427 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_NAME_WIDTH 256
7428 /* The type of the sensor device, and by implication the unit of that the
7429  * values will be reported in
7430  */
7431 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_TYPE_OFST 36
7432 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_TYPE_LEN 4
7433 /* enum: A voltage sensor. Unit is mV */
7434 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_VOLTAGE 0x0
7435 /* enum: A current sensor. Unit is mA */
7436 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_CURRENT 0x1
7437 /* enum: A power sensor. Unit is mW */
7438 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_POWER 0x2
7439 /* enum: A temperature sensor. Unit is Celsius */
7440 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_TEMPERATURE 0x3
7441 /* enum: A cooling fan sensor. Unit is RPM */
7442 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_FAN 0x4
7443 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_TYPE_LBN 288
7444 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_TYPE_WIDTH 32
7445 /* A single MC_CMD_DYNAMIC_SENSORS_LIMITS structure */
7446 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_LIMITS_OFST 40
7447 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_LIMITS_LEN 24
7448 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_LIMITS_LBN 320
7449 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_LIMITS_WIDTH 192
7450
7451 /* MC_CMD_DYNAMIC_SENSORS_READING structuredef: State and value of a sensor.
7452  * This should match the equivalent structure in the sensor_query SPHINX
7453  * service.
7454  */
7455 #define MC_CMD_DYNAMIC_SENSORS_READING_LEN 12
7456 /* The handle used to identify the sensor */
7457 #define MC_CMD_DYNAMIC_SENSORS_READING_HANDLE_OFST 0
7458 #define MC_CMD_DYNAMIC_SENSORS_READING_HANDLE_LEN 4
7459 #define MC_CMD_DYNAMIC_SENSORS_READING_HANDLE_LBN 0
7460 #define MC_CMD_DYNAMIC_SENSORS_READING_HANDLE_WIDTH 32
7461 /* The current value of the sensor */
7462 #define MC_CMD_DYNAMIC_SENSORS_READING_VALUE_OFST 4
7463 #define MC_CMD_DYNAMIC_SENSORS_READING_VALUE_LEN 4
7464 #define MC_CMD_DYNAMIC_SENSORS_READING_VALUE_LBN 32
7465 #define MC_CMD_DYNAMIC_SENSORS_READING_VALUE_WIDTH 32
7466 /* The sensor's condition, e.g. good, broken or removed */
7467 #define MC_CMD_DYNAMIC_SENSORS_READING_STATE_OFST 8
7468 #define MC_CMD_DYNAMIC_SENSORS_READING_STATE_LEN 4
7469 /* enum: Sensor working normally within limits */
7470 #define MC_CMD_DYNAMIC_SENSORS_READING_OK 0x0
7471 /* enum: Warning threshold breached */
7472 #define MC_CMD_DYNAMIC_SENSORS_READING_WARNING 0x1
7473 /* enum: Critical threshold breached */
7474 #define MC_CMD_DYNAMIC_SENSORS_READING_CRITICAL 0x2
7475 /* enum: Fatal threshold breached */
7476 #define MC_CMD_DYNAMIC_SENSORS_READING_FATAL 0x3
7477 /* enum: Sensor not working */
7478 #define MC_CMD_DYNAMIC_SENSORS_READING_BROKEN 0x4
7479 /* enum: Sensor working but no reading available */
7480 #define MC_CMD_DYNAMIC_SENSORS_READING_NO_READING 0x5
7481 /* enum: Sensor initialization failed */
7482 #define MC_CMD_DYNAMIC_SENSORS_READING_INIT_FAILED 0x6
7483 #define MC_CMD_DYNAMIC_SENSORS_READING_STATE_LBN 64
7484 #define MC_CMD_DYNAMIC_SENSORS_READING_STATE_WIDTH 32
7485
7486
7487 /***********************************/
7488 /* MC_CMD_DYNAMIC_SENSORS_LIST
7489  * Return a complete list of handles for sensors currently managed by the MC,
7490  * and a generation count for this version of the sensor table. On systems
7491  * advertising the DYNAMIC_SENSORS capability bit, this replaces the
7492  * MC_CMD_READ_SENSORS command. On multi-MC systems this may include sensors
7493  * added by the NMC.
7494  *
7495  * Sensor handles are persistent for the lifetime of the sensor and are used to
7496  * identify sensors in MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS and
7497  * MC_CMD_DYNAMIC_SENSORS_GET_VALUES.
7498  *
7499  * The generation count is maintained by the MC, is persistent across reboots
7500  * and will be incremented each time the sensor table is modified. When the
7501  * table is modified, a CODE_DYNAMIC_SENSORS_CHANGE event will be generated
7502  * containing the new generation count. The driver should compare this against
7503  * the current generation count, and if it is different, call
7504  * MC_CMD_DYNAMIC_SENSORS_LIST again to update it's copy of the sensor table.
7505  *
7506  * The sensor count is provided to allow a future path to supporting more than
7507  * MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_MAXNUM_MCDI2 sensors, i.e.
7508  * the maximum number that will fit in a single response. As this is a fairly
7509  * large number (253) it is not anticipated that this will be needed in the
7510  * near future, so can currently be ignored.
7511  *
7512  * On Riverhead this command is implemented as a a wrapper for `list` in the
7513  * sensor_query SPHINX service.
7514  */
7515 #define MC_CMD_DYNAMIC_SENSORS_LIST 0x66
7516 #undef  MC_CMD_0x66_PRIVILEGE_CTG
7517
7518 #define MC_CMD_0x66_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7519
7520 /* MC_CMD_DYNAMIC_SENSORS_LIST_IN msgrequest */
7521 #define MC_CMD_DYNAMIC_SENSORS_LIST_IN_LEN 0
7522
7523 /* MC_CMD_DYNAMIC_SENSORS_LIST_OUT msgresponse */
7524 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_LENMIN 8
7525 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_LENMAX 252
7526 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_LENMAX_MCDI2 1020
7527 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_LEN(num) (8+4*(num))
7528 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_NUM(len) (((len)-8)/4)
7529 /* Generation count, which will be updated each time a sensor is added to or
7530  * removed from the MC sensor table.
7531  */
7532 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_GENERATION_OFST 0
7533 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_GENERATION_LEN 4
7534 /* Number of sensors managed by the MC. Note that in principle, this can be
7535  * larger than the size of the HANDLES array.
7536  */
7537 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_COUNT_OFST 4
7538 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_COUNT_LEN 4
7539 /* Array of sensor handles */
7540 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_OFST 8
7541 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_LEN 4
7542 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_MINNUM 0
7543 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_MAXNUM 61
7544 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_MAXNUM_MCDI2 253
7545
7546
7547 /***********************************/
7548 /* MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS
7549  * Get descriptions for a set of sensors, specified as an array of sensor
7550  * handles as returned by MC_CMD_DYNAMIC_SENSORS_LIST
7551  *
7552  * Any handles which do not correspond to a sensor currently managed by the MC
7553  * will be dropped from from the response. This may happen when a sensor table
7554  * update is in progress, and effectively means the set of usable sensors is
7555  * the intersection between the sets of sensors known to the driver and the MC.
7556  *
7557  * On Riverhead this command is implemented as a a wrapper for
7558  * `get_descriptions` in the sensor_query SPHINX service.
7559  */
7560 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS 0x67
7561 #undef  MC_CMD_0x67_PRIVILEGE_CTG
7562
7563 #define MC_CMD_0x67_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7564
7565 /* MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN msgrequest */
7566 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_LENMIN 0
7567 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_LENMAX 252
7568 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_LENMAX_MCDI2 1020
7569 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_LEN(num) (0+4*(num))
7570 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_NUM(len) (((len)-0)/4)
7571 /* Array of sensor handles */
7572 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_OFST 0
7573 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_LEN 4
7574 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_MINNUM 0
7575 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_MAXNUM 63
7576 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_MAXNUM_MCDI2 255
7577
7578 /* MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT msgresponse */
7579 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_LENMIN 0
7580 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_LENMAX 192
7581 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_LENMAX_MCDI2 960
7582 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_LEN(num) (0+64*(num))
7583 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_NUM(len) (((len)-0)/64)
7584 /* Array of MC_CMD_DYNAMIC_SENSORS_DESCRIPTION structures */
7585 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_OFST 0
7586 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_LEN 64
7587 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_MINNUM 0
7588 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_MAXNUM 3
7589 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_MAXNUM_MCDI2 15
7590
7591
7592 /***********************************/
7593 /* MC_CMD_DYNAMIC_SENSORS_GET_READINGS
7594  * Read the state and value for a set of sensors, specified as an array of
7595  * sensor handles as returned by MC_CMD_DYNAMIC_SENSORS_LIST.
7596  *
7597  * In the case of a broken sensor, then the state of the response's
7598  * MC_CMD_DYNAMIC_SENSORS_VALUE entry will be set to BROKEN, and any value
7599  * provided should be treated as erroneous.
7600  *
7601  * Any handles which do not correspond to a sensor currently managed by the MC
7602  * will be dropped from from the response. This may happen when a sensor table
7603  * update is in progress, and effectively means the set of usable sensors is
7604  * the intersection between the sets of sensors known to the driver and the MC.
7605  *
7606  * On Riverhead this command is implemented as a a wrapper for `get_readings`
7607  * in the sensor_query SPHINX service.
7608  */
7609 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS 0x68
7610 #undef  MC_CMD_0x68_PRIVILEGE_CTG
7611
7612 #define MC_CMD_0x68_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7613
7614 /* MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN msgrequest */
7615 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_LENMIN 0
7616 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_LENMAX 252
7617 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_LENMAX_MCDI2 1020
7618 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_LEN(num) (0+4*(num))
7619 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_NUM(len) (((len)-0)/4)
7620 /* Array of sensor handles */
7621 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_OFST 0
7622 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_LEN 4
7623 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_MINNUM 0
7624 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_MAXNUM 63
7625 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_MAXNUM_MCDI2 255
7626
7627 /* MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT msgresponse */
7628 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_LENMIN 0
7629 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_LENMAX 252
7630 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_LENMAX_MCDI2 1020
7631 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_LEN(num) (0+12*(num))
7632 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_NUM(len) (((len)-0)/12)
7633 /* Array of MC_CMD_DYNAMIC_SENSORS_READING structures */
7634 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_OFST 0
7635 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_LEN 12
7636 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_MINNUM 0
7637 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_MAXNUM 21
7638 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_MAXNUM_MCDI2 85
7639
7640
7641 /***********************************/
7642 /* MC_CMD_EVENT_CTRL
7643  * Configure which categories of unsolicited events the driver expects to
7644  * receive (Riverhead).
7645  */
7646 #define MC_CMD_EVENT_CTRL 0x69
7647 #undef  MC_CMD_0x69_PRIVILEGE_CTG
7648
7649 #define MC_CMD_0x69_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7650
7651 /* MC_CMD_EVENT_CTRL_IN msgrequest */
7652 #define MC_CMD_EVENT_CTRL_IN_LENMIN 0
7653 #define MC_CMD_EVENT_CTRL_IN_LENMAX 252
7654 #define MC_CMD_EVENT_CTRL_IN_LENMAX_MCDI2 1020
7655 #define MC_CMD_EVENT_CTRL_IN_LEN(num) (0+4*(num))
7656 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_NUM(len) (((len)-0)/4)
7657 /* Array of event categories for which the driver wishes to receive events. */
7658 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_OFST 0
7659 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_LEN 4
7660 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_MINNUM 0
7661 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_MAXNUM 63
7662 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_MAXNUM_MCDI2 255
7663 /* enum: Driver wishes to receive LINKCHANGE events. */
7664 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_LINKCHANGE 0x0
7665 /* enum: Driver wishes to receive SENSOR_CHANGE and SENSOR_STATE_CHANGE events.
7666  */
7667 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_SENSOREVT 0x1
7668 /* enum: Driver wishes to receive receive errors. */
7669 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_RX_ERR 0x2
7670 /* enum: Driver wishes to receive transmit errors. */
7671 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_TX_ERR 0x3
7672 /* enum: Driver wishes to receive firmware alerts. */
7673 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_FWALERT 0x4
7674 /* enum: Driver wishes to receive reboot events. */
7675 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_MC_REBOOT 0x5
7676
7677 /* MC_CMD_EVENT_CTRL_OUT msgrequest */
7678 #define MC_CMD_EVENT_CTRL_OUT_LEN 0
7679
7680 /* MC_CMD_RESOURCE_SPECIFIER enum */
7681 /* enum: Any */
7682 #define MC_CMD_RESOURCE_INSTANCE_ANY 0xffffffff
7683 /* enum: None */
7684 #define MC_CMD_RESOURCE_INSTANCE_NONE 0xfffffffe
7685
7686 /* EVB_PORT_ID structuredef */
7687 #define EVB_PORT_ID_LEN 4
7688 #define EVB_PORT_ID_PORT_ID_OFST 0
7689 #define EVB_PORT_ID_PORT_ID_LEN 4
7690 /* enum: An invalid port handle. */
7691 #define EVB_PORT_ID_NULL 0x0
7692 /* enum: The port assigned to this function.. */
7693 #define EVB_PORT_ID_ASSIGNED 0x1000000
7694 /* enum: External network port 0 */
7695 #define EVB_PORT_ID_MAC0 0x2000000
7696 /* enum: External network port 1 */
7697 #define EVB_PORT_ID_MAC1 0x2000001
7698 /* enum: External network port 2 */
7699 #define EVB_PORT_ID_MAC2 0x2000002
7700 /* enum: External network port 3 */
7701 #define EVB_PORT_ID_MAC3 0x2000003
7702 #define EVB_PORT_ID_PORT_ID_LBN 0
7703 #define EVB_PORT_ID_PORT_ID_WIDTH 32
7704
7705 /* EVB_VLAN_TAG structuredef */
7706 #define EVB_VLAN_TAG_LEN 2
7707 /* The VLAN tag value */
7708 #define EVB_VLAN_TAG_VLAN_ID_LBN 0
7709 #define EVB_VLAN_TAG_VLAN_ID_WIDTH 12
7710 #define EVB_VLAN_TAG_MODE_LBN 12
7711 #define EVB_VLAN_TAG_MODE_WIDTH 4
7712 /* enum: Insert the VLAN. */
7713 #define EVB_VLAN_TAG_INSERT 0x0
7714 /* enum: Replace the VLAN if already present. */
7715 #define EVB_VLAN_TAG_REPLACE 0x1
7716
7717 /* BUFTBL_ENTRY structuredef */
7718 #define BUFTBL_ENTRY_LEN 12
7719 /* the owner ID */
7720 #define BUFTBL_ENTRY_OID_OFST 0
7721 #define BUFTBL_ENTRY_OID_LEN 2
7722 #define BUFTBL_ENTRY_OID_LBN 0
7723 #define BUFTBL_ENTRY_OID_WIDTH 16
7724 /* the page parameter as one of ESE_DZ_SMC_PAGE_SIZE_ */
7725 #define BUFTBL_ENTRY_PGSZ_OFST 2
7726 #define BUFTBL_ENTRY_PGSZ_LEN 2
7727 #define BUFTBL_ENTRY_PGSZ_LBN 16
7728 #define BUFTBL_ENTRY_PGSZ_WIDTH 16
7729 /* the raw 64-bit address field from the SMC, not adjusted for page size */
7730 #define BUFTBL_ENTRY_RAWADDR_OFST 4
7731 #define BUFTBL_ENTRY_RAWADDR_LEN 8
7732 #define BUFTBL_ENTRY_RAWADDR_LO_OFST 4
7733 #define BUFTBL_ENTRY_RAWADDR_HI_OFST 8
7734 #define BUFTBL_ENTRY_RAWADDR_LBN 32
7735 #define BUFTBL_ENTRY_RAWADDR_WIDTH 64
7736
7737 /* NVRAM_PARTITION_TYPE structuredef */
7738 #define NVRAM_PARTITION_TYPE_LEN 2
7739 #define NVRAM_PARTITION_TYPE_ID_OFST 0
7740 #define NVRAM_PARTITION_TYPE_ID_LEN 2
7741 /* enum: Primary MC firmware partition */
7742 #define NVRAM_PARTITION_TYPE_MC_FIRMWARE 0x100
7743 /* enum: Secondary MC firmware partition */
7744 #define NVRAM_PARTITION_TYPE_MC_FIRMWARE_BACKUP 0x200
7745 /* enum: Expansion ROM partition */
7746 #define NVRAM_PARTITION_TYPE_EXPANSION_ROM 0x300
7747 /* enum: Static configuration TLV partition */
7748 #define NVRAM_PARTITION_TYPE_STATIC_CONFIG 0x400
7749 /* enum: Dynamic configuration TLV partition */
7750 #define NVRAM_PARTITION_TYPE_DYNAMIC_CONFIG 0x500
7751 /* enum: Expansion ROM configuration data for port 0 */
7752 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT0 0x600
7753 /* enum: Synonym for EXPROM_CONFIG_PORT0 as used in pmap files */
7754 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG 0x600
7755 /* enum: Expansion ROM configuration data for port 1 */
7756 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT1 0x601
7757 /* enum: Expansion ROM configuration data for port 2 */
7758 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT2 0x602
7759 /* enum: Expansion ROM configuration data for port 3 */
7760 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT3 0x603
7761 /* enum: Non-volatile log output partition */
7762 #define NVRAM_PARTITION_TYPE_LOG 0x700
7763 /* enum: Non-volatile log output of second core on dual-core device */
7764 #define NVRAM_PARTITION_TYPE_LOG_SLAVE 0x701
7765 /* enum: Device state dump output partition */
7766 #define NVRAM_PARTITION_TYPE_DUMP 0x800
7767 /* enum: Application license key storage partition */
7768 #define NVRAM_PARTITION_TYPE_LICENSE 0x900
7769 /* enum: Start of range used for PHY partitions (low 8 bits are the PHY ID) */
7770 #define NVRAM_PARTITION_TYPE_PHY_MIN 0xa00
7771 /* enum: End of range used for PHY partitions (low 8 bits are the PHY ID) */
7772 #define NVRAM_PARTITION_TYPE_PHY_MAX 0xaff
7773 /* enum: Primary FPGA partition */
7774 #define NVRAM_PARTITION_TYPE_FPGA 0xb00
7775 /* enum: Secondary FPGA partition */
7776 #define NVRAM_PARTITION_TYPE_FPGA_BACKUP 0xb01
7777 /* enum: FC firmware partition */
7778 #define NVRAM_PARTITION_TYPE_FC_FIRMWARE 0xb02
7779 /* enum: FC License partition */
7780 #define NVRAM_PARTITION_TYPE_FC_LICENSE 0xb03
7781 /* enum: Non-volatile log output partition for FC */
7782 #define NVRAM_PARTITION_TYPE_FC_LOG 0xb04
7783 /* enum: MUM firmware partition */
7784 #define NVRAM_PARTITION_TYPE_MUM_FIRMWARE 0xc00
7785 /* enum: SUC firmware partition (this is intentionally an alias of
7786  * MUM_FIRMWARE)
7787  */
7788 #define NVRAM_PARTITION_TYPE_SUC_FIRMWARE 0xc00
7789 /* enum: MUM Non-volatile log output partition. */
7790 #define NVRAM_PARTITION_TYPE_MUM_LOG 0xc01
7791 /* enum: MUM Application table partition. */
7792 #define NVRAM_PARTITION_TYPE_MUM_APPTABLE 0xc02
7793 /* enum: MUM boot rom partition. */
7794 #define NVRAM_PARTITION_TYPE_MUM_BOOT_ROM 0xc03
7795 /* enum: MUM production signatures & calibration rom partition. */
7796 #define NVRAM_PARTITION_TYPE_MUM_PROD_ROM 0xc04
7797 /* enum: MUM user signatures & calibration rom partition. */
7798 #define NVRAM_PARTITION_TYPE_MUM_USER_ROM 0xc05
7799 /* enum: MUM fuses and lockbits partition. */
7800 #define NVRAM_PARTITION_TYPE_MUM_FUSELOCK 0xc06
7801 /* enum: UEFI expansion ROM if separate from PXE */
7802 #define NVRAM_PARTITION_TYPE_EXPANSION_UEFI 0xd00
7803 /* enum: Used by the expansion ROM for logging */
7804 #define NVRAM_PARTITION_TYPE_PXE_LOG 0x1000
7805 /* enum: Used for XIP code of shmbooted images */
7806 #define NVRAM_PARTITION_TYPE_XIP_SCRATCH 0x1100
7807 /* enum: Spare partition 2 */
7808 #define NVRAM_PARTITION_TYPE_SPARE_2 0x1200
7809 /* enum: Manufacturing partition. Used during manufacture to pass information
7810  * between XJTAG and Manftest.
7811  */
7812 #define NVRAM_PARTITION_TYPE_MANUFACTURING 0x1300
7813 /* enum: Spare partition 4 */
7814 #define NVRAM_PARTITION_TYPE_SPARE_4 0x1400
7815 /* enum: Spare partition 5 */
7816 #define NVRAM_PARTITION_TYPE_SPARE_5 0x1500
7817 /* enum: Partition for reporting MC status. See mc_flash_layout.h
7818  * medford_mc_status_hdr_t for layout on Medford.
7819  */
7820 #define NVRAM_PARTITION_TYPE_STATUS 0x1600
7821 /* enum: Spare partition 13 */
7822 #define NVRAM_PARTITION_TYPE_SPARE_13 0x1700
7823 /* enum: Spare partition 14 */
7824 #define NVRAM_PARTITION_TYPE_SPARE_14 0x1800
7825 /* enum: Spare partition 15 */
7826 #define NVRAM_PARTITION_TYPE_SPARE_15 0x1900
7827 /* enum: Spare partition 16 */
7828 #define NVRAM_PARTITION_TYPE_SPARE_16 0x1a00
7829 /* enum: Factory defaults for dynamic configuration */
7830 #define NVRAM_PARTITION_TYPE_DYNCONFIG_DEFAULTS 0x1b00
7831 /* enum: Factory defaults for expansion ROM configuration */
7832 #define NVRAM_PARTITION_TYPE_ROMCONFIG_DEFAULTS 0x1c00
7833 /* enum: Field Replaceable Unit inventory information for use on IPMI
7834  * platforms. See SF-119124-PS. The STATIC_CONFIG partition may contain a
7835  * subset of the information stored in this partition.
7836  */
7837 #define NVRAM_PARTITION_TYPE_FRU_INFORMATION 0x1d00
7838 /* enum: Bundle image partition */
7839 #define NVRAM_PARTITION_TYPE_BUNDLE 0x1e00
7840 /* enum: Bundle metadata partition that holds additional information related to
7841  * a bundle update in TLV format
7842  */
7843 #define NVRAM_PARTITION_TYPE_BUNDLE_METADATA 0x1e01
7844 /* enum: Bundle update non-volatile log output partition */
7845 #define NVRAM_PARTITION_TYPE_BUNDLE_LOG 0x1e02
7846 /* enum: Partition for Solarflare gPXE bootrom installed via Bundle update. */
7847 #define NVRAM_PARTITION_TYPE_EXPANSION_ROM_INTERNAL 0x1e03
7848 /* enum: Start of reserved value range (firmware may use for any purpose) */
7849 #define NVRAM_PARTITION_TYPE_RESERVED_VALUES_MIN 0xff00
7850 /* enum: End of reserved value range (firmware may use for any purpose) */
7851 #define NVRAM_PARTITION_TYPE_RESERVED_VALUES_MAX 0xfffd
7852 /* enum: Recovery partition map (provided if real map is missing or corrupt) */
7853 #define NVRAM_PARTITION_TYPE_RECOVERY_MAP 0xfffe
7854 /* enum: Partition map (real map as stored in flash) */
7855 #define NVRAM_PARTITION_TYPE_PARTITION_MAP 0xffff
7856 #define NVRAM_PARTITION_TYPE_ID_LBN 0
7857 #define NVRAM_PARTITION_TYPE_ID_WIDTH 16
7858
7859 /* LICENSED_APP_ID structuredef */
7860 #define LICENSED_APP_ID_LEN 4
7861 #define LICENSED_APP_ID_ID_OFST 0
7862 #define LICENSED_APP_ID_ID_LEN 4
7863 /* enum: OpenOnload */
7864 #define LICENSED_APP_ID_ONLOAD 0x1
7865 /* enum: PTP timestamping */
7866 #define LICENSED_APP_ID_PTP 0x2
7867 /* enum: SolarCapture Pro */
7868 #define LICENSED_APP_ID_SOLARCAPTURE_PRO 0x4
7869 /* enum: SolarSecure filter engine */
7870 #define LICENSED_APP_ID_SOLARSECURE 0x8
7871 /* enum: Performance monitor */
7872 #define LICENSED_APP_ID_PERF_MONITOR 0x10
7873 /* enum: SolarCapture Live */
7874 #define LICENSED_APP_ID_SOLARCAPTURE_LIVE 0x20
7875 /* enum: Capture SolarSystem */
7876 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM 0x40
7877 /* enum: Network Access Control */
7878 #define LICENSED_APP_ID_NETWORK_ACCESS_CONTROL 0x80
7879 /* enum: TCP Direct */
7880 #define LICENSED_APP_ID_TCP_DIRECT 0x100
7881 /* enum: Low Latency */
7882 #define LICENSED_APP_ID_LOW_LATENCY 0x200
7883 /* enum: SolarCapture Tap */
7884 #define LICENSED_APP_ID_SOLARCAPTURE_TAP 0x400
7885 /* enum: Capture SolarSystem 40G */
7886 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM_40G 0x800
7887 /* enum: Capture SolarSystem 1G */
7888 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM_1G 0x1000
7889 /* enum: ScaleOut Onload */
7890 #define LICENSED_APP_ID_SCALEOUT_ONLOAD 0x2000
7891 /* enum: SCS Network Analytics Dashboard */
7892 #define LICENSED_APP_ID_DSHBRD 0x4000
7893 /* enum: SolarCapture Trading Analytics */
7894 #define LICENSED_APP_ID_SCATRD 0x8000
7895 #define LICENSED_APP_ID_ID_LBN 0
7896 #define LICENSED_APP_ID_ID_WIDTH 32
7897
7898 /* LICENSED_FEATURES structuredef */
7899 #define LICENSED_FEATURES_LEN 8
7900 /* Bitmask of licensed firmware features */
7901 #define LICENSED_FEATURES_MASK_OFST 0
7902 #define LICENSED_FEATURES_MASK_LEN 8
7903 #define LICENSED_FEATURES_MASK_LO_OFST 0
7904 #define LICENSED_FEATURES_MASK_HI_OFST 4
7905 #define LICENSED_FEATURES_RX_CUT_THROUGH_LBN 0
7906 #define LICENSED_FEATURES_RX_CUT_THROUGH_WIDTH 1
7907 #define LICENSED_FEATURES_PIO_LBN 1
7908 #define LICENSED_FEATURES_PIO_WIDTH 1
7909 #define LICENSED_FEATURES_EVQ_TIMER_LBN 2
7910 #define LICENSED_FEATURES_EVQ_TIMER_WIDTH 1
7911 #define LICENSED_FEATURES_CLOCK_LBN 3
7912 #define LICENSED_FEATURES_CLOCK_WIDTH 1
7913 #define LICENSED_FEATURES_RX_TIMESTAMPS_LBN 4
7914 #define LICENSED_FEATURES_RX_TIMESTAMPS_WIDTH 1
7915 #define LICENSED_FEATURES_TX_TIMESTAMPS_LBN 5
7916 #define LICENSED_FEATURES_TX_TIMESTAMPS_WIDTH 1
7917 #define LICENSED_FEATURES_RX_SNIFF_LBN 6
7918 #define LICENSED_FEATURES_RX_SNIFF_WIDTH 1
7919 #define LICENSED_FEATURES_TX_SNIFF_LBN 7
7920 #define LICENSED_FEATURES_TX_SNIFF_WIDTH 1
7921 #define LICENSED_FEATURES_PROXY_FILTER_OPS_LBN 8
7922 #define LICENSED_FEATURES_PROXY_FILTER_OPS_WIDTH 1
7923 #define LICENSED_FEATURES_EVENT_CUT_THROUGH_LBN 9
7924 #define LICENSED_FEATURES_EVENT_CUT_THROUGH_WIDTH 1
7925 #define LICENSED_FEATURES_MASK_LBN 0
7926 #define LICENSED_FEATURES_MASK_WIDTH 64
7927
7928 /* LICENSED_V3_APPS structuredef */
7929 #define LICENSED_V3_APPS_LEN 8
7930 /* Bitmask of licensed applications */
7931 #define LICENSED_V3_APPS_MASK_OFST 0
7932 #define LICENSED_V3_APPS_MASK_LEN 8
7933 #define LICENSED_V3_APPS_MASK_LO_OFST 0
7934 #define LICENSED_V3_APPS_MASK_HI_OFST 4
7935 #define LICENSED_V3_APPS_ONLOAD_LBN 0
7936 #define LICENSED_V3_APPS_ONLOAD_WIDTH 1
7937 #define LICENSED_V3_APPS_PTP_LBN 1
7938 #define LICENSED_V3_APPS_PTP_WIDTH 1
7939 #define LICENSED_V3_APPS_SOLARCAPTURE_PRO_LBN 2
7940 #define LICENSED_V3_APPS_SOLARCAPTURE_PRO_WIDTH 1
7941 #define LICENSED_V3_APPS_SOLARSECURE_LBN 3
7942 #define LICENSED_V3_APPS_SOLARSECURE_WIDTH 1
7943 #define LICENSED_V3_APPS_PERF_MONITOR_LBN 4
7944 #define LICENSED_V3_APPS_PERF_MONITOR_WIDTH 1
7945 #define LICENSED_V3_APPS_SOLARCAPTURE_LIVE_LBN 5
7946 #define LICENSED_V3_APPS_SOLARCAPTURE_LIVE_WIDTH 1
7947 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_LBN 6
7948 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_WIDTH 1
7949 #define LICENSED_V3_APPS_NETWORK_ACCESS_CONTROL_LBN 7
7950 #define LICENSED_V3_APPS_NETWORK_ACCESS_CONTROL_WIDTH 1
7951 #define LICENSED_V3_APPS_TCP_DIRECT_LBN 8
7952 #define LICENSED_V3_APPS_TCP_DIRECT_WIDTH 1
7953 #define LICENSED_V3_APPS_LOW_LATENCY_LBN 9
7954 #define LICENSED_V3_APPS_LOW_LATENCY_WIDTH 1
7955 #define LICENSED_V3_APPS_SOLARCAPTURE_TAP_LBN 10
7956 #define LICENSED_V3_APPS_SOLARCAPTURE_TAP_WIDTH 1
7957 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_40G_LBN 11
7958 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_40G_WIDTH 1
7959 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_1G_LBN 12
7960 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_1G_WIDTH 1
7961 #define LICENSED_V3_APPS_SCALEOUT_ONLOAD_LBN 13
7962 #define LICENSED_V3_APPS_SCALEOUT_ONLOAD_WIDTH 1
7963 #define LICENSED_V3_APPS_DSHBRD_LBN 14
7964 #define LICENSED_V3_APPS_DSHBRD_WIDTH 1
7965 #define LICENSED_V3_APPS_SCATRD_LBN 15
7966 #define LICENSED_V3_APPS_SCATRD_WIDTH 1
7967 #define LICENSED_V3_APPS_MASK_LBN 0
7968 #define LICENSED_V3_APPS_MASK_WIDTH 64
7969
7970 /* LICENSED_V3_FEATURES structuredef */
7971 #define LICENSED_V3_FEATURES_LEN 8
7972 /* Bitmask of licensed firmware features */
7973 #define LICENSED_V3_FEATURES_MASK_OFST 0
7974 #define LICENSED_V3_FEATURES_MASK_LEN 8
7975 #define LICENSED_V3_FEATURES_MASK_LO_OFST 0
7976 #define LICENSED_V3_FEATURES_MASK_HI_OFST 4
7977 #define LICENSED_V3_FEATURES_RX_CUT_THROUGH_LBN 0
7978 #define LICENSED_V3_FEATURES_RX_CUT_THROUGH_WIDTH 1
7979 #define LICENSED_V3_FEATURES_PIO_LBN 1
7980 #define LICENSED_V3_FEATURES_PIO_WIDTH 1
7981 #define LICENSED_V3_FEATURES_EVQ_TIMER_LBN 2
7982 #define LICENSED_V3_FEATURES_EVQ_TIMER_WIDTH 1
7983 #define LICENSED_V3_FEATURES_CLOCK_LBN 3
7984 #define LICENSED_V3_FEATURES_CLOCK_WIDTH 1
7985 #define LICENSED_V3_FEATURES_RX_TIMESTAMPS_LBN 4
7986 #define LICENSED_V3_FEATURES_RX_TIMESTAMPS_WIDTH 1
7987 #define LICENSED_V3_FEATURES_TX_TIMESTAMPS_LBN 5
7988 #define LICENSED_V3_FEATURES_TX_TIMESTAMPS_WIDTH 1
7989 #define LICENSED_V3_FEATURES_RX_SNIFF_LBN 6
7990 #define LICENSED_V3_FEATURES_RX_SNIFF_WIDTH 1
7991 #define LICENSED_V3_FEATURES_TX_SNIFF_LBN 7
7992 #define LICENSED_V3_FEATURES_TX_SNIFF_WIDTH 1
7993 #define LICENSED_V3_FEATURES_PROXY_FILTER_OPS_LBN 8
7994 #define LICENSED_V3_FEATURES_PROXY_FILTER_OPS_WIDTH 1
7995 #define LICENSED_V3_FEATURES_EVENT_CUT_THROUGH_LBN 9
7996 #define LICENSED_V3_FEATURES_EVENT_CUT_THROUGH_WIDTH 1
7997 #define LICENSED_V3_FEATURES_MASK_LBN 0
7998 #define LICENSED_V3_FEATURES_MASK_WIDTH 64
7999
8000 /* TX_TIMESTAMP_EVENT structuredef */
8001 #define TX_TIMESTAMP_EVENT_LEN 6
8002 /* lower 16 bits of timestamp data */
8003 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_OFST 0
8004 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_LEN 2
8005 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_LBN 0
8006 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_WIDTH 16
8007 /* Type of TX event, ordinary TX completion, low or high part of TX timestamp
8008  */
8009 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_OFST 3
8010 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_LEN 1
8011 /* enum: This is a TX completion event, not a timestamp */
8012 #define TX_TIMESTAMP_EVENT_TX_EV_COMPLETION 0x0
8013 /* enum: This is a TX completion event for a CTPIO transmit. The event format
8014  * is the same as for TX_EV_COMPLETION.
8015  */
8016 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_COMPLETION 0x11
8017 /* enum: This is the low part of a TX timestamp for a CTPIO transmission. The
8018  * event format is the same as for TX_EV_TSTAMP_LO
8019  */
8020 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_TS_LO 0x12
8021 /* enum: This is the high part of a TX timestamp for a CTPIO transmission. The
8022  * event format is the same as for TX_EV_TSTAMP_HI
8023  */
8024 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_TS_HI 0x13
8025 /* enum: This is the low part of a TX timestamp event */
8026 #define TX_TIMESTAMP_EVENT_TX_EV_TSTAMP_LO 0x51
8027 /* enum: This is the high part of a TX timestamp event */
8028 #define TX_TIMESTAMP_EVENT_TX_EV_TSTAMP_HI 0x52
8029 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_LBN 24
8030 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_WIDTH 8
8031 /* upper 16 bits of timestamp data */
8032 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_OFST 4
8033 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_LEN 2
8034 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_LBN 32
8035 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_WIDTH 16
8036
8037 /* RSS_MODE structuredef */
8038 #define RSS_MODE_LEN 1
8039 /* The RSS mode for a particular packet type is a value from 0 - 15 which can
8040  * be considered as 4 bits selecting which fields are included in the hash. (A
8041  * value 0 effectively disables RSS spreading for the packet type.) The YAML
8042  * generation tools require this structure to be a whole number of bytes wide,
8043  * but only 4 bits are relevant.
8044  */
8045 #define RSS_MODE_HASH_SELECTOR_OFST 0
8046 #define RSS_MODE_HASH_SELECTOR_LEN 1
8047 #define RSS_MODE_HASH_SRC_ADDR_LBN 0
8048 #define RSS_MODE_HASH_SRC_ADDR_WIDTH 1
8049 #define RSS_MODE_HASH_DST_ADDR_LBN 1
8050 #define RSS_MODE_HASH_DST_ADDR_WIDTH 1
8051 #define RSS_MODE_HASH_SRC_PORT_LBN 2
8052 #define RSS_MODE_HASH_SRC_PORT_WIDTH 1
8053 #define RSS_MODE_HASH_DST_PORT_LBN 3
8054 #define RSS_MODE_HASH_DST_PORT_WIDTH 1
8055 #define RSS_MODE_HASH_SELECTOR_LBN 0
8056 #define RSS_MODE_HASH_SELECTOR_WIDTH 8
8057
8058 /* CTPIO_STATS_MAP structuredef */
8059 #define CTPIO_STATS_MAP_LEN 4
8060 /* The (function relative) VI number */
8061 #define CTPIO_STATS_MAP_VI_OFST 0
8062 #define CTPIO_STATS_MAP_VI_LEN 2
8063 #define CTPIO_STATS_MAP_VI_LBN 0
8064 #define CTPIO_STATS_MAP_VI_WIDTH 16
8065 /* The target bucket for the VI */
8066 #define CTPIO_STATS_MAP_BUCKET_OFST 2
8067 #define CTPIO_STATS_MAP_BUCKET_LEN 2
8068 #define CTPIO_STATS_MAP_BUCKET_LBN 16
8069 #define CTPIO_STATS_MAP_BUCKET_WIDTH 16
8070
8071 /* MESSAGE_TYPE structuredef: When present this defines the meaning of a
8072  * message, and is used to protect against chosen message attacks in signed
8073  * messages, regardless their origin. The message type also defines the
8074  * signature cryptographic algorithm, encoding, and message fields included in
8075  * the signature. The values are used in different commands but must be unique
8076  * across all commands, e.g. MC_CMD_TSA_BIND_IN_SECURE_UNBIND uses different
8077  * message type than MC_CMD_SECURE_NIC_INFO_IN_STATUS.
8078  */
8079 #define MESSAGE_TYPE_LEN 4
8080 #define MESSAGE_TYPE_MESSAGE_TYPE_OFST 0
8081 #define MESSAGE_TYPE_MESSAGE_TYPE_LEN 4
8082 #define MESSAGE_TYPE_UNUSED 0x0 /* enum */
8083 /* enum: Message type value for the response to a
8084  * MC_CMD_TSA_BIND_IN_SECURE_UNBIND message. TSA_SECURE_UNBIND messages are
8085  * ECDSA SECP384R1 signed using SHA384 message digest algorithm over fields
8086  * MESSAGE_TYPE, TSANID, TSAID, and UNBINDTOKEN, and encoded as suggested by
8087  * RFC6979 (section 2.4).
8088  */
8089 #define MESSAGE_TYPE_TSA_SECURE_UNBIND 0x1
8090 /* enum: Message type value for the response to a
8091  * MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION message. TSA_SECURE_DECOMMISSION
8092  * messages are ECDSA SECP384R1 signed using SHA384 message digest algorithm
8093  * over fields MESSAGE_TYPE, TSAID, USER, and REASON, and encoded as suggested
8094  * by RFC6979 (section 2.4).
8095  */
8096 #define MESSAGE_TYPE_TSA_SECURE_DECOMMISSION 0x2
8097 /* enum: Message type value for the response to a
8098  * MC_CMD_SECURE_NIC_INFO_IN_STATUS message. This enum value is not sequential
8099  * to other message types for backwards compatibility as the message type for
8100  * MC_CMD_SECURE_NIC_INFO_IN_STATUS was defined before the existence of this
8101  * global enum.
8102  */
8103 #define MESSAGE_TYPE_SECURE_NIC_INFO_STATUS 0xdb4
8104 #define MESSAGE_TYPE_MESSAGE_TYPE_LBN 0
8105 #define MESSAGE_TYPE_MESSAGE_TYPE_WIDTH 32
8106
8107
8108 /***********************************/
8109 /* MC_CMD_READ_REGS
8110  * Get a dump of the MCPU registers
8111  */
8112 #define MC_CMD_READ_REGS 0x50
8113 #undef  MC_CMD_0x50_PRIVILEGE_CTG
8114
8115 #define MC_CMD_0x50_PRIVILEGE_CTG SRIOV_CTG_INSECURE
8116
8117 /* MC_CMD_READ_REGS_IN msgrequest */
8118 #define MC_CMD_READ_REGS_IN_LEN 0
8119
8120 /* MC_CMD_READ_REGS_OUT msgresponse */
8121 #define MC_CMD_READ_REGS_OUT_LEN 308
8122 /* Whether the corresponding register entry contains a valid value */
8123 #define MC_CMD_READ_REGS_OUT_MASK_OFST 0
8124 #define MC_CMD_READ_REGS_OUT_MASK_LEN 16
8125 /* Same order as MIPS GDB (r0-r31, sr, lo, hi, bad, cause, 32 x float, fsr,
8126  * fir, fp)
8127  */
8128 #define MC_CMD_READ_REGS_OUT_REGS_OFST 16
8129 #define MC_CMD_READ_REGS_OUT_REGS_LEN 4
8130 #define MC_CMD_READ_REGS_OUT_REGS_NUM 73
8131
8132
8133 /***********************************/
8134 /* MC_CMD_INIT_EVQ
8135  * Set up an event queue according to the supplied parameters. The IN arguments
8136  * end with an address for each 4k of host memory required to back the EVQ.
8137  */
8138 #define MC_CMD_INIT_EVQ 0x80
8139 #undef  MC_CMD_0x80_PRIVILEGE_CTG
8140
8141 #define MC_CMD_0x80_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8142
8143 /* MC_CMD_INIT_EVQ_IN msgrequest */
8144 #define MC_CMD_INIT_EVQ_IN_LENMIN 44
8145 #define MC_CMD_INIT_EVQ_IN_LENMAX 548
8146 #define MC_CMD_INIT_EVQ_IN_LENMAX_MCDI2 548
8147 #define MC_CMD_INIT_EVQ_IN_LEN(num) (36+8*(num))
8148 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_NUM(len) (((len)-36)/8)
8149 /* Size, in entries */
8150 #define MC_CMD_INIT_EVQ_IN_SIZE_OFST 0
8151 #define MC_CMD_INIT_EVQ_IN_SIZE_LEN 4
8152 /* Desired instance. Must be set to a specific instance, which is a function
8153  * local queue index.
8154  */
8155 #define MC_CMD_INIT_EVQ_IN_INSTANCE_OFST 4
8156 #define MC_CMD_INIT_EVQ_IN_INSTANCE_LEN 4
8157 /* The initial timer value. The load value is ignored if the timer mode is DIS.
8158  */
8159 #define MC_CMD_INIT_EVQ_IN_TMR_LOAD_OFST 8
8160 #define MC_CMD_INIT_EVQ_IN_TMR_LOAD_LEN 4
8161 /* The reload value is ignored in one-shot modes */
8162 #define MC_CMD_INIT_EVQ_IN_TMR_RELOAD_OFST 12
8163 #define MC_CMD_INIT_EVQ_IN_TMR_RELOAD_LEN 4
8164 /* tbd */
8165 #define MC_CMD_INIT_EVQ_IN_FLAGS_OFST 16
8166 #define MC_CMD_INIT_EVQ_IN_FLAGS_LEN 4
8167 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_LBN 0
8168 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_WIDTH 1
8169 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_LBN 1
8170 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_WIDTH 1
8171 #define MC_CMD_INIT_EVQ_IN_FLAG_INT_ARMD_LBN 2
8172 #define MC_CMD_INIT_EVQ_IN_FLAG_INT_ARMD_WIDTH 1
8173 #define MC_CMD_INIT_EVQ_IN_FLAG_CUT_THRU_LBN 3
8174 #define MC_CMD_INIT_EVQ_IN_FLAG_CUT_THRU_WIDTH 1
8175 #define MC_CMD_INIT_EVQ_IN_FLAG_RX_MERGE_LBN 4
8176 #define MC_CMD_INIT_EVQ_IN_FLAG_RX_MERGE_WIDTH 1
8177 #define MC_CMD_INIT_EVQ_IN_FLAG_TX_MERGE_LBN 5
8178 #define MC_CMD_INIT_EVQ_IN_FLAG_TX_MERGE_WIDTH 1
8179 #define MC_CMD_INIT_EVQ_IN_FLAG_USE_TIMER_LBN 6
8180 #define MC_CMD_INIT_EVQ_IN_FLAG_USE_TIMER_WIDTH 1
8181 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_OFST 20
8182 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_LEN 4
8183 /* enum: Disabled */
8184 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_DIS 0x0
8185 /* enum: Immediate */
8186 #define MC_CMD_INIT_EVQ_IN_TMR_IMMED_START 0x1
8187 /* enum: Triggered */
8188 #define MC_CMD_INIT_EVQ_IN_TMR_TRIG_START 0x2
8189 /* enum: Hold-off */
8190 #define MC_CMD_INIT_EVQ_IN_TMR_INT_HLDOFF 0x3
8191 /* Target EVQ for wakeups if in wakeup mode. */
8192 #define MC_CMD_INIT_EVQ_IN_TARGET_EVQ_OFST 24
8193 #define MC_CMD_INIT_EVQ_IN_TARGET_EVQ_LEN 4
8194 /* Target interrupt if in interrupting mode (note union with target EVQ). Use
8195  * MC_CMD_RESOURCE_INSTANCE_ANY unless a specific one required for test
8196  * purposes.
8197  */
8198 #define MC_CMD_INIT_EVQ_IN_IRQ_NUM_OFST 24
8199 #define MC_CMD_INIT_EVQ_IN_IRQ_NUM_LEN 4
8200 /* Event Counter Mode. */
8201 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_OFST 28
8202 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_LEN 4
8203 /* enum: Disabled */
8204 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_DIS 0x0
8205 /* enum: Disabled */
8206 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_RX 0x1
8207 /* enum: Disabled */
8208 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_TX 0x2
8209 /* enum: Disabled */
8210 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_RXTX 0x3
8211 /* Event queue packet count threshold. */
8212 #define MC_CMD_INIT_EVQ_IN_COUNT_THRSHLD_OFST 32
8213 #define MC_CMD_INIT_EVQ_IN_COUNT_THRSHLD_LEN 4
8214 /* 64-bit address of 4k of 4k-aligned host memory buffer */
8215 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_OFST 36
8216 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LEN 8
8217 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LO_OFST 36
8218 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_HI_OFST 40
8219 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MINNUM 1
8220 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MAXNUM 64
8221 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MAXNUM_MCDI2 64
8222
8223 /* MC_CMD_INIT_EVQ_OUT msgresponse */
8224 #define MC_CMD_INIT_EVQ_OUT_LEN 4
8225 /* Only valid if INTRFLAG was true */
8226 #define MC_CMD_INIT_EVQ_OUT_IRQ_OFST 0
8227 #define MC_CMD_INIT_EVQ_OUT_IRQ_LEN 4
8228
8229 /* MC_CMD_INIT_EVQ_V2_IN msgrequest */
8230 #define MC_CMD_INIT_EVQ_V2_IN_LENMIN 44
8231 #define MC_CMD_INIT_EVQ_V2_IN_LENMAX 548
8232 #define MC_CMD_INIT_EVQ_V2_IN_LENMAX_MCDI2 548
8233 #define MC_CMD_INIT_EVQ_V2_IN_LEN(num) (36+8*(num))
8234 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_NUM(len) (((len)-36)/8)
8235 /* Size, in entries */
8236 #define MC_CMD_INIT_EVQ_V2_IN_SIZE_OFST 0
8237 #define MC_CMD_INIT_EVQ_V2_IN_SIZE_LEN 4
8238 /* Desired instance. Must be set to a specific instance, which is a function
8239  * local queue index.
8240  */
8241 #define MC_CMD_INIT_EVQ_V2_IN_INSTANCE_OFST 4
8242 #define MC_CMD_INIT_EVQ_V2_IN_INSTANCE_LEN 4
8243 /* The initial timer value. The load value is ignored if the timer mode is DIS.
8244  */
8245 #define MC_CMD_INIT_EVQ_V2_IN_TMR_LOAD_OFST 8
8246 #define MC_CMD_INIT_EVQ_V2_IN_TMR_LOAD_LEN 4
8247 /* The reload value is ignored in one-shot modes */
8248 #define MC_CMD_INIT_EVQ_V2_IN_TMR_RELOAD_OFST 12
8249 #define MC_CMD_INIT_EVQ_V2_IN_TMR_RELOAD_LEN 4
8250 /* tbd */
8251 #define MC_CMD_INIT_EVQ_V2_IN_FLAGS_OFST 16
8252 #define MC_CMD_INIT_EVQ_V2_IN_FLAGS_LEN 4
8253 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INTERRUPTING_LBN 0
8254 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INTERRUPTING_WIDTH 1
8255 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RPTR_DOS_LBN 1
8256 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RPTR_DOS_WIDTH 1
8257 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INT_ARMD_LBN 2
8258 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INT_ARMD_WIDTH 1
8259 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_CUT_THRU_LBN 3
8260 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_CUT_THRU_WIDTH 1
8261 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RX_MERGE_LBN 4
8262 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RX_MERGE_WIDTH 1
8263 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TX_MERGE_LBN 5
8264 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TX_MERGE_WIDTH 1
8265 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_USE_TIMER_LBN 6
8266 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_USE_TIMER_WIDTH 1
8267 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_LBN 7
8268 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_WIDTH 4
8269 /* enum: All initialisation flags specified by host. */
8270 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_MANUAL 0x0
8271 /* enum: MEDFORD only. Certain initialisation flags specified by host may be
8272  * over-ridden by firmware based on licenses and firmware variant in order to
8273  * provide the lowest latency achievable. See
8274  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
8275  */
8276 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_LOW_LATENCY 0x1
8277 /* enum: MEDFORD only. Certain initialisation flags specified by host may be
8278  * over-ridden by firmware based on licenses and firmware variant in order to
8279  * provide the best throughput achievable. See
8280  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
8281  */
8282 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_THROUGHPUT 0x2
8283 /* enum: MEDFORD only. Certain initialisation flags may be over-ridden by
8284  * firmware based on licenses and firmware variant. See
8285  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
8286  */
8287 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_AUTO 0x3
8288 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_OFST 20
8289 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_LEN 4
8290 /* enum: Disabled */
8291 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_DIS 0x0
8292 /* enum: Immediate */
8293 #define MC_CMD_INIT_EVQ_V2_IN_TMR_IMMED_START 0x1
8294 /* enum: Triggered */
8295 #define MC_CMD_INIT_EVQ_V2_IN_TMR_TRIG_START 0x2
8296 /* enum: Hold-off */
8297 #define MC_CMD_INIT_EVQ_V2_IN_TMR_INT_HLDOFF 0x3
8298 /* Target EVQ for wakeups if in wakeup mode. */
8299 #define MC_CMD_INIT_EVQ_V2_IN_TARGET_EVQ_OFST 24
8300 #define MC_CMD_INIT_EVQ_V2_IN_TARGET_EVQ_LEN 4
8301 /* Target interrupt if in interrupting mode (note union with target EVQ). Use
8302  * MC_CMD_RESOURCE_INSTANCE_ANY unless a specific one required for test
8303  * purposes.
8304  */
8305 #define MC_CMD_INIT_EVQ_V2_IN_IRQ_NUM_OFST 24
8306 #define MC_CMD_INIT_EVQ_V2_IN_IRQ_NUM_LEN 4
8307 /* Event Counter Mode. */
8308 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_OFST 28
8309 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_LEN 4
8310 /* enum: Disabled */
8311 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_DIS 0x0
8312 /* enum: Disabled */
8313 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_RX 0x1
8314 /* enum: Disabled */
8315 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_TX 0x2
8316 /* enum: Disabled */
8317 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_RXTX 0x3
8318 /* Event queue packet count threshold. */
8319 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_THRSHLD_OFST 32
8320 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_THRSHLD_LEN 4
8321 /* 64-bit address of 4k of 4k-aligned host memory buffer */
8322 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_OFST 36
8323 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LEN 8
8324 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LO_OFST 36
8325 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_HI_OFST 40
8326 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MINNUM 1
8327 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MAXNUM 64
8328 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MAXNUM_MCDI2 64
8329
8330 /* MC_CMD_INIT_EVQ_V2_OUT msgresponse */
8331 #define MC_CMD_INIT_EVQ_V2_OUT_LEN 8
8332 /* Only valid if INTRFLAG was true */
8333 #define MC_CMD_INIT_EVQ_V2_OUT_IRQ_OFST 0
8334 #define MC_CMD_INIT_EVQ_V2_OUT_IRQ_LEN 4
8335 /* Actual configuration applied on the card */
8336 #define MC_CMD_INIT_EVQ_V2_OUT_FLAGS_OFST 4
8337 #define MC_CMD_INIT_EVQ_V2_OUT_FLAGS_LEN 4
8338 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_CUT_THRU_LBN 0
8339 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_CUT_THRU_WIDTH 1
8340 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RX_MERGE_LBN 1
8341 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RX_MERGE_WIDTH 1
8342 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_TX_MERGE_LBN 2
8343 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_TX_MERGE_WIDTH 1
8344 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RXQ_FORCE_EV_MERGING_LBN 3
8345 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RXQ_FORCE_EV_MERGING_WIDTH 1
8346
8347 /* QUEUE_CRC_MODE structuredef */
8348 #define QUEUE_CRC_MODE_LEN 1
8349 #define QUEUE_CRC_MODE_MODE_LBN 0
8350 #define QUEUE_CRC_MODE_MODE_WIDTH 4
8351 /* enum: No CRC. */
8352 #define QUEUE_CRC_MODE_NONE 0x0
8353 /* enum: CRC Fiber channel over ethernet. */
8354 #define QUEUE_CRC_MODE_FCOE 0x1
8355 /* enum: CRC (digest) iSCSI header only. */
8356 #define QUEUE_CRC_MODE_ISCSI_HDR 0x2
8357 /* enum: CRC (digest) iSCSI header and payload. */
8358 #define QUEUE_CRC_MODE_ISCSI 0x3
8359 /* enum: CRC Fiber channel over IP over ethernet. */
8360 #define QUEUE_CRC_MODE_FCOIPOE 0x4
8361 /* enum: CRC MPA. */
8362 #define QUEUE_CRC_MODE_MPA 0x5
8363 #define QUEUE_CRC_MODE_SPARE_LBN 4
8364 #define QUEUE_CRC_MODE_SPARE_WIDTH 4
8365
8366
8367 /***********************************/
8368 /* MC_CMD_INIT_RXQ
8369  * set up a receive queue according to the supplied parameters. The IN
8370  * arguments end with an address for each 4k of host memory required to back
8371  * the RXQ.
8372  */
8373 #define MC_CMD_INIT_RXQ 0x81
8374 #undef  MC_CMD_0x81_PRIVILEGE_CTG
8375
8376 #define MC_CMD_0x81_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8377
8378 /* MC_CMD_INIT_RXQ_IN msgrequest: Legacy RXQ_INIT request. Use extended version
8379  * in new code.
8380  */
8381 #define MC_CMD_INIT_RXQ_IN_LENMIN 36
8382 #define MC_CMD_INIT_RXQ_IN_LENMAX 252
8383 #define MC_CMD_INIT_RXQ_IN_LENMAX_MCDI2 1020
8384 #define MC_CMD_INIT_RXQ_IN_LEN(num) (28+8*(num))
8385 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_NUM(len) (((len)-28)/8)
8386 /* Size, in entries */
8387 #define MC_CMD_INIT_RXQ_IN_SIZE_OFST 0
8388 #define MC_CMD_INIT_RXQ_IN_SIZE_LEN 4
8389 /* The EVQ to send events to. This is an index originally specified to INIT_EVQ
8390  */
8391 #define MC_CMD_INIT_RXQ_IN_TARGET_EVQ_OFST 4
8392 #define MC_CMD_INIT_RXQ_IN_TARGET_EVQ_LEN 4
8393 /* The value to put in the event data. Check hardware spec. for valid range. */
8394 #define MC_CMD_INIT_RXQ_IN_LABEL_OFST 8
8395 #define MC_CMD_INIT_RXQ_IN_LABEL_LEN 4
8396 /* Desired instance. Must be set to a specific instance, which is a function
8397  * local queue index.
8398  */
8399 #define MC_CMD_INIT_RXQ_IN_INSTANCE_OFST 12
8400 #define MC_CMD_INIT_RXQ_IN_INSTANCE_LEN 4
8401 /* There will be more flags here. */
8402 #define MC_CMD_INIT_RXQ_IN_FLAGS_OFST 16
8403 #define MC_CMD_INIT_RXQ_IN_FLAGS_LEN 4
8404 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_LBN 0
8405 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_WIDTH 1
8406 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_LBN 1
8407 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_WIDTH 1
8408 #define MC_CMD_INIT_RXQ_IN_FLAG_TIMESTAMP_LBN 2
8409 #define MC_CMD_INIT_RXQ_IN_FLAG_TIMESTAMP_WIDTH 1
8410 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_LBN 3
8411 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_WIDTH 4
8412 #define MC_CMD_INIT_RXQ_IN_FLAG_CHAIN_LBN 7
8413 #define MC_CMD_INIT_RXQ_IN_FLAG_CHAIN_WIDTH 1
8414 #define MC_CMD_INIT_RXQ_IN_FLAG_PREFIX_LBN 8
8415 #define MC_CMD_INIT_RXQ_IN_FLAG_PREFIX_WIDTH 1
8416 #define MC_CMD_INIT_RXQ_IN_FLAG_DISABLE_SCATTER_LBN 9
8417 #define MC_CMD_INIT_RXQ_IN_FLAG_DISABLE_SCATTER_WIDTH 1
8418 #define MC_CMD_INIT_RXQ_IN_UNUSED_LBN 10
8419 #define MC_CMD_INIT_RXQ_IN_UNUSED_WIDTH 1
8420 /* Owner ID to use if in buffer mode (zero if physical) */
8421 #define MC_CMD_INIT_RXQ_IN_OWNER_ID_OFST 20
8422 #define MC_CMD_INIT_RXQ_IN_OWNER_ID_LEN 4
8423 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
8424 #define MC_CMD_INIT_RXQ_IN_PORT_ID_OFST 24
8425 #define MC_CMD_INIT_RXQ_IN_PORT_ID_LEN 4
8426 /* 64-bit address of 4k of 4k-aligned host memory buffer */
8427 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_OFST 28
8428 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LEN 8
8429 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LO_OFST 28
8430 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_HI_OFST 32
8431 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MINNUM 1
8432 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MAXNUM 28
8433 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MAXNUM_MCDI2 124
8434
8435 /* MC_CMD_INIT_RXQ_EXT_IN msgrequest: Extended RXQ_INIT with additional mode
8436  * flags
8437  */
8438 #define MC_CMD_INIT_RXQ_EXT_IN_LEN 544
8439 /* Size, in entries */
8440 #define MC_CMD_INIT_RXQ_EXT_IN_SIZE_OFST 0
8441 #define MC_CMD_INIT_RXQ_EXT_IN_SIZE_LEN 4
8442 /* The EVQ to send events to. This is an index originally specified to
8443  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
8444  */
8445 #define MC_CMD_INIT_RXQ_EXT_IN_TARGET_EVQ_OFST 4
8446 #define MC_CMD_INIT_RXQ_EXT_IN_TARGET_EVQ_LEN 4
8447 /* The value to put in the event data. Check hardware spec. for valid range.
8448  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
8449  * == PACKED_STREAM.
8450  */
8451 #define MC_CMD_INIT_RXQ_EXT_IN_LABEL_OFST 8
8452 #define MC_CMD_INIT_RXQ_EXT_IN_LABEL_LEN 4
8453 /* Desired instance. Must be set to a specific instance, which is a function
8454  * local queue index.
8455  */
8456 #define MC_CMD_INIT_RXQ_EXT_IN_INSTANCE_OFST 12
8457 #define MC_CMD_INIT_RXQ_EXT_IN_INSTANCE_LEN 4
8458 /* There will be more flags here. */
8459 #define MC_CMD_INIT_RXQ_EXT_IN_FLAGS_OFST 16
8460 #define MC_CMD_INIT_RXQ_EXT_IN_FLAGS_LEN 4
8461 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_BUFF_MODE_LBN 0
8462 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_BUFF_MODE_WIDTH 1
8463 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_HDR_SPLIT_LBN 1
8464 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_HDR_SPLIT_WIDTH 1
8465 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_TIMESTAMP_LBN 2
8466 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_TIMESTAMP_WIDTH 1
8467 #define MC_CMD_INIT_RXQ_EXT_IN_CRC_MODE_LBN 3
8468 #define MC_CMD_INIT_RXQ_EXT_IN_CRC_MODE_WIDTH 4
8469 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_CHAIN_LBN 7
8470 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_CHAIN_WIDTH 1
8471 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_PREFIX_LBN 8
8472 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_PREFIX_WIDTH 1
8473 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_DISABLE_SCATTER_LBN 9
8474 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_DISABLE_SCATTER_WIDTH 1
8475 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_MODE_LBN 10
8476 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_MODE_WIDTH 4
8477 /* enum: One packet per descriptor (for normal networking) */
8478 #define MC_CMD_INIT_RXQ_EXT_IN_SINGLE_PACKET 0x0
8479 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
8480 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM 0x1
8481 /* enum: Pack multiple packets into large descriptors using the format designed
8482  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
8483  * multiple fixed-size packet buffers within each bucket. For a full
8484  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
8485  * firmware.
8486  */
8487 #define MC_CMD_INIT_RXQ_EXT_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
8488 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
8489 #define MC_CMD_INIT_RXQ_EXT_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
8490 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_SNAPSHOT_MODE_LBN 14
8491 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
8492 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
8493 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
8494 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_1M 0x0 /* enum */
8495 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_512K 0x1 /* enum */
8496 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_256K 0x2 /* enum */
8497 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_128K 0x3 /* enum */
8498 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_64K 0x4 /* enum */
8499 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
8500 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
8501 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_FORCE_EV_MERGING_LBN 19
8502 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
8503 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_NO_CONT_EV_LBN 20
8504 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_NO_CONT_EV_WIDTH 1
8505 /* Owner ID to use if in buffer mode (zero if physical) */
8506 #define MC_CMD_INIT_RXQ_EXT_IN_OWNER_ID_OFST 20
8507 #define MC_CMD_INIT_RXQ_EXT_IN_OWNER_ID_LEN 4
8508 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
8509 #define MC_CMD_INIT_RXQ_EXT_IN_PORT_ID_OFST 24
8510 #define MC_CMD_INIT_RXQ_EXT_IN_PORT_ID_LEN 4
8511 /* 64-bit address of 4k of 4k-aligned host memory buffer */
8512 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_OFST 28
8513 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LEN 8
8514 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LO_OFST 28
8515 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_HI_OFST 32
8516 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_NUM 64
8517 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
8518 #define MC_CMD_INIT_RXQ_EXT_IN_SNAPSHOT_LENGTH_OFST 540
8519 #define MC_CMD_INIT_RXQ_EXT_IN_SNAPSHOT_LENGTH_LEN 4
8520
8521 /* MC_CMD_INIT_RXQ_V3_IN msgrequest */
8522 #define MC_CMD_INIT_RXQ_V3_IN_LEN 560
8523 /* Size, in entries */
8524 #define MC_CMD_INIT_RXQ_V3_IN_SIZE_OFST 0
8525 #define MC_CMD_INIT_RXQ_V3_IN_SIZE_LEN 4
8526 /* The EVQ to send events to. This is an index originally specified to
8527  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
8528  */
8529 #define MC_CMD_INIT_RXQ_V3_IN_TARGET_EVQ_OFST 4
8530 #define MC_CMD_INIT_RXQ_V3_IN_TARGET_EVQ_LEN 4
8531 /* The value to put in the event data. Check hardware spec. for valid range.
8532  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
8533  * == PACKED_STREAM.
8534  */
8535 #define MC_CMD_INIT_RXQ_V3_IN_LABEL_OFST 8
8536 #define MC_CMD_INIT_RXQ_V3_IN_LABEL_LEN 4
8537 /* Desired instance. Must be set to a specific instance, which is a function
8538  * local queue index.
8539  */
8540 #define MC_CMD_INIT_RXQ_V3_IN_INSTANCE_OFST 12
8541 #define MC_CMD_INIT_RXQ_V3_IN_INSTANCE_LEN 4
8542 /* There will be more flags here. */
8543 #define MC_CMD_INIT_RXQ_V3_IN_FLAGS_OFST 16
8544 #define MC_CMD_INIT_RXQ_V3_IN_FLAGS_LEN 4
8545 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_BUFF_MODE_LBN 0
8546 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_BUFF_MODE_WIDTH 1
8547 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_HDR_SPLIT_LBN 1
8548 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_HDR_SPLIT_WIDTH 1
8549 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_TIMESTAMP_LBN 2
8550 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_TIMESTAMP_WIDTH 1
8551 #define MC_CMD_INIT_RXQ_V3_IN_CRC_MODE_LBN 3
8552 #define MC_CMD_INIT_RXQ_V3_IN_CRC_MODE_WIDTH 4
8553 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_CHAIN_LBN 7
8554 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_CHAIN_WIDTH 1
8555 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_PREFIX_LBN 8
8556 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_PREFIX_WIDTH 1
8557 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_DISABLE_SCATTER_LBN 9
8558 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_DISABLE_SCATTER_WIDTH 1
8559 #define MC_CMD_INIT_RXQ_V3_IN_DMA_MODE_LBN 10
8560 #define MC_CMD_INIT_RXQ_V3_IN_DMA_MODE_WIDTH 4
8561 /* enum: One packet per descriptor (for normal networking) */
8562 #define MC_CMD_INIT_RXQ_V3_IN_SINGLE_PACKET 0x0
8563 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
8564 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM 0x1
8565 /* enum: Pack multiple packets into large descriptors using the format designed
8566  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
8567  * multiple fixed-size packet buffers within each bucket. For a full
8568  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
8569  * firmware.
8570  */
8571 #define MC_CMD_INIT_RXQ_V3_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
8572 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
8573 #define MC_CMD_INIT_RXQ_V3_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
8574 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_SNAPSHOT_MODE_LBN 14
8575 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
8576 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
8577 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
8578 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_1M 0x0 /* enum */
8579 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_512K 0x1 /* enum */
8580 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_256K 0x2 /* enum */
8581 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_128K 0x3 /* enum */
8582 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_64K 0x4 /* enum */
8583 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
8584 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
8585 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_FORCE_EV_MERGING_LBN 19
8586 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
8587 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_NO_CONT_EV_LBN 20
8588 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_NO_CONT_EV_WIDTH 1
8589 /* Owner ID to use if in buffer mode (zero if physical) */
8590 #define MC_CMD_INIT_RXQ_V3_IN_OWNER_ID_OFST 20
8591 #define MC_CMD_INIT_RXQ_V3_IN_OWNER_ID_LEN 4
8592 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
8593 #define MC_CMD_INIT_RXQ_V3_IN_PORT_ID_OFST 24
8594 #define MC_CMD_INIT_RXQ_V3_IN_PORT_ID_LEN 4
8595 /* 64-bit address of 4k of 4k-aligned host memory buffer */
8596 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_OFST 28
8597 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LEN 8
8598 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LO_OFST 28
8599 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_HI_OFST 32
8600 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_NUM 64
8601 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
8602 #define MC_CMD_INIT_RXQ_V3_IN_SNAPSHOT_LENGTH_OFST 540
8603 #define MC_CMD_INIT_RXQ_V3_IN_SNAPSHOT_LENGTH_LEN 4
8604 /* The number of packet buffers that will be contained within each
8605  * EQUAL_STRIDE_SUPER_BUFFER format bucket supplied by the driver. This field
8606  * is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8607  */
8608 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_BUFFERS_PER_BUCKET_OFST 544
8609 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_BUFFERS_PER_BUCKET_LEN 4
8610 /* The length in bytes of the area in each packet buffer that can be written to
8611  * by the adapter. This is used to store the packet prefix and the packet
8612  * payload. This length does not include any end padding added by the driver.
8613  * This field is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8614  */
8615 #define MC_CMD_INIT_RXQ_V3_IN_ES_MAX_DMA_LEN_OFST 548
8616 #define MC_CMD_INIT_RXQ_V3_IN_ES_MAX_DMA_LEN_LEN 4
8617 /* The length in bytes of a single packet buffer within a
8618  * EQUAL_STRIDE_SUPER_BUFFER format bucket. This field is ignored unless
8619  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8620  */
8621 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_STRIDE_OFST 552
8622 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_STRIDE_LEN 4
8623 /* The maximum time in nanoseconds that the datapath will be backpressured if
8624  * there are no RX descriptors available. If the timeout is reached and there
8625  * are still no descriptors then the packet will be dropped. A timeout of 0
8626  * means the datapath will never be blocked. This field is ignored unless
8627  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8628  */
8629 #define MC_CMD_INIT_RXQ_V3_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_OFST 556
8630 #define MC_CMD_INIT_RXQ_V3_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_LEN 4
8631
8632 /* MC_CMD_INIT_RXQ_V4_IN msgrequest: INIT_RXQ request with new field required
8633  * for systems with a QDMA (currently, Riverhead)
8634  */
8635 #define MC_CMD_INIT_RXQ_V4_IN_LEN 564
8636 /* Size, in entries */
8637 #define MC_CMD_INIT_RXQ_V4_IN_SIZE_OFST 0
8638 #define MC_CMD_INIT_RXQ_V4_IN_SIZE_LEN 4
8639 /* The EVQ to send events to. This is an index originally specified to
8640  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
8641  */
8642 #define MC_CMD_INIT_RXQ_V4_IN_TARGET_EVQ_OFST 4
8643 #define MC_CMD_INIT_RXQ_V4_IN_TARGET_EVQ_LEN 4
8644 /* The value to put in the event data. Check hardware spec. for valid range.
8645  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
8646  * == PACKED_STREAM.
8647  */
8648 #define MC_CMD_INIT_RXQ_V4_IN_LABEL_OFST 8
8649 #define MC_CMD_INIT_RXQ_V4_IN_LABEL_LEN 4
8650 /* Desired instance. Must be set to a specific instance, which is a function
8651  * local queue index.
8652  */
8653 #define MC_CMD_INIT_RXQ_V4_IN_INSTANCE_OFST 12
8654 #define MC_CMD_INIT_RXQ_V4_IN_INSTANCE_LEN 4
8655 /* There will be more flags here. */
8656 #define MC_CMD_INIT_RXQ_V4_IN_FLAGS_OFST 16
8657 #define MC_CMD_INIT_RXQ_V4_IN_FLAGS_LEN 4
8658 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_BUFF_MODE_LBN 0
8659 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_BUFF_MODE_WIDTH 1
8660 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_HDR_SPLIT_LBN 1
8661 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_HDR_SPLIT_WIDTH 1
8662 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_TIMESTAMP_LBN 2
8663 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_TIMESTAMP_WIDTH 1
8664 #define MC_CMD_INIT_RXQ_V4_IN_CRC_MODE_LBN 3
8665 #define MC_CMD_INIT_RXQ_V4_IN_CRC_MODE_WIDTH 4
8666 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_CHAIN_LBN 7
8667 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_CHAIN_WIDTH 1
8668 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_PREFIX_LBN 8
8669 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_PREFIX_WIDTH 1
8670 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_DISABLE_SCATTER_LBN 9
8671 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_DISABLE_SCATTER_WIDTH 1
8672 #define MC_CMD_INIT_RXQ_V4_IN_DMA_MODE_LBN 10
8673 #define MC_CMD_INIT_RXQ_V4_IN_DMA_MODE_WIDTH 4
8674 /* enum: One packet per descriptor (for normal networking) */
8675 #define MC_CMD_INIT_RXQ_V4_IN_SINGLE_PACKET 0x0
8676 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
8677 #define MC_CMD_INIT_RXQ_V4_IN_PACKED_STREAM 0x1
8678 /* enum: Pack multiple packets into large descriptors using the format designed
8679  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
8680  * multiple fixed-size packet buffers within each bucket. For a full
8681  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
8682  * firmware.
8683  */
8684 #define MC_CMD_INIT_RXQ_V4_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
8685 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
8686 #define MC_CMD_INIT_RXQ_V4_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
8687 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_SNAPSHOT_MODE_LBN 14
8688 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
8689 #define MC_CMD_INIT_RXQ_V4_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
8690 #define MC_CMD_INIT_RXQ_V4_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
8691 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_1M 0x0 /* enum */
8692 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_512K 0x1 /* enum */
8693 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_256K 0x2 /* enum */
8694 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_128K 0x3 /* enum */
8695 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_64K 0x4 /* enum */
8696 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
8697 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
8698 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_FORCE_EV_MERGING_LBN 19
8699 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
8700 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_NO_CONT_EV_LBN 20
8701 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_NO_CONT_EV_WIDTH 1
8702 /* Owner ID to use if in buffer mode (zero if physical) */
8703 #define MC_CMD_INIT_RXQ_V4_IN_OWNER_ID_OFST 20
8704 #define MC_CMD_INIT_RXQ_V4_IN_OWNER_ID_LEN 4
8705 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
8706 #define MC_CMD_INIT_RXQ_V4_IN_PORT_ID_OFST 24
8707 #define MC_CMD_INIT_RXQ_V4_IN_PORT_ID_LEN 4
8708 /* 64-bit address of 4k of 4k-aligned host memory buffer */
8709 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_OFST 28
8710 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_LEN 8
8711 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_LO_OFST 28
8712 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_HI_OFST 32
8713 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_NUM 64
8714 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
8715 #define MC_CMD_INIT_RXQ_V4_IN_SNAPSHOT_LENGTH_OFST 540
8716 #define MC_CMD_INIT_RXQ_V4_IN_SNAPSHOT_LENGTH_LEN 4
8717 /* The number of packet buffers that will be contained within each
8718  * EQUAL_STRIDE_SUPER_BUFFER format bucket supplied by the driver. This field
8719  * is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8720  */
8721 #define MC_CMD_INIT_RXQ_V4_IN_ES_PACKET_BUFFERS_PER_BUCKET_OFST 544
8722 #define MC_CMD_INIT_RXQ_V4_IN_ES_PACKET_BUFFERS_PER_BUCKET_LEN 4
8723 /* The length in bytes of the area in each packet buffer that can be written to
8724  * by the adapter. This is used to store the packet prefix and the packet
8725  * payload. This length does not include any end padding added by the driver.
8726  * This field is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8727  */
8728 #define MC_CMD_INIT_RXQ_V4_IN_ES_MAX_DMA_LEN_OFST 548
8729 #define MC_CMD_INIT_RXQ_V4_IN_ES_MAX_DMA_LEN_LEN 4
8730 /* The length in bytes of a single packet buffer within a
8731  * EQUAL_STRIDE_SUPER_BUFFER format bucket. This field is ignored unless
8732  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8733  */
8734 #define MC_CMD_INIT_RXQ_V4_IN_ES_PACKET_STRIDE_OFST 552
8735 #define MC_CMD_INIT_RXQ_V4_IN_ES_PACKET_STRIDE_LEN 4
8736 /* The maximum time in nanoseconds that the datapath will be backpressured if
8737  * there are no RX descriptors available. If the timeout is reached and there
8738  * are still no descriptors then the packet will be dropped. A timeout of 0
8739  * means the datapath will never be blocked. This field is ignored unless
8740  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8741  */
8742 #define MC_CMD_INIT_RXQ_V4_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_OFST 556
8743 #define MC_CMD_INIT_RXQ_V4_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_LEN 4
8744 /* V4 message data */
8745 #define MC_CMD_INIT_RXQ_V4_IN_V4_DATA_OFST 560
8746 #define MC_CMD_INIT_RXQ_V4_IN_V4_DATA_LEN 4
8747 /* Size in bytes of buffers attached to descriptors posted to this queue. Set
8748  * to zero if using this message on non-QDMA based platforms. Currently in
8749  * Riverhead there is a global limit of eight different buffer sizes across all
8750  * active queues. A 2KB and 4KB buffer is guaranteed to be available, but a
8751  * request for a different buffer size will fail if there are already eight
8752  * other buffer sizes in use. In future Riverhead this limit will go away and
8753  * any size will be accepted.
8754  */
8755 #define MC_CMD_INIT_RXQ_V4_IN_BUFFER_SIZE_BYTES_OFST 560
8756 #define MC_CMD_INIT_RXQ_V4_IN_BUFFER_SIZE_BYTES_LEN 4
8757
8758 /* MC_CMD_INIT_RXQ_V5_IN msgrequest: INIT_RXQ request with ability to request a
8759  * different RX packet prefix
8760  */
8761 #define MC_CMD_INIT_RXQ_V5_IN_LEN 568
8762 /* Size, in entries */
8763 #define MC_CMD_INIT_RXQ_V5_IN_SIZE_OFST 0
8764 #define MC_CMD_INIT_RXQ_V5_IN_SIZE_LEN 4
8765 /* The EVQ to send events to. This is an index originally specified to
8766  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
8767  */
8768 #define MC_CMD_INIT_RXQ_V5_IN_TARGET_EVQ_OFST 4
8769 #define MC_CMD_INIT_RXQ_V5_IN_TARGET_EVQ_LEN 4
8770 /* The value to put in the event data. Check hardware spec. for valid range.
8771  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
8772  * == PACKED_STREAM.
8773  */
8774 #define MC_CMD_INIT_RXQ_V5_IN_LABEL_OFST 8
8775 #define MC_CMD_INIT_RXQ_V5_IN_LABEL_LEN 4
8776 /* Desired instance. Must be set to a specific instance, which is a function
8777  * local queue index.
8778  */
8779 #define MC_CMD_INIT_RXQ_V5_IN_INSTANCE_OFST 12
8780 #define MC_CMD_INIT_RXQ_V5_IN_INSTANCE_LEN 4
8781 /* There will be more flags here. */
8782 #define MC_CMD_INIT_RXQ_V5_IN_FLAGS_OFST 16
8783 #define MC_CMD_INIT_RXQ_V5_IN_FLAGS_LEN 4
8784 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_BUFF_MODE_LBN 0
8785 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_BUFF_MODE_WIDTH 1
8786 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_HDR_SPLIT_LBN 1
8787 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_HDR_SPLIT_WIDTH 1
8788 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_TIMESTAMP_LBN 2
8789 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_TIMESTAMP_WIDTH 1
8790 #define MC_CMD_INIT_RXQ_V5_IN_CRC_MODE_LBN 3
8791 #define MC_CMD_INIT_RXQ_V5_IN_CRC_MODE_WIDTH 4
8792 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_CHAIN_LBN 7
8793 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_CHAIN_WIDTH 1
8794 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_PREFIX_LBN 8
8795 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_PREFIX_WIDTH 1
8796 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_DISABLE_SCATTER_LBN 9
8797 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_DISABLE_SCATTER_WIDTH 1
8798 #define MC_CMD_INIT_RXQ_V5_IN_DMA_MODE_LBN 10
8799 #define MC_CMD_INIT_RXQ_V5_IN_DMA_MODE_WIDTH 4
8800 /* enum: One packet per descriptor (for normal networking) */
8801 #define MC_CMD_INIT_RXQ_V5_IN_SINGLE_PACKET 0x0
8802 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
8803 #define MC_CMD_INIT_RXQ_V5_IN_PACKED_STREAM 0x1
8804 /* enum: Pack multiple packets into large descriptors using the format designed
8805  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
8806  * multiple fixed-size packet buffers within each bucket. For a full
8807  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
8808  * firmware.
8809  */
8810 #define MC_CMD_INIT_RXQ_V5_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
8811 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
8812 #define MC_CMD_INIT_RXQ_V5_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
8813 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_SNAPSHOT_MODE_LBN 14
8814 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
8815 #define MC_CMD_INIT_RXQ_V5_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
8816 #define MC_CMD_INIT_RXQ_V5_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
8817 #define MC_CMD_INIT_RXQ_V5_IN_PS_BUFF_1M 0x0 /* enum */
8818 #define MC_CMD_INIT_RXQ_V5_IN_PS_BUFF_512K 0x1 /* enum */
8819 #define MC_CMD_INIT_RXQ_V5_IN_PS_BUFF_256K 0x2 /* enum */
8820 #define MC_CMD_INIT_RXQ_V5_IN_PS_BUFF_128K 0x3 /* enum */
8821 #define MC_CMD_INIT_RXQ_V5_IN_PS_BUFF_64K 0x4 /* enum */
8822 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
8823 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
8824 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_FORCE_EV_MERGING_LBN 19
8825 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
8826 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_NO_CONT_EV_LBN 20
8827 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_NO_CONT_EV_WIDTH 1
8828 /* Owner ID to use if in buffer mode (zero if physical) */
8829 #define MC_CMD_INIT_RXQ_V5_IN_OWNER_ID_OFST 20
8830 #define MC_CMD_INIT_RXQ_V5_IN_OWNER_ID_LEN 4
8831 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
8832 #define MC_CMD_INIT_RXQ_V5_IN_PORT_ID_OFST 24
8833 #define MC_CMD_INIT_RXQ_V5_IN_PORT_ID_LEN 4
8834 /* 64-bit address of 4k of 4k-aligned host memory buffer */
8835 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_OFST 28
8836 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_LEN 8
8837 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_LO_OFST 28
8838 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_HI_OFST 32
8839 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_NUM 64
8840 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
8841 #define MC_CMD_INIT_RXQ_V5_IN_SNAPSHOT_LENGTH_OFST 540
8842 #define MC_CMD_INIT_RXQ_V5_IN_SNAPSHOT_LENGTH_LEN 4
8843 /* The number of packet buffers that will be contained within each
8844  * EQUAL_STRIDE_SUPER_BUFFER format bucket supplied by the driver. This field
8845  * is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8846  */
8847 #define MC_CMD_INIT_RXQ_V5_IN_ES_PACKET_BUFFERS_PER_BUCKET_OFST 544
8848 #define MC_CMD_INIT_RXQ_V5_IN_ES_PACKET_BUFFERS_PER_BUCKET_LEN 4
8849 /* The length in bytes of the area in each packet buffer that can be written to
8850  * by the adapter. This is used to store the packet prefix and the packet
8851  * payload. This length does not include any end padding added by the driver.
8852  * This field is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8853  */
8854 #define MC_CMD_INIT_RXQ_V5_IN_ES_MAX_DMA_LEN_OFST 548
8855 #define MC_CMD_INIT_RXQ_V5_IN_ES_MAX_DMA_LEN_LEN 4
8856 /* The length in bytes of a single packet buffer within a
8857  * EQUAL_STRIDE_SUPER_BUFFER format bucket. This field is ignored unless
8858  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8859  */
8860 #define MC_CMD_INIT_RXQ_V5_IN_ES_PACKET_STRIDE_OFST 552
8861 #define MC_CMD_INIT_RXQ_V5_IN_ES_PACKET_STRIDE_LEN 4
8862 /* The maximum time in nanoseconds that the datapath will be backpressured if
8863  * there are no RX descriptors available. If the timeout is reached and there
8864  * are still no descriptors then the packet will be dropped. A timeout of 0
8865  * means the datapath will never be blocked. This field is ignored unless
8866  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8867  */
8868 #define MC_CMD_INIT_RXQ_V5_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_OFST 556
8869 #define MC_CMD_INIT_RXQ_V5_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_LEN 4
8870 /* V4 message data */
8871 #define MC_CMD_INIT_RXQ_V5_IN_V4_DATA_OFST 560
8872 #define MC_CMD_INIT_RXQ_V5_IN_V4_DATA_LEN 4
8873 /* Size in bytes of buffers attached to descriptors posted to this queue. Set
8874  * to zero if using this message on non-QDMA based platforms. Currently in
8875  * Riverhead there is a global limit of eight different buffer sizes across all
8876  * active queues. A 2KB and 4KB buffer is guaranteed to be available, but a
8877  * request for a different buffer size will fail if there are already eight
8878  * other buffer sizes in use. In future Riverhead this limit will go away and
8879  * any size will be accepted.
8880  */
8881 #define MC_CMD_INIT_RXQ_V5_IN_BUFFER_SIZE_BYTES_OFST 560
8882 #define MC_CMD_INIT_RXQ_V5_IN_BUFFER_SIZE_BYTES_LEN 4
8883 /* Prefix id for the RX prefix format to use on packets delivered this queue.
8884  * Zero is always a valid prefix id and means the default prefix format
8885  * documented for the platform. Other prefix ids can be obtained by calling
8886  * MC_CMD_GET_RX_PREFIX_ID with a requested set of prefix fields.
8887  */
8888 #define MC_CMD_INIT_RXQ_V5_IN_RX_PREFIX_ID_OFST 564
8889 #define MC_CMD_INIT_RXQ_V5_IN_RX_PREFIX_ID_LEN 4
8890
8891 /* MC_CMD_INIT_RXQ_OUT msgresponse */
8892 #define MC_CMD_INIT_RXQ_OUT_LEN 0
8893
8894 /* MC_CMD_INIT_RXQ_EXT_OUT msgresponse */
8895 #define MC_CMD_INIT_RXQ_EXT_OUT_LEN 0
8896
8897 /* MC_CMD_INIT_RXQ_V3_OUT msgresponse */
8898 #define MC_CMD_INIT_RXQ_V3_OUT_LEN 0
8899
8900 /* MC_CMD_INIT_RXQ_V4_OUT msgresponse */
8901 #define MC_CMD_INIT_RXQ_V4_OUT_LEN 0
8902
8903 /* MC_CMD_INIT_RXQ_V5_OUT msgresponse */
8904 #define MC_CMD_INIT_RXQ_V5_OUT_LEN 0
8905
8906
8907 /***********************************/
8908 /* MC_CMD_INIT_TXQ
8909  */
8910 #define MC_CMD_INIT_TXQ 0x82
8911 #undef  MC_CMD_0x82_PRIVILEGE_CTG
8912
8913 #define MC_CMD_0x82_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8914
8915 /* MC_CMD_INIT_TXQ_IN msgrequest: Legacy INIT_TXQ request. Use extended version
8916  * in new code.
8917  */
8918 #define MC_CMD_INIT_TXQ_IN_LENMIN 36
8919 #define MC_CMD_INIT_TXQ_IN_LENMAX 252
8920 #define MC_CMD_INIT_TXQ_IN_LENMAX_MCDI2 1020
8921 #define MC_CMD_INIT_TXQ_IN_LEN(num) (28+8*(num))
8922 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_NUM(len) (((len)-28)/8)
8923 /* Size, in entries */
8924 #define MC_CMD_INIT_TXQ_IN_SIZE_OFST 0
8925 #define MC_CMD_INIT_TXQ_IN_SIZE_LEN 4
8926 /* The EVQ to send events to. This is an index originally specified to
8927  * INIT_EVQ.
8928  */
8929 #define MC_CMD_INIT_TXQ_IN_TARGET_EVQ_OFST 4
8930 #define MC_CMD_INIT_TXQ_IN_TARGET_EVQ_LEN 4
8931 /* The value to put in the event data. Check hardware spec. for valid range. */
8932 #define MC_CMD_INIT_TXQ_IN_LABEL_OFST 8
8933 #define MC_CMD_INIT_TXQ_IN_LABEL_LEN 4
8934 /* Desired instance. Must be set to a specific instance, which is a function
8935  * local queue index.
8936  */
8937 #define MC_CMD_INIT_TXQ_IN_INSTANCE_OFST 12
8938 #define MC_CMD_INIT_TXQ_IN_INSTANCE_LEN 4
8939 /* There will be more flags here. */
8940 #define MC_CMD_INIT_TXQ_IN_FLAGS_OFST 16
8941 #define MC_CMD_INIT_TXQ_IN_FLAGS_LEN 4
8942 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_LBN 0
8943 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_WIDTH 1
8944 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_LBN 1
8945 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_WIDTH 1
8946 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_LBN 2
8947 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_WIDTH 1
8948 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_UDP_ONLY_LBN 3
8949 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_UDP_ONLY_WIDTH 1
8950 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_LBN 4
8951 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_WIDTH 4
8952 #define MC_CMD_INIT_TXQ_IN_FLAG_TIMESTAMP_LBN 8
8953 #define MC_CMD_INIT_TXQ_IN_FLAG_TIMESTAMP_WIDTH 1
8954 #define MC_CMD_INIT_TXQ_IN_FLAG_PACER_BYPASS_LBN 9
8955 #define MC_CMD_INIT_TXQ_IN_FLAG_PACER_BYPASS_WIDTH 1
8956 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_IP_CSUM_EN_LBN 10
8957 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_IP_CSUM_EN_WIDTH 1
8958 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_TCP_CSUM_EN_LBN 11
8959 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_TCP_CSUM_EN_WIDTH 1
8960 /* Owner ID to use if in buffer mode (zero if physical) */
8961 #define MC_CMD_INIT_TXQ_IN_OWNER_ID_OFST 20
8962 #define MC_CMD_INIT_TXQ_IN_OWNER_ID_LEN 4
8963 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
8964 #define MC_CMD_INIT_TXQ_IN_PORT_ID_OFST 24
8965 #define MC_CMD_INIT_TXQ_IN_PORT_ID_LEN 4
8966 /* 64-bit address of 4k of 4k-aligned host memory buffer */
8967 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_OFST 28
8968 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LEN 8
8969 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LO_OFST 28
8970 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_HI_OFST 32
8971 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MINNUM 1
8972 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MAXNUM 28
8973 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MAXNUM_MCDI2 124
8974
8975 /* MC_CMD_INIT_TXQ_EXT_IN msgrequest: Extended INIT_TXQ with additional mode
8976  * flags
8977  */
8978 #define MC_CMD_INIT_TXQ_EXT_IN_LEN 544
8979 /* Size, in entries */
8980 #define MC_CMD_INIT_TXQ_EXT_IN_SIZE_OFST 0
8981 #define MC_CMD_INIT_TXQ_EXT_IN_SIZE_LEN 4
8982 /* The EVQ to send events to. This is an index originally specified to
8983  * INIT_EVQ.
8984  */
8985 #define MC_CMD_INIT_TXQ_EXT_IN_TARGET_EVQ_OFST 4
8986 #define MC_CMD_INIT_TXQ_EXT_IN_TARGET_EVQ_LEN 4
8987 /* The value to put in the event data. Check hardware spec. for valid range. */
8988 #define MC_CMD_INIT_TXQ_EXT_IN_LABEL_OFST 8
8989 #define MC_CMD_INIT_TXQ_EXT_IN_LABEL_LEN 4
8990 /* Desired instance. Must be set to a specific instance, which is a function
8991  * local queue index.
8992  */
8993 #define MC_CMD_INIT_TXQ_EXT_IN_INSTANCE_OFST 12
8994 #define MC_CMD_INIT_TXQ_EXT_IN_INSTANCE_LEN 4
8995 /* There will be more flags here. */
8996 #define MC_CMD_INIT_TXQ_EXT_IN_FLAGS_OFST 16
8997 #define MC_CMD_INIT_TXQ_EXT_IN_FLAGS_LEN 4
8998 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_BUFF_MODE_LBN 0
8999 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_BUFF_MODE_WIDTH 1
9000 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_IP_CSUM_DIS_LBN 1
9001 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_IP_CSUM_DIS_WIDTH 1
9002 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_CSUM_DIS_LBN 2
9003 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_CSUM_DIS_WIDTH 1
9004 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_UDP_ONLY_LBN 3
9005 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_UDP_ONLY_WIDTH 1
9006 #define MC_CMD_INIT_TXQ_EXT_IN_CRC_MODE_LBN 4
9007 #define MC_CMD_INIT_TXQ_EXT_IN_CRC_MODE_WIDTH 4
9008 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TIMESTAMP_LBN 8
9009 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TIMESTAMP_WIDTH 1
9010 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_PACER_BYPASS_LBN 9
9011 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_PACER_BYPASS_WIDTH 1
9012 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_IP_CSUM_EN_LBN 10
9013 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_IP_CSUM_EN_WIDTH 1
9014 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_TCP_CSUM_EN_LBN 11
9015 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_TCP_CSUM_EN_WIDTH 1
9016 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TSOV2_EN_LBN 12
9017 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TSOV2_EN_WIDTH 1
9018 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_LBN 13
9019 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_WIDTH 1
9020 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_UTHRESH_LBN 14
9021 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_UTHRESH_WIDTH 1
9022 /* Owner ID to use if in buffer mode (zero if physical) */
9023 #define MC_CMD_INIT_TXQ_EXT_IN_OWNER_ID_OFST 20
9024 #define MC_CMD_INIT_TXQ_EXT_IN_OWNER_ID_LEN 4
9025 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
9026 #define MC_CMD_INIT_TXQ_EXT_IN_PORT_ID_OFST 24
9027 #define MC_CMD_INIT_TXQ_EXT_IN_PORT_ID_LEN 4
9028 /* 64-bit address of 4k of 4k-aligned host memory buffer */
9029 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_OFST 28
9030 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LEN 8
9031 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LO_OFST 28
9032 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_HI_OFST 32
9033 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MINNUM 1
9034 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MAXNUM 64
9035 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MAXNUM_MCDI2 64
9036 /* Flags related to Qbb flow control mode. */
9037 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_FLAGS_OFST 540
9038 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_FLAGS_LEN 4
9039 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_ENABLE_LBN 0
9040 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_ENABLE_WIDTH 1
9041 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_PRIORITY_LBN 1
9042 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_PRIORITY_WIDTH 3
9043
9044 /* MC_CMD_INIT_TXQ_OUT msgresponse */
9045 #define MC_CMD_INIT_TXQ_OUT_LEN 0
9046
9047
9048 /***********************************/
9049 /* MC_CMD_FINI_EVQ
9050  * Teardown an EVQ.
9051  *
9052  * All DMAQs or EVQs that point to the EVQ to tear down must be torn down first
9053  * or the operation will fail with EBUSY
9054  */
9055 #define MC_CMD_FINI_EVQ 0x83
9056 #undef  MC_CMD_0x83_PRIVILEGE_CTG
9057
9058 #define MC_CMD_0x83_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9059
9060 /* MC_CMD_FINI_EVQ_IN msgrequest */
9061 #define MC_CMD_FINI_EVQ_IN_LEN 4
9062 /* Instance of EVQ to destroy. Should be the same instance as that previously
9063  * passed to INIT_EVQ
9064  */
9065 #define MC_CMD_FINI_EVQ_IN_INSTANCE_OFST 0
9066 #define MC_CMD_FINI_EVQ_IN_INSTANCE_LEN 4
9067
9068 /* MC_CMD_FINI_EVQ_OUT msgresponse */
9069 #define MC_CMD_FINI_EVQ_OUT_LEN 0
9070
9071
9072 /***********************************/
9073 /* MC_CMD_FINI_RXQ
9074  * Teardown a RXQ.
9075  */
9076 #define MC_CMD_FINI_RXQ 0x84
9077 #undef  MC_CMD_0x84_PRIVILEGE_CTG
9078
9079 #define MC_CMD_0x84_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9080
9081 /* MC_CMD_FINI_RXQ_IN msgrequest */
9082 #define MC_CMD_FINI_RXQ_IN_LEN 4
9083 /* Instance of RXQ to destroy */
9084 #define MC_CMD_FINI_RXQ_IN_INSTANCE_OFST 0
9085 #define MC_CMD_FINI_RXQ_IN_INSTANCE_LEN 4
9086
9087 /* MC_CMD_FINI_RXQ_OUT msgresponse */
9088 #define MC_CMD_FINI_RXQ_OUT_LEN 0
9089
9090
9091 /***********************************/
9092 /* MC_CMD_FINI_TXQ
9093  * Teardown a TXQ.
9094  */
9095 #define MC_CMD_FINI_TXQ 0x85
9096 #undef  MC_CMD_0x85_PRIVILEGE_CTG
9097
9098 #define MC_CMD_0x85_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9099
9100 /* MC_CMD_FINI_TXQ_IN msgrequest */
9101 #define MC_CMD_FINI_TXQ_IN_LEN 4
9102 /* Instance of TXQ to destroy */
9103 #define MC_CMD_FINI_TXQ_IN_INSTANCE_OFST 0
9104 #define MC_CMD_FINI_TXQ_IN_INSTANCE_LEN 4
9105
9106 /* MC_CMD_FINI_TXQ_OUT msgresponse */
9107 #define MC_CMD_FINI_TXQ_OUT_LEN 0
9108
9109
9110 /***********************************/
9111 /* MC_CMD_DRIVER_EVENT
9112  * Generate an event on an EVQ belonging to the function issuing the command.
9113  */
9114 #define MC_CMD_DRIVER_EVENT 0x86
9115 #undef  MC_CMD_0x86_PRIVILEGE_CTG
9116
9117 #define MC_CMD_0x86_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9118
9119 /* MC_CMD_DRIVER_EVENT_IN msgrequest */
9120 #define MC_CMD_DRIVER_EVENT_IN_LEN 12
9121 /* Handle of target EVQ */
9122 #define MC_CMD_DRIVER_EVENT_IN_EVQ_OFST 0
9123 #define MC_CMD_DRIVER_EVENT_IN_EVQ_LEN 4
9124 /* Bits 0 - 63 of event */
9125 #define MC_CMD_DRIVER_EVENT_IN_DATA_OFST 4
9126 #define MC_CMD_DRIVER_EVENT_IN_DATA_LEN 8
9127 #define MC_CMD_DRIVER_EVENT_IN_DATA_LO_OFST 4
9128 #define MC_CMD_DRIVER_EVENT_IN_DATA_HI_OFST 8
9129
9130 /* MC_CMD_DRIVER_EVENT_OUT msgresponse */
9131 #define MC_CMD_DRIVER_EVENT_OUT_LEN 0
9132
9133
9134 /***********************************/
9135 /* MC_CMD_PROXY_CMD
9136  * Execute an arbitrary MCDI command on behalf of a different function, subject
9137  * to security restrictions. The command to be proxied follows immediately
9138  * afterward in the host buffer (or on the UART). This command supercedes
9139  * MC_CMD_SET_FUNC, which remains available for Siena but now deprecated.
9140  */
9141 #define MC_CMD_PROXY_CMD 0x5b
9142 #undef  MC_CMD_0x5b_PRIVILEGE_CTG
9143
9144 #define MC_CMD_0x5b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9145
9146 /* MC_CMD_PROXY_CMD_IN msgrequest */
9147 #define MC_CMD_PROXY_CMD_IN_LEN 4
9148 /* The handle of the target function. */
9149 #define MC_CMD_PROXY_CMD_IN_TARGET_OFST 0
9150 #define MC_CMD_PROXY_CMD_IN_TARGET_LEN 4
9151 #define MC_CMD_PROXY_CMD_IN_TARGET_PF_LBN 0
9152 #define MC_CMD_PROXY_CMD_IN_TARGET_PF_WIDTH 16
9153 #define MC_CMD_PROXY_CMD_IN_TARGET_VF_LBN 16
9154 #define MC_CMD_PROXY_CMD_IN_TARGET_VF_WIDTH 16
9155 #define MC_CMD_PROXY_CMD_IN_VF_NULL 0xffff /* enum */
9156
9157 /* MC_CMD_PROXY_CMD_OUT msgresponse */
9158 #define MC_CMD_PROXY_CMD_OUT_LEN 0
9159
9160 /* MC_PROXY_STATUS_BUFFER structuredef: Host memory status buffer used to
9161  * manage proxied requests
9162  */
9163 #define MC_PROXY_STATUS_BUFFER_LEN 16
9164 /* Handle allocated by the firmware for this proxy transaction */
9165 #define MC_PROXY_STATUS_BUFFER_HANDLE_OFST 0
9166 #define MC_PROXY_STATUS_BUFFER_HANDLE_LEN 4
9167 /* enum: An invalid handle. */
9168 #define MC_PROXY_STATUS_BUFFER_HANDLE_INVALID 0x0
9169 #define MC_PROXY_STATUS_BUFFER_HANDLE_LBN 0
9170 #define MC_PROXY_STATUS_BUFFER_HANDLE_WIDTH 32
9171 /* The requesting physical function number */
9172 #define MC_PROXY_STATUS_BUFFER_PF_OFST 4
9173 #define MC_PROXY_STATUS_BUFFER_PF_LEN 2
9174 #define MC_PROXY_STATUS_BUFFER_PF_LBN 32
9175 #define MC_PROXY_STATUS_BUFFER_PF_WIDTH 16
9176 /* The requesting virtual function number. Set to VF_NULL if the target is a
9177  * PF.
9178  */
9179 #define MC_PROXY_STATUS_BUFFER_VF_OFST 6
9180 #define MC_PROXY_STATUS_BUFFER_VF_LEN 2
9181 #define MC_PROXY_STATUS_BUFFER_VF_LBN 48
9182 #define MC_PROXY_STATUS_BUFFER_VF_WIDTH 16
9183 /* The target function RID. */
9184 #define MC_PROXY_STATUS_BUFFER_RID_OFST 8
9185 #define MC_PROXY_STATUS_BUFFER_RID_LEN 2
9186 #define MC_PROXY_STATUS_BUFFER_RID_LBN 64
9187 #define MC_PROXY_STATUS_BUFFER_RID_WIDTH 16
9188 /* The status of the proxy as described in MC_CMD_PROXY_COMPLETE. */
9189 #define MC_PROXY_STATUS_BUFFER_STATUS_OFST 10
9190 #define MC_PROXY_STATUS_BUFFER_STATUS_LEN 2
9191 #define MC_PROXY_STATUS_BUFFER_STATUS_LBN 80
9192 #define MC_PROXY_STATUS_BUFFER_STATUS_WIDTH 16
9193 /* If a request is authorized rather than carried out by the host, this is the
9194  * elevated privilege mask granted to the requesting function.
9195  */
9196 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_OFST 12
9197 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_LEN 4
9198 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_LBN 96
9199 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_WIDTH 32
9200
9201
9202 /***********************************/
9203 /* MC_CMD_PROXY_CONFIGURE
9204  * Enable/disable authorization of MCDI requests from unprivileged functions by
9205  * a designated admin function
9206  */
9207 #define MC_CMD_PROXY_CONFIGURE 0x58
9208 #undef  MC_CMD_0x58_PRIVILEGE_CTG
9209
9210 #define MC_CMD_0x58_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9211
9212 /* MC_CMD_PROXY_CONFIGURE_IN msgrequest */
9213 #define MC_CMD_PROXY_CONFIGURE_IN_LEN 108
9214 #define MC_CMD_PROXY_CONFIGURE_IN_FLAGS_OFST 0
9215 #define MC_CMD_PROXY_CONFIGURE_IN_FLAGS_LEN 4
9216 #define MC_CMD_PROXY_CONFIGURE_IN_ENABLE_LBN 0
9217 #define MC_CMD_PROXY_CONFIGURE_IN_ENABLE_WIDTH 1
9218 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
9219  * of blocks, each of the size REQUEST_BLOCK_SIZE.
9220  */
9221 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_OFST 4
9222 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LEN 8
9223 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LO_OFST 4
9224 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_HI_OFST 8
9225 /* Must be a power of 2 */
9226 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BLOCK_SIZE_OFST 12
9227 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BLOCK_SIZE_LEN 4
9228 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
9229  * of blocks, each of the size REPLY_BLOCK_SIZE.
9230  */
9231 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_OFST 16
9232 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LEN 8
9233 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LO_OFST 16
9234 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_HI_OFST 20
9235 /* Must be a power of 2 */
9236 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BLOCK_SIZE_OFST 24
9237 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BLOCK_SIZE_LEN 4
9238 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
9239  * of blocks, each of the size STATUS_BLOCK_SIZE. This buffer is only needed if
9240  * host intends to complete proxied operations by using MC_CMD_PROXY_CMD.
9241  */
9242 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_OFST 28
9243 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LEN 8
9244 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LO_OFST 28
9245 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_HI_OFST 32
9246 /* Must be a power of 2, or zero if this buffer is not provided */
9247 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BLOCK_SIZE_OFST 36
9248 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BLOCK_SIZE_LEN 4
9249 /* Applies to all three buffers */
9250 #define MC_CMD_PROXY_CONFIGURE_IN_NUM_BLOCKS_OFST 40
9251 #define MC_CMD_PROXY_CONFIGURE_IN_NUM_BLOCKS_LEN 4
9252 /* A bit mask defining which MCDI operations may be proxied */
9253 #define MC_CMD_PROXY_CONFIGURE_IN_ALLOWED_MCDI_MASK_OFST 44
9254 #define MC_CMD_PROXY_CONFIGURE_IN_ALLOWED_MCDI_MASK_LEN 64
9255
9256 /* MC_CMD_PROXY_CONFIGURE_EXT_IN msgrequest */
9257 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_LEN 112
9258 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_FLAGS_OFST 0
9259 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_FLAGS_LEN 4
9260 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ENABLE_LBN 0
9261 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ENABLE_WIDTH 1
9262 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
9263  * of blocks, each of the size REQUEST_BLOCK_SIZE.
9264  */
9265 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_OFST 4
9266 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LEN 8
9267 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LO_OFST 4
9268 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_HI_OFST 8
9269 /* Must be a power of 2 */
9270 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BLOCK_SIZE_OFST 12
9271 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BLOCK_SIZE_LEN 4
9272 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
9273  * of blocks, each of the size REPLY_BLOCK_SIZE.
9274  */
9275 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_OFST 16
9276 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LEN 8
9277 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LO_OFST 16
9278 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_HI_OFST 20
9279 /* Must be a power of 2 */
9280 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BLOCK_SIZE_OFST 24
9281 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BLOCK_SIZE_LEN 4
9282 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
9283  * of blocks, each of the size STATUS_BLOCK_SIZE. This buffer is only needed if
9284  * host intends to complete proxied operations by using MC_CMD_PROXY_CMD.
9285  */
9286 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_OFST 28
9287 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LEN 8
9288 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LO_OFST 28
9289 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_HI_OFST 32
9290 /* Must be a power of 2, or zero if this buffer is not provided */
9291 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BLOCK_SIZE_OFST 36
9292 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BLOCK_SIZE_LEN 4
9293 /* Applies to all three buffers */
9294 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_NUM_BLOCKS_OFST 40
9295 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_NUM_BLOCKS_LEN 4
9296 /* A bit mask defining which MCDI operations may be proxied */
9297 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ALLOWED_MCDI_MASK_OFST 44
9298 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ALLOWED_MCDI_MASK_LEN 64
9299 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_RESERVED_OFST 108
9300 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_RESERVED_LEN 4
9301
9302 /* MC_CMD_PROXY_CONFIGURE_OUT msgresponse */
9303 #define MC_CMD_PROXY_CONFIGURE_OUT_LEN 0
9304
9305
9306 /***********************************/
9307 /* MC_CMD_PROXY_COMPLETE
9308  * Tells FW that a requested proxy operation has either been completed (by
9309  * using MC_CMD_PROXY_CMD) or authorized/declined. May only be sent by the
9310  * function that enabled proxying/authorization (by using
9311  * MC_CMD_PROXY_CONFIGURE).
9312  */
9313 #define MC_CMD_PROXY_COMPLETE 0x5f
9314 #undef  MC_CMD_0x5f_PRIVILEGE_CTG
9315
9316 #define MC_CMD_0x5f_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9317
9318 /* MC_CMD_PROXY_COMPLETE_IN msgrequest */
9319 #define MC_CMD_PROXY_COMPLETE_IN_LEN 12
9320 #define MC_CMD_PROXY_COMPLETE_IN_BLOCK_INDEX_OFST 0
9321 #define MC_CMD_PROXY_COMPLETE_IN_BLOCK_INDEX_LEN 4
9322 #define MC_CMD_PROXY_COMPLETE_IN_STATUS_OFST 4
9323 #define MC_CMD_PROXY_COMPLETE_IN_STATUS_LEN 4
9324 /* enum: The operation has been completed by using MC_CMD_PROXY_CMD, the reply
9325  * is stored in the REPLY_BUFF.
9326  */
9327 #define MC_CMD_PROXY_COMPLETE_IN_COMPLETE 0x0
9328 /* enum: The operation has been authorized. The originating function may now
9329  * try again.
9330  */
9331 #define MC_CMD_PROXY_COMPLETE_IN_AUTHORIZED 0x1
9332 /* enum: The operation has been declined. */
9333 #define MC_CMD_PROXY_COMPLETE_IN_DECLINED 0x2
9334 /* enum: The authorization failed because the relevant application did not
9335  * respond in time.
9336  */
9337 #define MC_CMD_PROXY_COMPLETE_IN_TIMEDOUT 0x3
9338 #define MC_CMD_PROXY_COMPLETE_IN_HANDLE_OFST 8
9339 #define MC_CMD_PROXY_COMPLETE_IN_HANDLE_LEN 4
9340
9341 /* MC_CMD_PROXY_COMPLETE_OUT msgresponse */
9342 #define MC_CMD_PROXY_COMPLETE_OUT_LEN 0
9343
9344
9345 /***********************************/
9346 /* MC_CMD_ALLOC_BUFTBL_CHUNK
9347  * Allocate a set of buffer table entries using the specified owner ID. This
9348  * operation allocates the required buffer table entries (and fails if it
9349  * cannot do so). The buffer table entries will initially be zeroed.
9350  */
9351 #define MC_CMD_ALLOC_BUFTBL_CHUNK 0x87
9352 #undef  MC_CMD_0x87_PRIVILEGE_CTG
9353
9354 #define MC_CMD_0x87_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
9355
9356 /* MC_CMD_ALLOC_BUFTBL_CHUNK_IN msgrequest */
9357 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_LEN 8
9358 /* Owner ID to use */
9359 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_OWNER_OFST 0
9360 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_OWNER_LEN 4
9361 /* Size of buffer table pages to use, in bytes (note that only a few values are
9362  * legal on any specific hardware).
9363  */
9364 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_PAGE_SIZE_OFST 4
9365 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_PAGE_SIZE_LEN 4
9366
9367 /* MC_CMD_ALLOC_BUFTBL_CHUNK_OUT msgresponse */
9368 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_LEN 12
9369 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_HANDLE_OFST 0
9370 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_HANDLE_LEN 4
9371 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_NUMENTRIES_OFST 4
9372 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_NUMENTRIES_LEN 4
9373 /* Buffer table IDs for use in DMA descriptors. */
9374 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_ID_OFST 8
9375 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_ID_LEN 4
9376
9377
9378 /***********************************/
9379 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES
9380  * Reprogram a set of buffer table entries in the specified chunk.
9381  */
9382 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES 0x88
9383 #undef  MC_CMD_0x88_PRIVILEGE_CTG
9384
9385 #define MC_CMD_0x88_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
9386
9387 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN msgrequest */
9388 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMIN 20
9389 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMAX 268
9390 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMAX_MCDI2 268
9391 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LEN(num) (12+8*(num))
9392 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_NUM(len) (((len)-12)/8)
9393 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_HANDLE_OFST 0
9394 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_HANDLE_LEN 4
9395 /* ID */
9396 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_FIRSTID_OFST 4
9397 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_FIRSTID_LEN 4
9398 /* Num entries */
9399 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_NUMENTRIES_OFST 8
9400 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_NUMENTRIES_LEN 4
9401 /* Buffer table entry address */
9402 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_OFST 12
9403 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LEN 8
9404 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LO_OFST 12
9405 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_HI_OFST 16
9406 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MINNUM 1
9407 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MAXNUM 32
9408 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MAXNUM_MCDI2 32
9409
9410 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES_OUT msgresponse */
9411 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_OUT_LEN 0
9412
9413
9414 /***********************************/
9415 /* MC_CMD_FREE_BUFTBL_CHUNK
9416  */
9417 #define MC_CMD_FREE_BUFTBL_CHUNK 0x89
9418 #undef  MC_CMD_0x89_PRIVILEGE_CTG
9419
9420 #define MC_CMD_0x89_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
9421
9422 /* MC_CMD_FREE_BUFTBL_CHUNK_IN msgrequest */
9423 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_LEN 4
9424 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_HANDLE_OFST 0
9425 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_HANDLE_LEN 4
9426
9427 /* MC_CMD_FREE_BUFTBL_CHUNK_OUT msgresponse */
9428 #define MC_CMD_FREE_BUFTBL_CHUNK_OUT_LEN 0
9429
9430
9431 /***********************************/
9432 /* MC_CMD_FILTER_OP
9433  * Multiplexed MCDI call for filter operations
9434  */
9435 #define MC_CMD_FILTER_OP 0x8a
9436 #undef  MC_CMD_0x8a_PRIVILEGE_CTG
9437
9438 #define MC_CMD_0x8a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9439
9440 /* MC_CMD_FILTER_OP_IN msgrequest */
9441 #define MC_CMD_FILTER_OP_IN_LEN 108
9442 /* identifies the type of operation requested */
9443 #define MC_CMD_FILTER_OP_IN_OP_OFST 0
9444 #define MC_CMD_FILTER_OP_IN_OP_LEN 4
9445 /* enum: single-recipient filter insert */
9446 #define MC_CMD_FILTER_OP_IN_OP_INSERT 0x0
9447 /* enum: single-recipient filter remove */
9448 #define MC_CMD_FILTER_OP_IN_OP_REMOVE 0x1
9449 /* enum: multi-recipient filter subscribe */
9450 #define MC_CMD_FILTER_OP_IN_OP_SUBSCRIBE 0x2
9451 /* enum: multi-recipient filter unsubscribe */
9452 #define MC_CMD_FILTER_OP_IN_OP_UNSUBSCRIBE 0x3
9453 /* enum: replace one recipient with another (warning - the filter handle may
9454  * change)
9455  */
9456 #define MC_CMD_FILTER_OP_IN_OP_REPLACE 0x4
9457 /* filter handle (for remove / unsubscribe operations) */
9458 #define MC_CMD_FILTER_OP_IN_HANDLE_OFST 4
9459 #define MC_CMD_FILTER_OP_IN_HANDLE_LEN 8
9460 #define MC_CMD_FILTER_OP_IN_HANDLE_LO_OFST 4
9461 #define MC_CMD_FILTER_OP_IN_HANDLE_HI_OFST 8
9462 /* The port ID associated with the v-adaptor which should contain this filter.
9463  */
9464 #define MC_CMD_FILTER_OP_IN_PORT_ID_OFST 12
9465 #define MC_CMD_FILTER_OP_IN_PORT_ID_LEN 4
9466 /* fields to include in match criteria */
9467 #define MC_CMD_FILTER_OP_IN_MATCH_FIELDS_OFST 16
9468 #define MC_CMD_FILTER_OP_IN_MATCH_FIELDS_LEN 4
9469 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_LBN 0
9470 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_WIDTH 1
9471 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_LBN 1
9472 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_WIDTH 1
9473 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_LBN 2
9474 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_WIDTH 1
9475 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_LBN 3
9476 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_WIDTH 1
9477 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_LBN 4
9478 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_WIDTH 1
9479 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_LBN 5
9480 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_WIDTH 1
9481 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_LBN 6
9482 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_WIDTH 1
9483 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_LBN 7
9484 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_WIDTH 1
9485 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_LBN 8
9486 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_WIDTH 1
9487 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_LBN 9
9488 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_WIDTH 1
9489 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_LBN 10
9490 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_WIDTH 1
9491 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_LBN 11
9492 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_WIDTH 1
9493 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
9494 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
9495 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
9496 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
9497 /* receive destination */
9498 #define MC_CMD_FILTER_OP_IN_RX_DEST_OFST 20
9499 #define MC_CMD_FILTER_OP_IN_RX_DEST_LEN 4
9500 /* enum: drop packets */
9501 #define MC_CMD_FILTER_OP_IN_RX_DEST_DROP 0x0
9502 /* enum: receive to host */
9503 #define MC_CMD_FILTER_OP_IN_RX_DEST_HOST 0x1
9504 /* enum: receive to MC */
9505 #define MC_CMD_FILTER_OP_IN_RX_DEST_MC 0x2
9506 /* enum: loop back to TXDP 0 */
9507 #define MC_CMD_FILTER_OP_IN_RX_DEST_TX0 0x3
9508 /* enum: loop back to TXDP 1 */
9509 #define MC_CMD_FILTER_OP_IN_RX_DEST_TX1 0x4
9510 /* receive queue handle (for multiple queue modes, this is the base queue) */
9511 #define MC_CMD_FILTER_OP_IN_RX_QUEUE_OFST 24
9512 #define MC_CMD_FILTER_OP_IN_RX_QUEUE_LEN 4
9513 /* receive mode */
9514 #define MC_CMD_FILTER_OP_IN_RX_MODE_OFST 28
9515 #define MC_CMD_FILTER_OP_IN_RX_MODE_LEN 4
9516 /* enum: receive to just the specified queue */
9517 #define MC_CMD_FILTER_OP_IN_RX_MODE_SIMPLE 0x0
9518 /* enum: receive to multiple queues using RSS context */
9519 #define MC_CMD_FILTER_OP_IN_RX_MODE_RSS 0x1
9520 /* enum: receive to multiple queues using .1p mapping */
9521 #define MC_CMD_FILTER_OP_IN_RX_MODE_DOT1P_MAPPING 0x2
9522 /* enum: install a filter entry that will never match; for test purposes only
9523  */
9524 #define MC_CMD_FILTER_OP_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
9525 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
9526  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
9527  * MC_CMD_DOT1P_MAPPING_ALLOC.
9528  */
9529 #define MC_CMD_FILTER_OP_IN_RX_CONTEXT_OFST 32
9530 #define MC_CMD_FILTER_OP_IN_RX_CONTEXT_LEN 4
9531 /* transmit domain (reserved; set to 0) */
9532 #define MC_CMD_FILTER_OP_IN_TX_DOMAIN_OFST 36
9533 #define MC_CMD_FILTER_OP_IN_TX_DOMAIN_LEN 4
9534 /* transmit destination (either set the MAC and/or PM bits for explicit
9535  * control, or set this field to TX_DEST_DEFAULT for sensible default
9536  * behaviour)
9537  */
9538 #define MC_CMD_FILTER_OP_IN_TX_DEST_OFST 40
9539 #define MC_CMD_FILTER_OP_IN_TX_DEST_LEN 4
9540 /* enum: request default behaviour (based on filter type) */
9541 #define MC_CMD_FILTER_OP_IN_TX_DEST_DEFAULT 0xffffffff
9542 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_LBN 0
9543 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_WIDTH 1
9544 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_LBN 1
9545 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_WIDTH 1
9546 /* source MAC address to match (as bytes in network order) */
9547 #define MC_CMD_FILTER_OP_IN_SRC_MAC_OFST 44
9548 #define MC_CMD_FILTER_OP_IN_SRC_MAC_LEN 6
9549 /* source port to match (as bytes in network order) */
9550 #define MC_CMD_FILTER_OP_IN_SRC_PORT_OFST 50
9551 #define MC_CMD_FILTER_OP_IN_SRC_PORT_LEN 2
9552 /* destination MAC address to match (as bytes in network order) */
9553 #define MC_CMD_FILTER_OP_IN_DST_MAC_OFST 52
9554 #define MC_CMD_FILTER_OP_IN_DST_MAC_LEN 6
9555 /* destination port to match (as bytes in network order) */
9556 #define MC_CMD_FILTER_OP_IN_DST_PORT_OFST 58
9557 #define MC_CMD_FILTER_OP_IN_DST_PORT_LEN 2
9558 /* Ethernet type to match (as bytes in network order) */
9559 #define MC_CMD_FILTER_OP_IN_ETHER_TYPE_OFST 60
9560 #define MC_CMD_FILTER_OP_IN_ETHER_TYPE_LEN 2
9561 /* Inner VLAN tag to match (as bytes in network order) */
9562 #define MC_CMD_FILTER_OP_IN_INNER_VLAN_OFST 62
9563 #define MC_CMD_FILTER_OP_IN_INNER_VLAN_LEN 2
9564 /* Outer VLAN tag to match (as bytes in network order) */
9565 #define MC_CMD_FILTER_OP_IN_OUTER_VLAN_OFST 64
9566 #define MC_CMD_FILTER_OP_IN_OUTER_VLAN_LEN 2
9567 /* IP protocol to match (in low byte; set high byte to 0) */
9568 #define MC_CMD_FILTER_OP_IN_IP_PROTO_OFST 66
9569 #define MC_CMD_FILTER_OP_IN_IP_PROTO_LEN 2
9570 /* Firmware defined register 0 to match (reserved; set to 0) */
9571 #define MC_CMD_FILTER_OP_IN_FWDEF0_OFST 68
9572 #define MC_CMD_FILTER_OP_IN_FWDEF0_LEN 4
9573 /* Firmware defined register 1 to match (reserved; set to 0) */
9574 #define MC_CMD_FILTER_OP_IN_FWDEF1_OFST 72
9575 #define MC_CMD_FILTER_OP_IN_FWDEF1_LEN 4
9576 /* source IP address to match (as bytes in network order; set last 12 bytes to
9577  * 0 for IPv4 address)
9578  */
9579 #define MC_CMD_FILTER_OP_IN_SRC_IP_OFST 76
9580 #define MC_CMD_FILTER_OP_IN_SRC_IP_LEN 16
9581 /* destination IP address to match (as bytes in network order; set last 12
9582  * bytes to 0 for IPv4 address)
9583  */
9584 #define MC_CMD_FILTER_OP_IN_DST_IP_OFST 92
9585 #define MC_CMD_FILTER_OP_IN_DST_IP_LEN 16
9586
9587 /* MC_CMD_FILTER_OP_EXT_IN msgrequest: Extension to MC_CMD_FILTER_OP_IN to
9588  * include handling of VXLAN/NVGRE encapsulated frame filtering (which is
9589  * supported on Medford only).
9590  */
9591 #define MC_CMD_FILTER_OP_EXT_IN_LEN 172
9592 /* identifies the type of operation requested */
9593 #define MC_CMD_FILTER_OP_EXT_IN_OP_OFST 0
9594 #define MC_CMD_FILTER_OP_EXT_IN_OP_LEN 4
9595 /*            Enum values, see field(s): */
9596 /*               MC_CMD_FILTER_OP_IN/OP */
9597 /* filter handle (for remove / unsubscribe operations) */
9598 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_OFST 4
9599 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LEN 8
9600 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LO_OFST 4
9601 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_HI_OFST 8
9602 /* The port ID associated with the v-adaptor which should contain this filter.
9603  */
9604 #define MC_CMD_FILTER_OP_EXT_IN_PORT_ID_OFST 12
9605 #define MC_CMD_FILTER_OP_EXT_IN_PORT_ID_LEN 4
9606 /* fields to include in match criteria */
9607 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FIELDS_OFST 16
9608 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FIELDS_LEN 4
9609 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_IP_LBN 0
9610 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_IP_WIDTH 1
9611 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_IP_LBN 1
9612 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_IP_WIDTH 1
9613 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_MAC_LBN 2
9614 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_MAC_WIDTH 1
9615 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_PORT_LBN 3
9616 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_PORT_WIDTH 1
9617 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_MAC_LBN 4
9618 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_MAC_WIDTH 1
9619 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_PORT_LBN 5
9620 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_PORT_WIDTH 1
9621 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_ETHER_TYPE_LBN 6
9622 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_ETHER_TYPE_WIDTH 1
9623 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_INNER_VLAN_LBN 7
9624 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_INNER_VLAN_WIDTH 1
9625 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_OUTER_VLAN_LBN 8
9626 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_OUTER_VLAN_WIDTH 1
9627 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IP_PROTO_LBN 9
9628 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IP_PROTO_WIDTH 1
9629 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FWDEF0_LBN 10
9630 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FWDEF0_WIDTH 1
9631 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_VNI_OR_VSID_LBN 11
9632 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_VNI_OR_VSID_WIDTH 1
9633 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_IP_LBN 12
9634 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_IP_WIDTH 1
9635 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_IP_LBN 13
9636 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_IP_WIDTH 1
9637 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_MAC_LBN 14
9638 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_MAC_WIDTH 1
9639 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_PORT_LBN 15
9640 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_PORT_WIDTH 1
9641 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_MAC_LBN 16
9642 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_MAC_WIDTH 1
9643 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_PORT_LBN 17
9644 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_PORT_WIDTH 1
9645 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_ETHER_TYPE_LBN 18
9646 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_ETHER_TYPE_WIDTH 1
9647 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_INNER_VLAN_LBN 19
9648 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_INNER_VLAN_WIDTH 1
9649 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_OUTER_VLAN_LBN 20
9650 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_OUTER_VLAN_WIDTH 1
9651 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_IP_PROTO_LBN 21
9652 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_IP_PROTO_WIDTH 1
9653 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF0_LBN 22
9654 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF0_WIDTH 1
9655 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF1_LBN 23
9656 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF1_WIDTH 1
9657 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_LBN 24
9658 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_WIDTH 1
9659 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_LBN 25
9660 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_WIDTH 1
9661 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
9662 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
9663 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
9664 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
9665 /* receive destination */
9666 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_OFST 20
9667 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_LEN 4
9668 /* enum: drop packets */
9669 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_DROP 0x0
9670 /* enum: receive to host */
9671 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_HOST 0x1
9672 /* enum: receive to MC */
9673 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_MC 0x2
9674 /* enum: loop back to TXDP 0 */
9675 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_TX0 0x3
9676 /* enum: loop back to TXDP 1 */
9677 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_TX1 0x4
9678 /* receive queue handle (for multiple queue modes, this is the base queue) */
9679 #define MC_CMD_FILTER_OP_EXT_IN_RX_QUEUE_OFST 24
9680 #define MC_CMD_FILTER_OP_EXT_IN_RX_QUEUE_LEN 4
9681 /* receive mode */
9682 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_OFST 28
9683 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_LEN 4
9684 /* enum: receive to just the specified queue */
9685 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_SIMPLE 0x0
9686 /* enum: receive to multiple queues using RSS context */
9687 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_RSS 0x1
9688 /* enum: receive to multiple queues using .1p mapping */
9689 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_DOT1P_MAPPING 0x2
9690 /* enum: install a filter entry that will never match; for test purposes only
9691  */
9692 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
9693 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
9694  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
9695  * MC_CMD_DOT1P_MAPPING_ALLOC.
9696  */
9697 #define MC_CMD_FILTER_OP_EXT_IN_RX_CONTEXT_OFST 32
9698 #define MC_CMD_FILTER_OP_EXT_IN_RX_CONTEXT_LEN 4
9699 /* transmit domain (reserved; set to 0) */
9700 #define MC_CMD_FILTER_OP_EXT_IN_TX_DOMAIN_OFST 36
9701 #define MC_CMD_FILTER_OP_EXT_IN_TX_DOMAIN_LEN 4
9702 /* transmit destination (either set the MAC and/or PM bits for explicit
9703  * control, or set this field to TX_DEST_DEFAULT for sensible default
9704  * behaviour)
9705  */
9706 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_OFST 40
9707 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_LEN 4
9708 /* enum: request default behaviour (based on filter type) */
9709 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_DEFAULT 0xffffffff
9710 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_MAC_LBN 0
9711 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_MAC_WIDTH 1
9712 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_PM_LBN 1
9713 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_PM_WIDTH 1
9714 /* source MAC address to match (as bytes in network order) */
9715 #define MC_CMD_FILTER_OP_EXT_IN_SRC_MAC_OFST 44
9716 #define MC_CMD_FILTER_OP_EXT_IN_SRC_MAC_LEN 6
9717 /* source port to match (as bytes in network order) */
9718 #define MC_CMD_FILTER_OP_EXT_IN_SRC_PORT_OFST 50
9719 #define MC_CMD_FILTER_OP_EXT_IN_SRC_PORT_LEN 2
9720 /* destination MAC address to match (as bytes in network order) */
9721 #define MC_CMD_FILTER_OP_EXT_IN_DST_MAC_OFST 52
9722 #define MC_CMD_FILTER_OP_EXT_IN_DST_MAC_LEN 6
9723 /* destination port to match (as bytes in network order) */
9724 #define MC_CMD_FILTER_OP_EXT_IN_DST_PORT_OFST 58
9725 #define MC_CMD_FILTER_OP_EXT_IN_DST_PORT_LEN 2
9726 /* Ethernet type to match (as bytes in network order) */
9727 #define MC_CMD_FILTER_OP_EXT_IN_ETHER_TYPE_OFST 60
9728 #define MC_CMD_FILTER_OP_EXT_IN_ETHER_TYPE_LEN 2
9729 /* Inner VLAN tag to match (as bytes in network order) */
9730 #define MC_CMD_FILTER_OP_EXT_IN_INNER_VLAN_OFST 62
9731 #define MC_CMD_FILTER_OP_EXT_IN_INNER_VLAN_LEN 2
9732 /* Outer VLAN tag to match (as bytes in network order) */
9733 #define MC_CMD_FILTER_OP_EXT_IN_OUTER_VLAN_OFST 64
9734 #define MC_CMD_FILTER_OP_EXT_IN_OUTER_VLAN_LEN 2
9735 /* IP protocol to match (in low byte; set high byte to 0) */
9736 #define MC_CMD_FILTER_OP_EXT_IN_IP_PROTO_OFST 66
9737 #define MC_CMD_FILTER_OP_EXT_IN_IP_PROTO_LEN 2
9738 /* Firmware defined register 0 to match (reserved; set to 0) */
9739 #define MC_CMD_FILTER_OP_EXT_IN_FWDEF0_OFST 68
9740 #define MC_CMD_FILTER_OP_EXT_IN_FWDEF0_LEN 4
9741 /* VNI (for VXLAN/Geneve, when IP protocol is UDP) or VSID (for NVGRE, when IP
9742  * protocol is GRE) to match (as bytes in network order; set last byte to 0 for
9743  * VXLAN/NVGRE, or 1 for Geneve)
9744  */
9745 #define MC_CMD_FILTER_OP_EXT_IN_VNI_OR_VSID_OFST 72
9746 #define MC_CMD_FILTER_OP_EXT_IN_VNI_OR_VSID_LEN 4
9747 #define MC_CMD_FILTER_OP_EXT_IN_VNI_VALUE_LBN 0
9748 #define MC_CMD_FILTER_OP_EXT_IN_VNI_VALUE_WIDTH 24
9749 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_LBN 24
9750 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_WIDTH 8
9751 /* enum: Match VXLAN traffic with this VNI */
9752 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_VXLAN 0x0
9753 /* enum: Match Geneve traffic with this VNI */
9754 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_GENEVE 0x1
9755 /* enum: Reserved for experimental development use */
9756 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_EXPERIMENTAL 0xfe
9757 #define MC_CMD_FILTER_OP_EXT_IN_VSID_VALUE_LBN 0
9758 #define MC_CMD_FILTER_OP_EXT_IN_VSID_VALUE_WIDTH 24
9759 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_LBN 24
9760 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_WIDTH 8
9761 /* enum: Match NVGRE traffic with this VSID */
9762 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_NVGRE 0x0
9763 /* source IP address to match (as bytes in network order; set last 12 bytes to
9764  * 0 for IPv4 address)
9765  */
9766 #define MC_CMD_FILTER_OP_EXT_IN_SRC_IP_OFST 76
9767 #define MC_CMD_FILTER_OP_EXT_IN_SRC_IP_LEN 16
9768 /* destination IP address to match (as bytes in network order; set last 12
9769  * bytes to 0 for IPv4 address)
9770  */
9771 #define MC_CMD_FILTER_OP_EXT_IN_DST_IP_OFST 92
9772 #define MC_CMD_FILTER_OP_EXT_IN_DST_IP_LEN 16
9773 /* VXLAN/NVGRE inner frame source MAC address to match (as bytes in network
9774  * order)
9775  */
9776 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_MAC_OFST 108
9777 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_MAC_LEN 6
9778 /* VXLAN/NVGRE inner frame source port to match (as bytes in network order) */
9779 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_PORT_OFST 114
9780 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_PORT_LEN 2
9781 /* VXLAN/NVGRE inner frame destination MAC address to match (as bytes in
9782  * network order)
9783  */
9784 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_MAC_OFST 116
9785 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_MAC_LEN 6
9786 /* VXLAN/NVGRE inner frame destination port to match (as bytes in network
9787  * order)
9788  */
9789 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_PORT_OFST 122
9790 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_PORT_LEN 2
9791 /* VXLAN/NVGRE inner frame Ethernet type to match (as bytes in network order)
9792  */
9793 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_ETHER_TYPE_OFST 124
9794 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_ETHER_TYPE_LEN 2
9795 /* VXLAN/NVGRE inner frame Inner VLAN tag to match (as bytes in network order)
9796  */
9797 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_INNER_VLAN_OFST 126
9798 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_INNER_VLAN_LEN 2
9799 /* VXLAN/NVGRE inner frame Outer VLAN tag to match (as bytes in network order)
9800  */
9801 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_OUTER_VLAN_OFST 128
9802 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_OUTER_VLAN_LEN 2
9803 /* VXLAN/NVGRE inner frame IP protocol to match (in low byte; set high byte to
9804  * 0)
9805  */
9806 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_IP_PROTO_OFST 130
9807 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_IP_PROTO_LEN 2
9808 /* VXLAN/NVGRE inner frame Firmware defined register 0 to match (reserved; set
9809  * to 0)
9810  */
9811 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF0_OFST 132
9812 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF0_LEN 4
9813 /* VXLAN/NVGRE inner frame Firmware defined register 1 to match (reserved; set
9814  * to 0)
9815  */
9816 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF1_OFST 136
9817 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF1_LEN 4
9818 /* VXLAN/NVGRE inner frame source IP address to match (as bytes in network
9819  * order; set last 12 bytes to 0 for IPv4 address)
9820  */
9821 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_IP_OFST 140
9822 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_IP_LEN 16
9823 /* VXLAN/NVGRE inner frame destination IP address to match (as bytes in network
9824  * order; set last 12 bytes to 0 for IPv4 address)
9825  */
9826 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_IP_OFST 156
9827 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_IP_LEN 16
9828
9829 /* MC_CMD_FILTER_OP_V3_IN msgrequest: FILTER_OP extension to support additional
9830  * filter actions for Intel's DPDK (Data Plane Development Kit, dpdk.org) via
9831  * its rte_flow API. This extension is only useful with the sfc_efx driver
9832  * included as part of DPDK, used in conjunction with the dpdk datapath
9833  * firmware variant.
9834  */
9835 #define MC_CMD_FILTER_OP_V3_IN_LEN 180
9836 /* identifies the type of operation requested */
9837 #define MC_CMD_FILTER_OP_V3_IN_OP_OFST 0
9838 #define MC_CMD_FILTER_OP_V3_IN_OP_LEN 4
9839 /*            Enum values, see field(s): */
9840 /*               MC_CMD_FILTER_OP_IN/OP */
9841 /* filter handle (for remove / unsubscribe operations) */
9842 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_OFST 4
9843 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LEN 8
9844 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LO_OFST 4
9845 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_HI_OFST 8
9846 /* The port ID associated with the v-adaptor which should contain this filter.
9847  */
9848 #define MC_CMD_FILTER_OP_V3_IN_PORT_ID_OFST 12
9849 #define MC_CMD_FILTER_OP_V3_IN_PORT_ID_LEN 4
9850 /* fields to include in match criteria */
9851 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FIELDS_OFST 16
9852 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FIELDS_LEN 4
9853 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_IP_LBN 0
9854 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_IP_WIDTH 1
9855 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_IP_LBN 1
9856 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_IP_WIDTH 1
9857 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_MAC_LBN 2
9858 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_MAC_WIDTH 1
9859 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_PORT_LBN 3
9860 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_PORT_WIDTH 1
9861 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_MAC_LBN 4
9862 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_MAC_WIDTH 1
9863 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_PORT_LBN 5
9864 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_PORT_WIDTH 1
9865 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ETHER_TYPE_LBN 6
9866 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ETHER_TYPE_WIDTH 1
9867 #define MC_CMD_FILTER_OP_V3_IN_MATCH_INNER_VLAN_LBN 7
9868 #define MC_CMD_FILTER_OP_V3_IN_MATCH_INNER_VLAN_WIDTH 1
9869 #define MC_CMD_FILTER_OP_V3_IN_MATCH_OUTER_VLAN_LBN 8
9870 #define MC_CMD_FILTER_OP_V3_IN_MATCH_OUTER_VLAN_WIDTH 1
9871 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IP_PROTO_LBN 9
9872 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IP_PROTO_WIDTH 1
9873 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FWDEF0_LBN 10
9874 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FWDEF0_WIDTH 1
9875 #define MC_CMD_FILTER_OP_V3_IN_MATCH_VNI_OR_VSID_LBN 11
9876 #define MC_CMD_FILTER_OP_V3_IN_MATCH_VNI_OR_VSID_WIDTH 1
9877 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_IP_LBN 12
9878 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_IP_WIDTH 1
9879 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_IP_LBN 13
9880 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_IP_WIDTH 1
9881 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_MAC_LBN 14
9882 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_MAC_WIDTH 1
9883 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_PORT_LBN 15
9884 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_PORT_WIDTH 1
9885 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_MAC_LBN 16
9886 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_MAC_WIDTH 1
9887 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_PORT_LBN 17
9888 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_PORT_WIDTH 1
9889 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_ETHER_TYPE_LBN 18
9890 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_ETHER_TYPE_WIDTH 1
9891 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_INNER_VLAN_LBN 19
9892 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_INNER_VLAN_WIDTH 1
9893 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_OUTER_VLAN_LBN 20
9894 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_OUTER_VLAN_WIDTH 1
9895 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_IP_PROTO_LBN 21
9896 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_IP_PROTO_WIDTH 1
9897 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF0_LBN 22
9898 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF0_WIDTH 1
9899 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF1_LBN 23
9900 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF1_WIDTH 1
9901 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_LBN 24
9902 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_WIDTH 1
9903 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_LBN 25
9904 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_WIDTH 1
9905 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
9906 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
9907 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
9908 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
9909 /* receive destination */
9910 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_OFST 20
9911 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_LEN 4
9912 /* enum: drop packets */
9913 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_DROP 0x0
9914 /* enum: receive to host */
9915 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_HOST 0x1
9916 /* enum: receive to MC */
9917 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_MC 0x2
9918 /* enum: loop back to TXDP 0 */
9919 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_TX0 0x3
9920 /* enum: loop back to TXDP 1 */
9921 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_TX1 0x4
9922 /* receive queue handle (for multiple queue modes, this is the base queue) */
9923 #define MC_CMD_FILTER_OP_V3_IN_RX_QUEUE_OFST 24
9924 #define MC_CMD_FILTER_OP_V3_IN_RX_QUEUE_LEN 4
9925 /* receive mode */
9926 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_OFST 28
9927 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_LEN 4
9928 /* enum: receive to just the specified queue */
9929 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_SIMPLE 0x0
9930 /* enum: receive to multiple queues using RSS context */
9931 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_RSS 0x1
9932 /* enum: receive to multiple queues using .1p mapping */
9933 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_DOT1P_MAPPING 0x2
9934 /* enum: install a filter entry that will never match; for test purposes only
9935  */
9936 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
9937 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
9938  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
9939  * MC_CMD_DOT1P_MAPPING_ALLOC.
9940  */
9941 #define MC_CMD_FILTER_OP_V3_IN_RX_CONTEXT_OFST 32
9942 #define MC_CMD_FILTER_OP_V3_IN_RX_CONTEXT_LEN 4
9943 /* transmit domain (reserved; set to 0) */
9944 #define MC_CMD_FILTER_OP_V3_IN_TX_DOMAIN_OFST 36
9945 #define MC_CMD_FILTER_OP_V3_IN_TX_DOMAIN_LEN 4
9946 /* transmit destination (either set the MAC and/or PM bits for explicit
9947  * control, or set this field to TX_DEST_DEFAULT for sensible default
9948  * behaviour)
9949  */
9950 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_OFST 40
9951 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_LEN 4
9952 /* enum: request default behaviour (based on filter type) */
9953 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_DEFAULT 0xffffffff
9954 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_MAC_LBN 0
9955 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_MAC_WIDTH 1
9956 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_PM_LBN 1
9957 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_PM_WIDTH 1
9958 /* source MAC address to match (as bytes in network order) */
9959 #define MC_CMD_FILTER_OP_V3_IN_SRC_MAC_OFST 44
9960 #define MC_CMD_FILTER_OP_V3_IN_SRC_MAC_LEN 6
9961 /* source port to match (as bytes in network order) */
9962 #define MC_CMD_FILTER_OP_V3_IN_SRC_PORT_OFST 50
9963 #define MC_CMD_FILTER_OP_V3_IN_SRC_PORT_LEN 2
9964 /* destination MAC address to match (as bytes in network order) */
9965 #define MC_CMD_FILTER_OP_V3_IN_DST_MAC_OFST 52
9966 #define MC_CMD_FILTER_OP_V3_IN_DST_MAC_LEN 6
9967 /* destination port to match (as bytes in network order) */
9968 #define MC_CMD_FILTER_OP_V3_IN_DST_PORT_OFST 58
9969 #define MC_CMD_FILTER_OP_V3_IN_DST_PORT_LEN 2
9970 /* Ethernet type to match (as bytes in network order) */
9971 #define MC_CMD_FILTER_OP_V3_IN_ETHER_TYPE_OFST 60
9972 #define MC_CMD_FILTER_OP_V3_IN_ETHER_TYPE_LEN 2
9973 /* Inner VLAN tag to match (as bytes in network order) */
9974 #define MC_CMD_FILTER_OP_V3_IN_INNER_VLAN_OFST 62
9975 #define MC_CMD_FILTER_OP_V3_IN_INNER_VLAN_LEN 2
9976 /* Outer VLAN tag to match (as bytes in network order) */
9977 #define MC_CMD_FILTER_OP_V3_IN_OUTER_VLAN_OFST 64
9978 #define MC_CMD_FILTER_OP_V3_IN_OUTER_VLAN_LEN 2
9979 /* IP protocol to match (in low byte; set high byte to 0) */
9980 #define MC_CMD_FILTER_OP_V3_IN_IP_PROTO_OFST 66
9981 #define MC_CMD_FILTER_OP_V3_IN_IP_PROTO_LEN 2
9982 /* Firmware defined register 0 to match (reserved; set to 0) */
9983 #define MC_CMD_FILTER_OP_V3_IN_FWDEF0_OFST 68
9984 #define MC_CMD_FILTER_OP_V3_IN_FWDEF0_LEN 4
9985 /* VNI (for VXLAN/Geneve, when IP protocol is UDP) or VSID (for NVGRE, when IP
9986  * protocol is GRE) to match (as bytes in network order; set last byte to 0 for
9987  * VXLAN/NVGRE, or 1 for Geneve)
9988  */
9989 #define MC_CMD_FILTER_OP_V3_IN_VNI_OR_VSID_OFST 72
9990 #define MC_CMD_FILTER_OP_V3_IN_VNI_OR_VSID_LEN 4
9991 #define MC_CMD_FILTER_OP_V3_IN_VNI_VALUE_LBN 0
9992 #define MC_CMD_FILTER_OP_V3_IN_VNI_VALUE_WIDTH 24
9993 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_LBN 24
9994 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_WIDTH 8
9995 /* enum: Match VXLAN traffic with this VNI */
9996 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_VXLAN 0x0
9997 /* enum: Match Geneve traffic with this VNI */
9998 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_GENEVE 0x1
9999 /* enum: Reserved for experimental development use */
10000 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_EXPERIMENTAL 0xfe
10001 #define MC_CMD_FILTER_OP_V3_IN_VSID_VALUE_LBN 0
10002 #define MC_CMD_FILTER_OP_V3_IN_VSID_VALUE_WIDTH 24
10003 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_LBN 24
10004 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_WIDTH 8
10005 /* enum: Match NVGRE traffic with this VSID */
10006 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_NVGRE 0x0
10007 /* source IP address to match (as bytes in network order; set last 12 bytes to
10008  * 0 for IPv4 address)
10009  */
10010 #define MC_CMD_FILTER_OP_V3_IN_SRC_IP_OFST 76
10011 #define MC_CMD_FILTER_OP_V3_IN_SRC_IP_LEN 16
10012 /* destination IP address to match (as bytes in network order; set last 12
10013  * bytes to 0 for IPv4 address)
10014  */
10015 #define MC_CMD_FILTER_OP_V3_IN_DST_IP_OFST 92
10016 #define MC_CMD_FILTER_OP_V3_IN_DST_IP_LEN 16
10017 /* VXLAN/NVGRE inner frame source MAC address to match (as bytes in network
10018  * order)
10019  */
10020 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_MAC_OFST 108
10021 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_MAC_LEN 6
10022 /* VXLAN/NVGRE inner frame source port to match (as bytes in network order) */
10023 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_PORT_OFST 114
10024 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_PORT_LEN 2
10025 /* VXLAN/NVGRE inner frame destination MAC address to match (as bytes in
10026  * network order)
10027  */
10028 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_MAC_OFST 116
10029 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_MAC_LEN 6
10030 /* VXLAN/NVGRE inner frame destination port to match (as bytes in network
10031  * order)
10032  */
10033 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_PORT_OFST 122
10034 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_PORT_LEN 2
10035 /* VXLAN/NVGRE inner frame Ethernet type to match (as bytes in network order)
10036  */
10037 #define MC_CMD_FILTER_OP_V3_IN_IFRM_ETHER_TYPE_OFST 124
10038 #define MC_CMD_FILTER_OP_V3_IN_IFRM_ETHER_TYPE_LEN 2
10039 /* VXLAN/NVGRE inner frame Inner VLAN tag to match (as bytes in network order)
10040  */
10041 #define MC_CMD_FILTER_OP_V3_IN_IFRM_INNER_VLAN_OFST 126
10042 #define MC_CMD_FILTER_OP_V3_IN_IFRM_INNER_VLAN_LEN 2
10043 /* VXLAN/NVGRE inner frame Outer VLAN tag to match (as bytes in network order)
10044  */
10045 #define MC_CMD_FILTER_OP_V3_IN_IFRM_OUTER_VLAN_OFST 128
10046 #define MC_CMD_FILTER_OP_V3_IN_IFRM_OUTER_VLAN_LEN 2
10047 /* VXLAN/NVGRE inner frame IP protocol to match (in low byte; set high byte to
10048  * 0)
10049  */
10050 #define MC_CMD_FILTER_OP_V3_IN_IFRM_IP_PROTO_OFST 130
10051 #define MC_CMD_FILTER_OP_V3_IN_IFRM_IP_PROTO_LEN 2
10052 /* VXLAN/NVGRE inner frame Firmware defined register 0 to match (reserved; set
10053  * to 0)
10054  */
10055 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF0_OFST 132
10056 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF0_LEN 4
10057 /* VXLAN/NVGRE inner frame Firmware defined register 1 to match (reserved; set
10058  * to 0)
10059  */
10060 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF1_OFST 136
10061 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF1_LEN 4
10062 /* VXLAN/NVGRE inner frame source IP address to match (as bytes in network
10063  * order; set last 12 bytes to 0 for IPv4 address)
10064  */
10065 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_IP_OFST 140
10066 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_IP_LEN 16
10067 /* VXLAN/NVGRE inner frame destination IP address to match (as bytes in network
10068  * order; set last 12 bytes to 0 for IPv4 address)
10069  */
10070 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_IP_OFST 156
10071 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_IP_LEN 16
10072 /* Set an action for all packets matching this filter. The DPDK driver and dpdk
10073  * f/w variant use their own specific delivery structures, which are documented
10074  * in the DPDK Firmware Driver Interface (SF-119419-TC). Requesting anything
10075  * other than MATCH_ACTION_NONE when the NIC is running another f/w variant
10076  * will cause the filter insertion to fail with ENOTSUP.
10077  */
10078 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_OFST 172
10079 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_LEN 4
10080 /* enum: do nothing extra */
10081 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_NONE 0x0
10082 /* enum: Set the match flag in the packet prefix for packets matching the
10083  * filter (only with dpdk firmware, otherwise fails with ENOTSUP). Used to
10084  * support the DPDK rte_flow "FLAG" action.
10085  */
10086 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_FLAG 0x1
10087 /* enum: Insert MATCH_MARK_VALUE into the packet prefix for packets matching
10088  * the filter (only with dpdk firmware, otherwise fails with ENOTSUP). Used to
10089  * support the DPDK rte_flow "MARK" action.
10090  */
10091 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_MARK 0x2
10092 /* the mark value for MATCH_ACTION_MARK. Requesting a value larger than the
10093  * maximum (obtained from MC_CMD_GET_CAPABILITIES_V5/FILTER_ACTION_MARK_MAX)
10094  * will cause the filter insertion to fail with EINVAL.
10095  */
10096 #define MC_CMD_FILTER_OP_V3_IN_MATCH_MARK_VALUE_OFST 176
10097 #define MC_CMD_FILTER_OP_V3_IN_MATCH_MARK_VALUE_LEN 4
10098
10099 /* MC_CMD_FILTER_OP_OUT msgresponse */
10100 #define MC_CMD_FILTER_OP_OUT_LEN 12
10101 /* identifies the type of operation requested */
10102 #define MC_CMD_FILTER_OP_OUT_OP_OFST 0
10103 #define MC_CMD_FILTER_OP_OUT_OP_LEN 4
10104 /*            Enum values, see field(s): */
10105 /*               MC_CMD_FILTER_OP_IN/OP */
10106 /* Returned filter handle (for insert / subscribe operations). Note that these
10107  * handles should be considered opaque to the host, although a value of
10108  * 0xFFFFFFFF_FFFFFFFF is guaranteed never to be a valid handle.
10109  */
10110 #define MC_CMD_FILTER_OP_OUT_HANDLE_OFST 4
10111 #define MC_CMD_FILTER_OP_OUT_HANDLE_LEN 8
10112 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_OFST 4
10113 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_OFST 8
10114 /* enum: guaranteed invalid filter handle (low 32 bits) */
10115 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_INVALID 0xffffffff
10116 /* enum: guaranteed invalid filter handle (high 32 bits) */
10117 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_INVALID 0xffffffff
10118
10119 /* MC_CMD_FILTER_OP_EXT_OUT msgresponse */
10120 #define MC_CMD_FILTER_OP_EXT_OUT_LEN 12
10121 /* identifies the type of operation requested */
10122 #define MC_CMD_FILTER_OP_EXT_OUT_OP_OFST 0
10123 #define MC_CMD_FILTER_OP_EXT_OUT_OP_LEN 4
10124 /*            Enum values, see field(s): */
10125 /*               MC_CMD_FILTER_OP_EXT_IN/OP */
10126 /* Returned filter handle (for insert / subscribe operations). Note that these
10127  * handles should be considered opaque to the host, although a value of
10128  * 0xFFFFFFFF_FFFFFFFF is guaranteed never to be a valid handle.
10129  */
10130 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_OFST 4
10131 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LEN 8
10132 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LO_OFST 4
10133 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_HI_OFST 8
10134 /*            Enum values, see field(s): */
10135 /*               MC_CMD_FILTER_OP_OUT/HANDLE */
10136
10137
10138 /***********************************/
10139 /* MC_CMD_GET_PARSER_DISP_INFO
10140  * Get information related to the parser-dispatcher subsystem
10141  */
10142 #define MC_CMD_GET_PARSER_DISP_INFO 0xe4
10143 #undef  MC_CMD_0xe4_PRIVILEGE_CTG
10144
10145 #define MC_CMD_0xe4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10146
10147 /* MC_CMD_GET_PARSER_DISP_INFO_IN msgrequest */
10148 #define MC_CMD_GET_PARSER_DISP_INFO_IN_LEN 4
10149 /* identifies the type of operation requested */
10150 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_OFST 0
10151 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_LEN 4
10152 /* enum: read the list of supported RX filter matches */
10153 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SUPPORTED_RX_MATCHES 0x1
10154 /* enum: read flags indicating restrictions on filter insertion for the calling
10155  * client
10156  */
10157 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_RESTRICTIONS 0x2
10158 /* enum: read properties relating to security rules (Medford-only; for use by
10159  * SolarSecure apps, not directly by drivers. See SF-114946-SW.)
10160  */
10161 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SECURITY_RULE_INFO 0x3
10162 /* enum: read the list of supported RX filter matches for VXLAN/NVGRE
10163  * encapsulated frames, which follow a different match sequence to normal
10164  * frames (Medford only)
10165  */
10166 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SUPPORTED_ENCAP_RX_MATCHES 0x4
10167
10168 /* MC_CMD_GET_PARSER_DISP_INFO_OUT msgresponse */
10169 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMIN 8
10170 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMAX 252
10171 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMAX_MCDI2 1020
10172 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LEN(num) (8+4*(num))
10173 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_NUM(len) (((len)-8)/4)
10174 /* identifies the type of operation requested */
10175 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_OP_OFST 0
10176 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_OP_LEN 4
10177 /*            Enum values, see field(s): */
10178 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
10179 /* number of supported match types */
10180 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_NUM_SUPPORTED_MATCHES_OFST 4
10181 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_NUM_SUPPORTED_MATCHES_LEN 4
10182 /* array of supported match types (valid MATCH_FIELDS values for
10183  * MC_CMD_FILTER_OP) sorted in decreasing priority order
10184  */
10185 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_OFST 8
10186 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_LEN 4
10187 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MINNUM 0
10188 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MAXNUM 61
10189 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MAXNUM_MCDI2 253
10190
10191 /* MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT msgresponse */
10192 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_LEN 8
10193 /* identifies the type of operation requested */
10194 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_OP_OFST 0
10195 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_OP_LEN 4
10196 /*            Enum values, see field(s): */
10197 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
10198 /* bitfield of filter insertion restrictions */
10199 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_RESTRICTION_FLAGS_OFST 4
10200 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_RESTRICTION_FLAGS_LEN 4
10201 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_DST_IP_MCAST_ONLY_LBN 0
10202 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_DST_IP_MCAST_ONLY_WIDTH 1
10203
10204 /* MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT msgresponse:
10205  * GET_PARSER_DISP_INFO response format for OP_GET_SECURITY_RULE_INFO.
10206  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
10207  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
10208  * been used in any released code and may change during development. This note
10209  * will be removed once it is regarded as stable.
10210  */
10211 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_LEN 36
10212 /* identifies the type of operation requested */
10213 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_OP_OFST 0
10214 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_OP_LEN 4
10215 /*            Enum values, see field(s): */
10216 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
10217 /* a version number representing the set of rule lookups that are implemented
10218  * by the currently running firmware
10219  */
10220 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_OFST 4
10221 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_LEN 4
10222 /* enum: implements lookup sequences described in SF-114946-SW draft C */
10223 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_SF_114946_SW_C 0x0
10224 /* the number of nodes in the subnet map */
10225 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_NODES_OFST 8
10226 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_NODES_LEN 4
10227 /* the number of entries in one subnet map node */
10228 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_ENTRIES_PER_NODE_OFST 12
10229 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_ENTRIES_PER_NODE_LEN 4
10230 /* minimum valid value for a subnet ID in a subnet map leaf */
10231 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MIN_OFST 16
10232 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MIN_LEN 4
10233 /* maximum valid value for a subnet ID in a subnet map leaf */
10234 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MAX_OFST 20
10235 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MAX_LEN 4
10236 /* the number of entries in the local and remote port range maps */
10237 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_TREE_NUM_ENTRIES_OFST 24
10238 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_TREE_NUM_ENTRIES_LEN 4
10239 /* minimum valid value for a portrange ID in a port range map leaf */
10240 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MIN_OFST 28
10241 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MIN_LEN 4
10242 /* maximum valid value for a portrange ID in a port range map leaf */
10243 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MAX_OFST 32
10244 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MAX_LEN 4
10245
10246
10247 /***********************************/
10248 /* MC_CMD_PARSER_DISP_RW
10249  * Direct read/write of parser-dispatcher state (DICPUs and LUE) for debugging.
10250  * Please note that this interface is only of use to debug tools which have
10251  * knowledge of firmware and hardware data structures; nothing here is intended
10252  * for use by normal driver code. Note that although this command is in the
10253  * Admin privilege group, in tamperproof adapters, only read operations are
10254  * permitted.
10255  */
10256 #define MC_CMD_PARSER_DISP_RW 0xe5
10257 #undef  MC_CMD_0xe5_PRIVILEGE_CTG
10258
10259 #define MC_CMD_0xe5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
10260
10261 /* MC_CMD_PARSER_DISP_RW_IN msgrequest */
10262 #define MC_CMD_PARSER_DISP_RW_IN_LEN 32
10263 /* identifies the target of the operation */
10264 #define MC_CMD_PARSER_DISP_RW_IN_TARGET_OFST 0
10265 #define MC_CMD_PARSER_DISP_RW_IN_TARGET_LEN 4
10266 /* enum: RX dispatcher CPU */
10267 #define MC_CMD_PARSER_DISP_RW_IN_RX_DICPU 0x0
10268 /* enum: TX dispatcher CPU */
10269 #define MC_CMD_PARSER_DISP_RW_IN_TX_DICPU 0x1
10270 /* enum: Lookup engine (with original metadata format). Deprecated; used only
10271  * by cmdclient as a fallback for very old Huntington firmware, and not
10272  * supported in firmware beyond v6.4.0.1005. Use LUE_VERSIONED_METADATA
10273  * instead.
10274  */
10275 #define MC_CMD_PARSER_DISP_RW_IN_LUE 0x2
10276 /* enum: Lookup engine (with requested metadata format) */
10277 #define MC_CMD_PARSER_DISP_RW_IN_LUE_VERSIONED_METADATA 0x3
10278 /* enum: RX0 dispatcher CPU (alias for RX_DICPU; Medford has 2 RX DICPUs) */
10279 #define MC_CMD_PARSER_DISP_RW_IN_RX0_DICPU 0x0
10280 /* enum: RX1 dispatcher CPU (only valid for Medford) */
10281 #define MC_CMD_PARSER_DISP_RW_IN_RX1_DICPU 0x4
10282 /* enum: Miscellaneous other state (only valid for Medford) */
10283 #define MC_CMD_PARSER_DISP_RW_IN_MISC_STATE 0x5
10284 /* identifies the type of operation requested */
10285 #define MC_CMD_PARSER_DISP_RW_IN_OP_OFST 4
10286 #define MC_CMD_PARSER_DISP_RW_IN_OP_LEN 4
10287 /* enum: Read a word of DICPU DMEM or a LUE entry */
10288 #define MC_CMD_PARSER_DISP_RW_IN_READ 0x0
10289 /* enum: Write a word of DICPU DMEM or a LUE entry. Not permitted on
10290  * tamperproof adapters.
10291  */
10292 #define MC_CMD_PARSER_DISP_RW_IN_WRITE 0x1
10293 /* enum: Read-modify-write a word of DICPU DMEM (not valid for LUE). Not
10294  * permitted on tamperproof adapters.
10295  */
10296 #define MC_CMD_PARSER_DISP_RW_IN_RMW 0x2
10297 /* data memory address (DICPU targets) or LUE index (LUE targets) */
10298 #define MC_CMD_PARSER_DISP_RW_IN_ADDRESS_OFST 8
10299 #define MC_CMD_PARSER_DISP_RW_IN_ADDRESS_LEN 4
10300 /* selector (for MISC_STATE target) */
10301 #define MC_CMD_PARSER_DISP_RW_IN_SELECTOR_OFST 8
10302 #define MC_CMD_PARSER_DISP_RW_IN_SELECTOR_LEN 4
10303 /* enum: Port to datapath mapping */
10304 #define MC_CMD_PARSER_DISP_RW_IN_PORT_DP_MAPPING 0x1
10305 /* value to write (for DMEM writes) */
10306 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_WRITE_VALUE_OFST 12
10307 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_WRITE_VALUE_LEN 4
10308 /* XOR value (for DMEM read-modify-writes: new = (old & mask) ^ value) */
10309 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_XOR_VALUE_OFST 12
10310 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_XOR_VALUE_LEN 4
10311 /* AND mask (for DMEM read-modify-writes: new = (old & mask) ^ value) */
10312 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_AND_MASK_OFST 16
10313 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_AND_MASK_LEN 4
10314 /* metadata format (for LUE reads using LUE_VERSIONED_METADATA) */
10315 #define MC_CMD_PARSER_DISP_RW_IN_LUE_READ_METADATA_VERSION_OFST 12
10316 #define MC_CMD_PARSER_DISP_RW_IN_LUE_READ_METADATA_VERSION_LEN 4
10317 /* value to write (for LUE writes) */
10318 #define MC_CMD_PARSER_DISP_RW_IN_LUE_WRITE_VALUE_OFST 12
10319 #define MC_CMD_PARSER_DISP_RW_IN_LUE_WRITE_VALUE_LEN 20
10320
10321 /* MC_CMD_PARSER_DISP_RW_OUT msgresponse */
10322 #define MC_CMD_PARSER_DISP_RW_OUT_LEN 52
10323 /* value read (for DMEM reads) */
10324 #define MC_CMD_PARSER_DISP_RW_OUT_DMEM_READ_VALUE_OFST 0
10325 #define MC_CMD_PARSER_DISP_RW_OUT_DMEM_READ_VALUE_LEN 4
10326 /* value read (for LUE reads) */
10327 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_READ_VALUE_OFST 0
10328 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_READ_VALUE_LEN 20
10329 /* up to 8 32-bit words of additional soft state from the LUE manager (the
10330  * exact content is firmware-dependent and intended only for debug use)
10331  */
10332 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_MGR_STATE_OFST 20
10333 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_MGR_STATE_LEN 32
10334 /* datapath(s) used for each port (for MISC_STATE PORT_DP_MAPPING selector) */
10335 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_OFST 0
10336 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_LEN 4
10337 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_NUM 4
10338 #define MC_CMD_PARSER_DISP_RW_OUT_DP0 0x1 /* enum */
10339 #define MC_CMD_PARSER_DISP_RW_OUT_DP1 0x2 /* enum */
10340
10341
10342 /***********************************/
10343 /* MC_CMD_GET_PF_COUNT
10344  * Get number of PFs on the device.
10345  */
10346 #define MC_CMD_GET_PF_COUNT 0xb6
10347 #undef  MC_CMD_0xb6_PRIVILEGE_CTG
10348
10349 #define MC_CMD_0xb6_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10350
10351 /* MC_CMD_GET_PF_COUNT_IN msgrequest */
10352 #define MC_CMD_GET_PF_COUNT_IN_LEN 0
10353
10354 /* MC_CMD_GET_PF_COUNT_OUT msgresponse */
10355 #define MC_CMD_GET_PF_COUNT_OUT_LEN 1
10356 /* Identifies the number of PFs on the device. */
10357 #define MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_OFST 0
10358 #define MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_LEN 1
10359
10360
10361 /***********************************/
10362 /* MC_CMD_SET_PF_COUNT
10363  * Set number of PFs on the device.
10364  */
10365 #define MC_CMD_SET_PF_COUNT 0xb7
10366
10367 /* MC_CMD_SET_PF_COUNT_IN msgrequest */
10368 #define MC_CMD_SET_PF_COUNT_IN_LEN 4
10369 /* New number of PFs on the device. */
10370 #define MC_CMD_SET_PF_COUNT_IN_PF_COUNT_OFST 0
10371 #define MC_CMD_SET_PF_COUNT_IN_PF_COUNT_LEN 4
10372
10373 /* MC_CMD_SET_PF_COUNT_OUT msgresponse */
10374 #define MC_CMD_SET_PF_COUNT_OUT_LEN 0
10375
10376
10377 /***********************************/
10378 /* MC_CMD_GET_PORT_ASSIGNMENT
10379  * Get port assignment for current PCI function.
10380  */
10381 #define MC_CMD_GET_PORT_ASSIGNMENT 0xb8
10382 #undef  MC_CMD_0xb8_PRIVILEGE_CTG
10383
10384 #define MC_CMD_0xb8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10385
10386 /* MC_CMD_GET_PORT_ASSIGNMENT_IN msgrequest */
10387 #define MC_CMD_GET_PORT_ASSIGNMENT_IN_LEN 0
10388
10389 /* MC_CMD_GET_PORT_ASSIGNMENT_OUT msgresponse */
10390 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_LEN 4
10391 /* Identifies the port assignment for this function. */
10392 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_PORT_OFST 0
10393 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_PORT_LEN 4
10394
10395
10396 /***********************************/
10397 /* MC_CMD_SET_PORT_ASSIGNMENT
10398  * Set port assignment for current PCI function.
10399  */
10400 #define MC_CMD_SET_PORT_ASSIGNMENT 0xb9
10401 #undef  MC_CMD_0xb9_PRIVILEGE_CTG
10402
10403 #define MC_CMD_0xb9_PRIVILEGE_CTG SRIOV_CTG_ADMIN
10404
10405 /* MC_CMD_SET_PORT_ASSIGNMENT_IN msgrequest */
10406 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_LEN 4
10407 /* Identifies the port assignment for this function. */
10408 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_PORT_OFST 0
10409 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_PORT_LEN 4
10410
10411 /* MC_CMD_SET_PORT_ASSIGNMENT_OUT msgresponse */
10412 #define MC_CMD_SET_PORT_ASSIGNMENT_OUT_LEN 0
10413
10414
10415 /***********************************/
10416 /* MC_CMD_ALLOC_VIS
10417  * Allocate VIs for current PCI function.
10418  */
10419 #define MC_CMD_ALLOC_VIS 0x8b
10420 #undef  MC_CMD_0x8b_PRIVILEGE_CTG
10421
10422 #define MC_CMD_0x8b_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10423
10424 /* MC_CMD_ALLOC_VIS_IN msgrequest */
10425 #define MC_CMD_ALLOC_VIS_IN_LEN 8
10426 /* The minimum number of VIs that is acceptable */
10427 #define MC_CMD_ALLOC_VIS_IN_MIN_VI_COUNT_OFST 0
10428 #define MC_CMD_ALLOC_VIS_IN_MIN_VI_COUNT_LEN 4
10429 /* The maximum number of VIs that would be useful */
10430 #define MC_CMD_ALLOC_VIS_IN_MAX_VI_COUNT_OFST 4
10431 #define MC_CMD_ALLOC_VIS_IN_MAX_VI_COUNT_LEN 4
10432
10433 /* MC_CMD_ALLOC_VIS_OUT msgresponse: Huntington-compatible VI_ALLOC request.
10434  * Use extended version in new code.
10435  */
10436 #define MC_CMD_ALLOC_VIS_OUT_LEN 8
10437 /* The number of VIs allocated on this function */
10438 #define MC_CMD_ALLOC_VIS_OUT_VI_COUNT_OFST 0
10439 #define MC_CMD_ALLOC_VIS_OUT_VI_COUNT_LEN 4
10440 /* The base absolute VI number allocated to this function. Required to
10441  * correctly interpret wakeup events.
10442  */
10443 #define MC_CMD_ALLOC_VIS_OUT_VI_BASE_OFST 4
10444 #define MC_CMD_ALLOC_VIS_OUT_VI_BASE_LEN 4
10445
10446 /* MC_CMD_ALLOC_VIS_EXT_OUT msgresponse */
10447 #define MC_CMD_ALLOC_VIS_EXT_OUT_LEN 12
10448 /* The number of VIs allocated on this function */
10449 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_COUNT_OFST 0
10450 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_COUNT_LEN 4
10451 /* The base absolute VI number allocated to this function. Required to
10452  * correctly interpret wakeup events.
10453  */
10454 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_BASE_OFST 4
10455 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_BASE_LEN 4
10456 /* Function's port vi_shift value (always 0 on Huntington) */
10457 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_SHIFT_OFST 8
10458 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_SHIFT_LEN 4
10459
10460
10461 /***********************************/
10462 /* MC_CMD_FREE_VIS
10463  * Free VIs for current PCI function. Any linked PIO buffers will be unlinked,
10464  * but not freed.
10465  */
10466 #define MC_CMD_FREE_VIS 0x8c
10467 #undef  MC_CMD_0x8c_PRIVILEGE_CTG
10468
10469 #define MC_CMD_0x8c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10470
10471 /* MC_CMD_FREE_VIS_IN msgrequest */
10472 #define MC_CMD_FREE_VIS_IN_LEN 0
10473
10474 /* MC_CMD_FREE_VIS_OUT msgresponse */
10475 #define MC_CMD_FREE_VIS_OUT_LEN 0
10476
10477
10478 /***********************************/
10479 /* MC_CMD_GET_SRIOV_CFG
10480  * Get SRIOV config for this PF.
10481  */
10482 #define MC_CMD_GET_SRIOV_CFG 0xba
10483 #undef  MC_CMD_0xba_PRIVILEGE_CTG
10484
10485 #define MC_CMD_0xba_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10486
10487 /* MC_CMD_GET_SRIOV_CFG_IN msgrequest */
10488 #define MC_CMD_GET_SRIOV_CFG_IN_LEN 0
10489
10490 /* MC_CMD_GET_SRIOV_CFG_OUT msgresponse */
10491 #define MC_CMD_GET_SRIOV_CFG_OUT_LEN 20
10492 /* Number of VFs currently enabled. */
10493 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_CURRENT_OFST 0
10494 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_CURRENT_LEN 4
10495 /* Max number of VFs before sriov stride and offset may need to be changed. */
10496 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_MAX_OFST 4
10497 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_MAX_LEN 4
10498 #define MC_CMD_GET_SRIOV_CFG_OUT_FLAGS_OFST 8
10499 #define MC_CMD_GET_SRIOV_CFG_OUT_FLAGS_LEN 4
10500 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_LBN 0
10501 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_WIDTH 1
10502 /* RID offset of first VF from PF. */
10503 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_OFFSET_OFST 12
10504 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_OFFSET_LEN 4
10505 /* RID offset of each subsequent VF from the previous. */
10506 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_STRIDE_OFST 16
10507 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_STRIDE_LEN 4
10508
10509
10510 /***********************************/
10511 /* MC_CMD_SET_SRIOV_CFG
10512  * Set SRIOV config for this PF.
10513  */
10514 #define MC_CMD_SET_SRIOV_CFG 0xbb
10515 #undef  MC_CMD_0xbb_PRIVILEGE_CTG
10516
10517 #define MC_CMD_0xbb_PRIVILEGE_CTG SRIOV_CTG_ADMIN
10518
10519 /* MC_CMD_SET_SRIOV_CFG_IN msgrequest */
10520 #define MC_CMD_SET_SRIOV_CFG_IN_LEN 20
10521 /* Number of VFs currently enabled. */
10522 #define MC_CMD_SET_SRIOV_CFG_IN_VF_CURRENT_OFST 0
10523 #define MC_CMD_SET_SRIOV_CFG_IN_VF_CURRENT_LEN 4
10524 /* Max number of VFs before sriov stride and offset may need to be changed. */
10525 #define MC_CMD_SET_SRIOV_CFG_IN_VF_MAX_OFST 4
10526 #define MC_CMD_SET_SRIOV_CFG_IN_VF_MAX_LEN 4
10527 #define MC_CMD_SET_SRIOV_CFG_IN_FLAGS_OFST 8
10528 #define MC_CMD_SET_SRIOV_CFG_IN_FLAGS_LEN 4
10529 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_LBN 0
10530 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_WIDTH 1
10531 /* RID offset of first VF from PF, or 0 for no change, or
10532  * MC_CMD_RESOURCE_INSTANCE_ANY to allow the system to allocate an offset.
10533  */
10534 #define MC_CMD_SET_SRIOV_CFG_IN_VF_OFFSET_OFST 12
10535 #define MC_CMD_SET_SRIOV_CFG_IN_VF_OFFSET_LEN 4
10536 /* RID offset of each subsequent VF from the previous, 0 for no change, or
10537  * MC_CMD_RESOURCE_INSTANCE_ANY to allow the system to allocate a stride.
10538  */
10539 #define MC_CMD_SET_SRIOV_CFG_IN_VF_STRIDE_OFST 16
10540 #define MC_CMD_SET_SRIOV_CFG_IN_VF_STRIDE_LEN 4
10541
10542 /* MC_CMD_SET_SRIOV_CFG_OUT msgresponse */
10543 #define MC_CMD_SET_SRIOV_CFG_OUT_LEN 0
10544
10545
10546 /***********************************/
10547 /* MC_CMD_GET_VI_ALLOC_INFO
10548  * Get information about number of VI's and base VI number allocated to this
10549  * function.
10550  */
10551 #define MC_CMD_GET_VI_ALLOC_INFO 0x8d
10552 #undef  MC_CMD_0x8d_PRIVILEGE_CTG
10553
10554 #define MC_CMD_0x8d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10555
10556 /* MC_CMD_GET_VI_ALLOC_INFO_IN msgrequest */
10557 #define MC_CMD_GET_VI_ALLOC_INFO_IN_LEN 0
10558
10559 /* MC_CMD_GET_VI_ALLOC_INFO_OUT msgresponse */
10560 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_LEN 12
10561 /* The number of VIs allocated on this function */
10562 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_COUNT_OFST 0
10563 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_COUNT_LEN 4
10564 /* The base absolute VI number allocated to this function. Required to
10565  * correctly interpret wakeup events.
10566  */
10567 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_BASE_OFST 4
10568 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_BASE_LEN 4
10569 /* Function's port vi_shift value (always 0 on Huntington) */
10570 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_SHIFT_OFST 8
10571 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_SHIFT_LEN 4
10572
10573
10574 /***********************************/
10575 /* MC_CMD_DUMP_VI_STATE
10576  * For CmdClient use. Dump pertinent information on a specific absolute VI.
10577  */
10578 #define MC_CMD_DUMP_VI_STATE 0x8e
10579 #undef  MC_CMD_0x8e_PRIVILEGE_CTG
10580
10581 #define MC_CMD_0x8e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10582
10583 /* MC_CMD_DUMP_VI_STATE_IN msgrequest */
10584 #define MC_CMD_DUMP_VI_STATE_IN_LEN 4
10585 /* The VI number to query. */
10586 #define MC_CMD_DUMP_VI_STATE_IN_VI_NUMBER_OFST 0
10587 #define MC_CMD_DUMP_VI_STATE_IN_VI_NUMBER_LEN 4
10588
10589 /* MC_CMD_DUMP_VI_STATE_OUT msgresponse */
10590 #define MC_CMD_DUMP_VI_STATE_OUT_LEN 96
10591 /* The PF part of the function owning this VI. */
10592 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_PF_OFST 0
10593 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_PF_LEN 2
10594 /* The VF part of the function owning this VI. */
10595 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_VF_OFST 2
10596 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_VF_LEN 2
10597 /* Base of VIs allocated to this function. */
10598 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_BASE_OFST 4
10599 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_BASE_LEN 2
10600 /* Count of VIs allocated to the owner function. */
10601 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_COUNT_OFST 6
10602 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_COUNT_LEN 2
10603 /* Base interrupt vector allocated to this function. */
10604 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_BASE_OFST 8
10605 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_BASE_LEN 2
10606 /* Number of interrupt vectors allocated to this function. */
10607 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_COUNT_OFST 10
10608 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_COUNT_LEN 2
10609 /* Raw evq ptr table data. */
10610 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_OFST 12
10611 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LEN 8
10612 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LO_OFST 12
10613 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_HI_OFST 16
10614 /* Raw evq timer table data. */
10615 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_OFST 20
10616 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LEN 8
10617 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LO_OFST 20
10618 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_HI_OFST 24
10619 /* Combined metadata field. */
10620 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_OFST 28
10621 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_LEN 4
10622 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_BASE_LBN 0
10623 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_BASE_WIDTH 16
10624 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_NPAGES_LBN 16
10625 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_NPAGES_WIDTH 8
10626 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_WKUP_REF_LBN 24
10627 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_WKUP_REF_WIDTH 8
10628 /* TXDPCPU raw table data for queue. */
10629 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_OFST 32
10630 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LEN 8
10631 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LO_OFST 32
10632 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_HI_OFST 36
10633 /* TXDPCPU raw table data for queue. */
10634 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_OFST 40
10635 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LEN 8
10636 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LO_OFST 40
10637 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_HI_OFST 44
10638 /* TXDPCPU raw table data for queue. */
10639 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_OFST 48
10640 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LEN 8
10641 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LO_OFST 48
10642 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_HI_OFST 52
10643 /* Combined metadata field. */
10644 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_OFST 56
10645 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LEN 8
10646 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LO_OFST 56
10647 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_HI_OFST 60
10648 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_BASE_LBN 0
10649 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_BASE_WIDTH 16
10650 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_NPAGES_LBN 16
10651 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_NPAGES_WIDTH 8
10652 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_QSTATE_LBN 24
10653 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_QSTATE_WIDTH 8
10654 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_WAITCOUNT_LBN 32
10655 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_WAITCOUNT_WIDTH 8
10656 #define MC_CMD_DUMP_VI_STATE_OUT_VI_PADDING_LBN 40
10657 #define MC_CMD_DUMP_VI_STATE_OUT_VI_PADDING_WIDTH 24
10658 /* RXDPCPU raw table data for queue. */
10659 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_OFST 64
10660 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LEN 8
10661 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LO_OFST 64
10662 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_HI_OFST 68
10663 /* RXDPCPU raw table data for queue. */
10664 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_OFST 72
10665 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LEN 8
10666 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LO_OFST 72
10667 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_HI_OFST 76
10668 /* Reserved, currently 0. */
10669 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_OFST 80
10670 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LEN 8
10671 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LO_OFST 80
10672 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_HI_OFST 84
10673 /* Combined metadata field. */
10674 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_OFST 88
10675 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LEN 8
10676 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LO_OFST 88
10677 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_HI_OFST 92
10678 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_BASE_LBN 0
10679 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_BASE_WIDTH 16
10680 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_NPAGES_LBN 16
10681 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_NPAGES_WIDTH 8
10682 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_QSTATE_LBN 24
10683 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_QSTATE_WIDTH 8
10684 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_WAITCOUNT_LBN 32
10685 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_WAITCOUNT_WIDTH 8
10686
10687
10688 /***********************************/
10689 /* MC_CMD_ALLOC_PIOBUF
10690  * Allocate a push I/O buffer for later use with a tx queue.
10691  */
10692 #define MC_CMD_ALLOC_PIOBUF 0x8f
10693 #undef  MC_CMD_0x8f_PRIVILEGE_CTG
10694
10695 #define MC_CMD_0x8f_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
10696
10697 /* MC_CMD_ALLOC_PIOBUF_IN msgrequest */
10698 #define MC_CMD_ALLOC_PIOBUF_IN_LEN 0
10699
10700 /* MC_CMD_ALLOC_PIOBUF_OUT msgresponse */
10701 #define MC_CMD_ALLOC_PIOBUF_OUT_LEN 4
10702 /* Handle for allocated push I/O buffer. */
10703 #define MC_CMD_ALLOC_PIOBUF_OUT_PIOBUF_HANDLE_OFST 0
10704 #define MC_CMD_ALLOC_PIOBUF_OUT_PIOBUF_HANDLE_LEN 4
10705
10706
10707 /***********************************/
10708 /* MC_CMD_FREE_PIOBUF
10709  * Free a push I/O buffer.
10710  */
10711 #define MC_CMD_FREE_PIOBUF 0x90
10712 #undef  MC_CMD_0x90_PRIVILEGE_CTG
10713
10714 #define MC_CMD_0x90_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
10715
10716 /* MC_CMD_FREE_PIOBUF_IN msgrequest */
10717 #define MC_CMD_FREE_PIOBUF_IN_LEN 4
10718 /* Handle for allocated push I/O buffer. */
10719 #define MC_CMD_FREE_PIOBUF_IN_PIOBUF_HANDLE_OFST 0
10720 #define MC_CMD_FREE_PIOBUF_IN_PIOBUF_HANDLE_LEN 4
10721
10722 /* MC_CMD_FREE_PIOBUF_OUT msgresponse */
10723 #define MC_CMD_FREE_PIOBUF_OUT_LEN 0
10724
10725
10726 /***********************************/
10727 /* MC_CMD_GET_VI_TLP_PROCESSING
10728  * Get TLP steering and ordering information for a VI.
10729  */
10730 #define MC_CMD_GET_VI_TLP_PROCESSING 0xb0
10731 #undef  MC_CMD_0xb0_PRIVILEGE_CTG
10732
10733 #define MC_CMD_0xb0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10734
10735 /* MC_CMD_GET_VI_TLP_PROCESSING_IN msgrequest */
10736 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_LEN 4
10737 /* VI number to get information for. */
10738 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_INSTANCE_OFST 0
10739 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_INSTANCE_LEN 4
10740
10741 /* MC_CMD_GET_VI_TLP_PROCESSING_OUT msgresponse */
10742 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_LEN 4
10743 /* Transaction processing steering hint 1 for use with the Rx Queue. */
10744 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG1_RX_OFST 0
10745 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG1_RX_LEN 1
10746 /* Transaction processing steering hint 2 for use with the Ev Queue. */
10747 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG2_EV_OFST 1
10748 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG2_EV_LEN 1
10749 /* Use Relaxed ordering model for TLPs on this VI. */
10750 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_RELAXED_ORDERING_LBN 16
10751 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_RELAXED_ORDERING_WIDTH 1
10752 /* Use ID based ordering for TLPs on this VI. */
10753 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_ID_BASED_ORDERING_LBN 17
10754 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_ID_BASED_ORDERING_WIDTH 1
10755 /* Set no snoop bit for TLPs on this VI. */
10756 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_NO_SNOOP_LBN 18
10757 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_NO_SNOOP_WIDTH 1
10758 /* Enable TPH for TLPs on this VI. */
10759 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_ON_LBN 19
10760 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_ON_WIDTH 1
10761 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_DATA_OFST 0
10762 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_DATA_LEN 4
10763
10764
10765 /***********************************/
10766 /* MC_CMD_SET_VI_TLP_PROCESSING
10767  * Set TLP steering and ordering information for a VI.
10768  */
10769 #define MC_CMD_SET_VI_TLP_PROCESSING 0xb1
10770 #undef  MC_CMD_0xb1_PRIVILEGE_CTG
10771
10772 #define MC_CMD_0xb1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10773
10774 /* MC_CMD_SET_VI_TLP_PROCESSING_IN msgrequest */
10775 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_LEN 8
10776 /* VI number to set information for. */
10777 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_INSTANCE_OFST 0
10778 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_INSTANCE_LEN 4
10779 /* Transaction processing steering hint 1 for use with the Rx Queue. */
10780 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG1_RX_OFST 4
10781 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG1_RX_LEN 1
10782 /* Transaction processing steering hint 2 for use with the Ev Queue. */
10783 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG2_EV_OFST 5
10784 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG2_EV_LEN 1
10785 /* Use Relaxed ordering model for TLPs on this VI. */
10786 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_RELAXED_ORDERING_LBN 48
10787 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_RELAXED_ORDERING_WIDTH 1
10788 /* Use ID based ordering for TLPs on this VI. */
10789 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_ID_BASED_ORDERING_LBN 49
10790 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_ID_BASED_ORDERING_WIDTH 1
10791 /* Set the no snoop bit for TLPs on this VI. */
10792 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_NO_SNOOP_LBN 50
10793 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_NO_SNOOP_WIDTH 1
10794 /* Enable TPH for TLPs on this VI. */
10795 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_ON_LBN 51
10796 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_ON_WIDTH 1
10797 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_DATA_OFST 4
10798 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_DATA_LEN 4
10799
10800 /* MC_CMD_SET_VI_TLP_PROCESSING_OUT msgresponse */
10801 #define MC_CMD_SET_VI_TLP_PROCESSING_OUT_LEN 0
10802
10803
10804 /***********************************/
10805 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS
10806  * Get global PCIe steering and transaction processing configuration.
10807  */
10808 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS 0xbc
10809 #undef  MC_CMD_0xbc_PRIVILEGE_CTG
10810
10811 #define MC_CMD_0xbc_PRIVILEGE_CTG SRIOV_CTG_ADMIN
10812
10813 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN msgrequest */
10814 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_LEN 4
10815 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_OFST 0
10816 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_LEN 4
10817 /* enum: MISC. */
10818 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_MISC 0x0
10819 /* enum: IDO. */
10820 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_IDO 0x1
10821 /* enum: RO. */
10822 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_RO 0x2
10823 /* enum: TPH Type. */
10824 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_TPH_TYPE 0x3
10825
10826 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT msgresponse */
10827 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_LEN 8
10828 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_GLOBAL_CATEGORY_OFST 0
10829 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_GLOBAL_CATEGORY_LEN 4
10830 /*            Enum values, see field(s): */
10831 /*               MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN/TLP_GLOBAL_CATEGORY */
10832 /* Amalgamated TLP info word. */
10833 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_WORD_OFST 4
10834 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_WORD_LEN 4
10835 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_WTAG_EN_LBN 0
10836 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_WTAG_EN_WIDTH 1
10837 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_SPARE_LBN 1
10838 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_SPARE_WIDTH 31
10839 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_DL_EN_LBN 0
10840 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_DL_EN_WIDTH 1
10841 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_TX_EN_LBN 1
10842 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_TX_EN_WIDTH 1
10843 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_EV_EN_LBN 2
10844 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_EV_EN_WIDTH 1
10845 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_RX_EN_LBN 3
10846 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_RX_EN_WIDTH 1
10847 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_SPARE_LBN 4
10848 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_SPARE_WIDTH 28
10849 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_RXDMA_EN_LBN 0
10850 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_RXDMA_EN_WIDTH 1
10851 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_TXDMA_EN_LBN 1
10852 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_TXDMA_EN_WIDTH 1
10853 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_DL_EN_LBN 2
10854 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_DL_EN_WIDTH 1
10855 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_SPARE_LBN 3
10856 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_SPARE_WIDTH 29
10857 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_MSIX_LBN 0
10858 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_MSIX_WIDTH 2
10859 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_DL_LBN 2
10860 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_DL_WIDTH 2
10861 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_TX_LBN 4
10862 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_TX_WIDTH 2
10863 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_EV_LBN 6
10864 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_EV_WIDTH 2
10865 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_RX_LBN 8
10866 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_RX_WIDTH 2
10867 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TLP_TYPE_SPARE_LBN 9
10868 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TLP_TYPE_SPARE_WIDTH 23
10869
10870
10871 /***********************************/
10872 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS
10873  * Set global PCIe steering and transaction processing configuration.
10874  */
10875 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS 0xbd
10876 #undef  MC_CMD_0xbd_PRIVILEGE_CTG
10877
10878 #define MC_CMD_0xbd_PRIVILEGE_CTG SRIOV_CTG_ADMIN
10879
10880 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN msgrequest */
10881 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_LEN 8
10882 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_OFST 0
10883 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_LEN 4
10884 /*            Enum values, see field(s): */
10885 /*               MC_CMD_GET_TLP_PROCESSING_GLOBALS/MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN/TLP_GLOBAL_CATEGORY */
10886 /* Amalgamated TLP info word. */
10887 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_WORD_OFST 4
10888 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_WORD_LEN 4
10889 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_MISC_WTAG_EN_LBN 0
10890 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_MISC_WTAG_EN_WIDTH 1
10891 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_DL_EN_LBN 0
10892 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_DL_EN_WIDTH 1
10893 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_TX_EN_LBN 1
10894 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_TX_EN_WIDTH 1
10895 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_EV_EN_LBN 2
10896 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_EV_EN_WIDTH 1
10897 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_RX_EN_LBN 3
10898 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_RX_EN_WIDTH 1
10899 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_RXDMA_EN_LBN 0
10900 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_RXDMA_EN_WIDTH 1
10901 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_TXDMA_EN_LBN 1
10902 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_TXDMA_EN_WIDTH 1
10903 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_DL_EN_LBN 2
10904 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_DL_EN_WIDTH 1
10905 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_MSIX_LBN 0
10906 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_MSIX_WIDTH 2
10907 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_DL_LBN 2
10908 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_DL_WIDTH 2
10909 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_TX_LBN 4
10910 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_TX_WIDTH 2
10911 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_EV_LBN 6
10912 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_EV_WIDTH 2
10913 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_RX_LBN 8
10914 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_RX_WIDTH 2
10915 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_SPARE_LBN 10
10916 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_SPARE_WIDTH 22
10917
10918 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS_OUT msgresponse */
10919 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_OUT_LEN 0
10920
10921
10922 /***********************************/
10923 /* MC_CMD_SATELLITE_DOWNLOAD
10924  * Download a new set of images to the satellite CPUs from the host.
10925  */
10926 #define MC_CMD_SATELLITE_DOWNLOAD 0x91
10927 #undef  MC_CMD_0x91_PRIVILEGE_CTG
10928
10929 #define MC_CMD_0x91_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
10930
10931 /* MC_CMD_SATELLITE_DOWNLOAD_IN msgrequest: The reset requirements for the CPUs
10932  * are subtle, and so downloads must proceed in a number of phases.
10933  *
10934  * 1) PHASE_RESET with a target of TARGET_ALL and chunk ID/length of 0.
10935  *
10936  * 2) PHASE_IMEMS for each of the IMEM targets (target IDs 0-11). Each download
10937  * may consist of multiple chunks. The final chunk (with CHUNK_ID_LAST) should
10938  * be a checksum (a simple 32-bit sum) of the transferred data. An individual
10939  * download may be aborted using CHUNK_ID_ABORT.
10940  *
10941  * 3) PHASE_VECTORS for each of the vector table targets (target IDs 12-15),
10942  * similar to PHASE_IMEMS.
10943  *
10944  * 4) PHASE_READY with a target of TARGET_ALL and chunk ID/length of 0.
10945  *
10946  * After any error (a requested abort is not considered to be an error) the
10947  * sequence must be restarted from PHASE_RESET.
10948  */
10949 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMIN 20
10950 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMAX 252
10951 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMAX_MCDI2 1020
10952 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LEN(num) (16+4*(num))
10953 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_NUM(len) (((len)-16)/4)
10954 /* Download phase. (Note: the IDLE phase is used internally and is never valid
10955  * in a command from the host.)
10956  */
10957 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_OFST 0
10958 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_LEN 4
10959 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_IDLE 0x0 /* enum */
10960 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_RESET 0x1 /* enum */
10961 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_IMEMS 0x2 /* enum */
10962 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_VECTORS 0x3 /* enum */
10963 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_READY 0x4 /* enum */
10964 /* Target for download. (These match the blob numbers defined in
10965  * mc_flash_layout.h.)
10966  */
10967 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_OFST 4
10968 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_LEN 4
10969 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10970 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_TEXT 0x0
10971 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10972 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_TEXT 0x1
10973 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10974 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDP_TEXT 0x2
10975 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10976 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDP_TEXT 0x3
10977 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10978 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_LUT 0x4
10979 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10980 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_LUT_CFG 0x5
10981 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10982 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_LUT 0x6
10983 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10984 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_LUT_CFG 0x7
10985 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10986 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_PGM 0x8
10987 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10988 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_SL_PGM 0x9
10989 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10990 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_PGM 0xa
10991 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10992 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_SL_PGM 0xb
10993 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
10994 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_VTBL0 0xc
10995 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
10996 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_VTBL0 0xd
10997 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
10998 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_VTBL1 0xe
10999 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
11000 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_VTBL1 0xf
11001 /* enum: Valid in phases 1 (PHASE_RESET) and 4 (PHASE_READY) only */
11002 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_ALL 0xffffffff
11003 /* Chunk ID, or CHUNK_ID_LAST or CHUNK_ID_ABORT */
11004 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_OFST 8
11005 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_LEN 4
11006 /* enum: Last chunk, containing checksum rather than data */
11007 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_LAST 0xffffffff
11008 /* enum: Abort download of this item */
11009 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_ABORT 0xfffffffe
11010 /* Length of this chunk in bytes */
11011 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_LEN_OFST 12
11012 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_LEN_LEN 4
11013 /* Data for this chunk */
11014 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_OFST 16
11015 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_LEN 4
11016 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MINNUM 1
11017 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MAXNUM 59
11018 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MAXNUM_MCDI2 251
11019
11020 /* MC_CMD_SATELLITE_DOWNLOAD_OUT msgresponse */
11021 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_LEN 8
11022 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
11023 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_RESULT_OFST 0
11024 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_RESULT_LEN 4
11025 /* Extra status information */
11026 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_INFO_OFST 4
11027 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_INFO_LEN 4
11028 /* enum: Code download OK, completed. */
11029 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_COMPLETE 0x0
11030 /* enum: Code download aborted as requested. */
11031 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_ABORTED 0x1
11032 /* enum: Code download OK so far, send next chunk. */
11033 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_NEXT_CHUNK 0x2
11034 /* enum: Download phases out of sequence */
11035 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_PHASE 0x100
11036 /* enum: Bad target for this phase */
11037 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_TARGET 0x101
11038 /* enum: Chunk ID out of sequence */
11039 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHUNK_ID 0x200
11040 /* enum: Chunk length zero or too large */
11041 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHUNK_LEN 0x201
11042 /* enum: Checksum was incorrect */
11043 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHECKSUM 0x300
11044
11045
11046 /***********************************/
11047 /* MC_CMD_GET_CAPABILITIES
11048  * Get device capabilities.
11049  *
11050  * This is supplementary to the MC_CMD_GET_BOARD_CFG command, and intended to
11051  * reference inherent device capabilities as opposed to current NVRAM config.
11052  */
11053 #define MC_CMD_GET_CAPABILITIES 0xbe
11054 #undef  MC_CMD_0xbe_PRIVILEGE_CTG
11055
11056 #define MC_CMD_0xbe_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11057
11058 /* MC_CMD_GET_CAPABILITIES_IN msgrequest */
11059 #define MC_CMD_GET_CAPABILITIES_IN_LEN 0
11060
11061 /* MC_CMD_GET_CAPABILITIES_OUT msgresponse */
11062 #define MC_CMD_GET_CAPABILITIES_OUT_LEN 20
11063 /* First word of flags. */
11064 #define MC_CMD_GET_CAPABILITIES_OUT_FLAGS1_OFST 0
11065 #define MC_CMD_GET_CAPABILITIES_OUT_FLAGS1_LEN 4
11066 #define MC_CMD_GET_CAPABILITIES_OUT_VPORT_RECONFIGURE_LBN 3
11067 #define MC_CMD_GET_CAPABILITIES_OUT_VPORT_RECONFIGURE_WIDTH 1
11068 #define MC_CMD_GET_CAPABILITIES_OUT_TX_STRIPING_LBN 4
11069 #define MC_CMD_GET_CAPABILITIES_OUT_TX_STRIPING_WIDTH 1
11070 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_QUERY_LBN 5
11071 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_QUERY_WIDTH 1
11072 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
11073 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
11074 #define MC_CMD_GET_CAPABILITIES_OUT_DRV_ATTACH_PREBOOT_LBN 7
11075 #define MC_CMD_GET_CAPABILITIES_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
11076 #define MC_CMD_GET_CAPABILITIES_OUT_RX_FORCE_EVENT_MERGING_LBN 8
11077 #define MC_CMD_GET_CAPABILITIES_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
11078 #define MC_CMD_GET_CAPABILITIES_OUT_SET_MAC_ENHANCED_LBN 9
11079 #define MC_CMD_GET_CAPABILITIES_OUT_SET_MAC_ENHANCED_WIDTH 1
11080 #define MC_CMD_GET_CAPABILITIES_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
11081 #define MC_CMD_GET_CAPABILITIES_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
11082 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
11083 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
11084 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
11085 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
11086 #define MC_CMD_GET_CAPABILITIES_OUT_ADDITIONAL_RSS_MODES_LBN 13
11087 #define MC_CMD_GET_CAPABILITIES_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
11088 #define MC_CMD_GET_CAPABILITIES_OUT_QBB_LBN 14
11089 #define MC_CMD_GET_CAPABILITIES_OUT_QBB_WIDTH 1
11090 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
11091 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
11092 #define MC_CMD_GET_CAPABILITIES_OUT_RX_RSS_LIMITED_LBN 16
11093 #define MC_CMD_GET_CAPABILITIES_OUT_RX_RSS_LIMITED_WIDTH 1
11094 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_LBN 17
11095 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_WIDTH 1
11096 #define MC_CMD_GET_CAPABILITIES_OUT_RX_INCLUDE_FCS_LBN 18
11097 #define MC_CMD_GET_CAPABILITIES_OUT_RX_INCLUDE_FCS_WIDTH 1
11098 #define MC_CMD_GET_CAPABILITIES_OUT_TX_VLAN_INSERTION_LBN 19
11099 #define MC_CMD_GET_CAPABILITIES_OUT_TX_VLAN_INSERTION_WIDTH 1
11100 #define MC_CMD_GET_CAPABILITIES_OUT_RX_VLAN_STRIPPING_LBN 20
11101 #define MC_CMD_GET_CAPABILITIES_OUT_RX_VLAN_STRIPPING_WIDTH 1
11102 #define MC_CMD_GET_CAPABILITIES_OUT_TX_TSO_LBN 21
11103 #define MC_CMD_GET_CAPABILITIES_OUT_TX_TSO_WIDTH 1
11104 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_0_LBN 22
11105 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_0_WIDTH 1
11106 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_14_LBN 23
11107 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_14_WIDTH 1
11108 #define MC_CMD_GET_CAPABILITIES_OUT_RX_TIMESTAMP_LBN 24
11109 #define MC_CMD_GET_CAPABILITIES_OUT_RX_TIMESTAMP_WIDTH 1
11110 #define MC_CMD_GET_CAPABILITIES_OUT_RX_BATCHING_LBN 25
11111 #define MC_CMD_GET_CAPABILITIES_OUT_RX_BATCHING_WIDTH 1
11112 #define MC_CMD_GET_CAPABILITIES_OUT_MCAST_FILTER_CHAINING_LBN 26
11113 #define MC_CMD_GET_CAPABILITIES_OUT_MCAST_FILTER_CHAINING_WIDTH 1
11114 #define MC_CMD_GET_CAPABILITIES_OUT_PM_AND_RXDP_COUNTERS_LBN 27
11115 #define MC_CMD_GET_CAPABILITIES_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
11116 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DISABLE_SCATTER_LBN 28
11117 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DISABLE_SCATTER_WIDTH 1
11118 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
11119 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
11120 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_LBN 30
11121 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_WIDTH 1
11122 #define MC_CMD_GET_CAPABILITIES_OUT_VXLAN_NVGRE_LBN 31
11123 #define MC_CMD_GET_CAPABILITIES_OUT_VXLAN_NVGRE_WIDTH 1
11124 /* RxDPCPU firmware id. */
11125 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DPCPU_FW_ID_OFST 4
11126 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DPCPU_FW_ID_LEN 2
11127 /* enum: Standard RXDP firmware */
11128 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP 0x0
11129 /* enum: Low latency RXDP firmware */
11130 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_LOW_LATENCY 0x1
11131 /* enum: Packed stream RXDP firmware */
11132 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_PACKED_STREAM 0x2
11133 /* enum: Rules engine RXDP firmware */
11134 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_RULES_ENGINE 0x5
11135 /* enum: DPDK RXDP firmware */
11136 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_DPDK 0x6
11137 /* enum: BIST RXDP firmware */
11138 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_BIST 0x10a
11139 /* enum: RXDP Test firmware image 1 */
11140 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
11141 /* enum: RXDP Test firmware image 2 */
11142 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
11143 /* enum: RXDP Test firmware image 3 */
11144 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
11145 /* enum: RXDP Test firmware image 4 */
11146 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
11147 /* enum: RXDP Test firmware image 5 */
11148 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_BACKPRESSURE 0x105
11149 /* enum: RXDP Test firmware image 6 */
11150 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
11151 /* enum: RXDP Test firmware image 7 */
11152 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
11153 /* enum: RXDP Test firmware image 8 */
11154 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
11155 /* enum: RXDP Test firmware image 9 */
11156 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
11157 /* enum: RXDP Test firmware image 10 */
11158 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_SLOW 0x10c
11159 /* TxDPCPU firmware id. */
11160 #define MC_CMD_GET_CAPABILITIES_OUT_TX_DPCPU_FW_ID_OFST 6
11161 #define MC_CMD_GET_CAPABILITIES_OUT_TX_DPCPU_FW_ID_LEN 2
11162 /* enum: Standard TXDP firmware */
11163 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP 0x0
11164 /* enum: Low latency TXDP firmware */
11165 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_LOW_LATENCY 0x1
11166 /* enum: High packet rate TXDP firmware */
11167 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_HIGH_PACKET_RATE 0x3
11168 /* enum: Rules engine TXDP firmware */
11169 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_RULES_ENGINE 0x5
11170 /* enum: DPDK TXDP firmware */
11171 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_DPDK 0x6
11172 /* enum: BIST TXDP firmware */
11173 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_BIST 0x12d
11174 /* enum: TXDP Test firmware image 1 */
11175 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
11176 /* enum: TXDP Test firmware image 2 */
11177 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
11178 /* enum: TXDP CSR bus test firmware */
11179 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_CSR 0x103
11180 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_OFST 8
11181 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_LEN 2
11182 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_REV_LBN 0
11183 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_REV_WIDTH 12
11184 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_TYPE_LBN 12
11185 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
11186 /* enum: reserved value - do not use (may indicate alternative interpretation
11187  * of REV field in future)
11188  */
11189 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_RESERVED 0x0
11190 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
11191  * development only)
11192  */
11193 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
11194 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
11195  */
11196 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
11197 /* enum: RX PD firmware with approximately Siena-compatible behaviour
11198  * (Huntington development only)
11199  */
11200 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
11201 /* enum: Full featured RX PD production firmware */
11202 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
11203 /* enum: (deprecated original name for the FULL_FEATURED variant) */
11204 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_VSWITCH 0x3
11205 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
11206  * (Huntington development only)
11207  */
11208 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
11209 /* enum: Low latency RX PD production firmware */
11210 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
11211 /* enum: Packed stream RX PD production firmware */
11212 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
11213 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
11214  * tests (Medford development only)
11215  */
11216 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
11217 /* enum: Rules engine RX PD production firmware */
11218 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
11219 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
11220 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_L3XUDP 0x9
11221 /* enum: DPDK RX PD production firmware */
11222 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_DPDK 0xa
11223 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
11224 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
11225 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
11226  * encapsulations (Medford development only)
11227  */
11228 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
11229 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_OFST 10
11230 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_LEN 2
11231 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_REV_LBN 0
11232 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_REV_WIDTH 12
11233 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_TYPE_LBN 12
11234 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
11235 /* enum: reserved value - do not use (may indicate alternative interpretation
11236  * of REV field in future)
11237  */
11238 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_RESERVED 0x0
11239 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
11240  * development only)
11241  */
11242 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
11243 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
11244  */
11245 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
11246 /* enum: TX PD firmware with approximately Siena-compatible behaviour
11247  * (Huntington development only)
11248  */
11249 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
11250 /* enum: Full featured TX PD production firmware */
11251 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
11252 /* enum: (deprecated original name for the FULL_FEATURED variant) */
11253 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_VSWITCH 0x3
11254 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
11255  * (Huntington development only)
11256  */
11257 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
11258 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
11259 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
11260  * tests (Medford development only)
11261  */
11262 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
11263 /* enum: Rules engine TX PD production firmware */
11264 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
11265 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
11266 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_L3XUDP 0x9
11267 /* enum: DPDK TX PD production firmware */
11268 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_DPDK 0xa
11269 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
11270 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
11271 /* Hardware capabilities of NIC */
11272 #define MC_CMD_GET_CAPABILITIES_OUT_HW_CAPABILITIES_OFST 12
11273 #define MC_CMD_GET_CAPABILITIES_OUT_HW_CAPABILITIES_LEN 4
11274 /* Licensed capabilities */
11275 #define MC_CMD_GET_CAPABILITIES_OUT_LICENSE_CAPABILITIES_OFST 16
11276 #define MC_CMD_GET_CAPABILITIES_OUT_LICENSE_CAPABILITIES_LEN 4
11277
11278 /* MC_CMD_GET_CAPABILITIES_V2_IN msgrequest */
11279 #define MC_CMD_GET_CAPABILITIES_V2_IN_LEN 0
11280
11281 /* MC_CMD_GET_CAPABILITIES_V2_OUT msgresponse */
11282 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LEN 72
11283 /* First word of flags. */
11284 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS1_OFST 0
11285 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS1_LEN 4
11286 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VPORT_RECONFIGURE_LBN 3
11287 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VPORT_RECONFIGURE_WIDTH 1
11288 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_STRIPING_LBN 4
11289 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_STRIPING_WIDTH 1
11290 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_QUERY_LBN 5
11291 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_QUERY_WIDTH 1
11292 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
11293 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
11294 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DRV_ATTACH_PREBOOT_LBN 7
11295 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
11296 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_FORCE_EVENT_MERGING_LBN 8
11297 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
11298 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SET_MAC_ENHANCED_LBN 9
11299 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SET_MAC_ENHANCED_WIDTH 1
11300 #define MC_CMD_GET_CAPABILITIES_V2_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
11301 #define MC_CMD_GET_CAPABILITIES_V2_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
11302 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
11303 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
11304 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
11305 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
11306 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ADDITIONAL_RSS_MODES_LBN 13
11307 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
11308 #define MC_CMD_GET_CAPABILITIES_V2_OUT_QBB_LBN 14
11309 #define MC_CMD_GET_CAPABILITIES_V2_OUT_QBB_WIDTH 1
11310 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
11311 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
11312 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_RSS_LIMITED_LBN 16
11313 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_RSS_LIMITED_WIDTH 1
11314 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_LBN 17
11315 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_WIDTH 1
11316 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_INCLUDE_FCS_LBN 18
11317 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_INCLUDE_FCS_WIDTH 1
11318 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VLAN_INSERTION_LBN 19
11319 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VLAN_INSERTION_WIDTH 1
11320 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_VLAN_STRIPPING_LBN 20
11321 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_VLAN_STRIPPING_WIDTH 1
11322 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_LBN 21
11323 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_WIDTH 1
11324 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_0_LBN 22
11325 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_0_WIDTH 1
11326 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_14_LBN 23
11327 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_14_WIDTH 1
11328 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_TIMESTAMP_LBN 24
11329 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_TIMESTAMP_WIDTH 1
11330 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_BATCHING_LBN 25
11331 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_BATCHING_WIDTH 1
11332 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCAST_FILTER_CHAINING_LBN 26
11333 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCAST_FILTER_CHAINING_WIDTH 1
11334 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PM_AND_RXDP_COUNTERS_LBN 27
11335 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
11336 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DISABLE_SCATTER_LBN 28
11337 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DISABLE_SCATTER_WIDTH 1
11338 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
11339 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
11340 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_LBN 30
11341 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_WIDTH 1
11342 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VXLAN_NVGRE_LBN 31
11343 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VXLAN_NVGRE_WIDTH 1
11344 /* RxDPCPU firmware id. */
11345 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DPCPU_FW_ID_OFST 4
11346 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DPCPU_FW_ID_LEN 2
11347 /* enum: Standard RXDP firmware */
11348 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP 0x0
11349 /* enum: Low latency RXDP firmware */
11350 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_LOW_LATENCY 0x1
11351 /* enum: Packed stream RXDP firmware */
11352 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_PACKED_STREAM 0x2
11353 /* enum: Rules engine RXDP firmware */
11354 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_RULES_ENGINE 0x5
11355 /* enum: DPDK RXDP firmware */
11356 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_DPDK 0x6
11357 /* enum: BIST RXDP firmware */
11358 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_BIST 0x10a
11359 /* enum: RXDP Test firmware image 1 */
11360 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
11361 /* enum: RXDP Test firmware image 2 */
11362 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
11363 /* enum: RXDP Test firmware image 3 */
11364 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
11365 /* enum: RXDP Test firmware image 4 */
11366 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
11367 /* enum: RXDP Test firmware image 5 */
11368 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_BACKPRESSURE 0x105
11369 /* enum: RXDP Test firmware image 6 */
11370 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
11371 /* enum: RXDP Test firmware image 7 */
11372 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
11373 /* enum: RXDP Test firmware image 8 */
11374 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
11375 /* enum: RXDP Test firmware image 9 */
11376 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
11377 /* enum: RXDP Test firmware image 10 */
11378 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_SLOW 0x10c
11379 /* TxDPCPU firmware id. */
11380 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DPCPU_FW_ID_OFST 6
11381 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DPCPU_FW_ID_LEN 2
11382 /* enum: Standard TXDP firmware */
11383 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP 0x0
11384 /* enum: Low latency TXDP firmware */
11385 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_LOW_LATENCY 0x1
11386 /* enum: High packet rate TXDP firmware */
11387 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_HIGH_PACKET_RATE 0x3
11388 /* enum: Rules engine TXDP firmware */
11389 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_RULES_ENGINE 0x5
11390 /* enum: DPDK TXDP firmware */
11391 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_DPDK 0x6
11392 /* enum: BIST TXDP firmware */
11393 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_BIST 0x12d
11394 /* enum: TXDP Test firmware image 1 */
11395 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
11396 /* enum: TXDP Test firmware image 2 */
11397 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
11398 /* enum: TXDP CSR bus test firmware */
11399 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_CSR 0x103
11400 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_OFST 8
11401 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_LEN 2
11402 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_REV_LBN 0
11403 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_REV_WIDTH 12
11404 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_TYPE_LBN 12
11405 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
11406 /* enum: reserved value - do not use (may indicate alternative interpretation
11407  * of REV field in future)
11408  */
11409 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_RESERVED 0x0
11410 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
11411  * development only)
11412  */
11413 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
11414 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
11415  */
11416 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
11417 /* enum: RX PD firmware with approximately Siena-compatible behaviour
11418  * (Huntington development only)
11419  */
11420 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
11421 /* enum: Full featured RX PD production firmware */
11422 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
11423 /* enum: (deprecated original name for the FULL_FEATURED variant) */
11424 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_VSWITCH 0x3
11425 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
11426  * (Huntington development only)
11427  */
11428 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
11429 /* enum: Low latency RX PD production firmware */
11430 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
11431 /* enum: Packed stream RX PD production firmware */
11432 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
11433 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
11434  * tests (Medford development only)
11435  */
11436 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
11437 /* enum: Rules engine RX PD production firmware */
11438 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
11439 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
11440 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_L3XUDP 0x9
11441 /* enum: DPDK RX PD production firmware */
11442 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_DPDK 0xa
11443 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
11444 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
11445 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
11446  * encapsulations (Medford development only)
11447  */
11448 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
11449 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_OFST 10
11450 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_LEN 2
11451 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_REV_LBN 0
11452 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_REV_WIDTH 12
11453 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_TYPE_LBN 12
11454 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
11455 /* enum: reserved value - do not use (may indicate alternative interpretation
11456  * of REV field in future)
11457  */
11458 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_RESERVED 0x0
11459 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
11460  * development only)
11461  */
11462 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
11463 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
11464  */
11465 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
11466 /* enum: TX PD firmware with approximately Siena-compatible behaviour
11467  * (Huntington development only)
11468  */
11469 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
11470 /* enum: Full featured TX PD production firmware */
11471 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
11472 /* enum: (deprecated original name for the FULL_FEATURED variant) */
11473 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_VSWITCH 0x3
11474 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
11475  * (Huntington development only)
11476  */
11477 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
11478 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
11479 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
11480  * tests (Medford development only)
11481  */
11482 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
11483 /* enum: Rules engine TX PD production firmware */
11484 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
11485 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
11486 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_L3XUDP 0x9
11487 /* enum: DPDK TX PD production firmware */
11488 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_DPDK 0xa
11489 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
11490 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
11491 /* Hardware capabilities of NIC */
11492 #define MC_CMD_GET_CAPABILITIES_V2_OUT_HW_CAPABILITIES_OFST 12
11493 #define MC_CMD_GET_CAPABILITIES_V2_OUT_HW_CAPABILITIES_LEN 4
11494 /* Licensed capabilities */
11495 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LICENSE_CAPABILITIES_OFST 16
11496 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LICENSE_CAPABILITIES_LEN 4
11497 /* Second word of flags. Not present on older firmware (check the length). */
11498 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS2_OFST 20
11499 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS2_LEN 4
11500 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_LBN 0
11501 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_WIDTH 1
11502 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_ENCAP_LBN 1
11503 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_ENCAP_WIDTH 1
11504 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVQ_TIMER_CTRL_LBN 2
11505 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVQ_TIMER_CTRL_WIDTH 1
11506 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVENT_CUT_THROUGH_LBN 3
11507 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVENT_CUT_THROUGH_WIDTH 1
11508 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_CUT_THROUGH_LBN 4
11509 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_CUT_THROUGH_WIDTH 1
11510 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VFIFO_ULL_MODE_LBN 5
11511 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
11512 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
11513 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
11514 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_V2_LBN 7
11515 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_V2_WIDTH 1
11516 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_TIMESTAMPING_LBN 8
11517 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
11518 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TIMESTAMP_LBN 9
11519 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TIMESTAMP_WIDTH 1
11520 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_SNIFF_LBN 10
11521 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_SNIFF_WIDTH 1
11522 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_SNIFF_LBN 11
11523 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_SNIFF_WIDTH 1
11524 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
11525 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
11526 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_BACKGROUND_LBN 13
11527 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_BACKGROUND_WIDTH 1
11528 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_DB_RETURN_LBN 14
11529 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_DB_RETURN_WIDTH 1
11530 #define MC_CMD_GET_CAPABILITIES_V2_OUT_CTPIO_LBN 15
11531 #define MC_CMD_GET_CAPABILITIES_V2_OUT_CTPIO_WIDTH 1
11532 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_SUPPORT_LBN 16
11533 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_SUPPORT_WIDTH 1
11534 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_BOUND_LBN 17
11535 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_BOUND_WIDTH 1
11536 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
11537 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
11538 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_FLAG_LBN 19
11539 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_FLAG_WIDTH 1
11540 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_MARK_LBN 20
11541 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_MARK_WIDTH 1
11542 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
11543 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
11544 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
11545 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
11546 #define MC_CMD_GET_CAPABILITIES_V2_OUT_L3XUDP_SUPPORT_LBN 22
11547 #define MC_CMD_GET_CAPABILITIES_V2_OUT_L3XUDP_SUPPORT_WIDTH 1
11548 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
11549 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
11550 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VI_SPREADING_LBN 24
11551 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VI_SPREADING_WIDTH 1
11552 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_HLB_IDLE_LBN 25
11553 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_HLB_IDLE_WIDTH 1
11554 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
11555 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
11556 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
11557 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
11558 #define MC_CMD_GET_CAPABILITIES_V2_OUT_BUNDLE_UPDATE_LBN 28
11559 #define MC_CMD_GET_CAPABILITIES_V2_OUT_BUNDLE_UPDATE_WIDTH 1
11560 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V3_LBN 29
11561 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V3_WIDTH 1
11562 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DYNAMIC_SENSORS_LBN 30
11563 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DYNAMIC_SENSORS_WIDTH 1
11564 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
11565 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
11566 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
11567  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
11568  */
11569 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
11570 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
11571 /* One byte per PF containing the number of the external port assigned to this
11572  * PF, indexed by PF number. Special values indicate that a PF is either not
11573  * present or not assigned.
11574  */
11575 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
11576 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
11577 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
11578 /* enum: The caller is not permitted to access information on this PF. */
11579 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ACCESS_NOT_PERMITTED 0xff
11580 /* enum: PF does not exist. */
11581 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_PRESENT 0xfe
11582 /* enum: PF does exist but is not assigned to any external port. */
11583 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_ASSIGNED 0xfd
11584 /* enum: This value indicates that PF is assigned, but it cannot be expressed
11585  * in this field. It is intended for a possible future situation where a more
11586  * complex scheme of PFs to ports mapping is being used. The future driver
11587  * should look for a new field supporting the new scheme. The current/old
11588  * driver should treat this value as PF_NOT_ASSIGNED.
11589  */
11590 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
11591 /* One byte per PF containing the number of its VFs, indexed by PF number. A
11592  * special value indicates that a PF is not present.
11593  */
11594 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_OFST 42
11595 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_LEN 1
11596 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_NUM 16
11597 /* enum: The caller is not permitted to access information on this PF. */
11598 /*               MC_CMD_GET_CAPABILITIES_V2_OUT_ACCESS_NOT_PERMITTED 0xff */
11599 /* enum: PF does not exist. */
11600 /*               MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_PRESENT 0xfe */
11601 /* Number of VIs available for each external port */
11602 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_OFST 58
11603 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_LEN 2
11604 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_NUM 4
11605 /* Size of RX descriptor cache expressed as binary logarithm The actual size
11606  * equals (2 ^ RX_DESC_CACHE_SIZE)
11607  */
11608 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DESC_CACHE_SIZE_OFST 66
11609 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DESC_CACHE_SIZE_LEN 1
11610 /* Size of TX descriptor cache expressed as binary logarithm The actual size
11611  * equals (2 ^ TX_DESC_CACHE_SIZE)
11612  */
11613 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DESC_CACHE_SIZE_OFST 67
11614 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DESC_CACHE_SIZE_LEN 1
11615 /* Total number of available PIO buffers */
11616 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_PIO_BUFFS_OFST 68
11617 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_PIO_BUFFS_LEN 2
11618 /* Size of a single PIO buffer */
11619 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SIZE_PIO_BUFF_OFST 70
11620 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SIZE_PIO_BUFF_LEN 2
11621
11622 /* MC_CMD_GET_CAPABILITIES_V3_OUT msgresponse */
11623 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LEN 76
11624 /* First word of flags. */
11625 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS1_OFST 0
11626 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS1_LEN 4
11627 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VPORT_RECONFIGURE_LBN 3
11628 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VPORT_RECONFIGURE_WIDTH 1
11629 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_STRIPING_LBN 4
11630 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_STRIPING_WIDTH 1
11631 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_QUERY_LBN 5
11632 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_QUERY_WIDTH 1
11633 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
11634 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
11635 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DRV_ATTACH_PREBOOT_LBN 7
11636 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
11637 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_FORCE_EVENT_MERGING_LBN 8
11638 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
11639 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SET_MAC_ENHANCED_LBN 9
11640 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SET_MAC_ENHANCED_WIDTH 1
11641 #define MC_CMD_GET_CAPABILITIES_V3_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
11642 #define MC_CMD_GET_CAPABILITIES_V3_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
11643 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
11644 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
11645 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
11646 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
11647 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ADDITIONAL_RSS_MODES_LBN 13
11648 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
11649 #define MC_CMD_GET_CAPABILITIES_V3_OUT_QBB_LBN 14
11650 #define MC_CMD_GET_CAPABILITIES_V3_OUT_QBB_WIDTH 1
11651 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
11652 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
11653 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_RSS_LIMITED_LBN 16
11654 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_RSS_LIMITED_WIDTH 1
11655 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_LBN 17
11656 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_WIDTH 1
11657 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_INCLUDE_FCS_LBN 18
11658 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_INCLUDE_FCS_WIDTH 1
11659 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VLAN_INSERTION_LBN 19
11660 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VLAN_INSERTION_WIDTH 1
11661 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_VLAN_STRIPPING_LBN 20
11662 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_VLAN_STRIPPING_WIDTH 1
11663 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_LBN 21
11664 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_WIDTH 1
11665 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_0_LBN 22
11666 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_0_WIDTH 1
11667 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_14_LBN 23
11668 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_14_WIDTH 1
11669 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_TIMESTAMP_LBN 24
11670 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_TIMESTAMP_WIDTH 1
11671 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_BATCHING_LBN 25
11672 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_BATCHING_WIDTH 1
11673 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCAST_FILTER_CHAINING_LBN 26
11674 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCAST_FILTER_CHAINING_WIDTH 1
11675 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PM_AND_RXDP_COUNTERS_LBN 27
11676 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
11677 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DISABLE_SCATTER_LBN 28
11678 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DISABLE_SCATTER_WIDTH 1
11679 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
11680 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
11681 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_LBN 30
11682 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_WIDTH 1
11683 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VXLAN_NVGRE_LBN 31
11684 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VXLAN_NVGRE_WIDTH 1
11685 /* RxDPCPU firmware id. */
11686 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DPCPU_FW_ID_OFST 4
11687 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DPCPU_FW_ID_LEN 2
11688 /* enum: Standard RXDP firmware */
11689 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP 0x0
11690 /* enum: Low latency RXDP firmware */
11691 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_LOW_LATENCY 0x1
11692 /* enum: Packed stream RXDP firmware */
11693 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_PACKED_STREAM 0x2
11694 /* enum: Rules engine RXDP firmware */
11695 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_RULES_ENGINE 0x5
11696 /* enum: DPDK RXDP firmware */
11697 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_DPDK 0x6
11698 /* enum: BIST RXDP firmware */
11699 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_BIST 0x10a
11700 /* enum: RXDP Test firmware image 1 */
11701 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
11702 /* enum: RXDP Test firmware image 2 */
11703 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
11704 /* enum: RXDP Test firmware image 3 */
11705 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
11706 /* enum: RXDP Test firmware image 4 */
11707 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
11708 /* enum: RXDP Test firmware image 5 */
11709 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_BACKPRESSURE 0x105
11710 /* enum: RXDP Test firmware image 6 */
11711 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
11712 /* enum: RXDP Test firmware image 7 */
11713 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
11714 /* enum: RXDP Test firmware image 8 */
11715 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
11716 /* enum: RXDP Test firmware image 9 */
11717 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
11718 /* enum: RXDP Test firmware image 10 */
11719 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_SLOW 0x10c
11720 /* TxDPCPU firmware id. */
11721 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DPCPU_FW_ID_OFST 6
11722 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DPCPU_FW_ID_LEN 2
11723 /* enum: Standard TXDP firmware */
11724 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP 0x0
11725 /* enum: Low latency TXDP firmware */
11726 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_LOW_LATENCY 0x1
11727 /* enum: High packet rate TXDP firmware */
11728 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_HIGH_PACKET_RATE 0x3
11729 /* enum: Rules engine TXDP firmware */
11730 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_RULES_ENGINE 0x5
11731 /* enum: DPDK TXDP firmware */
11732 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_DPDK 0x6
11733 /* enum: BIST TXDP firmware */
11734 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_BIST 0x12d
11735 /* enum: TXDP Test firmware image 1 */
11736 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
11737 /* enum: TXDP Test firmware image 2 */
11738 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
11739 /* enum: TXDP CSR bus test firmware */
11740 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_CSR 0x103
11741 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_OFST 8
11742 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_LEN 2
11743 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_REV_LBN 0
11744 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_REV_WIDTH 12
11745 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_TYPE_LBN 12
11746 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
11747 /* enum: reserved value - do not use (may indicate alternative interpretation
11748  * of REV field in future)
11749  */
11750 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_RESERVED 0x0
11751 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
11752  * development only)
11753  */
11754 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
11755 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
11756  */
11757 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
11758 /* enum: RX PD firmware with approximately Siena-compatible behaviour
11759  * (Huntington development only)
11760  */
11761 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
11762 /* enum: Full featured RX PD production firmware */
11763 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
11764 /* enum: (deprecated original name for the FULL_FEATURED variant) */
11765 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_VSWITCH 0x3
11766 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
11767  * (Huntington development only)
11768  */
11769 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
11770 /* enum: Low latency RX PD production firmware */
11771 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
11772 /* enum: Packed stream RX PD production firmware */
11773 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
11774 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
11775  * tests (Medford development only)
11776  */
11777 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
11778 /* enum: Rules engine RX PD production firmware */
11779 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
11780 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
11781 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_L3XUDP 0x9
11782 /* enum: DPDK RX PD production firmware */
11783 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_DPDK 0xa
11784 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
11785 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
11786 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
11787  * encapsulations (Medford development only)
11788  */
11789 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
11790 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_OFST 10
11791 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_LEN 2
11792 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_REV_LBN 0
11793 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_REV_WIDTH 12
11794 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_TYPE_LBN 12
11795 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
11796 /* enum: reserved value - do not use (may indicate alternative interpretation
11797  * of REV field in future)
11798  */
11799 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_RESERVED 0x0
11800 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
11801  * development only)
11802  */
11803 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
11804 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
11805  */
11806 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
11807 /* enum: TX PD firmware with approximately Siena-compatible behaviour
11808  * (Huntington development only)
11809  */
11810 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
11811 /* enum: Full featured TX PD production firmware */
11812 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
11813 /* enum: (deprecated original name for the FULL_FEATURED variant) */
11814 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_VSWITCH 0x3
11815 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
11816  * (Huntington development only)
11817  */
11818 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
11819 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
11820 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
11821  * tests (Medford development only)
11822  */
11823 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
11824 /* enum: Rules engine TX PD production firmware */
11825 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
11826 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
11827 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_L3XUDP 0x9
11828 /* enum: DPDK TX PD production firmware */
11829 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_DPDK 0xa
11830 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
11831 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
11832 /* Hardware capabilities of NIC */
11833 #define MC_CMD_GET_CAPABILITIES_V3_OUT_HW_CAPABILITIES_OFST 12
11834 #define MC_CMD_GET_CAPABILITIES_V3_OUT_HW_CAPABILITIES_LEN 4
11835 /* Licensed capabilities */
11836 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LICENSE_CAPABILITIES_OFST 16
11837 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LICENSE_CAPABILITIES_LEN 4
11838 /* Second word of flags. Not present on older firmware (check the length). */
11839 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS2_OFST 20
11840 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS2_LEN 4
11841 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_LBN 0
11842 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_WIDTH 1
11843 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_ENCAP_LBN 1
11844 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_ENCAP_WIDTH 1
11845 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVQ_TIMER_CTRL_LBN 2
11846 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVQ_TIMER_CTRL_WIDTH 1
11847 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVENT_CUT_THROUGH_LBN 3
11848 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVENT_CUT_THROUGH_WIDTH 1
11849 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_CUT_THROUGH_LBN 4
11850 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_CUT_THROUGH_WIDTH 1
11851 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VFIFO_ULL_MODE_LBN 5
11852 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
11853 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
11854 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
11855 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_V2_LBN 7
11856 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_V2_WIDTH 1
11857 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_TIMESTAMPING_LBN 8
11858 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
11859 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TIMESTAMP_LBN 9
11860 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TIMESTAMP_WIDTH 1
11861 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_SNIFF_LBN 10
11862 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_SNIFF_WIDTH 1
11863 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_SNIFF_LBN 11
11864 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_SNIFF_WIDTH 1
11865 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
11866 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
11867 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_BACKGROUND_LBN 13
11868 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_BACKGROUND_WIDTH 1
11869 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_DB_RETURN_LBN 14
11870 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_DB_RETURN_WIDTH 1
11871 #define MC_CMD_GET_CAPABILITIES_V3_OUT_CTPIO_LBN 15
11872 #define MC_CMD_GET_CAPABILITIES_V3_OUT_CTPIO_WIDTH 1
11873 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_SUPPORT_LBN 16
11874 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_SUPPORT_WIDTH 1
11875 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_BOUND_LBN 17
11876 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_BOUND_WIDTH 1
11877 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
11878 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
11879 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_FLAG_LBN 19
11880 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_FLAG_WIDTH 1
11881 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_MARK_LBN 20
11882 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_MARK_WIDTH 1
11883 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
11884 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
11885 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
11886 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
11887 #define MC_CMD_GET_CAPABILITIES_V3_OUT_L3XUDP_SUPPORT_LBN 22
11888 #define MC_CMD_GET_CAPABILITIES_V3_OUT_L3XUDP_SUPPORT_WIDTH 1
11889 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
11890 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
11891 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_SPREADING_LBN 24
11892 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_SPREADING_WIDTH 1
11893 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_HLB_IDLE_LBN 25
11894 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_HLB_IDLE_WIDTH 1
11895 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
11896 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
11897 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
11898 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
11899 #define MC_CMD_GET_CAPABILITIES_V3_OUT_BUNDLE_UPDATE_LBN 28
11900 #define MC_CMD_GET_CAPABILITIES_V3_OUT_BUNDLE_UPDATE_WIDTH 1
11901 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V3_LBN 29
11902 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V3_WIDTH 1
11903 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DYNAMIC_SENSORS_LBN 30
11904 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DYNAMIC_SENSORS_WIDTH 1
11905 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
11906 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
11907 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
11908  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
11909  */
11910 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
11911 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
11912 /* One byte per PF containing the number of the external port assigned to this
11913  * PF, indexed by PF number. Special values indicate that a PF is either not
11914  * present or not assigned.
11915  */
11916 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
11917 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
11918 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
11919 /* enum: The caller is not permitted to access information on this PF. */
11920 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ACCESS_NOT_PERMITTED 0xff
11921 /* enum: PF does not exist. */
11922 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_PRESENT 0xfe
11923 /* enum: PF does exist but is not assigned to any external port. */
11924 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_ASSIGNED 0xfd
11925 /* enum: This value indicates that PF is assigned, but it cannot be expressed
11926  * in this field. It is intended for a possible future situation where a more
11927  * complex scheme of PFs to ports mapping is being used. The future driver
11928  * should look for a new field supporting the new scheme. The current/old
11929  * driver should treat this value as PF_NOT_ASSIGNED.
11930  */
11931 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
11932 /* One byte per PF containing the number of its VFs, indexed by PF number. A
11933  * special value indicates that a PF is not present.
11934  */
11935 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_OFST 42
11936 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_LEN 1
11937 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_NUM 16
11938 /* enum: The caller is not permitted to access information on this PF. */
11939 /*               MC_CMD_GET_CAPABILITIES_V3_OUT_ACCESS_NOT_PERMITTED 0xff */
11940 /* enum: PF does not exist. */
11941 /*               MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_PRESENT 0xfe */
11942 /* Number of VIs available for each external port */
11943 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_OFST 58
11944 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_LEN 2
11945 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_NUM 4
11946 /* Size of RX descriptor cache expressed as binary logarithm The actual size
11947  * equals (2 ^ RX_DESC_CACHE_SIZE)
11948  */
11949 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DESC_CACHE_SIZE_OFST 66
11950 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DESC_CACHE_SIZE_LEN 1
11951 /* Size of TX descriptor cache expressed as binary logarithm The actual size
11952  * equals (2 ^ TX_DESC_CACHE_SIZE)
11953  */
11954 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DESC_CACHE_SIZE_OFST 67
11955 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DESC_CACHE_SIZE_LEN 1
11956 /* Total number of available PIO buffers */
11957 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_PIO_BUFFS_OFST 68
11958 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_PIO_BUFFS_LEN 2
11959 /* Size of a single PIO buffer */
11960 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SIZE_PIO_BUFF_OFST 70
11961 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SIZE_PIO_BUFF_LEN 2
11962 /* On chips later than Medford the amount of address space assigned to each VI
11963  * is configurable. This is a global setting that the driver must query to
11964  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
11965  * with 8k VI windows.
11966  */
11967 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_OFST 72
11968 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_LEN 1
11969 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
11970  * CTPIO is not mapped.
11971  */
11972 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_8K 0x0
11973 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
11974 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_16K 0x1
11975 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
11976 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_64K 0x2
11977 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
11978  * (SF-115995-SW) in the present configuration of firmware and port mode.
11979  */
11980 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
11981 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
11982 /* Number of buffers per adapter that can be used for VFIFO Stuffing
11983  * (SF-115995-SW) in the present configuration of firmware and port mode.
11984  */
11985 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
11986 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
11987
11988 /* MC_CMD_GET_CAPABILITIES_V4_OUT msgresponse */
11989 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LEN 78
11990 /* First word of flags. */
11991 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS1_OFST 0
11992 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS1_LEN 4
11993 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VPORT_RECONFIGURE_LBN 3
11994 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VPORT_RECONFIGURE_WIDTH 1
11995 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_STRIPING_LBN 4
11996 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_STRIPING_WIDTH 1
11997 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_QUERY_LBN 5
11998 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_QUERY_WIDTH 1
11999 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
12000 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
12001 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DRV_ATTACH_PREBOOT_LBN 7
12002 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
12003 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_FORCE_EVENT_MERGING_LBN 8
12004 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
12005 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SET_MAC_ENHANCED_LBN 9
12006 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SET_MAC_ENHANCED_WIDTH 1
12007 #define MC_CMD_GET_CAPABILITIES_V4_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
12008 #define MC_CMD_GET_CAPABILITIES_V4_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
12009 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
12010 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
12011 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
12012 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
12013 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ADDITIONAL_RSS_MODES_LBN 13
12014 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
12015 #define MC_CMD_GET_CAPABILITIES_V4_OUT_QBB_LBN 14
12016 #define MC_CMD_GET_CAPABILITIES_V4_OUT_QBB_WIDTH 1
12017 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
12018 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
12019 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_RSS_LIMITED_LBN 16
12020 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_RSS_LIMITED_WIDTH 1
12021 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_LBN 17
12022 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_WIDTH 1
12023 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_INCLUDE_FCS_LBN 18
12024 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_INCLUDE_FCS_WIDTH 1
12025 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VLAN_INSERTION_LBN 19
12026 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VLAN_INSERTION_WIDTH 1
12027 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_VLAN_STRIPPING_LBN 20
12028 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_VLAN_STRIPPING_WIDTH 1
12029 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_LBN 21
12030 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_WIDTH 1
12031 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_0_LBN 22
12032 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_0_WIDTH 1
12033 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_14_LBN 23
12034 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_14_WIDTH 1
12035 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_TIMESTAMP_LBN 24
12036 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_TIMESTAMP_WIDTH 1
12037 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_BATCHING_LBN 25
12038 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_BATCHING_WIDTH 1
12039 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCAST_FILTER_CHAINING_LBN 26
12040 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCAST_FILTER_CHAINING_WIDTH 1
12041 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PM_AND_RXDP_COUNTERS_LBN 27
12042 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
12043 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DISABLE_SCATTER_LBN 28
12044 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DISABLE_SCATTER_WIDTH 1
12045 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
12046 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
12047 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_LBN 30
12048 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_WIDTH 1
12049 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VXLAN_NVGRE_LBN 31
12050 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VXLAN_NVGRE_WIDTH 1
12051 /* RxDPCPU firmware id. */
12052 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DPCPU_FW_ID_OFST 4
12053 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DPCPU_FW_ID_LEN 2
12054 /* enum: Standard RXDP firmware */
12055 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP 0x0
12056 /* enum: Low latency RXDP firmware */
12057 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_LOW_LATENCY 0x1
12058 /* enum: Packed stream RXDP firmware */
12059 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_PACKED_STREAM 0x2
12060 /* enum: Rules engine RXDP firmware */
12061 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_RULES_ENGINE 0x5
12062 /* enum: DPDK RXDP firmware */
12063 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_DPDK 0x6
12064 /* enum: BIST RXDP firmware */
12065 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_BIST 0x10a
12066 /* enum: RXDP Test firmware image 1 */
12067 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
12068 /* enum: RXDP Test firmware image 2 */
12069 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
12070 /* enum: RXDP Test firmware image 3 */
12071 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
12072 /* enum: RXDP Test firmware image 4 */
12073 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
12074 /* enum: RXDP Test firmware image 5 */
12075 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_BACKPRESSURE 0x105
12076 /* enum: RXDP Test firmware image 6 */
12077 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
12078 /* enum: RXDP Test firmware image 7 */
12079 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
12080 /* enum: RXDP Test firmware image 8 */
12081 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
12082 /* enum: RXDP Test firmware image 9 */
12083 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
12084 /* enum: RXDP Test firmware image 10 */
12085 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_SLOW 0x10c
12086 /* TxDPCPU firmware id. */
12087 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DPCPU_FW_ID_OFST 6
12088 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DPCPU_FW_ID_LEN 2
12089 /* enum: Standard TXDP firmware */
12090 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP 0x0
12091 /* enum: Low latency TXDP firmware */
12092 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_LOW_LATENCY 0x1
12093 /* enum: High packet rate TXDP firmware */
12094 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_HIGH_PACKET_RATE 0x3
12095 /* enum: Rules engine TXDP firmware */
12096 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_RULES_ENGINE 0x5
12097 /* enum: DPDK TXDP firmware */
12098 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_DPDK 0x6
12099 /* enum: BIST TXDP firmware */
12100 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_BIST 0x12d
12101 /* enum: TXDP Test firmware image 1 */
12102 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
12103 /* enum: TXDP Test firmware image 2 */
12104 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
12105 /* enum: TXDP CSR bus test firmware */
12106 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_CSR 0x103
12107 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_OFST 8
12108 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_LEN 2
12109 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_REV_LBN 0
12110 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_REV_WIDTH 12
12111 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_TYPE_LBN 12
12112 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
12113 /* enum: reserved value - do not use (may indicate alternative interpretation
12114  * of REV field in future)
12115  */
12116 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_RESERVED 0x0
12117 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
12118  * development only)
12119  */
12120 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
12121 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
12122  */
12123 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
12124 /* enum: RX PD firmware with approximately Siena-compatible behaviour
12125  * (Huntington development only)
12126  */
12127 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
12128 /* enum: Full featured RX PD production firmware */
12129 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
12130 /* enum: (deprecated original name for the FULL_FEATURED variant) */
12131 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_VSWITCH 0x3
12132 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
12133  * (Huntington development only)
12134  */
12135 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
12136 /* enum: Low latency RX PD production firmware */
12137 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
12138 /* enum: Packed stream RX PD production firmware */
12139 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
12140 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
12141  * tests (Medford development only)
12142  */
12143 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
12144 /* enum: Rules engine RX PD production firmware */
12145 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
12146 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
12147 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_L3XUDP 0x9
12148 /* enum: DPDK RX PD production firmware */
12149 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_DPDK 0xa
12150 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
12151 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
12152 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
12153  * encapsulations (Medford development only)
12154  */
12155 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
12156 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_OFST 10
12157 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_LEN 2
12158 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_REV_LBN 0
12159 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_REV_WIDTH 12
12160 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_TYPE_LBN 12
12161 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
12162 /* enum: reserved value - do not use (may indicate alternative interpretation
12163  * of REV field in future)
12164  */
12165 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_RESERVED 0x0
12166 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
12167  * development only)
12168  */
12169 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
12170 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
12171  */
12172 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
12173 /* enum: TX PD firmware with approximately Siena-compatible behaviour
12174  * (Huntington development only)
12175  */
12176 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
12177 /* enum: Full featured TX PD production firmware */
12178 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
12179 /* enum: (deprecated original name for the FULL_FEATURED variant) */
12180 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_VSWITCH 0x3
12181 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
12182  * (Huntington development only)
12183  */
12184 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
12185 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
12186 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
12187  * tests (Medford development only)
12188  */
12189 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
12190 /* enum: Rules engine TX PD production firmware */
12191 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
12192 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
12193 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_L3XUDP 0x9
12194 /* enum: DPDK TX PD production firmware */
12195 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_DPDK 0xa
12196 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
12197 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
12198 /* Hardware capabilities of NIC */
12199 #define MC_CMD_GET_CAPABILITIES_V4_OUT_HW_CAPABILITIES_OFST 12
12200 #define MC_CMD_GET_CAPABILITIES_V4_OUT_HW_CAPABILITIES_LEN 4
12201 /* Licensed capabilities */
12202 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LICENSE_CAPABILITIES_OFST 16
12203 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LICENSE_CAPABILITIES_LEN 4
12204 /* Second word of flags. Not present on older firmware (check the length). */
12205 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS2_OFST 20
12206 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS2_LEN 4
12207 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_LBN 0
12208 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_WIDTH 1
12209 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_ENCAP_LBN 1
12210 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_ENCAP_WIDTH 1
12211 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVQ_TIMER_CTRL_LBN 2
12212 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVQ_TIMER_CTRL_WIDTH 1
12213 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVENT_CUT_THROUGH_LBN 3
12214 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVENT_CUT_THROUGH_WIDTH 1
12215 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_CUT_THROUGH_LBN 4
12216 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_CUT_THROUGH_WIDTH 1
12217 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VFIFO_ULL_MODE_LBN 5
12218 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
12219 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
12220 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
12221 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_V2_LBN 7
12222 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_V2_WIDTH 1
12223 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_TIMESTAMPING_LBN 8
12224 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
12225 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TIMESTAMP_LBN 9
12226 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TIMESTAMP_WIDTH 1
12227 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_SNIFF_LBN 10
12228 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_SNIFF_WIDTH 1
12229 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_SNIFF_LBN 11
12230 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_SNIFF_WIDTH 1
12231 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
12232 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
12233 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_BACKGROUND_LBN 13
12234 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_BACKGROUND_WIDTH 1
12235 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_DB_RETURN_LBN 14
12236 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_DB_RETURN_WIDTH 1
12237 #define MC_CMD_GET_CAPABILITIES_V4_OUT_CTPIO_LBN 15
12238 #define MC_CMD_GET_CAPABILITIES_V4_OUT_CTPIO_WIDTH 1
12239 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_SUPPORT_LBN 16
12240 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_SUPPORT_WIDTH 1
12241 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_BOUND_LBN 17
12242 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_BOUND_WIDTH 1
12243 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
12244 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
12245 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_FLAG_LBN 19
12246 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_FLAG_WIDTH 1
12247 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_MARK_LBN 20
12248 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_MARK_WIDTH 1
12249 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
12250 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
12251 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
12252 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
12253 #define MC_CMD_GET_CAPABILITIES_V4_OUT_L3XUDP_SUPPORT_LBN 22
12254 #define MC_CMD_GET_CAPABILITIES_V4_OUT_L3XUDP_SUPPORT_WIDTH 1
12255 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
12256 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
12257 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_SPREADING_LBN 24
12258 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_SPREADING_WIDTH 1
12259 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_HLB_IDLE_LBN 25
12260 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_HLB_IDLE_WIDTH 1
12261 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
12262 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
12263 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
12264 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
12265 #define MC_CMD_GET_CAPABILITIES_V4_OUT_BUNDLE_UPDATE_LBN 28
12266 #define MC_CMD_GET_CAPABILITIES_V4_OUT_BUNDLE_UPDATE_WIDTH 1
12267 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V3_LBN 29
12268 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V3_WIDTH 1
12269 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DYNAMIC_SENSORS_LBN 30
12270 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DYNAMIC_SENSORS_WIDTH 1
12271 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
12272 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
12273 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
12274  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
12275  */
12276 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
12277 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
12278 /* One byte per PF containing the number of the external port assigned to this
12279  * PF, indexed by PF number. Special values indicate that a PF is either not
12280  * present or not assigned.
12281  */
12282 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
12283 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
12284 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
12285 /* enum: The caller is not permitted to access information on this PF. */
12286 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ACCESS_NOT_PERMITTED 0xff
12287 /* enum: PF does not exist. */
12288 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_PRESENT 0xfe
12289 /* enum: PF does exist but is not assigned to any external port. */
12290 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_ASSIGNED 0xfd
12291 /* enum: This value indicates that PF is assigned, but it cannot be expressed
12292  * in this field. It is intended for a possible future situation where a more
12293  * complex scheme of PFs to ports mapping is being used. The future driver
12294  * should look for a new field supporting the new scheme. The current/old
12295  * driver should treat this value as PF_NOT_ASSIGNED.
12296  */
12297 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
12298 /* One byte per PF containing the number of its VFs, indexed by PF number. A
12299  * special value indicates that a PF is not present.
12300  */
12301 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_OFST 42
12302 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_LEN 1
12303 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_NUM 16
12304 /* enum: The caller is not permitted to access information on this PF. */
12305 /*               MC_CMD_GET_CAPABILITIES_V4_OUT_ACCESS_NOT_PERMITTED 0xff */
12306 /* enum: PF does not exist. */
12307 /*               MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_PRESENT 0xfe */
12308 /* Number of VIs available for each external port */
12309 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_OFST 58
12310 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_LEN 2
12311 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_NUM 4
12312 /* Size of RX descriptor cache expressed as binary logarithm The actual size
12313  * equals (2 ^ RX_DESC_CACHE_SIZE)
12314  */
12315 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DESC_CACHE_SIZE_OFST 66
12316 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DESC_CACHE_SIZE_LEN 1
12317 /* Size of TX descriptor cache expressed as binary logarithm The actual size
12318  * equals (2 ^ TX_DESC_CACHE_SIZE)
12319  */
12320 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DESC_CACHE_SIZE_OFST 67
12321 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DESC_CACHE_SIZE_LEN 1
12322 /* Total number of available PIO buffers */
12323 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_PIO_BUFFS_OFST 68
12324 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_PIO_BUFFS_LEN 2
12325 /* Size of a single PIO buffer */
12326 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SIZE_PIO_BUFF_OFST 70
12327 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SIZE_PIO_BUFF_LEN 2
12328 /* On chips later than Medford the amount of address space assigned to each VI
12329  * is configurable. This is a global setting that the driver must query to
12330  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
12331  * with 8k VI windows.
12332  */
12333 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_OFST 72
12334 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_LEN 1
12335 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
12336  * CTPIO is not mapped.
12337  */
12338 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_8K 0x0
12339 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
12340 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_16K 0x1
12341 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
12342 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_64K 0x2
12343 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
12344  * (SF-115995-SW) in the present configuration of firmware and port mode.
12345  */
12346 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
12347 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
12348 /* Number of buffers per adapter that can be used for VFIFO Stuffing
12349  * (SF-115995-SW) in the present configuration of firmware and port mode.
12350  */
12351 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
12352 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
12353 /* Entry count in the MAC stats array, including the final GENERATION_END
12354  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
12355  * hold at least this many 64-bit stats values, if they wish to receive all
12356  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
12357  * stats array returned will be truncated.
12358  */
12359 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_NUM_STATS_OFST 76
12360 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_NUM_STATS_LEN 2
12361
12362 /* MC_CMD_GET_CAPABILITIES_V5_OUT msgresponse */
12363 #define MC_CMD_GET_CAPABILITIES_V5_OUT_LEN 84
12364 /* First word of flags. */
12365 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS1_OFST 0
12366 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS1_LEN 4
12367 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VPORT_RECONFIGURE_LBN 3
12368 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VPORT_RECONFIGURE_WIDTH 1
12369 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_STRIPING_LBN 4
12370 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_STRIPING_WIDTH 1
12371 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_QUERY_LBN 5
12372 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_QUERY_WIDTH 1
12373 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
12374 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
12375 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DRV_ATTACH_PREBOOT_LBN 7
12376 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
12377 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_FORCE_EVENT_MERGING_LBN 8
12378 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
12379 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SET_MAC_ENHANCED_LBN 9
12380 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SET_MAC_ENHANCED_WIDTH 1
12381 #define MC_CMD_GET_CAPABILITIES_V5_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
12382 #define MC_CMD_GET_CAPABILITIES_V5_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
12383 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
12384 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
12385 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
12386 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
12387 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ADDITIONAL_RSS_MODES_LBN 13
12388 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
12389 #define MC_CMD_GET_CAPABILITIES_V5_OUT_QBB_LBN 14
12390 #define MC_CMD_GET_CAPABILITIES_V5_OUT_QBB_WIDTH 1
12391 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
12392 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
12393 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_RSS_LIMITED_LBN 16
12394 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_RSS_LIMITED_WIDTH 1
12395 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_LBN 17
12396 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_WIDTH 1
12397 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_INCLUDE_FCS_LBN 18
12398 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_INCLUDE_FCS_WIDTH 1
12399 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VLAN_INSERTION_LBN 19
12400 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VLAN_INSERTION_WIDTH 1
12401 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_VLAN_STRIPPING_LBN 20
12402 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_VLAN_STRIPPING_WIDTH 1
12403 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_LBN 21
12404 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_WIDTH 1
12405 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_0_LBN 22
12406 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_0_WIDTH 1
12407 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_14_LBN 23
12408 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_14_WIDTH 1
12409 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_TIMESTAMP_LBN 24
12410 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_TIMESTAMP_WIDTH 1
12411 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_BATCHING_LBN 25
12412 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_BATCHING_WIDTH 1
12413 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCAST_FILTER_CHAINING_LBN 26
12414 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCAST_FILTER_CHAINING_WIDTH 1
12415 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PM_AND_RXDP_COUNTERS_LBN 27
12416 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
12417 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DISABLE_SCATTER_LBN 28
12418 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DISABLE_SCATTER_WIDTH 1
12419 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
12420 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
12421 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_LBN 30
12422 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_WIDTH 1
12423 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VXLAN_NVGRE_LBN 31
12424 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VXLAN_NVGRE_WIDTH 1
12425 /* RxDPCPU firmware id. */
12426 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DPCPU_FW_ID_OFST 4
12427 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DPCPU_FW_ID_LEN 2
12428 /* enum: Standard RXDP firmware */
12429 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP 0x0
12430 /* enum: Low latency RXDP firmware */
12431 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_LOW_LATENCY 0x1
12432 /* enum: Packed stream RXDP firmware */
12433 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_PACKED_STREAM 0x2
12434 /* enum: Rules engine RXDP firmware */
12435 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_RULES_ENGINE 0x5
12436 /* enum: DPDK RXDP firmware */
12437 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_DPDK 0x6
12438 /* enum: BIST RXDP firmware */
12439 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_BIST 0x10a
12440 /* enum: RXDP Test firmware image 1 */
12441 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
12442 /* enum: RXDP Test firmware image 2 */
12443 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
12444 /* enum: RXDP Test firmware image 3 */
12445 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
12446 /* enum: RXDP Test firmware image 4 */
12447 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
12448 /* enum: RXDP Test firmware image 5 */
12449 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_BACKPRESSURE 0x105
12450 /* enum: RXDP Test firmware image 6 */
12451 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
12452 /* enum: RXDP Test firmware image 7 */
12453 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
12454 /* enum: RXDP Test firmware image 8 */
12455 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
12456 /* enum: RXDP Test firmware image 9 */
12457 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
12458 /* enum: RXDP Test firmware image 10 */
12459 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_SLOW 0x10c
12460 /* TxDPCPU firmware id. */
12461 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DPCPU_FW_ID_OFST 6
12462 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DPCPU_FW_ID_LEN 2
12463 /* enum: Standard TXDP firmware */
12464 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP 0x0
12465 /* enum: Low latency TXDP firmware */
12466 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_LOW_LATENCY 0x1
12467 /* enum: High packet rate TXDP firmware */
12468 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_HIGH_PACKET_RATE 0x3
12469 /* enum: Rules engine TXDP firmware */
12470 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_RULES_ENGINE 0x5
12471 /* enum: DPDK TXDP firmware */
12472 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_DPDK 0x6
12473 /* enum: BIST TXDP firmware */
12474 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_BIST 0x12d
12475 /* enum: TXDP Test firmware image 1 */
12476 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
12477 /* enum: TXDP Test firmware image 2 */
12478 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
12479 /* enum: TXDP CSR bus test firmware */
12480 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_TEST_FW_CSR 0x103
12481 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_OFST 8
12482 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_LEN 2
12483 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_REV_LBN 0
12484 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_REV_WIDTH 12
12485 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_TYPE_LBN 12
12486 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
12487 /* enum: reserved value - do not use (may indicate alternative interpretation
12488  * of REV field in future)
12489  */
12490 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_RESERVED 0x0
12491 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
12492  * development only)
12493  */
12494 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
12495 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
12496  */
12497 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
12498 /* enum: RX PD firmware with approximately Siena-compatible behaviour
12499  * (Huntington development only)
12500  */
12501 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
12502 /* enum: Full featured RX PD production firmware */
12503 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
12504 /* enum: (deprecated original name for the FULL_FEATURED variant) */
12505 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_VSWITCH 0x3
12506 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
12507  * (Huntington development only)
12508  */
12509 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
12510 /* enum: Low latency RX PD production firmware */
12511 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
12512 /* enum: Packed stream RX PD production firmware */
12513 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
12514 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
12515  * tests (Medford development only)
12516  */
12517 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
12518 /* enum: Rules engine RX PD production firmware */
12519 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
12520 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
12521 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_L3XUDP 0x9
12522 /* enum: DPDK RX PD production firmware */
12523 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_DPDK 0xa
12524 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
12525 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
12526 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
12527  * encapsulations (Medford development only)
12528  */
12529 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
12530 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_OFST 10
12531 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_LEN 2
12532 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_REV_LBN 0
12533 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_REV_WIDTH 12
12534 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_TYPE_LBN 12
12535 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
12536 /* enum: reserved value - do not use (may indicate alternative interpretation
12537  * of REV field in future)
12538  */
12539 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_RESERVED 0x0
12540 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
12541  * development only)
12542  */
12543 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
12544 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
12545  */
12546 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
12547 /* enum: TX PD firmware with approximately Siena-compatible behaviour
12548  * (Huntington development only)
12549  */
12550 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
12551 /* enum: Full featured TX PD production firmware */
12552 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
12553 /* enum: (deprecated original name for the FULL_FEATURED variant) */
12554 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_VSWITCH 0x3
12555 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
12556  * (Huntington development only)
12557  */
12558 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
12559 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
12560 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
12561  * tests (Medford development only)
12562  */
12563 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
12564 /* enum: Rules engine TX PD production firmware */
12565 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
12566 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
12567 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_L3XUDP 0x9
12568 /* enum: DPDK TX PD production firmware */
12569 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_DPDK 0xa
12570 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
12571 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
12572 /* Hardware capabilities of NIC */
12573 #define MC_CMD_GET_CAPABILITIES_V5_OUT_HW_CAPABILITIES_OFST 12
12574 #define MC_CMD_GET_CAPABILITIES_V5_OUT_HW_CAPABILITIES_LEN 4
12575 /* Licensed capabilities */
12576 #define MC_CMD_GET_CAPABILITIES_V5_OUT_LICENSE_CAPABILITIES_OFST 16
12577 #define MC_CMD_GET_CAPABILITIES_V5_OUT_LICENSE_CAPABILITIES_LEN 4
12578 /* Second word of flags. Not present on older firmware (check the length). */
12579 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS2_OFST 20
12580 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS2_LEN 4
12581 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_LBN 0
12582 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_WIDTH 1
12583 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_ENCAP_LBN 1
12584 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_ENCAP_WIDTH 1
12585 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVQ_TIMER_CTRL_LBN 2
12586 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVQ_TIMER_CTRL_WIDTH 1
12587 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVENT_CUT_THROUGH_LBN 3
12588 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVENT_CUT_THROUGH_WIDTH 1
12589 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_CUT_THROUGH_LBN 4
12590 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_CUT_THROUGH_WIDTH 1
12591 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VFIFO_ULL_MODE_LBN 5
12592 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
12593 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
12594 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
12595 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_V2_LBN 7
12596 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_V2_WIDTH 1
12597 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_TIMESTAMPING_LBN 8
12598 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
12599 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TIMESTAMP_LBN 9
12600 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TIMESTAMP_WIDTH 1
12601 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_SNIFF_LBN 10
12602 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_SNIFF_WIDTH 1
12603 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_SNIFF_LBN 11
12604 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_SNIFF_WIDTH 1
12605 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
12606 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
12607 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_BACKGROUND_LBN 13
12608 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_BACKGROUND_WIDTH 1
12609 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_DB_RETURN_LBN 14
12610 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_DB_RETURN_WIDTH 1
12611 #define MC_CMD_GET_CAPABILITIES_V5_OUT_CTPIO_LBN 15
12612 #define MC_CMD_GET_CAPABILITIES_V5_OUT_CTPIO_WIDTH 1
12613 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_SUPPORT_LBN 16
12614 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_SUPPORT_WIDTH 1
12615 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_BOUND_LBN 17
12616 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_BOUND_WIDTH 1
12617 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
12618 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
12619 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_FLAG_LBN 19
12620 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_FLAG_WIDTH 1
12621 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_LBN 20
12622 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_WIDTH 1
12623 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
12624 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
12625 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
12626 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
12627 #define MC_CMD_GET_CAPABILITIES_V5_OUT_L3XUDP_SUPPORT_LBN 22
12628 #define MC_CMD_GET_CAPABILITIES_V5_OUT_L3XUDP_SUPPORT_WIDTH 1
12629 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
12630 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
12631 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_SPREADING_LBN 24
12632 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_SPREADING_WIDTH 1
12633 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_HLB_IDLE_LBN 25
12634 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_HLB_IDLE_WIDTH 1
12635 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
12636 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
12637 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
12638 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
12639 #define MC_CMD_GET_CAPABILITIES_V5_OUT_BUNDLE_UPDATE_LBN 28
12640 #define MC_CMD_GET_CAPABILITIES_V5_OUT_BUNDLE_UPDATE_WIDTH 1
12641 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V3_LBN 29
12642 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V3_WIDTH 1
12643 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DYNAMIC_SENSORS_LBN 30
12644 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DYNAMIC_SENSORS_WIDTH 1
12645 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
12646 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
12647 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
12648  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
12649  */
12650 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
12651 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
12652 /* One byte per PF containing the number of the external port assigned to this
12653  * PF, indexed by PF number. Special values indicate that a PF is either not
12654  * present or not assigned.
12655  */
12656 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
12657 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
12658 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
12659 /* enum: The caller is not permitted to access information on this PF. */
12660 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ACCESS_NOT_PERMITTED 0xff
12661 /* enum: PF does not exist. */
12662 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PF_NOT_PRESENT 0xfe
12663 /* enum: PF does exist but is not assigned to any external port. */
12664 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PF_NOT_ASSIGNED 0xfd
12665 /* enum: This value indicates that PF is assigned, but it cannot be expressed
12666  * in this field. It is intended for a possible future situation where a more
12667  * complex scheme of PFs to ports mapping is being used. The future driver
12668  * should look for a new field supporting the new scheme. The current/old
12669  * driver should treat this value as PF_NOT_ASSIGNED.
12670  */
12671 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
12672 /* One byte per PF containing the number of its VFs, indexed by PF number. A
12673  * special value indicates that a PF is not present.
12674  */
12675 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VFS_PER_PF_OFST 42
12676 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VFS_PER_PF_LEN 1
12677 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VFS_PER_PF_NUM 16
12678 /* enum: The caller is not permitted to access information on this PF. */
12679 /*               MC_CMD_GET_CAPABILITIES_V5_OUT_ACCESS_NOT_PERMITTED 0xff */
12680 /* enum: PF does not exist. */
12681 /*               MC_CMD_GET_CAPABILITIES_V5_OUT_PF_NOT_PRESENT 0xfe */
12682 /* Number of VIs available for each external port */
12683 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VIS_PER_PORT_OFST 58
12684 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VIS_PER_PORT_LEN 2
12685 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VIS_PER_PORT_NUM 4
12686 /* Size of RX descriptor cache expressed as binary logarithm The actual size
12687  * equals (2 ^ RX_DESC_CACHE_SIZE)
12688  */
12689 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DESC_CACHE_SIZE_OFST 66
12690 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DESC_CACHE_SIZE_LEN 1
12691 /* Size of TX descriptor cache expressed as binary logarithm The actual size
12692  * equals (2 ^ TX_DESC_CACHE_SIZE)
12693  */
12694 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DESC_CACHE_SIZE_OFST 67
12695 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DESC_CACHE_SIZE_LEN 1
12696 /* Total number of available PIO buffers */
12697 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_PIO_BUFFS_OFST 68
12698 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_PIO_BUFFS_LEN 2
12699 /* Size of a single PIO buffer */
12700 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SIZE_PIO_BUFF_OFST 70
12701 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SIZE_PIO_BUFF_LEN 2
12702 /* On chips later than Medford the amount of address space assigned to each VI
12703  * is configurable. This is a global setting that the driver must query to
12704  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
12705  * with 8k VI windows.
12706  */
12707 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_OFST 72
12708 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_LEN 1
12709 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
12710  * CTPIO is not mapped.
12711  */
12712 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_8K 0x0
12713 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
12714 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_16K 0x1
12715 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
12716 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_64K 0x2
12717 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
12718  * (SF-115995-SW) in the present configuration of firmware and port mode.
12719  */
12720 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
12721 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
12722 /* Number of buffers per adapter that can be used for VFIFO Stuffing
12723  * (SF-115995-SW) in the present configuration of firmware and port mode.
12724  */
12725 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
12726 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
12727 /* Entry count in the MAC stats array, including the final GENERATION_END
12728  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
12729  * hold at least this many 64-bit stats values, if they wish to receive all
12730  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
12731  * stats array returned will be truncated.
12732  */
12733 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_NUM_STATS_OFST 76
12734 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_NUM_STATS_LEN 2
12735 /* Maximum supported value for MC_CMD_FILTER_OP_V3/MATCH_MARK_VALUE. This field
12736  * will only be non-zero if MC_CMD_GET_CAPABILITIES/FILTER_ACTION_MARK is set.
12737  */
12738 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_MAX_OFST 80
12739 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_MAX_LEN 4
12740
12741 /* MC_CMD_GET_CAPABILITIES_V6_OUT msgresponse */
12742 #define MC_CMD_GET_CAPABILITIES_V6_OUT_LEN 148
12743 /* First word of flags. */
12744 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FLAGS1_OFST 0
12745 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FLAGS1_LEN 4
12746 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VPORT_RECONFIGURE_LBN 3
12747 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VPORT_RECONFIGURE_WIDTH 1
12748 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_STRIPING_LBN 4
12749 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_STRIPING_WIDTH 1
12750 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VADAPTOR_QUERY_LBN 5
12751 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VADAPTOR_QUERY_WIDTH 1
12752 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
12753 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
12754 #define MC_CMD_GET_CAPABILITIES_V6_OUT_DRV_ATTACH_PREBOOT_LBN 7
12755 #define MC_CMD_GET_CAPABILITIES_V6_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
12756 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_FORCE_EVENT_MERGING_LBN 8
12757 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
12758 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SET_MAC_ENHANCED_LBN 9
12759 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SET_MAC_ENHANCED_WIDTH 1
12760 #define MC_CMD_GET_CAPABILITIES_V6_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
12761 #define MC_CMD_GET_CAPABILITIES_V6_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
12762 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
12763 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
12764 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
12765 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
12766 #define MC_CMD_GET_CAPABILITIES_V6_OUT_ADDITIONAL_RSS_MODES_LBN 13
12767 #define MC_CMD_GET_CAPABILITIES_V6_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
12768 #define MC_CMD_GET_CAPABILITIES_V6_OUT_QBB_LBN 14
12769 #define MC_CMD_GET_CAPABILITIES_V6_OUT_QBB_WIDTH 1
12770 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
12771 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
12772 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_RSS_LIMITED_LBN 16
12773 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_RSS_LIMITED_WIDTH 1
12774 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PACKED_STREAM_LBN 17
12775 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PACKED_STREAM_WIDTH 1
12776 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_INCLUDE_FCS_LBN 18
12777 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_INCLUDE_FCS_WIDTH 1
12778 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_VLAN_INSERTION_LBN 19
12779 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_VLAN_INSERTION_WIDTH 1
12780 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_VLAN_STRIPPING_LBN 20
12781 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_VLAN_STRIPPING_WIDTH 1
12782 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_LBN 21
12783 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_WIDTH 1
12784 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PREFIX_LEN_0_LBN 22
12785 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PREFIX_LEN_0_WIDTH 1
12786 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PREFIX_LEN_14_LBN 23
12787 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PREFIX_LEN_14_WIDTH 1
12788 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_TIMESTAMP_LBN 24
12789 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_TIMESTAMP_WIDTH 1
12790 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_BATCHING_LBN 25
12791 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_BATCHING_WIDTH 1
12792 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCAST_FILTER_CHAINING_LBN 26
12793 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCAST_FILTER_CHAINING_WIDTH 1
12794 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PM_AND_RXDP_COUNTERS_LBN 27
12795 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
12796 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DISABLE_SCATTER_LBN 28
12797 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DISABLE_SCATTER_WIDTH 1
12798 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
12799 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
12800 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVB_LBN 30
12801 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVB_WIDTH 1
12802 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VXLAN_NVGRE_LBN 31
12803 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VXLAN_NVGRE_WIDTH 1
12804 /* RxDPCPU firmware id. */
12805 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DPCPU_FW_ID_OFST 4
12806 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DPCPU_FW_ID_LEN 2
12807 /* enum: Standard RXDP firmware */
12808 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP 0x0
12809 /* enum: Low latency RXDP firmware */
12810 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_LOW_LATENCY 0x1
12811 /* enum: Packed stream RXDP firmware */
12812 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_PACKED_STREAM 0x2
12813 /* enum: Rules engine RXDP firmware */
12814 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_RULES_ENGINE 0x5
12815 /* enum: DPDK RXDP firmware */
12816 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_DPDK 0x6
12817 /* enum: BIST RXDP firmware */
12818 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_BIST 0x10a
12819 /* enum: RXDP Test firmware image 1 */
12820 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
12821 /* enum: RXDP Test firmware image 2 */
12822 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
12823 /* enum: RXDP Test firmware image 3 */
12824 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
12825 /* enum: RXDP Test firmware image 4 */
12826 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
12827 /* enum: RXDP Test firmware image 5 */
12828 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_BACKPRESSURE 0x105
12829 /* enum: RXDP Test firmware image 6 */
12830 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
12831 /* enum: RXDP Test firmware image 7 */
12832 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
12833 /* enum: RXDP Test firmware image 8 */
12834 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
12835 /* enum: RXDP Test firmware image 9 */
12836 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
12837 /* enum: RXDP Test firmware image 10 */
12838 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_SLOW 0x10c
12839 /* TxDPCPU firmware id. */
12840 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_DPCPU_FW_ID_OFST 6
12841 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_DPCPU_FW_ID_LEN 2
12842 /* enum: Standard TXDP firmware */
12843 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP 0x0
12844 /* enum: Low latency TXDP firmware */
12845 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_LOW_LATENCY 0x1
12846 /* enum: High packet rate TXDP firmware */
12847 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_HIGH_PACKET_RATE 0x3
12848 /* enum: Rules engine TXDP firmware */
12849 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_RULES_ENGINE 0x5
12850 /* enum: DPDK TXDP firmware */
12851 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_DPDK 0x6
12852 /* enum: BIST TXDP firmware */
12853 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_BIST 0x12d
12854 /* enum: TXDP Test firmware image 1 */
12855 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
12856 /* enum: TXDP Test firmware image 2 */
12857 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
12858 /* enum: TXDP CSR bus test firmware */
12859 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_TEST_FW_CSR 0x103
12860 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_OFST 8
12861 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_LEN 2
12862 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_REV_LBN 0
12863 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_REV_WIDTH 12
12864 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_TYPE_LBN 12
12865 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
12866 /* enum: reserved value - do not use (may indicate alternative interpretation
12867  * of REV field in future)
12868  */
12869 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_RESERVED 0x0
12870 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
12871  * development only)
12872  */
12873 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
12874 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
12875  */
12876 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
12877 /* enum: RX PD firmware with approximately Siena-compatible behaviour
12878  * (Huntington development only)
12879  */
12880 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
12881 /* enum: Full featured RX PD production firmware */
12882 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
12883 /* enum: (deprecated original name for the FULL_FEATURED variant) */
12884 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_VSWITCH 0x3
12885 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
12886  * (Huntington development only)
12887  */
12888 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
12889 /* enum: Low latency RX PD production firmware */
12890 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
12891 /* enum: Packed stream RX PD production firmware */
12892 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
12893 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
12894  * tests (Medford development only)
12895  */
12896 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
12897 /* enum: Rules engine RX PD production firmware */
12898 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
12899 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
12900 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_L3XUDP 0x9
12901 /* enum: DPDK RX PD production firmware */
12902 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_DPDK 0xa
12903 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
12904 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
12905 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
12906  * encapsulations (Medford development only)
12907  */
12908 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
12909 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_OFST 10
12910 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_LEN 2
12911 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_REV_LBN 0
12912 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_REV_WIDTH 12
12913 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_TYPE_LBN 12
12914 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
12915 /* enum: reserved value - do not use (may indicate alternative interpretation
12916  * of REV field in future)
12917  */
12918 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_RESERVED 0x0
12919 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
12920  * development only)
12921  */
12922 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
12923 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
12924  */
12925 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
12926 /* enum: TX PD firmware with approximately Siena-compatible behaviour
12927  * (Huntington development only)
12928  */
12929 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
12930 /* enum: Full featured TX PD production firmware */
12931 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
12932 /* enum: (deprecated original name for the FULL_FEATURED variant) */
12933 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_VSWITCH 0x3
12934 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
12935  * (Huntington development only)
12936  */
12937 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
12938 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
12939 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
12940  * tests (Medford development only)
12941  */
12942 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
12943 /* enum: Rules engine TX PD production firmware */
12944 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
12945 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
12946 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_L3XUDP 0x9
12947 /* enum: DPDK TX PD production firmware */
12948 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_DPDK 0xa
12949 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
12950 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
12951 /* Hardware capabilities of NIC */
12952 #define MC_CMD_GET_CAPABILITIES_V6_OUT_HW_CAPABILITIES_OFST 12
12953 #define MC_CMD_GET_CAPABILITIES_V6_OUT_HW_CAPABILITIES_LEN 4
12954 /* Licensed capabilities */
12955 #define MC_CMD_GET_CAPABILITIES_V6_OUT_LICENSE_CAPABILITIES_OFST 16
12956 #define MC_CMD_GET_CAPABILITIES_V6_OUT_LICENSE_CAPABILITIES_LEN 4
12957 /* Second word of flags. Not present on older firmware (check the length). */
12958 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FLAGS2_OFST 20
12959 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FLAGS2_LEN 4
12960 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_LBN 0
12961 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_WIDTH 1
12962 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_ENCAP_LBN 1
12963 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_ENCAP_WIDTH 1
12964 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVQ_TIMER_CTRL_LBN 2
12965 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVQ_TIMER_CTRL_WIDTH 1
12966 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVENT_CUT_THROUGH_LBN 3
12967 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVENT_CUT_THROUGH_WIDTH 1
12968 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_CUT_THROUGH_LBN 4
12969 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_CUT_THROUGH_WIDTH 1
12970 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_VFIFO_ULL_MODE_LBN 5
12971 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
12972 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
12973 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
12974 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_EVQ_V2_LBN 7
12975 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_EVQ_V2_WIDTH 1
12976 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MAC_TIMESTAMPING_LBN 8
12977 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
12978 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TIMESTAMP_LBN 9
12979 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TIMESTAMP_WIDTH 1
12980 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_SNIFF_LBN 10
12981 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_SNIFF_WIDTH 1
12982 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_SNIFF_LBN 11
12983 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_SNIFF_WIDTH 1
12984 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
12985 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
12986 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCDI_BACKGROUND_LBN 13
12987 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCDI_BACKGROUND_WIDTH 1
12988 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCDI_DB_RETURN_LBN 14
12989 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCDI_DB_RETURN_WIDTH 1
12990 #define MC_CMD_GET_CAPABILITIES_V6_OUT_CTPIO_LBN 15
12991 #define MC_CMD_GET_CAPABILITIES_V6_OUT_CTPIO_WIDTH 1
12992 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TSA_SUPPORT_LBN 16
12993 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TSA_SUPPORT_WIDTH 1
12994 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TSA_BOUND_LBN 17
12995 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TSA_BOUND_WIDTH 1
12996 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
12997 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
12998 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_FLAG_LBN 19
12999 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_FLAG_WIDTH 1
13000 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_MARK_LBN 20
13001 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_MARK_WIDTH 1
13002 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
13003 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
13004 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
13005 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
13006 #define MC_CMD_GET_CAPABILITIES_V6_OUT_L3XUDP_SUPPORT_LBN 22
13007 #define MC_CMD_GET_CAPABILITIES_V6_OUT_L3XUDP_SUPPORT_WIDTH 1
13008 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
13009 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
13010 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_SPREADING_LBN 24
13011 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_SPREADING_WIDTH 1
13012 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_HLB_IDLE_LBN 25
13013 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_HLB_IDLE_WIDTH 1
13014 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
13015 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
13016 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
13017 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
13018 #define MC_CMD_GET_CAPABILITIES_V6_OUT_BUNDLE_UPDATE_LBN 28
13019 #define MC_CMD_GET_CAPABILITIES_V6_OUT_BUNDLE_UPDATE_WIDTH 1
13020 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V3_LBN 29
13021 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V3_WIDTH 1
13022 #define MC_CMD_GET_CAPABILITIES_V6_OUT_DYNAMIC_SENSORS_LBN 30
13023 #define MC_CMD_GET_CAPABILITIES_V6_OUT_DYNAMIC_SENSORS_WIDTH 1
13024 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
13025 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
13026 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
13027  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
13028  */
13029 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
13030 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
13031 /* One byte per PF containing the number of the external port assigned to this
13032  * PF, indexed by PF number. Special values indicate that a PF is either not
13033  * present or not assigned.
13034  */
13035 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
13036 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
13037 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
13038 /* enum: The caller is not permitted to access information on this PF. */
13039 #define MC_CMD_GET_CAPABILITIES_V6_OUT_ACCESS_NOT_PERMITTED 0xff
13040 /* enum: PF does not exist. */
13041 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PF_NOT_PRESENT 0xfe
13042 /* enum: PF does exist but is not assigned to any external port. */
13043 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PF_NOT_ASSIGNED 0xfd
13044 /* enum: This value indicates that PF is assigned, but it cannot be expressed
13045  * in this field. It is intended for a possible future situation where a more
13046  * complex scheme of PFs to ports mapping is being used. The future driver
13047  * should look for a new field supporting the new scheme. The current/old
13048  * driver should treat this value as PF_NOT_ASSIGNED.
13049  */
13050 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
13051 /* One byte per PF containing the number of its VFs, indexed by PF number. A
13052  * special value indicates that a PF is not present.
13053  */
13054 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VFS_PER_PF_OFST 42
13055 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VFS_PER_PF_LEN 1
13056 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VFS_PER_PF_NUM 16
13057 /* enum: The caller is not permitted to access information on this PF. */
13058 /*               MC_CMD_GET_CAPABILITIES_V6_OUT_ACCESS_NOT_PERMITTED 0xff */
13059 /* enum: PF does not exist. */
13060 /*               MC_CMD_GET_CAPABILITIES_V6_OUT_PF_NOT_PRESENT 0xfe */
13061 /* Number of VIs available for each external port */
13062 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VIS_PER_PORT_OFST 58
13063 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VIS_PER_PORT_LEN 2
13064 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VIS_PER_PORT_NUM 4
13065 /* Size of RX descriptor cache expressed as binary logarithm The actual size
13066  * equals (2 ^ RX_DESC_CACHE_SIZE)
13067  */
13068 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DESC_CACHE_SIZE_OFST 66
13069 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DESC_CACHE_SIZE_LEN 1
13070 /* Size of TX descriptor cache expressed as binary logarithm The actual size
13071  * equals (2 ^ TX_DESC_CACHE_SIZE)
13072  */
13073 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_DESC_CACHE_SIZE_OFST 67
13074 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_DESC_CACHE_SIZE_LEN 1
13075 /* Total number of available PIO buffers */
13076 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_PIO_BUFFS_OFST 68
13077 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_PIO_BUFFS_LEN 2
13078 /* Size of a single PIO buffer */
13079 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SIZE_PIO_BUFF_OFST 70
13080 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SIZE_PIO_BUFF_LEN 2
13081 /* On chips later than Medford the amount of address space assigned to each VI
13082  * is configurable. This is a global setting that the driver must query to
13083  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
13084  * with 8k VI windows.
13085  */
13086 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_WINDOW_MODE_OFST 72
13087 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_WINDOW_MODE_LEN 1
13088 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
13089  * CTPIO is not mapped.
13090  */
13091 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_WINDOW_MODE_8K 0x0
13092 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
13093 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_WINDOW_MODE_16K 0x1
13094 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
13095 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_WINDOW_MODE_64K 0x2
13096 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
13097  * (SF-115995-SW) in the present configuration of firmware and port mode.
13098  */
13099 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
13100 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
13101 /* Number of buffers per adapter that can be used for VFIFO Stuffing
13102  * (SF-115995-SW) in the present configuration of firmware and port mode.
13103  */
13104 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
13105 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
13106 /* Entry count in the MAC stats array, including the final GENERATION_END
13107  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
13108  * hold at least this many 64-bit stats values, if they wish to receive all
13109  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
13110  * stats array returned will be truncated.
13111  */
13112 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MAC_STATS_NUM_STATS_OFST 76
13113 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MAC_STATS_NUM_STATS_LEN 2
13114 /* Maximum supported value for MC_CMD_FILTER_OP_V3/MATCH_MARK_VALUE. This field
13115  * will only be non-zero if MC_CMD_GET_CAPABILITIES/FILTER_ACTION_MARK is set.
13116  */
13117 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_MARK_MAX_OFST 80
13118 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_MARK_MAX_LEN 4
13119 /* On devices where the INIT_RXQ_WITH_BUFFER_SIZE flag (in
13120  * GET_CAPABILITIES_OUT_V2) is set, drivers have to specify a buffer size when
13121  * they create an RX queue. Due to hardware limitations, only a small number of
13122  * different buffer sizes may be available concurrently. Nonzero entries in
13123  * this array are the sizes of buffers which the system guarantees will be
13124  * available for use. If the list is empty, there are no limitations on
13125  * concurrent buffer sizes.
13126  */
13127 #define MC_CMD_GET_CAPABILITIES_V6_OUT_GUARANTEED_RX_BUFFER_SIZES_OFST 84
13128 #define MC_CMD_GET_CAPABILITIES_V6_OUT_GUARANTEED_RX_BUFFER_SIZES_LEN 4
13129 #define MC_CMD_GET_CAPABILITIES_V6_OUT_GUARANTEED_RX_BUFFER_SIZES_NUM 16
13130
13131
13132 /***********************************/
13133 /* MC_CMD_V2_EXTN
13134  * Encapsulation for a v2 extended command
13135  */
13136 #define MC_CMD_V2_EXTN 0x7f
13137
13138 /* MC_CMD_V2_EXTN_IN msgrequest */
13139 #define MC_CMD_V2_EXTN_IN_LEN 4
13140 /* the extended command number */
13141 #define MC_CMD_V2_EXTN_IN_EXTENDED_CMD_LBN 0
13142 #define MC_CMD_V2_EXTN_IN_EXTENDED_CMD_WIDTH 15
13143 #define MC_CMD_V2_EXTN_IN_UNUSED_LBN 15
13144 #define MC_CMD_V2_EXTN_IN_UNUSED_WIDTH 1
13145 /* the actual length of the encapsulated command (which is not in the v1
13146  * header)
13147  */
13148 #define MC_CMD_V2_EXTN_IN_ACTUAL_LEN_LBN 16
13149 #define MC_CMD_V2_EXTN_IN_ACTUAL_LEN_WIDTH 10
13150 #define MC_CMD_V2_EXTN_IN_UNUSED2_LBN 26
13151 #define MC_CMD_V2_EXTN_IN_UNUSED2_WIDTH 2
13152 /* Type of command/response */
13153 #define MC_CMD_V2_EXTN_IN_MESSAGE_TYPE_LBN 28
13154 #define MC_CMD_V2_EXTN_IN_MESSAGE_TYPE_WIDTH 4
13155 /* enum: MCDI command directed to or response originating from the MC. */
13156 #define MC_CMD_V2_EXTN_IN_MCDI_MESSAGE_TYPE_MC 0x0
13157 /* enum: MCDI command directed to a TSA controller. MCDI responses of this type
13158  * are not defined.
13159  */
13160 #define MC_CMD_V2_EXTN_IN_MCDI_MESSAGE_TYPE_TSA 0x1
13161
13162
13163 /***********************************/
13164 /* MC_CMD_TCM_BUCKET_ALLOC
13165  * Allocate a pacer bucket (for qau rp or a snapper test)
13166  */
13167 #define MC_CMD_TCM_BUCKET_ALLOC 0xb2
13168 #undef  MC_CMD_0xb2_PRIVILEGE_CTG
13169
13170 #define MC_CMD_0xb2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13171
13172 /* MC_CMD_TCM_BUCKET_ALLOC_IN msgrequest */
13173 #define MC_CMD_TCM_BUCKET_ALLOC_IN_LEN 0
13174
13175 /* MC_CMD_TCM_BUCKET_ALLOC_OUT msgresponse */
13176 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_LEN 4
13177 /* the bucket id */
13178 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_BUCKET_OFST 0
13179 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_BUCKET_LEN 4
13180
13181
13182 /***********************************/
13183 /* MC_CMD_TCM_BUCKET_FREE
13184  * Free a pacer bucket
13185  */
13186 #define MC_CMD_TCM_BUCKET_FREE 0xb3
13187 #undef  MC_CMD_0xb3_PRIVILEGE_CTG
13188
13189 #define MC_CMD_0xb3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13190
13191 /* MC_CMD_TCM_BUCKET_FREE_IN msgrequest */
13192 #define MC_CMD_TCM_BUCKET_FREE_IN_LEN 4
13193 /* the bucket id */
13194 #define MC_CMD_TCM_BUCKET_FREE_IN_BUCKET_OFST 0
13195 #define MC_CMD_TCM_BUCKET_FREE_IN_BUCKET_LEN 4
13196
13197 /* MC_CMD_TCM_BUCKET_FREE_OUT msgresponse */
13198 #define MC_CMD_TCM_BUCKET_FREE_OUT_LEN 0
13199
13200
13201 /***********************************/
13202 /* MC_CMD_TCM_BUCKET_INIT
13203  * Initialise pacer bucket with a given rate
13204  */
13205 #define MC_CMD_TCM_BUCKET_INIT 0xb4
13206 #undef  MC_CMD_0xb4_PRIVILEGE_CTG
13207
13208 #define MC_CMD_0xb4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13209
13210 /* MC_CMD_TCM_BUCKET_INIT_IN msgrequest */
13211 #define MC_CMD_TCM_BUCKET_INIT_IN_LEN 8
13212 /* the bucket id */
13213 #define MC_CMD_TCM_BUCKET_INIT_IN_BUCKET_OFST 0
13214 #define MC_CMD_TCM_BUCKET_INIT_IN_BUCKET_LEN 4
13215 /* the rate in mbps */
13216 #define MC_CMD_TCM_BUCKET_INIT_IN_RATE_OFST 4
13217 #define MC_CMD_TCM_BUCKET_INIT_IN_RATE_LEN 4
13218
13219 /* MC_CMD_TCM_BUCKET_INIT_EXT_IN msgrequest */
13220 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_LEN 12
13221 /* the bucket id */
13222 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_BUCKET_OFST 0
13223 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_BUCKET_LEN 4
13224 /* the rate in mbps */
13225 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_RATE_OFST 4
13226 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_RATE_LEN 4
13227 /* the desired maximum fill level */
13228 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_MAX_FILL_OFST 8
13229 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_MAX_FILL_LEN 4
13230
13231 /* MC_CMD_TCM_BUCKET_INIT_OUT msgresponse */
13232 #define MC_CMD_TCM_BUCKET_INIT_OUT_LEN 0
13233
13234
13235 /***********************************/
13236 /* MC_CMD_TCM_TXQ_INIT
13237  * Initialise txq in pacer with given options or set options
13238  */
13239 #define MC_CMD_TCM_TXQ_INIT 0xb5
13240 #undef  MC_CMD_0xb5_PRIVILEGE_CTG
13241
13242 #define MC_CMD_0xb5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13243
13244 /* MC_CMD_TCM_TXQ_INIT_IN msgrequest */
13245 #define MC_CMD_TCM_TXQ_INIT_IN_LEN 28
13246 /* the txq id */
13247 #define MC_CMD_TCM_TXQ_INIT_IN_QID_OFST 0
13248 #define MC_CMD_TCM_TXQ_INIT_IN_QID_LEN 4
13249 /* the static priority associated with the txq */
13250 #define MC_CMD_TCM_TXQ_INIT_IN_LABEL_OFST 4
13251 #define MC_CMD_TCM_TXQ_INIT_IN_LABEL_LEN 4
13252 /* bitmask of the priority queues this txq is inserted into when inserted. */
13253 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAGS_OFST 8
13254 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAGS_LEN 4
13255 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_GUARANTEED_LBN 0
13256 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_GUARANTEED_WIDTH 1
13257 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_NORMAL_LBN 1
13258 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_NORMAL_WIDTH 1
13259 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_LOW_LBN 2
13260 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_LOW_WIDTH 1
13261 /* the reaction point (RP) bucket */
13262 #define MC_CMD_TCM_TXQ_INIT_IN_RP_BKT_OFST 12
13263 #define MC_CMD_TCM_TXQ_INIT_IN_RP_BKT_LEN 4
13264 /* an already reserved bucket (typically set to bucket associated with outer
13265  * vswitch)
13266  */
13267 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT1_OFST 16
13268 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT1_LEN 4
13269 /* an already reserved bucket (typically set to bucket associated with inner
13270  * vswitch)
13271  */
13272 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT2_OFST 20
13273 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT2_LEN 4
13274 /* the min bucket (typically for ETS/minimum bandwidth) */
13275 #define MC_CMD_TCM_TXQ_INIT_IN_MIN_BKT_OFST 24
13276 #define MC_CMD_TCM_TXQ_INIT_IN_MIN_BKT_LEN 4
13277
13278 /* MC_CMD_TCM_TXQ_INIT_EXT_IN msgrequest */
13279 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LEN 32
13280 /* the txq id */
13281 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_QID_OFST 0
13282 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_QID_LEN 4
13283 /* the static priority associated with the txq */
13284 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_NORMAL_OFST 4
13285 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_NORMAL_LEN 4
13286 /* bitmask of the priority queues this txq is inserted into when inserted. */
13287 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAGS_OFST 8
13288 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAGS_LEN 4
13289 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_GUARANTEED_LBN 0
13290 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_GUARANTEED_WIDTH 1
13291 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_NORMAL_LBN 1
13292 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_NORMAL_WIDTH 1
13293 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_LOW_LBN 2
13294 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_LOW_WIDTH 1
13295 /* the reaction point (RP) bucket */
13296 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_RP_BKT_OFST 12
13297 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_RP_BKT_LEN 4
13298 /* an already reserved bucket (typically set to bucket associated with outer
13299  * vswitch)
13300  */
13301 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT1_OFST 16
13302 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT1_LEN 4
13303 /* an already reserved bucket (typically set to bucket associated with inner
13304  * vswitch)
13305  */
13306 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT2_OFST 20
13307 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT2_LEN 4
13308 /* the min bucket (typically for ETS/minimum bandwidth) */
13309 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MIN_BKT_OFST 24
13310 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MIN_BKT_LEN 4
13311 /* the static priority associated with the txq */
13312 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_GUARANTEED_OFST 28
13313 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_GUARANTEED_LEN 4
13314
13315 /* MC_CMD_TCM_TXQ_INIT_OUT msgresponse */
13316 #define MC_CMD_TCM_TXQ_INIT_OUT_LEN 0
13317
13318
13319 /***********************************/
13320 /* MC_CMD_LINK_PIOBUF
13321  * Link a push I/O buffer to a TxQ
13322  */
13323 #define MC_CMD_LINK_PIOBUF 0x92
13324 #undef  MC_CMD_0x92_PRIVILEGE_CTG
13325
13326 #define MC_CMD_0x92_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
13327
13328 /* MC_CMD_LINK_PIOBUF_IN msgrequest */
13329 #define MC_CMD_LINK_PIOBUF_IN_LEN 8
13330 /* Handle for allocated push I/O buffer. */
13331 #define MC_CMD_LINK_PIOBUF_IN_PIOBUF_HANDLE_OFST 0
13332 #define MC_CMD_LINK_PIOBUF_IN_PIOBUF_HANDLE_LEN 4
13333 /* Function Local Instance (VI) number. */
13334 #define MC_CMD_LINK_PIOBUF_IN_TXQ_INSTANCE_OFST 4
13335 #define MC_CMD_LINK_PIOBUF_IN_TXQ_INSTANCE_LEN 4
13336
13337 /* MC_CMD_LINK_PIOBUF_OUT msgresponse */
13338 #define MC_CMD_LINK_PIOBUF_OUT_LEN 0
13339
13340
13341 /***********************************/
13342 /* MC_CMD_UNLINK_PIOBUF
13343  * Unlink a push I/O buffer from a TxQ
13344  */
13345 #define MC_CMD_UNLINK_PIOBUF 0x93
13346 #undef  MC_CMD_0x93_PRIVILEGE_CTG
13347
13348 #define MC_CMD_0x93_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
13349
13350 /* MC_CMD_UNLINK_PIOBUF_IN msgrequest */
13351 #define MC_CMD_UNLINK_PIOBUF_IN_LEN 4
13352 /* Function Local Instance (VI) number. */
13353 #define MC_CMD_UNLINK_PIOBUF_IN_TXQ_INSTANCE_OFST 0
13354 #define MC_CMD_UNLINK_PIOBUF_IN_TXQ_INSTANCE_LEN 4
13355
13356 /* MC_CMD_UNLINK_PIOBUF_OUT msgresponse */
13357 #define MC_CMD_UNLINK_PIOBUF_OUT_LEN 0
13358
13359
13360 /***********************************/
13361 /* MC_CMD_VSWITCH_ALLOC
13362  * allocate and initialise a v-switch.
13363  */
13364 #define MC_CMD_VSWITCH_ALLOC 0x94
13365 #undef  MC_CMD_0x94_PRIVILEGE_CTG
13366
13367 #define MC_CMD_0x94_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13368
13369 /* MC_CMD_VSWITCH_ALLOC_IN msgrequest */
13370 #define MC_CMD_VSWITCH_ALLOC_IN_LEN 16
13371 /* The port to connect to the v-switch's upstream port. */
13372 #define MC_CMD_VSWITCH_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
13373 #define MC_CMD_VSWITCH_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
13374 /* The type of v-switch to create. */
13375 #define MC_CMD_VSWITCH_ALLOC_IN_TYPE_OFST 4
13376 #define MC_CMD_VSWITCH_ALLOC_IN_TYPE_LEN 4
13377 /* enum: VLAN */
13378 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VLAN 0x1
13379 /* enum: VEB */
13380 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VEB 0x2
13381 /* enum: VEPA (obsolete) */
13382 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VEPA 0x3
13383 /* enum: MUX */
13384 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_MUX 0x4
13385 /* enum: Snapper specific; semantics TBD */
13386 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_TEST 0x5
13387 /* Flags controlling v-port creation */
13388 #define MC_CMD_VSWITCH_ALLOC_IN_FLAGS_OFST 8
13389 #define MC_CMD_VSWITCH_ALLOC_IN_FLAGS_LEN 4
13390 #define MC_CMD_VSWITCH_ALLOC_IN_FLAG_AUTO_PORT_LBN 0
13391 #define MC_CMD_VSWITCH_ALLOC_IN_FLAG_AUTO_PORT_WIDTH 1
13392 /* The number of VLAN tags to allow for attached v-ports. For VLAN aggregators,
13393  * this must be one or greated, and the attached v-ports must have exactly this
13394  * number of tags. For other v-switch types, this must be zero of greater, and
13395  * is an upper limit on the number of VLAN tags for attached v-ports. An error
13396  * will be returned if existing configuration means we can't support attached
13397  * v-ports with this number of tags.
13398  */
13399 #define MC_CMD_VSWITCH_ALLOC_IN_NUM_VLAN_TAGS_OFST 12
13400 #define MC_CMD_VSWITCH_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
13401
13402 /* MC_CMD_VSWITCH_ALLOC_OUT msgresponse */
13403 #define MC_CMD_VSWITCH_ALLOC_OUT_LEN 0
13404
13405
13406 /***********************************/
13407 /* MC_CMD_VSWITCH_FREE
13408  * de-allocate a v-switch.
13409  */
13410 #define MC_CMD_VSWITCH_FREE 0x95
13411 #undef  MC_CMD_0x95_PRIVILEGE_CTG
13412
13413 #define MC_CMD_0x95_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13414
13415 /* MC_CMD_VSWITCH_FREE_IN msgrequest */
13416 #define MC_CMD_VSWITCH_FREE_IN_LEN 4
13417 /* The port to which the v-switch is connected. */
13418 #define MC_CMD_VSWITCH_FREE_IN_UPSTREAM_PORT_ID_OFST 0
13419 #define MC_CMD_VSWITCH_FREE_IN_UPSTREAM_PORT_ID_LEN 4
13420
13421 /* MC_CMD_VSWITCH_FREE_OUT msgresponse */
13422 #define MC_CMD_VSWITCH_FREE_OUT_LEN 0
13423
13424
13425 /***********************************/
13426 /* MC_CMD_VSWITCH_QUERY
13427  * read some config of v-switch. For now this command is an empty placeholder.
13428  * It may be used to check if a v-switch is connected to a given EVB port (if
13429  * not, then the command returns ENOENT).
13430  */
13431 #define MC_CMD_VSWITCH_QUERY 0x63
13432 #undef  MC_CMD_0x63_PRIVILEGE_CTG
13433
13434 #define MC_CMD_0x63_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13435
13436 /* MC_CMD_VSWITCH_QUERY_IN msgrequest */
13437 #define MC_CMD_VSWITCH_QUERY_IN_LEN 4
13438 /* The port to which the v-switch is connected. */
13439 #define MC_CMD_VSWITCH_QUERY_IN_UPSTREAM_PORT_ID_OFST 0
13440 #define MC_CMD_VSWITCH_QUERY_IN_UPSTREAM_PORT_ID_LEN 4
13441
13442 /* MC_CMD_VSWITCH_QUERY_OUT msgresponse */
13443 #define MC_CMD_VSWITCH_QUERY_OUT_LEN 0
13444
13445
13446 /***********************************/
13447 /* MC_CMD_VPORT_ALLOC
13448  * allocate a v-port.
13449  */
13450 #define MC_CMD_VPORT_ALLOC 0x96
13451 #undef  MC_CMD_0x96_PRIVILEGE_CTG
13452
13453 #define MC_CMD_0x96_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13454
13455 /* MC_CMD_VPORT_ALLOC_IN msgrequest */
13456 #define MC_CMD_VPORT_ALLOC_IN_LEN 20
13457 /* The port to which the v-switch is connected. */
13458 #define MC_CMD_VPORT_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
13459 #define MC_CMD_VPORT_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
13460 /* The type of the new v-port. */
13461 #define MC_CMD_VPORT_ALLOC_IN_TYPE_OFST 4
13462 #define MC_CMD_VPORT_ALLOC_IN_TYPE_LEN 4
13463 /* enum: VLAN (obsolete) */
13464 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VLAN 0x1
13465 /* enum: VEB (obsolete) */
13466 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VEB 0x2
13467 /* enum: VEPA (obsolete) */
13468 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VEPA 0x3
13469 /* enum: A normal v-port receives packets which match a specified MAC and/or
13470  * VLAN.
13471  */
13472 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_NORMAL 0x4
13473 /* enum: An expansion v-port packets traffic which don't match any other
13474  * v-port.
13475  */
13476 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_EXPANSION 0x5
13477 /* enum: An test v-port receives packets which match any filters installed by
13478  * its downstream components.
13479  */
13480 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_TEST 0x6
13481 /* Flags controlling v-port creation */
13482 #define MC_CMD_VPORT_ALLOC_IN_FLAGS_OFST 8
13483 #define MC_CMD_VPORT_ALLOC_IN_FLAGS_LEN 4
13484 #define MC_CMD_VPORT_ALLOC_IN_FLAG_AUTO_PORT_LBN 0
13485 #define MC_CMD_VPORT_ALLOC_IN_FLAG_AUTO_PORT_WIDTH 1
13486 #define MC_CMD_VPORT_ALLOC_IN_FLAG_VLAN_RESTRICT_LBN 1
13487 #define MC_CMD_VPORT_ALLOC_IN_FLAG_VLAN_RESTRICT_WIDTH 1
13488 /* The number of VLAN tags to insert/remove. An error will be returned if
13489  * incompatible with the number of VLAN tags specified for the upstream
13490  * v-switch.
13491  */
13492 #define MC_CMD_VPORT_ALLOC_IN_NUM_VLAN_TAGS_OFST 12
13493 #define MC_CMD_VPORT_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
13494 /* The actual VLAN tags to insert/remove */
13495 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAGS_OFST 16
13496 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAGS_LEN 4
13497 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_0_LBN 0
13498 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_0_WIDTH 16
13499 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_1_LBN 16
13500 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_1_WIDTH 16
13501
13502 /* MC_CMD_VPORT_ALLOC_OUT msgresponse */
13503 #define MC_CMD_VPORT_ALLOC_OUT_LEN 4
13504 /* The handle of the new v-port */
13505 #define MC_CMD_VPORT_ALLOC_OUT_VPORT_ID_OFST 0
13506 #define MC_CMD_VPORT_ALLOC_OUT_VPORT_ID_LEN 4
13507
13508
13509 /***********************************/
13510 /* MC_CMD_VPORT_FREE
13511  * de-allocate a v-port.
13512  */
13513 #define MC_CMD_VPORT_FREE 0x97
13514 #undef  MC_CMD_0x97_PRIVILEGE_CTG
13515
13516 #define MC_CMD_0x97_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13517
13518 /* MC_CMD_VPORT_FREE_IN msgrequest */
13519 #define MC_CMD_VPORT_FREE_IN_LEN 4
13520 /* The handle of the v-port */
13521 #define MC_CMD_VPORT_FREE_IN_VPORT_ID_OFST 0
13522 #define MC_CMD_VPORT_FREE_IN_VPORT_ID_LEN 4
13523
13524 /* MC_CMD_VPORT_FREE_OUT msgresponse */
13525 #define MC_CMD_VPORT_FREE_OUT_LEN 0
13526
13527
13528 /***********************************/
13529 /* MC_CMD_VADAPTOR_ALLOC
13530  * allocate a v-adaptor.
13531  */
13532 #define MC_CMD_VADAPTOR_ALLOC 0x98
13533 #undef  MC_CMD_0x98_PRIVILEGE_CTG
13534
13535 #define MC_CMD_0x98_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13536
13537 /* MC_CMD_VADAPTOR_ALLOC_IN msgrequest */
13538 #define MC_CMD_VADAPTOR_ALLOC_IN_LEN 30
13539 /* The port to connect to the v-adaptor's port. */
13540 #define MC_CMD_VADAPTOR_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
13541 #define MC_CMD_VADAPTOR_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
13542 /* Flags controlling v-adaptor creation */
13543 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAGS_OFST 8
13544 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAGS_LEN 4
13545 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_AUTO_VADAPTOR_LBN 0
13546 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_AUTO_VADAPTOR_WIDTH 1
13547 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 1
13548 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
13549 /* The number of VLAN tags to strip on receive */
13550 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLANS_OFST 12
13551 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLANS_LEN 4
13552 /* The number of VLAN tags to transparently insert/remove. */
13553 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLAN_TAGS_OFST 16
13554 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
13555 /* The actual VLAN tags to insert/remove */
13556 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAGS_OFST 20
13557 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAGS_LEN 4
13558 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_0_LBN 0
13559 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_0_WIDTH 16
13560 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_1_LBN 16
13561 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_1_WIDTH 16
13562 /* The MAC address to assign to this v-adaptor */
13563 #define MC_CMD_VADAPTOR_ALLOC_IN_MACADDR_OFST 24
13564 #define MC_CMD_VADAPTOR_ALLOC_IN_MACADDR_LEN 6
13565 /* enum: Derive the MAC address from the upstream port */
13566 #define MC_CMD_VADAPTOR_ALLOC_IN_AUTO_MAC 0x0
13567
13568 /* MC_CMD_VADAPTOR_ALLOC_OUT msgresponse */
13569 #define MC_CMD_VADAPTOR_ALLOC_OUT_LEN 0
13570
13571
13572 /***********************************/
13573 /* MC_CMD_VADAPTOR_FREE
13574  * de-allocate a v-adaptor.
13575  */
13576 #define MC_CMD_VADAPTOR_FREE 0x99
13577 #undef  MC_CMD_0x99_PRIVILEGE_CTG
13578
13579 #define MC_CMD_0x99_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13580
13581 /* MC_CMD_VADAPTOR_FREE_IN msgrequest */
13582 #define MC_CMD_VADAPTOR_FREE_IN_LEN 4
13583 /* The port to which the v-adaptor is connected. */
13584 #define MC_CMD_VADAPTOR_FREE_IN_UPSTREAM_PORT_ID_OFST 0
13585 #define MC_CMD_VADAPTOR_FREE_IN_UPSTREAM_PORT_ID_LEN 4
13586
13587 /* MC_CMD_VADAPTOR_FREE_OUT msgresponse */
13588 #define MC_CMD_VADAPTOR_FREE_OUT_LEN 0
13589
13590
13591 /***********************************/
13592 /* MC_CMD_VADAPTOR_SET_MAC
13593  * assign a new MAC address to a v-adaptor.
13594  */
13595 #define MC_CMD_VADAPTOR_SET_MAC 0x5d
13596 #undef  MC_CMD_0x5d_PRIVILEGE_CTG
13597
13598 #define MC_CMD_0x5d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13599
13600 /* MC_CMD_VADAPTOR_SET_MAC_IN msgrequest */
13601 #define MC_CMD_VADAPTOR_SET_MAC_IN_LEN 10
13602 /* The port to which the v-adaptor is connected. */
13603 #define MC_CMD_VADAPTOR_SET_MAC_IN_UPSTREAM_PORT_ID_OFST 0
13604 #define MC_CMD_VADAPTOR_SET_MAC_IN_UPSTREAM_PORT_ID_LEN 4
13605 /* The new MAC address to assign to this v-adaptor */
13606 #define MC_CMD_VADAPTOR_SET_MAC_IN_MACADDR_OFST 4
13607 #define MC_CMD_VADAPTOR_SET_MAC_IN_MACADDR_LEN 6
13608
13609 /* MC_CMD_VADAPTOR_SET_MAC_OUT msgresponse */
13610 #define MC_CMD_VADAPTOR_SET_MAC_OUT_LEN 0
13611
13612
13613 /***********************************/
13614 /* MC_CMD_VADAPTOR_GET_MAC
13615  * read the MAC address assigned to a v-adaptor.
13616  */
13617 #define MC_CMD_VADAPTOR_GET_MAC 0x5e
13618 #undef  MC_CMD_0x5e_PRIVILEGE_CTG
13619
13620 #define MC_CMD_0x5e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13621
13622 /* MC_CMD_VADAPTOR_GET_MAC_IN msgrequest */
13623 #define MC_CMD_VADAPTOR_GET_MAC_IN_LEN 4
13624 /* The port to which the v-adaptor is connected. */
13625 #define MC_CMD_VADAPTOR_GET_MAC_IN_UPSTREAM_PORT_ID_OFST 0
13626 #define MC_CMD_VADAPTOR_GET_MAC_IN_UPSTREAM_PORT_ID_LEN 4
13627
13628 /* MC_CMD_VADAPTOR_GET_MAC_OUT msgresponse */
13629 #define MC_CMD_VADAPTOR_GET_MAC_OUT_LEN 6
13630 /* The MAC address assigned to this v-adaptor */
13631 #define MC_CMD_VADAPTOR_GET_MAC_OUT_MACADDR_OFST 0
13632 #define MC_CMD_VADAPTOR_GET_MAC_OUT_MACADDR_LEN 6
13633
13634
13635 /***********************************/
13636 /* MC_CMD_VADAPTOR_QUERY
13637  * read some config of v-adaptor.
13638  */
13639 #define MC_CMD_VADAPTOR_QUERY 0x61
13640 #undef  MC_CMD_0x61_PRIVILEGE_CTG
13641
13642 #define MC_CMD_0x61_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13643
13644 /* MC_CMD_VADAPTOR_QUERY_IN msgrequest */
13645 #define MC_CMD_VADAPTOR_QUERY_IN_LEN 4
13646 /* The port to which the v-adaptor is connected. */
13647 #define MC_CMD_VADAPTOR_QUERY_IN_UPSTREAM_PORT_ID_OFST 0
13648 #define MC_CMD_VADAPTOR_QUERY_IN_UPSTREAM_PORT_ID_LEN 4
13649
13650 /* MC_CMD_VADAPTOR_QUERY_OUT msgresponse */
13651 #define MC_CMD_VADAPTOR_QUERY_OUT_LEN 12
13652 /* The EVB port flags as defined at MC_CMD_VPORT_ALLOC. */
13653 #define MC_CMD_VADAPTOR_QUERY_OUT_PORT_FLAGS_OFST 0
13654 #define MC_CMD_VADAPTOR_QUERY_OUT_PORT_FLAGS_LEN 4
13655 /* The v-adaptor flags as defined at MC_CMD_VADAPTOR_ALLOC. */
13656 #define MC_CMD_VADAPTOR_QUERY_OUT_VADAPTOR_FLAGS_OFST 4
13657 #define MC_CMD_VADAPTOR_QUERY_OUT_VADAPTOR_FLAGS_LEN 4
13658 /* The number of VLAN tags that may still be added */
13659 #define MC_CMD_VADAPTOR_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_OFST 8
13660 #define MC_CMD_VADAPTOR_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_LEN 4
13661
13662
13663 /***********************************/
13664 /* MC_CMD_EVB_PORT_ASSIGN
13665  * assign a port to a PCI function.
13666  */
13667 #define MC_CMD_EVB_PORT_ASSIGN 0x9a
13668 #undef  MC_CMD_0x9a_PRIVILEGE_CTG
13669
13670 #define MC_CMD_0x9a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13671
13672 /* MC_CMD_EVB_PORT_ASSIGN_IN msgrequest */
13673 #define MC_CMD_EVB_PORT_ASSIGN_IN_LEN 8
13674 /* The port to assign. */
13675 #define MC_CMD_EVB_PORT_ASSIGN_IN_PORT_ID_OFST 0
13676 #define MC_CMD_EVB_PORT_ASSIGN_IN_PORT_ID_LEN 4
13677 /* The target function to modify. */
13678 #define MC_CMD_EVB_PORT_ASSIGN_IN_FUNCTION_OFST 4
13679 #define MC_CMD_EVB_PORT_ASSIGN_IN_FUNCTION_LEN 4
13680 #define MC_CMD_EVB_PORT_ASSIGN_IN_PF_LBN 0
13681 #define MC_CMD_EVB_PORT_ASSIGN_IN_PF_WIDTH 16
13682 #define MC_CMD_EVB_PORT_ASSIGN_IN_VF_LBN 16
13683 #define MC_CMD_EVB_PORT_ASSIGN_IN_VF_WIDTH 16
13684
13685 /* MC_CMD_EVB_PORT_ASSIGN_OUT msgresponse */
13686 #define MC_CMD_EVB_PORT_ASSIGN_OUT_LEN 0
13687
13688
13689 /***********************************/
13690 /* MC_CMD_RDWR_A64_REGIONS
13691  * Assign the 64 bit region addresses.
13692  */
13693 #define MC_CMD_RDWR_A64_REGIONS 0x9b
13694 #undef  MC_CMD_0x9b_PRIVILEGE_CTG
13695
13696 #define MC_CMD_0x9b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
13697
13698 /* MC_CMD_RDWR_A64_REGIONS_IN msgrequest */
13699 #define MC_CMD_RDWR_A64_REGIONS_IN_LEN 17
13700 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION0_OFST 0
13701 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION0_LEN 4
13702 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION1_OFST 4
13703 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION1_LEN 4
13704 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION2_OFST 8
13705 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION2_LEN 4
13706 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION3_OFST 12
13707 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION3_LEN 4
13708 /* Write enable bits 0-3, set to write, clear to read. */
13709 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_LBN 128
13710 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_WIDTH 4
13711 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_BYTE_OFST 16
13712 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_BYTE_LEN 1
13713
13714 /* MC_CMD_RDWR_A64_REGIONS_OUT msgresponse: This data always included
13715  * regardless of state of write bits in the request.
13716  */
13717 #define MC_CMD_RDWR_A64_REGIONS_OUT_LEN 16
13718 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION0_OFST 0
13719 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION0_LEN 4
13720 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION1_OFST 4
13721 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION1_LEN 4
13722 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION2_OFST 8
13723 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION2_LEN 4
13724 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION3_OFST 12
13725 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION3_LEN 4
13726
13727
13728 /***********************************/
13729 /* MC_CMD_ONLOAD_STACK_ALLOC
13730  * Allocate an Onload stack ID.
13731  */
13732 #define MC_CMD_ONLOAD_STACK_ALLOC 0x9c
13733 #undef  MC_CMD_0x9c_PRIVILEGE_CTG
13734
13735 #define MC_CMD_0x9c_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
13736
13737 /* MC_CMD_ONLOAD_STACK_ALLOC_IN msgrequest */
13738 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_LEN 4
13739 /* The handle of the owning upstream port */
13740 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
13741 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
13742
13743 /* MC_CMD_ONLOAD_STACK_ALLOC_OUT msgresponse */
13744 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_LEN 4
13745 /* The handle of the new Onload stack */
13746 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_ONLOAD_STACK_ID_OFST 0
13747 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_ONLOAD_STACK_ID_LEN 4
13748
13749
13750 /***********************************/
13751 /* MC_CMD_ONLOAD_STACK_FREE
13752  * Free an Onload stack ID.
13753  */
13754 #define MC_CMD_ONLOAD_STACK_FREE 0x9d
13755 #undef  MC_CMD_0x9d_PRIVILEGE_CTG
13756
13757 #define MC_CMD_0x9d_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
13758
13759 /* MC_CMD_ONLOAD_STACK_FREE_IN msgrequest */
13760 #define MC_CMD_ONLOAD_STACK_FREE_IN_LEN 4
13761 /* The handle of the Onload stack */
13762 #define MC_CMD_ONLOAD_STACK_FREE_IN_ONLOAD_STACK_ID_OFST 0
13763 #define MC_CMD_ONLOAD_STACK_FREE_IN_ONLOAD_STACK_ID_LEN 4
13764
13765 /* MC_CMD_ONLOAD_STACK_FREE_OUT msgresponse */
13766 #define MC_CMD_ONLOAD_STACK_FREE_OUT_LEN 0
13767
13768
13769 /***********************************/
13770 /* MC_CMD_RSS_CONTEXT_ALLOC
13771  * Allocate an RSS context.
13772  */
13773 #define MC_CMD_RSS_CONTEXT_ALLOC 0x9e
13774 #undef  MC_CMD_0x9e_PRIVILEGE_CTG
13775
13776 #define MC_CMD_0x9e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13777
13778 /* MC_CMD_RSS_CONTEXT_ALLOC_IN msgrequest */
13779 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_LEN 12
13780 /* The handle of the owning upstream port */
13781 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
13782 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
13783 /* The type of context to allocate */
13784 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_OFST 4
13785 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_LEN 4
13786 /* enum: Allocate a context for exclusive use. The key and indirection table
13787  * must be explicitly configured.
13788  */
13789 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_EXCLUSIVE 0x0
13790 /* enum: Allocate a context for shared use; this will spread across a range of
13791  * queues, but the key and indirection table are pre-configured and may not be
13792  * changed. For this mode, NUM_QUEUES must 2, 4, 8, 16, 32 or 64.
13793  */
13794 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_SHARED 0x1
13795 /* Number of queues spanned by this context, in the range 1-64; valid offsets
13796  * in the indirection table will be in the range 0 to NUM_QUEUES-1.
13797  */
13798 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_NUM_QUEUES_OFST 8
13799 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_NUM_QUEUES_LEN 4
13800
13801 /* MC_CMD_RSS_CONTEXT_ALLOC_OUT msgresponse */
13802 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_LEN 4
13803 /* The handle of the new RSS context. This should be considered opaque to the
13804  * host, although a value of 0xFFFFFFFF is guaranteed never to be a valid
13805  * handle.
13806  */
13807 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_OFST 0
13808 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_LEN 4
13809 /* enum: guaranteed invalid RSS context handle value */
13810 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_INVALID 0xffffffff
13811
13812
13813 /***********************************/
13814 /* MC_CMD_RSS_CONTEXT_FREE
13815  * Free an RSS context.
13816  */
13817 #define MC_CMD_RSS_CONTEXT_FREE 0x9f
13818 #undef  MC_CMD_0x9f_PRIVILEGE_CTG
13819
13820 #define MC_CMD_0x9f_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13821
13822 /* MC_CMD_RSS_CONTEXT_FREE_IN msgrequest */
13823 #define MC_CMD_RSS_CONTEXT_FREE_IN_LEN 4
13824 /* The handle of the RSS context */
13825 #define MC_CMD_RSS_CONTEXT_FREE_IN_RSS_CONTEXT_ID_OFST 0
13826 #define MC_CMD_RSS_CONTEXT_FREE_IN_RSS_CONTEXT_ID_LEN 4
13827
13828 /* MC_CMD_RSS_CONTEXT_FREE_OUT msgresponse */
13829 #define MC_CMD_RSS_CONTEXT_FREE_OUT_LEN 0
13830
13831
13832 /***********************************/
13833 /* MC_CMD_RSS_CONTEXT_SET_KEY
13834  * Set the Toeplitz hash key for an RSS context.
13835  */
13836 #define MC_CMD_RSS_CONTEXT_SET_KEY 0xa0
13837 #undef  MC_CMD_0xa0_PRIVILEGE_CTG
13838
13839 #define MC_CMD_0xa0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13840
13841 /* MC_CMD_RSS_CONTEXT_SET_KEY_IN msgrequest */
13842 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_LEN 44
13843 /* The handle of the RSS context */
13844 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_RSS_CONTEXT_ID_OFST 0
13845 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_RSS_CONTEXT_ID_LEN 4
13846 /* The 40-byte Toeplitz hash key (TBD endianness issues?) */
13847 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_TOEPLITZ_KEY_OFST 4
13848 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_TOEPLITZ_KEY_LEN 40
13849
13850 /* MC_CMD_RSS_CONTEXT_SET_KEY_OUT msgresponse */
13851 #define MC_CMD_RSS_CONTEXT_SET_KEY_OUT_LEN 0
13852
13853
13854 /***********************************/
13855 /* MC_CMD_RSS_CONTEXT_GET_KEY
13856  * Get the Toeplitz hash key for an RSS context.
13857  */
13858 #define MC_CMD_RSS_CONTEXT_GET_KEY 0xa1
13859 #undef  MC_CMD_0xa1_PRIVILEGE_CTG
13860
13861 #define MC_CMD_0xa1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13862
13863 /* MC_CMD_RSS_CONTEXT_GET_KEY_IN msgrequest */
13864 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_LEN 4
13865 /* The handle of the RSS context */
13866 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_RSS_CONTEXT_ID_OFST 0
13867 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_RSS_CONTEXT_ID_LEN 4
13868
13869 /* MC_CMD_RSS_CONTEXT_GET_KEY_OUT msgresponse */
13870 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_LEN 44
13871 /* The 40-byte Toeplitz hash key (TBD endianness issues?) */
13872 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_TOEPLITZ_KEY_OFST 4
13873 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_TOEPLITZ_KEY_LEN 40
13874
13875
13876 /***********************************/
13877 /* MC_CMD_RSS_CONTEXT_SET_TABLE
13878  * Set the indirection table for an RSS context.
13879  */
13880 #define MC_CMD_RSS_CONTEXT_SET_TABLE 0xa2
13881 #undef  MC_CMD_0xa2_PRIVILEGE_CTG
13882
13883 #define MC_CMD_0xa2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13884
13885 /* MC_CMD_RSS_CONTEXT_SET_TABLE_IN msgrequest */
13886 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_LEN 132
13887 /* The handle of the RSS context */
13888 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_RSS_CONTEXT_ID_OFST 0
13889 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_RSS_CONTEXT_ID_LEN 4
13890 /* The 128-byte indirection table (1 byte per entry) */
13891 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_INDIRECTION_TABLE_OFST 4
13892 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_INDIRECTION_TABLE_LEN 128
13893
13894 /* MC_CMD_RSS_CONTEXT_SET_TABLE_OUT msgresponse */
13895 #define MC_CMD_RSS_CONTEXT_SET_TABLE_OUT_LEN 0
13896
13897
13898 /***********************************/
13899 /* MC_CMD_RSS_CONTEXT_GET_TABLE
13900  * Get the indirection table for an RSS context.
13901  */
13902 #define MC_CMD_RSS_CONTEXT_GET_TABLE 0xa3
13903 #undef  MC_CMD_0xa3_PRIVILEGE_CTG
13904
13905 #define MC_CMD_0xa3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13906
13907 /* MC_CMD_RSS_CONTEXT_GET_TABLE_IN msgrequest */
13908 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_LEN 4
13909 /* The handle of the RSS context */
13910 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_RSS_CONTEXT_ID_OFST 0
13911 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_RSS_CONTEXT_ID_LEN 4
13912
13913 /* MC_CMD_RSS_CONTEXT_GET_TABLE_OUT msgresponse */
13914 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_LEN 132
13915 /* The 128-byte indirection table (1 byte per entry) */
13916 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_INDIRECTION_TABLE_OFST 4
13917 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_INDIRECTION_TABLE_LEN 128
13918
13919
13920 /***********************************/
13921 /* MC_CMD_RSS_CONTEXT_SET_FLAGS
13922  * Set various control flags for an RSS context.
13923  */
13924 #define MC_CMD_RSS_CONTEXT_SET_FLAGS 0xe1
13925 #undef  MC_CMD_0xe1_PRIVILEGE_CTG
13926
13927 #define MC_CMD_0xe1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13928
13929 /* MC_CMD_RSS_CONTEXT_SET_FLAGS_IN msgrequest */
13930 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_LEN 8
13931 /* The handle of the RSS context */
13932 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RSS_CONTEXT_ID_OFST 0
13933 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RSS_CONTEXT_ID_LEN 4
13934 /* Hash control flags. The _EN bits are always supported, but new modes are
13935  * available when ADDITIONAL_RSS_MODES is reported by MC_CMD_GET_CAPABILITIES:
13936  * in this case, the MODE fields may be set to non-zero values, and will take
13937  * effect regardless of the settings of the _EN flags. See the RSS_MODE
13938  * structure for the meaning of the mode bits. Drivers must check the
13939  * capability before trying to set any _MODE fields, as older firmware will
13940  * reject any attempt to set the FLAGS field to a value > 0xff with EINVAL. In
13941  * the case where all the _MODE flags are zero, the _EN flags take effect,
13942  * providing backward compatibility for existing drivers. (Setting all _MODE
13943  * *and* all _EN flags to zero is valid, to disable RSS spreading for that
13944  * particular packet type.)
13945  */
13946 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_FLAGS_OFST 4
13947 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_FLAGS_LEN 4
13948 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV4_EN_LBN 0
13949 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV4_EN_WIDTH 1
13950 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV4_EN_LBN 1
13951 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV4_EN_WIDTH 1
13952 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV6_EN_LBN 2
13953 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV6_EN_WIDTH 1
13954 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV6_EN_LBN 3
13955 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV6_EN_WIDTH 1
13956 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RESERVED_LBN 4
13957 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RESERVED_WIDTH 4
13958 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV4_RSS_MODE_LBN 8
13959 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV4_RSS_MODE_WIDTH 4
13960 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV4_RSS_MODE_LBN 12
13961 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV4_RSS_MODE_WIDTH 4
13962 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV4_RSS_MODE_LBN 16
13963 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV4_RSS_MODE_WIDTH 4
13964 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV6_RSS_MODE_LBN 20
13965 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV6_RSS_MODE_WIDTH 4
13966 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV6_RSS_MODE_LBN 24
13967 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV6_RSS_MODE_WIDTH 4
13968 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV6_RSS_MODE_LBN 28
13969 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV6_RSS_MODE_WIDTH 4
13970
13971 /* MC_CMD_RSS_CONTEXT_SET_FLAGS_OUT msgresponse */
13972 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_OUT_LEN 0
13973
13974
13975 /***********************************/
13976 /* MC_CMD_RSS_CONTEXT_GET_FLAGS
13977  * Get various control flags for an RSS context.
13978  */
13979 #define MC_CMD_RSS_CONTEXT_GET_FLAGS 0xe2
13980 #undef  MC_CMD_0xe2_PRIVILEGE_CTG
13981
13982 #define MC_CMD_0xe2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13983
13984 /* MC_CMD_RSS_CONTEXT_GET_FLAGS_IN msgrequest */
13985 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_LEN 4
13986 /* The handle of the RSS context */
13987 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_RSS_CONTEXT_ID_OFST 0
13988 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_RSS_CONTEXT_ID_LEN 4
13989
13990 /* MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT msgresponse */
13991 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_LEN 8
13992 /* Hash control flags. If all _MODE bits are zero (which will always be true
13993  * for older firmware which does not report the ADDITIONAL_RSS_MODES
13994  * capability), the _EN bits report the state. If any _MODE bits are non-zero
13995  * (which will only be true when the firmware reports ADDITIONAL_RSS_MODES)
13996  * then the _EN bits should be disregarded, although the _MODE flags are
13997  * guaranteed to be consistent with the _EN flags for a freshly-allocated RSS
13998  * context and in the case where the _EN flags were used in the SET. This
13999  * provides backward compatibility: old drivers will not be attempting to
14000  * derive any meaning from the _MODE bits (and can never set them to any value
14001  * not representable by the _EN bits); new drivers can always determine the
14002  * mode by looking only at the _MODE bits; the value returned by a GET can
14003  * always be used for a SET regardless of old/new driver vs. old/new firmware.
14004  */
14005 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_FLAGS_OFST 4
14006 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_FLAGS_LEN 4
14007 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV4_EN_LBN 0
14008 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV4_EN_WIDTH 1
14009 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV4_EN_LBN 1
14010 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV4_EN_WIDTH 1
14011 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV6_EN_LBN 2
14012 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV6_EN_WIDTH 1
14013 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV6_EN_LBN 3
14014 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV6_EN_WIDTH 1
14015 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_RESERVED_LBN 4
14016 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_RESERVED_WIDTH 4
14017 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV4_RSS_MODE_LBN 8
14018 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV4_RSS_MODE_WIDTH 4
14019 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV4_RSS_MODE_LBN 12
14020 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV4_RSS_MODE_WIDTH 4
14021 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV4_RSS_MODE_LBN 16
14022 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV4_RSS_MODE_WIDTH 4
14023 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV6_RSS_MODE_LBN 20
14024 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV6_RSS_MODE_WIDTH 4
14025 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV6_RSS_MODE_LBN 24
14026 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV6_RSS_MODE_WIDTH 4
14027 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV6_RSS_MODE_LBN 28
14028 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV6_RSS_MODE_WIDTH 4
14029
14030
14031 /***********************************/
14032 /* MC_CMD_DOT1P_MAPPING_ALLOC
14033  * Allocate a .1p mapping.
14034  */
14035 #define MC_CMD_DOT1P_MAPPING_ALLOC 0xa4
14036 #undef  MC_CMD_0xa4_PRIVILEGE_CTG
14037
14038 #define MC_CMD_0xa4_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14039
14040 /* MC_CMD_DOT1P_MAPPING_ALLOC_IN msgrequest */
14041 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_LEN 8
14042 /* The handle of the owning upstream port */
14043 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
14044 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
14045 /* Number of queues spanned by this mapping, in the range 1-64; valid fixed
14046  * offsets in the mapping table will be in the range 0 to NUM_QUEUES-1, and
14047  * referenced RSS contexts must span no more than this number.
14048  */
14049 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_NUM_QUEUES_OFST 4
14050 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_NUM_QUEUES_LEN 4
14051
14052 /* MC_CMD_DOT1P_MAPPING_ALLOC_OUT msgresponse */
14053 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_LEN 4
14054 /* The handle of the new .1p mapping. This should be considered opaque to the
14055  * host, although a value of 0xFFFFFFFF is guaranteed never to be a valid
14056  * handle.
14057  */
14058 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_OFST 0
14059 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_LEN 4
14060 /* enum: guaranteed invalid .1p mapping handle value */
14061 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_INVALID 0xffffffff
14062
14063
14064 /***********************************/
14065 /* MC_CMD_DOT1P_MAPPING_FREE
14066  * Free a .1p mapping.
14067  */
14068 #define MC_CMD_DOT1P_MAPPING_FREE 0xa5
14069 #undef  MC_CMD_0xa5_PRIVILEGE_CTG
14070
14071 #define MC_CMD_0xa5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14072
14073 /* MC_CMD_DOT1P_MAPPING_FREE_IN msgrequest */
14074 #define MC_CMD_DOT1P_MAPPING_FREE_IN_LEN 4
14075 /* The handle of the .1p mapping */
14076 #define MC_CMD_DOT1P_MAPPING_FREE_IN_DOT1P_MAPPING_ID_OFST 0
14077 #define MC_CMD_DOT1P_MAPPING_FREE_IN_DOT1P_MAPPING_ID_LEN 4
14078
14079 /* MC_CMD_DOT1P_MAPPING_FREE_OUT msgresponse */
14080 #define MC_CMD_DOT1P_MAPPING_FREE_OUT_LEN 0
14081
14082
14083 /***********************************/
14084 /* MC_CMD_DOT1P_MAPPING_SET_TABLE
14085  * Set the mapping table for a .1p mapping.
14086  */
14087 #define MC_CMD_DOT1P_MAPPING_SET_TABLE 0xa6
14088 #undef  MC_CMD_0xa6_PRIVILEGE_CTG
14089
14090 #define MC_CMD_0xa6_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14091
14092 /* MC_CMD_DOT1P_MAPPING_SET_TABLE_IN msgrequest */
14093 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_LEN 36
14094 /* The handle of the .1p mapping */
14095 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_DOT1P_MAPPING_ID_OFST 0
14096 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_DOT1P_MAPPING_ID_LEN 4
14097 /* Per-priority mappings (1 32-bit word per entry - an offset or RSS context
14098  * handle)
14099  */
14100 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_MAPPING_TABLE_OFST 4
14101 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_MAPPING_TABLE_LEN 32
14102
14103 /* MC_CMD_DOT1P_MAPPING_SET_TABLE_OUT msgresponse */
14104 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_OUT_LEN 0
14105
14106
14107 /***********************************/
14108 /* MC_CMD_DOT1P_MAPPING_GET_TABLE
14109  * Get the mapping table for a .1p mapping.
14110  */
14111 #define MC_CMD_DOT1P_MAPPING_GET_TABLE 0xa7
14112 #undef  MC_CMD_0xa7_PRIVILEGE_CTG
14113
14114 #define MC_CMD_0xa7_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14115
14116 /* MC_CMD_DOT1P_MAPPING_GET_TABLE_IN msgrequest */
14117 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_LEN 4
14118 /* The handle of the .1p mapping */
14119 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_DOT1P_MAPPING_ID_OFST 0
14120 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_DOT1P_MAPPING_ID_LEN 4
14121
14122 /* MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT msgresponse */
14123 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_LEN 36
14124 /* Per-priority mappings (1 32-bit word per entry - an offset or RSS context
14125  * handle)
14126  */
14127 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_MAPPING_TABLE_OFST 4
14128 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_MAPPING_TABLE_LEN 32
14129
14130
14131 /***********************************/
14132 /* MC_CMD_GET_VECTOR_CFG
14133  * Get Interrupt Vector config for this PF.
14134  */
14135 #define MC_CMD_GET_VECTOR_CFG 0xbf
14136 #undef  MC_CMD_0xbf_PRIVILEGE_CTG
14137
14138 #define MC_CMD_0xbf_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14139
14140 /* MC_CMD_GET_VECTOR_CFG_IN msgrequest */
14141 #define MC_CMD_GET_VECTOR_CFG_IN_LEN 0
14142
14143 /* MC_CMD_GET_VECTOR_CFG_OUT msgresponse */
14144 #define MC_CMD_GET_VECTOR_CFG_OUT_LEN 12
14145 /* Base absolute interrupt vector number. */
14146 #define MC_CMD_GET_VECTOR_CFG_OUT_VEC_BASE_OFST 0
14147 #define MC_CMD_GET_VECTOR_CFG_OUT_VEC_BASE_LEN 4
14148 /* Number of interrupt vectors allocate to this PF. */
14149 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_PF_OFST 4
14150 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_PF_LEN 4
14151 /* Number of interrupt vectors to allocate per VF. */
14152 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_VF_OFST 8
14153 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_VF_LEN 4
14154
14155
14156 /***********************************/
14157 /* MC_CMD_SET_VECTOR_CFG
14158  * Set Interrupt Vector config for this PF.
14159  */
14160 #define MC_CMD_SET_VECTOR_CFG 0xc0
14161 #undef  MC_CMD_0xc0_PRIVILEGE_CTG
14162
14163 #define MC_CMD_0xc0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14164
14165 /* MC_CMD_SET_VECTOR_CFG_IN msgrequest */
14166 #define MC_CMD_SET_VECTOR_CFG_IN_LEN 12
14167 /* Base absolute interrupt vector number, or MC_CMD_RESOURCE_INSTANCE_ANY to
14168  * let the system find a suitable base.
14169  */
14170 #define MC_CMD_SET_VECTOR_CFG_IN_VEC_BASE_OFST 0
14171 #define MC_CMD_SET_VECTOR_CFG_IN_VEC_BASE_LEN 4
14172 /* Number of interrupt vectors allocate to this PF. */
14173 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_PF_OFST 4
14174 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_PF_LEN 4
14175 /* Number of interrupt vectors to allocate per VF. */
14176 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_VF_OFST 8
14177 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_VF_LEN 4
14178
14179 /* MC_CMD_SET_VECTOR_CFG_OUT msgresponse */
14180 #define MC_CMD_SET_VECTOR_CFG_OUT_LEN 0
14181
14182
14183 /***********************************/
14184 /* MC_CMD_VPORT_ADD_MAC_ADDRESS
14185  * Add a MAC address to a v-port
14186  */
14187 #define MC_CMD_VPORT_ADD_MAC_ADDRESS 0xa8
14188 #undef  MC_CMD_0xa8_PRIVILEGE_CTG
14189
14190 #define MC_CMD_0xa8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14191
14192 /* MC_CMD_VPORT_ADD_MAC_ADDRESS_IN msgrequest */
14193 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_LEN 10
14194 /* The handle of the v-port */
14195 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_VPORT_ID_OFST 0
14196 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_VPORT_ID_LEN 4
14197 /* MAC address to add */
14198 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_MACADDR_OFST 4
14199 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_MACADDR_LEN 6
14200
14201 /* MC_CMD_VPORT_ADD_MAC_ADDRESS_OUT msgresponse */
14202 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_OUT_LEN 0
14203
14204
14205 /***********************************/
14206 /* MC_CMD_VPORT_DEL_MAC_ADDRESS
14207  * Delete a MAC address from a v-port
14208  */
14209 #define MC_CMD_VPORT_DEL_MAC_ADDRESS 0xa9
14210 #undef  MC_CMD_0xa9_PRIVILEGE_CTG
14211
14212 #define MC_CMD_0xa9_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14213
14214 /* MC_CMD_VPORT_DEL_MAC_ADDRESS_IN msgrequest */
14215 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_LEN 10
14216 /* The handle of the v-port */
14217 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_VPORT_ID_OFST 0
14218 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_VPORT_ID_LEN 4
14219 /* MAC address to add */
14220 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_MACADDR_OFST 4
14221 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_MACADDR_LEN 6
14222
14223 /* MC_CMD_VPORT_DEL_MAC_ADDRESS_OUT msgresponse */
14224 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_OUT_LEN 0
14225
14226
14227 /***********************************/
14228 /* MC_CMD_VPORT_GET_MAC_ADDRESSES
14229  * Delete a MAC address from a v-port
14230  */
14231 #define MC_CMD_VPORT_GET_MAC_ADDRESSES 0xaa
14232 #undef  MC_CMD_0xaa_PRIVILEGE_CTG
14233
14234 #define MC_CMD_0xaa_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14235
14236 /* MC_CMD_VPORT_GET_MAC_ADDRESSES_IN msgrequest */
14237 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_LEN 4
14238 /* The handle of the v-port */
14239 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_VPORT_ID_OFST 0
14240 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_VPORT_ID_LEN 4
14241
14242 /* MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT msgresponse */
14243 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMIN 4
14244 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMAX 250
14245 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMAX_MCDI2 1018
14246 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LEN(num) (4+6*(num))
14247 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_NUM(len) (((len)-4)/6)
14248 /* The number of MAC addresses returned */
14249 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_COUNT_OFST 0
14250 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_COUNT_LEN 4
14251 /* Array of MAC addresses */
14252 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_OFST 4
14253 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_LEN 6
14254 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MINNUM 0
14255 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MAXNUM 41
14256 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MAXNUM_MCDI2 169
14257
14258
14259 /***********************************/
14260 /* MC_CMD_VPORT_RECONFIGURE
14261  * Replace VLAN tags and/or MAC addresses of an existing v-port. If the v-port
14262  * has already been passed to another function (v-port's user), then that
14263  * function will be reset before applying the changes.
14264  */
14265 #define MC_CMD_VPORT_RECONFIGURE 0xeb
14266 #undef  MC_CMD_0xeb_PRIVILEGE_CTG
14267
14268 #define MC_CMD_0xeb_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14269
14270 /* MC_CMD_VPORT_RECONFIGURE_IN msgrequest */
14271 #define MC_CMD_VPORT_RECONFIGURE_IN_LEN 44
14272 /* The handle of the v-port */
14273 #define MC_CMD_VPORT_RECONFIGURE_IN_VPORT_ID_OFST 0
14274 #define MC_CMD_VPORT_RECONFIGURE_IN_VPORT_ID_LEN 4
14275 /* Flags requesting what should be changed. */
14276 #define MC_CMD_VPORT_RECONFIGURE_IN_FLAGS_OFST 4
14277 #define MC_CMD_VPORT_RECONFIGURE_IN_FLAGS_LEN 4
14278 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_VLAN_TAGS_LBN 0
14279 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_VLAN_TAGS_WIDTH 1
14280 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_MACADDRS_LBN 1
14281 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_MACADDRS_WIDTH 1
14282 /* The number of VLAN tags to insert/remove. An error will be returned if
14283  * incompatible with the number of VLAN tags specified for the upstream
14284  * v-switch.
14285  */
14286 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_VLAN_TAGS_OFST 8
14287 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_VLAN_TAGS_LEN 4
14288 /* The actual VLAN tags to insert/remove */
14289 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAGS_OFST 12
14290 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAGS_LEN 4
14291 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_0_LBN 0
14292 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_0_WIDTH 16
14293 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_1_LBN 16
14294 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_1_WIDTH 16
14295 /* The number of MAC addresses to add */
14296 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_MACADDRS_OFST 16
14297 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_MACADDRS_LEN 4
14298 /* MAC addresses to add */
14299 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_OFST 20
14300 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_LEN 6
14301 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_NUM 4
14302
14303 /* MC_CMD_VPORT_RECONFIGURE_OUT msgresponse */
14304 #define MC_CMD_VPORT_RECONFIGURE_OUT_LEN 4
14305 #define MC_CMD_VPORT_RECONFIGURE_OUT_FLAGS_OFST 0
14306 #define MC_CMD_VPORT_RECONFIGURE_OUT_FLAGS_LEN 4
14307 #define MC_CMD_VPORT_RECONFIGURE_OUT_RESET_DONE_LBN 0
14308 #define MC_CMD_VPORT_RECONFIGURE_OUT_RESET_DONE_WIDTH 1
14309
14310
14311 /***********************************/
14312 /* MC_CMD_EVB_PORT_QUERY
14313  * read some config of v-port.
14314  */
14315 #define MC_CMD_EVB_PORT_QUERY 0x62
14316 #undef  MC_CMD_0x62_PRIVILEGE_CTG
14317
14318 #define MC_CMD_0x62_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14319
14320 /* MC_CMD_EVB_PORT_QUERY_IN msgrequest */
14321 #define MC_CMD_EVB_PORT_QUERY_IN_LEN 4
14322 /* The handle of the v-port */
14323 #define MC_CMD_EVB_PORT_QUERY_IN_PORT_ID_OFST 0
14324 #define MC_CMD_EVB_PORT_QUERY_IN_PORT_ID_LEN 4
14325
14326 /* MC_CMD_EVB_PORT_QUERY_OUT msgresponse */
14327 #define MC_CMD_EVB_PORT_QUERY_OUT_LEN 8
14328 /* The EVB port flags as defined at MC_CMD_VPORT_ALLOC. */
14329 #define MC_CMD_EVB_PORT_QUERY_OUT_PORT_FLAGS_OFST 0
14330 #define MC_CMD_EVB_PORT_QUERY_OUT_PORT_FLAGS_LEN 4
14331 /* The number of VLAN tags that may be used on a v-adaptor connected to this
14332  * EVB port.
14333  */
14334 #define MC_CMD_EVB_PORT_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_OFST 4
14335 #define MC_CMD_EVB_PORT_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_LEN 4
14336
14337
14338 /***********************************/
14339 /* MC_CMD_DUMP_BUFTBL_ENTRIES
14340  * Dump buffer table entries, mainly for command client debug use. Dumps
14341  * absolute entries, and does not use chunk handles. All entries must be in
14342  * range, and used for q page mapping, Although the latter restriction may be
14343  * lifted in future.
14344  */
14345 #define MC_CMD_DUMP_BUFTBL_ENTRIES 0xab
14346 #undef  MC_CMD_0xab_PRIVILEGE_CTG
14347
14348 #define MC_CMD_0xab_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14349
14350 /* MC_CMD_DUMP_BUFTBL_ENTRIES_IN msgrequest */
14351 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_LEN 8
14352 /* Index of the first buffer table entry. */
14353 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_FIRSTID_OFST 0
14354 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_FIRSTID_LEN 4
14355 /* Number of buffer table entries to dump. */
14356 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_NUMENTRIES_OFST 4
14357 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_NUMENTRIES_LEN 4
14358
14359 /* MC_CMD_DUMP_BUFTBL_ENTRIES_OUT msgresponse */
14360 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMIN 12
14361 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMAX 252
14362 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMAX_MCDI2 1020
14363 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LEN(num) (0+12*(num))
14364 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_NUM(len) (((len)-0)/12)
14365 /* Raw buffer table entries, layed out as BUFTBL_ENTRY. */
14366 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_OFST 0
14367 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_LEN 12
14368 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MINNUM 1
14369 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MAXNUM 21
14370 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MAXNUM_MCDI2 85
14371
14372
14373 /***********************************/
14374 /* MC_CMD_SET_RXDP_CONFIG
14375  * Set global RXDP configuration settings
14376  */
14377 #define MC_CMD_SET_RXDP_CONFIG 0xc1
14378 #undef  MC_CMD_0xc1_PRIVILEGE_CTG
14379
14380 #define MC_CMD_0xc1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14381
14382 /* MC_CMD_SET_RXDP_CONFIG_IN msgrequest */
14383 #define MC_CMD_SET_RXDP_CONFIG_IN_LEN 4
14384 #define MC_CMD_SET_RXDP_CONFIG_IN_DATA_OFST 0
14385 #define MC_CMD_SET_RXDP_CONFIG_IN_DATA_LEN 4
14386 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_DMA_LBN 0
14387 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_DMA_WIDTH 1
14388 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_LEN_LBN 1
14389 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_LEN_WIDTH 2
14390 /* enum: pad to 64 bytes */
14391 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_64 0x0
14392 /* enum: pad to 128 bytes (Medford only) */
14393 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_128 0x1
14394 /* enum: pad to 256 bytes (Medford only) */
14395 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_256 0x2
14396
14397 /* MC_CMD_SET_RXDP_CONFIG_OUT msgresponse */
14398 #define MC_CMD_SET_RXDP_CONFIG_OUT_LEN 0
14399
14400
14401 /***********************************/
14402 /* MC_CMD_GET_RXDP_CONFIG
14403  * Get global RXDP configuration settings
14404  */
14405 #define MC_CMD_GET_RXDP_CONFIG 0xc2
14406 #undef  MC_CMD_0xc2_PRIVILEGE_CTG
14407
14408 #define MC_CMD_0xc2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14409
14410 /* MC_CMD_GET_RXDP_CONFIG_IN msgrequest */
14411 #define MC_CMD_GET_RXDP_CONFIG_IN_LEN 0
14412
14413 /* MC_CMD_GET_RXDP_CONFIG_OUT msgresponse */
14414 #define MC_CMD_GET_RXDP_CONFIG_OUT_LEN 4
14415 #define MC_CMD_GET_RXDP_CONFIG_OUT_DATA_OFST 0
14416 #define MC_CMD_GET_RXDP_CONFIG_OUT_DATA_LEN 4
14417 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_DMA_LBN 0
14418 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_DMA_WIDTH 1
14419 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_LEN_LBN 1
14420 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_LEN_WIDTH 2
14421 /*             Enum values, see field(s): */
14422 /*                MC_CMD_SET_RXDP_CONFIG/MC_CMD_SET_RXDP_CONFIG_IN/PAD_HOST_LEN */
14423
14424
14425 /***********************************/
14426 /* MC_CMD_GET_CLOCK
14427  * Return the system and PDCPU clock frequencies.
14428  */
14429 #define MC_CMD_GET_CLOCK 0xac
14430 #undef  MC_CMD_0xac_PRIVILEGE_CTG
14431
14432 #define MC_CMD_0xac_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14433
14434 /* MC_CMD_GET_CLOCK_IN msgrequest */
14435 #define MC_CMD_GET_CLOCK_IN_LEN 0
14436
14437 /* MC_CMD_GET_CLOCK_OUT msgresponse */
14438 #define MC_CMD_GET_CLOCK_OUT_LEN 8
14439 /* System frequency, MHz */
14440 #define MC_CMD_GET_CLOCK_OUT_SYS_FREQ_OFST 0
14441 #define MC_CMD_GET_CLOCK_OUT_SYS_FREQ_LEN 4
14442 /* DPCPU frequency, MHz */
14443 #define MC_CMD_GET_CLOCK_OUT_DPCPU_FREQ_OFST 4
14444 #define MC_CMD_GET_CLOCK_OUT_DPCPU_FREQ_LEN 4
14445
14446
14447 /***********************************/
14448 /* MC_CMD_SET_CLOCK
14449  * Control the system and DPCPU clock frequencies. Changes are lost reboot.
14450  */
14451 #define MC_CMD_SET_CLOCK 0xad
14452 #undef  MC_CMD_0xad_PRIVILEGE_CTG
14453
14454 #define MC_CMD_0xad_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14455
14456 /* MC_CMD_SET_CLOCK_IN msgrequest */
14457 #define MC_CMD_SET_CLOCK_IN_LEN 28
14458 /* Requested frequency in MHz for system clock domain */
14459 #define MC_CMD_SET_CLOCK_IN_SYS_FREQ_OFST 0
14460 #define MC_CMD_SET_CLOCK_IN_SYS_FREQ_LEN 4
14461 /* enum: Leave the system clock domain frequency unchanged */
14462 #define MC_CMD_SET_CLOCK_IN_SYS_DOMAIN_DONT_CHANGE 0x0
14463 /* Requested frequency in MHz for inter-core clock domain */
14464 #define MC_CMD_SET_CLOCK_IN_ICORE_FREQ_OFST 4
14465 #define MC_CMD_SET_CLOCK_IN_ICORE_FREQ_LEN 4
14466 /* enum: Leave the inter-core clock domain frequency unchanged */
14467 #define MC_CMD_SET_CLOCK_IN_ICORE_DOMAIN_DONT_CHANGE 0x0
14468 /* Requested frequency in MHz for DPCPU clock domain */
14469 #define MC_CMD_SET_CLOCK_IN_DPCPU_FREQ_OFST 8
14470 #define MC_CMD_SET_CLOCK_IN_DPCPU_FREQ_LEN 4
14471 /* enum: Leave the DPCPU clock domain frequency unchanged */
14472 #define MC_CMD_SET_CLOCK_IN_DPCPU_DOMAIN_DONT_CHANGE 0x0
14473 /* Requested frequency in MHz for PCS clock domain */
14474 #define MC_CMD_SET_CLOCK_IN_PCS_FREQ_OFST 12
14475 #define MC_CMD_SET_CLOCK_IN_PCS_FREQ_LEN 4
14476 /* enum: Leave the PCS clock domain frequency unchanged */
14477 #define MC_CMD_SET_CLOCK_IN_PCS_DOMAIN_DONT_CHANGE 0x0
14478 /* Requested frequency in MHz for MC clock domain */
14479 #define MC_CMD_SET_CLOCK_IN_MC_FREQ_OFST 16
14480 #define MC_CMD_SET_CLOCK_IN_MC_FREQ_LEN 4
14481 /* enum: Leave the MC clock domain frequency unchanged */
14482 #define MC_CMD_SET_CLOCK_IN_MC_DOMAIN_DONT_CHANGE 0x0
14483 /* Requested frequency in MHz for rmon clock domain */
14484 #define MC_CMD_SET_CLOCK_IN_RMON_FREQ_OFST 20
14485 #define MC_CMD_SET_CLOCK_IN_RMON_FREQ_LEN 4
14486 /* enum: Leave the rmon clock domain frequency unchanged */
14487 #define MC_CMD_SET_CLOCK_IN_RMON_DOMAIN_DONT_CHANGE 0x0
14488 /* Requested frequency in MHz for vswitch clock domain */
14489 #define MC_CMD_SET_CLOCK_IN_VSWITCH_FREQ_OFST 24
14490 #define MC_CMD_SET_CLOCK_IN_VSWITCH_FREQ_LEN 4
14491 /* enum: Leave the vswitch clock domain frequency unchanged */
14492 #define MC_CMD_SET_CLOCK_IN_VSWITCH_DOMAIN_DONT_CHANGE 0x0
14493
14494 /* MC_CMD_SET_CLOCK_OUT msgresponse */
14495 #define MC_CMD_SET_CLOCK_OUT_LEN 28
14496 /* Resulting system frequency in MHz */
14497 #define MC_CMD_SET_CLOCK_OUT_SYS_FREQ_OFST 0
14498 #define MC_CMD_SET_CLOCK_OUT_SYS_FREQ_LEN 4
14499 /* enum: The system clock domain doesn't exist */
14500 #define MC_CMD_SET_CLOCK_OUT_SYS_DOMAIN_UNSUPPORTED 0x0
14501 /* Resulting inter-core frequency in MHz */
14502 #define MC_CMD_SET_CLOCK_OUT_ICORE_FREQ_OFST 4
14503 #define MC_CMD_SET_CLOCK_OUT_ICORE_FREQ_LEN 4
14504 /* enum: The inter-core clock domain doesn't exist / isn't used */
14505 #define MC_CMD_SET_CLOCK_OUT_ICORE_DOMAIN_UNSUPPORTED 0x0
14506 /* Resulting DPCPU frequency in MHz */
14507 #define MC_CMD_SET_CLOCK_OUT_DPCPU_FREQ_OFST 8
14508 #define MC_CMD_SET_CLOCK_OUT_DPCPU_FREQ_LEN 4
14509 /* enum: The dpcpu clock domain doesn't exist */
14510 #define MC_CMD_SET_CLOCK_OUT_DPCPU_DOMAIN_UNSUPPORTED 0x0
14511 /* Resulting PCS frequency in MHz */
14512 #define MC_CMD_SET_CLOCK_OUT_PCS_FREQ_OFST 12
14513 #define MC_CMD_SET_CLOCK_OUT_PCS_FREQ_LEN 4
14514 /* enum: The PCS clock domain doesn't exist / isn't controlled */
14515 #define MC_CMD_SET_CLOCK_OUT_PCS_DOMAIN_UNSUPPORTED 0x0
14516 /* Resulting MC frequency in MHz */
14517 #define MC_CMD_SET_CLOCK_OUT_MC_FREQ_OFST 16
14518 #define MC_CMD_SET_CLOCK_OUT_MC_FREQ_LEN 4
14519 /* enum: The MC clock domain doesn't exist / isn't controlled */
14520 #define MC_CMD_SET_CLOCK_OUT_MC_DOMAIN_UNSUPPORTED 0x0
14521 /* Resulting rmon frequency in MHz */
14522 #define MC_CMD_SET_CLOCK_OUT_RMON_FREQ_OFST 20
14523 #define MC_CMD_SET_CLOCK_OUT_RMON_FREQ_LEN 4
14524 /* enum: The rmon clock domain doesn't exist / isn't controlled */
14525 #define MC_CMD_SET_CLOCK_OUT_RMON_DOMAIN_UNSUPPORTED 0x0
14526 /* Resulting vswitch frequency in MHz */
14527 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_FREQ_OFST 24
14528 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_FREQ_LEN 4
14529 /* enum: The vswitch clock domain doesn't exist / isn't controlled */
14530 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_DOMAIN_UNSUPPORTED 0x0
14531
14532
14533 /***********************************/
14534 /* MC_CMD_DPCPU_RPC
14535  * Send an arbitrary DPCPU message.
14536  */
14537 #define MC_CMD_DPCPU_RPC 0xae
14538 #undef  MC_CMD_0xae_PRIVILEGE_CTG
14539
14540 #define MC_CMD_0xae_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14541
14542 /* MC_CMD_DPCPU_RPC_IN msgrequest */
14543 #define MC_CMD_DPCPU_RPC_IN_LEN 36
14544 #define MC_CMD_DPCPU_RPC_IN_CPU_OFST 0
14545 #define MC_CMD_DPCPU_RPC_IN_CPU_LEN 4
14546 /* enum: RxDPCPU0 */
14547 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX0 0x0
14548 /* enum: TxDPCPU0 */
14549 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX0 0x1
14550 /* enum: TxDPCPU1 */
14551 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX1 0x2
14552 /* enum: RxDPCPU1 (Medford only) */
14553 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX1 0x3
14554 /* enum: RxDPCPU (will be for the calling function; for now, just an alias of
14555  * DPCPU_RX0)
14556  */
14557 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX 0x80
14558 /* enum: TxDPCPU (will be for the calling function; for now, just an alias of
14559  * DPCPU_TX0)
14560  */
14561 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX 0x81
14562 /* First 8 bits [39:32] of DATA are consumed by MC-DPCPU protocol and must be
14563  * initialised to zero
14564  */
14565 #define MC_CMD_DPCPU_RPC_IN_DATA_OFST 4
14566 #define MC_CMD_DPCPU_RPC_IN_DATA_LEN 32
14567 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_CMDNUM_LBN 8
14568 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_CMDNUM_WIDTH 8
14569 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_READ 0x6 /* enum */
14570 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_WRITE 0x7 /* enum */
14571 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_SELF_TEST 0xc /* enum */
14572 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_CSR_ACCESS 0xe /* enum */
14573 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_READ 0x46 /* enum */
14574 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_WRITE 0x47 /* enum */
14575 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_SELF_TEST 0x4a /* enum */
14576 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_CSR_ACCESS 0x4c /* enum */
14577 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_SET_MC_REPLAY_CNTXT 0x4d /* enum */
14578 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_OBJID_LBN 16
14579 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_OBJID_WIDTH 16
14580 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_ADDR_LBN 16
14581 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_ADDR_WIDTH 16
14582 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_COUNT_LBN 48
14583 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_COUNT_WIDTH 16
14584 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_INFO_LBN 16
14585 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_INFO_WIDTH 240
14586 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_LBN 16
14587 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_WIDTH 16
14588 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_STOP_RETURN_RESULT 0x0 /* enum */
14589 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_READ 0x1 /* enum */
14590 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_WRITE 0x2 /* enum */
14591 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_WRITE_READ 0x3 /* enum */
14592 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_PIPELINED_READ 0x4 /* enum */
14593 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_START_DELAY_LBN 48
14594 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_START_DELAY_WIDTH 16
14595 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_RPT_COUNT_LBN 64
14596 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_RPT_COUNT_WIDTH 16
14597 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_GAP_DELAY_LBN 80
14598 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_GAP_DELAY_WIDTH 16
14599 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_LBN 16
14600 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_WIDTH 16
14601 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_CUT_THROUGH 0x1 /* enum */
14602 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_STORE_FORWARD 0x2 /* enum */
14603 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_STORE_FORWARD_FIRST 0x3 /* enum */
14604 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_CNTXT_LBN 64
14605 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_CNTXT_WIDTH 16
14606 #define MC_CMD_DPCPU_RPC_IN_WDATA_OFST 12
14607 #define MC_CMD_DPCPU_RPC_IN_WDATA_LEN 24
14608 /* Register data to write. Only valid in write/write-read. */
14609 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_DATA_OFST 16
14610 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_DATA_LEN 4
14611 /* Register address. */
14612 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_ADDRESS_OFST 20
14613 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_ADDRESS_LEN 4
14614
14615 /* MC_CMD_DPCPU_RPC_OUT msgresponse */
14616 #define MC_CMD_DPCPU_RPC_OUT_LEN 36
14617 #define MC_CMD_DPCPU_RPC_OUT_RC_OFST 0
14618 #define MC_CMD_DPCPU_RPC_OUT_RC_LEN 4
14619 /* DATA */
14620 #define MC_CMD_DPCPU_RPC_OUT_DATA_OFST 4
14621 #define MC_CMD_DPCPU_RPC_OUT_DATA_LEN 32
14622 #define MC_CMD_DPCPU_RPC_OUT_HDR_CMD_RESP_ERRCODE_LBN 32
14623 #define MC_CMD_DPCPU_RPC_OUT_HDR_CMD_RESP_ERRCODE_WIDTH 16
14624 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_COUNT_LBN 48
14625 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_COUNT_WIDTH 16
14626 #define MC_CMD_DPCPU_RPC_OUT_RDATA_OFST 12
14627 #define MC_CMD_DPCPU_RPC_OUT_RDATA_LEN 24
14628 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_1_OFST 12
14629 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_1_LEN 4
14630 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_2_OFST 16
14631 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_2_LEN 4
14632 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_3_OFST 20
14633 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_3_LEN 4
14634 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_4_OFST 24
14635 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_4_LEN 4
14636
14637
14638 /***********************************/
14639 /* MC_CMD_TRIGGER_INTERRUPT
14640  * Trigger an interrupt by prodding the BIU.
14641  */
14642 #define MC_CMD_TRIGGER_INTERRUPT 0xe3
14643 #undef  MC_CMD_0xe3_PRIVILEGE_CTG
14644
14645 #define MC_CMD_0xe3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14646
14647 /* MC_CMD_TRIGGER_INTERRUPT_IN msgrequest */
14648 #define MC_CMD_TRIGGER_INTERRUPT_IN_LEN 4
14649 /* Interrupt level relative to base for function. */
14650 #define MC_CMD_TRIGGER_INTERRUPT_IN_INTR_LEVEL_OFST 0
14651 #define MC_CMD_TRIGGER_INTERRUPT_IN_INTR_LEVEL_LEN 4
14652
14653 /* MC_CMD_TRIGGER_INTERRUPT_OUT msgresponse */
14654 #define MC_CMD_TRIGGER_INTERRUPT_OUT_LEN 0
14655
14656
14657 /***********************************/
14658 /* MC_CMD_SHMBOOT_OP
14659  * Special operations to support (for now) shmboot.
14660  */
14661 #define MC_CMD_SHMBOOT_OP 0xe6
14662 #undef  MC_CMD_0xe6_PRIVILEGE_CTG
14663
14664 #define MC_CMD_0xe6_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
14665
14666 /* MC_CMD_SHMBOOT_OP_IN msgrequest */
14667 #define MC_CMD_SHMBOOT_OP_IN_LEN 4
14668 /* Identifies the operation to perform */
14669 #define MC_CMD_SHMBOOT_OP_IN_SHMBOOT_OP_OFST 0
14670 #define MC_CMD_SHMBOOT_OP_IN_SHMBOOT_OP_LEN 4
14671 /* enum: Copy slave_data section to the slave core. (Greenport only) */
14672 #define MC_CMD_SHMBOOT_OP_IN_PUSH_SLAVE_DATA 0x0
14673
14674 /* MC_CMD_SHMBOOT_OP_OUT msgresponse */
14675 #define MC_CMD_SHMBOOT_OP_OUT_LEN 0
14676
14677
14678 /***********************************/
14679 /* MC_CMD_CAP_BLK_READ
14680  * Read multiple 64bit words from capture block memory
14681  */
14682 #define MC_CMD_CAP_BLK_READ 0xe7
14683 #undef  MC_CMD_0xe7_PRIVILEGE_CTG
14684
14685 #define MC_CMD_0xe7_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14686
14687 /* MC_CMD_CAP_BLK_READ_IN msgrequest */
14688 #define MC_CMD_CAP_BLK_READ_IN_LEN 12
14689 #define MC_CMD_CAP_BLK_READ_IN_CAP_REG_OFST 0
14690 #define MC_CMD_CAP_BLK_READ_IN_CAP_REG_LEN 4
14691 #define MC_CMD_CAP_BLK_READ_IN_ADDR_OFST 4
14692 #define MC_CMD_CAP_BLK_READ_IN_ADDR_LEN 4
14693 #define MC_CMD_CAP_BLK_READ_IN_COUNT_OFST 8
14694 #define MC_CMD_CAP_BLK_READ_IN_COUNT_LEN 4
14695
14696 /* MC_CMD_CAP_BLK_READ_OUT msgresponse */
14697 #define MC_CMD_CAP_BLK_READ_OUT_LENMIN 8
14698 #define MC_CMD_CAP_BLK_READ_OUT_LENMAX 248
14699 #define MC_CMD_CAP_BLK_READ_OUT_LENMAX_MCDI2 1016
14700 #define MC_CMD_CAP_BLK_READ_OUT_LEN(num) (0+8*(num))
14701 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_NUM(len) (((len)-0)/8)
14702 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_OFST 0
14703 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LEN 8
14704 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LO_OFST 0
14705 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_HI_OFST 4
14706 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MINNUM 1
14707 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MAXNUM 31
14708 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MAXNUM_MCDI2 127
14709
14710
14711 /***********************************/
14712 /* MC_CMD_DUMP_DO
14713  * Take a dump of the DUT state
14714  */
14715 #define MC_CMD_DUMP_DO 0xe8
14716 #undef  MC_CMD_0xe8_PRIVILEGE_CTG
14717
14718 #define MC_CMD_0xe8_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14719
14720 /* MC_CMD_DUMP_DO_IN msgrequest */
14721 #define MC_CMD_DUMP_DO_IN_LEN 52
14722 #define MC_CMD_DUMP_DO_IN_PADDING_OFST 0
14723 #define MC_CMD_DUMP_DO_IN_PADDING_LEN 4
14724 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_OFST 4
14725 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_LEN 4
14726 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM 0x0 /* enum */
14727 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_DEFAULT 0x1 /* enum */
14728 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_TYPE_OFST 8
14729 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_TYPE_LEN 4
14730 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_NVRAM 0x1 /* enum */
14731 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_HOST_MEMORY 0x2 /* enum */
14732 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_HOST_MEMORY_MLI 0x3 /* enum */
14733 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_UART 0x4 /* enum */
14734 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 12
14735 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
14736 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_OFST 16
14737 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_LEN 4
14738 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 12
14739 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
14740 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 16
14741 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
14742 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 12
14743 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
14744 #define MC_CMD_DUMP_DO_IN_HOST_MEMORY_MLI_PAGE_SIZE 0x1000 /* enum */
14745 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 16
14746 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
14747 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 20
14748 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
14749 #define MC_CMD_DUMP_DO_IN_HOST_MEMORY_MLI_MAX_DEPTH 0x2 /* enum */
14750 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_OFST 12
14751 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_LEN 4
14752 /* enum: The uart port this command was received over (if using a uart
14753  * transport)
14754  */
14755 #define MC_CMD_DUMP_DO_IN_UART_PORT_SRC 0xff
14756 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_SIZE_OFST 24
14757 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_SIZE_LEN 4
14758 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_OFST 28
14759 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_LEN 4
14760 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM 0x0 /* enum */
14761 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_NVRAM_DUMP_PARTITION 0x1 /* enum */
14762 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_TYPE_OFST 32
14763 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_TYPE_LEN 4
14764 /*            Enum values, see field(s): */
14765 /*               MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
14766 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 36
14767 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
14768 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_OFST 40
14769 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_LEN 4
14770 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 36
14771 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
14772 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 40
14773 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
14774 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 36
14775 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
14776 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 40
14777 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
14778 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 44
14779 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
14780 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_UART_PORT_OFST 36
14781 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_UART_PORT_LEN 4
14782 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_SIZE_OFST 48
14783 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_SIZE_LEN 4
14784
14785 /* MC_CMD_DUMP_DO_OUT msgresponse */
14786 #define MC_CMD_DUMP_DO_OUT_LEN 4
14787 #define MC_CMD_DUMP_DO_OUT_DUMPFILE_SIZE_OFST 0
14788 #define MC_CMD_DUMP_DO_OUT_DUMPFILE_SIZE_LEN 4
14789
14790
14791 /***********************************/
14792 /* MC_CMD_DUMP_CONFIGURE_UNSOLICITED
14793  * Configure unsolicited dumps
14794  */
14795 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED 0xe9
14796 #undef  MC_CMD_0xe9_PRIVILEGE_CTG
14797
14798 #define MC_CMD_0xe9_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14799
14800 /* MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN msgrequest */
14801 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_LEN 52
14802 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_ENABLE_OFST 0
14803 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_ENABLE_LEN 4
14804 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_OFST 4
14805 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_LEN 4
14806 /*            Enum values, see field(s): */
14807 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC */
14808 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_TYPE_OFST 8
14809 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_TYPE_LEN 4
14810 /*            Enum values, see field(s): */
14811 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
14812 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 12
14813 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
14814 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_OFST 16
14815 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_LEN 4
14816 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 12
14817 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
14818 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 16
14819 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
14820 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 12
14821 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
14822 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 16
14823 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
14824 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 20
14825 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
14826 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_OFST 12
14827 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_LEN 4
14828 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_SIZE_OFST 24
14829 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_SIZE_LEN 4
14830 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_OFST 28
14831 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_LEN 4
14832 /*            Enum values, see field(s): */
14833 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPFILE_DST */
14834 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_TYPE_OFST 32
14835 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_TYPE_LEN 4
14836 /*            Enum values, see field(s): */
14837 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
14838 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 36
14839 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
14840 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_OFST 40
14841 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_LEN 4
14842 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 36
14843 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
14844 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 40
14845 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
14846 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 36
14847 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
14848 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 40
14849 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
14850 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 44
14851 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
14852 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_UART_PORT_OFST 36
14853 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_UART_PORT_LEN 4
14854 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_SIZE_OFST 48
14855 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_SIZE_LEN 4
14856
14857
14858 /***********************************/
14859 /* MC_CMD_SET_PSU
14860  * Adjusts power supply parameters. This is a warranty-voiding operation.
14861  * Returns: ENOENT if the parameter or rail specified does not exist, EINVAL if
14862  * the parameter is out of range.
14863  */
14864 #define MC_CMD_SET_PSU 0xea
14865 #undef  MC_CMD_0xea_PRIVILEGE_CTG
14866
14867 #define MC_CMD_0xea_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14868
14869 /* MC_CMD_SET_PSU_IN msgrequest */
14870 #define MC_CMD_SET_PSU_IN_LEN 12
14871 #define MC_CMD_SET_PSU_IN_PARAM_OFST 0
14872 #define MC_CMD_SET_PSU_IN_PARAM_LEN 4
14873 #define MC_CMD_SET_PSU_IN_PARAM_SUPPLY_VOLTAGE 0x0 /* enum */
14874 #define MC_CMD_SET_PSU_IN_RAIL_OFST 4
14875 #define MC_CMD_SET_PSU_IN_RAIL_LEN 4
14876 #define MC_CMD_SET_PSU_IN_RAIL_0V9 0x0 /* enum */
14877 #define MC_CMD_SET_PSU_IN_RAIL_1V2 0x1 /* enum */
14878 /* desired value, eg voltage in mV */
14879 #define MC_CMD_SET_PSU_IN_VALUE_OFST 8
14880 #define MC_CMD_SET_PSU_IN_VALUE_LEN 4
14881
14882 /* MC_CMD_SET_PSU_OUT msgresponse */
14883 #define MC_CMD_SET_PSU_OUT_LEN 0
14884
14885
14886 /***********************************/
14887 /* MC_CMD_GET_FUNCTION_INFO
14888  * Get function information. PF and VF number.
14889  */
14890 #define MC_CMD_GET_FUNCTION_INFO 0xec
14891 #undef  MC_CMD_0xec_PRIVILEGE_CTG
14892
14893 #define MC_CMD_0xec_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14894
14895 /* MC_CMD_GET_FUNCTION_INFO_IN msgrequest */
14896 #define MC_CMD_GET_FUNCTION_INFO_IN_LEN 0
14897
14898 /* MC_CMD_GET_FUNCTION_INFO_OUT msgresponse */
14899 #define MC_CMD_GET_FUNCTION_INFO_OUT_LEN 8
14900 #define MC_CMD_GET_FUNCTION_INFO_OUT_PF_OFST 0
14901 #define MC_CMD_GET_FUNCTION_INFO_OUT_PF_LEN 4
14902 #define MC_CMD_GET_FUNCTION_INFO_OUT_VF_OFST 4
14903 #define MC_CMD_GET_FUNCTION_INFO_OUT_VF_LEN 4
14904
14905
14906 /***********************************/
14907 /* MC_CMD_ENABLE_OFFLINE_BIST
14908  * Enters offline BIST mode. All queues are torn down, chip enters quiescent
14909  * mode, calling function gets exclusive MCDI ownership. The only way out is
14910  * reboot.
14911  */
14912 #define MC_CMD_ENABLE_OFFLINE_BIST 0xed
14913 #undef  MC_CMD_0xed_PRIVILEGE_CTG
14914
14915 #define MC_CMD_0xed_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
14916
14917 /* MC_CMD_ENABLE_OFFLINE_BIST_IN msgrequest */
14918 #define MC_CMD_ENABLE_OFFLINE_BIST_IN_LEN 0
14919
14920 /* MC_CMD_ENABLE_OFFLINE_BIST_OUT msgresponse */
14921 #define MC_CMD_ENABLE_OFFLINE_BIST_OUT_LEN 0
14922
14923
14924 /***********************************/
14925 /* MC_CMD_UART_SEND_DATA
14926  * Send checksummed[sic] block of data over the uart. Response is a placeholder
14927  * should we wish to make this reliable; currently requests are fire-and-
14928  * forget.
14929  */
14930 #define MC_CMD_UART_SEND_DATA 0xee
14931 #undef  MC_CMD_0xee_PRIVILEGE_CTG
14932
14933 #define MC_CMD_0xee_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14934
14935 /* MC_CMD_UART_SEND_DATA_OUT msgrequest */
14936 #define MC_CMD_UART_SEND_DATA_OUT_LENMIN 16
14937 #define MC_CMD_UART_SEND_DATA_OUT_LENMAX 252
14938 #define MC_CMD_UART_SEND_DATA_OUT_LENMAX_MCDI2 1020
14939 #define MC_CMD_UART_SEND_DATA_OUT_LEN(num) (16+1*(num))
14940 #define MC_CMD_UART_SEND_DATA_OUT_DATA_NUM(len) (((len)-16)/1)
14941 /* CRC32 over OFFSET, LENGTH, RESERVED, DATA */
14942 #define MC_CMD_UART_SEND_DATA_OUT_CHECKSUM_OFST 0
14943 #define MC_CMD_UART_SEND_DATA_OUT_CHECKSUM_LEN 4
14944 /* Offset at which to write the data */
14945 #define MC_CMD_UART_SEND_DATA_OUT_OFFSET_OFST 4
14946 #define MC_CMD_UART_SEND_DATA_OUT_OFFSET_LEN 4
14947 /* Length of data */
14948 #define MC_CMD_UART_SEND_DATA_OUT_LENGTH_OFST 8
14949 #define MC_CMD_UART_SEND_DATA_OUT_LENGTH_LEN 4
14950 /* Reserved for future use */
14951 #define MC_CMD_UART_SEND_DATA_OUT_RESERVED_OFST 12
14952 #define MC_CMD_UART_SEND_DATA_OUT_RESERVED_LEN 4
14953 #define MC_CMD_UART_SEND_DATA_OUT_DATA_OFST 16
14954 #define MC_CMD_UART_SEND_DATA_OUT_DATA_LEN 1
14955 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MINNUM 0
14956 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MAXNUM 236
14957 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MAXNUM_MCDI2 1004
14958
14959 /* MC_CMD_UART_SEND_DATA_IN msgresponse */
14960 #define MC_CMD_UART_SEND_DATA_IN_LEN 0
14961
14962
14963 /***********************************/
14964 /* MC_CMD_UART_RECV_DATA
14965  * Request checksummed[sic] block of data over the uart. Only a placeholder,
14966  * subject to change and not currently implemented.
14967  */
14968 #define MC_CMD_UART_RECV_DATA 0xef
14969 #undef  MC_CMD_0xef_PRIVILEGE_CTG
14970
14971 #define MC_CMD_0xef_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14972
14973 /* MC_CMD_UART_RECV_DATA_OUT msgrequest */
14974 #define MC_CMD_UART_RECV_DATA_OUT_LEN 16
14975 /* CRC32 over OFFSET, LENGTH, RESERVED */
14976 #define MC_CMD_UART_RECV_DATA_OUT_CHECKSUM_OFST 0
14977 #define MC_CMD_UART_RECV_DATA_OUT_CHECKSUM_LEN 4
14978 /* Offset from which to read the data */
14979 #define MC_CMD_UART_RECV_DATA_OUT_OFFSET_OFST 4
14980 #define MC_CMD_UART_RECV_DATA_OUT_OFFSET_LEN 4
14981 /* Length of data */
14982 #define MC_CMD_UART_RECV_DATA_OUT_LENGTH_OFST 8
14983 #define MC_CMD_UART_RECV_DATA_OUT_LENGTH_LEN 4
14984 /* Reserved for future use */
14985 #define MC_CMD_UART_RECV_DATA_OUT_RESERVED_OFST 12
14986 #define MC_CMD_UART_RECV_DATA_OUT_RESERVED_LEN 4
14987
14988 /* MC_CMD_UART_RECV_DATA_IN msgresponse */
14989 #define MC_CMD_UART_RECV_DATA_IN_LENMIN 16
14990 #define MC_CMD_UART_RECV_DATA_IN_LENMAX 252
14991 #define MC_CMD_UART_RECV_DATA_IN_LENMAX_MCDI2 1020
14992 #define MC_CMD_UART_RECV_DATA_IN_LEN(num) (16+1*(num))
14993 #define MC_CMD_UART_RECV_DATA_IN_DATA_NUM(len) (((len)-16)/1)
14994 /* CRC32 over RESERVED1, RESERVED2, RESERVED3, DATA */
14995 #define MC_CMD_UART_RECV_DATA_IN_CHECKSUM_OFST 0
14996 #define MC_CMD_UART_RECV_DATA_IN_CHECKSUM_LEN 4
14997 /* Offset at which to write the data */
14998 #define MC_CMD_UART_RECV_DATA_IN_RESERVED1_OFST 4
14999 #define MC_CMD_UART_RECV_DATA_IN_RESERVED1_LEN 4
15000 /* Length of data */
15001 #define MC_CMD_UART_RECV_DATA_IN_RESERVED2_OFST 8
15002 #define MC_CMD_UART_RECV_DATA_IN_RESERVED2_LEN 4
15003 /* Reserved for future use */
15004 #define MC_CMD_UART_RECV_DATA_IN_RESERVED3_OFST 12
15005 #define MC_CMD_UART_RECV_DATA_IN_RESERVED3_LEN 4
15006 #define MC_CMD_UART_RECV_DATA_IN_DATA_OFST 16
15007 #define MC_CMD_UART_RECV_DATA_IN_DATA_LEN 1
15008 #define MC_CMD_UART_RECV_DATA_IN_DATA_MINNUM 0
15009 #define MC_CMD_UART_RECV_DATA_IN_DATA_MAXNUM 236
15010 #define MC_CMD_UART_RECV_DATA_IN_DATA_MAXNUM_MCDI2 1004
15011
15012
15013 /***********************************/
15014 /* MC_CMD_READ_FUSES
15015  * Read data programmed into the device One-Time-Programmable (OTP) Fuses
15016  */
15017 #define MC_CMD_READ_FUSES 0xf0
15018 #undef  MC_CMD_0xf0_PRIVILEGE_CTG
15019
15020 #define MC_CMD_0xf0_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15021
15022 /* MC_CMD_READ_FUSES_IN msgrequest */
15023 #define MC_CMD_READ_FUSES_IN_LEN 8
15024 /* Offset in OTP to read */
15025 #define MC_CMD_READ_FUSES_IN_OFFSET_OFST 0
15026 #define MC_CMD_READ_FUSES_IN_OFFSET_LEN 4
15027 /* Length of data to read in bytes */
15028 #define MC_CMD_READ_FUSES_IN_LENGTH_OFST 4
15029 #define MC_CMD_READ_FUSES_IN_LENGTH_LEN 4
15030
15031 /* MC_CMD_READ_FUSES_OUT msgresponse */
15032 #define MC_CMD_READ_FUSES_OUT_LENMIN 4
15033 #define MC_CMD_READ_FUSES_OUT_LENMAX 252
15034 #define MC_CMD_READ_FUSES_OUT_LENMAX_MCDI2 1020
15035 #define MC_CMD_READ_FUSES_OUT_LEN(num) (4+1*(num))
15036 #define MC_CMD_READ_FUSES_OUT_DATA_NUM(len) (((len)-4)/1)
15037 /* Length of returned OTP data in bytes */
15038 #define MC_CMD_READ_FUSES_OUT_LENGTH_OFST 0
15039 #define MC_CMD_READ_FUSES_OUT_LENGTH_LEN 4
15040 /* Returned data */
15041 #define MC_CMD_READ_FUSES_OUT_DATA_OFST 4
15042 #define MC_CMD_READ_FUSES_OUT_DATA_LEN 1
15043 #define MC_CMD_READ_FUSES_OUT_DATA_MINNUM 0
15044 #define MC_CMD_READ_FUSES_OUT_DATA_MAXNUM 248
15045 #define MC_CMD_READ_FUSES_OUT_DATA_MAXNUM_MCDI2 1016
15046
15047
15048 /***********************************/
15049 /* MC_CMD_KR_TUNE
15050  * Get or set KR Serdes RXEQ and TX Driver settings
15051  */
15052 #define MC_CMD_KR_TUNE 0xf1
15053 #undef  MC_CMD_0xf1_PRIVILEGE_CTG
15054
15055 #define MC_CMD_0xf1_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15056
15057 /* MC_CMD_KR_TUNE_IN msgrequest */
15058 #define MC_CMD_KR_TUNE_IN_LENMIN 4
15059 #define MC_CMD_KR_TUNE_IN_LENMAX 252
15060 #define MC_CMD_KR_TUNE_IN_LENMAX_MCDI2 1020
15061 #define MC_CMD_KR_TUNE_IN_LEN(num) (4+4*(num))
15062 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_NUM(len) (((len)-4)/4)
15063 /* Requested operation */
15064 #define MC_CMD_KR_TUNE_IN_KR_TUNE_OP_OFST 0
15065 #define MC_CMD_KR_TUNE_IN_KR_TUNE_OP_LEN 1
15066 /* enum: Get current RXEQ settings */
15067 #define MC_CMD_KR_TUNE_IN_RXEQ_GET 0x0
15068 /* enum: Override RXEQ settings */
15069 #define MC_CMD_KR_TUNE_IN_RXEQ_SET 0x1
15070 /* enum: Get current TX Driver settings */
15071 #define MC_CMD_KR_TUNE_IN_TXEQ_GET 0x2
15072 /* enum: Override TX Driver settings */
15073 #define MC_CMD_KR_TUNE_IN_TXEQ_SET 0x3
15074 /* enum: Force KR Serdes reset / recalibration */
15075 #define MC_CMD_KR_TUNE_IN_RECAL 0x4
15076 /* enum: Start KR Serdes Eye diagram plot on a given lane. Lane must have valid
15077  * signal.
15078  */
15079 #define MC_CMD_KR_TUNE_IN_START_EYE_PLOT 0x5
15080 /* enum: Poll KR Serdes Eye diagram plot. Returns one row of BER data. The
15081  * caller should call this command repeatedly after starting eye plot, until no
15082  * more data is returned.
15083  */
15084 #define MC_CMD_KR_TUNE_IN_POLL_EYE_PLOT 0x6
15085 /* enum: Read Figure Of Merit (eye quality, higher is better). */
15086 #define MC_CMD_KR_TUNE_IN_READ_FOM 0x7
15087 /* enum: Start/stop link training frames */
15088 #define MC_CMD_KR_TUNE_IN_LINK_TRAIN_RUN 0x8
15089 /* enum: Issue KR link training command (control training coefficients) */
15090 #define MC_CMD_KR_TUNE_IN_LINK_TRAIN_CMD 0x9
15091 /* Align the arguments to 32 bits */
15092 #define MC_CMD_KR_TUNE_IN_KR_TUNE_RSVD_OFST 1
15093 #define MC_CMD_KR_TUNE_IN_KR_TUNE_RSVD_LEN 3
15094 /* Arguments specific to the operation */
15095 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_OFST 4
15096 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_LEN 4
15097 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MINNUM 0
15098 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MAXNUM 62
15099 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MAXNUM_MCDI2 254
15100
15101 /* MC_CMD_KR_TUNE_OUT msgresponse */
15102 #define MC_CMD_KR_TUNE_OUT_LEN 0
15103
15104 /* MC_CMD_KR_TUNE_RXEQ_GET_IN msgrequest */
15105 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_LEN 4
15106 /* Requested operation */
15107 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_OP_OFST 0
15108 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_OP_LEN 1
15109 /* Align the arguments to 32 bits */
15110 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_RSVD_OFST 1
15111 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_RSVD_LEN 3
15112
15113 /* MC_CMD_KR_TUNE_RXEQ_GET_OUT msgresponse */
15114 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMIN 4
15115 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMAX 252
15116 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMAX_MCDI2 1020
15117 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LEN(num) (0+4*(num))
15118 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_NUM(len) (((len)-0)/4)
15119 /* RXEQ Parameter */
15120 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_OFST 0
15121 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LEN 4
15122 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MINNUM 1
15123 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM 63
15124 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM_MCDI2 255
15125 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_ID_LBN 0
15126 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_ID_WIDTH 8
15127 /* enum: Attenuation (0-15, Huntington) */
15128 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_ATT 0x0
15129 /* enum: CTLE Boost (0-15, Huntington) */
15130 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_BOOST 0x1
15131 /* enum: Edge DFE Tap1 (Huntington - 0 - max negative, 64 - zero, 127 - max
15132  * positive, Medford - 0-31)
15133  */
15134 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP1 0x2
15135 /* enum: Edge DFE Tap2 (Huntington - 0 - max negative, 32 - zero, 63 - max
15136  * positive, Medford - 0-31)
15137  */
15138 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP2 0x3
15139 /* enum: Edge DFE Tap3 (Huntington - 0 - max negative, 32 - zero, 63 - max
15140  * positive, Medford - 0-16)
15141  */
15142 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP3 0x4
15143 /* enum: Edge DFE Tap4 (Huntington - 0 - max negative, 32 - zero, 63 - max
15144  * positive, Medford - 0-16)
15145  */
15146 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP4 0x5
15147 /* enum: Edge DFE Tap5 (Huntington - 0 - max negative, 32 - zero, 63 - max
15148  * positive, Medford - 0-16)
15149  */
15150 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP5 0x6
15151 /* enum: Edge DFE DLEV (0-128 for Medford) */
15152 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_DLEV 0x7
15153 /* enum: Variable Gain Amplifier (0-15, Medford) */
15154 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_VGA 0x8
15155 /* enum: CTLE EQ Capacitor (0-15, Medford) */
15156 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_EQC 0x9
15157 /* enum: CTLE EQ Resistor (0-7, Medford) */
15158 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_EQRES 0xa
15159 /* enum: CTLE gain (0-31, Medford2) */
15160 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_GAIN 0xb
15161 /* enum: CTLE pole (0-31, Medford2) */
15162 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_POLE 0xc
15163 /* enum: CTLE peaking (0-31, Medford2) */
15164 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_PEAK 0xd
15165 /* enum: DFE Tap1 - even path (Medford2 - 6 bit signed (-29 - +29)) */
15166 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_EVEN 0xe
15167 /* enum: DFE Tap1 - odd path (Medford2 - 6 bit signed (-29 - +29)) */
15168 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_ODD 0xf
15169 /* enum: DFE Tap2 (Medford2 - 6 bit signed (-20 - +20)) */
15170 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP2 0x10
15171 /* enum: DFE Tap3 (Medford2 - 6 bit signed (-20 - +20)) */
15172 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP3 0x11
15173 /* enum: DFE Tap4 (Medford2 - 6 bit signed (-20 - +20)) */
15174 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP4 0x12
15175 /* enum: DFE Tap5 (Medford2 - 6 bit signed (-24 - +24)) */
15176 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP5 0x13
15177 /* enum: DFE Tap6 (Medford2 - 6 bit signed (-24 - +24)) */
15178 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP6 0x14
15179 /* enum: DFE Tap7 (Medford2 - 6 bit signed (-24 - +24)) */
15180 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP7 0x15
15181 /* enum: DFE Tap8 (Medford2 - 6 bit signed (-24 - +24)) */
15182 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP8 0x16
15183 /* enum: DFE Tap9 (Medford2 - 6 bit signed (-24 - +24)) */
15184 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP9 0x17
15185 /* enum: DFE Tap10 (Medford2 - 6 bit signed (-24 - +24)) */
15186 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP10 0x18
15187 /* enum: DFE Tap11 (Medford2 - 6 bit signed (-24 - +24)) */
15188 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP11 0x19
15189 /* enum: DFE Tap12 (Medford2 - 6 bit signed (-24 - +24)) */
15190 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP12 0x1a
15191 /* enum: I/Q clk offset (Medford2 - 4 bit signed (-5 - +5))) */
15192 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_IQ_OFF 0x1b
15193 /* enum: Negative h1 polarity data sampler offset calibration code, even path
15194  * (Medford2 - 6 bit signed (-29 - +29)))
15195  */
15196 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1N_OFF_EVEN 0x1c
15197 /* enum: Negative h1 polarity data sampler offset calibration code, odd path
15198  * (Medford2 - 6 bit signed (-29 - +29)))
15199  */
15200 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1N_OFF_ODD 0x1d
15201 /* enum: Positive h1 polarity data sampler offset calibration code, even path
15202  * (Medford2 - 6 bit signed (-29 - +29)))
15203  */
15204 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1P_OFF_EVEN 0x1e
15205 /* enum: Positive h1 polarity data sampler offset calibration code, odd path
15206  * (Medford2 - 6 bit signed (-29 - +29)))
15207  */
15208 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1P_OFF_ODD 0x1f
15209 /* enum: CDR calibration loop code (Medford2) */
15210 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CDR_PVT 0x20
15211 /* enum: CDR integral loop code (Medford2) */
15212 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CDR_INTEG 0x21
15213 /* enum: CTLE Boost stages - retimer lineside (Medford2 with DS250x retimer - 4
15214  * stages, 2 bits per stage)
15215  */
15216 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_BOOST_RT_LS 0x22
15217 /* enum: DFE Tap1 - retimer lineside (Medford2 with DS250x retimer (-31 - 31))
15218  */
15219 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_RT_LS 0x23
15220 /* enum: DFE Tap2 - retimer lineside (Medford2 with DS250x retimer (-15 - 15))
15221  */
15222 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP2_RT_LS 0x24
15223 /* enum: DFE Tap3 - retimer lineside (Medford2 with DS250x retimer (-15 - 15))
15224  */
15225 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP3_RT_LS 0x25
15226 /* enum: DFE Tap4 - retimer lineside (Medford2 with DS250x retimer (-15 - 15))
15227  */
15228 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP4_RT_LS 0x26
15229 /* enum: DFE Tap5 - retimer lineside (Medford2 with DS250x retimer (-15 - 15))
15230  */
15231 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP5_RT_LS 0x27
15232 /* enum: CTLE Boost stages - retimer hostside (Medford2 with DS250x retimer - 4
15233  * stages, 2 bits per stage)
15234  */
15235 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_BOOST_RT_HS 0x28
15236 /* enum: DFE Tap1 - retimer hostside (Medford2 with DS250x retimer (-31 - 31))
15237  */
15238 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_RT_HS 0x29
15239 /* enum: DFE Tap2 - retimer hostside (Medford2 with DS250x retimer (-15 - 15))
15240  */
15241 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP2_RT_HS 0x2a
15242 /* enum: DFE Tap3 - retimer hostside (Medford2 with DS250x retimer (-15 - 15))
15243  */
15244 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP3_RT_HS 0x2b
15245 /* enum: DFE Tap4 - retimer hostside (Medford2 with DS250x retimer (-15 - 15))
15246  */
15247 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP4_RT_HS 0x2c
15248 /* enum: DFE Tap5 - retimer hostside (Medford2 with DS250x retimer (-15 - 15))
15249  */
15250 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP5_RT_HS 0x2d
15251 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LANE_LBN 8
15252 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LANE_WIDTH 3
15253 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_0 0x0 /* enum */
15254 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_1 0x1 /* enum */
15255 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_2 0x2 /* enum */
15256 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_3 0x3 /* enum */
15257 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_ALL 0x4 /* enum */
15258 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_LBN 11
15259 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_WIDTH 1
15260 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_RESERVED_LBN 12
15261 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_RESERVED_WIDTH 4
15262 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_INITIAL_LBN 16
15263 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_INITIAL_WIDTH 8
15264 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_LBN 24
15265 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
15266
15267 /* MC_CMD_KR_TUNE_RXEQ_SET_IN msgrequest */
15268 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMIN 8
15269 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMAX 252
15270 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMAX_MCDI2 1020
15271 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LEN(num) (4+4*(num))
15272 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_NUM(len) (((len)-4)/4)
15273 /* Requested operation */
15274 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_OP_OFST 0
15275 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_OP_LEN 1
15276 /* Align the arguments to 32 bits */
15277 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_RSVD_OFST 1
15278 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_RSVD_LEN 3
15279 /* RXEQ Parameter */
15280 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_OFST 4
15281 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LEN 4
15282 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MINNUM 1
15283 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MAXNUM 62
15284 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MAXNUM_MCDI2 254
15285 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_ID_LBN 0
15286 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_ID_WIDTH 8
15287 /*             Enum values, see field(s): */
15288 /*                MC_CMD_KR_TUNE_RXEQ_GET_OUT/PARAM_ID */
15289 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LANE_LBN 8
15290 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LANE_WIDTH 3
15291 /*             Enum values, see field(s): */
15292 /*                MC_CMD_KR_TUNE_RXEQ_GET_OUT/PARAM_LANE */
15293 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_LBN 11
15294 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_WIDTH 1
15295 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED_LBN 12
15296 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED_WIDTH 4
15297 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_INITIAL_LBN 16
15298 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
15299 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED2_LBN 24
15300 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED2_WIDTH 8
15301
15302 /* MC_CMD_KR_TUNE_RXEQ_SET_OUT msgresponse */
15303 #define MC_CMD_KR_TUNE_RXEQ_SET_OUT_LEN 0
15304
15305 /* MC_CMD_KR_TUNE_TXEQ_GET_IN msgrequest */
15306 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_LEN 4
15307 /* Requested operation */
15308 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_OP_OFST 0
15309 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_OP_LEN 1
15310 /* Align the arguments to 32 bits */
15311 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_RSVD_OFST 1
15312 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_RSVD_LEN 3
15313
15314 /* MC_CMD_KR_TUNE_TXEQ_GET_OUT msgresponse */
15315 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMIN 4
15316 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMAX 252
15317 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMAX_MCDI2 1020
15318 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LEN(num) (0+4*(num))
15319 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_NUM(len) (((len)-0)/4)
15320 /* TXEQ Parameter */
15321 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_OFST 0
15322 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LEN 4
15323 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MINNUM 1
15324 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM 63
15325 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM_MCDI2 255
15326 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_ID_LBN 0
15327 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_ID_WIDTH 8
15328 /* enum: TX Amplitude (Huntington, Medford, Medford2) */
15329 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV 0x0
15330 /* enum: De-Emphasis Tap1 Magnitude (0-7) (Huntington) */
15331 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_MODE 0x1
15332 /* enum: De-Emphasis Tap1 Fine */
15333 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_DTLEV 0x2
15334 /* enum: De-Emphasis Tap2 Magnitude (0-6) (Huntington) */
15335 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_D2 0x3
15336 /* enum: De-Emphasis Tap2 Fine (Huntington) */
15337 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_D2TLEV 0x4
15338 /* enum: Pre-Emphasis Magnitude (Huntington) */
15339 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_E 0x5
15340 /* enum: Pre-Emphasis Fine (Huntington) */
15341 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_ETLEV 0x6
15342 /* enum: TX Slew Rate Coarse control (Huntington) */
15343 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_PREDRV_DLY 0x7
15344 /* enum: TX Slew Rate Fine control (Huntington) */
15345 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_SR_SET 0x8
15346 /* enum: TX Termination Impedance control (Huntington) */
15347 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_RT_SET 0x9
15348 /* enum: TX Amplitude Fine control (Medford) */
15349 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV_FINE 0xa
15350 /* enum: Pre-cursor Tap (Medford, Medford2) */
15351 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_ADV 0xb
15352 /* enum: Post-cursor Tap (Medford, Medford2) */
15353 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_DLY 0xc
15354 /* enum: TX Amplitude (Retimer Lineside) */
15355 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV_RT_LS 0xd
15356 /* enum: Pre-cursor Tap (Retimer Lineside) */
15357 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_ADV_RT_LS 0xe
15358 /* enum: Post-cursor Tap (Retimer Lineside) */
15359 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_DLY_RT_LS 0xf
15360 /* enum: TX Amplitude (Retimer Hostside) */
15361 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV_RT_HS 0x10
15362 /* enum: Pre-cursor Tap (Retimer Hostside) */
15363 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_ADV_RT_HS 0x11
15364 /* enum: Post-cursor Tap (Retimer Hostside) */
15365 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_DLY_RT_HS 0x12
15366 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LANE_LBN 8
15367 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LANE_WIDTH 3
15368 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_0 0x0 /* enum */
15369 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_1 0x1 /* enum */
15370 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_2 0x2 /* enum */
15371 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_3 0x3 /* enum */
15372 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_ALL 0x4 /* enum */
15373 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED_LBN 11
15374 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED_WIDTH 5
15375 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_INITIAL_LBN 16
15376 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_INITIAL_WIDTH 8
15377 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED2_LBN 24
15378 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED2_WIDTH 8
15379
15380 /* MC_CMD_KR_TUNE_TXEQ_SET_IN msgrequest */
15381 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMIN 8
15382 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMAX 252
15383 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMAX_MCDI2 1020
15384 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LEN(num) (4+4*(num))
15385 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_NUM(len) (((len)-4)/4)
15386 /* Requested operation */
15387 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_OP_OFST 0
15388 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_OP_LEN 1
15389 /* Align the arguments to 32 bits */
15390 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_RSVD_OFST 1
15391 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_RSVD_LEN 3
15392 /* TXEQ Parameter */
15393 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_OFST 4
15394 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LEN 4
15395 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MINNUM 1
15396 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MAXNUM 62
15397 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MAXNUM_MCDI2 254
15398 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_ID_LBN 0
15399 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_ID_WIDTH 8
15400 /*             Enum values, see field(s): */
15401 /*                MC_CMD_KR_TUNE_TXEQ_GET_OUT/PARAM_ID */
15402 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LANE_LBN 8
15403 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LANE_WIDTH 3
15404 /*             Enum values, see field(s): */
15405 /*                MC_CMD_KR_TUNE_TXEQ_GET_OUT/PARAM_LANE */
15406 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED_LBN 11
15407 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED_WIDTH 5
15408 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_INITIAL_LBN 16
15409 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
15410 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED2_LBN 24
15411 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED2_WIDTH 8
15412
15413 /* MC_CMD_KR_TUNE_TXEQ_SET_OUT msgresponse */
15414 #define MC_CMD_KR_TUNE_TXEQ_SET_OUT_LEN 0
15415
15416 /* MC_CMD_KR_TUNE_RECAL_IN msgrequest */
15417 #define MC_CMD_KR_TUNE_RECAL_IN_LEN 4
15418 /* Requested operation */
15419 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_OP_OFST 0
15420 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_OP_LEN 1
15421 /* Align the arguments to 32 bits */
15422 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_RSVD_OFST 1
15423 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_RSVD_LEN 3
15424
15425 /* MC_CMD_KR_TUNE_RECAL_OUT msgresponse */
15426 #define MC_CMD_KR_TUNE_RECAL_OUT_LEN 0
15427
15428 /* MC_CMD_KR_TUNE_START_EYE_PLOT_IN msgrequest */
15429 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LEN 8
15430 /* Requested operation */
15431 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_OP_OFST 0
15432 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_OP_LEN 1
15433 /* Align the arguments to 32 bits */
15434 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_RSVD_OFST 1
15435 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_RSVD_LEN 3
15436 /* Port-relative lane to scan eye on */
15437 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LANE_OFST 4
15438 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LANE_LEN 4
15439
15440 /* MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN msgrequest */
15441 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LEN 12
15442 /* Requested operation */
15443 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_OP_OFST 0
15444 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_OP_LEN 1
15445 /* Align the arguments to 32 bits */
15446 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_RSVD_OFST 1
15447 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_RSVD_LEN 3
15448 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_OFST 4
15449 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_LEN 4
15450 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_NUM_LBN 0
15451 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_NUM_WIDTH 8
15452 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_ABS_REL_LBN 31
15453 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_ABS_REL_WIDTH 1
15454 /* Scan duration / cycle count */
15455 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_BER_OFST 8
15456 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_BER_LEN 4
15457
15458 /* MC_CMD_KR_TUNE_START_EYE_PLOT_OUT msgresponse */
15459 #define MC_CMD_KR_TUNE_START_EYE_PLOT_OUT_LEN 0
15460
15461 /* MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN msgrequest */
15462 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_LEN 4
15463 /* Requested operation */
15464 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_OP_OFST 0
15465 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_OP_LEN 1
15466 /* Align the arguments to 32 bits */
15467 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_RSVD_OFST 1
15468 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_RSVD_LEN 3
15469
15470 /* MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT msgresponse */
15471 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMIN 0
15472 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMAX 252
15473 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMAX_MCDI2 1020
15474 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LEN(num) (0+2*(num))
15475 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_NUM(len) (((len)-0)/2)
15476 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_OFST 0
15477 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_LEN 2
15478 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MINNUM 0
15479 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM 126
15480 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM_MCDI2 510
15481
15482 /* MC_CMD_KR_TUNE_READ_FOM_IN msgrequest */
15483 #define MC_CMD_KR_TUNE_READ_FOM_IN_LEN 8
15484 /* Requested operation */
15485 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_OP_OFST 0
15486 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_OP_LEN 1
15487 /* Align the arguments to 32 bits */
15488 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_RSVD_OFST 1
15489 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_RSVD_LEN 3
15490 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_OFST 4
15491 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_LEN 4
15492 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_NUM_LBN 0
15493 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_NUM_WIDTH 8
15494 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_ABS_REL_LBN 31
15495 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_ABS_REL_WIDTH 1
15496
15497 /* MC_CMD_KR_TUNE_READ_FOM_OUT msgresponse */
15498 #define MC_CMD_KR_TUNE_READ_FOM_OUT_LEN 4
15499 #define MC_CMD_KR_TUNE_READ_FOM_OUT_FOM_OFST 0
15500 #define MC_CMD_KR_TUNE_READ_FOM_OUT_FOM_LEN 4
15501
15502 /* MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN msgrequest */
15503 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_LEN 8
15504 /* Requested operation */
15505 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_OP_OFST 0
15506 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_OP_LEN 1
15507 /* Align the arguments to 32 bits */
15508 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_RSVD_OFST 1
15509 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_RSVD_LEN 3
15510 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_RUN_OFST 4
15511 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_RUN_LEN 4
15512 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_STOP 0x0 /* enum */
15513 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_START 0x1 /* enum */
15514
15515 /* MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN msgrequest */
15516 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LEN 28
15517 /* Requested operation */
15518 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_OP_OFST 0
15519 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_OP_LEN 1
15520 /* Align the arguments to 32 bits */
15521 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_RSVD_OFST 1
15522 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_RSVD_LEN 3
15523 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LANE_OFST 4
15524 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LANE_LEN 4
15525 /* Set INITIALIZE state */
15526 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_INITIALIZE_OFST 8
15527 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_INITIALIZE_LEN 4
15528 /* Set PRESET state */
15529 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_PRESET_OFST 12
15530 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_PRESET_LEN 4
15531 /* C(-1) request */
15532 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CM1_OFST 16
15533 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CM1_LEN 4
15534 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_HOLD 0x0 /* enum */
15535 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_INCREMENT 0x1 /* enum */
15536 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_DECREMENT 0x2 /* enum */
15537 /* C(0) request */
15538 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_C0_OFST 20
15539 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_C0_LEN 4
15540 /*            Enum values, see field(s): */
15541 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
15542 /* C(+1) request */
15543 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CP1_OFST 24
15544 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CP1_LEN 4
15545 /*            Enum values, see field(s): */
15546 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
15547
15548 /* MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT msgresponse */
15549 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_LEN 24
15550 /* C(-1) status */
15551 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_STATUS_OFST 0
15552 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_STATUS_LEN 4
15553 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_NOT_UPDATED 0x0 /* enum */
15554 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_UPDATED 0x1 /* enum */
15555 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_MINIMUM 0x2 /* enum */
15556 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_MAXIMUM 0x3 /* enum */
15557 /* C(0) status */
15558 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_STATUS_OFST 4
15559 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_STATUS_LEN 4
15560 /*            Enum values, see field(s): */
15561 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
15562 /* C(+1) status */
15563 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_STATUS_OFST 8
15564 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_STATUS_LEN 4
15565 /*            Enum values, see field(s): */
15566 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
15567 /* C(-1) value */
15568 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_VALUE_OFST 12
15569 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_VALUE_LEN 4
15570 /* C(0) value */
15571 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_VALUE_OFST 16
15572 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_VALUE_LEN 4
15573 /* C(+1) status */
15574 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_VALUE_OFST 20
15575 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_VALUE_LEN 4
15576
15577
15578 /***********************************/
15579 /* MC_CMD_PCIE_TUNE
15580  * Get or set PCIE Serdes RXEQ and TX Driver settings
15581  */
15582 #define MC_CMD_PCIE_TUNE 0xf2
15583 #undef  MC_CMD_0xf2_PRIVILEGE_CTG
15584
15585 #define MC_CMD_0xf2_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15586
15587 /* MC_CMD_PCIE_TUNE_IN msgrequest */
15588 #define MC_CMD_PCIE_TUNE_IN_LENMIN 4
15589 #define MC_CMD_PCIE_TUNE_IN_LENMAX 252
15590 #define MC_CMD_PCIE_TUNE_IN_LENMAX_MCDI2 1020
15591 #define MC_CMD_PCIE_TUNE_IN_LEN(num) (4+4*(num))
15592 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_NUM(len) (((len)-4)/4)
15593 /* Requested operation */
15594 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_OP_OFST 0
15595 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_OP_LEN 1
15596 /* enum: Get current RXEQ settings */
15597 #define MC_CMD_PCIE_TUNE_IN_RXEQ_GET 0x0
15598 /* enum: Override RXEQ settings */
15599 #define MC_CMD_PCIE_TUNE_IN_RXEQ_SET 0x1
15600 /* enum: Get current TX Driver settings */
15601 #define MC_CMD_PCIE_TUNE_IN_TXEQ_GET 0x2
15602 /* enum: Override TX Driver settings */
15603 #define MC_CMD_PCIE_TUNE_IN_TXEQ_SET 0x3
15604 /* enum: Start PCIe Serdes Eye diagram plot on a given lane. */
15605 #define MC_CMD_PCIE_TUNE_IN_START_EYE_PLOT 0x5
15606 /* enum: Poll PCIe Serdes Eye diagram plot. Returns one row of BER data. The
15607  * caller should call this command repeatedly after starting eye plot, until no
15608  * more data is returned.
15609  */
15610 #define MC_CMD_PCIE_TUNE_IN_POLL_EYE_PLOT 0x6
15611 /* enum: Enable the SERDES BIST and set it to generate a 200MHz square wave */
15612 #define MC_CMD_PCIE_TUNE_IN_BIST_SQUARE_WAVE 0x7
15613 /* Align the arguments to 32 bits */
15614 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_RSVD_OFST 1
15615 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_RSVD_LEN 3
15616 /* Arguments specific to the operation */
15617 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_OFST 4
15618 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_LEN 4
15619 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MINNUM 0
15620 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MAXNUM 62
15621 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MAXNUM_MCDI2 254
15622
15623 /* MC_CMD_PCIE_TUNE_OUT msgresponse */
15624 #define MC_CMD_PCIE_TUNE_OUT_LEN 0
15625
15626 /* MC_CMD_PCIE_TUNE_RXEQ_GET_IN msgrequest */
15627 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_LEN 4
15628 /* Requested operation */
15629 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_OP_OFST 0
15630 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_OP_LEN 1
15631 /* Align the arguments to 32 bits */
15632 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_RSVD_OFST 1
15633 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_RSVD_LEN 3
15634
15635 /* MC_CMD_PCIE_TUNE_RXEQ_GET_OUT msgresponse */
15636 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMIN 4
15637 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMAX 252
15638 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMAX_MCDI2 1020
15639 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LEN(num) (0+4*(num))
15640 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_NUM(len) (((len)-0)/4)
15641 /* RXEQ Parameter */
15642 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_OFST 0
15643 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LEN 4
15644 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MINNUM 1
15645 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM 63
15646 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM_MCDI2 255
15647 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_ID_LBN 0
15648 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_ID_WIDTH 8
15649 /* enum: Attenuation (0-15) */
15650 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_ATT 0x0
15651 /* enum: CTLE Boost (0-15) */
15652 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_BOOST 0x1
15653 /* enum: DFE Tap1 (0 - max negative, 64 - zero, 127 - max positive) */
15654 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP1 0x2
15655 /* enum: DFE Tap2 (0 - max negative, 32 - zero, 63 - max positive) */
15656 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP2 0x3
15657 /* enum: DFE Tap3 (0 - max negative, 32 - zero, 63 - max positive) */
15658 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP3 0x4
15659 /* enum: DFE Tap4 (0 - max negative, 32 - zero, 63 - max positive) */
15660 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP4 0x5
15661 /* enum: DFE Tap5 (0 - max negative, 32 - zero, 63 - max positive) */
15662 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP5 0x6
15663 /* enum: DFE DLev */
15664 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_DLEV 0x7
15665 /* enum: Figure of Merit */
15666 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_FOM 0x8
15667 /* enum: CTLE EQ Capacitor (HF Gain) */
15668 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_CTLE_EQC 0x9
15669 /* enum: CTLE EQ Resistor (DC Gain) */
15670 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_CTLE_EQRES 0xa
15671 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LANE_LBN 8
15672 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LANE_WIDTH 5
15673 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_0 0x0 /* enum */
15674 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_1 0x1 /* enum */
15675 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_2 0x2 /* enum */
15676 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_3 0x3 /* enum */
15677 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_4 0x4 /* enum */
15678 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_5 0x5 /* enum */
15679 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_6 0x6 /* enum */
15680 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_7 0x7 /* enum */
15681 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_8 0x8 /* enum */
15682 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_9 0x9 /* enum */
15683 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_10 0xa /* enum */
15684 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_11 0xb /* enum */
15685 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_12 0xc /* enum */
15686 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_13 0xd /* enum */
15687 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_14 0xe /* enum */
15688 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_15 0xf /* enum */
15689 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_ALL 0x10 /* enum */
15690 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_LBN 13
15691 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_WIDTH 1
15692 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_RESERVED_LBN 14
15693 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_RESERVED_WIDTH 10
15694 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_LBN 24
15695 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
15696
15697 /* MC_CMD_PCIE_TUNE_RXEQ_SET_IN msgrequest */
15698 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMIN 8
15699 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMAX 252
15700 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMAX_MCDI2 1020
15701 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LEN(num) (4+4*(num))
15702 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_NUM(len) (((len)-4)/4)
15703 /* Requested operation */
15704 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_OP_OFST 0
15705 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_OP_LEN 1
15706 /* Align the arguments to 32 bits */
15707 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_RSVD_OFST 1
15708 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_RSVD_LEN 3
15709 /* RXEQ Parameter */
15710 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_OFST 4
15711 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LEN 4
15712 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MINNUM 1
15713 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MAXNUM 62
15714 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MAXNUM_MCDI2 254
15715 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_ID_LBN 0
15716 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_ID_WIDTH 8
15717 /*             Enum values, see field(s): */
15718 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_ID */
15719 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LANE_LBN 8
15720 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LANE_WIDTH 5
15721 /*             Enum values, see field(s): */
15722 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_LANE */
15723 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_LBN 13
15724 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_WIDTH 1
15725 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED_LBN 14
15726 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED_WIDTH 2
15727 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_INITIAL_LBN 16
15728 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
15729 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED2_LBN 24
15730 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED2_WIDTH 8
15731
15732 /* MC_CMD_PCIE_TUNE_RXEQ_SET_OUT msgresponse */
15733 #define MC_CMD_PCIE_TUNE_RXEQ_SET_OUT_LEN 0
15734
15735 /* MC_CMD_PCIE_TUNE_TXEQ_GET_IN msgrequest */
15736 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_LEN 4
15737 /* Requested operation */
15738 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_OP_OFST 0
15739 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_OP_LEN 1
15740 /* Align the arguments to 32 bits */
15741 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_RSVD_OFST 1
15742 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_RSVD_LEN 3
15743
15744 /* MC_CMD_PCIE_TUNE_TXEQ_GET_OUT msgresponse */
15745 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMIN 4
15746 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMAX 252
15747 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMAX_MCDI2 1020
15748 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LEN(num) (0+4*(num))
15749 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_NUM(len) (((len)-0)/4)
15750 /* RXEQ Parameter */
15751 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_OFST 0
15752 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LEN 4
15753 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MINNUM 1
15754 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM 63
15755 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM_MCDI2 255
15756 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_ID_LBN 0
15757 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_ID_WIDTH 8
15758 /* enum: TxMargin (PIPE) */
15759 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_TXMARGIN 0x0
15760 /* enum: TxSwing (PIPE) */
15761 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_TXSWING 0x1
15762 /* enum: De-emphasis coefficient C(-1) (PIPE) */
15763 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_CM1 0x2
15764 /* enum: De-emphasis coefficient C(0) (PIPE) */
15765 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_C0 0x3
15766 /* enum: De-emphasis coefficient C(+1) (PIPE) */
15767 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_CP1 0x4
15768 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LANE_LBN 8
15769 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LANE_WIDTH 4
15770 /*             Enum values, see field(s): */
15771 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_LANE */
15772 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_RESERVED_LBN 12
15773 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_RESERVED_WIDTH 12
15774 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_CURRENT_LBN 24
15775 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
15776
15777 /* MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN msgrequest */
15778 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LEN 8
15779 /* Requested operation */
15780 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_OP_OFST 0
15781 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_OP_LEN 1
15782 /* Align the arguments to 32 bits */
15783 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_RSVD_OFST 1
15784 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_RSVD_LEN 3
15785 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LANE_OFST 4
15786 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LANE_LEN 4
15787
15788 /* MC_CMD_PCIE_TUNE_START_EYE_PLOT_OUT msgresponse */
15789 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_OUT_LEN 0
15790
15791 /* MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN msgrequest */
15792 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_LEN 4
15793 /* Requested operation */
15794 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_OP_OFST 0
15795 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_OP_LEN 1
15796 /* Align the arguments to 32 bits */
15797 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_RSVD_OFST 1
15798 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_RSVD_LEN 3
15799
15800 /* MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT msgresponse */
15801 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMIN 0
15802 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMAX 252
15803 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMAX_MCDI2 1020
15804 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LEN(num) (0+2*(num))
15805 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_NUM(len) (((len)-0)/2)
15806 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_OFST 0
15807 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_LEN 2
15808 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MINNUM 0
15809 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM 126
15810 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM_MCDI2 510
15811
15812 /* MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_IN msgrequest */
15813 #define MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_IN_LEN 0
15814
15815 /* MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_OUT msgrequest */
15816 #define MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_OUT_LEN 0
15817
15818
15819 /***********************************/
15820 /* MC_CMD_LICENSING
15821  * Operations on the NVRAM_PARTITION_TYPE_LICENSE application license partition
15822  * - not used for V3 licensing
15823  */
15824 #define MC_CMD_LICENSING 0xf3
15825 #undef  MC_CMD_0xf3_PRIVILEGE_CTG
15826
15827 #define MC_CMD_0xf3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15828
15829 /* MC_CMD_LICENSING_IN msgrequest */
15830 #define MC_CMD_LICENSING_IN_LEN 4
15831 /* identifies the type of operation requested */
15832 #define MC_CMD_LICENSING_IN_OP_OFST 0
15833 #define MC_CMD_LICENSING_IN_OP_LEN 4
15834 /* enum: re-read and apply licenses after a license key partition update; note
15835  * that this operation returns a zero-length response
15836  */
15837 #define MC_CMD_LICENSING_IN_OP_UPDATE_LICENSE 0x0
15838 /* enum: report counts of installed licenses */
15839 #define MC_CMD_LICENSING_IN_OP_GET_KEY_STATS 0x1
15840
15841 /* MC_CMD_LICENSING_OUT msgresponse */
15842 #define MC_CMD_LICENSING_OUT_LEN 28
15843 /* count of application keys which are valid */
15844 #define MC_CMD_LICENSING_OUT_VALID_APP_KEYS_OFST 0
15845 #define MC_CMD_LICENSING_OUT_VALID_APP_KEYS_LEN 4
15846 /* sum of UNVERIFIABLE_APP_KEYS + WRONG_NODE_APP_KEYS (for compatibility with
15847  * MC_CMD_FC_OP_LICENSE)
15848  */
15849 #define MC_CMD_LICENSING_OUT_INVALID_APP_KEYS_OFST 4
15850 #define MC_CMD_LICENSING_OUT_INVALID_APP_KEYS_LEN 4
15851 /* count of application keys which are invalid due to being blacklisted */
15852 #define MC_CMD_LICENSING_OUT_BLACKLISTED_APP_KEYS_OFST 8
15853 #define MC_CMD_LICENSING_OUT_BLACKLISTED_APP_KEYS_LEN 4
15854 /* count of application keys which are invalid due to being unverifiable */
15855 #define MC_CMD_LICENSING_OUT_UNVERIFIABLE_APP_KEYS_OFST 12
15856 #define MC_CMD_LICENSING_OUT_UNVERIFIABLE_APP_KEYS_LEN 4
15857 /* count of application keys which are invalid due to being for the wrong node
15858  */
15859 #define MC_CMD_LICENSING_OUT_WRONG_NODE_APP_KEYS_OFST 16
15860 #define MC_CMD_LICENSING_OUT_WRONG_NODE_APP_KEYS_LEN 4
15861 /* licensing state (for diagnostics; the exact meaning of the bits in this
15862  * field are private to the firmware)
15863  */
15864 #define MC_CMD_LICENSING_OUT_LICENSING_STATE_OFST 20
15865 #define MC_CMD_LICENSING_OUT_LICENSING_STATE_LEN 4
15866 /* licensing subsystem self-test report (for manftest) */
15867 #define MC_CMD_LICENSING_OUT_LICENSING_SELF_TEST_OFST 24
15868 #define MC_CMD_LICENSING_OUT_LICENSING_SELF_TEST_LEN 4
15869 /* enum: licensing subsystem self-test failed */
15870 #define MC_CMD_LICENSING_OUT_SELF_TEST_FAIL 0x0
15871 /* enum: licensing subsystem self-test passed */
15872 #define MC_CMD_LICENSING_OUT_SELF_TEST_PASS 0x1
15873
15874
15875 /***********************************/
15876 /* MC_CMD_LICENSING_V3
15877  * Operations on the NVRAM_PARTITION_TYPE_LICENSE application license partition
15878  * - V3 licensing (Medford)
15879  */
15880 #define MC_CMD_LICENSING_V3 0xd0
15881 #undef  MC_CMD_0xd0_PRIVILEGE_CTG
15882
15883 #define MC_CMD_0xd0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15884
15885 /* MC_CMD_LICENSING_V3_IN msgrequest */
15886 #define MC_CMD_LICENSING_V3_IN_LEN 4
15887 /* identifies the type of operation requested */
15888 #define MC_CMD_LICENSING_V3_IN_OP_OFST 0
15889 #define MC_CMD_LICENSING_V3_IN_OP_LEN 4
15890 /* enum: re-read and apply licenses after a license key partition update; note
15891  * that this operation returns a zero-length response
15892  */
15893 #define MC_CMD_LICENSING_V3_IN_OP_UPDATE_LICENSE 0x0
15894 /* enum: report counts of installed licenses Returns EAGAIN if license
15895  * processing (updating) has been started but not yet completed.
15896  */
15897 #define MC_CMD_LICENSING_V3_IN_OP_REPORT_LICENSE 0x1
15898
15899 /* MC_CMD_LICENSING_V3_OUT msgresponse */
15900 #define MC_CMD_LICENSING_V3_OUT_LEN 88
15901 /* count of keys which are valid */
15902 #define MC_CMD_LICENSING_V3_OUT_VALID_KEYS_OFST 0
15903 #define MC_CMD_LICENSING_V3_OUT_VALID_KEYS_LEN 4
15904 /* sum of UNVERIFIABLE_KEYS + WRONG_NODE_KEYS (for compatibility with
15905  * MC_CMD_FC_OP_LICENSE)
15906  */
15907 #define MC_CMD_LICENSING_V3_OUT_INVALID_KEYS_OFST 4
15908 #define MC_CMD_LICENSING_V3_OUT_INVALID_KEYS_LEN 4
15909 /* count of keys which are invalid due to being unverifiable */
15910 #define MC_CMD_LICENSING_V3_OUT_UNVERIFIABLE_KEYS_OFST 8
15911 #define MC_CMD_LICENSING_V3_OUT_UNVERIFIABLE_KEYS_LEN 4
15912 /* count of keys which are invalid due to being for the wrong node */
15913 #define MC_CMD_LICENSING_V3_OUT_WRONG_NODE_KEYS_OFST 12
15914 #define MC_CMD_LICENSING_V3_OUT_WRONG_NODE_KEYS_LEN 4
15915 /* licensing state (for diagnostics; the exact meaning of the bits in this
15916  * field are private to the firmware)
15917  */
15918 #define MC_CMD_LICENSING_V3_OUT_LICENSING_STATE_OFST 16
15919 #define MC_CMD_LICENSING_V3_OUT_LICENSING_STATE_LEN 4
15920 /* licensing subsystem self-test report (for manftest) */
15921 #define MC_CMD_LICENSING_V3_OUT_LICENSING_SELF_TEST_OFST 20
15922 #define MC_CMD_LICENSING_V3_OUT_LICENSING_SELF_TEST_LEN 4
15923 /* enum: licensing subsystem self-test failed */
15924 #define MC_CMD_LICENSING_V3_OUT_SELF_TEST_FAIL 0x0
15925 /* enum: licensing subsystem self-test passed */
15926 #define MC_CMD_LICENSING_V3_OUT_SELF_TEST_PASS 0x1
15927 /* bitmask of licensed applications */
15928 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_OFST 24
15929 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LEN 8
15930 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LO_OFST 24
15931 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_HI_OFST 28
15932 /* reserved for future use */
15933 #define MC_CMD_LICENSING_V3_OUT_RESERVED_0_OFST 32
15934 #define MC_CMD_LICENSING_V3_OUT_RESERVED_0_LEN 24
15935 /* bitmask of licensed features */
15936 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_OFST 56
15937 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LEN 8
15938 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LO_OFST 56
15939 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_HI_OFST 60
15940 /* reserved for future use */
15941 #define MC_CMD_LICENSING_V3_OUT_RESERVED_1_OFST 64
15942 #define MC_CMD_LICENSING_V3_OUT_RESERVED_1_LEN 24
15943
15944
15945 /***********************************/
15946 /* MC_CMD_LICENSING_GET_ID_V3
15947  * Get ID and type from the NVRAM_PARTITION_TYPE_LICENSE application license
15948  * partition - V3 licensing (Medford)
15949  */
15950 #define MC_CMD_LICENSING_GET_ID_V3 0xd1
15951 #undef  MC_CMD_0xd1_PRIVILEGE_CTG
15952
15953 #define MC_CMD_0xd1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15954
15955 /* MC_CMD_LICENSING_GET_ID_V3_IN msgrequest */
15956 #define MC_CMD_LICENSING_GET_ID_V3_IN_LEN 0
15957
15958 /* MC_CMD_LICENSING_GET_ID_V3_OUT msgresponse */
15959 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMIN 8
15960 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMAX 252
15961 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMAX_MCDI2 1020
15962 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LEN(num) (8+1*(num))
15963 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_NUM(len) (((len)-8)/1)
15964 /* type of license (eg 3) */
15965 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_TYPE_OFST 0
15966 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_TYPE_LEN 4
15967 /* length of the license ID (in bytes) */
15968 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LENGTH_OFST 4
15969 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LENGTH_LEN 4
15970 /* the unique license ID of the adapter */
15971 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_OFST 8
15972 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LEN 1
15973 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MINNUM 0
15974 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MAXNUM 244
15975 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MAXNUM_MCDI2 1012
15976
15977
15978 /***********************************/
15979 /* MC_CMD_MC2MC_PROXY
15980  * Execute an arbitrary MCDI command on the slave MC of a dual-core device.
15981  * This will fail on a single-core system.
15982  */
15983 #define MC_CMD_MC2MC_PROXY 0xf4
15984 #undef  MC_CMD_0xf4_PRIVILEGE_CTG
15985
15986 #define MC_CMD_0xf4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15987
15988 /* MC_CMD_MC2MC_PROXY_IN msgrequest */
15989 #define MC_CMD_MC2MC_PROXY_IN_LEN 0
15990
15991 /* MC_CMD_MC2MC_PROXY_OUT msgresponse */
15992 #define MC_CMD_MC2MC_PROXY_OUT_LEN 0
15993
15994
15995 /***********************************/
15996 /* MC_CMD_GET_LICENSED_APP_STATE
15997  * Query the state of an individual licensed application. (Note that the actual
15998  * state may be invalidated by the MC_CMD_LICENSING OP_UPDATE_LICENSE operation
15999  * or a reboot of the MC.) Not used for V3 licensing
16000  */
16001 #define MC_CMD_GET_LICENSED_APP_STATE 0xf5
16002 #undef  MC_CMD_0xf5_PRIVILEGE_CTG
16003
16004 #define MC_CMD_0xf5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16005
16006 /* MC_CMD_GET_LICENSED_APP_STATE_IN msgrequest */
16007 #define MC_CMD_GET_LICENSED_APP_STATE_IN_LEN 4
16008 /* application ID to query (LICENSED_APP_ID_xxx) */
16009 #define MC_CMD_GET_LICENSED_APP_STATE_IN_APP_ID_OFST 0
16010 #define MC_CMD_GET_LICENSED_APP_STATE_IN_APP_ID_LEN 4
16011
16012 /* MC_CMD_GET_LICENSED_APP_STATE_OUT msgresponse */
16013 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_LEN 4
16014 /* state of this application */
16015 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_STATE_OFST 0
16016 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_STATE_LEN 4
16017 /* enum: no (or invalid) license is present for the application */
16018 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_NOT_LICENSED 0x0
16019 /* enum: a valid license is present for the application */
16020 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_LICENSED 0x1
16021
16022
16023 /***********************************/
16024 /* MC_CMD_GET_LICENSED_V3_APP_STATE
16025  * Query the state of an individual licensed application. (Note that the actual
16026  * state may be invalidated by the MC_CMD_LICENSING_V3 OP_UPDATE_LICENSE
16027  * operation or a reboot of the MC.) Used for V3 licensing (Medford)
16028  */
16029 #define MC_CMD_GET_LICENSED_V3_APP_STATE 0xd2
16030 #undef  MC_CMD_0xd2_PRIVILEGE_CTG
16031
16032 #define MC_CMD_0xd2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16033
16034 /* MC_CMD_GET_LICENSED_V3_APP_STATE_IN msgrequest */
16035 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_LEN 8
16036 /* application ID to query (LICENSED_V3_APPS_xxx) expressed as a single bit
16037  * mask
16038  */
16039 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_OFST 0
16040 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LEN 8
16041 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LO_OFST 0
16042 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_HI_OFST 4
16043
16044 /* MC_CMD_GET_LICENSED_V3_APP_STATE_OUT msgresponse */
16045 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_LEN 4
16046 /* state of this application */
16047 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_STATE_OFST 0
16048 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_STATE_LEN 4
16049 /* enum: no (or invalid) license is present for the application */
16050 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_NOT_LICENSED 0x0
16051 /* enum: a valid license is present for the application */
16052 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_LICENSED 0x1
16053
16054
16055 /***********************************/
16056 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES
16057  * Query the state of an one or more licensed features. (Note that the actual
16058  * state may be invalidated by the MC_CMD_LICENSING_V3 OP_UPDATE_LICENSE
16059  * operation or a reboot of the MC.) Used for V3 licensing (Medford)
16060  */
16061 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES 0xd3
16062 #undef  MC_CMD_0xd3_PRIVILEGE_CTG
16063
16064 #define MC_CMD_0xd3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16065
16066 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN msgrequest */
16067 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_LEN 8
16068 /* features to query (LICENSED_V3_FEATURES_xxx) expressed as a mask with one or
16069  * more bits set
16070  */
16071 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_OFST 0
16072 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LEN 8
16073 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LO_OFST 0
16074 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_HI_OFST 4
16075
16076 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT msgresponse */
16077 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_LEN 8
16078 /* states of these features - bit set for licensed, clear for not licensed */
16079 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_OFST 0
16080 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LEN 8
16081 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LO_OFST 0
16082 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_HI_OFST 4
16083
16084
16085 /***********************************/
16086 /* MC_CMD_LICENSED_APP_OP
16087  * Perform an action for an individual licensed application - not used for V3
16088  * licensing.
16089  */
16090 #define MC_CMD_LICENSED_APP_OP 0xf6
16091 #undef  MC_CMD_0xf6_PRIVILEGE_CTG
16092
16093 #define MC_CMD_0xf6_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16094
16095 /* MC_CMD_LICENSED_APP_OP_IN msgrequest */
16096 #define MC_CMD_LICENSED_APP_OP_IN_LENMIN 8
16097 #define MC_CMD_LICENSED_APP_OP_IN_LENMAX 252
16098 #define MC_CMD_LICENSED_APP_OP_IN_LENMAX_MCDI2 1020
16099 #define MC_CMD_LICENSED_APP_OP_IN_LEN(num) (8+4*(num))
16100 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_NUM(len) (((len)-8)/4)
16101 /* application ID */
16102 #define MC_CMD_LICENSED_APP_OP_IN_APP_ID_OFST 0
16103 #define MC_CMD_LICENSED_APP_OP_IN_APP_ID_LEN 4
16104 /* the type of operation requested */
16105 #define MC_CMD_LICENSED_APP_OP_IN_OP_OFST 4
16106 #define MC_CMD_LICENSED_APP_OP_IN_OP_LEN 4
16107 /* enum: validate application */
16108 #define MC_CMD_LICENSED_APP_OP_IN_OP_VALIDATE 0x0
16109 /* enum: mask application */
16110 #define MC_CMD_LICENSED_APP_OP_IN_OP_MASK 0x1
16111 /* arguments specific to this particular operation */
16112 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_OFST 8
16113 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_LEN 4
16114 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MINNUM 0
16115 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MAXNUM 61
16116 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MAXNUM_MCDI2 253
16117
16118 /* MC_CMD_LICENSED_APP_OP_OUT msgresponse */
16119 #define MC_CMD_LICENSED_APP_OP_OUT_LENMIN 0
16120 #define MC_CMD_LICENSED_APP_OP_OUT_LENMAX 252
16121 #define MC_CMD_LICENSED_APP_OP_OUT_LENMAX_MCDI2 1020
16122 #define MC_CMD_LICENSED_APP_OP_OUT_LEN(num) (0+4*(num))
16123 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_NUM(len) (((len)-0)/4)
16124 /* result specific to this particular operation */
16125 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_OFST 0
16126 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_LEN 4
16127 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MINNUM 0
16128 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MAXNUM 63
16129 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MAXNUM_MCDI2 255
16130
16131 /* MC_CMD_LICENSED_APP_OP_VALIDATE_IN msgrequest */
16132 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_LEN 72
16133 /* application ID */
16134 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_APP_ID_OFST 0
16135 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_APP_ID_LEN 4
16136 /* the type of operation requested */
16137 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_OP_OFST 4
16138 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_OP_LEN 4
16139 /* validation challenge */
16140 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_CHALLENGE_OFST 8
16141 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_CHALLENGE_LEN 64
16142
16143 /* MC_CMD_LICENSED_APP_OP_VALIDATE_OUT msgresponse */
16144 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_LEN 68
16145 /* feature expiry (time_t) */
16146 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_EXPIRY_OFST 0
16147 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_EXPIRY_LEN 4
16148 /* validation response */
16149 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_RESPONSE_OFST 4
16150 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_RESPONSE_LEN 64
16151
16152 /* MC_CMD_LICENSED_APP_OP_MASK_IN msgrequest */
16153 #define MC_CMD_LICENSED_APP_OP_MASK_IN_LEN 12
16154 /* application ID */
16155 #define MC_CMD_LICENSED_APP_OP_MASK_IN_APP_ID_OFST 0
16156 #define MC_CMD_LICENSED_APP_OP_MASK_IN_APP_ID_LEN 4
16157 /* the type of operation requested */
16158 #define MC_CMD_LICENSED_APP_OP_MASK_IN_OP_OFST 4
16159 #define MC_CMD_LICENSED_APP_OP_MASK_IN_OP_LEN 4
16160 /* flag */
16161 #define MC_CMD_LICENSED_APP_OP_MASK_IN_FLAG_OFST 8
16162 #define MC_CMD_LICENSED_APP_OP_MASK_IN_FLAG_LEN 4
16163
16164 /* MC_CMD_LICENSED_APP_OP_MASK_OUT msgresponse */
16165 #define MC_CMD_LICENSED_APP_OP_MASK_OUT_LEN 0
16166
16167
16168 /***********************************/
16169 /* MC_CMD_LICENSED_V3_VALIDATE_APP
16170  * Perform validation for an individual licensed application - V3 licensing
16171  * (Medford)
16172  */
16173 #define MC_CMD_LICENSED_V3_VALIDATE_APP 0xd4
16174 #undef  MC_CMD_0xd4_PRIVILEGE_CTG
16175
16176 #define MC_CMD_0xd4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16177
16178 /* MC_CMD_LICENSED_V3_VALIDATE_APP_IN msgrequest */
16179 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_LEN 56
16180 /* challenge for validation (384 bits) */
16181 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_CHALLENGE_OFST 0
16182 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_CHALLENGE_LEN 48
16183 /* application ID expressed as a single bit mask */
16184 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_OFST 48
16185 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LEN 8
16186 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LO_OFST 48
16187 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_HI_OFST 52
16188
16189 /* MC_CMD_LICENSED_V3_VALIDATE_APP_OUT msgresponse */
16190 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_LEN 116
16191 /* validation response to challenge in the form of ECDSA signature consisting
16192  * of two 384-bit integers, r and s, in big-endian order. The signature signs a
16193  * SHA-384 digest of a message constructed from the concatenation of the input
16194  * message and the remaining fields of this output message, e.g. challenge[48
16195  * bytes] ... expiry_time[4 bytes] ...
16196  */
16197 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_RESPONSE_OFST 0
16198 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_RESPONSE_LEN 96
16199 /* application expiry time */
16200 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_TIME_OFST 96
16201 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_TIME_LEN 4
16202 /* application expiry units */
16203 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNITS_OFST 100
16204 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNITS_LEN 4
16205 /* enum: expiry units are accounting units */
16206 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNIT_ACC 0x0
16207 /* enum: expiry units are calendar days */
16208 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNIT_DAYS 0x1
16209 /* base MAC address of the NIC stored in NVRAM (note that this is a constant
16210  * value for a given NIC regardless which function is calling, effectively this
16211  * is PF0 base MAC address)
16212  */
16213 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_BASE_MACADDR_OFST 104
16214 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_BASE_MACADDR_LEN 6
16215 /* MAC address of v-adaptor associated with the client. If no such v-adapator
16216  * exists, then the field is filled with 0xFF.
16217  */
16218 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_VADAPTOR_MACADDR_OFST 110
16219 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_VADAPTOR_MACADDR_LEN 6
16220
16221
16222 /***********************************/
16223 /* MC_CMD_LICENSED_V3_MASK_FEATURES
16224  * Mask features - V3 licensing (Medford)
16225  */
16226 #define MC_CMD_LICENSED_V3_MASK_FEATURES 0xd5
16227 #undef  MC_CMD_0xd5_PRIVILEGE_CTG
16228
16229 #define MC_CMD_0xd5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16230
16231 /* MC_CMD_LICENSED_V3_MASK_FEATURES_IN msgrequest */
16232 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_LEN 12
16233 /* mask to be applied to features to be changed */
16234 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_OFST 0
16235 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LEN 8
16236 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LO_OFST 0
16237 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_HI_OFST 4
16238 /* whether to turn on or turn off the masked features */
16239 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_FLAG_OFST 8
16240 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_FLAG_LEN 4
16241 /* enum: turn the features off */
16242 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_OFF 0x0
16243 /* enum: turn the features back on */
16244 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_ON 0x1
16245
16246 /* MC_CMD_LICENSED_V3_MASK_FEATURES_OUT msgresponse */
16247 #define MC_CMD_LICENSED_V3_MASK_FEATURES_OUT_LEN 0
16248
16249
16250 /***********************************/
16251 /* MC_CMD_LICENSING_V3_TEMPORARY
16252  * Perform operations to support installation of a single temporary license in
16253  * the adapter, in addition to those found in the licensing partition. See
16254  * SF-116124-SW for an overview of how this could be used. The license is
16255  * stored in MC persistent data and so will survive a MC reboot, but will be
16256  * erased when the adapter is power cycled
16257  */
16258 #define MC_CMD_LICENSING_V3_TEMPORARY 0xd6
16259 #undef  MC_CMD_0xd6_PRIVILEGE_CTG
16260
16261 #define MC_CMD_0xd6_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16262
16263 /* MC_CMD_LICENSING_V3_TEMPORARY_IN msgrequest */
16264 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_LEN 4
16265 /* operation code */
16266 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_OP_OFST 0
16267 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_OP_LEN 4
16268 /* enum: install a new license, overwriting any existing temporary license.
16269  * This is an asynchronous operation owing to the time taken to validate an
16270  * ECDSA license
16271  */
16272 #define MC_CMD_LICENSING_V3_TEMPORARY_SET 0x0
16273 /* enum: clear the license immediately rather than waiting for the next power
16274  * cycle
16275  */
16276 #define MC_CMD_LICENSING_V3_TEMPORARY_CLEAR 0x1
16277 /* enum: get the status of the asynchronous MC_CMD_LICENSING_V3_TEMPORARY_SET
16278  * operation
16279  */
16280 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS 0x2
16281
16282 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_SET msgrequest */
16283 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LEN 164
16284 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_OP_OFST 0
16285 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_OP_LEN 4
16286 /* ECDSA license and signature */
16287 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LICENSE_OFST 4
16288 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LICENSE_LEN 160
16289
16290 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR msgrequest */
16291 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_LEN 4
16292 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_OP_OFST 0
16293 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_OP_LEN 4
16294
16295 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS msgrequest */
16296 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_LEN 4
16297 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_OP_OFST 0
16298 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_OP_LEN 4
16299
16300 /* MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS msgresponse */
16301 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LEN 12
16302 /* status code */
16303 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_STATUS_OFST 0
16304 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_STATUS_LEN 4
16305 /* enum: finished validating and installing license */
16306 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_OK 0x0
16307 /* enum: license validation and installation in progress */
16308 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_IN_PROGRESS 0x1
16309 /* enum: licensing error. More specific error messages are not provided to
16310  * avoid exposing details of the licensing system to the client
16311  */
16312 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_ERROR 0x2
16313 /* bitmask of licensed features */
16314 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_OFST 4
16315 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LEN 8
16316 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LO_OFST 4
16317 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_HI_OFST 8
16318
16319
16320 /***********************************/
16321 /* MC_CMD_SET_PORT_SNIFF_CONFIG
16322  * Configure RX port sniffing for the physical port associated with the calling
16323  * function. Only a privileged function may change the port sniffing
16324  * configuration. A copy of all traffic delivered to the host (non-promiscuous
16325  * mode) or all traffic arriving at the port (promiscuous mode) may be
16326  * delivered to a specific queue, or a set of queues with RSS.
16327  */
16328 #define MC_CMD_SET_PORT_SNIFF_CONFIG 0xf7
16329 #undef  MC_CMD_0xf7_PRIVILEGE_CTG
16330
16331 #define MC_CMD_0xf7_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16332
16333 /* MC_CMD_SET_PORT_SNIFF_CONFIG_IN msgrequest */
16334 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_LEN 16
16335 /* configuration flags */
16336 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_FLAGS_OFST 0
16337 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_FLAGS_LEN 4
16338 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_ENABLE_LBN 0
16339 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_ENABLE_WIDTH 1
16340 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_PROMISCUOUS_LBN 1
16341 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_PROMISCUOUS_WIDTH 1
16342 /* receive queue handle (for RSS mode, this is the base queue) */
16343 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_QUEUE_OFST 4
16344 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_QUEUE_LEN 4
16345 /* receive mode */
16346 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_OFST 8
16347 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_LEN 4
16348 /* enum: receive to just the specified queue */
16349 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_SIMPLE 0x0
16350 /* enum: receive to multiple queues using RSS context */
16351 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_RSS 0x1
16352 /* RSS context (for RX_MODE_RSS) as returned by MC_CMD_RSS_CONTEXT_ALLOC. Note
16353  * that these handles should be considered opaque to the host, although a value
16354  * of 0xFFFFFFFF is guaranteed never to be a valid handle.
16355  */
16356 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_OFST 12
16357 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_LEN 4
16358
16359 /* MC_CMD_SET_PORT_SNIFF_CONFIG_OUT msgresponse */
16360 #define MC_CMD_SET_PORT_SNIFF_CONFIG_OUT_LEN 0
16361
16362
16363 /***********************************/
16364 /* MC_CMD_GET_PORT_SNIFF_CONFIG
16365  * Obtain the current RX port sniffing configuration for the physical port
16366  * associated with the calling function. Only a privileged function may read
16367  * the configuration.
16368  */
16369 #define MC_CMD_GET_PORT_SNIFF_CONFIG 0xf8
16370 #undef  MC_CMD_0xf8_PRIVILEGE_CTG
16371
16372 #define MC_CMD_0xf8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16373
16374 /* MC_CMD_GET_PORT_SNIFF_CONFIG_IN msgrequest */
16375 #define MC_CMD_GET_PORT_SNIFF_CONFIG_IN_LEN 0
16376
16377 /* MC_CMD_GET_PORT_SNIFF_CONFIG_OUT msgresponse */
16378 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_LEN 16
16379 /* configuration flags */
16380 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_FLAGS_OFST 0
16381 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_FLAGS_LEN 4
16382 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_ENABLE_LBN 0
16383 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_ENABLE_WIDTH 1
16384 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_PROMISCUOUS_LBN 1
16385 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_PROMISCUOUS_WIDTH 1
16386 /* receiving queue handle (for RSS mode, this is the base queue) */
16387 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_OFST 4
16388 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_LEN 4
16389 /* receive mode */
16390 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_OFST 8
16391 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_LEN 4
16392 /* enum: receiving to just the specified queue */
16393 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_SIMPLE 0x0
16394 /* enum: receiving to multiple queues using RSS context */
16395 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_RSS 0x1
16396 /* RSS context (for RX_MODE_RSS) */
16397 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_OFST 12
16398 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_LEN 4
16399
16400
16401 /***********************************/
16402 /* MC_CMD_SET_PARSER_DISP_CONFIG
16403  * Change configuration related to the parser-dispatcher subsystem.
16404  */
16405 #define MC_CMD_SET_PARSER_DISP_CONFIG 0xf9
16406 #undef  MC_CMD_0xf9_PRIVILEGE_CTG
16407
16408 #define MC_CMD_0xf9_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16409
16410 /* MC_CMD_SET_PARSER_DISP_CONFIG_IN msgrequest */
16411 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMIN 12
16412 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMAX 252
16413 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMAX_MCDI2 1020
16414 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LEN(num) (8+4*(num))
16415 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_NUM(len) (((len)-8)/4)
16416 /* the type of configuration setting to change */
16417 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TYPE_OFST 0
16418 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TYPE_LEN 4
16419 /* enum: Per-TXQ enable for multicast UDP destination lookup for possible
16420  * internal loopback. (ENTITY is a queue handle, VALUE is a single boolean.)
16421  */
16422 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TXQ_MCAST_UDP_DST_LOOKUP_EN 0x0
16423 /* enum: Per-v-adaptor enable for suppression of self-transmissions on the
16424  * internal loopback path. (ENTITY is an EVB_PORT_ID, VALUE is a single
16425  * boolean.)
16426  */
16427 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VADAPTOR_SUPPRESS_SELF_TX 0x1
16428 /* handle for the entity to update: queue handle, EVB port ID, etc. depending
16429  * on the type of configuration setting being changed
16430  */
16431 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_ENTITY_OFST 4
16432 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_ENTITY_LEN 4
16433 /* new value: the details depend on the type of configuration setting being
16434  * changed
16435  */
16436 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_OFST 8
16437 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_LEN 4
16438 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MINNUM 1
16439 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MAXNUM 61
16440 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MAXNUM_MCDI2 253
16441
16442 /* MC_CMD_SET_PARSER_DISP_CONFIG_OUT msgresponse */
16443 #define MC_CMD_SET_PARSER_DISP_CONFIG_OUT_LEN 0
16444
16445
16446 /***********************************/
16447 /* MC_CMD_GET_PARSER_DISP_CONFIG
16448  * Read configuration related to the parser-dispatcher subsystem.
16449  */
16450 #define MC_CMD_GET_PARSER_DISP_CONFIG 0xfa
16451 #undef  MC_CMD_0xfa_PRIVILEGE_CTG
16452
16453 #define MC_CMD_0xfa_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16454
16455 /* MC_CMD_GET_PARSER_DISP_CONFIG_IN msgrequest */
16456 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_LEN 8
16457 /* the type of configuration setting to read */
16458 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_TYPE_OFST 0
16459 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_TYPE_LEN 4
16460 /*            Enum values, see field(s): */
16461 /*               MC_CMD_SET_PARSER_DISP_CONFIG/MC_CMD_SET_PARSER_DISP_CONFIG_IN/TYPE */
16462 /* handle for the entity to query: queue handle, EVB port ID, etc. depending on
16463  * the type of configuration setting being read
16464  */
16465 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_ENTITY_OFST 4
16466 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_ENTITY_LEN 4
16467
16468 /* MC_CMD_GET_PARSER_DISP_CONFIG_OUT msgresponse */
16469 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMIN 4
16470 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMAX 252
16471 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMAX_MCDI2 1020
16472 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LEN(num) (0+4*(num))
16473 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_NUM(len) (((len)-0)/4)
16474 /* current value: the details depend on the type of configuration setting being
16475  * read
16476  */
16477 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_OFST 0
16478 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_LEN 4
16479 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MINNUM 1
16480 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MAXNUM 63
16481 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MAXNUM_MCDI2 255
16482
16483
16484 /***********************************/
16485 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG
16486  * Configure TX port sniffing for the physical port associated with the calling
16487  * function. Only a privileged function may change the port sniffing
16488  * configuration. A copy of all traffic transmitted through the port may be
16489  * delivered to a specific queue, or a set of queues with RSS. Note that these
16490  * packets are delivered with transmit timestamps in the packet prefix, not
16491  * receive timestamps, so it is likely that the queue(s) will need to be
16492  * dedicated as TX sniff receivers.
16493  */
16494 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG 0xfb
16495 #undef  MC_CMD_0xfb_PRIVILEGE_CTG
16496
16497 #define MC_CMD_0xfb_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16498
16499 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN msgrequest */
16500 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_LEN 16
16501 /* configuration flags */
16502 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_FLAGS_OFST 0
16503 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_FLAGS_LEN 4
16504 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_ENABLE_LBN 0
16505 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_ENABLE_WIDTH 1
16506 /* receive queue handle (for RSS mode, this is the base queue) */
16507 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_QUEUE_OFST 4
16508 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_QUEUE_LEN 4
16509 /* receive mode */
16510 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_OFST 8
16511 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_LEN 4
16512 /* enum: receive to just the specified queue */
16513 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_SIMPLE 0x0
16514 /* enum: receive to multiple queues using RSS context */
16515 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_RSS 0x1
16516 /* RSS context (for RX_MODE_RSS) as returned by MC_CMD_RSS_CONTEXT_ALLOC. Note
16517  * that these handles should be considered opaque to the host, although a value
16518  * of 0xFFFFFFFF is guaranteed never to be a valid handle.
16519  */
16520 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_OFST 12
16521 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_LEN 4
16522
16523 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG_OUT msgresponse */
16524 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_OUT_LEN 0
16525
16526
16527 /***********************************/
16528 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG
16529  * Obtain the current TX port sniffing configuration for the physical port
16530  * associated with the calling function. Only a privileged function may read
16531  * the configuration.
16532  */
16533 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG 0xfc
16534 #undef  MC_CMD_0xfc_PRIVILEGE_CTG
16535
16536 #define MC_CMD_0xfc_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16537
16538 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG_IN msgrequest */
16539 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_IN_LEN 0
16540
16541 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT msgresponse */
16542 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_LEN 16
16543 /* configuration flags */
16544 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_FLAGS_OFST 0
16545 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_FLAGS_LEN 4
16546 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_ENABLE_LBN 0
16547 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_ENABLE_WIDTH 1
16548 /* receiving queue handle (for RSS mode, this is the base queue) */
16549 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_OFST 4
16550 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_LEN 4
16551 /* receive mode */
16552 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_OFST 8
16553 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_LEN 4
16554 /* enum: receiving to just the specified queue */
16555 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_SIMPLE 0x0
16556 /* enum: receiving to multiple queues using RSS context */
16557 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_RSS 0x1
16558 /* RSS context (for RX_MODE_RSS) */
16559 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_OFST 12
16560 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_LEN 4
16561
16562
16563 /***********************************/
16564 /* MC_CMD_RMON_STATS_RX_ERRORS
16565  * Per queue rx error stats.
16566  */
16567 #define MC_CMD_RMON_STATS_RX_ERRORS 0xfe
16568 #undef  MC_CMD_0xfe_PRIVILEGE_CTG
16569
16570 #define MC_CMD_0xfe_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16571
16572 /* MC_CMD_RMON_STATS_RX_ERRORS_IN msgrequest */
16573 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_LEN 8
16574 /* The rx queue to get stats for. */
16575 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RX_QUEUE_OFST 0
16576 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RX_QUEUE_LEN 4
16577 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_FLAGS_OFST 4
16578 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_FLAGS_LEN 4
16579 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RST_LBN 0
16580 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RST_WIDTH 1
16581
16582 /* MC_CMD_RMON_STATS_RX_ERRORS_OUT msgresponse */
16583 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_LEN 16
16584 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_CRC_ERRORS_OFST 0
16585 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_CRC_ERRORS_LEN 4
16586 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_TRUNC_ERRORS_OFST 4
16587 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_TRUNC_ERRORS_LEN 4
16588 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_NO_DESC_DROPS_OFST 8
16589 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_NO_DESC_DROPS_LEN 4
16590 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_ABORT_OFST 12
16591 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_ABORT_LEN 4
16592
16593
16594 /***********************************/
16595 /* MC_CMD_GET_PCIE_RESOURCE_INFO
16596  * Find out about available PCIE resources
16597  */
16598 #define MC_CMD_GET_PCIE_RESOURCE_INFO 0xfd
16599 #undef  MC_CMD_0xfd_PRIVILEGE_CTG
16600
16601 #define MC_CMD_0xfd_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16602
16603 /* MC_CMD_GET_PCIE_RESOURCE_INFO_IN msgrequest */
16604 #define MC_CMD_GET_PCIE_RESOURCE_INFO_IN_LEN 0
16605
16606 /* MC_CMD_GET_PCIE_RESOURCE_INFO_OUT msgresponse */
16607 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_LEN 28
16608 /* The maximum number of PFs the device can expose */
16609 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PFS_OFST 0
16610 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PFS_LEN 4
16611 /* The maximum number of VFs the device can expose in total */
16612 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VFS_OFST 4
16613 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VFS_LEN 4
16614 /* The maximum number of MSI-X vectors the device can provide in total */
16615 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VECTORS_OFST 8
16616 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VECTORS_LEN 4
16617 /* the number of MSI-X vectors the device will allocate by default to each PF
16618  */
16619 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_PF_VECTORS_OFST 12
16620 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_PF_VECTORS_LEN 4
16621 /* the number of MSI-X vectors the device will allocate by default to each VF
16622  */
16623 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_VF_VECTORS_OFST 16
16624 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_VF_VECTORS_LEN 4
16625 /* the maximum number of MSI-X vectors the device can allocate to any one PF */
16626 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PF_VECTORS_OFST 20
16627 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PF_VECTORS_LEN 4
16628 /* the maximum number of MSI-X vectors the device can allocate to any one VF */
16629 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VF_VECTORS_OFST 24
16630 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VF_VECTORS_LEN 4
16631
16632
16633 /***********************************/
16634 /* MC_CMD_GET_PORT_MODES
16635  * Find out about available port modes
16636  */
16637 #define MC_CMD_GET_PORT_MODES 0xff
16638 #undef  MC_CMD_0xff_PRIVILEGE_CTG
16639
16640 #define MC_CMD_0xff_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16641
16642 /* MC_CMD_GET_PORT_MODES_IN msgrequest */
16643 #define MC_CMD_GET_PORT_MODES_IN_LEN 0
16644
16645 /* MC_CMD_GET_PORT_MODES_OUT msgresponse */
16646 #define MC_CMD_GET_PORT_MODES_OUT_LEN 12
16647 /* Bitmask of port modes available on the board (indexed by TLV_PORT_MODE_*)
16648  * that are supported for customer use in production firmware.
16649  */
16650 #define MC_CMD_GET_PORT_MODES_OUT_MODES_OFST 0
16651 #define MC_CMD_GET_PORT_MODES_OUT_MODES_LEN 4
16652 /* Default (canonical) board mode */
16653 #define MC_CMD_GET_PORT_MODES_OUT_DEFAULT_MODE_OFST 4
16654 #define MC_CMD_GET_PORT_MODES_OUT_DEFAULT_MODE_LEN 4
16655 /* Current board mode */
16656 #define MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_OFST 8
16657 #define MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_LEN 4
16658
16659 /* MC_CMD_GET_PORT_MODES_OUT_V2 msgresponse */
16660 #define MC_CMD_GET_PORT_MODES_OUT_V2_LEN 16
16661 /* Bitmask of port modes available on the board (indexed by TLV_PORT_MODE_*)
16662  * that are supported for customer use in production firmware.
16663  */
16664 #define MC_CMD_GET_PORT_MODES_OUT_V2_MODES_OFST 0
16665 #define MC_CMD_GET_PORT_MODES_OUT_V2_MODES_LEN 4
16666 /* Default (canonical) board mode */
16667 #define MC_CMD_GET_PORT_MODES_OUT_V2_DEFAULT_MODE_OFST 4
16668 #define MC_CMD_GET_PORT_MODES_OUT_V2_DEFAULT_MODE_LEN 4
16669 /* Current board mode */
16670 #define MC_CMD_GET_PORT_MODES_OUT_V2_CURRENT_MODE_OFST 8
16671 #define MC_CMD_GET_PORT_MODES_OUT_V2_CURRENT_MODE_LEN 4
16672 /* Bitmask of engineering port modes available on the board (indexed by
16673  * TLV_PORT_MODE_*). A superset of MC_CMD_GET_PORT_MODES_OUT/MODES that
16674  * contains all modes implemented in firmware for a particular board. Modes
16675  * listed in MODES are considered production modes and should be exposed in
16676  * userland tools. Modes listed in in ENGINEERING_MODES, but not in MODES
16677  * should be considered hidden (not to be exposed in userland tools) and for
16678  * engineering use only. There are no other semantic differences and any mode
16679  * listed in either MODES or ENGINEERING_MODES can be set on the board.
16680  */
16681 #define MC_CMD_GET_PORT_MODES_OUT_V2_ENGINEERING_MODES_OFST 12
16682 #define MC_CMD_GET_PORT_MODES_OUT_V2_ENGINEERING_MODES_LEN 4
16683
16684
16685 /***********************************/
16686 /* MC_CMD_OVERRIDE_PORT_MODE
16687  * Override flash config port mode for subsequent MC reboot(s). Override data
16688  * is stored in the presistent data section of DMEM and activated on next MC
16689  * warm reboot. A cold reboot resets the override. It is assumed that a
16690  * sufficient number of PFs are available and that port mapping is valid for
16691  * the new port mode, as the override does not affect PF configuration.
16692  */
16693 #define MC_CMD_OVERRIDE_PORT_MODE 0x137
16694 #undef  MC_CMD_0x137_PRIVILEGE_CTG
16695
16696 #define MC_CMD_0x137_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16697
16698 /* MC_CMD_OVERRIDE_PORT_MODE_IN msgrequest */
16699 #define MC_CMD_OVERRIDE_PORT_MODE_IN_LEN 8
16700 #define MC_CMD_OVERRIDE_PORT_MODE_IN_FLAGS_OFST 0
16701 #define MC_CMD_OVERRIDE_PORT_MODE_IN_FLAGS_LEN 4
16702 #define MC_CMD_OVERRIDE_PORT_MODE_IN_ENABLE_LBN 0
16703 #define MC_CMD_OVERRIDE_PORT_MODE_IN_ENABLE_WIDTH 1
16704 /* New mode (TLV_PORT_MODE_*) to set, if override enabled */
16705 #define MC_CMD_OVERRIDE_PORT_MODE_IN_MODE_OFST 4
16706 #define MC_CMD_OVERRIDE_PORT_MODE_IN_MODE_LEN 4
16707
16708 /* MC_CMD_OVERRIDE_PORT_MODE_OUT msgresponse */
16709 #define MC_CMD_OVERRIDE_PORT_MODE_OUT_LEN 0
16710
16711
16712 /***********************************/
16713 /* MC_CMD_READ_ATB
16714  * Sample voltages on the ATB
16715  */
16716 #define MC_CMD_READ_ATB 0x100
16717 #undef  MC_CMD_0x100_PRIVILEGE_CTG
16718
16719 #define MC_CMD_0x100_PRIVILEGE_CTG SRIOV_CTG_INSECURE
16720
16721 /* MC_CMD_READ_ATB_IN msgrequest */
16722 #define MC_CMD_READ_ATB_IN_LEN 16
16723 #define MC_CMD_READ_ATB_IN_SIGNAL_BUS_OFST 0
16724 #define MC_CMD_READ_ATB_IN_SIGNAL_BUS_LEN 4
16725 #define MC_CMD_READ_ATB_IN_BUS_CCOM 0x0 /* enum */
16726 #define MC_CMD_READ_ATB_IN_BUS_CKR 0x1 /* enum */
16727 #define MC_CMD_READ_ATB_IN_BUS_CPCIE 0x8 /* enum */
16728 #define MC_CMD_READ_ATB_IN_SIGNAL_EN_BITNO_OFST 4
16729 #define MC_CMD_READ_ATB_IN_SIGNAL_EN_BITNO_LEN 4
16730 #define MC_CMD_READ_ATB_IN_SIGNAL_SEL_OFST 8
16731 #define MC_CMD_READ_ATB_IN_SIGNAL_SEL_LEN 4
16732 #define MC_CMD_READ_ATB_IN_SETTLING_TIME_US_OFST 12
16733 #define MC_CMD_READ_ATB_IN_SETTLING_TIME_US_LEN 4
16734
16735 /* MC_CMD_READ_ATB_OUT msgresponse */
16736 #define MC_CMD_READ_ATB_OUT_LEN 4
16737 #define MC_CMD_READ_ATB_OUT_SAMPLE_MV_OFST 0
16738 #define MC_CMD_READ_ATB_OUT_SAMPLE_MV_LEN 4
16739
16740
16741 /***********************************/
16742 /* MC_CMD_GET_WORKAROUNDS
16743  * Read the list of all implemented and all currently enabled workarounds. The
16744  * enums here must correspond with those in MC_CMD_WORKAROUND.
16745  */
16746 #define MC_CMD_GET_WORKAROUNDS 0x59
16747 #undef  MC_CMD_0x59_PRIVILEGE_CTG
16748
16749 #define MC_CMD_0x59_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16750
16751 /* MC_CMD_GET_WORKAROUNDS_OUT msgresponse */
16752 #define MC_CMD_GET_WORKAROUNDS_OUT_LEN 8
16753 /* Each workaround is represented by a single bit according to the enums below.
16754  */
16755 #define MC_CMD_GET_WORKAROUNDS_OUT_IMPLEMENTED_OFST 0
16756 #define MC_CMD_GET_WORKAROUNDS_OUT_IMPLEMENTED_LEN 4
16757 #define MC_CMD_GET_WORKAROUNDS_OUT_ENABLED_OFST 4
16758 #define MC_CMD_GET_WORKAROUNDS_OUT_ENABLED_LEN 4
16759 /* enum: Bug 17230 work around. */
16760 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG17230 0x2
16761 /* enum: Bug 35388 work around (unsafe EVQ writes). */
16762 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG35388 0x4
16763 /* enum: Bug35017 workaround (A64 tables must be identity map) */
16764 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG35017 0x8
16765 /* enum: Bug 41750 present (MC_CMD_TRIGGER_INTERRUPT won't work) */
16766 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG41750 0x10
16767 /* enum: Bug 42008 present (Interrupts can overtake associated events). Caution
16768  * - before adding code that queries this workaround, remember that there's
16769  * released Monza firmware that doesn't understand MC_CMD_WORKAROUND_BUG42008,
16770  * and will hence (incorrectly) report that the bug doesn't exist.
16771  */
16772 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG42008 0x20
16773 /* enum: Bug 26807 features present in firmware (multicast filter chaining) */
16774 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG26807 0x40
16775 /* enum: Bug 61265 work around (broken EVQ TMR writes). */
16776 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG61265 0x80
16777
16778
16779 /***********************************/
16780 /* MC_CMD_PRIVILEGE_MASK
16781  * Read/set privileges of an arbitrary PCIe function
16782  */
16783 #define MC_CMD_PRIVILEGE_MASK 0x5a
16784 #undef  MC_CMD_0x5a_PRIVILEGE_CTG
16785
16786 #define MC_CMD_0x5a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16787
16788 /* MC_CMD_PRIVILEGE_MASK_IN msgrequest */
16789 #define MC_CMD_PRIVILEGE_MASK_IN_LEN 8
16790 /* The target function to have its mask read or set e.g. PF 0 = 0xFFFF0000, VF
16791  * 1,3 = 0x00030001
16792  */
16793 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_OFST 0
16794 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_LEN 4
16795 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_PF_LBN 0
16796 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_PF_WIDTH 16
16797 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_VF_LBN 16
16798 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_VF_WIDTH 16
16799 #define MC_CMD_PRIVILEGE_MASK_IN_VF_NULL 0xffff /* enum */
16800 /* New privilege mask to be set. The mask will only be changed if the MSB is
16801  * set to 1.
16802  */
16803 #define MC_CMD_PRIVILEGE_MASK_IN_NEW_MASK_OFST 4
16804 #define MC_CMD_PRIVILEGE_MASK_IN_NEW_MASK_LEN 4
16805 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ADMIN 0x1 /* enum */
16806 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_LINK 0x2 /* enum */
16807 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ONLOAD 0x4 /* enum */
16808 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_PTP 0x8 /* enum */
16809 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_INSECURE_FILTERS 0x10 /* enum */
16810 /* enum: Deprecated. Equivalent to MAC_SPOOFING_TX combined with CHANGE_MAC. */
16811 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MAC_SPOOFING 0x20
16812 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_UNICAST 0x40 /* enum */
16813 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MULTICAST 0x80 /* enum */
16814 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_BROADCAST 0x100 /* enum */
16815 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ALL_MULTICAST 0x200 /* enum */
16816 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_PROMISCUOUS 0x400 /* enum */
16817 /* enum: Allows to set the TX packets' source MAC address to any arbitrary MAC
16818  * adress.
16819  */
16820 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MAC_SPOOFING_TX 0x800
16821 /* enum: Privilege that allows a Function to change the MAC address configured
16822  * in its associated vAdapter/vPort.
16823  */
16824 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_CHANGE_MAC 0x1000
16825 /* enum: Privilege that allows a Function to install filters that specify VLANs
16826  * that are not in the permit list for the associated vPort. This privilege is
16827  * primarily to support ESX where vPorts are created that restrict traffic to
16828  * only a set of permitted VLANs. See the vPort flag FLAG_VLAN_RESTRICT.
16829  */
16830 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_UNRESTRICTED_VLAN 0x2000
16831 /* enum: Privilege for insecure commands. Commands that belong to this group
16832  * are not permitted on secure adapters regardless of the privilege mask.
16833  */
16834 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_INSECURE 0x4000
16835 /* enum: Trusted Server Adapter (TSA) / ServerLock. Privilege for
16836  * administrator-level operations that are not allowed from the local host once
16837  * an adapter has Bound to a remote ServerLock Controller (see doxbox
16838  * SF-117064-DG for background).
16839  */
16840 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ADMIN_TSA_UNBOUND 0x8000
16841 /* enum: Set this bit to indicate that a new privilege mask is to be set,
16842  * otherwise the command will only read the existing mask.
16843  */
16844 #define MC_CMD_PRIVILEGE_MASK_IN_DO_CHANGE 0x80000000
16845
16846 /* MC_CMD_PRIVILEGE_MASK_OUT msgresponse */
16847 #define MC_CMD_PRIVILEGE_MASK_OUT_LEN 4
16848 /* For an admin function, always all the privileges are reported. */
16849 #define MC_CMD_PRIVILEGE_MASK_OUT_OLD_MASK_OFST 0
16850 #define MC_CMD_PRIVILEGE_MASK_OUT_OLD_MASK_LEN 4
16851
16852
16853 /***********************************/
16854 /* MC_CMD_LINK_STATE_MODE
16855  * Read/set link state mode of a VF
16856  */
16857 #define MC_CMD_LINK_STATE_MODE 0x5c
16858 #undef  MC_CMD_0x5c_PRIVILEGE_CTG
16859
16860 #define MC_CMD_0x5c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16861
16862 /* MC_CMD_LINK_STATE_MODE_IN msgrequest */
16863 #define MC_CMD_LINK_STATE_MODE_IN_LEN 8
16864 /* The target function to have its link state mode read or set, must be a VF
16865  * e.g. VF 1,3 = 0x00030001
16866  */
16867 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_OFST 0
16868 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_LEN 4
16869 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_PF_LBN 0
16870 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_PF_WIDTH 16
16871 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_VF_LBN 16
16872 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_VF_WIDTH 16
16873 /* New link state mode to be set */
16874 #define MC_CMD_LINK_STATE_MODE_IN_NEW_MODE_OFST 4
16875 #define MC_CMD_LINK_STATE_MODE_IN_NEW_MODE_LEN 4
16876 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_AUTO 0x0 /* enum */
16877 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_UP 0x1 /* enum */
16878 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_DOWN 0x2 /* enum */
16879 /* enum: Use this value to just read the existing setting without modifying it.
16880  */
16881 #define MC_CMD_LINK_STATE_MODE_IN_DO_NOT_CHANGE 0xffffffff
16882
16883 /* MC_CMD_LINK_STATE_MODE_OUT msgresponse */
16884 #define MC_CMD_LINK_STATE_MODE_OUT_LEN 4
16885 #define MC_CMD_LINK_STATE_MODE_OUT_OLD_MODE_OFST 0
16886 #define MC_CMD_LINK_STATE_MODE_OUT_OLD_MODE_LEN 4
16887
16888
16889 /***********************************/
16890 /* MC_CMD_GET_SNAPSHOT_LENGTH
16891  * Obtain the current range of allowable values for the SNAPSHOT_LENGTH
16892  * parameter to MC_CMD_INIT_RXQ.
16893  */
16894 #define MC_CMD_GET_SNAPSHOT_LENGTH 0x101
16895 #undef  MC_CMD_0x101_PRIVILEGE_CTG
16896
16897 #define MC_CMD_0x101_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16898
16899 /* MC_CMD_GET_SNAPSHOT_LENGTH_IN msgrequest */
16900 #define MC_CMD_GET_SNAPSHOT_LENGTH_IN_LEN 0
16901
16902 /* MC_CMD_GET_SNAPSHOT_LENGTH_OUT msgresponse */
16903 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_LEN 8
16904 /* Minimum acceptable snapshot length. */
16905 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MIN_OFST 0
16906 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MIN_LEN 4
16907 /* Maximum acceptable snapshot length. */
16908 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MAX_OFST 4
16909 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MAX_LEN 4
16910
16911
16912 /***********************************/
16913 /* MC_CMD_FUSE_DIAGS
16914  * Additional fuse diagnostics
16915  */
16916 #define MC_CMD_FUSE_DIAGS 0x102
16917 #undef  MC_CMD_0x102_PRIVILEGE_CTG
16918
16919 #define MC_CMD_0x102_PRIVILEGE_CTG SRIOV_CTG_INSECURE
16920
16921 /* MC_CMD_FUSE_DIAGS_IN msgrequest */
16922 #define MC_CMD_FUSE_DIAGS_IN_LEN 0
16923
16924 /* MC_CMD_FUSE_DIAGS_OUT msgresponse */
16925 #define MC_CMD_FUSE_DIAGS_OUT_LEN 48
16926 /* Total number of mismatched bits between pairs in area 0 */
16927 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_MISMATCH_BITS_OFST 0
16928 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_MISMATCH_BITS_LEN 4
16929 /* Total number of unexpectedly clear (set in B but not A) bits in area 0 */
16930 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_A_BAD_BITS_OFST 4
16931 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_A_BAD_BITS_LEN 4
16932 /* Total number of unexpectedly clear (set in A but not B) bits in area 0 */
16933 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_B_BAD_BITS_OFST 8
16934 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_B_BAD_BITS_LEN 4
16935 /* Checksum of data after logical OR of pairs in area 0 */
16936 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_CHECKSUM_OFST 12
16937 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_CHECKSUM_LEN 4
16938 /* Total number of mismatched bits between pairs in area 1 */
16939 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_MISMATCH_BITS_OFST 16
16940 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_MISMATCH_BITS_LEN 4
16941 /* Total number of unexpectedly clear (set in B but not A) bits in area 1 */
16942 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_A_BAD_BITS_OFST 20
16943 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_A_BAD_BITS_LEN 4
16944 /* Total number of unexpectedly clear (set in A but not B) bits in area 1 */
16945 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_B_BAD_BITS_OFST 24
16946 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_B_BAD_BITS_LEN 4
16947 /* Checksum of data after logical OR of pairs in area 1 */
16948 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_CHECKSUM_OFST 28
16949 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_CHECKSUM_LEN 4
16950 /* Total number of mismatched bits between pairs in area 2 */
16951 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_MISMATCH_BITS_OFST 32
16952 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_MISMATCH_BITS_LEN 4
16953 /* Total number of unexpectedly clear (set in B but not A) bits in area 2 */
16954 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_A_BAD_BITS_OFST 36
16955 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_A_BAD_BITS_LEN 4
16956 /* Total number of unexpectedly clear (set in A but not B) bits in area 2 */
16957 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_B_BAD_BITS_OFST 40
16958 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_B_BAD_BITS_LEN 4
16959 /* Checksum of data after logical OR of pairs in area 2 */
16960 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_CHECKSUM_OFST 44
16961 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_CHECKSUM_LEN 4
16962
16963
16964 /***********************************/
16965 /* MC_CMD_PRIVILEGE_MODIFY
16966  * Modify the privileges of a set of PCIe functions. Note that this operation
16967  * only effects non-admin functions unless the admin privilege itself is
16968  * included in one of the masks provided.
16969  */
16970 #define MC_CMD_PRIVILEGE_MODIFY 0x60
16971 #undef  MC_CMD_0x60_PRIVILEGE_CTG
16972
16973 #define MC_CMD_0x60_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16974
16975 /* MC_CMD_PRIVILEGE_MODIFY_IN msgrequest */
16976 #define MC_CMD_PRIVILEGE_MODIFY_IN_LEN 16
16977 /* The groups of functions to have their privilege masks modified. */
16978 #define MC_CMD_PRIVILEGE_MODIFY_IN_FN_GROUP_OFST 0
16979 #define MC_CMD_PRIVILEGE_MODIFY_IN_FN_GROUP_LEN 4
16980 #define MC_CMD_PRIVILEGE_MODIFY_IN_NONE 0x0 /* enum */
16981 #define MC_CMD_PRIVILEGE_MODIFY_IN_ALL 0x1 /* enum */
16982 #define MC_CMD_PRIVILEGE_MODIFY_IN_PFS_ONLY 0x2 /* enum */
16983 #define MC_CMD_PRIVILEGE_MODIFY_IN_VFS_ONLY 0x3 /* enum */
16984 #define MC_CMD_PRIVILEGE_MODIFY_IN_VFS_OF_PF 0x4 /* enum */
16985 #define MC_CMD_PRIVILEGE_MODIFY_IN_ONE 0x5 /* enum */
16986 /* For VFS_OF_PF specify the PF, for ONE specify the target function */
16987 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_OFST 4
16988 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_LEN 4
16989 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_PF_LBN 0
16990 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_PF_WIDTH 16
16991 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_VF_LBN 16
16992 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_VF_WIDTH 16
16993 /* Privileges to be added to the target functions. For privilege definitions
16994  * refer to the command MC_CMD_PRIVILEGE_MASK
16995  */
16996 #define MC_CMD_PRIVILEGE_MODIFY_IN_ADD_MASK_OFST 8
16997 #define MC_CMD_PRIVILEGE_MODIFY_IN_ADD_MASK_LEN 4
16998 /* Privileges to be removed from the target functions. For privilege
16999  * definitions refer to the command MC_CMD_PRIVILEGE_MASK
17000  */
17001 #define MC_CMD_PRIVILEGE_MODIFY_IN_REMOVE_MASK_OFST 12
17002 #define MC_CMD_PRIVILEGE_MODIFY_IN_REMOVE_MASK_LEN 4
17003
17004 /* MC_CMD_PRIVILEGE_MODIFY_OUT msgresponse */
17005 #define MC_CMD_PRIVILEGE_MODIFY_OUT_LEN 0
17006
17007
17008 /***********************************/
17009 /* MC_CMD_XPM_READ_BYTES
17010  * Read XPM memory
17011  */
17012 #define MC_CMD_XPM_READ_BYTES 0x103
17013 #undef  MC_CMD_0x103_PRIVILEGE_CTG
17014
17015 #define MC_CMD_0x103_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17016
17017 /* MC_CMD_XPM_READ_BYTES_IN msgrequest */
17018 #define MC_CMD_XPM_READ_BYTES_IN_LEN 8
17019 /* Start address (byte) */
17020 #define MC_CMD_XPM_READ_BYTES_IN_ADDR_OFST 0
17021 #define MC_CMD_XPM_READ_BYTES_IN_ADDR_LEN 4
17022 /* Count (bytes) */
17023 #define MC_CMD_XPM_READ_BYTES_IN_COUNT_OFST 4
17024 #define MC_CMD_XPM_READ_BYTES_IN_COUNT_LEN 4
17025
17026 /* MC_CMD_XPM_READ_BYTES_OUT msgresponse */
17027 #define MC_CMD_XPM_READ_BYTES_OUT_LENMIN 0
17028 #define MC_CMD_XPM_READ_BYTES_OUT_LENMAX 252
17029 #define MC_CMD_XPM_READ_BYTES_OUT_LENMAX_MCDI2 1020
17030 #define MC_CMD_XPM_READ_BYTES_OUT_LEN(num) (0+1*(num))
17031 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_NUM(len) (((len)-0)/1)
17032 /* Data */
17033 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_OFST 0
17034 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_LEN 1
17035 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MINNUM 0
17036 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MAXNUM 252
17037 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MAXNUM_MCDI2 1020
17038
17039
17040 /***********************************/
17041 /* MC_CMD_XPM_WRITE_BYTES
17042  * Write XPM memory
17043  */
17044 #define MC_CMD_XPM_WRITE_BYTES 0x104
17045 #undef  MC_CMD_0x104_PRIVILEGE_CTG
17046
17047 #define MC_CMD_0x104_PRIVILEGE_CTG SRIOV_CTG_INSECURE
17048
17049 /* MC_CMD_XPM_WRITE_BYTES_IN msgrequest */
17050 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMIN 8
17051 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMAX 252
17052 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMAX_MCDI2 1020
17053 #define MC_CMD_XPM_WRITE_BYTES_IN_LEN(num) (8+1*(num))
17054 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_NUM(len) (((len)-8)/1)
17055 /* Start address (byte) */
17056 #define MC_CMD_XPM_WRITE_BYTES_IN_ADDR_OFST 0
17057 #define MC_CMD_XPM_WRITE_BYTES_IN_ADDR_LEN 4
17058 /* Count (bytes) */
17059 #define MC_CMD_XPM_WRITE_BYTES_IN_COUNT_OFST 4
17060 #define MC_CMD_XPM_WRITE_BYTES_IN_COUNT_LEN 4
17061 /* Data */
17062 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_OFST 8
17063 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_LEN 1
17064 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MINNUM 0
17065 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MAXNUM 244
17066 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MAXNUM_MCDI2 1012
17067
17068 /* MC_CMD_XPM_WRITE_BYTES_OUT msgresponse */
17069 #define MC_CMD_XPM_WRITE_BYTES_OUT_LEN 0
17070
17071
17072 /***********************************/
17073 /* MC_CMD_XPM_READ_SECTOR
17074  * Read XPM sector
17075  */
17076 #define MC_CMD_XPM_READ_SECTOR 0x105
17077 #undef  MC_CMD_0x105_PRIVILEGE_CTG
17078
17079 #define MC_CMD_0x105_PRIVILEGE_CTG SRIOV_CTG_INSECURE
17080
17081 /* MC_CMD_XPM_READ_SECTOR_IN msgrequest */
17082 #define MC_CMD_XPM_READ_SECTOR_IN_LEN 8
17083 /* Sector index */
17084 #define MC_CMD_XPM_READ_SECTOR_IN_INDEX_OFST 0
17085 #define MC_CMD_XPM_READ_SECTOR_IN_INDEX_LEN 4
17086 /* Sector size */
17087 #define MC_CMD_XPM_READ_SECTOR_IN_SIZE_OFST 4
17088 #define MC_CMD_XPM_READ_SECTOR_IN_SIZE_LEN 4
17089
17090 /* MC_CMD_XPM_READ_SECTOR_OUT msgresponse */
17091 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMIN 4
17092 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMAX 36
17093 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMAX_MCDI2 36
17094 #define MC_CMD_XPM_READ_SECTOR_OUT_LEN(num) (4+1*(num))
17095 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_NUM(len) (((len)-4)/1)
17096 /* Sector type */
17097 #define MC_CMD_XPM_READ_SECTOR_OUT_TYPE_OFST 0
17098 #define MC_CMD_XPM_READ_SECTOR_OUT_TYPE_LEN 4
17099 #define MC_CMD_XPM_READ_SECTOR_OUT_BLANK 0x0 /* enum */
17100 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_KEY_128 0x1 /* enum */
17101 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_KEY_256 0x2 /* enum */
17102 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_DATA 0x3 /* enum */
17103 #define MC_CMD_XPM_READ_SECTOR_OUT_INVALID 0xff /* enum */
17104 /* Sector data */
17105 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_OFST 4
17106 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_LEN 1
17107 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MINNUM 0
17108 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MAXNUM 32
17109 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MAXNUM_MCDI2 32
17110
17111
17112 /***********************************/
17113 /* MC_CMD_XPM_WRITE_SECTOR
17114  * Write XPM sector
17115  */
17116 #define MC_CMD_XPM_WRITE_SECTOR 0x106
17117 #undef  MC_CMD_0x106_PRIVILEGE_CTG
17118
17119 #define MC_CMD_0x106_PRIVILEGE_CTG SRIOV_CTG_INSECURE
17120
17121 /* MC_CMD_XPM_WRITE_SECTOR_IN msgrequest */
17122 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMIN 12
17123 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMAX 44
17124 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMAX_MCDI2 44
17125 #define MC_CMD_XPM_WRITE_SECTOR_IN_LEN(num) (12+1*(num))
17126 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_NUM(len) (((len)-12)/1)
17127 /* If writing fails due to an uncorrectable error, try up to RETRIES following
17128  * sectors (or until no more space available). If 0, only one write attempt is
17129  * made. Note that uncorrectable errors are unlikely, thanks to XPM self-repair
17130  * mechanism.
17131  */
17132 #define MC_CMD_XPM_WRITE_SECTOR_IN_RETRIES_OFST 0
17133 #define MC_CMD_XPM_WRITE_SECTOR_IN_RETRIES_LEN 1
17134 #define MC_CMD_XPM_WRITE_SECTOR_IN_RESERVED_OFST 1
17135 #define MC_CMD_XPM_WRITE_SECTOR_IN_RESERVED_LEN 3
17136 /* Sector type */
17137 #define MC_CMD_XPM_WRITE_SECTOR_IN_TYPE_OFST 4
17138 #define MC_CMD_XPM_WRITE_SECTOR_IN_TYPE_LEN 4
17139 /*            Enum values, see field(s): */
17140 /*               MC_CMD_XPM_READ_SECTOR/MC_CMD_XPM_READ_SECTOR_OUT/TYPE */
17141 /* Sector size */
17142 #define MC_CMD_XPM_WRITE_SECTOR_IN_SIZE_OFST 8
17143 #define MC_CMD_XPM_WRITE_SECTOR_IN_SIZE_LEN 4
17144 /* Sector data */
17145 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_OFST 12
17146 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_LEN 1
17147 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MINNUM 0
17148 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MAXNUM 32
17149 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MAXNUM_MCDI2 32
17150
17151 /* MC_CMD_XPM_WRITE_SECTOR_OUT msgresponse */
17152 #define MC_CMD_XPM_WRITE_SECTOR_OUT_LEN 4
17153 /* New sector index */
17154 #define MC_CMD_XPM_WRITE_SECTOR_OUT_INDEX_OFST 0
17155 #define MC_CMD_XPM_WRITE_SECTOR_OUT_INDEX_LEN 4
17156
17157
17158 /***********************************/
17159 /* MC_CMD_XPM_INVALIDATE_SECTOR
17160  * Invalidate XPM sector
17161  */
17162 #define MC_CMD_XPM_INVALIDATE_SECTOR 0x107
17163 #undef  MC_CMD_0x107_PRIVILEGE_CTG
17164
17165 #define MC_CMD_0x107_PRIVILEGE_CTG SRIOV_CTG_INSECURE
17166
17167 /* MC_CMD_XPM_INVALIDATE_SECTOR_IN msgrequest */
17168 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_LEN 4
17169 /* Sector index */
17170 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_INDEX_OFST 0
17171 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_INDEX_LEN 4
17172
17173 /* MC_CMD_XPM_INVALIDATE_SECTOR_OUT msgresponse */
17174 #define MC_CMD_XPM_INVALIDATE_SECTOR_OUT_LEN 0
17175
17176
17177 /***********************************/
17178 /* MC_CMD_XPM_BLANK_CHECK
17179  * Blank-check XPM memory and report bad locations
17180  */
17181 #define MC_CMD_XPM_BLANK_CHECK 0x108
17182 #undef  MC_CMD_0x108_PRIVILEGE_CTG
17183
17184 #define MC_CMD_0x108_PRIVILEGE_CTG SRIOV_CTG_INSECURE
17185
17186 /* MC_CMD_XPM_BLANK_CHECK_IN msgrequest */
17187 #define MC_CMD_XPM_BLANK_CHECK_IN_LEN 8
17188 /* Start address (byte) */
17189 #define MC_CMD_XPM_BLANK_CHECK_IN_ADDR_OFST 0
17190 #define MC_CMD_XPM_BLANK_CHECK_IN_ADDR_LEN 4
17191 /* Count (bytes) */
17192 #define MC_CMD_XPM_BLANK_CHECK_IN_COUNT_OFST 4
17193 #define MC_CMD_XPM_BLANK_CHECK_IN_COUNT_LEN 4
17194
17195 /* MC_CMD_XPM_BLANK_CHECK_OUT msgresponse */
17196 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMIN 4
17197 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMAX 252
17198 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMAX_MCDI2 1020
17199 #define MC_CMD_XPM_BLANK_CHECK_OUT_LEN(num) (4+2*(num))
17200 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_NUM(len) (((len)-4)/2)
17201 /* Total number of bad (non-blank) locations */
17202 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_COUNT_OFST 0
17203 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_COUNT_LEN 4
17204 /* Addresses of bad locations (may be less than BAD_COUNT, if all cannot fit
17205  * into MCDI response)
17206  */
17207 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_OFST 4
17208 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_LEN 2
17209 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MINNUM 0
17210 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MAXNUM 124
17211 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MAXNUM_MCDI2 508
17212
17213
17214 /***********************************/
17215 /* MC_CMD_XPM_REPAIR
17216  * Blank-check and repair XPM memory
17217  */
17218 #define MC_CMD_XPM_REPAIR 0x109
17219 #undef  MC_CMD_0x109_PRIVILEGE_CTG
17220
17221 #define MC_CMD_0x109_PRIVILEGE_CTG SRIOV_CTG_INSECURE
17222
17223 /* MC_CMD_XPM_REPAIR_IN msgrequest */
17224 #define MC_CMD_XPM_REPAIR_IN_LEN 8
17225 /* Start address (byte) */
17226 #define MC_CMD_XPM_REPAIR_IN_ADDR_OFST 0
17227 #define MC_CMD_XPM_REPAIR_IN_ADDR_LEN 4
17228 /* Count (bytes) */
17229 #define MC_CMD_XPM_REPAIR_IN_COUNT_OFST 4
17230 #define MC_CMD_XPM_REPAIR_IN_COUNT_LEN 4
17231
17232 /* MC_CMD_XPM_REPAIR_OUT msgresponse */
17233 #define MC_CMD_XPM_REPAIR_OUT_LEN 0
17234
17235
17236 /***********************************/
17237 /* MC_CMD_XPM_DECODER_TEST
17238  * Test XPM memory address decoders for gross manufacturing defects. Can only
17239  * be performed on an unprogrammed part.
17240  */
17241 #define MC_CMD_XPM_DECODER_TEST 0x10a
17242 #undef  MC_CMD_0x10a_PRIVILEGE_CTG
17243
17244 #define MC_CMD_0x10a_PRIVILEGE_CTG SRIOV_CTG_INSECURE
17245
17246 /* MC_CMD_XPM_DECODER_TEST_IN msgrequest */
17247 #define MC_CMD_XPM_DECODER_TEST_IN_LEN 0
17248
17249 /* MC_CMD_XPM_DECODER_TEST_OUT msgresponse */
17250 #define MC_CMD_XPM_DECODER_TEST_OUT_LEN 0
17251
17252
17253 /***********************************/
17254 /* MC_CMD_XPM_WRITE_TEST
17255  * XPM memory write test. Test XPM write logic for gross manufacturing defects
17256  * by writing to a dedicated test row. There are 16 locations in the test row
17257  * and the test can only be performed on locations that have not been
17258  * previously used (i.e. can be run at most 16 times). The test will pick the
17259  * first available location to use, or fail with ENOSPC if none left.
17260  */
17261 #define MC_CMD_XPM_WRITE_TEST 0x10b
17262 #undef  MC_CMD_0x10b_PRIVILEGE_CTG
17263
17264 #define MC_CMD_0x10b_PRIVILEGE_CTG SRIOV_CTG_INSECURE
17265
17266 /* MC_CMD_XPM_WRITE_TEST_IN msgrequest */
17267 #define MC_CMD_XPM_WRITE_TEST_IN_LEN 0
17268
17269 /* MC_CMD_XPM_WRITE_TEST_OUT msgresponse */
17270 #define MC_CMD_XPM_WRITE_TEST_OUT_LEN 0
17271
17272
17273 /***********************************/
17274 /* MC_CMD_EXEC_SIGNED
17275  * Check the CMAC of the contents of IMEM and DMEM against the value supplied
17276  * and if correct begin execution from the start of IMEM. The caller supplies a
17277  * key ID, the length of IMEM and DMEM to validate and the expected CMAC. CMAC
17278  * computation runs from the start of IMEM, and from the start of DMEM + 16k,
17279  * to match flash booting. The command will respond with EINVAL if the CMAC
17280  * does match, otherwise it will respond with success before it jumps to IMEM.
17281  */
17282 #define MC_CMD_EXEC_SIGNED 0x10c
17283 #undef  MC_CMD_0x10c_PRIVILEGE_CTG
17284
17285 #define MC_CMD_0x10c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17286
17287 /* MC_CMD_EXEC_SIGNED_IN msgrequest */
17288 #define MC_CMD_EXEC_SIGNED_IN_LEN 28
17289 /* the length of code to include in the CMAC */
17290 #define MC_CMD_EXEC_SIGNED_IN_CODELEN_OFST 0
17291 #define MC_CMD_EXEC_SIGNED_IN_CODELEN_LEN 4
17292 /* the length of date to include in the CMAC */
17293 #define MC_CMD_EXEC_SIGNED_IN_DATALEN_OFST 4
17294 #define MC_CMD_EXEC_SIGNED_IN_DATALEN_LEN 4
17295 /* the XPM sector containing the key to use */
17296 #define MC_CMD_EXEC_SIGNED_IN_KEYSECTOR_OFST 8
17297 #define MC_CMD_EXEC_SIGNED_IN_KEYSECTOR_LEN 4
17298 /* the expected CMAC value */
17299 #define MC_CMD_EXEC_SIGNED_IN_CMAC_OFST 12
17300 #define MC_CMD_EXEC_SIGNED_IN_CMAC_LEN 16
17301
17302 /* MC_CMD_EXEC_SIGNED_OUT msgresponse */
17303 #define MC_CMD_EXEC_SIGNED_OUT_LEN 0
17304
17305
17306 /***********************************/
17307 /* MC_CMD_PREPARE_SIGNED
17308  * Prepare to upload a signed image. This will scrub the specified length of
17309  * the data region, which must be at least as large as the DATALEN supplied to
17310  * MC_CMD_EXEC_SIGNED.
17311  */
17312 #define MC_CMD_PREPARE_SIGNED 0x10d
17313 #undef  MC_CMD_0x10d_PRIVILEGE_CTG
17314
17315 #define MC_CMD_0x10d_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17316
17317 /* MC_CMD_PREPARE_SIGNED_IN msgrequest */
17318 #define MC_CMD_PREPARE_SIGNED_IN_LEN 4
17319 /* the length of data area to clear */
17320 #define MC_CMD_PREPARE_SIGNED_IN_DATALEN_OFST 0
17321 #define MC_CMD_PREPARE_SIGNED_IN_DATALEN_LEN 4
17322
17323 /* MC_CMD_PREPARE_SIGNED_OUT msgresponse */
17324 #define MC_CMD_PREPARE_SIGNED_OUT_LEN 0
17325
17326
17327 /***********************************/
17328 /* MC_CMD_SET_SECURITY_RULE
17329  * Set blacklist and/or whitelist action for a particular match criteria.
17330  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
17331  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
17332  * been used in any released code and may change during development. This note
17333  * will be removed once it is regarded as stable.
17334  */
17335 #define MC_CMD_SET_SECURITY_RULE 0x10f
17336 #undef  MC_CMD_0x10f_PRIVILEGE_CTG
17337
17338 #define MC_CMD_0x10f_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17339
17340 /* MC_CMD_SET_SECURITY_RULE_IN msgrequest */
17341 #define MC_CMD_SET_SECURITY_RULE_IN_LEN 92
17342 /* fields to include in match criteria */
17343 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_FIELDS_OFST 0
17344 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_FIELDS_LEN 4
17345 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_IP_LBN 0
17346 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_IP_WIDTH 1
17347 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_IP_LBN 1
17348 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_IP_WIDTH 1
17349 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_MAC_LBN 2
17350 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_MAC_WIDTH 1
17351 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORT_LBN 3
17352 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORT_WIDTH 1
17353 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_MAC_LBN 4
17354 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_MAC_WIDTH 1
17355 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORT_LBN 5
17356 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORT_WIDTH 1
17357 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_ETHER_TYPE_LBN 6
17358 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_ETHER_TYPE_WIDTH 1
17359 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_INNER_VLAN_LBN 7
17360 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_INNER_VLAN_WIDTH 1
17361 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_OUTER_VLAN_LBN 8
17362 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_OUTER_VLAN_WIDTH 1
17363 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_IP_PROTO_LBN 9
17364 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_IP_PROTO_WIDTH 1
17365 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_PHYSICAL_PORT_LBN 10
17366 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_PHYSICAL_PORT_WIDTH 1
17367 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_RESERVED_LBN 11
17368 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_RESERVED_WIDTH 1
17369 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_SUBNET_ID_LBN 12
17370 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_SUBNET_ID_WIDTH 1
17371 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORTRANGE_ID_LBN 13
17372 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORTRANGE_ID_WIDTH 1
17373 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORTRANGE_ID_LBN 14
17374 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORTRANGE_ID_WIDTH 1
17375 /* remote MAC address to match (as bytes in network order) */
17376 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_MAC_OFST 4
17377 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_MAC_LEN 6
17378 /* remote port to match (as bytes in network order) */
17379 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORT_OFST 10
17380 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORT_LEN 2
17381 /* local MAC address to match (as bytes in network order) */
17382 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_MAC_OFST 12
17383 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_MAC_LEN 6
17384 /* local port to match (as bytes in network order) */
17385 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORT_OFST 18
17386 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORT_LEN 2
17387 /* Ethernet type to match (as bytes in network order) */
17388 #define MC_CMD_SET_SECURITY_RULE_IN_ETHER_TYPE_OFST 20
17389 #define MC_CMD_SET_SECURITY_RULE_IN_ETHER_TYPE_LEN 2
17390 /* Inner VLAN tag to match (as bytes in network order) */
17391 #define MC_CMD_SET_SECURITY_RULE_IN_INNER_VLAN_OFST 22
17392 #define MC_CMD_SET_SECURITY_RULE_IN_INNER_VLAN_LEN 2
17393 /* Outer VLAN tag to match (as bytes in network order) */
17394 #define MC_CMD_SET_SECURITY_RULE_IN_OUTER_VLAN_OFST 24
17395 #define MC_CMD_SET_SECURITY_RULE_IN_OUTER_VLAN_LEN 2
17396 /* IP protocol to match (in low byte; set high byte to 0) */
17397 #define MC_CMD_SET_SECURITY_RULE_IN_IP_PROTO_OFST 26
17398 #define MC_CMD_SET_SECURITY_RULE_IN_IP_PROTO_LEN 2
17399 /* Physical port to match (as little-endian 32-bit value) */
17400 #define MC_CMD_SET_SECURITY_RULE_IN_PHYSICAL_PORT_OFST 28
17401 #define MC_CMD_SET_SECURITY_RULE_IN_PHYSICAL_PORT_LEN 4
17402 /* Reserved; set to 0 */
17403 #define MC_CMD_SET_SECURITY_RULE_IN_RESERVED_OFST 32
17404 #define MC_CMD_SET_SECURITY_RULE_IN_RESERVED_LEN 4
17405 /* remote IP address to match (as bytes in network order; set last 12 bytes to
17406  * 0 for IPv4 address)
17407  */
17408 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_IP_OFST 36
17409 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_IP_LEN 16
17410 /* local IP address to match (as bytes in network order; set last 12 bytes to 0
17411  * for IPv4 address)
17412  */
17413 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_IP_OFST 52
17414 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_IP_LEN 16
17415 /* remote subnet ID to match (as little-endian 32-bit value); note that remote
17416  * subnets are matched by mapping the remote IP address to a "subnet ID" via a
17417  * data structure which must already have been configured using
17418  * MC_CMD_SUBNET_MAP_SET_NODE appropriately
17419  */
17420 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_SUBNET_ID_OFST 68
17421 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_SUBNET_ID_LEN 4
17422 /* remote portrange ID to match (as little-endian 32-bit value); note that
17423  * remote port ranges are matched by mapping the remote port to a "portrange
17424  * ID" via a data structure which must already have been configured using
17425  * MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE
17426  */
17427 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORTRANGE_ID_OFST 72
17428 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORTRANGE_ID_LEN 4
17429 /* local portrange ID to match (as little-endian 32-bit value); note that local
17430  * port ranges are matched by mapping the local port to a "portrange ID" via a
17431  * data structure which must already have been configured using
17432  * MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE
17433  */
17434 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORTRANGE_ID_OFST 76
17435 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORTRANGE_ID_LEN 4
17436 /* set the action for transmitted packets matching this rule */
17437 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_OFST 80
17438 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_LEN 4
17439 /* enum: make no decision */
17440 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_NONE 0x0
17441 /* enum: decide to accept the packet */
17442 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_WHITELIST 0x1
17443 /* enum: decide to drop the packet */
17444 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_BLACKLIST 0x2
17445 /* enum: inform the TSA controller about some sample of packets matching this
17446  * rule (via MC_CMD_TSA_INFO_IN_PKT_SAMPLE messages); may be bitwise-ORed with
17447  * either the WHITELIST or BLACKLIST action
17448  */
17449 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_SAMPLE 0x4
17450 /* enum: do not change the current TX action */
17451 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_UNCHANGED 0xffffffff
17452 /* set the action for received packets matching this rule */
17453 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_OFST 84
17454 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_LEN 4
17455 /* enum: make no decision */
17456 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_NONE 0x0
17457 /* enum: decide to accept the packet */
17458 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_WHITELIST 0x1
17459 /* enum: decide to drop the packet */
17460 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_BLACKLIST 0x2
17461 /* enum: inform the TSA controller about some sample of packets matching this
17462  * rule (via MC_CMD_TSA_INFO_IN_PKT_SAMPLE messages); may be bitwise-ORed with
17463  * either the WHITELIST or BLACKLIST action
17464  */
17465 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_SAMPLE 0x4
17466 /* enum: do not change the current RX action */
17467 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_UNCHANGED 0xffffffff
17468 /* counter ID to associate with this rule; IDs are allocated using
17469  * MC_CMD_SECURITY_RULE_COUNTER_ALLOC
17470  */
17471 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_OFST 88
17472 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_LEN 4
17473 /* enum: special value for the null counter ID */
17474 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_NONE 0x0
17475 /* enum: special value to tell the MC to allocate an available counter */
17476 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_SW_AUTO 0xeeeeeeee
17477 /* enum: special value to request use of hardware counter (Medford2 only) */
17478 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_HW 0xffffffff
17479
17480 /* MC_CMD_SET_SECURITY_RULE_OUT msgresponse */
17481 #define MC_CMD_SET_SECURITY_RULE_OUT_LEN 32
17482 /* new reference count for uses of counter ID */
17483 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_REFCNT_OFST 0
17484 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_REFCNT_LEN 4
17485 /* constructed match bits for this rule (as a tracing aid only) */
17486 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_MATCH_BITS_OFST 4
17487 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_MATCH_BITS_LEN 12
17488 /* constructed discriminator bits for this rule (as a tracing aid only) */
17489 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_DISCRIMINATOR_OFST 16
17490 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_DISCRIMINATOR_LEN 4
17491 /* base location for probes for this rule (as a tracing aid only) */
17492 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_BASE_OFST 20
17493 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_BASE_LEN 4
17494 /* step for probes for this rule (as a tracing aid only) */
17495 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_STEP_OFST 24
17496 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_STEP_LEN 4
17497 /* ID for reading back the counter */
17498 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_ID_OFST 28
17499 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_ID_LEN 4
17500
17501
17502 /***********************************/
17503 /* MC_CMD_RESET_SECURITY_RULES
17504  * Reset all blacklist and whitelist actions for a particular physical port, or
17505  * all ports. (Medford-only; for use by SolarSecure apps, not directly by
17506  * drivers. See SF-114946-SW.) NOTE - this message definition is provisional.
17507  * It has not yet been used in any released code and may change during
17508  * development. This note will be removed once it is regarded as stable.
17509  */
17510 #define MC_CMD_RESET_SECURITY_RULES 0x110
17511 #undef  MC_CMD_0x110_PRIVILEGE_CTG
17512
17513 #define MC_CMD_0x110_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17514
17515 /* MC_CMD_RESET_SECURITY_RULES_IN msgrequest */
17516 #define MC_CMD_RESET_SECURITY_RULES_IN_LEN 4
17517 /* index of physical port to reset (or ALL_PHYSICAL_PORTS to reset all) */
17518 #define MC_CMD_RESET_SECURITY_RULES_IN_PHYSICAL_PORT_OFST 0
17519 #define MC_CMD_RESET_SECURITY_RULES_IN_PHYSICAL_PORT_LEN 4
17520 /* enum: special value to reset all physical ports */
17521 #define MC_CMD_RESET_SECURITY_RULES_IN_ALL_PHYSICAL_PORTS 0xffffffff
17522
17523 /* MC_CMD_RESET_SECURITY_RULES_OUT msgresponse */
17524 #define MC_CMD_RESET_SECURITY_RULES_OUT_LEN 0
17525
17526
17527 /***********************************/
17528 /* MC_CMD_GET_SECURITY_RULESET_VERSION
17529  * Return a large hash value representing a "version" of the complete set of
17530  * currently active blacklist / whitelist rules and associated data structures.
17531  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
17532  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
17533  * been used in any released code and may change during development. This note
17534  * will be removed once it is regarded as stable.
17535  */
17536 #define MC_CMD_GET_SECURITY_RULESET_VERSION 0x111
17537 #undef  MC_CMD_0x111_PRIVILEGE_CTG
17538
17539 #define MC_CMD_0x111_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17540
17541 /* MC_CMD_GET_SECURITY_RULESET_VERSION_IN msgrequest */
17542 #define MC_CMD_GET_SECURITY_RULESET_VERSION_IN_LEN 0
17543
17544 /* MC_CMD_GET_SECURITY_RULESET_VERSION_OUT msgresponse */
17545 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMIN 1
17546 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMAX 252
17547 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMAX_MCDI2 1020
17548 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LEN(num) (0+1*(num))
17549 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_NUM(len) (((len)-0)/1)
17550 /* Opaque hash value; length may vary depending on the hash scheme used */
17551 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_OFST 0
17552 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_LEN 1
17553 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MINNUM 1
17554 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MAXNUM 252
17555 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MAXNUM_MCDI2 1020
17556
17557
17558 /***********************************/
17559 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC
17560  * Allocate counters for use with blacklist / whitelist rules. (Medford-only;
17561  * for use by SolarSecure apps, not directly by drivers. See SF-114946-SW.)
17562  * NOTE - this message definition is provisional. It has not yet been used in
17563  * any released code and may change during development. This note will be
17564  * removed once it is regarded as stable.
17565  */
17566 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC 0x112
17567 #undef  MC_CMD_0x112_PRIVILEGE_CTG
17568
17569 #define MC_CMD_0x112_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17570
17571 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN msgrequest */
17572 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_LEN 4
17573 /* the number of new counter IDs to request */
17574 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_NUM_COUNTERS_OFST 0
17575 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_NUM_COUNTERS_LEN 4
17576
17577 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT msgresponse */
17578 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMIN 4
17579 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMAX 252
17580 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMAX_MCDI2 1020
17581 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LEN(num) (4+4*(num))
17582 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_NUM(len) (((len)-4)/4)
17583 /* the number of new counter IDs allocated (may be less than the number
17584  * requested if resources are unavailable)
17585  */
17586 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_NUM_COUNTERS_OFST 0
17587 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_NUM_COUNTERS_LEN 4
17588 /* new counter ID(s) */
17589 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_OFST 4
17590 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_LEN 4
17591 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MINNUM 0
17592 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MAXNUM 62
17593 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MAXNUM_MCDI2 254
17594
17595
17596 /***********************************/
17597 /* MC_CMD_SECURITY_RULE_COUNTER_FREE
17598  * Allocate counters for use with blacklist / whitelist rules. (Medford-only;
17599  * for use by SolarSecure apps, not directly by drivers. See SF-114946-SW.)
17600  * NOTE - this message definition is provisional. It has not yet been used in
17601  * any released code and may change during development. This note will be
17602  * removed once it is regarded as stable.
17603  */
17604 #define MC_CMD_SECURITY_RULE_COUNTER_FREE 0x113
17605 #undef  MC_CMD_0x113_PRIVILEGE_CTG
17606
17607 #define MC_CMD_0x113_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17608
17609 /* MC_CMD_SECURITY_RULE_COUNTER_FREE_IN msgrequest */
17610 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMIN 4
17611 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMAX 252
17612 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMAX_MCDI2 1020
17613 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LEN(num) (4+4*(num))
17614 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_NUM(len) (((len)-4)/4)
17615 /* the number of counter IDs to free */
17616 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_NUM_COUNTERS_OFST 0
17617 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_NUM_COUNTERS_LEN 4
17618 /* the counter ID(s) to free */
17619 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_OFST 4
17620 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_LEN 4
17621 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MINNUM 0
17622 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MAXNUM 62
17623 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MAXNUM_MCDI2 254
17624
17625 /* MC_CMD_SECURITY_RULE_COUNTER_FREE_OUT msgresponse */
17626 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_OUT_LEN 0
17627
17628
17629 /***********************************/
17630 /* MC_CMD_SUBNET_MAP_SET_NODE
17631  * Atomically update a trie node in the map of subnets to subnet IDs. The
17632  * constants in the descriptions of the fields of this message may be retrieved
17633  * by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO. (Medford-
17634  * only; for use by SolarSecure apps, not directly by drivers. See
17635  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
17636  * been used in any released code and may change during development. This note
17637  * will be removed once it is regarded as stable.
17638  */
17639 #define MC_CMD_SUBNET_MAP_SET_NODE 0x114
17640 #undef  MC_CMD_0x114_PRIVILEGE_CTG
17641
17642 #define MC_CMD_0x114_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17643
17644 /* MC_CMD_SUBNET_MAP_SET_NODE_IN msgrequest */
17645 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMIN 6
17646 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMAX 252
17647 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMAX_MCDI2 1020
17648 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LEN(num) (4+2*(num))
17649 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_NUM(len) (((len)-4)/2)
17650 /* node to update in the range 0 .. SUBNET_MAP_NUM_NODES-1 */
17651 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_NODE_ID_OFST 0
17652 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_NODE_ID_LEN 4
17653 /* SUBNET_MAP_NUM_ENTRIES_PER_NODE new entries; each entry is either a pointer
17654  * to the next node, expressed as an offset in the trie memory (i.e. node ID
17655  * multiplied by SUBNET_MAP_NUM_ENTRIES_PER_NODE), or a leaf value in the range
17656  * SUBNET_ID_MIN .. SUBNET_ID_MAX
17657  */
17658 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_OFST 4
17659 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_LEN 2
17660 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MINNUM 1
17661 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MAXNUM 124
17662 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MAXNUM_MCDI2 508
17663
17664 /* MC_CMD_SUBNET_MAP_SET_NODE_OUT msgresponse */
17665 #define MC_CMD_SUBNET_MAP_SET_NODE_OUT_LEN 0
17666
17667 /* PORTRANGE_TREE_ENTRY structuredef */
17668 #define PORTRANGE_TREE_ENTRY_LEN 4
17669 /* key for branch nodes (<= key takes left branch, > key takes right branch),
17670  * or magic value for leaf nodes
17671  */
17672 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_OFST 0
17673 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_LEN 2
17674 #define PORTRANGE_TREE_ENTRY_LEAF_NODE_KEY 0xffff /* enum */
17675 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_LBN 0
17676 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_WIDTH 16
17677 /* final portrange ID for leaf nodes (don't care for branch nodes) */
17678 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_OFST 2
17679 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_LEN 2
17680 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_LBN 16
17681 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_WIDTH 16
17682
17683
17684 /***********************************/
17685 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE
17686  * Atomically update the entire tree mapping remote port ranges to portrange
17687  * IDs. The constants in the descriptions of the fields of this message may be
17688  * retrieved by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO.
17689  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
17690  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
17691  * been used in any released code and may change during development. This note
17692  * will be removed once it is regarded as stable.
17693  */
17694 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE 0x115
17695 #undef  MC_CMD_0x115_PRIVILEGE_CTG
17696
17697 #define MC_CMD_0x115_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17698
17699 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN msgrequest */
17700 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMIN 4
17701 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMAX 252
17702 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMAX_MCDI2 1020
17703 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LEN(num) (0+4*(num))
17704 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_NUM(len) (((len)-0)/4)
17705 /* PORTRANGE_TREE_NUM_ENTRIES new entries, each laid out as a
17706  * PORTRANGE_TREE_ENTRY
17707  */
17708 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_OFST 0
17709 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_LEN 4
17710 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MINNUM 1
17711 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM 63
17712 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM_MCDI2 255
17713
17714 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_OUT msgresponse */
17715 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_OUT_LEN 0
17716
17717
17718 /***********************************/
17719 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE
17720  * Atomically update the entire tree mapping remote port ranges to portrange
17721  * IDs. The constants in the descriptions of the fields of this message may be
17722  * retrieved by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO.
17723  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
17724  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
17725  * been used in any released code and may change during development. This note
17726  * will be removed once it is regarded as stable.
17727  */
17728 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE 0x116
17729 #undef  MC_CMD_0x116_PRIVILEGE_CTG
17730
17731 #define MC_CMD_0x116_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17732
17733 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN msgrequest */
17734 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMIN 4
17735 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMAX 252
17736 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMAX_MCDI2 1020
17737 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LEN(num) (0+4*(num))
17738 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_NUM(len) (((len)-0)/4)
17739 /* PORTRANGE_TREE_NUM_ENTRIES new entries, each laid out as a
17740  * PORTRANGE_TREE_ENTRY
17741  */
17742 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_OFST 0
17743 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_LEN 4
17744 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MINNUM 1
17745 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM 63
17746 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM_MCDI2 255
17747
17748 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_OUT msgresponse */
17749 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_OUT_LEN 0
17750
17751 /* TUNNEL_ENCAP_UDP_PORT_ENTRY structuredef */
17752 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_LEN 4
17753 /* UDP port (the standard ports are named below but any port may be used) */
17754 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_OFST 0
17755 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_LEN 2
17756 /* enum: the IANA allocated UDP port for VXLAN */
17757 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_IANA_VXLAN_UDP_PORT 0x12b5
17758 /* enum: the IANA allocated UDP port for Geneve */
17759 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_IANA_GENEVE_UDP_PORT 0x17c1
17760 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_LBN 0
17761 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_WIDTH 16
17762 /* tunnel encapsulation protocol (only those named below are supported) */
17763 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_OFST 2
17764 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_LEN 2
17765 /* enum: This port will be used for VXLAN on both IPv4 and IPv6 */
17766 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_VXLAN 0x0
17767 /* enum: This port will be used for Geneve on both IPv4 and IPv6 */
17768 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_GENEVE 0x1
17769 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_LBN 16
17770 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_WIDTH 16
17771
17772
17773 /***********************************/
17774 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS
17775  * Configure UDP ports for tunnel encapsulation hardware acceleration. The
17776  * parser-dispatcher will attempt to parse traffic on these ports as tunnel
17777  * encapsulation PDUs and filter them using the tunnel encapsulation filter
17778  * chain rather than the standard filter chain. Note that this command can
17779  * cause all functions to see a reset. (Available on Medford only.)
17780  */
17781 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS 0x117
17782 #undef  MC_CMD_0x117_PRIVILEGE_CTG
17783
17784 #define MC_CMD_0x117_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17785
17786 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN msgrequest */
17787 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMIN 4
17788 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMAX 68
17789 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMAX_MCDI2 68
17790 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LEN(num) (4+4*(num))
17791 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_NUM(len) (((len)-4)/4)
17792 /* Flags */
17793 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_FLAGS_OFST 0
17794 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_FLAGS_LEN 2
17795 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_UNLOADING_LBN 0
17796 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_UNLOADING_WIDTH 1
17797 /* The number of entries in the ENTRIES array */
17798 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_NUM_ENTRIES_OFST 2
17799 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_NUM_ENTRIES_LEN 2
17800 /* Entries defining the UDP port to protocol mapping, each laid out as a
17801  * TUNNEL_ENCAP_UDP_PORT_ENTRY
17802  */
17803 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_OFST 4
17804 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_LEN 4
17805 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MINNUM 0
17806 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MAXNUM 16
17807 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MAXNUM_MCDI2 16
17808
17809 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT msgresponse */
17810 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_LEN 2
17811 /* Flags */
17812 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_FLAGS_OFST 0
17813 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_FLAGS_LEN 2
17814 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_RESETTING_LBN 0
17815 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_RESETTING_WIDTH 1
17816
17817
17818 /***********************************/
17819 /* MC_CMD_RX_BALANCING
17820  * Configure a port upconverter to distribute the packets on both RX engines.
17821  * Packets are distributed based on a table with the destination vFIFO. The
17822  * index of the table is a hash of source and destination of IPV4 and VLAN
17823  * priority.
17824  */
17825 #define MC_CMD_RX_BALANCING 0x118
17826 #undef  MC_CMD_0x118_PRIVILEGE_CTG
17827
17828 #define MC_CMD_0x118_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17829
17830 /* MC_CMD_RX_BALANCING_IN msgrequest */
17831 #define MC_CMD_RX_BALANCING_IN_LEN 16
17832 /* The RX port whose upconverter table will be modified */
17833 #define MC_CMD_RX_BALANCING_IN_PORT_OFST 0
17834 #define MC_CMD_RX_BALANCING_IN_PORT_LEN 4
17835 /* The VLAN priority associated to the table index and vFIFO */
17836 #define MC_CMD_RX_BALANCING_IN_PRIORITY_OFST 4
17837 #define MC_CMD_RX_BALANCING_IN_PRIORITY_LEN 4
17838 /* The resulting bit of SRC^DST for indexing the table */
17839 #define MC_CMD_RX_BALANCING_IN_SRC_DST_OFST 8
17840 #define MC_CMD_RX_BALANCING_IN_SRC_DST_LEN 4
17841 /* The RX engine to which the vFIFO in the table entry will point to */
17842 #define MC_CMD_RX_BALANCING_IN_ENG_OFST 12
17843 #define MC_CMD_RX_BALANCING_IN_ENG_LEN 4
17844
17845 /* MC_CMD_RX_BALANCING_OUT msgresponse */
17846 #define MC_CMD_RX_BALANCING_OUT_LEN 0
17847
17848
17849 /***********************************/
17850 /* MC_CMD_TSA_BIND
17851  * TSAN - TSAC binding communication protocol. Refer to SF-115479-TC for more
17852  * info in respect to the binding protocol.
17853  */
17854 #define MC_CMD_TSA_BIND 0x119
17855 #undef  MC_CMD_0x119_PRIVILEGE_CTG
17856
17857 #define MC_CMD_0x119_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17858
17859 /* MC_CMD_TSA_BIND_IN msgrequest: Protocol operation code */
17860 #define MC_CMD_TSA_BIND_IN_LEN 4
17861 #define MC_CMD_TSA_BIND_IN_OP_OFST 0
17862 #define MC_CMD_TSA_BIND_IN_OP_LEN 4
17863 /* enum: Obsolete. Use MC_CMD_SECURE_NIC_INFO_IN_STATUS. */
17864 #define MC_CMD_TSA_BIND_OP_GET_ID 0x1
17865 /* enum: Get a binding ticket from the TSAN. The binding ticket is used as part
17866  * of the binding procedure to authorize the binding of an adapter to a TSAID.
17867  * Refer to SF-114946-SW for more information. This sub-command is only
17868  * available over a TLS secure connection between the TSAN and TSAC.
17869  */
17870 #define MC_CMD_TSA_BIND_OP_GET_TICKET 0x2
17871 /* enum: Opcode associated with the propagation of a private key that TSAN uses
17872  * as part of post-binding authentication procedure. More specifically, TSAN
17873  * uses this key for a signing operation. TSAC uses the counterpart public key
17874  * to verify the signature. Note - The post-binding authentication occurs when
17875  * the TSAN-TSAC connection terminates and TSAN tries to reconnect. Refer to
17876  * SF-114946-SW for more information. This sub-command is only available over a
17877  * TLS secure connection between the TSAN and TSAC.
17878  */
17879 #define MC_CMD_TSA_BIND_OP_SET_KEY 0x3
17880 /* enum: Request an insecure unbinding operation. This sub-command is available
17881  * for any privileged client.
17882  */
17883 #define MC_CMD_TSA_BIND_OP_UNBIND 0x4
17884 /* enum: Obsolete. Use MC_CMD_TSA_BIND_OP_SECURE_UNBIND. */
17885 #define MC_CMD_TSA_BIND_OP_UNBIND_EXT 0x5
17886 /* enum: Opcode associated with the propagation of the unbinding secret token.
17887  * TSAN persists the unbinding secret token. Refer to SF-115479-TC for more
17888  * information. This sub-command is only available over a TLS secure connection
17889  * between the TSAN and TSAC.
17890  */
17891 #define MC_CMD_TSA_BIND_OP_SET_UNBINDTOKEN 0x6
17892 /* enum: Obsolete. Use MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION. */
17893 #define MC_CMD_TSA_BIND_OP_DECOMMISSION 0x7
17894 /* enum: Obsolete. Use MC_CMD_GET_CERTIFICATE. */
17895 #define MC_CMD_TSA_BIND_OP_GET_CERTIFICATE 0x8
17896 /* enum: Request a secure unbinding operation using unbinding token. This sub-
17897  * command is available for any privileged client.
17898  */
17899 #define MC_CMD_TSA_BIND_OP_SECURE_UNBIND 0x9
17900 /* enum: Request a secure decommissioning operation. This sub-command is
17901  * available for any privileged client.
17902  */
17903 #define MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION 0xa
17904 /* enum: Test facility that allows an adapter to be configured to behave as if
17905  * Bound to a TSA controller with restricted MCDI administrator operations.
17906  * This operation is primarily intended to aid host driver development.
17907  */
17908 #define MC_CMD_TSA_BIND_OP_TEST_MCDI 0xb
17909
17910 /* MC_CMD_TSA_BIND_IN_GET_ID msgrequest: Obsolete. Use
17911  * MC_CMD_SECURE_NIC_INFO_IN_STATUS.
17912  */
17913 #define MC_CMD_TSA_BIND_IN_GET_ID_LEN 20
17914 /* The operation requested. */
17915 #define MC_CMD_TSA_BIND_IN_GET_ID_OP_OFST 0
17916 #define MC_CMD_TSA_BIND_IN_GET_ID_OP_LEN 4
17917 /* Cryptographic nonce that TSAC generates and sends to TSAN. TSAC generates
17918  * the nonce every time as part of the TSAN post-binding authentication
17919  * procedure when the TSAN-TSAC connection terminates and TSAN does need to re-
17920  * connect to the TSAC. Refer to SF-114946-SW for more information.
17921  */
17922 #define MC_CMD_TSA_BIND_IN_GET_ID_NONCE_OFST 4
17923 #define MC_CMD_TSA_BIND_IN_GET_ID_NONCE_LEN 16
17924
17925 /* MC_CMD_TSA_BIND_IN_GET_TICKET msgrequest */
17926 #define MC_CMD_TSA_BIND_IN_GET_TICKET_LEN 4
17927 /* The operation requested. */
17928 #define MC_CMD_TSA_BIND_IN_GET_TICKET_OP_OFST 0
17929 #define MC_CMD_TSA_BIND_IN_GET_TICKET_OP_LEN 4
17930
17931 /* MC_CMD_TSA_BIND_IN_SET_KEY msgrequest */
17932 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMIN 5
17933 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMAX 252
17934 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMAX_MCDI2 1020
17935 #define MC_CMD_TSA_BIND_IN_SET_KEY_LEN(num) (4+1*(num))
17936 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_NUM(len) (((len)-4)/1)
17937 /* The operation requested. */
17938 #define MC_CMD_TSA_BIND_IN_SET_KEY_OP_OFST 0
17939 #define MC_CMD_TSA_BIND_IN_SET_KEY_OP_LEN 4
17940 /* This data blob contains the private key generated by the TSAC. TSAN uses
17941  * this key for a signing operation. Note- This private key is used in
17942  * conjunction with the post-binding TSAN authentication procedure that occurs
17943  * when the TSAN-TSAC connection terminates and TSAN tries to reconnect. Refer
17944  * to SF-114946-SW for more information.
17945  */
17946 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_OFST 4
17947 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_LEN 1
17948 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MINNUM 1
17949 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MAXNUM 248
17950 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MAXNUM_MCDI2 1016
17951
17952 /* MC_CMD_TSA_BIND_IN_UNBIND msgrequest: Request an insecure unbinding
17953  * operation.
17954  */
17955 #define MC_CMD_TSA_BIND_IN_UNBIND_LEN 10
17956 /* The operation requested. */
17957 #define MC_CMD_TSA_BIND_IN_UNBIND_OP_OFST 0
17958 #define MC_CMD_TSA_BIND_IN_UNBIND_OP_LEN 4
17959 /* TSAN unique identifier for the network adapter */
17960 #define MC_CMD_TSA_BIND_IN_UNBIND_TSANID_OFST 4
17961 #define MC_CMD_TSA_BIND_IN_UNBIND_TSANID_LEN 6
17962
17963 /* MC_CMD_TSA_BIND_IN_UNBIND_EXT msgrequest: Obsolete. Use
17964  * MC_CMD_TSA_BIND_IN_SECURE_UNBIND.
17965  */
17966 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMIN 93
17967 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMAX 252
17968 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMAX_MCDI2 1020
17969 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LEN(num) (92+1*(num))
17970 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_NUM(len) (((len)-92)/1)
17971 /* The operation requested. */
17972 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_OP_OFST 0
17973 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_OP_LEN 4
17974 /* TSAN unique identifier for the network adapter */
17975 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_OFST 4
17976 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_LEN 6
17977 /* Align the arguments to 32 bits */
17978 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_RSVD_OFST 10
17979 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_RSVD_LEN 2
17980 /* This attribute identifies the TSA infrastructure domain. The length of the
17981  * TSAID attribute is limited to 64 bytes. This is how TSA SDK defines the max
17982  * length. Note- The TSAID is the Organizational Unit Name filed as part of the
17983  * root and server certificates.
17984  */
17985 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_OFST 12
17986 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_LEN 1
17987 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_NUM 64
17988 /* Unbinding secret token. The adapter validates this unbinding token by
17989  * comparing it against the one stored on the adapter as part of the
17990  * MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest. Refer to SF-115479-TC for
17991  * more information.
17992  */
17993 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_UNBINDTOKEN_OFST 76
17994 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_UNBINDTOKEN_LEN 16
17995 /* This is the signature of the above mentioned fields- TSANID, TSAID and
17996  * UNBINDTOKEN. As per current requirements, the SIG opaque data blob contains
17997  * ECDSA ECC-384 based signature. The ECC curve is secp384r1. The signature is
17998  * also ASN-1 encoded. Note- The signature is verified based on the public key
17999  * stored into the root certificate that is provisioned on the adapter side.
18000  * This key is known as the PUKtsaid. Refer to SF-115479-TC for more
18001  * information.
18002  */
18003 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_OFST 92
18004 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_LEN 1
18005 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MINNUM 1
18006 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MAXNUM 160
18007 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MAXNUM_MCDI2 928
18008
18009 /* MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest */
18010 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_LEN 20
18011 /* The operation requested. */
18012 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_OP_OFST 0
18013 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_OP_LEN 4
18014 /* Unbinding secret token. TSAN persists the unbinding secret token. Refer to
18015  * SF-115479-TC for more information.
18016  */
18017 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_UNBINDTOKEN_OFST 4
18018 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_UNBINDTOKEN_LEN 16
18019 /* enum: There are situations when the binding process does not complete
18020  * successfully due to key, other attributes corruption at the database level
18021  * (Controller). Adapter can't connect to the controller anymore. To recover,
18022  * make usage of the decommission command that forces the adapter into
18023  * unbinding state.
18024  */
18025 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_ADAPTER_BINDING_FAILURE 0x1
18026
18027 /* MC_CMD_TSA_BIND_IN_DECOMMISSION msgrequest: Obsolete. Use
18028  * MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION.
18029  */
18030 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMIN 109
18031 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMAX 252
18032 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMAX_MCDI2 1020
18033 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LEN(num) (108+1*(num))
18034 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_NUM(len) (((len)-108)/1)
18035 /* This is the signature of the above mentioned fields- TSAID, USER and REASON.
18036  * As per current requirements, the SIG opaque data blob contains ECDSA ECC-384
18037  * based signature. The ECC curve is secp384r1. The signature is also ASN-1
18038  * encoded . Note- The signature is verified based on the public key stored
18039  * into the root certificate that is provisioned on the adapter side. This key
18040  * is known as the PUKtsaid. Refer to SF-115479-TC for more information.
18041  */
18042 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_OFST 108
18043 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_LEN 1
18044 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MINNUM 1
18045 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MAXNUM 144
18046 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MAXNUM_MCDI2 912
18047 /* The operation requested. */
18048 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_OP_OFST 0
18049 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_OP_LEN 4
18050 /* This attribute identifies the TSA infrastructure domain. The length of the
18051  * TSAID attribute is limited to 64 bytes. This is how TSA SDK defines the max
18052  * length. Note- The TSAID is the Organizational Unit Name filed as part of the
18053  * root and server certificates.
18054  */
18055 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_OFST 4
18056 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_LEN 1
18057 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_NUM 64
18058 /* User ID that comes, as an example, from the Controller. Note- The 33 byte
18059  * length of this attribute is max length of the linux user name plus null
18060  * character.
18061  */
18062 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_OFST 68
18063 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_LEN 1
18064 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_NUM 33
18065 /* Align the arguments to 32 bits */
18066 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_RSVD_OFST 101
18067 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_RSVD_LEN 3
18068 /* Reason of why decommissioning happens Note- The list of reasons, defined as
18069  * part of the enumeration below, can be extended.
18070  */
18071 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_REASON_OFST 104
18072 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_REASON_LEN 4
18073
18074 /* MC_CMD_TSA_BIND_IN_GET_CERTIFICATE msgrequest: Obsolete. Use
18075  * MC_CMD_GET_CERTIFICATE.
18076  */
18077 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_LEN 8
18078 /* The operation requested, must be MC_CMD_TSA_BIND_OP_GET_CERTIFICATE. */
18079 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_OP_OFST 0
18080 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_OP_LEN 4
18081 /* Type of the certificate to be retrieved. */
18082 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_TYPE_OFST 4
18083 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_TYPE_LEN 4
18084 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_UNUSED 0x0 /* enum */
18085 /* enum: Adapter Authentication Certificate (AAC). The AAC is used by the
18086  * controller to verify the authenticity of the adapter.
18087  */
18088 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_AAC 0x1
18089 /* enum: Adapter Authentication Signing Certificate (AASC). The AASC is used by
18090  * the controller to verify the validity of AAC.
18091  */
18092 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_AASC 0x2
18093
18094 /* MC_CMD_TSA_BIND_IN_SECURE_UNBIND msgrequest: Request a secure unbinding
18095  * operation using unbinding token.
18096  */
18097 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LENMIN 97
18098 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LENMAX 200
18099 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LENMAX_MCDI2 200
18100 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LEN(num) (96+1*(num))
18101 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_NUM(len) (((len)-96)/1)
18102 /* The operation requested, must be MC_CMD_TSA_BIND_OP_SECURE_UNBIND. */
18103 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_OP_OFST 0
18104 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_OP_LEN 4
18105 /* Type of the message. (MESSAGE_TYPE_xxx) Must be
18106  * MESSAGE_TYPE_TSA_SECURE_UNBIND.
18107  */
18108 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_MESSAGE_TYPE_OFST 4
18109 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_MESSAGE_TYPE_LEN 4
18110 /* TSAN unique identifier for the network adapter */
18111 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_OFST 8
18112 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_LEN 6
18113 /* Align the arguments to 32 bits */
18114 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_RSVD_OFST 14
18115 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_RSVD_LEN 2
18116 /* A NUL padded US-ASCII string identifying the TSA infrastructure domain. This
18117  * field is for information only, and not used by the firmware. Note- The TSAID
18118  * is the Organizational Unit Name field as part of the root and server
18119  * certificates.
18120  */
18121 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_OFST 16
18122 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_LEN 1
18123 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_NUM 64
18124 /* Unbinding secret token. The adapter validates this unbinding token by
18125  * comparing it against the one stored on the adapter as part of the
18126  * MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest. Refer to SF-115479-TC for
18127  * more information.
18128  */
18129 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_UNBINDTOKEN_OFST 80
18130 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_UNBINDTOKEN_LEN 16
18131 /* The signature computed and encoded as specified by MESSAGE_TYPE. */
18132 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_OFST 96
18133 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_LEN 1
18134 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_MINNUM 1
18135 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_MAXNUM 104
18136 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_MAXNUM_MCDI2 104
18137
18138 /* MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION msgrequest: Request a secure
18139  * decommissioning operation.
18140  */
18141 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LENMIN 113
18142 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LENMAX 216
18143 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LENMAX_MCDI2 216
18144 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LEN(num) (112+1*(num))
18145 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_NUM(len) (((len)-112)/1)
18146 /* The operation requested, must be MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION. */
18147 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_OP_OFST 0
18148 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_OP_LEN 4
18149 /* Type of the message. (MESSAGE_TYPE_xxx) Must be
18150  * MESSAGE_TYPE_SECURE_DECOMMISSION.
18151  */
18152 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_MESSAGE_TYPE_OFST 4
18153 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_MESSAGE_TYPE_LEN 4
18154 /* A NUL padded US-ASCII string identifying the TSA infrastructure domain. This
18155  * field is for information only, and not used by the firmware. Note- The TSAID
18156  * is the Organizational Unit Name field as part of the root and server
18157  * certificates.
18158  */
18159 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_OFST 8
18160 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_LEN 1
18161 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_NUM 64
18162 /* A NUL padded US-ASCII string containing user name of the creator of the
18163  * decommissioning ticket. This field is for information only, and not used by
18164  * the firmware.
18165  */
18166 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_OFST 72
18167 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_LEN 1
18168 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_NUM 36
18169 /* Reason of why decommissioning happens */
18170 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_REASON_OFST 108
18171 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_REASON_LEN 4
18172 /* enum: There are situations when the binding process does not complete
18173  * successfully due to key, other attributes corruption at the database level
18174  * (Controller). Adapter can't connect to the controller anymore. To recover,
18175  * use the decommission command to force the adapter into unbound state.
18176  */
18177 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_ADAPTER_BINDING_FAILURE 0x1
18178 /* The signature computed and encoded as specified by MESSAGE_TYPE. */
18179 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_OFST 112
18180 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_LEN 1
18181 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_MINNUM 1
18182 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_MAXNUM 104
18183 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_MAXNUM_MCDI2 104
18184
18185 /* MC_CMD_TSA_BIND_IN_TEST_MCDI msgrequest: Test mode that emulates MCDI
18186  * interface restrictions of a bound adapter. This operation is intended for
18187  * test use on adapters that are not deployed and bound to a TSA Controller.
18188  * Using it on a Bound adapter will succeed but will not alter the MCDI
18189  * privileges as MCDI operations will already be restricted.
18190  */
18191 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_LEN 8
18192 /* The operation requested must be MC_CMD_TSA_BIND_OP_TEST_MCDI. */
18193 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_OP_OFST 0
18194 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_OP_LEN 4
18195 /* Enable or disable emulation of bound adapter */
18196 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_CTRL_OFST 4
18197 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_CTRL_LEN 4
18198 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_DISABLE 0x0 /* enum */
18199 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_ENABLE 0x1 /* enum */
18200
18201 /* MC_CMD_TSA_BIND_OUT_GET_ID msgresponse: Obsolete. Use
18202  * MC_CMD_SECURE_NIC_INFO_OUT_STATUS.
18203  */
18204 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMIN 15
18205 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMAX 252
18206 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMAX_MCDI2 1020
18207 #define MC_CMD_TSA_BIND_OUT_GET_ID_LEN(num) (14+1*(num))
18208 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_NUM(len) (((len)-14)/1)
18209 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_ID that is sent back to
18210  * the caller.
18211  */
18212 #define MC_CMD_TSA_BIND_OUT_GET_ID_OP_OFST 0
18213 #define MC_CMD_TSA_BIND_OUT_GET_ID_OP_LEN 4
18214 /* Rules engine type. Note- The rules engine type allows TSAC to further
18215  * identify the connected endpoint (e.g. TSAN, NIC Emulator) type and take the
18216  * proper action accordingly. As an example, TSAC uses the rules engine type to
18217  * select the SF key that differs in the case of TSAN vs. NIC Emulator.
18218  */
18219 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_OFST 4
18220 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_LEN 4
18221 /* enum: Hardware rules engine. */
18222 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_TSAN 0x1
18223 /* enum: Nic emulator rules engine. */
18224 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_NEMU 0x2
18225 /* enum: SSFE. */
18226 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_SSFE 0x3
18227 /* TSAN unique identifier for the network adapter */
18228 #define MC_CMD_TSA_BIND_OUT_GET_ID_TSANID_OFST 8
18229 #define MC_CMD_TSA_BIND_OUT_GET_ID_TSANID_LEN 6
18230 /* The signature data blob. The signature is computed against the message
18231  * formed by TSAN ID concatenated with the NONCE value. Refer to SF-115479-TC
18232  * for more information also in respect to the private keys that are used to
18233  * sign the message based on TSAN pre/post-binding authentication procedure.
18234  */
18235 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_OFST 14
18236 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_LEN 1
18237 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MINNUM 1
18238 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MAXNUM 238
18239 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MAXNUM_MCDI2 1006
18240
18241 /* MC_CMD_TSA_BIND_OUT_GET_TICKET msgresponse */
18242 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMIN 5
18243 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMAX 252
18244 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMAX_MCDI2 1020
18245 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LEN(num) (4+1*(num))
18246 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_NUM(len) (((len)-4)/1)
18247 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_TICKET that is sent back
18248  * to the caller.
18249  */
18250 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_OP_OFST 0
18251 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_OP_LEN 4
18252 /* The ticket represents the data blob construct that TSAN sends to TSAC as
18253  * part of the binding protocol. From the TSAN perspective the ticket is an
18254  * opaque construct. For more info refer to SF-115479-TC.
18255  */
18256 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_OFST 4
18257 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_LEN 1
18258 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MINNUM 1
18259 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MAXNUM 248
18260 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MAXNUM_MCDI2 1016
18261
18262 /* MC_CMD_TSA_BIND_OUT_SET_KEY msgresponse */
18263 #define MC_CMD_TSA_BIND_OUT_SET_KEY_LEN 4
18264 /* The protocol operation code MC_CMD_TSA_BIND_OP_SET_KEY that is sent back to
18265  * the caller.
18266  */
18267 #define MC_CMD_TSA_BIND_OUT_SET_KEY_OP_OFST 0
18268 #define MC_CMD_TSA_BIND_OUT_SET_KEY_OP_LEN 4
18269
18270 /* MC_CMD_TSA_BIND_OUT_UNBIND msgresponse: Response to insecure unbind request.
18271  */
18272 #define MC_CMD_TSA_BIND_OUT_UNBIND_LEN 8
18273 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
18274 #define MC_CMD_TSA_BIND_OUT_UNBIND_RESULT_OFST 0
18275 #define MC_CMD_TSA_BIND_OUT_UNBIND_RESULT_LEN 4
18276 /* Extra status information */
18277 #define MC_CMD_TSA_BIND_OUT_UNBIND_INFO_OFST 4
18278 #define MC_CMD_TSA_BIND_OUT_UNBIND_INFO_LEN 4
18279 /* enum: Unbind successful. */
18280 #define MC_CMD_TSA_BIND_OUT_UNBIND_OK_UNBOUND 0x0
18281 /* enum: TSANID mismatch */
18282 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_BAD_TSANID 0x1
18283 /* enum: Unable to remove the binding ticket from persistent storage. */
18284 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_REMOVE_TICKET 0x2
18285 /* enum: TSAN is not bound to a binding ticket. */
18286 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_NOT_BOUND 0x3
18287
18288 /* MC_CMD_TSA_BIND_OUT_UNBIND_EXT msgresponse: Obsolete. Use
18289  * MC_CMD_TSA_BIND_OUT_SECURE_UNBIND.
18290  */
18291 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_LEN 8
18292 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
18293 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_RESULT_OFST 0
18294 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_RESULT_LEN 4
18295 /* Extra status information */
18296 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_INFO_OFST 4
18297 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_INFO_LEN 4
18298 /* enum: Unbind successful. */
18299 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_OK_UNBOUND 0x0
18300 /* enum: TSANID mismatch */
18301 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_TSANID 0x1
18302 /* enum: Unable to remove the binding ticket from persistent storage. */
18303 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_REMOVE_TICKET 0x2
18304 /* enum: TSAN is not bound to a binding ticket. */
18305 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_NOT_BOUND 0x3
18306 /* enum: Invalid unbind token */
18307 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_TOKEN 0x4
18308 /* enum: Invalid signature */
18309 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_SIGNATURE 0x5
18310
18311 /* MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN msgresponse */
18312 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_LEN 4
18313 /* The protocol operation code MC_CMD_TSA_BIND_OP_SET_UNBINDTOKEN that is sent
18314  * back to the caller.
18315  */
18316 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_OP_OFST 0
18317 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_OP_LEN 4
18318
18319 /* MC_CMD_TSA_BIND_OUT_DECOMMISSION msgresponse: Obsolete. Use
18320  * MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION.
18321  */
18322 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_LEN 4
18323 /* The protocol operation code MC_CMD_TSA_BIND_OP_DECOMMISSION that is sent
18324  * back to the caller.
18325  */
18326 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_OP_OFST 0
18327 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_OP_LEN 4
18328
18329 /* MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE msgresponse */
18330 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMIN 9
18331 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMAX 252
18332 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMAX_MCDI2 1020
18333 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LEN(num) (8+1*(num))
18334 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_NUM(len) (((len)-8)/1)
18335 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_CERTIFICATE that is sent
18336  * back to the caller.
18337  */
18338 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_OP_OFST 0
18339 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_OP_LEN 4
18340 /* Type of the certificate. */
18341 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_TYPE_OFST 4
18342 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_TYPE_LEN 4
18343 /*            Enum values, see field(s): */
18344 /*               MC_CMD_TSA_BIND_IN_GET_CERTIFICATE/TYPE */
18345 /* The certificate data. */
18346 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_OFST 8
18347 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_LEN 1
18348 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MINNUM 1
18349 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MAXNUM 244
18350 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MAXNUM_MCDI2 1012
18351
18352 /* MC_CMD_TSA_BIND_OUT_SECURE_UNBIND msgresponse: Response to secure unbind
18353  * request.
18354  */
18355 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_LEN 8
18356 /* The protocol operation code that is sent back to the caller. */
18357 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OP_OFST 0
18358 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OP_LEN 4
18359 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_RESULT_OFST 4
18360 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_RESULT_LEN 4
18361 /* enum: Unbind successful. */
18362 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OK_UNBOUND 0x0
18363 /* enum: TSANID mismatch */
18364 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_TSANID 0x1
18365 /* enum: Unable to remove the binding ticket from persistent storage. */
18366 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_REMOVE_TICKET 0x2
18367 /* enum: TSAN is not bound to a domain. */
18368 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_NOT_BOUND 0x3
18369 /* enum: Invalid unbind token */
18370 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_TOKEN 0x4
18371 /* enum: Invalid signature */
18372 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_SIGNATURE 0x5
18373
18374 /* MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION msgresponse: Response to secure
18375  * decommission request.
18376  */
18377 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_LEN 8
18378 /* The protocol operation code that is sent back to the caller. */
18379 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OP_OFST 0
18380 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OP_LEN 4
18381 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_RESULT_OFST 4
18382 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_RESULT_LEN 4
18383 /* enum: Unbind successful. */
18384 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OK_UNBOUND 0x0
18385 /* enum: TSANID mismatch */
18386 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_TSANID 0x1
18387 /* enum: Unable to remove the binding ticket from persistent storage. */
18388 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_REMOVE_TICKET 0x2
18389 /* enum: TSAN is not bound to a domain. */
18390 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_NOT_BOUND 0x3
18391 /* enum: Invalid unbind token */
18392 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_TOKEN 0x4
18393 /* enum: Invalid signature */
18394 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_SIGNATURE 0x5
18395
18396 /* MC_CMD_TSA_BIND_OUT_TEST_MCDI msgrequest */
18397 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_LEN 4
18398 /* The protocol operation code MC_CMD_TSA_BIND_OP_TEST_MCDI that is sent back
18399  * to the caller.
18400  */
18401 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_OP_OFST 0
18402 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_OP_LEN 4
18403
18404
18405 /***********************************/
18406 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE
18407  * Manage the persistent NVRAM cache of security rules created with
18408  * MC_CMD_SET_SECURITY_RULE. Note that the cache is not automatically updated
18409  * as rules are added or removed; the active ruleset must be explicitly
18410  * committed to the cache. The cache may also be explicitly invalidated,
18411  * without affecting the currently active ruleset. When the cache is valid, it
18412  * will be loaded at power on or MC reboot, instead of the default ruleset.
18413  * Rollback of the currently active ruleset to the cached version (when it is
18414  * valid) is also supported. (Medford-only; for use by SolarSecure apps, not
18415  * directly by drivers. See SF-114946-SW.) NOTE - The only sub-operation
18416  * allowed in an adapter bound to a TSA controller from the local host is
18417  * OP_GET_CACHED_VERSION. All other sub-operations are prohibited.
18418  */
18419 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE 0x11a
18420 #undef  MC_CMD_0x11a_PRIVILEGE_CTG
18421
18422 #define MC_CMD_0x11a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
18423
18424 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN msgrequest */
18425 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_LEN 4
18426 /* the operation to perform */
18427 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_OFST 0
18428 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_LEN 4
18429 /* enum: reports the ruleset version that is cached in persistent storage but
18430  * performs no other action
18431  */
18432 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_GET_CACHED_VERSION 0x0
18433 /* enum: rolls back the active state to the cached version. (May fail with
18434  * ENOENT if there is no valid cached version.)
18435  */
18436 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_ROLLBACK 0x1
18437 /* enum: commits the active state to the persistent cache */
18438 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_COMMIT 0x2
18439 /* enum: invalidates the persistent cache without affecting the active state */
18440 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_INVALIDATE 0x3
18441
18442 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT msgresponse */
18443 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMIN 5
18444 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMAX 252
18445 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMAX_MCDI2 1020
18446 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LEN(num) (4+1*(num))
18447 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_NUM(len) (((len)-4)/1)
18448 /* indicates whether the persistent cache is valid (after completion of the
18449  * requested operation in the case of rollback, commit, or invalidate)
18450  */
18451 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_OFST 0
18452 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_LEN 4
18453 /* enum: persistent cache is invalid (the VERSION field will be empty in this
18454  * case)
18455  */
18456 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_INVALID 0x0
18457 /* enum: persistent cache is valid */
18458 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_VALID 0x1
18459 /* cached ruleset version (after completion of the requested operation, in the
18460  * case of rollback, commit, or invalidate) as an opaque hash value in the same
18461  * form as MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION
18462  */
18463 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_OFST 4
18464 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_LEN 1
18465 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MINNUM 1
18466 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MAXNUM 248
18467 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MAXNUM_MCDI2 1016
18468
18469
18470 /***********************************/
18471 /* MC_CMD_NVRAM_PRIVATE_APPEND
18472  * Append a single TLV to the MC_USAGE_TLV partition. Returns MC_CMD_ERR_EEXIST
18473  * if the tag is already present.
18474  */
18475 #define MC_CMD_NVRAM_PRIVATE_APPEND 0x11c
18476 #undef  MC_CMD_0x11c_PRIVILEGE_CTG
18477
18478 #define MC_CMD_0x11c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
18479
18480 /* MC_CMD_NVRAM_PRIVATE_APPEND_IN msgrequest */
18481 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMIN 9
18482 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMAX 252
18483 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMAX_MCDI2 1020
18484 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LEN(num) (8+1*(num))
18485 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_NUM(len) (((len)-8)/1)
18486 /* The tag to be appended */
18487 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_TAG_OFST 0
18488 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_TAG_LEN 4
18489 /* The length of the data */
18490 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENGTH_OFST 4
18491 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENGTH_LEN 4
18492 /* The data to be contained in the TLV structure */
18493 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_OFST 8
18494 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_LEN 1
18495 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MINNUM 1
18496 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MAXNUM 244
18497 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MAXNUM_MCDI2 1012
18498
18499 /* MC_CMD_NVRAM_PRIVATE_APPEND_OUT msgresponse */
18500 #define MC_CMD_NVRAM_PRIVATE_APPEND_OUT_LEN 0
18501
18502
18503 /***********************************/
18504 /* MC_CMD_XPM_VERIFY_CONTENTS
18505  * Verify that the contents of the XPM memory is correct (Medford only). This
18506  * is used during manufacture to check that the XPM memory has been programmed
18507  * correctly at ATE.
18508  */
18509 #define MC_CMD_XPM_VERIFY_CONTENTS 0x11b
18510 #undef  MC_CMD_0x11b_PRIVILEGE_CTG
18511
18512 #define MC_CMD_0x11b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
18513
18514 /* MC_CMD_XPM_VERIFY_CONTENTS_IN msgrequest */
18515 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_LEN 4
18516 /* Data type to be checked */
18517 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_DATA_TYPE_OFST 0
18518 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_DATA_TYPE_LEN 4
18519
18520 /* MC_CMD_XPM_VERIFY_CONTENTS_OUT msgresponse */
18521 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMIN 12
18522 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMAX 252
18523 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMAX_MCDI2 1020
18524 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LEN(num) (12+1*(num))
18525 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_NUM(len) (((len)-12)/1)
18526 /* Number of sectors found (test builds only) */
18527 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_SECTORS_OFST 0
18528 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_SECTORS_LEN 4
18529 /* Number of bytes found (test builds only) */
18530 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_BYTES_OFST 4
18531 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_BYTES_LEN 4
18532 /* Length of signature */
18533 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIG_LENGTH_OFST 8
18534 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIG_LENGTH_LEN 4
18535 /* Signature */
18536 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_OFST 12
18537 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_LEN 1
18538 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MINNUM 0
18539 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MAXNUM 240
18540 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MAXNUM_MCDI2 1008
18541
18542
18543 /***********************************/
18544 /* MC_CMD_SET_EVQ_TMR
18545  * Update the timer load, timer reload and timer mode values for a given EVQ.
18546  * The requested timer values (in TMR_LOAD_REQ_NS and TMR_RELOAD_REQ_NS) will
18547  * be rounded up to the granularity supported by the hardware, then truncated
18548  * to the range supported by the hardware. The resulting value after the
18549  * rounding and truncation will be returned to the caller (in TMR_LOAD_ACT_NS
18550  * and TMR_RELOAD_ACT_NS).
18551  */
18552 #define MC_CMD_SET_EVQ_TMR 0x120
18553 #undef  MC_CMD_0x120_PRIVILEGE_CTG
18554
18555 #define MC_CMD_0x120_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18556
18557 /* MC_CMD_SET_EVQ_TMR_IN msgrequest */
18558 #define MC_CMD_SET_EVQ_TMR_IN_LEN 16
18559 /* Function-relative queue instance */
18560 #define MC_CMD_SET_EVQ_TMR_IN_INSTANCE_OFST 0
18561 #define MC_CMD_SET_EVQ_TMR_IN_INSTANCE_LEN 4
18562 /* Requested value for timer load (in nanoseconds) */
18563 #define MC_CMD_SET_EVQ_TMR_IN_TMR_LOAD_REQ_NS_OFST 4
18564 #define MC_CMD_SET_EVQ_TMR_IN_TMR_LOAD_REQ_NS_LEN 4
18565 /* Requested value for timer reload (in nanoseconds) */
18566 #define MC_CMD_SET_EVQ_TMR_IN_TMR_RELOAD_REQ_NS_OFST 8
18567 #define MC_CMD_SET_EVQ_TMR_IN_TMR_RELOAD_REQ_NS_LEN 4
18568 /* Timer mode. Meanings as per EVQ_TMR_REG.TC_TIMER_VAL */
18569 #define MC_CMD_SET_EVQ_TMR_IN_TMR_MODE_OFST 12
18570 #define MC_CMD_SET_EVQ_TMR_IN_TMR_MODE_LEN 4
18571 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_DIS 0x0 /* enum */
18572 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_IMMED_START 0x1 /* enum */
18573 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_TRIG_START 0x2 /* enum */
18574 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_INT_HLDOFF 0x3 /* enum */
18575
18576 /* MC_CMD_SET_EVQ_TMR_OUT msgresponse */
18577 #define MC_CMD_SET_EVQ_TMR_OUT_LEN 8
18578 /* Actual value for timer load (in nanoseconds) */
18579 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_LOAD_ACT_NS_OFST 0
18580 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_LOAD_ACT_NS_LEN 4
18581 /* Actual value for timer reload (in nanoseconds) */
18582 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_RELOAD_ACT_NS_OFST 4
18583 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_RELOAD_ACT_NS_LEN 4
18584
18585
18586 /***********************************/
18587 /* MC_CMD_GET_EVQ_TMR_PROPERTIES
18588  * Query properties about the event queue timers.
18589  */
18590 #define MC_CMD_GET_EVQ_TMR_PROPERTIES 0x122
18591 #undef  MC_CMD_0x122_PRIVILEGE_CTG
18592
18593 #define MC_CMD_0x122_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18594
18595 /* MC_CMD_GET_EVQ_TMR_PROPERTIES_IN msgrequest */
18596 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_IN_LEN 0
18597
18598 /* MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT msgresponse */
18599 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_LEN 36
18600 /* Reserved for future use. */
18601 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_FLAGS_OFST 0
18602 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_FLAGS_LEN 4
18603 /* For timers updated via writes to EVQ_TMR_REG, this is the time interval (in
18604  * nanoseconds) for each increment of the timer load/reload count. The
18605  * requested duration of a timer is this value multiplied by the timer
18606  * load/reload count.
18607  */
18608 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_NS_PER_COUNT_OFST 4
18609 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_NS_PER_COUNT_LEN 4
18610 /* For timers updated via writes to EVQ_TMR_REG, this is the maximum value
18611  * allowed for timer load/reload counts.
18612  */
18613 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_MAX_COUNT_OFST 8
18614 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_MAX_COUNT_LEN 4
18615 /* For timers updated via writes to EVQ_TMR_REG, timer load/reload counts not a
18616  * multiple of this step size will be rounded in an implementation defined
18617  * manner.
18618  */
18619 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_STEP_OFST 12
18620 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_STEP_LEN 4
18621 /* Maximum timer duration (in nanoseconds) for timers updated via MCDI. Only
18622  * meaningful if MC_CMD_SET_EVQ_TMR is implemented.
18623  */
18624 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_MAX_NS_OFST 16
18625 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_MAX_NS_LEN 4
18626 /* Timer durations requested via MCDI that are not a multiple of this step size
18627  * will be rounded up. Only meaningful if MC_CMD_SET_EVQ_TMR is implemented.
18628  */
18629 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_STEP_NS_OFST 20
18630 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_STEP_NS_LEN 4
18631 /* For timers updated using the bug35388 workaround, this is the time interval
18632  * (in nanoseconds) for each increment of the timer load/reload count. The
18633  * requested duration of a timer is this value multiplied by the timer
18634  * load/reload count. This field is only meaningful if the bug35388 workaround
18635  * is enabled.
18636  */
18637 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_NS_PER_COUNT_OFST 24
18638 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_NS_PER_COUNT_LEN 4
18639 /* For timers updated using the bug35388 workaround, this is the maximum value
18640  * allowed for timer load/reload counts. This field is only meaningful if the
18641  * bug35388 workaround is enabled.
18642  */
18643 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_MAX_COUNT_OFST 28
18644 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_MAX_COUNT_LEN 4
18645 /* For timers updated using the bug35388 workaround, timer load/reload counts
18646  * not a multiple of this step size will be rounded in an implementation
18647  * defined manner. This field is only meaningful if the bug35388 workaround is
18648  * enabled.
18649  */
18650 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_STEP_OFST 32
18651 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_STEP_LEN 4
18652
18653
18654 /***********************************/
18655 /* MC_CMD_ALLOCATE_TX_VFIFO_CP
18656  * When we use the TX_vFIFO_ULL mode, we can allocate common pools using the
18657  * non used switch buffers.
18658  */
18659 #define MC_CMD_ALLOCATE_TX_VFIFO_CP 0x11d
18660 #undef  MC_CMD_0x11d_PRIVILEGE_CTG
18661
18662 #define MC_CMD_0x11d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18663
18664 /* MC_CMD_ALLOCATE_TX_VFIFO_CP_IN msgrequest */
18665 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_LEN 20
18666 /* Desired instance. Must be set to a specific instance, which is a function
18667  * local queue index.
18668  */
18669 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INSTANCE_OFST 0
18670 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INSTANCE_LEN 4
18671 /* Will the common pool be used as TX_vFIFO_ULL (1) */
18672 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_MODE_OFST 4
18673 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_MODE_LEN 4
18674 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_ENABLED 0x1 /* enum */
18675 /* enum: Using this interface without TX_vFIFO_ULL is not supported for now */
18676 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_DISABLED 0x0
18677 /* Number of buffers to reserve for the common pool */
18678 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_SIZE_OFST 8
18679 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_SIZE_LEN 4
18680 /* TX datapath to which the Common Pool is connected to. */
18681 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INGRESS_OFST 12
18682 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INGRESS_LEN 4
18683 /* enum: Extracts information from function */
18684 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_USE_FUNCTION_VALUE -0x1
18685 /* Network port or RX Engine to which the common pool connects. */
18686 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_EGRESS_OFST 16
18687 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_EGRESS_LEN 4
18688 /* enum: Extracts information from function */
18689 /*               MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_USE_FUNCTION_VALUE -0x1 */
18690 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT0 0x0 /* enum */
18691 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT1 0x1 /* enum */
18692 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT2 0x2 /* enum */
18693 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT3 0x3 /* enum */
18694 /* enum: To enable Switch loopback with Rx engine 0 */
18695 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_RX_ENGINE0 0x4
18696 /* enum: To enable Switch loopback with Rx engine 1 */
18697 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_RX_ENGINE1 0x5
18698
18699 /* MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT msgresponse */
18700 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_LEN 4
18701 /* ID of the common pool allocated */
18702 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_CP_ID_OFST 0
18703 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_CP_ID_LEN 4
18704
18705
18706 /***********************************/
18707 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO
18708  * When we use the TX_vFIFO_ULL mode, we can allocate vFIFOs using the
18709  * previously allocated common pools.
18710  */
18711 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO 0x11e
18712 #undef  MC_CMD_0x11e_PRIVILEGE_CTG
18713
18714 #define MC_CMD_0x11e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18715
18716 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN msgrequest */
18717 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_LEN 20
18718 /* Common pool previously allocated to which the new vFIFO will be associated
18719  */
18720 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_CP_OFST 0
18721 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_CP_LEN 4
18722 /* Port or RX engine to associate the vFIFO egress */
18723 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_EGRESS_OFST 4
18724 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_EGRESS_LEN 4
18725 /* enum: Extracts information from common pool */
18726 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_USE_CP_VALUE -0x1
18727 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT0 0x0 /* enum */
18728 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT1 0x1 /* enum */
18729 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT2 0x2 /* enum */
18730 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT3 0x3 /* enum */
18731 /* enum: To enable Switch loopback with Rx engine 0 */
18732 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_RX_ENGINE0 0x4
18733 /* enum: To enable Switch loopback with Rx engine 1 */
18734 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_RX_ENGINE1 0x5
18735 /* Minimum number of buffers that the pool must have */
18736 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_SIZE_OFST 8
18737 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_SIZE_LEN 4
18738 /* enum: Do not check the space available */
18739 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_NO_MINIMUM 0x0
18740 /* Will the vFIFO be used as TX_vFIFO_ULL */
18741 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_MODE_OFST 12
18742 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_MODE_LEN 4
18743 /* Network priority of the vFIFO,if applicable */
18744 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PRIORITY_OFST 16
18745 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PRIORITY_LEN 4
18746 /* enum: Search for the lowest unused priority */
18747 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_LOWEST_AVAILABLE -0x1
18748
18749 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT msgresponse */
18750 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_LEN 8
18751 /* Short vFIFO ID */
18752 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_VID_OFST 0
18753 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_VID_LEN 4
18754 /* Network priority of the vFIFO */
18755 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_PRIORITY_OFST 4
18756 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_PRIORITY_LEN 4
18757
18758
18759 /***********************************/
18760 /* MC_CMD_TEARDOWN_TX_VFIFO_VF
18761  * This interface clears the configuration of the given vFIFO and leaves it
18762  * ready to be re-used.
18763  */
18764 #define MC_CMD_TEARDOWN_TX_VFIFO_VF 0x11f
18765 #undef  MC_CMD_0x11f_PRIVILEGE_CTG
18766
18767 #define MC_CMD_0x11f_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18768
18769 /* MC_CMD_TEARDOWN_TX_VFIFO_VF_IN msgrequest */
18770 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_LEN 4
18771 /* Short vFIFO ID */
18772 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_VFIFO_OFST 0
18773 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_VFIFO_LEN 4
18774
18775 /* MC_CMD_TEARDOWN_TX_VFIFO_VF_OUT msgresponse */
18776 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_OUT_LEN 0
18777
18778
18779 /***********************************/
18780 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP
18781  * This interface clears the configuration of the given common pool and leaves
18782  * it ready to be re-used.
18783  */
18784 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP 0x121
18785 #undef  MC_CMD_0x121_PRIVILEGE_CTG
18786
18787 #define MC_CMD_0x121_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18788
18789 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN msgrequest */
18790 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_LEN 4
18791 /* Common pool ID given when pool allocated */
18792 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_POOL_ID_OFST 0
18793 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_POOL_ID_LEN 4
18794
18795 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP_OUT msgresponse */
18796 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_OUT_LEN 0
18797
18798
18799 /***********************************/
18800 /* MC_CMD_REKEY
18801  * This request causes the NIC to generate a new per-NIC key and program it
18802  * into the write-once memory. During the process all flash partitions that are
18803  * protected with a CMAC are verified with the old per-NIC key and then signed
18804  * with the new per-NIC key. If the NIC has already reached its rekey limit the
18805  * REKEY op will return MC_CMD_ERR_ERANGE. The REKEY op may block until
18806  * completion or it may return 0 and continue processing, therefore the caller
18807  * must poll at least once to confirm that the rekeying has completed. The POLL
18808  * operation returns MC_CMD_ERR_EBUSY if the rekey process is still running
18809  * otherwise it will return the result of the last completed rekey operation,
18810  * or 0 if there has not been a previous rekey.
18811  */
18812 #define MC_CMD_REKEY 0x123
18813 #undef  MC_CMD_0x123_PRIVILEGE_CTG
18814
18815 #define MC_CMD_0x123_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
18816
18817 /* MC_CMD_REKEY_IN msgrequest */
18818 #define MC_CMD_REKEY_IN_LEN 4
18819 /* the type of operation requested */
18820 #define MC_CMD_REKEY_IN_OP_OFST 0
18821 #define MC_CMD_REKEY_IN_OP_LEN 4
18822 /* enum: Start the rekeying operation */
18823 #define MC_CMD_REKEY_IN_OP_REKEY 0x0
18824 /* enum: Poll for completion of the rekeying operation */
18825 #define MC_CMD_REKEY_IN_OP_POLL 0x1
18826
18827 /* MC_CMD_REKEY_OUT msgresponse */
18828 #define MC_CMD_REKEY_OUT_LEN 0
18829
18830
18831 /***********************************/
18832 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS
18833  * This interface allows the host to find out how many common pool buffers are
18834  * not yet assigned.
18835  */
18836 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS 0x124
18837 #undef  MC_CMD_0x124_PRIVILEGE_CTG
18838
18839 #define MC_CMD_0x124_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18840
18841 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_IN msgrequest */
18842 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_IN_LEN 0
18843
18844 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT msgresponse */
18845 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_LEN 8
18846 /* Available buffers for the ENG to NET vFIFOs. */
18847 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_NET_OFST 0
18848 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_NET_LEN 4
18849 /* Available buffers for the ENG to ENG and NET to ENG vFIFOs. */
18850 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_ENG_OFST 4
18851 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_ENG_LEN 4
18852
18853
18854 /***********************************/
18855 /* MC_CMD_SET_SECURITY_FUSES
18856  * Change the security level of the adapter by setting bits in the write-once
18857  * memory. The firmware maps each flag in the message to a set of one or more
18858  * hardware-defined or software-defined bits and sets these bits in the write-
18859  * once memory. For Medford the hardware-defined bits are defined in
18860  * SF-112079-PS 5.3, the software-defined bits are defined in xpm.h. Returns 0
18861  * if all of the required bits were set and returns MC_CMD_ERR_EIO if any of
18862  * the required bits were not set.
18863  */
18864 #define MC_CMD_SET_SECURITY_FUSES 0x126
18865 #undef  MC_CMD_0x126_PRIVILEGE_CTG
18866
18867 #define MC_CMD_0x126_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
18868
18869 /* MC_CMD_SET_SECURITY_FUSES_IN msgrequest */
18870 #define MC_CMD_SET_SECURITY_FUSES_IN_LEN 4
18871 /* Flags specifying what type of security features are being set */
18872 #define MC_CMD_SET_SECURITY_FUSES_IN_FLAGS_OFST 0
18873 #define MC_CMD_SET_SECURITY_FUSES_IN_FLAGS_LEN 4
18874 #define MC_CMD_SET_SECURITY_FUSES_IN_SECURE_BOOT_LBN 0
18875 #define MC_CMD_SET_SECURITY_FUSES_IN_SECURE_BOOT_WIDTH 1
18876 #define MC_CMD_SET_SECURITY_FUSES_IN_REJECT_TEST_SIGNED_LBN 1
18877 #define MC_CMD_SET_SECURITY_FUSES_IN_REJECT_TEST_SIGNED_WIDTH 1
18878 #define MC_CMD_SET_SECURITY_FUSES_IN_SOFT_CONFIG_LBN 31
18879 #define MC_CMD_SET_SECURITY_FUSES_IN_SOFT_CONFIG_WIDTH 1
18880
18881 /* MC_CMD_SET_SECURITY_FUSES_OUT msgresponse */
18882 #define MC_CMD_SET_SECURITY_FUSES_OUT_LEN 0
18883
18884 /* MC_CMD_SET_SECURITY_FUSES_V2_OUT msgresponse */
18885 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_LEN 4
18886 /* Flags specifying which security features are enforced on the NIC after the
18887  * flags in the request have been applied. See
18888  * MC_CMD_SET_SECURITY_FUSES_IN/FLAGS for flag definitions.
18889  */
18890 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_FLAGS_OFST 0
18891 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_FLAGS_LEN 4
18892
18893
18894 /***********************************/
18895 /* MC_CMD_TSA_INFO
18896  * Messages sent from TSA adapter to TSA controller. This command is only valid
18897  * when the MCDI header has MESSAGE_TYPE set to MCDI_MESSAGE_TYPE_TSA. This
18898  * command is not sent by the driver to the MC; it is sent from the MC to a TSA
18899  * controller, being treated more like an alert message rather than a command;
18900  * hence the MC does not expect a response in return. Doxbox reference
18901  * SF-117371-SW
18902  */
18903 #define MC_CMD_TSA_INFO 0x127
18904 #undef  MC_CMD_0x127_PRIVILEGE_CTG
18905
18906 #define MC_CMD_0x127_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
18907
18908 /* MC_CMD_TSA_INFO_IN msgrequest */
18909 #define MC_CMD_TSA_INFO_IN_LEN 4
18910 #define MC_CMD_TSA_INFO_IN_OP_HDR_OFST 0
18911 #define MC_CMD_TSA_INFO_IN_OP_HDR_LEN 4
18912 #define MC_CMD_TSA_INFO_IN_OP_LBN 0
18913 #define MC_CMD_TSA_INFO_IN_OP_WIDTH 16
18914 /* enum: Information about recently discovered local IP address of the adapter
18915  */
18916 #define MC_CMD_TSA_INFO_OP_LOCAL_IP 0x1
18917 /* enum: Information about a sampled packet that either - did not match any
18918  * black/white-list filters and was allowed by the default filter or - did not
18919  * match any black/white-list filters and was denied by the default filter
18920  */
18921 #define MC_CMD_TSA_INFO_OP_PKT_SAMPLE 0x2
18922 /* enum: Information about an unbind or decommission attempt. */
18923 #define MC_CMD_TSA_INFO_OP_UNBIND 0x3
18924
18925 /* MC_CMD_TSA_INFO_IN_LOCAL_IP msgrequest:
18926  *
18927  * The TSA controller maintains a list of IP addresses valid for each port of a
18928  * TSA adapter. The TSA controller requires information from the adapter
18929  * inorder to learn new IP addresses assigned to a physical port and to
18930  * identify those that are no longer assigned to the physical port. For this
18931  * purpose, the TSA adapter snoops ARP replys, gratuitous ARP requests and ARP
18932  * probe packets seen on each physical port. This definition describes the
18933  * format of the notification message sent from a TSA adapter to a TSA
18934  * controller related to any information related to a change in IP address
18935  * assignment for a port. Doxbox reference SF-117371.
18936  *
18937  * There may be a possibility of combining multiple notifications in a single
18938  * message in future. When that happens, a new flag can be defined using the
18939  * reserved bits to describe the extended format of this notification.
18940  */
18941 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_LEN 18
18942 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_OP_HDR_OFST 0
18943 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_OP_HDR_LEN 4
18944 /* Additional metadata describing the IP address information such as source of
18945  * information retrieval, type of IP address, physical port number.
18946  */
18947 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_OFST 4
18948 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_LEN 4
18949 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_PORT_INDEX_LBN 0
18950 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_PORT_INDEX_WIDTH 8
18951 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED_LBN 8
18952 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED_WIDTH 8
18953 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_REASON_LBN 16
18954 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_REASON_WIDTH 8
18955 /* enum: ARP reply sent out of the physical port */
18956 #define MC_CMD_TSA_INFO_IP_REASON_TX_ARP 0x0
18957 /* enum: ARP probe packet received on the physical port */
18958 #define MC_CMD_TSA_INFO_IP_REASON_RX_ARP_PROBE 0x1
18959 /* enum: Gratuitous ARP packet received on the physical port */
18960 #define MC_CMD_TSA_INFO_IP_REASON_RX_GRATUITOUS_ARP 0x2
18961 /* enum: DHCP ACK packet received on the physical port */
18962 #define MC_CMD_TSA_INFO_IP_REASON_RX_DHCP_ACK 0x3
18963 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_IPV4_LBN 24
18964 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_IPV4_WIDTH 1
18965 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED1_LBN 25
18966 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED1_WIDTH 7
18967 /* IPV4 address retrieved from the sampled packets. This field is relevant only
18968  * when META_IPV4 is set to 1.
18969  */
18970 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_IPV4_ADDR_OFST 8
18971 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_IPV4_ADDR_LEN 4
18972 /* Target MAC address retrieved from the sampled packet. */
18973 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_OFST 12
18974 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_LEN 1
18975 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_NUM 6
18976
18977 /* MC_CMD_TSA_INFO_IN_PKT_SAMPLE msgrequest:
18978  *
18979  * It is desireable for the TSA controller to learn the traffic pattern of
18980  * packets seen at the network port being monitored. In order to learn about
18981  * the traffic pattern, the TSA controller may want to sample packets seen at
18982  * the network port. Based on the packet samples that the TSA controller
18983  * receives from the adapter, the controller may choose to configure additional
18984  * black-list or white-list rules to allow or block packets as required.
18985  *
18986  * Although the entire sampled packet as seen on the network port is available
18987  * to the MC the length of sampled packet sent to controller is restricted by
18988  * MCDI payload size. Besides, the TSA controller does not require the entire
18989  * packet to make decisions about filter updates. Hence the packet sample being
18990  * passed to the controller is truncated to 128 bytes. This length is large
18991  * enough to hold the ethernet header, IP header and maximum length of
18992  * supported L4 protocol headers (IPv4 only, but can hold IPv6 header too, if
18993  * required in future).
18994  *
18995  * The intention is that any future changes to this message format that are not
18996  * backwards compatible will be defined with a new operation code.
18997  */
18998 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_LEN 136
18999 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_OP_HDR_OFST 0
19000 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_OP_HDR_LEN 4
19001 /* Additional metadata describing the sampled packet */
19002 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_OFST 4
19003 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_LEN 4
19004 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_PORT_INDEX_LBN 0
19005 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_PORT_INDEX_WIDTH 8
19006 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_DIRECTION_LBN 8
19007 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_DIRECTION_WIDTH 1
19008 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_RESERVED_LBN 9
19009 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_RESERVED_WIDTH 7
19010 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_MASK_LBN 16
19011 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_MASK_WIDTH 4
19012 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_ALLOW_LBN 16
19013 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_ALLOW_WIDTH 1
19014 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_DENY_LBN 17
19015 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_DENY_WIDTH 1
19016 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_COUNT_LBN 18
19017 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_COUNT_WIDTH 1
19018 /* 128-byte raw prefix of the sampled packet which includes the ethernet
19019  * header, IP header and L4 protocol header (only IPv4 supported initially).
19020  * This provides the controller enough information about the packet sample to
19021  * report traffic patterns seen on a network port and to make decisions
19022  * concerning rule-set updates.
19023  */
19024 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_OFST 8
19025 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_LEN 1
19026 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_NUM 128
19027
19028 /* MC_CMD_TSA_INFO_IN_UNBIND msgrequest: Information about an unbind or
19029  * decommission attempt. The purpose of this event is to let the controller
19030  * know about unbind and decommission attempts (both successful and failed)
19031  * received from the adapter host. The event is not sent if the unbind or
19032  * decommission request was received from the controller.
19033  */
19034 #define MC_CMD_TSA_INFO_IN_UNBIND_LEN 12
19035 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_HDR_OFST 0
19036 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_HDR_LEN 4
19037 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_LBN 0
19038 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_WIDTH 16
19039 /* Type of the unbind attempt. */
19040 #define MC_CMD_TSA_INFO_IN_UNBIND_TYPE_OFST 4
19041 #define MC_CMD_TSA_INFO_IN_UNBIND_TYPE_LEN 4
19042 /* enum: This event is sent because MC_CMD_TSA_BIND_OP_SECURE_UNBIND was
19043  * received from the adapter local host.
19044  */
19045 #define MC_CMD_TSA_INFO_UNBIND_TYPE_SECURE_UNBIND 0x1
19046 /* enum: This event is sent because MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION was
19047  * received from the adapter local host.
19048  */
19049 #define MC_CMD_TSA_INFO_UNBIND_TYPE_SECURE_DECOMMISSION 0x2
19050 /* Result of the attempt. */
19051 #define MC_CMD_TSA_INFO_IN_UNBIND_RESULT_OFST 8
19052 #define MC_CMD_TSA_INFO_IN_UNBIND_RESULT_LEN 4
19053 /*            Enum values, see field(s): */
19054 /*               MC_CMD_TSA_BIND/MC_CMD_TSA_BIND_OUT_SECURE_UNBIND/RESULT */
19055
19056 /* MC_CMD_TSA_INFO_OUT msgresponse */
19057 #define MC_CMD_TSA_INFO_OUT_LEN 0
19058
19059
19060 /***********************************/
19061 /* MC_CMD_HOST_INFO
19062  * Commands to appply or retrieve host-related information from an adapter.
19063  * Doxbox reference SF-117371-SW
19064  */
19065 #define MC_CMD_HOST_INFO 0x128
19066 #undef  MC_CMD_0x128_PRIVILEGE_CTG
19067
19068 #define MC_CMD_0x128_PRIVILEGE_CTG SRIOV_CTG_ADMIN
19069
19070 /* MC_CMD_HOST_INFO_IN msgrequest */
19071 #define MC_CMD_HOST_INFO_IN_LEN 4
19072 /* sub-operation code info */
19073 #define MC_CMD_HOST_INFO_IN_OP_HDR_OFST 0
19074 #define MC_CMD_HOST_INFO_IN_OP_HDR_LEN 4
19075 #define MC_CMD_HOST_INFO_IN_OP_LBN 0
19076 #define MC_CMD_HOST_INFO_IN_OP_WIDTH 16
19077 /* enum: Read a 16-byte unique host identifier from the adapter. This UUID
19078  * helps to identify the host that an adapter is plugged into. This identifier
19079  * is ideally the system UUID retrieved and set by the UEFI driver. If the UEFI
19080  * driver is unable to extract the system UUID, it would still set a random
19081  * 16-byte value into each supported SF adapter plugged into it. Host UUIDs may
19082  * change if the system is power-cycled, however, they persist across adapter
19083  * resets. If the host UUID was not set on an adapter, due to an unsupported
19084  * version of UEFI driver, then this command returns an error. Doxbox reference
19085  * - SF-117371-SW section 'Host UUID'.
19086  */
19087 #define MC_CMD_HOST_INFO_OP_GET_UUID 0x0
19088 /* enum: Set a 16-byte unique host identifier on the adapter to identify the
19089  * host that the adapter is plugged into. See MC_CMD_HOST_INFO_OP_GET_UUID for
19090  * further details.
19091  */
19092 #define MC_CMD_HOST_INFO_OP_SET_UUID 0x1
19093
19094 /* MC_CMD_HOST_INFO_IN_GET_UUID msgrequest */
19095 #define MC_CMD_HOST_INFO_IN_GET_UUID_LEN 4
19096 /* sub-operation code info */
19097 #define MC_CMD_HOST_INFO_IN_GET_UUID_OP_HDR_OFST 0
19098 #define MC_CMD_HOST_INFO_IN_GET_UUID_OP_HDR_LEN 4
19099
19100 /* MC_CMD_HOST_INFO_OUT_GET_UUID msgresponse */
19101 #define MC_CMD_HOST_INFO_OUT_GET_UUID_LEN 16
19102 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
19103  * for further details.
19104  */
19105 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_OFST 0
19106 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_LEN 1
19107 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_NUM 16
19108
19109 /* MC_CMD_HOST_INFO_IN_SET_UUID msgrequest */
19110 #define MC_CMD_HOST_INFO_IN_SET_UUID_LEN 20
19111 /* sub-operation code info */
19112 #define MC_CMD_HOST_INFO_IN_SET_UUID_OP_HDR_OFST 0
19113 #define MC_CMD_HOST_INFO_IN_SET_UUID_OP_HDR_LEN 4
19114 /* 16-byte host UUID set on the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID for
19115  * further details.
19116  */
19117 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_OFST 4
19118 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_LEN 1
19119 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_NUM 16
19120
19121 /* MC_CMD_HOST_INFO_OUT_SET_UUID msgresponse */
19122 #define MC_CMD_HOST_INFO_OUT_SET_UUID_LEN 0
19123
19124
19125 /***********************************/
19126 /* MC_CMD_TSAN_INFO
19127  * Get TSA adapter information. TSA controllers query each TSA adapter to learn
19128  * some configuration parameters of each adapter. Doxbox reference SF-117371-SW
19129  * section 'Adapter Information'
19130  */
19131 #define MC_CMD_TSAN_INFO 0x129
19132 #undef  MC_CMD_0x129_PRIVILEGE_CTG
19133
19134 #define MC_CMD_0x129_PRIVILEGE_CTG SRIOV_CTG_ADMIN
19135
19136 /* MC_CMD_TSAN_INFO_IN msgrequest */
19137 #define MC_CMD_TSAN_INFO_IN_LEN 4
19138 /* sub-operation code info */
19139 #define MC_CMD_TSAN_INFO_IN_OP_HDR_OFST 0
19140 #define MC_CMD_TSAN_INFO_IN_OP_HDR_LEN 4
19141 #define MC_CMD_TSAN_INFO_IN_OP_LBN 0
19142 #define MC_CMD_TSAN_INFO_IN_OP_WIDTH 16
19143 /* enum: Read configuration parameters and IDs that uniquely identify an
19144  * adapter. The parameters include - host identification, adapter
19145  * identification string and number of physical ports on the adapter.
19146  */
19147 #define MC_CMD_TSAN_INFO_OP_GET_CFG 0x0
19148
19149 /* MC_CMD_TSAN_INFO_IN_GET_CFG msgrequest */
19150 #define MC_CMD_TSAN_INFO_IN_GET_CFG_LEN 4
19151 /* sub-operation code info */
19152 #define MC_CMD_TSAN_INFO_IN_GET_CFG_OP_HDR_OFST 0
19153 #define MC_CMD_TSAN_INFO_IN_GET_CFG_OP_HDR_LEN 4
19154
19155 /* MC_CMD_TSAN_INFO_OUT_GET_CFG msgresponse */
19156 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_LEN 26
19157 /* Information about the configuration parameters returned in this response. */
19158 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CONFIG_WORD_OFST 0
19159 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CONFIG_WORD_LEN 4
19160 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CAP_FLAGS_LBN 0
19161 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CAP_FLAGS_WIDTH 16
19162 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_FLAG_HOST_UUID_VALID_LBN 0
19163 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_FLAG_HOST_UUID_VALID_WIDTH 1
19164 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_NUM_PORTS_LBN 16
19165 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_NUM_PORTS_WIDTH 8
19166 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
19167  * for further details.
19168  */
19169 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_OFST 4
19170 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_LEN 1
19171 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_NUM 16
19172 /* A unique identifier per adapter. The base MAC address of the card is used
19173  * for this purpose.
19174  */
19175 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_OFST 20
19176 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_LEN 1
19177 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_NUM 6
19178
19179 /* MC_CMD_TSAN_INFO_OUT_GET_CFG_V2 msgresponse */
19180 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_LEN 36
19181 /* Information about the configuration parameters returned in this response. */
19182 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CONFIG_WORD_OFST 0
19183 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CONFIG_WORD_LEN 4
19184 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CAP_FLAGS_LBN 0
19185 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CAP_FLAGS_WIDTH 16
19186 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_FLAG_HOST_UUID_VALID_LBN 0
19187 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_FLAG_HOST_UUID_VALID_WIDTH 1
19188 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_NUM_PORTS_LBN 16
19189 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_NUM_PORTS_WIDTH 8
19190 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
19191  * for further details.
19192  */
19193 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_OFST 4
19194 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_LEN 1
19195 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_NUM 16
19196 /* A unique identifier per adapter. The base MAC address of the card is used
19197  * for this purpose.
19198  */
19199 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_OFST 20
19200 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_LEN 1
19201 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_NUM 6
19202 /* Unused bytes, defined for 32-bit alignment of new fields. */
19203 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_UNUSED_OFST 26
19204 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_UNUSED_LEN 2
19205 /* Maximum number of TSA statistics counters in each direction of dataflow
19206  * supported on the card. Note that the statistics counters are always
19207  * allocated in pairs, i.e. a counter ID is associated with one Tx and one Rx
19208  * counter.
19209  */
19210 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_MAX_STATS_OFST 28
19211 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_MAX_STATS_LEN 4
19212 /* Width of each statistics counter (represented in bits). This gives an
19213  * indication of wrap point to the user.
19214  */
19215 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_STATS_WIDTH_OFST 32
19216 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_STATS_WIDTH_LEN 4
19217
19218
19219 /***********************************/
19220 /* MC_CMD_TSA_STATISTICS
19221  * TSA adapter statistics operations.
19222  */
19223 #define MC_CMD_TSA_STATISTICS 0x130
19224 #undef  MC_CMD_0x130_PRIVILEGE_CTG
19225
19226 #define MC_CMD_0x130_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
19227
19228 /* MC_CMD_TSA_STATISTICS_IN msgrequest */
19229 #define MC_CMD_TSA_STATISTICS_IN_LEN 4
19230 /* TSA statistics sub-operation code */
19231 #define MC_CMD_TSA_STATISTICS_IN_OP_CODE_OFST 0
19232 #define MC_CMD_TSA_STATISTICS_IN_OP_CODE_LEN 4
19233 /* enum: Get the configuration parameters that describe the TSA statistics
19234  * layout on the adapter.
19235  */
19236 #define MC_CMD_TSA_STATISTICS_OP_GET_CONFIG 0x0
19237 /* enum: Read and/or clear TSA statistics counters. */
19238 #define MC_CMD_TSA_STATISTICS_OP_READ_CLEAR 0x1
19239
19240 /* MC_CMD_TSA_STATISTICS_IN_GET_CONFIG msgrequest */
19241 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_LEN 4
19242 /* TSA statistics sub-operation code */
19243 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_OP_CODE_OFST 0
19244 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_OP_CODE_LEN 4
19245
19246 /* MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG msgresponse */
19247 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_LEN 8
19248 /* Maximum number of TSA statistics counters in each direction of dataflow
19249  * supported on the card. Note that the statistics counters are always
19250  * allocated in pairs, i.e. a counter ID is associated with one Tx and one Rx
19251  * counter.
19252  */
19253 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_MAX_STATS_OFST 0
19254 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_MAX_STATS_LEN 4
19255 /* Width of each statistics counter (represented in bits). This gives an
19256  * indication of wrap point to the user.
19257  */
19258 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_STATS_WIDTH_OFST 4
19259 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_STATS_WIDTH_LEN 4
19260
19261 /* MC_CMD_TSA_STATISTICS_IN_READ_CLEAR msgrequest */
19262 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMIN 20
19263 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMAX 252
19264 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMAX_MCDI2 1020
19265 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LEN(num) (16+4*(num))
19266 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_NUM(len) (((len)-16)/4)
19267 /* TSA statistics sub-operation code */
19268 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_OP_CODE_OFST 0
19269 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_OP_CODE_LEN 4
19270 /* Parameters describing the statistics operation */
19271 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_FLAGS_OFST 4
19272 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_FLAGS_LEN 4
19273 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_READ_LBN 0
19274 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_READ_WIDTH 1
19275 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_CLEAR_LBN 1
19276 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_CLEAR_WIDTH 1
19277 /* Counter ID list specification type */
19278 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_MODE_OFST 8
19279 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_MODE_LEN 4
19280 /* enum: The statistics counters are specified as an unordered list of
19281  * individual counter ID.
19282  */
19283 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LIST 0x0
19284 /* enum: The statistics counters are specified as a range of consecutive
19285  * counter IDs.
19286  */
19287 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_RANGE 0x1
19288 /* Number of statistics counters */
19289 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_NUM_STATS_OFST 12
19290 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_NUM_STATS_LEN 4
19291 /* Counter IDs to be read/cleared. When mode is set to LIST, this entry holds a
19292  * list of counter IDs to be operated on. When mode is set to RANGE, this entry
19293  * holds a single counter ID representing the start of the range of counter IDs
19294  * to be operated on.
19295  */
19296 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_OFST 16
19297 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_LEN 4
19298 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MINNUM 1
19299 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MAXNUM 59
19300 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MAXNUM_MCDI2 251
19301
19302 /* MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR msgresponse */
19303 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMIN 24
19304 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMAX 248
19305 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMAX_MCDI2 1016
19306 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LEN(num) (8+16*(num))
19307 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_NUM(len) (((len)-8)/16)
19308 /* Number of statistics counters returned in this response */
19309 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_NUM_STATS_OFST 0
19310 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_NUM_STATS_LEN 4
19311 /* MC_TSA_STATISTICS_ENTRY Note that this field is expected to start at a
19312  * 64-bit aligned offset
19313  */
19314 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_OFST 8
19315 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_LEN 16
19316 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MINNUM 1
19317 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MAXNUM 15
19318 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MAXNUM_MCDI2 63
19319
19320 /* MC_TSA_STATISTICS_ENTRY structuredef */
19321 #define MC_TSA_STATISTICS_ENTRY_LEN 16
19322 /* Tx statistics counter */
19323 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_OFST 0
19324 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LEN 8
19325 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LO_OFST 0
19326 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_HI_OFST 4
19327 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LBN 0
19328 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_WIDTH 64
19329 /* Rx statistics counter */
19330 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_OFST 8
19331 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LEN 8
19332 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LO_OFST 8
19333 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_HI_OFST 12
19334 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LBN 64
19335 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_WIDTH 64
19336
19337
19338 /***********************************/
19339 /* MC_CMD_ERASE_INITIAL_NIC_SECRET
19340  * This request causes the NIC to find the initial NIC secret (programmed
19341  * during ATE) in XPM memory and if and only if the NIC has already been
19342  * rekeyed with MC_CMD_REKEY, erase it. This is used by manftest after
19343  * installing TSA binding certificates. See SF-117631-TC.
19344  */
19345 #define MC_CMD_ERASE_INITIAL_NIC_SECRET 0x131
19346 #undef  MC_CMD_0x131_PRIVILEGE_CTG
19347
19348 #define MC_CMD_0x131_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
19349
19350 /* MC_CMD_ERASE_INITIAL_NIC_SECRET_IN msgrequest */
19351 #define MC_CMD_ERASE_INITIAL_NIC_SECRET_IN_LEN 0
19352
19353 /* MC_CMD_ERASE_INITIAL_NIC_SECRET_OUT msgresponse */
19354 #define MC_CMD_ERASE_INITIAL_NIC_SECRET_OUT_LEN 0
19355
19356
19357 /***********************************/
19358 /* MC_CMD_TSA_CONFIG
19359  * TSA adapter configuration operations. This command is used to prepare the
19360  * NIC for TSA binding.
19361  */
19362 #define MC_CMD_TSA_CONFIG 0x64
19363 #undef  MC_CMD_0x64_PRIVILEGE_CTG
19364
19365 #define MC_CMD_0x64_PRIVILEGE_CTG SRIOV_CTG_ADMIN
19366
19367 /* MC_CMD_TSA_CONFIG_IN msgrequest */
19368 #define MC_CMD_TSA_CONFIG_IN_LEN 4
19369 /* TSA configuration sub-operation code */
19370 #define MC_CMD_TSA_CONFIG_IN_OP_OFST 0
19371 #define MC_CMD_TSA_CONFIG_IN_OP_LEN 4
19372 /* enum: Append a single item to the tsa_config partition. Items will be
19373  * encrypted unless they are declared as non-sensitive. Returns
19374  * MC_CMD_ERR_EEXIST if the tag is already present.
19375  */
19376 #define MC_CMD_TSA_CONFIG_OP_APPEND 0x1
19377 /* enum: Reset the tsa_config partition to a clean state. */
19378 #define MC_CMD_TSA_CONFIG_OP_RESET 0x2
19379 /* enum: Read back a configured item from tsa_config partition. Returns
19380  * MC_CMD_ERR_ENOENT if the item doesn't exist, or MC_CMD_ERR_EPERM if the item
19381  * is declared as sensitive (i.e. is encrypted).
19382  */
19383 #define MC_CMD_TSA_CONFIG_OP_READ 0x3
19384
19385 /* MC_CMD_TSA_CONFIG_IN_APPEND msgrequest */
19386 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMIN 12
19387 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMAX 252
19388 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMAX_MCDI2 1020
19389 #define MC_CMD_TSA_CONFIG_IN_APPEND_LEN(num) (12+1*(num))
19390 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_NUM(len) (((len)-12)/1)
19391 /* TSA configuration sub-operation code. The value shall be
19392  * MC_CMD_TSA_CONFIG_OP_APPEND.
19393  */
19394 #define MC_CMD_TSA_CONFIG_IN_APPEND_OP_OFST 0
19395 #define MC_CMD_TSA_CONFIG_IN_APPEND_OP_LEN 4
19396 /* The tag to be appended */
19397 #define MC_CMD_TSA_CONFIG_IN_APPEND_TAG_OFST 4
19398 #define MC_CMD_TSA_CONFIG_IN_APPEND_TAG_LEN 4
19399 /* The length of the data in bytes */
19400 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENGTH_OFST 8
19401 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENGTH_LEN 4
19402 /* The item data */
19403 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_OFST 12
19404 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_LEN 1
19405 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MINNUM 0
19406 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MAXNUM 240
19407 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MAXNUM_MCDI2 1008
19408
19409 /* MC_CMD_TSA_CONFIG_OUT_APPEND msgresponse */
19410 #define MC_CMD_TSA_CONFIG_OUT_APPEND_LEN 0
19411
19412 /* MC_CMD_TSA_CONFIG_IN_RESET msgrequest */
19413 #define MC_CMD_TSA_CONFIG_IN_RESET_LEN 4
19414 /* TSA configuration sub-operation code. The value shall be
19415  * MC_CMD_TSA_CONFIG_OP_RESET.
19416  */
19417 #define MC_CMD_TSA_CONFIG_IN_RESET_OP_OFST 0
19418 #define MC_CMD_TSA_CONFIG_IN_RESET_OP_LEN 4
19419
19420 /* MC_CMD_TSA_CONFIG_OUT_RESET msgresponse */
19421 #define MC_CMD_TSA_CONFIG_OUT_RESET_LEN 0
19422
19423 /* MC_CMD_TSA_CONFIG_IN_READ msgrequest */
19424 #define MC_CMD_TSA_CONFIG_IN_READ_LEN 8
19425 /* TSA configuration sub-operation code. The value shall be
19426  * MC_CMD_TSA_CONFIG_OP_READ.
19427  */
19428 #define MC_CMD_TSA_CONFIG_IN_READ_OP_OFST 0
19429 #define MC_CMD_TSA_CONFIG_IN_READ_OP_LEN 4
19430 /* The tag to be read */
19431 #define MC_CMD_TSA_CONFIG_IN_READ_TAG_OFST 4
19432 #define MC_CMD_TSA_CONFIG_IN_READ_TAG_LEN 4
19433
19434 /* MC_CMD_TSA_CONFIG_OUT_READ msgresponse */
19435 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMIN 8
19436 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMAX 252
19437 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMAX_MCDI2 1020
19438 #define MC_CMD_TSA_CONFIG_OUT_READ_LEN(num) (8+1*(num))
19439 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_NUM(len) (((len)-8)/1)
19440 /* The tag that was read */
19441 #define MC_CMD_TSA_CONFIG_OUT_READ_TAG_OFST 0
19442 #define MC_CMD_TSA_CONFIG_OUT_READ_TAG_LEN 4
19443 /* The length of the data in bytes */
19444 #define MC_CMD_TSA_CONFIG_OUT_READ_LENGTH_OFST 4
19445 #define MC_CMD_TSA_CONFIG_OUT_READ_LENGTH_LEN 4
19446 /* The data of the item. */
19447 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_OFST 8
19448 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_LEN 1
19449 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MINNUM 0
19450 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MAXNUM 244
19451 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MAXNUM_MCDI2 1012
19452
19453 /* MC_TSA_IPV4_ITEM structuredef */
19454 #define MC_TSA_IPV4_ITEM_LEN 8
19455 /* Additional metadata describing the IP address information such as the
19456  * physical port number the address is being used on. Unused space in this
19457  * field is reserved for future expansion.
19458  */
19459 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_OFST 0
19460 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_LEN 4
19461 #define MC_TSA_IPV4_ITEM_PORT_IDX_LBN 0
19462 #define MC_TSA_IPV4_ITEM_PORT_IDX_WIDTH 8
19463 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_LBN 0
19464 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_WIDTH 32
19465 /* The IPv4 address in little endian byte order. */
19466 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_OFST 4
19467 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_LEN 4
19468 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_LBN 32
19469 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_WIDTH 32
19470
19471
19472 /***********************************/
19473 /* MC_CMD_TSA_IPADDR
19474  * TSA operations relating to the monitoring and expiry of local IP addresses
19475  * discovered by the controller. These commands are sent from a TSA controller
19476  * to a TSA adapter.
19477  */
19478 #define MC_CMD_TSA_IPADDR 0x65
19479 #undef  MC_CMD_0x65_PRIVILEGE_CTG
19480
19481 #define MC_CMD_0x65_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
19482
19483 /* MC_CMD_TSA_IPADDR_IN msgrequest */
19484 #define MC_CMD_TSA_IPADDR_IN_LEN 4
19485 /* Header containing information to identify which sub-operation of this
19486  * command to perform. The header contains a 16-bit op-code. Unused space in
19487  * this field is reserved for future expansion.
19488  */
19489 #define MC_CMD_TSA_IPADDR_IN_OP_HDR_OFST 0
19490 #define MC_CMD_TSA_IPADDR_IN_OP_HDR_LEN 4
19491 #define MC_CMD_TSA_IPADDR_IN_OP_LBN 0
19492 #define MC_CMD_TSA_IPADDR_IN_OP_WIDTH 16
19493 /* enum: Request that the adapter verifies that the IPv4 addresses supplied are
19494  * still in use by the host by sending ARP probes to the host. The MC does not
19495  * wait for a response to the probes and sends an MCDI response to the
19496  * controller once the probes have been sent to the host. The response to the
19497  * probes (if there are any) will be forwarded to the controller using
19498  * MC_CMD_TSA_INFO alerts.
19499  */
19500 #define MC_CMD_TSA_IPADDR_OP_VALIDATE_IPV4 0x1
19501 /* enum: Notify the adapter that one or more IPv4 addresses are no longer valid
19502  * for the host of the adapter. The adapter should remove the IPv4 addresses
19503  * from its local cache.
19504  */
19505 #define MC_CMD_TSA_IPADDR_OP_REMOVE_IPV4 0x2
19506
19507 /* MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4 msgrequest */
19508 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMIN 16
19509 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMAX 248
19510 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMAX_MCDI2 1016
19511 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LEN(num) (8+8*(num))
19512 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_NUM(len) (((len)-8)/8)
19513 /* Header containing information to identify which sub-operation of this
19514  * command to perform. The header contains a 16-bit op-code. Unused space in
19515  * this field is reserved for future expansion.
19516  */
19517 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_HDR_OFST 0
19518 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_HDR_LEN 4
19519 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_LBN 0
19520 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_WIDTH 16
19521 /* Number of IPv4 addresses to validate. */
19522 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_NUM_ITEMS_OFST 4
19523 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_NUM_ITEMS_LEN 4
19524 /* The IPv4 addresses to validate, in struct MC_TSA_IPV4_ITEM format. */
19525 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_OFST 8
19526 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LEN 8
19527 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LO_OFST 8
19528 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_HI_OFST 12
19529 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MINNUM 1
19530 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MAXNUM 30
19531 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MAXNUM_MCDI2 126
19532
19533 /* MC_CMD_TSA_IPADDR_OUT_VALIDATE_IPV4 msgresponse */
19534 #define MC_CMD_TSA_IPADDR_OUT_VALIDATE_IPV4_LEN 0
19535
19536 /* MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4 msgrequest */
19537 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMIN 16
19538 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMAX 248
19539 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMAX_MCDI2 1016
19540 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LEN(num) (8+8*(num))
19541 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_NUM(len) (((len)-8)/8)
19542 /* Header containing information to identify which sub-operation of this
19543  * command to perform. The header contains a 16-bit op-code. Unused space in
19544  * this field is reserved for future expansion.
19545  */
19546 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_HDR_OFST 0
19547 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_HDR_LEN 4
19548 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_LBN 0
19549 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_WIDTH 16
19550 /* Number of IPv4 addresses to remove. */
19551 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_NUM_ITEMS_OFST 4
19552 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_NUM_ITEMS_LEN 4
19553 /* The IPv4 addresses that have expired, in struct MC_TSA_IPV4_ITEM format. */
19554 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_OFST 8
19555 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LEN 8
19556 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LO_OFST 8
19557 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_HI_OFST 12
19558 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MINNUM 1
19559 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MAXNUM 30
19560 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MAXNUM_MCDI2 126
19561
19562 /* MC_CMD_TSA_IPADDR_OUT_REMOVE_IPV4 msgresponse */
19563 #define MC_CMD_TSA_IPADDR_OUT_REMOVE_IPV4_LEN 0
19564
19565
19566 /***********************************/
19567 /* MC_CMD_SECURE_NIC_INFO
19568  * Get secure NIC information. While many of the features reported by these
19569  * commands are related to TSA, they must be supported in firmware where TSA is
19570  * disabled.
19571  */
19572 #define MC_CMD_SECURE_NIC_INFO 0x132
19573 #undef  MC_CMD_0x132_PRIVILEGE_CTG
19574
19575 #define MC_CMD_0x132_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19576
19577 /* MC_CMD_SECURE_NIC_INFO_IN msgrequest */
19578 #define MC_CMD_SECURE_NIC_INFO_IN_LEN 4
19579 /* sub-operation code info */
19580 #define MC_CMD_SECURE_NIC_INFO_IN_OP_HDR_OFST 0
19581 #define MC_CMD_SECURE_NIC_INFO_IN_OP_HDR_LEN 4
19582 #define MC_CMD_SECURE_NIC_INFO_IN_OP_LBN 0
19583 #define MC_CMD_SECURE_NIC_INFO_IN_OP_WIDTH 16
19584 /* enum: Get the status of various security settings, all signed along with a
19585  * challenge chosen by the host.
19586  */
19587 #define MC_CMD_SECURE_NIC_INFO_OP_STATUS 0x0
19588
19589 /* MC_CMD_SECURE_NIC_INFO_IN_STATUS msgrequest */
19590 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_LEN 24
19591 /* sub-operation code, must be MC_CMD_SECURE_NIC_INFO_OP_STATUS */
19592 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_OP_HDR_OFST 0
19593 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_OP_HDR_LEN 4
19594 /* Type of key to be used to sign response. */
19595 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_KEY_TYPE_OFST 4
19596 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_KEY_TYPE_LEN 4
19597 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_UNUSED 0x0 /* enum */
19598 /* enum: Solarflare adapter authentication key, installed by Manftest. */
19599 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_SF_ADAPTER_AUTH 0x1
19600 /* enum: TSA binding key, installed after adapter is bound to a TSA controller.
19601  * This is not supported in firmware which does not support TSA.
19602  */
19603 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_TSA_BINDING 0x2
19604 /* enum: Customer adapter authentication key. Installed by the customer in the
19605  * field, but otherwise similar to the Solarflare adapter authentication key.
19606  */
19607 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CUSTOMER_ADAPTER_AUTH 0x3
19608 /* Random challenge generated by the host. */
19609 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CHALLENGE_OFST 8
19610 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CHALLENGE_LEN 16
19611
19612 /* MC_CMD_SECURE_NIC_INFO_OUT_STATUS msgresponse */
19613 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_LEN 420
19614 /* Length of the signature in MSG_SIGNATURE. */
19615 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN_OFST 0
19616 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN_LEN 4
19617 /* Signature over the message, starting at MESSAGE_TYPE and continuing to the
19618  * end of the MCDI response, allowing the message format to be extended. The
19619  * signature uses ECDSA 384 encoding in ASN.1 format. It has variable length,
19620  * with a maximum of 384 bytes.
19621  */
19622 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_OFST 4
19623 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN 384
19624 /* Enum value indicating the type of response. This protects against chosen
19625  * message attacks. The enum values are random rather than sequential to make
19626  * it unlikely that values will be reused should other commands in a different
19627  * namespace need to create signed messages.
19628  */
19629 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MESSAGE_TYPE_OFST 388
19630 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MESSAGE_TYPE_LEN 4
19631 /* enum: Message type value for the response to a
19632  * MC_CMD_SECURE_NIC_INFO_IN_STATUS message.
19633  */
19634 #define MC_CMD_SECURE_NIC_INFO_STATUS 0xdb4
19635 /* The challenge provided by the host in the MC_CMD_SECURE_NIC_INFO_IN_STATUS
19636  * message
19637  */
19638 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_CHALLENGE_OFST 392
19639 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_CHALLENGE_LEN 16
19640 /* The first 32 bits of XPM memory, which include security and flag bits, die
19641  * ID and chip ID revision. The meaning of these bits is defined in
19642  * mc/include/mc/xpm.h in the firmwaresrc repository.
19643  */
19644 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_XPM_STATUS_BITS_OFST 408
19645 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_XPM_STATUS_BITS_LEN 4
19646 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_A_OFST 412
19647 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_A_LEN 2
19648 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_B_OFST 414
19649 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_B_LEN 2
19650 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_C_OFST 416
19651 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_C_LEN 2
19652 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_D_OFST 418
19653 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_D_LEN 2
19654
19655
19656 /***********************************/
19657 /* MC_CMD_TSA_TEST
19658  * A simple ping-pong command just to test the adapter<>controller MCDI
19659  * communication channel. This command makes not changes to the TSA adapter's
19660  * internal state. It is used by the controller just to verify that the MCDI
19661  * communication channel is working fine. This command takes no additonal
19662  * parameters in request or response.
19663  */
19664 #define MC_CMD_TSA_TEST 0x125
19665 #undef  MC_CMD_0x125_PRIVILEGE_CTG
19666
19667 #define MC_CMD_0x125_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
19668
19669 /* MC_CMD_TSA_TEST_IN msgrequest */
19670 #define MC_CMD_TSA_TEST_IN_LEN 0
19671
19672 /* MC_CMD_TSA_TEST_OUT msgresponse */
19673 #define MC_CMD_TSA_TEST_OUT_LEN 0
19674
19675
19676 /***********************************/
19677 /* MC_CMD_TSA_RULESET_OVERRIDE
19678  * Override TSA ruleset that is currently active on the adapter. This operation
19679  * does not modify the ruleset itself. This operation provides a mechanism to
19680  * apply an allow-all or deny-all operation on all packets, thereby completely
19681  * ignoring the rule-set configured on the adapter. The main purpose of this
19682  * operation is to provide a deterministic state to the TSA firewall during
19683  * rule-set transitions.
19684  */
19685 #define MC_CMD_TSA_RULESET_OVERRIDE 0x12a
19686 #undef  MC_CMD_0x12a_PRIVILEGE_CTG
19687
19688 #define MC_CMD_0x12a_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
19689
19690 /* MC_CMD_TSA_RULESET_OVERRIDE_IN msgrequest */
19691 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_LEN 4
19692 /* The override state to apply. */
19693 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_STATE_OFST 0
19694 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_STATE_LEN 4
19695 /* enum: No override in place - the existing ruleset is in operation. */
19696 #define MC_CMD_TSA_RULESET_OVERRIDE_NONE 0x0
19697 /* enum: Block all packets seen on all datapath channel except those packets
19698  * required for basic configuration of the TSA NIC such as ARPs and TSA-
19699  * communication traffic. Such exceptional traffic is handled differently
19700  * compared to TSA rulesets.
19701  */
19702 #define MC_CMD_TSA_RULESET_OVERRIDE_BLOCK 0x1
19703 /* enum: Allow all packets through all datapath channel. The TSA adapter
19704  * behaves like a normal NIC without any firewalls.
19705  */
19706 #define MC_CMD_TSA_RULESET_OVERRIDE_ALLOW 0x2
19707
19708 /* MC_CMD_TSA_RULESET_OVERRIDE_OUT msgresponse */
19709 #define MC_CMD_TSA_RULESET_OVERRIDE_OUT_LEN 0
19710
19711
19712 /***********************************/
19713 /* MC_CMD_TSAC_REQUEST
19714  * Generic command to send requests from a TSA controller to a TSA adapter.
19715  * Specific usage is determined by the TYPE field.
19716  */
19717 #define MC_CMD_TSAC_REQUEST 0x12b
19718 #undef  MC_CMD_0x12b_PRIVILEGE_CTG
19719
19720 #define MC_CMD_0x12b_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
19721
19722 /* MC_CMD_TSAC_REQUEST_IN msgrequest */
19723 #define MC_CMD_TSAC_REQUEST_IN_LEN 4
19724 /* The type of request from the controller. */
19725 #define MC_CMD_TSAC_REQUEST_IN_TYPE_OFST 0
19726 #define MC_CMD_TSAC_REQUEST_IN_TYPE_LEN 4
19727 /* enum: Request the adapter to resend localIP information from it's cache. The
19728  * command does not return any IP address information; IP addresses are sent as
19729  * TSA notifications as descibed in MC_CMD_TSA_INFO_IN_LOCAL_IP.
19730  */
19731 #define MC_CMD_TSAC_REQUEST_LOCALIP 0x0
19732
19733 /* MC_CMD_TSAC_REQUEST_OUT msgresponse */
19734 #define MC_CMD_TSAC_REQUEST_OUT_LEN 0
19735
19736
19737 /***********************************/
19738 /* MC_CMD_SUC_VERSION
19739  * Get the version of the SUC
19740  */
19741 #define MC_CMD_SUC_VERSION 0x134
19742 #undef  MC_CMD_0x134_PRIVILEGE_CTG
19743
19744 #define MC_CMD_0x134_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19745
19746 /* MC_CMD_SUC_VERSION_IN msgrequest */
19747 #define MC_CMD_SUC_VERSION_IN_LEN 0
19748
19749 /* MC_CMD_SUC_VERSION_OUT msgresponse */
19750 #define MC_CMD_SUC_VERSION_OUT_LEN 24
19751 /* The SUC firmware version as four numbers - a.b.c.d */
19752 #define MC_CMD_SUC_VERSION_OUT_VERSION_OFST 0
19753 #define MC_CMD_SUC_VERSION_OUT_VERSION_LEN 4
19754 #define MC_CMD_SUC_VERSION_OUT_VERSION_NUM 4
19755 /* The date, in seconds since the Unix epoch, when the firmware image was
19756  * built.
19757  */
19758 #define MC_CMD_SUC_VERSION_OUT_BUILD_DATE_OFST 16
19759 #define MC_CMD_SUC_VERSION_OUT_BUILD_DATE_LEN 4
19760 /* The ID of the SUC chip. This is specific to the platform but typically
19761  * indicates family, memory sizes etc. See SF-116728-SW for further details.
19762  */
19763 #define MC_CMD_SUC_VERSION_OUT_CHIP_ID_OFST 20
19764 #define MC_CMD_SUC_VERSION_OUT_CHIP_ID_LEN 4
19765
19766 /* MC_CMD_SUC_BOOT_VERSION_IN msgrequest: Get the version of the SUC boot
19767  * loader.
19768  */
19769 #define MC_CMD_SUC_BOOT_VERSION_IN_LEN 4
19770 #define MC_CMD_SUC_BOOT_VERSION_IN_MAGIC_OFST 0
19771 #define MC_CMD_SUC_BOOT_VERSION_IN_MAGIC_LEN 4
19772 /* enum: Requests the SUC boot version. */
19773 #define MC_CMD_SUC_VERSION_GET_BOOT_VERSION 0xb007700b
19774
19775 /* MC_CMD_SUC_BOOT_VERSION_OUT msgresponse */
19776 #define MC_CMD_SUC_BOOT_VERSION_OUT_LEN 4
19777 /* The SUC boot version */
19778 #define MC_CMD_SUC_BOOT_VERSION_OUT_VERSION_OFST 0
19779 #define MC_CMD_SUC_BOOT_VERSION_OUT_VERSION_LEN 4
19780
19781
19782 /***********************************/
19783 /* MC_CMD_SUC_MANFTEST
19784  * Operations to support manftest on SUC based systems.
19785  */
19786 #define MC_CMD_SUC_MANFTEST 0x135
19787 #undef  MC_CMD_0x135_PRIVILEGE_CTG
19788
19789 #define MC_CMD_0x135_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
19790
19791 /* MC_CMD_SUC_MANFTEST_IN msgrequest */
19792 #define MC_CMD_SUC_MANFTEST_IN_LEN 4
19793 /* The manftest operation to be performed. */
19794 #define MC_CMD_SUC_MANFTEST_IN_OP_OFST 0
19795 #define MC_CMD_SUC_MANFTEST_IN_OP_LEN 4
19796 /* enum: Read serial number and use count. */
19797 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ 0x0
19798 /* enum: Update use count on wearout adapter. */
19799 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE 0x1
19800 /* enum: Start an ADC calibration. */
19801 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START 0x2
19802 /* enum: Read the status of an ADC calibration. */
19803 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS 0x3
19804 /* enum: Read the results of an ADC calibration. */
19805 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT 0x4
19806 /* enum: Read the PCIe configuration. */
19807 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ 0x5
19808 /* enum: Write the PCIe configuration. */
19809 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE 0x6
19810 /* enum: Write FRU information to SUC. The FRU information is taken from the
19811  * FRU_INFORMATION partition. Attempts to write to read-only FRUs are rejected.
19812  */
19813 #define MC_CMD_SUC_MANFTEST_FRU_WRITE 0x7
19814
19815 /* MC_CMD_SUC_MANFTEST_OUT msgresponse */
19816 #define MC_CMD_SUC_MANFTEST_OUT_LEN 0
19817
19818 /* MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN msgrequest */
19819 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_LEN 4
19820 /* The manftest operation to be performed. This must be
19821  * MC_CMD_SUC_MANFTEST_WEAROUT_READ.
19822  */
19823 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_OP_OFST 0
19824 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_OP_LEN 4
19825
19826 /* MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT msgresponse */
19827 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_LEN 20
19828 /* The serial number of the wearout adapter, see SF-112717-PR for format. */
19829 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_SERIAL_NUMBER_OFST 0
19830 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_SERIAL_NUMBER_LEN 16
19831 /* The use count of the wearout adapter. */
19832 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_USE_COUNT_OFST 16
19833 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_USE_COUNT_LEN 4
19834
19835 /* MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN msgrequest */
19836 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_LEN 4
19837 /* The manftest operation to be performed. This must be
19838  * MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE.
19839  */
19840 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_OP_OFST 0
19841 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_OP_LEN 4
19842
19843 /* MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_OUT msgresponse */
19844 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_OUT_LEN 0
19845
19846 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN msgrequest */
19847 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_LEN 4
19848 /* The manftest operation to be performed. This must be
19849  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START.
19850  */
19851 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_OP_OFST 0
19852 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_OP_LEN 4
19853
19854 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_OUT msgresponse */
19855 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_OUT_LEN 0
19856
19857 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN msgrequest */
19858 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_LEN 4
19859 /* The manftest operation to be performed. This must be
19860  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS.
19861  */
19862 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_OP_OFST 0
19863 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_OP_LEN 4
19864
19865 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT msgresponse */
19866 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_LEN 4
19867 /* The combined status of the calibration operation. */
19868 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FLAGS_OFST 0
19869 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FLAGS_LEN 4
19870 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_CALIBRATING_LBN 0
19871 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_CALIBRATING_WIDTH 1
19872 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FAILED_LBN 1
19873 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FAILED_WIDTH 1
19874 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_RESULT_LBN 2
19875 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_RESULT_WIDTH 4
19876 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_INDEX_LBN 6
19877 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_INDEX_WIDTH 2
19878
19879 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN msgrequest */
19880 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_LEN 4
19881 /* The manftest operation to be performed. This must be
19882  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT.
19883  */
19884 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_OP_OFST 0
19885 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_OP_LEN 4
19886
19887 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT msgresponse */
19888 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_LEN 12
19889 /* The set of calibration results. */
19890 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_OFST 0
19891 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_LEN 4
19892 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_NUM 3
19893
19894 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN msgrequest */
19895 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_LEN 4
19896 /* The manftest operation to be performed. This must be
19897  * MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ.
19898  */
19899 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_OP_OFST 0
19900 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_OP_LEN 4
19901
19902 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT msgresponse */
19903 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_LEN 4
19904 /* The PCIe vendor ID. */
19905 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_VENDOR_ID_OFST 0
19906 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_VENDOR_ID_LEN 2
19907 /* The PCIe device ID. */
19908 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_DEVICE_ID_OFST 2
19909 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_DEVICE_ID_LEN 2
19910
19911 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN msgrequest */
19912 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_LEN 8
19913 /* The manftest operation to be performed. This must be
19914  * MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE.
19915  */
19916 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_OP_OFST 0
19917 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_OP_LEN 4
19918 /* The PCIe vendor ID. */
19919 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_VENDOR_ID_OFST 4
19920 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_VENDOR_ID_LEN 2
19921 /* The PCIe device ID. */
19922 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_DEVICE_ID_OFST 6
19923 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_DEVICE_ID_LEN 2
19924
19925 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_OUT msgresponse */
19926 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_OUT_LEN 0
19927
19928 /* MC_CMD_SUC_MANFTEST_FRU_WRITE_IN msgrequest */
19929 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_LEN 4
19930 /* The manftest operation to be performed. This must be
19931  * MC_CMD_SUC_MANFTEST_FRU_WRITE
19932  */
19933 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_OP_OFST 0
19934 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_OP_LEN 4
19935
19936 /* MC_CMD_SUC_MANFTEST_FRU_WRITE_OUT msgresponse */
19937 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_OUT_LEN 0
19938
19939
19940 /***********************************/
19941 /* MC_CMD_GET_CERTIFICATE
19942  * Request a certificate.
19943  */
19944 #define MC_CMD_GET_CERTIFICATE 0x12c
19945 #undef  MC_CMD_0x12c_PRIVILEGE_CTG
19946
19947 #define MC_CMD_0x12c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19948
19949 /* MC_CMD_GET_CERTIFICATE_IN msgrequest */
19950 #define MC_CMD_GET_CERTIFICATE_IN_LEN 8
19951 /* Type of the certificate to be retrieved. */
19952 #define MC_CMD_GET_CERTIFICATE_IN_TYPE_OFST 0
19953 #define MC_CMD_GET_CERTIFICATE_IN_TYPE_LEN 4
19954 #define MC_CMD_GET_CERTIFICATE_IN_UNUSED 0x0 /* enum */
19955 #define MC_CMD_GET_CERTIFICATE_IN_AAC 0x1 /* enum */
19956 /* enum: Adapter Authentication Certificate (AAC). The AAC is unique to each
19957  * adapter and is used to verify its authenticity. It is installed by Manftest.
19958  */
19959 #define MC_CMD_GET_CERTIFICATE_IN_ADAPTER_AUTH 0x1
19960 #define MC_CMD_GET_CERTIFICATE_IN_AASC 0x2 /* enum */
19961 /* enum: Adapter Authentication Signing Certificate (AASC). The AASC is shared
19962  * by a group of adapters (typically a purchase order) and is used to verify
19963  * the validity of AAC along with the SF root certificate. It is installed by
19964  * Manftest.
19965  */
19966 #define MC_CMD_GET_CERTIFICATE_IN_ADAPTER_AUTH_SIGNING 0x2
19967 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_AAC 0x3 /* enum */
19968 /* enum: Customer Adapter Authentication Certificate. The Customer AAC is
19969  * unique to each adapter and is used to verify its authenticity in cases where
19970  * either the AAC is not installed or a customer desires to use their own
19971  * certificate chain. It is installed by the customer.
19972  */
19973 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_ADAPTER_AUTH 0x3
19974 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_AASC 0x4 /* enum */
19975 /* enum: Customer Adapter Authentication Certificate. The Customer AASC is
19976  * shared by a group of adapters and is used to verify the validity of the
19977  * Customer AAC along with the customers root certificate. It is installed by
19978  * the customer.
19979  */
19980 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_ADAPTER_AUTH_SIGNING 0x4
19981 /* Offset, measured in bytes, relative to the start of the certificate data
19982  * from which the certificate is to be retrieved.
19983  */
19984 #define MC_CMD_GET_CERTIFICATE_IN_OFFSET_OFST 4
19985 #define MC_CMD_GET_CERTIFICATE_IN_OFFSET_LEN 4
19986
19987 /* MC_CMD_GET_CERTIFICATE_OUT msgresponse */
19988 #define MC_CMD_GET_CERTIFICATE_OUT_LENMIN 13
19989 #define MC_CMD_GET_CERTIFICATE_OUT_LENMAX 252
19990 #define MC_CMD_GET_CERTIFICATE_OUT_LENMAX_MCDI2 1020
19991 #define MC_CMD_GET_CERTIFICATE_OUT_LEN(num) (12+1*(num))
19992 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_NUM(len) (((len)-12)/1)
19993 /* Type of the certificate. */
19994 #define MC_CMD_GET_CERTIFICATE_OUT_TYPE_OFST 0
19995 #define MC_CMD_GET_CERTIFICATE_OUT_TYPE_LEN 4
19996 /*            Enum values, see field(s): */
19997 /*               MC_CMD_GET_CERTIFICATE_IN/TYPE */
19998 /* Offset, measured in bytes, relative to the start of the certificate data
19999  * from which data in this message starts.
20000  */
20001 #define MC_CMD_GET_CERTIFICATE_OUT_OFFSET_OFST 4
20002 #define MC_CMD_GET_CERTIFICATE_OUT_OFFSET_LEN 4
20003 /* Total length of the certificate data. */
20004 #define MC_CMD_GET_CERTIFICATE_OUT_TOTAL_LENGTH_OFST 8
20005 #define MC_CMD_GET_CERTIFICATE_OUT_TOTAL_LENGTH_LEN 4
20006 /* The certificate data. */
20007 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_OFST 12
20008 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_LEN 1
20009 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_MINNUM 1
20010 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_MAXNUM 240
20011 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_MAXNUM_MCDI2 1008
20012
20013
20014 /***********************************/
20015 /* MC_CMD_GET_NIC_GLOBAL
20016  * Get a global value which applies to all PCI functions
20017  */
20018 #define MC_CMD_GET_NIC_GLOBAL 0x12d
20019 #undef  MC_CMD_0x12d_PRIVILEGE_CTG
20020
20021 #define MC_CMD_0x12d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
20022
20023 /* MC_CMD_GET_NIC_GLOBAL_IN msgrequest */
20024 #define MC_CMD_GET_NIC_GLOBAL_IN_LEN 4
20025 /* Key to request value for, see enum values in MC_CMD_SET_NIC_GLOBAL. If the
20026  * given key is unknown to the current firmware, the call will fail with
20027  * ENOENT.
20028  */
20029 #define MC_CMD_GET_NIC_GLOBAL_IN_KEY_OFST 0
20030 #define MC_CMD_GET_NIC_GLOBAL_IN_KEY_LEN 4
20031
20032 /* MC_CMD_GET_NIC_GLOBAL_OUT msgresponse */
20033 #define MC_CMD_GET_NIC_GLOBAL_OUT_LEN 4
20034 /* Value of requested key, see key descriptions below. */
20035 #define MC_CMD_GET_NIC_GLOBAL_OUT_VALUE_OFST 0
20036 #define MC_CMD_GET_NIC_GLOBAL_OUT_VALUE_LEN 4
20037
20038
20039 /***********************************/
20040 /* MC_CMD_SET_NIC_GLOBAL
20041  * Set a global value which applies to all PCI functions. Most global values
20042  * can only be changed under specific conditions, and this call will return an
20043  * appropriate error otherwise (see key descriptions).
20044  */
20045 #define MC_CMD_SET_NIC_GLOBAL 0x12e
20046 #undef  MC_CMD_0x12e_PRIVILEGE_CTG
20047
20048 #define MC_CMD_0x12e_PRIVILEGE_CTG SRIOV_CTG_ADMIN
20049
20050 /* MC_CMD_SET_NIC_GLOBAL_IN msgrequest */
20051 #define MC_CMD_SET_NIC_GLOBAL_IN_LEN 8
20052 /* Key to change value of. Firmware will return ENOENT for keys it doesn't know
20053  * about.
20054  */
20055 #define MC_CMD_SET_NIC_GLOBAL_IN_KEY_OFST 0
20056 #define MC_CMD_SET_NIC_GLOBAL_IN_KEY_LEN 4
20057 /* enum: Request switching the datapath firmware sub-variant. Currently only
20058  * useful when running the DPDK f/w variant. See key values below, and the DPDK
20059  * section of the EF10 Driver Writers Guide. Note that any driver attaching
20060  * with the SUBVARIANT_AWARE flag cleared is implicitly considered as a request
20061  * to switch back to the default sub-variant, and will thus reset this value.
20062  * If a sub-variant switch happens, all other PCI functions will get their
20063  * resources reset (they will see an MC reboot).
20064  */
20065 #define MC_CMD_SET_NIC_GLOBAL_IN_FIRMWARE_SUBVARIANT 0x1
20066 /* New value to set, see key descriptions above. */
20067 #define MC_CMD_SET_NIC_GLOBAL_IN_VALUE_OFST 4
20068 #define MC_CMD_SET_NIC_GLOBAL_IN_VALUE_LEN 4
20069 /* enum: Only if KEY = FIRMWARE_SUBVARIANT. Default sub-variant with support
20070  * for maximum features for the current f/w variant. A request from a
20071  * privileged function to set this particular value will always succeed.
20072  */
20073 #define MC_CMD_SET_NIC_GLOBAL_IN_FW_SUBVARIANT_DEFAULT 0x0
20074 /* enum: Only if KEY = FIRMWARE_SUBVARIANT. Increases packet rate at the cost
20075  * of not supporting any TX checksum offloads. Only supported when running some
20076  * f/w variants, others will return ENOTSUP (as reported by the homonymous bit
20077  * in MC_CMD_GET_CAPABILITIES_V2). Can only be set when no other drivers are
20078  * attached, and the calling driver must have no resources allocated. See the
20079  * DPDK section of the EF10 Driver Writers Guide for a more detailed
20080  * description with possible error codes.
20081  */
20082 #define MC_CMD_SET_NIC_GLOBAL_IN_FW_SUBVARIANT_NO_TX_CSUM 0x1
20083
20084
20085 /***********************************/
20086 /* MC_CMD_LTSSM_TRACE_POLL
20087  * Medford2 hardware has support for logging all LTSSM state transitions to a
20088  * hardware buffer. When built with WITH_LTSSM_TRACE=1, the firmware will
20089  * periodially dump the contents of this hardware buffer to an internal
20090  * firmware buffer for later extraction.
20091  */
20092 #define MC_CMD_LTSSM_TRACE_POLL 0x12f
20093 #undef  MC_CMD_0x12f_PRIVILEGE_CTG
20094
20095 #define MC_CMD_0x12f_PRIVILEGE_CTG SRIOV_CTG_ADMIN
20096
20097 /* MC_CMD_LTSSM_TRACE_POLL_IN msgrequest: Read transitions from the firmware
20098  * internal buffer.
20099  */
20100 #define MC_CMD_LTSSM_TRACE_POLL_IN_LEN 4
20101 /* The maximum number of row that the caller can accept. The format of each row
20102  * is defined in MC_CMD_LTSSM_TRACE_POLL_OUT.
20103  */
20104 #define MC_CMD_LTSSM_TRACE_POLL_IN_MAX_ROW_COUNT_OFST 0
20105 #define MC_CMD_LTSSM_TRACE_POLL_IN_MAX_ROW_COUNT_LEN 4
20106
20107 /* MC_CMD_LTSSM_TRACE_POLL_OUT msgresponse */
20108 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LENMIN 16
20109 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LENMAX 248
20110 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LENMAX_MCDI2 1016
20111 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LEN(num) (8+8*(num))
20112 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_NUM(len) (((len)-8)/8)
20113 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FLAGS_OFST 0
20114 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FLAGS_LEN 4
20115 #define MC_CMD_LTSSM_TRACE_POLL_OUT_HW_BUFFER_OVERFLOW_LBN 0
20116 #define MC_CMD_LTSSM_TRACE_POLL_OUT_HW_BUFFER_OVERFLOW_WIDTH 1
20117 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FW_BUFFER_OVERFLOW_LBN 1
20118 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FW_BUFFER_OVERFLOW_WIDTH 1
20119 #define MC_CMD_LTSSM_TRACE_POLL_OUT_CONTINUES_LBN 31
20120 #define MC_CMD_LTSSM_TRACE_POLL_OUT_CONTINUES_WIDTH 1
20121 /* The number of rows present in this response. */
20122 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROW_COUNT_OFST 4
20123 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROW_COUNT_LEN 4
20124 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_OFST 8
20125 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_LEN 8
20126 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_LO_OFST 8
20127 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_HI_OFST 12
20128 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_MINNUM 0
20129 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_MAXNUM 30
20130 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_MAXNUM_MCDI2 126
20131 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LTSSM_STATE_LBN 0
20132 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LTSSM_STATE_WIDTH 6
20133 #define MC_CMD_LTSSM_TRACE_POLL_OUT_RDLH_LINK_UP_LBN 6
20134 #define MC_CMD_LTSSM_TRACE_POLL_OUT_RDLH_LINK_UP_WIDTH 1
20135 #define MC_CMD_LTSSM_TRACE_POLL_OUT_WAKE_N_LBN 7
20136 #define MC_CMD_LTSSM_TRACE_POLL_OUT_WAKE_N_WIDTH 1
20137 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_PS_LBN 8
20138 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_PS_WIDTH 24
20139 /* The time of the LTSSM transition. Times are reported as fractional
20140  * microseconds since MC boot (wrapping at 2^32us). The fractional part is
20141  * reported in picoseconds. 0 <= TIMESTAMP_PS < 1000000 timestamp in seconds =
20142  * ((TIMESTAMP_US + TIMESTAMP_PS / 1000000) / 1000000)
20143  */
20144 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_US_OFST 12
20145 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_US_LEN 4
20146
20147
20148 /***********************************/
20149 /* MC_CMD_TELEMETRY_ENABLE
20150  * This command enables telemetry processing of packets, allowing a remote host
20151  * to gather information and analytics passing on the card. Enabling telemetry
20152  * will have a performance cost. Not supported on all hardware and datapath
20153  * variants. As of writing, only supported on Medford2 running full-featured
20154  * firmware variant.
20155  */
20156 #define MC_CMD_TELEMETRY_ENABLE 0x138
20157 #undef  MC_CMD_0x138_PRIVILEGE_CTG
20158
20159 #define MC_CMD_0x138_PRIVILEGE_CTG SRIOV_CTG_ADMIN
20160
20161 /* MC_CMD_TELEMETRY_ENABLE_IN msgrequest */
20162 #define MC_CMD_TELEMETRY_ENABLE_IN_LEN 4
20163 #define MC_CMD_TELEMETRY_ENABLE_IN_STATE_OFST 0
20164 #define MC_CMD_TELEMETRY_ENABLE_IN_STATE_LEN 4
20165 /* enum: Disables telemetry functionality, returns the card to default
20166  * behaviour of the configured datapath variant.
20167  */
20168 #define MC_CMD_TELEMETRY_ENABLE_IN_DISABLE 0x0
20169 /* enum: Enables telemetry functionality on the currently configured datapath
20170  * variant if supported.
20171  */
20172 #define MC_CMD_TELEMETRY_ENABLE_IN_ENABLE 0x1
20173
20174 /* MC_CMD_TELEMETRY_ENABLE_OUT msgresponse */
20175 #define MC_CMD_TELEMETRY_ENABLE_OUT_LEN 0
20176
20177 /* TELEMETRY_CONFIG structuredef */
20178 #define TELEMETRY_CONFIG_LEN 36
20179 /* Bitfields to identify the list of config parameters included in the command.
20180  * A bit-value of 1 indicates that the relevant config parameter field is
20181  * valid; 0 indicates invalid and the config parameter field must be ignored by
20182  * firmware. Firmware may however apply some default values for certain
20183  * parameters.
20184  */
20185 #define TELEMETRY_CONFIG_FLAGS_OFST 0
20186 #define TELEMETRY_CONFIG_FLAGS_LEN 4
20187 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_VALID_LBN 0
20188 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_VALID_WIDTH 1
20189 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_VALID_LBN 1
20190 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_VALID_WIDTH 1
20191 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_VALID_LBN 2
20192 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_VALID_WIDTH 1
20193 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_VALID_LBN 3
20194 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_VALID_WIDTH 1
20195 #define TELEMETRY_CONFIG_RESERVED1_LBN 4
20196 #define TELEMETRY_CONFIG_RESERVED1_WIDTH 28
20197 #define TELEMETRY_CONFIG_FLAGS_LBN 0
20198 #define TELEMETRY_CONFIG_FLAGS_WIDTH 32
20199 /* Collector IPv4/IPv6 address to which latency measurements are forwarded from
20200  * the adapter (as bytes in network order; set last 12 bytes to 0 for IPv4
20201  * address).
20202  */
20203 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_OFST 4
20204 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_LEN 16
20205 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_LBN 32
20206 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_WIDTH 128
20207 /* Collector Port number to which latency measurements are forwarded from the
20208  * adapter (as bytes in network order).
20209  */
20210 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_OFST 20
20211 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_LEN 2
20212 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_LBN 160
20213 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_WIDTH 16
20214 /* Unused - set to 0. */
20215 #define TELEMETRY_CONFIG_RESERVED2_OFST 22
20216 #define TELEMETRY_CONFIG_RESERVED2_LEN 2
20217 #define TELEMETRY_CONFIG_RESERVED2_LBN 176
20218 #define TELEMETRY_CONFIG_RESERVED2_WIDTH 16
20219 /* MAC address of the collector (as bytes in network order). */
20220 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_MAC_ADDR_OFST 24
20221 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_MAC_ADDR_LEN 6
20222 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_MAC_ADDR_LBN 192
20223 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_MAC_ADDR_WIDTH 48
20224 /* Maximum number of latency measurements to be made on a telemetry flow. */
20225 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_OFST 30
20226 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_LEN 2
20227 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_LBN 240
20228 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_WIDTH 16
20229 /* Maximum duration for which a telemetry flow is monitored (in millisecs). */
20230 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_OFST 32
20231 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_LEN 4
20232 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_LBN 256
20233 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_WIDTH 32
20234
20235
20236 /***********************************/
20237 /* MC_CMD_TELEMETRY_CONFIG
20238  * This top-level command includes various sub-opcodes that are used to apply
20239  * (and read-back) telemetry related configuration parameters on the NIC.
20240  * Reference - SF-120569-SW Telemetry Firmware Design.
20241  */
20242 #define MC_CMD_TELEMETRY_CONFIG 0x139
20243 #undef  MC_CMD_0x139_PRIVILEGE_CTG
20244
20245 #define MC_CMD_0x139_PRIVILEGE_CTG SRIOV_CTG_ADMIN
20246
20247 /* MC_CMD_TELEMETRY_CONFIG_IN msgrequest */
20248 #define MC_CMD_TELEMETRY_CONFIG_IN_LEN 4
20249 /* Telemetry configuration sub-operation code */
20250 #define MC_CMD_TELEMETRY_CONFIG_IN_OP_OFST 0
20251 #define MC_CMD_TELEMETRY_CONFIG_IN_OP_LEN 4
20252 /* enum: Configure parameters for telemetry measurements. */
20253 #define MC_CMD_TELEMETRY_CONFIG_OP_SET 0x1
20254 /* enum: Read current values of parameters for telemetry measurements. */
20255 #define MC_CMD_TELEMETRY_CONFIG_OP_GET 0x2
20256
20257 /* MC_CMD_TELEMETRY_CONFIG_IN_SET msgrequest: This command configures the
20258  * parameters necessary for tcp-latency measurements. The adapter adds a filter
20259  * for every new tcp flow seen in both tx and rx directions and tracks the
20260  * telemetry measurements related to the flow in a tracking table. Entries in
20261  * the tracking table live as long as N measurements are made on the flow or
20262  * the flow has been in the tracking table for the maximum configured duration.
20263  * Telemetry measurements in this command refer to tcp-latency measurements for
20264  * data-to-ack latency as well as data-to-data latency. All telemetry
20265  * measurements are bundled into a UDP packet and forwarded to a collector
20266  * whose IP address is configured using this command.
20267  */
20268 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_LEN 40
20269 /* Telemetry configuration sub-operation code. Must be set to
20270  * MC_CMD_TELEMETRY_CONFIG_OP_SET.
20271  */
20272 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_OP_OFST 0
20273 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_OP_LEN 4
20274 /* struct of type TELEMETRY_CONFIG. */
20275 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_PARAMETERS_OFST 4
20276 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_PARAMETERS_LEN 36
20277
20278 /* MC_CMD_TELEMETRY_CONFIG_OUT_SET msgresponse */
20279 #define MC_CMD_TELEMETRY_CONFIG_OUT_SET_LEN 0
20280
20281 /* MC_CMD_TELEMETRY_CONFIG_IN_GET msgrequest: This command reads out the
20282  * current values of config parameters necessary for tcp-latency measurements.
20283  * See MC_CMD_TELEMETRY_SET_CONFIG for more information about the configuration
20284  * parameters.
20285  */
20286 #define MC_CMD_TELEMETRY_CONFIG_IN_GET_LEN 4
20287 /* Telemetry configuration sub-operation code. Must be set to
20288  * MC_CMD_TELEMETRY_CONFIG_OP_GET.
20289  */
20290 #define MC_CMD_TELEMETRY_CONFIG_IN_GET_OP_OFST 0
20291 #define MC_CMD_TELEMETRY_CONFIG_IN_GET_OP_LEN 4
20292
20293 /* MC_CMD_TELEMETRY_CONFIG_OUT_GET msgresponse */
20294 #define MC_CMD_TELEMETRY_CONFIG_OUT_GET_LEN 36
20295 /* struct of type TELEMETRY_CONFIG. */
20296 #define MC_CMD_TELEMETRY_CONFIG_OUT_GET_PARAMETERS_OFST 0
20297 #define MC_CMD_TELEMETRY_CONFIG_OUT_GET_PARAMETERS_LEN 36
20298
20299
20300 /***********************************/
20301 /* MC_CMD_GET_RX_PREFIX_ID
20302  * This command is part of the mechanism for configuring the format of the RX
20303  * packet prefix. It takes as input a bitmask of the fields the host would like
20304  * to be in the prefix. If the hardware supports RX prefixes with that
20305  * combination of fields, then this command returns a list of prefix-ids,
20306  * opaque identifiers suitable for use in the RX_PREFIX_ID field of a
20307  * MC_CMD_INIT_RXQ_V5_IN message. If the combination of fields is not
20308  * supported, returns ENOTSUP. If the firmware can't create any new prefix-ids
20309  * due to resource constraints, returns ENOSPC.
20310  */
20311 #define MC_CMD_GET_RX_PREFIX_ID 0x13b
20312 #undef  MC_CMD_0x13b_PRIVILEGE_CTG
20313
20314 #define MC_CMD_0x13b_PRIVILEGE_CTG SRIOV_CTG_GENERAL
20315
20316 /* MC_CMD_GET_RX_PREFIX_ID_IN msgrequest */
20317 #define MC_CMD_GET_RX_PREFIX_ID_IN_LEN 8
20318 /* Field bitmask. */
20319 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_OFST 0
20320 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_LEN 8
20321 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_LO_OFST 0
20322 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_HI_OFST 4
20323 #define MC_CMD_GET_RX_PREFIX_ID_IN_LENGTH_LBN 0
20324 #define MC_CMD_GET_RX_PREFIX_ID_IN_LENGTH_WIDTH 1
20325 #define MC_CMD_GET_RX_PREFIX_ID_IN_RSS_HASH_VALID_LBN 1
20326 #define MC_CMD_GET_RX_PREFIX_ID_IN_RSS_HASH_VALID_WIDTH 1
20327 #define MC_CMD_GET_RX_PREFIX_ID_IN_USER_FLAG_LBN 2
20328 #define MC_CMD_GET_RX_PREFIX_ID_IN_USER_FLAG_WIDTH 1
20329 #define MC_CMD_GET_RX_PREFIX_ID_IN_CLASS_LBN 3
20330 #define MC_CMD_GET_RX_PREFIX_ID_IN_CLASS_WIDTH 1
20331 #define MC_CMD_GET_RX_PREFIX_ID_IN_PARTIAL_TSTAMP_LBN 4
20332 #define MC_CMD_GET_RX_PREFIX_ID_IN_PARTIAL_TSTAMP_WIDTH 1
20333 #define MC_CMD_GET_RX_PREFIX_ID_IN_RSS_HASH_LBN 5
20334 #define MC_CMD_GET_RX_PREFIX_ID_IN_RSS_HASH_WIDTH 1
20335 #define MC_CMD_GET_RX_PREFIX_ID_IN_USER_MARK_LBN 6
20336 #define MC_CMD_GET_RX_PREFIX_ID_IN_USER_MARK_WIDTH 1
20337 #define MC_CMD_GET_RX_PREFIX_ID_IN_INGRESS_VPORT_LBN 7
20338 #define MC_CMD_GET_RX_PREFIX_ID_IN_INGRESS_VPORT_WIDTH 1
20339 #define MC_CMD_GET_RX_PREFIX_ID_IN_CSUM_FRAME_LBN 8
20340 #define MC_CMD_GET_RX_PREFIX_ID_IN_CSUM_FRAME_WIDTH 1
20341 #define MC_CMD_GET_RX_PREFIX_ID_IN_VLAN_STRIP_TCI_LBN 9
20342 #define MC_CMD_GET_RX_PREFIX_ID_IN_VLAN_STRIP_TCI_WIDTH 1
20343
20344 /* MC_CMD_GET_RX_PREFIX_ID_OUT msgresponse */
20345 #define MC_CMD_GET_RX_PREFIX_ID_OUT_LENMIN 8
20346 #define MC_CMD_GET_RX_PREFIX_ID_OUT_LENMAX 252
20347 #define MC_CMD_GET_RX_PREFIX_ID_OUT_LENMAX_MCDI2 1020
20348 #define MC_CMD_GET_RX_PREFIX_ID_OUT_LEN(num) (4+4*(num))
20349 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_NUM(len) (((len)-4)/4)
20350 /* Number of prefix-ids returned */
20351 #define MC_CMD_GET_RX_PREFIX_ID_OUT_NUM_RX_PREFIX_IDS_OFST 0
20352 #define MC_CMD_GET_RX_PREFIX_ID_OUT_NUM_RX_PREFIX_IDS_LEN 4
20353 /* Opaque prefix identifiers which can be passed into MC_CMD_INIT_RXQ_V5 or
20354  * MC_CMD_QUERY_PREFIX_ID
20355  */
20356 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_OFST 4
20357 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_LEN 4
20358 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_MINNUM 1
20359 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_MAXNUM 62
20360 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_MAXNUM_MCDI2 254
20361
20362 /* RX_PREFIX_FIELD_INFO structuredef: Information about a single RX prefix
20363  * field
20364  */
20365 #define RX_PREFIX_FIELD_INFO_LEN 4
20366 /* The offset of the field from the start of the prefix, in bits */
20367 #define RX_PREFIX_FIELD_INFO_OFFSET_BITS_OFST 0
20368 #define RX_PREFIX_FIELD_INFO_OFFSET_BITS_LEN 2
20369 #define RX_PREFIX_FIELD_INFO_OFFSET_BITS_LBN 0
20370 #define RX_PREFIX_FIELD_INFO_OFFSET_BITS_WIDTH 16
20371 /* The width of the field, in bits */
20372 #define RX_PREFIX_FIELD_INFO_WIDTH_BITS_OFST 2
20373 #define RX_PREFIX_FIELD_INFO_WIDTH_BITS_LEN 1
20374 #define RX_PREFIX_FIELD_INFO_WIDTH_BITS_LBN 16
20375 #define RX_PREFIX_FIELD_INFO_WIDTH_BITS_WIDTH 8
20376 /* The type of the field. These enum values are in the same order as the fields
20377  * in the MC_CMD_GET_RX_PREFIX_ID_IN bitmask
20378  */
20379 #define RX_PREFIX_FIELD_INFO_TYPE_OFST 3
20380 #define RX_PREFIX_FIELD_INFO_TYPE_LEN 1
20381 #define RX_PREFIX_FIELD_INFO_LENGTH 0x0 /* enum */
20382 #define RX_PREFIX_FIELD_INFO_RSS_HASH_VALID 0x1 /* enum */
20383 #define RX_PREFIX_FIELD_INFO_USER_FLAG 0x2 /* enum */
20384 #define RX_PREFIX_FIELD_INFO_CLASS 0x3 /* enum */
20385 #define RX_PREFIX_FIELD_INFO_PARTIAL_TSTAMP 0x4 /* enum */
20386 #define RX_PREFIX_FIELD_INFO_RSS_HASH 0x5 /* enum */
20387 #define RX_PREFIX_FIELD_INFO_USER_MARK 0x6 /* enum */
20388 #define RX_PREFIX_FIELD_INFO_INGRESS_VPORT 0x7 /* enum */
20389 #define RX_PREFIX_FIELD_INFO_CSUM_FRAME 0x8 /* enum */
20390 #define RX_PREFIX_FIELD_INFO_VLAN_STRIP_TCI 0x9 /* enum */
20391 #define RX_PREFIX_FIELD_INFO_TYPE_LBN 24
20392 #define RX_PREFIX_FIELD_INFO_TYPE_WIDTH 8
20393
20394 /* RX_PREFIX_FIXED_RESPONSE structuredef: Information about an RX prefix in
20395  * which every field has a fixed offset and width
20396  */
20397 #define RX_PREFIX_FIXED_RESPONSE_LENMIN 4
20398 #define RX_PREFIX_FIXED_RESPONSE_LENMAX 252
20399 #define RX_PREFIX_FIXED_RESPONSE_LENMAX_MCDI2 1020
20400 #define RX_PREFIX_FIXED_RESPONSE_LEN(num) (4+4*(num))
20401 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_NUM(len) (((len)-4)/4)
20402 /* Length of the RX prefix in bytes */
20403 #define RX_PREFIX_FIXED_RESPONSE_PREFIX_LENGTH_BYTES_OFST 0
20404 #define RX_PREFIX_FIXED_RESPONSE_PREFIX_LENGTH_BYTES_LEN 1
20405 #define RX_PREFIX_FIXED_RESPONSE_PREFIX_LENGTH_BYTES_LBN 0
20406 #define RX_PREFIX_FIXED_RESPONSE_PREFIX_LENGTH_BYTES_WIDTH 8
20407 /* Number of fields present in the prefix */
20408 #define RX_PREFIX_FIXED_RESPONSE_FIELD_COUNT_OFST 1
20409 #define RX_PREFIX_FIXED_RESPONSE_FIELD_COUNT_LEN 1
20410 #define RX_PREFIX_FIXED_RESPONSE_FIELD_COUNT_LBN 8
20411 #define RX_PREFIX_FIXED_RESPONSE_FIELD_COUNT_WIDTH 8
20412 #define RX_PREFIX_FIXED_RESPONSE_RESERVED_OFST 2
20413 #define RX_PREFIX_FIXED_RESPONSE_RESERVED_LEN 2
20414 #define RX_PREFIX_FIXED_RESPONSE_RESERVED_LBN 16
20415 #define RX_PREFIX_FIXED_RESPONSE_RESERVED_WIDTH 16
20416 /* Array of RX_PREFIX_FIELD_INFO structures, of length FIELD_COUNT */
20417 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_OFST 4
20418 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_LEN 4
20419 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_MINNUM 0
20420 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_MAXNUM 62
20421 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_MAXNUM_MCDI2 254
20422 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_LBN 32
20423 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_WIDTH 32
20424
20425
20426 /***********************************/
20427 /* MC_CMD_QUERY_RX_PREFIX_ID
20428  * This command takes an RX prefix id (obtained from MC_CMD_GET_RX_PREFIX_ID)
20429  * and returns a description of the RX prefix of packets delievered to an RXQ
20430  * created with that prefix id
20431  */
20432 #define MC_CMD_QUERY_RX_PREFIX_ID 0x13c
20433 #undef  MC_CMD_0x13c_PRIVILEGE_CTG
20434
20435 #define MC_CMD_0x13c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
20436
20437 /* MC_CMD_QUERY_RX_PREFIX_ID_IN msgrequest */
20438 #define MC_CMD_QUERY_RX_PREFIX_ID_IN_LEN 4
20439 /* Prefix id to query */
20440 #define MC_CMD_QUERY_RX_PREFIX_ID_IN_RX_PREFIX_ID_OFST 0
20441 #define MC_CMD_QUERY_RX_PREFIX_ID_IN_RX_PREFIX_ID_LEN 4
20442
20443 /* MC_CMD_QUERY_RX_PREFIX_ID_OUT msgresponse */
20444 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_LENMIN 4
20445 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_LENMAX 252
20446 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_LENMAX_MCDI2 1020
20447 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_LEN(num) (4+1*(num))
20448 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_NUM(len) (((len)-4)/1)
20449 /* An enum describing the structure of this response. */
20450 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_TYPE_OFST 0
20451 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_TYPE_LEN 1
20452 /* enum: The response is of format RX_PREFIX_FIXED_RESPONSE */
20453 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_TYPE_FIXED 0x0
20454 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESERVED_OFST 1
20455 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESERVED_LEN 3
20456 /* The response. Its format is as defined by the RESPONSE_TYPE value */
20457 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_OFST 4
20458 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_LEN 1
20459 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_MINNUM 0
20460 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_MAXNUM 248
20461 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_MAXNUM_MCDI2 1016
20462
20463
20464 /***********************************/
20465 /* MC_CMD_BUNDLE
20466  * A command to perform various bundle-related operations on insecure cards.
20467  */
20468 #define MC_CMD_BUNDLE 0x13d
20469 #undef  MC_CMD_0x13d_PRIVILEGE_CTG
20470
20471 #define MC_CMD_0x13d_PRIVILEGE_CTG SRIOV_CTG_INSECURE
20472
20473 /* MC_CMD_BUNDLE_IN msgrequest */
20474 #define MC_CMD_BUNDLE_IN_LEN 4
20475 /* Sub-command code */
20476 #define MC_CMD_BUNDLE_IN_OP_OFST 0
20477 #define MC_CMD_BUNDLE_IN_OP_LEN 4
20478 /* enum: Get the current host access mode set on component partitions. */
20479 #define MC_CMD_BUNDLE_IN_OP_COMPONENT_ACCESS_GET 0x0
20480 /* enum: Set the host access mode set on component partitions. */
20481 #define MC_CMD_BUNDLE_IN_OP_COMPONENT_ACCESS_SET 0x1
20482
20483 /* MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_IN msgrequest: Retrieve the current
20484  * access mode on component partitions such as MC_FIRMWARE, SUC_FIRMWARE and
20485  * EXPANSION_UEFI. This command only works on engineering (insecure) cards. On
20486  * secure adapters, this command returns MC_CMD_ERR_EPERM.
20487  */
20488 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_IN_LEN 4
20489 /* Sub-command code. Must be OP_COMPONENT_ACCESS_GET. */
20490 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_IN_OP_OFST 0
20491 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_IN_OP_LEN 4
20492
20493 /* MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_OUT msgresponse: Returns the access
20494  * control mode.
20495  */
20496 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_OUT_LEN 4
20497 /* Access mode of component partitions. */
20498 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_OUT_ACCESS_MODE_OFST 0
20499 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_OUT_ACCESS_MODE_LEN 4
20500 /* enum: Component partitions are read-only from the host. */
20501 #define MC_CMD_BUNDLE_COMPONENTS_READ_ONLY 0x0
20502 /* enum: Component partitions can read read-from written-to by the host. */
20503 #define MC_CMD_BUNDLE_COMPONENTS_READ_WRITE 0x1
20504
20505 /* MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN msgrequest: The component
20506  * partitions such as MC_FIRMWARE, SUC_FIRMWARE, EXPANSION_UEFI are set as
20507  * read-only on firmware built with bundle support. This command marks these
20508  * partitions as read/writeable. The access status set by this command does not
20509  * persist across MC reboots. This command only works on engineering (insecure)
20510  * cards. On secure adapters, this command returns MC_CMD_ERR_EPERM.
20511  */
20512 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN_LEN 8
20513 /* Sub-command code. Must be OP_COMPONENT_ACCESS_SET. */
20514 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN_OP_OFST 0
20515 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN_OP_LEN 4
20516 /* Access mode of component partitions. */
20517 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN_ACCESS_MODE_OFST 4
20518 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN_ACCESS_MODE_LEN 4
20519 /*            Enum values, see field(s): */
20520 /*               MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_OUT/ACCESS_MODE */
20521
20522 /* MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_OUT msgresponse */
20523 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_OUT_LEN 0
20524
20525
20526 /***********************************/
20527 /* MC_CMD_GET_VPD
20528  * Read all VPD starting from a given address
20529  */
20530 #define MC_CMD_GET_VPD 0x165
20531 #undef  MC_CMD_0x165_PRIVILEGE_CTG
20532
20533 #define MC_CMD_0x165_PRIVILEGE_CTG SRIOV_CTG_GENERAL
20534
20535 /* MC_CMD_GET_VPD_IN msgresponse */
20536 #define MC_CMD_GET_VPD_IN_LEN 4
20537 /* To request only VPD tags from a certain origin. */
20538 #define MC_CMD_GET_VPD_IN_STORAGE_TYPE_OFST 0
20539 #define MC_CMD_GET_VPD_IN_STORAGE_TYPE_LEN 2
20540 /* enum: Return all VPD regardless of origin. */
20541 #define MC_CMD_GET_VPD_IN_STORAGE_TYPE_ALL 0x0
20542 /* enum: Return only VPD tags generated by MCFW (not stored in NVRAM) */
20543 #define MC_CMD_GET_VPD_IN_STORAGE_TYPE_LIVE 0x1
20544 /* enum: Return only VPD tags stored in NVRAM (not generated by MCFW) */
20545 #define MC_CMD_GET_VPD_IN_STORAGE_TYPE_NVRAM 0x2
20546 /* VPD address to start from. In case VPD is longer than MCDI buffer
20547  * (unlikely), user can make multiple calls with different starting addresses.
20548  */
20549 #define MC_CMD_GET_VPD_IN_ADDR_OFST 2
20550 #define MC_CMD_GET_VPD_IN_ADDR_LEN 2
20551
20552 /* MC_CMD_GET_VPD_OUT msgresponse */
20553 #define MC_CMD_GET_VPD_OUT_LENMIN 5
20554 #define MC_CMD_GET_VPD_OUT_LENMAX 252
20555 #define MC_CMD_GET_VPD_OUT_LENMAX_MCDI2 1020
20556 #define MC_CMD_GET_VPD_OUT_LEN(num) (4+1*(num))
20557 #define MC_CMD_GET_VPD_OUT_DATA_NUM(len) (((len)-4)/1)
20558 /* Length of VPD data returned. */
20559 #define MC_CMD_GET_VPD_OUT_DATALEN_OFST 0
20560 #define MC_CMD_GET_VPD_OUT_DATALEN_LEN 4
20561 /* VPD data returned. */
20562 #define MC_CMD_GET_VPD_OUT_DATA_OFST 4
20563 #define MC_CMD_GET_VPD_OUT_DATA_LEN 1
20564 #define MC_CMD_GET_VPD_OUT_DATA_MINNUM 1
20565 #define MC_CMD_GET_VPD_OUT_DATA_MAXNUM 248
20566 #define MC_CMD_GET_VPD_OUT_DATA_MAXNUM_MCDI2 1016
20567
20568
20569 /***********************************/
20570 /* MC_CMD_GET_NCSI_INFO
20571  * Provide information about the NC-SI stack
20572  */
20573 #define MC_CMD_GET_NCSI_INFO 0x167
20574 #undef  MC_CMD_0x167_PRIVILEGE_CTG
20575
20576 #define MC_CMD_0x167_PRIVILEGE_CTG SRIOV_CTG_GENERAL
20577
20578 /* MC_CMD_GET_NCSI_INFO_IN msgrequest */
20579 #define MC_CMD_GET_NCSI_INFO_IN_LEN 8
20580 /* Operation to be performed */
20581 #define MC_CMD_GET_NCSI_INFO_IN_OP_OFST 0
20582 #define MC_CMD_GET_NCSI_INFO_IN_OP_LEN 4
20583 /* enum: Information on the link settings. */
20584 #define MC_CMD_GET_NCSI_INFO_IN_OP_LINK 0x0
20585 /* enum: Statistics associated with the channel */
20586 #define MC_CMD_GET_NCSI_INFO_IN_OP_STATISTICS 0x1
20587 /* The NC-SI channel on which the operation is to be performed */
20588 #define MC_CMD_GET_NCSI_INFO_IN_CHANNEL_OFST 4
20589 #define MC_CMD_GET_NCSI_INFO_IN_CHANNEL_LEN 4
20590
20591 /* MC_CMD_GET_NCSI_INFO_LINK_OUT msgresponse */
20592 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_LEN 12
20593 /* Settings as received from BMC. */
20594 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_SETTINGS_OFST 0
20595 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_SETTINGS_LEN 4
20596 /* Advertised capabilities applied to channel. */
20597 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ADV_CAP_OFST 4
20598 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ADV_CAP_LEN 4
20599 /* General status */
20600 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_STATUS_OFST 8
20601 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_STATUS_LEN 4
20602 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_STATE_LBN 0
20603 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_STATE_WIDTH 2
20604 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ENABLE_LBN 2
20605 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ENABLE_WIDTH 1
20606 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_NETWORK_TX_LBN 3
20607 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_NETWORK_TX_WIDTH 1
20608 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ATTACHED_LBN 4
20609 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ATTACHED_WIDTH 1
20610
20611 /* MC_CMD_GET_NCSI_INFO_STATISTICS_OUT msgresponse */
20612 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_LEN 28
20613 /* The number of NC-SI commands received. */
20614 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMDS_RX_OFST 0
20615 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMDS_RX_LEN 4
20616 /* The number of NC-SI commands dropped. */
20617 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_PKTS_DROPPED_OFST 4
20618 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_PKTS_DROPPED_LEN 4
20619 /* The number of invalid NC-SI commands received. */
20620 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMD_TYPE_ERRS_OFST 8
20621 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMD_TYPE_ERRS_LEN 4
20622 /* The number of checksum errors seen. */
20623 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMD_CSUM_ERRS_OFST 12
20624 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMD_CSUM_ERRS_LEN 4
20625 /* The number of NC-SI requests received. */
20626 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_RX_PKTS_OFST 16
20627 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_RX_PKTS_LEN 4
20628 /* The number of NC-SI responses sent (includes AENs) */
20629 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_TX_PKTS_OFST 20
20630 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_TX_PKTS_LEN 4
20631 /* The number of NC-SI AENs sent */
20632 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_AENS_SENT_OFST 24
20633 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_AENS_SENT_LEN 4
20634
20635 /* EF100_MCDI_EVENT structuredef: The structure of an MCDI_EVENT on EF100
20636  * platforms
20637  */
20638 #define EF100_MCDI_EVENT_LEN 8
20639 /* Defined by QMDA. Will be 1 for all SFC events */
20640 #define EF100_MCDI_EVENT_EV_DATA_FORMAT_LBN 0
20641 #define EF100_MCDI_EVENT_EV_DATA_FORMAT_WIDTH 1
20642 /* Defined by QMDA. The phase bit, changes each time round the event ring */
20643 #define EF100_MCDI_EVENT_EV_EVQ_PHASE_LBN 1
20644 #define EF100_MCDI_EVENT_EV_EVQ_PHASE_WIDTH 1
20645 /* Defined by QDMA. Meaning unclear. */
20646 #define EF100_MCDI_EVENT_EV_ERROR_LBN 2
20647 #define EF100_MCDI_EVENT_EV_ERROR_WIDTH 1
20648 /* Defined by QMDA. Indicates a descriptor was consumed. */
20649 #define EF100_MCDI_EVENT_EV_DESC_USED_LBN 3
20650 #define EF100_MCDI_EVENT_EV_DESC_USED_WIDTH 1
20651 /* Indicates the top-level type of the event. Event types are as documented in
20652  * SF-119689-TC and defined in events.yml. For MCDI events it's always
20653  * EF100_EV_MCDI. HW can generate other event type for its events.
20654  */
20655 #define EF100_MCDI_EVENT_EV_TYPE_LBN 4
20656 #define EF100_MCDI_EVENT_EV_TYPE_WIDTH 4
20657 #define EF100_MCDI_EVENT_CODE_OFST 1
20658 #define EF100_MCDI_EVENT_CODE_LEN 1
20659 /*            Enum values, see field(s): */
20660 /*               MCDI_EVENT/CODE */
20661 #define EF100_MCDI_EVENT_CODE_LBN 8
20662 #define EF100_MCDI_EVENT_CODE_WIDTH 8
20663 /* Data associated with PTP events which doesn't fit into the main DATA field
20664  */
20665 #define EF100_MCDI_EVENT_PTP_DATA_OFST 2
20666 #define EF100_MCDI_EVENT_PTP_DATA_LEN 1
20667 #define EF100_MCDI_EVENT_PTP_DATA_LBN 16
20668 #define EF100_MCDI_EVENT_PTP_DATA_WIDTH 8
20669 /* Alias for PTP_DATA. Nobody uses SRC to mean the source of anything, but
20670  * there's code that uses it to refer to ptp data
20671  */
20672 #define EF100_MCDI_EVENT_SRC_OFST 2
20673 #define EF100_MCDI_EVENT_SRC_LEN 1
20674 #define EF100_MCDI_EVENT_SRC_LBN 16
20675 #define EF100_MCDI_EVENT_SRC_WIDTH 8
20676 /* Set if this message continues into another event */
20677 #define EF100_MCDI_EVENT_CONT_LBN 24
20678 #define EF100_MCDI_EVENT_CONT_WIDTH 1
20679 #define EF100_MCDI_EVENT_LEVEL_LBN 25
20680 #define EF100_MCDI_EVENT_LEVEL_WIDTH 3
20681 /*            Enum values, see field(s): */
20682 /*               MCDI_EVENT/LEVEL */
20683 /* Data associated with this event. Format depends on the event code. */
20684 #define EF100_MCDI_EVENT_DATA_OFST 4
20685 #define EF100_MCDI_EVENT_DATA_LEN 4
20686 #define EF100_MCDI_EVENT_DATA_LBN 32
20687 #define EF100_MCDI_EVENT_DATA_WIDTH 32
20688
20689 /* CLOCK_INFO structuredef: Information about a single hardware clock */
20690 #define CLOCK_INFO_LEN 28
20691 /* Enumeration that uniquely identifies the clock */
20692 #define CLOCK_INFO_CLOCK_ID_OFST 0
20693 #define CLOCK_INFO_CLOCK_ID_LEN 2
20694 /* enum: The Riverhead CMC (card MC) */
20695 #define CLOCK_INFO_CLOCK_CMC 0x0
20696 /* enum: The Riverhead NMC (network MC) */
20697 #define CLOCK_INFO_CLOCK_NMC 0x1
20698 /* enum: The Riverhead SDNET slice main logic */
20699 #define CLOCK_INFO_CLOCK_SDNET 0x2
20700 /* enum: The Riverhead SDNET LUT */
20701 #define CLOCK_INFO_CLOCK_SDNET_LUT 0x3
20702 /* enum: The Riverhead SDNET control logic */
20703 #define CLOCK_INFO_CLOCK_SDNET_CTRL 0x4
20704 /* enum: The Riverhead Streaming SubSystem */
20705 #define CLOCK_INFO_CLOCK_SSS 0x5
20706 /* enum: The Riverhead network MAC and associated CSR registers */
20707 #define CLOCK_INFO_CLOCK_MAC 0x6
20708 #define CLOCK_INFO_CLOCK_ID_LBN 0
20709 #define CLOCK_INFO_CLOCK_ID_WIDTH 16
20710 /* Assorted flags */
20711 #define CLOCK_INFO_FLAGS_OFST 2
20712 #define CLOCK_INFO_FLAGS_LEN 2
20713 #define CLOCK_INFO_SETTABLE_LBN 0
20714 #define CLOCK_INFO_SETTABLE_WIDTH 1
20715 #define CLOCK_INFO_FLAGS_LBN 16
20716 #define CLOCK_INFO_FLAGS_WIDTH 16
20717 /* The frequency in HZ */
20718 #define CLOCK_INFO_FREQUENCY_OFST 4
20719 #define CLOCK_INFO_FREQUENCY_LEN 8
20720 #define CLOCK_INFO_FREQUENCY_LO_OFST 4
20721 #define CLOCK_INFO_FREQUENCY_HI_OFST 8
20722 #define CLOCK_INFO_FREQUENCY_LBN 32
20723 #define CLOCK_INFO_FREQUENCY_WIDTH 64
20724 /* Human-readable ASCII name for clock, with NUL termination */
20725 #define CLOCK_INFO_NAME_OFST 12
20726 #define CLOCK_INFO_NAME_LEN 1
20727 #define CLOCK_INFO_NAME_NUM 16
20728 #define CLOCK_INFO_NAME_LBN 96
20729 #define CLOCK_INFO_NAME_WIDTH 8
20730
20731
20732 /***********************************/
20733 /* MC_CMD_GET_CLOCKS_INFO
20734  * Get information about the device clocks
20735  */
20736 #define MC_CMD_GET_CLOCKS_INFO 0x166
20737 #undef  MC_CMD_0x166_PRIVILEGE_CTG
20738
20739 #define MC_CMD_0x166_PRIVILEGE_CTG SRIOV_CTG_GENERAL
20740
20741 /* MC_CMD_GET_CLOCKS_INFO_IN msgrequest */
20742 #define MC_CMD_GET_CLOCKS_INFO_IN_LEN 0
20743
20744 /* MC_CMD_GET_CLOCKS_INFO_OUT msgresponse */
20745 #define MC_CMD_GET_CLOCKS_INFO_OUT_LENMIN 0
20746 #define MC_CMD_GET_CLOCKS_INFO_OUT_LENMAX 252
20747 #define MC_CMD_GET_CLOCKS_INFO_OUT_LENMAX_MCDI2 1008
20748 #define MC_CMD_GET_CLOCKS_INFO_OUT_LEN(num) (0+28*(num))
20749 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_NUM(len) (((len)-0)/28)
20750 /* An array of CLOCK_INFO structures. */
20751 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_OFST 0
20752 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_LEN 28
20753 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_MINNUM 0
20754 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_MAXNUM 9
20755 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_MAXNUM_MCDI2 36
20756
20757 #endif /* _SIENA_MC_DRIVER_PCOL_H */