net/sfc/base: sync MCDI headers and TLV layout
[dpdk.git] / drivers / net / sfc / base / efx_regs_mcdi.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  * Copyright 2008-2018 Solarflare Communications Inc.
4  * All rights reserved.
5  */
6
7 /*! \cidoxg_firmware_mc_cmd */
8
9 #ifndef _SIENA_MC_DRIVER_PCOL_H
10 #define _SIENA_MC_DRIVER_PCOL_H
11
12
13 /* Values to be written into FMCR_CZ_RESET_STATE_REG to control boot. */
14 /* Power-on reset state */
15 #define MC_FW_STATE_POR (1)
16 /* If this is set in MC_RESET_STATE_REG then it should be
17  * possible to jump into IMEM without loading code from flash. */
18 #define MC_FW_WARM_BOOT_OK (2)
19 /* The MC main image has started to boot. */
20 #define MC_FW_STATE_BOOTING (4)
21 /* The Scheduler has started. */
22 #define MC_FW_STATE_SCHED (8)
23 /* If this is set in MC_RESET_STATE_REG then it should be
24  * possible to jump into IMEM without loading code from flash.
25  * Unlike a warm boot, assume DMEM has been reloaded, so that
26  * the MC persistent data must be reinitialised. */
27 #define MC_FW_TEPID_BOOT_OK (16)
28 /* We have entered the main firmware via recovery mode.  This
29  * means that MC persistent data must be reinitialised, but that
30  * we shouldn't touch PCIe config. */
31 #define MC_FW_RECOVERY_MODE_PCIE_INIT_OK (32)
32 /* BIST state has been initialized */
33 #define MC_FW_BIST_INIT_OK (128)
34
35 /* Siena MC shared memmory offsets */
36 /* The 'doorbell' addresses are hard-wired to alert the MC when written */
37 #define MC_SMEM_P0_DOORBELL_OFST        0x000
38 #define MC_SMEM_P1_DOORBELL_OFST        0x004
39 /* The rest of these are firmware-defined */
40 #define MC_SMEM_P0_PDU_OFST             0x008
41 #define MC_SMEM_P1_PDU_OFST             0x108
42 #define MC_SMEM_PDU_LEN                 0x100
43 #define MC_SMEM_P0_PTP_TIME_OFST        0x7f0
44 #define MC_SMEM_P0_STATUS_OFST          0x7f8
45 #define MC_SMEM_P1_STATUS_OFST          0x7fc
46
47 /* Values to be written to the per-port status dword in shared
48  * memory on reboot and assert */
49 #define MC_STATUS_DWORD_REBOOT (0xb007b007)
50 #define MC_STATUS_DWORD_ASSERT (0xdeaddead)
51
52 /* Check whether an mcfw version (in host order) belongs to a bootloader */
53 #define MC_FW_VERSION_IS_BOOTLOADER(_v) (((_v) >> 16) == 0xb007)
54
55 /* The current version of the MCDI protocol.
56  *
57  * Note that the ROM burnt into the card only talks V0, so at the very
58  * least every driver must support version 0 and MCDI_PCOL_VERSION
59  */
60 #ifdef WITH_MCDI_V2
61 #define MCDI_PCOL_VERSION 2
62 #else
63 #define MCDI_PCOL_VERSION 1
64 #endif
65
66 /* Unused commands: 0x23, 0x27, 0x30, 0x31 */
67
68 /* MCDI version 1
69  *
70  * Each MCDI request starts with an MCDI_HEADER, which is a 32bit
71  * structure, filled in by the client.
72  *
73  *       0       7  8     16    20     22  23  24    31
74  *      | CODE | R | LEN | SEQ | Rsvd | E | R | XFLAGS |
75  *               |                      |   |
76  *               |                      |   \--- Response
77  *               |                      \------- Error
78  *               \------------------------------ Resync (always set)
79  *
80  * The client writes it's request into MC shared memory, and rings the
81  * doorbell. Each request is completed by either by the MC writting
82  * back into shared memory, or by writting out an event.
83  *
84  * All MCDI commands support completion by shared memory response. Each
85  * request may also contain additional data (accounted for by HEADER.LEN),
86  * and some response's may also contain additional data (again, accounted
87  * for by HEADER.LEN).
88  *
89  * Some MCDI commands support completion by event, in which any associated
90  * response data is included in the event.
91  *
92  * The protocol requires one response to be delivered for every request, a
93  * request should not be sent unless the response for the previous request
94  * has been received (either by polling shared memory, or by receiving
95  * an event).
96  */
97
98 /** Request/Response structure */
99 #define MCDI_HEADER_OFST 0
100 #define MCDI_HEADER_CODE_LBN 0
101 #define MCDI_HEADER_CODE_WIDTH 7
102 #define MCDI_HEADER_RESYNC_LBN 7
103 #define MCDI_HEADER_RESYNC_WIDTH 1
104 #define MCDI_HEADER_DATALEN_LBN 8
105 #define MCDI_HEADER_DATALEN_WIDTH 8
106 #define MCDI_HEADER_SEQ_LBN 16
107 #define MCDI_HEADER_SEQ_WIDTH 4
108 #define MCDI_HEADER_RSVD_LBN 20
109 #define MCDI_HEADER_RSVD_WIDTH 1
110 #define MCDI_HEADER_NOT_EPOCH_LBN 21
111 #define MCDI_HEADER_NOT_EPOCH_WIDTH 1
112 #define MCDI_HEADER_ERROR_LBN 22
113 #define MCDI_HEADER_ERROR_WIDTH 1
114 #define MCDI_HEADER_RESPONSE_LBN 23
115 #define MCDI_HEADER_RESPONSE_WIDTH 1
116 #define MCDI_HEADER_XFLAGS_LBN 24
117 #define MCDI_HEADER_XFLAGS_WIDTH 8
118 /* Request response using event */
119 #define MCDI_HEADER_XFLAGS_EVREQ 0x01
120 /* Request (and signal) early doorbell return */
121 #define MCDI_HEADER_XFLAGS_DBRET 0x02
122
123 /* Maximum number of payload bytes */
124 #define MCDI_CTL_SDU_LEN_MAX_V1 0xfc
125 #define MCDI_CTL_SDU_LEN_MAX_V2 0x400
126
127 #ifdef WITH_MCDI_V2
128 #define MCDI_CTL_SDU_LEN_MAX MCDI_CTL_SDU_LEN_MAX_V2
129 #else
130 #define MCDI_CTL_SDU_LEN_MAX MCDI_CTL_SDU_LEN_MAX_V1
131 #endif
132
133
134 /* The MC can generate events for two reasons:
135  *   - To advance a shared memory request if XFLAGS_EVREQ was set
136  *   - As a notification (link state, i2c event), controlled
137  *     via MC_CMD_LOG_CTRL
138  *
139  * Both events share a common structure:
140  *
141  *  0      32     33      36    44     52     60
142  * | Data | Cont | Level | Src | Code | Rsvd |
143  *           |
144  *           \ There is another event pending in this notification
145  *
146  * If Code==CMDDONE, then the fields are further interpreted as:
147  *
148  *   - LEVEL==INFO    Command succeeded
149  *   - LEVEL==ERR     Command failed
150  *
151  *    0     8         16      24     32
152  *   | Seq | Datalen | Errno | Rsvd |
153  *
154  *   These fields are taken directly out of the standard MCDI header, i.e.,
155  *   LEVEL==ERR, Datalen == 0 => Reboot
156  *
157  * Events can be squirted out of the UART (using LOG_CTRL) without a
158  * MCDI header.  An event can be distinguished from a MCDI response by
159  * examining the first byte which is 0xc0.  This corresponds to the
160  * non-existent MCDI command MC_CMD_DEBUG_LOG.
161  *
162  *      0         7        8
163  *     | command | Resync |     = 0xc0
164  *
165  * Since the event is written in big-endian byte order, this works
166  * providing bits 56-63 of the event are 0xc0.
167  *
168  *      56     60  63
169  *     | Rsvd | Code |    = 0xc0
170  *
171  * Which means for convenience the event code is 0xc for all MC
172  * generated events.
173  */
174 #define FSE_AZ_EV_CODE_MCDI_EVRESPONSE 0xc
175
176
177 /* Operation not permitted. */
178 #define MC_CMD_ERR_EPERM 1
179 /* Non-existent command target */
180 #define MC_CMD_ERR_ENOENT 2
181 /* assert() has killed the MC */
182 #define MC_CMD_ERR_EINTR 4
183 /* I/O failure */
184 #define MC_CMD_ERR_EIO 5
185 /* Already exists */
186 #define MC_CMD_ERR_EEXIST 6
187 /* Try again */
188 #define MC_CMD_ERR_EAGAIN 11
189 /* Out of memory */
190 #define MC_CMD_ERR_ENOMEM 12
191 /* Caller does not hold required locks */
192 #define MC_CMD_ERR_EACCES 13
193 /* Resource is currently unavailable (e.g. lock contention) */
194 #define MC_CMD_ERR_EBUSY 16
195 /* No such device */
196 #define MC_CMD_ERR_ENODEV 19
197 /* Invalid argument to target */
198 #define MC_CMD_ERR_EINVAL 22
199 /* Broken pipe */
200 #define MC_CMD_ERR_EPIPE 32
201 /* Read-only */
202 #define MC_CMD_ERR_EROFS 30
203 /* Out of range */
204 #define MC_CMD_ERR_ERANGE 34
205 /* Non-recursive resource is already acquired */
206 #define MC_CMD_ERR_EDEADLK 35
207 /* Operation not implemented */
208 #define MC_CMD_ERR_ENOSYS 38
209 /* Operation timed out */
210 #define MC_CMD_ERR_ETIME 62
211 /* Link has been severed */
212 #define MC_CMD_ERR_ENOLINK 67
213 /* Protocol error */
214 #define MC_CMD_ERR_EPROTO 71
215 /* Operation not supported */
216 #define MC_CMD_ERR_ENOTSUP 95
217 /* Address not available */
218 #define MC_CMD_ERR_EADDRNOTAVAIL 99
219 /* Not connected */
220 #define MC_CMD_ERR_ENOTCONN 107
221 /* Operation already in progress */
222 #define MC_CMD_ERR_EALREADY 114
223
224 /* Resource allocation failed. */
225 #define MC_CMD_ERR_ALLOC_FAIL  0x1000
226 /* V-adaptor not found. */
227 #define MC_CMD_ERR_NO_VADAPTOR 0x1001
228 /* EVB port not found. */
229 #define MC_CMD_ERR_NO_EVB_PORT 0x1002
230 /* V-switch not found. */
231 #define MC_CMD_ERR_NO_VSWITCH  0x1003
232 /* Too many VLAN tags. */
233 #define MC_CMD_ERR_VLAN_LIMIT  0x1004
234 /* Bad PCI function number. */
235 #define MC_CMD_ERR_BAD_PCI_FUNC 0x1005
236 /* Invalid VLAN mode. */
237 #define MC_CMD_ERR_BAD_VLAN_MODE 0x1006
238 /* Invalid v-switch type. */
239 #define MC_CMD_ERR_BAD_VSWITCH_TYPE 0x1007
240 /* Invalid v-port type. */
241 #define MC_CMD_ERR_BAD_VPORT_TYPE 0x1008
242 /* MAC address exists. */
243 #define MC_CMD_ERR_MAC_EXIST 0x1009
244 /* Slave core not present */
245 #define MC_CMD_ERR_SLAVE_NOT_PRESENT 0x100a
246 /* The datapath is disabled. */
247 #define MC_CMD_ERR_DATAPATH_DISABLED 0x100b
248 /* The requesting client is not a function */
249 #define MC_CMD_ERR_CLIENT_NOT_FN  0x100c
250 /* The requested operation might require the
251    command to be passed between MCs, and the
252    transport doesn't support that.  Should
253    only ever been seen over the UART. */
254 #define MC_CMD_ERR_TRANSPORT_NOPROXY 0x100d
255 /* VLAN tag(s) exists */
256 #define MC_CMD_ERR_VLAN_EXIST 0x100e
257 /* No MAC address assigned to an EVB port */
258 #define MC_CMD_ERR_NO_MAC_ADDR 0x100f
259 /* Notifies the driver that the request has been relayed
260  * to an admin function for authorization. The driver should
261  * wait for a PROXY_RESPONSE event and then resend its request.
262  * This error code is followed by a 32-bit handle that
263  * helps matching it with the respective PROXY_RESPONSE event. */
264 #define MC_CMD_ERR_PROXY_PENDING 0x1010
265 #define MC_CMD_ERR_PROXY_PENDING_HANDLE_OFST 4
266 /* The request cannot be passed for authorization because
267  * another request from the same function is currently being
268  * authorized. The drvier should try again later. */
269 #define MC_CMD_ERR_PROXY_INPROGRESS 0x1011
270 /* Returned by MC_CMD_PROXY_COMPLETE if the caller is not the function
271  * that has enabled proxying or BLOCK_INDEX points to a function that
272  * doesn't await an authorization. */
273 #define MC_CMD_ERR_PROXY_UNEXPECTED 0x1012
274 /* This code is currently only used internally in FW. Its meaning is that
275  * an operation failed due to lack of SR-IOV privilege.
276  * Normally it is translated to EPERM by send_cmd_err(),
277  * but it may also be used to trigger some special mechanism
278  * for handling such case, e.g. to relay the failed request
279  * to a designated admin function for authorization. */
280 #define MC_CMD_ERR_NO_PRIVILEGE 0x1013
281 /* Workaround 26807 could not be turned on/off because some functions
282  * have already installed filters. See the comment at
283  * MC_CMD_WORKAROUND_BUG26807. */
284 #define MC_CMD_ERR_FILTERS_PRESENT 0x1014
285 /* The clock whose frequency you've attempted to set set
286  * doesn't exist on this NIC */
287 #define MC_CMD_ERR_NO_CLOCK 0x1015
288 /* Returned by MC_CMD_TESTASSERT if the action that should
289  * have caused an assertion failed to do so.  */
290 #define MC_CMD_ERR_UNREACHABLE 0x1016
291 /* This command needs to be processed in the background but there were no
292  * resources to do so. Send it again after a command has completed. */
293 #define MC_CMD_ERR_QUEUE_FULL 0x1017
294 /* The operation could not be completed because the PCIe link has gone
295  * away.  This error code is never expected to be returned over the TLP
296  * transport. */
297 #define MC_CMD_ERR_NO_PCIE 0x1018
298 /* The operation could not be completed because the datapath has gone
299  * away.  This is distinct from MC_CMD_ERR_DATAPATH_DISABLED in that the
300  * datapath absence may be temporary*/
301 #define MC_CMD_ERR_NO_DATAPATH 0x1019
302
303 #define MC_CMD_ERR_CODE_OFST 0
304
305 /* We define 8 "escape" commands to allow
306    for command number space extension */
307
308 #define MC_CMD_CMD_SPACE_ESCAPE_0             0x78
309 #define MC_CMD_CMD_SPACE_ESCAPE_1             0x79
310 #define MC_CMD_CMD_SPACE_ESCAPE_2             0x7A
311 #define MC_CMD_CMD_SPACE_ESCAPE_3             0x7B
312 #define MC_CMD_CMD_SPACE_ESCAPE_4             0x7C
313 #define MC_CMD_CMD_SPACE_ESCAPE_5             0x7D
314 #define MC_CMD_CMD_SPACE_ESCAPE_6             0x7E
315 #define MC_CMD_CMD_SPACE_ESCAPE_7             0x7F
316
317 /* Vectors in the boot ROM */
318 /* Point to the copycode entry point. */
319 #define SIENA_MC_BOOTROM_COPYCODE_VEC (0x800 - 3 * 0x4)
320 #define HUNT_MC_BOOTROM_COPYCODE_VEC (0x8000 - 3 * 0x4)
321 #define MEDFORD_MC_BOOTROM_COPYCODE_VEC (0x10000 - 3 * 0x4)
322 /* Points to the recovery mode entry point. Misnamed but kept for compatibility. */
323 #define SIENA_MC_BOOTROM_NOFLASH_VEC (0x800 - 2 * 0x4)
324 #define HUNT_MC_BOOTROM_NOFLASH_VEC (0x8000 - 2 * 0x4)
325 #define MEDFORD_MC_BOOTROM_NOFLASH_VEC (0x10000 - 2 * 0x4)
326 /* Points to the recovery mode entry point. Same as above, but the right name. */
327 #define SIENA_MC_BOOTROM_RECOVERY_VEC (0x800 - 2 * 0x4)
328 #define HUNT_MC_BOOTROM_RECOVERY_VEC (0x8000 - 2 * 0x4)
329 #define MEDFORD_MC_BOOTROM_RECOVERY_VEC (0x10000 - 2 * 0x4)
330
331 /* Points to noflash mode entry point. */
332 #define MEDFORD_MC_BOOTROM_REAL_NOFLASH_VEC (0x10000 - 4 * 0x4)
333
334 /* The command set exported by the boot ROM (MCDI v0) */
335 #define MC_CMD_GET_VERSION_V0_SUPPORTED_FUNCS {         \
336         (1 << MC_CMD_READ32)    |                       \
337         (1 << MC_CMD_WRITE32)   |                       \
338         (1 << MC_CMD_COPYCODE)  |                       \
339         (1 << MC_CMD_GET_VERSION),                      \
340         0, 0, 0 }
341
342 #define MC_CMD_SENSOR_INFO_OUT_OFFSET_OFST(_x)          \
343         (MC_CMD_SENSOR_ENTRY_OFST + (_x))
344
345 #define MC_CMD_DBI_WRITE_IN_ADDRESS_OFST(n)             \
346         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
347          MC_CMD_DBIWROP_TYPEDEF_ADDRESS_OFST +          \
348          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
349
350 #define MC_CMD_DBI_WRITE_IN_BYTE_MASK_OFST(n)           \
351         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
352          MC_CMD_DBIWROP_TYPEDEF_BYTE_MASK_OFST +        \
353          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
354
355 #define MC_CMD_DBI_WRITE_IN_VALUE_OFST(n)               \
356         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
357          MC_CMD_DBIWROP_TYPEDEF_VALUE_OFST +            \
358          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
359
360 /* This may be ORed with an EVB_PORT_ID_xxx constant to pass a non-default
361  * stack ID (which must be in the range 1-255) along with an EVB port ID.
362  */
363 #define EVB_STACK_ID(n)  (((n) & 0xff) << 16)
364
365
366 #ifdef WITH_MCDI_V2
367
368 /* Version 2 adds an optional argument to error returns: the errno value
369  * may be followed by the (0-based) number of the first argument that
370  * could not be processed.
371  */
372 #define MC_CMD_ERR_ARG_OFST 4
373
374 /* No space */
375 #define MC_CMD_ERR_ENOSPC 28
376
377 #endif
378
379 /* MCDI_EVENT structuredef */
380 #define MCDI_EVENT_LEN 8
381 #define MCDI_EVENT_CONT_LBN 32
382 #define MCDI_EVENT_CONT_WIDTH 1
383 #define MCDI_EVENT_LEVEL_LBN 33
384 #define MCDI_EVENT_LEVEL_WIDTH 3
385 /* enum: Info. */
386 #define MCDI_EVENT_LEVEL_INFO  0x0
387 /* enum: Warning. */
388 #define MCDI_EVENT_LEVEL_WARN 0x1
389 /* enum: Error. */
390 #define MCDI_EVENT_LEVEL_ERR 0x2
391 /* enum: Fatal. */
392 #define MCDI_EVENT_LEVEL_FATAL 0x3
393 #define MCDI_EVENT_DATA_OFST 0
394 #define MCDI_EVENT_DATA_LEN 4
395 #define MCDI_EVENT_CMDDONE_SEQ_LBN 0
396 #define MCDI_EVENT_CMDDONE_SEQ_WIDTH 8
397 #define MCDI_EVENT_CMDDONE_DATALEN_LBN 8
398 #define MCDI_EVENT_CMDDONE_DATALEN_WIDTH 8
399 #define MCDI_EVENT_CMDDONE_ERRNO_LBN 16
400 #define MCDI_EVENT_CMDDONE_ERRNO_WIDTH 8
401 #define MCDI_EVENT_LINKCHANGE_LP_CAP_LBN 0
402 #define MCDI_EVENT_LINKCHANGE_LP_CAP_WIDTH 16
403 #define MCDI_EVENT_LINKCHANGE_SPEED_LBN 16
404 #define MCDI_EVENT_LINKCHANGE_SPEED_WIDTH 4
405 /* enum: Link is down or link speed could not be determined */
406 #define MCDI_EVENT_LINKCHANGE_SPEED_UNKNOWN  0x0
407 /* enum: 100Mbs */
408 #define MCDI_EVENT_LINKCHANGE_SPEED_100M  0x1
409 /* enum: 1Gbs */
410 #define MCDI_EVENT_LINKCHANGE_SPEED_1G  0x2
411 /* enum: 10Gbs */
412 #define MCDI_EVENT_LINKCHANGE_SPEED_10G  0x3
413 /* enum: 40Gbs */
414 #define MCDI_EVENT_LINKCHANGE_SPEED_40G  0x4
415 /* enum: 25Gbs */
416 #define MCDI_EVENT_LINKCHANGE_SPEED_25G  0x5
417 /* enum: 50Gbs */
418 #define MCDI_EVENT_LINKCHANGE_SPEED_50G  0x6
419 /* enum: 100Gbs */
420 #define MCDI_EVENT_LINKCHANGE_SPEED_100G  0x7
421 #define MCDI_EVENT_LINKCHANGE_FCNTL_LBN 20
422 #define MCDI_EVENT_LINKCHANGE_FCNTL_WIDTH 4
423 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_LBN 24
424 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_WIDTH 8
425 #define MCDI_EVENT_SENSOREVT_MONITOR_LBN 0
426 #define MCDI_EVENT_SENSOREVT_MONITOR_WIDTH 8
427 #define MCDI_EVENT_SENSOREVT_STATE_LBN 8
428 #define MCDI_EVENT_SENSOREVT_STATE_WIDTH 8
429 #define MCDI_EVENT_SENSOREVT_VALUE_LBN 16
430 #define MCDI_EVENT_SENSOREVT_VALUE_WIDTH 16
431 #define MCDI_EVENT_FWALERT_DATA_LBN 8
432 #define MCDI_EVENT_FWALERT_DATA_WIDTH 24
433 #define MCDI_EVENT_FWALERT_REASON_LBN 0
434 #define MCDI_EVENT_FWALERT_REASON_WIDTH 8
435 /* enum: SRAM Access. */
436 #define MCDI_EVENT_FWALERT_REASON_SRAM_ACCESS 0x1
437 #define MCDI_EVENT_FLR_VF_LBN 0
438 #define MCDI_EVENT_FLR_VF_WIDTH 8
439 #define MCDI_EVENT_TX_ERR_TXQ_LBN 0
440 #define MCDI_EVENT_TX_ERR_TXQ_WIDTH 12
441 #define MCDI_EVENT_TX_ERR_TYPE_LBN 12
442 #define MCDI_EVENT_TX_ERR_TYPE_WIDTH 4
443 /* enum: Descriptor loader reported failure */
444 #define MCDI_EVENT_TX_ERR_DL_FAIL 0x1
445 /* enum: Descriptor ring empty and no EOP seen for packet */
446 #define MCDI_EVENT_TX_ERR_NO_EOP 0x2
447 /* enum: Overlength packet */
448 #define MCDI_EVENT_TX_ERR_2BIG 0x3
449 /* enum: Malformed option descriptor */
450 #define MCDI_EVENT_TX_BAD_OPTDESC 0x5
451 /* enum: Option descriptor part way through a packet */
452 #define MCDI_EVENT_TX_OPT_IN_PKT 0x8
453 /* enum: DMA or PIO data access error */
454 #define MCDI_EVENT_TX_ERR_BAD_DMA_OR_PIO 0x9
455 #define MCDI_EVENT_TX_ERR_INFO_LBN 16
456 #define MCDI_EVENT_TX_ERR_INFO_WIDTH 16
457 #define MCDI_EVENT_TX_FLUSH_TO_DRIVER_LBN 12
458 #define MCDI_EVENT_TX_FLUSH_TO_DRIVER_WIDTH 1
459 #define MCDI_EVENT_TX_FLUSH_TXQ_LBN 0
460 #define MCDI_EVENT_TX_FLUSH_TXQ_WIDTH 12
461 #define MCDI_EVENT_PTP_ERR_TYPE_LBN 0
462 #define MCDI_EVENT_PTP_ERR_TYPE_WIDTH 8
463 /* enum: PLL lost lock */
464 #define MCDI_EVENT_PTP_ERR_PLL_LOST 0x1
465 /* enum: Filter overflow (PDMA) */
466 #define MCDI_EVENT_PTP_ERR_FILTER 0x2
467 /* enum: FIFO overflow (FPGA) */
468 #define MCDI_EVENT_PTP_ERR_FIFO 0x3
469 /* enum: Merge queue overflow */
470 #define MCDI_EVENT_PTP_ERR_QUEUE 0x4
471 #define MCDI_EVENT_AOE_ERR_TYPE_LBN 0
472 #define MCDI_EVENT_AOE_ERR_TYPE_WIDTH 8
473 /* enum: AOE failed to load - no valid image? */
474 #define MCDI_EVENT_AOE_NO_LOAD 0x1
475 /* enum: AOE FC reported an exception */
476 #define MCDI_EVENT_AOE_FC_ASSERT 0x2
477 /* enum: AOE FC watchdogged */
478 #define MCDI_EVENT_AOE_FC_WATCHDOG 0x3
479 /* enum: AOE FC failed to start */
480 #define MCDI_EVENT_AOE_FC_NO_START 0x4
481 /* enum: Generic AOE fault - likely to have been reported via other means too
482  * but intended for use by aoex driver.
483  */
484 #define MCDI_EVENT_AOE_FAULT 0x5
485 /* enum: Results of reprogramming the CPLD (status in AOE_ERR_DATA) */
486 #define MCDI_EVENT_AOE_CPLD_REPROGRAMMED 0x6
487 /* enum: AOE loaded successfully */
488 #define MCDI_EVENT_AOE_LOAD 0x7
489 /* enum: AOE DMA operation completed (LSB of HOST_HANDLE in AOE_ERR_DATA) */
490 #define MCDI_EVENT_AOE_DMA 0x8
491 /* enum: AOE byteblaster connected/disconnected (Connection status in
492  * AOE_ERR_DATA)
493  */
494 #define MCDI_EVENT_AOE_BYTEBLASTER 0x9
495 /* enum: DDR ECC status update */
496 #define MCDI_EVENT_AOE_DDR_ECC_STATUS 0xa
497 /* enum: PTP status update */
498 #define MCDI_EVENT_AOE_PTP_STATUS 0xb
499 /* enum: FPGA header incorrect */
500 #define MCDI_EVENT_AOE_FPGA_LOAD_HEADER_ERR 0xc
501 /* enum: FPGA Powered Off due to error in powering up FPGA */
502 #define MCDI_EVENT_AOE_FPGA_POWER_OFF 0xd
503 /* enum: AOE FPGA load failed due to MC to MUM communication failure */
504 #define MCDI_EVENT_AOE_FPGA_LOAD_FAILED 0xe
505 /* enum: Notify that invalid flash type detected */
506 #define MCDI_EVENT_AOE_INVALID_FPGA_FLASH_TYPE 0xf
507 /* enum: Notify that the attempt to run FPGA Controller firmware timedout */
508 #define MCDI_EVENT_AOE_FC_RUN_TIMEDOUT 0x10
509 /* enum: Failure to probe one or more FPGA boot flash chips */
510 #define MCDI_EVENT_AOE_FPGA_BOOT_FLASH_INVALID 0x11
511 /* enum: FPGA boot-flash contains an invalid image header */
512 #define MCDI_EVENT_AOE_FPGA_BOOT_FLASH_HDR_INVALID 0x12
513 /* enum: Failed to program clocks required by the FPGA */
514 #define MCDI_EVENT_AOE_FPGA_CLOCKS_PROGRAM_FAILED 0x13
515 /* enum: Notify that FPGA Controller is alive to serve MCDI requests */
516 #define MCDI_EVENT_AOE_FC_RUNNING 0x14
517 #define MCDI_EVENT_AOE_ERR_DATA_LBN 8
518 #define MCDI_EVENT_AOE_ERR_DATA_WIDTH 8
519 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_INFO_LBN 8
520 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_INFO_WIDTH 8
521 /* enum: FC Assert happened, but the register information is not available */
522 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_SEEN 0x0
523 /* enum: The register information for FC Assert is ready for readinng by driver
524  */
525 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_DATA_READY 0x1
526 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_HEADER_VERIFY_FAILED_LBN 8
527 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_HEADER_VERIFY_FAILED_WIDTH 8
528 /* enum: Reading from NV failed */
529 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_NV_READ_FAIL 0x0
530 /* enum: Invalid Magic Number if FPGA header */
531 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_MAGIC_FAIL 0x1
532 /* enum: Invalid Silicon type detected in header */
533 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_SILICON_TYPE 0x2
534 /* enum: Unsupported VRatio */
535 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_VRATIO 0x3
536 /* enum: Unsupported DDR Type */
537 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_TYPE 0x4
538 /* enum: DDR Voltage out of supported range */
539 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_VOLTAGE 0x5
540 /* enum: Unsupported DDR speed */
541 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_SPEED 0x6
542 /* enum: Unsupported DDR size */
543 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_SIZE 0x7
544 /* enum: Unsupported DDR rank */
545 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_RANK 0x8
546 #define MCDI_EVENT_AOE_ERR_CODE_INVALID_FPGA_FLASH_TYPE_INFO_LBN 8
547 #define MCDI_EVENT_AOE_ERR_CODE_INVALID_FPGA_FLASH_TYPE_INFO_WIDTH 8
548 /* enum: Primary boot flash */
549 #define MCDI_EVENT_AOE_FLASH_TYPE_BOOT_PRIMARY 0x0
550 /* enum: Secondary boot flash */
551 #define MCDI_EVENT_AOE_FLASH_TYPE_BOOT_SECONDARY 0x1
552 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_POWER_OFF_LBN 8
553 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_POWER_OFF_WIDTH 8
554 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_LOAD_FAILED_LBN 8
555 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_LOAD_FAILED_WIDTH 8
556 #define MCDI_EVENT_RX_ERR_RXQ_LBN 0
557 #define MCDI_EVENT_RX_ERR_RXQ_WIDTH 12
558 #define MCDI_EVENT_RX_ERR_TYPE_LBN 12
559 #define MCDI_EVENT_RX_ERR_TYPE_WIDTH 4
560 #define MCDI_EVENT_RX_ERR_INFO_LBN 16
561 #define MCDI_EVENT_RX_ERR_INFO_WIDTH 16
562 #define MCDI_EVENT_RX_FLUSH_TO_DRIVER_LBN 12
563 #define MCDI_EVENT_RX_FLUSH_TO_DRIVER_WIDTH 1
564 #define MCDI_EVENT_RX_FLUSH_RXQ_LBN 0
565 #define MCDI_EVENT_RX_FLUSH_RXQ_WIDTH 12
566 #define MCDI_EVENT_MC_REBOOT_COUNT_LBN 0
567 #define MCDI_EVENT_MC_REBOOT_COUNT_WIDTH 16
568 #define MCDI_EVENT_MUM_ERR_TYPE_LBN 0
569 #define MCDI_EVENT_MUM_ERR_TYPE_WIDTH 8
570 /* enum: MUM failed to load - no valid image? */
571 #define MCDI_EVENT_MUM_NO_LOAD 0x1
572 /* enum: MUM f/w reported an exception */
573 #define MCDI_EVENT_MUM_ASSERT 0x2
574 /* enum: MUM not kicking watchdog */
575 #define MCDI_EVENT_MUM_WATCHDOG 0x3
576 #define MCDI_EVENT_MUM_ERR_DATA_LBN 8
577 #define MCDI_EVENT_MUM_ERR_DATA_WIDTH 8
578 #define MCDI_EVENT_DBRET_SEQ_LBN 0
579 #define MCDI_EVENT_DBRET_SEQ_WIDTH 8
580 #define MCDI_EVENT_SUC_ERR_TYPE_LBN 0
581 #define MCDI_EVENT_SUC_ERR_TYPE_WIDTH 8
582 /* enum: Corrupted or bad SUC application. */
583 #define MCDI_EVENT_SUC_BAD_APP 0x1
584 /* enum: SUC application reported an assert. */
585 #define MCDI_EVENT_SUC_ASSERT 0x2
586 /* enum: SUC application reported an exception. */
587 #define MCDI_EVENT_SUC_EXCEPTION 0x3
588 /* enum: SUC watchdog timer expired. */
589 #define MCDI_EVENT_SUC_WATCHDOG 0x4
590 #define MCDI_EVENT_SUC_ERR_ADDRESS_LBN 8
591 #define MCDI_EVENT_SUC_ERR_ADDRESS_WIDTH 24
592 #define MCDI_EVENT_SUC_ERR_DATA_LBN 8
593 #define MCDI_EVENT_SUC_ERR_DATA_WIDTH 24
594 #define MCDI_EVENT_DATA_LBN 0
595 #define MCDI_EVENT_DATA_WIDTH 32
596 #define MCDI_EVENT_SRC_LBN 36
597 #define MCDI_EVENT_SRC_WIDTH 8
598 #define MCDI_EVENT_EV_CODE_LBN 60
599 #define MCDI_EVENT_EV_CODE_WIDTH 4
600 #define MCDI_EVENT_CODE_LBN 44
601 #define MCDI_EVENT_CODE_WIDTH 8
602 /* enum: Event generated by host software */
603 #define MCDI_EVENT_SW_EVENT 0x0
604 /* enum: Bad assert. */
605 #define MCDI_EVENT_CODE_BADSSERT 0x1
606 /* enum: PM Notice. */
607 #define MCDI_EVENT_CODE_PMNOTICE 0x2
608 /* enum: Command done. */
609 #define MCDI_EVENT_CODE_CMDDONE 0x3
610 /* enum: Link change. */
611 #define MCDI_EVENT_CODE_LINKCHANGE 0x4
612 /* enum: Sensor Event. */
613 #define MCDI_EVENT_CODE_SENSOREVT 0x5
614 /* enum: Schedule error. */
615 #define MCDI_EVENT_CODE_SCHEDERR 0x6
616 /* enum: Reboot. */
617 #define MCDI_EVENT_CODE_REBOOT 0x7
618 /* enum: Mac stats DMA. */
619 #define MCDI_EVENT_CODE_MAC_STATS_DMA 0x8
620 /* enum: Firmware alert. */
621 #define MCDI_EVENT_CODE_FWALERT 0x9
622 /* enum: Function level reset. */
623 #define MCDI_EVENT_CODE_FLR 0xa
624 /* enum: Transmit error */
625 #define MCDI_EVENT_CODE_TX_ERR 0xb
626 /* enum: Tx flush has completed */
627 #define MCDI_EVENT_CODE_TX_FLUSH  0xc
628 /* enum: PTP packet received timestamp */
629 #define MCDI_EVENT_CODE_PTP_RX  0xd
630 /* enum: PTP NIC failure */
631 #define MCDI_EVENT_CODE_PTP_FAULT  0xe
632 /* enum: PTP PPS event */
633 #define MCDI_EVENT_CODE_PTP_PPS  0xf
634 /* enum: Rx flush has completed */
635 #define MCDI_EVENT_CODE_RX_FLUSH  0x10
636 /* enum: Receive error */
637 #define MCDI_EVENT_CODE_RX_ERR 0x11
638 /* enum: AOE fault */
639 #define MCDI_EVENT_CODE_AOE  0x12
640 /* enum: Network port calibration failed (VCAL). */
641 #define MCDI_EVENT_CODE_VCAL_FAIL  0x13
642 /* enum: HW PPS event */
643 #define MCDI_EVENT_CODE_HW_PPS  0x14
644 /* enum: The MC has rebooted (huntington and later, siena uses CODE_REBOOT and
645  * a different format)
646  */
647 #define MCDI_EVENT_CODE_MC_REBOOT 0x15
648 /* enum: the MC has detected a parity error */
649 #define MCDI_EVENT_CODE_PAR_ERR 0x16
650 /* enum: the MC has detected a correctable error */
651 #define MCDI_EVENT_CODE_ECC_CORR_ERR 0x17
652 /* enum: the MC has detected an uncorrectable error */
653 #define MCDI_EVENT_CODE_ECC_FATAL_ERR 0x18
654 /* enum: The MC has entered offline BIST mode */
655 #define MCDI_EVENT_CODE_MC_BIST 0x19
656 /* enum: PTP tick event providing current NIC time */
657 #define MCDI_EVENT_CODE_PTP_TIME 0x1a
658 /* enum: MUM fault */
659 #define MCDI_EVENT_CODE_MUM 0x1b
660 /* enum: notify the designated PF of a new authorization request */
661 #define MCDI_EVENT_CODE_PROXY_REQUEST 0x1c
662 /* enum: notify a function that awaits an authorization that its request has
663  * been processed and it may now resend the command
664  */
665 #define MCDI_EVENT_CODE_PROXY_RESPONSE 0x1d
666 /* enum: MCDI command accepted. New commands can be issued but this command is
667  * not done yet.
668  */
669 #define MCDI_EVENT_CODE_DBRET 0x1e
670 /* enum: The MC has detected a fault on the SUC */
671 #define MCDI_EVENT_CODE_SUC 0x1f
672 /* enum: Artificial event generated by host and posted via MC for test
673  * purposes.
674  */
675 #define MCDI_EVENT_CODE_TESTGEN  0xfa
676 #define MCDI_EVENT_CMDDONE_DATA_OFST 0
677 #define MCDI_EVENT_CMDDONE_DATA_LEN 4
678 #define MCDI_EVENT_CMDDONE_DATA_LBN 0
679 #define MCDI_EVENT_CMDDONE_DATA_WIDTH 32
680 #define MCDI_EVENT_LINKCHANGE_DATA_OFST 0
681 #define MCDI_EVENT_LINKCHANGE_DATA_LEN 4
682 #define MCDI_EVENT_LINKCHANGE_DATA_LBN 0
683 #define MCDI_EVENT_LINKCHANGE_DATA_WIDTH 32
684 #define MCDI_EVENT_SENSOREVT_DATA_OFST 0
685 #define MCDI_EVENT_SENSOREVT_DATA_LEN 4
686 #define MCDI_EVENT_SENSOREVT_DATA_LBN 0
687 #define MCDI_EVENT_SENSOREVT_DATA_WIDTH 32
688 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_OFST 0
689 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_LEN 4
690 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_LBN 0
691 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_WIDTH 32
692 #define MCDI_EVENT_TX_ERR_DATA_OFST 0
693 #define MCDI_EVENT_TX_ERR_DATA_LEN 4
694 #define MCDI_EVENT_TX_ERR_DATA_LBN 0
695 #define MCDI_EVENT_TX_ERR_DATA_WIDTH 32
696 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the seconds field of
697  * timestamp
698  */
699 #define MCDI_EVENT_PTP_SECONDS_OFST 0
700 #define MCDI_EVENT_PTP_SECONDS_LEN 4
701 #define MCDI_EVENT_PTP_SECONDS_LBN 0
702 #define MCDI_EVENT_PTP_SECONDS_WIDTH 32
703 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the major field of
704  * timestamp
705  */
706 #define MCDI_EVENT_PTP_MAJOR_OFST 0
707 #define MCDI_EVENT_PTP_MAJOR_LEN 4
708 #define MCDI_EVENT_PTP_MAJOR_LBN 0
709 #define MCDI_EVENT_PTP_MAJOR_WIDTH 32
710 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the nanoseconds field
711  * of timestamp
712  */
713 #define MCDI_EVENT_PTP_NANOSECONDS_OFST 0
714 #define MCDI_EVENT_PTP_NANOSECONDS_LEN 4
715 #define MCDI_EVENT_PTP_NANOSECONDS_LBN 0
716 #define MCDI_EVENT_PTP_NANOSECONDS_WIDTH 32
717 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the minor field of
718  * timestamp
719  */
720 #define MCDI_EVENT_PTP_MINOR_OFST 0
721 #define MCDI_EVENT_PTP_MINOR_LEN 4
722 #define MCDI_EVENT_PTP_MINOR_LBN 0
723 #define MCDI_EVENT_PTP_MINOR_WIDTH 32
724 /* For CODE_PTP_RX events, the lowest four bytes of sourceUUID from PTP packet
725  */
726 #define MCDI_EVENT_PTP_UUID_OFST 0
727 #define MCDI_EVENT_PTP_UUID_LEN 4
728 #define MCDI_EVENT_PTP_UUID_LBN 0
729 #define MCDI_EVENT_PTP_UUID_WIDTH 32
730 #define MCDI_EVENT_RX_ERR_DATA_OFST 0
731 #define MCDI_EVENT_RX_ERR_DATA_LEN 4
732 #define MCDI_EVENT_RX_ERR_DATA_LBN 0
733 #define MCDI_EVENT_RX_ERR_DATA_WIDTH 32
734 #define MCDI_EVENT_PAR_ERR_DATA_OFST 0
735 #define MCDI_EVENT_PAR_ERR_DATA_LEN 4
736 #define MCDI_EVENT_PAR_ERR_DATA_LBN 0
737 #define MCDI_EVENT_PAR_ERR_DATA_WIDTH 32
738 #define MCDI_EVENT_ECC_CORR_ERR_DATA_OFST 0
739 #define MCDI_EVENT_ECC_CORR_ERR_DATA_LEN 4
740 #define MCDI_EVENT_ECC_CORR_ERR_DATA_LBN 0
741 #define MCDI_EVENT_ECC_CORR_ERR_DATA_WIDTH 32
742 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_OFST 0
743 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_LEN 4
744 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_LBN 0
745 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_WIDTH 32
746 /* For CODE_PTP_TIME events, the major value of the PTP clock */
747 #define MCDI_EVENT_PTP_TIME_MAJOR_OFST 0
748 #define MCDI_EVENT_PTP_TIME_MAJOR_LEN 4
749 #define MCDI_EVENT_PTP_TIME_MAJOR_LBN 0
750 #define MCDI_EVENT_PTP_TIME_MAJOR_WIDTH 32
751 /* For CODE_PTP_TIME events, bits 19-26 of the minor value of the PTP clock */
752 #define MCDI_EVENT_PTP_TIME_MINOR_26_19_LBN 36
753 #define MCDI_EVENT_PTP_TIME_MINOR_26_19_WIDTH 8
754 /* For CODE_PTP_TIME events, most significant bits of the minor value of the
755  * PTP clock. This is a more generic equivalent of PTP_TIME_MINOR_26_19.
756  */
757 #define MCDI_EVENT_PTP_TIME_MINOR_MS_8BITS_LBN 36
758 #define MCDI_EVENT_PTP_TIME_MINOR_MS_8BITS_WIDTH 8
759 /* For CODE_PTP_TIME events where report sync status is enabled, indicates
760  * whether the NIC clock has ever been set
761  */
762 #define MCDI_EVENT_PTP_TIME_NIC_CLOCK_VALID_LBN 36
763 #define MCDI_EVENT_PTP_TIME_NIC_CLOCK_VALID_WIDTH 1
764 /* For CODE_PTP_TIME events where report sync status is enabled, indicates
765  * whether the NIC and System clocks are in sync
766  */
767 #define MCDI_EVENT_PTP_TIME_HOST_NIC_IN_SYNC_LBN 37
768 #define MCDI_EVENT_PTP_TIME_HOST_NIC_IN_SYNC_WIDTH 1
769 /* For CODE_PTP_TIME events where report sync status is enabled, bits 21-26 of
770  * the minor value of the PTP clock
771  */
772 #define MCDI_EVENT_PTP_TIME_MINOR_26_21_LBN 38
773 #define MCDI_EVENT_PTP_TIME_MINOR_26_21_WIDTH 6
774 /* For CODE_PTP_TIME events, most significant bits of the minor value of the
775  * PTP clock. This is a more generic equivalent of PTP_TIME_MINOR_26_21.
776  */
777 #define MCDI_EVENT_PTP_TIME_MINOR_MS_6BITS_LBN 38
778 #define MCDI_EVENT_PTP_TIME_MINOR_MS_6BITS_WIDTH 6
779 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_OFST 0
780 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_LEN 4
781 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_LBN 0
782 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_WIDTH 32
783 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_OFST 0
784 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_LEN 4
785 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_LBN 0
786 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_WIDTH 32
787 /* Zero means that the request has been completed or authorized, and the driver
788  * should resend it. A non-zero value means that the authorization has been
789  * denied, and gives the reason. Typically it will be EPERM.
790  */
791 #define MCDI_EVENT_PROXY_RESPONSE_RC_LBN 36
792 #define MCDI_EVENT_PROXY_RESPONSE_RC_WIDTH 8
793 #define MCDI_EVENT_DBRET_DATA_OFST 0
794 #define MCDI_EVENT_DBRET_DATA_LEN 4
795 #define MCDI_EVENT_DBRET_DATA_LBN 0
796 #define MCDI_EVENT_DBRET_DATA_WIDTH 32
797
798 /* FCDI_EVENT structuredef */
799 #define FCDI_EVENT_LEN 8
800 #define FCDI_EVENT_CONT_LBN 32
801 #define FCDI_EVENT_CONT_WIDTH 1
802 #define FCDI_EVENT_LEVEL_LBN 33
803 #define FCDI_EVENT_LEVEL_WIDTH 3
804 /* enum: Info. */
805 #define FCDI_EVENT_LEVEL_INFO  0x0
806 /* enum: Warning. */
807 #define FCDI_EVENT_LEVEL_WARN 0x1
808 /* enum: Error. */
809 #define FCDI_EVENT_LEVEL_ERR 0x2
810 /* enum: Fatal. */
811 #define FCDI_EVENT_LEVEL_FATAL 0x3
812 #define FCDI_EVENT_DATA_OFST 0
813 #define FCDI_EVENT_DATA_LEN 4
814 #define FCDI_EVENT_LINK_STATE_STATUS_LBN 0
815 #define FCDI_EVENT_LINK_STATE_STATUS_WIDTH 1
816 #define FCDI_EVENT_LINK_DOWN 0x0 /* enum */
817 #define FCDI_EVENT_LINK_UP 0x1 /* enum */
818 #define FCDI_EVENT_DATA_LBN 0
819 #define FCDI_EVENT_DATA_WIDTH 32
820 #define FCDI_EVENT_SRC_LBN 36
821 #define FCDI_EVENT_SRC_WIDTH 8
822 #define FCDI_EVENT_EV_CODE_LBN 60
823 #define FCDI_EVENT_EV_CODE_WIDTH 4
824 #define FCDI_EVENT_CODE_LBN 44
825 #define FCDI_EVENT_CODE_WIDTH 8
826 /* enum: The FC was rebooted. */
827 #define FCDI_EVENT_CODE_REBOOT 0x1
828 /* enum: Bad assert. */
829 #define FCDI_EVENT_CODE_ASSERT 0x2
830 /* enum: DDR3 test result. */
831 #define FCDI_EVENT_CODE_DDR_TEST_RESULT 0x3
832 /* enum: Link status. */
833 #define FCDI_EVENT_CODE_LINK_STATE 0x4
834 /* enum: A timed read is ready to be serviced. */
835 #define FCDI_EVENT_CODE_TIMED_READ 0x5
836 /* enum: One or more PPS IN events */
837 #define FCDI_EVENT_CODE_PPS_IN 0x6
838 /* enum: Tick event from PTP clock */
839 #define FCDI_EVENT_CODE_PTP_TICK 0x7
840 /* enum: ECC error counters */
841 #define FCDI_EVENT_CODE_DDR_ECC_STATUS 0x8
842 /* enum: Current status of PTP */
843 #define FCDI_EVENT_CODE_PTP_STATUS 0x9
844 /* enum: Port id config to map MC-FC port idx */
845 #define FCDI_EVENT_CODE_PORT_CONFIG 0xa
846 /* enum: Boot result or error code */
847 #define FCDI_EVENT_CODE_BOOT_RESULT 0xb
848 #define FCDI_EVENT_REBOOT_SRC_LBN 36
849 #define FCDI_EVENT_REBOOT_SRC_WIDTH 8
850 #define FCDI_EVENT_REBOOT_FC_FW 0x0 /* enum */
851 #define FCDI_EVENT_REBOOT_FC_BOOTLOADER 0x1 /* enum */
852 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_OFST 0
853 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_LEN 4
854 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_LBN 0
855 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_WIDTH 32
856 #define FCDI_EVENT_ASSERT_TYPE_LBN 36
857 #define FCDI_EVENT_ASSERT_TYPE_WIDTH 8
858 #define FCDI_EVENT_DDR_TEST_RESULT_STATUS_CODE_LBN 36
859 #define FCDI_EVENT_DDR_TEST_RESULT_STATUS_CODE_WIDTH 8
860 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_OFST 0
861 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_LEN 4
862 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_LBN 0
863 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_WIDTH 32
864 #define FCDI_EVENT_LINK_STATE_DATA_OFST 0
865 #define FCDI_EVENT_LINK_STATE_DATA_LEN 4
866 #define FCDI_EVENT_LINK_STATE_DATA_LBN 0
867 #define FCDI_EVENT_LINK_STATE_DATA_WIDTH 32
868 #define FCDI_EVENT_PTP_STATE_OFST 0
869 #define FCDI_EVENT_PTP_STATE_LEN 4
870 #define FCDI_EVENT_PTP_UNDEFINED 0x0 /* enum */
871 #define FCDI_EVENT_PTP_SETUP_FAILED 0x1 /* enum */
872 #define FCDI_EVENT_PTP_OPERATIONAL 0x2 /* enum */
873 #define FCDI_EVENT_PTP_STATE_LBN 0
874 #define FCDI_EVENT_PTP_STATE_WIDTH 32
875 #define FCDI_EVENT_DDR_ECC_STATUS_BANK_ID_LBN 36
876 #define FCDI_EVENT_DDR_ECC_STATUS_BANK_ID_WIDTH 8
877 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_OFST 0
878 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_LEN 4
879 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_LBN 0
880 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_WIDTH 32
881 /* Index of MC port being referred to */
882 #define FCDI_EVENT_PORT_CONFIG_SRC_LBN 36
883 #define FCDI_EVENT_PORT_CONFIG_SRC_WIDTH 8
884 /* FC Port index that matches the MC port index in SRC */
885 #define FCDI_EVENT_PORT_CONFIG_DATA_OFST 0
886 #define FCDI_EVENT_PORT_CONFIG_DATA_LEN 4
887 #define FCDI_EVENT_PORT_CONFIG_DATA_LBN 0
888 #define FCDI_EVENT_PORT_CONFIG_DATA_WIDTH 32
889 #define FCDI_EVENT_BOOT_RESULT_OFST 0
890 #define FCDI_EVENT_BOOT_RESULT_LEN 4
891 /*            Enum values, see field(s): */
892 /*               MC_CMD_AOE/MC_CMD_AOE_OUT_INFO/FC_BOOT_RESULT */
893 #define FCDI_EVENT_BOOT_RESULT_LBN 0
894 #define FCDI_EVENT_BOOT_RESULT_WIDTH 32
895
896 /* FCDI_EXTENDED_EVENT_PPS structuredef: Extended FCDI event to send PPS events
897  * to the MC. Note that this structure | is overlayed over a normal FCDI event
898  * such that bits 32-63 containing | event code, level, source etc remain the
899  * same. In this case the data | field of the header is defined to be the
900  * number of timestamps
901  */
902 #define FCDI_EXTENDED_EVENT_PPS_LENMIN 16
903 #define FCDI_EXTENDED_EVENT_PPS_LENMAX 248
904 #define FCDI_EXTENDED_EVENT_PPS_LEN(num) (8+8*(num))
905 /* Number of timestamps following */
906 #define FCDI_EXTENDED_EVENT_PPS_COUNT_OFST 0
907 #define FCDI_EXTENDED_EVENT_PPS_COUNT_LEN 4
908 #define FCDI_EXTENDED_EVENT_PPS_COUNT_LBN 0
909 #define FCDI_EXTENDED_EVENT_PPS_COUNT_WIDTH 32
910 /* Seconds field of a timestamp record */
911 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_OFST 8
912 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_LEN 4
913 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_LBN 64
914 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_WIDTH 32
915 /* Nanoseconds field of a timestamp record */
916 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_OFST 12
917 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_LEN 4
918 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_LBN 96
919 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_WIDTH 32
920 /* Timestamp records comprising the event */
921 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_OFST 8
922 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LEN 8
923 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LO_OFST 8
924 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_HI_OFST 12
925 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MINNUM 1
926 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MAXNUM 30
927 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LBN 64
928 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_WIDTH 64
929
930 /* MUM_EVENT structuredef */
931 #define MUM_EVENT_LEN 8
932 #define MUM_EVENT_CONT_LBN 32
933 #define MUM_EVENT_CONT_WIDTH 1
934 #define MUM_EVENT_LEVEL_LBN 33
935 #define MUM_EVENT_LEVEL_WIDTH 3
936 /* enum: Info. */
937 #define MUM_EVENT_LEVEL_INFO  0x0
938 /* enum: Warning. */
939 #define MUM_EVENT_LEVEL_WARN 0x1
940 /* enum: Error. */
941 #define MUM_EVENT_LEVEL_ERR 0x2
942 /* enum: Fatal. */
943 #define MUM_EVENT_LEVEL_FATAL 0x3
944 #define MUM_EVENT_DATA_OFST 0
945 #define MUM_EVENT_DATA_LEN 4
946 #define MUM_EVENT_SENSOR_ID_LBN 0
947 #define MUM_EVENT_SENSOR_ID_WIDTH 8
948 /*             Enum values, see field(s): */
949 /*                MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
950 #define MUM_EVENT_SENSOR_STATE_LBN 8
951 #define MUM_EVENT_SENSOR_STATE_WIDTH 8
952 #define MUM_EVENT_PORT_PHY_READY_LBN 0
953 #define MUM_EVENT_PORT_PHY_READY_WIDTH 1
954 #define MUM_EVENT_PORT_PHY_LINK_UP_LBN 1
955 #define MUM_EVENT_PORT_PHY_LINK_UP_WIDTH 1
956 #define MUM_EVENT_PORT_PHY_TX_LOL_LBN 2
957 #define MUM_EVENT_PORT_PHY_TX_LOL_WIDTH 1
958 #define MUM_EVENT_PORT_PHY_RX_LOL_LBN 3
959 #define MUM_EVENT_PORT_PHY_RX_LOL_WIDTH 1
960 #define MUM_EVENT_PORT_PHY_TX_LOS_LBN 4
961 #define MUM_EVENT_PORT_PHY_TX_LOS_WIDTH 1
962 #define MUM_EVENT_PORT_PHY_RX_LOS_LBN 5
963 #define MUM_EVENT_PORT_PHY_RX_LOS_WIDTH 1
964 #define MUM_EVENT_PORT_PHY_TX_FAULT_LBN 6
965 #define MUM_EVENT_PORT_PHY_TX_FAULT_WIDTH 1
966 #define MUM_EVENT_DATA_LBN 0
967 #define MUM_EVENT_DATA_WIDTH 32
968 #define MUM_EVENT_SRC_LBN 36
969 #define MUM_EVENT_SRC_WIDTH 8
970 #define MUM_EVENT_EV_CODE_LBN 60
971 #define MUM_EVENT_EV_CODE_WIDTH 4
972 #define MUM_EVENT_CODE_LBN 44
973 #define MUM_EVENT_CODE_WIDTH 8
974 /* enum: The MUM was rebooted. */
975 #define MUM_EVENT_CODE_REBOOT 0x1
976 /* enum: Bad assert. */
977 #define MUM_EVENT_CODE_ASSERT 0x2
978 /* enum: Sensor failure. */
979 #define MUM_EVENT_CODE_SENSOR 0x3
980 /* enum: Link fault has been asserted, or has cleared. */
981 #define MUM_EVENT_CODE_QSFP_LASI_INTERRUPT 0x4
982 #define MUM_EVENT_SENSOR_DATA_OFST 0
983 #define MUM_EVENT_SENSOR_DATA_LEN 4
984 #define MUM_EVENT_SENSOR_DATA_LBN 0
985 #define MUM_EVENT_SENSOR_DATA_WIDTH 32
986 #define MUM_EVENT_PORT_PHY_FLAGS_OFST 0
987 #define MUM_EVENT_PORT_PHY_FLAGS_LEN 4
988 #define MUM_EVENT_PORT_PHY_FLAGS_LBN 0
989 #define MUM_EVENT_PORT_PHY_FLAGS_WIDTH 32
990 #define MUM_EVENT_PORT_PHY_COPPER_LEN_OFST 0
991 #define MUM_EVENT_PORT_PHY_COPPER_LEN_LEN 4
992 #define MUM_EVENT_PORT_PHY_COPPER_LEN_LBN 0
993 #define MUM_EVENT_PORT_PHY_COPPER_LEN_WIDTH 32
994 #define MUM_EVENT_PORT_PHY_CAPS_OFST 0
995 #define MUM_EVENT_PORT_PHY_CAPS_LEN 4
996 #define MUM_EVENT_PORT_PHY_CAPS_LBN 0
997 #define MUM_EVENT_PORT_PHY_CAPS_WIDTH 32
998 #define MUM_EVENT_PORT_PHY_TECH_OFST 0
999 #define MUM_EVENT_PORT_PHY_TECH_LEN 4
1000 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_UNKNOWN 0x0 /* enum */
1001 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_OPTICAL 0x1 /* enum */
1002 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_PASSIVE 0x2 /* enum */
1003 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_PASSIVE_EQUALIZED 0x3 /* enum */
1004 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_ACTIVE_LIMITING 0x4 /* enum */
1005 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_ACTIVE_LINEAR 0x5 /* enum */
1006 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_BASE_T 0x6 /* enum */
1007 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_LOOPBACK_PASSIVE 0x7 /* enum */
1008 #define MUM_EVENT_PORT_PHY_TECH_LBN 0
1009 #define MUM_EVENT_PORT_PHY_TECH_WIDTH 32
1010 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_LBN 36
1011 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_WIDTH 4
1012 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_FLAGS 0x0 /* enum */
1013 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_COPPER_LEN 0x1 /* enum */
1014 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_CAPS 0x2 /* enum */
1015 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_TECH 0x3 /* enum */
1016 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_MAX 0x4 /* enum */
1017 #define MUM_EVENT_PORT_PHY_SRC_PORT_NO_LBN 40
1018 #define MUM_EVENT_PORT_PHY_SRC_PORT_NO_WIDTH 4
1019
1020
1021 /***********************************/
1022 /* MC_CMD_READ32
1023  * Read multiple 32byte words from MC memory. Note - this command really
1024  * belongs to INSECURE category but is required by shmboot. The command handler
1025  * has additional checks to reject insecure calls.
1026  */
1027 #define MC_CMD_READ32 0x1
1028 #undef  MC_CMD_0x1_PRIVILEGE_CTG
1029
1030 #define MC_CMD_0x1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
1031
1032 /* MC_CMD_READ32_IN msgrequest */
1033 #define MC_CMD_READ32_IN_LEN 8
1034 #define MC_CMD_READ32_IN_ADDR_OFST 0
1035 #define MC_CMD_READ32_IN_ADDR_LEN 4
1036 #define MC_CMD_READ32_IN_NUMWORDS_OFST 4
1037 #define MC_CMD_READ32_IN_NUMWORDS_LEN 4
1038
1039 /* MC_CMD_READ32_OUT msgresponse */
1040 #define MC_CMD_READ32_OUT_LENMIN 4
1041 #define MC_CMD_READ32_OUT_LENMAX 252
1042 #define MC_CMD_READ32_OUT_LEN(num) (0+4*(num))
1043 #define MC_CMD_READ32_OUT_BUFFER_OFST 0
1044 #define MC_CMD_READ32_OUT_BUFFER_LEN 4
1045 #define MC_CMD_READ32_OUT_BUFFER_MINNUM 1
1046 #define MC_CMD_READ32_OUT_BUFFER_MAXNUM 63
1047
1048
1049 /***********************************/
1050 /* MC_CMD_WRITE32
1051  * Write multiple 32byte words to MC memory.
1052  */
1053 #define MC_CMD_WRITE32 0x2
1054 #undef  MC_CMD_0x2_PRIVILEGE_CTG
1055
1056 #define MC_CMD_0x2_PRIVILEGE_CTG SRIOV_CTG_INSECURE
1057
1058 /* MC_CMD_WRITE32_IN msgrequest */
1059 #define MC_CMD_WRITE32_IN_LENMIN 8
1060 #define MC_CMD_WRITE32_IN_LENMAX 252
1061 #define MC_CMD_WRITE32_IN_LEN(num) (4+4*(num))
1062 #define MC_CMD_WRITE32_IN_ADDR_OFST 0
1063 #define MC_CMD_WRITE32_IN_ADDR_LEN 4
1064 #define MC_CMD_WRITE32_IN_BUFFER_OFST 4
1065 #define MC_CMD_WRITE32_IN_BUFFER_LEN 4
1066 #define MC_CMD_WRITE32_IN_BUFFER_MINNUM 1
1067 #define MC_CMD_WRITE32_IN_BUFFER_MAXNUM 62
1068
1069 /* MC_CMD_WRITE32_OUT msgresponse */
1070 #define MC_CMD_WRITE32_OUT_LEN 0
1071
1072
1073 /***********************************/
1074 /* MC_CMD_COPYCODE
1075  * Copy MC code between two locations and jump. Note - this command really
1076  * belongs to INSECURE category but is required by shmboot. The command handler
1077  * has additional checks to reject insecure calls.
1078  */
1079 #define MC_CMD_COPYCODE 0x3
1080 #undef  MC_CMD_0x3_PRIVILEGE_CTG
1081
1082 #define MC_CMD_0x3_PRIVILEGE_CTG SRIOV_CTG_ADMIN
1083
1084 /* MC_CMD_COPYCODE_IN msgrequest */
1085 #define MC_CMD_COPYCODE_IN_LEN 16
1086 /* Source address
1087  *
1088  * The main image should be entered via a copy of a single word from and to a
1089  * magic address, which controls various aspects of the boot. The magic address
1090  * is a bitfield, with each bit as documented below.
1091  */
1092 #define MC_CMD_COPYCODE_IN_SRC_ADDR_OFST 0
1093 #define MC_CMD_COPYCODE_IN_SRC_ADDR_LEN 4
1094 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT (see below) */
1095 #define MC_CMD_COPYCODE_HUNT_NO_MAGIC_ADDR 0x10000
1096 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT and
1097  * BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED (see below)
1098  */
1099 #define MC_CMD_COPYCODE_HUNT_NO_DATAPATH_MAGIC_ADDR 0x1d0d0
1100 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT,
1101  * BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED and BOOT_MAGIC_IGNORE_CONFIG (see
1102  * below)
1103  */
1104 #define MC_CMD_COPYCODE_HUNT_IGNORE_CONFIG_MAGIC_ADDR 0x1badc
1105 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_PRESENT_LBN 17
1106 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_PRESENT_WIDTH 1
1107 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED_LBN 2
1108 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED_WIDTH 1
1109 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_IGNORE_CONFIG_LBN 3
1110 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_IGNORE_CONFIG_WIDTH 1
1111 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SKIP_BOOT_ICORE_SYNC_LBN 4
1112 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SKIP_BOOT_ICORE_SYNC_WIDTH 1
1113 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_FORCE_STANDALONE_LBN 5
1114 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_FORCE_STANDALONE_WIDTH 1
1115 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_DISABLE_XIP_LBN 6
1116 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_DISABLE_XIP_WIDTH 1
1117 /* Destination address */
1118 #define MC_CMD_COPYCODE_IN_DEST_ADDR_OFST 4
1119 #define MC_CMD_COPYCODE_IN_DEST_ADDR_LEN 4
1120 #define MC_CMD_COPYCODE_IN_NUMWORDS_OFST 8
1121 #define MC_CMD_COPYCODE_IN_NUMWORDS_LEN 4
1122 /* Address of where to jump after copy. */
1123 #define MC_CMD_COPYCODE_IN_JUMP_OFST 12
1124 #define MC_CMD_COPYCODE_IN_JUMP_LEN 4
1125 /* enum: Control should return to the caller rather than jumping */
1126 #define MC_CMD_COPYCODE_JUMP_NONE 0x1
1127
1128 /* MC_CMD_COPYCODE_OUT msgresponse */
1129 #define MC_CMD_COPYCODE_OUT_LEN 0
1130
1131
1132 /***********************************/
1133 /* MC_CMD_SET_FUNC
1134  * Select function for function-specific commands.
1135  */
1136 #define MC_CMD_SET_FUNC 0x4
1137 #undef  MC_CMD_0x4_PRIVILEGE_CTG
1138
1139 #define MC_CMD_0x4_PRIVILEGE_CTG SRIOV_CTG_INSECURE
1140
1141 /* MC_CMD_SET_FUNC_IN msgrequest */
1142 #define MC_CMD_SET_FUNC_IN_LEN 4
1143 /* Set function */
1144 #define MC_CMD_SET_FUNC_IN_FUNC_OFST 0
1145 #define MC_CMD_SET_FUNC_IN_FUNC_LEN 4
1146
1147 /* MC_CMD_SET_FUNC_OUT msgresponse */
1148 #define MC_CMD_SET_FUNC_OUT_LEN 0
1149
1150
1151 /***********************************/
1152 /* MC_CMD_GET_BOOT_STATUS
1153  * Get the instruction address from which the MC booted.
1154  */
1155 #define MC_CMD_GET_BOOT_STATUS 0x5
1156 #undef  MC_CMD_0x5_PRIVILEGE_CTG
1157
1158 #define MC_CMD_0x5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1159
1160 /* MC_CMD_GET_BOOT_STATUS_IN msgrequest */
1161 #define MC_CMD_GET_BOOT_STATUS_IN_LEN 0
1162
1163 /* MC_CMD_GET_BOOT_STATUS_OUT msgresponse */
1164 #define MC_CMD_GET_BOOT_STATUS_OUT_LEN 8
1165 /* ?? */
1166 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_OFST 0
1167 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_LEN 4
1168 /* enum: indicates that the MC wasn't flash booted */
1169 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_NULL  0xdeadbeef
1170 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_OFST 4
1171 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_LEN 4
1172 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_LBN 0
1173 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_WIDTH 1
1174 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_LBN 1
1175 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_WIDTH 1
1176 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_LBN 2
1177 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_WIDTH 1
1178
1179
1180 /***********************************/
1181 /* MC_CMD_GET_ASSERTS
1182  * Get (and optionally clear) the current assertion status. Only
1183  * OUT.GLOBAL_FLAGS is guaranteed to exist in the completion payload. The other
1184  * fields will only be present if OUT.GLOBAL_FLAGS != NO_FAILS
1185  */
1186 #define MC_CMD_GET_ASSERTS 0x6
1187 #undef  MC_CMD_0x6_PRIVILEGE_CTG
1188
1189 #define MC_CMD_0x6_PRIVILEGE_CTG SRIOV_CTG_ADMIN
1190
1191 /* MC_CMD_GET_ASSERTS_IN msgrequest */
1192 #define MC_CMD_GET_ASSERTS_IN_LEN 4
1193 /* Set to clear assertion */
1194 #define MC_CMD_GET_ASSERTS_IN_CLEAR_OFST 0
1195 #define MC_CMD_GET_ASSERTS_IN_CLEAR_LEN 4
1196
1197 /* MC_CMD_GET_ASSERTS_OUT msgresponse */
1198 #define MC_CMD_GET_ASSERTS_OUT_LEN 140
1199 /* Assertion status flag. */
1200 #define MC_CMD_GET_ASSERTS_OUT_GLOBAL_FLAGS_OFST 0
1201 #define MC_CMD_GET_ASSERTS_OUT_GLOBAL_FLAGS_LEN 4
1202 /* enum: No assertions have failed. */
1203 #define MC_CMD_GET_ASSERTS_FLAGS_NO_FAILS 0x1
1204 /* enum: A system-level assertion has failed. */
1205 #define MC_CMD_GET_ASSERTS_FLAGS_SYS_FAIL 0x2
1206 /* enum: A thread-level assertion has failed. */
1207 #define MC_CMD_GET_ASSERTS_FLAGS_THR_FAIL 0x3
1208 /* enum: The system was reset by the watchdog. */
1209 #define MC_CMD_GET_ASSERTS_FLAGS_WDOG_FIRED 0x4
1210 /* enum: An illegal address trap stopped the system (huntington and later) */
1211 #define MC_CMD_GET_ASSERTS_FLAGS_ADDR_TRAP 0x5
1212 /* Failing PC value */
1213 #define MC_CMD_GET_ASSERTS_OUT_SAVED_PC_OFFS_OFST 4
1214 #define MC_CMD_GET_ASSERTS_OUT_SAVED_PC_OFFS_LEN 4
1215 /* Saved GP regs */
1216 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_OFST 8
1217 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_LEN 4
1218 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_NUM 31
1219 /* enum: A magic value hinting that the value in this register at the time of
1220  * the failure has likely been lost.
1221  */
1222 #define MC_CMD_GET_ASSERTS_REG_NO_DATA 0xda7a1057
1223 /* Failing thread address */
1224 #define MC_CMD_GET_ASSERTS_OUT_THREAD_OFFS_OFST 132
1225 #define MC_CMD_GET_ASSERTS_OUT_THREAD_OFFS_LEN 4
1226 #define MC_CMD_GET_ASSERTS_OUT_RESERVED_OFST 136
1227 #define MC_CMD_GET_ASSERTS_OUT_RESERVED_LEN 4
1228
1229
1230 /***********************************/
1231 /* MC_CMD_LOG_CTRL
1232  * Configure the output stream for log events such as link state changes,
1233  * sensor notifications and MCDI completions
1234  */
1235 #define MC_CMD_LOG_CTRL 0x7
1236 #undef  MC_CMD_0x7_PRIVILEGE_CTG
1237
1238 #define MC_CMD_0x7_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1239
1240 /* MC_CMD_LOG_CTRL_IN msgrequest */
1241 #define MC_CMD_LOG_CTRL_IN_LEN 8
1242 /* Log destination */
1243 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_OFST 0
1244 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_LEN 4
1245 /* enum: UART. */
1246 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_UART 0x1
1247 /* enum: Event queue. */
1248 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ 0x2
1249 /* Legacy argument. Must be zero. */
1250 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ_OFST 4
1251 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ_LEN 4
1252
1253 /* MC_CMD_LOG_CTRL_OUT msgresponse */
1254 #define MC_CMD_LOG_CTRL_OUT_LEN 0
1255
1256
1257 /***********************************/
1258 /* MC_CMD_GET_VERSION
1259  * Get version information about the MC firmware.
1260  */
1261 #define MC_CMD_GET_VERSION 0x8
1262 #undef  MC_CMD_0x8_PRIVILEGE_CTG
1263
1264 #define MC_CMD_0x8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1265
1266 /* MC_CMD_GET_VERSION_IN msgrequest */
1267 #define MC_CMD_GET_VERSION_IN_LEN 0
1268
1269 /* MC_CMD_GET_VERSION_EXT_IN msgrequest: Asks for the extended version */
1270 #define MC_CMD_GET_VERSION_EXT_IN_LEN 4
1271 /* placeholder, set to 0 */
1272 #define MC_CMD_GET_VERSION_EXT_IN_EXT_FLAGS_OFST 0
1273 #define MC_CMD_GET_VERSION_EXT_IN_EXT_FLAGS_LEN 4
1274
1275 /* MC_CMD_GET_VERSION_V0_OUT msgresponse: deprecated version format */
1276 #define MC_CMD_GET_VERSION_V0_OUT_LEN 4
1277 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0
1278 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4
1279 /* enum: Reserved version number to indicate "any" version. */
1280 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_ANY 0xffffffff
1281 /* enum: Bootrom version value for Siena. */
1282 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_SIENA_BOOTROM 0xb0070000
1283 /* enum: Bootrom version value for Huntington. */
1284 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_HUNT_BOOTROM 0xb0070001
1285 /* enum: Bootrom version value for Medford2. */
1286 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_MEDFORD2_BOOTROM 0xb0070002
1287
1288 /* MC_CMD_GET_VERSION_OUT msgresponse */
1289 #define MC_CMD_GET_VERSION_OUT_LEN 32
1290 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1291 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1292 /*            Enum values, see field(s): */
1293 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1294 #define MC_CMD_GET_VERSION_OUT_PCOL_OFST 4
1295 #define MC_CMD_GET_VERSION_OUT_PCOL_LEN 4
1296 /* 128bit mask of functions supported by the current firmware */
1297 #define MC_CMD_GET_VERSION_OUT_SUPPORTED_FUNCS_OFST 8
1298 #define MC_CMD_GET_VERSION_OUT_SUPPORTED_FUNCS_LEN 16
1299 #define MC_CMD_GET_VERSION_OUT_VERSION_OFST 24
1300 #define MC_CMD_GET_VERSION_OUT_VERSION_LEN 8
1301 #define MC_CMD_GET_VERSION_OUT_VERSION_LO_OFST 24
1302 #define MC_CMD_GET_VERSION_OUT_VERSION_HI_OFST 28
1303
1304 /* MC_CMD_GET_VERSION_EXT_OUT msgresponse */
1305 #define MC_CMD_GET_VERSION_EXT_OUT_LEN 48
1306 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1307 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1308 /*            Enum values, see field(s): */
1309 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1310 #define MC_CMD_GET_VERSION_EXT_OUT_PCOL_OFST 4
1311 #define MC_CMD_GET_VERSION_EXT_OUT_PCOL_LEN 4
1312 /* 128bit mask of functions supported by the current firmware */
1313 #define MC_CMD_GET_VERSION_EXT_OUT_SUPPORTED_FUNCS_OFST 8
1314 #define MC_CMD_GET_VERSION_EXT_OUT_SUPPORTED_FUNCS_LEN 16
1315 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_OFST 24
1316 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LEN 8
1317 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LO_OFST 24
1318 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_HI_OFST 28
1319 /* extra info */
1320 #define MC_CMD_GET_VERSION_EXT_OUT_EXTRA_OFST 32
1321 #define MC_CMD_GET_VERSION_EXT_OUT_EXTRA_LEN 16
1322
1323
1324 /***********************************/
1325 /* MC_CMD_PTP
1326  * Perform PTP operation
1327  */
1328 #define MC_CMD_PTP 0xb
1329 #undef  MC_CMD_0xb_PRIVILEGE_CTG
1330
1331 #define MC_CMD_0xb_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1332
1333 /* MC_CMD_PTP_IN msgrequest */
1334 #define MC_CMD_PTP_IN_LEN 1
1335 /* PTP operation code */
1336 #define MC_CMD_PTP_IN_OP_OFST 0
1337 #define MC_CMD_PTP_IN_OP_LEN 1
1338 /* enum: Enable PTP packet timestamping operation. */
1339 #define MC_CMD_PTP_OP_ENABLE 0x1
1340 /* enum: Disable PTP packet timestamping operation. */
1341 #define MC_CMD_PTP_OP_DISABLE 0x2
1342 /* enum: Send a PTP packet. This operation is used on Siena and Huntington.
1343  * From Medford onwards it is not supported: on those platforms PTP transmit
1344  * timestamping is done using the fast path.
1345  */
1346 #define MC_CMD_PTP_OP_TRANSMIT 0x3
1347 /* enum: Read the current NIC time. */
1348 #define MC_CMD_PTP_OP_READ_NIC_TIME 0x4
1349 /* enum: Get the current PTP status. Note that the clock frequency returned (in
1350  * Hz) is rounded to the nearest MHz (e.g. 666000000 for 666666666).
1351  */
1352 #define MC_CMD_PTP_OP_STATUS 0x5
1353 /* enum: Adjust the PTP NIC's time. */
1354 #define MC_CMD_PTP_OP_ADJUST 0x6
1355 /* enum: Synchronize host and NIC time. */
1356 #define MC_CMD_PTP_OP_SYNCHRONIZE 0x7
1357 /* enum: Basic manufacturing tests. Siena PTP adapters only. */
1358 #define MC_CMD_PTP_OP_MANFTEST_BASIC 0x8
1359 /* enum: Packet based manufacturing tests. Siena PTP adapters only. */
1360 #define MC_CMD_PTP_OP_MANFTEST_PACKET 0x9
1361 /* enum: Reset some of the PTP related statistics */
1362 #define MC_CMD_PTP_OP_RESET_STATS 0xa
1363 /* enum: Debug operations to MC. */
1364 #define MC_CMD_PTP_OP_DEBUG 0xb
1365 /* enum: Read an FPGA register. Siena PTP adapters only. */
1366 #define MC_CMD_PTP_OP_FPGAREAD 0xc
1367 /* enum: Write an FPGA register. Siena PTP adapters only. */
1368 #define MC_CMD_PTP_OP_FPGAWRITE 0xd
1369 /* enum: Apply an offset to the NIC clock */
1370 #define MC_CMD_PTP_OP_CLOCK_OFFSET_ADJUST 0xe
1371 /* enum: Change the frequency correction applied to the NIC clock */
1372 #define MC_CMD_PTP_OP_CLOCK_FREQ_ADJUST 0xf
1373 /* enum: Set the MC packet filter VLAN tags for received PTP packets.
1374  * Deprecated for Huntington onwards.
1375  */
1376 #define MC_CMD_PTP_OP_RX_SET_VLAN_FILTER 0x10
1377 /* enum: Set the MC packet filter UUID for received PTP packets. Deprecated for
1378  * Huntington onwards.
1379  */
1380 #define MC_CMD_PTP_OP_RX_SET_UUID_FILTER 0x11
1381 /* enum: Set the MC packet filter Domain for received PTP packets. Deprecated
1382  * for Huntington onwards.
1383  */
1384 #define MC_CMD_PTP_OP_RX_SET_DOMAIN_FILTER 0x12
1385 /* enum: Set the clock source. Required for snapper tests on Huntington and
1386  * Medford. Not implemented for Siena or Medford2.
1387  */
1388 #define MC_CMD_PTP_OP_SET_CLK_SRC 0x13
1389 /* enum: Reset value of Timer Reg. Not implemented. */
1390 #define MC_CMD_PTP_OP_RST_CLK 0x14
1391 /* enum: Enable the forwarding of PPS events to the host */
1392 #define MC_CMD_PTP_OP_PPS_ENABLE 0x15
1393 /* enum: Get the time format used by this NIC for PTP operations */
1394 #define MC_CMD_PTP_OP_GET_TIME_FORMAT 0x16
1395 /* enum: Get the clock attributes. NOTE- extended version of
1396  * MC_CMD_PTP_OP_GET_TIME_FORMAT
1397  */
1398 #define MC_CMD_PTP_OP_GET_ATTRIBUTES 0x16
1399 /* enum: Get corrections that should be applied to the various different
1400  * timestamps
1401  */
1402 #define MC_CMD_PTP_OP_GET_TIMESTAMP_CORRECTIONS 0x17
1403 /* enum: Subscribe to receive periodic time events indicating the current NIC
1404  * time
1405  */
1406 #define MC_CMD_PTP_OP_TIME_EVENT_SUBSCRIBE 0x18
1407 /* enum: Unsubscribe to stop receiving time events */
1408 #define MC_CMD_PTP_OP_TIME_EVENT_UNSUBSCRIBE 0x19
1409 /* enum: PPS based manfacturing tests. Requires PPS output to be looped to PPS
1410  * input on the same NIC. Siena PTP adapters only.
1411  */
1412 #define MC_CMD_PTP_OP_MANFTEST_PPS 0x1a
1413 /* enum: Set the PTP sync status. Status is used by firmware to report to event
1414  * subscribers.
1415  */
1416 #define MC_CMD_PTP_OP_SET_SYNC_STATUS 0x1b
1417 /* enum: Above this for future use. */
1418 #define MC_CMD_PTP_OP_MAX 0x1c
1419
1420 /* MC_CMD_PTP_IN_ENABLE msgrequest */
1421 #define MC_CMD_PTP_IN_ENABLE_LEN 16
1422 #define MC_CMD_PTP_IN_CMD_OFST 0
1423 #define MC_CMD_PTP_IN_CMD_LEN 4
1424 #define MC_CMD_PTP_IN_PERIPH_ID_OFST 4
1425 #define MC_CMD_PTP_IN_PERIPH_ID_LEN 4
1426 /* Not used. Events are always sent to function relative queue 0. */
1427 #define MC_CMD_PTP_IN_ENABLE_QUEUE_OFST 8
1428 #define MC_CMD_PTP_IN_ENABLE_QUEUE_LEN 4
1429 /* PTP timestamping mode. Not used from Huntington onwards. */
1430 #define MC_CMD_PTP_IN_ENABLE_MODE_OFST 12
1431 #define MC_CMD_PTP_IN_ENABLE_MODE_LEN 4
1432 /* enum: PTP, version 1 */
1433 #define MC_CMD_PTP_MODE_V1 0x0
1434 /* enum: PTP, version 1, with VLAN headers - deprecated */
1435 #define MC_CMD_PTP_MODE_V1_VLAN 0x1
1436 /* enum: PTP, version 2 */
1437 #define MC_CMD_PTP_MODE_V2 0x2
1438 /* enum: PTP, version 2, with VLAN headers - deprecated */
1439 #define MC_CMD_PTP_MODE_V2_VLAN 0x3
1440 /* enum: PTP, version 2, with improved UUID filtering */
1441 #define MC_CMD_PTP_MODE_V2_ENHANCED 0x4
1442 /* enum: FCoE (seconds and microseconds) */
1443 #define MC_CMD_PTP_MODE_FCOE 0x5
1444
1445 /* MC_CMD_PTP_IN_DISABLE msgrequest */
1446 #define MC_CMD_PTP_IN_DISABLE_LEN 8
1447 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1448 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1449 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1450 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1451
1452 /* MC_CMD_PTP_IN_TRANSMIT msgrequest */
1453 #define MC_CMD_PTP_IN_TRANSMIT_LENMIN 13
1454 #define MC_CMD_PTP_IN_TRANSMIT_LENMAX 252
1455 #define MC_CMD_PTP_IN_TRANSMIT_LEN(num) (12+1*(num))
1456 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1457 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1458 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1459 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1460 /* Transmit packet length */
1461 #define MC_CMD_PTP_IN_TRANSMIT_LENGTH_OFST 8
1462 #define MC_CMD_PTP_IN_TRANSMIT_LENGTH_LEN 4
1463 /* Transmit packet data */
1464 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_OFST 12
1465 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_LEN 1
1466 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MINNUM 1
1467 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MAXNUM 240
1468
1469 /* MC_CMD_PTP_IN_READ_NIC_TIME msgrequest */
1470 #define MC_CMD_PTP_IN_READ_NIC_TIME_LEN 8
1471 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1472 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1473 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1474 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1475
1476 /* MC_CMD_PTP_IN_READ_NIC_TIME_V2 msgrequest */
1477 #define MC_CMD_PTP_IN_READ_NIC_TIME_V2_LEN 8
1478 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1479 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1480 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1481 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1482
1483 /* MC_CMD_PTP_IN_STATUS msgrequest */
1484 #define MC_CMD_PTP_IN_STATUS_LEN 8
1485 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1486 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1487 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1488 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1489
1490 /* MC_CMD_PTP_IN_ADJUST msgrequest */
1491 #define MC_CMD_PTP_IN_ADJUST_LEN 24
1492 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1493 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1494 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1495 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1496 /* Frequency adjustment 40 bit fixed point ns */
1497 #define MC_CMD_PTP_IN_ADJUST_FREQ_OFST 8
1498 #define MC_CMD_PTP_IN_ADJUST_FREQ_LEN 8
1499 #define MC_CMD_PTP_IN_ADJUST_FREQ_LO_OFST 8
1500 #define MC_CMD_PTP_IN_ADJUST_FREQ_HI_OFST 12
1501 /* enum: Number of fractional bits in frequency adjustment */
1502 #define MC_CMD_PTP_IN_ADJUST_BITS 0x28
1503 /* enum: Number of fractional bits in frequency adjustment when FP44_FREQ_ADJ
1504  * is indicated in the MC_CMD_PTP_OUT_GET_ATTRIBUTES command CAPABILITIES
1505  * field.
1506  */
1507 #define MC_CMD_PTP_IN_ADJUST_BITS_FP44 0x2c
1508 /* Time adjustment in seconds */
1509 #define MC_CMD_PTP_IN_ADJUST_SECONDS_OFST 16
1510 #define MC_CMD_PTP_IN_ADJUST_SECONDS_LEN 4
1511 /* Time adjustment major value */
1512 #define MC_CMD_PTP_IN_ADJUST_MAJOR_OFST 16
1513 #define MC_CMD_PTP_IN_ADJUST_MAJOR_LEN 4
1514 /* Time adjustment in nanoseconds */
1515 #define MC_CMD_PTP_IN_ADJUST_NANOSECONDS_OFST 20
1516 #define MC_CMD_PTP_IN_ADJUST_NANOSECONDS_LEN 4
1517 /* Time adjustment minor value */
1518 #define MC_CMD_PTP_IN_ADJUST_MINOR_OFST 20
1519 #define MC_CMD_PTP_IN_ADJUST_MINOR_LEN 4
1520
1521 /* MC_CMD_PTP_IN_ADJUST_V2 msgrequest */
1522 #define MC_CMD_PTP_IN_ADJUST_V2_LEN 28
1523 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1524 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1525 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1526 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1527 /* Frequency adjustment 40 bit fixed point ns */
1528 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_OFST 8
1529 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LEN 8
1530 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LO_OFST 8
1531 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_HI_OFST 12
1532 /* enum: Number of fractional bits in frequency adjustment */
1533 /*               MC_CMD_PTP_IN_ADJUST_BITS 0x28 */
1534 /* enum: Number of fractional bits in frequency adjustment when FP44_FREQ_ADJ
1535  * is indicated in the MC_CMD_PTP_OUT_GET_ATTRIBUTES command CAPABILITIES
1536  * field.
1537  */
1538 /*               MC_CMD_PTP_IN_ADJUST_BITS_FP44 0x2c */
1539 /* Time adjustment in seconds */
1540 #define MC_CMD_PTP_IN_ADJUST_V2_SECONDS_OFST 16
1541 #define MC_CMD_PTP_IN_ADJUST_V2_SECONDS_LEN 4
1542 /* Time adjustment major value */
1543 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_OFST 16
1544 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_LEN 4
1545 /* Time adjustment in nanoseconds */
1546 #define MC_CMD_PTP_IN_ADJUST_V2_NANOSECONDS_OFST 20
1547 #define MC_CMD_PTP_IN_ADJUST_V2_NANOSECONDS_LEN 4
1548 /* Time adjustment minor value */
1549 #define MC_CMD_PTP_IN_ADJUST_V2_MINOR_OFST 20
1550 #define MC_CMD_PTP_IN_ADJUST_V2_MINOR_LEN 4
1551 /* Upper 32bits of major time offset adjustment */
1552 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_HI_OFST 24
1553 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_HI_LEN 4
1554
1555 /* MC_CMD_PTP_IN_SYNCHRONIZE msgrequest */
1556 #define MC_CMD_PTP_IN_SYNCHRONIZE_LEN 20
1557 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1558 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1559 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1560 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1561 /* Number of time readings to capture */
1562 #define MC_CMD_PTP_IN_SYNCHRONIZE_NUMTIMESETS_OFST 8
1563 #define MC_CMD_PTP_IN_SYNCHRONIZE_NUMTIMESETS_LEN 4
1564 /* Host address in which to write "synchronization started" indication (64
1565  * bits)
1566  */
1567 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_OFST 12
1568 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LEN 8
1569 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LO_OFST 12
1570 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_HI_OFST 16
1571
1572 /* MC_CMD_PTP_IN_MANFTEST_BASIC msgrequest */
1573 #define MC_CMD_PTP_IN_MANFTEST_BASIC_LEN 8
1574 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1575 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1576 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1577 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1578
1579 /* MC_CMD_PTP_IN_MANFTEST_PACKET msgrequest */
1580 #define MC_CMD_PTP_IN_MANFTEST_PACKET_LEN 12
1581 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1582 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1583 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1584 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1585 /* Enable or disable packet testing */
1586 #define MC_CMD_PTP_IN_MANFTEST_PACKET_TEST_ENABLE_OFST 8
1587 #define MC_CMD_PTP_IN_MANFTEST_PACKET_TEST_ENABLE_LEN 4
1588
1589 /* MC_CMD_PTP_IN_RESET_STATS msgrequest */
1590 #define MC_CMD_PTP_IN_RESET_STATS_LEN 8
1591 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1592 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1593 /* Reset PTP statistics */
1594 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1595 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1596
1597 /* MC_CMD_PTP_IN_DEBUG msgrequest */
1598 #define MC_CMD_PTP_IN_DEBUG_LEN 12
1599 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1600 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1601 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1602 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1603 /* Debug operations */
1604 #define MC_CMD_PTP_IN_DEBUG_DEBUG_PARAM_OFST 8
1605 #define MC_CMD_PTP_IN_DEBUG_DEBUG_PARAM_LEN 4
1606
1607 /* MC_CMD_PTP_IN_FPGAREAD msgrequest */
1608 #define MC_CMD_PTP_IN_FPGAREAD_LEN 16
1609 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1610 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1611 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1612 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1613 #define MC_CMD_PTP_IN_FPGAREAD_ADDR_OFST 8
1614 #define MC_CMD_PTP_IN_FPGAREAD_ADDR_LEN 4
1615 #define MC_CMD_PTP_IN_FPGAREAD_NUMBYTES_OFST 12
1616 #define MC_CMD_PTP_IN_FPGAREAD_NUMBYTES_LEN 4
1617
1618 /* MC_CMD_PTP_IN_FPGAWRITE msgrequest */
1619 #define MC_CMD_PTP_IN_FPGAWRITE_LENMIN 13
1620 #define MC_CMD_PTP_IN_FPGAWRITE_LENMAX 252
1621 #define MC_CMD_PTP_IN_FPGAWRITE_LEN(num) (12+1*(num))
1622 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1623 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1624 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1625 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1626 #define MC_CMD_PTP_IN_FPGAWRITE_ADDR_OFST 8
1627 #define MC_CMD_PTP_IN_FPGAWRITE_ADDR_LEN 4
1628 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_OFST 12
1629 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_LEN 1
1630 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MINNUM 1
1631 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MAXNUM 240
1632
1633 /* MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST msgrequest */
1634 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_LEN 16
1635 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1636 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1637 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1638 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1639 /* Time adjustment in seconds */
1640 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_SECONDS_OFST 8
1641 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_SECONDS_LEN 4
1642 /* Time adjustment major value */
1643 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MAJOR_OFST 8
1644 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MAJOR_LEN 4
1645 /* Time adjustment in nanoseconds */
1646 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_NANOSECONDS_OFST 12
1647 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_NANOSECONDS_LEN 4
1648 /* Time adjustment minor value */
1649 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MINOR_OFST 12
1650 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MINOR_LEN 4
1651
1652 /* MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2 msgrequest */
1653 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_LEN 20
1654 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1655 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1656 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1657 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1658 /* Time adjustment in seconds */
1659 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_SECONDS_OFST 8
1660 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_SECONDS_LEN 4
1661 /* Time adjustment major value */
1662 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_OFST 8
1663 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_LEN 4
1664 /* Time adjustment in nanoseconds */
1665 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_NANOSECONDS_OFST 12
1666 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_NANOSECONDS_LEN 4
1667 /* Time adjustment minor value */
1668 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MINOR_OFST 12
1669 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MINOR_LEN 4
1670 /* Upper 32bits of major time offset adjustment */
1671 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_HI_OFST 16
1672 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_HI_LEN 4
1673
1674 /* MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST msgrequest */
1675 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_LEN 16
1676 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1677 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1678 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1679 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1680 /* Frequency adjustment 40 bit fixed point ns */
1681 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_OFST 8
1682 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LEN 8
1683 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LO_OFST 8
1684 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_HI_OFST 12
1685 /*            Enum values, see field(s): */
1686 /*               MC_CMD_PTP/MC_CMD_PTP_IN_ADJUST/FREQ */
1687
1688 /* MC_CMD_PTP_IN_RX_SET_VLAN_FILTER msgrequest */
1689 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_LEN 24
1690 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1691 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1692 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1693 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1694 /* Number of VLAN tags, 0 if not VLAN */
1695 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_NUM_VLAN_TAGS_OFST 8
1696 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_NUM_VLAN_TAGS_LEN 4
1697 /* Set of VLAN tags to filter against */
1698 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_OFST 12
1699 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_LEN 4
1700 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_NUM 3
1701
1702 /* MC_CMD_PTP_IN_RX_SET_UUID_FILTER msgrequest */
1703 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_LEN 20
1704 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1705 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1706 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1707 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1708 /* 1 to enable UUID filtering, 0 to disable */
1709 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_ENABLE_OFST 8
1710 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_ENABLE_LEN 4
1711 /* UUID to filter against */
1712 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_OFST 12
1713 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LEN 8
1714 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LO_OFST 12
1715 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_HI_OFST 16
1716
1717 /* MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER msgrequest */
1718 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_LEN 16
1719 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1720 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1721 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1722 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1723 /* 1 to enable Domain filtering, 0 to disable */
1724 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_ENABLE_OFST 8
1725 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_ENABLE_LEN 4
1726 /* Domain number to filter against */
1727 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_DOMAIN_OFST 12
1728 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_DOMAIN_LEN 4
1729
1730 /* MC_CMD_PTP_IN_SET_CLK_SRC msgrequest */
1731 #define MC_CMD_PTP_IN_SET_CLK_SRC_LEN 12
1732 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1733 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1734 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1735 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1736 /* Set the clock source. */
1737 #define MC_CMD_PTP_IN_SET_CLK_SRC_CLK_OFST 8
1738 #define MC_CMD_PTP_IN_SET_CLK_SRC_CLK_LEN 4
1739 /* enum: Internal. */
1740 #define MC_CMD_PTP_CLK_SRC_INTERNAL 0x0
1741 /* enum: External. */
1742 #define MC_CMD_PTP_CLK_SRC_EXTERNAL 0x1
1743
1744 /* MC_CMD_PTP_IN_RST_CLK msgrequest */
1745 #define MC_CMD_PTP_IN_RST_CLK_LEN 8
1746 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1747 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1748 /* Reset value of Timer Reg. */
1749 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1750 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1751
1752 /* MC_CMD_PTP_IN_PPS_ENABLE msgrequest */
1753 #define MC_CMD_PTP_IN_PPS_ENABLE_LEN 12
1754 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1755 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1756 /* Enable or disable */
1757 #define MC_CMD_PTP_IN_PPS_ENABLE_OP_OFST 4
1758 #define MC_CMD_PTP_IN_PPS_ENABLE_OP_LEN 4
1759 /* enum: Enable */
1760 #define MC_CMD_PTP_ENABLE_PPS 0x0
1761 /* enum: Disable */
1762 #define MC_CMD_PTP_DISABLE_PPS 0x1
1763 /* Not used. Events are always sent to function relative queue 0. */
1764 #define MC_CMD_PTP_IN_PPS_ENABLE_QUEUE_ID_OFST 8
1765 #define MC_CMD_PTP_IN_PPS_ENABLE_QUEUE_ID_LEN 4
1766
1767 /* MC_CMD_PTP_IN_GET_TIME_FORMAT msgrequest */
1768 #define MC_CMD_PTP_IN_GET_TIME_FORMAT_LEN 8
1769 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1770 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1771 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1772 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1773
1774 /* MC_CMD_PTP_IN_GET_ATTRIBUTES msgrequest */
1775 #define MC_CMD_PTP_IN_GET_ATTRIBUTES_LEN 8
1776 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1777 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1778 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1779 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1780
1781 /* MC_CMD_PTP_IN_GET_TIMESTAMP_CORRECTIONS msgrequest */
1782 #define MC_CMD_PTP_IN_GET_TIMESTAMP_CORRECTIONS_LEN 8
1783 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1784 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1785 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1786 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1787
1788 /* MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE msgrequest */
1789 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_LEN 12
1790 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1791 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1792 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1793 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1794 /* Original field containing queue ID. Now extended to include flags. */
1795 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_OFST 8
1796 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_LEN 4
1797 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_ID_LBN 0
1798 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_ID_WIDTH 16
1799 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_REPORT_SYNC_STATUS_LBN 31
1800 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_REPORT_SYNC_STATUS_WIDTH 1
1801
1802 /* MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE msgrequest */
1803 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_LEN 16
1804 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1805 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1806 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1807 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1808 /* Unsubscribe options */
1809 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_CONTROL_OFST 8
1810 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_CONTROL_LEN 4
1811 /* enum: Unsubscribe a single queue */
1812 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_SINGLE 0x0
1813 /* enum: Unsubscribe all queues */
1814 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_ALL 0x1
1815 /* Event queue ID */
1816 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_QUEUE_OFST 12
1817 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_QUEUE_LEN 4
1818
1819 /* MC_CMD_PTP_IN_MANFTEST_PPS msgrequest */
1820 #define MC_CMD_PTP_IN_MANFTEST_PPS_LEN 12
1821 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1822 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1823 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1824 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1825 /* 1 to enable PPS test mode, 0 to disable and return result. */
1826 #define MC_CMD_PTP_IN_MANFTEST_PPS_TEST_ENABLE_OFST 8
1827 #define MC_CMD_PTP_IN_MANFTEST_PPS_TEST_ENABLE_LEN 4
1828
1829 /* MC_CMD_PTP_IN_SET_SYNC_STATUS msgrequest */
1830 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_LEN 24
1831 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1832 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1833 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1834 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1835 /* NIC - Host System Clock Synchronization status */
1836 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_STATUS_OFST 8
1837 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_STATUS_LEN 4
1838 /* enum: Host System clock and NIC clock are not in sync */
1839 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_NOT_IN_SYNC 0x0
1840 /* enum: Host System clock and NIC clock are synchronized */
1841 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_IN_SYNC 0x1
1842 /* If synchronized, number of seconds until clocks should be considered to be
1843  * no longer in sync.
1844  */
1845 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_TIMEOUT_OFST 12
1846 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_TIMEOUT_LEN 4
1847 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED0_OFST 16
1848 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED0_LEN 4
1849 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED1_OFST 20
1850 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED1_LEN 4
1851
1852 /* MC_CMD_PTP_OUT msgresponse */
1853 #define MC_CMD_PTP_OUT_LEN 0
1854
1855 /* MC_CMD_PTP_OUT_TRANSMIT msgresponse */
1856 #define MC_CMD_PTP_OUT_TRANSMIT_LEN 8
1857 /* Value of seconds timestamp */
1858 #define MC_CMD_PTP_OUT_TRANSMIT_SECONDS_OFST 0
1859 #define MC_CMD_PTP_OUT_TRANSMIT_SECONDS_LEN 4
1860 /* Timestamp major value */
1861 #define MC_CMD_PTP_OUT_TRANSMIT_MAJOR_OFST 0
1862 #define MC_CMD_PTP_OUT_TRANSMIT_MAJOR_LEN 4
1863 /* Value of nanoseconds timestamp */
1864 #define MC_CMD_PTP_OUT_TRANSMIT_NANOSECONDS_OFST 4
1865 #define MC_CMD_PTP_OUT_TRANSMIT_NANOSECONDS_LEN 4
1866 /* Timestamp minor value */
1867 #define MC_CMD_PTP_OUT_TRANSMIT_MINOR_OFST 4
1868 #define MC_CMD_PTP_OUT_TRANSMIT_MINOR_LEN 4
1869
1870 /* MC_CMD_PTP_OUT_TIME_EVENT_SUBSCRIBE msgresponse */
1871 #define MC_CMD_PTP_OUT_TIME_EVENT_SUBSCRIBE_LEN 0
1872
1873 /* MC_CMD_PTP_OUT_TIME_EVENT_UNSUBSCRIBE msgresponse */
1874 #define MC_CMD_PTP_OUT_TIME_EVENT_UNSUBSCRIBE_LEN 0
1875
1876 /* MC_CMD_PTP_OUT_READ_NIC_TIME msgresponse */
1877 #define MC_CMD_PTP_OUT_READ_NIC_TIME_LEN 8
1878 /* Value of seconds timestamp */
1879 #define MC_CMD_PTP_OUT_READ_NIC_TIME_SECONDS_OFST 0
1880 #define MC_CMD_PTP_OUT_READ_NIC_TIME_SECONDS_LEN 4
1881 /* Timestamp major value */
1882 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MAJOR_OFST 0
1883 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MAJOR_LEN 4
1884 /* Value of nanoseconds timestamp */
1885 #define MC_CMD_PTP_OUT_READ_NIC_TIME_NANOSECONDS_OFST 4
1886 #define MC_CMD_PTP_OUT_READ_NIC_TIME_NANOSECONDS_LEN 4
1887 /* Timestamp minor value */
1888 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MINOR_OFST 4
1889 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MINOR_LEN 4
1890
1891 /* MC_CMD_PTP_OUT_READ_NIC_TIME_V2 msgresponse */
1892 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_LEN 12
1893 /* Value of seconds timestamp */
1894 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_SECONDS_OFST 0
1895 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_SECONDS_LEN 4
1896 /* Timestamp major value */
1897 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_OFST 0
1898 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_LEN 4
1899 /* Value of nanoseconds timestamp */
1900 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_NANOSECONDS_OFST 4
1901 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_NANOSECONDS_LEN 4
1902 /* Timestamp minor value */
1903 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MINOR_OFST 4
1904 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MINOR_LEN 4
1905 /* Upper 32bits of major timestamp value */
1906 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_HI_OFST 8
1907 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_HI_LEN 4
1908
1909 /* MC_CMD_PTP_OUT_STATUS msgresponse */
1910 #define MC_CMD_PTP_OUT_STATUS_LEN 64
1911 /* Frequency of NIC's hardware clock */
1912 #define MC_CMD_PTP_OUT_STATUS_CLOCK_FREQ_OFST 0
1913 #define MC_CMD_PTP_OUT_STATUS_CLOCK_FREQ_LEN 4
1914 /* Number of packets transmitted and timestamped */
1915 #define MC_CMD_PTP_OUT_STATUS_STATS_TX_OFST 4
1916 #define MC_CMD_PTP_OUT_STATUS_STATS_TX_LEN 4
1917 /* Number of packets received and timestamped */
1918 #define MC_CMD_PTP_OUT_STATUS_STATS_RX_OFST 8
1919 #define MC_CMD_PTP_OUT_STATUS_STATS_RX_LEN 4
1920 /* Number of packets timestamped by the FPGA */
1921 #define MC_CMD_PTP_OUT_STATUS_STATS_TS_OFST 12
1922 #define MC_CMD_PTP_OUT_STATUS_STATS_TS_LEN 4
1923 /* Number of packets filter matched */
1924 #define MC_CMD_PTP_OUT_STATUS_STATS_FM_OFST 16
1925 #define MC_CMD_PTP_OUT_STATUS_STATS_FM_LEN 4
1926 /* Number of packets not filter matched */
1927 #define MC_CMD_PTP_OUT_STATUS_STATS_NFM_OFST 20
1928 #define MC_CMD_PTP_OUT_STATUS_STATS_NFM_LEN 4
1929 /* Number of PPS overflows (noise on input?) */
1930 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFLOW_OFST 24
1931 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFLOW_LEN 4
1932 /* Number of PPS bad periods */
1933 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_BAD_OFST 28
1934 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_BAD_LEN 4
1935 /* Minimum period of PPS pulse in nanoseconds */
1936 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MIN_OFST 32
1937 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MIN_LEN 4
1938 /* Maximum period of PPS pulse in nanoseconds */
1939 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MAX_OFST 36
1940 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MAX_LEN 4
1941 /* Last period of PPS pulse in nanoseconds */
1942 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_LAST_OFST 40
1943 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_LAST_LEN 4
1944 /* Mean period of PPS pulse in nanoseconds */
1945 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MEAN_OFST 44
1946 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MEAN_LEN 4
1947 /* Minimum offset of PPS pulse in nanoseconds (signed) */
1948 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MIN_OFST 48
1949 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MIN_LEN 4
1950 /* Maximum offset of PPS pulse in nanoseconds (signed) */
1951 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MAX_OFST 52
1952 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MAX_LEN 4
1953 /* Last offset of PPS pulse in nanoseconds (signed) */
1954 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_LAST_OFST 56
1955 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_LAST_LEN 4
1956 /* Mean offset of PPS pulse in nanoseconds (signed) */
1957 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MEAN_OFST 60
1958 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MEAN_LEN 4
1959
1960 /* MC_CMD_PTP_OUT_SYNCHRONIZE msgresponse */
1961 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMIN 20
1962 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMAX 240
1963 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LEN(num) (0+20*(num))
1964 /* A set of host and NIC times */
1965 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_OFST 0
1966 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_LEN 20
1967 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MINNUM 1
1968 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MAXNUM 12
1969 /* Host time immediately before NIC's hardware clock read */
1970 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTSTART_OFST 0
1971 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTSTART_LEN 4
1972 /* Value of seconds timestamp */
1973 #define MC_CMD_PTP_OUT_SYNCHRONIZE_SECONDS_OFST 4
1974 #define MC_CMD_PTP_OUT_SYNCHRONIZE_SECONDS_LEN 4
1975 /* Timestamp major value */
1976 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MAJOR_OFST 4
1977 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MAJOR_LEN 4
1978 /* Value of nanoseconds timestamp */
1979 #define MC_CMD_PTP_OUT_SYNCHRONIZE_NANOSECONDS_OFST 8
1980 #define MC_CMD_PTP_OUT_SYNCHRONIZE_NANOSECONDS_LEN 4
1981 /* Timestamp minor value */
1982 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MINOR_OFST 8
1983 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MINOR_LEN 4
1984 /* Host time immediately after NIC's hardware clock read */
1985 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTEND_OFST 12
1986 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTEND_LEN 4
1987 /* Number of nanoseconds waited after reading NIC's hardware clock */
1988 #define MC_CMD_PTP_OUT_SYNCHRONIZE_WAITNS_OFST 16
1989 #define MC_CMD_PTP_OUT_SYNCHRONIZE_WAITNS_LEN 4
1990
1991 /* MC_CMD_PTP_OUT_MANFTEST_BASIC msgresponse */
1992 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_LEN 8
1993 /* Results of testing */
1994 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_RESULT_OFST 0
1995 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_RESULT_LEN 4
1996 /* enum: Successful test */
1997 #define MC_CMD_PTP_MANF_SUCCESS 0x0
1998 /* enum: FPGA load failed */
1999 #define MC_CMD_PTP_MANF_FPGA_LOAD 0x1
2000 /* enum: FPGA version invalid */
2001 #define MC_CMD_PTP_MANF_FPGA_VERSION 0x2
2002 /* enum: FPGA registers incorrect */
2003 #define MC_CMD_PTP_MANF_FPGA_REGISTERS 0x3
2004 /* enum: Oscillator possibly not working? */
2005 #define MC_CMD_PTP_MANF_OSCILLATOR 0x4
2006 /* enum: Timestamps not increasing */
2007 #define MC_CMD_PTP_MANF_TIMESTAMPS 0x5
2008 /* enum: Mismatched packet count */
2009 #define MC_CMD_PTP_MANF_PACKET_COUNT 0x6
2010 /* enum: Mismatched packet count (Siena filter and FPGA) */
2011 #define MC_CMD_PTP_MANF_FILTER_COUNT 0x7
2012 /* enum: Not enough packets to perform timestamp check */
2013 #define MC_CMD_PTP_MANF_PACKET_ENOUGH 0x8
2014 /* enum: Timestamp trigger GPIO not working */
2015 #define MC_CMD_PTP_MANF_GPIO_TRIGGER 0x9
2016 /* enum: Insufficient PPS events to perform checks */
2017 #define MC_CMD_PTP_MANF_PPS_ENOUGH 0xa
2018 /* enum: PPS time event period not sufficiently close to 1s. */
2019 #define MC_CMD_PTP_MANF_PPS_PERIOD 0xb
2020 /* enum: PPS time event nS reading not sufficiently close to zero. */
2021 #define MC_CMD_PTP_MANF_PPS_NS 0xc
2022 /* enum: PTP peripheral registers incorrect */
2023 #define MC_CMD_PTP_MANF_REGISTERS 0xd
2024 /* enum: Failed to read time from PTP peripheral */
2025 #define MC_CMD_PTP_MANF_CLOCK_READ 0xe
2026 /* Presence of external oscillator */
2027 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_EXTOSC_OFST 4
2028 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_EXTOSC_LEN 4
2029
2030 /* MC_CMD_PTP_OUT_MANFTEST_PACKET msgresponse */
2031 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_LEN 12
2032 /* Results of testing */
2033 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_RESULT_OFST 0
2034 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_RESULT_LEN 4
2035 /* Number of packets received by FPGA */
2036 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FPGACOUNT_OFST 4
2037 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FPGACOUNT_LEN 4
2038 /* Number of packets received by Siena filters */
2039 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FILTERCOUNT_OFST 8
2040 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FILTERCOUNT_LEN 4
2041
2042 /* MC_CMD_PTP_OUT_FPGAREAD msgresponse */
2043 #define MC_CMD_PTP_OUT_FPGAREAD_LENMIN 1
2044 #define MC_CMD_PTP_OUT_FPGAREAD_LENMAX 252
2045 #define MC_CMD_PTP_OUT_FPGAREAD_LEN(num) (0+1*(num))
2046 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_OFST 0
2047 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_LEN 1
2048 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MINNUM 1
2049 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MAXNUM 252
2050
2051 /* MC_CMD_PTP_OUT_GET_TIME_FORMAT msgresponse */
2052 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_LEN 4
2053 /* Time format required/used by for this NIC. Applies to all PTP MCDI
2054  * operations that pass times between the host and firmware. If this operation
2055  * is not supported (older firmware) a format of seconds and nanoseconds should
2056  * be assumed. Note this enum is deprecated. Do not add to it- use the
2057  * TIME_FORMAT field in MC_CMD_PTP_OUT_GET_ATTRIBUTES instead.
2058  */
2059 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_FORMAT_OFST 0
2060 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_FORMAT_LEN 4
2061 /* enum: Times are in seconds and nanoseconds */
2062 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_SECONDS_NANOSECONDS 0x0
2063 /* enum: Major register has units of 16 second per tick, minor 8 ns per tick */
2064 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_16SECONDS_8NANOSECONDS 0x1
2065 /* enum: Major register has units of seconds, minor 2^-27s per tick */
2066 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_SECONDS_27FRACTION 0x2
2067
2068 /* MC_CMD_PTP_OUT_GET_ATTRIBUTES msgresponse */
2069 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_LEN 24
2070 /* Time format required/used by for this NIC. Applies to all PTP MCDI
2071  * operations that pass times between the host and firmware. If this operation
2072  * is not supported (older firmware) a format of seconds and nanoseconds should
2073  * be assumed.
2074  */
2075 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_TIME_FORMAT_OFST 0
2076 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_TIME_FORMAT_LEN 4
2077 /* enum: Times are in seconds and nanoseconds */
2078 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_NANOSECONDS 0x0
2079 /* enum: Major register has units of 16 second per tick, minor 8 ns per tick */
2080 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_16SECONDS_8NANOSECONDS 0x1
2081 /* enum: Major register has units of seconds, minor 2^-27s per tick */
2082 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_27FRACTION 0x2
2083 /* enum: Major register units are seconds, minor units are quarter nanoseconds
2084  */
2085 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_QTR_NANOSECONDS 0x3
2086 /* Minimum acceptable value for a corrected synchronization timeset. When
2087  * comparing host and NIC clock times, the MC returns a set of samples that
2088  * contain the host start and end time, the MC time when the host start was
2089  * detected and the time the MC waited between reading the time and detecting
2090  * the host end. The corrected sync window is the difference between the host
2091  * end and start times minus the time that the MC waited for host end.
2092  */
2093 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SYNC_WINDOW_MIN_OFST 4
2094 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SYNC_WINDOW_MIN_LEN 4
2095 /* Various PTP capabilities */
2096 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_CAPABILITIES_OFST 8
2097 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_CAPABILITIES_LEN 4
2098 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_REPORT_SYNC_STATUS_LBN 0
2099 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_REPORT_SYNC_STATUS_WIDTH 1
2100 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RX_TSTAMP_OOB_LBN 1
2101 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RX_TSTAMP_OOB_WIDTH 1
2102 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_64BIT_SECONDS_LBN 2
2103 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_64BIT_SECONDS_WIDTH 1
2104 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_FP44_FREQ_ADJ_LBN 3
2105 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_FP44_FREQ_ADJ_WIDTH 1
2106 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED0_OFST 12
2107 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED0_LEN 4
2108 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED1_OFST 16
2109 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED1_LEN 4
2110 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED2_OFST 20
2111 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED2_LEN 4
2112
2113 /* MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS msgresponse */
2114 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_LEN 16
2115 /* Uncorrected error on PTP transmit timestamps in NIC clock format */
2116 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_TRANSMIT_OFST 0
2117 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_TRANSMIT_LEN 4
2118 /* Uncorrected error on PTP receive timestamps in NIC clock format */
2119 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_RECEIVE_OFST 4
2120 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_RECEIVE_LEN 4
2121 /* Uncorrected error on PPS output in NIC clock format */
2122 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_OUT_OFST 8
2123 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_OUT_LEN 4
2124 /* Uncorrected error on PPS input in NIC clock format */
2125 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_IN_OFST 12
2126 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_IN_LEN 4
2127
2128 /* MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2 msgresponse */
2129 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_LEN 24
2130 /* Uncorrected error on PTP transmit timestamps in NIC clock format */
2131 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_TX_OFST 0
2132 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_TX_LEN 4
2133 /* Uncorrected error on PTP receive timestamps in NIC clock format */
2134 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_RX_OFST 4
2135 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_RX_LEN 4
2136 /* Uncorrected error on PPS output in NIC clock format */
2137 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_OUT_OFST 8
2138 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_OUT_LEN 4
2139 /* Uncorrected error on PPS input in NIC clock format */
2140 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_IN_OFST 12
2141 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_IN_LEN 4
2142 /* Uncorrected error on non-PTP transmit timestamps in NIC clock format */
2143 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_TX_OFST 16
2144 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_TX_LEN 4
2145 /* Uncorrected error on non-PTP receive timestamps in NIC clock format */
2146 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_RX_OFST 20
2147 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_RX_LEN 4
2148
2149 /* MC_CMD_PTP_OUT_MANFTEST_PPS msgresponse */
2150 #define MC_CMD_PTP_OUT_MANFTEST_PPS_LEN 4
2151 /* Results of testing */
2152 #define MC_CMD_PTP_OUT_MANFTEST_PPS_TEST_RESULT_OFST 0
2153 #define MC_CMD_PTP_OUT_MANFTEST_PPS_TEST_RESULT_LEN 4
2154 /*            Enum values, see field(s): */
2155 /*               MC_CMD_PTP_OUT_MANFTEST_BASIC/TEST_RESULT */
2156
2157 /* MC_CMD_PTP_OUT_SET_SYNC_STATUS msgresponse */
2158 #define MC_CMD_PTP_OUT_SET_SYNC_STATUS_LEN 0
2159
2160
2161 /***********************************/
2162 /* MC_CMD_CSR_READ32
2163  * Read 32bit words from the indirect memory map.
2164  */
2165 #define MC_CMD_CSR_READ32 0xc
2166 #undef  MC_CMD_0xc_PRIVILEGE_CTG
2167
2168 #define MC_CMD_0xc_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2169
2170 /* MC_CMD_CSR_READ32_IN msgrequest */
2171 #define MC_CMD_CSR_READ32_IN_LEN 12
2172 /* Address */
2173 #define MC_CMD_CSR_READ32_IN_ADDR_OFST 0
2174 #define MC_CMD_CSR_READ32_IN_ADDR_LEN 4
2175 #define MC_CMD_CSR_READ32_IN_STEP_OFST 4
2176 #define MC_CMD_CSR_READ32_IN_STEP_LEN 4
2177 #define MC_CMD_CSR_READ32_IN_NUMWORDS_OFST 8
2178 #define MC_CMD_CSR_READ32_IN_NUMWORDS_LEN 4
2179
2180 /* MC_CMD_CSR_READ32_OUT msgresponse */
2181 #define MC_CMD_CSR_READ32_OUT_LENMIN 4
2182 #define MC_CMD_CSR_READ32_OUT_LENMAX 252
2183 #define MC_CMD_CSR_READ32_OUT_LEN(num) (0+4*(num))
2184 /* The last dword is the status, not a value read */
2185 #define MC_CMD_CSR_READ32_OUT_BUFFER_OFST 0
2186 #define MC_CMD_CSR_READ32_OUT_BUFFER_LEN 4
2187 #define MC_CMD_CSR_READ32_OUT_BUFFER_MINNUM 1
2188 #define MC_CMD_CSR_READ32_OUT_BUFFER_MAXNUM 63
2189
2190
2191 /***********************************/
2192 /* MC_CMD_CSR_WRITE32
2193  * Write 32bit dwords to the indirect memory map.
2194  */
2195 #define MC_CMD_CSR_WRITE32 0xd
2196 #undef  MC_CMD_0xd_PRIVILEGE_CTG
2197
2198 #define MC_CMD_0xd_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2199
2200 /* MC_CMD_CSR_WRITE32_IN msgrequest */
2201 #define MC_CMD_CSR_WRITE32_IN_LENMIN 12
2202 #define MC_CMD_CSR_WRITE32_IN_LENMAX 252
2203 #define MC_CMD_CSR_WRITE32_IN_LEN(num) (8+4*(num))
2204 /* Address */
2205 #define MC_CMD_CSR_WRITE32_IN_ADDR_OFST 0
2206 #define MC_CMD_CSR_WRITE32_IN_ADDR_LEN 4
2207 #define MC_CMD_CSR_WRITE32_IN_STEP_OFST 4
2208 #define MC_CMD_CSR_WRITE32_IN_STEP_LEN 4
2209 #define MC_CMD_CSR_WRITE32_IN_BUFFER_OFST 8
2210 #define MC_CMD_CSR_WRITE32_IN_BUFFER_LEN 4
2211 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MINNUM 1
2212 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MAXNUM 61
2213
2214 /* MC_CMD_CSR_WRITE32_OUT msgresponse */
2215 #define MC_CMD_CSR_WRITE32_OUT_LEN 4
2216 #define MC_CMD_CSR_WRITE32_OUT_STATUS_OFST 0
2217 #define MC_CMD_CSR_WRITE32_OUT_STATUS_LEN 4
2218
2219
2220 /***********************************/
2221 /* MC_CMD_HP
2222  * These commands are used for HP related features. They are grouped under one
2223  * MCDI command to avoid creating too many MCDI commands.
2224  */
2225 #define MC_CMD_HP 0x54
2226 #undef  MC_CMD_0x54_PRIVILEGE_CTG
2227
2228 #define MC_CMD_0x54_PRIVILEGE_CTG SRIOV_CTG_ADMIN
2229
2230 /* MC_CMD_HP_IN msgrequest */
2231 #define MC_CMD_HP_IN_LEN 16
2232 /* HP OCSD sub-command. When address is not NULL, request activation of OCSD at
2233  * the specified address with the specified interval.When address is NULL,
2234  * INTERVAL is interpreted as a command: 0: stop OCSD / 1: Report OCSD current
2235  * state / 2: (debug) Show temperature reported by one of the supported
2236  * sensors.
2237  */
2238 #define MC_CMD_HP_IN_SUBCMD_OFST 0
2239 #define MC_CMD_HP_IN_SUBCMD_LEN 4
2240 /* enum: OCSD (Option Card Sensor Data) sub-command. */
2241 #define MC_CMD_HP_IN_OCSD_SUBCMD 0x0
2242 /* enum: Last known valid HP sub-command. */
2243 #define MC_CMD_HP_IN_LAST_SUBCMD 0x0
2244 /* The address to the array of sensor fields. (Or NULL to use a sub-command.)
2245  */
2246 #define MC_CMD_HP_IN_OCSD_ADDR_OFST 4
2247 #define MC_CMD_HP_IN_OCSD_ADDR_LEN 8
2248 #define MC_CMD_HP_IN_OCSD_ADDR_LO_OFST 4
2249 #define MC_CMD_HP_IN_OCSD_ADDR_HI_OFST 8
2250 /* The requested update interval, in seconds. (Or the sub-command if ADDR is
2251  * NULL.)
2252  */
2253 #define MC_CMD_HP_IN_OCSD_INTERVAL_OFST 12
2254 #define MC_CMD_HP_IN_OCSD_INTERVAL_LEN 4
2255
2256 /* MC_CMD_HP_OUT msgresponse */
2257 #define MC_CMD_HP_OUT_LEN 4
2258 #define MC_CMD_HP_OUT_OCSD_STATUS_OFST 0
2259 #define MC_CMD_HP_OUT_OCSD_STATUS_LEN 4
2260 /* enum: OCSD stopped for this card. */
2261 #define MC_CMD_HP_OUT_OCSD_STOPPED 0x1
2262 /* enum: OCSD was successfully started with the address provided. */
2263 #define MC_CMD_HP_OUT_OCSD_STARTED 0x2
2264 /* enum: OCSD was already started for this card. */
2265 #define MC_CMD_HP_OUT_OCSD_ALREADY_STARTED 0x3
2266
2267
2268 /***********************************/
2269 /* MC_CMD_STACKINFO
2270  * Get stack information.
2271  */
2272 #define MC_CMD_STACKINFO 0xf
2273 #undef  MC_CMD_0xf_PRIVILEGE_CTG
2274
2275 #define MC_CMD_0xf_PRIVILEGE_CTG SRIOV_CTG_ADMIN
2276
2277 /* MC_CMD_STACKINFO_IN msgrequest */
2278 #define MC_CMD_STACKINFO_IN_LEN 0
2279
2280 /* MC_CMD_STACKINFO_OUT msgresponse */
2281 #define MC_CMD_STACKINFO_OUT_LENMIN 12
2282 #define MC_CMD_STACKINFO_OUT_LENMAX 252
2283 #define MC_CMD_STACKINFO_OUT_LEN(num) (0+12*(num))
2284 /* (thread ptr, stack size, free space) for each thread in system */
2285 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_OFST 0
2286 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_LEN 12
2287 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MINNUM 1
2288 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MAXNUM 21
2289
2290
2291 /***********************************/
2292 /* MC_CMD_MDIO_READ
2293  * MDIO register read.
2294  */
2295 #define MC_CMD_MDIO_READ 0x10
2296 #undef  MC_CMD_0x10_PRIVILEGE_CTG
2297
2298 #define MC_CMD_0x10_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2299
2300 /* MC_CMD_MDIO_READ_IN msgrequest */
2301 #define MC_CMD_MDIO_READ_IN_LEN 16
2302 /* Bus number; there are two MDIO buses: one for the internal PHY, and one for
2303  * external devices.
2304  */
2305 #define MC_CMD_MDIO_READ_IN_BUS_OFST 0
2306 #define MC_CMD_MDIO_READ_IN_BUS_LEN 4
2307 /* enum: Internal. */
2308 #define MC_CMD_MDIO_BUS_INTERNAL 0x0
2309 /* enum: External. */
2310 #define MC_CMD_MDIO_BUS_EXTERNAL 0x1
2311 /* Port address */
2312 #define MC_CMD_MDIO_READ_IN_PRTAD_OFST 4
2313 #define MC_CMD_MDIO_READ_IN_PRTAD_LEN 4
2314 /* Device Address or clause 22. */
2315 #define MC_CMD_MDIO_READ_IN_DEVAD_OFST 8
2316 #define MC_CMD_MDIO_READ_IN_DEVAD_LEN 4
2317 /* enum: By default all the MCDI MDIO operations perform clause45 mode. If you
2318  * want to use clause22 then set DEVAD = MC_CMD_MDIO_CLAUSE22.
2319  */
2320 #define MC_CMD_MDIO_CLAUSE22 0x20
2321 /* Address */
2322 #define MC_CMD_MDIO_READ_IN_ADDR_OFST 12
2323 #define MC_CMD_MDIO_READ_IN_ADDR_LEN 4
2324
2325 /* MC_CMD_MDIO_READ_OUT msgresponse */
2326 #define MC_CMD_MDIO_READ_OUT_LEN 8
2327 /* Value */
2328 #define MC_CMD_MDIO_READ_OUT_VALUE_OFST 0
2329 #define MC_CMD_MDIO_READ_OUT_VALUE_LEN 4
2330 /* Status the MDIO commands return the raw status bits from the MDIO block. A
2331  * "good" transaction should have the DONE bit set and all other bits clear.
2332  */
2333 #define MC_CMD_MDIO_READ_OUT_STATUS_OFST 4
2334 #define MC_CMD_MDIO_READ_OUT_STATUS_LEN 4
2335 /* enum: Good. */
2336 #define MC_CMD_MDIO_STATUS_GOOD 0x8
2337
2338
2339 /***********************************/
2340 /* MC_CMD_MDIO_WRITE
2341  * MDIO register write.
2342  */
2343 #define MC_CMD_MDIO_WRITE 0x11
2344 #undef  MC_CMD_0x11_PRIVILEGE_CTG
2345
2346 #define MC_CMD_0x11_PRIVILEGE_CTG SRIOV_CTG_ADMIN
2347
2348 /* MC_CMD_MDIO_WRITE_IN msgrequest */
2349 #define MC_CMD_MDIO_WRITE_IN_LEN 20
2350 /* Bus number; there are two MDIO buses: one for the internal PHY, and one for
2351  * external devices.
2352  */
2353 #define MC_CMD_MDIO_WRITE_IN_BUS_OFST 0
2354 #define MC_CMD_MDIO_WRITE_IN_BUS_LEN 4
2355 /* enum: Internal. */
2356 /*               MC_CMD_MDIO_BUS_INTERNAL 0x0 */
2357 /* enum: External. */
2358 /*               MC_CMD_MDIO_BUS_EXTERNAL 0x1 */
2359 /* Port address */
2360 #define MC_CMD_MDIO_WRITE_IN_PRTAD_OFST 4
2361 #define MC_CMD_MDIO_WRITE_IN_PRTAD_LEN 4
2362 /* Device Address or clause 22. */
2363 #define MC_CMD_MDIO_WRITE_IN_DEVAD_OFST 8
2364 #define MC_CMD_MDIO_WRITE_IN_DEVAD_LEN 4
2365 /* enum: By default all the MCDI MDIO operations perform clause45 mode. If you
2366  * want to use clause22 then set DEVAD = MC_CMD_MDIO_CLAUSE22.
2367  */
2368 /*               MC_CMD_MDIO_CLAUSE22 0x20 */
2369 /* Address */
2370 #define MC_CMD_MDIO_WRITE_IN_ADDR_OFST 12
2371 #define MC_CMD_MDIO_WRITE_IN_ADDR_LEN 4
2372 /* Value */
2373 #define MC_CMD_MDIO_WRITE_IN_VALUE_OFST 16
2374 #define MC_CMD_MDIO_WRITE_IN_VALUE_LEN 4
2375
2376 /* MC_CMD_MDIO_WRITE_OUT msgresponse */
2377 #define MC_CMD_MDIO_WRITE_OUT_LEN 4
2378 /* Status; the MDIO commands return the raw status bits from the MDIO block. A
2379  * "good" transaction should have the DONE bit set and all other bits clear.
2380  */
2381 #define MC_CMD_MDIO_WRITE_OUT_STATUS_OFST 0
2382 #define MC_CMD_MDIO_WRITE_OUT_STATUS_LEN 4
2383 /* enum: Good. */
2384 /*               MC_CMD_MDIO_STATUS_GOOD 0x8 */
2385
2386
2387 /***********************************/
2388 /* MC_CMD_DBI_WRITE
2389  * Write DBI register(s).
2390  */
2391 #define MC_CMD_DBI_WRITE 0x12
2392 #undef  MC_CMD_0x12_PRIVILEGE_CTG
2393
2394 #define MC_CMD_0x12_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2395
2396 /* MC_CMD_DBI_WRITE_IN msgrequest */
2397 #define MC_CMD_DBI_WRITE_IN_LENMIN 12
2398 #define MC_CMD_DBI_WRITE_IN_LENMAX 252
2399 #define MC_CMD_DBI_WRITE_IN_LEN(num) (0+12*(num))
2400 /* Each write op consists of an address (offset 0), byte enable/VF/CS2 (offset
2401  * 32) and value (offset 64). See MC_CMD_DBIWROP_TYPEDEF.
2402  */
2403 #define MC_CMD_DBI_WRITE_IN_DBIWROP_OFST 0
2404 #define MC_CMD_DBI_WRITE_IN_DBIWROP_LEN 12
2405 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MINNUM 1
2406 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MAXNUM 21
2407
2408 /* MC_CMD_DBI_WRITE_OUT msgresponse */
2409 #define MC_CMD_DBI_WRITE_OUT_LEN 0
2410
2411 /* MC_CMD_DBIWROP_TYPEDEF structuredef */
2412 #define MC_CMD_DBIWROP_TYPEDEF_LEN 12
2413 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_OFST 0
2414 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_LEN 4
2415 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_LBN 0
2416 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_WIDTH 32
2417 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_OFST 4
2418 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_LEN 4
2419 #define MC_CMD_DBIWROP_TYPEDEF_VF_NUM_LBN 16
2420 #define MC_CMD_DBIWROP_TYPEDEF_VF_NUM_WIDTH 16
2421 #define MC_CMD_DBIWROP_TYPEDEF_VF_ACTIVE_LBN 15
2422 #define MC_CMD_DBIWROP_TYPEDEF_VF_ACTIVE_WIDTH 1
2423 #define MC_CMD_DBIWROP_TYPEDEF_CS2_LBN 14
2424 #define MC_CMD_DBIWROP_TYPEDEF_CS2_WIDTH 1
2425 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_LBN 32
2426 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_WIDTH 32
2427 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_OFST 8
2428 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_LEN 4
2429 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_LBN 64
2430 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_WIDTH 32
2431
2432
2433 /***********************************/
2434 /* MC_CMD_PORT_READ32
2435  * Read a 32-bit register from the indirect port register map. The port to
2436  * access is implied by the Shared memory channel used.
2437  */
2438 #define MC_CMD_PORT_READ32 0x14
2439
2440 /* MC_CMD_PORT_READ32_IN msgrequest */
2441 #define MC_CMD_PORT_READ32_IN_LEN 4
2442 /* Address */
2443 #define MC_CMD_PORT_READ32_IN_ADDR_OFST 0
2444 #define MC_CMD_PORT_READ32_IN_ADDR_LEN 4
2445
2446 /* MC_CMD_PORT_READ32_OUT msgresponse */
2447 #define MC_CMD_PORT_READ32_OUT_LEN 8
2448 /* Value */
2449 #define MC_CMD_PORT_READ32_OUT_VALUE_OFST 0
2450 #define MC_CMD_PORT_READ32_OUT_VALUE_LEN 4
2451 /* Status */
2452 #define MC_CMD_PORT_READ32_OUT_STATUS_OFST 4
2453 #define MC_CMD_PORT_READ32_OUT_STATUS_LEN 4
2454
2455
2456 /***********************************/
2457 /* MC_CMD_PORT_WRITE32
2458  * Write a 32-bit register to the indirect port register map. The port to
2459  * access is implied by the Shared memory channel used.
2460  */
2461 #define MC_CMD_PORT_WRITE32 0x15
2462
2463 /* MC_CMD_PORT_WRITE32_IN msgrequest */
2464 #define MC_CMD_PORT_WRITE32_IN_LEN 8
2465 /* Address */
2466 #define MC_CMD_PORT_WRITE32_IN_ADDR_OFST 0
2467 #define MC_CMD_PORT_WRITE32_IN_ADDR_LEN 4
2468 /* Value */
2469 #define MC_CMD_PORT_WRITE32_IN_VALUE_OFST 4
2470 #define MC_CMD_PORT_WRITE32_IN_VALUE_LEN 4
2471
2472 /* MC_CMD_PORT_WRITE32_OUT msgresponse */
2473 #define MC_CMD_PORT_WRITE32_OUT_LEN 4
2474 /* Status */
2475 #define MC_CMD_PORT_WRITE32_OUT_STATUS_OFST 0
2476 #define MC_CMD_PORT_WRITE32_OUT_STATUS_LEN 4
2477
2478
2479 /***********************************/
2480 /* MC_CMD_PORT_READ128
2481  * Read a 128-bit register from the indirect port register map. The port to
2482  * access is implied by the Shared memory channel used.
2483  */
2484 #define MC_CMD_PORT_READ128 0x16
2485
2486 /* MC_CMD_PORT_READ128_IN msgrequest */
2487 #define MC_CMD_PORT_READ128_IN_LEN 4
2488 /* Address */
2489 #define MC_CMD_PORT_READ128_IN_ADDR_OFST 0
2490 #define MC_CMD_PORT_READ128_IN_ADDR_LEN 4
2491
2492 /* MC_CMD_PORT_READ128_OUT msgresponse */
2493 #define MC_CMD_PORT_READ128_OUT_LEN 20
2494 /* Value */
2495 #define MC_CMD_PORT_READ128_OUT_VALUE_OFST 0
2496 #define MC_CMD_PORT_READ128_OUT_VALUE_LEN 16
2497 /* Status */
2498 #define MC_CMD_PORT_READ128_OUT_STATUS_OFST 16
2499 #define MC_CMD_PORT_READ128_OUT_STATUS_LEN 4
2500
2501
2502 /***********************************/
2503 /* MC_CMD_PORT_WRITE128
2504  * Write a 128-bit register to the indirect port register map. The port to
2505  * access is implied by the Shared memory channel used.
2506  */
2507 #define MC_CMD_PORT_WRITE128 0x17
2508
2509 /* MC_CMD_PORT_WRITE128_IN msgrequest */
2510 #define MC_CMD_PORT_WRITE128_IN_LEN 20
2511 /* Address */
2512 #define MC_CMD_PORT_WRITE128_IN_ADDR_OFST 0
2513 #define MC_CMD_PORT_WRITE128_IN_ADDR_LEN 4
2514 /* Value */
2515 #define MC_CMD_PORT_WRITE128_IN_VALUE_OFST 4
2516 #define MC_CMD_PORT_WRITE128_IN_VALUE_LEN 16
2517
2518 /* MC_CMD_PORT_WRITE128_OUT msgresponse */
2519 #define MC_CMD_PORT_WRITE128_OUT_LEN 4
2520 /* Status */
2521 #define MC_CMD_PORT_WRITE128_OUT_STATUS_OFST 0
2522 #define MC_CMD_PORT_WRITE128_OUT_STATUS_LEN 4
2523
2524 /* MC_CMD_CAPABILITIES structuredef */
2525 #define MC_CMD_CAPABILITIES_LEN 4
2526 /* Small buf table. */
2527 #define MC_CMD_CAPABILITIES_SMALL_BUF_TBL_LBN 0
2528 #define MC_CMD_CAPABILITIES_SMALL_BUF_TBL_WIDTH 1
2529 /* Turbo mode (for Maranello). */
2530 #define MC_CMD_CAPABILITIES_TURBO_LBN 1
2531 #define MC_CMD_CAPABILITIES_TURBO_WIDTH 1
2532 /* Turbo mode active (for Maranello). */
2533 #define MC_CMD_CAPABILITIES_TURBO_ACTIVE_LBN 2
2534 #define MC_CMD_CAPABILITIES_TURBO_ACTIVE_WIDTH 1
2535 /* PTP offload. */
2536 #define MC_CMD_CAPABILITIES_PTP_LBN 3
2537 #define MC_CMD_CAPABILITIES_PTP_WIDTH 1
2538 /* AOE mode. */
2539 #define MC_CMD_CAPABILITIES_AOE_LBN 4
2540 #define MC_CMD_CAPABILITIES_AOE_WIDTH 1
2541 /* AOE mode active. */
2542 #define MC_CMD_CAPABILITIES_AOE_ACTIVE_LBN 5
2543 #define MC_CMD_CAPABILITIES_AOE_ACTIVE_WIDTH 1
2544 /* AOE mode active. */
2545 #define MC_CMD_CAPABILITIES_FC_ACTIVE_LBN 6
2546 #define MC_CMD_CAPABILITIES_FC_ACTIVE_WIDTH 1
2547 #define MC_CMD_CAPABILITIES_RESERVED_LBN 7
2548 #define MC_CMD_CAPABILITIES_RESERVED_WIDTH 25
2549
2550
2551 /***********************************/
2552 /* MC_CMD_GET_BOARD_CFG
2553  * Returns the MC firmware configuration structure.
2554  */
2555 #define MC_CMD_GET_BOARD_CFG 0x18
2556 #undef  MC_CMD_0x18_PRIVILEGE_CTG
2557
2558 #define MC_CMD_0x18_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2559
2560 /* MC_CMD_GET_BOARD_CFG_IN msgrequest */
2561 #define MC_CMD_GET_BOARD_CFG_IN_LEN 0
2562
2563 /* MC_CMD_GET_BOARD_CFG_OUT msgresponse */
2564 #define MC_CMD_GET_BOARD_CFG_OUT_LENMIN 96
2565 #define MC_CMD_GET_BOARD_CFG_OUT_LENMAX 136
2566 #define MC_CMD_GET_BOARD_CFG_OUT_LEN(num) (72+2*(num))
2567 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_TYPE_OFST 0
2568 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_TYPE_LEN 4
2569 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_NAME_OFST 4
2570 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_NAME_LEN 32
2571 /* See MC_CMD_CAPABILITIES */
2572 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT0_OFST 36
2573 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT0_LEN 4
2574 /* See MC_CMD_CAPABILITIES */
2575 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT1_OFST 40
2576 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT1_LEN 4
2577 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT0_OFST 44
2578 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT0_LEN 6
2579 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT1_OFST 50
2580 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT1_LEN 6
2581 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT0_OFST 56
2582 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT0_LEN 4
2583 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT1_OFST 60
2584 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT1_LEN 4
2585 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT0_OFST 64
2586 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT0_LEN 4
2587 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT1_OFST 68
2588 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT1_LEN 4
2589 /* This field contains a 16-bit value for each of the types of NVRAM area. The
2590  * values are defined in the firmware/mc/platform/.c file for a specific board
2591  * type, but otherwise have no meaning to the MC; they are used by the driver
2592  * to manage selection of appropriate firmware updates.
2593  */
2594 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_OFST 72
2595 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_LEN 2
2596 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MINNUM 12
2597 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MAXNUM 32
2598
2599
2600 /***********************************/
2601 /* MC_CMD_DBI_READX
2602  * Read DBI register(s) -- extended functionality
2603  */
2604 #define MC_CMD_DBI_READX 0x19
2605 #undef  MC_CMD_0x19_PRIVILEGE_CTG
2606
2607 #define MC_CMD_0x19_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2608
2609 /* MC_CMD_DBI_READX_IN msgrequest */
2610 #define MC_CMD_DBI_READX_IN_LENMIN 8
2611 #define MC_CMD_DBI_READX_IN_LENMAX 248
2612 #define MC_CMD_DBI_READX_IN_LEN(num) (0+8*(num))
2613 /* Each Read op consists of an address (offset 0), VF/CS2) */
2614 #define MC_CMD_DBI_READX_IN_DBIRDOP_OFST 0
2615 #define MC_CMD_DBI_READX_IN_DBIRDOP_LEN 8
2616 #define MC_CMD_DBI_READX_IN_DBIRDOP_LO_OFST 0
2617 #define MC_CMD_DBI_READX_IN_DBIRDOP_HI_OFST 4
2618 #define MC_CMD_DBI_READX_IN_DBIRDOP_MINNUM 1
2619 #define MC_CMD_DBI_READX_IN_DBIRDOP_MAXNUM 31
2620
2621 /* MC_CMD_DBI_READX_OUT msgresponse */
2622 #define MC_CMD_DBI_READX_OUT_LENMIN 4
2623 #define MC_CMD_DBI_READX_OUT_LENMAX 252
2624 #define MC_CMD_DBI_READX_OUT_LEN(num) (0+4*(num))
2625 /* Value */
2626 #define MC_CMD_DBI_READX_OUT_VALUE_OFST 0
2627 #define MC_CMD_DBI_READX_OUT_VALUE_LEN 4
2628 #define MC_CMD_DBI_READX_OUT_VALUE_MINNUM 1
2629 #define MC_CMD_DBI_READX_OUT_VALUE_MAXNUM 63
2630
2631 /* MC_CMD_DBIRDOP_TYPEDEF structuredef */
2632 #define MC_CMD_DBIRDOP_TYPEDEF_LEN 8
2633 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_OFST 0
2634 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_LEN 4
2635 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_LBN 0
2636 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_WIDTH 32
2637 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_OFST 4
2638 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_LEN 4
2639 #define MC_CMD_DBIRDOP_TYPEDEF_VF_NUM_LBN 16
2640 #define MC_CMD_DBIRDOP_TYPEDEF_VF_NUM_WIDTH 16
2641 #define MC_CMD_DBIRDOP_TYPEDEF_VF_ACTIVE_LBN 15
2642 #define MC_CMD_DBIRDOP_TYPEDEF_VF_ACTIVE_WIDTH 1
2643 #define MC_CMD_DBIRDOP_TYPEDEF_CS2_LBN 14
2644 #define MC_CMD_DBIRDOP_TYPEDEF_CS2_WIDTH 1
2645 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_LBN 32
2646 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_WIDTH 32
2647
2648
2649 /***********************************/
2650 /* MC_CMD_SET_RAND_SEED
2651  * Set the 16byte seed for the MC pseudo-random generator.
2652  */
2653 #define MC_CMD_SET_RAND_SEED 0x1a
2654 #undef  MC_CMD_0x1a_PRIVILEGE_CTG
2655
2656 #define MC_CMD_0x1a_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2657
2658 /* MC_CMD_SET_RAND_SEED_IN msgrequest */
2659 #define MC_CMD_SET_RAND_SEED_IN_LEN 16
2660 /* Seed value. */
2661 #define MC_CMD_SET_RAND_SEED_IN_SEED_OFST 0
2662 #define MC_CMD_SET_RAND_SEED_IN_SEED_LEN 16
2663
2664 /* MC_CMD_SET_RAND_SEED_OUT msgresponse */
2665 #define MC_CMD_SET_RAND_SEED_OUT_LEN 0
2666
2667
2668 /***********************************/
2669 /* MC_CMD_LTSSM_HIST
2670  * Retrieve the history of the LTSSM, if the build supports it.
2671  */
2672 #define MC_CMD_LTSSM_HIST 0x1b
2673
2674 /* MC_CMD_LTSSM_HIST_IN msgrequest */
2675 #define MC_CMD_LTSSM_HIST_IN_LEN 0
2676
2677 /* MC_CMD_LTSSM_HIST_OUT msgresponse */
2678 #define MC_CMD_LTSSM_HIST_OUT_LENMIN 0
2679 #define MC_CMD_LTSSM_HIST_OUT_LENMAX 252
2680 #define MC_CMD_LTSSM_HIST_OUT_LEN(num) (0+4*(num))
2681 /* variable number of LTSSM values, as bytes. The history is read-to-clear. */
2682 #define MC_CMD_LTSSM_HIST_OUT_DATA_OFST 0
2683 #define MC_CMD_LTSSM_HIST_OUT_DATA_LEN 4
2684 #define MC_CMD_LTSSM_HIST_OUT_DATA_MINNUM 0
2685 #define MC_CMD_LTSSM_HIST_OUT_DATA_MAXNUM 63
2686
2687
2688 /***********************************/
2689 /* MC_CMD_DRV_ATTACH
2690  * Inform MCPU that this port is managed on the host (i.e. driver active). For
2691  * Huntington, also request the preferred datapath firmware to use if possible
2692  * (it may not be possible for this request to be fulfilled; the driver must
2693  * issue a subsequent MC_CMD_GET_CAPABILITIES command to determine which
2694  * features are actually available). The FIRMWARE_ID field is ignored by older
2695  * platforms.
2696  */
2697 #define MC_CMD_DRV_ATTACH 0x1c
2698 #undef  MC_CMD_0x1c_PRIVILEGE_CTG
2699
2700 #define MC_CMD_0x1c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2701
2702 /* MC_CMD_DRV_ATTACH_IN msgrequest */
2703 #define MC_CMD_DRV_ATTACH_IN_LEN 12
2704 /* new state to set if UPDATE=1 */
2705 #define MC_CMD_DRV_ATTACH_IN_NEW_STATE_OFST 0
2706 #define MC_CMD_DRV_ATTACH_IN_NEW_STATE_LEN 4
2707 #define MC_CMD_DRV_ATTACH_LBN 0
2708 #define MC_CMD_DRV_ATTACH_WIDTH 1
2709 #define MC_CMD_DRV_PREBOOT_LBN 1
2710 #define MC_CMD_DRV_PREBOOT_WIDTH 1
2711 /* 1 to set new state, or 0 to just report the existing state */
2712 #define MC_CMD_DRV_ATTACH_IN_UPDATE_OFST 4
2713 #define MC_CMD_DRV_ATTACH_IN_UPDATE_LEN 4
2714 /* preferred datapath firmware (for Huntington; ignored for Siena) */
2715 #define MC_CMD_DRV_ATTACH_IN_FIRMWARE_ID_OFST 8
2716 #define MC_CMD_DRV_ATTACH_IN_FIRMWARE_ID_LEN 4
2717 /* enum: Prefer to use full featured firmware */
2718 #define MC_CMD_FW_FULL_FEATURED 0x0
2719 /* enum: Prefer to use firmware with fewer features but lower latency */
2720 #define MC_CMD_FW_LOW_LATENCY 0x1
2721 /* enum: Prefer to use firmware for SolarCapture packed stream mode */
2722 #define MC_CMD_FW_PACKED_STREAM 0x2
2723 /* enum: Prefer to use firmware with fewer features and simpler TX event
2724  * batching but higher TX packet rate
2725  */
2726 #define MC_CMD_FW_HIGH_TX_RATE 0x3
2727 /* enum: Reserved value */
2728 #define MC_CMD_FW_PACKED_STREAM_HASH_MODE_1 0x4
2729 /* enum: Prefer to use firmware with additional "rules engine" filtering
2730  * support
2731  */
2732 #define MC_CMD_FW_RULES_ENGINE 0x5
2733 /* enum: Prefer to use firmware with additional DPDK support */
2734 #define MC_CMD_FW_DPDK 0x6
2735 /* enum: Only this option is allowed for non-admin functions */
2736 #define MC_CMD_FW_DONT_CARE  0xffffffff
2737
2738 /* MC_CMD_DRV_ATTACH_OUT msgresponse */
2739 #define MC_CMD_DRV_ATTACH_OUT_LEN 4
2740 /* previous or existing state, see the bitmask at NEW_STATE */
2741 #define MC_CMD_DRV_ATTACH_OUT_OLD_STATE_OFST 0
2742 #define MC_CMD_DRV_ATTACH_OUT_OLD_STATE_LEN 4
2743
2744 /* MC_CMD_DRV_ATTACH_EXT_OUT msgresponse */
2745 #define MC_CMD_DRV_ATTACH_EXT_OUT_LEN 8
2746 /* previous or existing state, see the bitmask at NEW_STATE */
2747 #define MC_CMD_DRV_ATTACH_EXT_OUT_OLD_STATE_OFST 0
2748 #define MC_CMD_DRV_ATTACH_EXT_OUT_OLD_STATE_LEN 4
2749 /* Flags associated with this function */
2750 #define MC_CMD_DRV_ATTACH_EXT_OUT_FUNC_FLAGS_OFST 4
2751 #define MC_CMD_DRV_ATTACH_EXT_OUT_FUNC_FLAGS_LEN 4
2752 /* enum: Labels the lowest-numbered function visible to the OS */
2753 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_PRIMARY 0x0
2754 /* enum: The function can control the link state of the physical port it is
2755  * bound to.
2756  */
2757 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_LINKCTRL 0x1
2758 /* enum: The function can perform privileged operations */
2759 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_TRUSTED 0x2
2760 /* enum: The function does not have an active port associated with it. The port
2761  * refers to the Sorrento external FPGA port.
2762  */
2763 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_NO_ACTIVE_PORT 0x3
2764
2765
2766 /***********************************/
2767 /* MC_CMD_SHMUART
2768  * Route UART output to circular buffer in shared memory instead.
2769  */
2770 #define MC_CMD_SHMUART 0x1f
2771
2772 /* MC_CMD_SHMUART_IN msgrequest */
2773 #define MC_CMD_SHMUART_IN_LEN 4
2774 /* ??? */
2775 #define MC_CMD_SHMUART_IN_FLAG_OFST 0
2776 #define MC_CMD_SHMUART_IN_FLAG_LEN 4
2777
2778 /* MC_CMD_SHMUART_OUT msgresponse */
2779 #define MC_CMD_SHMUART_OUT_LEN 0
2780
2781
2782 /***********************************/
2783 /* MC_CMD_PORT_RESET
2784  * Generic per-port reset. There is no equivalent for per-board reset. Locks
2785  * required: None; Return code: 0, ETIME. NOTE: This command is deprecated -
2786  * use MC_CMD_ENTITY_RESET instead.
2787  */
2788 #define MC_CMD_PORT_RESET 0x20
2789 #undef  MC_CMD_0x20_PRIVILEGE_CTG
2790
2791 #define MC_CMD_0x20_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2792
2793 /* MC_CMD_PORT_RESET_IN msgrequest */
2794 #define MC_CMD_PORT_RESET_IN_LEN 0
2795
2796 /* MC_CMD_PORT_RESET_OUT msgresponse */
2797 #define MC_CMD_PORT_RESET_OUT_LEN 0
2798
2799
2800 /***********************************/
2801 /* MC_CMD_ENTITY_RESET
2802  * Generic per-resource reset. There is no equivalent for per-board reset.
2803  * Locks required: None; Return code: 0, ETIME. NOTE: This command is an
2804  * extended version of the deprecated MC_CMD_PORT_RESET with added fields.
2805  */
2806 #define MC_CMD_ENTITY_RESET 0x20
2807 /*      MC_CMD_0x20_PRIVILEGE_CTG SRIOV_CTG_GENERAL */
2808
2809 /* MC_CMD_ENTITY_RESET_IN msgrequest */
2810 #define MC_CMD_ENTITY_RESET_IN_LEN 4
2811 /* Optional flags field. Omitting this will perform a "legacy" reset action
2812  * (TBD).
2813  */
2814 #define MC_CMD_ENTITY_RESET_IN_FLAG_OFST 0
2815 #define MC_CMD_ENTITY_RESET_IN_FLAG_LEN 4
2816 #define MC_CMD_ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET_LBN 0
2817 #define MC_CMD_ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET_WIDTH 1
2818
2819 /* MC_CMD_ENTITY_RESET_OUT msgresponse */
2820 #define MC_CMD_ENTITY_RESET_OUT_LEN 0
2821
2822
2823 /***********************************/
2824 /* MC_CMD_PCIE_CREDITS
2825  * Read instantaneous and minimum flow control thresholds.
2826  */
2827 #define MC_CMD_PCIE_CREDITS 0x21
2828
2829 /* MC_CMD_PCIE_CREDITS_IN msgrequest */
2830 #define MC_CMD_PCIE_CREDITS_IN_LEN 8
2831 /* poll period. 0 is disabled */
2832 #define MC_CMD_PCIE_CREDITS_IN_POLL_PERIOD_OFST 0
2833 #define MC_CMD_PCIE_CREDITS_IN_POLL_PERIOD_LEN 4
2834 /* wipe statistics */
2835 #define MC_CMD_PCIE_CREDITS_IN_WIPE_OFST 4
2836 #define MC_CMD_PCIE_CREDITS_IN_WIPE_LEN 4
2837
2838 /* MC_CMD_PCIE_CREDITS_OUT msgresponse */
2839 #define MC_CMD_PCIE_CREDITS_OUT_LEN 16
2840 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_HDR_OFST 0
2841 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_HDR_LEN 2
2842 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_DATA_OFST 2
2843 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_DATA_LEN 2
2844 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_HDR_OFST 4
2845 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_HDR_LEN 2
2846 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_DATA_OFST 6
2847 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_DATA_LEN 2
2848 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_HDR_OFST 8
2849 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_HDR_LEN 2
2850 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_DATA_OFST 10
2851 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_DATA_LEN 2
2852 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_HDR_OFST 12
2853 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_HDR_LEN 2
2854 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_DATA_OFST 14
2855 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_DATA_LEN 2
2856
2857
2858 /***********************************/
2859 /* MC_CMD_RXD_MONITOR
2860  * Get histogram of RX queue fill level.
2861  */
2862 #define MC_CMD_RXD_MONITOR 0x22
2863
2864 /* MC_CMD_RXD_MONITOR_IN msgrequest */
2865 #define MC_CMD_RXD_MONITOR_IN_LEN 12
2866 #define MC_CMD_RXD_MONITOR_IN_QID_OFST 0
2867 #define MC_CMD_RXD_MONITOR_IN_QID_LEN 4
2868 #define MC_CMD_RXD_MONITOR_IN_POLL_PERIOD_OFST 4
2869 #define MC_CMD_RXD_MONITOR_IN_POLL_PERIOD_LEN 4
2870 #define MC_CMD_RXD_MONITOR_IN_WIPE_OFST 8
2871 #define MC_CMD_RXD_MONITOR_IN_WIPE_LEN 4
2872
2873 /* MC_CMD_RXD_MONITOR_OUT msgresponse */
2874 #define MC_CMD_RXD_MONITOR_OUT_LEN 80
2875 #define MC_CMD_RXD_MONITOR_OUT_QID_OFST 0
2876 #define MC_CMD_RXD_MONITOR_OUT_QID_LEN 4
2877 #define MC_CMD_RXD_MONITOR_OUT_RING_FILL_OFST 4
2878 #define MC_CMD_RXD_MONITOR_OUT_RING_FILL_LEN 4
2879 #define MC_CMD_RXD_MONITOR_OUT_CACHE_FILL_OFST 8
2880 #define MC_CMD_RXD_MONITOR_OUT_CACHE_FILL_LEN 4
2881 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_1_OFST 12
2882 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_1_LEN 4
2883 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_2_OFST 16
2884 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_2_LEN 4
2885 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_4_OFST 20
2886 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_4_LEN 4
2887 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_8_OFST 24
2888 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_8_LEN 4
2889 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_16_OFST 28
2890 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_16_LEN 4
2891 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_32_OFST 32
2892 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_32_LEN 4
2893 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_64_OFST 36
2894 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_64_LEN 4
2895 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_128_OFST 40
2896 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_128_LEN 4
2897 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_256_OFST 44
2898 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_256_LEN 4
2899 #define MC_CMD_RXD_MONITOR_OUT_RING_GE_256_OFST 48
2900 #define MC_CMD_RXD_MONITOR_OUT_RING_GE_256_LEN 4
2901 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_1_OFST 52
2902 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_1_LEN 4
2903 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_2_OFST 56
2904 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_2_LEN 4
2905 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_4_OFST 60
2906 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_4_LEN 4
2907 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_8_OFST 64
2908 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_8_LEN 4
2909 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_16_OFST 68
2910 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_16_LEN 4
2911 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_32_OFST 72
2912 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_32_LEN 4
2913 #define MC_CMD_RXD_MONITOR_OUT_CACHE_GE_32_OFST 76
2914 #define MC_CMD_RXD_MONITOR_OUT_CACHE_GE_32_LEN 4
2915
2916
2917 /***********************************/
2918 /* MC_CMD_PUTS
2919  * Copy the given ASCII string out onto UART and/or out of the network port.
2920  */
2921 #define MC_CMD_PUTS 0x23
2922 #undef  MC_CMD_0x23_PRIVILEGE_CTG
2923
2924 #define MC_CMD_0x23_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2925
2926 /* MC_CMD_PUTS_IN msgrequest */
2927 #define MC_CMD_PUTS_IN_LENMIN 13
2928 #define MC_CMD_PUTS_IN_LENMAX 252
2929 #define MC_CMD_PUTS_IN_LEN(num) (12+1*(num))
2930 #define MC_CMD_PUTS_IN_DEST_OFST 0
2931 #define MC_CMD_PUTS_IN_DEST_LEN 4
2932 #define MC_CMD_PUTS_IN_UART_LBN 0
2933 #define MC_CMD_PUTS_IN_UART_WIDTH 1
2934 #define MC_CMD_PUTS_IN_PORT_LBN 1
2935 #define MC_CMD_PUTS_IN_PORT_WIDTH 1
2936 #define MC_CMD_PUTS_IN_DHOST_OFST 4
2937 #define MC_CMD_PUTS_IN_DHOST_LEN 6
2938 #define MC_CMD_PUTS_IN_STRING_OFST 12
2939 #define MC_CMD_PUTS_IN_STRING_LEN 1
2940 #define MC_CMD_PUTS_IN_STRING_MINNUM 1
2941 #define MC_CMD_PUTS_IN_STRING_MAXNUM 240
2942
2943 /* MC_CMD_PUTS_OUT msgresponse */
2944 #define MC_CMD_PUTS_OUT_LEN 0
2945
2946
2947 /***********************************/
2948 /* MC_CMD_GET_PHY_CFG
2949  * Report PHY configuration. This guarantees to succeed even if the PHY is in a
2950  * 'zombie' state. Locks required: None
2951  */
2952 #define MC_CMD_GET_PHY_CFG 0x24
2953 #undef  MC_CMD_0x24_PRIVILEGE_CTG
2954
2955 #define MC_CMD_0x24_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2956
2957 /* MC_CMD_GET_PHY_CFG_IN msgrequest */
2958 #define MC_CMD_GET_PHY_CFG_IN_LEN 0
2959
2960 /* MC_CMD_GET_PHY_CFG_OUT msgresponse */
2961 #define MC_CMD_GET_PHY_CFG_OUT_LEN 72
2962 /* flags */
2963 #define MC_CMD_GET_PHY_CFG_OUT_FLAGS_OFST 0
2964 #define MC_CMD_GET_PHY_CFG_OUT_FLAGS_LEN 4
2965 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_LBN 0
2966 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_WIDTH 1
2967 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_LBN 1
2968 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_WIDTH 1
2969 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_LBN 2
2970 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_WIDTH 1
2971 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_LBN 3
2972 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_WIDTH 1
2973 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_LBN 4
2974 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_WIDTH 1
2975 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_LBN 5
2976 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_WIDTH 1
2977 #define MC_CMD_GET_PHY_CFG_OUT_BIST_LBN 6
2978 #define MC_CMD_GET_PHY_CFG_OUT_BIST_WIDTH 1
2979 /* ?? */
2980 #define MC_CMD_GET_PHY_CFG_OUT_TYPE_OFST 4
2981 #define MC_CMD_GET_PHY_CFG_OUT_TYPE_LEN 4
2982 /* Bitmask of supported capabilities */
2983 #define MC_CMD_GET_PHY_CFG_OUT_SUPPORTED_CAP_OFST 8
2984 #define MC_CMD_GET_PHY_CFG_OUT_SUPPORTED_CAP_LEN 4
2985 #define MC_CMD_PHY_CAP_10HDX_LBN 1
2986 #define MC_CMD_PHY_CAP_10HDX_WIDTH 1
2987 #define MC_CMD_PHY_CAP_10FDX_LBN 2
2988 #define MC_CMD_PHY_CAP_10FDX_WIDTH 1
2989 #define MC_CMD_PHY_CAP_100HDX_LBN 3
2990 #define MC_CMD_PHY_CAP_100HDX_WIDTH 1
2991 #define MC_CMD_PHY_CAP_100FDX_LBN 4
2992 #define MC_CMD_PHY_CAP_100FDX_WIDTH 1
2993 #define MC_CMD_PHY_CAP_1000HDX_LBN 5
2994 #define MC_CMD_PHY_CAP_1000HDX_WIDTH 1
2995 #define MC_CMD_PHY_CAP_1000FDX_LBN 6
2996 #define MC_CMD_PHY_CAP_1000FDX_WIDTH 1
2997 #define MC_CMD_PHY_CAP_10000FDX_LBN 7
2998 #define MC_CMD_PHY_CAP_10000FDX_WIDTH 1
2999 #define MC_CMD_PHY_CAP_PAUSE_LBN 8
3000 #define MC_CMD_PHY_CAP_PAUSE_WIDTH 1
3001 #define MC_CMD_PHY_CAP_ASYM_LBN 9
3002 #define MC_CMD_PHY_CAP_ASYM_WIDTH 1
3003 #define MC_CMD_PHY_CAP_AN_LBN 10
3004 #define MC_CMD_PHY_CAP_AN_WIDTH 1
3005 #define MC_CMD_PHY_CAP_40000FDX_LBN 11
3006 #define MC_CMD_PHY_CAP_40000FDX_WIDTH 1
3007 #define MC_CMD_PHY_CAP_DDM_LBN 12
3008 #define MC_CMD_PHY_CAP_DDM_WIDTH 1
3009 #define MC_CMD_PHY_CAP_100000FDX_LBN 13
3010 #define MC_CMD_PHY_CAP_100000FDX_WIDTH 1
3011 #define MC_CMD_PHY_CAP_25000FDX_LBN 14
3012 #define MC_CMD_PHY_CAP_25000FDX_WIDTH 1
3013 #define MC_CMD_PHY_CAP_50000FDX_LBN 15
3014 #define MC_CMD_PHY_CAP_50000FDX_WIDTH 1
3015 #define MC_CMD_PHY_CAP_BASER_FEC_LBN 16
3016 #define MC_CMD_PHY_CAP_BASER_FEC_WIDTH 1
3017 #define MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_LBN 17
3018 #define MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_WIDTH 1
3019 #define MC_CMD_PHY_CAP_RS_FEC_LBN 18
3020 #define MC_CMD_PHY_CAP_RS_FEC_WIDTH 1
3021 #define MC_CMD_PHY_CAP_RS_FEC_REQUESTED_LBN 19
3022 #define MC_CMD_PHY_CAP_RS_FEC_REQUESTED_WIDTH 1
3023 #define MC_CMD_PHY_CAP_25G_BASER_FEC_LBN 20
3024 #define MC_CMD_PHY_CAP_25G_BASER_FEC_WIDTH 1
3025 #define MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_LBN 21
3026 #define MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_WIDTH 1
3027 /* ?? */
3028 #define MC_CMD_GET_PHY_CFG_OUT_CHANNEL_OFST 12
3029 #define MC_CMD_GET_PHY_CFG_OUT_CHANNEL_LEN 4
3030 /* ?? */
3031 #define MC_CMD_GET_PHY_CFG_OUT_PRT_OFST 16
3032 #define MC_CMD_GET_PHY_CFG_OUT_PRT_LEN 4
3033 /* ?? */
3034 #define MC_CMD_GET_PHY_CFG_OUT_STATS_MASK_OFST 20
3035 #define MC_CMD_GET_PHY_CFG_OUT_STATS_MASK_LEN 4
3036 /* ?? */
3037 #define MC_CMD_GET_PHY_CFG_OUT_NAME_OFST 24
3038 #define MC_CMD_GET_PHY_CFG_OUT_NAME_LEN 20
3039 /* ?? */
3040 #define MC_CMD_GET_PHY_CFG_OUT_MEDIA_TYPE_OFST 44
3041 #define MC_CMD_GET_PHY_CFG_OUT_MEDIA_TYPE_LEN 4
3042 /* enum: Xaui. */
3043 #define MC_CMD_MEDIA_XAUI 0x1
3044 /* enum: CX4. */
3045 #define MC_CMD_MEDIA_CX4 0x2
3046 /* enum: KX4. */
3047 #define MC_CMD_MEDIA_KX4 0x3
3048 /* enum: XFP Far. */
3049 #define MC_CMD_MEDIA_XFP 0x4
3050 /* enum: SFP+. */
3051 #define MC_CMD_MEDIA_SFP_PLUS 0x5
3052 /* enum: 10GBaseT. */
3053 #define MC_CMD_MEDIA_BASE_T 0x6
3054 /* enum: QSFP+. */
3055 #define MC_CMD_MEDIA_QSFP_PLUS 0x7
3056 #define MC_CMD_GET_PHY_CFG_OUT_MMD_MASK_OFST 48
3057 #define MC_CMD_GET_PHY_CFG_OUT_MMD_MASK_LEN 4
3058 /* enum: Native clause 22 */
3059 #define MC_CMD_MMD_CLAUSE22 0x0
3060 #define MC_CMD_MMD_CLAUSE45_PMAPMD 0x1 /* enum */
3061 #define MC_CMD_MMD_CLAUSE45_WIS 0x2 /* enum */
3062 #define MC_CMD_MMD_CLAUSE45_PCS 0x3 /* enum */
3063 #define MC_CMD_MMD_CLAUSE45_PHYXS 0x4 /* enum */
3064 #define MC_CMD_MMD_CLAUSE45_DTEXS 0x5 /* enum */
3065 #define MC_CMD_MMD_CLAUSE45_TC 0x6 /* enum */
3066 #define MC_CMD_MMD_CLAUSE45_AN 0x7 /* enum */
3067 /* enum: Clause22 proxied over clause45 by PHY. */
3068 #define MC_CMD_MMD_CLAUSE45_C22EXT 0x1d
3069 #define MC_CMD_MMD_CLAUSE45_VEND1 0x1e /* enum */
3070 #define MC_CMD_MMD_CLAUSE45_VEND2 0x1f /* enum */
3071 #define MC_CMD_GET_PHY_CFG_OUT_REVISION_OFST 52
3072 #define MC_CMD_GET_PHY_CFG_OUT_REVISION_LEN 20
3073
3074
3075 /***********************************/
3076 /* MC_CMD_START_BIST
3077  * Start a BIST test on the PHY. Locks required: PHY_LOCK if doing a PHY BIST
3078  * Return code: 0, EINVAL, EACCES (if PHY_LOCK is not held)
3079  */
3080 #define MC_CMD_START_BIST 0x25
3081 #undef  MC_CMD_0x25_PRIVILEGE_CTG
3082
3083 #define MC_CMD_0x25_PRIVILEGE_CTG SRIOV_CTG_ADMIN
3084
3085 /* MC_CMD_START_BIST_IN msgrequest */
3086 #define MC_CMD_START_BIST_IN_LEN 4
3087 /* Type of test. */
3088 #define MC_CMD_START_BIST_IN_TYPE_OFST 0
3089 #define MC_CMD_START_BIST_IN_TYPE_LEN 4
3090 /* enum: Run the PHY's short cable BIST. */
3091 #define MC_CMD_PHY_BIST_CABLE_SHORT 0x1
3092 /* enum: Run the PHY's long cable BIST. */
3093 #define MC_CMD_PHY_BIST_CABLE_LONG 0x2
3094 /* enum: Run BIST on the currently selected BPX Serdes (XAUI or XFI) . */
3095 #define MC_CMD_BPX_SERDES_BIST 0x3
3096 /* enum: Run the MC loopback tests. */
3097 #define MC_CMD_MC_LOOPBACK_BIST 0x4
3098 /* enum: Run the PHY's standard BIST. */
3099 #define MC_CMD_PHY_BIST 0x5
3100 /* enum: Run MC RAM test. */
3101 #define MC_CMD_MC_MEM_BIST 0x6
3102 /* enum: Run Port RAM test. */
3103 #define MC_CMD_PORT_MEM_BIST 0x7
3104 /* enum: Run register test. */
3105 #define MC_CMD_REG_BIST 0x8
3106
3107 /* MC_CMD_START_BIST_OUT msgresponse */
3108 #define MC_CMD_START_BIST_OUT_LEN 0
3109
3110
3111 /***********************************/
3112 /* MC_CMD_POLL_BIST
3113  * Poll for BIST completion. Returns a single status code, and optionally some
3114  * PHY specific bist output. The driver should only consume the BIST output
3115  * after validating OUTLEN and MC_CMD_GET_PHY_CFG.TYPE. If a driver can't
3116  * successfully parse the BIST output, it should still respect the pass/Fail in
3117  * OUT.RESULT. Locks required: PHY_LOCK if doing a PHY BIST. Return code: 0,
3118  * EACCES (if PHY_LOCK is not held).
3119  */
3120 #define MC_CMD_POLL_BIST 0x26
3121 #undef  MC_CMD_0x26_PRIVILEGE_CTG
3122
3123 #define MC_CMD_0x26_PRIVILEGE_CTG SRIOV_CTG_ADMIN
3124
3125 /* MC_CMD_POLL_BIST_IN msgrequest */
3126 #define MC_CMD_POLL_BIST_IN_LEN 0
3127
3128 /* MC_CMD_POLL_BIST_OUT msgresponse */
3129 #define MC_CMD_POLL_BIST_OUT_LEN 8
3130 /* result */
3131 #define MC_CMD_POLL_BIST_OUT_RESULT_OFST 0
3132 #define MC_CMD_POLL_BIST_OUT_RESULT_LEN 4
3133 /* enum: Running. */
3134 #define MC_CMD_POLL_BIST_RUNNING 0x1
3135 /* enum: Passed. */
3136 #define MC_CMD_POLL_BIST_PASSED 0x2
3137 /* enum: Failed. */
3138 #define MC_CMD_POLL_BIST_FAILED 0x3
3139 /* enum: Timed-out. */
3140 #define MC_CMD_POLL_BIST_TIMEOUT 0x4
3141 #define MC_CMD_POLL_BIST_OUT_PRIVATE_OFST 4
3142 #define MC_CMD_POLL_BIST_OUT_PRIVATE_LEN 4
3143
3144 /* MC_CMD_POLL_BIST_OUT_SFT9001 msgresponse */
3145 #define MC_CMD_POLL_BIST_OUT_SFT9001_LEN 36
3146 /* result */
3147 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3148 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3149 /*            Enum values, see field(s): */
3150 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3151 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_A_OFST 4
3152 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_A_LEN 4
3153 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_B_OFST 8
3154 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_B_LEN 4
3155 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_C_OFST 12
3156 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_C_LEN 4
3157 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_D_OFST 16
3158 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_D_LEN 4
3159 /* Status of each channel A */
3160 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_A_OFST 20
3161 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_A_LEN 4
3162 /* enum: Ok. */
3163 #define MC_CMD_POLL_BIST_SFT9001_PAIR_OK 0x1
3164 /* enum: Open. */
3165 #define MC_CMD_POLL_BIST_SFT9001_PAIR_OPEN 0x2
3166 /* enum: Intra-pair short. */
3167 #define MC_CMD_POLL_BIST_SFT9001_INTRA_PAIR_SHORT 0x3
3168 /* enum: Inter-pair short. */
3169 #define MC_CMD_POLL_BIST_SFT9001_INTER_PAIR_SHORT 0x4
3170 /* enum: Busy. */
3171 #define MC_CMD_POLL_BIST_SFT9001_PAIR_BUSY 0x9
3172 /* Status of each channel B */
3173 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_B_OFST 24
3174 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_B_LEN 4
3175 /*            Enum values, see field(s): */
3176 /*               CABLE_STATUS_A */
3177 /* Status of each channel C */
3178 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_C_OFST 28
3179 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_C_LEN 4
3180 /*            Enum values, see field(s): */
3181 /*               CABLE_STATUS_A */
3182 /* Status of each channel D */
3183 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_D_OFST 32
3184 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_D_LEN 4
3185 /*            Enum values, see field(s): */
3186 /*               CABLE_STATUS_A */
3187
3188 /* MC_CMD_POLL_BIST_OUT_MRSFP msgresponse */
3189 #define MC_CMD_POLL_BIST_OUT_MRSFP_LEN 8
3190 /* result */
3191 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3192 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3193 /*            Enum values, see field(s): */
3194 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3195 #define MC_CMD_POLL_BIST_OUT_MRSFP_TEST_OFST 4
3196 #define MC_CMD_POLL_BIST_OUT_MRSFP_TEST_LEN 4
3197 /* enum: Complete. */
3198 #define MC_CMD_POLL_BIST_MRSFP_TEST_COMPLETE 0x0
3199 /* enum: Bus switch off I2C write. */
3200 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_WRITE 0x1
3201 /* enum: Bus switch off I2C no access IO exp. */
3202 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_NO_ACCESS_IO_EXP 0x2
3203 /* enum: Bus switch off I2C no access module. */
3204 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_NO_ACCESS_MODULE 0x3
3205 /* enum: IO exp I2C configure. */
3206 #define MC_CMD_POLL_BIST_MRSFP_TEST_IO_EXP_I2C_CONFIGURE 0x4
3207 /* enum: Bus switch I2C no cross talk. */
3208 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_I2C_NO_CROSSTALK 0x5
3209 /* enum: Module presence. */
3210 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_PRESENCE 0x6
3211 /* enum: Module ID I2C access. */
3212 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_ID_I2C_ACCESS 0x7
3213 /* enum: Module ID sane value. */
3214 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_ID_SANE_VALUE 0x8
3215
3216 /* MC_CMD_POLL_BIST_OUT_MEM msgresponse */
3217 #define MC_CMD_POLL_BIST_OUT_MEM_LEN 36
3218 /* result */
3219 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3220 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3221 /*            Enum values, see field(s): */
3222 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3223 #define MC_CMD_POLL_BIST_OUT_MEM_TEST_OFST 4
3224 #define MC_CMD_POLL_BIST_OUT_MEM_TEST_LEN 4
3225 /* enum: Test has completed. */
3226 #define MC_CMD_POLL_BIST_MEM_COMPLETE 0x0
3227 /* enum: RAM test - walk ones. */
3228 #define MC_CMD_POLL_BIST_MEM_MEM_WALK_ONES 0x1
3229 /* enum: RAM test - walk zeros. */
3230 #define MC_CMD_POLL_BIST_MEM_MEM_WALK_ZEROS 0x2
3231 /* enum: RAM test - walking inversions zeros/ones. */
3232 #define MC_CMD_POLL_BIST_MEM_MEM_INV_ZERO_ONE 0x3
3233 /* enum: RAM test - walking inversions checkerboard. */
3234 #define MC_CMD_POLL_BIST_MEM_MEM_INV_CHKBOARD 0x4
3235 /* enum: Register test - set / clear individual bits. */
3236 #define MC_CMD_POLL_BIST_MEM_REG 0x5
3237 /* enum: ECC error detected. */
3238 #define MC_CMD_POLL_BIST_MEM_ECC 0x6
3239 /* Failure address, only valid if result is POLL_BIST_FAILED */
3240 #define MC_CMD_POLL_BIST_OUT_MEM_ADDR_OFST 8
3241 #define MC_CMD_POLL_BIST_OUT_MEM_ADDR_LEN 4
3242 /* Bus or address space to which the failure address corresponds */
3243 #define MC_CMD_POLL_BIST_OUT_MEM_BUS_OFST 12
3244 #define MC_CMD_POLL_BIST_OUT_MEM_BUS_LEN 4
3245 /* enum: MC MIPS bus. */
3246 #define MC_CMD_POLL_BIST_MEM_BUS_MC 0x0
3247 /* enum: CSR IREG bus. */
3248 #define MC_CMD_POLL_BIST_MEM_BUS_CSR 0x1
3249 /* enum: RX0 DPCPU bus. */
3250 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_RX 0x2
3251 /* enum: TX0 DPCPU bus. */
3252 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_TX0 0x3
3253 /* enum: TX1 DPCPU bus. */
3254 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_TX1 0x4
3255 /* enum: RX0 DICPU bus. */
3256 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_RX 0x5
3257 /* enum: TX DICPU bus. */
3258 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_TX 0x6
3259 /* enum: RX1 DPCPU bus. */
3260 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_RX1 0x7
3261 /* enum: RX1 DICPU bus. */
3262 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_RX1 0x8
3263 /* Pattern written to RAM / register */
3264 #define MC_CMD_POLL_BIST_OUT_MEM_EXPECT_OFST 16
3265 #define MC_CMD_POLL_BIST_OUT_MEM_EXPECT_LEN 4
3266 /* Actual value read from RAM / register */
3267 #define MC_CMD_POLL_BIST_OUT_MEM_ACTUAL_OFST 20
3268 #define MC_CMD_POLL_BIST_OUT_MEM_ACTUAL_LEN 4
3269 /* ECC error mask */
3270 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_OFST 24
3271 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_LEN 4
3272 /* ECC parity error mask */
3273 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_PARITY_OFST 28
3274 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_PARITY_LEN 4
3275 /* ECC fatal error mask */
3276 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_FATAL_OFST 32
3277 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_FATAL_LEN 4
3278
3279
3280 /***********************************/
3281 /* MC_CMD_FLUSH_RX_QUEUES
3282  * Flush receive queue(s). If SRIOV is enabled (via MC_CMD_SRIOV), then RXQ
3283  * flushes should be initiated via this MCDI operation, rather than via
3284  * directly writing FLUSH_CMD.
3285  *
3286  * The flush is completed (either done/fail) asynchronously (after this command
3287  * returns). The driver must still wait for flush done/failure events as usual.
3288  */
3289 #define MC_CMD_FLUSH_RX_QUEUES 0x27
3290
3291 /* MC_CMD_FLUSH_RX_QUEUES_IN msgrequest */
3292 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMIN 4
3293 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMAX 252
3294 #define MC_CMD_FLUSH_RX_QUEUES_IN_LEN(num) (0+4*(num))
3295 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_OFST 0
3296 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_LEN 4
3297 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MINNUM 1
3298 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MAXNUM 63
3299
3300 /* MC_CMD_FLUSH_RX_QUEUES_OUT msgresponse */
3301 #define MC_CMD_FLUSH_RX_QUEUES_OUT_LEN 0
3302
3303
3304 /***********************************/
3305 /* MC_CMD_GET_LOOPBACK_MODES
3306  * Returns a bitmask of loopback modes available at each speed.
3307  */
3308 #define MC_CMD_GET_LOOPBACK_MODES 0x28
3309 #undef  MC_CMD_0x28_PRIVILEGE_CTG
3310
3311 #define MC_CMD_0x28_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3312
3313 /* MC_CMD_GET_LOOPBACK_MODES_IN msgrequest */
3314 #define MC_CMD_GET_LOOPBACK_MODES_IN_LEN 0
3315
3316 /* MC_CMD_GET_LOOPBACK_MODES_OUT msgresponse */
3317 #define MC_CMD_GET_LOOPBACK_MODES_OUT_LEN 40
3318 /* Supported loopbacks. */
3319 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_OFST 0
3320 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LEN 8
3321 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LO_OFST 0
3322 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_HI_OFST 4
3323 /* enum: None. */
3324 #define MC_CMD_LOOPBACK_NONE  0x0
3325 /* enum: Data. */
3326 #define MC_CMD_LOOPBACK_DATA  0x1
3327 /* enum: GMAC. */
3328 #define MC_CMD_LOOPBACK_GMAC  0x2
3329 /* enum: XGMII. */
3330 #define MC_CMD_LOOPBACK_XGMII 0x3
3331 /* enum: XGXS. */
3332 #define MC_CMD_LOOPBACK_XGXS  0x4
3333 /* enum: XAUI. */
3334 #define MC_CMD_LOOPBACK_XAUI  0x5
3335 /* enum: GMII. */
3336 #define MC_CMD_LOOPBACK_GMII  0x6
3337 /* enum: SGMII. */
3338 #define MC_CMD_LOOPBACK_SGMII  0x7
3339 /* enum: XGBR. */
3340 #define MC_CMD_LOOPBACK_XGBR  0x8
3341 /* enum: XFI. */
3342 #define MC_CMD_LOOPBACK_XFI  0x9
3343 /* enum: XAUI Far. */
3344 #define MC_CMD_LOOPBACK_XAUI_FAR  0xa
3345 /* enum: GMII Far. */
3346 #define MC_CMD_LOOPBACK_GMII_FAR  0xb
3347 /* enum: SGMII Far. */
3348 #define MC_CMD_LOOPBACK_SGMII_FAR  0xc
3349 /* enum: XFI Far. */
3350 #define MC_CMD_LOOPBACK_XFI_FAR  0xd
3351 /* enum: GPhy. */
3352 #define MC_CMD_LOOPBACK_GPHY  0xe
3353 /* enum: PhyXS. */
3354 #define MC_CMD_LOOPBACK_PHYXS  0xf
3355 /* enum: PCS. */
3356 #define MC_CMD_LOOPBACK_PCS  0x10
3357 /* enum: PMA-PMD. */
3358 #define MC_CMD_LOOPBACK_PMAPMD  0x11
3359 /* enum: Cross-Port. */
3360 #define MC_CMD_LOOPBACK_XPORT  0x12
3361 /* enum: XGMII-Wireside. */
3362 #define MC_CMD_LOOPBACK_XGMII_WS  0x13
3363 /* enum: XAUI Wireside. */
3364 #define MC_CMD_LOOPBACK_XAUI_WS  0x14
3365 /* enum: XAUI Wireside Far. */
3366 #define MC_CMD_LOOPBACK_XAUI_WS_FAR  0x15
3367 /* enum: XAUI Wireside near. */
3368 #define MC_CMD_LOOPBACK_XAUI_WS_NEAR  0x16
3369 /* enum: GMII Wireside. */
3370 #define MC_CMD_LOOPBACK_GMII_WS  0x17
3371 /* enum: XFI Wireside. */
3372 #define MC_CMD_LOOPBACK_XFI_WS  0x18
3373 /* enum: XFI Wireside Far. */
3374 #define MC_CMD_LOOPBACK_XFI_WS_FAR  0x19
3375 /* enum: PhyXS Wireside. */
3376 #define MC_CMD_LOOPBACK_PHYXS_WS  0x1a
3377 /* enum: PMA lanes MAC-Serdes. */
3378 #define MC_CMD_LOOPBACK_PMA_INT  0x1b
3379 /* enum: KR Serdes Parallel (Encoder). */
3380 #define MC_CMD_LOOPBACK_SD_NEAR  0x1c
3381 /* enum: KR Serdes Serial. */
3382 #define MC_CMD_LOOPBACK_SD_FAR  0x1d
3383 /* enum: PMA lanes MAC-Serdes Wireside. */
3384 #define MC_CMD_LOOPBACK_PMA_INT_WS  0x1e
3385 /* enum: KR Serdes Parallel Wireside (Full PCS). */
3386 #define MC_CMD_LOOPBACK_SD_FEP2_WS  0x1f
3387 /* enum: KR Serdes Parallel Wireside (Sym Aligner to TX). */
3388 #define MC_CMD_LOOPBACK_SD_FEP1_5_WS  0x20
3389 /* enum: KR Serdes Parallel Wireside (Deserializer to Serializer). */
3390 #define MC_CMD_LOOPBACK_SD_FEP_WS  0x21
3391 /* enum: KR Serdes Serial Wireside. */
3392 #define MC_CMD_LOOPBACK_SD_FES_WS  0x22
3393 /* enum: Near side of AOE Siena side port */
3394 #define MC_CMD_LOOPBACK_AOE_INT_NEAR  0x23
3395 /* enum: Medford Wireside datapath loopback */
3396 #define MC_CMD_LOOPBACK_DATA_WS  0x24
3397 /* enum: Force link up without setting up any physical loopback (snapper use
3398  * only)
3399  */
3400 #define MC_CMD_LOOPBACK_FORCE_EXT_LINK  0x25
3401 /* Supported loopbacks. */
3402 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_OFST 8
3403 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LEN 8
3404 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LO_OFST 8
3405 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_HI_OFST 12
3406 /*            Enum values, see field(s): */
3407 /*               100M */
3408 /* Supported loopbacks. */
3409 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_OFST 16
3410 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LEN 8
3411 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LO_OFST 16
3412 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_HI_OFST 20
3413 /*            Enum values, see field(s): */
3414 /*               100M */
3415 /* Supported loopbacks. */
3416 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_OFST 24
3417 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LEN 8
3418 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LO_OFST 24
3419 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_HI_OFST 28
3420 /*            Enum values, see field(s): */
3421 /*               100M */
3422 /* Supported loopbacks. */
3423 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_OFST 32
3424 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LEN 8
3425 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LO_OFST 32
3426 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_HI_OFST 36
3427 /*            Enum values, see field(s): */
3428 /*               100M */
3429
3430 /* MC_CMD_GET_LOOPBACK_MODES_OUT_V2 msgresponse: Supported loopback modes for
3431  * newer NICs with 25G/50G/100G support
3432  */
3433 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_LEN 64
3434 /* Supported loopbacks. */
3435 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_OFST 0
3436 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LEN 8
3437 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LO_OFST 0
3438 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_HI_OFST 4
3439 /* enum: None. */
3440 /*               MC_CMD_LOOPBACK_NONE  0x0 */
3441 /* enum: Data. */
3442 /*               MC_CMD_LOOPBACK_DATA  0x1 */
3443 /* enum: GMAC. */
3444 /*               MC_CMD_LOOPBACK_GMAC  0x2 */
3445 /* enum: XGMII. */
3446 /*               MC_CMD_LOOPBACK_XGMII 0x3 */
3447 /* enum: XGXS. */
3448 /*               MC_CMD_LOOPBACK_XGXS  0x4 */
3449 /* enum: XAUI. */
3450 /*               MC_CMD_LOOPBACK_XAUI  0x5 */
3451 /* enum: GMII. */
3452 /*               MC_CMD_LOOPBACK_GMII  0x6 */
3453 /* enum: SGMII. */
3454 /*               MC_CMD_LOOPBACK_SGMII  0x7 */
3455 /* enum: XGBR. */
3456 /*               MC_CMD_LOOPBACK_XGBR  0x8 */
3457 /* enum: XFI. */
3458 /*               MC_CMD_LOOPBACK_XFI  0x9 */
3459 /* enum: XAUI Far. */
3460 /*               MC_CMD_LOOPBACK_XAUI_FAR  0xa */
3461 /* enum: GMII Far. */
3462 /*               MC_CMD_LOOPBACK_GMII_FAR  0xb */
3463 /* enum: SGMII Far. */
3464 /*               MC_CMD_LOOPBACK_SGMII_FAR  0xc */
3465 /* enum: XFI Far. */
3466 /*               MC_CMD_LOOPBACK_XFI_FAR  0xd */
3467 /* enum: GPhy. */
3468 /*               MC_CMD_LOOPBACK_GPHY  0xe */
3469 /* enum: PhyXS. */
3470 /*               MC_CMD_LOOPBACK_PHYXS  0xf */
3471 /* enum: PCS. */
3472 /*               MC_CMD_LOOPBACK_PCS  0x10 */
3473 /* enum: PMA-PMD. */
3474 /*               MC_CMD_LOOPBACK_PMAPMD  0x11 */
3475 /* enum: Cross-Port. */
3476 /*               MC_CMD_LOOPBACK_XPORT  0x12 */
3477 /* enum: XGMII-Wireside. */
3478 /*               MC_CMD_LOOPBACK_XGMII_WS  0x13 */
3479 /* enum: XAUI Wireside. */
3480 /*               MC_CMD_LOOPBACK_XAUI_WS  0x14 */
3481 /* enum: XAUI Wireside Far. */
3482 /*               MC_CMD_LOOPBACK_XAUI_WS_FAR  0x15 */
3483 /* enum: XAUI Wireside near. */
3484 /*               MC_CMD_LOOPBACK_XAUI_WS_NEAR  0x16 */
3485 /* enum: GMII Wireside. */
3486 /*               MC_CMD_LOOPBACK_GMII_WS  0x17 */
3487 /* enum: XFI Wireside. */
3488 /*               MC_CMD_LOOPBACK_XFI_WS  0x18 */
3489 /* enum: XFI Wireside Far. */
3490 /*               MC_CMD_LOOPBACK_XFI_WS_FAR  0x19 */
3491 /* enum: PhyXS Wireside. */
3492 /*               MC_CMD_LOOPBACK_PHYXS_WS  0x1a */
3493 /* enum: PMA lanes MAC-Serdes. */
3494 /*               MC_CMD_LOOPBACK_PMA_INT  0x1b */
3495 /* enum: KR Serdes Parallel (Encoder). */
3496 /*               MC_CMD_LOOPBACK_SD_NEAR  0x1c */
3497 /* enum: KR Serdes Serial. */
3498 /*               MC_CMD_LOOPBACK_SD_FAR  0x1d */
3499 /* enum: PMA lanes MAC-Serdes Wireside. */
3500 /*               MC_CMD_LOOPBACK_PMA_INT_WS  0x1e */
3501 /* enum: KR Serdes Parallel Wireside (Full PCS). */
3502 /*               MC_CMD_LOOPBACK_SD_FEP2_WS  0x1f */
3503 /* enum: KR Serdes Parallel Wireside (Sym Aligner to TX). */
3504 /*               MC_CMD_LOOPBACK_SD_FEP1_5_WS  0x20 */
3505 /* enum: KR Serdes Parallel Wireside (Deserializer to Serializer). */
3506 /*               MC_CMD_LOOPBACK_SD_FEP_WS  0x21 */
3507 /* enum: KR Serdes Serial Wireside. */
3508 /*               MC_CMD_LOOPBACK_SD_FES_WS  0x22 */
3509 /* enum: Near side of AOE Siena side port */
3510 /*               MC_CMD_LOOPBACK_AOE_INT_NEAR  0x23 */
3511 /* enum: Medford Wireside datapath loopback */
3512 /*               MC_CMD_LOOPBACK_DATA_WS  0x24 */
3513 /* enum: Force link up without setting up any physical loopback (snapper use
3514  * only)
3515  */
3516 /*               MC_CMD_LOOPBACK_FORCE_EXT_LINK  0x25 */
3517 /* Supported loopbacks. */
3518 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_OFST 8
3519 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LEN 8
3520 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LO_OFST 8
3521 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_HI_OFST 12
3522 /*            Enum values, see field(s): */
3523 /*               100M */
3524 /* Supported loopbacks. */
3525 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_OFST 16
3526 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LEN 8
3527 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LO_OFST 16
3528 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_HI_OFST 20
3529 /*            Enum values, see field(s): */
3530 /*               100M */
3531 /* Supported loopbacks. */
3532 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_OFST 24
3533 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LEN 8
3534 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LO_OFST 24
3535 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_HI_OFST 28
3536 /*            Enum values, see field(s): */
3537 /*               100M */
3538 /* Supported loopbacks. */
3539 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_OFST 32
3540 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LEN 8
3541 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LO_OFST 32
3542 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_HI_OFST 36
3543 /*            Enum values, see field(s): */
3544 /*               100M */
3545 /* Supported 25G loopbacks. */
3546 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_OFST 40
3547 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LEN 8
3548 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LO_OFST 40
3549 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_HI_OFST 44
3550 /*            Enum values, see field(s): */
3551 /*               100M */
3552 /* Supported 50 loopbacks. */
3553 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_OFST 48
3554 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LEN 8
3555 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LO_OFST 48
3556 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_HI_OFST 52
3557 /*            Enum values, see field(s): */
3558 /*               100M */
3559 /* Supported 100G loopbacks. */
3560 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_OFST 56
3561 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LEN 8
3562 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LO_OFST 56
3563 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_HI_OFST 60
3564 /*            Enum values, see field(s): */
3565 /*               100M */
3566
3567
3568 /***********************************/
3569 /* MC_CMD_GET_LINK
3570  * Read the unified MAC/PHY link state. Locks required: None Return code: 0,
3571  * ETIME.
3572  */
3573 #define MC_CMD_GET_LINK 0x29
3574 #undef  MC_CMD_0x29_PRIVILEGE_CTG
3575
3576 #define MC_CMD_0x29_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3577
3578 /* MC_CMD_GET_LINK_IN msgrequest */
3579 #define MC_CMD_GET_LINK_IN_LEN 0
3580
3581 /* MC_CMD_GET_LINK_OUT msgresponse */
3582 #define MC_CMD_GET_LINK_OUT_LEN 28
3583 /* near-side advertised capabilities */
3584 #define MC_CMD_GET_LINK_OUT_CAP_OFST 0
3585 #define MC_CMD_GET_LINK_OUT_CAP_LEN 4
3586 /* link-partner advertised capabilities */
3587 #define MC_CMD_GET_LINK_OUT_LP_CAP_OFST 4
3588 #define MC_CMD_GET_LINK_OUT_LP_CAP_LEN 4
3589 /* Autonegotiated speed in mbit/s. The link may still be down even if this
3590  * reads non-zero.
3591  */
3592 #define MC_CMD_GET_LINK_OUT_LINK_SPEED_OFST 8
3593 #define MC_CMD_GET_LINK_OUT_LINK_SPEED_LEN 4
3594 /* Current loopback setting. */
3595 #define MC_CMD_GET_LINK_OUT_LOOPBACK_MODE_OFST 12
3596 #define MC_CMD_GET_LINK_OUT_LOOPBACK_MODE_LEN 4
3597 /*            Enum values, see field(s): */
3598 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
3599 #define MC_CMD_GET_LINK_OUT_FLAGS_OFST 16
3600 #define MC_CMD_GET_LINK_OUT_FLAGS_LEN 4
3601 #define MC_CMD_GET_LINK_OUT_LINK_UP_LBN 0
3602 #define MC_CMD_GET_LINK_OUT_LINK_UP_WIDTH 1
3603 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_LBN 1
3604 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_WIDTH 1
3605 #define MC_CMD_GET_LINK_OUT_BPX_LINK_LBN 2
3606 #define MC_CMD_GET_LINK_OUT_BPX_LINK_WIDTH 1
3607 #define MC_CMD_GET_LINK_OUT_PHY_LINK_LBN 3
3608 #define MC_CMD_GET_LINK_OUT_PHY_LINK_WIDTH 1
3609 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_RX_LBN 6
3610 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_RX_WIDTH 1
3611 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_TX_LBN 7
3612 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_TX_WIDTH 1
3613 /* This returns the negotiated flow control value. */
3614 #define MC_CMD_GET_LINK_OUT_FCNTL_OFST 20
3615 #define MC_CMD_GET_LINK_OUT_FCNTL_LEN 4
3616 /*            Enum values, see field(s): */
3617 /*               MC_CMD_SET_MAC/MC_CMD_SET_MAC_IN/FCNTL */
3618 #define MC_CMD_GET_LINK_OUT_MAC_FAULT_OFST 24
3619 #define MC_CMD_GET_LINK_OUT_MAC_FAULT_LEN 4
3620 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_LBN 0
3621 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_WIDTH 1
3622 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_LBN 1
3623 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_WIDTH 1
3624 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_LBN 2
3625 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_WIDTH 1
3626 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_LBN 3
3627 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_WIDTH 1
3628
3629
3630 /***********************************/
3631 /* MC_CMD_SET_LINK
3632  * Write the unified MAC/PHY link configuration. Locks required: None. Return
3633  * code: 0, EINVAL, ETIME
3634  */
3635 #define MC_CMD_SET_LINK 0x2a
3636 #undef  MC_CMD_0x2a_PRIVILEGE_CTG
3637
3638 #define MC_CMD_0x2a_PRIVILEGE_CTG SRIOV_CTG_LINK
3639
3640 /* MC_CMD_SET_LINK_IN msgrequest */
3641 #define MC_CMD_SET_LINK_IN_LEN 16
3642 /* ??? */
3643 #define MC_CMD_SET_LINK_IN_CAP_OFST 0
3644 #define MC_CMD_SET_LINK_IN_CAP_LEN 4
3645 /* Flags */
3646 #define MC_CMD_SET_LINK_IN_FLAGS_OFST 4
3647 #define MC_CMD_SET_LINK_IN_FLAGS_LEN 4
3648 #define MC_CMD_SET_LINK_IN_LOWPOWER_LBN 0
3649 #define MC_CMD_SET_LINK_IN_LOWPOWER_WIDTH 1
3650 #define MC_CMD_SET_LINK_IN_POWEROFF_LBN 1
3651 #define MC_CMD_SET_LINK_IN_POWEROFF_WIDTH 1
3652 #define MC_CMD_SET_LINK_IN_TXDIS_LBN 2
3653 #define MC_CMD_SET_LINK_IN_TXDIS_WIDTH 1
3654 /* Loopback mode. */
3655 #define MC_CMD_SET_LINK_IN_LOOPBACK_MODE_OFST 8
3656 #define MC_CMD_SET_LINK_IN_LOOPBACK_MODE_LEN 4
3657 /*            Enum values, see field(s): */
3658 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
3659 /* A loopback speed of "0" is supported, and means (choose any available
3660  * speed).
3661  */
3662 #define MC_CMD_SET_LINK_IN_LOOPBACK_SPEED_OFST 12
3663 #define MC_CMD_SET_LINK_IN_LOOPBACK_SPEED_LEN 4
3664
3665 /* MC_CMD_SET_LINK_OUT msgresponse */
3666 #define MC_CMD_SET_LINK_OUT_LEN 0
3667
3668
3669 /***********************************/
3670 /* MC_CMD_SET_ID_LED
3671  * Set identification LED state. Locks required: None. Return code: 0, EINVAL
3672  */
3673 #define MC_CMD_SET_ID_LED 0x2b
3674 #undef  MC_CMD_0x2b_PRIVILEGE_CTG
3675
3676 #define MC_CMD_0x2b_PRIVILEGE_CTG SRIOV_CTG_LINK
3677
3678 /* MC_CMD_SET_ID_LED_IN msgrequest */
3679 #define MC_CMD_SET_ID_LED_IN_LEN 4
3680 /* Set LED state. */
3681 #define MC_CMD_SET_ID_LED_IN_STATE_OFST 0
3682 #define MC_CMD_SET_ID_LED_IN_STATE_LEN 4
3683 #define MC_CMD_LED_OFF  0x0 /* enum */
3684 #define MC_CMD_LED_ON  0x1 /* enum */
3685 #define MC_CMD_LED_DEFAULT  0x2 /* enum */
3686
3687 /* MC_CMD_SET_ID_LED_OUT msgresponse */
3688 #define MC_CMD_SET_ID_LED_OUT_LEN 0
3689
3690
3691 /***********************************/
3692 /* MC_CMD_SET_MAC
3693  * Set MAC configuration. Locks required: None. Return code: 0, EINVAL
3694  */
3695 #define MC_CMD_SET_MAC 0x2c
3696 #undef  MC_CMD_0x2c_PRIVILEGE_CTG
3697
3698 #define MC_CMD_0x2c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3699
3700 /* MC_CMD_SET_MAC_IN msgrequest */
3701 #define MC_CMD_SET_MAC_IN_LEN 28
3702 /* The MTU is the MTU programmed directly into the XMAC/GMAC (inclusive of
3703  * EtherII, VLAN, bug16011 padding).
3704  */
3705 #define MC_CMD_SET_MAC_IN_MTU_OFST 0
3706 #define MC_CMD_SET_MAC_IN_MTU_LEN 4
3707 #define MC_CMD_SET_MAC_IN_DRAIN_OFST 4
3708 #define MC_CMD_SET_MAC_IN_DRAIN_LEN 4
3709 #define MC_CMD_SET_MAC_IN_ADDR_OFST 8
3710 #define MC_CMD_SET_MAC_IN_ADDR_LEN 8
3711 #define MC_CMD_SET_MAC_IN_ADDR_LO_OFST 8
3712 #define MC_CMD_SET_MAC_IN_ADDR_HI_OFST 12
3713 #define MC_CMD_SET_MAC_IN_REJECT_OFST 16
3714 #define MC_CMD_SET_MAC_IN_REJECT_LEN 4
3715 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_LBN 0
3716 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_WIDTH 1
3717 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_LBN 1
3718 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_WIDTH 1
3719 #define MC_CMD_SET_MAC_IN_FCNTL_OFST 20
3720 #define MC_CMD_SET_MAC_IN_FCNTL_LEN 4
3721 /* enum: Flow control is off. */
3722 #define MC_CMD_FCNTL_OFF 0x0
3723 /* enum: Respond to flow control. */
3724 #define MC_CMD_FCNTL_RESPOND 0x1
3725 /* enum: Respond to and Issue flow control. */
3726 #define MC_CMD_FCNTL_BIDIR 0x2
3727 /* enum: Auto neg flow control. */
3728 #define MC_CMD_FCNTL_AUTO 0x3
3729 /* enum: Priority flow control (eftest builds only). */
3730 #define MC_CMD_FCNTL_QBB 0x4
3731 /* enum: Issue flow control. */
3732 #define MC_CMD_FCNTL_GENERATE 0x5
3733 #define MC_CMD_SET_MAC_IN_FLAGS_OFST 24
3734 #define MC_CMD_SET_MAC_IN_FLAGS_LEN 4
3735 #define MC_CMD_SET_MAC_IN_FLAG_INCLUDE_FCS_LBN 0
3736 #define MC_CMD_SET_MAC_IN_FLAG_INCLUDE_FCS_WIDTH 1
3737
3738 /* MC_CMD_SET_MAC_EXT_IN msgrequest */
3739 #define MC_CMD_SET_MAC_EXT_IN_LEN 32
3740 /* The MTU is the MTU programmed directly into the XMAC/GMAC (inclusive of
3741  * EtherII, VLAN, bug16011 padding).
3742  */
3743 #define MC_CMD_SET_MAC_EXT_IN_MTU_OFST 0
3744 #define MC_CMD_SET_MAC_EXT_IN_MTU_LEN 4
3745 #define MC_CMD_SET_MAC_EXT_IN_DRAIN_OFST 4
3746 #define MC_CMD_SET_MAC_EXT_IN_DRAIN_LEN 4
3747 #define MC_CMD_SET_MAC_EXT_IN_ADDR_OFST 8
3748 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LEN 8
3749 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LO_OFST 8
3750 #define MC_CMD_SET_MAC_EXT_IN_ADDR_HI_OFST 12
3751 #define MC_CMD_SET_MAC_EXT_IN_REJECT_OFST 16
3752 #define MC_CMD_SET_MAC_EXT_IN_REJECT_LEN 4
3753 #define MC_CMD_SET_MAC_EXT_IN_REJECT_UNCST_LBN 0
3754 #define MC_CMD_SET_MAC_EXT_IN_REJECT_UNCST_WIDTH 1
3755 #define MC_CMD_SET_MAC_EXT_IN_REJECT_BRDCST_LBN 1
3756 #define MC_CMD_SET_MAC_EXT_IN_REJECT_BRDCST_WIDTH 1
3757 #define MC_CMD_SET_MAC_EXT_IN_FCNTL_OFST 20
3758 #define MC_CMD_SET_MAC_EXT_IN_FCNTL_LEN 4
3759 /* enum: Flow control is off. */
3760 /*               MC_CMD_FCNTL_OFF 0x0 */
3761 /* enum: Respond to flow control. */
3762 /*               MC_CMD_FCNTL_RESPOND 0x1 */
3763 /* enum: Respond to and Issue flow control. */
3764 /*               MC_CMD_FCNTL_BIDIR 0x2 */
3765 /* enum: Auto neg flow control. */
3766 /*               MC_CMD_FCNTL_AUTO 0x3 */
3767 /* enum: Priority flow control (eftest builds only). */
3768 /*               MC_CMD_FCNTL_QBB 0x4 */
3769 /* enum: Issue flow control. */
3770 /*               MC_CMD_FCNTL_GENERATE 0x5 */
3771 #define MC_CMD_SET_MAC_EXT_IN_FLAGS_OFST 24
3772 #define MC_CMD_SET_MAC_EXT_IN_FLAGS_LEN 4
3773 #define MC_CMD_SET_MAC_EXT_IN_FLAG_INCLUDE_FCS_LBN 0
3774 #define MC_CMD_SET_MAC_EXT_IN_FLAG_INCLUDE_FCS_WIDTH 1
3775 /* Select which parameters to configure. A parameter will only be modified if
3776  * the corresponding control flag is set. If SET_MAC_ENHANCED is not set in
3777  * capabilities then this field is ignored (and all flags are assumed to be
3778  * set).
3779  */
3780 #define MC_CMD_SET_MAC_EXT_IN_CONTROL_OFST 28
3781 #define MC_CMD_SET_MAC_EXT_IN_CONTROL_LEN 4
3782 #define MC_CMD_SET_MAC_EXT_IN_CFG_MTU_LBN 0
3783 #define MC_CMD_SET_MAC_EXT_IN_CFG_MTU_WIDTH 1
3784 #define MC_CMD_SET_MAC_EXT_IN_CFG_DRAIN_LBN 1
3785 #define MC_CMD_SET_MAC_EXT_IN_CFG_DRAIN_WIDTH 1
3786 #define MC_CMD_SET_MAC_EXT_IN_CFG_REJECT_LBN 2
3787 #define MC_CMD_SET_MAC_EXT_IN_CFG_REJECT_WIDTH 1
3788 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCNTL_LBN 3
3789 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCNTL_WIDTH 1
3790 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCS_LBN 4
3791 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCS_WIDTH 1
3792
3793 /* MC_CMD_SET_MAC_OUT msgresponse */
3794 #define MC_CMD_SET_MAC_OUT_LEN 0
3795
3796 /* MC_CMD_SET_MAC_V2_OUT msgresponse */
3797 #define MC_CMD_SET_MAC_V2_OUT_LEN 4
3798 /* MTU as configured after processing the request. See comment at
3799  * MC_CMD_SET_MAC_IN/MTU. To query MTU without doing any changes, set CONTROL
3800  * to 0.
3801  */
3802 #define MC_CMD_SET_MAC_V2_OUT_MTU_OFST 0
3803 #define MC_CMD_SET_MAC_V2_OUT_MTU_LEN 4
3804
3805
3806 /***********************************/
3807 /* MC_CMD_PHY_STATS
3808  * Get generic PHY statistics. This call returns the statistics for a generic
3809  * PHY in a sparse array (indexed by the enumerate). Each value is represented
3810  * by a 32bit number. If the DMA_ADDR is 0, then no DMA is performed, and the
3811  * statistics may be read from the message response. If DMA_ADDR != 0, then the
3812  * statistics are dmad to that (page-aligned location). Locks required: None.
3813  * Returns: 0, ETIME
3814  */
3815 #define MC_CMD_PHY_STATS 0x2d
3816 #undef  MC_CMD_0x2d_PRIVILEGE_CTG
3817
3818 #define MC_CMD_0x2d_PRIVILEGE_CTG SRIOV_CTG_LINK
3819
3820 /* MC_CMD_PHY_STATS_IN msgrequest */
3821 #define MC_CMD_PHY_STATS_IN_LEN 8
3822 /* ??? */
3823 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_OFST 0
3824 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LEN 8
3825 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LO_OFST 0
3826 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_HI_OFST 4
3827
3828 /* MC_CMD_PHY_STATS_OUT_DMA msgresponse */
3829 #define MC_CMD_PHY_STATS_OUT_DMA_LEN 0
3830
3831 /* MC_CMD_PHY_STATS_OUT_NO_DMA msgresponse */
3832 #define MC_CMD_PHY_STATS_OUT_NO_DMA_LEN (((MC_CMD_PHY_NSTATS*32))>>3)
3833 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_OFST 0
3834 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_LEN 4
3835 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_NUM MC_CMD_PHY_NSTATS
3836 /* enum: OUI. */
3837 #define MC_CMD_OUI  0x0
3838 /* enum: PMA-PMD Link Up. */
3839 #define MC_CMD_PMA_PMD_LINK_UP  0x1
3840 /* enum: PMA-PMD RX Fault. */
3841 #define MC_CMD_PMA_PMD_RX_FAULT  0x2
3842 /* enum: PMA-PMD TX Fault. */
3843 #define MC_CMD_PMA_PMD_TX_FAULT  0x3
3844 /* enum: PMA-PMD Signal */
3845 #define MC_CMD_PMA_PMD_SIGNAL  0x4
3846 /* enum: PMA-PMD SNR A. */
3847 #define MC_CMD_PMA_PMD_SNR_A  0x5
3848 /* enum: PMA-PMD SNR B. */
3849 #define MC_CMD_PMA_PMD_SNR_B  0x6
3850 /* enum: PMA-PMD SNR C. */
3851 #define MC_CMD_PMA_PMD_SNR_C  0x7
3852 /* enum: PMA-PMD SNR D. */
3853 #define MC_CMD_PMA_PMD_SNR_D  0x8
3854 /* enum: PCS Link Up. */
3855 #define MC_CMD_PCS_LINK_UP  0x9
3856 /* enum: PCS RX Fault. */
3857 #define MC_CMD_PCS_RX_FAULT  0xa
3858 /* enum: PCS TX Fault. */
3859 #define MC_CMD_PCS_TX_FAULT  0xb
3860 /* enum: PCS BER. */
3861 #define MC_CMD_PCS_BER  0xc
3862 /* enum: PCS Block Errors. */
3863 #define MC_CMD_PCS_BLOCK_ERRORS  0xd
3864 /* enum: PhyXS Link Up. */
3865 #define MC_CMD_PHYXS_LINK_UP  0xe
3866 /* enum: PhyXS RX Fault. */
3867 #define MC_CMD_PHYXS_RX_FAULT  0xf
3868 /* enum: PhyXS TX Fault. */
3869 #define MC_CMD_PHYXS_TX_FAULT  0x10
3870 /* enum: PhyXS Align. */
3871 #define MC_CMD_PHYXS_ALIGN  0x11
3872 /* enum: PhyXS Sync. */
3873 #define MC_CMD_PHYXS_SYNC  0x12
3874 /* enum: AN link-up. */
3875 #define MC_CMD_AN_LINK_UP  0x13
3876 /* enum: AN Complete. */
3877 #define MC_CMD_AN_COMPLETE  0x14
3878 /* enum: AN 10GBaseT Status. */
3879 #define MC_CMD_AN_10GBT_STATUS  0x15
3880 /* enum: Clause 22 Link-Up. */
3881 #define MC_CMD_CL22_LINK_UP  0x16
3882 /* enum: (Last entry) */
3883 #define MC_CMD_PHY_NSTATS  0x17
3884
3885
3886 /***********************************/
3887 /* MC_CMD_MAC_STATS
3888  * Get generic MAC statistics. This call returns unified statistics maintained
3889  * by the MC as it switches between the GMAC and XMAC. The MC will write out
3890  * all supported stats. The driver should zero initialise the buffer to
3891  * guarantee consistent results. If the DMA_ADDR is 0, then no DMA is
3892  * performed, and the statistics may be read from the message response. If
3893  * DMA_ADDR != 0, then the statistics are dmad to that (page-aligned location).
3894  * Locks required: None. The PERIODIC_CLEAR option is not used and now has no
3895  * effect. Returns: 0, ETIME
3896  */
3897 #define MC_CMD_MAC_STATS 0x2e
3898 #undef  MC_CMD_0x2e_PRIVILEGE_CTG
3899
3900 #define MC_CMD_0x2e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3901
3902 /* MC_CMD_MAC_STATS_IN msgrequest */
3903 #define MC_CMD_MAC_STATS_IN_LEN 20
3904 /* ??? */
3905 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_OFST 0
3906 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LEN 8
3907 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LO_OFST 0
3908 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_HI_OFST 4
3909 #define MC_CMD_MAC_STATS_IN_CMD_OFST 8
3910 #define MC_CMD_MAC_STATS_IN_CMD_LEN 4
3911 #define MC_CMD_MAC_STATS_IN_DMA_LBN 0
3912 #define MC_CMD_MAC_STATS_IN_DMA_WIDTH 1
3913 #define MC_CMD_MAC_STATS_IN_CLEAR_LBN 1
3914 #define MC_CMD_MAC_STATS_IN_CLEAR_WIDTH 1
3915 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_LBN 2
3916 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_WIDTH 1
3917 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_LBN 3
3918 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_WIDTH 1
3919 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_LBN 4
3920 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_WIDTH 1
3921 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_LBN 5
3922 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_WIDTH 1
3923 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_LBN 16
3924 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_WIDTH 16
3925 /* DMA length. Should be set to MAC_STATS_NUM_STATS * sizeof(uint64_t), as
3926  * returned by MC_CMD_GET_CAPABILITIES_V4_OUT. For legacy firmware not
3927  * supporting MC_CMD_GET_CAPABILITIES_V4_OUT, DMA_LEN should be set to
3928  * MC_CMD_MAC_NSTATS * sizeof(uint64_t)
3929  */
3930 #define MC_CMD_MAC_STATS_IN_DMA_LEN_OFST 12
3931 #define MC_CMD_MAC_STATS_IN_DMA_LEN_LEN 4
3932 /* port id so vadapter stats can be provided */
3933 #define MC_CMD_MAC_STATS_IN_PORT_ID_OFST 16
3934 #define MC_CMD_MAC_STATS_IN_PORT_ID_LEN 4
3935
3936 /* MC_CMD_MAC_STATS_OUT_DMA msgresponse */
3937 #define MC_CMD_MAC_STATS_OUT_DMA_LEN 0
3938
3939 /* MC_CMD_MAC_STATS_OUT_NO_DMA msgresponse */
3940 #define MC_CMD_MAC_STATS_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS*64))>>3)
3941 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_OFST 0
3942 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LEN 8
3943 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LO_OFST 0
3944 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_HI_OFST 4
3945 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS
3946 #define MC_CMD_MAC_GENERATION_START  0x0 /* enum */
3947 #define MC_CMD_MAC_DMABUF_START  0x1 /* enum */
3948 #define MC_CMD_MAC_TX_PKTS  0x1 /* enum */
3949 #define MC_CMD_MAC_TX_PAUSE_PKTS  0x2 /* enum */
3950 #define MC_CMD_MAC_TX_CONTROL_PKTS  0x3 /* enum */
3951 #define MC_CMD_MAC_TX_UNICAST_PKTS  0x4 /* enum */
3952 #define MC_CMD_MAC_TX_MULTICAST_PKTS  0x5 /* enum */
3953 #define MC_CMD_MAC_TX_BROADCAST_PKTS  0x6 /* enum */
3954 #define MC_CMD_MAC_TX_BYTES  0x7 /* enum */
3955 #define MC_CMD_MAC_TX_BAD_BYTES  0x8 /* enum */
3956 #define MC_CMD_MAC_TX_LT64_PKTS  0x9 /* enum */
3957 #define MC_CMD_MAC_TX_64_PKTS  0xa /* enum */
3958 #define MC_CMD_MAC_TX_65_TO_127_PKTS  0xb /* enum */
3959 #define MC_CMD_MAC_TX_128_TO_255_PKTS  0xc /* enum */
3960 #define MC_CMD_MAC_TX_256_TO_511_PKTS  0xd /* enum */
3961 #define MC_CMD_MAC_TX_512_TO_1023_PKTS  0xe /* enum */
3962 #define MC_CMD_MAC_TX_1024_TO_15XX_PKTS  0xf /* enum */
3963 #define MC_CMD_MAC_TX_15XX_TO_JUMBO_PKTS  0x10 /* enum */
3964 #define MC_CMD_MAC_TX_GTJUMBO_PKTS  0x11 /* enum */
3965 #define MC_CMD_MAC_TX_BAD_FCS_PKTS  0x12 /* enum */
3966 #define MC_CMD_MAC_TX_SINGLE_COLLISION_PKTS  0x13 /* enum */
3967 #define MC_CMD_MAC_TX_MULTIPLE_COLLISION_PKTS  0x14 /* enum */
3968 #define MC_CMD_MAC_TX_EXCESSIVE_COLLISION_PKTS  0x15 /* enum */
3969 #define MC_CMD_MAC_TX_LATE_COLLISION_PKTS  0x16 /* enum */
3970 #define MC_CMD_MAC_TX_DEFERRED_PKTS  0x17 /* enum */
3971 #define MC_CMD_MAC_TX_EXCESSIVE_DEFERRED_PKTS  0x18 /* enum */
3972 #define MC_CMD_MAC_TX_NON_TCPUDP_PKTS  0x19 /* enum */
3973 #define MC_CMD_MAC_TX_MAC_SRC_ERR_PKTS  0x1a /* enum */
3974 #define MC_CMD_MAC_TX_IP_SRC_ERR_PKTS  0x1b /* enum */
3975 #define MC_CMD_MAC_RX_PKTS  0x1c /* enum */
3976 #define MC_CMD_MAC_RX_PAUSE_PKTS  0x1d /* enum */
3977 #define MC_CMD_MAC_RX_GOOD_PKTS  0x1e /* enum */
3978 #define MC_CMD_MAC_RX_CONTROL_PKTS  0x1f /* enum */
3979 #define MC_CMD_MAC_RX_UNICAST_PKTS  0x20 /* enum */
3980 #define MC_CMD_MAC_RX_MULTICAST_PKTS  0x21 /* enum */
3981 #define MC_CMD_MAC_RX_BROADCAST_PKTS  0x22 /* enum */
3982 #define MC_CMD_MAC_RX_BYTES  0x23 /* enum */
3983 #define MC_CMD_MAC_RX_BAD_BYTES  0x24 /* enum */
3984 #define MC_CMD_MAC_RX_64_PKTS  0x25 /* enum */
3985 #define MC_CMD_MAC_RX_65_TO_127_PKTS  0x26 /* enum */
3986 #define MC_CMD_MAC_RX_128_TO_255_PKTS  0x27 /* enum */
3987 #define MC_CMD_MAC_RX_256_TO_511_PKTS  0x28 /* enum */
3988 #define MC_CMD_MAC_RX_512_TO_1023_PKTS  0x29 /* enum */
3989 #define MC_CMD_MAC_RX_1024_TO_15XX_PKTS  0x2a /* enum */
3990 #define MC_CMD_MAC_RX_15XX_TO_JUMBO_PKTS  0x2b /* enum */
3991 #define MC_CMD_MAC_RX_GTJUMBO_PKTS  0x2c /* enum */
3992 #define MC_CMD_MAC_RX_UNDERSIZE_PKTS  0x2d /* enum */
3993 #define MC_CMD_MAC_RX_BAD_FCS_PKTS  0x2e /* enum */
3994 #define MC_CMD_MAC_RX_OVERFLOW_PKTS  0x2f /* enum */
3995 #define MC_CMD_MAC_RX_FALSE_CARRIER_PKTS  0x30 /* enum */
3996 #define MC_CMD_MAC_RX_SYMBOL_ERROR_PKTS  0x31 /* enum */
3997 #define MC_CMD_MAC_RX_ALIGN_ERROR_PKTS  0x32 /* enum */
3998 #define MC_CMD_MAC_RX_LENGTH_ERROR_PKTS  0x33 /* enum */
3999 #define MC_CMD_MAC_RX_INTERNAL_ERROR_PKTS  0x34 /* enum */
4000 #define MC_CMD_MAC_RX_JABBER_PKTS  0x35 /* enum */
4001 #define MC_CMD_MAC_RX_NODESC_DROPS  0x36 /* enum */
4002 #define MC_CMD_MAC_RX_LANES01_CHAR_ERR  0x37 /* enum */
4003 #define MC_CMD_MAC_RX_LANES23_CHAR_ERR  0x38 /* enum */
4004 #define MC_CMD_MAC_RX_LANES01_DISP_ERR  0x39 /* enum */
4005 #define MC_CMD_MAC_RX_LANES23_DISP_ERR  0x3a /* enum */
4006 #define MC_CMD_MAC_RX_MATCH_FAULT  0x3b /* enum */
4007 /* enum: PM trunc_bb_overflow counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4008  * capability only.
4009  */
4010 #define MC_CMD_MAC_PM_TRUNC_BB_OVERFLOW  0x3c
4011 /* enum: PM discard_bb_overflow counter. Valid for EF10 with
4012  * PM_AND_RXDP_COUNTERS capability only.
4013  */
4014 #define MC_CMD_MAC_PM_DISCARD_BB_OVERFLOW  0x3d
4015 /* enum: PM trunc_vfifo_full counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4016  * capability only.
4017  */
4018 #define MC_CMD_MAC_PM_TRUNC_VFIFO_FULL  0x3e
4019 /* enum: PM discard_vfifo_full counter. Valid for EF10 with
4020  * PM_AND_RXDP_COUNTERS capability only.
4021  */
4022 #define MC_CMD_MAC_PM_DISCARD_VFIFO_FULL  0x3f
4023 /* enum: PM trunc_qbb counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4024  * capability only.
4025  */
4026 #define MC_CMD_MAC_PM_TRUNC_QBB  0x40
4027 /* enum: PM discard_qbb counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4028  * capability only.
4029  */
4030 #define MC_CMD_MAC_PM_DISCARD_QBB  0x41
4031 /* enum: PM discard_mapping counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4032  * capability only.
4033  */
4034 #define MC_CMD_MAC_PM_DISCARD_MAPPING  0x42
4035 /* enum: RXDP counter: Number of packets dropped due to the queue being
4036  * disabled. Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4037  */
4038 #define MC_CMD_MAC_RXDP_Q_DISABLED_PKTS  0x43
4039 /* enum: RXDP counter: Number of packets dropped by the DICPU. Valid for EF10
4040  * with PM_AND_RXDP_COUNTERS capability only.
4041  */
4042 #define MC_CMD_MAC_RXDP_DI_DROPPED_PKTS  0x45
4043 /* enum: RXDP counter: Number of non-host packets. Valid for EF10 with
4044  * PM_AND_RXDP_COUNTERS capability only.
4045  */
4046 #define MC_CMD_MAC_RXDP_STREAMING_PKTS  0x46
4047 /* enum: RXDP counter: Number of times an hlb descriptor fetch was performed.
4048  * Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4049  */
4050 #define MC_CMD_MAC_RXDP_HLB_FETCH_CONDITIONS  0x47
4051 /* enum: RXDP counter: Number of times the DPCPU waited for an existing
4052  * descriptor fetch. Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4053  */
4054 #define MC_CMD_MAC_RXDP_HLB_WAIT_CONDITIONS  0x48
4055 #define MC_CMD_MAC_VADAPTER_RX_DMABUF_START  0x4c /* enum */
4056 #define MC_CMD_MAC_VADAPTER_RX_UNICAST_PACKETS  0x4c /* enum */
4057 #define MC_CMD_MAC_VADAPTER_RX_UNICAST_BYTES  0x4d /* enum */
4058 #define MC_CMD_MAC_VADAPTER_RX_MULTICAST_PACKETS  0x4e /* enum */
4059 #define MC_CMD_MAC_VADAPTER_RX_MULTICAST_BYTES  0x4f /* enum */
4060 #define MC_CMD_MAC_VADAPTER_RX_BROADCAST_PACKETS  0x50 /* enum */
4061 #define MC_CMD_MAC_VADAPTER_RX_BROADCAST_BYTES  0x51 /* enum */
4062 #define MC_CMD_MAC_VADAPTER_RX_BAD_PACKETS  0x52 /* enum */
4063 #define MC_CMD_MAC_VADAPTER_RX_BAD_BYTES  0x53 /* enum */
4064 #define MC_CMD_MAC_VADAPTER_RX_OVERFLOW  0x54 /* enum */
4065 #define MC_CMD_MAC_VADAPTER_TX_DMABUF_START  0x57 /* enum */
4066 #define MC_CMD_MAC_VADAPTER_TX_UNICAST_PACKETS  0x57 /* enum */
4067 #define MC_CMD_MAC_VADAPTER_TX_UNICAST_BYTES  0x58 /* enum */
4068 #define MC_CMD_MAC_VADAPTER_TX_MULTICAST_PACKETS  0x59 /* enum */
4069 #define MC_CMD_MAC_VADAPTER_TX_MULTICAST_BYTES  0x5a /* enum */
4070 #define MC_CMD_MAC_VADAPTER_TX_BROADCAST_PACKETS  0x5b /* enum */
4071 #define MC_CMD_MAC_VADAPTER_TX_BROADCAST_BYTES  0x5c /* enum */
4072 #define MC_CMD_MAC_VADAPTER_TX_BAD_PACKETS  0x5d /* enum */
4073 #define MC_CMD_MAC_VADAPTER_TX_BAD_BYTES  0x5e /* enum */
4074 #define MC_CMD_MAC_VADAPTER_TX_OVERFLOW  0x5f /* enum */
4075 /* enum: Start of GMAC stats buffer space, for Siena only. */
4076 #define MC_CMD_GMAC_DMABUF_START  0x40
4077 /* enum: End of GMAC stats buffer space, for Siena only. */
4078 #define MC_CMD_GMAC_DMABUF_END    0x5f
4079 /* enum: GENERATION_END value, used together with GENERATION_START to verify
4080  * consistency of DMAd data. For legacy firmware / drivers without extended
4081  * stats (more precisely, when DMA_LEN == MC_CMD_MAC_NSTATS *
4082  * sizeof(uint64_t)), this entry holds the GENERATION_END value. Otherwise,
4083  * this value is invalid/ reserved and GENERATION_END is written as the last
4084  * 64-bit word of the DMA buffer (at DMA_LEN - sizeof(uint64_t)). Note that
4085  * this is consistent with the legacy behaviour, in the sense that entry 96 is
4086  * the last 64-bit word in the buffer when DMA_LEN == MC_CMD_MAC_NSTATS *
4087  * sizeof(uint64_t). See SF-109306-TC, Section 9.2 for details.
4088  */
4089 #define MC_CMD_MAC_GENERATION_END 0x60
4090 #define MC_CMD_MAC_NSTATS  0x61 /* enum */
4091
4092 /* MC_CMD_MAC_STATS_V2_OUT_DMA msgresponse */
4093 #define MC_CMD_MAC_STATS_V2_OUT_DMA_LEN 0
4094
4095 /* MC_CMD_MAC_STATS_V2_OUT_NO_DMA msgresponse */
4096 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V2*64))>>3)
4097 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_OFST 0
4098 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LEN 8
4099 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LO_OFST 0
4100 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_HI_OFST 4
4101 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V2
4102 /* enum: Start of FEC stats buffer space, Medford2 and up */
4103 #define MC_CMD_MAC_FEC_DMABUF_START  0x61
4104 /* enum: Number of uncorrected FEC codewords on link (RS-FEC only for Medford2)
4105  */
4106 #define MC_CMD_MAC_FEC_UNCORRECTED_ERRORS  0x61
4107 /* enum: Number of corrected FEC codewords on link (RS-FEC only for Medford2)
4108  */
4109 #define MC_CMD_MAC_FEC_CORRECTED_ERRORS  0x62
4110 /* enum: Number of corrected 10-bit symbol errors, lane 0 (RS-FEC only) */
4111 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE0  0x63
4112 /* enum: Number of corrected 10-bit symbol errors, lane 1 (RS-FEC only) */
4113 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE1  0x64
4114 /* enum: Number of corrected 10-bit symbol errors, lane 2 (RS-FEC only) */
4115 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE2  0x65
4116 /* enum: Number of corrected 10-bit symbol errors, lane 3 (RS-FEC only) */
4117 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE3  0x66
4118 /* enum: This includes the space at offset 103 which is the final
4119  * GENERATION_END in a MAC_STATS_V2 response and otherwise unused.
4120  */
4121 #define MC_CMD_MAC_NSTATS_V2  0x68
4122 /*            Other enum values, see field(s): */
4123 /*               MC_CMD_MAC_STATS_OUT_NO_DMA/STATISTICS */
4124
4125 /* MC_CMD_MAC_STATS_V3_OUT_DMA msgresponse */
4126 #define MC_CMD_MAC_STATS_V3_OUT_DMA_LEN 0
4127
4128 /* MC_CMD_MAC_STATS_V3_OUT_NO_DMA msgresponse */
4129 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V3*64))>>3)
4130 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_OFST 0
4131 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LEN 8
4132 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LO_OFST 0
4133 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_HI_OFST 4
4134 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V3
4135 /* enum: Start of CTPIO stats buffer space, Medford2 and up */
4136 #define MC_CMD_MAC_CTPIO_DMABUF_START  0x68
4137 /* enum: Number of CTPIO fallbacks because a DMA packet was in progress on the
4138  * target VI
4139  */
4140 #define MC_CMD_MAC_CTPIO_VI_BUSY_FALLBACK  0x68
4141 /* enum: Number of times a CTPIO send wrote beyond frame end (informational
4142  * only)
4143  */
4144 #define MC_CMD_MAC_CTPIO_LONG_WRITE_SUCCESS  0x69
4145 /* enum: Number of CTPIO failures because the TX doorbell was written before
4146  * the end of the frame data
4147  */
4148 #define MC_CMD_MAC_CTPIO_MISSING_DBELL_FAIL  0x6a
4149 /* enum: Number of CTPIO failures because the internal FIFO overflowed */
4150 #define MC_CMD_MAC_CTPIO_OVERFLOW_FAIL  0x6b
4151 /* enum: Number of CTPIO failures because the host did not deliver data fast
4152  * enough to avoid MAC underflow
4153  */
4154 #define MC_CMD_MAC_CTPIO_UNDERFLOW_FAIL  0x6c
4155 /* enum: Number of CTPIO failures because the host did not deliver all the
4156  * frame data within the timeout
4157  */
4158 #define MC_CMD_MAC_CTPIO_TIMEOUT_FAIL  0x6d
4159 /* enum: Number of CTPIO failures because the frame data arrived out of order
4160  * or with gaps
4161  */
4162 #define MC_CMD_MAC_CTPIO_NONCONTIG_WR_FAIL  0x6e
4163 /* enum: Number of CTPIO failures because the host started a new frame before
4164  * completing the previous one
4165  */
4166 #define MC_CMD_MAC_CTPIO_FRM_CLOBBER_FAIL  0x6f
4167 /* enum: Number of CTPIO failures because a write was not a multiple of 32 bits
4168  * or not 32-bit aligned
4169  */
4170 #define MC_CMD_MAC_CTPIO_INVALID_WR_FAIL  0x70
4171 /* enum: Number of CTPIO fallbacks because another VI on the same port was
4172  * sending a CTPIO frame
4173  */
4174 #define MC_CMD_MAC_CTPIO_VI_CLOBBER_FALLBACK  0x71
4175 /* enum: Number of CTPIO fallbacks because target VI did not have CTPIO enabled
4176  */
4177 #define MC_CMD_MAC_CTPIO_UNQUALIFIED_FALLBACK  0x72
4178 /* enum: Number of CTPIO fallbacks because length in header was less than 29
4179  * bytes
4180  */
4181 #define MC_CMD_MAC_CTPIO_RUNT_FALLBACK  0x73
4182 /* enum: Total number of successful CTPIO sends on this port */
4183 #define MC_CMD_MAC_CTPIO_SUCCESS  0x74
4184 /* enum: Total number of CTPIO fallbacks on this port */
4185 #define MC_CMD_MAC_CTPIO_FALLBACK  0x75
4186 /* enum: Total number of CTPIO poisoned frames on this port, whether erased or
4187  * not
4188  */
4189 #define MC_CMD_MAC_CTPIO_POISON  0x76
4190 /* enum: Total number of CTPIO erased frames on this port */
4191 #define MC_CMD_MAC_CTPIO_ERASE  0x77
4192 /* enum: This includes the space at offset 120 which is the final
4193  * GENERATION_END in a MAC_STATS_V3 response and otherwise unused.
4194  */
4195 #define MC_CMD_MAC_NSTATS_V3  0x79
4196 /*            Other enum values, see field(s): */
4197 /*               MC_CMD_MAC_STATS_V2_OUT_NO_DMA/STATISTICS */
4198
4199
4200 /***********************************/
4201 /* MC_CMD_SRIOV
4202  * to be documented
4203  */
4204 #define MC_CMD_SRIOV 0x30
4205
4206 /* MC_CMD_SRIOV_IN msgrequest */
4207 #define MC_CMD_SRIOV_IN_LEN 12
4208 #define MC_CMD_SRIOV_IN_ENABLE_OFST 0
4209 #define MC_CMD_SRIOV_IN_ENABLE_LEN 4
4210 #define MC_CMD_SRIOV_IN_VI_BASE_OFST 4
4211 #define MC_CMD_SRIOV_IN_VI_BASE_LEN 4
4212 #define MC_CMD_SRIOV_IN_VF_COUNT_OFST 8
4213 #define MC_CMD_SRIOV_IN_VF_COUNT_LEN 4
4214
4215 /* MC_CMD_SRIOV_OUT msgresponse */
4216 #define MC_CMD_SRIOV_OUT_LEN 8
4217 #define MC_CMD_SRIOV_OUT_VI_SCALE_OFST 0
4218 #define MC_CMD_SRIOV_OUT_VI_SCALE_LEN 4
4219 #define MC_CMD_SRIOV_OUT_VF_TOTAL_OFST 4
4220 #define MC_CMD_SRIOV_OUT_VF_TOTAL_LEN 4
4221
4222 /* MC_CMD_MEMCPY_RECORD_TYPEDEF structuredef */
4223 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LEN 32
4224 /* this is only used for the first record */
4225 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_OFST 0
4226 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_LEN 4
4227 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_LBN 0
4228 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_WIDTH 32
4229 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_OFST 4
4230 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_LEN 4
4231 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_LBN 32
4232 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_WIDTH 32
4233 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_OFST 8
4234 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LEN 8
4235 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LO_OFST 8
4236 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_HI_OFST 12
4237 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LBN 64
4238 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_WIDTH 64
4239 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_OFST 16
4240 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_LEN 4
4241 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_RID_INLINE 0x100 /* enum */
4242 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_LBN 128
4243 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_WIDTH 32
4244 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_OFST 20
4245 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LEN 8
4246 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LO_OFST 20
4247 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_HI_OFST 24
4248 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LBN 160
4249 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_WIDTH 64
4250 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_OFST 28
4251 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_LEN 4
4252 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_LBN 224
4253 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_WIDTH 32
4254
4255
4256 /***********************************/
4257 /* MC_CMD_MEMCPY
4258  * DMA write data into (Rid,Addr), either by dma reading (Rid,Addr), or by data
4259  * embedded directly in the command.
4260  *
4261  * A common pattern is for a client to use generation counts to signal a dma
4262  * update of a datastructure. To facilitate this, this MCDI operation can
4263  * contain multiple requests which are executed in strict order. Requests take
4264  * the form of duplicating the entire MCDI request continuously (including the
4265  * requests record, which is ignored in all but the first structure)
4266  *
4267  * The source data can either come from a DMA from the host, or it can be
4268  * embedded within the request directly, thereby eliminating a DMA read. To
4269  * indicate this, the client sets FROM_RID=%RID_INLINE, ADDR_HI=0, and
4270  * ADDR_LO=offset, and inserts the data at %offset from the start of the
4271  * payload. It's the callers responsibility to ensure that the embedded data
4272  * doesn't overlap the records.
4273  *
4274  * Returns: 0, EINVAL (invalid RID)
4275  */
4276 #define MC_CMD_MEMCPY 0x31
4277
4278 /* MC_CMD_MEMCPY_IN msgrequest */
4279 #define MC_CMD_MEMCPY_IN_LENMIN 32
4280 #define MC_CMD_MEMCPY_IN_LENMAX 224
4281 #define MC_CMD_MEMCPY_IN_LEN(num) (0+32*(num))
4282 /* see MC_CMD_MEMCPY_RECORD_TYPEDEF */
4283 #define MC_CMD_MEMCPY_IN_RECORD_OFST 0
4284 #define MC_CMD_MEMCPY_IN_RECORD_LEN 32
4285 #define MC_CMD_MEMCPY_IN_RECORD_MINNUM 1
4286 #define MC_CMD_MEMCPY_IN_RECORD_MAXNUM 7
4287
4288 /* MC_CMD_MEMCPY_OUT msgresponse */
4289 #define MC_CMD_MEMCPY_OUT_LEN 0
4290
4291
4292 /***********************************/
4293 /* MC_CMD_WOL_FILTER_SET
4294  * Set a WoL filter.
4295  */
4296 #define MC_CMD_WOL_FILTER_SET 0x32
4297 #undef  MC_CMD_0x32_PRIVILEGE_CTG
4298
4299 #define MC_CMD_0x32_PRIVILEGE_CTG SRIOV_CTG_LINK
4300
4301 /* MC_CMD_WOL_FILTER_SET_IN msgrequest */
4302 #define MC_CMD_WOL_FILTER_SET_IN_LEN 192
4303 #define MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0
4304 #define MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4
4305 #define MC_CMD_FILTER_MODE_SIMPLE    0x0 /* enum */
4306 #define MC_CMD_FILTER_MODE_STRUCTURED 0xffffffff /* enum */
4307 /* A type value of 1 is unused. */
4308 #define MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4
4309 #define MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4
4310 /* enum: Magic */
4311 #define MC_CMD_WOL_TYPE_MAGIC      0x0
4312 /* enum: MS Windows Magic */
4313 #define MC_CMD_WOL_TYPE_WIN_MAGIC 0x2
4314 /* enum: IPv4 Syn */
4315 #define MC_CMD_WOL_TYPE_IPV4_SYN   0x3
4316 /* enum: IPv6 Syn */
4317 #define MC_CMD_WOL_TYPE_IPV6_SYN   0x4
4318 /* enum: Bitmap */
4319 #define MC_CMD_WOL_TYPE_BITMAP     0x5
4320 /* enum: Link */
4321 #define MC_CMD_WOL_TYPE_LINK       0x6
4322 /* enum: (Above this for future use) */
4323 #define MC_CMD_WOL_TYPE_MAX        0x7
4324 #define MC_CMD_WOL_FILTER_SET_IN_DATA_OFST 8
4325 #define MC_CMD_WOL_FILTER_SET_IN_DATA_LEN 4
4326 #define MC_CMD_WOL_FILTER_SET_IN_DATA_NUM 46
4327
4328 /* MC_CMD_WOL_FILTER_SET_IN_MAGIC msgrequest */
4329 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_LEN 16
4330 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4331 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4332 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4333 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4334 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_OFST 8
4335 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LEN 8
4336 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LO_OFST 8
4337 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_HI_OFST 12
4338
4339 /* MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN msgrequest */
4340 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_LEN 20
4341 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4342 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4343 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4344 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4345 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_IP_OFST 8
4346 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_IP_LEN 4
4347 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_IP_OFST 12
4348 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_IP_LEN 4
4349 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_PORT_OFST 16
4350 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_PORT_LEN 2
4351 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_PORT_OFST 18
4352 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_PORT_LEN 2
4353
4354 /* MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN msgrequest */
4355 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_LEN 44
4356 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4357 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4358 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4359 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4360 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_IP_OFST 8
4361 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_IP_LEN 16
4362 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_IP_OFST 24
4363 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_IP_LEN 16
4364 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_PORT_OFST 40
4365 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_PORT_LEN 2
4366 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_PORT_OFST 42
4367 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_PORT_LEN 2
4368
4369 /* MC_CMD_WOL_FILTER_SET_IN_BITMAP msgrequest */
4370 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN 187
4371 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4372 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4373 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4374 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4375 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_MASK_OFST 8
4376 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_MASK_LEN 48
4377 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_BITMAP_OFST 56
4378 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_BITMAP_LEN 128
4379 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN_OFST 184
4380 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN_LEN 1
4381 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER3_OFST 185
4382 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER3_LEN 1
4383 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER4_OFST 186
4384 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER4_LEN 1
4385
4386 /* MC_CMD_WOL_FILTER_SET_IN_LINK msgrequest */
4387 #define MC_CMD_WOL_FILTER_SET_IN_LINK_LEN 12
4388 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4389 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4390 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4391 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4392 #define MC_CMD_WOL_FILTER_SET_IN_LINK_MASK_OFST 8
4393 #define MC_CMD_WOL_FILTER_SET_IN_LINK_MASK_LEN 4
4394 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_LBN 0
4395 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_WIDTH 1
4396 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_LBN 1
4397 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_WIDTH 1
4398
4399 /* MC_CMD_WOL_FILTER_SET_OUT msgresponse */
4400 #define MC_CMD_WOL_FILTER_SET_OUT_LEN 4
4401 #define MC_CMD_WOL_FILTER_SET_OUT_FILTER_ID_OFST 0
4402 #define MC_CMD_WOL_FILTER_SET_OUT_FILTER_ID_LEN 4
4403
4404
4405 /***********************************/
4406 /* MC_CMD_WOL_FILTER_REMOVE
4407  * Remove a WoL filter. Locks required: None. Returns: 0, EINVAL, ENOSYS
4408  */
4409 #define MC_CMD_WOL_FILTER_REMOVE 0x33
4410 #undef  MC_CMD_0x33_PRIVILEGE_CTG
4411
4412 #define MC_CMD_0x33_PRIVILEGE_CTG SRIOV_CTG_LINK
4413
4414 /* MC_CMD_WOL_FILTER_REMOVE_IN msgrequest */
4415 #define MC_CMD_WOL_FILTER_REMOVE_IN_LEN 4
4416 #define MC_CMD_WOL_FILTER_REMOVE_IN_FILTER_ID_OFST 0
4417 #define MC_CMD_WOL_FILTER_REMOVE_IN_FILTER_ID_LEN 4
4418
4419 /* MC_CMD_WOL_FILTER_REMOVE_OUT msgresponse */
4420 #define MC_CMD_WOL_FILTER_REMOVE_OUT_LEN 0
4421
4422
4423 /***********************************/
4424 /* MC_CMD_WOL_FILTER_RESET
4425  * Reset (i.e. remove all) WoL filters. Locks required: None. Returns: 0,
4426  * ENOSYS
4427  */
4428 #define MC_CMD_WOL_FILTER_RESET 0x34
4429 #undef  MC_CMD_0x34_PRIVILEGE_CTG
4430
4431 #define MC_CMD_0x34_PRIVILEGE_CTG SRIOV_CTG_LINK
4432
4433 /* MC_CMD_WOL_FILTER_RESET_IN msgrequest */
4434 #define MC_CMD_WOL_FILTER_RESET_IN_LEN 4
4435 #define MC_CMD_WOL_FILTER_RESET_IN_MASK_OFST 0
4436 #define MC_CMD_WOL_FILTER_RESET_IN_MASK_LEN 4
4437 #define MC_CMD_WOL_FILTER_RESET_IN_WAKE_FILTERS 0x1 /* enum */
4438 #define MC_CMD_WOL_FILTER_RESET_IN_LIGHTSOUT_OFFLOADS 0x2 /* enum */
4439
4440 /* MC_CMD_WOL_FILTER_RESET_OUT msgresponse */
4441 #define MC_CMD_WOL_FILTER_RESET_OUT_LEN 0
4442
4443
4444 /***********************************/
4445 /* MC_CMD_SET_MCAST_HASH
4446  * Set the MCAST hash value without otherwise reconfiguring the MAC
4447  */
4448 #define MC_CMD_SET_MCAST_HASH 0x35
4449
4450 /* MC_CMD_SET_MCAST_HASH_IN msgrequest */
4451 #define MC_CMD_SET_MCAST_HASH_IN_LEN 32
4452 #define MC_CMD_SET_MCAST_HASH_IN_HASH0_OFST 0
4453 #define MC_CMD_SET_MCAST_HASH_IN_HASH0_LEN 16
4454 #define MC_CMD_SET_MCAST_HASH_IN_HASH1_OFST 16
4455 #define MC_CMD_SET_MCAST_HASH_IN_HASH1_LEN 16
4456
4457 /* MC_CMD_SET_MCAST_HASH_OUT msgresponse */
4458 #define MC_CMD_SET_MCAST_HASH_OUT_LEN 0
4459
4460
4461 /***********************************/
4462 /* MC_CMD_NVRAM_TYPES
4463  * Return bitfield indicating available types of virtual NVRAM partitions.
4464  * Locks required: none. Returns: 0
4465  */
4466 #define MC_CMD_NVRAM_TYPES 0x36
4467 #undef  MC_CMD_0x36_PRIVILEGE_CTG
4468
4469 #define MC_CMD_0x36_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4470
4471 /* MC_CMD_NVRAM_TYPES_IN msgrequest */
4472 #define MC_CMD_NVRAM_TYPES_IN_LEN 0
4473
4474 /* MC_CMD_NVRAM_TYPES_OUT msgresponse */
4475 #define MC_CMD_NVRAM_TYPES_OUT_LEN 4
4476 /* Bit mask of supported types. */
4477 #define MC_CMD_NVRAM_TYPES_OUT_TYPES_OFST 0
4478 #define MC_CMD_NVRAM_TYPES_OUT_TYPES_LEN 4
4479 /* enum: Disabled callisto. */
4480 #define MC_CMD_NVRAM_TYPE_DISABLED_CALLISTO 0x0
4481 /* enum: MC firmware. */
4482 #define MC_CMD_NVRAM_TYPE_MC_FW 0x1
4483 /* enum: MC backup firmware. */
4484 #define MC_CMD_NVRAM_TYPE_MC_FW_BACKUP 0x2
4485 /* enum: Static configuration Port0. */
4486 #define MC_CMD_NVRAM_TYPE_STATIC_CFG_PORT0 0x3
4487 /* enum: Static configuration Port1. */
4488 #define MC_CMD_NVRAM_TYPE_STATIC_CFG_PORT1 0x4
4489 /* enum: Dynamic configuration Port0. */
4490 #define MC_CMD_NVRAM_TYPE_DYNAMIC_CFG_PORT0 0x5
4491 /* enum: Dynamic configuration Port1. */
4492 #define MC_CMD_NVRAM_TYPE_DYNAMIC_CFG_PORT1 0x6
4493 /* enum: Expansion Rom. */
4494 #define MC_CMD_NVRAM_TYPE_EXP_ROM 0x7
4495 /* enum: Expansion Rom Configuration Port0. */
4496 #define MC_CMD_NVRAM_TYPE_EXP_ROM_CFG_PORT0 0x8
4497 /* enum: Expansion Rom Configuration Port1. */
4498 #define MC_CMD_NVRAM_TYPE_EXP_ROM_CFG_PORT1 0x9
4499 /* enum: Phy Configuration Port0. */
4500 #define MC_CMD_NVRAM_TYPE_PHY_PORT0 0xa
4501 /* enum: Phy Configuration Port1. */
4502 #define MC_CMD_NVRAM_TYPE_PHY_PORT1 0xb
4503 /* enum: Log. */
4504 #define MC_CMD_NVRAM_TYPE_LOG 0xc
4505 /* enum: FPGA image. */
4506 #define MC_CMD_NVRAM_TYPE_FPGA 0xd
4507 /* enum: FPGA backup image */
4508 #define MC_CMD_NVRAM_TYPE_FPGA_BACKUP 0xe
4509 /* enum: FC firmware. */
4510 #define MC_CMD_NVRAM_TYPE_FC_FW 0xf
4511 /* enum: FC backup firmware. */
4512 #define MC_CMD_NVRAM_TYPE_FC_FW_BACKUP 0x10
4513 /* enum: CPLD image. */
4514 #define MC_CMD_NVRAM_TYPE_CPLD 0x11
4515 /* enum: Licensing information. */
4516 #define MC_CMD_NVRAM_TYPE_LICENSE 0x12
4517 /* enum: FC Log. */
4518 #define MC_CMD_NVRAM_TYPE_FC_LOG 0x13
4519 /* enum: Additional flash on FPGA. */
4520 #define MC_CMD_NVRAM_TYPE_FC_EXTRA 0x14
4521
4522
4523 /***********************************/
4524 /* MC_CMD_NVRAM_INFO
4525  * Read info about a virtual NVRAM partition. Locks required: none. Returns: 0,
4526  * EINVAL (bad type).
4527  */
4528 #define MC_CMD_NVRAM_INFO 0x37
4529 #undef  MC_CMD_0x37_PRIVILEGE_CTG
4530
4531 #define MC_CMD_0x37_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4532
4533 /* MC_CMD_NVRAM_INFO_IN msgrequest */
4534 #define MC_CMD_NVRAM_INFO_IN_LEN 4
4535 #define MC_CMD_NVRAM_INFO_IN_TYPE_OFST 0
4536 #define MC_CMD_NVRAM_INFO_IN_TYPE_LEN 4
4537 /*            Enum values, see field(s): */
4538 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4539
4540 /* MC_CMD_NVRAM_INFO_OUT msgresponse */
4541 #define MC_CMD_NVRAM_INFO_OUT_LEN 24
4542 #define MC_CMD_NVRAM_INFO_OUT_TYPE_OFST 0
4543 #define MC_CMD_NVRAM_INFO_OUT_TYPE_LEN 4
4544 /*            Enum values, see field(s): */
4545 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4546 #define MC_CMD_NVRAM_INFO_OUT_SIZE_OFST 4
4547 #define MC_CMD_NVRAM_INFO_OUT_SIZE_LEN 4
4548 #define MC_CMD_NVRAM_INFO_OUT_ERASESIZE_OFST 8
4549 #define MC_CMD_NVRAM_INFO_OUT_ERASESIZE_LEN 4
4550 #define MC_CMD_NVRAM_INFO_OUT_FLAGS_OFST 12
4551 #define MC_CMD_NVRAM_INFO_OUT_FLAGS_LEN 4
4552 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_LBN 0
4553 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_WIDTH 1
4554 #define MC_CMD_NVRAM_INFO_OUT_TLV_LBN 1
4555 #define MC_CMD_NVRAM_INFO_OUT_TLV_WIDTH 1
4556 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_LBN 5
4557 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_WIDTH 1
4558 #define MC_CMD_NVRAM_INFO_OUT_CMAC_LBN 6
4559 #define MC_CMD_NVRAM_INFO_OUT_CMAC_WIDTH 1
4560 #define MC_CMD_NVRAM_INFO_OUT_A_B_LBN 7
4561 #define MC_CMD_NVRAM_INFO_OUT_A_B_WIDTH 1
4562 #define MC_CMD_NVRAM_INFO_OUT_PHYSDEV_OFST 16
4563 #define MC_CMD_NVRAM_INFO_OUT_PHYSDEV_LEN 4
4564 #define MC_CMD_NVRAM_INFO_OUT_PHYSADDR_OFST 20
4565 #define MC_CMD_NVRAM_INFO_OUT_PHYSADDR_LEN 4
4566
4567 /* MC_CMD_NVRAM_INFO_V2_OUT msgresponse */
4568 #define MC_CMD_NVRAM_INFO_V2_OUT_LEN 28
4569 #define MC_CMD_NVRAM_INFO_V2_OUT_TYPE_OFST 0
4570 #define MC_CMD_NVRAM_INFO_V2_OUT_TYPE_LEN 4
4571 /*            Enum values, see field(s): */
4572 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4573 #define MC_CMD_NVRAM_INFO_V2_OUT_SIZE_OFST 4
4574 #define MC_CMD_NVRAM_INFO_V2_OUT_SIZE_LEN 4
4575 #define MC_CMD_NVRAM_INFO_V2_OUT_ERASESIZE_OFST 8
4576 #define MC_CMD_NVRAM_INFO_V2_OUT_ERASESIZE_LEN 4
4577 #define MC_CMD_NVRAM_INFO_V2_OUT_FLAGS_OFST 12
4578 #define MC_CMD_NVRAM_INFO_V2_OUT_FLAGS_LEN 4
4579 #define MC_CMD_NVRAM_INFO_V2_OUT_PROTECTED_LBN 0
4580 #define MC_CMD_NVRAM_INFO_V2_OUT_PROTECTED_WIDTH 1
4581 #define MC_CMD_NVRAM_INFO_V2_OUT_TLV_LBN 1
4582 #define MC_CMD_NVRAM_INFO_V2_OUT_TLV_WIDTH 1
4583 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_LBN 5
4584 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_WIDTH 1
4585 #define MC_CMD_NVRAM_INFO_V2_OUT_A_B_LBN 7
4586 #define MC_CMD_NVRAM_INFO_V2_OUT_A_B_WIDTH 1
4587 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSDEV_OFST 16
4588 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSDEV_LEN 4
4589 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSADDR_OFST 20
4590 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSADDR_LEN 4
4591 /* Writes must be multiples of this size. Added to support the MUM on Sorrento.
4592  */
4593 #define MC_CMD_NVRAM_INFO_V2_OUT_WRITESIZE_OFST 24
4594 #define MC_CMD_NVRAM_INFO_V2_OUT_WRITESIZE_LEN 4
4595
4596
4597 /***********************************/
4598 /* MC_CMD_NVRAM_UPDATE_START
4599  * Start a group of update operations on a virtual NVRAM partition. Locks
4600  * required: PHY_LOCK if type==*PHY*. Returns: 0, EINVAL (bad type), EACCES (if
4601  * PHY_LOCK required and not held).
4602  */
4603 #define MC_CMD_NVRAM_UPDATE_START 0x38
4604 #undef  MC_CMD_0x38_PRIVILEGE_CTG
4605
4606 #define MC_CMD_0x38_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4607
4608 /* MC_CMD_NVRAM_UPDATE_START_IN msgrequest: Legacy NVRAM_UPDATE_START request.
4609  * Use NVRAM_UPDATE_START_V2_IN in new code
4610  */
4611 #define MC_CMD_NVRAM_UPDATE_START_IN_LEN 4
4612 #define MC_CMD_NVRAM_UPDATE_START_IN_TYPE_OFST 0
4613 #define MC_CMD_NVRAM_UPDATE_START_IN_TYPE_LEN 4
4614 /*            Enum values, see field(s): */
4615 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4616
4617 /* MC_CMD_NVRAM_UPDATE_START_V2_IN msgrequest: Extended NVRAM_UPDATE_START
4618  * request with additional flags indicating version of command in use. See
4619  * MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT for details of extended functionality. Use
4620  * paired up with NVRAM_UPDATE_FINISH_V2_IN.
4621  */
4622 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_LEN 8
4623 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_TYPE_OFST 0
4624 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_TYPE_LEN 4
4625 /*            Enum values, see field(s): */
4626 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4627 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAGS_OFST 4
4628 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAGS_LEN 4
4629 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAG_REPORT_VERIFY_RESULT_LBN 0
4630 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAG_REPORT_VERIFY_RESULT_WIDTH 1
4631
4632 /* MC_CMD_NVRAM_UPDATE_START_OUT msgresponse */
4633 #define MC_CMD_NVRAM_UPDATE_START_OUT_LEN 0
4634
4635
4636 /***********************************/
4637 /* MC_CMD_NVRAM_READ
4638  * Read data from a virtual NVRAM partition. Locks required: PHY_LOCK if
4639  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
4640  * PHY_LOCK required and not held)
4641  */
4642 #define MC_CMD_NVRAM_READ 0x39
4643 #undef  MC_CMD_0x39_PRIVILEGE_CTG
4644
4645 #define MC_CMD_0x39_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4646
4647 /* MC_CMD_NVRAM_READ_IN msgrequest */
4648 #define MC_CMD_NVRAM_READ_IN_LEN 12
4649 #define MC_CMD_NVRAM_READ_IN_TYPE_OFST 0
4650 #define MC_CMD_NVRAM_READ_IN_TYPE_LEN 4
4651 /*            Enum values, see field(s): */
4652 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4653 #define MC_CMD_NVRAM_READ_IN_OFFSET_OFST 4
4654 #define MC_CMD_NVRAM_READ_IN_OFFSET_LEN 4
4655 /* amount to read in bytes */
4656 #define MC_CMD_NVRAM_READ_IN_LENGTH_OFST 8
4657 #define MC_CMD_NVRAM_READ_IN_LENGTH_LEN 4
4658
4659 /* MC_CMD_NVRAM_READ_IN_V2 msgrequest */
4660 #define MC_CMD_NVRAM_READ_IN_V2_LEN 16
4661 #define MC_CMD_NVRAM_READ_IN_V2_TYPE_OFST 0
4662 #define MC_CMD_NVRAM_READ_IN_V2_TYPE_LEN 4
4663 /*            Enum values, see field(s): */
4664 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4665 #define MC_CMD_NVRAM_READ_IN_V2_OFFSET_OFST 4
4666 #define MC_CMD_NVRAM_READ_IN_V2_OFFSET_LEN 4
4667 /* amount to read in bytes */
4668 #define MC_CMD_NVRAM_READ_IN_V2_LENGTH_OFST 8
4669 #define MC_CMD_NVRAM_READ_IN_V2_LENGTH_LEN 4
4670 /* Optional control info. If a partition is stored with an A/B versioning
4671  * scheme (i.e. in more than one physical partition in NVRAM) the host can set
4672  * this to control which underlying physical partition is used to read data
4673  * from. This allows it to perform a read-modify-write-verify with the write
4674  * lock continuously held by calling NVRAM_UPDATE_START, reading the old
4675  * contents using MODE=TARGET_CURRENT, overwriting the old partition and then
4676  * verifying by reading with MODE=TARGET_BACKUP.
4677  */
4678 #define MC_CMD_NVRAM_READ_IN_V2_MODE_OFST 12
4679 #define MC_CMD_NVRAM_READ_IN_V2_MODE_LEN 4
4680 /* enum: Same as omitting MODE: caller sees data in current partition unless it
4681  * holds the write lock in which case it sees data in the partition it is
4682  * updating.
4683  */
4684 #define MC_CMD_NVRAM_READ_IN_V2_DEFAULT 0x0
4685 /* enum: Read from the current partition of an A/B pair, even if holding the
4686  * write lock.
4687  */
4688 #define MC_CMD_NVRAM_READ_IN_V2_TARGET_CURRENT 0x1
4689 /* enum: Read from the non-current (i.e. to be updated) partition of an A/B
4690  * pair
4691  */
4692 #define MC_CMD_NVRAM_READ_IN_V2_TARGET_BACKUP 0x2
4693
4694 /* MC_CMD_NVRAM_READ_OUT msgresponse */
4695 #define MC_CMD_NVRAM_READ_OUT_LENMIN 1
4696 #define MC_CMD_NVRAM_READ_OUT_LENMAX 252
4697 #define MC_CMD_NVRAM_READ_OUT_LEN(num) (0+1*(num))
4698 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_OFST 0
4699 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_LEN 1
4700 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MINNUM 1
4701 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MAXNUM 252
4702
4703
4704 /***********************************/
4705 /* MC_CMD_NVRAM_WRITE
4706  * Write data to a virtual NVRAM partition. Locks required: PHY_LOCK if
4707  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
4708  * PHY_LOCK required and not held)
4709  */
4710 #define MC_CMD_NVRAM_WRITE 0x3a
4711 #undef  MC_CMD_0x3a_PRIVILEGE_CTG
4712
4713 #define MC_CMD_0x3a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4714
4715 /* MC_CMD_NVRAM_WRITE_IN msgrequest */
4716 #define MC_CMD_NVRAM_WRITE_IN_LENMIN 13
4717 #define MC_CMD_NVRAM_WRITE_IN_LENMAX 252
4718 #define MC_CMD_NVRAM_WRITE_IN_LEN(num) (12+1*(num))
4719 #define MC_CMD_NVRAM_WRITE_IN_TYPE_OFST 0
4720 #define MC_CMD_NVRAM_WRITE_IN_TYPE_LEN 4
4721 /*            Enum values, see field(s): */
4722 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4723 #define MC_CMD_NVRAM_WRITE_IN_OFFSET_OFST 4
4724 #define MC_CMD_NVRAM_WRITE_IN_OFFSET_LEN 4
4725 #define MC_CMD_NVRAM_WRITE_IN_LENGTH_OFST 8
4726 #define MC_CMD_NVRAM_WRITE_IN_LENGTH_LEN 4
4727 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_OFST 12
4728 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_LEN 1
4729 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MINNUM 1
4730 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MAXNUM 240
4731
4732 /* MC_CMD_NVRAM_WRITE_OUT msgresponse */
4733 #define MC_CMD_NVRAM_WRITE_OUT_LEN 0
4734
4735
4736 /***********************************/
4737 /* MC_CMD_NVRAM_ERASE
4738  * Erase sector(s) from a virtual NVRAM partition. Locks required: PHY_LOCK if
4739  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
4740  * PHY_LOCK required and not held)
4741  */
4742 #define MC_CMD_NVRAM_ERASE 0x3b
4743 #undef  MC_CMD_0x3b_PRIVILEGE_CTG
4744
4745 #define MC_CMD_0x3b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4746
4747 /* MC_CMD_NVRAM_ERASE_IN msgrequest */
4748 #define MC_CMD_NVRAM_ERASE_IN_LEN 12
4749 #define MC_CMD_NVRAM_ERASE_IN_TYPE_OFST 0
4750 #define MC_CMD_NVRAM_ERASE_IN_TYPE_LEN 4
4751 /*            Enum values, see field(s): */
4752 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4753 #define MC_CMD_NVRAM_ERASE_IN_OFFSET_OFST 4
4754 #define MC_CMD_NVRAM_ERASE_IN_OFFSET_LEN 4
4755 #define MC_CMD_NVRAM_ERASE_IN_LENGTH_OFST 8
4756 #define MC_CMD_NVRAM_ERASE_IN_LENGTH_LEN 4
4757
4758 /* MC_CMD_NVRAM_ERASE_OUT msgresponse */
4759 #define MC_CMD_NVRAM_ERASE_OUT_LEN 0
4760
4761
4762 /***********************************/
4763 /* MC_CMD_NVRAM_UPDATE_FINISH
4764  * Finish a group of update operations on a virtual NVRAM partition. Locks
4765  * required: PHY_LOCK if type==*PHY*. Returns: 0, EINVAL (bad
4766  * type/offset/length), EACCES (if PHY_LOCK required and not held)
4767  */
4768 #define MC_CMD_NVRAM_UPDATE_FINISH 0x3c
4769 #undef  MC_CMD_0x3c_PRIVILEGE_CTG
4770
4771 #define MC_CMD_0x3c_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4772
4773 /* MC_CMD_NVRAM_UPDATE_FINISH_IN msgrequest: Legacy NVRAM_UPDATE_FINISH
4774  * request. Use NVRAM_UPDATE_FINISH_V2_IN in new code
4775  */
4776 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_LEN 8
4777 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_TYPE_OFST 0
4778 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_TYPE_LEN 4
4779 /*            Enum values, see field(s): */
4780 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4781 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_REBOOT_OFST 4
4782 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_REBOOT_LEN 4
4783
4784 /* MC_CMD_NVRAM_UPDATE_FINISH_V2_IN msgrequest: Extended NVRAM_UPDATE_FINISH
4785  * request with additional flags indicating version of NVRAM_UPDATE commands in
4786  * use. See MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT for details of extended
4787  * functionality. Use paired up with NVRAM_UPDATE_START_V2_IN.
4788  */
4789 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_LEN 12
4790 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_TYPE_OFST 0
4791 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_TYPE_LEN 4
4792 /*            Enum values, see field(s): */
4793 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4794 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_REBOOT_OFST 4
4795 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_REBOOT_LEN 4
4796 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAGS_OFST 8
4797 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAGS_LEN 4
4798 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_REPORT_VERIFY_RESULT_LBN 0
4799 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_REPORT_VERIFY_RESULT_WIDTH 1
4800
4801 /* MC_CMD_NVRAM_UPDATE_FINISH_OUT msgresponse: Legacy NVRAM_UPDATE_FINISH
4802  * response. Use NVRAM_UPDATE_FINISH_V2_OUT in new code
4803  */
4804 #define MC_CMD_NVRAM_UPDATE_FINISH_OUT_LEN 0
4805
4806 /* MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT msgresponse:
4807  *
4808  * Extended NVRAM_UPDATE_FINISH response that communicates the result of secure
4809  * firmware validation where applicable back to the host.
4810  *
4811  * Medford only: For signed firmware images, such as those for medford, the MC
4812  * firmware verifies the signature before marking the firmware image as valid.
4813  * This process takes a few seconds to complete. So is likely to take more than
4814  * the MCDI timeout. Hence signature verification is initiated when
4815  * MC_CMD_NVRAM_UPDATE_FINISH_V2_IN is received by the firmware, however, the
4816  * MCDI command is run in a background MCDI processing thread. This response
4817  * payload includes the results of the signature verification. Note that the
4818  * per-partition nvram lock in firmware is only released after the verification
4819  * has completed.
4820  */
4821 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_LEN 4
4822 /* Result of nvram update completion processing */
4823 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_RESULT_CODE_OFST 0
4824 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_RESULT_CODE_LEN 4
4825 /* enum: Invalid return code; only non-zero values are defined. Defined as
4826  * unknown for backwards compatibility with NVRAM_UPDATE_FINISH_OUT.
4827  */
4828 #define MC_CMD_NVRAM_VERIFY_RC_UNKNOWN 0x0
4829 /* enum: Verify succeeded without any errors. */
4830 #define MC_CMD_NVRAM_VERIFY_RC_SUCCESS 0x1
4831 /* enum: CMS format verification failed due to an internal error. */
4832 #define MC_CMD_NVRAM_VERIFY_RC_CMS_CHECK_FAILED 0x2
4833 /* enum: Invalid CMS format in image metadata. */
4834 #define MC_CMD_NVRAM_VERIFY_RC_INVALID_CMS_FORMAT 0x3
4835 /* enum: Message digest verification failed due to an internal error. */
4836 #define MC_CMD_NVRAM_VERIFY_RC_MESSAGE_DIGEST_CHECK_FAILED 0x4
4837 /* enum: Error in message digest calculated over the reflash-header, payload
4838  * and reflash-trailer.
4839  */
4840 #define MC_CMD_NVRAM_VERIFY_RC_BAD_MESSAGE_DIGEST 0x5
4841 /* enum: Signature verification failed due to an internal error. */
4842 #define MC_CMD_NVRAM_VERIFY_RC_SIGNATURE_CHECK_FAILED 0x6
4843 /* enum: There are no valid signatures in the image. */
4844 #define MC_CMD_NVRAM_VERIFY_RC_NO_VALID_SIGNATURES 0x7
4845 /* enum: Trusted approvers verification failed due to an internal error. */
4846 #define MC_CMD_NVRAM_VERIFY_RC_TRUSTED_APPROVERS_CHECK_FAILED 0x8
4847 /* enum: The Trusted approver's list is empty. */
4848 #define MC_CMD_NVRAM_VERIFY_RC_NO_TRUSTED_APPROVERS 0x9
4849 /* enum: Signature chain verification failed due to an internal error. */
4850 #define MC_CMD_NVRAM_VERIFY_RC_SIGNATURE_CHAIN_CHECK_FAILED 0xa
4851 /* enum: The signers of the signatures in the image are not listed in the
4852  * Trusted approver's list.
4853  */
4854 #define MC_CMD_NVRAM_VERIFY_RC_NO_SIGNATURE_MATCH 0xb
4855 /* enum: The image contains a test-signed certificate, but the adapter accepts
4856  * only production signed images.
4857  */
4858 #define MC_CMD_NVRAM_VERIFY_RC_REJECT_TEST_SIGNED 0xc
4859 /* enum: The image has a lower security level than the current firmware. */
4860 #define MC_CMD_NVRAM_VERIFY_RC_SECURITY_LEVEL_DOWNGRADE 0xd
4861
4862
4863 /***********************************/
4864 /* MC_CMD_REBOOT
4865  * Reboot the MC.
4866  *
4867  * The AFTER_ASSERTION flag is intended to be used when the driver notices an
4868  * assertion failure (at which point it is expected to perform a complete tear
4869  * down and reinitialise), to allow both ports to reset the MC once in an
4870  * atomic fashion.
4871  *
4872  * Production mc firmwares are generally compiled with REBOOT_ON_ASSERT=1,
4873  * which means that they will automatically reboot out of the assertion
4874  * handler, so this is in practise an optional operation. It is still
4875  * recommended that drivers execute this to support custom firmwares with
4876  * REBOOT_ON_ASSERT=0.
4877  *
4878  * Locks required: NONE Returns: Nothing. You get back a response with ERR=1,
4879  * DATALEN=0
4880  */
4881 #define MC_CMD_REBOOT 0x3d
4882 #undef  MC_CMD_0x3d_PRIVILEGE_CTG
4883
4884 #define MC_CMD_0x3d_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4885
4886 /* MC_CMD_REBOOT_IN msgrequest */
4887 #define MC_CMD_REBOOT_IN_LEN 4
4888 #define MC_CMD_REBOOT_IN_FLAGS_OFST 0
4889 #define MC_CMD_REBOOT_IN_FLAGS_LEN 4
4890 #define MC_CMD_REBOOT_FLAGS_AFTER_ASSERTION 0x1 /* enum */
4891
4892 /* MC_CMD_REBOOT_OUT msgresponse */
4893 #define MC_CMD_REBOOT_OUT_LEN 0
4894
4895
4896 /***********************************/
4897 /* MC_CMD_SCHEDINFO
4898  * Request scheduler info. Locks required: NONE. Returns: An array of
4899  * (timeslice,maximum overrun), one for each thread, in ascending order of
4900  * thread address.
4901  */
4902 #define MC_CMD_SCHEDINFO 0x3e
4903 #undef  MC_CMD_0x3e_PRIVILEGE_CTG
4904
4905 #define MC_CMD_0x3e_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4906
4907 /* MC_CMD_SCHEDINFO_IN msgrequest */
4908 #define MC_CMD_SCHEDINFO_IN_LEN 0
4909
4910 /* MC_CMD_SCHEDINFO_OUT msgresponse */
4911 #define MC_CMD_SCHEDINFO_OUT_LENMIN 4
4912 #define MC_CMD_SCHEDINFO_OUT_LENMAX 252
4913 #define MC_CMD_SCHEDINFO_OUT_LEN(num) (0+4*(num))
4914 #define MC_CMD_SCHEDINFO_OUT_DATA_OFST 0
4915 #define MC_CMD_SCHEDINFO_OUT_DATA_LEN 4
4916 #define MC_CMD_SCHEDINFO_OUT_DATA_MINNUM 1
4917 #define MC_CMD_SCHEDINFO_OUT_DATA_MAXNUM 63
4918
4919
4920 /***********************************/
4921 /* MC_CMD_REBOOT_MODE
4922  * Set the mode for the next MC reboot. Locks required: NONE. Sets the reboot
4923  * mode to the specified value. Returns the old mode.
4924  */
4925 #define MC_CMD_REBOOT_MODE 0x3f
4926 #undef  MC_CMD_0x3f_PRIVILEGE_CTG
4927
4928 #define MC_CMD_0x3f_PRIVILEGE_CTG SRIOV_CTG_INSECURE
4929
4930 /* MC_CMD_REBOOT_MODE_IN msgrequest */
4931 #define MC_CMD_REBOOT_MODE_IN_LEN 4
4932 #define MC_CMD_REBOOT_MODE_IN_VALUE_OFST 0
4933 #define MC_CMD_REBOOT_MODE_IN_VALUE_LEN 4
4934 /* enum: Normal. */
4935 #define MC_CMD_REBOOT_MODE_NORMAL 0x0
4936 /* enum: Power-on Reset. */
4937 #define MC_CMD_REBOOT_MODE_POR 0x2
4938 /* enum: Snapper. */
4939 #define MC_CMD_REBOOT_MODE_SNAPPER 0x3
4940 /* enum: snapper fake POR */
4941 #define MC_CMD_REBOOT_MODE_SNAPPER_POR 0x4
4942 #define MC_CMD_REBOOT_MODE_IN_FAKE_LBN 7
4943 #define MC_CMD_REBOOT_MODE_IN_FAKE_WIDTH 1
4944
4945 /* MC_CMD_REBOOT_MODE_OUT msgresponse */
4946 #define MC_CMD_REBOOT_MODE_OUT_LEN 4
4947 #define MC_CMD_REBOOT_MODE_OUT_VALUE_OFST 0
4948 #define MC_CMD_REBOOT_MODE_OUT_VALUE_LEN 4
4949
4950
4951 /***********************************/
4952 /* MC_CMD_SENSOR_INFO
4953  * Returns information about every available sensor.
4954  *
4955  * Each sensor has a single (16bit) value, and a corresponding state. The
4956  * mapping between value and state is nominally determined by the MC, but may
4957  * be implemented using up to 2 ranges per sensor.
4958  *
4959  * This call returns a mask (32bit) of the sensors that are supported by this
4960  * platform, then an array of sensor information structures, in order of sensor
4961  * type (but without gaps for unimplemented sensors). Each structure defines
4962  * the ranges for the corresponding sensor. An unused range is indicated by
4963  * equal limit values. If one range is used, a value outside that range results
4964  * in STATE_FATAL. If two ranges are used, a value outside the second range
4965  * results in STATE_FATAL while a value outside the first and inside the second
4966  * range results in STATE_WARNING.
4967  *
4968  * Sensor masks and sensor information arrays are organised into pages. For
4969  * backward compatibility, older host software can only use sensors in page 0.
4970  * Bit 32 in the sensor mask was previously unused, and is no reserved for use
4971  * as the next page flag.
4972  *
4973  * If the request does not contain a PAGE value then firmware will only return
4974  * page 0 of sensor information, with bit 31 in the sensor mask cleared.
4975  *
4976  * If the request contains a PAGE value then firmware responds with the sensor
4977  * mask and sensor information array for that page of sensors. In this case bit
4978  * 31 in the mask is set if another page exists.
4979  *
4980  * Locks required: None Returns: 0
4981  */
4982 #define MC_CMD_SENSOR_INFO 0x41
4983 #undef  MC_CMD_0x41_PRIVILEGE_CTG
4984
4985 #define MC_CMD_0x41_PRIVILEGE_CTG SRIOV_CTG_GENERAL
4986
4987 /* MC_CMD_SENSOR_INFO_IN msgrequest */
4988 #define MC_CMD_SENSOR_INFO_IN_LEN 0
4989
4990 /* MC_CMD_SENSOR_INFO_EXT_IN msgrequest */
4991 #define MC_CMD_SENSOR_INFO_EXT_IN_LEN 4
4992 /* Which page of sensors to report.
4993  *
4994  * Page 0 contains sensors 0 to 30 (sensor 31 is the next page bit).
4995  *
4996  * Page 1 contains sensors 32 to 62 (sensor 63 is the next page bit). etc.
4997  */
4998 #define MC_CMD_SENSOR_INFO_EXT_IN_PAGE_OFST 0
4999 #define MC_CMD_SENSOR_INFO_EXT_IN_PAGE_LEN 4
5000
5001 /* MC_CMD_SENSOR_INFO_OUT msgresponse */
5002 #define MC_CMD_SENSOR_INFO_OUT_LENMIN 4
5003 #define MC_CMD_SENSOR_INFO_OUT_LENMAX 252
5004 #define MC_CMD_SENSOR_INFO_OUT_LEN(num) (4+8*(num))
5005 #define MC_CMD_SENSOR_INFO_OUT_MASK_OFST 0
5006 #define MC_CMD_SENSOR_INFO_OUT_MASK_LEN 4
5007 /* enum: Controller temperature: degC */
5008 #define MC_CMD_SENSOR_CONTROLLER_TEMP  0x0
5009 /* enum: Phy common temperature: degC */
5010 #define MC_CMD_SENSOR_PHY_COMMON_TEMP  0x1
5011 /* enum: Controller cooling: bool */
5012 #define MC_CMD_SENSOR_CONTROLLER_COOLING  0x2
5013 /* enum: Phy 0 temperature: degC */
5014 #define MC_CMD_SENSOR_PHY0_TEMP  0x3
5015 /* enum: Phy 0 cooling: bool */
5016 #define MC_CMD_SENSOR_PHY0_COOLING  0x4
5017 /* enum: Phy 1 temperature: degC */
5018 #define MC_CMD_SENSOR_PHY1_TEMP  0x5
5019 /* enum: Phy 1 cooling: bool */
5020 #define MC_CMD_SENSOR_PHY1_COOLING  0x6
5021 /* enum: 1.0v power: mV */
5022 #define MC_CMD_SENSOR_IN_1V0  0x7
5023 /* enum: 1.2v power: mV */
5024 #define MC_CMD_SENSOR_IN_1V2  0x8
5025 /* enum: 1.8v power: mV */
5026 #define MC_CMD_SENSOR_IN_1V8  0x9
5027 /* enum: 2.5v power: mV */
5028 #define MC_CMD_SENSOR_IN_2V5  0xa
5029 /* enum: 3.3v power: mV */
5030 #define MC_CMD_SENSOR_IN_3V3  0xb
5031 /* enum: 12v power: mV */
5032 #define MC_CMD_SENSOR_IN_12V0  0xc
5033 /* enum: 1.2v analogue power: mV */
5034 #define MC_CMD_SENSOR_IN_1V2A  0xd
5035 /* enum: reference voltage: mV */
5036 #define MC_CMD_SENSOR_IN_VREF  0xe
5037 /* enum: AOE FPGA power: mV */
5038 #define MC_CMD_SENSOR_OUT_VAOE  0xf
5039 /* enum: AOE FPGA temperature: degC */
5040 #define MC_CMD_SENSOR_AOE_TEMP  0x10
5041 /* enum: AOE FPGA PSU temperature: degC */
5042 #define MC_CMD_SENSOR_PSU_AOE_TEMP  0x11
5043 /* enum: AOE PSU temperature: degC */
5044 #define MC_CMD_SENSOR_PSU_TEMP  0x12
5045 /* enum: Fan 0 speed: RPM */
5046 #define MC_CMD_SENSOR_FAN_0  0x13
5047 /* enum: Fan 1 speed: RPM */
5048 #define MC_CMD_SENSOR_FAN_1  0x14
5049 /* enum: Fan 2 speed: RPM */
5050 #define MC_CMD_SENSOR_FAN_2  0x15
5051 /* enum: Fan 3 speed: RPM */
5052 #define MC_CMD_SENSOR_FAN_3  0x16
5053 /* enum: Fan 4 speed: RPM */
5054 #define MC_CMD_SENSOR_FAN_4  0x17
5055 /* enum: AOE FPGA input power: mV */
5056 #define MC_CMD_SENSOR_IN_VAOE  0x18
5057 /* enum: AOE FPGA current: mA */
5058 #define MC_CMD_SENSOR_OUT_IAOE  0x19
5059 /* enum: AOE FPGA input current: mA */
5060 #define MC_CMD_SENSOR_IN_IAOE  0x1a
5061 /* enum: NIC power consumption: W */
5062 #define MC_CMD_SENSOR_NIC_POWER  0x1b
5063 /* enum: 0.9v power voltage: mV */
5064 #define MC_CMD_SENSOR_IN_0V9  0x1c
5065 /* enum: 0.9v power current: mA */
5066 #define MC_CMD_SENSOR_IN_I0V9  0x1d
5067 /* enum: 1.2v power current: mA */
5068 #define MC_CMD_SENSOR_IN_I1V2  0x1e
5069 /* enum: Not a sensor: reserved for the next page flag */
5070 #define MC_CMD_SENSOR_PAGE0_NEXT  0x1f
5071 /* enum: 0.9v power voltage (at ADC): mV */
5072 #define MC_CMD_SENSOR_IN_0V9_ADC  0x20
5073 /* enum: Controller temperature 2: degC */
5074 #define MC_CMD_SENSOR_CONTROLLER_2_TEMP  0x21
5075 /* enum: Voltage regulator internal temperature: degC */
5076 #define MC_CMD_SENSOR_VREG_INTERNAL_TEMP  0x22
5077 /* enum: 0.9V voltage regulator temperature: degC */
5078 #define MC_CMD_SENSOR_VREG_0V9_TEMP  0x23
5079 /* enum: 1.2V voltage regulator temperature: degC */
5080 #define MC_CMD_SENSOR_VREG_1V2_TEMP  0x24
5081 /* enum: controller internal temperature sensor voltage (internal ADC): mV */
5082 #define MC_CMD_SENSOR_CONTROLLER_VPTAT  0x25
5083 /* enum: controller internal temperature (internal ADC): degC */
5084 #define MC_CMD_SENSOR_CONTROLLER_INTERNAL_TEMP  0x26
5085 /* enum: controller internal temperature sensor voltage (external ADC): mV */
5086 #define MC_CMD_SENSOR_CONTROLLER_VPTAT_EXTADC  0x27
5087 /* enum: controller internal temperature (external ADC): degC */
5088 #define MC_CMD_SENSOR_CONTROLLER_INTERNAL_TEMP_EXTADC  0x28
5089 /* enum: ambient temperature: degC */
5090 #define MC_CMD_SENSOR_AMBIENT_TEMP  0x29
5091 /* enum: air flow: bool */
5092 #define MC_CMD_SENSOR_AIRFLOW  0x2a
5093 /* enum: voltage between VSS08D and VSS08D at CSR: mV */
5094 #define MC_CMD_SENSOR_VDD08D_VSS08D_CSR  0x2b
5095 /* enum: voltage between VSS08D and VSS08D at CSR (external ADC): mV */
5096 #define MC_CMD_SENSOR_VDD08D_VSS08D_CSR_EXTADC  0x2c
5097 /* enum: Hotpoint temperature: degC */
5098 #define MC_CMD_SENSOR_HOTPOINT_TEMP  0x2d
5099 /* enum: Port 0 PHY power switch over-current: bool */
5100 #define MC_CMD_SENSOR_PHY_POWER_PORT0  0x2e
5101 /* enum: Port 1 PHY power switch over-current: bool */
5102 #define MC_CMD_SENSOR_PHY_POWER_PORT1  0x2f
5103 /* enum: Mop-up microcontroller reference voltage (millivolts) */
5104 #define MC_CMD_SENSOR_MUM_VCC  0x30
5105 /* enum: 0.9v power phase A voltage: mV */
5106 #define MC_CMD_SENSOR_IN_0V9_A  0x31
5107 /* enum: 0.9v power phase A current: mA */
5108 #define MC_CMD_SENSOR_IN_I0V9_A  0x32
5109 /* enum: 0.9V voltage regulator phase A temperature: degC */
5110 #define MC_CMD_SENSOR_VREG_0V9_A_TEMP  0x33
5111 /* enum: 0.9v power phase B voltage: mV */
5112 #define MC_CMD_SENSOR_IN_0V9_B  0x34
5113 /* enum: 0.9v power phase B current: mA */
5114 #define MC_CMD_SENSOR_IN_I0V9_B  0x35
5115 /* enum: 0.9V voltage regulator phase B temperature: degC */
5116 #define MC_CMD_SENSOR_VREG_0V9_B_TEMP  0x36
5117 /* enum: CCOM AVREG 1v2 supply (interval ADC): mV */
5118 #define MC_CMD_SENSOR_CCOM_AVREG_1V2_SUPPLY  0x37
5119 /* enum: CCOM AVREG 1v2 supply (external ADC): mV */
5120 #define MC_CMD_SENSOR_CCOM_AVREG_1V2_SUPPLY_EXTADC  0x38
5121 /* enum: CCOM AVREG 1v8 supply (interval ADC): mV */
5122 #define MC_CMD_SENSOR_CCOM_AVREG_1V8_SUPPLY  0x39
5123 /* enum: CCOM AVREG 1v8 supply (external ADC): mV */
5124 #define MC_CMD_SENSOR_CCOM_AVREG_1V8_SUPPLY_EXTADC  0x3a
5125 /* enum: CCOM RTS temperature: degC */
5126 #define MC_CMD_SENSOR_CONTROLLER_RTS  0x3b
5127 /* enum: Not a sensor: reserved for the next page flag */
5128 #define MC_CMD_SENSOR_PAGE1_NEXT  0x3f
5129 /* enum: controller internal temperature sensor voltage on master core
5130  * (internal ADC): mV
5131  */
5132 #define MC_CMD_SENSOR_CONTROLLER_MASTER_VPTAT  0x40
5133 /* enum: controller internal temperature on master core (internal ADC): degC */
5134 #define MC_CMD_SENSOR_CONTROLLER_MASTER_INTERNAL_TEMP  0x41
5135 /* enum: controller internal temperature sensor voltage on master core
5136  * (external ADC): mV
5137  */
5138 #define MC_CMD_SENSOR_CONTROLLER_MASTER_VPTAT_EXTADC  0x42
5139 /* enum: controller internal temperature on master core (external ADC): degC */
5140 #define MC_CMD_SENSOR_CONTROLLER_MASTER_INTERNAL_TEMP_EXTADC  0x43
5141 /* enum: controller internal temperature on slave core sensor voltage (internal
5142  * ADC): mV
5143  */
5144 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_VPTAT  0x44
5145 /* enum: controller internal temperature on slave core (internal ADC): degC */
5146 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_INTERNAL_TEMP  0x45
5147 /* enum: controller internal temperature on slave core sensor voltage (external
5148  * ADC): mV
5149  */
5150 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_VPTAT_EXTADC  0x46
5151 /* enum: controller internal temperature on slave core (external ADC): degC */
5152 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_INTERNAL_TEMP_EXTADC  0x47
5153 /* enum: Voltage supplied to the SODIMMs from their power supply: mV */
5154 #define MC_CMD_SENSOR_SODIMM_VOUT  0x49
5155 /* enum: Temperature of SODIMM 0 (if installed): degC */
5156 #define MC_CMD_SENSOR_SODIMM_0_TEMP  0x4a
5157 /* enum: Temperature of SODIMM 1 (if installed): degC */
5158 #define MC_CMD_SENSOR_SODIMM_1_TEMP  0x4b
5159 /* enum: Voltage supplied to the QSFP #0 from their power supply: mV */
5160 #define MC_CMD_SENSOR_PHY0_VCC  0x4c
5161 /* enum: Voltage supplied to the QSFP #1 from their power supply: mV */
5162 #define MC_CMD_SENSOR_PHY1_VCC  0x4d
5163 /* enum: Controller die temperature (TDIODE): degC */
5164 #define MC_CMD_SENSOR_CONTROLLER_TDIODE_TEMP  0x4e
5165 /* enum: Board temperature (front): degC */
5166 #define MC_CMD_SENSOR_BOARD_FRONT_TEMP  0x4f
5167 /* enum: Board temperature (back): degC */
5168 #define MC_CMD_SENSOR_BOARD_BACK_TEMP  0x50
5169 /* enum: 1.8v power current: mA */
5170 #define MC_CMD_SENSOR_IN_I1V8  0x51
5171 /* enum: 2.5v power current: mA */
5172 #define MC_CMD_SENSOR_IN_I2V5  0x52
5173 /* enum: 3.3v power current: mA */
5174 #define MC_CMD_SENSOR_IN_I3V3  0x53
5175 /* enum: 12v power current: mA */
5176 #define MC_CMD_SENSOR_IN_I12V0  0x54
5177 /* enum: Not a sensor: reserved for the next page flag */
5178 #define MC_CMD_SENSOR_PAGE2_NEXT  0x5f
5179 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF */
5180 #define MC_CMD_SENSOR_ENTRY_OFST 4
5181 #define MC_CMD_SENSOR_ENTRY_LEN 8
5182 #define MC_CMD_SENSOR_ENTRY_LO_OFST 4
5183 #define MC_CMD_SENSOR_ENTRY_HI_OFST 8
5184 #define MC_CMD_SENSOR_ENTRY_MINNUM 0
5185 #define MC_CMD_SENSOR_ENTRY_MAXNUM 31
5186
5187 /* MC_CMD_SENSOR_INFO_EXT_OUT msgresponse */
5188 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMIN 4
5189 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMAX 252
5190 #define MC_CMD_SENSOR_INFO_EXT_OUT_LEN(num) (4+8*(num))
5191 #define MC_CMD_SENSOR_INFO_EXT_OUT_MASK_OFST 0
5192 #define MC_CMD_SENSOR_INFO_EXT_OUT_MASK_LEN 4
5193 /*            Enum values, see field(s): */
5194 /*               MC_CMD_SENSOR_INFO_OUT */
5195 #define MC_CMD_SENSOR_INFO_EXT_OUT_NEXT_PAGE_LBN 31
5196 #define MC_CMD_SENSOR_INFO_EXT_OUT_NEXT_PAGE_WIDTH 1
5197 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF */
5198 /*            MC_CMD_SENSOR_ENTRY_OFST 4 */
5199 /*            MC_CMD_SENSOR_ENTRY_LEN 8 */
5200 /*            MC_CMD_SENSOR_ENTRY_LO_OFST 4 */
5201 /*            MC_CMD_SENSOR_ENTRY_HI_OFST 8 */
5202 /*            MC_CMD_SENSOR_ENTRY_MINNUM 0 */
5203 /*            MC_CMD_SENSOR_ENTRY_MAXNUM 31 */
5204
5205 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF structuredef */
5206 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_LEN 8
5207 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_OFST 0
5208 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_LEN 2
5209 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_LBN 0
5210 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_WIDTH 16
5211 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_OFST 2
5212 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_LEN 2
5213 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_LBN 16
5214 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_WIDTH 16
5215 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_OFST 4
5216 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_LEN 2
5217 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_LBN 32
5218 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_WIDTH 16
5219 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_OFST 6
5220 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_LEN 2
5221 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_LBN 48
5222 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_WIDTH 16
5223
5224
5225 /***********************************/
5226 /* MC_CMD_READ_SENSORS
5227  * Returns the current reading from each sensor. DMAs an array of sensor
5228  * readings, in order of sensor type (but without gaps for unimplemented
5229  * sensors), into host memory. Each array element is a
5230  * MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF dword.
5231  *
5232  * If the request does not contain the LENGTH field then only sensors 0 to 30
5233  * are reported, to avoid DMA buffer overflow in older host software. If the
5234  * sensor reading require more space than the LENGTH allows, then return
5235  * EINVAL.
5236  *
5237  * The MC will send a SENSOREVT event every time any sensor changes state. The
5238  * driver is responsible for ensuring that it doesn't miss any events. The
5239  * board will function normally if all sensors are in STATE_OK or
5240  * STATE_WARNING. Otherwise the board should not be expected to function.
5241  */
5242 #define MC_CMD_READ_SENSORS 0x42
5243 #undef  MC_CMD_0x42_PRIVILEGE_CTG
5244
5245 #define MC_CMD_0x42_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5246
5247 /* MC_CMD_READ_SENSORS_IN msgrequest */
5248 #define MC_CMD_READ_SENSORS_IN_LEN 8
5249 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned). */
5250 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_OFST 0
5251 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LEN 8
5252 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LO_OFST 0
5253 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_HI_OFST 4
5254
5255 /* MC_CMD_READ_SENSORS_EXT_IN msgrequest */
5256 #define MC_CMD_READ_SENSORS_EXT_IN_LEN 12
5257 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned). */
5258 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_OFST 0
5259 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LEN 8
5260 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LO_OFST 0
5261 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_HI_OFST 4
5262 /* Size in bytes of host buffer. */
5263 #define MC_CMD_READ_SENSORS_EXT_IN_LENGTH_OFST 8
5264 #define MC_CMD_READ_SENSORS_EXT_IN_LENGTH_LEN 4
5265
5266 /* MC_CMD_READ_SENSORS_OUT msgresponse */
5267 #define MC_CMD_READ_SENSORS_OUT_LEN 0
5268
5269 /* MC_CMD_READ_SENSORS_EXT_OUT msgresponse */
5270 #define MC_CMD_READ_SENSORS_EXT_OUT_LEN 0
5271
5272 /* MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF structuredef */
5273 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_LEN 4
5274 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_OFST 0
5275 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_LEN 2
5276 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_LBN 0
5277 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_WIDTH 16
5278 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_OFST 2
5279 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_LEN 1
5280 /* enum: Ok. */
5281 #define MC_CMD_SENSOR_STATE_OK  0x0
5282 /* enum: Breached warning threshold. */
5283 #define MC_CMD_SENSOR_STATE_WARNING  0x1
5284 /* enum: Breached fatal threshold. */
5285 #define MC_CMD_SENSOR_STATE_FATAL  0x2
5286 /* enum: Fault with sensor. */
5287 #define MC_CMD_SENSOR_STATE_BROKEN  0x3
5288 /* enum: Sensor is working but does not currently have a reading. */
5289 #define MC_CMD_SENSOR_STATE_NO_READING  0x4
5290 /* enum: Sensor initialisation failed. */
5291 #define MC_CMD_SENSOR_STATE_INIT_FAILED  0x5
5292 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_LBN 16
5293 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_WIDTH 8
5294 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_OFST 3
5295 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_LEN 1
5296 /*            Enum values, see field(s): */
5297 /*               MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
5298 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_LBN 24
5299 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_WIDTH 8
5300
5301
5302 /***********************************/
5303 /* MC_CMD_GET_PHY_STATE
5304  * Report current state of PHY. A 'zombie' PHY is a PHY that has failed to boot
5305  * (e.g. due to missing or corrupted firmware). Locks required: None. Return
5306  * code: 0
5307  */
5308 #define MC_CMD_GET_PHY_STATE 0x43
5309 #undef  MC_CMD_0x43_PRIVILEGE_CTG
5310
5311 #define MC_CMD_0x43_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5312
5313 /* MC_CMD_GET_PHY_STATE_IN msgrequest */
5314 #define MC_CMD_GET_PHY_STATE_IN_LEN 0
5315
5316 /* MC_CMD_GET_PHY_STATE_OUT msgresponse */
5317 #define MC_CMD_GET_PHY_STATE_OUT_LEN 4
5318 #define MC_CMD_GET_PHY_STATE_OUT_STATE_OFST 0
5319 #define MC_CMD_GET_PHY_STATE_OUT_STATE_LEN 4
5320 /* enum: Ok. */
5321 #define MC_CMD_PHY_STATE_OK 0x1
5322 /* enum: Faulty. */
5323 #define MC_CMD_PHY_STATE_ZOMBIE 0x2
5324
5325
5326 /***********************************/
5327 /* MC_CMD_SETUP_8021QBB
5328  * 802.1Qbb control. 8 Tx queues that map to priorities 0 - 7. Use all 1s to
5329  * disable 802.Qbb for a given priority.
5330  */
5331 #define MC_CMD_SETUP_8021QBB 0x44
5332
5333 /* MC_CMD_SETUP_8021QBB_IN msgrequest */
5334 #define MC_CMD_SETUP_8021QBB_IN_LEN 32
5335 #define MC_CMD_SETUP_8021QBB_IN_TXQS_OFST 0
5336 #define MC_CMD_SETUP_8021QBB_IN_TXQS_LEN 32
5337
5338 /* MC_CMD_SETUP_8021QBB_OUT msgresponse */
5339 #define MC_CMD_SETUP_8021QBB_OUT_LEN 0
5340
5341
5342 /***********************************/
5343 /* MC_CMD_WOL_FILTER_GET
5344  * Retrieve ID of any WoL filters. Locks required: None. Returns: 0, ENOSYS
5345  */
5346 #define MC_CMD_WOL_FILTER_GET 0x45
5347 #undef  MC_CMD_0x45_PRIVILEGE_CTG
5348
5349 #define MC_CMD_0x45_PRIVILEGE_CTG SRIOV_CTG_LINK
5350
5351 /* MC_CMD_WOL_FILTER_GET_IN msgrequest */
5352 #define MC_CMD_WOL_FILTER_GET_IN_LEN 0
5353
5354 /* MC_CMD_WOL_FILTER_GET_OUT msgresponse */
5355 #define MC_CMD_WOL_FILTER_GET_OUT_LEN 4
5356 #define MC_CMD_WOL_FILTER_GET_OUT_FILTER_ID_OFST 0
5357 #define MC_CMD_WOL_FILTER_GET_OUT_FILTER_ID_LEN 4
5358
5359
5360 /***********************************/
5361 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD
5362  * Add a protocol offload to NIC for lights-out state. Locks required: None.
5363  * Returns: 0, ENOSYS
5364  */
5365 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD 0x46
5366 #undef  MC_CMD_0x46_PRIVILEGE_CTG
5367
5368 #define MC_CMD_0x46_PRIVILEGE_CTG SRIOV_CTG_LINK
5369
5370 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN msgrequest */
5371 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMIN 8
5372 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMAX 252
5373 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LEN(num) (4+4*(num))
5374 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0
5375 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4
5376 #define MC_CMD_LIGHTSOUT_OFFLOAD_PROTOCOL_ARP 0x1 /* enum */
5377 #define MC_CMD_LIGHTSOUT_OFFLOAD_PROTOCOL_NS  0x2 /* enum */
5378 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_OFST 4
5379 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_LEN 4
5380 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MINNUM 1
5381 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MAXNUM 62
5382
5383 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP msgrequest */
5384 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_LEN 14
5385 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0 */
5386 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4 */
5387 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_MAC_OFST 4
5388 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_MAC_LEN 6
5389 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_IP_OFST 10
5390 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_IP_LEN 4
5391
5392 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS msgrequest */
5393 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_LEN 42
5394 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0 */
5395 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4 */
5396 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_MAC_OFST 4
5397 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_MAC_LEN 6
5398 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_SNIPV6_OFST 10
5399 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_SNIPV6_LEN 16
5400 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_IPV6_OFST 26
5401 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_IPV6_LEN 16
5402
5403 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT msgresponse */
5404 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_LEN 4
5405 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_FILTER_ID_OFST 0
5406 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_FILTER_ID_LEN 4
5407
5408
5409 /***********************************/
5410 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD
5411  * Remove a protocol offload from NIC for lights-out state. Locks required:
5412  * None. Returns: 0, ENOSYS
5413  */
5414 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD 0x47
5415 #undef  MC_CMD_0x47_PRIVILEGE_CTG
5416
5417 #define MC_CMD_0x47_PRIVILEGE_CTG SRIOV_CTG_LINK
5418
5419 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN msgrequest */
5420 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_LEN 8
5421 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0
5422 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4
5423 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_FILTER_ID_OFST 4
5424 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_FILTER_ID_LEN 4
5425
5426 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_OUT msgresponse */
5427 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_OUT_LEN 0
5428
5429
5430 /***********************************/
5431 /* MC_CMD_MAC_RESET_RESTORE
5432  * Restore MAC after block reset. Locks required: None. Returns: 0.
5433  */
5434 #define MC_CMD_MAC_RESET_RESTORE 0x48
5435
5436 /* MC_CMD_MAC_RESET_RESTORE_IN msgrequest */
5437 #define MC_CMD_MAC_RESET_RESTORE_IN_LEN 0
5438
5439 /* MC_CMD_MAC_RESET_RESTORE_OUT msgresponse */
5440 #define MC_CMD_MAC_RESET_RESTORE_OUT_LEN 0
5441
5442
5443 /***********************************/
5444 /* MC_CMD_TESTASSERT
5445  * Deliberately trigger an assert-detonation in the firmware for testing
5446  * purposes (i.e. to allow tests that the driver copes gracefully). Locks
5447  * required: None Returns: 0
5448  */
5449 #define MC_CMD_TESTASSERT 0x49
5450 #undef  MC_CMD_0x49_PRIVILEGE_CTG
5451
5452 #define MC_CMD_0x49_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5453
5454 /* MC_CMD_TESTASSERT_IN msgrequest */
5455 #define MC_CMD_TESTASSERT_IN_LEN 0
5456
5457 /* MC_CMD_TESTASSERT_OUT msgresponse */
5458 #define MC_CMD_TESTASSERT_OUT_LEN 0
5459
5460 /* MC_CMD_TESTASSERT_V2_IN msgrequest */
5461 #define MC_CMD_TESTASSERT_V2_IN_LEN 4
5462 /* How to provoke the assertion */
5463 #define MC_CMD_TESTASSERT_V2_IN_TYPE_OFST 0
5464 #define MC_CMD_TESTASSERT_V2_IN_TYPE_LEN 4
5465 /* enum: Assert using the FAIL_ASSERTION_WITH_USEFUL_VALUES macro. Unless
5466  * you're testing firmware, this is what you want.
5467  */
5468 #define MC_CMD_TESTASSERT_V2_IN_FAIL_ASSERTION_WITH_USEFUL_VALUES  0x0
5469 /* enum: Assert using assert(0); */
5470 #define MC_CMD_TESTASSERT_V2_IN_ASSERT_FALSE  0x1
5471 /* enum: Deliberately trigger a watchdog */
5472 #define MC_CMD_TESTASSERT_V2_IN_WATCHDOG  0x2
5473 /* enum: Deliberately trigger a trap by loading from an invalid address */
5474 #define MC_CMD_TESTASSERT_V2_IN_LOAD_TRAP  0x3
5475 /* enum: Deliberately trigger a trap by storing to an invalid address */
5476 #define MC_CMD_TESTASSERT_V2_IN_STORE_TRAP  0x4
5477 /* enum: Jump to an invalid address */
5478 #define MC_CMD_TESTASSERT_V2_IN_JUMP_TRAP  0x5
5479
5480 /* MC_CMD_TESTASSERT_V2_OUT msgresponse */
5481 #define MC_CMD_TESTASSERT_V2_OUT_LEN 0
5482
5483
5484 /***********************************/
5485 /* MC_CMD_WORKAROUND
5486  * Enable/Disable a given workaround. The mcfw will return EINVAL if it doesn't
5487  * understand the given workaround number - which should not be treated as a
5488  * hard error by client code. This op does not imply any semantics about each
5489  * workaround, that's between the driver and the mcfw on a per-workaround
5490  * basis. Locks required: None. Returns: 0, EINVAL .
5491  */
5492 #define MC_CMD_WORKAROUND 0x4a
5493 #undef  MC_CMD_0x4a_PRIVILEGE_CTG
5494
5495 #define MC_CMD_0x4a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5496
5497 /* MC_CMD_WORKAROUND_IN msgrequest */
5498 #define MC_CMD_WORKAROUND_IN_LEN 8
5499 /* The enums here must correspond with those in MC_CMD_GET_WORKAROUND. */
5500 #define MC_CMD_WORKAROUND_IN_TYPE_OFST 0
5501 #define MC_CMD_WORKAROUND_IN_TYPE_LEN 4
5502 /* enum: Bug 17230 work around. */
5503 #define MC_CMD_WORKAROUND_BUG17230 0x1
5504 /* enum: Bug 35388 work around (unsafe EVQ writes). */
5505 #define MC_CMD_WORKAROUND_BUG35388 0x2
5506 /* enum: Bug35017 workaround (A64 tables must be identity map) */
5507 #define MC_CMD_WORKAROUND_BUG35017 0x3
5508 /* enum: Bug 41750 present (MC_CMD_TRIGGER_INTERRUPT won't work) */
5509 #define MC_CMD_WORKAROUND_BUG41750 0x4
5510 /* enum: Bug 42008 present (Interrupts can overtake associated events). Caution
5511  * - before adding code that queries this workaround, remember that there's
5512  * released Monza firmware that doesn't understand MC_CMD_WORKAROUND_BUG42008,
5513  * and will hence (incorrectly) report that the bug doesn't exist.
5514  */
5515 #define MC_CMD_WORKAROUND_BUG42008 0x5
5516 /* enum: Bug 26807 features present in firmware (multicast filter chaining)
5517  * This feature cannot be turned on/off while there are any filters already
5518  * present. The behaviour in such case depends on the acting client's privilege
5519  * level. If the client has the admin privilege, then all functions that have
5520  * filters installed will be FLRed and the FLR_DONE flag will be set. Otherwise
5521  * the command will fail with MC_CMD_ERR_FILTERS_PRESENT.
5522  */
5523 #define MC_CMD_WORKAROUND_BUG26807 0x6
5524 /* enum: Bug 61265 work around (broken EVQ TMR writes). */
5525 #define MC_CMD_WORKAROUND_BUG61265 0x7
5526 /* 0 = disable the workaround indicated by TYPE; any non-zero value = enable
5527  * the workaround
5528  */
5529 #define MC_CMD_WORKAROUND_IN_ENABLED_OFST 4
5530 #define MC_CMD_WORKAROUND_IN_ENABLED_LEN 4
5531
5532 /* MC_CMD_WORKAROUND_OUT msgresponse */
5533 #define MC_CMD_WORKAROUND_OUT_LEN 0
5534
5535 /* MC_CMD_WORKAROUND_EXT_OUT msgresponse: This response format will be used
5536  * when (TYPE == MC_CMD_WORKAROUND_BUG26807)
5537  */
5538 #define MC_CMD_WORKAROUND_EXT_OUT_LEN 4
5539 #define MC_CMD_WORKAROUND_EXT_OUT_FLAGS_OFST 0
5540 #define MC_CMD_WORKAROUND_EXT_OUT_FLAGS_LEN 4
5541 #define MC_CMD_WORKAROUND_EXT_OUT_FLR_DONE_LBN 0
5542 #define MC_CMD_WORKAROUND_EXT_OUT_FLR_DONE_WIDTH 1
5543
5544
5545 /***********************************/
5546 /* MC_CMD_GET_PHY_MEDIA_INFO
5547  * Read media-specific data from PHY (e.g. SFP/SFP+ module ID information for
5548  * SFP+ PHYs). The 'media type' can be found via GET_PHY_CFG
5549  * (GET_PHY_CFG_OUT_MEDIA_TYPE); the valid 'page number' input values, and the
5550  * output data, are interpreted on a per-type basis. For SFP+: PAGE=0 or 1
5551  * returns a 128-byte block read from module I2C address 0xA0 offset 0 or 0x80.
5552  * Anything else: currently undefined. Locks required: None. Return code: 0.
5553  */
5554 #define MC_CMD_GET_PHY_MEDIA_INFO 0x4b
5555 #undef  MC_CMD_0x4b_PRIVILEGE_CTG
5556
5557 #define MC_CMD_0x4b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5558
5559 /* MC_CMD_GET_PHY_MEDIA_INFO_IN msgrequest */
5560 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_LEN 4
5561 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_PAGE_OFST 0
5562 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_PAGE_LEN 4
5563
5564 /* MC_CMD_GET_PHY_MEDIA_INFO_OUT msgresponse */
5565 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMIN 5
5566 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMAX 252
5567 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LEN(num) (4+1*(num))
5568 /* in bytes */
5569 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATALEN_OFST 0
5570 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATALEN_LEN 4
5571 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_OFST 4
5572 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_LEN 1
5573 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MINNUM 1
5574 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MAXNUM 248
5575
5576
5577 /***********************************/
5578 /* MC_CMD_NVRAM_TEST
5579  * Test a particular NVRAM partition for valid contents (where "valid" depends
5580  * on the type of partition).
5581  */
5582 #define MC_CMD_NVRAM_TEST 0x4c
5583 #undef  MC_CMD_0x4c_PRIVILEGE_CTG
5584
5585 #define MC_CMD_0x4c_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5586
5587 /* MC_CMD_NVRAM_TEST_IN msgrequest */
5588 #define MC_CMD_NVRAM_TEST_IN_LEN 4
5589 #define MC_CMD_NVRAM_TEST_IN_TYPE_OFST 0
5590 #define MC_CMD_NVRAM_TEST_IN_TYPE_LEN 4
5591 /*            Enum values, see field(s): */
5592 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5593
5594 /* MC_CMD_NVRAM_TEST_OUT msgresponse */
5595 #define MC_CMD_NVRAM_TEST_OUT_LEN 4
5596 #define MC_CMD_NVRAM_TEST_OUT_RESULT_OFST 0
5597 #define MC_CMD_NVRAM_TEST_OUT_RESULT_LEN 4
5598 /* enum: Passed. */
5599 #define MC_CMD_NVRAM_TEST_PASS 0x0
5600 /* enum: Failed. */
5601 #define MC_CMD_NVRAM_TEST_FAIL 0x1
5602 /* enum: Not supported. */
5603 #define MC_CMD_NVRAM_TEST_NOTSUPP 0x2
5604
5605
5606 /***********************************/
5607 /* MC_CMD_MRSFP_TWEAK
5608  * Read status and/or set parameters for the 'mrsfp' driver in mr_rusty builds.
5609  * I2C I/O expander bits are always read; if equaliser parameters are supplied,
5610  * they are configured first. Locks required: None. Return code: 0, EINVAL.
5611  */
5612 #define MC_CMD_MRSFP_TWEAK 0x4d
5613
5614 /* MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG msgrequest */
5615 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_LEN 16
5616 /* 0-6 low->high de-emph. */
5617 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_LEVEL_OFST 0
5618 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_LEVEL_LEN 4
5619 /* 0-8 low->high ref.V */
5620 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_DT_CFG_OFST 4
5621 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_DT_CFG_LEN 4
5622 /* 0-8 0-8 low->high boost */
5623 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_BOOST_OFST 8
5624 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_BOOST_LEN 4
5625 /* 0-8 low->high ref.V */
5626 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_DT_CFG_OFST 12
5627 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_DT_CFG_LEN 4
5628
5629 /* MC_CMD_MRSFP_TWEAK_IN_READ_ONLY msgrequest */
5630 #define MC_CMD_MRSFP_TWEAK_IN_READ_ONLY_LEN 0
5631
5632 /* MC_CMD_MRSFP_TWEAK_OUT msgresponse */
5633 #define MC_CMD_MRSFP_TWEAK_OUT_LEN 12
5634 /* input bits */
5635 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_INPUTS_OFST 0
5636 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_INPUTS_LEN 4
5637 /* output bits */
5638 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_OUTPUTS_OFST 4
5639 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_OUTPUTS_LEN 4
5640 /* direction */
5641 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_OFST 8
5642 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_LEN 4
5643 /* enum: Out. */
5644 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_OUT 0x0
5645 /* enum: In. */
5646 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_IN 0x1
5647
5648
5649 /***********************************/
5650 /* MC_CMD_SENSOR_SET_LIMS
5651  * Adjusts the sensor limits. This is a warranty-voiding operation. Returns:
5652  * ENOENT if the sensor specified does not exist, EINVAL if the limits are out
5653  * of range.
5654  */
5655 #define MC_CMD_SENSOR_SET_LIMS 0x4e
5656 #undef  MC_CMD_0x4e_PRIVILEGE_CTG
5657
5658 #define MC_CMD_0x4e_PRIVILEGE_CTG SRIOV_CTG_INSECURE
5659
5660 /* MC_CMD_SENSOR_SET_LIMS_IN msgrequest */
5661 #define MC_CMD_SENSOR_SET_LIMS_IN_LEN 20
5662 #define MC_CMD_SENSOR_SET_LIMS_IN_SENSOR_OFST 0
5663 #define MC_CMD_SENSOR_SET_LIMS_IN_SENSOR_LEN 4
5664 /*            Enum values, see field(s): */
5665 /*               MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
5666 /* interpretation is is sensor-specific. */
5667 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW0_OFST 4
5668 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW0_LEN 4
5669 /* interpretation is is sensor-specific. */
5670 #define MC_CMD_SENSOR_SET_LIMS_IN_HI0_OFST 8
5671 #define MC_CMD_SENSOR_SET_LIMS_IN_HI0_LEN 4
5672 /* interpretation is is sensor-specific. */
5673 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW1_OFST 12
5674 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW1_LEN 4
5675 /* interpretation is is sensor-specific. */
5676 #define MC_CMD_SENSOR_SET_LIMS_IN_HI1_OFST 16
5677 #define MC_CMD_SENSOR_SET_LIMS_IN_HI1_LEN 4
5678
5679 /* MC_CMD_SENSOR_SET_LIMS_OUT msgresponse */
5680 #define MC_CMD_SENSOR_SET_LIMS_OUT_LEN 0
5681
5682
5683 /***********************************/
5684 /* MC_CMD_GET_RESOURCE_LIMITS
5685  */
5686 #define MC_CMD_GET_RESOURCE_LIMITS 0x4f
5687
5688 /* MC_CMD_GET_RESOURCE_LIMITS_IN msgrequest */
5689 #define MC_CMD_GET_RESOURCE_LIMITS_IN_LEN 0
5690
5691 /* MC_CMD_GET_RESOURCE_LIMITS_OUT msgresponse */
5692 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_LEN 16
5693 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_BUFTBL_OFST 0
5694 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_BUFTBL_LEN 4
5695 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_EVQ_OFST 4
5696 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_EVQ_LEN 4
5697 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_RXQ_OFST 8
5698 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_RXQ_LEN 4
5699 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_TXQ_OFST 12
5700 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_TXQ_LEN 4
5701
5702
5703 /***********************************/
5704 /* MC_CMD_NVRAM_PARTITIONS
5705  * Reads the list of available virtual NVRAM partition types. Locks required:
5706  * none. Returns: 0, EINVAL (bad type).
5707  */
5708 #define MC_CMD_NVRAM_PARTITIONS 0x51
5709 #undef  MC_CMD_0x51_PRIVILEGE_CTG
5710
5711 #define MC_CMD_0x51_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5712
5713 /* MC_CMD_NVRAM_PARTITIONS_IN msgrequest */
5714 #define MC_CMD_NVRAM_PARTITIONS_IN_LEN 0
5715
5716 /* MC_CMD_NVRAM_PARTITIONS_OUT msgresponse */
5717 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMIN 4
5718 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMAX 252
5719 #define MC_CMD_NVRAM_PARTITIONS_OUT_LEN(num) (4+4*(num))
5720 /* total number of partitions */
5721 #define MC_CMD_NVRAM_PARTITIONS_OUT_NUM_PARTITIONS_OFST 0
5722 #define MC_CMD_NVRAM_PARTITIONS_OUT_NUM_PARTITIONS_LEN 4
5723 /* type ID code for each of NUM_PARTITIONS partitions */
5724 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_OFST 4
5725 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_LEN 4
5726 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MINNUM 0
5727 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MAXNUM 62
5728
5729
5730 /***********************************/
5731 /* MC_CMD_NVRAM_METADATA
5732  * Reads soft metadata for a virtual NVRAM partition type. Locks required:
5733  * none. Returns: 0, EINVAL (bad type).
5734  */
5735 #define MC_CMD_NVRAM_METADATA 0x52
5736 #undef  MC_CMD_0x52_PRIVILEGE_CTG
5737
5738 #define MC_CMD_0x52_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5739
5740 /* MC_CMD_NVRAM_METADATA_IN msgrequest */
5741 #define MC_CMD_NVRAM_METADATA_IN_LEN 4
5742 /* Partition type ID code */
5743 #define MC_CMD_NVRAM_METADATA_IN_TYPE_OFST 0
5744 #define MC_CMD_NVRAM_METADATA_IN_TYPE_LEN 4
5745
5746 /* MC_CMD_NVRAM_METADATA_OUT msgresponse */
5747 #define MC_CMD_NVRAM_METADATA_OUT_LENMIN 20
5748 #define MC_CMD_NVRAM_METADATA_OUT_LENMAX 252
5749 #define MC_CMD_NVRAM_METADATA_OUT_LEN(num) (20+1*(num))
5750 /* Partition type ID code */
5751 #define MC_CMD_NVRAM_METADATA_OUT_TYPE_OFST 0
5752 #define MC_CMD_NVRAM_METADATA_OUT_TYPE_LEN 4
5753 #define MC_CMD_NVRAM_METADATA_OUT_FLAGS_OFST 4
5754 #define MC_CMD_NVRAM_METADATA_OUT_FLAGS_LEN 4
5755 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_VALID_LBN 0
5756 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_VALID_WIDTH 1
5757 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_VALID_LBN 1
5758 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_VALID_WIDTH 1
5759 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_VALID_LBN 2
5760 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_VALID_WIDTH 1
5761 /* Subtype ID code for content of this partition */
5762 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_OFST 8
5763 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_LEN 4
5764 /* 1st component of W.X.Y.Z version number for content of this partition */
5765 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_W_OFST 12
5766 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_W_LEN 2
5767 /* 2nd component of W.X.Y.Z version number for content of this partition */
5768 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_X_OFST 14
5769 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_X_LEN 2
5770 /* 3rd component of W.X.Y.Z version number for content of this partition */
5771 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Y_OFST 16
5772 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Y_LEN 2
5773 /* 4th component of W.X.Y.Z version number for content of this partition */
5774 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Z_OFST 18
5775 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Z_LEN 2
5776 /* Zero-terminated string describing the content of this partition */
5777 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_OFST 20
5778 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_LEN 1
5779 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MINNUM 0
5780 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MAXNUM 232
5781
5782
5783 /***********************************/
5784 /* MC_CMD_GET_MAC_ADDRESSES
5785  * Returns the base MAC, count and stride for the requesting function
5786  */
5787 #define MC_CMD_GET_MAC_ADDRESSES 0x55
5788 #undef  MC_CMD_0x55_PRIVILEGE_CTG
5789
5790 #define MC_CMD_0x55_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5791
5792 /* MC_CMD_GET_MAC_ADDRESSES_IN msgrequest */
5793 #define MC_CMD_GET_MAC_ADDRESSES_IN_LEN 0
5794
5795 /* MC_CMD_GET_MAC_ADDRESSES_OUT msgresponse */
5796 #define MC_CMD_GET_MAC_ADDRESSES_OUT_LEN 16
5797 /* Base MAC address */
5798 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_ADDR_BASE_OFST 0
5799 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_ADDR_BASE_LEN 6
5800 /* Padding */
5801 #define MC_CMD_GET_MAC_ADDRESSES_OUT_RESERVED_OFST 6
5802 #define MC_CMD_GET_MAC_ADDRESSES_OUT_RESERVED_LEN 2
5803 /* Number of allocated MAC addresses */
5804 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_COUNT_OFST 8
5805 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_COUNT_LEN 4
5806 /* Spacing of allocated MAC addresses */
5807 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_STRIDE_OFST 12
5808 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_STRIDE_LEN 4
5809
5810
5811 /***********************************/
5812 /* MC_CMD_CLP
5813  * Perform a CLP related operation
5814  */
5815 #define MC_CMD_CLP 0x56
5816 #undef  MC_CMD_0x56_PRIVILEGE_CTG
5817
5818 #define MC_CMD_0x56_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5819
5820 /* MC_CMD_CLP_IN msgrequest */
5821 #define MC_CMD_CLP_IN_LEN 4
5822 /* Sub operation */
5823 #define MC_CMD_CLP_IN_OP_OFST 0
5824 #define MC_CMD_CLP_IN_OP_LEN 4
5825 /* enum: Return to factory default settings */
5826 #define MC_CMD_CLP_OP_DEFAULT 0x1
5827 /* enum: Set MAC address */
5828 #define MC_CMD_CLP_OP_SET_MAC 0x2
5829 /* enum: Get MAC address */
5830 #define MC_CMD_CLP_OP_GET_MAC 0x3
5831 /* enum: Set UEFI/GPXE boot mode */
5832 #define MC_CMD_CLP_OP_SET_BOOT 0x4
5833 /* enum: Get UEFI/GPXE boot mode */
5834 #define MC_CMD_CLP_OP_GET_BOOT 0x5
5835
5836 /* MC_CMD_CLP_OUT msgresponse */
5837 #define MC_CMD_CLP_OUT_LEN 0
5838
5839 /* MC_CMD_CLP_IN_DEFAULT msgrequest */
5840 #define MC_CMD_CLP_IN_DEFAULT_LEN 4
5841 /*            MC_CMD_CLP_IN_OP_OFST 0 */
5842 /*            MC_CMD_CLP_IN_OP_LEN 4 */
5843
5844 /* MC_CMD_CLP_OUT_DEFAULT msgresponse */
5845 #define MC_CMD_CLP_OUT_DEFAULT_LEN 0
5846
5847 /* MC_CMD_CLP_IN_SET_MAC msgrequest */
5848 #define MC_CMD_CLP_IN_SET_MAC_LEN 12
5849 /*            MC_CMD_CLP_IN_OP_OFST 0 */
5850 /*            MC_CMD_CLP_IN_OP_LEN 4 */
5851 /* MAC address assigned to port */
5852 #define MC_CMD_CLP_IN_SET_MAC_ADDR_OFST 4
5853 #define MC_CMD_CLP_IN_SET_MAC_ADDR_LEN 6
5854 /* Padding */
5855 #define MC_CMD_CLP_IN_SET_MAC_RESERVED_OFST 10
5856 #define MC_CMD_CLP_IN_SET_MAC_RESERVED_LEN 2
5857
5858 /* MC_CMD_CLP_OUT_SET_MAC msgresponse */
5859 #define MC_CMD_CLP_OUT_SET_MAC_LEN 0
5860
5861 /* MC_CMD_CLP_IN_GET_MAC msgrequest */
5862 #define MC_CMD_CLP_IN_GET_MAC_LEN 4
5863 /*            MC_CMD_CLP_IN_OP_OFST 0 */
5864 /*            MC_CMD_CLP_IN_OP_LEN 4 */
5865
5866 /* MC_CMD_CLP_OUT_GET_MAC msgresponse */
5867 #define MC_CMD_CLP_OUT_GET_MAC_LEN 8
5868 /* MAC address assigned to port */
5869 #define MC_CMD_CLP_OUT_GET_MAC_ADDR_OFST 0
5870 #define MC_CMD_CLP_OUT_GET_MAC_ADDR_LEN 6
5871 /* Padding */
5872 #define MC_CMD_CLP_OUT_GET_MAC_RESERVED_OFST 6
5873 #define MC_CMD_CLP_OUT_GET_MAC_RESERVED_LEN 2
5874
5875 /* MC_CMD_CLP_IN_SET_BOOT msgrequest */
5876 #define MC_CMD_CLP_IN_SET_BOOT_LEN 5
5877 /*            MC_CMD_CLP_IN_OP_OFST 0 */
5878 /*            MC_CMD_CLP_IN_OP_LEN 4 */
5879 /* Boot flag */
5880 #define MC_CMD_CLP_IN_SET_BOOT_FLAG_OFST 4
5881 #define MC_CMD_CLP_IN_SET_BOOT_FLAG_LEN 1
5882
5883 /* MC_CMD_CLP_OUT_SET_BOOT msgresponse */
5884 #define MC_CMD_CLP_OUT_SET_BOOT_LEN 0
5885
5886 /* MC_CMD_CLP_IN_GET_BOOT msgrequest */
5887 #define MC_CMD_CLP_IN_GET_BOOT_LEN 4
5888 /*            MC_CMD_CLP_IN_OP_OFST 0 */
5889 /*            MC_CMD_CLP_IN_OP_LEN 4 */
5890
5891 /* MC_CMD_CLP_OUT_GET_BOOT msgresponse */
5892 #define MC_CMD_CLP_OUT_GET_BOOT_LEN 4
5893 /* Boot flag */
5894 #define MC_CMD_CLP_OUT_GET_BOOT_FLAG_OFST 0
5895 #define MC_CMD_CLP_OUT_GET_BOOT_FLAG_LEN 1
5896 /* Padding */
5897 #define MC_CMD_CLP_OUT_GET_BOOT_RESERVED_OFST 1
5898 #define MC_CMD_CLP_OUT_GET_BOOT_RESERVED_LEN 3
5899
5900
5901 /***********************************/
5902 /* MC_CMD_MUM
5903  * Perform a MUM operation
5904  */
5905 #define MC_CMD_MUM 0x57
5906 #undef  MC_CMD_0x57_PRIVILEGE_CTG
5907
5908 #define MC_CMD_0x57_PRIVILEGE_CTG SRIOV_CTG_INSECURE
5909
5910 /* MC_CMD_MUM_IN msgrequest */
5911 #define MC_CMD_MUM_IN_LEN 4
5912 #define MC_CMD_MUM_IN_OP_HDR_OFST 0
5913 #define MC_CMD_MUM_IN_OP_HDR_LEN 4
5914 #define MC_CMD_MUM_IN_OP_LBN 0
5915 #define MC_CMD_MUM_IN_OP_WIDTH 8
5916 /* enum: NULL MCDI command to MUM */
5917 #define MC_CMD_MUM_OP_NULL 0x1
5918 /* enum: Get MUM version */
5919 #define MC_CMD_MUM_OP_GET_VERSION 0x2
5920 /* enum: Issue raw I2C command to MUM */
5921 #define MC_CMD_MUM_OP_RAW_CMD 0x3
5922 /* enum: Read from registers on devices connected to MUM. */
5923 #define MC_CMD_MUM_OP_READ 0x4
5924 /* enum: Write to registers on devices connected to MUM. */
5925 #define MC_CMD_MUM_OP_WRITE 0x5
5926 /* enum: Control UART logging. */
5927 #define MC_CMD_MUM_OP_LOG 0x6
5928 /* enum: Operations on MUM GPIO lines */
5929 #define MC_CMD_MUM_OP_GPIO 0x7
5930 /* enum: Get sensor readings from MUM */
5931 #define MC_CMD_MUM_OP_READ_SENSORS 0x8
5932 /* enum: Initiate clock programming on the MUM */
5933 #define MC_CMD_MUM_OP_PROGRAM_CLOCKS 0x9
5934 /* enum: Initiate FPGA load from flash on the MUM */
5935 #define MC_CMD_MUM_OP_FPGA_LOAD 0xa
5936 /* enum: Request sensor reading from MUM ADC resulting from earlier request via
5937  * MUM ATB
5938  */
5939 #define MC_CMD_MUM_OP_READ_ATB_SENSOR 0xb
5940 /* enum: Send commands relating to the QSFP ports via the MUM for PHY
5941  * operations
5942  */
5943 #define MC_CMD_MUM_OP_QSFP 0xc
5944 /* enum: Request discrete and SODIMM DDR info (type, size, speed grade, voltage
5945  * level) from MUM
5946  */
5947 #define MC_CMD_MUM_OP_READ_DDR_INFO 0xd
5948
5949 /* MC_CMD_MUM_IN_NULL msgrequest */
5950 #define MC_CMD_MUM_IN_NULL_LEN 4
5951 /* MUM cmd header */
5952 #define MC_CMD_MUM_IN_CMD_OFST 0
5953 #define MC_CMD_MUM_IN_CMD_LEN 4
5954
5955 /* MC_CMD_MUM_IN_GET_VERSION msgrequest */
5956 #define MC_CMD_MUM_IN_GET_VERSION_LEN 4
5957 /* MUM cmd header */
5958 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
5959 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
5960
5961 /* MC_CMD_MUM_IN_READ msgrequest */
5962 #define MC_CMD_MUM_IN_READ_LEN 16
5963 /* MUM cmd header */
5964 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
5965 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
5966 /* ID of (device connected to MUM) to read from registers of */
5967 #define MC_CMD_MUM_IN_READ_DEVICE_OFST 4
5968 #define MC_CMD_MUM_IN_READ_DEVICE_LEN 4
5969 /* enum: Hittite HMC1035 clock generator on Sorrento board */
5970 #define MC_CMD_MUM_DEV_HITTITE 0x1
5971 /* enum: Hittite HMC1035 clock generator for NIC-side on Sorrento board */
5972 #define MC_CMD_MUM_DEV_HITTITE_NIC 0x2
5973 /* 32-bit address to read from */
5974 #define MC_CMD_MUM_IN_READ_ADDR_OFST 8
5975 #define MC_CMD_MUM_IN_READ_ADDR_LEN 4
5976 /* Number of words to read. */
5977 #define MC_CMD_MUM_IN_READ_NUMWORDS_OFST 12
5978 #define MC_CMD_MUM_IN_READ_NUMWORDS_LEN 4
5979
5980 /* MC_CMD_MUM_IN_WRITE msgrequest */
5981 #define MC_CMD_MUM_IN_WRITE_LENMIN 16
5982 #define MC_CMD_MUM_IN_WRITE_LENMAX 252
5983 #define MC_CMD_MUM_IN_WRITE_LEN(num) (12+4*(num))
5984 /* MUM cmd header */
5985 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
5986 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
5987 /* ID of (device connected to MUM) to write to registers of */
5988 #define MC_CMD_MUM_IN_WRITE_DEVICE_OFST 4
5989 #define MC_CMD_MUM_IN_WRITE_DEVICE_LEN 4
5990 /* enum: Hittite HMC1035 clock generator on Sorrento board */
5991 /*               MC_CMD_MUM_DEV_HITTITE 0x1 */
5992 /* 32-bit address to write to */
5993 #define MC_CMD_MUM_IN_WRITE_ADDR_OFST 8
5994 #define MC_CMD_MUM_IN_WRITE_ADDR_LEN 4
5995 /* Words to write */
5996 #define MC_CMD_MUM_IN_WRITE_BUFFER_OFST 12
5997 #define MC_CMD_MUM_IN_WRITE_BUFFER_LEN 4
5998 #define MC_CMD_MUM_IN_WRITE_BUFFER_MINNUM 1
5999 #define MC_CMD_MUM_IN_WRITE_BUFFER_MAXNUM 60
6000
6001 /* MC_CMD_MUM_IN_RAW_CMD msgrequest */
6002 #define MC_CMD_MUM_IN_RAW_CMD_LENMIN 17
6003 #define MC_CMD_MUM_IN_RAW_CMD_LENMAX 252
6004 #define MC_CMD_MUM_IN_RAW_CMD_LEN(num) (16+1*(num))
6005 /* MUM cmd header */
6006 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6007 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6008 /* MUM I2C cmd code */
6009 #define MC_CMD_MUM_IN_RAW_CMD_CMD_CODE_OFST 4
6010 #define MC_CMD_MUM_IN_RAW_CMD_CMD_CODE_LEN 4
6011 /* Number of bytes to write */
6012 #define MC_CMD_MUM_IN_RAW_CMD_NUM_WRITE_OFST 8
6013 #define MC_CMD_MUM_IN_RAW_CMD_NUM_WRITE_LEN 4
6014 /* Number of bytes to read */
6015 #define MC_CMD_MUM_IN_RAW_CMD_NUM_READ_OFST 12
6016 #define MC_CMD_MUM_IN_RAW_CMD_NUM_READ_LEN 4
6017 /* Bytes to write */
6018 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_OFST 16
6019 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_LEN 1
6020 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MINNUM 1
6021 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MAXNUM 236
6022
6023 /* MC_CMD_MUM_IN_LOG msgrequest */
6024 #define MC_CMD_MUM_IN_LOG_LEN 8
6025 /* MUM cmd header */
6026 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6027 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6028 #define MC_CMD_MUM_IN_LOG_OP_OFST 4
6029 #define MC_CMD_MUM_IN_LOG_OP_LEN 4
6030 #define MC_CMD_MUM_IN_LOG_OP_UART  0x1 /* enum */
6031
6032 /* MC_CMD_MUM_IN_LOG_OP_UART msgrequest */
6033 #define MC_CMD_MUM_IN_LOG_OP_UART_LEN 12
6034 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6035 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6036 /*            MC_CMD_MUM_IN_LOG_OP_OFST 4 */
6037 /*            MC_CMD_MUM_IN_LOG_OP_LEN 4 */
6038 /* Enable/disable debug output to UART */
6039 #define MC_CMD_MUM_IN_LOG_OP_UART_ENABLE_OFST 8
6040 #define MC_CMD_MUM_IN_LOG_OP_UART_ENABLE_LEN 4
6041
6042 /* MC_CMD_MUM_IN_GPIO msgrequest */
6043 #define MC_CMD_MUM_IN_GPIO_LEN 8
6044 /* MUM cmd header */
6045 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6046 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6047 #define MC_CMD_MUM_IN_GPIO_HDR_OFST 4
6048 #define MC_CMD_MUM_IN_GPIO_HDR_LEN 4
6049 #define MC_CMD_MUM_IN_GPIO_OPCODE_LBN 0
6050 #define MC_CMD_MUM_IN_GPIO_OPCODE_WIDTH 8
6051 #define MC_CMD_MUM_IN_GPIO_IN_READ 0x0 /* enum */
6052 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE 0x1 /* enum */
6053 #define MC_CMD_MUM_IN_GPIO_OUT_READ 0x2 /* enum */
6054 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE 0x3 /* enum */
6055 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ 0x4 /* enum */
6056 #define MC_CMD_MUM_IN_GPIO_OP 0x5 /* enum */
6057
6058 /* MC_CMD_MUM_IN_GPIO_IN_READ msgrequest */
6059 #define MC_CMD_MUM_IN_GPIO_IN_READ_LEN 8
6060 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6061 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6062 #define MC_CMD_MUM_IN_GPIO_IN_READ_HDR_OFST 4
6063 #define MC_CMD_MUM_IN_GPIO_IN_READ_HDR_LEN 4
6064
6065 /* MC_CMD_MUM_IN_GPIO_OUT_WRITE msgrequest */
6066 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_LEN 16
6067 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6068 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6069 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_HDR_OFST 4
6070 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_HDR_LEN 4
6071 /* The first 32-bit word to be written to the GPIO OUT register. */
6072 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK1_OFST 8
6073 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK1_LEN 4
6074 /* The second 32-bit word to be written to the GPIO OUT register. */
6075 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK2_OFST 12
6076 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK2_LEN 4
6077
6078 /* MC_CMD_MUM_IN_GPIO_OUT_READ msgrequest */
6079 #define MC_CMD_MUM_IN_GPIO_OUT_READ_LEN 8
6080 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6081 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6082 #define MC_CMD_MUM_IN_GPIO_OUT_READ_HDR_OFST 4
6083 #define MC_CMD_MUM_IN_GPIO_OUT_READ_HDR_LEN 4
6084
6085 /* MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE msgrequest */
6086 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_LEN 16
6087 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6088 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6089 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_HDR_OFST 4
6090 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_HDR_LEN 4
6091 /* The first 32-bit word to be written to the GPIO OUT ENABLE register. */
6092 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK1_OFST 8
6093 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK1_LEN 4
6094 /* The second 32-bit word to be written to the GPIO OUT ENABLE register. */
6095 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK2_OFST 12
6096 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK2_LEN 4
6097
6098 /* MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ msgrequest */
6099 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_LEN 8
6100 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6101 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6102 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_HDR_OFST 4
6103 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_HDR_LEN 4
6104
6105 /* MC_CMD_MUM_IN_GPIO_OP msgrequest */
6106 #define MC_CMD_MUM_IN_GPIO_OP_LEN 8
6107 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6108 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6109 #define MC_CMD_MUM_IN_GPIO_OP_HDR_OFST 4
6110 #define MC_CMD_MUM_IN_GPIO_OP_HDR_LEN 4
6111 #define MC_CMD_MUM_IN_GPIO_OP_BITWISE_OP_LBN 8
6112 #define MC_CMD_MUM_IN_GPIO_OP_BITWISE_OP_WIDTH 8
6113 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ 0x0 /* enum */
6114 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE 0x1 /* enum */
6115 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG 0x2 /* enum */
6116 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE 0x3 /* enum */
6117 #define MC_CMD_MUM_IN_GPIO_OP_GPIO_NUMBER_LBN 16
6118 #define MC_CMD_MUM_IN_GPIO_OP_GPIO_NUMBER_WIDTH 8
6119
6120 /* MC_CMD_MUM_IN_GPIO_OP_OUT_READ msgrequest */
6121 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_LEN 8
6122 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6123 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6124 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_HDR_OFST 4
6125 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_HDR_LEN 4
6126
6127 /* MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE msgrequest */
6128 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_LEN 8
6129 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6130 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6131 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_HDR_OFST 4
6132 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_HDR_LEN 4
6133 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_WRITEBIT_LBN 24
6134 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_WRITEBIT_WIDTH 8
6135
6136 /* MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG msgrequest */
6137 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_LEN 8
6138 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6139 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6140 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_HDR_OFST 4
6141 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_HDR_LEN 4
6142 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_CFG_LBN 24
6143 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_CFG_WIDTH 8
6144
6145 /* MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE msgrequest */
6146 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_LEN 8
6147 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6148 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6149 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_HDR_OFST 4
6150 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_HDR_LEN 4
6151 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_ENABLEBIT_LBN 24
6152 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_ENABLEBIT_WIDTH 8
6153
6154 /* MC_CMD_MUM_IN_READ_SENSORS msgrequest */
6155 #define MC_CMD_MUM_IN_READ_SENSORS_LEN 8
6156 /* MUM cmd header */
6157 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6158 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6159 #define MC_CMD_MUM_IN_READ_SENSORS_PARAMS_OFST 4
6160 #define MC_CMD_MUM_IN_READ_SENSORS_PARAMS_LEN 4
6161 #define MC_CMD_MUM_IN_READ_SENSORS_SENSOR_ID_LBN 0
6162 #define MC_CMD_MUM_IN_READ_SENSORS_SENSOR_ID_WIDTH 8
6163 #define MC_CMD_MUM_IN_READ_SENSORS_NUM_SENSORS_LBN 8
6164 #define MC_CMD_MUM_IN_READ_SENSORS_NUM_SENSORS_WIDTH 8
6165
6166 /* MC_CMD_MUM_IN_PROGRAM_CLOCKS msgrequest */
6167 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_LEN 12
6168 /* MUM cmd header */
6169 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6170 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6171 /* Bit-mask of clocks to be programmed */
6172 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_MASK_OFST 4
6173 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_MASK_LEN 4
6174 #define MC_CMD_MUM_CLOCK_ID_FPGA 0x0 /* enum */
6175 #define MC_CMD_MUM_CLOCK_ID_DDR 0x1 /* enum */
6176 #define MC_CMD_MUM_CLOCK_ID_NIC 0x2 /* enum */
6177 /* Control flags for clock programming */
6178 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_FLAGS_OFST 8
6179 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_FLAGS_LEN 4
6180 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_OVERCLOCK_110_LBN 0
6181 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_OVERCLOCK_110_WIDTH 1
6182 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_NIC_FROM_FPGA_LBN 1
6183 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_NIC_FROM_FPGA_WIDTH 1
6184 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_REF_FROM_XO_LBN 2
6185 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_REF_FROM_XO_WIDTH 1
6186
6187 /* MC_CMD_MUM_IN_FPGA_LOAD msgrequest */
6188 #define MC_CMD_MUM_IN_FPGA_LOAD_LEN 8
6189 /* MUM cmd header */
6190 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6191 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6192 /* Enable/Disable FPGA config from flash */
6193 #define MC_CMD_MUM_IN_FPGA_LOAD_ENABLE_OFST 4
6194 #define MC_CMD_MUM_IN_FPGA_LOAD_ENABLE_LEN 4
6195
6196 /* MC_CMD_MUM_IN_READ_ATB_SENSOR msgrequest */
6197 #define MC_CMD_MUM_IN_READ_ATB_SENSOR_LEN 4
6198 /* MUM cmd header */
6199 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6200 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6201
6202 /* MC_CMD_MUM_IN_QSFP msgrequest */
6203 #define MC_CMD_MUM_IN_QSFP_LEN 12
6204 /* MUM cmd header */
6205 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6206 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6207 #define MC_CMD_MUM_IN_QSFP_HDR_OFST 4
6208 #define MC_CMD_MUM_IN_QSFP_HDR_LEN 4
6209 #define MC_CMD_MUM_IN_QSFP_OPCODE_LBN 0
6210 #define MC_CMD_MUM_IN_QSFP_OPCODE_WIDTH 4
6211 #define MC_CMD_MUM_IN_QSFP_INIT 0x0 /* enum */
6212 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE 0x1 /* enum */
6213 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP 0x2 /* enum */
6214 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO 0x3 /* enum */
6215 #define MC_CMD_MUM_IN_QSFP_FILL_STATS 0x4 /* enum */
6216 #define MC_CMD_MUM_IN_QSFP_POLL_BIST 0x5 /* enum */
6217 #define MC_CMD_MUM_IN_QSFP_IDX_OFST 8
6218 #define MC_CMD_MUM_IN_QSFP_IDX_LEN 4
6219
6220 /* MC_CMD_MUM_IN_QSFP_INIT msgrequest */
6221 #define MC_CMD_MUM_IN_QSFP_INIT_LEN 16
6222 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6223 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6224 #define MC_CMD_MUM_IN_QSFP_INIT_HDR_OFST 4
6225 #define MC_CMD_MUM_IN_QSFP_INIT_HDR_LEN 4
6226 #define MC_CMD_MUM_IN_QSFP_INIT_IDX_OFST 8
6227 #define MC_CMD_MUM_IN_QSFP_INIT_IDX_LEN 4
6228 #define MC_CMD_MUM_IN_QSFP_INIT_CAGE_OFST 12
6229 #define MC_CMD_MUM_IN_QSFP_INIT_CAGE_LEN 4
6230
6231 /* MC_CMD_MUM_IN_QSFP_RECONFIGURE msgrequest */
6232 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_LEN 24
6233 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6234 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6235 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_HDR_OFST 4
6236 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_HDR_LEN 4
6237 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_IDX_OFST 8
6238 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_IDX_LEN 4
6239 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_TX_DISABLE_OFST 12
6240 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_TX_DISABLE_LEN 4
6241 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LANES_OFST 16
6242 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LANES_LEN 4
6243 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LINK_SPEED_OFST 20
6244 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LINK_SPEED_LEN 4
6245
6246 /* MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP msgrequest */
6247 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_LEN 12
6248 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6249 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6250 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_HDR_OFST 4
6251 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_HDR_LEN 4
6252 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_IDX_OFST 8
6253 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_IDX_LEN 4
6254
6255 /* MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO msgrequest */
6256 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_LEN 16
6257 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6258 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6259 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_HDR_OFST 4
6260 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_HDR_LEN 4
6261 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_IDX_OFST 8
6262 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_IDX_LEN 4
6263 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_PAGE_OFST 12
6264 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_PAGE_LEN 4
6265
6266 /* MC_CMD_MUM_IN_QSFP_FILL_STATS msgrequest */
6267 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_LEN 12
6268 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6269 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6270 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_HDR_OFST 4
6271 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_HDR_LEN 4
6272 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_IDX_OFST 8
6273 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_IDX_LEN 4
6274
6275 /* MC_CMD_MUM_IN_QSFP_POLL_BIST msgrequest */
6276 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_LEN 12
6277 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6278 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6279 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_HDR_OFST 4
6280 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_HDR_LEN 4
6281 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_IDX_OFST 8
6282 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_IDX_LEN 4
6283
6284 /* MC_CMD_MUM_IN_READ_DDR_INFO msgrequest */
6285 #define MC_CMD_MUM_IN_READ_DDR_INFO_LEN 4
6286 /* MUM cmd header */
6287 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6288 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6289
6290 /* MC_CMD_MUM_OUT msgresponse */
6291 #define MC_CMD_MUM_OUT_LEN 0
6292
6293 /* MC_CMD_MUM_OUT_NULL msgresponse */
6294 #define MC_CMD_MUM_OUT_NULL_LEN 0
6295
6296 /* MC_CMD_MUM_OUT_GET_VERSION msgresponse */
6297 #define MC_CMD_MUM_OUT_GET_VERSION_LEN 12
6298 #define MC_CMD_MUM_OUT_GET_VERSION_FIRMWARE_OFST 0
6299 #define MC_CMD_MUM_OUT_GET_VERSION_FIRMWARE_LEN 4
6300 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_OFST 4
6301 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LEN 8
6302 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LO_OFST 4
6303 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_HI_OFST 8
6304
6305 /* MC_CMD_MUM_OUT_RAW_CMD msgresponse */
6306 #define MC_CMD_MUM_OUT_RAW_CMD_LENMIN 1
6307 #define MC_CMD_MUM_OUT_RAW_CMD_LENMAX 252
6308 #define MC_CMD_MUM_OUT_RAW_CMD_LEN(num) (0+1*(num))
6309 /* returned data */
6310 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_OFST 0
6311 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_LEN 1
6312 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MINNUM 1
6313 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MAXNUM 252
6314
6315 /* MC_CMD_MUM_OUT_READ msgresponse */
6316 #define MC_CMD_MUM_OUT_READ_LENMIN 4
6317 #define MC_CMD_MUM_OUT_READ_LENMAX 252
6318 #define MC_CMD_MUM_OUT_READ_LEN(num) (0+4*(num))
6319 #define MC_CMD_MUM_OUT_READ_BUFFER_OFST 0
6320 #define MC_CMD_MUM_OUT_READ_BUFFER_LEN 4
6321 #define MC_CMD_MUM_OUT_READ_BUFFER_MINNUM 1
6322 #define MC_CMD_MUM_OUT_READ_BUFFER_MAXNUM 63
6323
6324 /* MC_CMD_MUM_OUT_WRITE msgresponse */
6325 #define MC_CMD_MUM_OUT_WRITE_LEN 0
6326
6327 /* MC_CMD_MUM_OUT_LOG msgresponse */
6328 #define MC_CMD_MUM_OUT_LOG_LEN 0
6329
6330 /* MC_CMD_MUM_OUT_LOG_OP_UART msgresponse */
6331 #define MC_CMD_MUM_OUT_LOG_OP_UART_LEN 0
6332
6333 /* MC_CMD_MUM_OUT_GPIO_IN_READ msgresponse */
6334 #define MC_CMD_MUM_OUT_GPIO_IN_READ_LEN 8
6335 /* The first 32-bit word read from the GPIO IN register. */
6336 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK1_OFST 0
6337 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK1_LEN 4
6338 /* The second 32-bit word read from the GPIO IN register. */
6339 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK2_OFST 4
6340 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK2_LEN 4
6341
6342 /* MC_CMD_MUM_OUT_GPIO_OUT_WRITE msgresponse */
6343 #define MC_CMD_MUM_OUT_GPIO_OUT_WRITE_LEN 0
6344
6345 /* MC_CMD_MUM_OUT_GPIO_OUT_READ msgresponse */
6346 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_LEN 8
6347 /* The first 32-bit word read from the GPIO OUT register. */
6348 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK1_OFST 0
6349 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK1_LEN 4
6350 /* The second 32-bit word read from the GPIO OUT register. */
6351 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK2_OFST 4
6352 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK2_LEN 4
6353
6354 /* MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_WRITE msgresponse */
6355 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_WRITE_LEN 0
6356
6357 /* MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ msgresponse */
6358 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_LEN 8
6359 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK1_OFST 0
6360 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK1_LEN 4
6361 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK2_OFST 4
6362 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK2_LEN 4
6363
6364 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_READ msgresponse */
6365 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_LEN 4
6366 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_BIT_READ_OFST 0
6367 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_BIT_READ_LEN 4
6368
6369 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_WRITE msgresponse */
6370 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_WRITE_LEN 0
6371
6372 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_CONFIG msgresponse */
6373 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_CONFIG_LEN 0
6374
6375 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_ENABLE msgresponse */
6376 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_ENABLE_LEN 0
6377
6378 /* MC_CMD_MUM_OUT_READ_SENSORS msgresponse */
6379 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMIN 4
6380 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMAX 252
6381 #define MC_CMD_MUM_OUT_READ_SENSORS_LEN(num) (0+4*(num))
6382 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_OFST 0
6383 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_LEN 4
6384 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MINNUM 1
6385 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MAXNUM 63
6386 #define MC_CMD_MUM_OUT_READ_SENSORS_READING_LBN 0
6387 #define MC_CMD_MUM_OUT_READ_SENSORS_READING_WIDTH 16
6388 #define MC_CMD_MUM_OUT_READ_SENSORS_STATE_LBN 16
6389 #define MC_CMD_MUM_OUT_READ_SENSORS_STATE_WIDTH 8
6390 #define MC_CMD_MUM_OUT_READ_SENSORS_TYPE_LBN 24
6391 #define MC_CMD_MUM_OUT_READ_SENSORS_TYPE_WIDTH 8
6392
6393 /* MC_CMD_MUM_OUT_PROGRAM_CLOCKS msgresponse */
6394 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_LEN 4
6395 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_OK_MASK_OFST 0
6396 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_OK_MASK_LEN 4
6397
6398 /* MC_CMD_MUM_OUT_FPGA_LOAD msgresponse */
6399 #define MC_CMD_MUM_OUT_FPGA_LOAD_LEN 0
6400
6401 /* MC_CMD_MUM_OUT_READ_ATB_SENSOR msgresponse */
6402 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_LEN 4
6403 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_RESULT_OFST 0
6404 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_RESULT_LEN 4
6405
6406 /* MC_CMD_MUM_OUT_QSFP_INIT msgresponse */
6407 #define MC_CMD_MUM_OUT_QSFP_INIT_LEN 0
6408
6409 /* MC_CMD_MUM_OUT_QSFP_RECONFIGURE msgresponse */
6410 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_LEN 8
6411 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LP_CAP_OFST 0
6412 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LP_CAP_LEN 4
6413 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_FLAGS_OFST 4
6414 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_FLAGS_LEN 4
6415 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_READY_LBN 0
6416 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_READY_WIDTH 1
6417 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LINK_UP_LBN 1
6418 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LINK_UP_WIDTH 1
6419
6420 /* MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP msgresponse */
6421 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_LEN 4
6422 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_PORT_PHY_LP_CAP_OFST 0
6423 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_PORT_PHY_LP_CAP_LEN 4
6424
6425 /* MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO msgresponse */
6426 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMIN 5
6427 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMAX 252
6428 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LEN(num) (4+1*(num))
6429 /* in bytes */
6430 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATALEN_OFST 0
6431 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATALEN_LEN 4
6432 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_OFST 4
6433 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_LEN 1
6434 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MINNUM 1
6435 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MAXNUM 248
6436
6437 /* MC_CMD_MUM_OUT_QSFP_FILL_STATS msgresponse */
6438 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_LEN 8
6439 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PMA_PMD_LINK_UP_OFST 0
6440 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PMA_PMD_LINK_UP_LEN 4
6441 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PCS_LINK_UP_OFST 4
6442 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PCS_LINK_UP_LEN 4
6443
6444 /* MC_CMD_MUM_OUT_QSFP_POLL_BIST msgresponse */
6445 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_LEN 4
6446 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_TEST_OFST 0
6447 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_TEST_LEN 4
6448
6449 /* MC_CMD_MUM_OUT_READ_DDR_INFO msgresponse */
6450 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMIN 24
6451 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMAX 248
6452 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LEN(num) (8+8*(num))
6453 /* Discrete (soldered) DDR resistor strap info */
6454 #define MC_CMD_MUM_OUT_READ_DDR_INFO_DISCRETE_DDR_INFO_OFST 0
6455 #define MC_CMD_MUM_OUT_READ_DDR_INFO_DISCRETE_DDR_INFO_LEN 4
6456 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VRATIO_LBN 0
6457 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VRATIO_WIDTH 16
6458 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED1_LBN 16
6459 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED1_WIDTH 16
6460 /* Number of SODIMM info records */
6461 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_RECORDS_OFST 4
6462 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_RECORDS_LEN 4
6463 /* Array of SODIMM info records */
6464 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_OFST 8
6465 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LEN 8
6466 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LO_OFST 8
6467 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_HI_OFST 12
6468 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MINNUM 2
6469 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MAXNUM 30
6470 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK_ID_LBN 0
6471 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK_ID_WIDTH 8
6472 /* enum: SODIMM bank 1 (Top SODIMM for Sorrento) */
6473 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK1 0x0
6474 /* enum: SODIMM bank 2 (Bottom SODDIMM for Sorrento) */
6475 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK2 0x1
6476 /* enum: Total number of SODIMM banks */
6477 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_BANKS 0x2
6478 #define MC_CMD_MUM_OUT_READ_DDR_INFO_TYPE_LBN 8
6479 #define MC_CMD_MUM_OUT_READ_DDR_INFO_TYPE_WIDTH 8
6480 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RANK_LBN 16
6481 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RANK_WIDTH 4
6482 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VOLTAGE_LBN 20
6483 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VOLTAGE_WIDTH 4
6484 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NOT_POWERED 0x0 /* enum */
6485 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V25 0x1 /* enum */
6486 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V35 0x2 /* enum */
6487 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V5 0x3 /* enum */
6488 /* enum: Values 5-15 are reserved for future usage */
6489 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V8 0x4
6490 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SIZE_LBN 24
6491 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SIZE_WIDTH 8
6492 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SPEED_LBN 32
6493 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SPEED_WIDTH 16
6494 #define MC_CMD_MUM_OUT_READ_DDR_INFO_STATE_LBN 48
6495 #define MC_CMD_MUM_OUT_READ_DDR_INFO_STATE_WIDTH 4
6496 /* enum: No module present */
6497 #define MC_CMD_MUM_OUT_READ_DDR_INFO_ABSENT 0x0
6498 /* enum: Module present supported and powered on */
6499 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_POWERED 0x1
6500 /* enum: Module present but bad type */
6501 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_TYPE 0x2
6502 /* enum: Module present but incompatible voltage */
6503 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_VOLTAGE 0x3
6504 /* enum: Module present but unknown SPD */
6505 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_SPD 0x4
6506 /* enum: Module present but slot cannot support it */
6507 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_SLOT 0x5
6508 /* enum: Modules may or may not be present, but cannot establish contact by I2C
6509  */
6510 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NOT_REACHABLE 0x6
6511 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED2_LBN 52
6512 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED2_WIDTH 12
6513
6514 /* MC_CMD_RESOURCE_SPECIFIER enum */
6515 /* enum: Any */
6516 #define MC_CMD_RESOURCE_INSTANCE_ANY 0xffffffff
6517 /* enum: None */
6518 #define MC_CMD_RESOURCE_INSTANCE_NONE 0xfffffffe
6519
6520 /* EVB_PORT_ID structuredef */
6521 #define EVB_PORT_ID_LEN 4
6522 #define EVB_PORT_ID_PORT_ID_OFST 0
6523 #define EVB_PORT_ID_PORT_ID_LEN 4
6524 /* enum: An invalid port handle. */
6525 #define EVB_PORT_ID_NULL  0x0
6526 /* enum: The port assigned to this function.. */
6527 #define EVB_PORT_ID_ASSIGNED  0x1000000
6528 /* enum: External network port 0 */
6529 #define EVB_PORT_ID_MAC0  0x2000000
6530 /* enum: External network port 1 */
6531 #define EVB_PORT_ID_MAC1  0x2000001
6532 /* enum: External network port 2 */
6533 #define EVB_PORT_ID_MAC2  0x2000002
6534 /* enum: External network port 3 */
6535 #define EVB_PORT_ID_MAC3  0x2000003
6536 #define EVB_PORT_ID_PORT_ID_LBN 0
6537 #define EVB_PORT_ID_PORT_ID_WIDTH 32
6538
6539 /* EVB_VLAN_TAG structuredef */
6540 #define EVB_VLAN_TAG_LEN 2
6541 /* The VLAN tag value */
6542 #define EVB_VLAN_TAG_VLAN_ID_LBN 0
6543 #define EVB_VLAN_TAG_VLAN_ID_WIDTH 12
6544 #define EVB_VLAN_TAG_MODE_LBN 12
6545 #define EVB_VLAN_TAG_MODE_WIDTH 4
6546 /* enum: Insert the VLAN. */
6547 #define EVB_VLAN_TAG_INSERT  0x0
6548 /* enum: Replace the VLAN if already present. */
6549 #define EVB_VLAN_TAG_REPLACE 0x1
6550
6551 /* BUFTBL_ENTRY structuredef */
6552 #define BUFTBL_ENTRY_LEN 12
6553 /* the owner ID */
6554 #define BUFTBL_ENTRY_OID_OFST 0
6555 #define BUFTBL_ENTRY_OID_LEN 2
6556 #define BUFTBL_ENTRY_OID_LBN 0
6557 #define BUFTBL_ENTRY_OID_WIDTH 16
6558 /* the page parameter as one of ESE_DZ_SMC_PAGE_SIZE_ */
6559 #define BUFTBL_ENTRY_PGSZ_OFST 2
6560 #define BUFTBL_ENTRY_PGSZ_LEN 2
6561 #define BUFTBL_ENTRY_PGSZ_LBN 16
6562 #define BUFTBL_ENTRY_PGSZ_WIDTH 16
6563 /* the raw 64-bit address field from the SMC, not adjusted for page size */
6564 #define BUFTBL_ENTRY_RAWADDR_OFST 4
6565 #define BUFTBL_ENTRY_RAWADDR_LEN 8
6566 #define BUFTBL_ENTRY_RAWADDR_LO_OFST 4
6567 #define BUFTBL_ENTRY_RAWADDR_HI_OFST 8
6568 #define BUFTBL_ENTRY_RAWADDR_LBN 32
6569 #define BUFTBL_ENTRY_RAWADDR_WIDTH 64
6570
6571 /* NVRAM_PARTITION_TYPE structuredef */
6572 #define NVRAM_PARTITION_TYPE_LEN 2
6573 #define NVRAM_PARTITION_TYPE_ID_OFST 0
6574 #define NVRAM_PARTITION_TYPE_ID_LEN 2
6575 /* enum: Primary MC firmware partition */
6576 #define NVRAM_PARTITION_TYPE_MC_FIRMWARE          0x100
6577 /* enum: Secondary MC firmware partition */
6578 #define NVRAM_PARTITION_TYPE_MC_FIRMWARE_BACKUP   0x200
6579 /* enum: Expansion ROM partition */
6580 #define NVRAM_PARTITION_TYPE_EXPANSION_ROM        0x300
6581 /* enum: Static configuration TLV partition */
6582 #define NVRAM_PARTITION_TYPE_STATIC_CONFIG        0x400
6583 /* enum: Dynamic configuration TLV partition */
6584 #define NVRAM_PARTITION_TYPE_DYNAMIC_CONFIG       0x500
6585 /* enum: Expansion ROM configuration data for port 0 */
6586 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT0  0x600
6587 /* enum: Synonym for EXPROM_CONFIG_PORT0 as used in pmap files */
6588 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG        0x600
6589 /* enum: Expansion ROM configuration data for port 1 */
6590 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT1  0x601
6591 /* enum: Expansion ROM configuration data for port 2 */
6592 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT2  0x602
6593 /* enum: Expansion ROM configuration data for port 3 */
6594 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT3  0x603
6595 /* enum: Non-volatile log output partition */
6596 #define NVRAM_PARTITION_TYPE_LOG                  0x700
6597 /* enum: Non-volatile log output of second core on dual-core device */
6598 #define NVRAM_PARTITION_TYPE_LOG_SLAVE            0x701
6599 /* enum: Device state dump output partition */
6600 #define NVRAM_PARTITION_TYPE_DUMP                 0x800
6601 /* enum: Application license key storage partition */
6602 #define NVRAM_PARTITION_TYPE_LICENSE              0x900
6603 /* enum: Start of range used for PHY partitions (low 8 bits are the PHY ID) */
6604 #define NVRAM_PARTITION_TYPE_PHY_MIN              0xa00
6605 /* enum: End of range used for PHY partitions (low 8 bits are the PHY ID) */
6606 #define NVRAM_PARTITION_TYPE_PHY_MAX              0xaff
6607 /* enum: Primary FPGA partition */
6608 #define NVRAM_PARTITION_TYPE_FPGA                 0xb00
6609 /* enum: Secondary FPGA partition */
6610 #define NVRAM_PARTITION_TYPE_FPGA_BACKUP          0xb01
6611 /* enum: FC firmware partition */
6612 #define NVRAM_PARTITION_TYPE_FC_FIRMWARE          0xb02
6613 /* enum: FC License partition */
6614 #define NVRAM_PARTITION_TYPE_FC_LICENSE           0xb03
6615 /* enum: Non-volatile log output partition for FC */
6616 #define NVRAM_PARTITION_TYPE_FC_LOG               0xb04
6617 /* enum: MUM firmware partition */
6618 #define NVRAM_PARTITION_TYPE_MUM_FIRMWARE         0xc00
6619 /* enum: SUC firmware partition (this is intentionally an alias of
6620  * MUM_FIRMWARE)
6621  */
6622 #define NVRAM_PARTITION_TYPE_SUC_FIRMWARE         0xc00
6623 /* enum: MUM Non-volatile log output partition. */
6624 #define NVRAM_PARTITION_TYPE_MUM_LOG              0xc01
6625 /* enum: MUM Application table partition. */
6626 #define NVRAM_PARTITION_TYPE_MUM_APPTABLE         0xc02
6627 /* enum: MUM boot rom partition. */
6628 #define NVRAM_PARTITION_TYPE_MUM_BOOT_ROM         0xc03
6629 /* enum: MUM production signatures & calibration rom partition. */
6630 #define NVRAM_PARTITION_TYPE_MUM_PROD_ROM         0xc04
6631 /* enum: MUM user signatures & calibration rom partition. */
6632 #define NVRAM_PARTITION_TYPE_MUM_USER_ROM         0xc05
6633 /* enum: MUM fuses and lockbits partition. */
6634 #define NVRAM_PARTITION_TYPE_MUM_FUSELOCK         0xc06
6635 /* enum: UEFI expansion ROM if separate from PXE */
6636 #define NVRAM_PARTITION_TYPE_EXPANSION_UEFI       0xd00
6637 /* enum: Used by the expansion ROM for logging */
6638 #define NVRAM_PARTITION_TYPE_PXE_LOG              0x1000
6639 /* enum: Used for XIP code of shmbooted images */
6640 #define NVRAM_PARTITION_TYPE_XIP_SCRATCH          0x1100
6641 /* enum: Spare partition 2 */
6642 #define NVRAM_PARTITION_TYPE_SPARE_2              0x1200
6643 /* enum: Manufacturing partition. Used during manufacture to pass information
6644  * between XJTAG and Manftest.
6645  */
6646 #define NVRAM_PARTITION_TYPE_MANUFACTURING        0x1300
6647 /* enum: Spare partition 4 */
6648 #define NVRAM_PARTITION_TYPE_SPARE_4              0x1400
6649 /* enum: Spare partition 5 */
6650 #define NVRAM_PARTITION_TYPE_SPARE_5              0x1500
6651 /* enum: Partition for reporting MC status. See mc_flash_layout.h
6652  * medford_mc_status_hdr_t for layout on Medford.
6653  */
6654 #define NVRAM_PARTITION_TYPE_STATUS               0x1600
6655 /* enum: Spare partition 13 */
6656 #define NVRAM_PARTITION_TYPE_SPARE_13              0x1700
6657 /* enum: Spare partition 14 */
6658 #define NVRAM_PARTITION_TYPE_SPARE_14              0x1800
6659 /* enum: Spare partition 15 */
6660 #define NVRAM_PARTITION_TYPE_SPARE_15              0x1900
6661 /* enum: Spare partition 16 */
6662 #define NVRAM_PARTITION_TYPE_SPARE_16              0x1a00
6663 /* enum: Factory defaults for dynamic configuration */
6664 #define NVRAM_PARTITION_TYPE_DYNCONFIG_DEFAULTS    0x1b00
6665 /* enum: Factory defaults for expansion ROM configuration */
6666 #define NVRAM_PARTITION_TYPE_ROMCONFIG_DEFAULTS    0x1c00
6667 /* enum: Start of reserved value range (firmware may use for any purpose) */
6668 #define NVRAM_PARTITION_TYPE_RESERVED_VALUES_MIN  0xff00
6669 /* enum: End of reserved value range (firmware may use for any purpose) */
6670 #define NVRAM_PARTITION_TYPE_RESERVED_VALUES_MAX  0xfffd
6671 /* enum: Recovery partition map (provided if real map is missing or corrupt) */
6672 #define NVRAM_PARTITION_TYPE_RECOVERY_MAP         0xfffe
6673 /* enum: Partition map (real map as stored in flash) */
6674 #define NVRAM_PARTITION_TYPE_PARTITION_MAP        0xffff
6675 #define NVRAM_PARTITION_TYPE_ID_LBN 0
6676 #define NVRAM_PARTITION_TYPE_ID_WIDTH 16
6677
6678 /* LICENSED_APP_ID structuredef */
6679 #define LICENSED_APP_ID_LEN 4
6680 #define LICENSED_APP_ID_ID_OFST 0
6681 #define LICENSED_APP_ID_ID_LEN 4
6682 /* enum: OpenOnload */
6683 #define LICENSED_APP_ID_ONLOAD                  0x1
6684 /* enum: PTP timestamping */
6685 #define LICENSED_APP_ID_PTP                     0x2
6686 /* enum: SolarCapture Pro */
6687 #define LICENSED_APP_ID_SOLARCAPTURE_PRO        0x4
6688 /* enum: SolarSecure filter engine */
6689 #define LICENSED_APP_ID_SOLARSECURE             0x8
6690 /* enum: Performance monitor */
6691 #define LICENSED_APP_ID_PERF_MONITOR            0x10
6692 /* enum: SolarCapture Live */
6693 #define LICENSED_APP_ID_SOLARCAPTURE_LIVE       0x20
6694 /* enum: Capture SolarSystem */
6695 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM     0x40
6696 /* enum: Network Access Control */
6697 #define LICENSED_APP_ID_NETWORK_ACCESS_CONTROL  0x80
6698 /* enum: TCP Direct */
6699 #define LICENSED_APP_ID_TCP_DIRECT              0x100
6700 /* enum: Low Latency */
6701 #define LICENSED_APP_ID_LOW_LATENCY             0x200
6702 /* enum: SolarCapture Tap */
6703 #define LICENSED_APP_ID_SOLARCAPTURE_TAP        0x400
6704 /* enum: Capture SolarSystem 40G */
6705 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM_40G 0x800
6706 /* enum: Capture SolarSystem 1G */
6707 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM_1G  0x1000
6708 /* enum: ScaleOut Onload */
6709 #define LICENSED_APP_ID_SCALEOUT_ONLOAD         0x2000
6710 /* enum: SCS Network Analytics Dashboard */
6711 #define LICENSED_APP_ID_DSHBRD                  0x4000
6712 /* enum: SolarCapture Trading Analytics */
6713 #define LICENSED_APP_ID_SCATRD                  0x8000
6714 #define LICENSED_APP_ID_ID_LBN 0
6715 #define LICENSED_APP_ID_ID_WIDTH 32
6716
6717 /* LICENSED_FEATURES structuredef */
6718 #define LICENSED_FEATURES_LEN 8
6719 /* Bitmask of licensed firmware features */
6720 #define LICENSED_FEATURES_MASK_OFST 0
6721 #define LICENSED_FEATURES_MASK_LEN 8
6722 #define LICENSED_FEATURES_MASK_LO_OFST 0
6723 #define LICENSED_FEATURES_MASK_HI_OFST 4
6724 #define LICENSED_FEATURES_RX_CUT_THROUGH_LBN 0
6725 #define LICENSED_FEATURES_RX_CUT_THROUGH_WIDTH 1
6726 #define LICENSED_FEATURES_PIO_LBN 1
6727 #define LICENSED_FEATURES_PIO_WIDTH 1
6728 #define LICENSED_FEATURES_EVQ_TIMER_LBN 2
6729 #define LICENSED_FEATURES_EVQ_TIMER_WIDTH 1
6730 #define LICENSED_FEATURES_CLOCK_LBN 3
6731 #define LICENSED_FEATURES_CLOCK_WIDTH 1
6732 #define LICENSED_FEATURES_RX_TIMESTAMPS_LBN 4
6733 #define LICENSED_FEATURES_RX_TIMESTAMPS_WIDTH 1
6734 #define LICENSED_FEATURES_TX_TIMESTAMPS_LBN 5
6735 #define LICENSED_FEATURES_TX_TIMESTAMPS_WIDTH 1
6736 #define LICENSED_FEATURES_RX_SNIFF_LBN 6
6737 #define LICENSED_FEATURES_RX_SNIFF_WIDTH 1
6738 #define LICENSED_FEATURES_TX_SNIFF_LBN 7
6739 #define LICENSED_FEATURES_TX_SNIFF_WIDTH 1
6740 #define LICENSED_FEATURES_PROXY_FILTER_OPS_LBN 8
6741 #define LICENSED_FEATURES_PROXY_FILTER_OPS_WIDTH 1
6742 #define LICENSED_FEATURES_EVENT_CUT_THROUGH_LBN 9
6743 #define LICENSED_FEATURES_EVENT_CUT_THROUGH_WIDTH 1
6744 #define LICENSED_FEATURES_MASK_LBN 0
6745 #define LICENSED_FEATURES_MASK_WIDTH 64
6746
6747 /* LICENSED_V3_APPS structuredef */
6748 #define LICENSED_V3_APPS_LEN 8
6749 /* Bitmask of licensed applications */
6750 #define LICENSED_V3_APPS_MASK_OFST 0
6751 #define LICENSED_V3_APPS_MASK_LEN 8
6752 #define LICENSED_V3_APPS_MASK_LO_OFST 0
6753 #define LICENSED_V3_APPS_MASK_HI_OFST 4
6754 #define LICENSED_V3_APPS_ONLOAD_LBN 0
6755 #define LICENSED_V3_APPS_ONLOAD_WIDTH 1
6756 #define LICENSED_V3_APPS_PTP_LBN 1
6757 #define LICENSED_V3_APPS_PTP_WIDTH 1
6758 #define LICENSED_V3_APPS_SOLARCAPTURE_PRO_LBN 2
6759 #define LICENSED_V3_APPS_SOLARCAPTURE_PRO_WIDTH 1
6760 #define LICENSED_V3_APPS_SOLARSECURE_LBN 3
6761 #define LICENSED_V3_APPS_SOLARSECURE_WIDTH 1
6762 #define LICENSED_V3_APPS_PERF_MONITOR_LBN 4
6763 #define LICENSED_V3_APPS_PERF_MONITOR_WIDTH 1
6764 #define LICENSED_V3_APPS_SOLARCAPTURE_LIVE_LBN 5
6765 #define LICENSED_V3_APPS_SOLARCAPTURE_LIVE_WIDTH 1
6766 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_LBN 6
6767 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_WIDTH 1
6768 #define LICENSED_V3_APPS_NETWORK_ACCESS_CONTROL_LBN 7
6769 #define LICENSED_V3_APPS_NETWORK_ACCESS_CONTROL_WIDTH 1
6770 #define LICENSED_V3_APPS_TCP_DIRECT_LBN 8
6771 #define LICENSED_V3_APPS_TCP_DIRECT_WIDTH 1
6772 #define LICENSED_V3_APPS_LOW_LATENCY_LBN 9
6773 #define LICENSED_V3_APPS_LOW_LATENCY_WIDTH 1
6774 #define LICENSED_V3_APPS_SOLARCAPTURE_TAP_LBN 10
6775 #define LICENSED_V3_APPS_SOLARCAPTURE_TAP_WIDTH 1
6776 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_40G_LBN 11
6777 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_40G_WIDTH 1
6778 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_1G_LBN 12
6779 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_1G_WIDTH 1
6780 #define LICENSED_V3_APPS_SCALEOUT_ONLOAD_LBN 13
6781 #define LICENSED_V3_APPS_SCALEOUT_ONLOAD_WIDTH 1
6782 #define LICENSED_V3_APPS_DSHBRD_LBN 14
6783 #define LICENSED_V3_APPS_DSHBRD_WIDTH 1
6784 #define LICENSED_V3_APPS_SCATRD_LBN 15
6785 #define LICENSED_V3_APPS_SCATRD_WIDTH 1
6786 #define LICENSED_V3_APPS_MASK_LBN 0
6787 #define LICENSED_V3_APPS_MASK_WIDTH 64
6788
6789 /* LICENSED_V3_FEATURES structuredef */
6790 #define LICENSED_V3_FEATURES_LEN 8
6791 /* Bitmask of licensed firmware features */
6792 #define LICENSED_V3_FEATURES_MASK_OFST 0
6793 #define LICENSED_V3_FEATURES_MASK_LEN 8
6794 #define LICENSED_V3_FEATURES_MASK_LO_OFST 0
6795 #define LICENSED_V3_FEATURES_MASK_HI_OFST 4
6796 #define LICENSED_V3_FEATURES_RX_CUT_THROUGH_LBN 0
6797 #define LICENSED_V3_FEATURES_RX_CUT_THROUGH_WIDTH 1
6798 #define LICENSED_V3_FEATURES_PIO_LBN 1
6799 #define LICENSED_V3_FEATURES_PIO_WIDTH 1
6800 #define LICENSED_V3_FEATURES_EVQ_TIMER_LBN 2
6801 #define LICENSED_V3_FEATURES_EVQ_TIMER_WIDTH 1
6802 #define LICENSED_V3_FEATURES_CLOCK_LBN 3
6803 #define LICENSED_V3_FEATURES_CLOCK_WIDTH 1
6804 #define LICENSED_V3_FEATURES_RX_TIMESTAMPS_LBN 4
6805 #define LICENSED_V3_FEATURES_RX_TIMESTAMPS_WIDTH 1
6806 #define LICENSED_V3_FEATURES_TX_TIMESTAMPS_LBN 5
6807 #define LICENSED_V3_FEATURES_TX_TIMESTAMPS_WIDTH 1
6808 #define LICENSED_V3_FEATURES_RX_SNIFF_LBN 6
6809 #define LICENSED_V3_FEATURES_RX_SNIFF_WIDTH 1
6810 #define LICENSED_V3_FEATURES_TX_SNIFF_LBN 7
6811 #define LICENSED_V3_FEATURES_TX_SNIFF_WIDTH 1
6812 #define LICENSED_V3_FEATURES_PROXY_FILTER_OPS_LBN 8
6813 #define LICENSED_V3_FEATURES_PROXY_FILTER_OPS_WIDTH 1
6814 #define LICENSED_V3_FEATURES_EVENT_CUT_THROUGH_LBN 9
6815 #define LICENSED_V3_FEATURES_EVENT_CUT_THROUGH_WIDTH 1
6816 #define LICENSED_V3_FEATURES_MASK_LBN 0
6817 #define LICENSED_V3_FEATURES_MASK_WIDTH 64
6818
6819 /* TX_TIMESTAMP_EVENT structuredef */
6820 #define TX_TIMESTAMP_EVENT_LEN 6
6821 /* lower 16 bits of timestamp data */
6822 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_OFST 0
6823 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_LEN 2
6824 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_LBN 0
6825 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_WIDTH 16
6826 /* Type of TX event, ordinary TX completion, low or high part of TX timestamp
6827  */
6828 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_OFST 3
6829 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_LEN 1
6830 /* enum: This is a TX completion event, not a timestamp */
6831 #define TX_TIMESTAMP_EVENT_TX_EV_COMPLETION  0x0
6832 /* enum: This is a TX completion event for a CTPIO transmit. The event format
6833  * is the same as for TX_EV_COMPLETION.
6834  */
6835 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_COMPLETION  0x11
6836 /* enum: This is the low part of a TX timestamp for a CTPIO transmission. The
6837  * event format is the same as for TX_EV_TSTAMP_LO
6838  */
6839 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_TS_LO  0x12
6840 /* enum: This is the high part of a TX timestamp for a CTPIO transmission. The
6841  * event format is the same as for TX_EV_TSTAMP_HI
6842  */
6843 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_TS_HI  0x13
6844 /* enum: This is the low part of a TX timestamp event */
6845 #define TX_TIMESTAMP_EVENT_TX_EV_TSTAMP_LO  0x51
6846 /* enum: This is the high part of a TX timestamp event */
6847 #define TX_TIMESTAMP_EVENT_TX_EV_TSTAMP_HI  0x52
6848 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_LBN 24
6849 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_WIDTH 8
6850 /* upper 16 bits of timestamp data */
6851 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_OFST 4
6852 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_LEN 2
6853 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_LBN 32
6854 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_WIDTH 16
6855
6856 /* RSS_MODE structuredef */
6857 #define RSS_MODE_LEN 1
6858 /* The RSS mode for a particular packet type is a value from 0 - 15 which can
6859  * be considered as 4 bits selecting which fields are included in the hash. (A
6860  * value 0 effectively disables RSS spreading for the packet type.) The YAML
6861  * generation tools require this structure to be a whole number of bytes wide,
6862  * but only 4 bits are relevant.
6863  */
6864 #define RSS_MODE_HASH_SELECTOR_OFST 0
6865 #define RSS_MODE_HASH_SELECTOR_LEN 1
6866 #define RSS_MODE_HASH_SRC_ADDR_LBN 0
6867 #define RSS_MODE_HASH_SRC_ADDR_WIDTH 1
6868 #define RSS_MODE_HASH_DST_ADDR_LBN 1
6869 #define RSS_MODE_HASH_DST_ADDR_WIDTH 1
6870 #define RSS_MODE_HASH_SRC_PORT_LBN 2
6871 #define RSS_MODE_HASH_SRC_PORT_WIDTH 1
6872 #define RSS_MODE_HASH_DST_PORT_LBN 3
6873 #define RSS_MODE_HASH_DST_PORT_WIDTH 1
6874 #define RSS_MODE_HASH_SELECTOR_LBN 0
6875 #define RSS_MODE_HASH_SELECTOR_WIDTH 8
6876
6877 /* CTPIO_STATS_MAP structuredef */
6878 #define CTPIO_STATS_MAP_LEN 4
6879 /* The (function relative) VI number */
6880 #define CTPIO_STATS_MAP_VI_OFST 0
6881 #define CTPIO_STATS_MAP_VI_LEN 2
6882 #define CTPIO_STATS_MAP_VI_LBN 0
6883 #define CTPIO_STATS_MAP_VI_WIDTH 16
6884 /* The target bucket for the VI */
6885 #define CTPIO_STATS_MAP_BUCKET_OFST 2
6886 #define CTPIO_STATS_MAP_BUCKET_LEN 2
6887 #define CTPIO_STATS_MAP_BUCKET_LBN 16
6888 #define CTPIO_STATS_MAP_BUCKET_WIDTH 16
6889
6890
6891 /***********************************/
6892 /* MC_CMD_READ_REGS
6893  * Get a dump of the MCPU registers
6894  */
6895 #define MC_CMD_READ_REGS 0x50
6896 #undef  MC_CMD_0x50_PRIVILEGE_CTG
6897
6898 #define MC_CMD_0x50_PRIVILEGE_CTG SRIOV_CTG_INSECURE
6899
6900 /* MC_CMD_READ_REGS_IN msgrequest */
6901 #define MC_CMD_READ_REGS_IN_LEN 0
6902
6903 /* MC_CMD_READ_REGS_OUT msgresponse */
6904 #define MC_CMD_READ_REGS_OUT_LEN 308
6905 /* Whether the corresponding register entry contains a valid value */
6906 #define MC_CMD_READ_REGS_OUT_MASK_OFST 0
6907 #define MC_CMD_READ_REGS_OUT_MASK_LEN 16
6908 /* Same order as MIPS GDB (r0-r31, sr, lo, hi, bad, cause, 32 x float, fsr,
6909  * fir, fp)
6910  */
6911 #define MC_CMD_READ_REGS_OUT_REGS_OFST 16
6912 #define MC_CMD_READ_REGS_OUT_REGS_LEN 4
6913 #define MC_CMD_READ_REGS_OUT_REGS_NUM 73
6914
6915
6916 /***********************************/
6917 /* MC_CMD_INIT_EVQ
6918  * Set up an event queue according to the supplied parameters. The IN arguments
6919  * end with an address for each 4k of host memory required to back the EVQ.
6920  */
6921 #define MC_CMD_INIT_EVQ 0x80
6922 #undef  MC_CMD_0x80_PRIVILEGE_CTG
6923
6924 #define MC_CMD_0x80_PRIVILEGE_CTG SRIOV_CTG_GENERAL
6925
6926 /* MC_CMD_INIT_EVQ_IN msgrequest */
6927 #define MC_CMD_INIT_EVQ_IN_LENMIN 44
6928 #define MC_CMD_INIT_EVQ_IN_LENMAX 548
6929 #define MC_CMD_INIT_EVQ_IN_LEN(num) (36+8*(num))
6930 /* Size, in entries */
6931 #define MC_CMD_INIT_EVQ_IN_SIZE_OFST 0
6932 #define MC_CMD_INIT_EVQ_IN_SIZE_LEN 4
6933 /* Desired instance. Must be set to a specific instance, which is a function
6934  * local queue index.
6935  */
6936 #define MC_CMD_INIT_EVQ_IN_INSTANCE_OFST 4
6937 #define MC_CMD_INIT_EVQ_IN_INSTANCE_LEN 4
6938 /* The initial timer value. The load value is ignored if the timer mode is DIS.
6939  */
6940 #define MC_CMD_INIT_EVQ_IN_TMR_LOAD_OFST 8
6941 #define MC_CMD_INIT_EVQ_IN_TMR_LOAD_LEN 4
6942 /* The reload value is ignored in one-shot modes */
6943 #define MC_CMD_INIT_EVQ_IN_TMR_RELOAD_OFST 12
6944 #define MC_CMD_INIT_EVQ_IN_TMR_RELOAD_LEN 4
6945 /* tbd */
6946 #define MC_CMD_INIT_EVQ_IN_FLAGS_OFST 16
6947 #define MC_CMD_INIT_EVQ_IN_FLAGS_LEN 4
6948 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_LBN 0
6949 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_WIDTH 1
6950 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_LBN 1
6951 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_WIDTH 1
6952 #define MC_CMD_INIT_EVQ_IN_FLAG_INT_ARMD_LBN 2
6953 #define MC_CMD_INIT_EVQ_IN_FLAG_INT_ARMD_WIDTH 1
6954 #define MC_CMD_INIT_EVQ_IN_FLAG_CUT_THRU_LBN 3
6955 #define MC_CMD_INIT_EVQ_IN_FLAG_CUT_THRU_WIDTH 1
6956 #define MC_CMD_INIT_EVQ_IN_FLAG_RX_MERGE_LBN 4
6957 #define MC_CMD_INIT_EVQ_IN_FLAG_RX_MERGE_WIDTH 1
6958 #define MC_CMD_INIT_EVQ_IN_FLAG_TX_MERGE_LBN 5
6959 #define MC_CMD_INIT_EVQ_IN_FLAG_TX_MERGE_WIDTH 1
6960 #define MC_CMD_INIT_EVQ_IN_FLAG_USE_TIMER_LBN 6
6961 #define MC_CMD_INIT_EVQ_IN_FLAG_USE_TIMER_WIDTH 1
6962 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_OFST 20
6963 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_LEN 4
6964 /* enum: Disabled */
6965 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_DIS 0x0
6966 /* enum: Immediate */
6967 #define MC_CMD_INIT_EVQ_IN_TMR_IMMED_START 0x1
6968 /* enum: Triggered */
6969 #define MC_CMD_INIT_EVQ_IN_TMR_TRIG_START 0x2
6970 /* enum: Hold-off */
6971 #define MC_CMD_INIT_EVQ_IN_TMR_INT_HLDOFF 0x3
6972 /* Target EVQ for wakeups if in wakeup mode. */
6973 #define MC_CMD_INIT_EVQ_IN_TARGET_EVQ_OFST 24
6974 #define MC_CMD_INIT_EVQ_IN_TARGET_EVQ_LEN 4
6975 /* Target interrupt if in interrupting mode (note union with target EVQ). Use
6976  * MC_CMD_RESOURCE_INSTANCE_ANY unless a specific one required for test
6977  * purposes.
6978  */
6979 #define MC_CMD_INIT_EVQ_IN_IRQ_NUM_OFST 24
6980 #define MC_CMD_INIT_EVQ_IN_IRQ_NUM_LEN 4
6981 /* Event Counter Mode. */
6982 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_OFST 28
6983 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_LEN 4
6984 /* enum: Disabled */
6985 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_DIS 0x0
6986 /* enum: Disabled */
6987 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_RX 0x1
6988 /* enum: Disabled */
6989 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_TX 0x2
6990 /* enum: Disabled */
6991 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_RXTX 0x3
6992 /* Event queue packet count threshold. */
6993 #define MC_CMD_INIT_EVQ_IN_COUNT_THRSHLD_OFST 32
6994 #define MC_CMD_INIT_EVQ_IN_COUNT_THRSHLD_LEN 4
6995 /* 64-bit address of 4k of 4k-aligned host memory buffer */
6996 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_OFST 36
6997 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LEN 8
6998 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LO_OFST 36
6999 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_HI_OFST 40
7000 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MINNUM 1
7001 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MAXNUM 64
7002
7003 /* MC_CMD_INIT_EVQ_OUT msgresponse */
7004 #define MC_CMD_INIT_EVQ_OUT_LEN 4
7005 /* Only valid if INTRFLAG was true */
7006 #define MC_CMD_INIT_EVQ_OUT_IRQ_OFST 0
7007 #define MC_CMD_INIT_EVQ_OUT_IRQ_LEN 4
7008
7009 /* MC_CMD_INIT_EVQ_V2_IN msgrequest */
7010 #define MC_CMD_INIT_EVQ_V2_IN_LENMIN 44
7011 #define MC_CMD_INIT_EVQ_V2_IN_LENMAX 548
7012 #define MC_CMD_INIT_EVQ_V2_IN_LEN(num) (36+8*(num))
7013 /* Size, in entries */
7014 #define MC_CMD_INIT_EVQ_V2_IN_SIZE_OFST 0
7015 #define MC_CMD_INIT_EVQ_V2_IN_SIZE_LEN 4
7016 /* Desired instance. Must be set to a specific instance, which is a function
7017  * local queue index.
7018  */
7019 #define MC_CMD_INIT_EVQ_V2_IN_INSTANCE_OFST 4
7020 #define MC_CMD_INIT_EVQ_V2_IN_INSTANCE_LEN 4
7021 /* The initial timer value. The load value is ignored if the timer mode is DIS.
7022  */
7023 #define MC_CMD_INIT_EVQ_V2_IN_TMR_LOAD_OFST 8
7024 #define MC_CMD_INIT_EVQ_V2_IN_TMR_LOAD_LEN 4
7025 /* The reload value is ignored in one-shot modes */
7026 #define MC_CMD_INIT_EVQ_V2_IN_TMR_RELOAD_OFST 12
7027 #define MC_CMD_INIT_EVQ_V2_IN_TMR_RELOAD_LEN 4
7028 /* tbd */
7029 #define MC_CMD_INIT_EVQ_V2_IN_FLAGS_OFST 16
7030 #define MC_CMD_INIT_EVQ_V2_IN_FLAGS_LEN 4
7031 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INTERRUPTING_LBN 0
7032 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INTERRUPTING_WIDTH 1
7033 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RPTR_DOS_LBN 1
7034 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RPTR_DOS_WIDTH 1
7035 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INT_ARMD_LBN 2
7036 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INT_ARMD_WIDTH 1
7037 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_CUT_THRU_LBN 3
7038 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_CUT_THRU_WIDTH 1
7039 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RX_MERGE_LBN 4
7040 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RX_MERGE_WIDTH 1
7041 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TX_MERGE_LBN 5
7042 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TX_MERGE_WIDTH 1
7043 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_USE_TIMER_LBN 6
7044 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_USE_TIMER_WIDTH 1
7045 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_LBN 7
7046 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_WIDTH 4
7047 /* enum: All initialisation flags specified by host. */
7048 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_MANUAL 0x0
7049 /* enum: MEDFORD only. Certain initialisation flags specified by host may be
7050  * over-ridden by firmware based on licenses and firmware variant in order to
7051  * provide the lowest latency achievable. See
7052  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
7053  */
7054 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_LOW_LATENCY 0x1
7055 /* enum: MEDFORD only. Certain initialisation flags specified by host may be
7056  * over-ridden by firmware based on licenses and firmware variant in order to
7057  * provide the best throughput achievable. See
7058  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
7059  */
7060 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_THROUGHPUT 0x2
7061 /* enum: MEDFORD only. Certain initialisation flags may be over-ridden by
7062  * firmware based on licenses and firmware variant. See
7063  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
7064  */
7065 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_AUTO 0x3
7066 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_OFST 20
7067 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_LEN 4
7068 /* enum: Disabled */
7069 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_DIS 0x0
7070 /* enum: Immediate */
7071 #define MC_CMD_INIT_EVQ_V2_IN_TMR_IMMED_START 0x1
7072 /* enum: Triggered */
7073 #define MC_CMD_INIT_EVQ_V2_IN_TMR_TRIG_START 0x2
7074 /* enum: Hold-off */
7075 #define MC_CMD_INIT_EVQ_V2_IN_TMR_INT_HLDOFF 0x3
7076 /* Target EVQ for wakeups if in wakeup mode. */
7077 #define MC_CMD_INIT_EVQ_V2_IN_TARGET_EVQ_OFST 24
7078 #define MC_CMD_INIT_EVQ_V2_IN_TARGET_EVQ_LEN 4
7079 /* Target interrupt if in interrupting mode (note union with target EVQ). Use
7080  * MC_CMD_RESOURCE_INSTANCE_ANY unless a specific one required for test
7081  * purposes.
7082  */
7083 #define MC_CMD_INIT_EVQ_V2_IN_IRQ_NUM_OFST 24
7084 #define MC_CMD_INIT_EVQ_V2_IN_IRQ_NUM_LEN 4
7085 /* Event Counter Mode. */
7086 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_OFST 28
7087 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_LEN 4
7088 /* enum: Disabled */
7089 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_DIS 0x0
7090 /* enum: Disabled */
7091 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_RX 0x1
7092 /* enum: Disabled */
7093 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_TX 0x2
7094 /* enum: Disabled */
7095 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_RXTX 0x3
7096 /* Event queue packet count threshold. */
7097 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_THRSHLD_OFST 32
7098 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_THRSHLD_LEN 4
7099 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7100 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_OFST 36
7101 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LEN 8
7102 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LO_OFST 36
7103 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_HI_OFST 40
7104 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MINNUM 1
7105 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MAXNUM 64
7106
7107 /* MC_CMD_INIT_EVQ_V2_OUT msgresponse */
7108 #define MC_CMD_INIT_EVQ_V2_OUT_LEN 8
7109 /* Only valid if INTRFLAG was true */
7110 #define MC_CMD_INIT_EVQ_V2_OUT_IRQ_OFST 0
7111 #define MC_CMD_INIT_EVQ_V2_OUT_IRQ_LEN 4
7112 /* Actual configuration applied on the card */
7113 #define MC_CMD_INIT_EVQ_V2_OUT_FLAGS_OFST 4
7114 #define MC_CMD_INIT_EVQ_V2_OUT_FLAGS_LEN 4
7115 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_CUT_THRU_LBN 0
7116 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_CUT_THRU_WIDTH 1
7117 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RX_MERGE_LBN 1
7118 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RX_MERGE_WIDTH 1
7119 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_TX_MERGE_LBN 2
7120 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_TX_MERGE_WIDTH 1
7121 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RXQ_FORCE_EV_MERGING_LBN 3
7122 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RXQ_FORCE_EV_MERGING_WIDTH 1
7123
7124 /* QUEUE_CRC_MODE structuredef */
7125 #define QUEUE_CRC_MODE_LEN 1
7126 #define QUEUE_CRC_MODE_MODE_LBN 0
7127 #define QUEUE_CRC_MODE_MODE_WIDTH 4
7128 /* enum: No CRC. */
7129 #define QUEUE_CRC_MODE_NONE  0x0
7130 /* enum: CRC Fiber channel over ethernet. */
7131 #define QUEUE_CRC_MODE_FCOE  0x1
7132 /* enum: CRC (digest) iSCSI header only. */
7133 #define QUEUE_CRC_MODE_ISCSI_HDR  0x2
7134 /* enum: CRC (digest) iSCSI header and payload. */
7135 #define QUEUE_CRC_MODE_ISCSI  0x3
7136 /* enum: CRC Fiber channel over IP over ethernet. */
7137 #define QUEUE_CRC_MODE_FCOIPOE  0x4
7138 /* enum: CRC MPA. */
7139 #define QUEUE_CRC_MODE_MPA  0x5
7140 #define QUEUE_CRC_MODE_SPARE_LBN 4
7141 #define QUEUE_CRC_MODE_SPARE_WIDTH 4
7142
7143
7144 /***********************************/
7145 /* MC_CMD_INIT_RXQ
7146  * set up a receive queue according to the supplied parameters. The IN
7147  * arguments end with an address for each 4k of host memory required to back
7148  * the RXQ.
7149  */
7150 #define MC_CMD_INIT_RXQ 0x81
7151 #undef  MC_CMD_0x81_PRIVILEGE_CTG
7152
7153 #define MC_CMD_0x81_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7154
7155 /* MC_CMD_INIT_RXQ_IN msgrequest: Legacy RXQ_INIT request. Use extended version
7156  * in new code.
7157  */
7158 #define MC_CMD_INIT_RXQ_IN_LENMIN 36
7159 #define MC_CMD_INIT_RXQ_IN_LENMAX 252
7160 #define MC_CMD_INIT_RXQ_IN_LEN(num) (28+8*(num))
7161 /* Size, in entries */
7162 #define MC_CMD_INIT_RXQ_IN_SIZE_OFST 0
7163 #define MC_CMD_INIT_RXQ_IN_SIZE_LEN 4
7164 /* The EVQ to send events to. This is an index originally specified to INIT_EVQ
7165  */
7166 #define MC_CMD_INIT_RXQ_IN_TARGET_EVQ_OFST 4
7167 #define MC_CMD_INIT_RXQ_IN_TARGET_EVQ_LEN 4
7168 /* The value to put in the event data. Check hardware spec. for valid range. */
7169 #define MC_CMD_INIT_RXQ_IN_LABEL_OFST 8
7170 #define MC_CMD_INIT_RXQ_IN_LABEL_LEN 4
7171 /* Desired instance. Must be set to a specific instance, which is a function
7172  * local queue index.
7173  */
7174 #define MC_CMD_INIT_RXQ_IN_INSTANCE_OFST 12
7175 #define MC_CMD_INIT_RXQ_IN_INSTANCE_LEN 4
7176 /* There will be more flags here. */
7177 #define MC_CMD_INIT_RXQ_IN_FLAGS_OFST 16
7178 #define MC_CMD_INIT_RXQ_IN_FLAGS_LEN 4
7179 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_LBN 0
7180 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_WIDTH 1
7181 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_LBN 1
7182 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_WIDTH 1
7183 #define MC_CMD_INIT_RXQ_IN_FLAG_TIMESTAMP_LBN 2
7184 #define MC_CMD_INIT_RXQ_IN_FLAG_TIMESTAMP_WIDTH 1
7185 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_LBN 3
7186 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_WIDTH 4
7187 #define MC_CMD_INIT_RXQ_IN_FLAG_CHAIN_LBN 7
7188 #define MC_CMD_INIT_RXQ_IN_FLAG_CHAIN_WIDTH 1
7189 #define MC_CMD_INIT_RXQ_IN_FLAG_PREFIX_LBN 8
7190 #define MC_CMD_INIT_RXQ_IN_FLAG_PREFIX_WIDTH 1
7191 #define MC_CMD_INIT_RXQ_IN_FLAG_DISABLE_SCATTER_LBN 9
7192 #define MC_CMD_INIT_RXQ_IN_FLAG_DISABLE_SCATTER_WIDTH 1
7193 #define MC_CMD_INIT_RXQ_IN_UNUSED_LBN 10
7194 #define MC_CMD_INIT_RXQ_IN_UNUSED_WIDTH 1
7195 /* Owner ID to use if in buffer mode (zero if physical) */
7196 #define MC_CMD_INIT_RXQ_IN_OWNER_ID_OFST 20
7197 #define MC_CMD_INIT_RXQ_IN_OWNER_ID_LEN 4
7198 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7199 #define MC_CMD_INIT_RXQ_IN_PORT_ID_OFST 24
7200 #define MC_CMD_INIT_RXQ_IN_PORT_ID_LEN 4
7201 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7202 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_OFST 28
7203 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LEN 8
7204 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LO_OFST 28
7205 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_HI_OFST 32
7206 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MINNUM 1
7207 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MAXNUM 28
7208
7209 /* MC_CMD_INIT_RXQ_EXT_IN msgrequest: Extended RXQ_INIT with additional mode
7210  * flags
7211  */
7212 #define MC_CMD_INIT_RXQ_EXT_IN_LEN 544
7213 /* Size, in entries */
7214 #define MC_CMD_INIT_RXQ_EXT_IN_SIZE_OFST 0
7215 #define MC_CMD_INIT_RXQ_EXT_IN_SIZE_LEN 4
7216 /* The EVQ to send events to. This is an index originally specified to
7217  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
7218  */
7219 #define MC_CMD_INIT_RXQ_EXT_IN_TARGET_EVQ_OFST 4
7220 #define MC_CMD_INIT_RXQ_EXT_IN_TARGET_EVQ_LEN 4
7221 /* The value to put in the event data. Check hardware spec. for valid range.
7222  * This field is ignored if DMA_MODE == EQUAL_STRIDE_PACKED_STREAM or DMA_MODE
7223  * == PACKED_STREAM.
7224  */
7225 #define MC_CMD_INIT_RXQ_EXT_IN_LABEL_OFST 8
7226 #define MC_CMD_INIT_RXQ_EXT_IN_LABEL_LEN 4
7227 /* Desired instance. Must be set to a specific instance, which is a function
7228  * local queue index.
7229  */
7230 #define MC_CMD_INIT_RXQ_EXT_IN_INSTANCE_OFST 12
7231 #define MC_CMD_INIT_RXQ_EXT_IN_INSTANCE_LEN 4
7232 /* There will be more flags here. */
7233 #define MC_CMD_INIT_RXQ_EXT_IN_FLAGS_OFST 16
7234 #define MC_CMD_INIT_RXQ_EXT_IN_FLAGS_LEN 4
7235 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_BUFF_MODE_LBN 0
7236 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_BUFF_MODE_WIDTH 1
7237 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_HDR_SPLIT_LBN 1
7238 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_HDR_SPLIT_WIDTH 1
7239 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_TIMESTAMP_LBN 2
7240 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_TIMESTAMP_WIDTH 1
7241 #define MC_CMD_INIT_RXQ_EXT_IN_CRC_MODE_LBN 3
7242 #define MC_CMD_INIT_RXQ_EXT_IN_CRC_MODE_WIDTH 4
7243 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_CHAIN_LBN 7
7244 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_CHAIN_WIDTH 1
7245 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_PREFIX_LBN 8
7246 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_PREFIX_WIDTH 1
7247 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_DISABLE_SCATTER_LBN 9
7248 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_DISABLE_SCATTER_WIDTH 1
7249 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_MODE_LBN 10
7250 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_MODE_WIDTH 4
7251 /* enum: One packet per descriptor (for normal networking) */
7252 #define MC_CMD_INIT_RXQ_EXT_IN_SINGLE_PACKET  0x0
7253 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
7254 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM  0x1
7255 /* enum: Pack multiple packets into large descriptors using the format designed
7256  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
7257  * multiple fixed-size packet buffers within each bucket. For a full
7258  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
7259  * firmware.
7260  */
7261 #define MC_CMD_INIT_RXQ_EXT_IN_EQUAL_STRIDE_PACKED_STREAM  0x2
7262 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_SNAPSHOT_MODE_LBN 14
7263 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
7264 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
7265 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
7266 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_1M  0x0 /* enum */
7267 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_512K  0x1 /* enum */
7268 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_256K  0x2 /* enum */
7269 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_128K  0x3 /* enum */
7270 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_64K  0x4 /* enum */
7271 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
7272 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
7273 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_FORCE_EV_MERGING_LBN 19
7274 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
7275 /* Owner ID to use if in buffer mode (zero if physical) */
7276 #define MC_CMD_INIT_RXQ_EXT_IN_OWNER_ID_OFST 20
7277 #define MC_CMD_INIT_RXQ_EXT_IN_OWNER_ID_LEN 4
7278 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7279 #define MC_CMD_INIT_RXQ_EXT_IN_PORT_ID_OFST 24
7280 #define MC_CMD_INIT_RXQ_EXT_IN_PORT_ID_LEN 4
7281 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7282 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_OFST 28
7283 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LEN 8
7284 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LO_OFST 28
7285 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_HI_OFST 32
7286 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_NUM 64
7287 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
7288 #define MC_CMD_INIT_RXQ_EXT_IN_SNAPSHOT_LENGTH_OFST 540
7289 #define MC_CMD_INIT_RXQ_EXT_IN_SNAPSHOT_LENGTH_LEN 4
7290
7291 /* MC_CMD_INIT_RXQ_V3_IN msgrequest */
7292 #define MC_CMD_INIT_RXQ_V3_IN_LEN 560
7293 /* Size, in entries */
7294 #define MC_CMD_INIT_RXQ_V3_IN_SIZE_OFST 0
7295 #define MC_CMD_INIT_RXQ_V3_IN_SIZE_LEN 4
7296 /* The EVQ to send events to. This is an index originally specified to
7297  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
7298  */
7299 #define MC_CMD_INIT_RXQ_V3_IN_TARGET_EVQ_OFST 4
7300 #define MC_CMD_INIT_RXQ_V3_IN_TARGET_EVQ_LEN 4
7301 /* The value to put in the event data. Check hardware spec. for valid range.
7302  * This field is ignored if DMA_MODE == EQUAL_STRIDE_PACKED_STREAM or DMA_MODE
7303  * == PACKED_STREAM.
7304  */
7305 #define MC_CMD_INIT_RXQ_V3_IN_LABEL_OFST 8
7306 #define MC_CMD_INIT_RXQ_V3_IN_LABEL_LEN 4
7307 /* Desired instance. Must be set to a specific instance, which is a function
7308  * local queue index.
7309  */
7310 #define MC_CMD_INIT_RXQ_V3_IN_INSTANCE_OFST 12
7311 #define MC_CMD_INIT_RXQ_V3_IN_INSTANCE_LEN 4
7312 /* There will be more flags here. */
7313 #define MC_CMD_INIT_RXQ_V3_IN_FLAGS_OFST 16
7314 #define MC_CMD_INIT_RXQ_V3_IN_FLAGS_LEN 4
7315 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_BUFF_MODE_LBN 0
7316 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_BUFF_MODE_WIDTH 1
7317 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_HDR_SPLIT_LBN 1
7318 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_HDR_SPLIT_WIDTH 1
7319 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_TIMESTAMP_LBN 2
7320 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_TIMESTAMP_WIDTH 1
7321 #define MC_CMD_INIT_RXQ_V3_IN_CRC_MODE_LBN 3
7322 #define MC_CMD_INIT_RXQ_V3_IN_CRC_MODE_WIDTH 4
7323 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_CHAIN_LBN 7
7324 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_CHAIN_WIDTH 1
7325 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_PREFIX_LBN 8
7326 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_PREFIX_WIDTH 1
7327 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_DISABLE_SCATTER_LBN 9
7328 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_DISABLE_SCATTER_WIDTH 1
7329 #define MC_CMD_INIT_RXQ_V3_IN_DMA_MODE_LBN 10
7330 #define MC_CMD_INIT_RXQ_V3_IN_DMA_MODE_WIDTH 4
7331 /* enum: One packet per descriptor (for normal networking) */
7332 #define MC_CMD_INIT_RXQ_V3_IN_SINGLE_PACKET  0x0
7333 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
7334 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM  0x1
7335 /* enum: Pack multiple packets into large descriptors using the format designed
7336  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
7337  * multiple fixed-size packet buffers within each bucket. For a full
7338  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
7339  * firmware.
7340  */
7341 #define MC_CMD_INIT_RXQ_V3_IN_EQUAL_STRIDE_PACKED_STREAM  0x2
7342 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_SNAPSHOT_MODE_LBN 14
7343 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
7344 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
7345 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
7346 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_1M  0x0 /* enum */
7347 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_512K  0x1 /* enum */
7348 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_256K  0x2 /* enum */
7349 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_128K  0x3 /* enum */
7350 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_64K  0x4 /* enum */
7351 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
7352 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
7353 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_FORCE_EV_MERGING_LBN 19
7354 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
7355 /* Owner ID to use if in buffer mode (zero if physical) */
7356 #define MC_CMD_INIT_RXQ_V3_IN_OWNER_ID_OFST 20
7357 #define MC_CMD_INIT_RXQ_V3_IN_OWNER_ID_LEN 4
7358 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7359 #define MC_CMD_INIT_RXQ_V3_IN_PORT_ID_OFST 24
7360 #define MC_CMD_INIT_RXQ_V3_IN_PORT_ID_LEN 4
7361 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7362 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_OFST 28
7363 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LEN 8
7364 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LO_OFST 28
7365 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_HI_OFST 32
7366 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_NUM 64
7367 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
7368 #define MC_CMD_INIT_RXQ_V3_IN_SNAPSHOT_LENGTH_OFST 540
7369 #define MC_CMD_INIT_RXQ_V3_IN_SNAPSHOT_LENGTH_LEN 4
7370 /* The number of packet buffers that will be contained within each
7371  * EQUAL_STRIDE_PACKED_STREAM format bucket supplied by the driver. This field
7372  * is ignored unless DMA_MODE == EQUAL_STRIDE_PACKED_STREAM.
7373  */
7374 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_BUFFERS_PER_BUCKET_OFST 544
7375 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_BUFFERS_PER_BUCKET_LEN 4
7376 /* The length in bytes of the area in each packet buffer that can be written to
7377  * by the adapter. This is used to store the packet prefix and the packet
7378  * payload. This length does not include any end padding added by the driver.
7379  * This field is ignored unless DMA_MODE == EQUAL_STRIDE_PACKED_STREAM.
7380  */
7381 #define MC_CMD_INIT_RXQ_V3_IN_ES_MAX_DMA_LEN_OFST 548
7382 #define MC_CMD_INIT_RXQ_V3_IN_ES_MAX_DMA_LEN_LEN 4
7383 /* The length in bytes of a single packet buffer within a
7384  * EQUAL_STRIDE_PACKED_STREAM format bucket. This field is ignored unless
7385  * DMA_MODE == EQUAL_STRIDE_PACKED_STREAM.
7386  */
7387 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_STRIDE_OFST 552
7388 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_STRIDE_LEN 4
7389 /* The maximum time in nanoseconds that the datapath will be backpressured if
7390  * there are no RX descriptors available. If the timeout is reached and there
7391  * are still no descriptors then the packet will be dropped. A timeout of 0
7392  * means the datapath will never be blocked. This field is ignored unless
7393  * DMA_MODE == EQUAL_STRIDE_PACKED_STREAM.
7394  */
7395 #define MC_CMD_INIT_RXQ_V3_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_OFST 556
7396 #define MC_CMD_INIT_RXQ_V3_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_LEN 4
7397
7398 /* MC_CMD_INIT_RXQ_OUT msgresponse */
7399 #define MC_CMD_INIT_RXQ_OUT_LEN 0
7400
7401 /* MC_CMD_INIT_RXQ_EXT_OUT msgresponse */
7402 #define MC_CMD_INIT_RXQ_EXT_OUT_LEN 0
7403
7404 /* MC_CMD_INIT_RXQ_V3_OUT msgresponse */
7405 #define MC_CMD_INIT_RXQ_V3_OUT_LEN 0
7406
7407
7408 /***********************************/
7409 /* MC_CMD_INIT_TXQ
7410  */
7411 #define MC_CMD_INIT_TXQ 0x82
7412 #undef  MC_CMD_0x82_PRIVILEGE_CTG
7413
7414 #define MC_CMD_0x82_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7415
7416 /* MC_CMD_INIT_TXQ_IN msgrequest: Legacy INIT_TXQ request. Use extended version
7417  * in new code.
7418  */
7419 #define MC_CMD_INIT_TXQ_IN_LENMIN 36
7420 #define MC_CMD_INIT_TXQ_IN_LENMAX 252
7421 #define MC_CMD_INIT_TXQ_IN_LEN(num) (28+8*(num))
7422 /* Size, in entries */
7423 #define MC_CMD_INIT_TXQ_IN_SIZE_OFST 0
7424 #define MC_CMD_INIT_TXQ_IN_SIZE_LEN 4
7425 /* The EVQ to send events to. This is an index originally specified to
7426  * INIT_EVQ.
7427  */
7428 #define MC_CMD_INIT_TXQ_IN_TARGET_EVQ_OFST 4
7429 #define MC_CMD_INIT_TXQ_IN_TARGET_EVQ_LEN 4
7430 /* The value to put in the event data. Check hardware spec. for valid range. */
7431 #define MC_CMD_INIT_TXQ_IN_LABEL_OFST 8
7432 #define MC_CMD_INIT_TXQ_IN_LABEL_LEN 4
7433 /* Desired instance. Must be set to a specific instance, which is a function
7434  * local queue index.
7435  */
7436 #define MC_CMD_INIT_TXQ_IN_INSTANCE_OFST 12
7437 #define MC_CMD_INIT_TXQ_IN_INSTANCE_LEN 4
7438 /* There will be more flags here. */
7439 #define MC_CMD_INIT_TXQ_IN_FLAGS_OFST 16
7440 #define MC_CMD_INIT_TXQ_IN_FLAGS_LEN 4
7441 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_LBN 0
7442 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_WIDTH 1
7443 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_LBN 1
7444 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_WIDTH 1
7445 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_LBN 2
7446 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_WIDTH 1
7447 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_UDP_ONLY_LBN 3
7448 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_UDP_ONLY_WIDTH 1
7449 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_LBN 4
7450 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_WIDTH 4
7451 #define MC_CMD_INIT_TXQ_IN_FLAG_TIMESTAMP_LBN 8
7452 #define MC_CMD_INIT_TXQ_IN_FLAG_TIMESTAMP_WIDTH 1
7453 #define MC_CMD_INIT_TXQ_IN_FLAG_PACER_BYPASS_LBN 9
7454 #define MC_CMD_INIT_TXQ_IN_FLAG_PACER_BYPASS_WIDTH 1
7455 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_IP_CSUM_EN_LBN 10
7456 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_IP_CSUM_EN_WIDTH 1
7457 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_TCP_CSUM_EN_LBN 11
7458 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_TCP_CSUM_EN_WIDTH 1
7459 /* Owner ID to use if in buffer mode (zero if physical) */
7460 #define MC_CMD_INIT_TXQ_IN_OWNER_ID_OFST 20
7461 #define MC_CMD_INIT_TXQ_IN_OWNER_ID_LEN 4
7462 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7463 #define MC_CMD_INIT_TXQ_IN_PORT_ID_OFST 24
7464 #define MC_CMD_INIT_TXQ_IN_PORT_ID_LEN 4
7465 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7466 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_OFST 28
7467 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LEN 8
7468 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LO_OFST 28
7469 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_HI_OFST 32
7470 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MINNUM 1
7471 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MAXNUM 28
7472
7473 /* MC_CMD_INIT_TXQ_EXT_IN msgrequest: Extended INIT_TXQ with additional mode
7474  * flags
7475  */
7476 #define MC_CMD_INIT_TXQ_EXT_IN_LEN 544
7477 /* Size, in entries */
7478 #define MC_CMD_INIT_TXQ_EXT_IN_SIZE_OFST 0
7479 #define MC_CMD_INIT_TXQ_EXT_IN_SIZE_LEN 4
7480 /* The EVQ to send events to. This is an index originally specified to
7481  * INIT_EVQ.
7482  */
7483 #define MC_CMD_INIT_TXQ_EXT_IN_TARGET_EVQ_OFST 4
7484 #define MC_CMD_INIT_TXQ_EXT_IN_TARGET_EVQ_LEN 4
7485 /* The value to put in the event data. Check hardware spec. for valid range. */
7486 #define MC_CMD_INIT_TXQ_EXT_IN_LABEL_OFST 8
7487 #define MC_CMD_INIT_TXQ_EXT_IN_LABEL_LEN 4
7488 /* Desired instance. Must be set to a specific instance, which is a function
7489  * local queue index.
7490  */
7491 #define MC_CMD_INIT_TXQ_EXT_IN_INSTANCE_OFST 12
7492 #define MC_CMD_INIT_TXQ_EXT_IN_INSTANCE_LEN 4
7493 /* There will be more flags here. */
7494 #define MC_CMD_INIT_TXQ_EXT_IN_FLAGS_OFST 16
7495 #define MC_CMD_INIT_TXQ_EXT_IN_FLAGS_LEN 4
7496 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_BUFF_MODE_LBN 0
7497 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_BUFF_MODE_WIDTH 1
7498 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_IP_CSUM_DIS_LBN 1
7499 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_IP_CSUM_DIS_WIDTH 1
7500 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_CSUM_DIS_LBN 2
7501 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_CSUM_DIS_WIDTH 1
7502 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_UDP_ONLY_LBN 3
7503 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_UDP_ONLY_WIDTH 1
7504 #define MC_CMD_INIT_TXQ_EXT_IN_CRC_MODE_LBN 4
7505 #define MC_CMD_INIT_TXQ_EXT_IN_CRC_MODE_WIDTH 4
7506 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TIMESTAMP_LBN 8
7507 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TIMESTAMP_WIDTH 1
7508 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_PACER_BYPASS_LBN 9
7509 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_PACER_BYPASS_WIDTH 1
7510 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_IP_CSUM_EN_LBN 10
7511 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_IP_CSUM_EN_WIDTH 1
7512 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_TCP_CSUM_EN_LBN 11
7513 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_TCP_CSUM_EN_WIDTH 1
7514 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TSOV2_EN_LBN 12
7515 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TSOV2_EN_WIDTH 1
7516 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_LBN 13
7517 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_WIDTH 1
7518 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_UTHRESH_LBN 14
7519 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_UTHRESH_WIDTH 1
7520 /* Owner ID to use if in buffer mode (zero if physical) */
7521 #define MC_CMD_INIT_TXQ_EXT_IN_OWNER_ID_OFST 20
7522 #define MC_CMD_INIT_TXQ_EXT_IN_OWNER_ID_LEN 4
7523 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7524 #define MC_CMD_INIT_TXQ_EXT_IN_PORT_ID_OFST 24
7525 #define MC_CMD_INIT_TXQ_EXT_IN_PORT_ID_LEN 4
7526 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7527 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_OFST 28
7528 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LEN 8
7529 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LO_OFST 28
7530 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_HI_OFST 32
7531 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MINNUM 1
7532 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MAXNUM 64
7533 /* Flags related to Qbb flow control mode. */
7534 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_FLAGS_OFST 540
7535 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_FLAGS_LEN 4
7536 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_ENABLE_LBN 0
7537 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_ENABLE_WIDTH 1
7538 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_PRIORITY_LBN 1
7539 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_PRIORITY_WIDTH 3
7540
7541 /* MC_CMD_INIT_TXQ_OUT msgresponse */
7542 #define MC_CMD_INIT_TXQ_OUT_LEN 0
7543
7544
7545 /***********************************/
7546 /* MC_CMD_FINI_EVQ
7547  * Teardown an EVQ.
7548  *
7549  * All DMAQs or EVQs that point to the EVQ to tear down must be torn down first
7550  * or the operation will fail with EBUSY
7551  */
7552 #define MC_CMD_FINI_EVQ 0x83
7553 #undef  MC_CMD_0x83_PRIVILEGE_CTG
7554
7555 #define MC_CMD_0x83_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7556
7557 /* MC_CMD_FINI_EVQ_IN msgrequest */
7558 #define MC_CMD_FINI_EVQ_IN_LEN 4
7559 /* Instance of EVQ to destroy. Should be the same instance as that previously
7560  * passed to INIT_EVQ
7561  */
7562 #define MC_CMD_FINI_EVQ_IN_INSTANCE_OFST 0
7563 #define MC_CMD_FINI_EVQ_IN_INSTANCE_LEN 4
7564
7565 /* MC_CMD_FINI_EVQ_OUT msgresponse */
7566 #define MC_CMD_FINI_EVQ_OUT_LEN 0
7567
7568
7569 /***********************************/
7570 /* MC_CMD_FINI_RXQ
7571  * Teardown a RXQ.
7572  */
7573 #define MC_CMD_FINI_RXQ 0x84
7574 #undef  MC_CMD_0x84_PRIVILEGE_CTG
7575
7576 #define MC_CMD_0x84_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7577
7578 /* MC_CMD_FINI_RXQ_IN msgrequest */
7579 #define MC_CMD_FINI_RXQ_IN_LEN 4
7580 /* Instance of RXQ to destroy */
7581 #define MC_CMD_FINI_RXQ_IN_INSTANCE_OFST 0
7582 #define MC_CMD_FINI_RXQ_IN_INSTANCE_LEN 4
7583
7584 /* MC_CMD_FINI_RXQ_OUT msgresponse */
7585 #define MC_CMD_FINI_RXQ_OUT_LEN 0
7586
7587
7588 /***********************************/
7589 /* MC_CMD_FINI_TXQ
7590  * Teardown a TXQ.
7591  */
7592 #define MC_CMD_FINI_TXQ 0x85
7593 #undef  MC_CMD_0x85_PRIVILEGE_CTG
7594
7595 #define MC_CMD_0x85_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7596
7597 /* MC_CMD_FINI_TXQ_IN msgrequest */
7598 #define MC_CMD_FINI_TXQ_IN_LEN 4
7599 /* Instance of TXQ to destroy */
7600 #define MC_CMD_FINI_TXQ_IN_INSTANCE_OFST 0
7601 #define MC_CMD_FINI_TXQ_IN_INSTANCE_LEN 4
7602
7603 /* MC_CMD_FINI_TXQ_OUT msgresponse */
7604 #define MC_CMD_FINI_TXQ_OUT_LEN 0
7605
7606
7607 /***********************************/
7608 /* MC_CMD_DRIVER_EVENT
7609  * Generate an event on an EVQ belonging to the function issuing the command.
7610  */
7611 #define MC_CMD_DRIVER_EVENT 0x86
7612 #undef  MC_CMD_0x86_PRIVILEGE_CTG
7613
7614 #define MC_CMD_0x86_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7615
7616 /* MC_CMD_DRIVER_EVENT_IN msgrequest */
7617 #define MC_CMD_DRIVER_EVENT_IN_LEN 12
7618 /* Handle of target EVQ */
7619 #define MC_CMD_DRIVER_EVENT_IN_EVQ_OFST 0
7620 #define MC_CMD_DRIVER_EVENT_IN_EVQ_LEN 4
7621 /* Bits 0 - 63 of event */
7622 #define MC_CMD_DRIVER_EVENT_IN_DATA_OFST 4
7623 #define MC_CMD_DRIVER_EVENT_IN_DATA_LEN 8
7624 #define MC_CMD_DRIVER_EVENT_IN_DATA_LO_OFST 4
7625 #define MC_CMD_DRIVER_EVENT_IN_DATA_HI_OFST 8
7626
7627 /* MC_CMD_DRIVER_EVENT_OUT msgresponse */
7628 #define MC_CMD_DRIVER_EVENT_OUT_LEN 0
7629
7630
7631 /***********************************/
7632 /* MC_CMD_PROXY_CMD
7633  * Execute an arbitrary MCDI command on behalf of a different function, subject
7634  * to security restrictions. The command to be proxied follows immediately
7635  * afterward in the host buffer (or on the UART). This command supercedes
7636  * MC_CMD_SET_FUNC, which remains available for Siena but now deprecated.
7637  */
7638 #define MC_CMD_PROXY_CMD 0x5b
7639 #undef  MC_CMD_0x5b_PRIVILEGE_CTG
7640
7641 #define MC_CMD_0x5b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
7642
7643 /* MC_CMD_PROXY_CMD_IN msgrequest */
7644 #define MC_CMD_PROXY_CMD_IN_LEN 4
7645 /* The handle of the target function. */
7646 #define MC_CMD_PROXY_CMD_IN_TARGET_OFST 0
7647 #define MC_CMD_PROXY_CMD_IN_TARGET_LEN 4
7648 #define MC_CMD_PROXY_CMD_IN_TARGET_PF_LBN 0
7649 #define MC_CMD_PROXY_CMD_IN_TARGET_PF_WIDTH 16
7650 #define MC_CMD_PROXY_CMD_IN_TARGET_VF_LBN 16
7651 #define MC_CMD_PROXY_CMD_IN_TARGET_VF_WIDTH 16
7652 #define MC_CMD_PROXY_CMD_IN_VF_NULL  0xffff /* enum */
7653
7654 /* MC_CMD_PROXY_CMD_OUT msgresponse */
7655 #define MC_CMD_PROXY_CMD_OUT_LEN 0
7656
7657 /* MC_PROXY_STATUS_BUFFER structuredef: Host memory status buffer used to
7658  * manage proxied requests
7659  */
7660 #define MC_PROXY_STATUS_BUFFER_LEN 16
7661 /* Handle allocated by the firmware for this proxy transaction */
7662 #define MC_PROXY_STATUS_BUFFER_HANDLE_OFST 0
7663 #define MC_PROXY_STATUS_BUFFER_HANDLE_LEN 4
7664 /* enum: An invalid handle. */
7665 #define MC_PROXY_STATUS_BUFFER_HANDLE_INVALID  0x0
7666 #define MC_PROXY_STATUS_BUFFER_HANDLE_LBN 0
7667 #define MC_PROXY_STATUS_BUFFER_HANDLE_WIDTH 32
7668 /* The requesting physical function number */
7669 #define MC_PROXY_STATUS_BUFFER_PF_OFST 4
7670 #define MC_PROXY_STATUS_BUFFER_PF_LEN 2
7671 #define MC_PROXY_STATUS_BUFFER_PF_LBN 32
7672 #define MC_PROXY_STATUS_BUFFER_PF_WIDTH 16
7673 /* The requesting virtual function number. Set to VF_NULL if the target is a
7674  * PF.
7675  */
7676 #define MC_PROXY_STATUS_BUFFER_VF_OFST 6
7677 #define MC_PROXY_STATUS_BUFFER_VF_LEN 2
7678 #define MC_PROXY_STATUS_BUFFER_VF_LBN 48
7679 #define MC_PROXY_STATUS_BUFFER_VF_WIDTH 16
7680 /* The target function RID. */
7681 #define MC_PROXY_STATUS_BUFFER_RID_OFST 8
7682 #define MC_PROXY_STATUS_BUFFER_RID_LEN 2
7683 #define MC_PROXY_STATUS_BUFFER_RID_LBN 64
7684 #define MC_PROXY_STATUS_BUFFER_RID_WIDTH 16
7685 /* The status of the proxy as described in MC_CMD_PROXY_COMPLETE. */
7686 #define MC_PROXY_STATUS_BUFFER_STATUS_OFST 10
7687 #define MC_PROXY_STATUS_BUFFER_STATUS_LEN 2
7688 #define MC_PROXY_STATUS_BUFFER_STATUS_LBN 80
7689 #define MC_PROXY_STATUS_BUFFER_STATUS_WIDTH 16
7690 /* If a request is authorized rather than carried out by the host, this is the
7691  * elevated privilege mask granted to the requesting function.
7692  */
7693 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_OFST 12
7694 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_LEN 4
7695 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_LBN 96
7696 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_WIDTH 32
7697
7698
7699 /***********************************/
7700 /* MC_CMD_PROXY_CONFIGURE
7701  * Enable/disable authorization of MCDI requests from unprivileged functions by
7702  * a designated admin function
7703  */
7704 #define MC_CMD_PROXY_CONFIGURE 0x58
7705 #undef  MC_CMD_0x58_PRIVILEGE_CTG
7706
7707 #define MC_CMD_0x58_PRIVILEGE_CTG SRIOV_CTG_ADMIN
7708
7709 /* MC_CMD_PROXY_CONFIGURE_IN msgrequest */
7710 #define MC_CMD_PROXY_CONFIGURE_IN_LEN 108
7711 #define MC_CMD_PROXY_CONFIGURE_IN_FLAGS_OFST 0
7712 #define MC_CMD_PROXY_CONFIGURE_IN_FLAGS_LEN 4
7713 #define MC_CMD_PROXY_CONFIGURE_IN_ENABLE_LBN 0
7714 #define MC_CMD_PROXY_CONFIGURE_IN_ENABLE_WIDTH 1
7715 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
7716  * of blocks, each of the size REQUEST_BLOCK_SIZE.
7717  */
7718 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_OFST 4
7719 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LEN 8
7720 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LO_OFST 4
7721 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_HI_OFST 8
7722 /* Must be a power of 2 */
7723 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BLOCK_SIZE_OFST 12
7724 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BLOCK_SIZE_LEN 4
7725 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
7726  * of blocks, each of the size REPLY_BLOCK_SIZE.
7727  */
7728 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_OFST 16
7729 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LEN 8
7730 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LO_OFST 16
7731 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_HI_OFST 20
7732 /* Must be a power of 2 */
7733 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BLOCK_SIZE_OFST 24
7734 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BLOCK_SIZE_LEN 4
7735 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
7736  * of blocks, each of the size STATUS_BLOCK_SIZE. This buffer is only needed if
7737  * host intends to complete proxied operations by using MC_CMD_PROXY_CMD.
7738  */
7739 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_OFST 28
7740 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LEN 8
7741 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LO_OFST 28
7742 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_HI_OFST 32
7743 /* Must be a power of 2, or zero if this buffer is not provided */
7744 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BLOCK_SIZE_OFST 36
7745 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BLOCK_SIZE_LEN 4
7746 /* Applies to all three buffers */
7747 #define MC_CMD_PROXY_CONFIGURE_IN_NUM_BLOCKS_OFST 40
7748 #define MC_CMD_PROXY_CONFIGURE_IN_NUM_BLOCKS_LEN 4
7749 /* A bit mask defining which MCDI operations may be proxied */
7750 #define MC_CMD_PROXY_CONFIGURE_IN_ALLOWED_MCDI_MASK_OFST 44
7751 #define MC_CMD_PROXY_CONFIGURE_IN_ALLOWED_MCDI_MASK_LEN 64
7752
7753 /* MC_CMD_PROXY_CONFIGURE_EXT_IN msgrequest */
7754 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_LEN 112
7755 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_FLAGS_OFST 0
7756 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_FLAGS_LEN 4
7757 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ENABLE_LBN 0
7758 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ENABLE_WIDTH 1
7759 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
7760  * of blocks, each of the size REQUEST_BLOCK_SIZE.
7761  */
7762 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_OFST 4
7763 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LEN 8
7764 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LO_OFST 4
7765 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_HI_OFST 8
7766 /* Must be a power of 2 */
7767 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BLOCK_SIZE_OFST 12
7768 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BLOCK_SIZE_LEN 4
7769 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
7770  * of blocks, each of the size REPLY_BLOCK_SIZE.
7771  */
7772 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_OFST 16
7773 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LEN 8
7774 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LO_OFST 16
7775 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_HI_OFST 20
7776 /* Must be a power of 2 */
7777 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BLOCK_SIZE_OFST 24
7778 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BLOCK_SIZE_LEN 4
7779 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
7780  * of blocks, each of the size STATUS_BLOCK_SIZE. This buffer is only needed if
7781  * host intends to complete proxied operations by using MC_CMD_PROXY_CMD.
7782  */
7783 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_OFST 28
7784 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LEN 8
7785 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LO_OFST 28
7786 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_HI_OFST 32
7787 /* Must be a power of 2, or zero if this buffer is not provided */
7788 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BLOCK_SIZE_OFST 36
7789 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BLOCK_SIZE_LEN 4
7790 /* Applies to all three buffers */
7791 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_NUM_BLOCKS_OFST 40
7792 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_NUM_BLOCKS_LEN 4
7793 /* A bit mask defining which MCDI operations may be proxied */
7794 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ALLOWED_MCDI_MASK_OFST 44
7795 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ALLOWED_MCDI_MASK_LEN 64
7796 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_RESERVED_OFST 108
7797 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_RESERVED_LEN 4
7798
7799 /* MC_CMD_PROXY_CONFIGURE_OUT msgresponse */
7800 #define MC_CMD_PROXY_CONFIGURE_OUT_LEN 0
7801
7802
7803 /***********************************/
7804 /* MC_CMD_PROXY_COMPLETE
7805  * Tells FW that a requested proxy operation has either been completed (by
7806  * using MC_CMD_PROXY_CMD) or authorized/declined. May only be sent by the
7807  * function that enabled proxying/authorization (by using
7808  * MC_CMD_PROXY_CONFIGURE).
7809  */
7810 #define MC_CMD_PROXY_COMPLETE 0x5f
7811 #undef  MC_CMD_0x5f_PRIVILEGE_CTG
7812
7813 #define MC_CMD_0x5f_PRIVILEGE_CTG SRIOV_CTG_ADMIN
7814
7815 /* MC_CMD_PROXY_COMPLETE_IN msgrequest */
7816 #define MC_CMD_PROXY_COMPLETE_IN_LEN 12
7817 #define MC_CMD_PROXY_COMPLETE_IN_BLOCK_INDEX_OFST 0
7818 #define MC_CMD_PROXY_COMPLETE_IN_BLOCK_INDEX_LEN 4
7819 #define MC_CMD_PROXY_COMPLETE_IN_STATUS_OFST 4
7820 #define MC_CMD_PROXY_COMPLETE_IN_STATUS_LEN 4
7821 /* enum: The operation has been completed by using MC_CMD_PROXY_CMD, the reply
7822  * is stored in the REPLY_BUFF.
7823  */
7824 #define MC_CMD_PROXY_COMPLETE_IN_COMPLETE 0x0
7825 /* enum: The operation has been authorized. The originating function may now
7826  * try again.
7827  */
7828 #define MC_CMD_PROXY_COMPLETE_IN_AUTHORIZED 0x1
7829 /* enum: The operation has been declined. */
7830 #define MC_CMD_PROXY_COMPLETE_IN_DECLINED 0x2
7831 /* enum: The authorization failed because the relevant application did not
7832  * respond in time.
7833  */
7834 #define MC_CMD_PROXY_COMPLETE_IN_TIMEDOUT 0x3
7835 #define MC_CMD_PROXY_COMPLETE_IN_HANDLE_OFST 8
7836 #define MC_CMD_PROXY_COMPLETE_IN_HANDLE_LEN 4
7837
7838 /* MC_CMD_PROXY_COMPLETE_OUT msgresponse */
7839 #define MC_CMD_PROXY_COMPLETE_OUT_LEN 0
7840
7841
7842 /***********************************/
7843 /* MC_CMD_ALLOC_BUFTBL_CHUNK
7844  * Allocate a set of buffer table entries using the specified owner ID. This
7845  * operation allocates the required buffer table entries (and fails if it
7846  * cannot do so). The buffer table entries will initially be zeroed.
7847  */
7848 #define MC_CMD_ALLOC_BUFTBL_CHUNK 0x87
7849 #undef  MC_CMD_0x87_PRIVILEGE_CTG
7850
7851 #define MC_CMD_0x87_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
7852
7853 /* MC_CMD_ALLOC_BUFTBL_CHUNK_IN msgrequest */
7854 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_LEN 8
7855 /* Owner ID to use */
7856 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_OWNER_OFST 0
7857 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_OWNER_LEN 4
7858 /* Size of buffer table pages to use, in bytes (note that only a few values are
7859  * legal on any specific hardware).
7860  */
7861 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_PAGE_SIZE_OFST 4
7862 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_PAGE_SIZE_LEN 4
7863
7864 /* MC_CMD_ALLOC_BUFTBL_CHUNK_OUT msgresponse */
7865 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_LEN 12
7866 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_HANDLE_OFST 0
7867 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_HANDLE_LEN 4
7868 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_NUMENTRIES_OFST 4
7869 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_NUMENTRIES_LEN 4
7870 /* Buffer table IDs for use in DMA descriptors. */
7871 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_ID_OFST 8
7872 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_ID_LEN 4
7873
7874
7875 /***********************************/
7876 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES
7877  * Reprogram a set of buffer table entries in the specified chunk.
7878  */
7879 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES 0x88
7880 #undef  MC_CMD_0x88_PRIVILEGE_CTG
7881
7882 #define MC_CMD_0x88_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
7883
7884 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN msgrequest */
7885 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMIN 20
7886 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMAX 268
7887 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LEN(num) (12+8*(num))
7888 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_HANDLE_OFST 0
7889 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_HANDLE_LEN 4
7890 /* ID */
7891 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_FIRSTID_OFST 4
7892 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_FIRSTID_LEN 4
7893 /* Num entries */
7894 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_NUMENTRIES_OFST 8
7895 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_NUMENTRIES_LEN 4
7896 /* Buffer table entry address */
7897 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_OFST 12
7898 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LEN 8
7899 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LO_OFST 12
7900 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_HI_OFST 16
7901 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MINNUM 1
7902 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MAXNUM 32
7903
7904 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES_OUT msgresponse */
7905 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_OUT_LEN 0
7906
7907
7908 /***********************************/
7909 /* MC_CMD_FREE_BUFTBL_CHUNK
7910  */
7911 #define MC_CMD_FREE_BUFTBL_CHUNK 0x89
7912 #undef  MC_CMD_0x89_PRIVILEGE_CTG
7913
7914 #define MC_CMD_0x89_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
7915
7916 /* MC_CMD_FREE_BUFTBL_CHUNK_IN msgrequest */
7917 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_LEN 4
7918 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_HANDLE_OFST 0
7919 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_HANDLE_LEN 4
7920
7921 /* MC_CMD_FREE_BUFTBL_CHUNK_OUT msgresponse */
7922 #define MC_CMD_FREE_BUFTBL_CHUNK_OUT_LEN 0
7923
7924
7925 /***********************************/
7926 /* MC_CMD_FILTER_OP
7927  * Multiplexed MCDI call for filter operations
7928  */
7929 #define MC_CMD_FILTER_OP 0x8a
7930 #undef  MC_CMD_0x8a_PRIVILEGE_CTG
7931
7932 #define MC_CMD_0x8a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7933
7934 /* MC_CMD_FILTER_OP_IN msgrequest */
7935 #define MC_CMD_FILTER_OP_IN_LEN 108
7936 /* identifies the type of operation requested */
7937 #define MC_CMD_FILTER_OP_IN_OP_OFST 0
7938 #define MC_CMD_FILTER_OP_IN_OP_LEN 4
7939 /* enum: single-recipient filter insert */
7940 #define MC_CMD_FILTER_OP_IN_OP_INSERT  0x0
7941 /* enum: single-recipient filter remove */
7942 #define MC_CMD_FILTER_OP_IN_OP_REMOVE  0x1
7943 /* enum: multi-recipient filter subscribe */
7944 #define MC_CMD_FILTER_OP_IN_OP_SUBSCRIBE  0x2
7945 /* enum: multi-recipient filter unsubscribe */
7946 #define MC_CMD_FILTER_OP_IN_OP_UNSUBSCRIBE  0x3
7947 /* enum: replace one recipient with another (warning - the filter handle may
7948  * change)
7949  */
7950 #define MC_CMD_FILTER_OP_IN_OP_REPLACE  0x4
7951 /* filter handle (for remove / unsubscribe operations) */
7952 #define MC_CMD_FILTER_OP_IN_HANDLE_OFST 4
7953 #define MC_CMD_FILTER_OP_IN_HANDLE_LEN 8
7954 #define MC_CMD_FILTER_OP_IN_HANDLE_LO_OFST 4
7955 #define MC_CMD_FILTER_OP_IN_HANDLE_HI_OFST 8
7956 /* The port ID associated with the v-adaptor which should contain this filter.
7957  */
7958 #define MC_CMD_FILTER_OP_IN_PORT_ID_OFST 12
7959 #define MC_CMD_FILTER_OP_IN_PORT_ID_LEN 4
7960 /* fields to include in match criteria */
7961 #define MC_CMD_FILTER_OP_IN_MATCH_FIELDS_OFST 16
7962 #define MC_CMD_FILTER_OP_IN_MATCH_FIELDS_LEN 4
7963 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_LBN 0
7964 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_WIDTH 1
7965 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_LBN 1
7966 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_WIDTH 1
7967 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_LBN 2
7968 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_WIDTH 1
7969 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_LBN 3
7970 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_WIDTH 1
7971 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_LBN 4
7972 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_WIDTH 1
7973 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_LBN 5
7974 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_WIDTH 1
7975 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_LBN 6
7976 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_WIDTH 1
7977 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_LBN 7
7978 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_WIDTH 1
7979 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_LBN 8
7980 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_WIDTH 1
7981 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_LBN 9
7982 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_WIDTH 1
7983 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_LBN 10
7984 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_WIDTH 1
7985 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_LBN 11
7986 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_WIDTH 1
7987 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
7988 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
7989 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
7990 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
7991 /* receive destination */
7992 #define MC_CMD_FILTER_OP_IN_RX_DEST_OFST 20
7993 #define MC_CMD_FILTER_OP_IN_RX_DEST_LEN 4
7994 /* enum: drop packets */
7995 #define MC_CMD_FILTER_OP_IN_RX_DEST_DROP  0x0
7996 /* enum: receive to host */
7997 #define MC_CMD_FILTER_OP_IN_RX_DEST_HOST  0x1
7998 /* enum: receive to MC */
7999 #define MC_CMD_FILTER_OP_IN_RX_DEST_MC  0x2
8000 /* enum: loop back to TXDP 0 */
8001 #define MC_CMD_FILTER_OP_IN_RX_DEST_TX0  0x3
8002 /* enum: loop back to TXDP 1 */
8003 #define MC_CMD_FILTER_OP_IN_RX_DEST_TX1  0x4
8004 /* receive queue handle (for multiple queue modes, this is the base queue) */
8005 #define MC_CMD_FILTER_OP_IN_RX_QUEUE_OFST 24
8006 #define MC_CMD_FILTER_OP_IN_RX_QUEUE_LEN 4
8007 /* receive mode */
8008 #define MC_CMD_FILTER_OP_IN_RX_MODE_OFST 28
8009 #define MC_CMD_FILTER_OP_IN_RX_MODE_LEN 4
8010 /* enum: receive to just the specified queue */
8011 #define MC_CMD_FILTER_OP_IN_RX_MODE_SIMPLE  0x0
8012 /* enum: receive to multiple queues using RSS context */
8013 #define MC_CMD_FILTER_OP_IN_RX_MODE_RSS  0x1
8014 /* enum: receive to multiple queues using .1p mapping */
8015 #define MC_CMD_FILTER_OP_IN_RX_MODE_DOT1P_MAPPING  0x2
8016 /* enum: install a filter entry that will never match; for test purposes only
8017  */
8018 #define MC_CMD_FILTER_OP_IN_RX_MODE_TEST_NEVER_MATCH  0x80000000
8019 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
8020  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
8021  * MC_CMD_DOT1P_MAPPING_ALLOC.
8022  */
8023 #define MC_CMD_FILTER_OP_IN_RX_CONTEXT_OFST 32
8024 #define MC_CMD_FILTER_OP_IN_RX_CONTEXT_LEN 4
8025 /* transmit domain (reserved; set to 0) */
8026 #define MC_CMD_FILTER_OP_IN_TX_DOMAIN_OFST 36
8027 #define MC_CMD_FILTER_OP_IN_TX_DOMAIN_LEN 4
8028 /* transmit destination (either set the MAC and/or PM bits for explicit
8029  * control, or set this field to TX_DEST_DEFAULT for sensible default
8030  * behaviour)
8031  */
8032 #define MC_CMD_FILTER_OP_IN_TX_DEST_OFST 40
8033 #define MC_CMD_FILTER_OP_IN_TX_DEST_LEN 4
8034 /* enum: request default behaviour (based on filter type) */
8035 #define MC_CMD_FILTER_OP_IN_TX_DEST_DEFAULT  0xffffffff
8036 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_LBN 0
8037 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_WIDTH 1
8038 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_LBN 1
8039 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_WIDTH 1
8040 /* source MAC address to match (as bytes in network order) */
8041 #define MC_CMD_FILTER_OP_IN_SRC_MAC_OFST 44
8042 #define MC_CMD_FILTER_OP_IN_SRC_MAC_LEN 6
8043 /* source port to match (as bytes in network order) */
8044 #define MC_CMD_FILTER_OP_IN_SRC_PORT_OFST 50
8045 #define MC_CMD_FILTER_OP_IN_SRC_PORT_LEN 2
8046 /* destination MAC address to match (as bytes in network order) */
8047 #define MC_CMD_FILTER_OP_IN_DST_MAC_OFST 52
8048 #define MC_CMD_FILTER_OP_IN_DST_MAC_LEN 6
8049 /* destination port to match (as bytes in network order) */
8050 #define MC_CMD_FILTER_OP_IN_DST_PORT_OFST 58
8051 #define MC_CMD_FILTER_OP_IN_DST_PORT_LEN 2
8052 /* Ethernet type to match (as bytes in network order) */
8053 #define MC_CMD_FILTER_OP_IN_ETHER_TYPE_OFST 60
8054 #define MC_CMD_FILTER_OP_IN_ETHER_TYPE_LEN 2
8055 /* Inner VLAN tag to match (as bytes in network order) */
8056 #define MC_CMD_FILTER_OP_IN_INNER_VLAN_OFST 62
8057 #define MC_CMD_FILTER_OP_IN_INNER_VLAN_LEN 2
8058 /* Outer VLAN tag to match (as bytes in network order) */
8059 #define MC_CMD_FILTER_OP_IN_OUTER_VLAN_OFST 64
8060 #define MC_CMD_FILTER_OP_IN_OUTER_VLAN_LEN 2
8061 /* IP protocol to match (in low byte; set high byte to 0) */
8062 #define MC_CMD_FILTER_OP_IN_IP_PROTO_OFST 66
8063 #define MC_CMD_FILTER_OP_IN_IP_PROTO_LEN 2
8064 /* Firmware defined register 0 to match (reserved; set to 0) */
8065 #define MC_CMD_FILTER_OP_IN_FWDEF0_OFST 68
8066 #define MC_CMD_FILTER_OP_IN_FWDEF0_LEN 4
8067 /* Firmware defined register 1 to match (reserved; set to 0) */
8068 #define MC_CMD_FILTER_OP_IN_FWDEF1_OFST 72
8069 #define MC_CMD_FILTER_OP_IN_FWDEF1_LEN 4
8070 /* source IP address to match (as bytes in network order; set last 12 bytes to
8071  * 0 for IPv4 address)
8072  */
8073 #define MC_CMD_FILTER_OP_IN_SRC_IP_OFST 76
8074 #define MC_CMD_FILTER_OP_IN_SRC_IP_LEN 16
8075 /* destination IP address to match (as bytes in network order; set last 12
8076  * bytes to 0 for IPv4 address)
8077  */
8078 #define MC_CMD_FILTER_OP_IN_DST_IP_OFST 92
8079 #define MC_CMD_FILTER_OP_IN_DST_IP_LEN 16
8080
8081 /* MC_CMD_FILTER_OP_EXT_IN msgrequest: Extension to MC_CMD_FILTER_OP_IN to
8082  * include handling of VXLAN/NVGRE encapsulated frame filtering (which is
8083  * supported on Medford only).
8084  */
8085 #define MC_CMD_FILTER_OP_EXT_IN_LEN 172
8086 /* identifies the type of operation requested */
8087 #define MC_CMD_FILTER_OP_EXT_IN_OP_OFST 0
8088 #define MC_CMD_FILTER_OP_EXT_IN_OP_LEN 4
8089 /*            Enum values, see field(s): */
8090 /*               MC_CMD_FILTER_OP_IN/OP */
8091 /* filter handle (for remove / unsubscribe operations) */
8092 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_OFST 4
8093 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LEN 8
8094 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LO_OFST 4
8095 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_HI_OFST 8
8096 /* The port ID associated with the v-adaptor which should contain this filter.
8097  */
8098 #define MC_CMD_FILTER_OP_EXT_IN_PORT_ID_OFST 12
8099 #define MC_CMD_FILTER_OP_EXT_IN_PORT_ID_LEN 4
8100 /* fields to include in match criteria */
8101 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FIELDS_OFST 16
8102 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FIELDS_LEN 4
8103 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_IP_LBN 0
8104 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_IP_WIDTH 1
8105 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_IP_LBN 1
8106 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_IP_WIDTH 1
8107 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_MAC_LBN 2
8108 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_MAC_WIDTH 1
8109 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_PORT_LBN 3
8110 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_PORT_WIDTH 1
8111 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_MAC_LBN 4
8112 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_MAC_WIDTH 1
8113 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_PORT_LBN 5
8114 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_PORT_WIDTH 1
8115 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_ETHER_TYPE_LBN 6
8116 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_ETHER_TYPE_WIDTH 1
8117 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_INNER_VLAN_LBN 7
8118 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_INNER_VLAN_WIDTH 1
8119 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_OUTER_VLAN_LBN 8
8120 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_OUTER_VLAN_WIDTH 1
8121 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IP_PROTO_LBN 9
8122 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IP_PROTO_WIDTH 1
8123 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FWDEF0_LBN 10
8124 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FWDEF0_WIDTH 1
8125 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_VNI_OR_VSID_LBN 11
8126 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_VNI_OR_VSID_WIDTH 1
8127 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_IP_LBN 12
8128 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_IP_WIDTH 1
8129 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_IP_LBN 13
8130 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_IP_WIDTH 1
8131 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_MAC_LBN 14
8132 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_MAC_WIDTH 1
8133 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_PORT_LBN 15
8134 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_PORT_WIDTH 1
8135 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_MAC_LBN 16
8136 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_MAC_WIDTH 1
8137 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_PORT_LBN 17
8138 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_PORT_WIDTH 1
8139 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_ETHER_TYPE_LBN 18
8140 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_ETHER_TYPE_WIDTH 1
8141 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_INNER_VLAN_LBN 19
8142 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_INNER_VLAN_WIDTH 1
8143 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_OUTER_VLAN_LBN 20
8144 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_OUTER_VLAN_WIDTH 1
8145 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_IP_PROTO_LBN 21
8146 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_IP_PROTO_WIDTH 1
8147 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF0_LBN 22
8148 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF0_WIDTH 1
8149 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF1_LBN 23
8150 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF1_WIDTH 1
8151 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_LBN 24
8152 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_WIDTH 1
8153 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_LBN 25
8154 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_WIDTH 1
8155 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
8156 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
8157 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
8158 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
8159 /* receive destination */
8160 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_OFST 20
8161 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_LEN 4
8162 /* enum: drop packets */
8163 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_DROP  0x0
8164 /* enum: receive to host */
8165 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_HOST  0x1
8166 /* enum: receive to MC */
8167 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_MC  0x2
8168 /* enum: loop back to TXDP 0 */
8169 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_TX0  0x3
8170 /* enum: loop back to TXDP 1 */
8171 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_TX1  0x4
8172 /* receive queue handle (for multiple queue modes, this is the base queue) */
8173 #define MC_CMD_FILTER_OP_EXT_IN_RX_QUEUE_OFST 24
8174 #define MC_CMD_FILTER_OP_EXT_IN_RX_QUEUE_LEN 4
8175 /* receive mode */
8176 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_OFST 28
8177 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_LEN 4
8178 /* enum: receive to just the specified queue */
8179 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_SIMPLE  0x0
8180 /* enum: receive to multiple queues using RSS context */
8181 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_RSS  0x1
8182 /* enum: receive to multiple queues using .1p mapping */
8183 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_DOT1P_MAPPING  0x2
8184 /* enum: install a filter entry that will never match; for test purposes only
8185  */
8186 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_TEST_NEVER_MATCH  0x80000000
8187 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
8188  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
8189  * MC_CMD_DOT1P_MAPPING_ALLOC.
8190  */
8191 #define MC_CMD_FILTER_OP_EXT_IN_RX_CONTEXT_OFST 32
8192 #define MC_CMD_FILTER_OP_EXT_IN_RX_CONTEXT_LEN 4
8193 /* transmit domain (reserved; set to 0) */
8194 #define MC_CMD_FILTER_OP_EXT_IN_TX_DOMAIN_OFST 36
8195 #define MC_CMD_FILTER_OP_EXT_IN_TX_DOMAIN_LEN 4
8196 /* transmit destination (either set the MAC and/or PM bits for explicit
8197  * control, or set this field to TX_DEST_DEFAULT for sensible default
8198  * behaviour)
8199  */
8200 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_OFST 40
8201 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_LEN 4
8202 /* enum: request default behaviour (based on filter type) */
8203 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_DEFAULT  0xffffffff
8204 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_MAC_LBN 0
8205 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_MAC_WIDTH 1
8206 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_PM_LBN 1
8207 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_PM_WIDTH 1
8208 /* source MAC address to match (as bytes in network order) */
8209 #define MC_CMD_FILTER_OP_EXT_IN_SRC_MAC_OFST 44
8210 #define MC_CMD_FILTER_OP_EXT_IN_SRC_MAC_LEN 6
8211 /* source port to match (as bytes in network order) */
8212 #define MC_CMD_FILTER_OP_EXT_IN_SRC_PORT_OFST 50
8213 #define MC_CMD_FILTER_OP_EXT_IN_SRC_PORT_LEN 2
8214 /* destination MAC address to match (as bytes in network order) */
8215 #define MC_CMD_FILTER_OP_EXT_IN_DST_MAC_OFST 52
8216 #define MC_CMD_FILTER_OP_EXT_IN_DST_MAC_LEN 6
8217 /* destination port to match (as bytes in network order) */
8218 #define MC_CMD_FILTER_OP_EXT_IN_DST_PORT_OFST 58
8219 #define MC_CMD_FILTER_OP_EXT_IN_DST_PORT_LEN 2
8220 /* Ethernet type to match (as bytes in network order) */
8221 #define MC_CMD_FILTER_OP_EXT_IN_ETHER_TYPE_OFST 60
8222 #define MC_CMD_FILTER_OP_EXT_IN_ETHER_TYPE_LEN 2
8223 /* Inner VLAN tag to match (as bytes in network order) */
8224 #define MC_CMD_FILTER_OP_EXT_IN_INNER_VLAN_OFST 62
8225 #define MC_CMD_FILTER_OP_EXT_IN_INNER_VLAN_LEN 2
8226 /* Outer VLAN tag to match (as bytes in network order) */
8227 #define MC_CMD_FILTER_OP_EXT_IN_OUTER_VLAN_OFST 64
8228 #define MC_CMD_FILTER_OP_EXT_IN_OUTER_VLAN_LEN 2
8229 /* IP protocol to match (in low byte; set high byte to 0) */
8230 #define MC_CMD_FILTER_OP_EXT_IN_IP_PROTO_OFST 66
8231 #define MC_CMD_FILTER_OP_EXT_IN_IP_PROTO_LEN 2
8232 /* Firmware defined register 0 to match (reserved; set to 0) */
8233 #define MC_CMD_FILTER_OP_EXT_IN_FWDEF0_OFST 68
8234 #define MC_CMD_FILTER_OP_EXT_IN_FWDEF0_LEN 4
8235 /* VNI (for VXLAN/Geneve, when IP protocol is UDP) or VSID (for NVGRE, when IP
8236  * protocol is GRE) to match (as bytes in network order; set last byte to 0 for
8237  * VXLAN/NVGRE, or 1 for Geneve)
8238  */
8239 #define MC_CMD_FILTER_OP_EXT_IN_VNI_OR_VSID_OFST 72
8240 #define MC_CMD_FILTER_OP_EXT_IN_VNI_OR_VSID_LEN 4
8241 #define MC_CMD_FILTER_OP_EXT_IN_VNI_VALUE_LBN 0
8242 #define MC_CMD_FILTER_OP_EXT_IN_VNI_VALUE_WIDTH 24
8243 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_LBN 24
8244 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_WIDTH 8
8245 /* enum: Match VXLAN traffic with this VNI */
8246 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_VXLAN  0x0
8247 /* enum: Match Geneve traffic with this VNI */
8248 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_GENEVE  0x1
8249 /* enum: Reserved for experimental development use */
8250 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_EXPERIMENTAL  0xfe
8251 #define MC_CMD_FILTER_OP_EXT_IN_VSID_VALUE_LBN 0
8252 #define MC_CMD_FILTER_OP_EXT_IN_VSID_VALUE_WIDTH 24
8253 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_LBN 24
8254 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_WIDTH 8
8255 /* enum: Match NVGRE traffic with this VSID */
8256 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_NVGRE  0x0
8257 /* source IP address to match (as bytes in network order; set last 12 bytes to
8258  * 0 for IPv4 address)
8259  */
8260 #define MC_CMD_FILTER_OP_EXT_IN_SRC_IP_OFST 76
8261 #define MC_CMD_FILTER_OP_EXT_IN_SRC_IP_LEN 16
8262 /* destination IP address to match (as bytes in network order; set last 12
8263  * bytes to 0 for IPv4 address)
8264  */
8265 #define MC_CMD_FILTER_OP_EXT_IN_DST_IP_OFST 92
8266 #define MC_CMD_FILTER_OP_EXT_IN_DST_IP_LEN 16
8267 /* VXLAN/NVGRE inner frame source MAC address to match (as bytes in network
8268  * order)
8269  */
8270 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_MAC_OFST 108
8271 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_MAC_LEN 6
8272 /* VXLAN/NVGRE inner frame source port to match (as bytes in network order) */
8273 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_PORT_OFST 114
8274 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_PORT_LEN 2
8275 /* VXLAN/NVGRE inner frame destination MAC address to match (as bytes in
8276  * network order)
8277  */
8278 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_MAC_OFST 116
8279 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_MAC_LEN 6
8280 /* VXLAN/NVGRE inner frame destination port to match (as bytes in network
8281  * order)
8282  */
8283 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_PORT_OFST 122
8284 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_PORT_LEN 2
8285 /* VXLAN/NVGRE inner frame Ethernet type to match (as bytes in network order)
8286  */
8287 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_ETHER_TYPE_OFST 124
8288 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_ETHER_TYPE_LEN 2
8289 /* VXLAN/NVGRE inner frame Inner VLAN tag to match (as bytes in network order)
8290  */
8291 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_INNER_VLAN_OFST 126
8292 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_INNER_VLAN_LEN 2
8293 /* VXLAN/NVGRE inner frame Outer VLAN tag to match (as bytes in network order)
8294  */
8295 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_OUTER_VLAN_OFST 128
8296 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_OUTER_VLAN_LEN 2
8297 /* VXLAN/NVGRE inner frame IP protocol to match (in low byte; set high byte to
8298  * 0)
8299  */
8300 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_IP_PROTO_OFST 130
8301 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_IP_PROTO_LEN 2
8302 /* VXLAN/NVGRE inner frame Firmware defined register 0 to match (reserved; set
8303  * to 0)
8304  */
8305 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF0_OFST 132
8306 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF0_LEN 4
8307 /* VXLAN/NVGRE inner frame Firmware defined register 1 to match (reserved; set
8308  * to 0)
8309  */
8310 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF1_OFST 136
8311 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF1_LEN 4
8312 /* VXLAN/NVGRE inner frame source IP address to match (as bytes in network
8313  * order; set last 12 bytes to 0 for IPv4 address)
8314  */
8315 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_IP_OFST 140
8316 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_IP_LEN 16
8317 /* VXLAN/NVGRE inner frame destination IP address to match (as bytes in network
8318  * order; set last 12 bytes to 0 for IPv4 address)
8319  */
8320 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_IP_OFST 156
8321 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_IP_LEN 16
8322
8323 /* MC_CMD_FILTER_OP_V3_IN msgrequest: FILTER_OP extension to support additional
8324  * filter actions for Intel's DPDK (Data Plane Development Kit, dpdk.org) via
8325  * its rte_flow API. This extension is only useful with the sfc_efx driver
8326  * included as part of DPDK, used in conjunction with the dpdk datapath
8327  * firmware variant.
8328  */
8329 #define MC_CMD_FILTER_OP_V3_IN_LEN 180
8330 /* identifies the type of operation requested */
8331 #define MC_CMD_FILTER_OP_V3_IN_OP_OFST 0
8332 #define MC_CMD_FILTER_OP_V3_IN_OP_LEN 4
8333 /*            Enum values, see field(s): */
8334 /*               MC_CMD_FILTER_OP_IN/OP */
8335 /* filter handle (for remove / unsubscribe operations) */
8336 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_OFST 4
8337 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LEN 8
8338 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LO_OFST 4
8339 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_HI_OFST 8
8340 /* The port ID associated with the v-adaptor which should contain this filter.
8341  */
8342 #define MC_CMD_FILTER_OP_V3_IN_PORT_ID_OFST 12
8343 #define MC_CMD_FILTER_OP_V3_IN_PORT_ID_LEN 4
8344 /* fields to include in match criteria */
8345 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FIELDS_OFST 16
8346 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FIELDS_LEN 4
8347 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_IP_LBN 0
8348 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_IP_WIDTH 1
8349 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_IP_LBN 1
8350 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_IP_WIDTH 1
8351 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_MAC_LBN 2
8352 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_MAC_WIDTH 1
8353 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_PORT_LBN 3
8354 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_PORT_WIDTH 1
8355 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_MAC_LBN 4
8356 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_MAC_WIDTH 1
8357 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_PORT_LBN 5
8358 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_PORT_WIDTH 1
8359 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ETHER_TYPE_LBN 6
8360 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ETHER_TYPE_WIDTH 1
8361 #define MC_CMD_FILTER_OP_V3_IN_MATCH_INNER_VLAN_LBN 7
8362 #define MC_CMD_FILTER_OP_V3_IN_MATCH_INNER_VLAN_WIDTH 1
8363 #define MC_CMD_FILTER_OP_V3_IN_MATCH_OUTER_VLAN_LBN 8
8364 #define MC_CMD_FILTER_OP_V3_IN_MATCH_OUTER_VLAN_WIDTH 1
8365 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IP_PROTO_LBN 9
8366 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IP_PROTO_WIDTH 1
8367 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FWDEF0_LBN 10
8368 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FWDEF0_WIDTH 1
8369 #define MC_CMD_FILTER_OP_V3_IN_MATCH_VNI_OR_VSID_LBN 11
8370 #define MC_CMD_FILTER_OP_V3_IN_MATCH_VNI_OR_VSID_WIDTH 1
8371 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_IP_LBN 12
8372 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_IP_WIDTH 1
8373 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_IP_LBN 13
8374 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_IP_WIDTH 1
8375 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_MAC_LBN 14
8376 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_MAC_WIDTH 1
8377 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_PORT_LBN 15
8378 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_PORT_WIDTH 1
8379 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_MAC_LBN 16
8380 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_MAC_WIDTH 1
8381 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_PORT_LBN 17
8382 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_PORT_WIDTH 1
8383 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_ETHER_TYPE_LBN 18
8384 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_ETHER_TYPE_WIDTH 1
8385 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_INNER_VLAN_LBN 19
8386 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_INNER_VLAN_WIDTH 1
8387 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_OUTER_VLAN_LBN 20
8388 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_OUTER_VLAN_WIDTH 1
8389 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_IP_PROTO_LBN 21
8390 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_IP_PROTO_WIDTH 1
8391 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF0_LBN 22
8392 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF0_WIDTH 1
8393 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF1_LBN 23
8394 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF1_WIDTH 1
8395 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_LBN 24
8396 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_WIDTH 1
8397 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_LBN 25
8398 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_WIDTH 1
8399 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
8400 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
8401 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
8402 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
8403 /* receive destination */
8404 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_OFST 20
8405 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_LEN 4
8406 /* enum: drop packets */
8407 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_DROP  0x0
8408 /* enum: receive to host */
8409 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_HOST  0x1
8410 /* enum: receive to MC */
8411 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_MC  0x2
8412 /* enum: loop back to TXDP 0 */
8413 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_TX0  0x3
8414 /* enum: loop back to TXDP 1 */
8415 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_TX1  0x4
8416 /* receive queue handle (for multiple queue modes, this is the base queue) */
8417 #define MC_CMD_FILTER_OP_V3_IN_RX_QUEUE_OFST 24
8418 #define MC_CMD_FILTER_OP_V3_IN_RX_QUEUE_LEN 4
8419 /* receive mode */
8420 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_OFST 28
8421 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_LEN 4
8422 /* enum: receive to just the specified queue */
8423 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_SIMPLE  0x0
8424 /* enum: receive to multiple queues using RSS context */
8425 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_RSS  0x1
8426 /* enum: receive to multiple queues using .1p mapping */
8427 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_DOT1P_MAPPING  0x2
8428 /* enum: install a filter entry that will never match; for test purposes only
8429  */
8430 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_TEST_NEVER_MATCH  0x80000000
8431 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
8432  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
8433  * MC_CMD_DOT1P_MAPPING_ALLOC.
8434  */
8435 #define MC_CMD_FILTER_OP_V3_IN_RX_CONTEXT_OFST 32
8436 #define MC_CMD_FILTER_OP_V3_IN_RX_CONTEXT_LEN 4
8437 /* transmit domain (reserved; set to 0) */
8438 #define MC_CMD_FILTER_OP_V3_IN_TX_DOMAIN_OFST 36
8439 #define MC_CMD_FILTER_OP_V3_IN_TX_DOMAIN_LEN 4
8440 /* transmit destination (either set the MAC and/or PM bits for explicit
8441  * control, or set this field to TX_DEST_DEFAULT for sensible default
8442  * behaviour)
8443  */
8444 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_OFST 40
8445 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_LEN 4
8446 /* enum: request default behaviour (based on filter type) */
8447 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_DEFAULT  0xffffffff
8448 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_MAC_LBN 0
8449 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_MAC_WIDTH 1
8450 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_PM_LBN 1
8451 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_PM_WIDTH 1
8452 /* source MAC address to match (as bytes in network order) */
8453 #define MC_CMD_FILTER_OP_V3_IN_SRC_MAC_OFST 44
8454 #define MC_CMD_FILTER_OP_V3_IN_SRC_MAC_LEN 6
8455 /* source port to match (as bytes in network order) */
8456 #define MC_CMD_FILTER_OP_V3_IN_SRC_PORT_OFST 50
8457 #define MC_CMD_FILTER_OP_V3_IN_SRC_PORT_LEN 2
8458 /* destination MAC address to match (as bytes in network order) */
8459 #define MC_CMD_FILTER_OP_V3_IN_DST_MAC_OFST 52
8460 #define MC_CMD_FILTER_OP_V3_IN_DST_MAC_LEN 6
8461 /* destination port to match (as bytes in network order) */
8462 #define MC_CMD_FILTER_OP_V3_IN_DST_PORT_OFST 58
8463 #define MC_CMD_FILTER_OP_V3_IN_DST_PORT_LEN 2
8464 /* Ethernet type to match (as bytes in network order) */
8465 #define MC_CMD_FILTER_OP_V3_IN_ETHER_TYPE_OFST 60
8466 #define MC_CMD_FILTER_OP_V3_IN_ETHER_TYPE_LEN 2
8467 /* Inner VLAN tag to match (as bytes in network order) */
8468 #define MC_CMD_FILTER_OP_V3_IN_INNER_VLAN_OFST 62
8469 #define MC_CMD_FILTER_OP_V3_IN_INNER_VLAN_LEN 2
8470 /* Outer VLAN tag to match (as bytes in network order) */
8471 #define MC_CMD_FILTER_OP_V3_IN_OUTER_VLAN_OFST 64
8472 #define MC_CMD_FILTER_OP_V3_IN_OUTER_VLAN_LEN 2
8473 /* IP protocol to match (in low byte; set high byte to 0) */
8474 #define MC_CMD_FILTER_OP_V3_IN_IP_PROTO_OFST 66
8475 #define MC_CMD_FILTER_OP_V3_IN_IP_PROTO_LEN 2
8476 /* Firmware defined register 0 to match (reserved; set to 0) */
8477 #define MC_CMD_FILTER_OP_V3_IN_FWDEF0_OFST 68
8478 #define MC_CMD_FILTER_OP_V3_IN_FWDEF0_LEN 4
8479 /* VNI (for VXLAN/Geneve, when IP protocol is UDP) or VSID (for NVGRE, when IP
8480  * protocol is GRE) to match (as bytes in network order; set last byte to 0 for
8481  * VXLAN/NVGRE, or 1 for Geneve)
8482  */
8483 #define MC_CMD_FILTER_OP_V3_IN_VNI_OR_VSID_OFST 72
8484 #define MC_CMD_FILTER_OP_V3_IN_VNI_OR_VSID_LEN 4
8485 #define MC_CMD_FILTER_OP_V3_IN_VNI_VALUE_LBN 0
8486 #define MC_CMD_FILTER_OP_V3_IN_VNI_VALUE_WIDTH 24
8487 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_LBN 24
8488 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_WIDTH 8
8489 /* enum: Match VXLAN traffic with this VNI */
8490 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_VXLAN  0x0
8491 /* enum: Match Geneve traffic with this VNI */
8492 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_GENEVE  0x1
8493 /* enum: Reserved for experimental development use */
8494 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_EXPERIMENTAL  0xfe
8495 #define MC_CMD_FILTER_OP_V3_IN_VSID_VALUE_LBN 0
8496 #define MC_CMD_FILTER_OP_V3_IN_VSID_VALUE_WIDTH 24
8497 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_LBN 24
8498 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_WIDTH 8
8499 /* enum: Match NVGRE traffic with this VSID */
8500 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_NVGRE  0x0
8501 /* source IP address to match (as bytes in network order; set last 12 bytes to
8502  * 0 for IPv4 address)
8503  */
8504 #define MC_CMD_FILTER_OP_V3_IN_SRC_IP_OFST 76
8505 #define MC_CMD_FILTER_OP_V3_IN_SRC_IP_LEN 16
8506 /* destination IP address to match (as bytes in network order; set last 12
8507  * bytes to 0 for IPv4 address)
8508  */
8509 #define MC_CMD_FILTER_OP_V3_IN_DST_IP_OFST 92
8510 #define MC_CMD_FILTER_OP_V3_IN_DST_IP_LEN 16
8511 /* VXLAN/NVGRE inner frame source MAC address to match (as bytes in network
8512  * order)
8513  */
8514 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_MAC_OFST 108
8515 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_MAC_LEN 6
8516 /* VXLAN/NVGRE inner frame source port to match (as bytes in network order) */
8517 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_PORT_OFST 114
8518 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_PORT_LEN 2
8519 /* VXLAN/NVGRE inner frame destination MAC address to match (as bytes in
8520  * network order)
8521  */
8522 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_MAC_OFST 116
8523 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_MAC_LEN 6
8524 /* VXLAN/NVGRE inner frame destination port to match (as bytes in network
8525  * order)
8526  */
8527 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_PORT_OFST 122
8528 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_PORT_LEN 2
8529 /* VXLAN/NVGRE inner frame Ethernet type to match (as bytes in network order)
8530  */
8531 #define MC_CMD_FILTER_OP_V3_IN_IFRM_ETHER_TYPE_OFST 124
8532 #define MC_CMD_FILTER_OP_V3_IN_IFRM_ETHER_TYPE_LEN 2
8533 /* VXLAN/NVGRE inner frame Inner VLAN tag to match (as bytes in network order)
8534  */
8535 #define MC_CMD_FILTER_OP_V3_IN_IFRM_INNER_VLAN_OFST 126
8536 #define MC_CMD_FILTER_OP_V3_IN_IFRM_INNER_VLAN_LEN 2
8537 /* VXLAN/NVGRE inner frame Outer VLAN tag to match (as bytes in network order)
8538  */
8539 #define MC_CMD_FILTER_OP_V3_IN_IFRM_OUTER_VLAN_OFST 128
8540 #define MC_CMD_FILTER_OP_V3_IN_IFRM_OUTER_VLAN_LEN 2
8541 /* VXLAN/NVGRE inner frame IP protocol to match (in low byte; set high byte to
8542  * 0)
8543  */
8544 #define MC_CMD_FILTER_OP_V3_IN_IFRM_IP_PROTO_OFST 130
8545 #define MC_CMD_FILTER_OP_V3_IN_IFRM_IP_PROTO_LEN 2
8546 /* VXLAN/NVGRE inner frame Firmware defined register 0 to match (reserved; set
8547  * to 0)
8548  */
8549 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF0_OFST 132
8550 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF0_LEN 4
8551 /* VXLAN/NVGRE inner frame Firmware defined register 1 to match (reserved; set
8552  * to 0)
8553  */
8554 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF1_OFST 136
8555 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF1_LEN 4
8556 /* VXLAN/NVGRE inner frame source IP address to match (as bytes in network
8557  * order; set last 12 bytes to 0 for IPv4 address)
8558  */
8559 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_IP_OFST 140
8560 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_IP_LEN 16
8561 /* VXLAN/NVGRE inner frame destination IP address to match (as bytes in network
8562  * order; set last 12 bytes to 0 for IPv4 address)
8563  */
8564 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_IP_OFST 156
8565 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_IP_LEN 16
8566 /* Set an action for all packets matching this filter. The DPDK driver and dpdk
8567  * f/w variant use their own specific delivery structures, which are documented
8568  * in the DPDK Firmware Driver Interface (SF-119419-TC). Requesting anything
8569  * other than MATCH_ACTION_NONE when the NIC is running another f/w variant
8570  * will cause the filter insertion to fail with ENOTSUP.
8571  */
8572 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_OFST 172
8573 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_LEN 4
8574 /* enum: do nothing extra */
8575 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_NONE  0x0
8576 /* enum: Set the match flag in the packet prefix for packets matching the
8577  * filter (only with dpdk firmware, otherwise fails with ENOTSUP). Used to
8578  * support the DPDK rte_flow "FLAG" action.
8579  */
8580 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_FLAG  0x1
8581 /* enum: Insert MATCH_MARK_VALUE into the packet prefix for packets matching
8582  * the filter (only with dpdk firmware, otherwise fails with ENOTSUP). Used to
8583  * support the DPDK rte_flow "MARK" action.
8584  */
8585 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_MARK  0x2
8586 /* the mark value for MATCH_ACTION_MARK */
8587 #define MC_CMD_FILTER_OP_V3_IN_MATCH_MARK_VALUE_OFST 176
8588 #define MC_CMD_FILTER_OP_V3_IN_MATCH_MARK_VALUE_LEN 4
8589
8590 /* MC_CMD_FILTER_OP_OUT msgresponse */
8591 #define MC_CMD_FILTER_OP_OUT_LEN 12
8592 /* identifies the type of operation requested */
8593 #define MC_CMD_FILTER_OP_OUT_OP_OFST 0
8594 #define MC_CMD_FILTER_OP_OUT_OP_LEN 4
8595 /*            Enum values, see field(s): */
8596 /*               MC_CMD_FILTER_OP_IN/OP */
8597 /* Returned filter handle (for insert / subscribe operations). Note that these
8598  * handles should be considered opaque to the host, although a value of
8599  * 0xFFFFFFFF_FFFFFFFF is guaranteed never to be a valid handle.
8600  */
8601 #define MC_CMD_FILTER_OP_OUT_HANDLE_OFST 4
8602 #define MC_CMD_FILTER_OP_OUT_HANDLE_LEN 8
8603 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_OFST 4
8604 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_OFST 8
8605 /* enum: guaranteed invalid filter handle (low 32 bits) */
8606 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_INVALID  0xffffffff
8607 /* enum: guaranteed invalid filter handle (high 32 bits) */
8608 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_INVALID  0xffffffff
8609
8610 /* MC_CMD_FILTER_OP_EXT_OUT msgresponse */
8611 #define MC_CMD_FILTER_OP_EXT_OUT_LEN 12
8612 /* identifies the type of operation requested */
8613 #define MC_CMD_FILTER_OP_EXT_OUT_OP_OFST 0
8614 #define MC_CMD_FILTER_OP_EXT_OUT_OP_LEN 4
8615 /*            Enum values, see field(s): */
8616 /*               MC_CMD_FILTER_OP_EXT_IN/OP */
8617 /* Returned filter handle (for insert / subscribe operations). Note that these
8618  * handles should be considered opaque to the host, although a value of
8619  * 0xFFFFFFFF_FFFFFFFF is guaranteed never to be a valid handle.
8620  */
8621 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_OFST 4
8622 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LEN 8
8623 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LO_OFST 4
8624 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_HI_OFST 8
8625 /*            Enum values, see field(s): */
8626 /*               MC_CMD_FILTER_OP_OUT/HANDLE */
8627
8628
8629 /***********************************/
8630 /* MC_CMD_GET_PARSER_DISP_INFO
8631  * Get information related to the parser-dispatcher subsystem
8632  */
8633 #define MC_CMD_GET_PARSER_DISP_INFO 0xe4
8634 #undef  MC_CMD_0xe4_PRIVILEGE_CTG
8635
8636 #define MC_CMD_0xe4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8637
8638 /* MC_CMD_GET_PARSER_DISP_INFO_IN msgrequest */
8639 #define MC_CMD_GET_PARSER_DISP_INFO_IN_LEN 4
8640 /* identifies the type of operation requested */
8641 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_OFST 0
8642 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_LEN 4
8643 /* enum: read the list of supported RX filter matches */
8644 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SUPPORTED_RX_MATCHES  0x1
8645 /* enum: read flags indicating restrictions on filter insertion for the calling
8646  * client
8647  */
8648 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_RESTRICTIONS  0x2
8649 /* enum: read properties relating to security rules (Medford-only; for use by
8650  * SolarSecure apps, not directly by drivers. See SF-114946-SW.)
8651  */
8652 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SECURITY_RULE_INFO  0x3
8653 /* enum: read the list of supported RX filter matches for VXLAN/NVGRE
8654  * encapsulated frames, which follow a different match sequence to normal
8655  * frames (Medford only)
8656  */
8657 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SUPPORTED_ENCAP_RX_MATCHES  0x4
8658
8659 /* MC_CMD_GET_PARSER_DISP_INFO_OUT msgresponse */
8660 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMIN 8
8661 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMAX 252
8662 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LEN(num) (8+4*(num))
8663 /* identifies the type of operation requested */
8664 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_OP_OFST 0
8665 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_OP_LEN 4
8666 /*            Enum values, see field(s): */
8667 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
8668 /* number of supported match types */
8669 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_NUM_SUPPORTED_MATCHES_OFST 4
8670 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_NUM_SUPPORTED_MATCHES_LEN 4
8671 /* array of supported match types (valid MATCH_FIELDS values for
8672  * MC_CMD_FILTER_OP) sorted in decreasing priority order
8673  */
8674 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_OFST 8
8675 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_LEN 4
8676 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MINNUM 0
8677 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MAXNUM 61
8678
8679 /* MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT msgresponse */
8680 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_LEN 8
8681 /* identifies the type of operation requested */
8682 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_OP_OFST 0
8683 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_OP_LEN 4
8684 /*            Enum values, see field(s): */
8685 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
8686 /* bitfield of filter insertion restrictions */
8687 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_RESTRICTION_FLAGS_OFST 4
8688 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_RESTRICTION_FLAGS_LEN 4
8689 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_DST_IP_MCAST_ONLY_LBN 0
8690 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_DST_IP_MCAST_ONLY_WIDTH 1
8691
8692 /* MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT msgresponse:
8693  * GET_PARSER_DISP_INFO response format for OP_GET_SECURITY_RULE_INFO.
8694  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
8695  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
8696  * been used in any released code and may change during development. This note
8697  * will be removed once it is regarded as stable.
8698  */
8699 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_LEN 36
8700 /* identifies the type of operation requested */
8701 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_OP_OFST 0
8702 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_OP_LEN 4
8703 /*            Enum values, see field(s): */
8704 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
8705 /* a version number representing the set of rule lookups that are implemented
8706  * by the currently running firmware
8707  */
8708 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_OFST 4
8709 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_LEN 4
8710 /* enum: implements lookup sequences described in SF-114946-SW draft C */
8711 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_SF_114946_SW_C  0x0
8712 /* the number of nodes in the subnet map */
8713 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_NODES_OFST 8
8714 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_NODES_LEN 4
8715 /* the number of entries in one subnet map node */
8716 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_ENTRIES_PER_NODE_OFST 12
8717 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_ENTRIES_PER_NODE_LEN 4
8718 /* minimum valid value for a subnet ID in a subnet map leaf */
8719 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MIN_OFST 16
8720 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MIN_LEN 4
8721 /* maximum valid value for a subnet ID in a subnet map leaf */
8722 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MAX_OFST 20
8723 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MAX_LEN 4
8724 /* the number of entries in the local and remote port range maps */
8725 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_TREE_NUM_ENTRIES_OFST 24
8726 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_TREE_NUM_ENTRIES_LEN 4
8727 /* minimum valid value for a portrange ID in a port range map leaf */
8728 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MIN_OFST 28
8729 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MIN_LEN 4
8730 /* maximum valid value for a portrange ID in a port range map leaf */
8731 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MAX_OFST 32
8732 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MAX_LEN 4
8733
8734
8735 /***********************************/
8736 /* MC_CMD_PARSER_DISP_RW
8737  * Direct read/write of parser-dispatcher state (DICPUs and LUE) for debugging.
8738  * Please note that this interface is only of use to debug tools which have
8739  * knowledge of firmware and hardware data structures; nothing here is intended
8740  * for use by normal driver code. Note that although this command is in the
8741  * Admin privilege group, in tamperproof adapters, only read operations are
8742  * permitted.
8743  */
8744 #define MC_CMD_PARSER_DISP_RW 0xe5
8745 #undef  MC_CMD_0xe5_PRIVILEGE_CTG
8746
8747 #define MC_CMD_0xe5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
8748
8749 /* MC_CMD_PARSER_DISP_RW_IN msgrequest */
8750 #define MC_CMD_PARSER_DISP_RW_IN_LEN 32
8751 /* identifies the target of the operation */
8752 #define MC_CMD_PARSER_DISP_RW_IN_TARGET_OFST 0
8753 #define MC_CMD_PARSER_DISP_RW_IN_TARGET_LEN 4
8754 /* enum: RX dispatcher CPU */
8755 #define MC_CMD_PARSER_DISP_RW_IN_RX_DICPU  0x0
8756 /* enum: TX dispatcher CPU */
8757 #define MC_CMD_PARSER_DISP_RW_IN_TX_DICPU  0x1
8758 /* enum: Lookup engine (with original metadata format). Deprecated; used only
8759  * by cmdclient as a fallback for very old Huntington firmware, and not
8760  * supported in firmware beyond v6.4.0.1005. Use LUE_VERSIONED_METADATA
8761  * instead.
8762  */
8763 #define MC_CMD_PARSER_DISP_RW_IN_LUE  0x2
8764 /* enum: Lookup engine (with requested metadata format) */
8765 #define MC_CMD_PARSER_DISP_RW_IN_LUE_VERSIONED_METADATA  0x3
8766 /* enum: RX0 dispatcher CPU (alias for RX_DICPU; Medford has 2 RX DICPUs) */
8767 #define MC_CMD_PARSER_DISP_RW_IN_RX0_DICPU  0x0
8768 /* enum: RX1 dispatcher CPU (only valid for Medford) */
8769 #define MC_CMD_PARSER_DISP_RW_IN_RX1_DICPU  0x4
8770 /* enum: Miscellaneous other state (only valid for Medford) */
8771 #define MC_CMD_PARSER_DISP_RW_IN_MISC_STATE  0x5
8772 /* identifies the type of operation requested */
8773 #define MC_CMD_PARSER_DISP_RW_IN_OP_OFST 4
8774 #define MC_CMD_PARSER_DISP_RW_IN_OP_LEN 4
8775 /* enum: Read a word of DICPU DMEM or a LUE entry */
8776 #define MC_CMD_PARSER_DISP_RW_IN_READ  0x0
8777 /* enum: Write a word of DICPU DMEM or a LUE entry. Not permitted on
8778  * tamperproof adapters.
8779  */
8780 #define MC_CMD_PARSER_DISP_RW_IN_WRITE  0x1
8781 /* enum: Read-modify-write a word of DICPU DMEM (not valid for LUE). Not
8782  * permitted on tamperproof adapters.
8783  */
8784 #define MC_CMD_PARSER_DISP_RW_IN_RMW  0x2
8785 /* data memory address (DICPU targets) or LUE index (LUE targets) */
8786 #define MC_CMD_PARSER_DISP_RW_IN_ADDRESS_OFST 8
8787 #define MC_CMD_PARSER_DISP_RW_IN_ADDRESS_LEN 4
8788 /* selector (for MISC_STATE target) */
8789 #define MC_CMD_PARSER_DISP_RW_IN_SELECTOR_OFST 8
8790 #define MC_CMD_PARSER_DISP_RW_IN_SELECTOR_LEN 4
8791 /* enum: Port to datapath mapping */
8792 #define MC_CMD_PARSER_DISP_RW_IN_PORT_DP_MAPPING  0x1
8793 /* value to write (for DMEM writes) */
8794 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_WRITE_VALUE_OFST 12
8795 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_WRITE_VALUE_LEN 4
8796 /* XOR value (for DMEM read-modify-writes: new = (old & mask) ^ value) */
8797 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_XOR_VALUE_OFST 12
8798 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_XOR_VALUE_LEN 4
8799 /* AND mask (for DMEM read-modify-writes: new = (old & mask) ^ value) */
8800 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_AND_MASK_OFST 16
8801 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_AND_MASK_LEN 4
8802 /* metadata format (for LUE reads using LUE_VERSIONED_METADATA) */
8803 #define MC_CMD_PARSER_DISP_RW_IN_LUE_READ_METADATA_VERSION_OFST 12
8804 #define MC_CMD_PARSER_DISP_RW_IN_LUE_READ_METADATA_VERSION_LEN 4
8805 /* value to write (for LUE writes) */
8806 #define MC_CMD_PARSER_DISP_RW_IN_LUE_WRITE_VALUE_OFST 12
8807 #define MC_CMD_PARSER_DISP_RW_IN_LUE_WRITE_VALUE_LEN 20
8808
8809 /* MC_CMD_PARSER_DISP_RW_OUT msgresponse */
8810 #define MC_CMD_PARSER_DISP_RW_OUT_LEN 52
8811 /* value read (for DMEM reads) */
8812 #define MC_CMD_PARSER_DISP_RW_OUT_DMEM_READ_VALUE_OFST 0
8813 #define MC_CMD_PARSER_DISP_RW_OUT_DMEM_READ_VALUE_LEN 4
8814 /* value read (for LUE reads) */
8815 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_READ_VALUE_OFST 0
8816 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_READ_VALUE_LEN 20
8817 /* up to 8 32-bit words of additional soft state from the LUE manager (the
8818  * exact content is firmware-dependent and intended only for debug use)
8819  */
8820 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_MGR_STATE_OFST 20
8821 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_MGR_STATE_LEN 32
8822 /* datapath(s) used for each port (for MISC_STATE PORT_DP_MAPPING selector) */
8823 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_OFST 0
8824 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_LEN 4
8825 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_NUM 4
8826 #define MC_CMD_PARSER_DISP_RW_OUT_DP0  0x1 /* enum */
8827 #define MC_CMD_PARSER_DISP_RW_OUT_DP1  0x2 /* enum */
8828
8829
8830 /***********************************/
8831 /* MC_CMD_GET_PF_COUNT
8832  * Get number of PFs on the device.
8833  */
8834 #define MC_CMD_GET_PF_COUNT 0xb6
8835 #undef  MC_CMD_0xb6_PRIVILEGE_CTG
8836
8837 #define MC_CMD_0xb6_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8838
8839 /* MC_CMD_GET_PF_COUNT_IN msgrequest */
8840 #define MC_CMD_GET_PF_COUNT_IN_LEN 0
8841
8842 /* MC_CMD_GET_PF_COUNT_OUT msgresponse */
8843 #define MC_CMD_GET_PF_COUNT_OUT_LEN 1
8844 /* Identifies the number of PFs on the device. */
8845 #define MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_OFST 0
8846 #define MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_LEN 1
8847
8848
8849 /***********************************/
8850 /* MC_CMD_SET_PF_COUNT
8851  * Set number of PFs on the device.
8852  */
8853 #define MC_CMD_SET_PF_COUNT 0xb7
8854
8855 /* MC_CMD_SET_PF_COUNT_IN msgrequest */
8856 #define MC_CMD_SET_PF_COUNT_IN_LEN 4
8857 /* New number of PFs on the device. */
8858 #define MC_CMD_SET_PF_COUNT_IN_PF_COUNT_OFST 0
8859 #define MC_CMD_SET_PF_COUNT_IN_PF_COUNT_LEN 4
8860
8861 /* MC_CMD_SET_PF_COUNT_OUT msgresponse */
8862 #define MC_CMD_SET_PF_COUNT_OUT_LEN 0
8863
8864
8865 /***********************************/
8866 /* MC_CMD_GET_PORT_ASSIGNMENT
8867  * Get port assignment for current PCI function.
8868  */
8869 #define MC_CMD_GET_PORT_ASSIGNMENT 0xb8
8870 #undef  MC_CMD_0xb8_PRIVILEGE_CTG
8871
8872 #define MC_CMD_0xb8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8873
8874 /* MC_CMD_GET_PORT_ASSIGNMENT_IN msgrequest */
8875 #define MC_CMD_GET_PORT_ASSIGNMENT_IN_LEN 0
8876
8877 /* MC_CMD_GET_PORT_ASSIGNMENT_OUT msgresponse */
8878 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_LEN 4
8879 /* Identifies the port assignment for this function. */
8880 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_PORT_OFST 0
8881 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_PORT_LEN 4
8882
8883
8884 /***********************************/
8885 /* MC_CMD_SET_PORT_ASSIGNMENT
8886  * Set port assignment for current PCI function.
8887  */
8888 #define MC_CMD_SET_PORT_ASSIGNMENT 0xb9
8889 #undef  MC_CMD_0xb9_PRIVILEGE_CTG
8890
8891 #define MC_CMD_0xb9_PRIVILEGE_CTG SRIOV_CTG_ADMIN
8892
8893 /* MC_CMD_SET_PORT_ASSIGNMENT_IN msgrequest */
8894 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_LEN 4
8895 /* Identifies the port assignment for this function. */
8896 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_PORT_OFST 0
8897 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_PORT_LEN 4
8898
8899 /* MC_CMD_SET_PORT_ASSIGNMENT_OUT msgresponse */
8900 #define MC_CMD_SET_PORT_ASSIGNMENT_OUT_LEN 0
8901
8902
8903 /***********************************/
8904 /* MC_CMD_ALLOC_VIS
8905  * Allocate VIs for current PCI function.
8906  */
8907 #define MC_CMD_ALLOC_VIS 0x8b
8908 #undef  MC_CMD_0x8b_PRIVILEGE_CTG
8909
8910 #define MC_CMD_0x8b_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8911
8912 /* MC_CMD_ALLOC_VIS_IN msgrequest */
8913 #define MC_CMD_ALLOC_VIS_IN_LEN 8
8914 /* The minimum number of VIs that is acceptable */
8915 #define MC_CMD_ALLOC_VIS_IN_MIN_VI_COUNT_OFST 0
8916 #define MC_CMD_ALLOC_VIS_IN_MIN_VI_COUNT_LEN 4
8917 /* The maximum number of VIs that would be useful */
8918 #define MC_CMD_ALLOC_VIS_IN_MAX_VI_COUNT_OFST 4
8919 #define MC_CMD_ALLOC_VIS_IN_MAX_VI_COUNT_LEN 4
8920
8921 /* MC_CMD_ALLOC_VIS_OUT msgresponse: Huntington-compatible VI_ALLOC request.
8922  * Use extended version in new code.
8923  */
8924 #define MC_CMD_ALLOC_VIS_OUT_LEN 8
8925 /* The number of VIs allocated on this function */
8926 #define MC_CMD_ALLOC_VIS_OUT_VI_COUNT_OFST 0
8927 #define MC_CMD_ALLOC_VIS_OUT_VI_COUNT_LEN 4
8928 /* The base absolute VI number allocated to this function. Required to
8929  * correctly interpret wakeup events.
8930  */
8931 #define MC_CMD_ALLOC_VIS_OUT_VI_BASE_OFST 4
8932 #define MC_CMD_ALLOC_VIS_OUT_VI_BASE_LEN 4
8933
8934 /* MC_CMD_ALLOC_VIS_EXT_OUT msgresponse */
8935 #define MC_CMD_ALLOC_VIS_EXT_OUT_LEN 12
8936 /* The number of VIs allocated on this function */
8937 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_COUNT_OFST 0
8938 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_COUNT_LEN 4
8939 /* The base absolute VI number allocated to this function. Required to
8940  * correctly interpret wakeup events.
8941  */
8942 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_BASE_OFST 4
8943 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_BASE_LEN 4
8944 /* Function's port vi_shift value (always 0 on Huntington) */
8945 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_SHIFT_OFST 8
8946 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_SHIFT_LEN 4
8947
8948
8949 /***********************************/
8950 /* MC_CMD_FREE_VIS
8951  * Free VIs for current PCI function. Any linked PIO buffers will be unlinked,
8952  * but not freed.
8953  */
8954 #define MC_CMD_FREE_VIS 0x8c
8955 #undef  MC_CMD_0x8c_PRIVILEGE_CTG
8956
8957 #define MC_CMD_0x8c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8958
8959 /* MC_CMD_FREE_VIS_IN msgrequest */
8960 #define MC_CMD_FREE_VIS_IN_LEN 0
8961
8962 /* MC_CMD_FREE_VIS_OUT msgresponse */
8963 #define MC_CMD_FREE_VIS_OUT_LEN 0
8964
8965
8966 /***********************************/
8967 /* MC_CMD_GET_SRIOV_CFG
8968  * Get SRIOV config for this PF.
8969  */
8970 #define MC_CMD_GET_SRIOV_CFG 0xba
8971 #undef  MC_CMD_0xba_PRIVILEGE_CTG
8972
8973 #define MC_CMD_0xba_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8974
8975 /* MC_CMD_GET_SRIOV_CFG_IN msgrequest */
8976 #define MC_CMD_GET_SRIOV_CFG_IN_LEN 0
8977
8978 /* MC_CMD_GET_SRIOV_CFG_OUT msgresponse */
8979 #define MC_CMD_GET_SRIOV_CFG_OUT_LEN 20
8980 /* Number of VFs currently enabled. */
8981 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_CURRENT_OFST 0
8982 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_CURRENT_LEN 4
8983 /* Max number of VFs before sriov stride and offset may need to be changed. */
8984 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_MAX_OFST 4
8985 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_MAX_LEN 4
8986 #define MC_CMD_GET_SRIOV_CFG_OUT_FLAGS_OFST 8
8987 #define MC_CMD_GET_SRIOV_CFG_OUT_FLAGS_LEN 4
8988 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_LBN 0
8989 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_WIDTH 1
8990 /* RID offset of first VF from PF. */
8991 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_OFFSET_OFST 12
8992 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_OFFSET_LEN 4
8993 /* RID offset of each subsequent VF from the previous. */
8994 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_STRIDE_OFST 16
8995 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_STRIDE_LEN 4
8996
8997
8998 /***********************************/
8999 /* MC_CMD_SET_SRIOV_CFG
9000  * Set SRIOV config for this PF.
9001  */
9002 #define MC_CMD_SET_SRIOV_CFG 0xbb
9003 #undef  MC_CMD_0xbb_PRIVILEGE_CTG
9004
9005 #define MC_CMD_0xbb_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9006
9007 /* MC_CMD_SET_SRIOV_CFG_IN msgrequest */
9008 #define MC_CMD_SET_SRIOV_CFG_IN_LEN 20
9009 /* Number of VFs currently enabled. */
9010 #define MC_CMD_SET_SRIOV_CFG_IN_VF_CURRENT_OFST 0
9011 #define MC_CMD_SET_SRIOV_CFG_IN_VF_CURRENT_LEN 4
9012 /* Max number of VFs before sriov stride and offset may need to be changed. */
9013 #define MC_CMD_SET_SRIOV_CFG_IN_VF_MAX_OFST 4
9014 #define MC_CMD_SET_SRIOV_CFG_IN_VF_MAX_LEN 4
9015 #define MC_CMD_SET_SRIOV_CFG_IN_FLAGS_OFST 8
9016 #define MC_CMD_SET_SRIOV_CFG_IN_FLAGS_LEN 4
9017 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_LBN 0
9018 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_WIDTH 1
9019 /* RID offset of first VF from PF, or 0 for no change, or
9020  * MC_CMD_RESOURCE_INSTANCE_ANY to allow the system to allocate an offset.
9021  */
9022 #define MC_CMD_SET_SRIOV_CFG_IN_VF_OFFSET_OFST 12
9023 #define MC_CMD_SET_SRIOV_CFG_IN_VF_OFFSET_LEN 4
9024 /* RID offset of each subsequent VF from the previous, 0 for no change, or
9025  * MC_CMD_RESOURCE_INSTANCE_ANY to allow the system to allocate a stride.
9026  */
9027 #define MC_CMD_SET_SRIOV_CFG_IN_VF_STRIDE_OFST 16
9028 #define MC_CMD_SET_SRIOV_CFG_IN_VF_STRIDE_LEN 4
9029
9030 /* MC_CMD_SET_SRIOV_CFG_OUT msgresponse */
9031 #define MC_CMD_SET_SRIOV_CFG_OUT_LEN 0
9032
9033
9034 /***********************************/
9035 /* MC_CMD_GET_VI_ALLOC_INFO
9036  * Get information about number of VI's and base VI number allocated to this
9037  * function.
9038  */
9039 #define MC_CMD_GET_VI_ALLOC_INFO 0x8d
9040 #undef  MC_CMD_0x8d_PRIVILEGE_CTG
9041
9042 #define MC_CMD_0x8d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9043
9044 /* MC_CMD_GET_VI_ALLOC_INFO_IN msgrequest */
9045 #define MC_CMD_GET_VI_ALLOC_INFO_IN_LEN 0
9046
9047 /* MC_CMD_GET_VI_ALLOC_INFO_OUT msgresponse */
9048 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_LEN 12
9049 /* The number of VIs allocated on this function */
9050 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_COUNT_OFST 0
9051 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_COUNT_LEN 4
9052 /* The base absolute VI number allocated to this function. Required to
9053  * correctly interpret wakeup events.
9054  */
9055 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_BASE_OFST 4
9056 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_BASE_LEN 4
9057 /* Function's port vi_shift value (always 0 on Huntington) */
9058 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_SHIFT_OFST 8
9059 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_SHIFT_LEN 4
9060
9061
9062 /***********************************/
9063 /* MC_CMD_DUMP_VI_STATE
9064  * For CmdClient use. Dump pertinent information on a specific absolute VI.
9065  */
9066 #define MC_CMD_DUMP_VI_STATE 0x8e
9067 #undef  MC_CMD_0x8e_PRIVILEGE_CTG
9068
9069 #define MC_CMD_0x8e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9070
9071 /* MC_CMD_DUMP_VI_STATE_IN msgrequest */
9072 #define MC_CMD_DUMP_VI_STATE_IN_LEN 4
9073 /* The VI number to query. */
9074 #define MC_CMD_DUMP_VI_STATE_IN_VI_NUMBER_OFST 0
9075 #define MC_CMD_DUMP_VI_STATE_IN_VI_NUMBER_LEN 4
9076
9077 /* MC_CMD_DUMP_VI_STATE_OUT msgresponse */
9078 #define MC_CMD_DUMP_VI_STATE_OUT_LEN 96
9079 /* The PF part of the function owning this VI. */
9080 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_PF_OFST 0
9081 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_PF_LEN 2
9082 /* The VF part of the function owning this VI. */
9083 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_VF_OFST 2
9084 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_VF_LEN 2
9085 /* Base of VIs allocated to this function. */
9086 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_BASE_OFST 4
9087 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_BASE_LEN 2
9088 /* Count of VIs allocated to the owner function. */
9089 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_COUNT_OFST 6
9090 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_COUNT_LEN 2
9091 /* Base interrupt vector allocated to this function. */
9092 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_BASE_OFST 8
9093 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_BASE_LEN 2
9094 /* Number of interrupt vectors allocated to this function. */
9095 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_COUNT_OFST 10
9096 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_COUNT_LEN 2
9097 /* Raw evq ptr table data. */
9098 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_OFST 12
9099 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LEN 8
9100 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LO_OFST 12
9101 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_HI_OFST 16
9102 /* Raw evq timer table data. */
9103 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_OFST 20
9104 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LEN 8
9105 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LO_OFST 20
9106 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_HI_OFST 24
9107 /* Combined metadata field. */
9108 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_OFST 28
9109 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_LEN 4
9110 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_BASE_LBN 0
9111 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_BASE_WIDTH 16
9112 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_NPAGES_LBN 16
9113 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_NPAGES_WIDTH 8
9114 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_WKUP_REF_LBN 24
9115 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_WKUP_REF_WIDTH 8
9116 /* TXDPCPU raw table data for queue. */
9117 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_OFST 32
9118 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LEN 8
9119 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LO_OFST 32
9120 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_HI_OFST 36
9121 /* TXDPCPU raw table data for queue. */
9122 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_OFST 40
9123 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LEN 8
9124 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LO_OFST 40
9125 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_HI_OFST 44
9126 /* TXDPCPU raw table data for queue. */
9127 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_OFST 48
9128 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LEN 8
9129 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LO_OFST 48
9130 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_HI_OFST 52
9131 /* Combined metadata field. */
9132 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_OFST 56
9133 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LEN 8
9134 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LO_OFST 56
9135 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_HI_OFST 60
9136 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_BASE_LBN 0
9137 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_BASE_WIDTH 16
9138 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_NPAGES_LBN 16
9139 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_NPAGES_WIDTH 8
9140 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_QSTATE_LBN 24
9141 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_QSTATE_WIDTH 8
9142 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_WAITCOUNT_LBN 32
9143 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_WAITCOUNT_WIDTH 8
9144 #define MC_CMD_DUMP_VI_STATE_OUT_VI_PADDING_LBN 40
9145 #define MC_CMD_DUMP_VI_STATE_OUT_VI_PADDING_WIDTH 24
9146 /* RXDPCPU raw table data for queue. */
9147 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_OFST 64
9148 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LEN 8
9149 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LO_OFST 64
9150 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_HI_OFST 68
9151 /* RXDPCPU raw table data for queue. */
9152 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_OFST 72
9153 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LEN 8
9154 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LO_OFST 72
9155 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_HI_OFST 76
9156 /* Reserved, currently 0. */
9157 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_OFST 80
9158 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LEN 8
9159 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LO_OFST 80
9160 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_HI_OFST 84
9161 /* Combined metadata field. */
9162 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_OFST 88
9163 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LEN 8
9164 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LO_OFST 88
9165 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_HI_OFST 92
9166 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_BASE_LBN 0
9167 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_BASE_WIDTH 16
9168 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_NPAGES_LBN 16
9169 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_NPAGES_WIDTH 8
9170 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_QSTATE_LBN 24
9171 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_QSTATE_WIDTH 8
9172 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_WAITCOUNT_LBN 32
9173 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_WAITCOUNT_WIDTH 8
9174
9175
9176 /***********************************/
9177 /* MC_CMD_ALLOC_PIOBUF
9178  * Allocate a push I/O buffer for later use with a tx queue.
9179  */
9180 #define MC_CMD_ALLOC_PIOBUF 0x8f
9181 #undef  MC_CMD_0x8f_PRIVILEGE_CTG
9182
9183 #define MC_CMD_0x8f_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
9184
9185 /* MC_CMD_ALLOC_PIOBUF_IN msgrequest */
9186 #define MC_CMD_ALLOC_PIOBUF_IN_LEN 0
9187
9188 /* MC_CMD_ALLOC_PIOBUF_OUT msgresponse */
9189 #define MC_CMD_ALLOC_PIOBUF_OUT_LEN 4
9190 /* Handle for allocated push I/O buffer. */
9191 #define MC_CMD_ALLOC_PIOBUF_OUT_PIOBUF_HANDLE_OFST 0
9192 #define MC_CMD_ALLOC_PIOBUF_OUT_PIOBUF_HANDLE_LEN 4
9193
9194
9195 /***********************************/
9196 /* MC_CMD_FREE_PIOBUF
9197  * Free a push I/O buffer.
9198  */
9199 #define MC_CMD_FREE_PIOBUF 0x90
9200 #undef  MC_CMD_0x90_PRIVILEGE_CTG
9201
9202 #define MC_CMD_0x90_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
9203
9204 /* MC_CMD_FREE_PIOBUF_IN msgrequest */
9205 #define MC_CMD_FREE_PIOBUF_IN_LEN 4
9206 /* Handle for allocated push I/O buffer. */
9207 #define MC_CMD_FREE_PIOBUF_IN_PIOBUF_HANDLE_OFST 0
9208 #define MC_CMD_FREE_PIOBUF_IN_PIOBUF_HANDLE_LEN 4
9209
9210 /* MC_CMD_FREE_PIOBUF_OUT msgresponse */
9211 #define MC_CMD_FREE_PIOBUF_OUT_LEN 0
9212
9213
9214 /***********************************/
9215 /* MC_CMD_GET_VI_TLP_PROCESSING
9216  * Get TLP steering and ordering information for a VI.
9217  */
9218 #define MC_CMD_GET_VI_TLP_PROCESSING 0xb0
9219 #undef  MC_CMD_0xb0_PRIVILEGE_CTG
9220
9221 #define MC_CMD_0xb0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9222
9223 /* MC_CMD_GET_VI_TLP_PROCESSING_IN msgrequest */
9224 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_LEN 4
9225 /* VI number to get information for. */
9226 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_INSTANCE_OFST 0
9227 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_INSTANCE_LEN 4
9228
9229 /* MC_CMD_GET_VI_TLP_PROCESSING_OUT msgresponse */
9230 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_LEN 4
9231 /* Transaction processing steering hint 1 for use with the Rx Queue. */
9232 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG1_RX_OFST 0
9233 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG1_RX_LEN 1
9234 /* Transaction processing steering hint 2 for use with the Ev Queue. */
9235 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG2_EV_OFST 1
9236 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG2_EV_LEN 1
9237 /* Use Relaxed ordering model for TLPs on this VI. */
9238 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_RELAXED_ORDERING_LBN 16
9239 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_RELAXED_ORDERING_WIDTH 1
9240 /* Use ID based ordering for TLPs on this VI. */
9241 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_ID_BASED_ORDERING_LBN 17
9242 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_ID_BASED_ORDERING_WIDTH 1
9243 /* Set no snoop bit for TLPs on this VI. */
9244 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_NO_SNOOP_LBN 18
9245 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_NO_SNOOP_WIDTH 1
9246 /* Enable TPH for TLPs on this VI. */
9247 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_ON_LBN 19
9248 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_ON_WIDTH 1
9249 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_DATA_OFST 0
9250 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_DATA_LEN 4
9251
9252
9253 /***********************************/
9254 /* MC_CMD_SET_VI_TLP_PROCESSING
9255  * Set TLP steering and ordering information for a VI.
9256  */
9257 #define MC_CMD_SET_VI_TLP_PROCESSING 0xb1
9258 #undef  MC_CMD_0xb1_PRIVILEGE_CTG
9259
9260 #define MC_CMD_0xb1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9261
9262 /* MC_CMD_SET_VI_TLP_PROCESSING_IN msgrequest */
9263 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_LEN 8
9264 /* VI number to set information for. */
9265 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_INSTANCE_OFST 0
9266 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_INSTANCE_LEN 4
9267 /* Transaction processing steering hint 1 for use with the Rx Queue. */
9268 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG1_RX_OFST 4
9269 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG1_RX_LEN 1
9270 /* Transaction processing steering hint 2 for use with the Ev Queue. */
9271 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG2_EV_OFST 5
9272 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG2_EV_LEN 1
9273 /* Use Relaxed ordering model for TLPs on this VI. */
9274 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_RELAXED_ORDERING_LBN 48
9275 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_RELAXED_ORDERING_WIDTH 1
9276 /* Use ID based ordering for TLPs on this VI. */
9277 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_ID_BASED_ORDERING_LBN 49
9278 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_ID_BASED_ORDERING_WIDTH 1
9279 /* Set the no snoop bit for TLPs on this VI. */
9280 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_NO_SNOOP_LBN 50
9281 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_NO_SNOOP_WIDTH 1
9282 /* Enable TPH for TLPs on this VI. */
9283 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_ON_LBN 51
9284 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_ON_WIDTH 1
9285 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_DATA_OFST 4
9286 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_DATA_LEN 4
9287
9288 /* MC_CMD_SET_VI_TLP_PROCESSING_OUT msgresponse */
9289 #define MC_CMD_SET_VI_TLP_PROCESSING_OUT_LEN 0
9290
9291
9292 /***********************************/
9293 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS
9294  * Get global PCIe steering and transaction processing configuration.
9295  */
9296 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS 0xbc
9297 #undef  MC_CMD_0xbc_PRIVILEGE_CTG
9298
9299 #define MC_CMD_0xbc_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9300
9301 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN msgrequest */
9302 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_LEN 4
9303 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_OFST 0
9304 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_LEN 4
9305 /* enum: MISC. */
9306 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_MISC  0x0
9307 /* enum: IDO. */
9308 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_IDO  0x1
9309 /* enum: RO. */
9310 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_RO  0x2
9311 /* enum: TPH Type. */
9312 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_TPH_TYPE  0x3
9313
9314 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT msgresponse */
9315 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_LEN 8
9316 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_GLOBAL_CATEGORY_OFST 0
9317 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_GLOBAL_CATEGORY_LEN 4
9318 /*            Enum values, see field(s): */
9319 /*               MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN/TLP_GLOBAL_CATEGORY */
9320 /* Amalgamated TLP info word. */
9321 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_WORD_OFST 4
9322 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_WORD_LEN 4
9323 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_WTAG_EN_LBN 0
9324 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_WTAG_EN_WIDTH 1
9325 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_SPARE_LBN 1
9326 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_SPARE_WIDTH 31
9327 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_DL_EN_LBN 0
9328 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_DL_EN_WIDTH 1
9329 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_TX_EN_LBN 1
9330 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_TX_EN_WIDTH 1
9331 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_EV_EN_LBN 2
9332 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_EV_EN_WIDTH 1
9333 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_RX_EN_LBN 3
9334 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_RX_EN_WIDTH 1
9335 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_SPARE_LBN 4
9336 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_SPARE_WIDTH 28
9337 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_RXDMA_EN_LBN 0
9338 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_RXDMA_EN_WIDTH 1
9339 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_TXDMA_EN_LBN 1
9340 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_TXDMA_EN_WIDTH 1
9341 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_DL_EN_LBN 2
9342 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_DL_EN_WIDTH 1
9343 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_SPARE_LBN 3
9344 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_SPARE_WIDTH 29
9345 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_MSIX_LBN 0
9346 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_MSIX_WIDTH 2
9347 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_DL_LBN 2
9348 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_DL_WIDTH 2
9349 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_TX_LBN 4
9350 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_TX_WIDTH 2
9351 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_EV_LBN 6
9352 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_EV_WIDTH 2
9353 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_RX_LBN 8
9354 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_RX_WIDTH 2
9355 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TLP_TYPE_SPARE_LBN 9
9356 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TLP_TYPE_SPARE_WIDTH 23
9357
9358
9359 /***********************************/
9360 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS
9361  * Set global PCIe steering and transaction processing configuration.
9362  */
9363 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS 0xbd
9364 #undef  MC_CMD_0xbd_PRIVILEGE_CTG
9365
9366 #define MC_CMD_0xbd_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9367
9368 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN msgrequest */
9369 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_LEN 8
9370 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_OFST 0
9371 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_LEN 4
9372 /*            Enum values, see field(s): */
9373 /*               MC_CMD_GET_TLP_PROCESSING_GLOBALS/MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN/TLP_GLOBAL_CATEGORY */
9374 /* Amalgamated TLP info word. */
9375 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_WORD_OFST 4
9376 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_WORD_LEN 4
9377 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_MISC_WTAG_EN_LBN 0
9378 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_MISC_WTAG_EN_WIDTH 1
9379 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_DL_EN_LBN 0
9380 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_DL_EN_WIDTH 1
9381 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_TX_EN_LBN 1
9382 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_TX_EN_WIDTH 1
9383 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_EV_EN_LBN 2
9384 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_EV_EN_WIDTH 1
9385 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_RX_EN_LBN 3
9386 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_RX_EN_WIDTH 1
9387 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_RXDMA_EN_LBN 0
9388 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_RXDMA_EN_WIDTH 1
9389 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_TXDMA_EN_LBN 1
9390 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_TXDMA_EN_WIDTH 1
9391 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_DL_EN_LBN 2
9392 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_DL_EN_WIDTH 1
9393 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_MSIX_LBN 0
9394 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_MSIX_WIDTH 2
9395 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_DL_LBN 2
9396 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_DL_WIDTH 2
9397 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_TX_LBN 4
9398 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_TX_WIDTH 2
9399 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_EV_LBN 6
9400 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_EV_WIDTH 2
9401 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_RX_LBN 8
9402 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_RX_WIDTH 2
9403 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_SPARE_LBN 10
9404 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_SPARE_WIDTH 22
9405
9406 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS_OUT msgresponse */
9407 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_OUT_LEN 0
9408
9409
9410 /***********************************/
9411 /* MC_CMD_SATELLITE_DOWNLOAD
9412  * Download a new set of images to the satellite CPUs from the host.
9413  */
9414 #define MC_CMD_SATELLITE_DOWNLOAD 0x91
9415 #undef  MC_CMD_0x91_PRIVILEGE_CTG
9416
9417 #define MC_CMD_0x91_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9418
9419 /* MC_CMD_SATELLITE_DOWNLOAD_IN msgrequest: The reset requirements for the CPUs
9420  * are subtle, and so downloads must proceed in a number of phases.
9421  *
9422  * 1) PHASE_RESET with a target of TARGET_ALL and chunk ID/length of 0.
9423  *
9424  * 2) PHASE_IMEMS for each of the IMEM targets (target IDs 0-11). Each download
9425  * may consist of multiple chunks. The final chunk (with CHUNK_ID_LAST) should
9426  * be a checksum (a simple 32-bit sum) of the transferred data. An individual
9427  * download may be aborted using CHUNK_ID_ABORT.
9428  *
9429  * 3) PHASE_VECTORS for each of the vector table targets (target IDs 12-15),
9430  * similar to PHASE_IMEMS.
9431  *
9432  * 4) PHASE_READY with a target of TARGET_ALL and chunk ID/length of 0.
9433  *
9434  * After any error (a requested abort is not considered to be an error) the
9435  * sequence must be restarted from PHASE_RESET.
9436  */
9437 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMIN 20
9438 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMAX 252
9439 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LEN(num) (16+4*(num))
9440 /* Download phase. (Note: the IDLE phase is used internally and is never valid
9441  * in a command from the host.)
9442  */
9443 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_OFST 0
9444 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_LEN 4
9445 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_IDLE     0x0 /* enum */
9446 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_RESET    0x1 /* enum */
9447 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_IMEMS    0x2 /* enum */
9448 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_VECTORS  0x3 /* enum */
9449 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_READY    0x4 /* enum */
9450 /* Target for download. (These match the blob numbers defined in
9451  * mc_flash_layout.h.)
9452  */
9453 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_OFST 4
9454 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_LEN 4
9455 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9456 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_TEXT  0x0
9457 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9458 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_TEXT  0x1
9459 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9460 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDP_TEXT  0x2
9461 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9462 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDP_TEXT  0x3
9463 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9464 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_LUT  0x4
9465 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9466 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_LUT_CFG  0x5
9467 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9468 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_LUT  0x6
9469 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9470 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_LUT_CFG  0x7
9471 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9472 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_PGM  0x8
9473 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9474 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_SL_PGM  0x9
9475 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9476 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_PGM  0xa
9477 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9478 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_SL_PGM  0xb
9479 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
9480 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_VTBL0  0xc
9481 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
9482 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_VTBL0  0xd
9483 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
9484 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_VTBL1  0xe
9485 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
9486 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_VTBL1  0xf
9487 /* enum: Valid in phases 1 (PHASE_RESET) and 4 (PHASE_READY) only */
9488 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_ALL  0xffffffff
9489 /* Chunk ID, or CHUNK_ID_LAST or CHUNK_ID_ABORT */
9490 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_OFST 8
9491 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_LEN 4
9492 /* enum: Last chunk, containing checksum rather than data */
9493 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_LAST  0xffffffff
9494 /* enum: Abort download of this item */
9495 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_ABORT  0xfffffffe
9496 /* Length of this chunk in bytes */
9497 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_LEN_OFST 12
9498 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_LEN_LEN 4
9499 /* Data for this chunk */
9500 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_OFST 16
9501 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_LEN 4
9502 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MINNUM 1
9503 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MAXNUM 59
9504
9505 /* MC_CMD_SATELLITE_DOWNLOAD_OUT msgresponse */
9506 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_LEN 8
9507 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
9508 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_RESULT_OFST 0
9509 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_RESULT_LEN 4
9510 /* Extra status information */
9511 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_INFO_OFST 4
9512 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_INFO_LEN 4
9513 /* enum: Code download OK, completed. */
9514 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_COMPLETE  0x0
9515 /* enum: Code download aborted as requested. */
9516 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_ABORTED  0x1
9517 /* enum: Code download OK so far, send next chunk. */
9518 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_NEXT_CHUNK  0x2
9519 /* enum: Download phases out of sequence */
9520 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_PHASE  0x100
9521 /* enum: Bad target for this phase */
9522 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_TARGET  0x101
9523 /* enum: Chunk ID out of sequence */
9524 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHUNK_ID  0x200
9525 /* enum: Chunk length zero or too large */
9526 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHUNK_LEN  0x201
9527 /* enum: Checksum was incorrect */
9528 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHECKSUM  0x300
9529
9530
9531 /***********************************/
9532 /* MC_CMD_GET_CAPABILITIES
9533  * Get device capabilities.
9534  *
9535  * This is supplementary to the MC_CMD_GET_BOARD_CFG command, and intended to
9536  * reference inherent device capabilities as opposed to current NVRAM config.
9537  */
9538 #define MC_CMD_GET_CAPABILITIES 0xbe
9539 #undef  MC_CMD_0xbe_PRIVILEGE_CTG
9540
9541 #define MC_CMD_0xbe_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9542
9543 /* MC_CMD_GET_CAPABILITIES_IN msgrequest */
9544 #define MC_CMD_GET_CAPABILITIES_IN_LEN 0
9545
9546 /* MC_CMD_GET_CAPABILITIES_OUT msgresponse */
9547 #define MC_CMD_GET_CAPABILITIES_OUT_LEN 20
9548 /* First word of flags. */
9549 #define MC_CMD_GET_CAPABILITIES_OUT_FLAGS1_OFST 0
9550 #define MC_CMD_GET_CAPABILITIES_OUT_FLAGS1_LEN 4
9551 #define MC_CMD_GET_CAPABILITIES_OUT_VPORT_RECONFIGURE_LBN 3
9552 #define MC_CMD_GET_CAPABILITIES_OUT_VPORT_RECONFIGURE_WIDTH 1
9553 #define MC_CMD_GET_CAPABILITIES_OUT_TX_STRIPING_LBN 4
9554 #define MC_CMD_GET_CAPABILITIES_OUT_TX_STRIPING_WIDTH 1
9555 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_QUERY_LBN 5
9556 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_QUERY_WIDTH 1
9557 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
9558 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
9559 #define MC_CMD_GET_CAPABILITIES_OUT_DRV_ATTACH_PREBOOT_LBN 7
9560 #define MC_CMD_GET_CAPABILITIES_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
9561 #define MC_CMD_GET_CAPABILITIES_OUT_RX_FORCE_EVENT_MERGING_LBN 8
9562 #define MC_CMD_GET_CAPABILITIES_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
9563 #define MC_CMD_GET_CAPABILITIES_OUT_SET_MAC_ENHANCED_LBN 9
9564 #define MC_CMD_GET_CAPABILITIES_OUT_SET_MAC_ENHANCED_WIDTH 1
9565 #define MC_CMD_GET_CAPABILITIES_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
9566 #define MC_CMD_GET_CAPABILITIES_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
9567 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
9568 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
9569 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
9570 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
9571 #define MC_CMD_GET_CAPABILITIES_OUT_ADDITIONAL_RSS_MODES_LBN 13
9572 #define MC_CMD_GET_CAPABILITIES_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
9573 #define MC_CMD_GET_CAPABILITIES_OUT_QBB_LBN 14
9574 #define MC_CMD_GET_CAPABILITIES_OUT_QBB_WIDTH 1
9575 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
9576 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
9577 #define MC_CMD_GET_CAPABILITIES_OUT_RX_RSS_LIMITED_LBN 16
9578 #define MC_CMD_GET_CAPABILITIES_OUT_RX_RSS_LIMITED_WIDTH 1
9579 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_LBN 17
9580 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_WIDTH 1
9581 #define MC_CMD_GET_CAPABILITIES_OUT_RX_INCLUDE_FCS_LBN 18
9582 #define MC_CMD_GET_CAPABILITIES_OUT_RX_INCLUDE_FCS_WIDTH 1
9583 #define MC_CMD_GET_CAPABILITIES_OUT_TX_VLAN_INSERTION_LBN 19
9584 #define MC_CMD_GET_CAPABILITIES_OUT_TX_VLAN_INSERTION_WIDTH 1
9585 #define MC_CMD_GET_CAPABILITIES_OUT_RX_VLAN_STRIPPING_LBN 20
9586 #define MC_CMD_GET_CAPABILITIES_OUT_RX_VLAN_STRIPPING_WIDTH 1
9587 #define MC_CMD_GET_CAPABILITIES_OUT_TX_TSO_LBN 21
9588 #define MC_CMD_GET_CAPABILITIES_OUT_TX_TSO_WIDTH 1
9589 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_0_LBN 22
9590 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_0_WIDTH 1
9591 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_14_LBN 23
9592 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_14_WIDTH 1
9593 #define MC_CMD_GET_CAPABILITIES_OUT_RX_TIMESTAMP_LBN 24
9594 #define MC_CMD_GET_CAPABILITIES_OUT_RX_TIMESTAMP_WIDTH 1
9595 #define MC_CMD_GET_CAPABILITIES_OUT_RX_BATCHING_LBN 25
9596 #define MC_CMD_GET_CAPABILITIES_OUT_RX_BATCHING_WIDTH 1
9597 #define MC_CMD_GET_CAPABILITIES_OUT_MCAST_FILTER_CHAINING_LBN 26
9598 #define MC_CMD_GET_CAPABILITIES_OUT_MCAST_FILTER_CHAINING_WIDTH 1
9599 #define MC_CMD_GET_CAPABILITIES_OUT_PM_AND_RXDP_COUNTERS_LBN 27
9600 #define MC_CMD_GET_CAPABILITIES_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
9601 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DISABLE_SCATTER_LBN 28
9602 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DISABLE_SCATTER_WIDTH 1
9603 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
9604 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
9605 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_LBN 30
9606 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_WIDTH 1
9607 #define MC_CMD_GET_CAPABILITIES_OUT_VXLAN_NVGRE_LBN 31
9608 #define MC_CMD_GET_CAPABILITIES_OUT_VXLAN_NVGRE_WIDTH 1
9609 /* RxDPCPU firmware id. */
9610 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DPCPU_FW_ID_OFST 4
9611 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DPCPU_FW_ID_LEN 2
9612 /* enum: Standard RXDP firmware */
9613 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP  0x0
9614 /* enum: Low latency RXDP firmware */
9615 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_LOW_LATENCY  0x1
9616 /* enum: Packed stream RXDP firmware */
9617 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_PACKED_STREAM  0x2
9618 /* enum: Rules engine RXDP firmware */
9619 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_RULES_ENGINE  0x5
9620 /* enum: Packet rate RXDP firmware */
9621 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_DPDK  0x6
9622 /* enum: BIST RXDP firmware */
9623 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_BIST  0x10a
9624 /* enum: RXDP Test firmware image 1 */
9625 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH  0x101
9626 /* enum: RXDP Test firmware image 2 */
9627 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD  0x102
9628 /* enum: RXDP Test firmware image 3 */
9629 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST  0x103
9630 /* enum: RXDP Test firmware image 4 */
9631 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE  0x104
9632 /* enum: RXDP Test firmware image 5 */
9633 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_BACKPRESSURE  0x105
9634 /* enum: RXDP Test firmware image 6 */
9635 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_PACKET_EDITS  0x106
9636 /* enum: RXDP Test firmware image 7 */
9637 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_RX_HDR_SPLIT  0x107
9638 /* enum: RXDP Test firmware image 8 */
9639 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_DISABLE_DL  0x108
9640 /* enum: RXDP Test firmware image 9 */
9641 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_DOORBELL_DELAY  0x10b
9642 /* enum: RXDP Test firmware image 10 */
9643 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_SLOW  0x10c
9644 /* TxDPCPU firmware id. */
9645 #define MC_CMD_GET_CAPABILITIES_OUT_TX_DPCPU_FW_ID_OFST 6
9646 #define MC_CMD_GET_CAPABILITIES_OUT_TX_DPCPU_FW_ID_LEN 2
9647 /* enum: Standard TXDP firmware */
9648 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP  0x0
9649 /* enum: Low latency TXDP firmware */
9650 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_LOW_LATENCY  0x1
9651 /* enum: High packet rate TXDP firmware */
9652 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_HIGH_PACKET_RATE  0x3
9653 /* enum: Rules engine TXDP firmware */
9654 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_RULES_ENGINE  0x5
9655 /* enum: Packet rate TXDP firmware */
9656 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_DPDK  0x6
9657 /* enum: BIST TXDP firmware */
9658 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_BIST  0x12d
9659 /* enum: TXDP Test firmware image 1 */
9660 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_TSO_EDIT  0x101
9661 /* enum: TXDP Test firmware image 2 */
9662 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_PACKET_EDITS  0x102
9663 /* enum: TXDP CSR bus test firmware */
9664 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_CSR  0x103
9665 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_OFST 8
9666 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_LEN 2
9667 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_REV_LBN 0
9668 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_REV_WIDTH 12
9669 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_TYPE_LBN 12
9670 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
9671 /* enum: reserved value - do not use (may indicate alternative interpretation
9672  * of REV field in future)
9673  */
9674 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_RESERVED  0x0
9675 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
9676  * development only)
9677  */
9678 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_FIRST_PKT  0x1
9679 /* enum: RX PD firmware with approximately Siena-compatible behaviour
9680  * (Huntington development only)
9681  */
9682 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_SIENA_COMPAT  0x2
9683 /* enum: Full featured RX PD production firmware */
9684 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_FULL_FEATURED  0x3
9685 /* enum: (deprecated original name for the FULL_FEATURED variant) */
9686 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_VSWITCH  0x3
9687 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
9688  * (Huntington development only)
9689  */
9690 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM  0x4
9691 /* enum: Low latency RX PD production firmware */
9692 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_LOW_LATENCY  0x5
9693 /* enum: Packed stream RX PD production firmware */
9694 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_PACKED_STREAM  0x6
9695 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
9696  * tests (Medford development only)
9697  */
9698 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_LAYER2_PERF  0x7
9699 /* enum: Rules engine RX PD production firmware */
9700 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_RULES_ENGINE  0x8
9701 /* enum: reserved value - do not use (bug69716) */
9702 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_RESERVED_9  0x9
9703 /* enum: Packet rate RX PD production firmware */
9704 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_DPDK  0xa
9705 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
9706 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE  0xe
9707 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
9708  * encapsulations (Medford development only)
9709  */
9710 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY  0xf
9711 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_OFST 10
9712 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_LEN 2
9713 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_REV_LBN 0
9714 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_REV_WIDTH 12
9715 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_TYPE_LBN 12
9716 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
9717 /* enum: reserved value - do not use (may indicate alternative interpretation
9718  * of REV field in future)
9719  */
9720 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_RESERVED  0x0
9721 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
9722  * development only)
9723  */
9724 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_FIRST_PKT  0x1
9725 /* enum: TX PD firmware with approximately Siena-compatible behaviour
9726  * (Huntington development only)
9727  */
9728 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_SIENA_COMPAT  0x2
9729 /* enum: Full featured TX PD production firmware */
9730 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_FULL_FEATURED  0x3
9731 /* enum: (deprecated original name for the FULL_FEATURED variant) */
9732 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_VSWITCH  0x3
9733 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
9734  * (Huntington development only)
9735  */
9736 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM  0x4
9737 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_LOW_LATENCY  0x5 /* enum */
9738 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
9739  * tests (Medford development only)
9740  */
9741 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_LAYER2_PERF  0x7
9742 /* enum: Rules engine TX PD production firmware */
9743 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_RULES_ENGINE  0x8
9744 /* enum: reserved value - do not use (bug69716) */
9745 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_RESERVED_9  0x9
9746 /* enum: Packet rate TX PD production firmware */
9747 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_DPDK  0xa
9748 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
9749 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE  0xe
9750 /* Hardware capabilities of NIC */
9751 #define MC_CMD_GET_CAPABILITIES_OUT_HW_CAPABILITIES_OFST 12
9752 #define MC_CMD_GET_CAPABILITIES_OUT_HW_CAPABILITIES_LEN 4
9753 /* Licensed capabilities */
9754 #define MC_CMD_GET_CAPABILITIES_OUT_LICENSE_CAPABILITIES_OFST 16
9755 #define MC_CMD_GET_CAPABILITIES_OUT_LICENSE_CAPABILITIES_LEN 4
9756
9757 /* MC_CMD_GET_CAPABILITIES_V2_IN msgrequest */
9758 #define MC_CMD_GET_CAPABILITIES_V2_IN_LEN 0
9759
9760 /* MC_CMD_GET_CAPABILITIES_V2_OUT msgresponse */
9761 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LEN 72
9762 /* First word of flags. */
9763 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS1_OFST 0
9764 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS1_LEN 4
9765 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VPORT_RECONFIGURE_LBN 3
9766 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VPORT_RECONFIGURE_WIDTH 1
9767 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_STRIPING_LBN 4
9768 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_STRIPING_WIDTH 1
9769 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_QUERY_LBN 5
9770 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_QUERY_WIDTH 1
9771 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
9772 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
9773 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DRV_ATTACH_PREBOOT_LBN 7
9774 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
9775 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_FORCE_EVENT_MERGING_LBN 8
9776 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
9777 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SET_MAC_ENHANCED_LBN 9
9778 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SET_MAC_ENHANCED_WIDTH 1
9779 #define MC_CMD_GET_CAPABILITIES_V2_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
9780 #define MC_CMD_GET_CAPABILITIES_V2_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
9781 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
9782 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
9783 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
9784 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
9785 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ADDITIONAL_RSS_MODES_LBN 13
9786 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
9787 #define MC_CMD_GET_CAPABILITIES_V2_OUT_QBB_LBN 14
9788 #define MC_CMD_GET_CAPABILITIES_V2_OUT_QBB_WIDTH 1
9789 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
9790 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
9791 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_RSS_LIMITED_LBN 16
9792 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_RSS_LIMITED_WIDTH 1
9793 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_LBN 17
9794 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_WIDTH 1
9795 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_INCLUDE_FCS_LBN 18
9796 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_INCLUDE_FCS_WIDTH 1
9797 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VLAN_INSERTION_LBN 19
9798 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VLAN_INSERTION_WIDTH 1
9799 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_VLAN_STRIPPING_LBN 20
9800 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_VLAN_STRIPPING_WIDTH 1
9801 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_LBN 21
9802 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_WIDTH 1
9803 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_0_LBN 22
9804 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_0_WIDTH 1
9805 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_14_LBN 23
9806 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_14_WIDTH 1
9807 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_TIMESTAMP_LBN 24
9808 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_TIMESTAMP_WIDTH 1
9809 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_BATCHING_LBN 25
9810 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_BATCHING_WIDTH 1
9811 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCAST_FILTER_CHAINING_LBN 26
9812 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCAST_FILTER_CHAINING_WIDTH 1
9813 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PM_AND_RXDP_COUNTERS_LBN 27
9814 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
9815 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DISABLE_SCATTER_LBN 28
9816 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DISABLE_SCATTER_WIDTH 1
9817 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
9818 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
9819 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_LBN 30
9820 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_WIDTH 1
9821 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VXLAN_NVGRE_LBN 31
9822 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VXLAN_NVGRE_WIDTH 1
9823 /* RxDPCPU firmware id. */
9824 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DPCPU_FW_ID_OFST 4
9825 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DPCPU_FW_ID_LEN 2
9826 /* enum: Standard RXDP firmware */
9827 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP  0x0
9828 /* enum: Low latency RXDP firmware */
9829 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_LOW_LATENCY  0x1
9830 /* enum: Packed stream RXDP firmware */
9831 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_PACKED_STREAM  0x2
9832 /* enum: Rules engine RXDP firmware */
9833 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_RULES_ENGINE  0x5
9834 /* enum: Packet rate RXDP firmware */
9835 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_DPDK  0x6
9836 /* enum: BIST RXDP firmware */
9837 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_BIST  0x10a
9838 /* enum: RXDP Test firmware image 1 */
9839 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH  0x101
9840 /* enum: RXDP Test firmware image 2 */
9841 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD  0x102
9842 /* enum: RXDP Test firmware image 3 */
9843 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST  0x103
9844 /* enum: RXDP Test firmware image 4 */
9845 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE  0x104
9846 /* enum: RXDP Test firmware image 5 */
9847 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_BACKPRESSURE  0x105
9848 /* enum: RXDP Test firmware image 6 */
9849 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_PACKET_EDITS  0x106
9850 /* enum: RXDP Test firmware image 7 */
9851 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_RX_HDR_SPLIT  0x107
9852 /* enum: RXDP Test firmware image 8 */
9853 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_DISABLE_DL  0x108
9854 /* enum: RXDP Test firmware image 9 */
9855 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_DOORBELL_DELAY  0x10b
9856 /* enum: RXDP Test firmware image 10 */
9857 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_SLOW  0x10c
9858 /* TxDPCPU firmware id. */
9859 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DPCPU_FW_ID_OFST 6
9860 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DPCPU_FW_ID_LEN 2
9861 /* enum: Standard TXDP firmware */
9862 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP  0x0
9863 /* enum: Low latency TXDP firmware */
9864 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_LOW_LATENCY  0x1
9865 /* enum: High packet rate TXDP firmware */
9866 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_HIGH_PACKET_RATE  0x3
9867 /* enum: Rules engine TXDP firmware */
9868 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_RULES_ENGINE  0x5
9869 /* enum: Packet rate TXDP firmware */
9870 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_DPDK  0x6
9871 /* enum: BIST TXDP firmware */
9872 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_BIST  0x12d
9873 /* enum: TXDP Test firmware image 1 */
9874 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_TSO_EDIT  0x101
9875 /* enum: TXDP Test firmware image 2 */
9876 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_PACKET_EDITS  0x102
9877 /* enum: TXDP CSR bus test firmware */
9878 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_CSR  0x103
9879 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_OFST 8
9880 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_LEN 2
9881 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_REV_LBN 0
9882 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_REV_WIDTH 12
9883 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_TYPE_LBN 12
9884 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
9885 /* enum: reserved value - do not use (may indicate alternative interpretation
9886  * of REV field in future)
9887  */
9888 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_RESERVED  0x0
9889 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
9890  * development only)
9891  */
9892 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_FIRST_PKT  0x1
9893 /* enum: RX PD firmware with approximately Siena-compatible behaviour
9894  * (Huntington development only)
9895  */
9896 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_SIENA_COMPAT  0x2
9897 /* enum: Full featured RX PD production firmware */
9898 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_FULL_FEATURED  0x3
9899 /* enum: (deprecated original name for the FULL_FEATURED variant) */
9900 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_VSWITCH  0x3
9901 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
9902  * (Huntington development only)
9903  */
9904 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM  0x4
9905 /* enum: Low latency RX PD production firmware */
9906 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_LOW_LATENCY  0x5
9907 /* enum: Packed stream RX PD production firmware */
9908 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_PACKED_STREAM  0x6
9909 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
9910  * tests (Medford development only)
9911  */
9912 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_LAYER2_PERF  0x7
9913 /* enum: Rules engine RX PD production firmware */
9914 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_RULES_ENGINE  0x8
9915 /* enum: reserved value - do not use (bug69716) */
9916 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_RESERVED_9  0x9
9917 /* enum: Packet rate RX PD production firmware */
9918 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_DPDK  0xa
9919 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
9920 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE  0xe
9921 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
9922  * encapsulations (Medford development only)
9923  */
9924 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY  0xf
9925 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_OFST 10
9926 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_LEN 2
9927 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_REV_LBN 0
9928 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_REV_WIDTH 12
9929 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_TYPE_LBN 12
9930 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
9931 /* enum: reserved value - do not use (may indicate alternative interpretation
9932  * of REV field in future)
9933  */
9934 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_RESERVED  0x0
9935 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
9936  * development only)
9937  */
9938 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_FIRST_PKT  0x1
9939 /* enum: TX PD firmware with approximately Siena-compatible behaviour
9940  * (Huntington development only)
9941  */
9942 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_SIENA_COMPAT  0x2
9943 /* enum: Full featured TX PD production firmware */
9944 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_FULL_FEATURED  0x3
9945 /* enum: (deprecated original name for the FULL_FEATURED variant) */
9946 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_VSWITCH  0x3
9947 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
9948  * (Huntington development only)
9949  */
9950 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM  0x4
9951 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_LOW_LATENCY  0x5 /* enum */
9952 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
9953  * tests (Medford development only)
9954  */
9955 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_LAYER2_PERF  0x7
9956 /* enum: Rules engine TX PD production firmware */
9957 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_RULES_ENGINE  0x8
9958 /* enum: reserved value - do not use (bug69716) */
9959 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_RESERVED_9  0x9
9960 /* enum: Packet rate TX PD production firmware */
9961 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_DPDK  0xa
9962 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
9963 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE  0xe
9964 /* Hardware capabilities of NIC */
9965 #define MC_CMD_GET_CAPABILITIES_V2_OUT_HW_CAPABILITIES_OFST 12
9966 #define MC_CMD_GET_CAPABILITIES_V2_OUT_HW_CAPABILITIES_LEN 4
9967 /* Licensed capabilities */
9968 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LICENSE_CAPABILITIES_OFST 16
9969 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LICENSE_CAPABILITIES_LEN 4
9970 /* Second word of flags. Not present on older firmware (check the length). */
9971 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS2_OFST 20
9972 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS2_LEN 4
9973 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_LBN 0
9974 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_WIDTH 1
9975 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_ENCAP_LBN 1
9976 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_ENCAP_WIDTH 1
9977 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVQ_TIMER_CTRL_LBN 2
9978 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVQ_TIMER_CTRL_WIDTH 1
9979 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVENT_CUT_THROUGH_LBN 3
9980 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVENT_CUT_THROUGH_WIDTH 1
9981 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_CUT_THROUGH_LBN 4
9982 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_CUT_THROUGH_WIDTH 1
9983 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VFIFO_ULL_MODE_LBN 5
9984 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
9985 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
9986 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
9987 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_V2_LBN 7
9988 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_V2_WIDTH 1
9989 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_TIMESTAMPING_LBN 8
9990 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
9991 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TIMESTAMP_LBN 9
9992 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TIMESTAMP_WIDTH 1
9993 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_SNIFF_LBN 10
9994 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_SNIFF_WIDTH 1
9995 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_SNIFF_LBN 11
9996 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_SNIFF_WIDTH 1
9997 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
9998 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
9999 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_BACKGROUND_LBN 13
10000 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_BACKGROUND_WIDTH 1
10001 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_DB_RETURN_LBN 14
10002 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_DB_RETURN_WIDTH 1
10003 #define MC_CMD_GET_CAPABILITIES_V2_OUT_CTPIO_LBN 15
10004 #define MC_CMD_GET_CAPABILITIES_V2_OUT_CTPIO_WIDTH 1
10005 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_SUPPORT_LBN 16
10006 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_SUPPORT_WIDTH 1
10007 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_BOUND_LBN 17
10008 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_BOUND_WIDTH 1
10009 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
10010 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
10011 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_FLAG_LBN 19
10012 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_FLAG_WIDTH 1
10013 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_MARK_LBN 20
10014 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_MARK_WIDTH 1
10015 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
10016 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
10017 /* Number of FATSOv2 contexts per datapath supported by this NIC. Not present
10018  * on older firmware (check the length).
10019  */
10020 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
10021 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
10022 /* One byte per PF containing the number of the external port assigned to this
10023  * PF, indexed by PF number. Special values indicate that a PF is either not
10024  * present or not assigned.
10025  */
10026 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
10027 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
10028 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
10029 /* enum: The caller is not permitted to access information on this PF. */
10030 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ACCESS_NOT_PERMITTED  0xff
10031 /* enum: PF does not exist. */
10032 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_PRESENT  0xfe
10033 /* enum: PF does exist but is not assigned to any external port. */
10034 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_ASSIGNED  0xfd
10035 /* enum: This value indicates that PF is assigned, but it cannot be expressed
10036  * in this field. It is intended for a possible future situation where a more
10037  * complex scheme of PFs to ports mapping is being used. The future driver
10038  * should look for a new field supporting the new scheme. The current/old
10039  * driver should treat this value as PF_NOT_ASSIGNED.
10040  */
10041 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INCOMPATIBLE_ASSIGNMENT  0xfc
10042 /* One byte per PF containing the number of its VFs, indexed by PF number. A
10043  * special value indicates that a PF is not present.
10044  */
10045 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_OFST 42
10046 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_LEN 1
10047 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_NUM 16
10048 /* enum: The caller is not permitted to access information on this PF. */
10049 /*               MC_CMD_GET_CAPABILITIES_V2_OUT_ACCESS_NOT_PERMITTED  0xff */
10050 /* enum: PF does not exist. */
10051 /*               MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_PRESENT  0xfe */
10052 /* Number of VIs available for each external port */
10053 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_OFST 58
10054 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_LEN 2
10055 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_NUM 4
10056 /* Size of RX descriptor cache expressed as binary logarithm The actual size
10057  * equals (2 ^ RX_DESC_CACHE_SIZE)
10058  */
10059 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DESC_CACHE_SIZE_OFST 66
10060 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DESC_CACHE_SIZE_LEN 1
10061 /* Size of TX descriptor cache expressed as binary logarithm The actual size
10062  * equals (2 ^ TX_DESC_CACHE_SIZE)
10063  */
10064 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DESC_CACHE_SIZE_OFST 67
10065 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DESC_CACHE_SIZE_LEN 1
10066 /* Total number of available PIO buffers */
10067 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_PIO_BUFFS_OFST 68
10068 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_PIO_BUFFS_LEN 2
10069 /* Size of a single PIO buffer */
10070 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SIZE_PIO_BUFF_OFST 70
10071 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SIZE_PIO_BUFF_LEN 2
10072
10073 /* MC_CMD_GET_CAPABILITIES_V3_OUT msgresponse */
10074 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LEN 76
10075 /* First word of flags. */
10076 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS1_OFST 0
10077 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS1_LEN 4
10078 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VPORT_RECONFIGURE_LBN 3
10079 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VPORT_RECONFIGURE_WIDTH 1
10080 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_STRIPING_LBN 4
10081 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_STRIPING_WIDTH 1
10082 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_QUERY_LBN 5
10083 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_QUERY_WIDTH 1
10084 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
10085 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
10086 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DRV_ATTACH_PREBOOT_LBN 7
10087 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
10088 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_FORCE_EVENT_MERGING_LBN 8
10089 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
10090 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SET_MAC_ENHANCED_LBN 9
10091 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SET_MAC_ENHANCED_WIDTH 1
10092 #define MC_CMD_GET_CAPABILITIES_V3_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
10093 #define MC_CMD_GET_CAPABILITIES_V3_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
10094 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
10095 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
10096 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
10097 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
10098 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ADDITIONAL_RSS_MODES_LBN 13
10099 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
10100 #define MC_CMD_GET_CAPABILITIES_V3_OUT_QBB_LBN 14
10101 #define MC_CMD_GET_CAPABILITIES_V3_OUT_QBB_WIDTH 1
10102 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
10103 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
10104 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_RSS_LIMITED_LBN 16
10105 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_RSS_LIMITED_WIDTH 1
10106 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_LBN 17
10107 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_WIDTH 1
10108 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_INCLUDE_FCS_LBN 18
10109 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_INCLUDE_FCS_WIDTH 1
10110 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VLAN_INSERTION_LBN 19
10111 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VLAN_INSERTION_WIDTH 1
10112 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_VLAN_STRIPPING_LBN 20
10113 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_VLAN_STRIPPING_WIDTH 1
10114 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_LBN 21
10115 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_WIDTH 1
10116 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_0_LBN 22
10117 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_0_WIDTH 1
10118 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_14_LBN 23
10119 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_14_WIDTH 1
10120 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_TIMESTAMP_LBN 24
10121 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_TIMESTAMP_WIDTH 1
10122 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_BATCHING_LBN 25
10123 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_BATCHING_WIDTH 1
10124 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCAST_FILTER_CHAINING_LBN 26
10125 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCAST_FILTER_CHAINING_WIDTH 1
10126 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PM_AND_RXDP_COUNTERS_LBN 27
10127 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
10128 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DISABLE_SCATTER_LBN 28
10129 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DISABLE_SCATTER_WIDTH 1
10130 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
10131 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
10132 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_LBN 30
10133 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_WIDTH 1
10134 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VXLAN_NVGRE_LBN 31
10135 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VXLAN_NVGRE_WIDTH 1
10136 /* RxDPCPU firmware id. */
10137 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DPCPU_FW_ID_OFST 4
10138 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DPCPU_FW_ID_LEN 2
10139 /* enum: Standard RXDP firmware */
10140 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP  0x0
10141 /* enum: Low latency RXDP firmware */
10142 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_LOW_LATENCY  0x1
10143 /* enum: Packed stream RXDP firmware */
10144 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_PACKED_STREAM  0x2
10145 /* enum: Rules engine RXDP firmware */
10146 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_RULES_ENGINE  0x5
10147 /* enum: Packet rate RXDP firmware */
10148 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_DPDK  0x6
10149 /* enum: BIST RXDP firmware */
10150 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_BIST  0x10a
10151 /* enum: RXDP Test firmware image 1 */
10152 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH  0x101
10153 /* enum: RXDP Test firmware image 2 */
10154 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD  0x102
10155 /* enum: RXDP Test firmware image 3 */
10156 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST  0x103
10157 /* enum: RXDP Test firmware image 4 */
10158 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE  0x104
10159 /* enum: RXDP Test firmware image 5 */
10160 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_BACKPRESSURE  0x105
10161 /* enum: RXDP Test firmware image 6 */
10162 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_PACKET_EDITS  0x106
10163 /* enum: RXDP Test firmware image 7 */
10164 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_RX_HDR_SPLIT  0x107
10165 /* enum: RXDP Test firmware image 8 */
10166 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_DISABLE_DL  0x108
10167 /* enum: RXDP Test firmware image 9 */
10168 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_DOORBELL_DELAY  0x10b
10169 /* enum: RXDP Test firmware image 10 */
10170 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_SLOW  0x10c
10171 /* TxDPCPU firmware id. */
10172 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DPCPU_FW_ID_OFST 6
10173 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DPCPU_FW_ID_LEN 2
10174 /* enum: Standard TXDP firmware */
10175 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP  0x0
10176 /* enum: Low latency TXDP firmware */
10177 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_LOW_LATENCY  0x1
10178 /* enum: High packet rate TXDP firmware */
10179 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_HIGH_PACKET_RATE  0x3
10180 /* enum: Rules engine TXDP firmware */
10181 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_RULES_ENGINE  0x5
10182 /* enum: Packet rate TXDP firmware */
10183 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_DPDK  0x6
10184 /* enum: BIST TXDP firmware */
10185 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_BIST  0x12d
10186 /* enum: TXDP Test firmware image 1 */
10187 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_TSO_EDIT  0x101
10188 /* enum: TXDP Test firmware image 2 */
10189 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_PACKET_EDITS  0x102
10190 /* enum: TXDP CSR bus test firmware */
10191 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_CSR  0x103
10192 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_OFST 8
10193 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_LEN 2
10194 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_REV_LBN 0
10195 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_REV_WIDTH 12
10196 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_TYPE_LBN 12
10197 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
10198 /* enum: reserved value - do not use (may indicate alternative interpretation
10199  * of REV field in future)
10200  */
10201 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_RESERVED  0x0
10202 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
10203  * development only)
10204  */
10205 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_FIRST_PKT  0x1
10206 /* enum: RX PD firmware with approximately Siena-compatible behaviour
10207  * (Huntington development only)
10208  */
10209 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_SIENA_COMPAT  0x2
10210 /* enum: Full featured RX PD production firmware */
10211 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_FULL_FEATURED  0x3
10212 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10213 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_VSWITCH  0x3
10214 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
10215  * (Huntington development only)
10216  */
10217 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM  0x4
10218 /* enum: Low latency RX PD production firmware */
10219 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_LOW_LATENCY  0x5
10220 /* enum: Packed stream RX PD production firmware */
10221 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_PACKED_STREAM  0x6
10222 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
10223  * tests (Medford development only)
10224  */
10225 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_LAYER2_PERF  0x7
10226 /* enum: Rules engine RX PD production firmware */
10227 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_RULES_ENGINE  0x8
10228 /* enum: reserved value - do not use (bug69716) */
10229 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_RESERVED_9  0x9
10230 /* enum: Packet rate RX PD production firmware */
10231 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_DPDK  0xa
10232 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10233 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE  0xe
10234 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
10235  * encapsulations (Medford development only)
10236  */
10237 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY  0xf
10238 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_OFST 10
10239 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_LEN 2
10240 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_REV_LBN 0
10241 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_REV_WIDTH 12
10242 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_TYPE_LBN 12
10243 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
10244 /* enum: reserved value - do not use (may indicate alternative interpretation
10245  * of REV field in future)
10246  */
10247 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_RESERVED  0x0
10248 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
10249  * development only)
10250  */
10251 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_FIRST_PKT  0x1
10252 /* enum: TX PD firmware with approximately Siena-compatible behaviour
10253  * (Huntington development only)
10254  */
10255 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_SIENA_COMPAT  0x2
10256 /* enum: Full featured TX PD production firmware */
10257 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_FULL_FEATURED  0x3
10258 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10259 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_VSWITCH  0x3
10260 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
10261  * (Huntington development only)
10262  */
10263 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM  0x4
10264 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_LOW_LATENCY  0x5 /* enum */
10265 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
10266  * tests (Medford development only)
10267  */
10268 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_LAYER2_PERF  0x7
10269 /* enum: Rules engine TX PD production firmware */
10270 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_RULES_ENGINE  0x8
10271 /* enum: reserved value - do not use (bug69716) */
10272 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_RESERVED_9  0x9
10273 /* enum: Packet rate TX PD production firmware */
10274 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_DPDK  0xa
10275 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10276 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE  0xe
10277 /* Hardware capabilities of NIC */
10278 #define MC_CMD_GET_CAPABILITIES_V3_OUT_HW_CAPABILITIES_OFST 12
10279 #define MC_CMD_GET_CAPABILITIES_V3_OUT_HW_CAPABILITIES_LEN 4
10280 /* Licensed capabilities */
10281 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LICENSE_CAPABILITIES_OFST 16
10282 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LICENSE_CAPABILITIES_LEN 4
10283 /* Second word of flags. Not present on older firmware (check the length). */
10284 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS2_OFST 20
10285 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS2_LEN 4
10286 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_LBN 0
10287 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_WIDTH 1
10288 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_ENCAP_LBN 1
10289 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_ENCAP_WIDTH 1
10290 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVQ_TIMER_CTRL_LBN 2
10291 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVQ_TIMER_CTRL_WIDTH 1
10292 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVENT_CUT_THROUGH_LBN 3
10293 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVENT_CUT_THROUGH_WIDTH 1
10294 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_CUT_THROUGH_LBN 4
10295 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_CUT_THROUGH_WIDTH 1
10296 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VFIFO_ULL_MODE_LBN 5
10297 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
10298 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
10299 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
10300 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_V2_LBN 7
10301 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_V2_WIDTH 1
10302 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_TIMESTAMPING_LBN 8
10303 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
10304 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TIMESTAMP_LBN 9
10305 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TIMESTAMP_WIDTH 1
10306 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_SNIFF_LBN 10
10307 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_SNIFF_WIDTH 1
10308 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_SNIFF_LBN 11
10309 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_SNIFF_WIDTH 1
10310 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
10311 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
10312 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_BACKGROUND_LBN 13
10313 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_BACKGROUND_WIDTH 1
10314 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_DB_RETURN_LBN 14
10315 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_DB_RETURN_WIDTH 1
10316 #define MC_CMD_GET_CAPABILITIES_V3_OUT_CTPIO_LBN 15
10317 #define MC_CMD_GET_CAPABILITIES_V3_OUT_CTPIO_WIDTH 1
10318 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_SUPPORT_LBN 16
10319 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_SUPPORT_WIDTH 1
10320 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_BOUND_LBN 17
10321 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_BOUND_WIDTH 1
10322 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
10323 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
10324 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_FLAG_LBN 19
10325 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_FLAG_WIDTH 1
10326 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_MARK_LBN 20
10327 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_MARK_WIDTH 1
10328 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
10329 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
10330 /* Number of FATSOv2 contexts per datapath supported by this NIC. Not present
10331  * on older firmware (check the length).
10332  */
10333 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
10334 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
10335 /* One byte per PF containing the number of the external port assigned to this
10336  * PF, indexed by PF number. Special values indicate that a PF is either not
10337  * present or not assigned.
10338  */
10339 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
10340 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
10341 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
10342 /* enum: The caller is not permitted to access information on this PF. */
10343 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ACCESS_NOT_PERMITTED  0xff
10344 /* enum: PF does not exist. */
10345 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_PRESENT  0xfe
10346 /* enum: PF does exist but is not assigned to any external port. */
10347 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_ASSIGNED  0xfd
10348 /* enum: This value indicates that PF is assigned, but it cannot be expressed
10349  * in this field. It is intended for a possible future situation where a more
10350  * complex scheme of PFs to ports mapping is being used. The future driver
10351  * should look for a new field supporting the new scheme. The current/old
10352  * driver should treat this value as PF_NOT_ASSIGNED.
10353  */
10354 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INCOMPATIBLE_ASSIGNMENT  0xfc
10355 /* One byte per PF containing the number of its VFs, indexed by PF number. A
10356  * special value indicates that a PF is not present.
10357  */
10358 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_OFST 42
10359 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_LEN 1
10360 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_NUM 16
10361 /* enum: The caller is not permitted to access information on this PF. */
10362 /*               MC_CMD_GET_CAPABILITIES_V3_OUT_ACCESS_NOT_PERMITTED  0xff */
10363 /* enum: PF does not exist. */
10364 /*               MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_PRESENT  0xfe */
10365 /* Number of VIs available for each external port */
10366 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_OFST 58
10367 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_LEN 2
10368 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_NUM 4
10369 /* Size of RX descriptor cache expressed as binary logarithm The actual size
10370  * equals (2 ^ RX_DESC_CACHE_SIZE)
10371  */
10372 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DESC_CACHE_SIZE_OFST 66
10373 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DESC_CACHE_SIZE_LEN 1
10374 /* Size of TX descriptor cache expressed as binary logarithm The actual size
10375  * equals (2 ^ TX_DESC_CACHE_SIZE)
10376  */
10377 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DESC_CACHE_SIZE_OFST 67
10378 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DESC_CACHE_SIZE_LEN 1
10379 /* Total number of available PIO buffers */
10380 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_PIO_BUFFS_OFST 68
10381 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_PIO_BUFFS_LEN 2
10382 /* Size of a single PIO buffer */
10383 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SIZE_PIO_BUFF_OFST 70
10384 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SIZE_PIO_BUFF_LEN 2
10385 /* On chips later than Medford the amount of address space assigned to each VI
10386  * is configurable. This is a global setting that the driver must query to
10387  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
10388  * with 8k VI windows.
10389  */
10390 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_OFST 72
10391 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_LEN 1
10392 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
10393  * CTPIO is not mapped.
10394  */
10395 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_8K   0x0
10396 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
10397 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_16K  0x1
10398 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
10399 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_64K  0x2
10400 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
10401  * (SF-115995-SW) in the present configuration of firmware and port mode.
10402  */
10403 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
10404 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
10405 /* Number of buffers per adapter that can be used for VFIFO Stuffing
10406  * (SF-115995-SW) in the present configuration of firmware and port mode.
10407  */
10408 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
10409 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
10410
10411 /* MC_CMD_GET_CAPABILITIES_V4_OUT msgresponse */
10412 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LEN 78
10413 /* First word of flags. */
10414 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS1_OFST 0
10415 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS1_LEN 4
10416 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VPORT_RECONFIGURE_LBN 3
10417 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VPORT_RECONFIGURE_WIDTH 1
10418 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_STRIPING_LBN 4
10419 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_STRIPING_WIDTH 1
10420 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_QUERY_LBN 5
10421 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_QUERY_WIDTH 1
10422 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
10423 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
10424 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DRV_ATTACH_PREBOOT_LBN 7
10425 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
10426 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_FORCE_EVENT_MERGING_LBN 8
10427 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
10428 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SET_MAC_ENHANCED_LBN 9
10429 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SET_MAC_ENHANCED_WIDTH 1
10430 #define MC_CMD_GET_CAPABILITIES_V4_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
10431 #define MC_CMD_GET_CAPABILITIES_V4_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
10432 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
10433 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
10434 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
10435 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
10436 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ADDITIONAL_RSS_MODES_LBN 13
10437 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
10438 #define MC_CMD_GET_CAPABILITIES_V4_OUT_QBB_LBN 14
10439 #define MC_CMD_GET_CAPABILITIES_V4_OUT_QBB_WIDTH 1
10440 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
10441 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
10442 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_RSS_LIMITED_LBN 16
10443 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_RSS_LIMITED_WIDTH 1
10444 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_LBN 17
10445 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_WIDTH 1
10446 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_INCLUDE_FCS_LBN 18
10447 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_INCLUDE_FCS_WIDTH 1
10448 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VLAN_INSERTION_LBN 19
10449 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VLAN_INSERTION_WIDTH 1
10450 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_VLAN_STRIPPING_LBN 20
10451 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_VLAN_STRIPPING_WIDTH 1
10452 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_LBN 21
10453 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_WIDTH 1
10454 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_0_LBN 22
10455 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_0_WIDTH 1
10456 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_14_LBN 23
10457 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_14_WIDTH 1
10458 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_TIMESTAMP_LBN 24
10459 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_TIMESTAMP_WIDTH 1
10460 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_BATCHING_LBN 25
10461 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_BATCHING_WIDTH 1
10462 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCAST_FILTER_CHAINING_LBN 26
10463 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCAST_FILTER_CHAINING_WIDTH 1
10464 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PM_AND_RXDP_COUNTERS_LBN 27
10465 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
10466 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DISABLE_SCATTER_LBN 28
10467 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DISABLE_SCATTER_WIDTH 1
10468 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
10469 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
10470 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_LBN 30
10471 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_WIDTH 1
10472 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VXLAN_NVGRE_LBN 31
10473 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VXLAN_NVGRE_WIDTH 1
10474 /* RxDPCPU firmware id. */
10475 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DPCPU_FW_ID_OFST 4
10476 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DPCPU_FW_ID_LEN 2
10477 /* enum: Standard RXDP firmware */
10478 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP  0x0
10479 /* enum: Low latency RXDP firmware */
10480 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_LOW_LATENCY  0x1
10481 /* enum: Packed stream RXDP firmware */
10482 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_PACKED_STREAM  0x2
10483 /* enum: Rules engine RXDP firmware */
10484 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_RULES_ENGINE  0x5
10485 /* enum: Packet rate RXDP firmware */
10486 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_DPDK  0x6
10487 /* enum: BIST RXDP firmware */
10488 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_BIST  0x10a
10489 /* enum: RXDP Test firmware image 1 */
10490 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH  0x101
10491 /* enum: RXDP Test firmware image 2 */
10492 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD  0x102
10493 /* enum: RXDP Test firmware image 3 */
10494 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST  0x103
10495 /* enum: RXDP Test firmware image 4 */
10496 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE  0x104
10497 /* enum: RXDP Test firmware image 5 */
10498 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_BACKPRESSURE  0x105
10499 /* enum: RXDP Test firmware image 6 */
10500 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_PACKET_EDITS  0x106
10501 /* enum: RXDP Test firmware image 7 */
10502 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_RX_HDR_SPLIT  0x107
10503 /* enum: RXDP Test firmware image 8 */
10504 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_DISABLE_DL  0x108
10505 /* enum: RXDP Test firmware image 9 */
10506 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_DOORBELL_DELAY  0x10b
10507 /* enum: RXDP Test firmware image 10 */
10508 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_SLOW  0x10c
10509 /* TxDPCPU firmware id. */
10510 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DPCPU_FW_ID_OFST 6
10511 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DPCPU_FW_ID_LEN 2
10512 /* enum: Standard TXDP firmware */
10513 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP  0x0
10514 /* enum: Low latency TXDP firmware */
10515 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_LOW_LATENCY  0x1
10516 /* enum: High packet rate TXDP firmware */
10517 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_HIGH_PACKET_RATE  0x3
10518 /* enum: Rules engine TXDP firmware */
10519 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_RULES_ENGINE  0x5
10520 /* enum: Packet rate TXDP firmware */
10521 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_DPDK  0x6
10522 /* enum: BIST TXDP firmware */
10523 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_BIST  0x12d
10524 /* enum: TXDP Test firmware image 1 */
10525 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_TSO_EDIT  0x101
10526 /* enum: TXDP Test firmware image 2 */
10527 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_PACKET_EDITS  0x102
10528 /* enum: TXDP CSR bus test firmware */
10529 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_CSR  0x103
10530 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_OFST 8
10531 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_LEN 2
10532 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_REV_LBN 0
10533 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_REV_WIDTH 12
10534 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_TYPE_LBN 12
10535 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
10536 /* enum: reserved value - do not use (may indicate alternative interpretation
10537  * of REV field in future)
10538  */
10539 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_RESERVED  0x0
10540 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
10541  * development only)
10542  */
10543 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_FIRST_PKT  0x1
10544 /* enum: RX PD firmware with approximately Siena-compatible behaviour
10545  * (Huntington development only)
10546  */
10547 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_SIENA_COMPAT  0x2
10548 /* enum: Full featured RX PD production firmware */
10549 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_FULL_FEATURED  0x3
10550 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10551 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_VSWITCH  0x3
10552 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
10553  * (Huntington development only)
10554  */
10555 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM  0x4
10556 /* enum: Low latency RX PD production firmware */
10557 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_LOW_LATENCY  0x5
10558 /* enum: Packed stream RX PD production firmware */
10559 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_PACKED_STREAM  0x6
10560 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
10561  * tests (Medford development only)
10562  */
10563 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_LAYER2_PERF  0x7
10564 /* enum: Rules engine RX PD production firmware */
10565 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_RULES_ENGINE  0x8
10566 /* enum: reserved value - do not use (bug69716) */
10567 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_RESERVED_9  0x9
10568 /* enum: Packet rate RX PD production firmware */
10569 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_DPDK  0xa
10570 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10571 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE  0xe
10572 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
10573  * encapsulations (Medford development only)
10574  */
10575 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY  0xf
10576 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_OFST 10
10577 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_LEN 2
10578 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_REV_LBN 0
10579 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_REV_WIDTH 12
10580 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_TYPE_LBN 12
10581 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
10582 /* enum: reserved value - do not use (may indicate alternative interpretation
10583  * of REV field in future)
10584  */
10585 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_RESERVED  0x0
10586 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
10587  * development only)
10588  */
10589 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_FIRST_PKT  0x1
10590 /* enum: TX PD firmware with approximately Siena-compatible behaviour
10591  * (Huntington development only)
10592  */
10593 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_SIENA_COMPAT  0x2
10594 /* enum: Full featured TX PD production firmware */
10595 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_FULL_FEATURED  0x3
10596 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10597 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_VSWITCH  0x3
10598 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
10599  * (Huntington development only)
10600  */
10601 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM  0x4
10602 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_LOW_LATENCY  0x5 /* enum */
10603 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
10604  * tests (Medford development only)
10605  */
10606 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_LAYER2_PERF  0x7
10607 /* enum: Rules engine TX PD production firmware */
10608 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_RULES_ENGINE  0x8
10609 /* enum: reserved value - do not use (bug69716) */
10610 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_RESERVED_9  0x9
10611 /* enum: Packet rate TX PD production firmware */
10612 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_DPDK  0xa
10613 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10614 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE  0xe
10615 /* Hardware capabilities of NIC */
10616 #define MC_CMD_GET_CAPABILITIES_V4_OUT_HW_CAPABILITIES_OFST 12
10617 #define MC_CMD_GET_CAPABILITIES_V4_OUT_HW_CAPABILITIES_LEN 4
10618 /* Licensed capabilities */
10619 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LICENSE_CAPABILITIES_OFST 16
10620 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LICENSE_CAPABILITIES_LEN 4
10621 /* Second word of flags. Not present on older firmware (check the length). */
10622 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS2_OFST 20
10623 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS2_LEN 4
10624 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_LBN 0
10625 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_WIDTH 1
10626 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_ENCAP_LBN 1
10627 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_ENCAP_WIDTH 1
10628 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVQ_TIMER_CTRL_LBN 2
10629 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVQ_TIMER_CTRL_WIDTH 1
10630 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVENT_CUT_THROUGH_LBN 3
10631 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVENT_CUT_THROUGH_WIDTH 1
10632 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_CUT_THROUGH_LBN 4
10633 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_CUT_THROUGH_WIDTH 1
10634 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VFIFO_ULL_MODE_LBN 5
10635 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
10636 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
10637 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
10638 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_V2_LBN 7
10639 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_V2_WIDTH 1
10640 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_TIMESTAMPING_LBN 8
10641 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
10642 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TIMESTAMP_LBN 9
10643 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TIMESTAMP_WIDTH 1
10644 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_SNIFF_LBN 10
10645 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_SNIFF_WIDTH 1
10646 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_SNIFF_LBN 11
10647 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_SNIFF_WIDTH 1
10648 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
10649 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
10650 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_BACKGROUND_LBN 13
10651 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_BACKGROUND_WIDTH 1
10652 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_DB_RETURN_LBN 14
10653 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_DB_RETURN_WIDTH 1
10654 #define MC_CMD_GET_CAPABILITIES_V4_OUT_CTPIO_LBN 15
10655 #define MC_CMD_GET_CAPABILITIES_V4_OUT_CTPIO_WIDTH 1
10656 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_SUPPORT_LBN 16
10657 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_SUPPORT_WIDTH 1
10658 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_BOUND_LBN 17
10659 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_BOUND_WIDTH 1
10660 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
10661 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
10662 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_FLAG_LBN 19
10663 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_FLAG_WIDTH 1
10664 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_MARK_LBN 20
10665 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_MARK_WIDTH 1
10666 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
10667 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
10668 /* Number of FATSOv2 contexts per datapath supported by this NIC. Not present
10669  * on older firmware (check the length).
10670  */
10671 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
10672 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
10673 /* One byte per PF containing the number of the external port assigned to this
10674  * PF, indexed by PF number. Special values indicate that a PF is either not
10675  * present or not assigned.
10676  */
10677 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
10678 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
10679 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
10680 /* enum: The caller is not permitted to access information on this PF. */
10681 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ACCESS_NOT_PERMITTED  0xff
10682 /* enum: PF does not exist. */
10683 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_PRESENT  0xfe
10684 /* enum: PF does exist but is not assigned to any external port. */
10685 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_ASSIGNED  0xfd
10686 /* enum: This value indicates that PF is assigned, but it cannot be expressed
10687  * in this field. It is intended for a possible future situation where a more
10688  * complex scheme of PFs to ports mapping is being used. The future driver
10689  * should look for a new field supporting the new scheme. The current/old
10690  * driver should treat this value as PF_NOT_ASSIGNED.
10691  */
10692 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INCOMPATIBLE_ASSIGNMENT  0xfc
10693 /* One byte per PF containing the number of its VFs, indexed by PF number. A
10694  * special value indicates that a PF is not present.
10695  */
10696 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_OFST 42
10697 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_LEN 1
10698 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_NUM 16
10699 /* enum: The caller is not permitted to access information on this PF. */
10700 /*               MC_CMD_GET_CAPABILITIES_V4_OUT_ACCESS_NOT_PERMITTED  0xff */
10701 /* enum: PF does not exist. */
10702 /*               MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_PRESENT  0xfe */
10703 /* Number of VIs available for each external port */
10704 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_OFST 58
10705 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_LEN 2
10706 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_NUM 4
10707 /* Size of RX descriptor cache expressed as binary logarithm The actual size
10708  * equals (2 ^ RX_DESC_CACHE_SIZE)
10709  */
10710 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DESC_CACHE_SIZE_OFST 66
10711 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DESC_CACHE_SIZE_LEN 1
10712 /* Size of TX descriptor cache expressed as binary logarithm The actual size
10713  * equals (2 ^ TX_DESC_CACHE_SIZE)
10714  */
10715 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DESC_CACHE_SIZE_OFST 67
10716 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DESC_CACHE_SIZE_LEN 1
10717 /* Total number of available PIO buffers */
10718 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_PIO_BUFFS_OFST 68
10719 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_PIO_BUFFS_LEN 2
10720 /* Size of a single PIO buffer */
10721 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SIZE_PIO_BUFF_OFST 70
10722 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SIZE_PIO_BUFF_LEN 2
10723 /* On chips later than Medford the amount of address space assigned to each VI
10724  * is configurable. This is a global setting that the driver must query to
10725  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
10726  * with 8k VI windows.
10727  */
10728 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_OFST 72
10729 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_LEN 1
10730 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
10731  * CTPIO is not mapped.
10732  */
10733 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_8K   0x0
10734 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
10735 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_16K  0x1
10736 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
10737 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_64K  0x2
10738 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
10739  * (SF-115995-SW) in the present configuration of firmware and port mode.
10740  */
10741 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
10742 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
10743 /* Number of buffers per adapter that can be used for VFIFO Stuffing
10744  * (SF-115995-SW) in the present configuration of firmware and port mode.
10745  */
10746 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
10747 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
10748 /* Entry count in the MAC stats array, including the final GENERATION_END
10749  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
10750  * hold at least this many 64-bit stats values, if they wish to receive all
10751  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
10752  * stats array returned will be truncated.
10753  */
10754 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_NUM_STATS_OFST 76
10755 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_NUM_STATS_LEN 2
10756
10757
10758 /***********************************/
10759 /* MC_CMD_V2_EXTN
10760  * Encapsulation for a v2 extended command
10761  */
10762 #define MC_CMD_V2_EXTN 0x7f
10763
10764 /* MC_CMD_V2_EXTN_IN msgrequest */
10765 #define MC_CMD_V2_EXTN_IN_LEN 4
10766 /* the extended command number */
10767 #define MC_CMD_V2_EXTN_IN_EXTENDED_CMD_LBN 0
10768 #define MC_CMD_V2_EXTN_IN_EXTENDED_CMD_WIDTH 15
10769 #define MC_CMD_V2_EXTN_IN_UNUSED_LBN 15
10770 #define MC_CMD_V2_EXTN_IN_UNUSED_WIDTH 1
10771 /* the actual length of the encapsulated command (which is not in the v1
10772  * header)
10773  */
10774 #define MC_CMD_V2_EXTN_IN_ACTUAL_LEN_LBN 16
10775 #define MC_CMD_V2_EXTN_IN_ACTUAL_LEN_WIDTH 10
10776 #define MC_CMD_V2_EXTN_IN_UNUSED2_LBN 26
10777 #define MC_CMD_V2_EXTN_IN_UNUSED2_WIDTH 2
10778 /* Type of command/response */
10779 #define MC_CMD_V2_EXTN_IN_MESSAGE_TYPE_LBN 28
10780 #define MC_CMD_V2_EXTN_IN_MESSAGE_TYPE_WIDTH 4
10781 /* enum: MCDI command directed to or response originating from the MC. */
10782 #define MC_CMD_V2_EXTN_IN_MCDI_MESSAGE_TYPE_MC  0x0
10783 /* enum: MCDI command directed to a TSA controller. MCDI responses of this type
10784  * are not defined.
10785  */
10786 #define MC_CMD_V2_EXTN_IN_MCDI_MESSAGE_TYPE_TSA  0x1
10787
10788
10789 /***********************************/
10790 /* MC_CMD_TCM_BUCKET_ALLOC
10791  * Allocate a pacer bucket (for qau rp or a snapper test)
10792  */
10793 #define MC_CMD_TCM_BUCKET_ALLOC 0xb2
10794 #undef  MC_CMD_0xb2_PRIVILEGE_CTG
10795
10796 #define MC_CMD_0xb2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10797
10798 /* MC_CMD_TCM_BUCKET_ALLOC_IN msgrequest */
10799 #define MC_CMD_TCM_BUCKET_ALLOC_IN_LEN 0
10800
10801 /* MC_CMD_TCM_BUCKET_ALLOC_OUT msgresponse */
10802 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_LEN 4
10803 /* the bucket id */
10804 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_BUCKET_OFST 0
10805 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_BUCKET_LEN 4
10806
10807
10808 /***********************************/
10809 /* MC_CMD_TCM_BUCKET_FREE
10810  * Free a pacer bucket
10811  */
10812 #define MC_CMD_TCM_BUCKET_FREE 0xb3
10813 #undef  MC_CMD_0xb3_PRIVILEGE_CTG
10814
10815 #define MC_CMD_0xb3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10816
10817 /* MC_CMD_TCM_BUCKET_FREE_IN msgrequest */
10818 #define MC_CMD_TCM_BUCKET_FREE_IN_LEN 4
10819 /* the bucket id */
10820 #define MC_CMD_TCM_BUCKET_FREE_IN_BUCKET_OFST 0
10821 #define MC_CMD_TCM_BUCKET_FREE_IN_BUCKET_LEN 4
10822
10823 /* MC_CMD_TCM_BUCKET_FREE_OUT msgresponse */
10824 #define MC_CMD_TCM_BUCKET_FREE_OUT_LEN 0
10825
10826
10827 /***********************************/
10828 /* MC_CMD_TCM_BUCKET_INIT
10829  * Initialise pacer bucket with a given rate
10830  */
10831 #define MC_CMD_TCM_BUCKET_INIT 0xb4
10832 #undef  MC_CMD_0xb4_PRIVILEGE_CTG
10833
10834 #define MC_CMD_0xb4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10835
10836 /* MC_CMD_TCM_BUCKET_INIT_IN msgrequest */
10837 #define MC_CMD_TCM_BUCKET_INIT_IN_LEN 8
10838 /* the bucket id */
10839 #define MC_CMD_TCM_BUCKET_INIT_IN_BUCKET_OFST 0
10840 #define MC_CMD_TCM_BUCKET_INIT_IN_BUCKET_LEN 4
10841 /* the rate in mbps */
10842 #define MC_CMD_TCM_BUCKET_INIT_IN_RATE_OFST 4
10843 #define MC_CMD_TCM_BUCKET_INIT_IN_RATE_LEN 4
10844
10845 /* MC_CMD_TCM_BUCKET_INIT_EXT_IN msgrequest */
10846 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_LEN 12
10847 /* the bucket id */
10848 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_BUCKET_OFST 0
10849 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_BUCKET_LEN 4
10850 /* the rate in mbps */
10851 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_RATE_OFST 4
10852 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_RATE_LEN 4
10853 /* the desired maximum fill level */
10854 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_MAX_FILL_OFST 8
10855 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_MAX_FILL_LEN 4
10856
10857 /* MC_CMD_TCM_BUCKET_INIT_OUT msgresponse */
10858 #define MC_CMD_TCM_BUCKET_INIT_OUT_LEN 0
10859
10860
10861 /***********************************/
10862 /* MC_CMD_TCM_TXQ_INIT
10863  * Initialise txq in pacer with given options or set options
10864  */
10865 #define MC_CMD_TCM_TXQ_INIT 0xb5
10866 #undef  MC_CMD_0xb5_PRIVILEGE_CTG
10867
10868 #define MC_CMD_0xb5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10869
10870 /* MC_CMD_TCM_TXQ_INIT_IN msgrequest */
10871 #define MC_CMD_TCM_TXQ_INIT_IN_LEN 28
10872 /* the txq id */
10873 #define MC_CMD_TCM_TXQ_INIT_IN_QID_OFST 0
10874 #define MC_CMD_TCM_TXQ_INIT_IN_QID_LEN 4
10875 /* the static priority associated with the txq */
10876 #define MC_CMD_TCM_TXQ_INIT_IN_LABEL_OFST 4
10877 #define MC_CMD_TCM_TXQ_INIT_IN_LABEL_LEN 4
10878 /* bitmask of the priority queues this txq is inserted into when inserted. */
10879 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAGS_OFST 8
10880 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAGS_LEN 4
10881 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_GUARANTEED_LBN 0
10882 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_GUARANTEED_WIDTH 1
10883 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_NORMAL_LBN 1
10884 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_NORMAL_WIDTH 1
10885 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_LOW_LBN 2
10886 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_LOW_WIDTH 1
10887 /* the reaction point (RP) bucket */
10888 #define MC_CMD_TCM_TXQ_INIT_IN_RP_BKT_OFST 12
10889 #define MC_CMD_TCM_TXQ_INIT_IN_RP_BKT_LEN 4
10890 /* an already reserved bucket (typically set to bucket associated with outer
10891  * vswitch)
10892  */
10893 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT1_OFST 16
10894 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT1_LEN 4
10895 /* an already reserved bucket (typically set to bucket associated with inner
10896  * vswitch)
10897  */
10898 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT2_OFST 20
10899 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT2_LEN 4
10900 /* the min bucket (typically for ETS/minimum bandwidth) */
10901 #define MC_CMD_TCM_TXQ_INIT_IN_MIN_BKT_OFST 24
10902 #define MC_CMD_TCM_TXQ_INIT_IN_MIN_BKT_LEN 4
10903
10904 /* MC_CMD_TCM_TXQ_INIT_EXT_IN msgrequest */
10905 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LEN 32
10906 /* the txq id */
10907 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_QID_OFST 0
10908 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_QID_LEN 4
10909 /* the static priority associated with the txq */
10910 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_NORMAL_OFST 4
10911 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_NORMAL_LEN 4
10912 /* bitmask of the priority queues this txq is inserted into when inserted. */
10913 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAGS_OFST 8
10914 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAGS_LEN 4
10915 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_GUARANTEED_LBN 0
10916 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_GUARANTEED_WIDTH 1
10917 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_NORMAL_LBN 1
10918 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_NORMAL_WIDTH 1
10919 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_LOW_LBN 2
10920 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_LOW_WIDTH 1
10921 /* the reaction point (RP) bucket */
10922 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_RP_BKT_OFST 12
10923 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_RP_BKT_LEN 4
10924 /* an already reserved bucket (typically set to bucket associated with outer
10925  * vswitch)
10926  */
10927 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT1_OFST 16
10928 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT1_LEN 4
10929 /* an already reserved bucket (typically set to bucket associated with inner
10930  * vswitch)
10931  */
10932 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT2_OFST 20
10933 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT2_LEN 4
10934 /* the min bucket (typically for ETS/minimum bandwidth) */
10935 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MIN_BKT_OFST 24
10936 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MIN_BKT_LEN 4
10937 /* the static priority associated with the txq */
10938 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_GUARANTEED_OFST 28
10939 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_GUARANTEED_LEN 4
10940
10941 /* MC_CMD_TCM_TXQ_INIT_OUT msgresponse */
10942 #define MC_CMD_TCM_TXQ_INIT_OUT_LEN 0
10943
10944
10945 /***********************************/
10946 /* MC_CMD_LINK_PIOBUF
10947  * Link a push I/O buffer to a TxQ
10948  */
10949 #define MC_CMD_LINK_PIOBUF 0x92
10950 #undef  MC_CMD_0x92_PRIVILEGE_CTG
10951
10952 #define MC_CMD_0x92_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
10953
10954 /* MC_CMD_LINK_PIOBUF_IN msgrequest */
10955 #define MC_CMD_LINK_PIOBUF_IN_LEN 8
10956 /* Handle for allocated push I/O buffer. */
10957 #define MC_CMD_LINK_PIOBUF_IN_PIOBUF_HANDLE_OFST 0
10958 #define MC_CMD_LINK_PIOBUF_IN_PIOBUF_HANDLE_LEN 4
10959 /* Function Local Instance (VI) number. */
10960 #define MC_CMD_LINK_PIOBUF_IN_TXQ_INSTANCE_OFST 4
10961 #define MC_CMD_LINK_PIOBUF_IN_TXQ_INSTANCE_LEN 4
10962
10963 /* MC_CMD_LINK_PIOBUF_OUT msgresponse */
10964 #define MC_CMD_LINK_PIOBUF_OUT_LEN 0
10965
10966
10967 /***********************************/
10968 /* MC_CMD_UNLINK_PIOBUF
10969  * Unlink a push I/O buffer from a TxQ
10970  */
10971 #define MC_CMD_UNLINK_PIOBUF 0x93
10972 #undef  MC_CMD_0x93_PRIVILEGE_CTG
10973
10974 #define MC_CMD_0x93_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
10975
10976 /* MC_CMD_UNLINK_PIOBUF_IN msgrequest */
10977 #define MC_CMD_UNLINK_PIOBUF_IN_LEN 4
10978 /* Function Local Instance (VI) number. */
10979 #define MC_CMD_UNLINK_PIOBUF_IN_TXQ_INSTANCE_OFST 0
10980 #define MC_CMD_UNLINK_PIOBUF_IN_TXQ_INSTANCE_LEN 4
10981
10982 /* MC_CMD_UNLINK_PIOBUF_OUT msgresponse */
10983 #define MC_CMD_UNLINK_PIOBUF_OUT_LEN 0
10984
10985
10986 /***********************************/
10987 /* MC_CMD_VSWITCH_ALLOC
10988  * allocate and initialise a v-switch.
10989  */
10990 #define MC_CMD_VSWITCH_ALLOC 0x94
10991 #undef  MC_CMD_0x94_PRIVILEGE_CTG
10992
10993 #define MC_CMD_0x94_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10994
10995 /* MC_CMD_VSWITCH_ALLOC_IN msgrequest */
10996 #define MC_CMD_VSWITCH_ALLOC_IN_LEN 16
10997 /* The port to connect to the v-switch's upstream port. */
10998 #define MC_CMD_VSWITCH_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
10999 #define MC_CMD_VSWITCH_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
11000 /* The type of v-switch to create. */
11001 #define MC_CMD_VSWITCH_ALLOC_IN_TYPE_OFST 4
11002 #define MC_CMD_VSWITCH_ALLOC_IN_TYPE_LEN 4
11003 /* enum: VLAN */
11004 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VLAN  0x1
11005 /* enum: VEB */
11006 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VEB  0x2
11007 /* enum: VEPA (obsolete) */
11008 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VEPA  0x3
11009 /* enum: MUX */
11010 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_MUX  0x4
11011 /* enum: Snapper specific; semantics TBD */
11012 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_TEST  0x5
11013 /* Flags controlling v-port creation */
11014 #define MC_CMD_VSWITCH_ALLOC_IN_FLAGS_OFST 8
11015 #define MC_CMD_VSWITCH_ALLOC_IN_FLAGS_LEN 4
11016 #define MC_CMD_VSWITCH_ALLOC_IN_FLAG_AUTO_PORT_LBN 0
11017 #define MC_CMD_VSWITCH_ALLOC_IN_FLAG_AUTO_PORT_WIDTH 1
11018 /* The number of VLAN tags to allow for attached v-ports. For VLAN aggregators,
11019  * this must be one or greated, and the attached v-ports must have exactly this
11020  * number of tags. For other v-switch types, this must be zero of greater, and
11021  * is an upper limit on the number of VLAN tags for attached v-ports. An error
11022  * will be returned if existing configuration means we can't support attached
11023  * v-ports with this number of tags.
11024  */
11025 #define MC_CMD_VSWITCH_ALLOC_IN_NUM_VLAN_TAGS_OFST 12
11026 #define MC_CMD_VSWITCH_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
11027
11028 /* MC_CMD_VSWITCH_ALLOC_OUT msgresponse */
11029 #define MC_CMD_VSWITCH_ALLOC_OUT_LEN 0
11030
11031
11032 /***********************************/
11033 /* MC_CMD_VSWITCH_FREE
11034  * de-allocate a v-switch.
11035  */
11036 #define MC_CMD_VSWITCH_FREE 0x95
11037 #undef  MC_CMD_0x95_PRIVILEGE_CTG
11038
11039 #define MC_CMD_0x95_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11040
11041 /* MC_CMD_VSWITCH_FREE_IN msgrequest */
11042 #define MC_CMD_VSWITCH_FREE_IN_LEN 4
11043 /* The port to which the v-switch is connected. */
11044 #define MC_CMD_VSWITCH_FREE_IN_UPSTREAM_PORT_ID_OFST 0
11045 #define MC_CMD_VSWITCH_FREE_IN_UPSTREAM_PORT_ID_LEN 4
11046
11047 /* MC_CMD_VSWITCH_FREE_OUT msgresponse */
11048 #define MC_CMD_VSWITCH_FREE_OUT_LEN 0
11049
11050
11051 /***********************************/
11052 /* MC_CMD_VSWITCH_QUERY
11053  * read some config of v-switch. For now this command is an empty placeholder.
11054  * It may be used to check if a v-switch is connected to a given EVB port (if
11055  * not, then the command returns ENOENT).
11056  */
11057 #define MC_CMD_VSWITCH_QUERY 0x63
11058 #undef  MC_CMD_0x63_PRIVILEGE_CTG
11059
11060 #define MC_CMD_0x63_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11061
11062 /* MC_CMD_VSWITCH_QUERY_IN msgrequest */
11063 #define MC_CMD_VSWITCH_QUERY_IN_LEN 4
11064 /* The port to which the v-switch is connected. */
11065 #define MC_CMD_VSWITCH_QUERY_IN_UPSTREAM_PORT_ID_OFST 0
11066 #define MC_CMD_VSWITCH_QUERY_IN_UPSTREAM_PORT_ID_LEN 4
11067
11068 /* MC_CMD_VSWITCH_QUERY_OUT msgresponse */
11069 #define MC_CMD_VSWITCH_QUERY_OUT_LEN 0
11070
11071
11072 /***********************************/
11073 /* MC_CMD_VPORT_ALLOC
11074  * allocate a v-port.
11075  */
11076 #define MC_CMD_VPORT_ALLOC 0x96
11077 #undef  MC_CMD_0x96_PRIVILEGE_CTG
11078
11079 #define MC_CMD_0x96_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11080
11081 /* MC_CMD_VPORT_ALLOC_IN msgrequest */
11082 #define MC_CMD_VPORT_ALLOC_IN_LEN 20
11083 /* The port to which the v-switch is connected. */
11084 #define MC_CMD_VPORT_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
11085 #define MC_CMD_VPORT_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
11086 /* The type of the new v-port. */
11087 #define MC_CMD_VPORT_ALLOC_IN_TYPE_OFST 4
11088 #define MC_CMD_VPORT_ALLOC_IN_TYPE_LEN 4
11089 /* enum: VLAN (obsolete) */
11090 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VLAN  0x1
11091 /* enum: VEB (obsolete) */
11092 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VEB  0x2
11093 /* enum: VEPA (obsolete) */
11094 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VEPA  0x3
11095 /* enum: A normal v-port receives packets which match a specified MAC and/or
11096  * VLAN.
11097  */
11098 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_NORMAL  0x4
11099 /* enum: An expansion v-port packets traffic which don't match any other
11100  * v-port.
11101  */
11102 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_EXPANSION  0x5
11103 /* enum: An test v-port receives packets which match any filters installed by
11104  * its downstream components.
11105  */
11106 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_TEST  0x6
11107 /* Flags controlling v-port creation */
11108 #define MC_CMD_VPORT_ALLOC_IN_FLAGS_OFST 8
11109 #define MC_CMD_VPORT_ALLOC_IN_FLAGS_LEN 4
11110 #define MC_CMD_VPORT_ALLOC_IN_FLAG_AUTO_PORT_LBN 0
11111 #define MC_CMD_VPORT_ALLOC_IN_FLAG_AUTO_PORT_WIDTH 1
11112 #define MC_CMD_VPORT_ALLOC_IN_FLAG_VLAN_RESTRICT_LBN 1
11113 #define MC_CMD_VPORT_ALLOC_IN_FLAG_VLAN_RESTRICT_WIDTH 1
11114 /* The number of VLAN tags to insert/remove. An error will be returned if
11115  * incompatible with the number of VLAN tags specified for the upstream
11116  * v-switch.
11117  */
11118 #define MC_CMD_VPORT_ALLOC_IN_NUM_VLAN_TAGS_OFST 12
11119 #define MC_CMD_VPORT_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
11120 /* The actual VLAN tags to insert/remove */
11121 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAGS_OFST 16
11122 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAGS_LEN 4
11123 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_0_LBN 0
11124 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_0_WIDTH 16
11125 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_1_LBN 16
11126 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_1_WIDTH 16
11127
11128 /* MC_CMD_VPORT_ALLOC_OUT msgresponse */
11129 #define MC_CMD_VPORT_ALLOC_OUT_LEN 4
11130 /* The handle of the new v-port */
11131 #define MC_CMD_VPORT_ALLOC_OUT_VPORT_ID_OFST 0
11132 #define MC_CMD_VPORT_ALLOC_OUT_VPORT_ID_LEN 4
11133
11134
11135 /***********************************/
11136 /* MC_CMD_VPORT_FREE
11137  * de-allocate a v-port.
11138  */
11139 #define MC_CMD_VPORT_FREE 0x97
11140 #undef  MC_CMD_0x97_PRIVILEGE_CTG
11141
11142 #define MC_CMD_0x97_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11143
11144 /* MC_CMD_VPORT_FREE_IN msgrequest */
11145 #define MC_CMD_VPORT_FREE_IN_LEN 4
11146 /* The handle of the v-port */
11147 #define MC_CMD_VPORT_FREE_IN_VPORT_ID_OFST 0
11148 #define MC_CMD_VPORT_FREE_IN_VPORT_ID_LEN 4
11149
11150 /* MC_CMD_VPORT_FREE_OUT msgresponse */
11151 #define MC_CMD_VPORT_FREE_OUT_LEN 0
11152
11153
11154 /***********************************/
11155 /* MC_CMD_VADAPTOR_ALLOC
11156  * allocate a v-adaptor.
11157  */
11158 #define MC_CMD_VADAPTOR_ALLOC 0x98
11159 #undef  MC_CMD_0x98_PRIVILEGE_CTG
11160
11161 #define MC_CMD_0x98_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11162
11163 /* MC_CMD_VADAPTOR_ALLOC_IN msgrequest */
11164 #define MC_CMD_VADAPTOR_ALLOC_IN_LEN 30
11165 /* The port to connect to the v-adaptor's port. */
11166 #define MC_CMD_VADAPTOR_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
11167 #define MC_CMD_VADAPTOR_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
11168 /* Flags controlling v-adaptor creation */
11169 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAGS_OFST 8
11170 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAGS_LEN 4
11171 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_AUTO_VADAPTOR_LBN 0
11172 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_AUTO_VADAPTOR_WIDTH 1
11173 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 1
11174 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
11175 /* The number of VLAN tags to strip on receive */
11176 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLANS_OFST 12
11177 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLANS_LEN 4
11178 /* The number of VLAN tags to transparently insert/remove. */
11179 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLAN_TAGS_OFST 16
11180 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
11181 /* The actual VLAN tags to insert/remove */
11182 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAGS_OFST 20
11183 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAGS_LEN 4
11184 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_0_LBN 0
11185 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_0_WIDTH 16
11186 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_1_LBN 16
11187 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_1_WIDTH 16
11188 /* The MAC address to assign to this v-adaptor */
11189 #define MC_CMD_VADAPTOR_ALLOC_IN_MACADDR_OFST 24
11190 #define MC_CMD_VADAPTOR_ALLOC_IN_MACADDR_LEN 6
11191 /* enum: Derive the MAC address from the upstream port */
11192 #define MC_CMD_VADAPTOR_ALLOC_IN_AUTO_MAC  0x0
11193
11194 /* MC_CMD_VADAPTOR_ALLOC_OUT msgresponse */
11195 #define MC_CMD_VADAPTOR_ALLOC_OUT_LEN 0
11196
11197
11198 /***********************************/
11199 /* MC_CMD_VADAPTOR_FREE
11200  * de-allocate a v-adaptor.
11201  */
11202 #define MC_CMD_VADAPTOR_FREE 0x99
11203 #undef  MC_CMD_0x99_PRIVILEGE_CTG
11204
11205 #define MC_CMD_0x99_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11206
11207 /* MC_CMD_VADAPTOR_FREE_IN msgrequest */
11208 #define MC_CMD_VADAPTOR_FREE_IN_LEN 4
11209 /* The port to which the v-adaptor is connected. */
11210 #define MC_CMD_VADAPTOR_FREE_IN_UPSTREAM_PORT_ID_OFST 0
11211 #define MC_CMD_VADAPTOR_FREE_IN_UPSTREAM_PORT_ID_LEN 4
11212
11213 /* MC_CMD_VADAPTOR_FREE_OUT msgresponse */
11214 #define MC_CMD_VADAPTOR_FREE_OUT_LEN 0
11215
11216
11217 /***********************************/
11218 /* MC_CMD_VADAPTOR_SET_MAC
11219  * assign a new MAC address to a v-adaptor.
11220  */
11221 #define MC_CMD_VADAPTOR_SET_MAC 0x5d
11222 #undef  MC_CMD_0x5d_PRIVILEGE_CTG
11223
11224 #define MC_CMD_0x5d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11225
11226 /* MC_CMD_VADAPTOR_SET_MAC_IN msgrequest */
11227 #define MC_CMD_VADAPTOR_SET_MAC_IN_LEN 10
11228 /* The port to which the v-adaptor is connected. */
11229 #define MC_CMD_VADAPTOR_SET_MAC_IN_UPSTREAM_PORT_ID_OFST 0
11230 #define MC_CMD_VADAPTOR_SET_MAC_IN_UPSTREAM_PORT_ID_LEN 4
11231 /* The new MAC address to assign to this v-adaptor */
11232 #define MC_CMD_VADAPTOR_SET_MAC_IN_MACADDR_OFST 4
11233 #define MC_CMD_VADAPTOR_SET_MAC_IN_MACADDR_LEN 6
11234
11235 /* MC_CMD_VADAPTOR_SET_MAC_OUT msgresponse */
11236 #define MC_CMD_VADAPTOR_SET_MAC_OUT_LEN 0
11237
11238
11239 /***********************************/
11240 /* MC_CMD_VADAPTOR_GET_MAC
11241  * read the MAC address assigned to a v-adaptor.
11242  */
11243 #define MC_CMD_VADAPTOR_GET_MAC 0x5e
11244 #undef  MC_CMD_0x5e_PRIVILEGE_CTG
11245
11246 #define MC_CMD_0x5e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11247
11248 /* MC_CMD_VADAPTOR_GET_MAC_IN msgrequest */
11249 #define MC_CMD_VADAPTOR_GET_MAC_IN_LEN 4
11250 /* The port to which the v-adaptor is connected. */
11251 #define MC_CMD_VADAPTOR_GET_MAC_IN_UPSTREAM_PORT_ID_OFST 0
11252 #define MC_CMD_VADAPTOR_GET_MAC_IN_UPSTREAM_PORT_ID_LEN 4
11253
11254 /* MC_CMD_VADAPTOR_GET_MAC_OUT msgresponse */
11255 #define MC_CMD_VADAPTOR_GET_MAC_OUT_LEN 6
11256 /* The MAC address assigned to this v-adaptor */
11257 #define MC_CMD_VADAPTOR_GET_MAC_OUT_MACADDR_OFST 0
11258 #define MC_CMD_VADAPTOR_GET_MAC_OUT_MACADDR_LEN 6
11259
11260
11261 /***********************************/
11262 /* MC_CMD_VADAPTOR_QUERY
11263  * read some config of v-adaptor.
11264  */
11265 #define MC_CMD_VADAPTOR_QUERY 0x61
11266 #undef  MC_CMD_0x61_PRIVILEGE_CTG
11267
11268 #define MC_CMD_0x61_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11269
11270 /* MC_CMD_VADAPTOR_QUERY_IN msgrequest */
11271 #define MC_CMD_VADAPTOR_QUERY_IN_LEN 4
11272 /* The port to which the v-adaptor is connected. */
11273 #define MC_CMD_VADAPTOR_QUERY_IN_UPSTREAM_PORT_ID_OFST 0
11274 #define MC_CMD_VADAPTOR_QUERY_IN_UPSTREAM_PORT_ID_LEN 4
11275
11276 /* MC_CMD_VADAPTOR_QUERY_OUT msgresponse */
11277 #define MC_CMD_VADAPTOR_QUERY_OUT_LEN 12
11278 /* The EVB port flags as defined at MC_CMD_VPORT_ALLOC. */
11279 #define MC_CMD_VADAPTOR_QUERY_OUT_PORT_FLAGS_OFST 0
11280 #define MC_CMD_VADAPTOR_QUERY_OUT_PORT_FLAGS_LEN 4
11281 /* The v-adaptor flags as defined at MC_CMD_VADAPTOR_ALLOC. */
11282 #define MC_CMD_VADAPTOR_QUERY_OUT_VADAPTOR_FLAGS_OFST 4
11283 #define MC_CMD_VADAPTOR_QUERY_OUT_VADAPTOR_FLAGS_LEN 4
11284 /* The number of VLAN tags that may still be added */
11285 #define MC_CMD_VADAPTOR_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_OFST 8
11286 #define MC_CMD_VADAPTOR_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_LEN 4
11287
11288
11289 /***********************************/
11290 /* MC_CMD_EVB_PORT_ASSIGN
11291  * assign a port to a PCI function.
11292  */
11293 #define MC_CMD_EVB_PORT_ASSIGN 0x9a
11294 #undef  MC_CMD_0x9a_PRIVILEGE_CTG
11295
11296 #define MC_CMD_0x9a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11297
11298 /* MC_CMD_EVB_PORT_ASSIGN_IN msgrequest */
11299 #define MC_CMD_EVB_PORT_ASSIGN_IN_LEN 8
11300 /* The port to assign. */
11301 #define MC_CMD_EVB_PORT_ASSIGN_IN_PORT_ID_OFST 0
11302 #define MC_CMD_EVB_PORT_ASSIGN_IN_PORT_ID_LEN 4
11303 /* The target function to modify. */
11304 #define MC_CMD_EVB_PORT_ASSIGN_IN_FUNCTION_OFST 4
11305 #define MC_CMD_EVB_PORT_ASSIGN_IN_FUNCTION_LEN 4
11306 #define MC_CMD_EVB_PORT_ASSIGN_IN_PF_LBN 0
11307 #define MC_CMD_EVB_PORT_ASSIGN_IN_PF_WIDTH 16
11308 #define MC_CMD_EVB_PORT_ASSIGN_IN_VF_LBN 16
11309 #define MC_CMD_EVB_PORT_ASSIGN_IN_VF_WIDTH 16
11310
11311 /* MC_CMD_EVB_PORT_ASSIGN_OUT msgresponse */
11312 #define MC_CMD_EVB_PORT_ASSIGN_OUT_LEN 0
11313
11314
11315 /***********************************/
11316 /* MC_CMD_RDWR_A64_REGIONS
11317  * Assign the 64 bit region addresses.
11318  */
11319 #define MC_CMD_RDWR_A64_REGIONS 0x9b
11320 #undef  MC_CMD_0x9b_PRIVILEGE_CTG
11321
11322 #define MC_CMD_0x9b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11323
11324 /* MC_CMD_RDWR_A64_REGIONS_IN msgrequest */
11325 #define MC_CMD_RDWR_A64_REGIONS_IN_LEN 17
11326 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION0_OFST 0
11327 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION0_LEN 4
11328 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION1_OFST 4
11329 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION1_LEN 4
11330 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION2_OFST 8
11331 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION2_LEN 4
11332 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION3_OFST 12
11333 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION3_LEN 4
11334 /* Write enable bits 0-3, set to write, clear to read. */
11335 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_LBN 128
11336 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_WIDTH 4
11337 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_BYTE_OFST 16
11338 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_BYTE_LEN 1
11339
11340 /* MC_CMD_RDWR_A64_REGIONS_OUT msgresponse: This data always included
11341  * regardless of state of write bits in the request.
11342  */
11343 #define MC_CMD_RDWR_A64_REGIONS_OUT_LEN 16
11344 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION0_OFST 0
11345 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION0_LEN 4
11346 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION1_OFST 4
11347 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION1_LEN 4
11348 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION2_OFST 8
11349 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION2_LEN 4
11350 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION3_OFST 12
11351 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION3_LEN 4
11352
11353
11354 /***********************************/
11355 /* MC_CMD_ONLOAD_STACK_ALLOC
11356  * Allocate an Onload stack ID.
11357  */
11358 #define MC_CMD_ONLOAD_STACK_ALLOC 0x9c
11359 #undef  MC_CMD_0x9c_PRIVILEGE_CTG
11360
11361 #define MC_CMD_0x9c_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
11362
11363 /* MC_CMD_ONLOAD_STACK_ALLOC_IN msgrequest */
11364 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_LEN 4
11365 /* The handle of the owning upstream port */
11366 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
11367 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
11368
11369 /* MC_CMD_ONLOAD_STACK_ALLOC_OUT msgresponse */
11370 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_LEN 4
11371 /* The handle of the new Onload stack */
11372 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_ONLOAD_STACK_ID_OFST 0
11373 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_ONLOAD_STACK_ID_LEN 4
11374
11375
11376 /***********************************/
11377 /* MC_CMD_ONLOAD_STACK_FREE
11378  * Free an Onload stack ID.
11379  */
11380 #define MC_CMD_ONLOAD_STACK_FREE 0x9d
11381 #undef  MC_CMD_0x9d_PRIVILEGE_CTG
11382
11383 #define MC_CMD_0x9d_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
11384
11385 /* MC_CMD_ONLOAD_STACK_FREE_IN msgrequest */
11386 #define MC_CMD_ONLOAD_STACK_FREE_IN_LEN 4
11387 /* The handle of the Onload stack */
11388 #define MC_CMD_ONLOAD_STACK_FREE_IN_ONLOAD_STACK_ID_OFST 0
11389 #define MC_CMD_ONLOAD_STACK_FREE_IN_ONLOAD_STACK_ID_LEN 4
11390
11391 /* MC_CMD_ONLOAD_STACK_FREE_OUT msgresponse */
11392 #define MC_CMD_ONLOAD_STACK_FREE_OUT_LEN 0
11393
11394
11395 /***********************************/
11396 /* MC_CMD_RSS_CONTEXT_ALLOC
11397  * Allocate an RSS context.
11398  */
11399 #define MC_CMD_RSS_CONTEXT_ALLOC 0x9e
11400 #undef  MC_CMD_0x9e_PRIVILEGE_CTG
11401
11402 #define MC_CMD_0x9e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11403
11404 /* MC_CMD_RSS_CONTEXT_ALLOC_IN msgrequest */
11405 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_LEN 12
11406 /* The handle of the owning upstream port */
11407 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
11408 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
11409 /* The type of context to allocate */
11410 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_OFST 4
11411 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_LEN 4
11412 /* enum: Allocate a context for exclusive use. The key and indirection table
11413  * must be explicitly configured.
11414  */
11415 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_EXCLUSIVE  0x0
11416 /* enum: Allocate a context for shared use; this will spread across a range of
11417  * queues, but the key and indirection table are pre-configured and may not be
11418  * changed. For this mode, NUM_QUEUES must 2, 4, 8, 16, 32 or 64.
11419  */
11420 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_SHARED  0x1
11421 /* Number of queues spanned by this context, in the range 1-64; valid offsets
11422  * in the indirection table will be in the range 0 to NUM_QUEUES-1.
11423  */
11424 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_NUM_QUEUES_OFST 8
11425 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_NUM_QUEUES_LEN 4
11426
11427 /* MC_CMD_RSS_CONTEXT_ALLOC_OUT msgresponse */
11428 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_LEN 4
11429 /* The handle of the new RSS context. This should be considered opaque to the
11430  * host, although a value of 0xFFFFFFFF is guaranteed never to be a valid
11431  * handle.
11432  */
11433 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_OFST 0
11434 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_LEN 4
11435 /* enum: guaranteed invalid RSS context handle value */
11436 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_INVALID  0xffffffff
11437
11438
11439 /***********************************/
11440 /* MC_CMD_RSS_CONTEXT_FREE
11441  * Free an RSS context.
11442  */
11443 #define MC_CMD_RSS_CONTEXT_FREE 0x9f
11444 #undef  MC_CMD_0x9f_PRIVILEGE_CTG
11445
11446 #define MC_CMD_0x9f_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11447
11448 /* MC_CMD_RSS_CONTEXT_FREE_IN msgrequest */
11449 #define MC_CMD_RSS_CONTEXT_FREE_IN_LEN 4
11450 /* The handle of the RSS context */
11451 #define MC_CMD_RSS_CONTEXT_FREE_IN_RSS_CONTEXT_ID_OFST 0
11452 #define MC_CMD_RSS_CONTEXT_FREE_IN_RSS_CONTEXT_ID_LEN 4
11453
11454 /* MC_CMD_RSS_CONTEXT_FREE_OUT msgresponse */
11455 #define MC_CMD_RSS_CONTEXT_FREE_OUT_LEN 0
11456
11457
11458 /***********************************/
11459 /* MC_CMD_RSS_CONTEXT_SET_KEY
11460  * Set the Toeplitz hash key for an RSS context.
11461  */
11462 #define MC_CMD_RSS_CONTEXT_SET_KEY 0xa0
11463 #undef  MC_CMD_0xa0_PRIVILEGE_CTG
11464
11465 #define MC_CMD_0xa0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11466
11467 /* MC_CMD_RSS_CONTEXT_SET_KEY_IN msgrequest */
11468 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_LEN 44
11469 /* The handle of the RSS context */
11470 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_RSS_CONTEXT_ID_OFST 0
11471 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_RSS_CONTEXT_ID_LEN 4
11472 /* The 40-byte Toeplitz hash key (TBD endianness issues?) */
11473 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_TOEPLITZ_KEY_OFST 4
11474 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_TOEPLITZ_KEY_LEN 40
11475
11476 /* MC_CMD_RSS_CONTEXT_SET_KEY_OUT msgresponse */
11477 #define MC_CMD_RSS_CONTEXT_SET_KEY_OUT_LEN 0
11478
11479
11480 /***********************************/
11481 /* MC_CMD_RSS_CONTEXT_GET_KEY
11482  * Get the Toeplitz hash key for an RSS context.
11483  */
11484 #define MC_CMD_RSS_CONTEXT_GET_KEY 0xa1
11485 #undef  MC_CMD_0xa1_PRIVILEGE_CTG
11486
11487 #define MC_CMD_0xa1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11488
11489 /* MC_CMD_RSS_CONTEXT_GET_KEY_IN msgrequest */
11490 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_LEN 4
11491 /* The handle of the RSS context */
11492 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_RSS_CONTEXT_ID_OFST 0
11493 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_RSS_CONTEXT_ID_LEN 4
11494
11495 /* MC_CMD_RSS_CONTEXT_GET_KEY_OUT msgresponse */
11496 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_LEN 44
11497 /* The 40-byte Toeplitz hash key (TBD endianness issues?) */
11498 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_TOEPLITZ_KEY_OFST 4
11499 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_TOEPLITZ_KEY_LEN 40
11500
11501
11502 /***********************************/
11503 /* MC_CMD_RSS_CONTEXT_SET_TABLE
11504  * Set the indirection table for an RSS context.
11505  */
11506 #define MC_CMD_RSS_CONTEXT_SET_TABLE 0xa2
11507 #undef  MC_CMD_0xa2_PRIVILEGE_CTG
11508
11509 #define MC_CMD_0xa2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11510
11511 /* MC_CMD_RSS_CONTEXT_SET_TABLE_IN msgrequest */
11512 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_LEN 132
11513 /* The handle of the RSS context */
11514 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_RSS_CONTEXT_ID_OFST 0
11515 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_RSS_CONTEXT_ID_LEN 4
11516 /* The 128-byte indirection table (1 byte per entry) */
11517 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_INDIRECTION_TABLE_OFST 4
11518 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_INDIRECTION_TABLE_LEN 128
11519
11520 /* MC_CMD_RSS_CONTEXT_SET_TABLE_OUT msgresponse */
11521 #define MC_CMD_RSS_CONTEXT_SET_TABLE_OUT_LEN 0
11522
11523
11524 /***********************************/
11525 /* MC_CMD_RSS_CONTEXT_GET_TABLE
11526  * Get the indirection table for an RSS context.
11527  */
11528 #define MC_CMD_RSS_CONTEXT_GET_TABLE 0xa3
11529 #undef  MC_CMD_0xa3_PRIVILEGE_CTG
11530
11531 #define MC_CMD_0xa3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11532
11533 /* MC_CMD_RSS_CONTEXT_GET_TABLE_IN msgrequest */
11534 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_LEN 4
11535 /* The handle of the RSS context */
11536 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_RSS_CONTEXT_ID_OFST 0
11537 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_RSS_CONTEXT_ID_LEN 4
11538
11539 /* MC_CMD_RSS_CONTEXT_GET_TABLE_OUT msgresponse */
11540 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_LEN 132
11541 /* The 128-byte indirection table (1 byte per entry) */
11542 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_INDIRECTION_TABLE_OFST 4
11543 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_INDIRECTION_TABLE_LEN 128
11544
11545
11546 /***********************************/
11547 /* MC_CMD_RSS_CONTEXT_SET_FLAGS
11548  * Set various control flags for an RSS context.
11549  */
11550 #define MC_CMD_RSS_CONTEXT_SET_FLAGS 0xe1
11551 #undef  MC_CMD_0xe1_PRIVILEGE_CTG
11552
11553 #define MC_CMD_0xe1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11554
11555 /* MC_CMD_RSS_CONTEXT_SET_FLAGS_IN msgrequest */
11556 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_LEN 8
11557 /* The handle of the RSS context */
11558 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RSS_CONTEXT_ID_OFST 0
11559 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RSS_CONTEXT_ID_LEN 4
11560 /* Hash control flags. The _EN bits are always supported, but new modes are
11561  * available when ADDITIONAL_RSS_MODES is reported by MC_CMD_GET_CAPABILITIES:
11562  * in this case, the MODE fields may be set to non-zero values, and will take
11563  * effect regardless of the settings of the _EN flags. See the RSS_MODE
11564  * structure for the meaning of the mode bits. Drivers must check the
11565  * capability before trying to set any _MODE fields, as older firmware will
11566  * reject any attempt to set the FLAGS field to a value > 0xff with EINVAL. In
11567  * the case where all the _MODE flags are zero, the _EN flags take effect,
11568  * providing backward compatibility for existing drivers. (Setting all _MODE
11569  * *and* all _EN flags to zero is valid, to disable RSS spreading for that
11570  * particular packet type.)
11571  */
11572 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_FLAGS_OFST 4
11573 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_FLAGS_LEN 4
11574 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV4_EN_LBN 0
11575 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV4_EN_WIDTH 1
11576 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV4_EN_LBN 1
11577 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV4_EN_WIDTH 1
11578 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV6_EN_LBN 2
11579 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV6_EN_WIDTH 1
11580 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV6_EN_LBN 3
11581 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV6_EN_WIDTH 1
11582 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RESERVED_LBN 4
11583 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RESERVED_WIDTH 4
11584 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV4_RSS_MODE_LBN 8
11585 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV4_RSS_MODE_WIDTH 4
11586 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV4_RSS_MODE_LBN 12
11587 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV4_RSS_MODE_WIDTH 4
11588 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV4_RSS_MODE_LBN 16
11589 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV4_RSS_MODE_WIDTH 4
11590 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV6_RSS_MODE_LBN 20
11591 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV6_RSS_MODE_WIDTH 4
11592 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV6_RSS_MODE_LBN 24
11593 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV6_RSS_MODE_WIDTH 4
11594 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV6_RSS_MODE_LBN 28
11595 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV6_RSS_MODE_WIDTH 4
11596
11597 /* MC_CMD_RSS_CONTEXT_SET_FLAGS_OUT msgresponse */
11598 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_OUT_LEN 0
11599
11600
11601 /***********************************/
11602 /* MC_CMD_RSS_CONTEXT_GET_FLAGS
11603  * Get various control flags for an RSS context.
11604  */
11605 #define MC_CMD_RSS_CONTEXT_GET_FLAGS 0xe2
11606 #undef  MC_CMD_0xe2_PRIVILEGE_CTG
11607
11608 #define MC_CMD_0xe2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11609
11610 /* MC_CMD_RSS_CONTEXT_GET_FLAGS_IN msgrequest */
11611 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_LEN 4
11612 /* The handle of the RSS context */
11613 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_RSS_CONTEXT_ID_OFST 0
11614 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_RSS_CONTEXT_ID_LEN 4
11615
11616 /* MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT msgresponse */
11617 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_LEN 8
11618 /* Hash control flags. If all _MODE bits are zero (which will always be true
11619  * for older firmware which does not report the ADDITIONAL_RSS_MODES
11620  * capability), the _EN bits report the state. If any _MODE bits are non-zero
11621  * (which will only be true when the firmware reports ADDITIONAL_RSS_MODES)
11622  * then the _EN bits should be disregarded, although the _MODE flags are
11623  * guaranteed to be consistent with the _EN flags for a freshly-allocated RSS
11624  * context and in the case where the _EN flags were used in the SET. This
11625  * provides backward compatibility: old drivers will not be attempting to
11626  * derive any meaning from the _MODE bits (and can never set them to any value
11627  * not representable by the _EN bits); new drivers can always determine the
11628  * mode by looking only at the _MODE bits; the value returned by a GET can
11629  * always be used for a SET regardless of old/new driver vs. old/new firmware.
11630  */
11631 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_FLAGS_OFST 4
11632 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_FLAGS_LEN 4
11633 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV4_EN_LBN 0
11634 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV4_EN_WIDTH 1
11635 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV4_EN_LBN 1
11636 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV4_EN_WIDTH 1
11637 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV6_EN_LBN 2
11638 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV6_EN_WIDTH 1
11639 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV6_EN_LBN 3
11640 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV6_EN_WIDTH 1
11641 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_RESERVED_LBN 4
11642 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_RESERVED_WIDTH 4
11643 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV4_RSS_MODE_LBN 8
11644 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV4_RSS_MODE_WIDTH 4
11645 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV4_RSS_MODE_LBN 12
11646 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV4_RSS_MODE_WIDTH 4
11647 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV4_RSS_MODE_LBN 16
11648 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV4_RSS_MODE_WIDTH 4
11649 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV6_RSS_MODE_LBN 20
11650 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV6_RSS_MODE_WIDTH 4
11651 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV6_RSS_MODE_LBN 24
11652 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV6_RSS_MODE_WIDTH 4
11653 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV6_RSS_MODE_LBN 28
11654 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV6_RSS_MODE_WIDTH 4
11655
11656
11657 /***********************************/
11658 /* MC_CMD_DOT1P_MAPPING_ALLOC
11659  * Allocate a .1p mapping.
11660  */
11661 #define MC_CMD_DOT1P_MAPPING_ALLOC 0xa4
11662 #undef  MC_CMD_0xa4_PRIVILEGE_CTG
11663
11664 #define MC_CMD_0xa4_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11665
11666 /* MC_CMD_DOT1P_MAPPING_ALLOC_IN msgrequest */
11667 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_LEN 8
11668 /* The handle of the owning upstream port */
11669 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
11670 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
11671 /* Number of queues spanned by this mapping, in the range 1-64; valid fixed
11672  * offsets in the mapping table will be in the range 0 to NUM_QUEUES-1, and
11673  * referenced RSS contexts must span no more than this number.
11674  */
11675 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_NUM_QUEUES_OFST 4
11676 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_NUM_QUEUES_LEN 4
11677
11678 /* MC_CMD_DOT1P_MAPPING_ALLOC_OUT msgresponse */
11679 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_LEN 4
11680 /* The handle of the new .1p mapping. This should be considered opaque to the
11681  * host, although a value of 0xFFFFFFFF is guaranteed never to be a valid
11682  * handle.
11683  */
11684 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_OFST 0
11685 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_LEN 4
11686 /* enum: guaranteed invalid .1p mapping handle value */
11687 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_INVALID  0xffffffff
11688
11689
11690 /***********************************/
11691 /* MC_CMD_DOT1P_MAPPING_FREE
11692  * Free a .1p mapping.
11693  */
11694 #define MC_CMD_DOT1P_MAPPING_FREE 0xa5
11695 #undef  MC_CMD_0xa5_PRIVILEGE_CTG
11696
11697 #define MC_CMD_0xa5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11698
11699 /* MC_CMD_DOT1P_MAPPING_FREE_IN msgrequest */
11700 #define MC_CMD_DOT1P_MAPPING_FREE_IN_LEN 4
11701 /* The handle of the .1p mapping */
11702 #define MC_CMD_DOT1P_MAPPING_FREE_IN_DOT1P_MAPPING_ID_OFST 0
11703 #define MC_CMD_DOT1P_MAPPING_FREE_IN_DOT1P_MAPPING_ID_LEN 4
11704
11705 /* MC_CMD_DOT1P_MAPPING_FREE_OUT msgresponse */
11706 #define MC_CMD_DOT1P_MAPPING_FREE_OUT_LEN 0
11707
11708
11709 /***********************************/
11710 /* MC_CMD_DOT1P_MAPPING_SET_TABLE
11711  * Set the mapping table for a .1p mapping.
11712  */
11713 #define MC_CMD_DOT1P_MAPPING_SET_TABLE 0xa6
11714 #undef  MC_CMD_0xa6_PRIVILEGE_CTG
11715
11716 #define MC_CMD_0xa6_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11717
11718 /* MC_CMD_DOT1P_MAPPING_SET_TABLE_IN msgrequest */
11719 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_LEN 36
11720 /* The handle of the .1p mapping */
11721 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_DOT1P_MAPPING_ID_OFST 0
11722 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_DOT1P_MAPPING_ID_LEN 4
11723 /* Per-priority mappings (1 32-bit word per entry - an offset or RSS context
11724  * handle)
11725  */
11726 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_MAPPING_TABLE_OFST 4
11727 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_MAPPING_TABLE_LEN 32
11728
11729 /* MC_CMD_DOT1P_MAPPING_SET_TABLE_OUT msgresponse */
11730 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_OUT_LEN 0
11731
11732
11733 /***********************************/
11734 /* MC_CMD_DOT1P_MAPPING_GET_TABLE
11735  * Get the mapping table for a .1p mapping.
11736  */
11737 #define MC_CMD_DOT1P_MAPPING_GET_TABLE 0xa7
11738 #undef  MC_CMD_0xa7_PRIVILEGE_CTG
11739
11740 #define MC_CMD_0xa7_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11741
11742 /* MC_CMD_DOT1P_MAPPING_GET_TABLE_IN msgrequest */
11743 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_LEN 4
11744 /* The handle of the .1p mapping */
11745 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_DOT1P_MAPPING_ID_OFST 0
11746 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_DOT1P_MAPPING_ID_LEN 4
11747
11748 /* MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT msgresponse */
11749 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_LEN 36
11750 /* Per-priority mappings (1 32-bit word per entry - an offset or RSS context
11751  * handle)
11752  */
11753 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_MAPPING_TABLE_OFST 4
11754 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_MAPPING_TABLE_LEN 32
11755
11756
11757 /***********************************/
11758 /* MC_CMD_GET_VECTOR_CFG
11759  * Get Interrupt Vector config for this PF.
11760  */
11761 #define MC_CMD_GET_VECTOR_CFG 0xbf
11762 #undef  MC_CMD_0xbf_PRIVILEGE_CTG
11763
11764 #define MC_CMD_0xbf_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11765
11766 /* MC_CMD_GET_VECTOR_CFG_IN msgrequest */
11767 #define MC_CMD_GET_VECTOR_CFG_IN_LEN 0
11768
11769 /* MC_CMD_GET_VECTOR_CFG_OUT msgresponse */
11770 #define MC_CMD_GET_VECTOR_CFG_OUT_LEN 12
11771 /* Base absolute interrupt vector number. */
11772 #define MC_CMD_GET_VECTOR_CFG_OUT_VEC_BASE_OFST 0
11773 #define MC_CMD_GET_VECTOR_CFG_OUT_VEC_BASE_LEN 4
11774 /* Number of interrupt vectors allocate to this PF. */
11775 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_PF_OFST 4
11776 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_PF_LEN 4
11777 /* Number of interrupt vectors to allocate per VF. */
11778 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_VF_OFST 8
11779 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_VF_LEN 4
11780
11781
11782 /***********************************/
11783 /* MC_CMD_SET_VECTOR_CFG
11784  * Set Interrupt Vector config for this PF.
11785  */
11786 #define MC_CMD_SET_VECTOR_CFG 0xc0
11787 #undef  MC_CMD_0xc0_PRIVILEGE_CTG
11788
11789 #define MC_CMD_0xc0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11790
11791 /* MC_CMD_SET_VECTOR_CFG_IN msgrequest */
11792 #define MC_CMD_SET_VECTOR_CFG_IN_LEN 12
11793 /* Base absolute interrupt vector number, or MC_CMD_RESOURCE_INSTANCE_ANY to
11794  * let the system find a suitable base.
11795  */
11796 #define MC_CMD_SET_VECTOR_CFG_IN_VEC_BASE_OFST 0
11797 #define MC_CMD_SET_VECTOR_CFG_IN_VEC_BASE_LEN 4
11798 /* Number of interrupt vectors allocate to this PF. */
11799 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_PF_OFST 4
11800 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_PF_LEN 4
11801 /* Number of interrupt vectors to allocate per VF. */
11802 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_VF_OFST 8
11803 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_VF_LEN 4
11804
11805 /* MC_CMD_SET_VECTOR_CFG_OUT msgresponse */
11806 #define MC_CMD_SET_VECTOR_CFG_OUT_LEN 0
11807
11808
11809 /***********************************/
11810 /* MC_CMD_VPORT_ADD_MAC_ADDRESS
11811  * Add a MAC address to a v-port
11812  */
11813 #define MC_CMD_VPORT_ADD_MAC_ADDRESS 0xa8
11814 #undef  MC_CMD_0xa8_PRIVILEGE_CTG
11815
11816 #define MC_CMD_0xa8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11817
11818 /* MC_CMD_VPORT_ADD_MAC_ADDRESS_IN msgrequest */
11819 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_LEN 10
11820 /* The handle of the v-port */
11821 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_VPORT_ID_OFST 0
11822 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_VPORT_ID_LEN 4
11823 /* MAC address to add */
11824 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_MACADDR_OFST 4
11825 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_MACADDR_LEN 6
11826
11827 /* MC_CMD_VPORT_ADD_MAC_ADDRESS_OUT msgresponse */
11828 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_OUT_LEN 0
11829
11830
11831 /***********************************/
11832 /* MC_CMD_VPORT_DEL_MAC_ADDRESS
11833  * Delete a MAC address from a v-port
11834  */
11835 #define MC_CMD_VPORT_DEL_MAC_ADDRESS 0xa9
11836 #undef  MC_CMD_0xa9_PRIVILEGE_CTG
11837
11838 #define MC_CMD_0xa9_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11839
11840 /* MC_CMD_VPORT_DEL_MAC_ADDRESS_IN msgrequest */
11841 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_LEN 10
11842 /* The handle of the v-port */
11843 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_VPORT_ID_OFST 0
11844 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_VPORT_ID_LEN 4
11845 /* MAC address to add */
11846 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_MACADDR_OFST 4
11847 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_MACADDR_LEN 6
11848
11849 /* MC_CMD_VPORT_DEL_MAC_ADDRESS_OUT msgresponse */
11850 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_OUT_LEN 0
11851
11852
11853 /***********************************/
11854 /* MC_CMD_VPORT_GET_MAC_ADDRESSES
11855  * Delete a MAC address from a v-port
11856  */
11857 #define MC_CMD_VPORT_GET_MAC_ADDRESSES 0xaa
11858 #undef  MC_CMD_0xaa_PRIVILEGE_CTG
11859
11860 #define MC_CMD_0xaa_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11861
11862 /* MC_CMD_VPORT_GET_MAC_ADDRESSES_IN msgrequest */
11863 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_LEN 4
11864 /* The handle of the v-port */
11865 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_VPORT_ID_OFST 0
11866 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_VPORT_ID_LEN 4
11867
11868 /* MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT msgresponse */
11869 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMIN 4
11870 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMAX 250
11871 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LEN(num) (4+6*(num))
11872 /* The number of MAC addresses returned */
11873 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_COUNT_OFST 0
11874 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_COUNT_LEN 4
11875 /* Array of MAC addresses */
11876 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_OFST 4
11877 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_LEN 6
11878 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MINNUM 0
11879 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MAXNUM 41
11880
11881
11882 /***********************************/
11883 /* MC_CMD_VPORT_RECONFIGURE
11884  * Replace VLAN tags and/or MAC addresses of an existing v-port. If the v-port
11885  * has already been passed to another function (v-port's user), then that
11886  * function will be reset before applying the changes.
11887  */
11888 #define MC_CMD_VPORT_RECONFIGURE 0xeb
11889 #undef  MC_CMD_0xeb_PRIVILEGE_CTG
11890
11891 #define MC_CMD_0xeb_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11892
11893 /* MC_CMD_VPORT_RECONFIGURE_IN msgrequest */
11894 #define MC_CMD_VPORT_RECONFIGURE_IN_LEN 44
11895 /* The handle of the v-port */
11896 #define MC_CMD_VPORT_RECONFIGURE_IN_VPORT_ID_OFST 0
11897 #define MC_CMD_VPORT_RECONFIGURE_IN_VPORT_ID_LEN 4
11898 /* Flags requesting what should be changed. */
11899 #define MC_CMD_VPORT_RECONFIGURE_IN_FLAGS_OFST 4
11900 #define MC_CMD_VPORT_RECONFIGURE_IN_FLAGS_LEN 4
11901 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_VLAN_TAGS_LBN 0
11902 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_VLAN_TAGS_WIDTH 1
11903 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_MACADDRS_LBN 1
11904 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_MACADDRS_WIDTH 1
11905 /* The number of VLAN tags to insert/remove. An error will be returned if
11906  * incompatible with the number of VLAN tags specified for the upstream
11907  * v-switch.
11908  */
11909 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_VLAN_TAGS_OFST 8
11910 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_VLAN_TAGS_LEN 4
11911 /* The actual VLAN tags to insert/remove */
11912 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAGS_OFST 12
11913 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAGS_LEN 4
11914 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_0_LBN 0
11915 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_0_WIDTH 16
11916 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_1_LBN 16
11917 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_1_WIDTH 16
11918 /* The number of MAC addresses to add */
11919 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_MACADDRS_OFST 16
11920 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_MACADDRS_LEN 4
11921 /* MAC addresses to add */
11922 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_OFST 20
11923 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_LEN 6
11924 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_NUM 4
11925
11926 /* MC_CMD_VPORT_RECONFIGURE_OUT msgresponse */
11927 #define MC_CMD_VPORT_RECONFIGURE_OUT_LEN 4
11928 #define MC_CMD_VPORT_RECONFIGURE_OUT_FLAGS_OFST 0
11929 #define MC_CMD_VPORT_RECONFIGURE_OUT_FLAGS_LEN 4
11930 #define MC_CMD_VPORT_RECONFIGURE_OUT_RESET_DONE_LBN 0
11931 #define MC_CMD_VPORT_RECONFIGURE_OUT_RESET_DONE_WIDTH 1
11932
11933
11934 /***********************************/
11935 /* MC_CMD_EVB_PORT_QUERY
11936  * read some config of v-port.
11937  */
11938 #define MC_CMD_EVB_PORT_QUERY 0x62
11939 #undef  MC_CMD_0x62_PRIVILEGE_CTG
11940
11941 #define MC_CMD_0x62_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11942
11943 /* MC_CMD_EVB_PORT_QUERY_IN msgrequest */
11944 #define MC_CMD_EVB_PORT_QUERY_IN_LEN 4
11945 /* The handle of the v-port */
11946 #define MC_CMD_EVB_PORT_QUERY_IN_PORT_ID_OFST 0
11947 #define MC_CMD_EVB_PORT_QUERY_IN_PORT_ID_LEN 4
11948
11949 /* MC_CMD_EVB_PORT_QUERY_OUT msgresponse */
11950 #define MC_CMD_EVB_PORT_QUERY_OUT_LEN 8
11951 /* The EVB port flags as defined at MC_CMD_VPORT_ALLOC. */
11952 #define MC_CMD_EVB_PORT_QUERY_OUT_PORT_FLAGS_OFST 0
11953 #define MC_CMD_EVB_PORT_QUERY_OUT_PORT_FLAGS_LEN 4
11954 /* The number of VLAN tags that may be used on a v-adaptor connected to this
11955  * EVB port.
11956  */
11957 #define MC_CMD_EVB_PORT_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_OFST 4
11958 #define MC_CMD_EVB_PORT_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_LEN 4
11959
11960
11961 /***********************************/
11962 /* MC_CMD_DUMP_BUFTBL_ENTRIES
11963  * Dump buffer table entries, mainly for command client debug use. Dumps
11964  * absolute entries, and does not use chunk handles. All entries must be in
11965  * range, and used for q page mapping, Although the latter restriction may be
11966  * lifted in future.
11967  */
11968 #define MC_CMD_DUMP_BUFTBL_ENTRIES 0xab
11969 #undef  MC_CMD_0xab_PRIVILEGE_CTG
11970
11971 #define MC_CMD_0xab_PRIVILEGE_CTG SRIOV_CTG_INSECURE
11972
11973 /* MC_CMD_DUMP_BUFTBL_ENTRIES_IN msgrequest */
11974 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_LEN 8
11975 /* Index of the first buffer table entry. */
11976 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_FIRSTID_OFST 0
11977 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_FIRSTID_LEN 4
11978 /* Number of buffer table entries to dump. */
11979 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_NUMENTRIES_OFST 4
11980 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_NUMENTRIES_LEN 4
11981
11982 /* MC_CMD_DUMP_BUFTBL_ENTRIES_OUT msgresponse */
11983 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMIN 12
11984 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMAX 252
11985 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LEN(num) (0+12*(num))
11986 /* Raw buffer table entries, layed out as BUFTBL_ENTRY. */
11987 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_OFST 0
11988 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_LEN 12
11989 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MINNUM 1
11990 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MAXNUM 21
11991
11992
11993 /***********************************/
11994 /* MC_CMD_SET_RXDP_CONFIG
11995  * Set global RXDP configuration settings
11996  */
11997 #define MC_CMD_SET_RXDP_CONFIG 0xc1
11998 #undef  MC_CMD_0xc1_PRIVILEGE_CTG
11999
12000 #define MC_CMD_0xc1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12001
12002 /* MC_CMD_SET_RXDP_CONFIG_IN msgrequest */
12003 #define MC_CMD_SET_RXDP_CONFIG_IN_LEN 4
12004 #define MC_CMD_SET_RXDP_CONFIG_IN_DATA_OFST 0
12005 #define MC_CMD_SET_RXDP_CONFIG_IN_DATA_LEN 4
12006 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_DMA_LBN 0
12007 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_DMA_WIDTH 1
12008 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_LEN_LBN 1
12009 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_LEN_WIDTH 2
12010 /* enum: pad to 64 bytes */
12011 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_64  0x0
12012 /* enum: pad to 128 bytes (Medford only) */
12013 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_128  0x1
12014 /* enum: pad to 256 bytes (Medford only) */
12015 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_256   0x2
12016
12017 /* MC_CMD_SET_RXDP_CONFIG_OUT msgresponse */
12018 #define MC_CMD_SET_RXDP_CONFIG_OUT_LEN 0
12019
12020
12021 /***********************************/
12022 /* MC_CMD_GET_RXDP_CONFIG
12023  * Get global RXDP configuration settings
12024  */
12025 #define MC_CMD_GET_RXDP_CONFIG 0xc2
12026 #undef  MC_CMD_0xc2_PRIVILEGE_CTG
12027
12028 #define MC_CMD_0xc2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12029
12030 /* MC_CMD_GET_RXDP_CONFIG_IN msgrequest */
12031 #define MC_CMD_GET_RXDP_CONFIG_IN_LEN 0
12032
12033 /* MC_CMD_GET_RXDP_CONFIG_OUT msgresponse */
12034 #define MC_CMD_GET_RXDP_CONFIG_OUT_LEN 4
12035 #define MC_CMD_GET_RXDP_CONFIG_OUT_DATA_OFST 0
12036 #define MC_CMD_GET_RXDP_CONFIG_OUT_DATA_LEN 4
12037 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_DMA_LBN 0
12038 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_DMA_WIDTH 1
12039 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_LEN_LBN 1
12040 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_LEN_WIDTH 2
12041 /*             Enum values, see field(s): */
12042 /*                MC_CMD_SET_RXDP_CONFIG/MC_CMD_SET_RXDP_CONFIG_IN/PAD_HOST_LEN */
12043
12044
12045 /***********************************/
12046 /* MC_CMD_GET_CLOCK
12047  * Return the system and PDCPU clock frequencies.
12048  */
12049 #define MC_CMD_GET_CLOCK 0xac
12050 #undef  MC_CMD_0xac_PRIVILEGE_CTG
12051
12052 #define MC_CMD_0xac_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12053
12054 /* MC_CMD_GET_CLOCK_IN msgrequest */
12055 #define MC_CMD_GET_CLOCK_IN_LEN 0
12056
12057 /* MC_CMD_GET_CLOCK_OUT msgresponse */
12058 #define MC_CMD_GET_CLOCK_OUT_LEN 8
12059 /* System frequency, MHz */
12060 #define MC_CMD_GET_CLOCK_OUT_SYS_FREQ_OFST 0
12061 #define MC_CMD_GET_CLOCK_OUT_SYS_FREQ_LEN 4
12062 /* DPCPU frequency, MHz */
12063 #define MC_CMD_GET_CLOCK_OUT_DPCPU_FREQ_OFST 4
12064 #define MC_CMD_GET_CLOCK_OUT_DPCPU_FREQ_LEN 4
12065
12066
12067 /***********************************/
12068 /* MC_CMD_SET_CLOCK
12069  * Control the system and DPCPU clock frequencies. Changes are lost reboot.
12070  */
12071 #define MC_CMD_SET_CLOCK 0xad
12072 #undef  MC_CMD_0xad_PRIVILEGE_CTG
12073
12074 #define MC_CMD_0xad_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12075
12076 /* MC_CMD_SET_CLOCK_IN msgrequest */
12077 #define MC_CMD_SET_CLOCK_IN_LEN 28
12078 /* Requested frequency in MHz for system clock domain */
12079 #define MC_CMD_SET_CLOCK_IN_SYS_FREQ_OFST 0
12080 #define MC_CMD_SET_CLOCK_IN_SYS_FREQ_LEN 4
12081 /* enum: Leave the system clock domain frequency unchanged */
12082 #define MC_CMD_SET_CLOCK_IN_SYS_DOMAIN_DONT_CHANGE  0x0
12083 /* Requested frequency in MHz for inter-core clock domain */
12084 #define MC_CMD_SET_CLOCK_IN_ICORE_FREQ_OFST 4
12085 #define MC_CMD_SET_CLOCK_IN_ICORE_FREQ_LEN 4
12086 /* enum: Leave the inter-core clock domain frequency unchanged */
12087 #define MC_CMD_SET_CLOCK_IN_ICORE_DOMAIN_DONT_CHANGE  0x0
12088 /* Requested frequency in MHz for DPCPU clock domain */
12089 #define MC_CMD_SET_CLOCK_IN_DPCPU_FREQ_OFST 8
12090 #define MC_CMD_SET_CLOCK_IN_DPCPU_FREQ_LEN 4
12091 /* enum: Leave the DPCPU clock domain frequency unchanged */
12092 #define MC_CMD_SET_CLOCK_IN_DPCPU_DOMAIN_DONT_CHANGE  0x0
12093 /* Requested frequency in MHz for PCS clock domain */
12094 #define MC_CMD_SET_CLOCK_IN_PCS_FREQ_OFST 12
12095 #define MC_CMD_SET_CLOCK_IN_PCS_FREQ_LEN 4
12096 /* enum: Leave the PCS clock domain frequency unchanged */
12097 #define MC_CMD_SET_CLOCK_IN_PCS_DOMAIN_DONT_CHANGE  0x0
12098 /* Requested frequency in MHz for MC clock domain */
12099 #define MC_CMD_SET_CLOCK_IN_MC_FREQ_OFST 16
12100 #define MC_CMD_SET_CLOCK_IN_MC_FREQ_LEN 4
12101 /* enum: Leave the MC clock domain frequency unchanged */
12102 #define MC_CMD_SET_CLOCK_IN_MC_DOMAIN_DONT_CHANGE  0x0
12103 /* Requested frequency in MHz for rmon clock domain */
12104 #define MC_CMD_SET_CLOCK_IN_RMON_FREQ_OFST 20
12105 #define MC_CMD_SET_CLOCK_IN_RMON_FREQ_LEN 4
12106 /* enum: Leave the rmon clock domain frequency unchanged */
12107 #define MC_CMD_SET_CLOCK_IN_RMON_DOMAIN_DONT_CHANGE  0x0
12108 /* Requested frequency in MHz for vswitch clock domain */
12109 #define MC_CMD_SET_CLOCK_IN_VSWITCH_FREQ_OFST 24
12110 #define MC_CMD_SET_CLOCK_IN_VSWITCH_FREQ_LEN 4
12111 /* enum: Leave the vswitch clock domain frequency unchanged */
12112 #define MC_CMD_SET_CLOCK_IN_VSWITCH_DOMAIN_DONT_CHANGE  0x0
12113
12114 /* MC_CMD_SET_CLOCK_OUT msgresponse */
12115 #define MC_CMD_SET_CLOCK_OUT_LEN 28
12116 /* Resulting system frequency in MHz */
12117 #define MC_CMD_SET_CLOCK_OUT_SYS_FREQ_OFST 0
12118 #define MC_CMD_SET_CLOCK_OUT_SYS_FREQ_LEN 4
12119 /* enum: The system clock domain doesn't exist */
12120 #define MC_CMD_SET_CLOCK_OUT_SYS_DOMAIN_UNSUPPORTED  0x0
12121 /* Resulting inter-core frequency in MHz */
12122 #define MC_CMD_SET_CLOCK_OUT_ICORE_FREQ_OFST 4
12123 #define MC_CMD_SET_CLOCK_OUT_ICORE_FREQ_LEN 4
12124 /* enum: The inter-core clock domain doesn't exist / isn't used */
12125 #define MC_CMD_SET_CLOCK_OUT_ICORE_DOMAIN_UNSUPPORTED  0x0
12126 /* Resulting DPCPU frequency in MHz */
12127 #define MC_CMD_SET_CLOCK_OUT_DPCPU_FREQ_OFST 8
12128 #define MC_CMD_SET_CLOCK_OUT_DPCPU_FREQ_LEN 4
12129 /* enum: The dpcpu clock domain doesn't exist */
12130 #define MC_CMD_SET_CLOCK_OUT_DPCPU_DOMAIN_UNSUPPORTED  0x0
12131 /* Resulting PCS frequency in MHz */
12132 #define MC_CMD_SET_CLOCK_OUT_PCS_FREQ_OFST 12
12133 #define MC_CMD_SET_CLOCK_OUT_PCS_FREQ_LEN 4
12134 /* enum: The PCS clock domain doesn't exist / isn't controlled */
12135 #define MC_CMD_SET_CLOCK_OUT_PCS_DOMAIN_UNSUPPORTED  0x0
12136 /* Resulting MC frequency in MHz */
12137 #define MC_CMD_SET_CLOCK_OUT_MC_FREQ_OFST 16
12138 #define MC_CMD_SET_CLOCK_OUT_MC_FREQ_LEN 4
12139 /* enum: The MC clock domain doesn't exist / isn't controlled */
12140 #define MC_CMD_SET_CLOCK_OUT_MC_DOMAIN_UNSUPPORTED  0x0
12141 /* Resulting rmon frequency in MHz */
12142 #define MC_CMD_SET_CLOCK_OUT_RMON_FREQ_OFST 20
12143 #define MC_CMD_SET_CLOCK_OUT_RMON_FREQ_LEN 4
12144 /* enum: The rmon clock domain doesn't exist / isn't controlled */
12145 #define MC_CMD_SET_CLOCK_OUT_RMON_DOMAIN_UNSUPPORTED  0x0
12146 /* Resulting vswitch frequency in MHz */
12147 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_FREQ_OFST 24
12148 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_FREQ_LEN 4
12149 /* enum: The vswitch clock domain doesn't exist / isn't controlled */
12150 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_DOMAIN_UNSUPPORTED  0x0
12151
12152
12153 /***********************************/
12154 /* MC_CMD_DPCPU_RPC
12155  * Send an arbitrary DPCPU message.
12156  */
12157 #define MC_CMD_DPCPU_RPC 0xae
12158 #undef  MC_CMD_0xae_PRIVILEGE_CTG
12159
12160 #define MC_CMD_0xae_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12161
12162 /* MC_CMD_DPCPU_RPC_IN msgrequest */
12163 #define MC_CMD_DPCPU_RPC_IN_LEN 36
12164 #define MC_CMD_DPCPU_RPC_IN_CPU_OFST 0
12165 #define MC_CMD_DPCPU_RPC_IN_CPU_LEN 4
12166 /* enum: RxDPCPU0 */
12167 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX0  0x0
12168 /* enum: TxDPCPU0 */
12169 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX0  0x1
12170 /* enum: TxDPCPU1 */
12171 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX1  0x2
12172 /* enum: RxDPCPU1 (Medford only) */
12173 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX1   0x3
12174 /* enum: RxDPCPU (will be for the calling function; for now, just an alias of
12175  * DPCPU_RX0)
12176  */
12177 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX   0x80
12178 /* enum: TxDPCPU (will be for the calling function; for now, just an alias of
12179  * DPCPU_TX0)
12180  */
12181 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX   0x81
12182 /* First 8 bits [39:32] of DATA are consumed by MC-DPCPU protocol and must be
12183  * initialised to zero
12184  */
12185 #define MC_CMD_DPCPU_RPC_IN_DATA_OFST 4
12186 #define MC_CMD_DPCPU_RPC_IN_DATA_LEN 32
12187 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_CMDNUM_LBN 8
12188 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_CMDNUM_WIDTH 8
12189 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_READ  0x6 /* enum */
12190 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_WRITE  0x7 /* enum */
12191 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_SELF_TEST  0xc /* enum */
12192 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_CSR_ACCESS  0xe /* enum */
12193 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_READ  0x46 /* enum */
12194 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_WRITE  0x47 /* enum */
12195 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_SELF_TEST  0x4a /* enum */
12196 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_CSR_ACCESS  0x4c /* enum */
12197 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_SET_MC_REPLAY_CNTXT  0x4d /* enum */
12198 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_OBJID_LBN 16
12199 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_OBJID_WIDTH 16
12200 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_ADDR_LBN 16
12201 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_ADDR_WIDTH 16
12202 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_COUNT_LBN 48
12203 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_COUNT_WIDTH 16
12204 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_INFO_LBN 16
12205 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_INFO_WIDTH 240
12206 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_LBN 16
12207 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_WIDTH 16
12208 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_STOP_RETURN_RESULT  0x0 /* enum */
12209 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_READ  0x1 /* enum */
12210 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_WRITE  0x2 /* enum */
12211 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_WRITE_READ  0x3 /* enum */
12212 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_PIPELINED_READ  0x4 /* enum */
12213 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_START_DELAY_LBN 48
12214 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_START_DELAY_WIDTH 16
12215 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_RPT_COUNT_LBN 64
12216 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_RPT_COUNT_WIDTH 16
12217 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_GAP_DELAY_LBN 80
12218 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_GAP_DELAY_WIDTH 16
12219 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_LBN 16
12220 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_WIDTH 16
12221 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_CUT_THROUGH  0x1 /* enum */
12222 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_STORE_FORWARD  0x2 /* enum */
12223 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_STORE_FORWARD_FIRST  0x3 /* enum */
12224 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_CNTXT_LBN 64
12225 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_CNTXT_WIDTH 16
12226 #define MC_CMD_DPCPU_RPC_IN_WDATA_OFST 12
12227 #define MC_CMD_DPCPU_RPC_IN_WDATA_LEN 24
12228 /* Register data to write. Only valid in write/write-read. */
12229 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_DATA_OFST 16
12230 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_DATA_LEN 4
12231 /* Register address. */
12232 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_ADDRESS_OFST 20
12233 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_ADDRESS_LEN 4
12234
12235 /* MC_CMD_DPCPU_RPC_OUT msgresponse */
12236 #define MC_CMD_DPCPU_RPC_OUT_LEN 36
12237 #define MC_CMD_DPCPU_RPC_OUT_RC_OFST 0
12238 #define MC_CMD_DPCPU_RPC_OUT_RC_LEN 4
12239 /* DATA */
12240 #define MC_CMD_DPCPU_RPC_OUT_DATA_OFST 4
12241 #define MC_CMD_DPCPU_RPC_OUT_DATA_LEN 32
12242 #define MC_CMD_DPCPU_RPC_OUT_HDR_CMD_RESP_ERRCODE_LBN 32
12243 #define MC_CMD_DPCPU_RPC_OUT_HDR_CMD_RESP_ERRCODE_WIDTH 16
12244 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_COUNT_LBN 48
12245 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_COUNT_WIDTH 16
12246 #define MC_CMD_DPCPU_RPC_OUT_RDATA_OFST 12
12247 #define MC_CMD_DPCPU_RPC_OUT_RDATA_LEN 24
12248 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_1_OFST 12
12249 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_1_LEN 4
12250 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_2_OFST 16
12251 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_2_LEN 4
12252 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_3_OFST 20
12253 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_3_LEN 4
12254 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_4_OFST 24
12255 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_4_LEN 4
12256
12257
12258 /***********************************/
12259 /* MC_CMD_TRIGGER_INTERRUPT
12260  * Trigger an interrupt by prodding the BIU.
12261  */
12262 #define MC_CMD_TRIGGER_INTERRUPT 0xe3
12263 #undef  MC_CMD_0xe3_PRIVILEGE_CTG
12264
12265 #define MC_CMD_0xe3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12266
12267 /* MC_CMD_TRIGGER_INTERRUPT_IN msgrequest */
12268 #define MC_CMD_TRIGGER_INTERRUPT_IN_LEN 4
12269 /* Interrupt level relative to base for function. */
12270 #define MC_CMD_TRIGGER_INTERRUPT_IN_INTR_LEVEL_OFST 0
12271 #define MC_CMD_TRIGGER_INTERRUPT_IN_INTR_LEVEL_LEN 4
12272
12273 /* MC_CMD_TRIGGER_INTERRUPT_OUT msgresponse */
12274 #define MC_CMD_TRIGGER_INTERRUPT_OUT_LEN 0
12275
12276
12277 /***********************************/
12278 /* MC_CMD_SHMBOOT_OP
12279  * Special operations to support (for now) shmboot.
12280  */
12281 #define MC_CMD_SHMBOOT_OP 0xe6
12282 #undef  MC_CMD_0xe6_PRIVILEGE_CTG
12283
12284 #define MC_CMD_0xe6_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12285
12286 /* MC_CMD_SHMBOOT_OP_IN msgrequest */
12287 #define MC_CMD_SHMBOOT_OP_IN_LEN 4
12288 /* Identifies the operation to perform */
12289 #define MC_CMD_SHMBOOT_OP_IN_SHMBOOT_OP_OFST 0
12290 #define MC_CMD_SHMBOOT_OP_IN_SHMBOOT_OP_LEN 4
12291 /* enum: Copy slave_data section to the slave core. (Greenport only) */
12292 #define MC_CMD_SHMBOOT_OP_IN_PUSH_SLAVE_DATA  0x0
12293
12294 /* MC_CMD_SHMBOOT_OP_OUT msgresponse */
12295 #define MC_CMD_SHMBOOT_OP_OUT_LEN 0
12296
12297
12298 /***********************************/
12299 /* MC_CMD_CAP_BLK_READ
12300  * Read multiple 64bit words from capture block memory
12301  */
12302 #define MC_CMD_CAP_BLK_READ 0xe7
12303 #undef  MC_CMD_0xe7_PRIVILEGE_CTG
12304
12305 #define MC_CMD_0xe7_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12306
12307 /* MC_CMD_CAP_BLK_READ_IN msgrequest */
12308 #define MC_CMD_CAP_BLK_READ_IN_LEN 12
12309 #define MC_CMD_CAP_BLK_READ_IN_CAP_REG_OFST 0
12310 #define MC_CMD_CAP_BLK_READ_IN_CAP_REG_LEN 4
12311 #define MC_CMD_CAP_BLK_READ_IN_ADDR_OFST 4
12312 #define MC_CMD_CAP_BLK_READ_IN_ADDR_LEN 4
12313 #define MC_CMD_CAP_BLK_READ_IN_COUNT_OFST 8
12314 #define MC_CMD_CAP_BLK_READ_IN_COUNT_LEN 4
12315
12316 /* MC_CMD_CAP_BLK_READ_OUT msgresponse */
12317 #define MC_CMD_CAP_BLK_READ_OUT_LENMIN 8
12318 #define MC_CMD_CAP_BLK_READ_OUT_LENMAX 248
12319 #define MC_CMD_CAP_BLK_READ_OUT_LEN(num) (0+8*(num))
12320 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_OFST 0
12321 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LEN 8
12322 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LO_OFST 0
12323 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_HI_OFST 4
12324 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MINNUM 1
12325 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MAXNUM 31
12326
12327
12328 /***********************************/
12329 /* MC_CMD_DUMP_DO
12330  * Take a dump of the DUT state
12331  */
12332 #define MC_CMD_DUMP_DO 0xe8
12333 #undef  MC_CMD_0xe8_PRIVILEGE_CTG
12334
12335 #define MC_CMD_0xe8_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12336
12337 /* MC_CMD_DUMP_DO_IN msgrequest */
12338 #define MC_CMD_DUMP_DO_IN_LEN 52
12339 #define MC_CMD_DUMP_DO_IN_PADDING_OFST 0
12340 #define MC_CMD_DUMP_DO_IN_PADDING_LEN 4
12341 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_OFST 4
12342 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_LEN 4
12343 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM  0x0 /* enum */
12344 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_DEFAULT  0x1 /* enum */
12345 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_TYPE_OFST 8
12346 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_TYPE_LEN 4
12347 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_NVRAM  0x1 /* enum */
12348 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_HOST_MEMORY  0x2 /* enum */
12349 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_HOST_MEMORY_MLI  0x3 /* enum */
12350 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_UART  0x4 /* enum */
12351 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 12
12352 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
12353 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_OFST 16
12354 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_LEN 4
12355 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 12
12356 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
12357 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 16
12358 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
12359 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 12
12360 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
12361 #define MC_CMD_DUMP_DO_IN_HOST_MEMORY_MLI_PAGE_SIZE  0x1000 /* enum */
12362 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 16
12363 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
12364 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 20
12365 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
12366 #define MC_CMD_DUMP_DO_IN_HOST_MEMORY_MLI_MAX_DEPTH  0x2 /* enum */
12367 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_OFST 12
12368 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_LEN 4
12369 /* enum: The uart port this command was received over (if using a uart
12370  * transport)
12371  */
12372 #define MC_CMD_DUMP_DO_IN_UART_PORT_SRC  0xff
12373 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_SIZE_OFST 24
12374 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_SIZE_LEN 4
12375 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_OFST 28
12376 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_LEN 4
12377 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM  0x0 /* enum */
12378 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_NVRAM_DUMP_PARTITION  0x1 /* enum */
12379 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_TYPE_OFST 32
12380 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_TYPE_LEN 4
12381 /*            Enum values, see field(s): */
12382 /*               MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
12383 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 36
12384 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
12385 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_OFST 40
12386 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_LEN 4
12387 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 36
12388 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
12389 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 40
12390 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
12391 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 36
12392 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
12393 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 40
12394 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
12395 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 44
12396 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
12397 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_UART_PORT_OFST 36
12398 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_UART_PORT_LEN 4
12399 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_SIZE_OFST 48
12400 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_SIZE_LEN 4
12401
12402 /* MC_CMD_DUMP_DO_OUT msgresponse */
12403 #define MC_CMD_DUMP_DO_OUT_LEN 4
12404 #define MC_CMD_DUMP_DO_OUT_DUMPFILE_SIZE_OFST 0
12405 #define MC_CMD_DUMP_DO_OUT_DUMPFILE_SIZE_LEN 4
12406
12407
12408 /***********************************/
12409 /* MC_CMD_DUMP_CONFIGURE_UNSOLICITED
12410  * Configure unsolicited dumps
12411  */
12412 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED 0xe9
12413 #undef  MC_CMD_0xe9_PRIVILEGE_CTG
12414
12415 #define MC_CMD_0xe9_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12416
12417 /* MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN msgrequest */
12418 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_LEN 52
12419 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_ENABLE_OFST 0
12420 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_ENABLE_LEN 4
12421 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_OFST 4
12422 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_LEN 4
12423 /*            Enum values, see field(s): */
12424 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC */
12425 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_TYPE_OFST 8
12426 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_TYPE_LEN 4
12427 /*            Enum values, see field(s): */
12428 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
12429 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 12
12430 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
12431 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_OFST 16
12432 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_LEN 4
12433 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 12
12434 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
12435 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 16
12436 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
12437 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 12
12438 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
12439 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 16
12440 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
12441 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 20
12442 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
12443 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_OFST 12
12444 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_LEN 4
12445 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_SIZE_OFST 24
12446 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_SIZE_LEN 4
12447 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_OFST 28
12448 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_LEN 4
12449 /*            Enum values, see field(s): */
12450 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPFILE_DST */
12451 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_TYPE_OFST 32
12452 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_TYPE_LEN 4
12453 /*            Enum values, see field(s): */
12454 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
12455 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 36
12456 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
12457 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_OFST 40
12458 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_LEN 4
12459 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 36
12460 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
12461 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 40
12462 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
12463 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 36
12464 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
12465 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 40
12466 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
12467 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 44
12468 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
12469 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_UART_PORT_OFST 36
12470 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_UART_PORT_LEN 4
12471 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_SIZE_OFST 48
12472 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_SIZE_LEN 4
12473
12474
12475 /***********************************/
12476 /* MC_CMD_SET_PSU
12477  * Adjusts power supply parameters. This is a warranty-voiding operation.
12478  * Returns: ENOENT if the parameter or rail specified does not exist, EINVAL if
12479  * the parameter is out of range.
12480  */
12481 #define MC_CMD_SET_PSU 0xea
12482 #undef  MC_CMD_0xea_PRIVILEGE_CTG
12483
12484 #define MC_CMD_0xea_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12485
12486 /* MC_CMD_SET_PSU_IN msgrequest */
12487 #define MC_CMD_SET_PSU_IN_LEN 12
12488 #define MC_CMD_SET_PSU_IN_PARAM_OFST 0
12489 #define MC_CMD_SET_PSU_IN_PARAM_LEN 4
12490 #define MC_CMD_SET_PSU_IN_PARAM_SUPPLY_VOLTAGE  0x0 /* enum */
12491 #define MC_CMD_SET_PSU_IN_RAIL_OFST 4
12492 #define MC_CMD_SET_PSU_IN_RAIL_LEN 4
12493 #define MC_CMD_SET_PSU_IN_RAIL_0V9  0x0 /* enum */
12494 #define MC_CMD_SET_PSU_IN_RAIL_1V2  0x1 /* enum */
12495 /* desired value, eg voltage in mV */
12496 #define MC_CMD_SET_PSU_IN_VALUE_OFST 8
12497 #define MC_CMD_SET_PSU_IN_VALUE_LEN 4
12498
12499 /* MC_CMD_SET_PSU_OUT msgresponse */
12500 #define MC_CMD_SET_PSU_OUT_LEN 0
12501
12502
12503 /***********************************/
12504 /* MC_CMD_GET_FUNCTION_INFO
12505  * Get function information. PF and VF number.
12506  */
12507 #define MC_CMD_GET_FUNCTION_INFO 0xec
12508 #undef  MC_CMD_0xec_PRIVILEGE_CTG
12509
12510 #define MC_CMD_0xec_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12511
12512 /* MC_CMD_GET_FUNCTION_INFO_IN msgrequest */
12513 #define MC_CMD_GET_FUNCTION_INFO_IN_LEN 0
12514
12515 /* MC_CMD_GET_FUNCTION_INFO_OUT msgresponse */
12516 #define MC_CMD_GET_FUNCTION_INFO_OUT_LEN 8
12517 #define MC_CMD_GET_FUNCTION_INFO_OUT_PF_OFST 0
12518 #define MC_CMD_GET_FUNCTION_INFO_OUT_PF_LEN 4
12519 #define MC_CMD_GET_FUNCTION_INFO_OUT_VF_OFST 4
12520 #define MC_CMD_GET_FUNCTION_INFO_OUT_VF_LEN 4
12521
12522
12523 /***********************************/
12524 /* MC_CMD_ENABLE_OFFLINE_BIST
12525  * Enters offline BIST mode. All queues are torn down, chip enters quiescent
12526  * mode, calling function gets exclusive MCDI ownership. The only way out is
12527  * reboot.
12528  */
12529 #define MC_CMD_ENABLE_OFFLINE_BIST 0xed
12530 #undef  MC_CMD_0xed_PRIVILEGE_CTG
12531
12532 #define MC_CMD_0xed_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12533
12534 /* MC_CMD_ENABLE_OFFLINE_BIST_IN msgrequest */
12535 #define MC_CMD_ENABLE_OFFLINE_BIST_IN_LEN 0
12536
12537 /* MC_CMD_ENABLE_OFFLINE_BIST_OUT msgresponse */
12538 #define MC_CMD_ENABLE_OFFLINE_BIST_OUT_LEN 0
12539
12540
12541 /***********************************/
12542 /* MC_CMD_UART_SEND_DATA
12543  * Send checksummed[sic] block of data over the uart. Response is a placeholder
12544  * should we wish to make this reliable; currently requests are fire-and-
12545  * forget.
12546  */
12547 #define MC_CMD_UART_SEND_DATA 0xee
12548 #undef  MC_CMD_0xee_PRIVILEGE_CTG
12549
12550 #define MC_CMD_0xee_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12551
12552 /* MC_CMD_UART_SEND_DATA_OUT msgrequest */
12553 #define MC_CMD_UART_SEND_DATA_OUT_LENMIN 16
12554 #define MC_CMD_UART_SEND_DATA_OUT_LENMAX 252
12555 #define MC_CMD_UART_SEND_DATA_OUT_LEN(num) (16+1*(num))
12556 /* CRC32 over OFFSET, LENGTH, RESERVED, DATA */
12557 #define MC_CMD_UART_SEND_DATA_OUT_CHECKSUM_OFST 0
12558 #define MC_CMD_UART_SEND_DATA_OUT_CHECKSUM_LEN 4
12559 /* Offset at which to write the data */
12560 #define MC_CMD_UART_SEND_DATA_OUT_OFFSET_OFST 4
12561 #define MC_CMD_UART_SEND_DATA_OUT_OFFSET_LEN 4
12562 /* Length of data */
12563 #define MC_CMD_UART_SEND_DATA_OUT_LENGTH_OFST 8
12564 #define MC_CMD_UART_SEND_DATA_OUT_LENGTH_LEN 4
12565 /* Reserved for future use */
12566 #define MC_CMD_UART_SEND_DATA_OUT_RESERVED_OFST 12
12567 #define MC_CMD_UART_SEND_DATA_OUT_RESERVED_LEN 4
12568 #define MC_CMD_UART_SEND_DATA_OUT_DATA_OFST 16
12569 #define MC_CMD_UART_SEND_DATA_OUT_DATA_LEN 1
12570 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MINNUM 0
12571 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MAXNUM 236
12572
12573 /* MC_CMD_UART_SEND_DATA_IN msgresponse */
12574 #define MC_CMD_UART_SEND_DATA_IN_LEN 0
12575
12576
12577 /***********************************/
12578 /* MC_CMD_UART_RECV_DATA
12579  * Request checksummed[sic] block of data over the uart. Only a placeholder,
12580  * subject to change and not currently implemented.
12581  */
12582 #define MC_CMD_UART_RECV_DATA 0xef
12583 #undef  MC_CMD_0xef_PRIVILEGE_CTG
12584
12585 #define MC_CMD_0xef_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12586
12587 /* MC_CMD_UART_RECV_DATA_OUT msgrequest */
12588 #define MC_CMD_UART_RECV_DATA_OUT_LEN 16
12589 /* CRC32 over OFFSET, LENGTH, RESERVED */
12590 #define MC_CMD_UART_RECV_DATA_OUT_CHECKSUM_OFST 0
12591 #define MC_CMD_UART_RECV_DATA_OUT_CHECKSUM_LEN 4
12592 /* Offset from which to read the data */
12593 #define MC_CMD_UART_RECV_DATA_OUT_OFFSET_OFST 4
12594 #define MC_CMD_UART_RECV_DATA_OUT_OFFSET_LEN 4
12595 /* Length of data */
12596 #define MC_CMD_UART_RECV_DATA_OUT_LENGTH_OFST 8
12597 #define MC_CMD_UART_RECV_DATA_OUT_LENGTH_LEN 4
12598 /* Reserved for future use */
12599 #define MC_CMD_UART_RECV_DATA_OUT_RESERVED_OFST 12
12600 #define MC_CMD_UART_RECV_DATA_OUT_RESERVED_LEN 4
12601
12602 /* MC_CMD_UART_RECV_DATA_IN msgresponse */
12603 #define MC_CMD_UART_RECV_DATA_IN_LENMIN 16
12604 #define MC_CMD_UART_RECV_DATA_IN_LENMAX 252
12605 #define MC_CMD_UART_RECV_DATA_IN_LEN(num) (16+1*(num))
12606 /* CRC32 over RESERVED1, RESERVED2, RESERVED3, DATA */
12607 #define MC_CMD_UART_RECV_DATA_IN_CHECKSUM_OFST 0
12608 #define MC_CMD_UART_RECV_DATA_IN_CHECKSUM_LEN 4
12609 /* Offset at which to write the data */
12610 #define MC_CMD_UART_RECV_DATA_IN_RESERVED1_OFST 4
12611 #define MC_CMD_UART_RECV_DATA_IN_RESERVED1_LEN 4
12612 /* Length of data */
12613 #define MC_CMD_UART_RECV_DATA_IN_RESERVED2_OFST 8
12614 #define MC_CMD_UART_RECV_DATA_IN_RESERVED2_LEN 4
12615 /* Reserved for future use */
12616 #define MC_CMD_UART_RECV_DATA_IN_RESERVED3_OFST 12
12617 #define MC_CMD_UART_RECV_DATA_IN_RESERVED3_LEN 4
12618 #define MC_CMD_UART_RECV_DATA_IN_DATA_OFST 16
12619 #define MC_CMD_UART_RECV_DATA_IN_DATA_LEN 1
12620 #define MC_CMD_UART_RECV_DATA_IN_DATA_MINNUM 0
12621 #define MC_CMD_UART_RECV_DATA_IN_DATA_MAXNUM 236
12622
12623
12624 /***********************************/
12625 /* MC_CMD_READ_FUSES
12626  * Read data programmed into the device One-Time-Programmable (OTP) Fuses
12627  */
12628 #define MC_CMD_READ_FUSES 0xf0
12629 #undef  MC_CMD_0xf0_PRIVILEGE_CTG
12630
12631 #define MC_CMD_0xf0_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12632
12633 /* MC_CMD_READ_FUSES_IN msgrequest */
12634 #define MC_CMD_READ_FUSES_IN_LEN 8
12635 /* Offset in OTP to read */
12636 #define MC_CMD_READ_FUSES_IN_OFFSET_OFST 0
12637 #define MC_CMD_READ_FUSES_IN_OFFSET_LEN 4
12638 /* Length of data to read in bytes */
12639 #define MC_CMD_READ_FUSES_IN_LENGTH_OFST 4
12640 #define MC_CMD_READ_FUSES_IN_LENGTH_LEN 4
12641
12642 /* MC_CMD_READ_FUSES_OUT msgresponse */
12643 #define MC_CMD_READ_FUSES_OUT_LENMIN 4
12644 #define MC_CMD_READ_FUSES_OUT_LENMAX 252
12645 #define MC_CMD_READ_FUSES_OUT_LEN(num) (4+1*(num))
12646 /* Length of returned OTP data in bytes */
12647 #define MC_CMD_READ_FUSES_OUT_LENGTH_OFST 0
12648 #define MC_CMD_READ_FUSES_OUT_LENGTH_LEN 4
12649 /* Returned data */
12650 #define MC_CMD_READ_FUSES_OUT_DATA_OFST 4
12651 #define MC_CMD_READ_FUSES_OUT_DATA_LEN 1
12652 #define MC_CMD_READ_FUSES_OUT_DATA_MINNUM 0
12653 #define MC_CMD_READ_FUSES_OUT_DATA_MAXNUM 248
12654
12655
12656 /***********************************/
12657 /* MC_CMD_KR_TUNE
12658  * Get or set KR Serdes RXEQ and TX Driver settings
12659  */
12660 #define MC_CMD_KR_TUNE 0xf1
12661 #undef  MC_CMD_0xf1_PRIVILEGE_CTG
12662
12663 #define MC_CMD_0xf1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12664
12665 /* MC_CMD_KR_TUNE_IN msgrequest */
12666 #define MC_CMD_KR_TUNE_IN_LENMIN 4
12667 #define MC_CMD_KR_TUNE_IN_LENMAX 252
12668 #define MC_CMD_KR_TUNE_IN_LEN(num) (4+4*(num))
12669 /* Requested operation */
12670 #define MC_CMD_KR_TUNE_IN_KR_TUNE_OP_OFST 0
12671 #define MC_CMD_KR_TUNE_IN_KR_TUNE_OP_LEN 1
12672 /* enum: Get current RXEQ settings */
12673 #define MC_CMD_KR_TUNE_IN_RXEQ_GET  0x0
12674 /* enum: Override RXEQ settings */
12675 #define MC_CMD_KR_TUNE_IN_RXEQ_SET  0x1
12676 /* enum: Get current TX Driver settings */
12677 #define MC_CMD_KR_TUNE_IN_TXEQ_GET  0x2
12678 /* enum: Override TX Driver settings */
12679 #define MC_CMD_KR_TUNE_IN_TXEQ_SET  0x3
12680 /* enum: Force KR Serdes reset / recalibration */
12681 #define MC_CMD_KR_TUNE_IN_RECAL  0x4
12682 /* enum: Start KR Serdes Eye diagram plot on a given lane. Lane must have valid
12683  * signal.
12684  */
12685 #define MC_CMD_KR_TUNE_IN_START_EYE_PLOT  0x5
12686 /* enum: Poll KR Serdes Eye diagram plot. Returns one row of BER data. The
12687  * caller should call this command repeatedly after starting eye plot, until no
12688  * more data is returned.
12689  */
12690 #define MC_CMD_KR_TUNE_IN_POLL_EYE_PLOT  0x6
12691 /* enum: Read Figure Of Merit (eye quality, higher is better). */
12692 #define MC_CMD_KR_TUNE_IN_READ_FOM  0x7
12693 /* enum: Start/stop link training frames */
12694 #define MC_CMD_KR_TUNE_IN_LINK_TRAIN_RUN  0x8
12695 /* enum: Issue KR link training command (control training coefficients) */
12696 #define MC_CMD_KR_TUNE_IN_LINK_TRAIN_CMD  0x9
12697 /* Align the arguments to 32 bits */
12698 #define MC_CMD_KR_TUNE_IN_KR_TUNE_RSVD_OFST 1
12699 #define MC_CMD_KR_TUNE_IN_KR_TUNE_RSVD_LEN 3
12700 /* Arguments specific to the operation */
12701 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_OFST 4
12702 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_LEN 4
12703 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MINNUM 0
12704 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MAXNUM 62
12705
12706 /* MC_CMD_KR_TUNE_OUT msgresponse */
12707 #define MC_CMD_KR_TUNE_OUT_LEN 0
12708
12709 /* MC_CMD_KR_TUNE_RXEQ_GET_IN msgrequest */
12710 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_LEN 4
12711 /* Requested operation */
12712 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_OP_OFST 0
12713 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_OP_LEN 1
12714 /* Align the arguments to 32 bits */
12715 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_RSVD_OFST 1
12716 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_RSVD_LEN 3
12717
12718 /* MC_CMD_KR_TUNE_RXEQ_GET_OUT msgresponse */
12719 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMIN 4
12720 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMAX 252
12721 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LEN(num) (0+4*(num))
12722 /* RXEQ Parameter */
12723 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_OFST 0
12724 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LEN 4
12725 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MINNUM 1
12726 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM 63
12727 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_ID_LBN 0
12728 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_ID_WIDTH 8
12729 /* enum: Attenuation (0-15, Huntington) */
12730 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_ATT  0x0
12731 /* enum: CTLE Boost (0-15, Huntington) */
12732 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_BOOST  0x1
12733 /* enum: Edge DFE Tap1 (Huntington - 0 - max negative, 64 - zero, 127 - max
12734  * positive, Medford - 0-31)
12735  */
12736 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP1  0x2
12737 /* enum: Edge DFE Tap2 (Huntington - 0 - max negative, 32 - zero, 63 - max
12738  * positive, Medford - 0-31)
12739  */
12740 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP2  0x3
12741 /* enum: Edge DFE Tap3 (Huntington - 0 - max negative, 32 - zero, 63 - max
12742  * positive, Medford - 0-16)
12743  */
12744 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP3  0x4
12745 /* enum: Edge DFE Tap4 (Huntington - 0 - max negative, 32 - zero, 63 - max
12746  * positive, Medford - 0-16)
12747  */
12748 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP4  0x5
12749 /* enum: Edge DFE Tap5 (Huntington - 0 - max negative, 32 - zero, 63 - max
12750  * positive, Medford - 0-16)
12751  */
12752 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP5  0x6
12753 /* enum: Edge DFE DLEV (0-128 for Medford) */
12754 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_DLEV  0x7
12755 /* enum: Variable Gain Amplifier (0-15, Medford) */
12756 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_VGA  0x8
12757 /* enum: CTLE EQ Capacitor (0-15, Medford) */
12758 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_EQC  0x9
12759 /* enum: CTLE EQ Resistor (0-7, Medford) */
12760 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_EQRES  0xa
12761 /* enum: CTLE gain (0-31, Medford2) */
12762 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_GAIN  0xb
12763 /* enum: CTLE pole (0-31, Medford2) */
12764 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_POLE  0xc
12765 /* enum: CTLE peaking (0-31, Medford2) */
12766 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_PEAK  0xd
12767 /* enum: DFE Tap1 - even path (Medford2 - 6 bit signed (-29 - +29)) */
12768 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_EVEN  0xe
12769 /* enum: DFE Tap1 - odd path (Medford2 - 6 bit signed (-29 - +29)) */
12770 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_ODD  0xf
12771 /* enum: DFE Tap2 (Medford2 - 6 bit signed (-20 - +20)) */
12772 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP2  0x10
12773 /* enum: DFE Tap3 (Medford2 - 6 bit signed (-20 - +20)) */
12774 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP3  0x11
12775 /* enum: DFE Tap4 (Medford2 - 6 bit signed (-20 - +20)) */
12776 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP4  0x12
12777 /* enum: DFE Tap5 (Medford2 - 6 bit signed (-24 - +24)) */
12778 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP5  0x13
12779 /* enum: DFE Tap6 (Medford2 - 6 bit signed (-24 - +24)) */
12780 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP6  0x14
12781 /* enum: DFE Tap7 (Medford2 - 6 bit signed (-24 - +24)) */
12782 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP7  0x15
12783 /* enum: DFE Tap8 (Medford2 - 6 bit signed (-24 - +24)) */
12784 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP8  0x16
12785 /* enum: DFE Tap9 (Medford2 - 6 bit signed (-24 - +24)) */
12786 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP9  0x17
12787 /* enum: DFE Tap10 (Medford2 - 6 bit signed (-24 - +24)) */
12788 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP10  0x18
12789 /* enum: DFE Tap11 (Medford2 - 6 bit signed (-24 - +24)) */
12790 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP11  0x19
12791 /* enum: DFE Tap12 (Medford2 - 6 bit signed (-24 - +24)) */
12792 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP12  0x1a
12793 /* enum: I/Q clk offset (Medford2 - 4 bit signed (-5 - +5))) */
12794 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_IQ_OFF  0x1b
12795 /* enum: Negative h1 polarity data sampler offset calibration code, even path
12796  * (Medford2 - 6 bit signed (-29 - +29)))
12797  */
12798 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1N_OFF_EVEN  0x1c
12799 /* enum: Negative h1 polarity data sampler offset calibration code, odd path
12800  * (Medford2 - 6 bit signed (-29 - +29)))
12801  */
12802 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1N_OFF_ODD  0x1d
12803 /* enum: Positive h1 polarity data sampler offset calibration code, even path
12804  * (Medford2 - 6 bit signed (-29 - +29)))
12805  */
12806 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1P_OFF_EVEN  0x1e
12807 /* enum: Positive h1 polarity data sampler offset calibration code, odd path
12808  * (Medford2 - 6 bit signed (-29 - +29)))
12809  */
12810 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1P_OFF_ODD  0x1f
12811 /* enum: CDR calibration loop code (Medford2) */
12812 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CDR_PVT  0x20
12813 /* enum: CDR integral loop code (Medford2) */
12814 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CDR_INTEG  0x21
12815 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LANE_LBN 8
12816 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LANE_WIDTH 3
12817 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_0  0x0 /* enum */
12818 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_1  0x1 /* enum */
12819 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_2  0x2 /* enum */
12820 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_3  0x3 /* enum */
12821 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_ALL  0x4 /* enum */
12822 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_LBN 11
12823 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_WIDTH 1
12824 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_RESERVED_LBN 12
12825 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_RESERVED_WIDTH 4
12826 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_INITIAL_LBN 16
12827 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_INITIAL_WIDTH 8
12828 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_LBN 24
12829 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
12830
12831 /* MC_CMD_KR_TUNE_RXEQ_SET_IN msgrequest */
12832 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMIN 8
12833 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMAX 252
12834 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LEN(num) (4+4*(num))
12835 /* Requested operation */
12836 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_OP_OFST 0
12837 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_OP_LEN 1
12838 /* Align the arguments to 32 bits */
12839 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_RSVD_OFST 1
12840 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_RSVD_LEN 3
12841 /* RXEQ Parameter */
12842 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_OFST 4
12843 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LEN 4
12844 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MINNUM 1
12845 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MAXNUM 62
12846 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_ID_LBN 0
12847 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_ID_WIDTH 8
12848 /*             Enum values, see field(s): */
12849 /*                MC_CMD_KR_TUNE_RXEQ_GET_OUT/PARAM_ID */
12850 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LANE_LBN 8
12851 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LANE_WIDTH 3
12852 /*             Enum values, see field(s): */
12853 /*                MC_CMD_KR_TUNE_RXEQ_GET_OUT/PARAM_LANE */
12854 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_LBN 11
12855 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_WIDTH 1
12856 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED_LBN 12
12857 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED_WIDTH 4
12858 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_INITIAL_LBN 16
12859 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
12860 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED2_LBN 24
12861 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED2_WIDTH 8
12862
12863 /* MC_CMD_KR_TUNE_RXEQ_SET_OUT msgresponse */
12864 #define MC_CMD_KR_TUNE_RXEQ_SET_OUT_LEN 0
12865
12866 /* MC_CMD_KR_TUNE_TXEQ_GET_IN msgrequest */
12867 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_LEN 4
12868 /* Requested operation */
12869 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_OP_OFST 0
12870 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_OP_LEN 1
12871 /* Align the arguments to 32 bits */
12872 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_RSVD_OFST 1
12873 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_RSVD_LEN 3
12874
12875 /* MC_CMD_KR_TUNE_TXEQ_GET_OUT msgresponse */
12876 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMIN 4
12877 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMAX 252
12878 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LEN(num) (0+4*(num))
12879 /* TXEQ Parameter */
12880 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_OFST 0
12881 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LEN 4
12882 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MINNUM 1
12883 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM 63
12884 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_ID_LBN 0
12885 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_ID_WIDTH 8
12886 /* enum: TX Amplitude (Huntington, Medford, Medford2) */
12887 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV  0x0
12888 /* enum: De-Emphasis Tap1 Magnitude (0-7) (Huntington) */
12889 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_MODE  0x1
12890 /* enum: De-Emphasis Tap1 Fine */
12891 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_DTLEV  0x2
12892 /* enum: De-Emphasis Tap2 Magnitude (0-6) (Huntington) */
12893 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_D2  0x3
12894 /* enum: De-Emphasis Tap2 Fine (Huntington) */
12895 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_D2TLEV  0x4
12896 /* enum: Pre-Emphasis Magnitude (Huntington) */
12897 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_E  0x5
12898 /* enum: Pre-Emphasis Fine (Huntington) */
12899 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_ETLEV  0x6
12900 /* enum: TX Slew Rate Coarse control (Huntington) */
12901 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_PREDRV_DLY  0x7
12902 /* enum: TX Slew Rate Fine control (Huntington) */
12903 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_SR_SET  0x8
12904 /* enum: TX Termination Impedance control (Huntington) */
12905 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_RT_SET  0x9
12906 /* enum: TX Amplitude Fine control (Medford) */
12907 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV_FINE  0xa
12908 /* enum: Pre-shoot Tap (Medford, Medford2) */
12909 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_ADV  0xb
12910 /* enum: De-emphasis Tap (Medford, Medford2) */
12911 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_DLY  0xc
12912 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LANE_LBN 8
12913 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LANE_WIDTH 3
12914 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_0  0x0 /* enum */
12915 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_1  0x1 /* enum */
12916 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_2  0x2 /* enum */
12917 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_3  0x3 /* enum */
12918 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_ALL  0x4 /* enum */
12919 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED_LBN 11
12920 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED_WIDTH 5
12921 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_INITIAL_LBN 16
12922 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_INITIAL_WIDTH 8
12923 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED2_LBN 24
12924 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED2_WIDTH 8
12925
12926 /* MC_CMD_KR_TUNE_TXEQ_SET_IN msgrequest */
12927 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMIN 8
12928 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMAX 252
12929 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LEN(num) (4+4*(num))
12930 /* Requested operation */
12931 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_OP_OFST 0
12932 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_OP_LEN 1
12933 /* Align the arguments to 32 bits */
12934 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_RSVD_OFST 1
12935 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_RSVD_LEN 3
12936 /* TXEQ Parameter */
12937 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_OFST 4
12938 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LEN 4
12939 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MINNUM 1
12940 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MAXNUM 62
12941 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_ID_LBN 0
12942 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_ID_WIDTH 8
12943 /*             Enum values, see field(s): */
12944 /*                MC_CMD_KR_TUNE_TXEQ_GET_OUT/PARAM_ID */
12945 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LANE_LBN 8
12946 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LANE_WIDTH 3
12947 /*             Enum values, see field(s): */
12948 /*                MC_CMD_KR_TUNE_TXEQ_GET_OUT/PARAM_LANE */
12949 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED_LBN 11
12950 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED_WIDTH 5
12951 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_INITIAL_LBN 16
12952 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
12953 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED2_LBN 24
12954 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED2_WIDTH 8
12955
12956 /* MC_CMD_KR_TUNE_TXEQ_SET_OUT msgresponse */
12957 #define MC_CMD_KR_TUNE_TXEQ_SET_OUT_LEN 0
12958
12959 /* MC_CMD_KR_TUNE_RECAL_IN msgrequest */
12960 #define MC_CMD_KR_TUNE_RECAL_IN_LEN 4
12961 /* Requested operation */
12962 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_OP_OFST 0
12963 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_OP_LEN 1
12964 /* Align the arguments to 32 bits */
12965 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_RSVD_OFST 1
12966 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_RSVD_LEN 3
12967
12968 /* MC_CMD_KR_TUNE_RECAL_OUT msgresponse */
12969 #define MC_CMD_KR_TUNE_RECAL_OUT_LEN 0
12970
12971 /* MC_CMD_KR_TUNE_START_EYE_PLOT_IN msgrequest */
12972 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LEN 8
12973 /* Requested operation */
12974 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_OP_OFST 0
12975 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_OP_LEN 1
12976 /* Align the arguments to 32 bits */
12977 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_RSVD_OFST 1
12978 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_RSVD_LEN 3
12979 /* Port-relative lane to scan eye on */
12980 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LANE_OFST 4
12981 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LANE_LEN 4
12982
12983 /* MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN msgrequest */
12984 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LEN 12
12985 /* Requested operation */
12986 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_OP_OFST 0
12987 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_OP_LEN 1
12988 /* Align the arguments to 32 bits */
12989 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_RSVD_OFST 1
12990 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_RSVD_LEN 3
12991 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_OFST 4
12992 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_LEN 4
12993 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_NUM_LBN 0
12994 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_NUM_WIDTH 8
12995 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_ABS_REL_LBN 31
12996 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_ABS_REL_WIDTH 1
12997 /* Scan duration / cycle count */
12998 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_BER_OFST 8
12999 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_BER_LEN 4
13000
13001 /* MC_CMD_KR_TUNE_START_EYE_PLOT_OUT msgresponse */
13002 #define MC_CMD_KR_TUNE_START_EYE_PLOT_OUT_LEN 0
13003
13004 /* MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN msgrequest */
13005 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_LEN 4
13006 /* Requested operation */
13007 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_OP_OFST 0
13008 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_OP_LEN 1
13009 /* Align the arguments to 32 bits */
13010 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_RSVD_OFST 1
13011 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_RSVD_LEN 3
13012
13013 /* MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT msgresponse */
13014 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMIN 0
13015 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMAX 252
13016 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LEN(num) (0+2*(num))
13017 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_OFST 0
13018 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_LEN 2
13019 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MINNUM 0
13020 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM 126
13021
13022 /* MC_CMD_KR_TUNE_READ_FOM_IN msgrequest */
13023 #define MC_CMD_KR_TUNE_READ_FOM_IN_LEN 8
13024 /* Requested operation */
13025 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_OP_OFST 0
13026 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_OP_LEN 1
13027 /* Align the arguments to 32 bits */
13028 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_RSVD_OFST 1
13029 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_RSVD_LEN 3
13030 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_OFST 4
13031 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_LEN 4
13032 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_NUM_LBN 0
13033 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_NUM_WIDTH 8
13034 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_ABS_REL_LBN 31
13035 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_ABS_REL_WIDTH 1
13036
13037 /* MC_CMD_KR_TUNE_READ_FOM_OUT msgresponse */
13038 #define MC_CMD_KR_TUNE_READ_FOM_OUT_LEN 4
13039 #define MC_CMD_KR_TUNE_READ_FOM_OUT_FOM_OFST 0
13040 #define MC_CMD_KR_TUNE_READ_FOM_OUT_FOM_LEN 4
13041
13042 /* MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN msgrequest */
13043 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_LEN 8
13044 /* Requested operation */
13045 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_OP_OFST 0
13046 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_OP_LEN 1
13047 /* Align the arguments to 32 bits */
13048 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_RSVD_OFST 1
13049 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_RSVD_LEN 3
13050 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_RUN_OFST 4
13051 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_RUN_LEN 4
13052 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_STOP  0x0 /* enum */
13053 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_START  0x1 /* enum */
13054
13055 /* MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN msgrequest */
13056 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LEN 28
13057 /* Requested operation */
13058 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_OP_OFST 0
13059 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_OP_LEN 1
13060 /* Align the arguments to 32 bits */
13061 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_RSVD_OFST 1
13062 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_RSVD_LEN 3
13063 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LANE_OFST 4
13064 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LANE_LEN 4
13065 /* Set INITIALIZE state */
13066 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_INITIALIZE_OFST 8
13067 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_INITIALIZE_LEN 4
13068 /* Set PRESET state */
13069 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_PRESET_OFST 12
13070 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_PRESET_LEN 4
13071 /* C(-1) request */
13072 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CM1_OFST 16
13073 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CM1_LEN 4
13074 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_HOLD  0x0 /* enum */
13075 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_INCREMENT  0x1 /* enum */
13076 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_DECREMENT  0x2 /* enum */
13077 /* C(0) request */
13078 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_C0_OFST 20
13079 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_C0_LEN 4
13080 /*            Enum values, see field(s): */
13081 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
13082 /* C(+1) request */
13083 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CP1_OFST 24
13084 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CP1_LEN 4
13085 /*            Enum values, see field(s): */
13086 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
13087
13088 /* MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT msgresponse */
13089 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_LEN 24
13090 /* C(-1) status */
13091 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_STATUS_OFST 0
13092 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_STATUS_LEN 4
13093 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_NOT_UPDATED  0x0 /* enum */
13094 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_UPDATED  0x1 /* enum */
13095 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_MINIMUM  0x2 /* enum */
13096 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_MAXIMUM  0x3 /* enum */
13097 /* C(0) status */
13098 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_STATUS_OFST 4
13099 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_STATUS_LEN 4
13100 /*            Enum values, see field(s): */
13101 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT/CM1 */
13102 /* C(+1) status */
13103 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_STATUS_OFST 8
13104 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_STATUS_LEN 4
13105 /*            Enum values, see field(s): */
13106 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT/CM1 */
13107 /* C(-1) value */
13108 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_VALUE_OFST 12
13109 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_VALUE_LEN 4
13110 /* C(0) value */
13111 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_VALUE_OFST 16
13112 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_VALUE_LEN 4
13113 /* C(+1) status */
13114 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_VALUE_OFST 20
13115 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_VALUE_LEN 4
13116
13117
13118 /***********************************/
13119 /* MC_CMD_PCIE_TUNE
13120  * Get or set PCIE Serdes RXEQ and TX Driver settings
13121  */
13122 #define MC_CMD_PCIE_TUNE 0xf2
13123 #undef  MC_CMD_0xf2_PRIVILEGE_CTG
13124
13125 #define MC_CMD_0xf2_PRIVILEGE_CTG SRIOV_CTG_ADMIN
13126
13127 /* MC_CMD_PCIE_TUNE_IN msgrequest */
13128 #define MC_CMD_PCIE_TUNE_IN_LENMIN 4
13129 #define MC_CMD_PCIE_TUNE_IN_LENMAX 252
13130 #define MC_CMD_PCIE_TUNE_IN_LEN(num) (4+4*(num))
13131 /* Requested operation */
13132 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_OP_OFST 0
13133 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_OP_LEN 1
13134 /* enum: Get current RXEQ settings */
13135 #define MC_CMD_PCIE_TUNE_IN_RXEQ_GET  0x0
13136 /* enum: Override RXEQ settings */
13137 #define MC_CMD_PCIE_TUNE_IN_RXEQ_SET  0x1
13138 /* enum: Get current TX Driver settings */
13139 #define MC_CMD_PCIE_TUNE_IN_TXEQ_GET  0x2
13140 /* enum: Override TX Driver settings */
13141 #define MC_CMD_PCIE_TUNE_IN_TXEQ_SET  0x3
13142 /* enum: Start PCIe Serdes Eye diagram plot on a given lane. */
13143 #define MC_CMD_PCIE_TUNE_IN_START_EYE_PLOT  0x5
13144 /* enum: Poll PCIe Serdes Eye diagram plot. Returns one row of BER data. The
13145  * caller should call this command repeatedly after starting eye plot, until no
13146  * more data is returned.
13147  */
13148 #define MC_CMD_PCIE_TUNE_IN_POLL_EYE_PLOT  0x6
13149 /* enum: Enable the SERDES BIST and set it to generate a 200MHz square wave */
13150 #define MC_CMD_PCIE_TUNE_IN_BIST_SQUARE_WAVE  0x7
13151 /* Align the arguments to 32 bits */
13152 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_RSVD_OFST 1
13153 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_RSVD_LEN 3
13154 /* Arguments specific to the operation */
13155 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_OFST 4
13156 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_LEN 4
13157 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MINNUM 0
13158 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MAXNUM 62
13159
13160 /* MC_CMD_PCIE_TUNE_OUT msgresponse */
13161 #define MC_CMD_PCIE_TUNE_OUT_LEN 0
13162
13163 /* MC_CMD_PCIE_TUNE_RXEQ_GET_IN msgrequest */
13164 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_LEN 4
13165 /* Requested operation */
13166 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_OP_OFST 0
13167 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_OP_LEN 1
13168 /* Align the arguments to 32 bits */
13169 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_RSVD_OFST 1
13170 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_RSVD_LEN 3
13171
13172 /* MC_CMD_PCIE_TUNE_RXEQ_GET_OUT msgresponse */
13173 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMIN 4
13174 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMAX 252
13175 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LEN(num) (0+4*(num))
13176 /* RXEQ Parameter */
13177 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_OFST 0
13178 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LEN 4
13179 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MINNUM 1
13180 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM 63
13181 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_ID_LBN 0
13182 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_ID_WIDTH 8
13183 /* enum: Attenuation (0-15) */
13184 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_ATT  0x0
13185 /* enum: CTLE Boost (0-15) */
13186 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_BOOST  0x1
13187 /* enum: DFE Tap1 (0 - max negative, 64 - zero, 127 - max positive) */
13188 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP1  0x2
13189 /* enum: DFE Tap2 (0 - max negative, 32 - zero, 63 - max positive) */
13190 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP2  0x3
13191 /* enum: DFE Tap3 (0 - max negative, 32 - zero, 63 - max positive) */
13192 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP3  0x4
13193 /* enum: DFE Tap4 (0 - max negative, 32 - zero, 63 - max positive) */
13194 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP4  0x5
13195 /* enum: DFE Tap5 (0 - max negative, 32 - zero, 63 - max positive) */
13196 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP5  0x6
13197 /* enum: DFE DLev */
13198 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_DLEV  0x7
13199 /* enum: Figure of Merit */
13200 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_FOM  0x8
13201 /* enum: CTLE EQ Capacitor (HF Gain) */
13202 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_CTLE_EQC  0x9
13203 /* enum: CTLE EQ Resistor (DC Gain) */
13204 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_CTLE_EQRES  0xa
13205 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LANE_LBN 8
13206 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LANE_WIDTH 5
13207 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_0  0x0 /* enum */
13208 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_1  0x1 /* enum */
13209 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_2  0x2 /* enum */
13210 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_3  0x3 /* enum */
13211 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_4  0x4 /* enum */
13212 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_5  0x5 /* enum */
13213 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_6  0x6 /* enum */
13214 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_7  0x7 /* enum */
13215 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_8  0x8 /* enum */
13216 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_9  0x9 /* enum */
13217 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_10  0xa /* enum */
13218 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_11  0xb /* enum */
13219 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_12  0xc /* enum */
13220 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_13  0xd /* enum */
13221 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_14  0xe /* enum */
13222 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_15  0xf /* enum */
13223 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_ALL  0x10 /* enum */
13224 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_LBN 13
13225 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_WIDTH 1
13226 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_RESERVED_LBN 14
13227 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_RESERVED_WIDTH 10
13228 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_LBN 24
13229 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
13230
13231 /* MC_CMD_PCIE_TUNE_RXEQ_SET_IN msgrequest */
13232 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMIN 8
13233 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMAX 252
13234 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LEN(num) (4+4*(num))
13235 /* Requested operation */
13236 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_OP_OFST 0
13237 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_OP_LEN 1
13238 /* Align the arguments to 32 bits */
13239 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_RSVD_OFST 1
13240 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_RSVD_LEN 3
13241 /* RXEQ Parameter */
13242 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_OFST 4
13243 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LEN 4
13244 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MINNUM 1
13245 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MAXNUM 62
13246 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_ID_LBN 0
13247 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_ID_WIDTH 8
13248 /*             Enum values, see field(s): */
13249 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_ID */
13250 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LANE_LBN 8
13251 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LANE_WIDTH 5
13252 /*             Enum values, see field(s): */
13253 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_LANE */
13254 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_LBN 13
13255 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_WIDTH 1
13256 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED_LBN 14
13257 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED_WIDTH 2
13258 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_INITIAL_LBN 16
13259 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
13260 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED2_LBN 24
13261 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED2_WIDTH 8
13262
13263 /* MC_CMD_PCIE_TUNE_RXEQ_SET_OUT msgresponse */
13264 #define MC_CMD_PCIE_TUNE_RXEQ_SET_OUT_LEN 0
13265
13266 /* MC_CMD_PCIE_TUNE_TXEQ_GET_IN msgrequest */
13267 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_LEN 4
13268 /* Requested operation */
13269 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_OP_OFST 0
13270 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_OP_LEN 1
13271 /* Align the arguments to 32 bits */
13272 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_RSVD_OFST 1
13273 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_RSVD_LEN 3
13274
13275 /* MC_CMD_PCIE_TUNE_TXEQ_GET_OUT msgresponse */
13276 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMIN 4
13277 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMAX 252
13278 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LEN(num) (0+4*(num))
13279 /* RXEQ Parameter */
13280 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_OFST 0
13281 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LEN 4
13282 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MINNUM 1
13283 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM 63
13284 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_ID_LBN 0
13285 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_ID_WIDTH 8
13286 /* enum: TxMargin (PIPE) */
13287 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_TXMARGIN  0x0
13288 /* enum: TxSwing (PIPE) */
13289 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_TXSWING  0x1
13290 /* enum: De-emphasis coefficient C(-1) (PIPE) */
13291 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_CM1  0x2
13292 /* enum: De-emphasis coefficient C(0) (PIPE) */
13293 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_C0  0x3
13294 /* enum: De-emphasis coefficient C(+1) (PIPE) */
13295 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_CP1  0x4
13296 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LANE_LBN 8
13297 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LANE_WIDTH 4
13298 /*             Enum values, see field(s): */
13299 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_LANE */
13300 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_RESERVED_LBN 12
13301 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_RESERVED_WIDTH 12
13302 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_CURRENT_LBN 24
13303 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
13304
13305 /* MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN msgrequest */
13306 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LEN 8
13307 /* Requested operation */
13308 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_OP_OFST 0
13309 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_OP_LEN 1
13310 /* Align the arguments to 32 bits */
13311 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_RSVD_OFST 1
13312 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_RSVD_LEN 3
13313 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LANE_OFST 4
13314 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LANE_LEN 4
13315
13316 /* MC_CMD_PCIE_TUNE_START_EYE_PLOT_OUT msgresponse */
13317 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_OUT_LEN 0
13318
13319 /* MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN msgrequest */
13320 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_LEN 4
13321 /* Requested operation */
13322 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_OP_OFST 0
13323 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_OP_LEN 1
13324 /* Align the arguments to 32 bits */
13325 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_RSVD_OFST 1
13326 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_RSVD_LEN 3
13327
13328 /* MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT msgresponse */
13329 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMIN 0
13330 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMAX 252
13331 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LEN(num) (0+2*(num))
13332 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_OFST 0
13333 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_LEN 2
13334 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MINNUM 0
13335 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM 126
13336
13337 /* MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_IN msgrequest */
13338 #define MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_IN_LEN 0
13339
13340 /* MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_OUT msgrequest */
13341 #define MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_OUT_LEN 0
13342
13343
13344 /***********************************/
13345 /* MC_CMD_LICENSING
13346  * Operations on the NVRAM_PARTITION_TYPE_LICENSE application license partition
13347  * - not used for V3 licensing
13348  */
13349 #define MC_CMD_LICENSING 0xf3
13350 #undef  MC_CMD_0xf3_PRIVILEGE_CTG
13351
13352 #define MC_CMD_0xf3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13353
13354 /* MC_CMD_LICENSING_IN msgrequest */
13355 #define MC_CMD_LICENSING_IN_LEN 4
13356 /* identifies the type of operation requested */
13357 #define MC_CMD_LICENSING_IN_OP_OFST 0
13358 #define MC_CMD_LICENSING_IN_OP_LEN 4
13359 /* enum: re-read and apply licenses after a license key partition update; note
13360  * that this operation returns a zero-length response
13361  */
13362 #define MC_CMD_LICENSING_IN_OP_UPDATE_LICENSE  0x0
13363 /* enum: report counts of installed licenses */
13364 #define MC_CMD_LICENSING_IN_OP_GET_KEY_STATS  0x1
13365
13366 /* MC_CMD_LICENSING_OUT msgresponse */
13367 #define MC_CMD_LICENSING_OUT_LEN 28
13368 /* count of application keys which are valid */
13369 #define MC_CMD_LICENSING_OUT_VALID_APP_KEYS_OFST 0
13370 #define MC_CMD_LICENSING_OUT_VALID_APP_KEYS_LEN 4
13371 /* sum of UNVERIFIABLE_APP_KEYS + WRONG_NODE_APP_KEYS (for compatibility with
13372  * MC_CMD_FC_OP_LICENSE)
13373  */
13374 #define MC_CMD_LICENSING_OUT_INVALID_APP_KEYS_OFST 4
13375 #define MC_CMD_LICENSING_OUT_INVALID_APP_KEYS_LEN 4
13376 /* count of application keys which are invalid due to being blacklisted */
13377 #define MC_CMD_LICENSING_OUT_BLACKLISTED_APP_KEYS_OFST 8
13378 #define MC_CMD_LICENSING_OUT_BLACKLISTED_APP_KEYS_LEN 4
13379 /* count of application keys which are invalid due to being unverifiable */
13380 #define MC_CMD_LICENSING_OUT_UNVERIFIABLE_APP_KEYS_OFST 12
13381 #define MC_CMD_LICENSING_OUT_UNVERIFIABLE_APP_KEYS_LEN 4
13382 /* count of application keys which are invalid due to being for the wrong node
13383  */
13384 #define MC_CMD_LICENSING_OUT_WRONG_NODE_APP_KEYS_OFST 16
13385 #define MC_CMD_LICENSING_OUT_WRONG_NODE_APP_KEYS_LEN 4
13386 /* licensing state (for diagnostics; the exact meaning of the bits in this
13387  * field are private to the firmware)
13388  */
13389 #define MC_CMD_LICENSING_OUT_LICENSING_STATE_OFST 20
13390 #define MC_CMD_LICENSING_OUT_LICENSING_STATE_LEN 4
13391 /* licensing subsystem self-test report (for manftest) */
13392 #define MC_CMD_LICENSING_OUT_LICENSING_SELF_TEST_OFST 24
13393 #define MC_CMD_LICENSING_OUT_LICENSING_SELF_TEST_LEN 4
13394 /* enum: licensing subsystem self-test failed */
13395 #define MC_CMD_LICENSING_OUT_SELF_TEST_FAIL  0x0
13396 /* enum: licensing subsystem self-test passed */
13397 #define MC_CMD_LICENSING_OUT_SELF_TEST_PASS  0x1
13398
13399
13400 /***********************************/
13401 /* MC_CMD_LICENSING_V3
13402  * Operations on the NVRAM_PARTITION_TYPE_LICENSE application license partition
13403  * - V3 licensing (Medford)
13404  */
13405 #define MC_CMD_LICENSING_V3 0xd0
13406 #undef  MC_CMD_0xd0_PRIVILEGE_CTG
13407
13408 #define MC_CMD_0xd0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13409
13410 /* MC_CMD_LICENSING_V3_IN msgrequest */
13411 #define MC_CMD_LICENSING_V3_IN_LEN 4
13412 /* identifies the type of operation requested */
13413 #define MC_CMD_LICENSING_V3_IN_OP_OFST 0
13414 #define MC_CMD_LICENSING_V3_IN_OP_LEN 4
13415 /* enum: re-read and apply licenses after a license key partition update; note
13416  * that this operation returns a zero-length response
13417  */
13418 #define MC_CMD_LICENSING_V3_IN_OP_UPDATE_LICENSE  0x0
13419 /* enum: report counts of installed licenses Returns EAGAIN if license
13420  * processing (updating) has been started but not yet completed.
13421  */
13422 #define MC_CMD_LICENSING_V3_IN_OP_REPORT_LICENSE  0x1
13423
13424 /* MC_CMD_LICENSING_V3_OUT msgresponse */
13425 #define MC_CMD_LICENSING_V3_OUT_LEN 88
13426 /* count of keys which are valid */
13427 #define MC_CMD_LICENSING_V3_OUT_VALID_KEYS_OFST 0
13428 #define MC_CMD_LICENSING_V3_OUT_VALID_KEYS_LEN 4
13429 /* sum of UNVERIFIABLE_KEYS + WRONG_NODE_KEYS (for compatibility with
13430  * MC_CMD_FC_OP_LICENSE)
13431  */
13432 #define MC_CMD_LICENSING_V3_OUT_INVALID_KEYS_OFST 4
13433 #define MC_CMD_LICENSING_V3_OUT_INVALID_KEYS_LEN 4
13434 /* count of keys which are invalid due to being unverifiable */
13435 #define MC_CMD_LICENSING_V3_OUT_UNVERIFIABLE_KEYS_OFST 8
13436 #define MC_CMD_LICENSING_V3_OUT_UNVERIFIABLE_KEYS_LEN 4
13437 /* count of keys which are invalid due to being for the wrong node */
13438 #define MC_CMD_LICENSING_V3_OUT_WRONG_NODE_KEYS_OFST 12
13439 #define MC_CMD_LICENSING_V3_OUT_WRONG_NODE_KEYS_LEN 4
13440 /* licensing state (for diagnostics; the exact meaning of the bits in this
13441  * field are private to the firmware)
13442  */
13443 #define MC_CMD_LICENSING_V3_OUT_LICENSING_STATE_OFST 16
13444 #define MC_CMD_LICENSING_V3_OUT_LICENSING_STATE_LEN 4
13445 /* licensing subsystem self-test report (for manftest) */
13446 #define MC_CMD_LICENSING_V3_OUT_LICENSING_SELF_TEST_OFST 20
13447 #define MC_CMD_LICENSING_V3_OUT_LICENSING_SELF_TEST_LEN 4
13448 /* enum: licensing subsystem self-test failed */
13449 #define MC_CMD_LICENSING_V3_OUT_SELF_TEST_FAIL  0x0
13450 /* enum: licensing subsystem self-test passed */
13451 #define MC_CMD_LICENSING_V3_OUT_SELF_TEST_PASS  0x1
13452 /* bitmask of licensed applications */
13453 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_OFST 24
13454 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LEN 8
13455 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LO_OFST 24
13456 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_HI_OFST 28
13457 /* reserved for future use */
13458 #define MC_CMD_LICENSING_V3_OUT_RESERVED_0_OFST 32
13459 #define MC_CMD_LICENSING_V3_OUT_RESERVED_0_LEN 24
13460 /* bitmask of licensed features */
13461 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_OFST 56
13462 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LEN 8
13463 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LO_OFST 56
13464 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_HI_OFST 60
13465 /* reserved for future use */
13466 #define MC_CMD_LICENSING_V3_OUT_RESERVED_1_OFST 64
13467 #define MC_CMD_LICENSING_V3_OUT_RESERVED_1_LEN 24
13468
13469
13470 /***********************************/
13471 /* MC_CMD_LICENSING_GET_ID_V3
13472  * Get ID and type from the NVRAM_PARTITION_TYPE_LICENSE application license
13473  * partition - V3 licensing (Medford)
13474  */
13475 #define MC_CMD_LICENSING_GET_ID_V3 0xd1
13476 #undef  MC_CMD_0xd1_PRIVILEGE_CTG
13477
13478 #define MC_CMD_0xd1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13479
13480 /* MC_CMD_LICENSING_GET_ID_V3_IN msgrequest */
13481 #define MC_CMD_LICENSING_GET_ID_V3_IN_LEN 0
13482
13483 /* MC_CMD_LICENSING_GET_ID_V3_OUT msgresponse */
13484 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMIN 8
13485 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMAX 252
13486 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LEN(num) (8+1*(num))
13487 /* type of license (eg 3) */
13488 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_TYPE_OFST 0
13489 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_TYPE_LEN 4
13490 /* length of the license ID (in bytes) */
13491 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LENGTH_OFST 4
13492 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LENGTH_LEN 4
13493 /* the unique license ID of the adapter */
13494 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_OFST 8
13495 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LEN 1
13496 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MINNUM 0
13497 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MAXNUM 244
13498
13499
13500 /***********************************/
13501 /* MC_CMD_MC2MC_PROXY
13502  * Execute an arbitrary MCDI command on the slave MC of a dual-core device.
13503  * This will fail on a single-core system.
13504  */
13505 #define MC_CMD_MC2MC_PROXY 0xf4
13506 #undef  MC_CMD_0xf4_PRIVILEGE_CTG
13507
13508 #define MC_CMD_0xf4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13509
13510 /* MC_CMD_MC2MC_PROXY_IN msgrequest */
13511 #define MC_CMD_MC2MC_PROXY_IN_LEN 0
13512
13513 /* MC_CMD_MC2MC_PROXY_OUT msgresponse */
13514 #define MC_CMD_MC2MC_PROXY_OUT_LEN 0
13515
13516
13517 /***********************************/
13518 /* MC_CMD_GET_LICENSED_APP_STATE
13519  * Query the state of an individual licensed application. (Note that the actual
13520  * state may be invalidated by the MC_CMD_LICENSING OP_UPDATE_LICENSE operation
13521  * or a reboot of the MC.) Not used for V3 licensing
13522  */
13523 #define MC_CMD_GET_LICENSED_APP_STATE 0xf5
13524 #undef  MC_CMD_0xf5_PRIVILEGE_CTG
13525
13526 #define MC_CMD_0xf5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13527
13528 /* MC_CMD_GET_LICENSED_APP_STATE_IN msgrequest */
13529 #define MC_CMD_GET_LICENSED_APP_STATE_IN_LEN 4
13530 /* application ID to query (LICENSED_APP_ID_xxx) */
13531 #define MC_CMD_GET_LICENSED_APP_STATE_IN_APP_ID_OFST 0
13532 #define MC_CMD_GET_LICENSED_APP_STATE_IN_APP_ID_LEN 4
13533
13534 /* MC_CMD_GET_LICENSED_APP_STATE_OUT msgresponse */
13535 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_LEN 4
13536 /* state of this application */
13537 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_STATE_OFST 0
13538 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_STATE_LEN 4
13539 /* enum: no (or invalid) license is present for the application */
13540 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_NOT_LICENSED  0x0
13541 /* enum: a valid license is present for the application */
13542 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_LICENSED  0x1
13543
13544
13545 /***********************************/
13546 /* MC_CMD_GET_LICENSED_V3_APP_STATE
13547  * Query the state of an individual licensed application. (Note that the actual
13548  * state may be invalidated by the MC_CMD_LICENSING_V3 OP_UPDATE_LICENSE
13549  * operation or a reboot of the MC.) Used for V3 licensing (Medford)
13550  */
13551 #define MC_CMD_GET_LICENSED_V3_APP_STATE 0xd2
13552 #undef  MC_CMD_0xd2_PRIVILEGE_CTG
13553
13554 #define MC_CMD_0xd2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13555
13556 /* MC_CMD_GET_LICENSED_V3_APP_STATE_IN msgrequest */
13557 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_LEN 8
13558 /* application ID to query (LICENSED_V3_APPS_xxx) expressed as a single bit
13559  * mask
13560  */
13561 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_OFST 0
13562 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LEN 8
13563 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LO_OFST 0
13564 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_HI_OFST 4
13565
13566 /* MC_CMD_GET_LICENSED_V3_APP_STATE_OUT msgresponse */
13567 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_LEN 4
13568 /* state of this application */
13569 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_STATE_OFST 0
13570 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_STATE_LEN 4
13571 /* enum: no (or invalid) license is present for the application */
13572 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_NOT_LICENSED  0x0
13573 /* enum: a valid license is present for the application */
13574 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_LICENSED  0x1
13575
13576
13577 /***********************************/
13578 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES
13579  * Query the state of an one or more licensed features. (Note that the actual
13580  * state may be invalidated by the MC_CMD_LICENSING_V3 OP_UPDATE_LICENSE
13581  * operation or a reboot of the MC.) Used for V3 licensing (Medford)
13582  */
13583 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES 0xd3
13584 #undef  MC_CMD_0xd3_PRIVILEGE_CTG
13585
13586 #define MC_CMD_0xd3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13587
13588 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN msgrequest */
13589 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_LEN 8
13590 /* features to query (LICENSED_V3_FEATURES_xxx) expressed as a mask with one or
13591  * more bits set
13592  */
13593 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_OFST 0
13594 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LEN 8
13595 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LO_OFST 0
13596 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_HI_OFST 4
13597
13598 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT msgresponse */
13599 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_LEN 8
13600 /* states of these features - bit set for licensed, clear for not licensed */
13601 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_OFST 0
13602 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LEN 8
13603 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LO_OFST 0
13604 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_HI_OFST 4
13605
13606
13607 /***********************************/
13608 /* MC_CMD_LICENSED_APP_OP
13609  * Perform an action for an individual licensed application - not used for V3
13610  * licensing.
13611  */
13612 #define MC_CMD_LICENSED_APP_OP 0xf6
13613 #undef  MC_CMD_0xf6_PRIVILEGE_CTG
13614
13615 #define MC_CMD_0xf6_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13616
13617 /* MC_CMD_LICENSED_APP_OP_IN msgrequest */
13618 #define MC_CMD_LICENSED_APP_OP_IN_LENMIN 8
13619 #define MC_CMD_LICENSED_APP_OP_IN_LENMAX 252
13620 #define MC_CMD_LICENSED_APP_OP_IN_LEN(num) (8+4*(num))
13621 /* application ID */
13622 #define MC_CMD_LICENSED_APP_OP_IN_APP_ID_OFST 0
13623 #define MC_CMD_LICENSED_APP_OP_IN_APP_ID_LEN 4
13624 /* the type of operation requested */
13625 #define MC_CMD_LICENSED_APP_OP_IN_OP_OFST 4
13626 #define MC_CMD_LICENSED_APP_OP_IN_OP_LEN 4
13627 /* enum: validate application */
13628 #define MC_CMD_LICENSED_APP_OP_IN_OP_VALIDATE  0x0
13629 /* enum: mask application */
13630 #define MC_CMD_LICENSED_APP_OP_IN_OP_MASK  0x1
13631 /* arguments specific to this particular operation */
13632 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_OFST 8
13633 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_LEN 4
13634 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MINNUM 0
13635 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MAXNUM 61
13636
13637 /* MC_CMD_LICENSED_APP_OP_OUT msgresponse */
13638 #define MC_CMD_LICENSED_APP_OP_OUT_LENMIN 0
13639 #define MC_CMD_LICENSED_APP_OP_OUT_LENMAX 252
13640 #define MC_CMD_LICENSED_APP_OP_OUT_LEN(num) (0+4*(num))
13641 /* result specific to this particular operation */
13642 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_OFST 0
13643 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_LEN 4
13644 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MINNUM 0
13645 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MAXNUM 63
13646
13647 /* MC_CMD_LICENSED_APP_OP_VALIDATE_IN msgrequest */
13648 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_LEN 72
13649 /* application ID */
13650 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_APP_ID_OFST 0
13651 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_APP_ID_LEN 4
13652 /* the type of operation requested */
13653 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_OP_OFST 4
13654 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_OP_LEN 4
13655 /* validation challenge */
13656 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_CHALLENGE_OFST 8
13657 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_CHALLENGE_LEN 64
13658
13659 /* MC_CMD_LICENSED_APP_OP_VALIDATE_OUT msgresponse */
13660 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_LEN 68
13661 /* feature expiry (time_t) */
13662 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_EXPIRY_OFST 0
13663 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_EXPIRY_LEN 4
13664 /* validation response */
13665 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_RESPONSE_OFST 4
13666 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_RESPONSE_LEN 64
13667
13668 /* MC_CMD_LICENSED_APP_OP_MASK_IN msgrequest */
13669 #define MC_CMD_LICENSED_APP_OP_MASK_IN_LEN 12
13670 /* application ID */
13671 #define MC_CMD_LICENSED_APP_OP_MASK_IN_APP_ID_OFST 0
13672 #define MC_CMD_LICENSED_APP_OP_MASK_IN_APP_ID_LEN 4
13673 /* the type of operation requested */
13674 #define MC_CMD_LICENSED_APP_OP_MASK_IN_OP_OFST 4
13675 #define MC_CMD_LICENSED_APP_OP_MASK_IN_OP_LEN 4
13676 /* flag */
13677 #define MC_CMD_LICENSED_APP_OP_MASK_IN_FLAG_OFST 8
13678 #define MC_CMD_LICENSED_APP_OP_MASK_IN_FLAG_LEN 4
13679
13680 /* MC_CMD_LICENSED_APP_OP_MASK_OUT msgresponse */
13681 #define MC_CMD_LICENSED_APP_OP_MASK_OUT_LEN 0
13682
13683
13684 /***********************************/
13685 /* MC_CMD_LICENSED_V3_VALIDATE_APP
13686  * Perform validation for an individual licensed application - V3 licensing
13687  * (Medford)
13688  */
13689 #define MC_CMD_LICENSED_V3_VALIDATE_APP 0xd4
13690 #undef  MC_CMD_0xd4_PRIVILEGE_CTG
13691
13692 #define MC_CMD_0xd4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13693
13694 /* MC_CMD_LICENSED_V3_VALIDATE_APP_IN msgrequest */
13695 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_LEN 56
13696 /* challenge for validation (384 bits) */
13697 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_CHALLENGE_OFST 0
13698 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_CHALLENGE_LEN 48
13699 /* application ID expressed as a single bit mask */
13700 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_OFST 48
13701 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LEN 8
13702 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LO_OFST 48
13703 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_HI_OFST 52
13704
13705 /* MC_CMD_LICENSED_V3_VALIDATE_APP_OUT msgresponse */
13706 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_LEN 116
13707 /* validation response to challenge in the form of ECDSA signature consisting
13708  * of two 384-bit integers, r and s, in big-endian order. The signature signs a
13709  * SHA-384 digest of a message constructed from the concatenation of the input
13710  * message and the remaining fields of this output message, e.g. challenge[48
13711  * bytes] ... expiry_time[4 bytes] ...
13712  */
13713 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_RESPONSE_OFST 0
13714 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_RESPONSE_LEN 96
13715 /* application expiry time */
13716 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_TIME_OFST 96
13717 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_TIME_LEN 4
13718 /* application expiry units */
13719 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNITS_OFST 100
13720 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNITS_LEN 4
13721 /* enum: expiry units are accounting units */
13722 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNIT_ACC  0x0
13723 /* enum: expiry units are calendar days */
13724 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNIT_DAYS  0x1
13725 /* base MAC address of the NIC stored in NVRAM (note that this is a constant
13726  * value for a given NIC regardless which function is calling, effectively this
13727  * is PF0 base MAC address)
13728  */
13729 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_BASE_MACADDR_OFST 104
13730 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_BASE_MACADDR_LEN 6
13731 /* MAC address of v-adaptor associated with the client. If no such v-adapator
13732  * exists, then the field is filled with 0xFF.
13733  */
13734 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_VADAPTOR_MACADDR_OFST 110
13735 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_VADAPTOR_MACADDR_LEN 6
13736
13737
13738 /***********************************/
13739 /* MC_CMD_LICENSED_V3_MASK_FEATURES
13740  * Mask features - V3 licensing (Medford)
13741  */
13742 #define MC_CMD_LICENSED_V3_MASK_FEATURES 0xd5
13743 #undef  MC_CMD_0xd5_PRIVILEGE_CTG
13744
13745 #define MC_CMD_0xd5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
13746
13747 /* MC_CMD_LICENSED_V3_MASK_FEATURES_IN msgrequest */
13748 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_LEN 12
13749 /* mask to be applied to features to be changed */
13750 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_OFST 0
13751 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LEN 8
13752 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LO_OFST 0
13753 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_HI_OFST 4
13754 /* whether to turn on or turn off the masked features */
13755 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_FLAG_OFST 8
13756 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_FLAG_LEN 4
13757 /* enum: turn the features off */
13758 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_OFF  0x0
13759 /* enum: turn the features back on */
13760 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_ON  0x1
13761
13762 /* MC_CMD_LICENSED_V3_MASK_FEATURES_OUT msgresponse */
13763 #define MC_CMD_LICENSED_V3_MASK_FEATURES_OUT_LEN 0
13764
13765
13766 /***********************************/
13767 /* MC_CMD_LICENSING_V3_TEMPORARY
13768  * Perform operations to support installation of a single temporary license in
13769  * the adapter, in addition to those found in the licensing partition. See
13770  * SF-116124-SW for an overview of how this could be used. The license is
13771  * stored in MC persistent data and so will survive a MC reboot, but will be
13772  * erased when the adapter is power cycled
13773  */
13774 #define MC_CMD_LICENSING_V3_TEMPORARY 0xd6
13775 #undef  MC_CMD_0xd6_PRIVILEGE_CTG
13776
13777 #define MC_CMD_0xd6_PRIVILEGE_CTG SRIOV_CTG_ADMIN
13778
13779 /* MC_CMD_LICENSING_V3_TEMPORARY_IN msgrequest */
13780 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_LEN 4
13781 /* operation code */
13782 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_OP_OFST 0
13783 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_OP_LEN 4
13784 /* enum: install a new license, overwriting any existing temporary license.
13785  * This is an asynchronous operation owing to the time taken to validate an
13786  * ECDSA license
13787  */
13788 #define MC_CMD_LICENSING_V3_TEMPORARY_SET  0x0
13789 /* enum: clear the license immediately rather than waiting for the next power
13790  * cycle
13791  */
13792 #define MC_CMD_LICENSING_V3_TEMPORARY_CLEAR  0x1
13793 /* enum: get the status of the asynchronous MC_CMD_LICENSING_V3_TEMPORARY_SET
13794  * operation
13795  */
13796 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS  0x2
13797
13798 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_SET msgrequest */
13799 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LEN 164
13800 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_OP_OFST 0
13801 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_OP_LEN 4
13802 /* ECDSA license and signature */
13803 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LICENSE_OFST 4
13804 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LICENSE_LEN 160
13805
13806 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR msgrequest */
13807 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_LEN 4
13808 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_OP_OFST 0
13809 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_OP_LEN 4
13810
13811 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS msgrequest */
13812 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_LEN 4
13813 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_OP_OFST 0
13814 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_OP_LEN 4
13815
13816 /* MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS msgresponse */
13817 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LEN 12
13818 /* status code */
13819 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_STATUS_OFST 0
13820 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_STATUS_LEN 4
13821 /* enum: finished validating and installing license */
13822 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_OK  0x0
13823 /* enum: license validation and installation in progress */
13824 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_IN_PROGRESS  0x1
13825 /* enum: licensing error. More specific error messages are not provided to
13826  * avoid exposing details of the licensing system to the client
13827  */
13828 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_ERROR  0x2
13829 /* bitmask of licensed features */
13830 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_OFST 4
13831 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LEN 8
13832 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LO_OFST 4
13833 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_HI_OFST 8
13834
13835
13836 /***********************************/
13837 /* MC_CMD_SET_PORT_SNIFF_CONFIG
13838  * Configure RX port sniffing for the physical port associated with the calling
13839  * function. Only a privileged function may change the port sniffing
13840  * configuration. A copy of all traffic delivered to the host (non-promiscuous
13841  * mode) or all traffic arriving at the port (promiscuous mode) may be
13842  * delivered to a specific queue, or a set of queues with RSS.
13843  */
13844 #define MC_CMD_SET_PORT_SNIFF_CONFIG 0xf7
13845 #undef  MC_CMD_0xf7_PRIVILEGE_CTG
13846
13847 #define MC_CMD_0xf7_PRIVILEGE_CTG SRIOV_CTG_ADMIN
13848
13849 /* MC_CMD_SET_PORT_SNIFF_CONFIG_IN msgrequest */
13850 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_LEN 16
13851 /* configuration flags */
13852 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_FLAGS_OFST 0
13853 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_FLAGS_LEN 4
13854 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_ENABLE_LBN 0
13855 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_ENABLE_WIDTH 1
13856 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_PROMISCUOUS_LBN 1
13857 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_PROMISCUOUS_WIDTH 1
13858 /* receive queue handle (for RSS mode, this is the base queue) */
13859 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_QUEUE_OFST 4
13860 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_QUEUE_LEN 4
13861 /* receive mode */
13862 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_OFST 8
13863 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_LEN 4
13864 /* enum: receive to just the specified queue */
13865 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_SIMPLE  0x0
13866 /* enum: receive to multiple queues using RSS context */
13867 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_RSS  0x1
13868 /* RSS context (for RX_MODE_RSS) as returned by MC_CMD_RSS_CONTEXT_ALLOC. Note
13869  * that these handles should be considered opaque to the host, although a value
13870  * of 0xFFFFFFFF is guaranteed never to be a valid handle.
13871  */
13872 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_OFST 12
13873 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_LEN 4
13874
13875 /* MC_CMD_SET_PORT_SNIFF_CONFIG_OUT msgresponse */
13876 #define MC_CMD_SET_PORT_SNIFF_CONFIG_OUT_LEN 0
13877
13878
13879 /***********************************/
13880 /* MC_CMD_GET_PORT_SNIFF_CONFIG
13881  * Obtain the current RX port sniffing configuration for the physical port
13882  * associated with the calling function. Only a privileged function may read
13883  * the configuration.
13884  */
13885 #define MC_CMD_GET_PORT_SNIFF_CONFIG 0xf8
13886 #undef  MC_CMD_0xf8_PRIVILEGE_CTG
13887
13888 #define MC_CMD_0xf8_PRIVILEGE_CTG SRIOV_CTG_ADMIN
13889
13890 /* MC_CMD_GET_PORT_SNIFF_CONFIG_IN msgrequest */
13891 #define MC_CMD_GET_PORT_SNIFF_CONFIG_IN_LEN 0
13892
13893 /* MC_CMD_GET_PORT_SNIFF_CONFIG_OUT msgresponse */
13894 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_LEN 16
13895 /* configuration flags */
13896 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_FLAGS_OFST 0
13897 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_FLAGS_LEN 4
13898 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_ENABLE_LBN 0
13899 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_ENABLE_WIDTH 1
13900 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_PROMISCUOUS_LBN 1
13901 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_PROMISCUOUS_WIDTH 1
13902 /* receiving queue handle (for RSS mode, this is the base queue) */
13903 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_OFST 4
13904 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_LEN 4
13905 /* receive mode */
13906 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_OFST 8
13907 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_LEN 4
13908 /* enum: receiving to just the specified queue */
13909 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_SIMPLE  0x0
13910 /* enum: receiving to multiple queues using RSS context */
13911 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_RSS  0x1
13912 /* RSS context (for RX_MODE_RSS) */
13913 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_OFST 12
13914 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_LEN 4
13915
13916
13917 /***********************************/
13918 /* MC_CMD_SET_PARSER_DISP_CONFIG
13919  * Change configuration related to the parser-dispatcher subsystem.
13920  */
13921 #define MC_CMD_SET_PARSER_DISP_CONFIG 0xf9
13922 #undef  MC_CMD_0xf9_PRIVILEGE_CTG
13923
13924 #define MC_CMD_0xf9_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13925
13926 /* MC_CMD_SET_PARSER_DISP_CONFIG_IN msgrequest */
13927 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMIN 12
13928 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMAX 252
13929 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LEN(num) (8+4*(num))
13930 /* the type of configuration setting to change */
13931 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TYPE_OFST 0
13932 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TYPE_LEN 4
13933 /* enum: Per-TXQ enable for multicast UDP destination lookup for possible
13934  * internal loopback. (ENTITY is a queue handle, VALUE is a single boolean.)
13935  */
13936 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TXQ_MCAST_UDP_DST_LOOKUP_EN  0x0
13937 /* enum: Per-v-adaptor enable for suppression of self-transmissions on the
13938  * internal loopback path. (ENTITY is an EVB_PORT_ID, VALUE is a single
13939  * boolean.)
13940  */
13941 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VADAPTOR_SUPPRESS_SELF_TX  0x1
13942 /* handle for the entity to update: queue handle, EVB port ID, etc. depending
13943  * on the type of configuration setting being changed
13944  */
13945 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_ENTITY_OFST 4
13946 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_ENTITY_LEN 4
13947 /* new value: the details depend on the type of configuration setting being
13948  * changed
13949  */
13950 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_OFST 8
13951 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_LEN 4
13952 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MINNUM 1
13953 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MAXNUM 61
13954
13955 /* MC_CMD_SET_PARSER_DISP_CONFIG_OUT msgresponse */
13956 #define MC_CMD_SET_PARSER_DISP_CONFIG_OUT_LEN 0
13957
13958
13959 /***********************************/
13960 /* MC_CMD_GET_PARSER_DISP_CONFIG
13961  * Read configuration related to the parser-dispatcher subsystem.
13962  */
13963 #define MC_CMD_GET_PARSER_DISP_CONFIG 0xfa
13964 #undef  MC_CMD_0xfa_PRIVILEGE_CTG
13965
13966 #define MC_CMD_0xfa_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13967
13968 /* MC_CMD_GET_PARSER_DISP_CONFIG_IN msgrequest */
13969 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_LEN 8
13970 /* the type of configuration setting to read */
13971 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_TYPE_OFST 0
13972 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_TYPE_LEN 4
13973 /*            Enum values, see field(s): */
13974 /*               MC_CMD_SET_PARSER_DISP_CONFIG/MC_CMD_SET_PARSER_DISP_CONFIG_IN/TYPE */
13975 /* handle for the entity to query: queue handle, EVB port ID, etc. depending on
13976  * the type of configuration setting being read
13977  */
13978 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_ENTITY_OFST 4
13979 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_ENTITY_LEN 4
13980
13981 /* MC_CMD_GET_PARSER_DISP_CONFIG_OUT msgresponse */
13982 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMIN 4
13983 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMAX 252
13984 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LEN(num) (0+4*(num))
13985 /* current value: the details depend on the type of configuration setting being
13986  * read
13987  */
13988 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_OFST 0
13989 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_LEN 4
13990 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MINNUM 1
13991 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MAXNUM 63
13992
13993
13994 /***********************************/
13995 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG
13996  * Configure TX port sniffing for the physical port associated with the calling
13997  * function. Only a privileged function may change the port sniffing
13998  * configuration. A copy of all traffic transmitted through the port may be
13999  * delivered to a specific queue, or a set of queues with RSS. Note that these
14000  * packets are delivered with transmit timestamps in the packet prefix, not
14001  * receive timestamps, so it is likely that the queue(s) will need to be
14002  * dedicated as TX sniff receivers.
14003  */
14004 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG 0xfb
14005 #undef  MC_CMD_0xfb_PRIVILEGE_CTG
14006
14007 #define MC_CMD_0xfb_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14008
14009 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN msgrequest */
14010 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_LEN 16
14011 /* configuration flags */
14012 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_FLAGS_OFST 0
14013 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_FLAGS_LEN 4
14014 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_ENABLE_LBN 0
14015 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_ENABLE_WIDTH 1
14016 /* receive queue handle (for RSS mode, this is the base queue) */
14017 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_QUEUE_OFST 4
14018 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_QUEUE_LEN 4
14019 /* receive mode */
14020 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_OFST 8
14021 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_LEN 4
14022 /* enum: receive to just the specified queue */
14023 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_SIMPLE  0x0
14024 /* enum: receive to multiple queues using RSS context */
14025 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_RSS  0x1
14026 /* RSS context (for RX_MODE_RSS) as returned by MC_CMD_RSS_CONTEXT_ALLOC. Note
14027  * that these handles should be considered opaque to the host, although a value
14028  * of 0xFFFFFFFF is guaranteed never to be a valid handle.
14029  */
14030 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_OFST 12
14031 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_LEN 4
14032
14033 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG_OUT msgresponse */
14034 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_OUT_LEN 0
14035
14036
14037 /***********************************/
14038 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG
14039  * Obtain the current TX port sniffing configuration for the physical port
14040  * associated with the calling function. Only a privileged function may read
14041  * the configuration.
14042  */
14043 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG 0xfc
14044 #undef  MC_CMD_0xfc_PRIVILEGE_CTG
14045
14046 #define MC_CMD_0xfc_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14047
14048 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG_IN msgrequest */
14049 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_IN_LEN 0
14050
14051 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT msgresponse */
14052 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_LEN 16
14053 /* configuration flags */
14054 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_FLAGS_OFST 0
14055 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_FLAGS_LEN 4
14056 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_ENABLE_LBN 0
14057 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_ENABLE_WIDTH 1
14058 /* receiving queue handle (for RSS mode, this is the base queue) */
14059 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_OFST 4
14060 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_LEN 4
14061 /* receive mode */
14062 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_OFST 8
14063 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_LEN 4
14064 /* enum: receiving to just the specified queue */
14065 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_SIMPLE  0x0
14066 /* enum: receiving to multiple queues using RSS context */
14067 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_RSS  0x1
14068 /* RSS context (for RX_MODE_RSS) */
14069 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_OFST 12
14070 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_LEN 4
14071
14072
14073 /***********************************/
14074 /* MC_CMD_RMON_STATS_RX_ERRORS
14075  * Per queue rx error stats.
14076  */
14077 #define MC_CMD_RMON_STATS_RX_ERRORS 0xfe
14078 #undef  MC_CMD_0xfe_PRIVILEGE_CTG
14079
14080 #define MC_CMD_0xfe_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14081
14082 /* MC_CMD_RMON_STATS_RX_ERRORS_IN msgrequest */
14083 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_LEN 8
14084 /* The rx queue to get stats for. */
14085 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RX_QUEUE_OFST 0
14086 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RX_QUEUE_LEN 4
14087 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_FLAGS_OFST 4
14088 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_FLAGS_LEN 4
14089 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RST_LBN 0
14090 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RST_WIDTH 1
14091
14092 /* MC_CMD_RMON_STATS_RX_ERRORS_OUT msgresponse */
14093 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_LEN 16
14094 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_CRC_ERRORS_OFST 0
14095 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_CRC_ERRORS_LEN 4
14096 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_TRUNC_ERRORS_OFST 4
14097 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_TRUNC_ERRORS_LEN 4
14098 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_NO_DESC_DROPS_OFST 8
14099 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_NO_DESC_DROPS_LEN 4
14100 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_ABORT_OFST 12
14101 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_ABORT_LEN 4
14102
14103
14104 /***********************************/
14105 /* MC_CMD_GET_PCIE_RESOURCE_INFO
14106  * Find out about available PCIE resources
14107  */
14108 #define MC_CMD_GET_PCIE_RESOURCE_INFO 0xfd
14109 #undef  MC_CMD_0xfd_PRIVILEGE_CTG
14110
14111 #define MC_CMD_0xfd_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14112
14113 /* MC_CMD_GET_PCIE_RESOURCE_INFO_IN msgrequest */
14114 #define MC_CMD_GET_PCIE_RESOURCE_INFO_IN_LEN 0
14115
14116 /* MC_CMD_GET_PCIE_RESOURCE_INFO_OUT msgresponse */
14117 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_LEN 28
14118 /* The maximum number of PFs the device can expose */
14119 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PFS_OFST 0
14120 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PFS_LEN 4
14121 /* The maximum number of VFs the device can expose in total */
14122 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VFS_OFST 4
14123 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VFS_LEN 4
14124 /* The maximum number of MSI-X vectors the device can provide in total */
14125 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VECTORS_OFST 8
14126 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VECTORS_LEN 4
14127 /* the number of MSI-X vectors the device will allocate by default to each PF
14128  */
14129 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_PF_VECTORS_OFST 12
14130 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_PF_VECTORS_LEN 4
14131 /* the number of MSI-X vectors the device will allocate by default to each VF
14132  */
14133 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_VF_VECTORS_OFST 16
14134 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_VF_VECTORS_LEN 4
14135 /* the maximum number of MSI-X vectors the device can allocate to any one PF */
14136 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PF_VECTORS_OFST 20
14137 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PF_VECTORS_LEN 4
14138 /* the maximum number of MSI-X vectors the device can allocate to any one VF */
14139 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VF_VECTORS_OFST 24
14140 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VF_VECTORS_LEN 4
14141
14142
14143 /***********************************/
14144 /* MC_CMD_GET_PORT_MODES
14145  * Find out about available port modes
14146  */
14147 #define MC_CMD_GET_PORT_MODES 0xff
14148 #undef  MC_CMD_0xff_PRIVILEGE_CTG
14149
14150 #define MC_CMD_0xff_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14151
14152 /* MC_CMD_GET_PORT_MODES_IN msgrequest */
14153 #define MC_CMD_GET_PORT_MODES_IN_LEN 0
14154
14155 /* MC_CMD_GET_PORT_MODES_OUT msgresponse */
14156 #define MC_CMD_GET_PORT_MODES_OUT_LEN 12
14157 /* Bitmask of port modes available on the board (indexed by TLV_PORT_MODE_*) */
14158 #define MC_CMD_GET_PORT_MODES_OUT_MODES_OFST 0
14159 #define MC_CMD_GET_PORT_MODES_OUT_MODES_LEN 4
14160 /* Default (canonical) board mode */
14161 #define MC_CMD_GET_PORT_MODES_OUT_DEFAULT_MODE_OFST 4
14162 #define MC_CMD_GET_PORT_MODES_OUT_DEFAULT_MODE_LEN 4
14163 /* Current board mode */
14164 #define MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_OFST 8
14165 #define MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_LEN 4
14166
14167
14168 /***********************************/
14169 /* MC_CMD_READ_ATB
14170  * Sample voltages on the ATB
14171  */
14172 #define MC_CMD_READ_ATB 0x100
14173 #undef  MC_CMD_0x100_PRIVILEGE_CTG
14174
14175 #define MC_CMD_0x100_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14176
14177 /* MC_CMD_READ_ATB_IN msgrequest */
14178 #define MC_CMD_READ_ATB_IN_LEN 16
14179 #define MC_CMD_READ_ATB_IN_SIGNAL_BUS_OFST 0
14180 #define MC_CMD_READ_ATB_IN_SIGNAL_BUS_LEN 4
14181 #define MC_CMD_READ_ATB_IN_BUS_CCOM  0x0 /* enum */
14182 #define MC_CMD_READ_ATB_IN_BUS_CKR  0x1 /* enum */
14183 #define MC_CMD_READ_ATB_IN_BUS_CPCIE  0x8 /* enum */
14184 #define MC_CMD_READ_ATB_IN_SIGNAL_EN_BITNO_OFST 4
14185 #define MC_CMD_READ_ATB_IN_SIGNAL_EN_BITNO_LEN 4
14186 #define MC_CMD_READ_ATB_IN_SIGNAL_SEL_OFST 8
14187 #define MC_CMD_READ_ATB_IN_SIGNAL_SEL_LEN 4
14188 #define MC_CMD_READ_ATB_IN_SETTLING_TIME_US_OFST 12
14189 #define MC_CMD_READ_ATB_IN_SETTLING_TIME_US_LEN 4
14190
14191 /* MC_CMD_READ_ATB_OUT msgresponse */
14192 #define MC_CMD_READ_ATB_OUT_LEN 4
14193 #define MC_CMD_READ_ATB_OUT_SAMPLE_MV_OFST 0
14194 #define MC_CMD_READ_ATB_OUT_SAMPLE_MV_LEN 4
14195
14196
14197 /***********************************/
14198 /* MC_CMD_GET_WORKAROUNDS
14199  * Read the list of all implemented and all currently enabled workarounds. The
14200  * enums here must correspond with those in MC_CMD_WORKAROUND.
14201  */
14202 #define MC_CMD_GET_WORKAROUNDS 0x59
14203 #undef  MC_CMD_0x59_PRIVILEGE_CTG
14204
14205 #define MC_CMD_0x59_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14206
14207 /* MC_CMD_GET_WORKAROUNDS_OUT msgresponse */
14208 #define MC_CMD_GET_WORKAROUNDS_OUT_LEN 8
14209 /* Each workaround is represented by a single bit according to the enums below.
14210  */
14211 #define MC_CMD_GET_WORKAROUNDS_OUT_IMPLEMENTED_OFST 0
14212 #define MC_CMD_GET_WORKAROUNDS_OUT_IMPLEMENTED_LEN 4
14213 #define MC_CMD_GET_WORKAROUNDS_OUT_ENABLED_OFST 4
14214 #define MC_CMD_GET_WORKAROUNDS_OUT_ENABLED_LEN 4
14215 /* enum: Bug 17230 work around. */
14216 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG17230 0x2
14217 /* enum: Bug 35388 work around (unsafe EVQ writes). */
14218 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG35388 0x4
14219 /* enum: Bug35017 workaround (A64 tables must be identity map) */
14220 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG35017 0x8
14221 /* enum: Bug 41750 present (MC_CMD_TRIGGER_INTERRUPT won't work) */
14222 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG41750 0x10
14223 /* enum: Bug 42008 present (Interrupts can overtake associated events). Caution
14224  * - before adding code that queries this workaround, remember that there's
14225  * released Monza firmware that doesn't understand MC_CMD_WORKAROUND_BUG42008,
14226  * and will hence (incorrectly) report that the bug doesn't exist.
14227  */
14228 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG42008 0x20
14229 /* enum: Bug 26807 features present in firmware (multicast filter chaining) */
14230 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG26807 0x40
14231 /* enum: Bug 61265 work around (broken EVQ TMR writes). */
14232 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG61265 0x80
14233
14234
14235 /***********************************/
14236 /* MC_CMD_PRIVILEGE_MASK
14237  * Read/set privileges of an arbitrary PCIe function
14238  */
14239 #define MC_CMD_PRIVILEGE_MASK 0x5a
14240 #undef  MC_CMD_0x5a_PRIVILEGE_CTG
14241
14242 #define MC_CMD_0x5a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14243
14244 /* MC_CMD_PRIVILEGE_MASK_IN msgrequest */
14245 #define MC_CMD_PRIVILEGE_MASK_IN_LEN 8
14246 /* The target function to have its mask read or set e.g. PF 0 = 0xFFFF0000, VF
14247  * 1,3 = 0x00030001
14248  */
14249 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_OFST 0
14250 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_LEN 4
14251 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_PF_LBN 0
14252 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_PF_WIDTH 16
14253 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_VF_LBN 16
14254 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_VF_WIDTH 16
14255 #define MC_CMD_PRIVILEGE_MASK_IN_VF_NULL  0xffff /* enum */
14256 /* New privilege mask to be set. The mask will only be changed if the MSB is
14257  * set to 1.
14258  */
14259 #define MC_CMD_PRIVILEGE_MASK_IN_NEW_MASK_OFST 4
14260 #define MC_CMD_PRIVILEGE_MASK_IN_NEW_MASK_LEN 4
14261 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ADMIN             0x1 /* enum */
14262 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_LINK              0x2 /* enum */
14263 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ONLOAD            0x4 /* enum */
14264 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_PTP               0x8 /* enum */
14265 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_INSECURE_FILTERS  0x10 /* enum */
14266 /* enum: Deprecated. Equivalent to MAC_SPOOFING_TX combined with CHANGE_MAC. */
14267 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MAC_SPOOFING      0x20
14268 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_UNICAST           0x40 /* enum */
14269 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MULTICAST         0x80 /* enum */
14270 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_BROADCAST         0x100 /* enum */
14271 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ALL_MULTICAST     0x200 /* enum */
14272 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_PROMISCUOUS       0x400 /* enum */
14273 /* enum: Allows to set the TX packets' source MAC address to any arbitrary MAC
14274  * adress.
14275  */
14276 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MAC_SPOOFING_TX   0x800
14277 /* enum: Privilege that allows a Function to change the MAC address configured
14278  * in its associated vAdapter/vPort.
14279  */
14280 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_CHANGE_MAC        0x1000
14281 /* enum: Privilege that allows a Function to install filters that specify VLANs
14282  * that are not in the permit list for the associated vPort. This privilege is
14283  * primarily to support ESX where vPorts are created that restrict traffic to
14284  * only a set of permitted VLANs. See the vPort flag FLAG_VLAN_RESTRICT.
14285  */
14286 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_UNRESTRICTED_VLAN  0x2000
14287 /* enum: Privilege for insecure commands. Commands that belong to this group
14288  * are not permitted on secure adapters regardless of the privilege mask.
14289  */
14290 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_INSECURE          0x4000
14291 /* enum: Set this bit to indicate that a new privilege mask is to be set,
14292  * otherwise the command will only read the existing mask.
14293  */
14294 #define MC_CMD_PRIVILEGE_MASK_IN_DO_CHANGE             0x80000000
14295
14296 /* MC_CMD_PRIVILEGE_MASK_OUT msgresponse */
14297 #define MC_CMD_PRIVILEGE_MASK_OUT_LEN 4
14298 /* For an admin function, always all the privileges are reported. */
14299 #define MC_CMD_PRIVILEGE_MASK_OUT_OLD_MASK_OFST 0
14300 #define MC_CMD_PRIVILEGE_MASK_OUT_OLD_MASK_LEN 4
14301
14302
14303 /***********************************/
14304 /* MC_CMD_LINK_STATE_MODE
14305  * Read/set link state mode of a VF
14306  */
14307 #define MC_CMD_LINK_STATE_MODE 0x5c
14308 #undef  MC_CMD_0x5c_PRIVILEGE_CTG
14309
14310 #define MC_CMD_0x5c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14311
14312 /* MC_CMD_LINK_STATE_MODE_IN msgrequest */
14313 #define MC_CMD_LINK_STATE_MODE_IN_LEN 8
14314 /* The target function to have its link state mode read or set, must be a VF
14315  * e.g. VF 1,3 = 0x00030001
14316  */
14317 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_OFST 0
14318 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_LEN 4
14319 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_PF_LBN 0
14320 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_PF_WIDTH 16
14321 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_VF_LBN 16
14322 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_VF_WIDTH 16
14323 /* New link state mode to be set */
14324 #define MC_CMD_LINK_STATE_MODE_IN_NEW_MODE_OFST 4
14325 #define MC_CMD_LINK_STATE_MODE_IN_NEW_MODE_LEN 4
14326 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_AUTO       0x0 /* enum */
14327 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_UP         0x1 /* enum */
14328 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_DOWN       0x2 /* enum */
14329 /* enum: Use this value to just read the existing setting without modifying it.
14330  */
14331 #define MC_CMD_LINK_STATE_MODE_IN_DO_NOT_CHANGE         0xffffffff
14332
14333 /* MC_CMD_LINK_STATE_MODE_OUT msgresponse */
14334 #define MC_CMD_LINK_STATE_MODE_OUT_LEN 4
14335 #define MC_CMD_LINK_STATE_MODE_OUT_OLD_MODE_OFST 0
14336 #define MC_CMD_LINK_STATE_MODE_OUT_OLD_MODE_LEN 4
14337
14338
14339 /***********************************/
14340 /* MC_CMD_GET_SNAPSHOT_LENGTH
14341  * Obtain the current range of allowable values for the SNAPSHOT_LENGTH
14342  * parameter to MC_CMD_INIT_RXQ.
14343  */
14344 #define MC_CMD_GET_SNAPSHOT_LENGTH 0x101
14345 #undef  MC_CMD_0x101_PRIVILEGE_CTG
14346
14347 #define MC_CMD_0x101_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14348
14349 /* MC_CMD_GET_SNAPSHOT_LENGTH_IN msgrequest */
14350 #define MC_CMD_GET_SNAPSHOT_LENGTH_IN_LEN 0
14351
14352 /* MC_CMD_GET_SNAPSHOT_LENGTH_OUT msgresponse */
14353 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_LEN 8
14354 /* Minimum acceptable snapshot length. */
14355 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MIN_OFST 0
14356 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MIN_LEN 4
14357 /* Maximum acceptable snapshot length. */
14358 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MAX_OFST 4
14359 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MAX_LEN 4
14360
14361
14362 /***********************************/
14363 /* MC_CMD_FUSE_DIAGS
14364  * Additional fuse diagnostics
14365  */
14366 #define MC_CMD_FUSE_DIAGS 0x102
14367 #undef  MC_CMD_0x102_PRIVILEGE_CTG
14368
14369 #define MC_CMD_0x102_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14370
14371 /* MC_CMD_FUSE_DIAGS_IN msgrequest */
14372 #define MC_CMD_FUSE_DIAGS_IN_LEN 0
14373
14374 /* MC_CMD_FUSE_DIAGS_OUT msgresponse */
14375 #define MC_CMD_FUSE_DIAGS_OUT_LEN 48
14376 /* Total number of mismatched bits between pairs in area 0 */
14377 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_MISMATCH_BITS_OFST 0
14378 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_MISMATCH_BITS_LEN 4
14379 /* Total number of unexpectedly clear (set in B but not A) bits in area 0 */
14380 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_A_BAD_BITS_OFST 4
14381 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_A_BAD_BITS_LEN 4
14382 /* Total number of unexpectedly clear (set in A but not B) bits in area 0 */
14383 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_B_BAD_BITS_OFST 8
14384 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_B_BAD_BITS_LEN 4
14385 /* Checksum of data after logical OR of pairs in area 0 */
14386 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_CHECKSUM_OFST 12
14387 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_CHECKSUM_LEN 4
14388 /* Total number of mismatched bits between pairs in area 1 */
14389 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_MISMATCH_BITS_OFST 16
14390 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_MISMATCH_BITS_LEN 4
14391 /* Total number of unexpectedly clear (set in B but not A) bits in area 1 */
14392 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_A_BAD_BITS_OFST 20
14393 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_A_BAD_BITS_LEN 4
14394 /* Total number of unexpectedly clear (set in A but not B) bits in area 1 */
14395 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_B_BAD_BITS_OFST 24
14396 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_B_BAD_BITS_LEN 4
14397 /* Checksum of data after logical OR of pairs in area 1 */
14398 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_CHECKSUM_OFST 28
14399 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_CHECKSUM_LEN 4
14400 /* Total number of mismatched bits between pairs in area 2 */
14401 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_MISMATCH_BITS_OFST 32
14402 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_MISMATCH_BITS_LEN 4
14403 /* Total number of unexpectedly clear (set in B but not A) bits in area 2 */
14404 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_A_BAD_BITS_OFST 36
14405 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_A_BAD_BITS_LEN 4
14406 /* Total number of unexpectedly clear (set in A but not B) bits in area 2 */
14407 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_B_BAD_BITS_OFST 40
14408 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_B_BAD_BITS_LEN 4
14409 /* Checksum of data after logical OR of pairs in area 2 */
14410 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_CHECKSUM_OFST 44
14411 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_CHECKSUM_LEN 4
14412
14413
14414 /***********************************/
14415 /* MC_CMD_PRIVILEGE_MODIFY
14416  * Modify the privileges of a set of PCIe functions. Note that this operation
14417  * only effects non-admin functions unless the admin privilege itself is
14418  * included in one of the masks provided.
14419  */
14420 #define MC_CMD_PRIVILEGE_MODIFY 0x60
14421 #undef  MC_CMD_0x60_PRIVILEGE_CTG
14422
14423 #define MC_CMD_0x60_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14424
14425 /* MC_CMD_PRIVILEGE_MODIFY_IN msgrequest */
14426 #define MC_CMD_PRIVILEGE_MODIFY_IN_LEN 16
14427 /* The groups of functions to have their privilege masks modified. */
14428 #define MC_CMD_PRIVILEGE_MODIFY_IN_FN_GROUP_OFST 0
14429 #define MC_CMD_PRIVILEGE_MODIFY_IN_FN_GROUP_LEN 4
14430 #define MC_CMD_PRIVILEGE_MODIFY_IN_NONE       0x0 /* enum */
14431 #define MC_CMD_PRIVILEGE_MODIFY_IN_ALL        0x1 /* enum */
14432 #define MC_CMD_PRIVILEGE_MODIFY_IN_PFS_ONLY   0x2 /* enum */
14433 #define MC_CMD_PRIVILEGE_MODIFY_IN_VFS_ONLY   0x3 /* enum */
14434 #define MC_CMD_PRIVILEGE_MODIFY_IN_VFS_OF_PF  0x4 /* enum */
14435 #define MC_CMD_PRIVILEGE_MODIFY_IN_ONE        0x5 /* enum */
14436 /* For VFS_OF_PF specify the PF, for ONE specify the target function */
14437 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_OFST 4
14438 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_LEN 4
14439 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_PF_LBN 0
14440 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_PF_WIDTH 16
14441 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_VF_LBN 16
14442 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_VF_WIDTH 16
14443 /* Privileges to be added to the target functions. For privilege definitions
14444  * refer to the command MC_CMD_PRIVILEGE_MASK
14445  */
14446 #define MC_CMD_PRIVILEGE_MODIFY_IN_ADD_MASK_OFST 8
14447 #define MC_CMD_PRIVILEGE_MODIFY_IN_ADD_MASK_LEN 4
14448 /* Privileges to be removed from the target functions. For privilege
14449  * definitions refer to the command MC_CMD_PRIVILEGE_MASK
14450  */
14451 #define MC_CMD_PRIVILEGE_MODIFY_IN_REMOVE_MASK_OFST 12
14452 #define MC_CMD_PRIVILEGE_MODIFY_IN_REMOVE_MASK_LEN 4
14453
14454 /* MC_CMD_PRIVILEGE_MODIFY_OUT msgresponse */
14455 #define MC_CMD_PRIVILEGE_MODIFY_OUT_LEN 0
14456
14457
14458 /***********************************/
14459 /* MC_CMD_XPM_READ_BYTES
14460  * Read XPM memory
14461  */
14462 #define MC_CMD_XPM_READ_BYTES 0x103
14463 #undef  MC_CMD_0x103_PRIVILEGE_CTG
14464
14465 #define MC_CMD_0x103_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14466
14467 /* MC_CMD_XPM_READ_BYTES_IN msgrequest */
14468 #define MC_CMD_XPM_READ_BYTES_IN_LEN 8
14469 /* Start address (byte) */
14470 #define MC_CMD_XPM_READ_BYTES_IN_ADDR_OFST 0
14471 #define MC_CMD_XPM_READ_BYTES_IN_ADDR_LEN 4
14472 /* Count (bytes) */
14473 #define MC_CMD_XPM_READ_BYTES_IN_COUNT_OFST 4
14474 #define MC_CMD_XPM_READ_BYTES_IN_COUNT_LEN 4
14475
14476 /* MC_CMD_XPM_READ_BYTES_OUT msgresponse */
14477 #define MC_CMD_XPM_READ_BYTES_OUT_LENMIN 0
14478 #define MC_CMD_XPM_READ_BYTES_OUT_LENMAX 252
14479 #define MC_CMD_XPM_READ_BYTES_OUT_LEN(num) (0+1*(num))
14480 /* Data */
14481 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_OFST 0
14482 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_LEN 1
14483 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MINNUM 0
14484 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MAXNUM 252
14485
14486
14487 /***********************************/
14488 /* MC_CMD_XPM_WRITE_BYTES
14489  * Write XPM memory
14490  */
14491 #define MC_CMD_XPM_WRITE_BYTES 0x104
14492 #undef  MC_CMD_0x104_PRIVILEGE_CTG
14493
14494 #define MC_CMD_0x104_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14495
14496 /* MC_CMD_XPM_WRITE_BYTES_IN msgrequest */
14497 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMIN 8
14498 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMAX 252
14499 #define MC_CMD_XPM_WRITE_BYTES_IN_LEN(num) (8+1*(num))
14500 /* Start address (byte) */
14501 #define MC_CMD_XPM_WRITE_BYTES_IN_ADDR_OFST 0
14502 #define MC_CMD_XPM_WRITE_BYTES_IN_ADDR_LEN 4
14503 /* Count (bytes) */
14504 #define MC_CMD_XPM_WRITE_BYTES_IN_COUNT_OFST 4
14505 #define MC_CMD_XPM_WRITE_BYTES_IN_COUNT_LEN 4
14506 /* Data */
14507 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_OFST 8
14508 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_LEN 1
14509 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MINNUM 0
14510 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MAXNUM 244
14511
14512 /* MC_CMD_XPM_WRITE_BYTES_OUT msgresponse */
14513 #define MC_CMD_XPM_WRITE_BYTES_OUT_LEN 0
14514
14515
14516 /***********************************/
14517 /* MC_CMD_XPM_READ_SECTOR
14518  * Read XPM sector
14519  */
14520 #define MC_CMD_XPM_READ_SECTOR 0x105
14521 #undef  MC_CMD_0x105_PRIVILEGE_CTG
14522
14523 #define MC_CMD_0x105_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14524
14525 /* MC_CMD_XPM_READ_SECTOR_IN msgrequest */
14526 #define MC_CMD_XPM_READ_SECTOR_IN_LEN 8
14527 /* Sector index */
14528 #define MC_CMD_XPM_READ_SECTOR_IN_INDEX_OFST 0
14529 #define MC_CMD_XPM_READ_SECTOR_IN_INDEX_LEN 4
14530 /* Sector size */
14531 #define MC_CMD_XPM_READ_SECTOR_IN_SIZE_OFST 4
14532 #define MC_CMD_XPM_READ_SECTOR_IN_SIZE_LEN 4
14533
14534 /* MC_CMD_XPM_READ_SECTOR_OUT msgresponse */
14535 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMIN 4
14536 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMAX 36
14537 #define MC_CMD_XPM_READ_SECTOR_OUT_LEN(num) (4+1*(num))
14538 /* Sector type */
14539 #define MC_CMD_XPM_READ_SECTOR_OUT_TYPE_OFST 0
14540 #define MC_CMD_XPM_READ_SECTOR_OUT_TYPE_LEN 4
14541 #define MC_CMD_XPM_READ_SECTOR_OUT_BLANK            0x0 /* enum */
14542 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_KEY_128   0x1 /* enum */
14543 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_KEY_256   0x2 /* enum */
14544 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_DATA      0x3 /* enum */
14545 #define MC_CMD_XPM_READ_SECTOR_OUT_INVALID          0xff /* enum */
14546 /* Sector data */
14547 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_OFST 4
14548 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_LEN 1
14549 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MINNUM 0
14550 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MAXNUM 32
14551
14552
14553 /***********************************/
14554 /* MC_CMD_XPM_WRITE_SECTOR
14555  * Write XPM sector
14556  */
14557 #define MC_CMD_XPM_WRITE_SECTOR 0x106
14558 #undef  MC_CMD_0x106_PRIVILEGE_CTG
14559
14560 #define MC_CMD_0x106_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14561
14562 /* MC_CMD_XPM_WRITE_SECTOR_IN msgrequest */
14563 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMIN 12
14564 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMAX 44
14565 #define MC_CMD_XPM_WRITE_SECTOR_IN_LEN(num) (12+1*(num))
14566 /* If writing fails due to an uncorrectable error, try up to RETRIES following
14567  * sectors (or until no more space available). If 0, only one write attempt is
14568  * made. Note that uncorrectable errors are unlikely, thanks to XPM self-repair
14569  * mechanism.
14570  */
14571 #define MC_CMD_XPM_WRITE_SECTOR_IN_RETRIES_OFST 0
14572 #define MC_CMD_XPM_WRITE_SECTOR_IN_RETRIES_LEN 1
14573 #define MC_CMD_XPM_WRITE_SECTOR_IN_RESERVED_OFST 1
14574 #define MC_CMD_XPM_WRITE_SECTOR_IN_RESERVED_LEN 3
14575 /* Sector type */
14576 #define MC_CMD_XPM_WRITE_SECTOR_IN_TYPE_OFST 4
14577 #define MC_CMD_XPM_WRITE_SECTOR_IN_TYPE_LEN 4
14578 /*            Enum values, see field(s): */
14579 /*               MC_CMD_XPM_READ_SECTOR/MC_CMD_XPM_READ_SECTOR_OUT/TYPE */
14580 /* Sector size */
14581 #define MC_CMD_XPM_WRITE_SECTOR_IN_SIZE_OFST 8
14582 #define MC_CMD_XPM_WRITE_SECTOR_IN_SIZE_LEN 4
14583 /* Sector data */
14584 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_OFST 12
14585 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_LEN 1
14586 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MINNUM 0
14587 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MAXNUM 32
14588
14589 /* MC_CMD_XPM_WRITE_SECTOR_OUT msgresponse */
14590 #define MC_CMD_XPM_WRITE_SECTOR_OUT_LEN 4
14591 /* New sector index */
14592 #define MC_CMD_XPM_WRITE_SECTOR_OUT_INDEX_OFST 0
14593 #define MC_CMD_XPM_WRITE_SECTOR_OUT_INDEX_LEN 4
14594
14595
14596 /***********************************/
14597 /* MC_CMD_XPM_INVALIDATE_SECTOR
14598  * Invalidate XPM sector
14599  */
14600 #define MC_CMD_XPM_INVALIDATE_SECTOR 0x107
14601 #undef  MC_CMD_0x107_PRIVILEGE_CTG
14602
14603 #define MC_CMD_0x107_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14604
14605 /* MC_CMD_XPM_INVALIDATE_SECTOR_IN msgrequest */
14606 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_LEN 4
14607 /* Sector index */
14608 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_INDEX_OFST 0
14609 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_INDEX_LEN 4
14610
14611 /* MC_CMD_XPM_INVALIDATE_SECTOR_OUT msgresponse */
14612 #define MC_CMD_XPM_INVALIDATE_SECTOR_OUT_LEN 0
14613
14614
14615 /***********************************/
14616 /* MC_CMD_XPM_BLANK_CHECK
14617  * Blank-check XPM memory and report bad locations
14618  */
14619 #define MC_CMD_XPM_BLANK_CHECK 0x108
14620 #undef  MC_CMD_0x108_PRIVILEGE_CTG
14621
14622 #define MC_CMD_0x108_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14623
14624 /* MC_CMD_XPM_BLANK_CHECK_IN msgrequest */
14625 #define MC_CMD_XPM_BLANK_CHECK_IN_LEN 8
14626 /* Start address (byte) */
14627 #define MC_CMD_XPM_BLANK_CHECK_IN_ADDR_OFST 0
14628 #define MC_CMD_XPM_BLANK_CHECK_IN_ADDR_LEN 4
14629 /* Count (bytes) */
14630 #define MC_CMD_XPM_BLANK_CHECK_IN_COUNT_OFST 4
14631 #define MC_CMD_XPM_BLANK_CHECK_IN_COUNT_LEN 4
14632
14633 /* MC_CMD_XPM_BLANK_CHECK_OUT msgresponse */
14634 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMIN 4
14635 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMAX 252
14636 #define MC_CMD_XPM_BLANK_CHECK_OUT_LEN(num) (4+2*(num))
14637 /* Total number of bad (non-blank) locations */
14638 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_COUNT_OFST 0
14639 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_COUNT_LEN 4
14640 /* Addresses of bad locations (may be less than BAD_COUNT, if all cannot fit
14641  * into MCDI response)
14642  */
14643 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_OFST 4
14644 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_LEN 2
14645 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MINNUM 0
14646 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MAXNUM 124
14647
14648
14649 /***********************************/
14650 /* MC_CMD_XPM_REPAIR
14651  * Blank-check and repair XPM memory
14652  */
14653 #define MC_CMD_XPM_REPAIR 0x109
14654 #undef  MC_CMD_0x109_PRIVILEGE_CTG
14655
14656 #define MC_CMD_0x109_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14657
14658 /* MC_CMD_XPM_REPAIR_IN msgrequest */
14659 #define MC_CMD_XPM_REPAIR_IN_LEN 8
14660 /* Start address (byte) */
14661 #define MC_CMD_XPM_REPAIR_IN_ADDR_OFST 0
14662 #define MC_CMD_XPM_REPAIR_IN_ADDR_LEN 4
14663 /* Count (bytes) */
14664 #define MC_CMD_XPM_REPAIR_IN_COUNT_OFST 4
14665 #define MC_CMD_XPM_REPAIR_IN_COUNT_LEN 4
14666
14667 /* MC_CMD_XPM_REPAIR_OUT msgresponse */
14668 #define MC_CMD_XPM_REPAIR_OUT_LEN 0
14669
14670
14671 /***********************************/
14672 /* MC_CMD_XPM_DECODER_TEST
14673  * Test XPM memory address decoders for gross manufacturing defects. Can only
14674  * be performed on an unprogrammed part.
14675  */
14676 #define MC_CMD_XPM_DECODER_TEST 0x10a
14677 #undef  MC_CMD_0x10a_PRIVILEGE_CTG
14678
14679 #define MC_CMD_0x10a_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14680
14681 /* MC_CMD_XPM_DECODER_TEST_IN msgrequest */
14682 #define MC_CMD_XPM_DECODER_TEST_IN_LEN 0
14683
14684 /* MC_CMD_XPM_DECODER_TEST_OUT msgresponse */
14685 #define MC_CMD_XPM_DECODER_TEST_OUT_LEN 0
14686
14687
14688 /***********************************/
14689 /* MC_CMD_XPM_WRITE_TEST
14690  * XPM memory write test. Test XPM write logic for gross manufacturing defects
14691  * by writing to a dedicated test row. There are 16 locations in the test row
14692  * and the test can only be performed on locations that have not been
14693  * previously used (i.e. can be run at most 16 times). The test will pick the
14694  * first available location to use, or fail with ENOSPC if none left.
14695  */
14696 #define MC_CMD_XPM_WRITE_TEST 0x10b
14697 #undef  MC_CMD_0x10b_PRIVILEGE_CTG
14698
14699 #define MC_CMD_0x10b_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14700
14701 /* MC_CMD_XPM_WRITE_TEST_IN msgrequest */
14702 #define MC_CMD_XPM_WRITE_TEST_IN_LEN 0
14703
14704 /* MC_CMD_XPM_WRITE_TEST_OUT msgresponse */
14705 #define MC_CMD_XPM_WRITE_TEST_OUT_LEN 0
14706
14707
14708 /***********************************/
14709 /* MC_CMD_EXEC_SIGNED
14710  * Check the CMAC of the contents of IMEM and DMEM against the value supplied
14711  * and if correct begin execution from the start of IMEM. The caller supplies a
14712  * key ID, the length of IMEM and DMEM to validate and the expected CMAC. CMAC
14713  * computation runs from the start of IMEM, and from the start of DMEM + 16k,
14714  * to match flash booting. The command will respond with EINVAL if the CMAC
14715  * does match, otherwise it will respond with success before it jumps to IMEM.
14716  */
14717 #define MC_CMD_EXEC_SIGNED 0x10c
14718 #undef  MC_CMD_0x10c_PRIVILEGE_CTG
14719
14720 #define MC_CMD_0x10c_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14721
14722 /* MC_CMD_EXEC_SIGNED_IN msgrequest */
14723 #define MC_CMD_EXEC_SIGNED_IN_LEN 28
14724 /* the length of code to include in the CMAC */
14725 #define MC_CMD_EXEC_SIGNED_IN_CODELEN_OFST 0
14726 #define MC_CMD_EXEC_SIGNED_IN_CODELEN_LEN 4
14727 /* the length of date to include in the CMAC */
14728 #define MC_CMD_EXEC_SIGNED_IN_DATALEN_OFST 4
14729 #define MC_CMD_EXEC_SIGNED_IN_DATALEN_LEN 4
14730 /* the XPM sector containing the key to use */
14731 #define MC_CMD_EXEC_SIGNED_IN_KEYSECTOR_OFST 8
14732 #define MC_CMD_EXEC_SIGNED_IN_KEYSECTOR_LEN 4
14733 /* the expected CMAC value */
14734 #define MC_CMD_EXEC_SIGNED_IN_CMAC_OFST 12
14735 #define MC_CMD_EXEC_SIGNED_IN_CMAC_LEN 16
14736
14737 /* MC_CMD_EXEC_SIGNED_OUT msgresponse */
14738 #define MC_CMD_EXEC_SIGNED_OUT_LEN 0
14739
14740
14741 /***********************************/
14742 /* MC_CMD_PREPARE_SIGNED
14743  * Prepare to upload a signed image. This will scrub the specified length of
14744  * the data region, which must be at least as large as the DATALEN supplied to
14745  * MC_CMD_EXEC_SIGNED.
14746  */
14747 #define MC_CMD_PREPARE_SIGNED 0x10d
14748 #undef  MC_CMD_0x10d_PRIVILEGE_CTG
14749
14750 #define MC_CMD_0x10d_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14751
14752 /* MC_CMD_PREPARE_SIGNED_IN msgrequest */
14753 #define MC_CMD_PREPARE_SIGNED_IN_LEN 4
14754 /* the length of data area to clear */
14755 #define MC_CMD_PREPARE_SIGNED_IN_DATALEN_OFST 0
14756 #define MC_CMD_PREPARE_SIGNED_IN_DATALEN_LEN 4
14757
14758 /* MC_CMD_PREPARE_SIGNED_OUT msgresponse */
14759 #define MC_CMD_PREPARE_SIGNED_OUT_LEN 0
14760
14761
14762 /***********************************/
14763 /* MC_CMD_SET_SECURITY_RULE
14764  * Set blacklist and/or whitelist action for a particular match criteria.
14765  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
14766  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
14767  * been used in any released code and may change during development. This note
14768  * will be removed once it is regarded as stable.
14769  */
14770 #define MC_CMD_SET_SECURITY_RULE 0x10f
14771 #undef  MC_CMD_0x10f_PRIVILEGE_CTG
14772
14773 #define MC_CMD_0x10f_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14774
14775 /* MC_CMD_SET_SECURITY_RULE_IN msgrequest */
14776 #define MC_CMD_SET_SECURITY_RULE_IN_LEN 92
14777 /* fields to include in match criteria */
14778 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_FIELDS_OFST 0
14779 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_FIELDS_LEN 4
14780 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_IP_LBN 0
14781 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_IP_WIDTH 1
14782 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_IP_LBN 1
14783 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_IP_WIDTH 1
14784 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_MAC_LBN 2
14785 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_MAC_WIDTH 1
14786 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORT_LBN 3
14787 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORT_WIDTH 1
14788 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_MAC_LBN 4
14789 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_MAC_WIDTH 1
14790 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORT_LBN 5
14791 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORT_WIDTH 1
14792 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_ETHER_TYPE_LBN 6
14793 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_ETHER_TYPE_WIDTH 1
14794 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_INNER_VLAN_LBN 7
14795 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_INNER_VLAN_WIDTH 1
14796 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_OUTER_VLAN_LBN 8
14797 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_OUTER_VLAN_WIDTH 1
14798 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_IP_PROTO_LBN 9
14799 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_IP_PROTO_WIDTH 1
14800 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_PHYSICAL_PORT_LBN 10
14801 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_PHYSICAL_PORT_WIDTH 1
14802 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_RESERVED_LBN 11
14803 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_RESERVED_WIDTH 1
14804 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_SUBNET_ID_LBN 12
14805 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_SUBNET_ID_WIDTH 1
14806 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORTRANGE_ID_LBN 13
14807 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORTRANGE_ID_WIDTH 1
14808 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORTRANGE_ID_LBN 14
14809 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORTRANGE_ID_WIDTH 1
14810 /* remote MAC address to match (as bytes in network order) */
14811 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_MAC_OFST 4
14812 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_MAC_LEN 6
14813 /* remote port to match (as bytes in network order) */
14814 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORT_OFST 10
14815 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORT_LEN 2
14816 /* local MAC address to match (as bytes in network order) */
14817 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_MAC_OFST 12
14818 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_MAC_LEN 6
14819 /* local port to match (as bytes in network order) */
14820 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORT_OFST 18
14821 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORT_LEN 2
14822 /* Ethernet type to match (as bytes in network order) */
14823 #define MC_CMD_SET_SECURITY_RULE_IN_ETHER_TYPE_OFST 20
14824 #define MC_CMD_SET_SECURITY_RULE_IN_ETHER_TYPE_LEN 2
14825 /* Inner VLAN tag to match (as bytes in network order) */
14826 #define MC_CMD_SET_SECURITY_RULE_IN_INNER_VLAN_OFST 22
14827 #define MC_CMD_SET_SECURITY_RULE_IN_INNER_VLAN_LEN 2
14828 /* Outer VLAN tag to match (as bytes in network order) */
14829 #define MC_CMD_SET_SECURITY_RULE_IN_OUTER_VLAN_OFST 24
14830 #define MC_CMD_SET_SECURITY_RULE_IN_OUTER_VLAN_LEN 2
14831 /* IP protocol to match (in low byte; set high byte to 0) */
14832 #define MC_CMD_SET_SECURITY_RULE_IN_IP_PROTO_OFST 26
14833 #define MC_CMD_SET_SECURITY_RULE_IN_IP_PROTO_LEN 2
14834 /* Physical port to match (as little-endian 32-bit value) */
14835 #define MC_CMD_SET_SECURITY_RULE_IN_PHYSICAL_PORT_OFST 28
14836 #define MC_CMD_SET_SECURITY_RULE_IN_PHYSICAL_PORT_LEN 4
14837 /* Reserved; set to 0 */
14838 #define MC_CMD_SET_SECURITY_RULE_IN_RESERVED_OFST 32
14839 #define MC_CMD_SET_SECURITY_RULE_IN_RESERVED_LEN 4
14840 /* remote IP address to match (as bytes in network order; set last 12 bytes to
14841  * 0 for IPv4 address)
14842  */
14843 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_IP_OFST 36
14844 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_IP_LEN 16
14845 /* local IP address to match (as bytes in network order; set last 12 bytes to 0
14846  * for IPv4 address)
14847  */
14848 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_IP_OFST 52
14849 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_IP_LEN 16
14850 /* remote subnet ID to match (as little-endian 32-bit value); note that remote
14851  * subnets are matched by mapping the remote IP address to a "subnet ID" via a
14852  * data structure which must already have been configured using
14853  * MC_CMD_SUBNET_MAP_SET_NODE appropriately
14854  */
14855 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_SUBNET_ID_OFST 68
14856 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_SUBNET_ID_LEN 4
14857 /* remote portrange ID to match (as little-endian 32-bit value); note that
14858  * remote port ranges are matched by mapping the remote port to a "portrange
14859  * ID" via a data structure which must already have been configured using
14860  * MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE
14861  */
14862 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORTRANGE_ID_OFST 72
14863 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORTRANGE_ID_LEN 4
14864 /* local portrange ID to match (as little-endian 32-bit value); note that local
14865  * port ranges are matched by mapping the local port to a "portrange ID" via a
14866  * data structure which must already have been configured using
14867  * MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE
14868  */
14869 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORTRANGE_ID_OFST 76
14870 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORTRANGE_ID_LEN 4
14871 /* set the action for transmitted packets matching this rule */
14872 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_OFST 80
14873 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_LEN 4
14874 /* enum: make no decision */
14875 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_NONE  0x0
14876 /* enum: decide to accept the packet */
14877 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_WHITELIST  0x1
14878 /* enum: decide to drop the packet */
14879 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_BLACKLIST  0x2
14880 /* enum: inform the TSA controller about some sample of packets matching this
14881  * rule (via MC_CMD_TSA_INFO_IN_PKT_SAMPLE messages); may be bitwise-ORed with
14882  * either the WHITELIST or BLACKLIST action
14883  */
14884 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_SAMPLE  0x4
14885 /* enum: do not change the current TX action */
14886 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_UNCHANGED  0xffffffff
14887 /* set the action for received packets matching this rule */
14888 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_OFST 84
14889 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_LEN 4
14890 /* enum: make no decision */
14891 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_NONE  0x0
14892 /* enum: decide to accept the packet */
14893 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_WHITELIST  0x1
14894 /* enum: decide to drop the packet */
14895 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_BLACKLIST  0x2
14896 /* enum: inform the TSA controller about some sample of packets matching this
14897  * rule (via MC_CMD_TSA_INFO_IN_PKT_SAMPLE messages); may be bitwise-ORed with
14898  * either the WHITELIST or BLACKLIST action
14899  */
14900 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_SAMPLE  0x4
14901 /* enum: do not change the current RX action */
14902 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_UNCHANGED  0xffffffff
14903 /* counter ID to associate with this rule; IDs are allocated using
14904  * MC_CMD_SECURITY_RULE_COUNTER_ALLOC
14905  */
14906 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_OFST 88
14907 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_LEN 4
14908 /* enum: special value for the null counter ID */
14909 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_NONE  0x0
14910 /* enum: special value to tell the MC to allocate an available counter */
14911 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_SW_AUTO  0xeeeeeeee
14912 /* enum: special value to request use of hardware counter (Medford2 only) */
14913 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_HW  0xffffffff
14914
14915 /* MC_CMD_SET_SECURITY_RULE_OUT msgresponse */
14916 #define MC_CMD_SET_SECURITY_RULE_OUT_LEN 32
14917 /* new reference count for uses of counter ID */
14918 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_REFCNT_OFST 0
14919 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_REFCNT_LEN 4
14920 /* constructed match bits for this rule (as a tracing aid only) */
14921 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_MATCH_BITS_OFST 4
14922 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_MATCH_BITS_LEN 12
14923 /* constructed discriminator bits for this rule (as a tracing aid only) */
14924 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_DISCRIMINATOR_OFST 16
14925 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_DISCRIMINATOR_LEN 4
14926 /* base location for probes for this rule (as a tracing aid only) */
14927 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_BASE_OFST 20
14928 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_BASE_LEN 4
14929 /* step for probes for this rule (as a tracing aid only) */
14930 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_STEP_OFST 24
14931 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_STEP_LEN 4
14932 /* ID for reading back the counter */
14933 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_ID_OFST 28
14934 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_ID_LEN 4
14935
14936
14937 /***********************************/
14938 /* MC_CMD_RESET_SECURITY_RULES
14939  * Reset all blacklist and whitelist actions for a particular physical port, or
14940  * all ports. (Medford-only; for use by SolarSecure apps, not directly by
14941  * drivers. See SF-114946-SW.) NOTE - this message definition is provisional.
14942  * It has not yet been used in any released code and may change during
14943  * development. This note will be removed once it is regarded as stable.
14944  */
14945 #define MC_CMD_RESET_SECURITY_RULES 0x110
14946 #undef  MC_CMD_0x110_PRIVILEGE_CTG
14947
14948 #define MC_CMD_0x110_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14949
14950 /* MC_CMD_RESET_SECURITY_RULES_IN msgrequest */
14951 #define MC_CMD_RESET_SECURITY_RULES_IN_LEN 4
14952 /* index of physical port to reset (or ALL_PHYSICAL_PORTS to reset all) */
14953 #define MC_CMD_RESET_SECURITY_RULES_IN_PHYSICAL_PORT_OFST 0
14954 #define MC_CMD_RESET_SECURITY_RULES_IN_PHYSICAL_PORT_LEN 4
14955 /* enum: special value to reset all physical ports */
14956 #define MC_CMD_RESET_SECURITY_RULES_IN_ALL_PHYSICAL_PORTS  0xffffffff
14957
14958 /* MC_CMD_RESET_SECURITY_RULES_OUT msgresponse */
14959 #define MC_CMD_RESET_SECURITY_RULES_OUT_LEN 0
14960
14961
14962 /***********************************/
14963 /* MC_CMD_GET_SECURITY_RULESET_VERSION
14964  * Return a large hash value representing a "version" of the complete set of
14965  * currently active blacklist / whitelist rules and associated data structures.
14966  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
14967  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
14968  * been used in any released code and may change during development. This note
14969  * will be removed once it is regarded as stable.
14970  */
14971 #define MC_CMD_GET_SECURITY_RULESET_VERSION 0x111
14972 #undef  MC_CMD_0x111_PRIVILEGE_CTG
14973
14974 #define MC_CMD_0x111_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14975
14976 /* MC_CMD_GET_SECURITY_RULESET_VERSION_IN msgrequest */
14977 #define MC_CMD_GET_SECURITY_RULESET_VERSION_IN_LEN 0
14978
14979 /* MC_CMD_GET_SECURITY_RULESET_VERSION_OUT msgresponse */
14980 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMIN 1
14981 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMAX 252
14982 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LEN(num) (0+1*(num))
14983 /* Opaque hash value; length may vary depending on the hash scheme used */
14984 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_OFST 0
14985 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_LEN 1
14986 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MINNUM 1
14987 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MAXNUM 252
14988
14989
14990 /***********************************/
14991 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC
14992  * Allocate counters for use with blacklist / whitelist rules. (Medford-only;
14993  * for use by SolarSecure apps, not directly by drivers. See SF-114946-SW.)
14994  * NOTE - this message definition is provisional. It has not yet been used in
14995  * any released code and may change during development. This note will be
14996  * removed once it is regarded as stable.
14997  */
14998 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC 0x112
14999 #undef  MC_CMD_0x112_PRIVILEGE_CTG
15000
15001 #define MC_CMD_0x112_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15002
15003 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN msgrequest */
15004 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_LEN 4
15005 /* the number of new counter IDs to request */
15006 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_NUM_COUNTERS_OFST 0
15007 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_NUM_COUNTERS_LEN 4
15008
15009 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT msgresponse */
15010 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMIN 4
15011 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMAX 252
15012 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LEN(num) (4+4*(num))
15013 /* the number of new counter IDs allocated (may be less than the number
15014  * requested if resources are unavailable)
15015  */
15016 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_NUM_COUNTERS_OFST 0
15017 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_NUM_COUNTERS_LEN 4
15018 /* new counter ID(s) */
15019 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_OFST 4
15020 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_LEN 4
15021 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MINNUM 0
15022 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MAXNUM 62
15023
15024
15025 /***********************************/
15026 /* MC_CMD_SECURITY_RULE_COUNTER_FREE
15027  * Allocate counters for use with blacklist / whitelist rules. (Medford-only;
15028  * for use by SolarSecure apps, not directly by drivers. See SF-114946-SW.)
15029  * NOTE - this message definition is provisional. It has not yet been used in
15030  * any released code and may change during development. This note will be
15031  * removed once it is regarded as stable.
15032  */
15033 #define MC_CMD_SECURITY_RULE_COUNTER_FREE 0x113
15034 #undef  MC_CMD_0x113_PRIVILEGE_CTG
15035
15036 #define MC_CMD_0x113_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15037
15038 /* MC_CMD_SECURITY_RULE_COUNTER_FREE_IN msgrequest */
15039 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMIN 4
15040 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMAX 252
15041 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LEN(num) (4+4*(num))
15042 /* the number of counter IDs to free */
15043 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_NUM_COUNTERS_OFST 0
15044 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_NUM_COUNTERS_LEN 4
15045 /* the counter ID(s) to free */
15046 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_OFST 4
15047 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_LEN 4
15048 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MINNUM 0
15049 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MAXNUM 62
15050
15051 /* MC_CMD_SECURITY_RULE_COUNTER_FREE_OUT msgresponse */
15052 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_OUT_LEN 0
15053
15054
15055 /***********************************/
15056 /* MC_CMD_SUBNET_MAP_SET_NODE
15057  * Atomically update a trie node in the map of subnets to subnet IDs. The
15058  * constants in the descriptions of the fields of this message may be retrieved
15059  * by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO. (Medford-
15060  * only; for use by SolarSecure apps, not directly by drivers. See
15061  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
15062  * been used in any released code and may change during development. This note
15063  * will be removed once it is regarded as stable.
15064  */
15065 #define MC_CMD_SUBNET_MAP_SET_NODE 0x114
15066 #undef  MC_CMD_0x114_PRIVILEGE_CTG
15067
15068 #define MC_CMD_0x114_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15069
15070 /* MC_CMD_SUBNET_MAP_SET_NODE_IN msgrequest */
15071 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMIN 6
15072 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMAX 252
15073 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LEN(num) (4+2*(num))
15074 /* node to update in the range 0 .. SUBNET_MAP_NUM_NODES-1 */
15075 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_NODE_ID_OFST 0
15076 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_NODE_ID_LEN 4
15077 /* SUBNET_MAP_NUM_ENTRIES_PER_NODE new entries; each entry is either a pointer
15078  * to the next node, expressed as an offset in the trie memory (i.e. node ID
15079  * multiplied by SUBNET_MAP_NUM_ENTRIES_PER_NODE), or a leaf value in the range
15080  * SUBNET_ID_MIN .. SUBNET_ID_MAX
15081  */
15082 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_OFST 4
15083 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_LEN 2
15084 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MINNUM 1
15085 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MAXNUM 124
15086
15087 /* MC_CMD_SUBNET_MAP_SET_NODE_OUT msgresponse */
15088 #define MC_CMD_SUBNET_MAP_SET_NODE_OUT_LEN 0
15089
15090 /* PORTRANGE_TREE_ENTRY structuredef */
15091 #define PORTRANGE_TREE_ENTRY_LEN 4
15092 /* key for branch nodes (<= key takes left branch, > key takes right branch),
15093  * or magic value for leaf nodes
15094  */
15095 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_OFST 0
15096 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_LEN 2
15097 #define PORTRANGE_TREE_ENTRY_LEAF_NODE_KEY  0xffff /* enum */
15098 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_LBN 0
15099 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_WIDTH 16
15100 /* final portrange ID for leaf nodes (don't care for branch nodes) */
15101 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_OFST 2
15102 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_LEN 2
15103 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_LBN 16
15104 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_WIDTH 16
15105
15106
15107 /***********************************/
15108 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE
15109  * Atomically update the entire tree mapping remote port ranges to portrange
15110  * IDs. The constants in the descriptions of the fields of this message may be
15111  * retrieved by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO.
15112  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
15113  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
15114  * been used in any released code and may change during development. This note
15115  * will be removed once it is regarded as stable.
15116  */
15117 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE 0x115
15118 #undef  MC_CMD_0x115_PRIVILEGE_CTG
15119
15120 #define MC_CMD_0x115_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15121
15122 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN msgrequest */
15123 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMIN 4
15124 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMAX 252
15125 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LEN(num) (0+4*(num))
15126 /* PORTRANGE_TREE_NUM_ENTRIES new entries, each laid out as a
15127  * PORTRANGE_TREE_ENTRY
15128  */
15129 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_OFST 0
15130 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_LEN 4
15131 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MINNUM 1
15132 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM 63
15133
15134 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_OUT msgresponse */
15135 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_OUT_LEN 0
15136
15137
15138 /***********************************/
15139 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE
15140  * Atomically update the entire tree mapping remote port ranges to portrange
15141  * IDs. The constants in the descriptions of the fields of this message may be
15142  * retrieved by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO.
15143  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
15144  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
15145  * been used in any released code and may change during development. This note
15146  * will be removed once it is regarded as stable.
15147  */
15148 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE 0x116
15149 #undef  MC_CMD_0x116_PRIVILEGE_CTG
15150
15151 #define MC_CMD_0x116_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15152
15153 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN msgrequest */
15154 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMIN 4
15155 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMAX 252
15156 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LEN(num) (0+4*(num))
15157 /* PORTRANGE_TREE_NUM_ENTRIES new entries, each laid out as a
15158  * PORTRANGE_TREE_ENTRY
15159  */
15160 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_OFST 0
15161 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_LEN 4
15162 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MINNUM 1
15163 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM 63
15164
15165 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_OUT msgresponse */
15166 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_OUT_LEN 0
15167
15168 /* TUNNEL_ENCAP_UDP_PORT_ENTRY structuredef */
15169 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_LEN 4
15170 /* UDP port (the standard ports are named below but any port may be used) */
15171 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_OFST 0
15172 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_LEN 2
15173 /* enum: the IANA allocated UDP port for VXLAN */
15174 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_IANA_VXLAN_UDP_PORT  0x12b5
15175 /* enum: the IANA allocated UDP port for Geneve */
15176 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_IANA_GENEVE_UDP_PORT  0x17c1
15177 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_LBN 0
15178 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_WIDTH 16
15179 /* tunnel encapsulation protocol (only those named below are supported) */
15180 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_OFST 2
15181 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_LEN 2
15182 /* enum: This port will be used for VXLAN on both IPv4 and IPv6 */
15183 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_VXLAN  0x0
15184 /* enum: This port will be used for Geneve on both IPv4 and IPv6 */
15185 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_GENEVE  0x1
15186 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_LBN 16
15187 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_WIDTH 16
15188
15189
15190 /***********************************/
15191 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS
15192  * Configure UDP ports for tunnel encapsulation hardware acceleration. The
15193  * parser-dispatcher will attempt to parse traffic on these ports as tunnel
15194  * encapsulation PDUs and filter them using the tunnel encapsulation filter
15195  * chain rather than the standard filter chain. Note that this command can
15196  * cause all functions to see a reset. (Available on Medford only.)
15197  */
15198 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS 0x117
15199 #undef  MC_CMD_0x117_PRIVILEGE_CTG
15200
15201 #define MC_CMD_0x117_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15202
15203 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN msgrequest */
15204 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMIN 4
15205 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMAX 68
15206 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LEN(num) (4+4*(num))
15207 /* Flags */
15208 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_FLAGS_OFST 0
15209 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_FLAGS_LEN 2
15210 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_UNLOADING_LBN 0
15211 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_UNLOADING_WIDTH 1
15212 /* The number of entries in the ENTRIES array */
15213 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_NUM_ENTRIES_OFST 2
15214 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_NUM_ENTRIES_LEN 2
15215 /* Entries defining the UDP port to protocol mapping, each laid out as a
15216  * TUNNEL_ENCAP_UDP_PORT_ENTRY
15217  */
15218 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_OFST 4
15219 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_LEN 4
15220 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MINNUM 0
15221 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MAXNUM 16
15222
15223 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT msgresponse */
15224 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_LEN 2
15225 /* Flags */
15226 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_FLAGS_OFST 0
15227 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_FLAGS_LEN 2
15228 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_RESETTING_LBN 0
15229 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_RESETTING_WIDTH 1
15230
15231
15232 /***********************************/
15233 /* MC_CMD_RX_BALANCING
15234  * Configure a port upconverter to distribute the packets on both RX engines.
15235  * Packets are distributed based on a table with the destination vFIFO. The
15236  * index of the table is a hash of source and destination of IPV4 and VLAN
15237  * priority.
15238  */
15239 #define MC_CMD_RX_BALANCING 0x118
15240 #undef  MC_CMD_0x118_PRIVILEGE_CTG
15241
15242 #define MC_CMD_0x118_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15243
15244 /* MC_CMD_RX_BALANCING_IN msgrequest */
15245 #define MC_CMD_RX_BALANCING_IN_LEN 16
15246 /* The RX port whose upconverter table will be modified */
15247 #define MC_CMD_RX_BALANCING_IN_PORT_OFST 0
15248 #define MC_CMD_RX_BALANCING_IN_PORT_LEN 4
15249 /* The VLAN priority associated to the table index and vFIFO */
15250 #define MC_CMD_RX_BALANCING_IN_PRIORITY_OFST 4
15251 #define MC_CMD_RX_BALANCING_IN_PRIORITY_LEN 4
15252 /* The resulting bit of SRC^DST for indexing the table */
15253 #define MC_CMD_RX_BALANCING_IN_SRC_DST_OFST 8
15254 #define MC_CMD_RX_BALANCING_IN_SRC_DST_LEN 4
15255 /* The RX engine to which the vFIFO in the table entry will point to */
15256 #define MC_CMD_RX_BALANCING_IN_ENG_OFST 12
15257 #define MC_CMD_RX_BALANCING_IN_ENG_LEN 4
15258
15259 /* MC_CMD_RX_BALANCING_OUT msgresponse */
15260 #define MC_CMD_RX_BALANCING_OUT_LEN 0
15261
15262
15263 /***********************************/
15264 /* MC_CMD_TSA_BIND
15265  * TSAN - TSAC binding communication protocol. Refer to SF-115479-TC for more
15266  * info in respect to the binding protocol. This MCDI command is only available
15267  * over a TLS secure connection between the TSAN and TSAC, and is not available
15268  * to host software. Note- The messages definitions that do comprise this MCDI
15269  * command deemed as provisional. This MCDI command has not yet been used in
15270  * any released code and may change during development. This note will be
15271  * removed once it is regarded as stable.
15272  */
15273 #define MC_CMD_TSA_BIND 0x119
15274 #undef  MC_CMD_0x119_PRIVILEGE_CTG
15275
15276 #define MC_CMD_0x119_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15277
15278 /* MC_CMD_TSA_BIND_IN msgrequest: Protocol operation code */
15279 #define MC_CMD_TSA_BIND_IN_LEN 4
15280 #define MC_CMD_TSA_BIND_IN_OP_OFST 0
15281 #define MC_CMD_TSA_BIND_IN_OP_LEN 4
15282 /* enum: Retrieve the TSAN ID from a TSAN. TSAN ID is a unique identifier for
15283  * the network adapter. More specifically, TSAN ID equals the MAC address of
15284  * the network adapter. TSAN ID is used as part of the TSAN authentication
15285  * protocol. Refer to SF-114946-SW for more information.
15286  */
15287 #define MC_CMD_TSA_BIND_OP_GET_ID 0x1
15288 /* enum: Get a binding ticket from the TSAN. The binding ticket is used as part
15289  * of the binding procedure to authorize the binding of an adapter to a TSAID.
15290  * Refer to SF-114946-SW for more information.
15291  */
15292 #define MC_CMD_TSA_BIND_OP_GET_TICKET 0x2
15293 /* enum: Opcode associated with the propagation of a private key that TSAN uses
15294  * as part of post-binding authentication procedure. More specifically, TSAN
15295  * uses this key for a signing operation. TSAC uses the counterpart public key
15296  * to verify the signature. Note - The post-binding authentication occurs when
15297  * the TSAN-TSAC connection terminates and TSAN tries to reconnect. Refer to
15298  * SF-114946-SW for more information.
15299  */
15300 #define MC_CMD_TSA_BIND_OP_SET_KEY 0x3
15301 /* enum: Request an unbinding operation. Note- TSAN clears the binding ticket
15302  * from the Nvram section. Deprecated. Use MC_CMD_TSA_BIND_OP_UNBIND_EXT opcode
15303  * as indicated below.
15304  */
15305 #define MC_CMD_TSA_BIND_OP_UNBIND 0x4
15306 /* enum: Opcode associated with the propagation of the unbinding ticket data
15307  * blob. The latest SF-115479-TC spec requires a more secure unbinding
15308  * procedure based on unbinding ticket. Note- The previous unbind operation
15309  * based on MC_CMD_TSA_BIND_OP_UNBIND remains in place but now deprecated.
15310  */
15311 #define MC_CMD_TSA_BIND_OP_UNBIND_EXT 0x5
15312 /* enum: Opcode associated with the propagation of the unbinding secret token.
15313  * TSAN persists the unbinding secret token. Refer to SF-115479-TC for more
15314  * information.
15315  */
15316 #define MC_CMD_TSA_BIND_OP_SET_UNBINDTOKEN 0x6
15317 /* enum: Request a decommissioning operation. This is to force unbinding the
15318  * adapter. Note- This type of operation comes handy when keys other attributes
15319  * get corrupted at the database level on the controller side and not able to
15320  * unbind the adapter as part of a normal unbind procedure. Note- Refer to
15321  * SF-115479-TC for more information.
15322  */
15323 #define MC_CMD_TSA_BIND_OP_DECOMMISSION 0x7
15324 /* enum: Request a certificate. */
15325 #define MC_CMD_TSA_BIND_OP_GET_CERTIFICATE 0x8
15326
15327 /* MC_CMD_TSA_BIND_IN_GET_ID msgrequest */
15328 #define MC_CMD_TSA_BIND_IN_GET_ID_LEN 20
15329 /* The operation requested. */
15330 #define MC_CMD_TSA_BIND_IN_GET_ID_OP_OFST 0
15331 #define MC_CMD_TSA_BIND_IN_GET_ID_OP_LEN 4
15332 /* Cryptographic nonce that TSAC generates and sends to TSAN. TSAC generates
15333  * the nonce every time as part of the TSAN post-binding authentication
15334  * procedure when the TSAN-TSAC connection terminates and TSAN does need to re-
15335  * connect to the TSAC. Refer to SF-114946-SW for more information.
15336  */
15337 #define MC_CMD_TSA_BIND_IN_GET_ID_NONCE_OFST 4
15338 #define MC_CMD_TSA_BIND_IN_GET_ID_NONCE_LEN 16
15339
15340 /* MC_CMD_TSA_BIND_IN_GET_TICKET msgrequest */
15341 #define MC_CMD_TSA_BIND_IN_GET_TICKET_LEN 4
15342 /* The operation requested. */
15343 #define MC_CMD_TSA_BIND_IN_GET_TICKET_OP_OFST 0
15344 #define MC_CMD_TSA_BIND_IN_GET_TICKET_OP_LEN 4
15345
15346 /* MC_CMD_TSA_BIND_IN_SET_KEY msgrequest */
15347 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMIN 5
15348 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMAX 252
15349 #define MC_CMD_TSA_BIND_IN_SET_KEY_LEN(num) (4+1*(num))
15350 /* The operation requested. */
15351 #define MC_CMD_TSA_BIND_IN_SET_KEY_OP_OFST 0
15352 #define MC_CMD_TSA_BIND_IN_SET_KEY_OP_LEN 4
15353 /* This data blob contains the private key generated by the TSAC. TSAN uses
15354  * this key for a signing operation. Note- This private key is used in
15355  * conjunction with the post-binding TSAN authentication procedure that occurs
15356  * when the TSAN-TSAC connection terminates and TSAN tries to reconnect. Refer
15357  * to SF-114946-SW for more information.
15358  */
15359 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_OFST 4
15360 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_LEN 1
15361 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MINNUM 1
15362 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MAXNUM 248
15363
15364 /* MC_CMD_TSA_BIND_IN_UNBIND msgrequest: Asks for the un-binding procedure
15365  * Deprecated. Use MC_CMD_TSA_BIND_IN_UNBIND_EXT msgrequest as indicated below.
15366  */
15367 #define MC_CMD_TSA_BIND_IN_UNBIND_LEN 10
15368 /* The operation requested. */
15369 #define MC_CMD_TSA_BIND_IN_UNBIND_OP_OFST 0
15370 #define MC_CMD_TSA_BIND_IN_UNBIND_OP_LEN 4
15371 /* TSAN unique identifier for the network adapter */
15372 #define MC_CMD_TSA_BIND_IN_UNBIND_TSANID_OFST 4
15373 #define MC_CMD_TSA_BIND_IN_UNBIND_TSANID_LEN 6
15374
15375 /* MC_CMD_TSA_BIND_IN_UNBIND_EXT msgrequest: Asks for the un-binding procedure
15376  */
15377 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMIN 93
15378 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMAX 252
15379 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LEN(num) (92+1*(num))
15380 /* The operation requested. */
15381 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_OP_OFST 0
15382 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_OP_LEN 4
15383 /* TSAN unique identifier for the network adapter */
15384 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_OFST 4
15385 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_LEN 6
15386 /* Align the arguments to 32 bits */
15387 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_RSVD_OFST 10
15388 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_RSVD_LEN 2
15389 /* This attribute identifies the TSA infrastructure domain. The length of the
15390  * TSAID attribute is limited to 64 bytes. This is how TSA SDK defines the max
15391  * length. Note- The TSAID is the Organizational Unit Name filed as part of the
15392  * root and server certificates.
15393  */
15394 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_OFST 12
15395 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_LEN 1
15396 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_NUM 64
15397 /* Unbinding secret token. The adapter validates this unbinding token by
15398  * comparing it against the one stored on the adapter as part of the
15399  * MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest. Refer to SF-115479-TC for
15400  * more information.
15401  */
15402 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_UNBINDTOKEN_OFST 76
15403 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_UNBINDTOKEN_LEN 16
15404 /* This is the signature of the above mentioned fields- TSANID, TSAID and
15405  * UNBINDTOKEN. As per current requirements, the SIG opaque data blob contains
15406  * ECDSA ECC-384 based signature. The ECC curve is secp384r1. The signature is
15407  * also ASN-1 encoded. Note- The signature is verified based on the public key
15408  * stored into the root certificate that is provisioned on the adapter side.
15409  * This key is known as the PUKtsaid. Refer to SF-115479-TC for more
15410  * information.
15411  */
15412 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_OFST 92
15413 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_LEN 1
15414 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MINNUM 1
15415 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MAXNUM 160
15416
15417 /* MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest */
15418 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_LEN 20
15419 /* The operation requested. */
15420 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_OP_OFST 0
15421 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_OP_LEN 4
15422 /* Unbinding secret token. TSAN persists the unbinding secret token. Refer to
15423  * SF-115479-TC for more information.
15424  */
15425 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_UNBINDTOKEN_OFST 4
15426 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_UNBINDTOKEN_LEN 16
15427 /* enum: There are situations when the binding process does not complete
15428  * successfully due to key, other attributes corruption at the database level
15429  * (Controller). Adapter can't connect to the controller anymore. To recover,
15430  * make usage of the decommission command that forces the adapter into
15431  * unbinding state.
15432  */
15433 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_ADAPTER_BINDING_FAILURE 0x1
15434
15435 /* MC_CMD_TSA_BIND_IN_DECOMMISSION msgrequest: Asks for the decommissioning
15436  * procedure
15437  */
15438 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMIN 109
15439 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMAX 252
15440 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LEN(num) (108+1*(num))
15441 /* This is the signature of the above mentioned fields- TSAID, USER and REASON.
15442  * As per current requirements, the SIG opaque data blob contains ECDSA ECC-384
15443  * based signature. The ECC curve is secp384r1. The signature is also ASN-1
15444  * encoded . Note- The signature is verified based on the public key stored
15445  * into the root certificate that is provisioned on the adapter side. This key
15446  * is known as the PUKtsaid. Refer to SF-115479-TC for more information.
15447  */
15448 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_OFST 108
15449 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_LEN 1
15450 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MINNUM 1
15451 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MAXNUM 144
15452 /* The operation requested. */
15453 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_OP_OFST 0
15454 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_OP_LEN 4
15455 /* This attribute identifies the TSA infrastructure domain. The length of the
15456  * TSAID attribute is limited to 64 bytes. This is how TSA SDK defines the max
15457  * length. Note- The TSAID is the Organizational Unit Name filed as part of the
15458  * root and server certificates.
15459  */
15460 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_OFST 4
15461 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_LEN 1
15462 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_NUM 64
15463 /* User ID that comes, as an example, from the Controller. Note- The 33 byte
15464  * length of this attribute is max length of the linux user name plus null
15465  * character.
15466  */
15467 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_OFST 68
15468 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_LEN 1
15469 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_NUM 33
15470 /* Align the arguments to 32 bits */
15471 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_RSVD_OFST 101
15472 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_RSVD_LEN 3
15473 /* Reason of why decommissioning happens Note- The list of reasons, defined as
15474  * part of the enumeration below, can be extended.
15475  */
15476 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_REASON_OFST 104
15477 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_REASON_LEN 4
15478
15479 /* MC_CMD_TSA_BIND_IN_GET_CERTIFICATE msgrequest: Request a certificate. */
15480 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_LEN 8
15481 /* The operation requested, must be MC_CMD_TSA_BIND_OP_GET_CERTIFICATE. */
15482 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_OP_OFST 0
15483 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_OP_LEN 4
15484 /* Type of the certificate to be retrieved. */
15485 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_TYPE_OFST 4
15486 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_TYPE_LEN 4
15487 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_UNUSED  0x0 /* enum */
15488 /* enum: Adapter Authentication Certificate (AAC). The AAC is used by the
15489  * controller to verify the authenticity of the adapter.
15490  */
15491 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_AAC  0x1
15492 /* enum: Adapter Authentication Signing Certificate (AASC). The AASC is used by
15493  * the controller to verify the validity of AAC.
15494  */
15495 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_AASC  0x2
15496
15497 /* MC_CMD_TSA_BIND_OUT_GET_ID msgresponse */
15498 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMIN 15
15499 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMAX 252
15500 #define MC_CMD_TSA_BIND_OUT_GET_ID_LEN(num) (14+1*(num))
15501 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_ID that is sent back to
15502  * the caller.
15503  */
15504 #define MC_CMD_TSA_BIND_OUT_GET_ID_OP_OFST 0
15505 #define MC_CMD_TSA_BIND_OUT_GET_ID_OP_LEN 4
15506 /* Rules engine type. Note- The rules engine type allows TSAC to further
15507  * identify the connected endpoint (e.g. TSAN, NIC Emulator) type and take the
15508  * proper action accordingly. As an example, TSAC uses the rules engine type to
15509  * select the SF key that differs in the case of TSAN vs. NIC Emulator.
15510  */
15511 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_OFST 4
15512 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_LEN 4
15513 /* enum: Hardware rules engine. */
15514 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_TSAN 0x1
15515 /* enum: Nic emulator rules engine. */
15516 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_NEMU 0x2
15517 /* enum: SSFE. */
15518 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_SSFE 0x3
15519 /* TSAN unique identifier for the network adapter */
15520 #define MC_CMD_TSA_BIND_OUT_GET_ID_TSANID_OFST 8
15521 #define MC_CMD_TSA_BIND_OUT_GET_ID_TSANID_LEN 6
15522 /* The signature data blob. The signature is computed against the message
15523  * formed by TSAN ID concatenated with the NONCE value. Refer to SF-115479-TC
15524  * for more information also in respect to the private keys that are used to
15525  * sign the message based on TSAN pre/post-binding authentication procedure.
15526  */
15527 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_OFST 14
15528 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_LEN 1
15529 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MINNUM 1
15530 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MAXNUM 238
15531
15532 /* MC_CMD_TSA_BIND_OUT_GET_TICKET msgresponse */
15533 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMIN 5
15534 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMAX 252
15535 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LEN(num) (4+1*(num))
15536 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_TICKET that is sent back
15537  * to the caller.
15538  */
15539 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_OP_OFST 0
15540 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_OP_LEN 4
15541 /* The ticket represents the data blob construct that TSAN sends to TSAC as
15542  * part of the binding protocol. From the TSAN perspective the ticket is an
15543  * opaque construct. For more info refer to SF-115479-TC.
15544  */
15545 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_OFST 4
15546 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_LEN 1
15547 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MINNUM 1
15548 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MAXNUM 248
15549
15550 /* MC_CMD_TSA_BIND_OUT_SET_KEY msgresponse */
15551 #define MC_CMD_TSA_BIND_OUT_SET_KEY_LEN 4
15552 /* The protocol operation code MC_CMD_TSA_BIND_OP_SET_KEY that is sent back to
15553  * the caller.
15554  */
15555 #define MC_CMD_TSA_BIND_OUT_SET_KEY_OP_OFST 0
15556 #define MC_CMD_TSA_BIND_OUT_SET_KEY_OP_LEN 4
15557
15558 /* MC_CMD_TSA_BIND_OUT_UNBIND msgresponse: Response to insecure unbind request.
15559  */
15560 #define MC_CMD_TSA_BIND_OUT_UNBIND_LEN 8
15561 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
15562 #define MC_CMD_TSA_BIND_OUT_UNBIND_RESULT_OFST 0
15563 #define MC_CMD_TSA_BIND_OUT_UNBIND_RESULT_LEN 4
15564 /* Extra status information */
15565 #define MC_CMD_TSA_BIND_OUT_UNBIND_INFO_OFST 4
15566 #define MC_CMD_TSA_BIND_OUT_UNBIND_INFO_LEN 4
15567 /* enum: Unbind successful. */
15568 #define MC_CMD_TSA_BIND_OUT_UNBIND_OK_UNBOUND  0x0
15569 /* enum: TSANID mismatch */
15570 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_BAD_TSANID  0x1
15571 /* enum: Unable to remove the binding ticket from persistent storage. */
15572 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_REMOVE_TICKET  0x2
15573 /* enum: TSAN is not bound to a binding ticket. */
15574 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_NOT_BOUND  0x3
15575
15576 /* MC_CMD_TSA_BIND_OUT_UNBIND_EXT msgresponse: Response to secure unbind
15577  * request. (Note! This has same fields as insecure unbind response but is a
15578  * response to a different command.)
15579  */
15580 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_LEN 8
15581 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
15582 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_RESULT_OFST 0
15583 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_RESULT_LEN 4
15584 /* Extra status information */
15585 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_INFO_OFST 4
15586 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_INFO_LEN 4
15587 /* enum: Unbind successful. */
15588 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_OK_UNBOUND  0x0
15589 /* enum: TSANID mismatch */
15590 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_TSANID  0x1
15591 /* enum: Unable to remove the binding ticket from persistent storage. */
15592 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_REMOVE_TICKET  0x2
15593 /* enum: TSAN is not bound to a binding ticket. */
15594 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_NOT_BOUND  0x3
15595 /* enum: Invalid unbind token */
15596 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_TOKEN  0x4
15597 /* enum: Invalid signature */
15598 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_SIGNATURE  0x5
15599
15600 /* MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN msgresponse */
15601 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_LEN 4
15602 /* The protocol operation code MC_CMD_TSA_BIND_OP_SET_UNBINDTOKEN that is sent
15603  * back to the caller.
15604  */
15605 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_OP_OFST 0
15606 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_OP_LEN 4
15607
15608 /* MC_CMD_TSA_BIND_OUT_DECOMMISSION msgresponse */
15609 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_LEN 4
15610 /* The protocol operation code MC_CMD_TSA_BIND_OP_DECOMMISSION that is sent
15611  * back to the caller.
15612  */
15613 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_OP_OFST 0
15614 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_OP_LEN 4
15615
15616 /* MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE msgresponse */
15617 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMIN 9
15618 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMAX 252
15619 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LEN(num) (8+1*(num))
15620 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_CERTIFICATE that is sent
15621  * back to the caller.
15622  */
15623 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_OP_OFST 0
15624 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_OP_LEN 4
15625 /* Type of the certificate. */
15626 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_TYPE_OFST 4
15627 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_TYPE_LEN 4
15628 /*            Enum values, see field(s): */
15629 /*               MC_CMD_TSA_BIND_IN_GET_CERTIFICATE/TYPE */
15630 /* The certificate data. */
15631 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_OFST 8
15632 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_LEN 1
15633 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MINNUM 1
15634 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MAXNUM 244
15635
15636
15637 /***********************************/
15638 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE
15639  * Manage the persistent NVRAM cache of security rules created with
15640  * MC_CMD_SET_SECURITY_RULE. Note that the cache is not automatically updated
15641  * as rules are added or removed; the active ruleset must be explicitly
15642  * committed to the cache. The cache may also be explicitly invalidated,
15643  * without affecting the currently active ruleset. When the cache is valid, it
15644  * will be loaded at power on or MC reboot, instead of the default ruleset.
15645  * Rollback of the currently active ruleset to the cached version (when it is
15646  * valid) is also supported. (Medford-only; for use by SolarSecure apps, not
15647  * directly by drivers. See SF-114946-SW.) NOTE - this message definition is
15648  * provisional. It has not yet been used in any released code and may change
15649  * during development. This note will be removed once it is regarded as stable.
15650  */
15651 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE 0x11a
15652 #undef  MC_CMD_0x11a_PRIVILEGE_CTG
15653
15654 #define MC_CMD_0x11a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15655
15656 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN msgrequest */
15657 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_LEN 4
15658 /* the operation to perform */
15659 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_OFST 0
15660 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_LEN 4
15661 /* enum: reports the ruleset version that is cached in persistent storage but
15662  * performs no other action
15663  */
15664 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_GET_CACHED_VERSION  0x0
15665 /* enum: rolls back the active state to the cached version. (May fail with
15666  * ENOENT if there is no valid cached version.)
15667  */
15668 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_ROLLBACK  0x1
15669 /* enum: commits the active state to the persistent cache */
15670 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_COMMIT  0x2
15671 /* enum: invalidates the persistent cache without affecting the active state */
15672 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_INVALIDATE  0x3
15673
15674 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT msgresponse */
15675 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMIN 5
15676 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMAX 252
15677 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LEN(num) (4+1*(num))
15678 /* indicates whether the persistent cache is valid (after completion of the
15679  * requested operation in the case of rollback, commit, or invalidate)
15680  */
15681 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_OFST 0
15682 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_LEN 4
15683 /* enum: persistent cache is invalid (the VERSION field will be empty in this
15684  * case)
15685  */
15686 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_INVALID  0x0
15687 /* enum: persistent cache is valid */
15688 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_VALID  0x1
15689 /* cached ruleset version (after completion of the requested operation, in the
15690  * case of rollback, commit, or invalidate) as an opaque hash value in the same
15691  * form as MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION
15692  */
15693 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_OFST 4
15694 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_LEN 1
15695 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MINNUM 1
15696 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MAXNUM 248
15697
15698
15699 /***********************************/
15700 /* MC_CMD_NVRAM_PRIVATE_APPEND
15701  * Append a single TLV to the MC_USAGE_TLV partition. Returns MC_CMD_ERR_EEXIST
15702  * if the tag is already present.
15703  */
15704 #define MC_CMD_NVRAM_PRIVATE_APPEND 0x11c
15705 #undef  MC_CMD_0x11c_PRIVILEGE_CTG
15706
15707 #define MC_CMD_0x11c_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15708
15709 /* MC_CMD_NVRAM_PRIVATE_APPEND_IN msgrequest */
15710 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMIN 9
15711 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMAX 252
15712 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LEN(num) (8+1*(num))
15713 /* The tag to be appended */
15714 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_TAG_OFST 0
15715 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_TAG_LEN 4
15716 /* The length of the data */
15717 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENGTH_OFST 4
15718 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENGTH_LEN 4
15719 /* The data to be contained in the TLV structure */
15720 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_OFST 8
15721 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_LEN 1
15722 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MINNUM 1
15723 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MAXNUM 244
15724
15725 /* MC_CMD_NVRAM_PRIVATE_APPEND_OUT msgresponse */
15726 #define MC_CMD_NVRAM_PRIVATE_APPEND_OUT_LEN 0
15727
15728
15729 /***********************************/
15730 /* MC_CMD_XPM_VERIFY_CONTENTS
15731  * Verify that the contents of the XPM memory is correct (Medford only). This
15732  * is used during manufacture to check that the XPM memory has been programmed
15733  * correctly at ATE.
15734  */
15735 #define MC_CMD_XPM_VERIFY_CONTENTS 0x11b
15736 #undef  MC_CMD_0x11b_PRIVILEGE_CTG
15737
15738 #define MC_CMD_0x11b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15739
15740 /* MC_CMD_XPM_VERIFY_CONTENTS_IN msgrequest */
15741 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_LEN 4
15742 /* Data type to be checked */
15743 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_DATA_TYPE_OFST 0
15744 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_DATA_TYPE_LEN 4
15745
15746 /* MC_CMD_XPM_VERIFY_CONTENTS_OUT msgresponse */
15747 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMIN 12
15748 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMAX 252
15749 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LEN(num) (12+1*(num))
15750 /* Number of sectors found (test builds only) */
15751 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_SECTORS_OFST 0
15752 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_SECTORS_LEN 4
15753 /* Number of bytes found (test builds only) */
15754 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_BYTES_OFST 4
15755 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_BYTES_LEN 4
15756 /* Length of signature */
15757 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIG_LENGTH_OFST 8
15758 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIG_LENGTH_LEN 4
15759 /* Signature */
15760 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_OFST 12
15761 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_LEN 1
15762 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MINNUM 0
15763 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MAXNUM 240
15764
15765
15766 /***********************************/
15767 /* MC_CMD_SET_EVQ_TMR
15768  * Update the timer load, timer reload and timer mode values for a given EVQ.
15769  * The requested timer values (in TMR_LOAD_REQ_NS and TMR_RELOAD_REQ_NS) will
15770  * be rounded up to the granularity supported by the hardware, then truncated
15771  * to the range supported by the hardware. The resulting value after the
15772  * rounding and truncation will be returned to the caller (in TMR_LOAD_ACT_NS
15773  * and TMR_RELOAD_ACT_NS).
15774  */
15775 #define MC_CMD_SET_EVQ_TMR 0x120
15776 #undef  MC_CMD_0x120_PRIVILEGE_CTG
15777
15778 #define MC_CMD_0x120_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15779
15780 /* MC_CMD_SET_EVQ_TMR_IN msgrequest */
15781 #define MC_CMD_SET_EVQ_TMR_IN_LEN 16
15782 /* Function-relative queue instance */
15783 #define MC_CMD_SET_EVQ_TMR_IN_INSTANCE_OFST 0
15784 #define MC_CMD_SET_EVQ_TMR_IN_INSTANCE_LEN 4
15785 /* Requested value for timer load (in nanoseconds) */
15786 #define MC_CMD_SET_EVQ_TMR_IN_TMR_LOAD_REQ_NS_OFST 4
15787 #define MC_CMD_SET_EVQ_TMR_IN_TMR_LOAD_REQ_NS_LEN 4
15788 /* Requested value for timer reload (in nanoseconds) */
15789 #define MC_CMD_SET_EVQ_TMR_IN_TMR_RELOAD_REQ_NS_OFST 8
15790 #define MC_CMD_SET_EVQ_TMR_IN_TMR_RELOAD_REQ_NS_LEN 4
15791 /* Timer mode. Meanings as per EVQ_TMR_REG.TC_TIMER_VAL */
15792 #define MC_CMD_SET_EVQ_TMR_IN_TMR_MODE_OFST 12
15793 #define MC_CMD_SET_EVQ_TMR_IN_TMR_MODE_LEN 4
15794 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_DIS  0x0 /* enum */
15795 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_IMMED_START  0x1 /* enum */
15796 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_TRIG_START  0x2 /* enum */
15797 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_INT_HLDOFF  0x3 /* enum */
15798
15799 /* MC_CMD_SET_EVQ_TMR_OUT msgresponse */
15800 #define MC_CMD_SET_EVQ_TMR_OUT_LEN 8
15801 /* Actual value for timer load (in nanoseconds) */
15802 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_LOAD_ACT_NS_OFST 0
15803 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_LOAD_ACT_NS_LEN 4
15804 /* Actual value for timer reload (in nanoseconds) */
15805 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_RELOAD_ACT_NS_OFST 4
15806 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_RELOAD_ACT_NS_LEN 4
15807
15808
15809 /***********************************/
15810 /* MC_CMD_GET_EVQ_TMR_PROPERTIES
15811  * Query properties about the event queue timers.
15812  */
15813 #define MC_CMD_GET_EVQ_TMR_PROPERTIES 0x122
15814 #undef  MC_CMD_0x122_PRIVILEGE_CTG
15815
15816 #define MC_CMD_0x122_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15817
15818 /* MC_CMD_GET_EVQ_TMR_PROPERTIES_IN msgrequest */
15819 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_IN_LEN 0
15820
15821 /* MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT msgresponse */
15822 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_LEN 36
15823 /* Reserved for future use. */
15824 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_FLAGS_OFST 0
15825 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_FLAGS_LEN 4
15826 /* For timers updated via writes to EVQ_TMR_REG, this is the time interval (in
15827  * nanoseconds) for each increment of the timer load/reload count. The
15828  * requested duration of a timer is this value multiplied by the timer
15829  * load/reload count.
15830  */
15831 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_NS_PER_COUNT_OFST 4
15832 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_NS_PER_COUNT_LEN 4
15833 /* For timers updated via writes to EVQ_TMR_REG, this is the maximum value
15834  * allowed for timer load/reload counts.
15835  */
15836 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_MAX_COUNT_OFST 8
15837 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_MAX_COUNT_LEN 4
15838 /* For timers updated via writes to EVQ_TMR_REG, timer load/reload counts not a
15839  * multiple of this step size will be rounded in an implementation defined
15840  * manner.
15841  */
15842 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_STEP_OFST 12
15843 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_STEP_LEN 4
15844 /* Maximum timer duration (in nanoseconds) for timers updated via MCDI. Only
15845  * meaningful if MC_CMD_SET_EVQ_TMR is implemented.
15846  */
15847 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_MAX_NS_OFST 16
15848 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_MAX_NS_LEN 4
15849 /* Timer durations requested via MCDI that are not a multiple of this step size
15850  * will be rounded up. Only meaningful if MC_CMD_SET_EVQ_TMR is implemented.
15851  */
15852 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_STEP_NS_OFST 20
15853 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_STEP_NS_LEN 4
15854 /* For timers updated using the bug35388 workaround, this is the time interval
15855  * (in nanoseconds) for each increment of the timer load/reload count. The
15856  * requested duration of a timer is this value multiplied by the timer
15857  * load/reload count. This field is only meaningful if the bug35388 workaround
15858  * is enabled.
15859  */
15860 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_NS_PER_COUNT_OFST 24
15861 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_NS_PER_COUNT_LEN 4
15862 /* For timers updated using the bug35388 workaround, this is the maximum value
15863  * allowed for timer load/reload counts. This field is only meaningful if the
15864  * bug35388 workaround is enabled.
15865  */
15866 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_MAX_COUNT_OFST 28
15867 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_MAX_COUNT_LEN 4
15868 /* For timers updated using the bug35388 workaround, timer load/reload counts
15869  * not a multiple of this step size will be rounded in an implementation
15870  * defined manner. This field is only meaningful if the bug35388 workaround is
15871  * enabled.
15872  */
15873 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_STEP_OFST 32
15874 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_STEP_LEN 4
15875
15876
15877 /***********************************/
15878 /* MC_CMD_ALLOCATE_TX_VFIFO_CP
15879  * When we use the TX_vFIFO_ULL mode, we can allocate common pools using the
15880  * non used switch buffers.
15881  */
15882 #define MC_CMD_ALLOCATE_TX_VFIFO_CP 0x11d
15883 #undef  MC_CMD_0x11d_PRIVILEGE_CTG
15884
15885 #define MC_CMD_0x11d_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15886
15887 /* MC_CMD_ALLOCATE_TX_VFIFO_CP_IN msgrequest */
15888 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_LEN 20
15889 /* Desired instance. Must be set to a specific instance, which is a function
15890  * local queue index.
15891  */
15892 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INSTANCE_OFST 0
15893 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INSTANCE_LEN 4
15894 /* Will the common pool be used as TX_vFIFO_ULL (1) */
15895 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_MODE_OFST 4
15896 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_MODE_LEN 4
15897 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_ENABLED       0x1 /* enum */
15898 /* enum: Using this interface without TX_vFIFO_ULL is not supported for now */
15899 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_DISABLED      0x0
15900 /* Number of buffers to reserve for the common pool */
15901 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_SIZE_OFST 8
15902 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_SIZE_LEN 4
15903 /* TX datapath to which the Common Pool is connected to. */
15904 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INGRESS_OFST 12
15905 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INGRESS_LEN 4
15906 /* enum: Extracts information from function */
15907 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_USE_FUNCTION_VALUE          -0x1
15908 /* Network port or RX Engine to which the common pool connects. */
15909 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_EGRESS_OFST 16
15910 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_EGRESS_LEN 4
15911 /* enum: Extracts information from function */
15912 /*               MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_USE_FUNCTION_VALUE          -0x1 */
15913 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT0          0x0 /* enum */
15914 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT1          0x1 /* enum */
15915 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT2          0x2 /* enum */
15916 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT3          0x3 /* enum */
15917 /* enum: To enable Switch loopback with Rx engine 0 */
15918 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_RX_ENGINE0     0x4
15919 /* enum: To enable Switch loopback with Rx engine 1 */
15920 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_RX_ENGINE1     0x5
15921
15922 /* MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT msgresponse */
15923 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_LEN 4
15924 /* ID of the common pool allocated */
15925 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_CP_ID_OFST 0
15926 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_CP_ID_LEN 4
15927
15928
15929 /***********************************/
15930 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO
15931  * When we use the TX_vFIFO_ULL mode, we can allocate vFIFOs using the
15932  * previously allocated common pools.
15933  */
15934 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO 0x11e
15935 #undef  MC_CMD_0x11e_PRIVILEGE_CTG
15936
15937 #define MC_CMD_0x11e_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15938
15939 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN msgrequest */
15940 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_LEN 20
15941 /* Common pool previously allocated to which the new vFIFO will be associated
15942  */
15943 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_CP_OFST 0
15944 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_CP_LEN 4
15945 /* Port or RX engine to associate the vFIFO egress */
15946 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_EGRESS_OFST 4
15947 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_EGRESS_LEN 4
15948 /* enum: Extracts information from common pool */
15949 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_USE_CP_VALUE   -0x1
15950 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT0          0x0 /* enum */
15951 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT1          0x1 /* enum */
15952 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT2          0x2 /* enum */
15953 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT3          0x3 /* enum */
15954 /* enum: To enable Switch loopback with Rx engine 0 */
15955 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_RX_ENGINE0     0x4
15956 /* enum: To enable Switch loopback with Rx engine 1 */
15957 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_RX_ENGINE1     0x5
15958 /* Minimum number of buffers that the pool must have */
15959 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_SIZE_OFST 8
15960 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_SIZE_LEN 4
15961 /* enum: Do not check the space available */
15962 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_NO_MINIMUM     0x0
15963 /* Will the vFIFO be used as TX_vFIFO_ULL */
15964 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_MODE_OFST 12
15965 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_MODE_LEN 4
15966 /* Network priority of the vFIFO,if applicable */
15967 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PRIORITY_OFST 16
15968 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PRIORITY_LEN 4
15969 /* enum: Search for the lowest unused priority */
15970 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_LOWEST_AVAILABLE  -0x1
15971
15972 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT msgresponse */
15973 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_LEN 8
15974 /* Short vFIFO ID */
15975 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_VID_OFST 0
15976 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_VID_LEN 4
15977 /* Network priority of the vFIFO */
15978 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_PRIORITY_OFST 4
15979 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_PRIORITY_LEN 4
15980
15981
15982 /***********************************/
15983 /* MC_CMD_TEARDOWN_TX_VFIFO_VF
15984  * This interface clears the configuration of the given vFIFO and leaves it
15985  * ready to be re-used.
15986  */
15987 #define MC_CMD_TEARDOWN_TX_VFIFO_VF 0x11f
15988 #undef  MC_CMD_0x11f_PRIVILEGE_CTG
15989
15990 #define MC_CMD_0x11f_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15991
15992 /* MC_CMD_TEARDOWN_TX_VFIFO_VF_IN msgrequest */
15993 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_LEN 4
15994 /* Short vFIFO ID */
15995 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_VFIFO_OFST 0
15996 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_VFIFO_LEN 4
15997
15998 /* MC_CMD_TEARDOWN_TX_VFIFO_VF_OUT msgresponse */
15999 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_OUT_LEN 0
16000
16001
16002 /***********************************/
16003 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP
16004  * This interface clears the configuration of the given common pool and leaves
16005  * it ready to be re-used.
16006  */
16007 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP 0x121
16008 #undef  MC_CMD_0x121_PRIVILEGE_CTG
16009
16010 #define MC_CMD_0x121_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16011
16012 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN msgrequest */
16013 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_LEN 4
16014 /* Common pool ID given when pool allocated */
16015 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_POOL_ID_OFST 0
16016 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_POOL_ID_LEN 4
16017
16018 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP_OUT msgresponse */
16019 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_OUT_LEN 0
16020
16021
16022 /***********************************/
16023 /* MC_CMD_REKEY
16024  * This request causes the NIC to generate a new per-NIC key and program it
16025  * into the write-once memory. During the process all flash partitions that are
16026  * protected with a CMAC are verified with the old per-NIC key and then signed
16027  * with the new per-NIC key. If the NIC has already reached its rekey limit the
16028  * REKEY op will return MC_CMD_ERR_ERANGE. The REKEY op may block until
16029  * completion or it may return 0 and continue processing, therefore the caller
16030  * must poll at least once to confirm that the rekeying has completed. The POLL
16031  * operation returns MC_CMD_ERR_EBUSY if the rekey process is still running
16032  * otherwise it will return the result of the last completed rekey operation,
16033  * or 0 if there has not been a previous rekey.
16034  */
16035 #define MC_CMD_REKEY 0x123
16036 #undef  MC_CMD_0x123_PRIVILEGE_CTG
16037
16038 #define MC_CMD_0x123_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16039
16040 /* MC_CMD_REKEY_IN msgrequest */
16041 #define MC_CMD_REKEY_IN_LEN 4
16042 /* the type of operation requested */
16043 #define MC_CMD_REKEY_IN_OP_OFST 0
16044 #define MC_CMD_REKEY_IN_OP_LEN 4
16045 /* enum: Start the rekeying operation */
16046 #define MC_CMD_REKEY_IN_OP_REKEY  0x0
16047 /* enum: Poll for completion of the rekeying operation */
16048 #define MC_CMD_REKEY_IN_OP_POLL  0x1
16049
16050 /* MC_CMD_REKEY_OUT msgresponse */
16051 #define MC_CMD_REKEY_OUT_LEN 0
16052
16053
16054 /***********************************/
16055 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS
16056  * This interface allows the host to find out how many common pool buffers are
16057  * not yet assigned.
16058  */
16059 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS 0x124
16060 #undef  MC_CMD_0x124_PRIVILEGE_CTG
16061
16062 #define MC_CMD_0x124_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16063
16064 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_IN msgrequest */
16065 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_IN_LEN 0
16066
16067 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT msgresponse */
16068 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_LEN 8
16069 /* Available buffers for the ENG to NET vFIFOs. */
16070 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_NET_OFST 0
16071 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_NET_LEN 4
16072 /* Available buffers for the ENG to ENG and NET to ENG vFIFOs. */
16073 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_ENG_OFST 4
16074 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_ENG_LEN 4
16075
16076
16077 /***********************************/
16078 /* MC_CMD_SET_SECURITY_FUSES
16079  * Change the security level of the adapter by setting bits in the write-once
16080  * memory. The firmware maps each flag in the message to a set of one or more
16081  * hardware-defined or software-defined bits and sets these bits in the write-
16082  * once memory. For Medford the hardware-defined bits are defined in
16083  * SF-112079-PS 5.3, the software-defined bits are defined in xpm.h. Returns 0
16084  * if all of the required bits were set and returns MC_CMD_ERR_EIO if any of
16085  * the required bits were not set.
16086  */
16087 #define MC_CMD_SET_SECURITY_FUSES 0x126
16088 #undef  MC_CMD_0x126_PRIVILEGE_CTG
16089
16090 #define MC_CMD_0x126_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16091
16092 /* MC_CMD_SET_SECURITY_FUSES_IN msgrequest */
16093 #define MC_CMD_SET_SECURITY_FUSES_IN_LEN 4
16094 /* Flags specifying what type of security features are being set */
16095 #define MC_CMD_SET_SECURITY_FUSES_IN_FLAGS_OFST 0
16096 #define MC_CMD_SET_SECURITY_FUSES_IN_FLAGS_LEN 4
16097 #define MC_CMD_SET_SECURITY_FUSES_IN_SECURE_BOOT_LBN 0
16098 #define MC_CMD_SET_SECURITY_FUSES_IN_SECURE_BOOT_WIDTH 1
16099 #define MC_CMD_SET_SECURITY_FUSES_IN_REJECT_TEST_SIGNED_LBN 1
16100 #define MC_CMD_SET_SECURITY_FUSES_IN_REJECT_TEST_SIGNED_WIDTH 1
16101 #define MC_CMD_SET_SECURITY_FUSES_IN_SOFT_CONFIG_LBN 31
16102 #define MC_CMD_SET_SECURITY_FUSES_IN_SOFT_CONFIG_WIDTH 1
16103
16104 /* MC_CMD_SET_SECURITY_FUSES_OUT msgresponse */
16105 #define MC_CMD_SET_SECURITY_FUSES_OUT_LEN 0
16106
16107 /* MC_CMD_SET_SECURITY_FUSES_V2_OUT msgresponse */
16108 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_LEN 4
16109 /* Flags specifying which security features are enforced on the NIC after the
16110  * flags in the request have been applied. See
16111  * MC_CMD_SET_SECURITY_FUSES_IN/FLAGS for flag definitions.
16112  */
16113 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_FLAGS_OFST 0
16114 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_FLAGS_LEN 4
16115
16116
16117 /***********************************/
16118 /* MC_CMD_TSA_INFO
16119  * Messages sent from TSA adapter to TSA controller. This command is only valid
16120  * when the MCDI header has MESSAGE_TYPE set to MCDI_MESSAGE_TYPE_TSA. This
16121  * command is not sent by the driver to the MC; it is sent from the MC to a TSA
16122  * controller, being treated more like an alert message rather than a command;
16123  * hence the MC does not expect a response in return. Doxbox reference
16124  * SF-117371-SW
16125  */
16126 #define MC_CMD_TSA_INFO 0x127
16127 #undef  MC_CMD_0x127_PRIVILEGE_CTG
16128
16129 #define MC_CMD_0x127_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16130
16131 /* MC_CMD_TSA_INFO_IN msgrequest */
16132 #define MC_CMD_TSA_INFO_IN_LEN 4
16133 #define MC_CMD_TSA_INFO_IN_OP_HDR_OFST 0
16134 #define MC_CMD_TSA_INFO_IN_OP_HDR_LEN 4
16135 #define MC_CMD_TSA_INFO_IN_OP_LBN 0
16136 #define MC_CMD_TSA_INFO_IN_OP_WIDTH 16
16137 /* enum: Information about recently discovered local IP address of the adapter
16138  */
16139 #define MC_CMD_TSA_INFO_OP_LOCAL_IP 0x1
16140 /* enum: Information about a sampled packet that either - did not match any
16141  * black/white-list filters and was allowed by the default filter or - did not
16142  * match any black/white-list filters and was denied by the default filter
16143  */
16144 #define MC_CMD_TSA_INFO_OP_PKT_SAMPLE 0x2
16145
16146 /* MC_CMD_TSA_INFO_IN_LOCAL_IP msgrequest:
16147  *
16148  * The TSA controller maintains a list of IP addresses valid for each port of a
16149  * TSA adapter. The TSA controller requires information from the adapter
16150  * inorder to learn new IP addresses assigned to a physical port and to
16151  * identify those that are no longer assigned to the physical port. For this
16152  * purpose, the TSA adapter snoops ARP replys, gratuitous ARP requests and ARP
16153  * probe packets seen on each physical port. This definition describes the
16154  * format of the notification message sent from a TSA adapter to a TSA
16155  * controller related to any information related to a change in IP address
16156  * assignment for a port. Doxbox reference SF-117371.
16157  *
16158  * There may be a possibility of combining multiple notifications in a single
16159  * message in future. When that happens, a new flag can be defined using the
16160  * reserved bits to describe the extended format of this notification.
16161  */
16162 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_LEN 18
16163 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_OP_HDR_OFST 0
16164 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_OP_HDR_LEN 4
16165 /* Additional metadata describing the IP address information such as source of
16166  * information retrieval, type of IP address, physical port number.
16167  */
16168 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_OFST 4
16169 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_LEN 4
16170 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_PORT_INDEX_LBN 0
16171 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_PORT_INDEX_WIDTH 8
16172 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED_LBN 8
16173 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED_WIDTH 8
16174 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_REASON_LBN 16
16175 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_REASON_WIDTH 8
16176 /* enum: ARP reply sent out of the physical port */
16177 #define MC_CMD_TSA_INFO_IP_REASON_TX_ARP 0x0
16178 /* enum: ARP probe packet received on the physical port */
16179 #define MC_CMD_TSA_INFO_IP_REASON_RX_ARP_PROBE 0x1
16180 /* enum: Gratuitous ARP packet received on the physical port */
16181 #define MC_CMD_TSA_INFO_IP_REASON_RX_GRATUITOUS_ARP 0x2
16182 /* enum: DHCP ACK packet received on the physical port */
16183 #define MC_CMD_TSA_INFO_IP_REASON_RX_DHCP_ACK 0x3
16184 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_IPV4_LBN 24
16185 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_IPV4_WIDTH 1
16186 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED1_LBN 25
16187 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED1_WIDTH 7
16188 /* IPV4 address retrieved from the sampled packets. This field is relevant only
16189  * when META_IPV4 is set to 1.
16190  */
16191 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_IPV4_ADDR_OFST 8
16192 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_IPV4_ADDR_LEN 4
16193 /* Target MAC address retrieved from the sampled packet. */
16194 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_OFST 12
16195 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_LEN 1
16196 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_NUM 6
16197
16198 /* MC_CMD_TSA_INFO_IN_PKT_SAMPLE msgrequest:
16199  *
16200  * It is desireable for the TSA controller to learn the traffic pattern of
16201  * packets seen at the network port being monitored. In order to learn about
16202  * the traffic pattern, the TSA controller may want to sample packets seen at
16203  * the network port. Based on the packet samples that the TSA controller
16204  * receives from the adapter, the controller may choose to configure additional
16205  * black-list or white-list rules to allow or block packets as required.
16206  *
16207  * Although the entire sampled packet as seen on the network port is available
16208  * to the MC the length of sampled packet sent to controller is restricted by
16209  * MCDI payload size. Besides, the TSA controller does not require the entire
16210  * packet to make decisions about filter updates. Hence the packet sample being
16211  * passed to the controller is truncated to 128 bytes. This length is large
16212  * enough to hold the ethernet header, IP header and maximum length of
16213  * supported L4 protocol headers (IPv4 only, but can hold IPv6 header too, if
16214  * required in future).
16215  *
16216  * The intention is that any future changes to this message format that are not
16217  * backwards compatible will be defined with a new operation code.
16218  */
16219 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_LEN 136
16220 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_OP_HDR_OFST 0
16221 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_OP_HDR_LEN 4
16222 /* Additional metadata describing the sampled packet */
16223 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_OFST 4
16224 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_LEN 4
16225 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_PORT_INDEX_LBN 0
16226 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_PORT_INDEX_WIDTH 8
16227 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_DIRECTION_LBN 8
16228 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_DIRECTION_WIDTH 1
16229 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_RESERVED_LBN 9
16230 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_RESERVED_WIDTH 7
16231 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_MASK_LBN 16
16232 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_MASK_WIDTH 4
16233 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_ALLOW_LBN 16
16234 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_ALLOW_WIDTH 1
16235 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_DENY_LBN 17
16236 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_DENY_WIDTH 1
16237 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_COUNT_LBN 18
16238 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_COUNT_WIDTH 1
16239 /* 128-byte raw prefix of the sampled packet which includes the ethernet
16240  * header, IP header and L4 protocol header (only IPv4 supported initially).
16241  * This provides the controller enough information about the packet sample to
16242  * report traffic patterns seen on a network port and to make decisions
16243  * concerning rule-set updates.
16244  */
16245 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_OFST 8
16246 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_LEN 1
16247 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_NUM 128
16248
16249 /* MC_CMD_TSA_INFO_OUT msgresponse */
16250 #define MC_CMD_TSA_INFO_OUT_LEN 0
16251
16252
16253 /***********************************/
16254 /* MC_CMD_HOST_INFO
16255  * Commands to appply or retrieve host-related information from an adapter.
16256  * Doxbox reference SF-117371-SW
16257  */
16258 #define MC_CMD_HOST_INFO 0x128
16259 #undef  MC_CMD_0x128_PRIVILEGE_CTG
16260
16261 #define MC_CMD_0x128_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16262
16263 /* MC_CMD_HOST_INFO_IN msgrequest */
16264 #define MC_CMD_HOST_INFO_IN_LEN 4
16265 /* sub-operation code info */
16266 #define MC_CMD_HOST_INFO_IN_OP_HDR_OFST 0
16267 #define MC_CMD_HOST_INFO_IN_OP_HDR_LEN 4
16268 #define MC_CMD_HOST_INFO_IN_OP_LBN 0
16269 #define MC_CMD_HOST_INFO_IN_OP_WIDTH 16
16270 /* enum: Read a 16-byte unique host identifier from the adapter. This UUID
16271  * helps to identify the host that an adapter is plugged into. This identifier
16272  * is ideally the system UUID retrieved and set by the UEFI driver. If the UEFI
16273  * driver is unable to extract the system UUID, it would still set a random
16274  * 16-byte value into each supported SF adapter plugged into it. Host UUIDs may
16275  * change if the system is power-cycled, however, they persist across adapter
16276  * resets. If the host UUID was not set on an adapter, due to an unsupported
16277  * version of UEFI driver, then this command returns an error. Doxbox reference
16278  * - SF-117371-SW section 'Host UUID'.
16279  */
16280 #define MC_CMD_HOST_INFO_OP_GET_UUID 0x0
16281 /* enum: Set a 16-byte unique host identifier on the adapter to identify the
16282  * host that the adapter is plugged into. See MC_CMD_HOST_INFO_OP_GET_UUID for
16283  * further details.
16284  */
16285 #define MC_CMD_HOST_INFO_OP_SET_UUID 0x1
16286
16287 /* MC_CMD_HOST_INFO_IN_GET_UUID msgrequest */
16288 #define MC_CMD_HOST_INFO_IN_GET_UUID_LEN 4
16289 /* sub-operation code info */
16290 #define MC_CMD_HOST_INFO_IN_GET_UUID_OP_HDR_OFST 0
16291 #define MC_CMD_HOST_INFO_IN_GET_UUID_OP_HDR_LEN 4
16292
16293 /* MC_CMD_HOST_INFO_OUT_GET_UUID msgresponse */
16294 #define MC_CMD_HOST_INFO_OUT_GET_UUID_LEN 16
16295 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
16296  * for further details.
16297  */
16298 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_OFST 0
16299 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_LEN 1
16300 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_NUM 16
16301
16302 /* MC_CMD_HOST_INFO_IN_SET_UUID msgrequest */
16303 #define MC_CMD_HOST_INFO_IN_SET_UUID_LEN 20
16304 /* sub-operation code info */
16305 #define MC_CMD_HOST_INFO_IN_SET_UUID_OP_HDR_OFST 0
16306 #define MC_CMD_HOST_INFO_IN_SET_UUID_OP_HDR_LEN 4
16307 /* 16-byte host UUID set on the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID for
16308  * further details.
16309  */
16310 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_OFST 4
16311 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_LEN 1
16312 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_NUM 16
16313
16314 /* MC_CMD_HOST_INFO_OUT_SET_UUID msgresponse */
16315 #define MC_CMD_HOST_INFO_OUT_SET_UUID_LEN 0
16316
16317
16318 /***********************************/
16319 /* MC_CMD_TSAN_INFO
16320  * Get TSA adapter information. TSA controllers query each TSA adapter to learn
16321  * some configuration parameters of each adapter. Doxbox reference SF-117371-SW
16322  * section 'Adapter Information'
16323  */
16324 #define MC_CMD_TSAN_INFO 0x129
16325 #undef  MC_CMD_0x129_PRIVILEGE_CTG
16326
16327 #define MC_CMD_0x129_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16328
16329 /* MC_CMD_TSAN_INFO_IN msgrequest */
16330 #define MC_CMD_TSAN_INFO_IN_LEN 4
16331 /* sub-operation code info */
16332 #define MC_CMD_TSAN_INFO_IN_OP_HDR_OFST 0
16333 #define MC_CMD_TSAN_INFO_IN_OP_HDR_LEN 4
16334 #define MC_CMD_TSAN_INFO_IN_OP_LBN 0
16335 #define MC_CMD_TSAN_INFO_IN_OP_WIDTH 16
16336 /* enum: Read configuration parameters and IDs that uniquely identify an
16337  * adapter. The parameters include - host identification, adapter
16338  * identification string and number of physical ports on the adapter.
16339  */
16340 #define MC_CMD_TSAN_INFO_OP_GET_CFG 0x0
16341
16342 /* MC_CMD_TSAN_INFO_IN_GET_CFG msgrequest */
16343 #define MC_CMD_TSAN_INFO_IN_GET_CFG_LEN 4
16344 /* sub-operation code info */
16345 #define MC_CMD_TSAN_INFO_IN_GET_CFG_OP_HDR_OFST 0
16346 #define MC_CMD_TSAN_INFO_IN_GET_CFG_OP_HDR_LEN 4
16347
16348 /* MC_CMD_TSAN_INFO_OUT_GET_CFG msgresponse */
16349 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_LEN 26
16350 /* Information about the configuration parameters returned in this response. */
16351 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CONFIG_WORD_OFST 0
16352 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CONFIG_WORD_LEN 4
16353 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CAP_FLAGS_LBN 0
16354 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CAP_FLAGS_WIDTH 16
16355 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_FLAG_HOST_UUID_VALID_LBN 0
16356 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_FLAG_HOST_UUID_VALID_WIDTH 1
16357 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_NUM_PORTS_LBN 16
16358 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_NUM_PORTS_WIDTH 8
16359 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
16360  * for further details.
16361  */
16362 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_OFST 4
16363 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_LEN 1
16364 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_NUM 16
16365 /* A unique identifier per adapter. The base MAC address of the card is used
16366  * for this purpose.
16367  */
16368 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_OFST 20
16369 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_LEN 1
16370 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_NUM 6
16371
16372 /* MC_CMD_TSAN_INFO_OUT_GET_CFG_V2 msgresponse */
16373 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_LEN 36
16374 /* Information about the configuration parameters returned in this response. */
16375 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CONFIG_WORD_OFST 0
16376 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CONFIG_WORD_LEN 4
16377 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CAP_FLAGS_LBN 0
16378 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CAP_FLAGS_WIDTH 16
16379 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_FLAG_HOST_UUID_VALID_LBN 0
16380 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_FLAG_HOST_UUID_VALID_WIDTH 1
16381 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_NUM_PORTS_LBN 16
16382 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_NUM_PORTS_WIDTH 8
16383 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
16384  * for further details.
16385  */
16386 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_OFST 4
16387 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_LEN 1
16388 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_NUM 16
16389 /* A unique identifier per adapter. The base MAC address of the card is used
16390  * for this purpose.
16391  */
16392 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_OFST 20
16393 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_LEN 1
16394 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_NUM 6
16395 /* Unused bytes, defined for 32-bit alignment of new fields. */
16396 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_UNUSED_OFST 26
16397 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_UNUSED_LEN 2
16398 /* Maximum number of TSA statistics counters in each direction of dataflow
16399  * supported on the card. Note that the statistics counters are always
16400  * allocated in pairs, i.e. a counter ID is associated with one Tx and one Rx
16401  * counter.
16402  */
16403 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_MAX_STATS_OFST 28
16404 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_MAX_STATS_LEN 4
16405 /* Width of each statistics counter (represented in bits). This gives an
16406  * indication of wrap point to the user.
16407  */
16408 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_STATS_WIDTH_OFST 32
16409 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_STATS_WIDTH_LEN 4
16410
16411
16412 /***********************************/
16413 /* MC_CMD_TSA_STATISTICS
16414  * TSA adapter statistics operations.
16415  */
16416 #define MC_CMD_TSA_STATISTICS 0x130
16417 #undef  MC_CMD_0x130_PRIVILEGE_CTG
16418
16419 #define MC_CMD_0x130_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16420
16421 /* MC_CMD_TSA_STATISTICS_IN msgrequest */
16422 #define MC_CMD_TSA_STATISTICS_IN_LEN 4
16423 /* TSA statistics sub-operation code */
16424 #define MC_CMD_TSA_STATISTICS_IN_OP_CODE_OFST 0
16425 #define MC_CMD_TSA_STATISTICS_IN_OP_CODE_LEN 4
16426 /* enum: Get the configuration parameters that describe the TSA statistics
16427  * layout on the adapter.
16428  */
16429 #define MC_CMD_TSA_STATISTICS_OP_GET_CONFIG  0x0
16430 /* enum: Read and/or clear TSA statistics counters. */
16431 #define MC_CMD_TSA_STATISTICS_OP_READ_CLEAR  0x1
16432
16433 /* MC_CMD_TSA_STATISTICS_IN_GET_CONFIG msgrequest */
16434 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_LEN 4
16435 /* TSA statistics sub-operation code */
16436 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_OP_CODE_OFST 0
16437 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_OP_CODE_LEN 4
16438
16439 /* MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG msgresponse */
16440 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_LEN 8
16441 /* Maximum number of TSA statistics counters in each direction of dataflow
16442  * supported on the card. Note that the statistics counters are always
16443  * allocated in pairs, i.e. a counter ID is associated with one Tx and one Rx
16444  * counter.
16445  */
16446 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_MAX_STATS_OFST 0
16447 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_MAX_STATS_LEN 4
16448 /* Width of each statistics counter (represented in bits). This gives an
16449  * indication of wrap point to the user.
16450  */
16451 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_STATS_WIDTH_OFST 4
16452 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_STATS_WIDTH_LEN 4
16453
16454 /* MC_CMD_TSA_STATISTICS_IN_READ_CLEAR msgrequest */
16455 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMIN 20
16456 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMAX 252
16457 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LEN(num) (16+4*(num))
16458 /* TSA statistics sub-operation code */
16459 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_OP_CODE_OFST 0
16460 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_OP_CODE_LEN 4
16461 /* Parameters describing the statistics operation */
16462 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_FLAGS_OFST 4
16463 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_FLAGS_LEN 4
16464 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_READ_LBN 0
16465 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_READ_WIDTH 1
16466 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_CLEAR_LBN 1
16467 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_CLEAR_WIDTH 1
16468 /* Counter ID list specification type */
16469 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_MODE_OFST 8
16470 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_MODE_LEN 4
16471 /* enum: The statistics counters are specified as an unordered list of
16472  * individual counter ID.
16473  */
16474 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LIST  0x0
16475 /* enum: The statistics counters are specified as a range of consecutive
16476  * counter IDs.
16477  */
16478 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_RANGE  0x1
16479 /* Number of statistics counters */
16480 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_NUM_STATS_OFST 12
16481 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_NUM_STATS_LEN 4
16482 /* Counter IDs to be read/cleared. When mode is set to LIST, this entry holds a
16483  * list of counter IDs to be operated on. When mode is set to RANGE, this entry
16484  * holds a single counter ID representing the start of the range of counter IDs
16485  * to be operated on.
16486  */
16487 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_OFST 16
16488 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_LEN 4
16489 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MINNUM 1
16490 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MAXNUM 59
16491
16492 /* MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR msgresponse */
16493 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMIN 24
16494 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMAX 248
16495 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LEN(num) (8+16*(num))
16496 /* Number of statistics counters returned in this response */
16497 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_NUM_STATS_OFST 0
16498 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_NUM_STATS_LEN 4
16499 /* MC_TSA_STATISTICS_ENTRY Note that this field is expected to start at a
16500  * 64-bit aligned offset
16501  */
16502 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_OFST 8
16503 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_LEN 16
16504 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MINNUM 1
16505 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MAXNUM 15
16506
16507 /* MC_TSA_STATISTICS_ENTRY structuredef */
16508 #define MC_TSA_STATISTICS_ENTRY_LEN 16
16509 /* Tx statistics counter */
16510 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_OFST 0
16511 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LEN 8
16512 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LO_OFST 0
16513 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_HI_OFST 4
16514 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LBN 0
16515 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_WIDTH 64
16516 /* Rx statistics counter */
16517 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_OFST 8
16518 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LEN 8
16519 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LO_OFST 8
16520 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_HI_OFST 12
16521 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LBN 64
16522 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_WIDTH 64
16523
16524
16525 /***********************************/
16526 /* MC_CMD_ERASE_INITIAL_NIC_SECRET
16527  * This request causes the NIC to find the initial NIC secret (programmed
16528  * during ATE) in XPM memory and if and only if the NIC has already been
16529  * rekeyed with MC_CMD_REKEY, erase it. This is used by manftest after
16530  * installing TSA binding certificates. See SF-117631-TC.
16531  */
16532 #define MC_CMD_ERASE_INITIAL_NIC_SECRET 0x131
16533 #undef  MC_CMD_0x131_PRIVILEGE_CTG
16534
16535 #define MC_CMD_0x131_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16536
16537 /* MC_CMD_ERASE_INITIAL_NIC_SECRET_IN msgrequest */
16538 #define MC_CMD_ERASE_INITIAL_NIC_SECRET_IN_LEN 0
16539
16540 /* MC_CMD_ERASE_INITIAL_NIC_SECRET_OUT msgresponse */
16541 #define MC_CMD_ERASE_INITIAL_NIC_SECRET_OUT_LEN 0
16542
16543
16544 /***********************************/
16545 /* MC_CMD_TSA_CONFIG
16546  * TSA adapter configuration operations. This command is used to prepare the
16547  * NIC for TSA binding.
16548  */
16549 #define MC_CMD_TSA_CONFIG 0x64
16550 #undef  MC_CMD_0x64_PRIVILEGE_CTG
16551
16552 #define MC_CMD_0x64_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16553
16554 /* MC_CMD_TSA_CONFIG_IN msgrequest */
16555 #define MC_CMD_TSA_CONFIG_IN_LEN 4
16556 /* TSA configuration sub-operation code */
16557 #define MC_CMD_TSA_CONFIG_IN_OP_OFST 0
16558 #define MC_CMD_TSA_CONFIG_IN_OP_LEN 4
16559 /* enum: Append a single item to the tsa_config partition. Items will be
16560  * encrypted unless they are declared as non-sensitive. Returns
16561  * MC_CMD_ERR_EEXIST if the tag is already present.
16562  */
16563 #define MC_CMD_TSA_CONFIG_OP_APPEND  0x1
16564 /* enum: Reset the tsa_config partition to a clean state. */
16565 #define MC_CMD_TSA_CONFIG_OP_RESET  0x2
16566 /* enum: Read back a configured item from tsa_config partition. Returns
16567  * MC_CMD_ERR_ENOENT if the item doesn't exist, or MC_CMD_ERR_EPERM if the item
16568  * is declared as sensitive (i.e. is encrypted).
16569  */
16570 #define MC_CMD_TSA_CONFIG_OP_READ  0x3
16571
16572 /* MC_CMD_TSA_CONFIG_IN_APPEND msgrequest */
16573 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMIN 12
16574 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMAX 252
16575 #define MC_CMD_TSA_CONFIG_IN_APPEND_LEN(num) (12+1*(num))
16576 /* TSA configuration sub-operation code. The value shall be
16577  * MC_CMD_TSA_CONFIG_OP_APPEND.
16578  */
16579 #define MC_CMD_TSA_CONFIG_IN_APPEND_OP_OFST 0
16580 #define MC_CMD_TSA_CONFIG_IN_APPEND_OP_LEN 4
16581 /* The tag to be appended */
16582 #define MC_CMD_TSA_CONFIG_IN_APPEND_TAG_OFST 4
16583 #define MC_CMD_TSA_CONFIG_IN_APPEND_TAG_LEN 4
16584 /* The length of the data in bytes */
16585 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENGTH_OFST 8
16586 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENGTH_LEN 4
16587 /* The item data */
16588 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_OFST 12
16589 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_LEN 1
16590 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MINNUM 0
16591 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MAXNUM 240
16592
16593 /* MC_CMD_TSA_CONFIG_OUT_APPEND msgresponse */
16594 #define MC_CMD_TSA_CONFIG_OUT_APPEND_LEN 0
16595
16596 /* MC_CMD_TSA_CONFIG_IN_RESET msgrequest */
16597 #define MC_CMD_TSA_CONFIG_IN_RESET_LEN 4
16598 /* TSA configuration sub-operation code. The value shall be
16599  * MC_CMD_TSA_CONFIG_OP_RESET.
16600  */
16601 #define MC_CMD_TSA_CONFIG_IN_RESET_OP_OFST 0
16602 #define MC_CMD_TSA_CONFIG_IN_RESET_OP_LEN 4
16603
16604 /* MC_CMD_TSA_CONFIG_OUT_RESET msgresponse */
16605 #define MC_CMD_TSA_CONFIG_OUT_RESET_LEN 0
16606
16607 /* MC_CMD_TSA_CONFIG_IN_READ msgrequest */
16608 #define MC_CMD_TSA_CONFIG_IN_READ_LEN 8
16609 /* TSA configuration sub-operation code. The value shall be
16610  * MC_CMD_TSA_CONFIG_OP_READ.
16611  */
16612 #define MC_CMD_TSA_CONFIG_IN_READ_OP_OFST 0
16613 #define MC_CMD_TSA_CONFIG_IN_READ_OP_LEN 4
16614 /* The tag to be read */
16615 #define MC_CMD_TSA_CONFIG_IN_READ_TAG_OFST 4
16616 #define MC_CMD_TSA_CONFIG_IN_READ_TAG_LEN 4
16617
16618 /* MC_CMD_TSA_CONFIG_OUT_READ msgresponse */
16619 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMIN 8
16620 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMAX 252
16621 #define MC_CMD_TSA_CONFIG_OUT_READ_LEN(num) (8+1*(num))
16622 /* The tag that was read */
16623 #define MC_CMD_TSA_CONFIG_OUT_READ_TAG_OFST 0
16624 #define MC_CMD_TSA_CONFIG_OUT_READ_TAG_LEN 4
16625 /* The length of the data in bytes */
16626 #define MC_CMD_TSA_CONFIG_OUT_READ_LENGTH_OFST 4
16627 #define MC_CMD_TSA_CONFIG_OUT_READ_LENGTH_LEN 4
16628 /* The data of the item. */
16629 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_OFST 8
16630 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_LEN 1
16631 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MINNUM 0
16632 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MAXNUM 244
16633
16634 /* MC_TSA_IPV4_ITEM structuredef */
16635 #define MC_TSA_IPV4_ITEM_LEN 8
16636 /* Additional metadata describing the IP address information such as the
16637  * physical port number the address is being used on. Unused space in this
16638  * field is reserved for future expansion.
16639  */
16640 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_OFST 0
16641 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_LEN 4
16642 #define MC_TSA_IPV4_ITEM_PORT_IDX_LBN 0
16643 #define MC_TSA_IPV4_ITEM_PORT_IDX_WIDTH 8
16644 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_LBN 0
16645 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_WIDTH 32
16646 /* The IPv4 address in little endian byte order. */
16647 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_OFST 4
16648 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_LEN 4
16649 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_LBN 32
16650 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_WIDTH 32
16651
16652
16653 /***********************************/
16654 /* MC_CMD_TSA_IPADDR
16655  * TSA operations relating to the monitoring and expiry of local IP addresses
16656  * discovered by the controller. These commands are sent from a TSA controller
16657  * to a TSA adapter.
16658  */
16659 #define MC_CMD_TSA_IPADDR 0x65
16660 #undef  MC_CMD_0x65_PRIVILEGE_CTG
16661
16662 #define MC_CMD_0x65_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16663
16664 /* MC_CMD_TSA_IPADDR_IN msgrequest */
16665 #define MC_CMD_TSA_IPADDR_IN_LEN 4
16666 /* Header containing information to identify which sub-operation of this
16667  * command to perform. The header contains a 16-bit op-code. Unused space in
16668  * this field is reserved for future expansion.
16669  */
16670 #define MC_CMD_TSA_IPADDR_IN_OP_HDR_OFST 0
16671 #define MC_CMD_TSA_IPADDR_IN_OP_HDR_LEN 4
16672 #define MC_CMD_TSA_IPADDR_IN_OP_LBN 0
16673 #define MC_CMD_TSA_IPADDR_IN_OP_WIDTH 16
16674 /* enum: Request that the adapter verifies that the IPv4 addresses supplied are
16675  * still in use by the host by sending ARP probes to the host. The MC does not
16676  * wait for a response to the probes and sends an MCDI response to the
16677  * controller once the probes have been sent to the host. The response to the
16678  * probes (if there are any) will be forwarded to the controller using
16679  * MC_CMD_TSA_INFO alerts.
16680  */
16681 #define MC_CMD_TSA_IPADDR_OP_VALIDATE_IPV4  0x1
16682 /* enum: Notify the adapter that one or more IPv4 addresses are no longer valid
16683  * for the host of the adapter. The adapter should remove the IPv4 addresses
16684  * from its local cache.
16685  */
16686 #define MC_CMD_TSA_IPADDR_OP_REMOVE_IPV4  0x2
16687
16688 /* MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4 msgrequest */
16689 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMIN 16
16690 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMAX 248
16691 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LEN(num) (8+8*(num))
16692 /* Header containing information to identify which sub-operation of this
16693  * command to perform. The header contains a 16-bit op-code. Unused space in
16694  * this field is reserved for future expansion.
16695  */
16696 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_HDR_OFST 0
16697 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_HDR_LEN 4
16698 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_LBN 0
16699 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_WIDTH 16
16700 /* Number of IPv4 addresses to validate. */
16701 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_NUM_ITEMS_OFST 4
16702 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_NUM_ITEMS_LEN 4
16703 /* The IPv4 addresses to validate, in struct MC_TSA_IPV4_ITEM format. */
16704 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_OFST 8
16705 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LEN 8
16706 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LO_OFST 8
16707 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_HI_OFST 12
16708 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MINNUM 1
16709 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MAXNUM 30
16710
16711 /* MC_CMD_TSA_IPADDR_OUT_VALIDATE_IPV4 msgresponse */
16712 #define MC_CMD_TSA_IPADDR_OUT_VALIDATE_IPV4_LEN 0
16713
16714 /* MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4 msgrequest */
16715 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMIN 16
16716 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMAX 248
16717 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LEN(num) (8+8*(num))
16718 /* Header containing information to identify which sub-operation of this
16719  * command to perform. The header contains a 16-bit op-code. Unused space in
16720  * this field is reserved for future expansion.
16721  */
16722 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_HDR_OFST 0
16723 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_HDR_LEN 4
16724 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_LBN 0
16725 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_WIDTH 16
16726 /* Number of IPv4 addresses to remove. */
16727 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_NUM_ITEMS_OFST 4
16728 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_NUM_ITEMS_LEN 4
16729 /* The IPv4 addresses that have expired, in struct MC_TSA_IPV4_ITEM format. */
16730 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_OFST 8
16731 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LEN 8
16732 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LO_OFST 8
16733 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_HI_OFST 12
16734 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MINNUM 1
16735 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MAXNUM 30
16736
16737 /* MC_CMD_TSA_IPADDR_OUT_REMOVE_IPV4 msgresponse */
16738 #define MC_CMD_TSA_IPADDR_OUT_REMOVE_IPV4_LEN 0
16739
16740
16741 /***********************************/
16742 /* MC_CMD_SECURE_NIC_INFO
16743  * Get secure NIC information. While many of the features reported by these
16744  * commands are related to TSA, they must be supported in firmware where TSA is
16745  * disabled.
16746  */
16747 #define MC_CMD_SECURE_NIC_INFO 0x132
16748 #undef  MC_CMD_0x132_PRIVILEGE_CTG
16749
16750 #define MC_CMD_0x132_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16751
16752 /* MC_CMD_SECURE_NIC_INFO_IN msgrequest */
16753 #define MC_CMD_SECURE_NIC_INFO_IN_LEN 4
16754 /* sub-operation code info */
16755 #define MC_CMD_SECURE_NIC_INFO_IN_OP_HDR_OFST 0
16756 #define MC_CMD_SECURE_NIC_INFO_IN_OP_HDR_LEN 4
16757 #define MC_CMD_SECURE_NIC_INFO_IN_OP_LBN 0
16758 #define MC_CMD_SECURE_NIC_INFO_IN_OP_WIDTH 16
16759 /* enum: Get the status of various security settings, all signed along with a
16760  * challenge chosen by the host.
16761  */
16762 #define MC_CMD_SECURE_NIC_INFO_OP_STATUS  0x0
16763
16764 /* MC_CMD_SECURE_NIC_INFO_IN_STATUS msgrequest */
16765 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_LEN 24
16766 /* sub-operation code, must be MC_CMD_SECURE_NIC_INFO_OP_STATUS */
16767 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_OP_HDR_OFST 0
16768 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_OP_HDR_LEN 4
16769 /* Type of key to be used to sign response. */
16770 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_KEY_TYPE_OFST 4
16771 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_KEY_TYPE_LEN 4
16772 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_UNUSED  0x0 /* enum */
16773 /* enum: Solarflare adapter authentication key, installed by Manftest. */
16774 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_SF_ADAPTER_AUTH  0x1
16775 /* enum: TSA binding key, installed after adapter is bound to a TSA controller.
16776  * This is not supported in firmware which does not support TSA.
16777  */
16778 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_TSA_BINDING  0x2
16779 /* enum: Customer adapter authentication key. Installed by the customer in the
16780  * field, but otherwise similar to the Solarflare adapter authentication key.
16781  */
16782 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CUSTOMER_ADAPTER_AUTH  0x3
16783 /* Random challenge generated by the host. */
16784 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CHALLENGE_OFST 8
16785 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CHALLENGE_LEN 16
16786
16787 /* MC_CMD_SECURE_NIC_INFO_OUT_STATUS msgresponse */
16788 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_LEN 420
16789 /* Length of the signature in MSG_SIGNATURE. */
16790 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN_OFST 0
16791 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN_LEN 4
16792 /* Signature over the message, starting at MESSAGE_TYPE and continuing to the
16793  * end of the MCDI response, allowing the message format to be extended. The
16794  * signature uses ECDSA 384 encoding in ASN.1 format. It has variable length,
16795  * with a maximum of 384 bytes.
16796  */
16797 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_OFST 4
16798 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN 384
16799 /* Enum value indicating the type of response. This protects against chosen
16800  * message attacks. The enum values are random rather than sequential to make
16801  * it unlikely that values will be reused should other commands in a different
16802  * namespace need to create signed messages.
16803  */
16804 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MESSAGE_TYPE_OFST 388
16805 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MESSAGE_TYPE_LEN 4
16806 /* enum: Message type value for the response to a
16807  * MC_CMD_SECURE_NIC_INFO_IN_STATUS message.
16808  */
16809 #define MC_CMD_SECURE_NIC_INFO_STATUS  0xdb4
16810 /* The challenge provided by the host in the MC_CMD_SECURE_NIC_INFO_IN_STATUS
16811  * message
16812  */
16813 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_CHALLENGE_OFST 392
16814 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_CHALLENGE_LEN 16
16815 /* The first 32 bits of XPM memory, which include security and flag bits, die
16816  * ID and chip ID revision. The meaning of these bits is defined in
16817  * mc/include/mc/xpm.h in the firmwaresrc repository.
16818  */
16819 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_XPM_STATUS_BITS_OFST 408
16820 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_XPM_STATUS_BITS_LEN 4
16821 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_A_OFST 412
16822 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_A_LEN 2
16823 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_B_OFST 414
16824 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_B_LEN 2
16825 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_C_OFST 416
16826 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_C_LEN 2
16827 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_D_OFST 418
16828 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_D_LEN 2
16829
16830
16831 /***********************************/
16832 /* MC_CMD_TSA_TEST
16833  * A simple ping-pong command just to test the adapter<>controller MCDI
16834  * communication channel. This command makes not changes to the TSA adapter's
16835  * internal state. It is used by the controller just to verify that the MCDI
16836  * communication channel is working fine. This command takes no additonal
16837  * parameters in request or response.
16838  */
16839 #define MC_CMD_TSA_TEST 0x125
16840 #undef  MC_CMD_0x125_PRIVILEGE_CTG
16841
16842 #define MC_CMD_0x125_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16843
16844 /* MC_CMD_TSA_TEST_IN msgrequest */
16845 #define MC_CMD_TSA_TEST_IN_LEN 0
16846
16847 /* MC_CMD_TSA_TEST_OUT msgresponse */
16848 #define MC_CMD_TSA_TEST_OUT_LEN 0
16849
16850
16851 /***********************************/
16852 /* MC_CMD_TSA_RULESET_OVERRIDE
16853  * Override TSA ruleset that is currently active on the adapter. This operation
16854  * does not modify the ruleset itself. This operation provides a mechanism to
16855  * apply an allow-all or deny-all operation on all packets, thereby completely
16856  * ignoring the rule-set configured on the adapter. The main purpose of this
16857  * operation is to provide a deterministic state to the TSA firewall during
16858  * rule-set transitions.
16859  */
16860 #define MC_CMD_TSA_RULESET_OVERRIDE 0x12a
16861 #undef  MC_CMD_0x12a_PRIVILEGE_CTG
16862
16863 #define MC_CMD_0x12a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16864
16865 /* MC_CMD_TSA_RULESET_OVERRIDE_IN msgrequest */
16866 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_LEN 4
16867 /* The override state to apply. */
16868 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_STATE_OFST 0
16869 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_STATE_LEN 4
16870 /* enum: No override in place - the existing ruleset is in operation. */
16871 #define MC_CMD_TSA_RULESET_OVERRIDE_NONE  0x0
16872 /* enum: Block all packets seen on all datapath channel except those packets
16873  * required for basic configuration of the TSA NIC such as ARPs and TSA-
16874  * communication traffic. Such exceptional traffic is handled differently
16875  * compared to TSA rulesets.
16876  */
16877 #define MC_CMD_TSA_RULESET_OVERRIDE_BLOCK  0x1
16878 /* enum: Allow all packets through all datapath channel. The TSA adapter
16879  * behaves like a normal NIC without any firewalls.
16880  */
16881 #define MC_CMD_TSA_RULESET_OVERRIDE_ALLOW  0x2
16882
16883 /* MC_CMD_TSA_RULESET_OVERRIDE_OUT msgresponse */
16884 #define MC_CMD_TSA_RULESET_OVERRIDE_OUT_LEN 0
16885
16886
16887 /***********************************/
16888 /* MC_CMD_TSAC_REQUEST
16889  * Generic command to send requests from a TSA controller to a TSA adapter.
16890  * Specific usage is determined by the TYPE field.
16891  */
16892 #define MC_CMD_TSAC_REQUEST 0x12b
16893 #undef  MC_CMD_0x12b_PRIVILEGE_CTG
16894
16895 #define MC_CMD_0x12b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16896
16897 /* MC_CMD_TSAC_REQUEST_IN msgrequest */
16898 #define MC_CMD_TSAC_REQUEST_IN_LEN 4
16899 /* The type of request from the controller. */
16900 #define MC_CMD_TSAC_REQUEST_IN_TYPE_OFST 0
16901 #define MC_CMD_TSAC_REQUEST_IN_TYPE_LEN 4
16902 /* enum: Request the adapter to resend localIP information from it's cache. The
16903  * command does not return any IP address information; IP addresses are sent as
16904  * TSA notifications as descibed in MC_CMD_TSA_INFO_IN_LOCAL_IP.
16905  */
16906 #define MC_CMD_TSAC_REQUEST_LOCALIP  0x0
16907
16908 /* MC_CMD_TSAC_REQUEST_OUT msgresponse */
16909 #define MC_CMD_TSAC_REQUEST_OUT_LEN 0
16910
16911
16912 /***********************************/
16913 /* MC_CMD_SUC_VERSION
16914  * Get the version of the SUC
16915  */
16916 #define MC_CMD_SUC_VERSION 0x134
16917 #undef  MC_CMD_0x134_PRIVILEGE_CTG
16918
16919 #define MC_CMD_0x134_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16920
16921 /* MC_CMD_SUC_VERSION_IN msgrequest */
16922 #define MC_CMD_SUC_VERSION_IN_LEN 0
16923
16924 /* MC_CMD_SUC_VERSION_OUT msgresponse */
16925 #define MC_CMD_SUC_VERSION_OUT_LEN 24
16926 /* The SUC firmware version as four numbers - a.b.c.d */
16927 #define MC_CMD_SUC_VERSION_OUT_VERSION_OFST 0
16928 #define MC_CMD_SUC_VERSION_OUT_VERSION_LEN 4
16929 #define MC_CMD_SUC_VERSION_OUT_VERSION_NUM 4
16930 /* The date, in seconds since the Unix epoch, when the firmware image was
16931  * built.
16932  */
16933 #define MC_CMD_SUC_VERSION_OUT_BUILD_DATE_OFST 16
16934 #define MC_CMD_SUC_VERSION_OUT_BUILD_DATE_LEN 4
16935 /* The ID of the SUC chip. This is specific to the platform but typically
16936  * indicates family, memory sizes etc. See SF-116728-SW for further details.
16937  */
16938 #define MC_CMD_SUC_VERSION_OUT_CHIP_ID_OFST 20
16939 #define MC_CMD_SUC_VERSION_OUT_CHIP_ID_LEN 4
16940
16941 /* MC_CMD_SUC_BOOT_VERSION_IN msgrequest: Get the version of the SUC boot
16942  * loader.
16943  */
16944 #define MC_CMD_SUC_BOOT_VERSION_IN_LEN 4
16945 #define MC_CMD_SUC_BOOT_VERSION_IN_MAGIC_OFST 0
16946 #define MC_CMD_SUC_BOOT_VERSION_IN_MAGIC_LEN 4
16947 /* enum: Requests the SUC boot version. */
16948 #define MC_CMD_SUC_VERSION_GET_BOOT_VERSION 0xb007700b
16949
16950 /* MC_CMD_SUC_BOOT_VERSION_OUT msgresponse */
16951 #define MC_CMD_SUC_BOOT_VERSION_OUT_LEN 4
16952 /* The SUC boot version */
16953 #define MC_CMD_SUC_BOOT_VERSION_OUT_VERSION_OFST 0
16954 #define MC_CMD_SUC_BOOT_VERSION_OUT_VERSION_LEN 4
16955
16956
16957 /***********************************/
16958 /* MC_CMD_SUC_MANFTEST
16959  * Operations to support manftest on SUC based systems.
16960  */
16961 #define MC_CMD_SUC_MANFTEST 0x135
16962 #undef  MC_CMD_0x135_PRIVILEGE_CTG
16963
16964 #define MC_CMD_0x135_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16965
16966 /* MC_CMD_SUC_MANFTEST_IN msgrequest */
16967 #define MC_CMD_SUC_MANFTEST_IN_LEN 4
16968 /* The manftest operation to be performed. */
16969 #define MC_CMD_SUC_MANFTEST_IN_OP_OFST 0
16970 #define MC_CMD_SUC_MANFTEST_IN_OP_LEN 4
16971 /* enum: Read serial number and use count. */
16972 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ  0x0
16973 /* enum: Update use count on wearout adapter. */
16974 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE  0x1
16975 /* enum: Start an ADC calibration. */
16976 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START  0x2
16977 /* enum: Read the status of an ADC calibration. */
16978 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS  0x3
16979 /* enum: Read the results of an ADC calibration. */
16980 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT  0x4
16981 /* enum: Read the PCIe configuration. */
16982 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ  0x5
16983 /* enum: Write the PCIe configuration. */
16984 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE  0x6
16985
16986 /* MC_CMD_SUC_MANFTEST_OUT msgresponse */
16987 #define MC_CMD_SUC_MANFTEST_OUT_LEN 0
16988
16989 /* MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN msgrequest */
16990 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_LEN 4
16991 /* The manftest operation to be performed. This must be
16992  * MC_CMD_SUC_MANFTEST_WEAROUT_READ.
16993  */
16994 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_OP_OFST 0
16995 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_OP_LEN 4
16996
16997 /* MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT msgresponse */
16998 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_LEN 20
16999 /* The serial number of the wearout adapter, see SF-112717-PR for format. */
17000 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_SERIAL_NUMBER_OFST 0
17001 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_SERIAL_NUMBER_LEN 16
17002 /* The use count of the wearout adapter. */
17003 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_USE_COUNT_OFST 16
17004 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_USE_COUNT_LEN 4
17005
17006 /* MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN msgrequest */
17007 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_LEN 4
17008 /* The manftest operation to be performed. This must be
17009  * MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE.
17010  */
17011 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_OP_OFST 0
17012 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_OP_LEN 4
17013
17014 /* MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_OUT msgresponse */
17015 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_OUT_LEN 0
17016
17017 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN msgrequest */
17018 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_LEN 4
17019 /* The manftest operation to be performed. This must be
17020  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START.
17021  */
17022 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_OP_OFST 0
17023 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_OP_LEN 4
17024
17025 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_OUT msgresponse */
17026 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_OUT_LEN 0
17027
17028 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN msgrequest */
17029 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_LEN 4
17030 /* The manftest operation to be performed. This must be
17031  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS.
17032  */
17033 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_OP_OFST 0
17034 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_OP_LEN 4
17035
17036 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT msgresponse */
17037 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_LEN 4
17038 /* The combined status of the calibration operation. */
17039 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FLAGS_OFST 0
17040 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FLAGS_LEN 4
17041 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_CALIBRATING_LBN 0
17042 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_CALIBRATING_WIDTH 1
17043 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FAILED_LBN 1
17044 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FAILED_WIDTH 1
17045 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_RESULT_LBN 2
17046 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_RESULT_WIDTH 4
17047 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_INDEX_LBN 6
17048 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_INDEX_WIDTH 2
17049
17050 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN msgrequest */
17051 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_LEN 4
17052 /* The manftest operation to be performed. This must be
17053  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT.
17054  */
17055 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_OP_OFST 0
17056 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_OP_LEN 4
17057
17058 /* MC_CMD_SUC_WEAROUT_ADC_CALIBRATE_RESULT_OUT msgresponse */
17059 #define MC_CMD_SUC_WEAROUT_ADC_CALIBRATE_RESULT_OUT_LEN 12
17060 /* The set of calibration results. */
17061 #define MC_CMD_SUC_WEAROUT_ADC_CALIBRATE_RESULT_OUT_VALUE_OFST 0
17062 #define MC_CMD_SUC_WEAROUT_ADC_CALIBRATE_RESULT_OUT_VALUE_LEN 4
17063 #define MC_CMD_SUC_WEAROUT_ADC_CALIBRATE_RESULT_OUT_VALUE_NUM 3
17064
17065 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN msgrequest */
17066 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_LEN 4
17067 /* The manftest operation to be performed. This must be
17068  * MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ.
17069  */
17070 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_OP_OFST 0
17071 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_OP_LEN 4
17072
17073 /* MC_CMD_SUC_WEAROUT_CONFIG_PCIE_READ_OUT msgresponse */
17074 #define MC_CMD_SUC_WEAROUT_CONFIG_PCIE_READ_OUT_LEN 4
17075 /* The PCIe vendor ID. */
17076 #define MC_CMD_SUC_WEAROUT_CONFIG_PCIE_READ_OUT_VENDOR_ID_OFST 0
17077 #define MC_CMD_SUC_WEAROUT_CONFIG_PCIE_READ_OUT_VENDOR_ID_LEN 2
17078 /* The PCIe device ID. */
17079 #define MC_CMD_SUC_WEAROUT_CONFIG_PCIE_READ_OUT_DEVICE_ID_OFST 2
17080 #define MC_CMD_SUC_WEAROUT_CONFIG_PCIE_READ_OUT_DEVICE_ID_LEN 2
17081
17082 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN msgrequest */
17083 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_LEN 8
17084 /* The manftest operation to be performed. This must be
17085  * MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE.
17086  */
17087 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_OP_OFST 0
17088 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_OP_LEN 4
17089 /* The PCIe vendor ID. */
17090 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_VENDOR_ID_OFST 4
17091 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_VENDOR_ID_LEN 2
17092 /* The PCIe device ID. */
17093 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_DEVICE_ID_OFST 6
17094 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_DEVICE_ID_LEN 2
17095
17096 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_OUT msgresponse */
17097 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_OUT_LEN 0
17098
17099 #endif /* _SIENA_MC_DRIVER_PCOL_H */
17100 /*! \cidoxg_end */