net/sfc: insert switchdev mode MAE rules
[dpdk.git] / drivers / net / sfc / sfc_mae.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  * Copyright(c) 2019-2021 Xilinx, Inc.
4  * Copyright(c) 2019 Solarflare Communications Inc.
5  *
6  * This software was jointly developed between OKTET Labs (under contract
7  * for Solarflare) and Solarflare Communications, Inc.
8  */
9
10 #ifndef _SFC_MAE_H
11 #define _SFC_MAE_H
12
13 #include <stdbool.h>
14
15 #include <rte_spinlock.h>
16
17 #include "efx.h"
18
19 #include "sfc_stats.h"
20
21 #ifdef __cplusplus
22 extern "C" {
23 #endif
24
25 /** FW-allocatable resource context */
26 struct sfc_mae_fw_rsrc {
27         unsigned int                    refcnt;
28         RTE_STD_C11
29         union {
30                 efx_mae_aset_id_t       aset_id;
31                 efx_mae_rule_id_t       rule_id;
32                 efx_mae_eh_id_t         eh_id;
33         };
34 };
35
36 /** Outer rule registry entry */
37 struct sfc_mae_outer_rule {
38         TAILQ_ENTRY(sfc_mae_outer_rule) entries;
39         unsigned int                    refcnt;
40         efx_mae_match_spec_t            *match_spec;
41         efx_tunnel_protocol_t           encap_type;
42         struct sfc_mae_fw_rsrc          fw_rsrc;
43 };
44
45 TAILQ_HEAD(sfc_mae_outer_rules, sfc_mae_outer_rule);
46
47 /** Encap. header registry entry */
48 struct sfc_mae_encap_header {
49         TAILQ_ENTRY(sfc_mae_encap_header)       entries;
50         unsigned int                            refcnt;
51         uint8_t                                 *buf;
52         size_t                                  size;
53         efx_tunnel_protocol_t                   type;
54         struct sfc_mae_fw_rsrc                  fw_rsrc;
55 };
56
57 TAILQ_HEAD(sfc_mae_encap_headers, sfc_mae_encap_header);
58
59 /* Counter ID */
60 struct sfc_mae_counter_id {
61         /* ID of a counter in MAE */
62         efx_counter_t                   mae_id;
63         /* ID of a counter in RTE */
64         uint32_t                        rte_id;
65 };
66
67 /** Action set registry entry */
68 struct sfc_mae_action_set {
69         TAILQ_ENTRY(sfc_mae_action_set) entries;
70         unsigned int                    refcnt;
71         struct sfc_mae_counter_id       *counters;
72         uint32_t                        n_counters;
73         efx_mae_actions_t               *spec;
74         struct sfc_mae_encap_header     *encap_header;
75         struct sfc_mae_fw_rsrc          fw_rsrc;
76 };
77
78 TAILQ_HEAD(sfc_mae_action_sets, sfc_mae_action_set);
79
80 /** Options for MAE support status */
81 enum sfc_mae_status {
82         SFC_MAE_STATUS_UNKNOWN = 0,
83         SFC_MAE_STATUS_UNSUPPORTED,
84         SFC_MAE_STATUS_SUPPORTED
85 };
86
87 /*
88  * Encap. header bounce buffer. It is used to store header data
89  * when parsing the header definition in the action VXLAN_ENCAP.
90  */
91 struct sfc_mae_bounce_eh {
92         uint8_t                         *buf;
93         size_t                          buf_size;
94         size_t                          size;
95         efx_tunnel_protocol_t           type;
96 };
97
98 /** Counter collection entry */
99 struct sfc_mae_counter {
100         bool                            inuse;
101         uint32_t                        generation_count;
102         union sfc_pkts_bytes            value;
103         union sfc_pkts_bytes            reset;
104 };
105
106 struct sfc_mae_counters_xstats {
107         uint64_t                        not_inuse_update;
108         uint64_t                        realloc_update;
109 };
110
111 struct sfc_mae_counters {
112         /** An array of all MAE counters */
113         struct sfc_mae_counter          *mae_counters;
114         /** Extra statistics for counters */
115         struct sfc_mae_counters_xstats  xstats;
116         /** Count of all MAE counters */
117         unsigned int                    n_mae_counters;
118 };
119
120 struct sfc_mae_counter_registry {
121         /* Common counter information */
122         /** Counters collection */
123         struct sfc_mae_counters         counters;
124
125         /* Information used by counter update service */
126         /** Callback to get packets from RxQ */
127         eth_rx_burst_t                  rx_pkt_burst;
128         /** Data for the callback to get packets */
129         struct sfc_dp_rxq               *rx_dp;
130         /** Number of buffers pushed to the RxQ */
131         unsigned int                    pushed_n_buffers;
132         /** Are credits used by counter stream */
133         bool                            use_credits;
134
135         /* Information used by configuration routines */
136         /** Counter service core ID */
137         uint32_t                        service_core_id;
138         /** Counter service ID */
139         uint32_t                        service_id;
140 };
141
142 /** Rules to forward traffic from PHY port to PF and from PF to PHY port */
143 #define SFC_MAE_NB_SWITCHDEV_RULES      (2)
144 /** Maximum required internal MAE rules */
145 #define SFC_MAE_NB_RULES_MAX            (SFC_MAE_NB_SWITCHDEV_RULES)
146
147 struct sfc_mae_rule {
148         efx_mae_match_spec_t            *spec;
149         efx_mae_actions_t               *actions;
150         efx_mae_aset_id_t               action_set;
151         efx_mae_rule_id_t               rule_id;
152 };
153
154 struct sfc_mae_internal_rules {
155         /*
156          * Rules required to sustain switchdev mode or to provide
157          * port representor functionality.
158          */
159         struct sfc_mae_rule             rules[SFC_MAE_NB_RULES_MAX];
160 };
161
162 struct sfc_mae {
163         /** Assigned switch domain identifier */
164         uint16_t                        switch_domain_id;
165         /** Assigned switch port identifier */
166         uint16_t                        switch_port_id;
167         /** NIC support for MAE status */
168         enum sfc_mae_status             status;
169         /** Priority level limit for MAE outer rules */
170         unsigned int                    nb_outer_rule_prios_max;
171         /** Priority level limit for MAE action rules */
172         unsigned int                    nb_action_rule_prios_max;
173         /** Encapsulation support status */
174         uint32_t                        encap_types_supported;
175         /** Outer rule registry */
176         struct sfc_mae_outer_rules      outer_rules;
177         /** Encap. header registry */
178         struct sfc_mae_encap_headers    encap_headers;
179         /** Action set registry */
180         struct sfc_mae_action_sets      action_sets;
181         /** Encap. header bounce buffer */
182         struct sfc_mae_bounce_eh        bounce_eh;
183         /** Flag indicating whether counter-only RxQ is running */
184         bool                            counter_rxq_running;
185         /** Counter registry */
186         struct sfc_mae_counter_registry counter_registry;
187         /** Driver-internal flow rules */
188         struct sfc_mae_internal_rules   internal_rules;
189         /**
190          * Switchdev default rules. They forward traffic from PHY port
191          * to PF and vice versa.
192          */
193         struct sfc_mae_rule             *switchdev_rule_pf_to_ext;
194         struct sfc_mae_rule             *switchdev_rule_ext_to_pf;
195 };
196
197 struct sfc_adapter;
198 struct sfc_flow_spec;
199
200 /** This implementation supports double-tagging */
201 #define SFC_MAE_MATCH_VLAN_MAX_NTAGS    (2)
202
203 /** It is possible to keep track of one item ETH and two items VLAN */
204 #define SFC_MAE_L2_MAX_NITEMS           (SFC_MAE_MATCH_VLAN_MAX_NTAGS + 1)
205
206 /** Auxiliary entry format to keep track of L2 "type" ("inner_type") */
207 struct sfc_mae_ethertype {
208         rte_be16_t      value;
209         rte_be16_t      mask;
210 };
211
212 struct sfc_mae_pattern_data {
213         /**
214          * Keeps track of "type" ("inner_type") mask and value for each
215          * parsed L2 item in a pattern. These values/masks get filled
216          * in MAE match specification at the end of parsing. Also, this
217          * information is used to conduct consistency checks:
218          *
219          * - If an item ETH is followed by a single item VLAN,
220          *   the former must have "type" set to one of supported
221          *   TPID values (0x8100, 0x88a8, 0x9100, 0x9200, 0x9300),
222          *   or 0x0000/0x0000.
223          *
224          * - If an item ETH is followed by two items VLAN, the
225          *   item ETH must have "type" set to one of supported TPID
226          *   values (0x88a8, 0x9100, 0x9200, 0x9300), or 0x0000/0x0000,
227          *   and the outermost VLAN item must have "inner_type" set
228          *   to TPID value 0x8100, or 0x0000/0x0000
229          *
230          * - If a L2 item is followed by a L3 one, the former must
231          *   indicate "type" ("inner_type") which corresponds to
232          *   the protocol used in the L3 item, or 0x0000/0x0000.
233          *
234          * In turn, mapping between RTE convention (above requirements) and
235          * MAE fields is non-trivial. The following scheme indicates
236          * which item EtherTypes go to which MAE fields in the case
237          * of single tag:
238          *
239          * ETH  (0x8100)        --> VLAN0_PROTO_BE
240          * VLAN (L3 EtherType)  --> ETHER_TYPE_BE
241          *
242          * Similarly, in the case of double tagging:
243          *
244          * ETH  (0x88a8)        --> VLAN0_PROTO_BE
245          * VLAN (0x8100)        --> VLAN1_PROTO_BE
246          * VLAN (L3 EtherType)  --> ETHER_TYPE_BE
247          */
248         struct sfc_mae_ethertype        ethertypes[SFC_MAE_L2_MAX_NITEMS];
249
250         rte_be16_t                      tci_masks[SFC_MAE_MATCH_VLAN_MAX_NTAGS];
251
252         unsigned int                    nb_vlan_tags;
253
254         /**
255          * L3 requirement for the innermost L2 item's "type" ("inner_type").
256          * This contains one of:
257          * - 0x0800/0xffff: IPV4
258          * - 0x86dd/0xffff: IPV6
259          * - 0x0000/0x0000: no L3 item
260          */
261         struct sfc_mae_ethertype        innermost_ethertype_restriction;
262
263         /**
264          * The following two fields keep track of L3 "proto" mask and value.
265          * The corresponding fields get filled in MAE match specification
266          * at the end of parsing. Also, the information is used by a
267          * post-check to enforce consistency requirements:
268          *
269          * - If a L3 item is followed by an item TCP, the former has
270          *   its "proto" set to either 0x06/0xff or 0x00/0x00.
271          *
272          * - If a L3 item is followed by an item UDP, the former has
273          *   its "proto" set to either 0x11/0xff or 0x00/0x00.
274          */
275         uint8_t                         l3_next_proto_value;
276         uint8_t                         l3_next_proto_mask;
277
278         /*
279          * L4 requirement for L3 item's "proto".
280          * This contains one of:
281          * - 0x06/0xff: TCP
282          * - 0x11/0xff: UDP
283          * - 0x00/0x00: no L4 item
284          */
285         uint8_t                         l3_next_proto_restriction_value;
286         uint8_t                         l3_next_proto_restriction_mask;
287
288         /* Projected state of EFX_MAE_FIELD_HAS_OVLAN match bit */
289         bool                            has_ovlan_value;
290         bool                            has_ovlan_mask;
291
292         /* Projected state of EFX_MAE_FIELD_HAS_IVLAN match bit */
293         bool                            has_ivlan_value;
294         bool                            has_ivlan_mask;
295 };
296
297 struct sfc_mae_parse_ctx {
298         struct sfc_adapter              *sa;
299         efx_mae_match_spec_t            *match_spec_action;
300         efx_mae_match_spec_t            *match_spec_outer;
301         /*
302          * This points to either of the above two specifications depending
303          * on which part of the pattern is being parsed (outer / inner).
304          */
305         efx_mae_match_spec_t            *match_spec;
306         /*
307          * This points to either "field_ids_remap_to_encap"
308          * or "field_ids_no_remap" (see sfc_mae.c) depending on
309          * which part of the pattern is being parsed.
310          */
311         const efx_mae_field_id_t        *field_ids_remap;
312         /* These two fields correspond to the tunnel-specific default mask. */
313         size_t                          tunnel_def_mask_size;
314         const void                      *tunnel_def_mask;
315         bool                            match_mport_set;
316         struct sfc_mae_pattern_data     pattern_data;
317         efx_tunnel_protocol_t           encap_type;
318         unsigned int                    priority;
319 };
320
321 int sfc_mae_attach(struct sfc_adapter *sa);
322 void sfc_mae_detach(struct sfc_adapter *sa);
323 sfc_flow_cleanup_cb_t sfc_mae_flow_cleanup;
324 int sfc_mae_rule_parse_pattern(struct sfc_adapter *sa,
325                                const struct rte_flow_item pattern[],
326                                struct sfc_flow_spec_mae *spec,
327                                struct rte_flow_error *error);
328 int sfc_mae_rule_parse_actions(struct sfc_adapter *sa,
329                                const struct rte_flow_action actions[],
330                                struct sfc_flow_spec_mae *spec_mae,
331                                struct rte_flow_error *error);
332 sfc_flow_verify_cb_t sfc_mae_flow_verify;
333 sfc_flow_insert_cb_t sfc_mae_flow_insert;
334 sfc_flow_remove_cb_t sfc_mae_flow_remove;
335 sfc_flow_query_cb_t sfc_mae_flow_query;
336
337 /**
338  * The value used to represent the lowest priority.
339  * Used in MAE rule API.
340  */
341 #define SFC_MAE_RULE_PRIO_LOWEST        (-1)
342
343 /**
344  * Insert a driver-internal flow rule that matches traffic originating from
345  * some m-port selector and redirects it to another one
346  * (eg. PF --> PHY, PHY --> PF).
347  *
348  * If requested priority is negative, use the lowest priority.
349  */
350 int sfc_mae_rule_add_mport_match_deliver(struct sfc_adapter *sa,
351                                          const efx_mport_sel_t *mport_match,
352                                          const efx_mport_sel_t *mport_deliver,
353                                          int prio, struct sfc_mae_rule **rulep);
354 void sfc_mae_rule_del(struct sfc_adapter *sa, struct sfc_mae_rule *rule);
355 int sfc_mae_switchdev_init(struct sfc_adapter *sa);
356 void sfc_mae_switchdev_fini(struct sfc_adapter *sa);
357
358 #ifdef __cplusplus
359 }
360 #endif
361 #endif /* _SFC_MAE_H */