8fd7a068e7bffc4ef8ff96535a674b41525657b7
[dpdk.git] / drivers / net / txgbe / txgbe_ethdev.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2015-2020
3  */
4
5 #ifndef _TXGBE_ETHDEV_H_
6 #define _TXGBE_ETHDEV_H_
7
8 #include "base/txgbe.h"
9
10 /* need update link, bit flag */
11 #define TXGBE_FLAG_NEED_LINK_UPDATE (uint32_t)(1 << 0)
12 #define TXGBE_FLAG_MAILBOX          (uint32_t)(1 << 1)
13 #define TXGBE_FLAG_PHY_INTERRUPT    (uint32_t)(1 << 2)
14 #define TXGBE_FLAG_MACSEC           (uint32_t)(1 << 3)
15 #define TXGBE_FLAG_NEED_LINK_CONFIG (uint32_t)(1 << 4)
16
17 /*
18  * Defines that were not part of txgbe_type.h as they are not used by the
19  * FreeBSD driver.
20  */
21 #define TXGBE_HKEY_MAX_INDEX 10
22 /*Default value of Max Rx Queue*/
23 #define TXGBE_MAX_RX_QUEUE_NUM  128
24 #define TXGBE_VMDQ_DCB_NB_QUEUES     TXGBE_MAX_RX_QUEUE_NUM
25
26 #define TXGBE_QUEUE_ITR_INTERVAL_DEFAULT        500 /* 500us */
27
28 #define TXGBE_RSS_OFFLOAD_ALL ( \
29         ETH_RSS_IPV4 | \
30         ETH_RSS_NONFRAG_IPV4_TCP | \
31         ETH_RSS_NONFRAG_IPV4_UDP | \
32         ETH_RSS_IPV6 | \
33         ETH_RSS_NONFRAG_IPV6_TCP | \
34         ETH_RSS_NONFRAG_IPV6_UDP | \
35         ETH_RSS_IPV6_EX | \
36         ETH_RSS_IPV6_TCP_EX | \
37         ETH_RSS_IPV6_UDP_EX)
38
39 #define TXGBE_MISC_VEC_ID               RTE_INTR_VEC_ZERO_OFFSET
40 #define TXGBE_RX_VEC_START              RTE_INTR_VEC_RXTX_OFFSET
41
42 /* structure for interrupt relative data */
43 struct txgbe_interrupt {
44         uint32_t flags;
45         uint32_t mask_misc;
46         /* to save original mask during delayed handler */
47         uint32_t mask_misc_orig;
48         uint32_t mask[2];
49 };
50
51 struct txgbe_uta_info {
52         uint8_t  uc_filter_type;
53         uint16_t uta_in_use;
54         uint32_t uta_shadow[TXGBE_MAX_UTA];
55 };
56
57 /*
58  * Structure to store private data for each driver instance (for each port).
59  */
60 struct txgbe_adapter {
61         struct txgbe_hw             hw;
62         struct txgbe_interrupt      intr;
63         struct txgbe_uta_info       uta_info;
64         bool rx_bulk_alloc_allowed;
65 };
66
67 #define TXGBE_DEV_ADAPTER(dev) \
68         ((struct txgbe_adapter *)(dev)->data->dev_private)
69
70 #define TXGBE_DEV_HW(dev) \
71         (&((struct txgbe_adapter *)(dev)->data->dev_private)->hw)
72
73 #define TXGBE_DEV_INTR(dev) \
74         (&((struct txgbe_adapter *)(dev)->data->dev_private)->intr)
75
76 #define TXGBE_DEV_UTA_INFO(dev) \
77         (&((struct txgbe_adapter *)(dev)->data->dev_private)->uta_info)
78
79 void txgbe_set_ivar_map(struct txgbe_hw *hw, int8_t direction,
80                                uint8_t queue, uint8_t msix_vector);
81
82 int
83 txgbe_dev_link_update_share(struct rte_eth_dev *dev,
84                 int wait_to_complete);
85
86 #define TXGBE_LINK_DOWN_CHECK_TIMEOUT 4000 /* ms */
87 #define TXGBE_LINK_UP_CHECK_TIMEOUT   1000 /* ms */
88 #define TXGBE_VMDQ_NUM_UC_MAC         4096 /* Maximum nb. of UC MAC addr. */
89
90 /*
91  *  Default values for RX/TX configuration
92  */
93 #define TXGBE_DEFAULT_RX_FREE_THRESH  32
94 #define TXGBE_DEFAULT_RX_PTHRESH      8
95 #define TXGBE_DEFAULT_RX_HTHRESH      8
96 #define TXGBE_DEFAULT_RX_WTHRESH      0
97
98 #define TXGBE_DEFAULT_TX_FREE_THRESH  32
99 #define TXGBE_DEFAULT_TX_PTHRESH      32
100 #define TXGBE_DEFAULT_TX_HTHRESH      0
101 #define TXGBE_DEFAULT_TX_WTHRESH      0
102
103 int txgbe_dev_set_mc_addr_list(struct rte_eth_dev *dev,
104                                       struct rte_ether_addr *mc_addr_set,
105                                       uint32_t nb_mc_addr);
106 void txgbe_dev_setup_link_alarm_handler(void *param);
107
108 #endif /* _TXGBE_ETHDEV_H_ */