aa19cce1edca6e73ec590dc982349a38fddd0822
[dpdk.git] / ef10_tx.c
1 /*
2  * Copyright (c) 2012-2016 Solarflare Communications Inc.
3  * All rights reserved.
4  *
5  * Redistribution and use in source and binary forms, with or without
6  * modification, are permitted provided that the following conditions are met:
7  *
8  * 1. Redistributions of source code must retain the above copyright notice,
9  *    this list of conditions and the following disclaimer.
10  * 2. Redistributions in binary form must reproduce the above copyright notice,
11  *    this list of conditions and the following disclaimer in the documentation
12  *    and/or other materials provided with the distribution.
13  *
14  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
15  * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
16  * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
18  * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
19  * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
20  * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS;
21  * OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY,
22  * WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR
23  * OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE,
24  * EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
25  *
26  * The views and conclusions contained in the software and documentation are
27  * those of the authors and should not be interpreted as representing official
28  * policies, either expressed or implied, of the FreeBSD Project.
29  */
30
31 #include "efx.h"
32 #include "efx_impl.h"
33
34
35 #if EFSYS_OPT_HUNTINGTON || EFSYS_OPT_MEDFORD
36
37 #if EFSYS_OPT_QSTATS
38 #define EFX_TX_QSTAT_INCR(_etp, _stat)                                  \
39         do {                                                            \
40                 (_etp)->et_stat[_stat]++;                               \
41         _NOTE(CONSTANTCONDITION)                                        \
42         } while (B_FALSE)
43 #else
44 #define EFX_TX_QSTAT_INCR(_etp, _stat)
45 #endif
46
47 static  __checkReturn   efx_rc_t
48 efx_mcdi_init_txq(
49         __in            efx_nic_t *enp,
50         __in            uint32_t size,
51         __in            uint32_t target_evq,
52         __in            uint32_t label,
53         __in            uint32_t instance,
54         __in            uint16_t flags,
55         __in            efsys_mem_t *esmp)
56 {
57         efx_mcdi_req_t req;
58         uint8_t payload[MAX(MC_CMD_INIT_TXQ_IN_LEN(EFX_TXQ_MAX_BUFS),
59                             MC_CMD_INIT_TXQ_OUT_LEN)];
60         efx_qword_t *dma_addr;
61         uint64_t addr;
62         int npages;
63         int i;
64         efx_rc_t rc;
65
66         EFSYS_ASSERT(EFX_TXQ_MAX_BUFS >=
67             EFX_TXQ_NBUFS(enp->en_nic_cfg.enc_txq_max_ndescs));
68
69         npages = EFX_TXQ_NBUFS(size);
70         if (npages > MC_CMD_INIT_TXQ_IN_DMA_ADDR_MAXNUM) {
71                 rc = EINVAL;
72                 goto fail1;
73         }
74
75         (void) memset(payload, 0, sizeof (payload));
76         req.emr_cmd = MC_CMD_INIT_TXQ;
77         req.emr_in_buf = payload;
78         req.emr_in_length = MC_CMD_INIT_TXQ_IN_LEN(npages);
79         req.emr_out_buf = payload;
80         req.emr_out_length = MC_CMD_INIT_TXQ_OUT_LEN;
81
82         MCDI_IN_SET_DWORD(req, INIT_TXQ_IN_SIZE, size);
83         MCDI_IN_SET_DWORD(req, INIT_TXQ_IN_TARGET_EVQ, target_evq);
84         MCDI_IN_SET_DWORD(req, INIT_TXQ_IN_LABEL, label);
85         MCDI_IN_SET_DWORD(req, INIT_TXQ_IN_INSTANCE, instance);
86
87         MCDI_IN_POPULATE_DWORD_7(req, INIT_TXQ_IN_FLAGS,
88             INIT_TXQ_IN_FLAG_BUFF_MODE, 0,
89             INIT_TXQ_IN_FLAG_IP_CSUM_DIS,
90             (flags & EFX_TXQ_CKSUM_IPV4) ? 0 : 1,
91             INIT_TXQ_IN_FLAG_TCP_CSUM_DIS,
92             (flags & EFX_TXQ_CKSUM_TCPUDP) ? 0 : 1,
93             INIT_TXQ_EXT_IN_FLAG_TSOV2_EN, (flags & EFX_TXQ_FATSOV2) ? 1 : 0,
94             INIT_TXQ_IN_FLAG_TCP_UDP_ONLY, 0,
95             INIT_TXQ_IN_CRC_MODE, 0,
96             INIT_TXQ_IN_FLAG_TIMESTAMP, 0);
97
98         MCDI_IN_SET_DWORD(req, INIT_TXQ_IN_OWNER_ID, 0);
99         MCDI_IN_SET_DWORD(req, INIT_TXQ_IN_PORT_ID, EVB_PORT_ID_ASSIGNED);
100
101         dma_addr = MCDI_IN2(req, efx_qword_t, INIT_TXQ_IN_DMA_ADDR);
102         addr = EFSYS_MEM_ADDR(esmp);
103
104         for (i = 0; i < npages; i++) {
105                 EFX_POPULATE_QWORD_2(*dma_addr,
106                     EFX_DWORD_1, (uint32_t)(addr >> 32),
107                     EFX_DWORD_0, (uint32_t)(addr & 0xffffffff));
108
109                 dma_addr++;
110                 addr += EFX_BUF_SIZE;
111         }
112
113         efx_mcdi_execute(enp, &req);
114
115         if (req.emr_rc != 0) {
116                 rc = req.emr_rc;
117                 goto fail2;
118         }
119
120         return (0);
121
122 fail2:
123         EFSYS_PROBE(fail2);
124 fail1:
125         EFSYS_PROBE1(fail1, efx_rc_t, rc);
126
127         return (rc);
128 }
129
130 static  __checkReturn   efx_rc_t
131 efx_mcdi_fini_txq(
132         __in            efx_nic_t *enp,
133         __in            uint32_t instance)
134 {
135         efx_mcdi_req_t req;
136         uint8_t payload[MAX(MC_CMD_FINI_TXQ_IN_LEN,
137                             MC_CMD_FINI_TXQ_OUT_LEN)];
138         efx_rc_t rc;
139
140         (void) memset(payload, 0, sizeof (payload));
141         req.emr_cmd = MC_CMD_FINI_TXQ;
142         req.emr_in_buf = payload;
143         req.emr_in_length = MC_CMD_FINI_TXQ_IN_LEN;
144         req.emr_out_buf = payload;
145         req.emr_out_length = MC_CMD_FINI_TXQ_OUT_LEN;
146
147         MCDI_IN_SET_DWORD(req, FINI_TXQ_IN_INSTANCE, instance);
148
149         efx_mcdi_execute_quiet(enp, &req);
150
151         if ((req.emr_rc != 0) && (req.emr_rc != MC_CMD_ERR_EALREADY)) {
152                 rc = req.emr_rc;
153                 goto fail1;
154         }
155
156         return (0);
157
158 fail1:
159         EFSYS_PROBE1(fail1, efx_rc_t, rc);
160
161         return (rc);
162 }
163
164         __checkReturn   efx_rc_t
165 ef10_tx_init(
166         __in            efx_nic_t *enp)
167 {
168         _NOTE(ARGUNUSED(enp))
169         return (0);
170 }
171
172                         void
173 ef10_tx_fini(
174         __in            efx_nic_t *enp)
175 {
176         _NOTE(ARGUNUSED(enp))
177 }
178
179         __checkReturn   efx_rc_t
180 ef10_tx_qcreate(
181         __in            efx_nic_t *enp,
182         __in            unsigned int index,
183         __in            unsigned int label,
184         __in            efsys_mem_t *esmp,
185         __in            size_t n,
186         __in            uint32_t id,
187         __in            uint16_t flags,
188         __in            efx_evq_t *eep,
189         __in            efx_txq_t *etp,
190         __out           unsigned int *addedp)
191 {
192         efx_qword_t desc;
193         efx_rc_t rc;
194
195         _NOTE(ARGUNUSED(id))
196
197         if ((rc = efx_mcdi_init_txq(enp, n, eep->ee_index, label, index, flags,
198             esmp)) != 0)
199                 goto fail1;
200
201         /*
202          * A previous user of this TX queue may have written a descriptor to the
203          * TX push collector, but not pushed the doorbell (e.g. after a crash).
204          * The next doorbell write would then push the stale descriptor.
205          *
206          * Ensure the (per network port) TX push collector is cleared by writing
207          * a no-op TX option descriptor. See bug29981 for details.
208          */
209         *addedp = 1;
210         EFX_POPULATE_QWORD_4(desc,
211             ESF_DZ_TX_DESC_IS_OPT, 1,
212             ESF_DZ_TX_OPTION_TYPE, ESE_DZ_TX_OPTION_DESC_CRC_CSUM,
213             ESF_DZ_TX_OPTION_UDP_TCP_CSUM,
214             (flags & EFX_TXQ_CKSUM_TCPUDP) ? 1 : 0,
215             ESF_DZ_TX_OPTION_IP_CSUM,
216             (flags & EFX_TXQ_CKSUM_IPV4) ? 1 : 0);
217
218         EFSYS_MEM_WRITEQ(etp->et_esmp, 0, &desc);
219         ef10_tx_qpush(etp, *addedp, 0);
220
221         return (0);
222
223 fail1:
224         EFSYS_PROBE1(fail1, efx_rc_t, rc);
225
226         return (rc);
227 }
228
229                 void
230 ef10_tx_qdestroy(
231         __in    efx_txq_t *etp)
232 {
233         /* FIXME */
234         _NOTE(ARGUNUSED(etp))
235         /* FIXME */
236 }
237
238         __checkReturn   efx_rc_t
239 ef10_tx_qpio_enable(
240         __in            efx_txq_t *etp)
241 {
242         efx_nic_t *enp = etp->et_enp;
243         efx_piobuf_handle_t handle;
244         efx_rc_t rc;
245
246         if (etp->et_pio_size != 0) {
247                 rc = EALREADY;
248                 goto fail1;
249         }
250
251         /* Sub-allocate a PIO block from a piobuf */
252         if ((rc = ef10_nic_pio_alloc(enp,
253                     &etp->et_pio_bufnum,
254                     &handle,
255                     &etp->et_pio_blknum,
256                     &etp->et_pio_offset,
257                     &etp->et_pio_size)) != 0) {
258                 goto fail2;
259         }
260         EFSYS_ASSERT3U(etp->et_pio_size, !=, 0);
261
262         /* Link the piobuf to this TXQ */
263         if ((rc = ef10_nic_pio_link(enp, etp->et_index, handle)) != 0) {
264                 goto fail3;
265         }
266
267         /*
268          * et_pio_offset is the offset of the sub-allocated block within the
269          * hardware PIO buffer. It is used as the buffer address in the PIO
270          * option descriptor.
271          *
272          * et_pio_write_offset is the offset of the sub-allocated block from the
273          * start of the write-combined memory mapping, and is used for writing
274          * data into the PIO buffer.
275          */
276         etp->et_pio_write_offset =
277             (etp->et_pio_bufnum * ER_DZ_TX_PIOBUF_STEP) +
278             ER_DZ_TX_PIOBUF_OFST + etp->et_pio_offset;
279
280         return (0);
281
282 fail3:
283         EFSYS_PROBE(fail3);
284         ef10_nic_pio_free(enp, etp->et_pio_bufnum, etp->et_pio_blknum);
285         etp->et_pio_size = 0;
286 fail2:
287         EFSYS_PROBE(fail2);
288 fail1:
289         EFSYS_PROBE1(fail1, efx_rc_t, rc);
290
291         return (rc);
292 }
293
294                         void
295 ef10_tx_qpio_disable(
296         __in            efx_txq_t *etp)
297 {
298         efx_nic_t *enp = etp->et_enp;
299
300         if (etp->et_pio_size != 0) {
301                 /* Unlink the piobuf from this TXQ */
302                 ef10_nic_pio_unlink(enp, etp->et_index);
303
304                 /* Free the sub-allocated PIO block */
305                 ef10_nic_pio_free(enp, etp->et_pio_bufnum, etp->et_pio_blknum);
306                 etp->et_pio_size = 0;
307                 etp->et_pio_write_offset = 0;
308         }
309 }
310
311         __checkReturn   efx_rc_t
312 ef10_tx_qpio_write(
313         __in                    efx_txq_t *etp,
314         __in_ecount(length)     uint8_t *buffer,
315         __in                    size_t length,
316         __in                    size_t offset)
317 {
318         efx_nic_t *enp = etp->et_enp;
319         efsys_bar_t *esbp = enp->en_esbp;
320         uint32_t write_offset;
321         uint32_t write_offset_limit;
322         efx_qword_t *eqp;
323         efx_rc_t rc;
324
325         EFSYS_ASSERT(length % sizeof (efx_qword_t) == 0);
326
327         if (etp->et_pio_size == 0) {
328                 rc = ENOENT;
329                 goto fail1;
330         }
331         if (offset + length > etp->et_pio_size) {
332                 rc = ENOSPC;
333                 goto fail2;
334         }
335
336         /*
337          * Writes to PIO buffers must be 64 bit aligned, and multiples of
338          * 64 bits.
339          */
340         write_offset = etp->et_pio_write_offset + offset;
341         write_offset_limit = write_offset + length;
342         eqp = (efx_qword_t *)buffer;
343         while (write_offset < write_offset_limit) {
344                 EFSYS_BAR_WC_WRITEQ(esbp, write_offset, eqp);
345                 eqp++;
346                 write_offset += sizeof (efx_qword_t);
347         }
348
349         return (0);
350
351 fail2:
352         EFSYS_PROBE(fail2);
353 fail1:
354         EFSYS_PROBE1(fail1, efx_rc_t, rc);
355
356         return (rc);
357 }
358
359         __checkReturn   efx_rc_t
360 ef10_tx_qpio_post(
361         __in                    efx_txq_t *etp,
362         __in                    size_t pkt_length,
363         __in                    unsigned int completed,
364         __inout                 unsigned int *addedp)
365 {
366         efx_qword_t pio_desc;
367         unsigned int id;
368         size_t offset;
369         unsigned int added = *addedp;
370         efx_rc_t rc;
371
372
373         if (added - completed + 1 > EFX_TXQ_LIMIT(etp->et_mask + 1)) {
374                 rc = ENOSPC;
375                 goto fail1;
376         }
377
378         if (etp->et_pio_size == 0) {
379                 rc = ENOENT;
380                 goto fail2;
381         }
382
383         id = added++ & etp->et_mask;
384         offset = id * sizeof (efx_qword_t);
385
386         EFSYS_PROBE4(tx_pio_post, unsigned int, etp->et_index,
387                     unsigned int, id, uint32_t, etp->et_pio_offset,
388                     size_t, pkt_length);
389
390         EFX_POPULATE_QWORD_5(pio_desc,
391                         ESF_DZ_TX_DESC_IS_OPT, 1,
392                         ESF_DZ_TX_OPTION_TYPE, 1,
393                         ESF_DZ_TX_PIO_CONT, 0,
394                         ESF_DZ_TX_PIO_BYTE_CNT, pkt_length,
395                         ESF_DZ_TX_PIO_BUF_ADDR, etp->et_pio_offset);
396
397         EFSYS_MEM_WRITEQ(etp->et_esmp, offset, &pio_desc);
398
399         EFX_TX_QSTAT_INCR(etp, TX_POST_PIO);
400
401         *addedp = added;
402         return (0);
403
404 fail2:
405         EFSYS_PROBE(fail2);
406 fail1:
407         EFSYS_PROBE1(fail1, efx_rc_t, rc);
408
409         return (rc);
410 }
411
412         __checkReturn   efx_rc_t
413 ef10_tx_qpost(
414         __in            efx_txq_t *etp,
415         __in_ecount(n)  efx_buffer_t *eb,
416         __in            unsigned int n,
417         __in            unsigned int completed,
418         __inout         unsigned int *addedp)
419 {
420         unsigned int added = *addedp;
421         unsigned int i;
422         efx_rc_t rc;
423
424         if (added - completed + n > EFX_TXQ_LIMIT(etp->et_mask + 1)) {
425                 rc = ENOSPC;
426                 goto fail1;
427         }
428
429         for (i = 0; i < n; i++) {
430                 efx_buffer_t *ebp = &eb[i];
431                 efsys_dma_addr_t addr = ebp->eb_addr;
432                 size_t size = ebp->eb_size;
433                 boolean_t eop = ebp->eb_eop;
434                 unsigned int id;
435                 size_t offset;
436                 efx_qword_t qword;
437
438                 /* Fragments must not span 4k boundaries. */
439                 EFSYS_ASSERT(P2ROUNDUP(addr + 1, 4096) >= (addr + size));
440
441                 id = added++ & etp->et_mask;
442                 offset = id * sizeof (efx_qword_t);
443
444                 EFSYS_PROBE5(tx_post, unsigned int, etp->et_index,
445                     unsigned int, id, efsys_dma_addr_t, addr,
446                     size_t, size, boolean_t, eop);
447
448                 EFX_POPULATE_QWORD_5(qword,
449                     ESF_DZ_TX_KER_TYPE, 0,
450                     ESF_DZ_TX_KER_CONT, (eop) ? 0 : 1,
451                     ESF_DZ_TX_KER_BYTE_CNT, (uint32_t)(size),
452                     ESF_DZ_TX_KER_BUF_ADDR_DW0, (uint32_t)(addr & 0xffffffff),
453                     ESF_DZ_TX_KER_BUF_ADDR_DW1, (uint32_t)(addr >> 32));
454
455                 EFSYS_MEM_WRITEQ(etp->et_esmp, offset, &qword);
456         }
457
458         EFX_TX_QSTAT_INCR(etp, TX_POST);
459
460         *addedp = added;
461         return (0);
462
463 fail1:
464         EFSYS_PROBE1(fail1, efx_rc_t, rc);
465
466         return (rc);
467 }
468
469 /*
470  * This improves performance by pushing a TX descriptor at the same time as the
471  * doorbell. The descriptor must be added to the TXQ, so that can be used if the
472  * hardware decides not to use the pushed descriptor.
473  */
474                         void
475 ef10_tx_qpush(
476         __in            efx_txq_t *etp,
477         __in            unsigned int added,
478         __in            unsigned int pushed)
479 {
480         efx_nic_t *enp = etp->et_enp;
481         unsigned int wptr;
482         unsigned int id;
483         size_t offset;
484         efx_qword_t desc;
485         efx_oword_t oword;
486
487         wptr = added & etp->et_mask;
488         id = pushed & etp->et_mask;
489         offset = id * sizeof (efx_qword_t);
490
491         EFSYS_MEM_READQ(etp->et_esmp, offset, &desc);
492         EFX_POPULATE_OWORD_3(oword,
493             ERF_DZ_TX_DESC_WPTR, wptr,
494             ERF_DZ_TX_DESC_HWORD, EFX_QWORD_FIELD(desc, EFX_DWORD_1),
495             ERF_DZ_TX_DESC_LWORD, EFX_QWORD_FIELD(desc, EFX_DWORD_0));
496
497         /* Guarantee ordering of memory (descriptors) and PIO (doorbell) */
498         EFX_DMA_SYNC_QUEUE_FOR_DEVICE(etp->et_esmp, etp->et_mask + 1, wptr, id);
499         EFSYS_PIO_WRITE_BARRIER();
500         EFX_BAR_TBL_DOORBELL_WRITEO(enp, ER_DZ_TX_DESC_UPD_REG, etp->et_index,
501                                     &oword);
502 }
503
504         __checkReturn   efx_rc_t
505 ef10_tx_qdesc_post(
506         __in            efx_txq_t *etp,
507         __in_ecount(n)  efx_desc_t *ed,
508         __in            unsigned int n,
509         __in            unsigned int completed,
510         __inout         unsigned int *addedp)
511 {
512         unsigned int added = *addedp;
513         unsigned int i;
514         efx_rc_t rc;
515
516         if (added - completed + n > EFX_TXQ_LIMIT(etp->et_mask + 1)) {
517                 rc = ENOSPC;
518                 goto fail1;
519         }
520
521         for (i = 0; i < n; i++) {
522                 efx_desc_t *edp = &ed[i];
523                 unsigned int id;
524                 size_t offset;
525
526                 id = added++ & etp->et_mask;
527                 offset = id * sizeof (efx_desc_t);
528
529                 EFSYS_MEM_WRITEQ(etp->et_esmp, offset, &edp->ed_eq);
530         }
531
532         EFSYS_PROBE3(tx_desc_post, unsigned int, etp->et_index,
533                     unsigned int, added, unsigned int, n);
534
535         EFX_TX_QSTAT_INCR(etp, TX_POST);
536
537         *addedp = added;
538         return (0);
539
540 fail1:
541         EFSYS_PROBE1(fail1, efx_rc_t, rc);
542
543         return (rc);
544 }
545
546         void
547 ef10_tx_qdesc_dma_create(
548         __in    efx_txq_t *etp,
549         __in    efsys_dma_addr_t addr,
550         __in    size_t size,
551         __in    boolean_t eop,
552         __out   efx_desc_t *edp)
553 {
554         /* Fragments must not span 4k boundaries. */
555         EFSYS_ASSERT(P2ROUNDUP(addr + 1, 4096) >= addr + size);
556
557         EFSYS_PROBE4(tx_desc_dma_create, unsigned int, etp->et_index,
558                     efsys_dma_addr_t, addr,
559                     size_t, size, boolean_t, eop);
560
561         EFX_POPULATE_QWORD_5(edp->ed_eq,
562                     ESF_DZ_TX_KER_TYPE, 0,
563                     ESF_DZ_TX_KER_CONT, (eop) ? 0 : 1,
564                     ESF_DZ_TX_KER_BYTE_CNT, (uint32_t)(size),
565                     ESF_DZ_TX_KER_BUF_ADDR_DW0, (uint32_t)(addr & 0xffffffff),
566                     ESF_DZ_TX_KER_BUF_ADDR_DW1, (uint32_t)(addr >> 32));
567 }
568
569         void
570 ef10_tx_qdesc_tso_create(
571         __in    efx_txq_t *etp,
572         __in    uint16_t ipv4_id,
573         __in    uint32_t tcp_seq,
574         __in    uint8_t  tcp_flags,
575         __out   efx_desc_t *edp)
576 {
577         EFSYS_PROBE4(tx_desc_tso_create, unsigned int, etp->et_index,
578                     uint16_t, ipv4_id, uint32_t, tcp_seq,
579                     uint8_t, tcp_flags);
580
581         EFX_POPULATE_QWORD_5(edp->ed_eq,
582                             ESF_DZ_TX_DESC_IS_OPT, 1,
583                             ESF_DZ_TX_OPTION_TYPE,
584                             ESE_DZ_TX_OPTION_DESC_TSO,
585                             ESF_DZ_TX_TSO_TCP_FLAGS, tcp_flags,
586                             ESF_DZ_TX_TSO_IP_ID, ipv4_id,
587                             ESF_DZ_TX_TSO_TCP_SEQNO, tcp_seq);
588 }
589
590         void
591 ef10_tx_qdesc_tso2_create(
592         __in                    efx_txq_t *etp,
593         __in                    uint16_t ipv4_id,
594         __in                    uint32_t tcp_seq,
595         __in                    uint16_t tcp_mss,
596         __out_ecount(count)     efx_desc_t *edp,
597         __in                    int count)
598 {
599         EFSYS_PROBE4(tx_desc_tso2_create, unsigned int, etp->et_index,
600                     uint16_t, ipv4_id, uint32_t, tcp_seq,
601                     uint16_t, tcp_mss);
602
603         EFSYS_ASSERT(count >= EFX_TX_FATSOV2_OPT_NDESCS);
604
605         EFX_POPULATE_QWORD_5(edp[0].ed_eq,
606                             ESF_DZ_TX_DESC_IS_OPT, 1,
607                             ESF_DZ_TX_OPTION_TYPE,
608                             ESE_DZ_TX_OPTION_DESC_TSO,
609                             ESF_DZ_TX_TSO_OPTION_TYPE,
610                             ESE_DZ_TX_TSO_OPTION_DESC_FATSO2A,
611                             ESF_DZ_TX_TSO_IP_ID, ipv4_id,
612                             ESF_DZ_TX_TSO_TCP_SEQNO, tcp_seq);
613         EFX_POPULATE_QWORD_4(edp[1].ed_eq,
614                             ESF_DZ_TX_DESC_IS_OPT, 1,
615                             ESF_DZ_TX_OPTION_TYPE,
616                             ESE_DZ_TX_OPTION_DESC_TSO,
617                             ESF_DZ_TX_TSO_OPTION_TYPE,
618                             ESE_DZ_TX_TSO_OPTION_DESC_FATSO2B,
619                             ESF_DZ_TX_TSO_TCP_MSS, tcp_mss);
620 }
621
622         void
623 ef10_tx_qdesc_vlantci_create(
624         __in    efx_txq_t *etp,
625         __in    uint16_t  tci,
626         __out   efx_desc_t *edp)
627 {
628         EFSYS_PROBE2(tx_desc_vlantci_create, unsigned int, etp->et_index,
629                     uint16_t, tci);
630
631         EFX_POPULATE_QWORD_4(edp->ed_eq,
632                             ESF_DZ_TX_DESC_IS_OPT, 1,
633                             ESF_DZ_TX_OPTION_TYPE,
634                             ESE_DZ_TX_OPTION_DESC_VLAN,
635                             ESF_DZ_TX_VLAN_OP, tci ? 1 : 0,
636                             ESF_DZ_TX_VLAN_TAG1, tci);
637 }
638
639
640         __checkReturn   efx_rc_t
641 ef10_tx_qpace(
642         __in            efx_txq_t *etp,
643         __in            unsigned int ns)
644 {
645         efx_rc_t rc;
646
647         /* FIXME */
648         _NOTE(ARGUNUSED(etp, ns))
649         _NOTE(CONSTANTCONDITION)
650         if (B_FALSE) {
651                 rc = ENOTSUP;
652                 goto fail1;
653         }
654         /* FIXME */
655
656         return (0);
657
658 fail1:
659         EFSYS_PROBE1(fail1, efx_rc_t, rc);
660
661         return (rc);
662 }
663
664         __checkReturn   efx_rc_t
665 ef10_tx_qflush(
666         __in            efx_txq_t *etp)
667 {
668         efx_nic_t *enp = etp->et_enp;
669         efx_rc_t rc;
670
671         if ((rc = efx_mcdi_fini_txq(enp, etp->et_index)) != 0)
672                 goto fail1;
673
674         return (0);
675
676 fail1:
677         EFSYS_PROBE1(fail1, efx_rc_t, rc);
678
679         return (rc);
680 }
681
682                         void
683 ef10_tx_qenable(
684         __in            efx_txq_t *etp)
685 {
686         /* FIXME */
687         _NOTE(ARGUNUSED(etp))
688         /* FIXME */
689 }
690
691 #if EFSYS_OPT_QSTATS
692                         void
693 ef10_tx_qstats_update(
694         __in                            efx_txq_t *etp,
695         __inout_ecount(TX_NQSTATS)      efsys_stat_t *stat)
696 {
697         unsigned int id;
698
699         for (id = 0; id < TX_NQSTATS; id++) {
700                 efsys_stat_t *essp = &stat[id];
701
702                 EFSYS_STAT_INCR(essp, etp->et_stat[id]);
703                 etp->et_stat[id] = 0;
704         }
705 }
706
707 #endif /* EFSYS_OPT_QSTATS */
708
709 #endif /* EFSYS_OPT_HUNTINGTON || EFSYS_OPT_MEDFORD */