mlx5: support setting primary MAC address
[dpdk.git] / lib / librte_ether / rte_eth_ctrl.h
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright(c) 2010-2015 Intel Corporation. All rights reserved.
5  *   All rights reserved.
6  *
7  *   Redistribution and use in source and binary forms, with or without
8  *   modification, are permitted provided that the following conditions
9  *   are met:
10  *
11  *     * Redistributions of source code must retain the above copyright
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright
14  *       notice, this list of conditions and the following disclaimer in
15  *       the documentation and/or other materials provided with the
16  *       distribution.
17  *     * Neither the name of Intel Corporation nor the names of its
18  *       contributors may be used to endorse or promote products derived
19  *       from this software without specific prior written permission.
20  *
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  */
33
34 #ifndef _RTE_ETH_CTRL_H_
35 #define _RTE_ETH_CTRL_H_
36
37 /**
38  * @file
39  *
40  * Ethernet device features and related data structures used
41  * by control APIs should be defined in this file.
42  *
43  */
44
45 #ifdef __cplusplus
46 extern "C" {
47 #endif
48
49 /*
50  * A packet can be identified by hardware as different flow types. Different
51  * NIC hardwares may support different flow types.
52  * Basically, the NIC hardware identifies the flow type as deep protocol as
53  * possible, and exclusively. For example, if a packet is identified as
54  * 'RTE_ETH_FLOW_NONFRAG_IPV4_TCP', it will not be any of other flow types,
55  * though it is an actual IPV4 packet.
56  * Note that the flow types are used to define RSS offload types in
57  * rte_ethdev.h.
58  */
59 #define RTE_ETH_FLOW_UNKNOWN             0
60 #define RTE_ETH_FLOW_RAW                 1
61 #define RTE_ETH_FLOW_IPV4                2
62 #define RTE_ETH_FLOW_FRAG_IPV4           3
63 #define RTE_ETH_FLOW_NONFRAG_IPV4_TCP    4
64 #define RTE_ETH_FLOW_NONFRAG_IPV4_UDP    5
65 #define RTE_ETH_FLOW_NONFRAG_IPV4_SCTP   6
66 #define RTE_ETH_FLOW_NONFRAG_IPV4_OTHER  7
67 #define RTE_ETH_FLOW_IPV6                8
68 #define RTE_ETH_FLOW_FRAG_IPV6           9
69 #define RTE_ETH_FLOW_NONFRAG_IPV6_TCP   10
70 #define RTE_ETH_FLOW_NONFRAG_IPV6_UDP   11
71 #define RTE_ETH_FLOW_NONFRAG_IPV6_SCTP  12
72 #define RTE_ETH_FLOW_NONFRAG_IPV6_OTHER 13
73 #define RTE_ETH_FLOW_L2_PAYLOAD         14
74 #define RTE_ETH_FLOW_IPV6_EX            15
75 #define RTE_ETH_FLOW_IPV6_TCP_EX        16
76 #define RTE_ETH_FLOW_IPV6_UDP_EX        17
77 #define RTE_ETH_FLOW_MAX                18
78
79 /**
80  * Feature filter types
81  */
82 enum rte_filter_type {
83         RTE_ETH_FILTER_NONE = 0,
84         RTE_ETH_FILTER_MACVLAN,
85         RTE_ETH_FILTER_ETHERTYPE,
86         RTE_ETH_FILTER_FLEXIBLE,
87         RTE_ETH_FILTER_SYN,
88         RTE_ETH_FILTER_NTUPLE,
89         RTE_ETH_FILTER_TUNNEL,
90         RTE_ETH_FILTER_FDIR,
91         RTE_ETH_FILTER_HASH,
92         RTE_ETH_FILTER_L2_TUNNEL,
93         RTE_ETH_FILTER_MAX
94 };
95
96 /**
97  * Generic operations on filters
98  */
99 enum rte_filter_op {
100         /** used to check whether the type filter is supported */
101         RTE_ETH_FILTER_NOP = 0,
102         RTE_ETH_FILTER_ADD,      /**< add filter entry */
103         RTE_ETH_FILTER_UPDATE,   /**< update filter entry */
104         RTE_ETH_FILTER_DELETE,   /**< delete filter entry */
105         RTE_ETH_FILTER_FLUSH,    /**< flush all entries */
106         RTE_ETH_FILTER_GET,      /**< get filter entry */
107         RTE_ETH_FILTER_SET,      /**< configurations */
108         RTE_ETH_FILTER_INFO,     /**< retrieve information */
109         RTE_ETH_FILTER_STATS,    /**< retrieve statistics */
110         RTE_ETH_FILTER_OP_MAX
111 };
112
113 /**
114  * MAC filter type
115  */
116 enum rte_mac_filter_type {
117         RTE_MAC_PERFECT_MATCH = 1, /**< exact match of MAC addr. */
118         RTE_MACVLAN_PERFECT_MATCH, /**< exact match of MAC addr and VLAN ID. */
119         RTE_MAC_HASH_MATCH, /**< hash match of MAC addr. */
120         /** hash match of MAC addr and exact match of VLAN ID. */
121         RTE_MACVLAN_HASH_MATCH,
122 };
123
124 /**
125  * MAC filter info
126  */
127 struct rte_eth_mac_filter {
128         uint8_t is_vf; /**< 1 for VF, 0 for port dev */
129         uint16_t dst_id; /**< VF ID, available when is_vf is 1*/
130         enum rte_mac_filter_type filter_type; /**< MAC filter type */
131         struct ether_addr mac_addr;
132 };
133
134 /**
135  * Define all structures for Ethertype Filter type.
136  */
137
138 #define RTE_ETHTYPE_FLAGS_MAC    0x0001 /**< If set, compare mac */
139 #define RTE_ETHTYPE_FLAGS_DROP   0x0002 /**< If set, drop packet when match */
140
141 /**
142  * A structure used to define the ethertype filter entry
143  * to support RTE_ETH_FILTER_ETHERTYPE with RTE_ETH_FILTER_ADD,
144  * RTE_ETH_FILTER_DELETE and RTE_ETH_FILTER_GET operations.
145  */
146 struct rte_eth_ethertype_filter {
147         struct ether_addr mac_addr;   /**< Mac address to match. */
148         uint16_t ether_type;          /**< Ether type to match */
149         uint16_t flags;               /**< Flags from RTE_ETHTYPE_FLAGS_* */
150         uint16_t queue;               /**< Queue assigned to when match*/
151 };
152
153 #define RTE_FLEX_FILTER_MAXLEN  128     /**< bytes to use in flex filter. */
154 #define RTE_FLEX_FILTER_MASK_SIZE       \
155         (RTE_ALIGN(RTE_FLEX_FILTER_MAXLEN, CHAR_BIT) / CHAR_BIT)
156                                         /**< mask bytes in flex filter. */
157
158 /**
159  *  A structure used to define the flex filter entry
160  *  to support RTE_ETH_FILTER_FLEXIBLE with RTE_ETH_FILTER_ADD,
161  *  RTE_ETH_FILTER_DELETE and RTE_ETH_FILTER_GET operations.
162  */
163 struct rte_eth_flex_filter {
164         uint16_t len;
165         uint8_t bytes[RTE_FLEX_FILTER_MAXLEN];  /**< flex bytes in big endian.*/
166         uint8_t mask[RTE_FLEX_FILTER_MASK_SIZE];    /**< if mask bit is 1b, do
167                                         not compare corresponding byte. */
168         uint8_t priority;
169         uint16_t queue;       /**< Queue assigned to when match. */
170 };
171
172 /**
173  * A structure used to define the TCP syn filter entry
174  * to support RTE_ETH_FILTER_SYN with RTE_ETH_FILTER_ADD,
175  * RTE_ETH_FILTER_DELETE and RTE_ETH_FILTER_GET operations.
176  */
177 struct rte_eth_syn_filter {
178         uint8_t hig_pri;     /**< 1 - higher priority than other filters,
179                                   0 - lower priority. */
180         uint16_t queue;      /**< Queue assigned to when match */
181 };
182
183 /**
184  * Define all structures for ntuple Filter type.
185  */
186
187 #define RTE_NTUPLE_FLAGS_DST_IP    0x0001 /**< If set, dst_ip is part of ntuple */
188 #define RTE_NTUPLE_FLAGS_SRC_IP    0x0002 /**< If set, src_ip is part of ntuple */
189 #define RTE_NTUPLE_FLAGS_DST_PORT  0x0004 /**< If set, dst_port is part of ntuple */
190 #define RTE_NTUPLE_FLAGS_SRC_PORT  0x0008 /**< If set, src_port is part of ntuple */
191 #define RTE_NTUPLE_FLAGS_PROTO     0x0010 /**< If set, protocol is part of ntuple */
192 #define RTE_NTUPLE_FLAGS_TCP_FLAG  0x0020 /**< If set, tcp flag is involved */
193
194 #define RTE_5TUPLE_FLAGS ( \
195                 RTE_NTUPLE_FLAGS_DST_IP | \
196                 RTE_NTUPLE_FLAGS_SRC_IP | \
197                 RTE_NTUPLE_FLAGS_DST_PORT | \
198                 RTE_NTUPLE_FLAGS_SRC_PORT | \
199                 RTE_NTUPLE_FLAGS_PROTO)
200
201 #define RTE_2TUPLE_FLAGS ( \
202                 RTE_NTUPLE_FLAGS_DST_PORT | \
203                 RTE_NTUPLE_FLAGS_PROTO)
204
205 #define TCP_URG_FLAG 0x20
206 #define TCP_ACK_FLAG 0x10
207 #define TCP_PSH_FLAG 0x08
208 #define TCP_RST_FLAG 0x04
209 #define TCP_SYN_FLAG 0x02
210 #define TCP_FIN_FLAG 0x01
211 #define TCP_FLAG_ALL 0x3F
212
213 /**
214  * A structure used to define the ntuple filter entry
215  * to support RTE_ETH_FILTER_NTUPLE with RTE_ETH_FILTER_ADD,
216  * RTE_ETH_FILTER_DELETE and RTE_ETH_FILTER_GET operations.
217  */
218 struct rte_eth_ntuple_filter {
219         uint16_t flags;          /**< Flags from RTE_NTUPLE_FLAGS_* */
220         uint32_t dst_ip;         /**< Destination IP address in big endian. */
221         uint32_t dst_ip_mask;    /**< Mask of destination IP address. */
222         uint32_t src_ip;         /**< Source IP address in big endian. */
223         uint32_t src_ip_mask;    /**< Mask of destination IP address. */
224         uint16_t dst_port;       /**< Destination port in big endian. */
225         uint16_t dst_port_mask;  /**< Mask of destination port. */
226         uint16_t src_port;       /**< Source Port in big endian. */
227         uint16_t src_port_mask;  /**< Mask of source port. */
228         uint8_t proto;           /**< L4 protocol. */
229         uint8_t proto_mask;      /**< Mask of L4 protocol. */
230         /** tcp_flags only meaningful when the proto is TCP.
231             The packet matched above ntuple fields and contain
232             any set bit in tcp_flags will hit this filter. */
233         uint8_t tcp_flags;
234         uint16_t priority;       /**< seven levels (001b-111b), 111b is highest,
235                                       used when more than one filter matches. */
236         uint16_t queue;          /**< Queue assigned to when match*/
237 };
238
239 /**
240  * Tunneled type.
241  */
242 enum rte_eth_tunnel_type {
243         RTE_TUNNEL_TYPE_NONE = 0,
244         RTE_TUNNEL_TYPE_VXLAN,
245         RTE_TUNNEL_TYPE_GENEVE,
246         RTE_TUNNEL_TYPE_TEREDO,
247         RTE_TUNNEL_TYPE_NVGRE,
248         RTE_TUNNEL_TYPE_IP_IN_GRE,
249         RTE_L2_TUNNEL_TYPE_E_TAG,
250         RTE_TUNNEL_TYPE_MAX,
251 };
252
253 /**
254  * filter type of tunneling packet
255  */
256 #define ETH_TUNNEL_FILTER_OMAC  0x01 /**< filter by outer MAC addr */
257 #define ETH_TUNNEL_FILTER_OIP   0x02 /**< filter by outer IP Addr */
258 #define ETH_TUNNEL_FILTER_TENID 0x04 /**< filter by tenant ID */
259 #define ETH_TUNNEL_FILTER_IMAC  0x08 /**< filter by inner MAC addr */
260 #define ETH_TUNNEL_FILTER_IVLAN 0x10 /**< filter by inner VLAN ID */
261 #define ETH_TUNNEL_FILTER_IIP   0x20 /**< filter by inner IP addr */
262
263 #define RTE_TUNNEL_FILTER_IMAC_IVLAN (ETH_TUNNEL_FILTER_IMAC | \
264                                         ETH_TUNNEL_FILTER_IVLAN)
265 #define RTE_TUNNEL_FILTER_IMAC_IVLAN_TENID (ETH_TUNNEL_FILTER_IMAC | \
266                                         ETH_TUNNEL_FILTER_IVLAN | \
267                                         ETH_TUNNEL_FILTER_TENID)
268 #define RTE_TUNNEL_FILTER_IMAC_TENID (ETH_TUNNEL_FILTER_IMAC | \
269                                         ETH_TUNNEL_FILTER_TENID)
270 #define RTE_TUNNEL_FILTER_OMAC_TENID_IMAC (ETH_TUNNEL_FILTER_OMAC | \
271                                         ETH_TUNNEL_FILTER_TENID | \
272                                         ETH_TUNNEL_FILTER_IMAC)
273
274 /**
275  *  Select IPv4 or IPv6 for tunnel filters.
276  */
277 enum rte_tunnel_iptype {
278         RTE_TUNNEL_IPTYPE_IPV4 = 0, /**< IPv4. */
279         RTE_TUNNEL_IPTYPE_IPV6,     /**< IPv6. */
280 };
281
282 /**
283  * Tunneling Packet filter configuration.
284  */
285 struct rte_eth_tunnel_filter_conf {
286         struct ether_addr outer_mac;  /**< Outer MAC address filter. */
287         struct ether_addr inner_mac;  /**< Inner MAC address filter. */
288         uint16_t inner_vlan;           /**< Inner VLAN filter. */
289         enum rte_tunnel_iptype ip_type; /**< IP address type. */
290         union {
291                 uint32_t ipv4_addr;    /**< IPv4 source address to match. */
292                 uint32_t ipv6_addr[4]; /**< IPv6 source address to match. */
293         } ip_addr; /**< IPv4/IPv6 source address to match (union of above). */
294
295         uint16_t filter_type;   /**< Filter type. */
296         enum rte_eth_tunnel_type tunnel_type; /**< Tunnel Type. */
297         uint32_t tenant_id;     /**< Tenant number. */
298         uint16_t queue_id;      /**< Queue number. */
299 };
300
301 /**
302  * Global eth device configuration type.
303  */
304 enum rte_eth_global_cfg_type {
305         RTE_ETH_GLOBAL_CFG_TYPE_UNKNOWN = 0,
306         RTE_ETH_GLOBAL_CFG_TYPE_GRE_KEY_LEN,
307         RTE_ETH_GLOBAL_CFG_TYPE_MAX,
308 };
309
310 /**
311  * Global eth device configuration.
312  */
313 struct rte_eth_global_cfg {
314         enum rte_eth_global_cfg_type cfg_type; /**< Global config type. */
315         union {
316                 uint8_t gre_key_len; /**< Valid GRE key length in byte. */
317                 uint64_t reserved; /**< Reserve space for future use. */
318         } cfg;
319 };
320
321 #define RTE_ETH_FDIR_MAX_FLEXLEN 16  /**< Max length of flexbytes. */
322 #define RTE_ETH_INSET_SIZE_MAX   128 /**< Max length of input set. */
323
324 /**
325  * Input set fields for Flow Director and Hash filters
326  */
327 enum rte_eth_input_set_field {
328         RTE_ETH_INPUT_SET_UNKNOWN = 0,
329
330         /* L2 */
331         RTE_ETH_INPUT_SET_L2_SRC_MAC = 1,
332         RTE_ETH_INPUT_SET_L2_DST_MAC,
333         RTE_ETH_INPUT_SET_L2_OUTER_VLAN,
334         RTE_ETH_INPUT_SET_L2_INNER_VLAN,
335         RTE_ETH_INPUT_SET_L2_ETHERTYPE,
336
337         /* L3 */
338         RTE_ETH_INPUT_SET_L3_SRC_IP4 = 129,
339         RTE_ETH_INPUT_SET_L3_DST_IP4,
340         RTE_ETH_INPUT_SET_L3_SRC_IP6,
341         RTE_ETH_INPUT_SET_L3_DST_IP6,
342         RTE_ETH_INPUT_SET_L3_IP4_TOS,
343         RTE_ETH_INPUT_SET_L3_IP4_PROTO,
344         RTE_ETH_INPUT_SET_L3_IP6_TC,
345         RTE_ETH_INPUT_SET_L3_IP6_NEXT_HEADER,
346
347         /* L4 */
348         RTE_ETH_INPUT_SET_L4_UDP_SRC_PORT = 257,
349         RTE_ETH_INPUT_SET_L4_UDP_DST_PORT,
350         RTE_ETH_INPUT_SET_L4_TCP_SRC_PORT,
351         RTE_ETH_INPUT_SET_L4_TCP_DST_PORT,
352         RTE_ETH_INPUT_SET_L4_SCTP_SRC_PORT,
353         RTE_ETH_INPUT_SET_L4_SCTP_DST_PORT,
354         RTE_ETH_INPUT_SET_L4_SCTP_VERIFICATION_TAG,
355
356         /* Tunnel */
357         RTE_ETH_INPUT_SET_TUNNEL_L2_INNER_DST_MAC = 385,
358         RTE_ETH_INPUT_SET_TUNNEL_L2_INNER_SRC_MAC,
359         RTE_ETH_INPUT_SET_TUNNEL_L2_INNER_VLAN,
360         RTE_ETH_INPUT_SET_TUNNEL_L4_UDP_KEY,
361         RTE_ETH_INPUT_SET_TUNNEL_GRE_KEY,
362
363         /* Flexible Payload */
364         RTE_ETH_INPUT_SET_FLEX_PAYLOAD_1ST_WORD = 641,
365         RTE_ETH_INPUT_SET_FLEX_PAYLOAD_2ND_WORD,
366         RTE_ETH_INPUT_SET_FLEX_PAYLOAD_3RD_WORD,
367         RTE_ETH_INPUT_SET_FLEX_PAYLOAD_4TH_WORD,
368         RTE_ETH_INPUT_SET_FLEX_PAYLOAD_5TH_WORD,
369         RTE_ETH_INPUT_SET_FLEX_PAYLOAD_6TH_WORD,
370         RTE_ETH_INPUT_SET_FLEX_PAYLOAD_7TH_WORD,
371         RTE_ETH_INPUT_SET_FLEX_PAYLOAD_8TH_WORD,
372
373         RTE_ETH_INPUT_SET_DEFAULT = 65533,
374         RTE_ETH_INPUT_SET_NONE = 65534,
375         RTE_ETH_INPUT_SET_MAX = 65535,
376 };
377
378 /**
379  * Filters input set operations
380  */
381 enum rte_filter_input_set_op {
382         RTE_ETH_INPUT_SET_OP_UNKNOWN,
383         RTE_ETH_INPUT_SET_SELECT, /**< select input set */
384         RTE_ETH_INPUT_SET_ADD,    /**< add input set entry */
385         RTE_ETH_INPUT_SET_OP_MAX
386 };
387
388
389 /**
390  * A structure used to define the input set configuration for
391  * flow director and hash filters
392  */
393 struct rte_eth_input_set_conf {
394         uint16_t flow_type;
395         uint16_t inset_size;
396         enum rte_eth_input_set_field field[RTE_ETH_INSET_SIZE_MAX];
397         enum rte_filter_input_set_op op;
398 };
399
400 /**
401  * A structure used to define the input for L2 flow
402  */
403 struct rte_eth_l2_flow {
404         uint16_t ether_type;          /**< Ether type to match */
405 };
406
407 /**
408  * A structure used to define the input for IPV4 flow
409  */
410 struct rte_eth_ipv4_flow {
411         uint32_t src_ip;      /**< IPv4 source address to match. */
412         uint32_t dst_ip;      /**< IPv4 destination address to match. */
413 };
414
415 /**
416  * A structure used to define the input for IPV4 UDP flow
417  */
418 struct rte_eth_udpv4_flow {
419         struct rte_eth_ipv4_flow ip; /**< IPv4 fields to match. */
420         uint16_t src_port;           /**< UDP source port to match. */
421         uint16_t dst_port;           /**< UDP destination port to match. */
422 };
423
424 /**
425  * A structure used to define the input for IPV4 TCP flow
426  */
427 struct rte_eth_tcpv4_flow {
428         struct rte_eth_ipv4_flow ip; /**< IPv4 fields to match. */
429         uint16_t src_port;           /**< TCP source port to match. */
430         uint16_t dst_port;           /**< TCP destination port to match. */
431 };
432
433 /**
434  * A structure used to define the input for IPV4 SCTP flow
435  */
436 struct rte_eth_sctpv4_flow {
437         struct rte_eth_ipv4_flow ip; /**< IPv4 fields to match. */
438         uint16_t src_port;           /**< SCTP source port to match. */
439         uint16_t dst_port;           /**< SCTP destination port to match. */
440         uint32_t verify_tag;         /**< Verify tag to match */
441 };
442
443 /**
444  * A structure used to define the input for IPV6 flow
445  */
446 struct rte_eth_ipv6_flow {
447         uint32_t src_ip[4];      /**< IPv6 source address to match. */
448         uint32_t dst_ip[4];      /**< IPv6 destination address to match. */
449 };
450
451 /**
452  * A structure used to define the input for IPV6 UDP flow
453  */
454 struct rte_eth_udpv6_flow {
455         struct rte_eth_ipv6_flow ip; /**< IPv6 fields to match. */
456         uint16_t src_port;           /**< UDP source port to match. */
457         uint16_t dst_port;           /**< UDP destination port to match. */
458 };
459
460 /**
461  * A structure used to define the input for IPV6 TCP flow
462  */
463 struct rte_eth_tcpv6_flow {
464         struct rte_eth_ipv6_flow ip; /**< IPv6 fields to match. */
465         uint16_t src_port;           /**< TCP source port to match. */
466         uint16_t dst_port;           /**< TCP destination port to match. */
467 };
468
469 /**
470  * A structure used to define the input for IPV6 SCTP flow
471  */
472 struct rte_eth_sctpv6_flow {
473         struct rte_eth_ipv6_flow ip; /**< IPv6 fields to match. */
474         uint16_t src_port;           /**< SCTP source port to match. */
475         uint16_t dst_port;           /**< SCTP destination port to match. */
476         uint32_t verify_tag;         /**< Verify tag to match */
477 };
478
479 /**
480  * A structure used to define the input for MAC VLAN flow
481  */
482 struct rte_eth_mac_vlan_flow {
483         struct ether_addr mac_addr;  /**< Mac address to match. */
484 };
485
486 /**
487  * Tunnel type for flow director.
488  */
489 enum rte_eth_fdir_tunnel_type {
490         RTE_FDIR_TUNNEL_TYPE_UNKNOWN = 0,
491         RTE_FDIR_TUNNEL_TYPE_NVGRE,
492         RTE_FDIR_TUNNEL_TYPE_VXLAN,
493 };
494
495 /**
496  * A structure used to define the input for tunnel flow, now it's VxLAN or
497  * NVGRE
498  */
499 struct rte_eth_tunnel_flow {
500         enum rte_eth_fdir_tunnel_type tunnel_type; /**< Tunnel type to match. */
501         uint32_t tunnel_id;                        /**< Tunnel ID to match. TNI, VNI... */
502         struct ether_addr mac_addr;                /**< Mac address to match. */
503 };
504
505 /**
506  * An union contains the inputs for all types of flow
507  * Items in flows need to be in big endian
508  */
509 union rte_eth_fdir_flow {
510         struct rte_eth_l2_flow     l2_flow;
511         struct rte_eth_udpv4_flow  udp4_flow;
512         struct rte_eth_tcpv4_flow  tcp4_flow;
513         struct rte_eth_sctpv4_flow sctp4_flow;
514         struct rte_eth_ipv4_flow   ip4_flow;
515         struct rte_eth_udpv6_flow  udp6_flow;
516         struct rte_eth_tcpv6_flow  tcp6_flow;
517         struct rte_eth_sctpv6_flow sctp6_flow;
518         struct rte_eth_ipv6_flow   ipv6_flow;
519         struct rte_eth_mac_vlan_flow mac_vlan_flow;
520         struct rte_eth_tunnel_flow   tunnel_flow;
521 };
522
523 /**
524  * A structure used to contain extend input of flow
525  */
526 struct rte_eth_fdir_flow_ext {
527         uint16_t vlan_tci;
528         uint8_t flexbytes[RTE_ETH_FDIR_MAX_FLEXLEN];
529         /**< It is filled by the flexible payload to match. */
530         uint8_t is_vf;   /**< 1 for VF, 0 for port dev */
531         uint16_t dst_id; /**< VF ID, available when is_vf is 1*/
532 };
533
534 /**
535  * A structure used to define the input for a flow director filter entry
536  */
537 struct rte_eth_fdir_input {
538         uint16_t flow_type;
539         union rte_eth_fdir_flow flow;
540         /**< Flow fields to match, dependent on flow_type */
541         struct rte_eth_fdir_flow_ext flow_ext;
542         /**< Additional fields to match */
543 };
544
545 /**
546  * Behavior will be taken if FDIR match
547  */
548 enum rte_eth_fdir_behavior {
549         RTE_ETH_FDIR_ACCEPT = 0,
550         RTE_ETH_FDIR_REJECT,
551         RTE_ETH_FDIR_PASSTHRU,
552 };
553
554 /**
555  * Flow director report status
556  * It defines what will be reported if FDIR entry is matched.
557  */
558 enum rte_eth_fdir_status {
559         RTE_ETH_FDIR_NO_REPORT_STATUS = 0, /**< Report nothing. */
560         RTE_ETH_FDIR_REPORT_ID,            /**< Only report FD ID. */
561         RTE_ETH_FDIR_REPORT_ID_FLEX_4,     /**< Report FD ID and 4 flex bytes. */
562         RTE_ETH_FDIR_REPORT_FLEX_8,        /**< Report 8 flex bytes. */
563 };
564
565 /**
566  * A structure used to define an action when match FDIR packet filter.
567  */
568 struct rte_eth_fdir_action {
569         uint16_t rx_queue;        /**< Queue assigned to if FDIR match. */
570         enum rte_eth_fdir_behavior behavior;     /**< Behavior will be taken */
571         enum rte_eth_fdir_status report_status;  /**< Status report option */
572         uint8_t flex_off;
573         /**< If report_status is RTE_ETH_FDIR_REPORT_ID_FLEX_4 or
574              RTE_ETH_FDIR_REPORT_FLEX_8, flex_off specifies where the reported
575              flex bytes start from in flexible payload. */
576 };
577
578 /**
579  * A structure used to define the flow director filter entry by filter_ctrl API
580  * It supports RTE_ETH_FILTER_FDIR with RTE_ETH_FILTER_ADD and
581  * RTE_ETH_FILTER_DELETE operations.
582  */
583 struct rte_eth_fdir_filter {
584         uint32_t soft_id;
585         /**< ID, an unique value is required when deal with FDIR entry */
586         struct rte_eth_fdir_input input;    /**< Input set */
587         struct rte_eth_fdir_action action;  /**< Action taken when match */
588 };
589
590 /**
591  *  A structure used to configure FDIR masks that are used by the device
592  *  to match the various fields of RX packet headers.
593  */
594 struct rte_eth_fdir_masks {
595         uint16_t vlan_tci_mask;   /**< Bit mask for vlan_tci in big endian */
596         /** Bit mask for ipv4 flow in big endian. */
597         struct rte_eth_ipv4_flow   ipv4_mask;
598         /** Bit maks for ipv6 flow in big endian. */
599         struct rte_eth_ipv6_flow   ipv6_mask;
600         /** Bit mask for L4 source port in big endian. */
601         uint16_t src_port_mask;
602         /** Bit mask for L4 destination port in big endian. */
603         uint16_t dst_port_mask;
604         /** 6 bit mask for proper 6 bytes of Mac address, bit 0 matches the
605             first byte on the wire */
606         uint8_t mac_addr_byte_mask;
607         /** Bit mask for tunnel ID in big endian. */
608         uint32_t tunnel_id_mask;
609         uint8_t tunnel_type_mask; /**< 1 - Match tunnel type,
610                                        0 - Ignore tunnel type. */
611 };
612
613 /**
614  * Payload type
615  */
616 enum rte_eth_payload_type {
617         RTE_ETH_PAYLOAD_UNKNOWN = 0,
618         RTE_ETH_RAW_PAYLOAD,
619         RTE_ETH_L2_PAYLOAD,
620         RTE_ETH_L3_PAYLOAD,
621         RTE_ETH_L4_PAYLOAD,
622         RTE_ETH_PAYLOAD_MAX = 8,
623 };
624
625 /**
626  * A structure used to select bytes extracted from the protocol layers to
627  * flexible payload for filter
628  */
629 struct rte_eth_flex_payload_cfg {
630         enum rte_eth_payload_type type;  /**< Payload type */
631         uint16_t src_offset[RTE_ETH_FDIR_MAX_FLEXLEN];
632         /**< Offset in bytes from the beginning of packet's payload
633              src_offset[i] indicates the flexbyte i's offset in original
634              packet payload. This value should be less than
635              flex_payload_limit in struct rte_eth_fdir_info.*/
636 };
637
638 /**
639  * A structure used to define FDIR masks for flexible payload
640  * for each flow type
641  */
642 struct rte_eth_fdir_flex_mask {
643         uint16_t flow_type;
644         uint8_t mask[RTE_ETH_FDIR_MAX_FLEXLEN];
645         /**< Mask for the whole flexible payload */
646 };
647
648 /**
649  * A structure used to define all flexible payload related setting
650  * include flex payload and flex mask
651  */
652 struct rte_eth_fdir_flex_conf {
653         uint16_t nb_payloads;  /**< The number of following payload cfg */
654         uint16_t nb_flexmasks; /**< The number of following mask */
655         struct rte_eth_flex_payload_cfg flex_set[RTE_ETH_PAYLOAD_MAX];
656         /**< Flex payload configuration for each payload type */
657         struct rte_eth_fdir_flex_mask flex_mask[RTE_ETH_FLOW_MAX];
658         /**< Flex mask configuration for each flow type */
659 };
660
661 /**
662  *  Flow Director setting modes: none, signature or perfect.
663  */
664 enum rte_fdir_mode {
665         RTE_FDIR_MODE_NONE      = 0, /**< Disable FDIR support. */
666         RTE_FDIR_MODE_SIGNATURE,     /**< Enable FDIR signature filter mode. */
667         RTE_FDIR_MODE_PERFECT,       /**< Enable FDIR perfect filter mode. */
668         RTE_FDIR_MODE_PERFECT_MAC_VLAN, /**< Enable FDIR filter mode - MAC VLAN. */
669         RTE_FDIR_MODE_PERFECT_TUNNEL,   /**< Enable FDIR filter mode - tunnel. */
670 };
671
672 #define UINT32_BIT (CHAR_BIT * sizeof(uint32_t))
673 #define RTE_FLOW_MASK_ARRAY_SIZE \
674         (RTE_ALIGN(RTE_ETH_FLOW_MAX, UINT32_BIT)/UINT32_BIT)
675
676 /**
677  * A structure used to get the information of flow director filter.
678  * It supports RTE_ETH_FILTER_FDIR with RTE_ETH_FILTER_INFO operation.
679  * It includes the mode, flexible payload configuration information,
680  * capabilities and supported flow types, flexible payload characters.
681  * It can be gotten to help taking specific configurations per device.
682  */
683 struct rte_eth_fdir_info {
684         enum rte_fdir_mode mode; /**< Flow director mode */
685         struct rte_eth_fdir_masks mask;
686         /** Flex payload configuration information */
687         struct rte_eth_fdir_flex_conf flex_conf;
688         uint32_t guarant_spc; /**< Guaranteed spaces.*/
689         uint32_t best_spc; /**< Best effort spaces.*/
690         /** Bit mask for every supported flow type. */
691         uint32_t flow_types_mask[RTE_FLOW_MASK_ARRAY_SIZE];
692         uint32_t max_flexpayload; /**< Total flex payload in bytes. */
693         /** Flexible payload unit in bytes. Size and alignments of all flex
694             payload segments should be multiplies of this value. */
695         uint32_t flex_payload_unit;
696         /** Max number of flexible payload continuous segments.
697             Each segment should be a multiple of flex_payload_unit.*/
698         uint32_t max_flex_payload_segment_num;
699         /** Maximum src_offset in bytes allowed. It indicates that
700             src_offset[i] in struct rte_eth_flex_payload_cfg should be less
701             than this value. */
702         uint16_t flex_payload_limit;
703         /** Flex bitmask unit in bytes. Size of flex bitmasks should be a
704             multiply of this value. */
705         uint32_t flex_bitmask_unit;
706         /** Max supported size of flex bitmasks in flex_bitmask_unit */
707         uint32_t max_flex_bitmask_num;
708 };
709
710 /**
711  * A structure used to define the statistics of flow director.
712  * It supports RTE_ETH_FILTER_FDIR with RTE_ETH_FILTER_STATS operation.
713  */
714 struct rte_eth_fdir_stats {
715         uint32_t collision;    /**< Number of filters with collision. */
716         uint32_t free;         /**< Number of free filters. */
717         uint32_t maxhash;
718         /**< The lookup hash value of the added filter that updated the value
719            of the MAXLEN field */
720         uint32_t maxlen;       /**< Longest linked list of filters. */
721         uint64_t add;          /**< Number of added filters. */
722         uint64_t remove;       /**< Number of removed filters. */
723         uint64_t f_add;        /**< Number of failed added filters. */
724         uint64_t f_remove;     /**< Number of failed removed filters. */
725         uint32_t guarant_cnt;  /**< Number of filters in guaranteed spaces. */
726         uint32_t best_cnt;     /**< Number of filters in best effort spaces. */
727 };
728
729 /**
730  * Flow Director filter information types.
731  */
732 enum rte_eth_fdir_filter_info_type {
733         RTE_ETH_FDIR_FILTER_INFO_TYPE_UNKNOWN = 0,
734         /** Flow Director filter input set configuration */
735         RTE_ETH_FDIR_FILTER_INPUT_SET_SELECT,
736         RTE_ETH_FDIR_FILTER_INFO_TYPE_MAX,
737 };
738
739 /**
740  * A structure used to set FDIR filter information, to support filter type
741  * of 'RTE_ETH_FILTER_FDIR' RTE_ETH_FDIR_FILTER_INPUT_SET_SELECT operation.
742  */
743 struct rte_eth_fdir_filter_info {
744         enum rte_eth_fdir_filter_info_type info_type; /**< Information type */
745         /** Details of fdir filter information */
746         union {
747                 /** Flow Director input set configuration per port */
748                 struct rte_eth_input_set_conf input_set_conf;
749         } info;
750 };
751
752 /**
753  * Hash filter information types.
754  * - RTE_ETH_HASH_FILTER_SYM_HASH_ENA_PER_PORT is for getting/setting the
755  *   information/configuration of 'symmetric hash enable' per port.
756  * - RTE_ETH_HASH_FILTER_GLOBAL_CONFIG is for getting/setting the global
757  *   configurations of hash filters. Those global configurations are valid
758  *   for all ports of the same NIC.
759  * - RTE_ETH_HASH_FILTER_INPUT_SET_SELECT is for setting the global
760  *   hash input set fields
761  */
762 enum rte_eth_hash_filter_info_type {
763         RTE_ETH_HASH_FILTER_INFO_TYPE_UNKNOWN = 0,
764         /** Symmetric hash enable per port */
765         RTE_ETH_HASH_FILTER_SYM_HASH_ENA_PER_PORT,
766         /** Configure globally for hash filter */
767         RTE_ETH_HASH_FILTER_GLOBAL_CONFIG,
768         /** Global Hash filter input set configuration */
769         RTE_ETH_HASH_FILTER_INPUT_SET_SELECT,
770         RTE_ETH_HASH_FILTER_INFO_TYPE_MAX,
771 };
772
773 /**
774  * Hash function types.
775  */
776 enum rte_eth_hash_function {
777         RTE_ETH_HASH_FUNCTION_DEFAULT = 0,
778         RTE_ETH_HASH_FUNCTION_TOEPLITZ, /**< Toeplitz */
779         RTE_ETH_HASH_FUNCTION_SIMPLE_XOR, /**< Simple XOR */
780         RTE_ETH_HASH_FUNCTION_MAX,
781 };
782
783 #define RTE_SYM_HASH_MASK_ARRAY_SIZE \
784         (RTE_ALIGN(RTE_ETH_FLOW_MAX, UINT32_BIT)/UINT32_BIT)
785 /**
786  * A structure used to set or get global hash function configurations which
787  * include symmetric hash enable per flow type and hash function type.
788  * Each bit in sym_hash_enable_mask[] indicates if the symmetric hash of the
789  * corresponding flow type is enabled or not.
790  * Each bit in valid_bit_mask[] indicates if the corresponding bit in
791  * sym_hash_enable_mask[] is valid or not. For the configurations gotten, it
792  * also means if the flow type is supported by hardware or not.
793  */
794 struct rte_eth_hash_global_conf {
795         enum rte_eth_hash_function hash_func; /**< Hash function type */
796         /** Bit mask for symmetric hash enable per flow type */
797         uint32_t sym_hash_enable_mask[RTE_SYM_HASH_MASK_ARRAY_SIZE];
798         /** Bit mask indicates if the corresponding bit is valid */
799         uint32_t valid_bit_mask[RTE_SYM_HASH_MASK_ARRAY_SIZE];
800 };
801
802 /**
803  * A structure used to set or get hash filter information, to support filter
804  * type of 'RTE_ETH_FILTER_HASH' and its operations.
805  */
806 struct rte_eth_hash_filter_info {
807         enum rte_eth_hash_filter_info_type info_type; /**< Information type */
808         /** Details of hash filter information */
809         union {
810                 /** For RTE_ETH_HASH_FILTER_SYM_HASH_ENA_PER_PORT */
811                 uint8_t enable;
812                 /** Global configurations of hash filter */
813                 struct rte_eth_hash_global_conf global_conf;
814                 /** Global configurations of hash filter input set */
815                 struct rte_eth_input_set_conf input_set_conf;
816         } info;
817 };
818
819 /**
820  * l2 tunnel configuration.
821  */
822 struct rte_eth_l2_tunnel_conf {
823         enum rte_eth_tunnel_type l2_tunnel_type;
824         uint16_t ether_type; /* ether type in l2 header */
825         uint32_t tunnel_id; /* port tag id for e-tag */
826         uint16_t vf_id; /* VF id for tag insertion */
827         uint32_t pool; /* destination pool for tag based forwarding */
828 };
829
830 #ifdef __cplusplus
831 }
832 #endif
833
834 #endif /* _RTE_ETH_CTRL_H_ */