63393700c35e043af81afa5cc7adec4b3942ec68
[dpdk.git] / lib / librte_pmd_e1000 / e1000 / e1000_defines.h
1 /*******************************************************************************
2
3 Copyright (c) 2001-2012, Intel Corporation
4 All rights reserved.
5
6 Redistribution and use in source and binary forms, with or without
7 modification, are permitted provided that the following conditions are met:
8
9  1. Redistributions of source code must retain the above copyright notice,
10     this list of conditions and the following disclaimer.
11
12  2. Redistributions in binary form must reproduce the above copyright
13     notice, this list of conditions and the following disclaimer in the
14     documentation and/or other materials provided with the distribution.
15
16  3. Neither the name of the Intel Corporation nor the names of its
17     contributors may be used to endorse or promote products derived from
18     this software without specific prior written permission.
19
20 THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
21 AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
22 IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
23 ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR CONTRIBUTORS BE
24 LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
25 CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
26 SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
27 INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
28 CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
29 ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
30 POSSIBILITY OF SUCH DAMAGE.
31
32 ***************************************************************************/
33
34 #ifndef _E1000_DEFINES_H_
35 #define _E1000_DEFINES_H_
36
37 /* Number of Transmit and Receive Descriptors must be a multiple of 8 */
38 #define REQ_TX_DESCRIPTOR_MULTIPLE  8
39 #define REQ_RX_DESCRIPTOR_MULTIPLE  8
40
41 /* Definitions for power management and wakeup registers */
42 /* Wake Up Control */
43 #define E1000_WUC_APME       0x00000001 /* APM Enable */
44 #define E1000_WUC_PME_EN     0x00000002 /* PME Enable */
45 #define E1000_WUC_PME_STATUS 0x00000004 /* PME Status */
46 #define E1000_WUC_APMPME     0x00000008 /* Assert PME on APM Wakeup */
47 #define E1000_WUC_LSCWE      0x00000010 /* Link Status wake up enable */
48 #define E1000_WUC_PPROXYE    0x00000010 /* Protocol Proxy Enable */
49 #define E1000_WUC_LSCWO      0x00000020 /* Link Status wake up override */
50 #define E1000_WUC_SPM        0x80000000 /* Enable SPM */
51 #define E1000_WUC_PHY_WAKE   0x00000100 /* if PHY supports wakeup */
52 #define E1000_WUC_FLX6_PHY      0x4000 /* Flexible Filter 6 Enable */
53 #define E1000_WUC_FLX7_PHY      0x8000 /* Flexible Filter 7 Enable */
54
55 /* Wake Up Filter Control */
56 #define E1000_WUFC_LNKC 0x00000001 /* Link Status Change Wakeup Enable */
57 #define E1000_WUFC_MAG  0x00000002 /* Magic Packet Wakeup Enable */
58 #define E1000_WUFC_EX   0x00000004 /* Directed Exact Wakeup Enable */
59 #define E1000_WUFC_MC   0x00000008 /* Directed Multicast Wakeup Enable */
60 #define E1000_WUFC_BC   0x00000010 /* Broadcast Wakeup Enable */
61 #define E1000_WUFC_ARP  0x00000020 /* ARP Request Packet Wakeup Enable */
62 #define E1000_WUFC_IPV4 0x00000040 /* Directed IPv4 Packet Wakeup Enable */
63 #define E1000_WUFC_IPV6 0x00000080 /* Directed IPv6 Packet Wakeup Enable */
64 #define E1000_WUFC_IGNORE_TCO_PHY 0x00000800 /* Ignore WakeOn TCO packets */
65 #define E1000_WUFC_FLX0_PHY     0x00001000 /* Flexible Filter 0 Enable */
66 #define E1000_WUFC_FLX1_PHY     0x00002000 /* Flexible Filter 1 Enable */
67 #define E1000_WUFC_FLX2_PHY     0x00004000 /* Flexible Filter 2 Enable */
68 #define E1000_WUFC_FLX3_PHY     0x00008000 /* Flexible Filter 3 Enable */
69 #define E1000_WUFC_FLX4_PHY     0x00000200 /* Flexible Filter 4 Enable */
70 #define E1000_WUFC_FLX5_PHY     0x00000400 /* Flexible Filter 5 Enable */
71 #define E1000_WUFC_IGNORE_TCO   0x00008000 /* Ignore WakeOn TCO packets */
72 #define E1000_WUFC_FLX0 0x00010000 /* Flexible Filter 0 Enable */
73 #define E1000_WUFC_FLX1 0x00020000 /* Flexible Filter 1 Enable */
74 #define E1000_WUFC_FLX2 0x00040000 /* Flexible Filter 2 Enable */
75 #define E1000_WUFC_FLX3 0x00080000 /* Flexible Filter 3 Enable */
76 #define E1000_WUFC_FLX4         0x00100000 /* Flexible Filter 4 Enable */
77 #define E1000_WUFC_FLX5         0x00200000 /* Flexible Filter 5 Enable */
78 #define E1000_WUFC_FLX6         0x00400000 /* Flexible Filter 6 Enable */
79 #define E1000_WUFC_FLX7         0x00800000 /* Flexible Filter 7 Enable */
80 #define E1000_WUFC_FW_RST 0x80000000 /* Wake on FW Reset Enable */
81 #define E1000_WUFC_ALL_FILTERS_PHY_4    0x0000F0FF /* wakeup filters mask */
82 #define E1000_WUFC_FLX_OFFSET_PHY       12 /* Flexible Filters bits offset */
83 #define E1000_WUFC_FLX_FILTERS_PHY_4    0x0000F000 /* 4 flexible filters mask */
84 #define E1000_WUFC_ALL_FILTERS_PHY_6    0x0000F6FF /* 6 wakeup filters mask */
85 #define E1000_WUFC_FLX_FILTERS_PHY_6    0x0000F600 /* 6 flexible filters mask */
86 #define E1000_WUFC_ALL_FILTERS          0x000F00FF /* all wakeup filters mask */
87 #define E1000_WUFC_ALL_FILTERS_6        0x003F00FF /* Mask all 6 wu filters */
88 #define E1000_WUFC_ALL_FILTERS_8        0x00FF00FF /* Mask all 8 wu filters */
89 #define E1000_WUFC_FLX_OFFSET           16 /* Flexible Filters bits offset */
90 #define E1000_WUFC_FLX_FILTERS          0x000F0000 /* 4 flexible filters mask */
91 #define E1000_WUFC_FLX_FILTERS_6        0x003F0000 /* 6 flexible filters mask */
92 #define E1000_WUFC_FLX_FILTERS_8        0x00FF0000 /* 8 flexible filters mask */
93 /*
94  * For 82576 to utilize Extended filter masks in addition to
95  * existing (filter) masks
96  */
97 #define E1000_WUFC_EXT_FLX_FILTERS      0x00300000 /* Ext. FLX filter mask */
98
99 /* Wake Up Status */
100 #define E1000_WUS_LNKC         E1000_WUFC_LNKC
101 #define E1000_WUS_MAG          E1000_WUFC_MAG
102 #define E1000_WUS_EX           E1000_WUFC_EX
103 #define E1000_WUS_MC           E1000_WUFC_MC
104 #define E1000_WUS_BC           E1000_WUFC_BC
105 #define E1000_WUS_ARP          E1000_WUFC_ARP
106 #define E1000_WUS_IPV4         E1000_WUFC_IPV4
107 #define E1000_WUS_IPV6         E1000_WUFC_IPV6
108 #define E1000_WUS_FLX0_PHY      E1000_WUFC_FLX0_PHY
109 #define E1000_WUS_FLX1_PHY      E1000_WUFC_FLX1_PHY
110 #define E1000_WUS_FLX2_PHY      E1000_WUFC_FLX2_PHY
111 #define E1000_WUS_FLX3_PHY      E1000_WUFC_FLX3_PHY
112 #define E1000_WUS_FLX_FILTERS_PHY_4     E1000_WUFC_FLX_FILTERS_PHY_4
113 #define E1000_WUS_FLX0         E1000_WUFC_FLX0
114 #define E1000_WUS_FLX1         E1000_WUFC_FLX1
115 #define E1000_WUS_FLX2         E1000_WUFC_FLX2
116 #define E1000_WUS_FLX3         E1000_WUFC_FLX3
117 #define E1000_WUS_FLX4          E1000_WUFC_FLX4
118 #define E1000_WUS_FLX5          E1000_WUFC_FLX5
119 #define E1000_WUS_FLX6          E1000_WUFC_FLX6
120 #define E1000_WUS_FLX7          E1000_WUFC_FLX7
121 #define E1000_WUS_FLX4_PHY      E1000_WUFC_FLX4_PHY
122 #define E1000_WUS_FLX5_PHY      E1000_WUFC_FLX5_PHY
123 #define E1000_WUS_FLX6_PHY      0x0400
124 #define E1000_WUS_FLX7_PHY      0x0800
125 #define E1000_WUS_FLX_FILTERS  E1000_WUFC_FLX_FILTERS
126 #define E1000_WUS_FLX_FILTERS_6         E1000_WUFC_FLX_FILTERS_6
127 #define E1000_WUS_FLX_FILTERS_8         E1000_WUFC_FLX_FILTERS_8
128 #define E1000_WUS_FLX_FILTERS_PHY_6     E1000_WUFC_FLX_FILTERS_PHY_6
129
130 /* Wake Up Packet Length */
131 #define E1000_WUPL_LENGTH_MASK 0x0FFF   /* Only the lower 12 bits are valid */
132
133 /* Four Flexible Filters are supported */
134 #define E1000_FLEXIBLE_FILTER_COUNT_MAX 4
135 /* Six Flexible Filters are supported */
136 #define E1000_FLEXIBLE_FILTER_COUNT_MAX_6       6
137 /* Eight Flexible Filters are supported */
138 #define E1000_FLEXIBLE_FILTER_COUNT_MAX_8       8
139 /* Two Extended Flexible Filters are supported (82576) */
140 #define E1000_EXT_FLEXIBLE_FILTER_COUNT_MAX     2
141 #define E1000_FHFT_LENGTH_OFFSET        0xFC /* Length byte in FHFT */
142 #define E1000_FHFT_LENGTH_MASK          0x0FF /* Length in lower byte */
143
144 /* Each Flexible Filter is at most 128 (0x80) bytes in length */
145 #define E1000_FLEXIBLE_FILTER_SIZE_MAX  128
146
147 #define E1000_FFLT_SIZE E1000_FLEXIBLE_FILTER_COUNT_MAX
148 #define E1000_FFLT_SIZE_6       E1000_FLEXIBLE_FILTER_COUNT_MAX_6
149 #define E1000_FFLT_SIZE_8       E1000_FLEXIBLE_FILTER_COUNT_MAX_8
150 #define E1000_FFMT_SIZE E1000_FLEXIBLE_FILTER_SIZE_MAX
151 #define E1000_FFVT_SIZE E1000_FLEXIBLE_FILTER_SIZE_MAX
152
153 /* Extended Device Control */
154 #define E1000_CTRL_EXT_GPI0_EN   0x00000001 /* Maps SDP4 to GPI0 */
155 #define E1000_CTRL_EXT_GPI1_EN   0x00000002 /* Maps SDP5 to GPI1 */
156 #define E1000_CTRL_EXT_PHYINT_EN E1000_CTRL_EXT_GPI1_EN
157 #define E1000_CTRL_EXT_GPI2_EN   0x00000004 /* Maps SDP6 to GPI2 */
158 #define E1000_CTRL_EXT_GPI3_EN   0x00000008 /* Maps SDP7 to GPI3 */
159 /* Reserved (bits 4,5) in >= 82575 */
160 #define E1000_CTRL_EXT_SDP4_DATA        0x00000010 /* SW Definable Pin 4 data */
161 #define E1000_CTRL_EXT_SDP5_DATA        0x00000020 /* SW Definable Pin 5 data */
162 #define E1000_CTRL_EXT_PHY_INT   E1000_CTRL_EXT_SDP5_DATA
163 #define E1000_CTRL_EXT_SDP6_DATA        0x00000040 /* SW Definable Pin 6 data */
164 #define E1000_CTRL_EXT_SDP3_DATA        0x00000080 /* SW Definable Pin 3 data */
165 /* SDP 4/5 (bits 8,9) are reserved in >= 82575 */
166 #define E1000_CTRL_EXT_SDP4_DIR  0x00000100 /* Direction of SDP4 0=in 1=out */
167 #define E1000_CTRL_EXT_SDP5_DIR  0x00000200 /* Direction of SDP5 0=in 1=out */
168 #define E1000_CTRL_EXT_SDP6_DIR  0x00000400 /* Direction of SDP6 0=in 1=out */
169 #define E1000_CTRL_EXT_SDP3_DIR  0x00000800 /* Direction of SDP3 0=in 1=out */
170 #define E1000_CTRL_EXT_ASDCHK    0x00001000 /* Initiate an ASD sequence */
171 #define E1000_CTRL_EXT_EE_RST    0x00002000 /* Reinitialize from EEPROM */
172 #define E1000_CTRL_EXT_IPS       0x00004000 /* Invert Power State */
173 /* Physical Func Reset Done Indication */
174 #define E1000_CTRL_EXT_PFRSTD    0x00004000
175 #define E1000_CTRL_EXT_SPD_BYPS  0x00008000 /* Speed Select Bypass */
176 #define E1000_CTRL_EXT_RO_DIS    0x00020000 /* Relaxed Ordering disable */
177 #define E1000_CTRL_EXT_DMA_DYN_CLK_EN   0x00080000 /* DMA Dynamic Clk Gating */
178 #define E1000_CTRL_EXT_LINK_MODE_MASK 0x00C00000
179 /* Offset of the link mode field in Ctrl Ext register */
180 #define E1000_CTRL_EXT_LINK_MODE_OFFSET 22
181 #define E1000_CTRL_EXT_LINK_MODE_82580_MASK 0x01C00000 /*82580 bit 24:22*/
182 #define E1000_CTRL_EXT_LINK_MODE_1000BASE_KX  0x00400000
183 #define E1000_CTRL_EXT_LINK_MODE_GMII 0x00000000
184 #define E1000_CTRL_EXT_LINK_MODE_TBI  0x00C00000
185 #define E1000_CTRL_EXT_LINK_MODE_KMRN    0x00000000
186 #define E1000_CTRL_EXT_LINK_MODE_PCIE_SERDES  0x00C00000
187 #define E1000_CTRL_EXT_LINK_MODE_PCIX_SERDES  0x00800000
188 #define E1000_CTRL_EXT_LINK_MODE_SGMII   0x00800000
189 #define E1000_CTRL_EXT_EIAME          0x01000000
190 #define E1000_CTRL_EXT_IRCA           0x00000001
191 #define E1000_CTRL_EXT_WR_WMARK_MASK  0x03000000
192 #define E1000_CTRL_EXT_WR_WMARK_256   0x00000000
193 #define E1000_CTRL_EXT_WR_WMARK_320   0x01000000
194 #define E1000_CTRL_EXT_WR_WMARK_384   0x02000000
195 #define E1000_CTRL_EXT_WR_WMARK_448   0x03000000
196 #define E1000_CTRL_EXT_CANC           0x04000000 /* Int delay cancellation */
197 #define E1000_CTRL_EXT_DRV_LOAD         0x10000000 /* Drv loaded bit for FW */
198 /* IAME enable bit (27) was removed in >= 82575 */
199 #define E1000_CTRL_EXT_IAME             0x08000000 /* Int ACK Auto-mask */
200 /* packet buffer parity error detection enabled */
201 #define E1000_CRTL_EXT_PB_PAREN         0x01000000
202 /* descriptor FIFO parity error detection enable */
203 #define E1000_CTRL_EXT_DF_PAREN         0x02000000
204 #define E1000_CTRL_EXT_GHOST_PAREN    0x40000000
205 #define E1000_CTRL_EXT_PBA_CLR        0x80000000 /* PBA Clear */
206 #define E1000_CTRL_EXT_LSECCK           0x00001000
207 #define E1000_CTRL_EXT_PHYPDEN          0x00100000
208 #define E1000_I2CCMD_REG_ADDR_SHIFT   16
209 #define E1000_I2CCMD_REG_ADDR         0x00FF0000
210 #define E1000_I2CCMD_PHY_ADDR_SHIFT   24
211 #define E1000_I2CCMD_PHY_ADDR         0x07000000
212 #define E1000_I2CCMD_OPCODE_READ      0x08000000
213 #define E1000_I2CCMD_OPCODE_WRITE     0x00000000
214 #define E1000_I2CCMD_RESET            0x10000000
215 #define E1000_I2CCMD_READY            0x20000000
216 #define E1000_I2CCMD_INTERRUPT_ENA    0x40000000
217 #define E1000_I2CCMD_ERROR            0x80000000
218 #define E1000_I2CCMD_SFP_DATA_ADDR(a)   (0x0000 + (a))
219 #define E1000_I2CCMD_SFP_DIAG_ADDR(a)   (0x0100 + (a))
220 #define E1000_MAX_SGMII_PHY_REG_ADDR  255
221 #define E1000_I2CCMD_PHY_TIMEOUT      200
222 #define E1000_IVAR_VALID        0x80
223 #define E1000_GPIE_NSICR        0x00000001
224 #define E1000_GPIE_MSIX_MODE    0x00000010
225 #define E1000_GPIE_EIAME        0x40000000
226 #define E1000_GPIE_PBA          0x80000000
227
228 /* Receive Descriptor bit definitions */
229 #define E1000_RXD_STAT_DD       0x01    /* Descriptor Done */
230 #define E1000_RXD_STAT_EOP      0x02    /* End of Packet */
231 #define E1000_RXD_STAT_IXSM     0x04    /* Ignore checksum */
232 #define E1000_RXD_STAT_VP       0x08    /* IEEE VLAN Packet */
233 #define E1000_RXD_STAT_UDPCS    0x10    /* UDP xsum calculated */
234 #define E1000_RXD_STAT_TCPCS    0x20    /* TCP xsum calculated */
235 #define E1000_RXD_STAT_IPCS     0x40    /* IP xsum calculated */
236 #define E1000_RXD_STAT_PIF      0x80    /* passed in-exact filter */
237 #define E1000_RXD_STAT_CRCV     0x100   /* Speculative CRC Valid */
238 #define E1000_RXD_STAT_IPIDV    0x200   /* IP identification valid */
239 #define E1000_RXD_STAT_UDPV     0x400   /* Valid UDP checksum */
240 #define E1000_RXD_STAT_DYNINT   0x800   /* Pkt caused INT via DYNINT */
241 #define E1000_RXD_STAT_ACK      0x8000  /* ACK Packet indication */
242 #define E1000_RXD_ERR_CE        0x01    /* CRC Error */
243 #define E1000_RXD_ERR_SE        0x02    /* Symbol Error */
244 #define E1000_RXD_ERR_SEQ       0x04    /* Sequence Error */
245 #define E1000_RXD_ERR_CXE       0x10    /* Carrier Extension Error */
246 #define E1000_RXD_ERR_TCPE      0x20    /* TCP/UDP Checksum Error */
247 #define E1000_RXD_ERR_IPE       0x40    /* IP Checksum Error */
248 #define E1000_RXD_ERR_RXE       0x80    /* Rx Data Error */
249 #define E1000_RXD_SPC_VLAN_MASK 0x0FFF  /* VLAN ID is in lower 12 bits */
250 #define E1000_RXD_SPC_PRI_MASK  0xE000  /* Priority is in upper 3 bits */
251 #define E1000_RXD_SPC_PRI_SHIFT 13
252 #define E1000_RXD_SPC_CFI_MASK  0x1000  /* CFI is bit 12 */
253 #define E1000_RXD_SPC_CFI_SHIFT 12
254
255 #define E1000_RXDEXT_STATERR_TST        0x00000100 /* Time Stamp taken */
256 #define E1000_RXDEXT_STATERR_LB    0x00040000
257 #define E1000_RXDEXT_STATERR_CE    0x01000000
258 #define E1000_RXDEXT_STATERR_SE    0x02000000
259 #define E1000_RXDEXT_STATERR_SEQ   0x04000000
260 #define E1000_RXDEXT_STATERR_CXE   0x10000000
261 #define E1000_RXDEXT_STATERR_TCPE  0x20000000
262 #define E1000_RXDEXT_STATERR_IPE   0x40000000
263 #define E1000_RXDEXT_STATERR_RXE   0x80000000
264
265 #define E1000_RXDEXT_LSECH              0x01000000
266 #define E1000_RXDEXT_LSECE_MASK         0x60000000
267 #define E1000_RXDEXT_LSECE_NO_ERROR     0x00000000
268 #define E1000_RXDEXT_LSECE_NO_SA_MATCH  0x20000000
269 #define E1000_RXDEXT_LSECE_REPLAY_DETECT 0x40000000
270 #define E1000_RXDEXT_LSECE_BAD_SIG      0x60000000
271
272 /* mask to determine if packets should be dropped due to frame errors */
273 #define E1000_RXD_ERR_FRAME_ERR_MASK ( \
274     E1000_RXD_ERR_CE  |                \
275     E1000_RXD_ERR_SE  |                \
276     E1000_RXD_ERR_SEQ |                \
277     E1000_RXD_ERR_CXE |                \
278     E1000_RXD_ERR_RXE)
279
280 /* Same mask, but for extended and packet split descriptors */
281 #define E1000_RXDEXT_ERR_FRAME_ERR_MASK ( \
282     E1000_RXDEXT_STATERR_CE  |            \
283     E1000_RXDEXT_STATERR_SE  |            \
284     E1000_RXDEXT_STATERR_SEQ |            \
285     E1000_RXDEXT_STATERR_CXE |            \
286     E1000_RXDEXT_STATERR_RXE)
287
288 /* Packet Types as indicated in the Adv/Ext receive descriptor. */
289 #define E1000_RXD_PKTTYPE_MASK                  0x000F0000
290 #define E1000_RXD_PKTTYPE_PTP                   0x000E0000
291
292 #define E1000_MRQC_ENABLE_MASK                 0x00000007
293 #define E1000_MRQC_ENABLE_RSS_2Q               0x00000001
294 #define E1000_MRQC_ENABLE_RSS_INT              0x00000004
295 #define E1000_MRQC_RSS_FIELD_MASK              0xFFFF0000
296 #define E1000_MRQC_RSS_FIELD_IPV4_TCP          0x00010000
297 #define E1000_MRQC_RSS_FIELD_IPV4              0x00020000
298 #define E1000_MRQC_RSS_FIELD_IPV6_TCP_EX       0x00040000
299 #define E1000_MRQC_RSS_FIELD_IPV6_EX           0x00080000
300 #define E1000_MRQC_RSS_FIELD_IPV6              0x00100000
301 #define E1000_MRQC_RSS_FIELD_IPV6_TCP          0x00200000
302
303 #define E1000_RXDPS_HDRSTAT_HDRSP              0x00008000
304 #define E1000_RXDPS_HDRSTAT_HDRLEN_MASK        0x000003FF
305
306 /* Management Control */
307 #define E1000_MANC_SMBUS_EN      0x00000001 /* SMBus Enabled - RO */
308 #define E1000_MANC_ASF_EN        0x00000002 /* ASF Enabled - RO */
309 #define E1000_MANC_R_ON_FORCE    0x00000004 /* Reset on Force TCO - RO */
310 #define E1000_MANC_RMCP_EN       0x00000100 /* Enable RCMP 026Fh Filtering */
311 #define E1000_MANC_0298_EN       0x00000200 /* Enable RCMP 0298h Filtering */
312 #define E1000_MANC_IPV4_EN       0x00000400 /* Enable IPv4 */
313 #define E1000_MANC_IPV6_EN       0x00000800 /* Enable IPv6 */
314 #define E1000_MANC_SNAP_EN       0x00001000 /* Accept LLC/SNAP */
315 #define E1000_MANC_ARP_EN        0x00002000 /* Enable ARP Request Filtering */
316 /* Enable Neighbor Discovery Filtering */
317 #define E1000_MANC_NEIGHBOR_EN   0x00004000
318 #define E1000_MANC_ARP_RES_EN    0x00008000 /* Enable ARP response Filtering */
319 #define E1000_MANC_TCO_RESET     0x00010000 /* TCO Reset Occurred */
320 #define E1000_MANC_RCV_TCO_EN    0x00020000 /* Receive TCO Packets Enabled */
321 #define E1000_MANC_REPORT_STATUS 0x00040000 /* Status Reporting Enabled */
322 #define E1000_MANC_RCV_ALL       0x00080000 /* Receive All Enabled */
323 #define E1000_MANC_BLK_PHY_RST_ON_IDE   0x00040000 /* Block phy resets */
324 /* Enable MAC address filtering */
325 #define E1000_MANC_EN_MAC_ADDR_FILTER   0x00100000
326 /* Enable MNG packets to host memory */
327 #define E1000_MANC_EN_MNG2HOST   0x00200000
328 /* Enable IP address filtering */
329 #define E1000_MANC_EN_IP_ADDR_FILTER    0x00400000
330 #define E1000_MANC_EN_XSUM_FILTER       0x00800000 /* Ena checksum filtering */
331 #define E1000_MANC_BR_EN                0x01000000 /* Ena broadcast filtering */
332 #define E1000_MANC_SMB_REQ       0x01000000 /* SMBus Request */
333 #define E1000_MANC_SMB_GNT       0x02000000 /* SMBus Grant */
334 #define E1000_MANC_SMB_CLK_IN    0x04000000 /* SMBus Clock In */
335 #define E1000_MANC_SMB_DATA_IN   0x08000000 /* SMBus Data In */
336 #define E1000_MANC_SMB_DATA_OUT  0x10000000 /* SMBus Data Out */
337 #define E1000_MANC_SMB_CLK_OUT   0x20000000 /* SMBus Clock Out */
338 #define E1000_MANC_MPROXYE       0x40000000 /* Mngment Proxy Enable */
339 #define E1000_MANC_EN_BMC2OS            0x10000000 /* OS2BMC is enabld or not */
340
341 #define E1000_MANC_SMB_DATA_OUT_SHIFT  28 /* SMBus Data Out Shift */
342 #define E1000_MANC_SMB_CLK_OUT_SHIFT   29 /* SMBus Clock Out Shift */
343
344 #define E1000_MANC2H_PORT_623    0x00000020 /* Port 0x26f */
345 #define E1000_MANC2H_PORT_664    0x00000040 /* Port 0x298 */
346 #define E1000_MDEF_PORT_623      0x00000800 /* Port 0x26f */
347 #define E1000_MDEF_PORT_664      0x00000400 /* Port 0x298 */
348
349 /* Receive Control */
350 #define E1000_RCTL_RST            0x00000001    /* Software reset */
351 #define E1000_RCTL_EN             0x00000002    /* enable */
352 #define E1000_RCTL_SBP            0x00000004    /* store bad packet */
353 #define E1000_RCTL_UPE            0x00000008    /* unicast promisc enable */
354 #define E1000_RCTL_MPE            0x00000010    /* multicast promisc enable */
355 #define E1000_RCTL_LPE            0x00000020    /* long packet enable */
356 #define E1000_RCTL_LBM_NO         0x00000000    /* no loopback mode */
357 #define E1000_RCTL_LBM_MAC        0x00000040    /* MAC loopback mode */
358 #define E1000_RCTL_LBM_SLP        0x00000080    /* serial link loopback mode */
359 #define E1000_RCTL_LBM_TCVR       0x000000C0    /* tcvr loopback mode */
360 #define E1000_RCTL_DTYP_MASK      0x00000C00    /* Descriptor type mask */
361 #define E1000_RCTL_DTYP_PS        0x00000400    /* Packet Split descriptor */
362 #define E1000_RCTL_RDMTS_HALF     0x00000000    /* Rx desc min thresh size */
363 #define E1000_RCTL_RDMTS_QUAT     0x00000100    /* Rx desc min thresh size */
364 #define E1000_RCTL_RDMTS_EIGTH    0x00000200    /* Rx desc min thresh size */
365 #define E1000_RCTL_MO_SHIFT       12            /* multicast offset shift */
366 #define E1000_RCTL_MO_0           0x00000000    /* multicast offset 11:0 */
367 #define E1000_RCTL_MO_1           0x00001000    /* multicast offset 12:1 */
368 #define E1000_RCTL_MO_2           0x00002000    /* multicast offset 13:2 */
369 #define E1000_RCTL_MO_3           0x00003000    /* multicast offset 15:4 */
370 #define E1000_RCTL_MDR            0x00004000    /* multicast desc ring 0 */
371 #define E1000_RCTL_BAM            0x00008000    /* broadcast enable */
372 /* these buffer sizes are valid if E1000_RCTL_BSEX is 0 */
373 #define E1000_RCTL_SZ_2048        0x00000000    /* Rx buffer size 2048 */
374 #define E1000_RCTL_SZ_1024        0x00010000    /* Rx buffer size 1024 */
375 #define E1000_RCTL_SZ_512         0x00020000    /* Rx buffer size 512 */
376 #define E1000_RCTL_SZ_256         0x00030000    /* Rx buffer size 256 */
377 /* these buffer sizes are valid if E1000_RCTL_BSEX is 1 */
378 #define E1000_RCTL_SZ_16384       0x00010000    /* Rx buffer size 16384 */
379 #define E1000_RCTL_SZ_8192        0x00020000    /* Rx buffer size 8192 */
380 #define E1000_RCTL_SZ_4096        0x00030000    /* Rx buffer size 4096 */
381 #define E1000_RCTL_VFE            0x00040000    /* vlan filter enable */
382 #define E1000_RCTL_CFIEN          0x00080000    /* canonical form enable */
383 #define E1000_RCTL_CFI            0x00100000    /* canonical form indicator */
384 #define E1000_RCTL_DPF            0x00400000    /* discard pause frames */
385 #define E1000_RCTL_PMCF           0x00800000    /* pass MAC control frames */
386 #define E1000_RCTL_BSEX           0x02000000    /* Buffer size extension */
387 #define E1000_RCTL_SECRC          0x04000000    /* Strip Ethernet CRC */
388 #define E1000_RCTL_FLXBUF_MASK    0x78000000    /* Flexible buffer size */
389 #define E1000_RCTL_FLXBUF_SHIFT   27            /* Flexible buffer shift */
390
391 /*
392  * Use byte values for the following shift parameters
393  * Usage:
394  *     psrctl |= (((ROUNDUP(value0, 128) >> E1000_PSRCTL_BSIZE0_SHIFT) &
395  *                  E1000_PSRCTL_BSIZE0_MASK) |
396  *                ((ROUNDUP(value1, 1024) >> E1000_PSRCTL_BSIZE1_SHIFT) &
397  *                  E1000_PSRCTL_BSIZE1_MASK) |
398  *                ((ROUNDUP(value2, 1024) << E1000_PSRCTL_BSIZE2_SHIFT) &
399  *                  E1000_PSRCTL_BSIZE2_MASK) |
400  *                ((ROUNDUP(value3, 1024) << E1000_PSRCTL_BSIZE3_SHIFT) |;
401  *                  E1000_PSRCTL_BSIZE3_MASK))
402  * where value0 = [128..16256],  default=256
403  *       value1 = [1024..64512], default=4096
404  *       value2 = [0..64512],    default=4096
405  *       value3 = [0..64512],    default=0
406  */
407
408 #define E1000_PSRCTL_BSIZE0_MASK   0x0000007F
409 #define E1000_PSRCTL_BSIZE1_MASK   0x00003F00
410 #define E1000_PSRCTL_BSIZE2_MASK   0x003F0000
411 #define E1000_PSRCTL_BSIZE3_MASK   0x3F000000
412
413 #define E1000_PSRCTL_BSIZE0_SHIFT  7            /* Shift _right_ 7 */
414 #define E1000_PSRCTL_BSIZE1_SHIFT  2            /* Shift _right_ 2 */
415 #define E1000_PSRCTL_BSIZE2_SHIFT  6            /* Shift _left_ 6 */
416 #define E1000_PSRCTL_BSIZE3_SHIFT 14            /* Shift _left_ 14 */
417
418 /* SWFW_SYNC Definitions */
419 #define E1000_SWFW_EEP_SM   0x01
420 #define E1000_SWFW_PHY0_SM  0x02
421 #define E1000_SWFW_PHY1_SM  0x04
422 #define E1000_SWFW_CSR_SM   0x08
423 #define E1000_SWFW_PHY2_SM  0x20
424 #define E1000_SWFW_PHY3_SM  0x40
425 #define E1000_SWFW_SW_MNG_SM 0x400
426
427 /* FACTPS Definitions */
428 #define E1000_FACTPS_LFS    0x40000000  /* LAN Function Select */
429 /* Device Control */
430 #define E1000_CTRL_FD       0x00000001  /* Full duplex.0=half; 1=full */
431 #define E1000_CTRL_BEM      0x00000002  /* Endian Mode.0=little,1=big */
432 #define E1000_CTRL_PRIOR    0x00000004  /* Priority on PCI. 0=rx,1=fair */
433 #define E1000_CTRL_GIO_MASTER_DISABLE 0x00000004 /*Blocks new Master reqs */
434 #define E1000_CTRL_LRST     0x00000008  /* Link reset. 0=normal,1=reset */
435 #define E1000_CTRL_TME      0x00000010  /* Test mode. 0=normal,1=test */
436 #define E1000_CTRL_SLE      0x00000020  /* Serial Link on 0=dis,1=en */
437 #define E1000_CTRL_ASDE     0x00000020  /* Auto-speed detect enable */
438 #define E1000_CTRL_SLU      0x00000040  /* Set link up (Force Link) */
439 #define E1000_CTRL_ILOS     0x00000080  /* Invert Loss-Of Signal */
440 #define E1000_CTRL_SPD_SEL  0x00000300  /* Speed Select Mask */
441 #define E1000_CTRL_SPD_10   0x00000000  /* Force 10Mb */
442 #define E1000_CTRL_SPD_100  0x00000100  /* Force 100Mb */
443 #define E1000_CTRL_SPD_1000 0x00000200  /* Force 1Gb */
444 #define E1000_CTRL_BEM32    0x00000400  /* Big Endian 32 mode */
445 #define E1000_CTRL_FRCSPD   0x00000800  /* Force Speed */
446 #define E1000_CTRL_FRCDPX   0x00001000  /* Force Duplex */
447 #define E1000_CTRL_D_UD_EN  0x00002000  /* Dock/Undock enable */
448 /* Defined polarity of Dock/Undock indication in SDP[0] */
449 #define E1000_CTRL_D_UD_POLARITY        0x00004000
450 /* Reset both PHY ports, through PHYRST_N pin */
451 #define E1000_CTRL_FORCE_PHY_RESET      0x00008000
452 /* enable link status from external LINK_0 and LINK_1 pins */
453 #define E1000_CTRL_EXT_LINK_EN          0x00010000
454 #define E1000_CTRL_LANPHYPC_OVERRIDE    0x00010000 /* SW control of LANPHYPC */
455 #define E1000_CTRL_LANPHYPC_VALUE       0x00020000 /* SW value of LANPHYPC */
456 #define E1000_CTRL_SWDPIN0  0x00040000  /* SWDPIN 0 value */
457 #define E1000_CTRL_SWDPIN1  0x00080000  /* SWDPIN 1 value */
458 #define E1000_CTRL_SWDPIN2  0x00100000  /* SWDPIN 2 value */
459 #define E1000_CTRL_ADVD3WUC 0x00100000  /* D3 WUC */
460 #define E1000_CTRL_SWDPIN3  0x00200000  /* SWDPIN 3 value */
461 #define E1000_CTRL_SWDPIO0  0x00400000  /* SWDPIN 0 Input or output */
462 #define E1000_CTRL_SWDPIO1  0x00800000  /* SWDPIN 1 input or output */
463 #define E1000_CTRL_SWDPIO2  0x01000000  /* SWDPIN 2 input or output */
464 #define E1000_CTRL_SWDPIO3  0x02000000  /* SWDPIN 3 input or output */
465 #define E1000_CTRL_RST      0x04000000  /* Global reset */
466 #define E1000_CTRL_RFCE     0x08000000  /* Receive Flow Control enable */
467 #define E1000_CTRL_TFCE     0x10000000  /* Transmit flow control enable */
468 #define E1000_CTRL_RTE      0x20000000  /* Routing tag enable */
469 #define E1000_CTRL_VME      0x40000000  /* IEEE VLAN mode enable */
470 #define E1000_CTRL_PHY_RST  0x80000000  /* PHY Reset */
471 #define E1000_CTRL_SW2FW_INT 0x02000000 /* Initiate an interrupt to ME */
472 #define E1000_CTRL_I2C_ENA  0x02000000  /* I2C enable */
473
474 /*
475  * Bit definitions for the Management Data IO (MDIO) and Management Data
476  * Clock (MDC) pins in the Device Control Register.
477  */
478 #define E1000_CTRL_PHY_RESET_DIR  E1000_CTRL_SWDPIO0
479 #define E1000_CTRL_PHY_RESET      E1000_CTRL_SWDPIN0
480 #define E1000_CTRL_MDIO_DIR       E1000_CTRL_SWDPIO2
481 #define E1000_CTRL_MDIO           E1000_CTRL_SWDPIN2
482 #define E1000_CTRL_MDC_DIR        E1000_CTRL_SWDPIO3
483 #define E1000_CTRL_MDC            E1000_CTRL_SWDPIN3
484 #define E1000_CTRL_PHY_RESET_DIR4 E1000_CTRL_EXT_SDP4_DIR
485 #define E1000_CTRL_PHY_RESET4     E1000_CTRL_EXT_SDP4_DATA
486
487 #define E1000_CONNSW_ENRGSRC             0x4
488 #define E1000_PCS_CFG_PCS_EN             8
489 #define E1000_PCS_LCTL_FLV_LINK_UP       1
490 #define E1000_PCS_LCTL_FSV_10            0
491 #define E1000_PCS_LCTL_FSV_100           2
492 #define E1000_PCS_LCTL_FSV_1000          4
493 #define E1000_PCS_LCTL_FDV_FULL          8
494 #define E1000_PCS_LCTL_FSD               0x10
495 #define E1000_PCS_LCTL_FORCE_LINK        0x20
496 #define E1000_PCS_LCTL_LOW_LINK_LATCH    0x40
497 #define E1000_PCS_LCTL_FORCE_FCTRL       0x80
498 #define E1000_PCS_LCTL_AN_ENABLE         0x10000
499 #define E1000_PCS_LCTL_AN_RESTART        0x20000
500 #define E1000_PCS_LCTL_AN_TIMEOUT        0x40000
501 #define E1000_PCS_LCTL_AN_SGMII_BYPASS   0x80000
502 #define E1000_PCS_LCTL_AN_SGMII_TRIGGER  0x100000
503 #define E1000_PCS_LCTL_FAST_LINK_TIMER   0x1000000
504 #define E1000_PCS_LCTL_LINK_OK_FIX       0x2000000
505 #define E1000_PCS_LCTL_CRS_ON_NI         0x4000000
506 #define E1000_ENABLE_SERDES_LOOPBACK     0x0410
507
508 #define E1000_PCS_LSTS_LINK_OK           1
509 #define E1000_PCS_LSTS_SPEED_10          0
510 #define E1000_PCS_LSTS_SPEED_100         2
511 #define E1000_PCS_LSTS_SPEED_1000        4
512 #define E1000_PCS_LSTS_DUPLEX_FULL       8
513 #define E1000_PCS_LSTS_SYNK_OK           0x10
514 #define E1000_PCS_LSTS_AN_COMPLETE       0x10000
515 #define E1000_PCS_LSTS_AN_PAGE_RX        0x20000
516 #define E1000_PCS_LSTS_AN_TIMED_OUT      0x40000
517 #define E1000_PCS_LSTS_AN_REMOTE_FAULT   0x80000
518 #define E1000_PCS_LSTS_AN_ERROR_RWS      0x100000
519
520 /* Device Status */
521 #define E1000_STATUS_FD                 0x00000001 /* Duplex 0=half 1=full */
522 #define E1000_STATUS_LU         0x00000002      /* Link up.0=no,1=link */
523 #define E1000_STATUS_FUNC_MASK  0x0000000C      /* PCI Function Mask */
524 #define E1000_STATUS_FUNC_SHIFT 2
525 #define E1000_STATUS_FUNC_0     0x00000000      /* Function 0 */
526 #define E1000_STATUS_FUNC_1     0x00000004      /* Function 1 */
527 #define E1000_STATUS_TXOFF      0x00000010      /* transmission paused */
528 #define E1000_STATUS_TBIMODE    0x00000020      /* TBI mode */
529 #define E1000_STATUS_SPEED_MASK 0x000000C0
530 #define E1000_STATUS_SPEED_10   0x00000000      /* Speed 10Mb/s */
531 #define E1000_STATUS_SPEED_100  0x00000040      /* Speed 100Mb/s */
532 #define E1000_STATUS_SPEED_1000 0x00000080      /* Speed 1000Mb/s */
533 #define E1000_STATUS_LAN_INIT_DONE      0x00000200 /* Lan Init Compltn by NVM */
534 #define E1000_STATUS_ASDV       0x00000300      /* Auto speed detect value */
535 #define E1000_STATUS_PHYRA      0x00000400      /* PHY Reset Asserted */
536 /* Change in Dock/Undock state clear on write '0'. */
537 #define E1000_STATUS_DOCK_CI            0x00000800
538 #define E1000_STATUS_GIO_MASTER_ENABLE 0x00080000 /* Master request status */
539 #define E1000_STATUS_MTXCKOK    0x00000400      /* MTX clock running OK */
540 #define E1000_STATUS_PCI66      0x00000800      /* In 66Mhz slot */
541 #define E1000_STATUS_BUS64      0x00001000      /* In 64 bit slot */
542 #define E1000_STATUS_PCIX_MODE  0x00002000      /* PCI-X mode */
543 #define E1000_STATUS_PCIX_SPEED 0x0000C000      /* PCI-X bus speed */
544 #define E1000_STATUS_BMC_SKU_0          0x00100000 /* BMC USB redirect disbld */
545 #define E1000_STATUS_BMC_SKU_1  0x00200000 /* BMC SRAM disabled */
546 #define E1000_STATUS_BMC_SKU_2  0x00400000 /* BMC SDRAM disabled */
547 #define E1000_STATUS_BMC_CRYPTO 0x00800000 /* BMC crypto disabled */
548 /* BMC external code execution disabled */
549 #define E1000_STATUS_BMC_LITE           0x01000000
550 #define E1000_STATUS_RGMII_ENABLE 0x02000000 /* RGMII disabled */
551 #define E1000_STATUS_FUSE_8       0x04000000
552 #define E1000_STATUS_FUSE_9       0x08000000
553 #define E1000_STATUS_SERDES0_DIS        0x10000000 /* SERDES disbld on port 0 */
554 #define E1000_STATUS_SERDES1_DIS        0x20000000 /* SERDES disbld on port 1 */
555
556 /* Constants used to interpret the masked PCI-X bus speed. */
557 #define E1000_STATUS_PCIX_SPEED_66      0x00000000 /* PCI-X bus spd 50-66MHz */
558 #define E1000_STATUS_PCIX_SPEED_100     0x00004000 /* PCI-X bus spd 66-100MHz */
559 #define E1000_STATUS_PCIX_SPEED_133     0x00008000 /* PCI-X bus spd 100-133MHz*/
560
561 #define SPEED_10    10
562 #define SPEED_100   100
563 #define SPEED_1000  1000
564 #define HALF_DUPLEX 1
565 #define FULL_DUPLEX 2
566
567 #define PHY_FORCE_TIME   20
568
569 #define ADVERTISE_10_HALF                 0x0001
570 #define ADVERTISE_10_FULL                 0x0002
571 #define ADVERTISE_100_HALF                0x0004
572 #define ADVERTISE_100_FULL                0x0008
573 #define ADVERTISE_1000_HALF               0x0010 /* Not used, just FYI */
574 #define ADVERTISE_1000_FULL               0x0020
575
576 /* 1000/H is not supported, nor spec-compliant. */
577 #define E1000_ALL_SPEED_DUPLEX  ( \
578         ADVERTISE_10_HALF | ADVERTISE_10_FULL | ADVERTISE_100_HALF | \
579         ADVERTISE_100_FULL | ADVERTISE_1000_FULL)
580 #define E1000_ALL_NOT_GIG       ( \
581         ADVERTISE_10_HALF | ADVERTISE_10_FULL | ADVERTISE_100_HALF | \
582         ADVERTISE_100_FULL)
583 #define E1000_ALL_100_SPEED    (ADVERTISE_100_HALF |  ADVERTISE_100_FULL)
584 #define E1000_ALL_10_SPEED      (ADVERTISE_10_HALF |   ADVERTISE_10_FULL)
585 #define E1000_ALL_FULL_DUPLEX   ( \
586         ADVERTISE_10_FULL | ADVERTISE_100_FULL | ADVERTISE_1000_FULL)
587 #define E1000_ALL_HALF_DUPLEX   (ADVERTISE_10_HALF |  ADVERTISE_100_HALF)
588
589 #define AUTONEG_ADVERTISE_SPEED_DEFAULT   E1000_ALL_SPEED_DUPLEX
590
591 /* LED Control */
592 #define E1000_PHY_LED0_MODE_MASK        0x00000007
593 #define E1000_PHY_LED0_IVRT             0x00000008
594 #define E1000_PHY_LED0_BLINK            0x00000010
595 #define E1000_PHY_LED0_MASK             0x0000001F
596
597 #define E1000_LEDCTL_LED0_MODE_MASK       0x0000000F
598 #define E1000_LEDCTL_LED0_MODE_SHIFT      0
599 #define E1000_LEDCTL_LED0_BLINK_RATE      0x00000020
600 #define E1000_LEDCTL_LED0_IVRT            0x00000040
601 #define E1000_LEDCTL_LED0_BLINK           0x00000080
602 #define E1000_LEDCTL_LED1_MODE_MASK       0x00000F00
603 #define E1000_LEDCTL_LED1_MODE_SHIFT      8
604 #define E1000_LEDCTL_LED1_BLINK_RATE      0x00002000
605 #define E1000_LEDCTL_LED1_IVRT            0x00004000
606 #define E1000_LEDCTL_LED1_BLINK           0x00008000
607 #define E1000_LEDCTL_LED2_MODE_MASK       0x000F0000
608 #define E1000_LEDCTL_LED2_MODE_SHIFT      16
609 #define E1000_LEDCTL_LED2_BLINK_RATE      0x00200000
610 #define E1000_LEDCTL_LED2_IVRT            0x00400000
611 #define E1000_LEDCTL_LED2_BLINK           0x00800000
612 #define E1000_LEDCTL_LED3_MODE_MASK       0x0F000000
613 #define E1000_LEDCTL_LED3_MODE_SHIFT      24
614 #define E1000_LEDCTL_LED3_BLINK_RATE      0x20000000
615 #define E1000_LEDCTL_LED3_IVRT            0x40000000
616 #define E1000_LEDCTL_LED3_BLINK           0x80000000
617
618 #define E1000_LEDCTL_MODE_LINK_10_1000  0x0
619 #define E1000_LEDCTL_MODE_LINK_100_1000 0x1
620 #define E1000_LEDCTL_MODE_LINK_UP       0x2
621 #define E1000_LEDCTL_MODE_ACTIVITY      0x3
622 #define E1000_LEDCTL_MODE_LINK_ACTIVITY 0x4
623 #define E1000_LEDCTL_MODE_LINK_10       0x5
624 #define E1000_LEDCTL_MODE_LINK_100      0x6
625 #define E1000_LEDCTL_MODE_LINK_1000     0x7
626 #define E1000_LEDCTL_MODE_PCIX_MODE     0x8
627 #define E1000_LEDCTL_MODE_FULL_DUPLEX   0x9
628 #define E1000_LEDCTL_MODE_COLLISION     0xA
629 #define E1000_LEDCTL_MODE_BUS_SPEED     0xB
630 #define E1000_LEDCTL_MODE_BUS_SIZE      0xC
631 #define E1000_LEDCTL_MODE_PAUSED        0xD
632 #define E1000_LEDCTL_MODE_LED_ON        0xE
633 #define E1000_LEDCTL_MODE_LED_OFF       0xF
634
635 /* Transmit Descriptor bit definitions */
636 #define E1000_TXD_DTYP_D     0x00100000 /* Data Descriptor */
637 #define E1000_TXD_DTYP_C     0x00000000 /* Context Descriptor */
638 #define E1000_TXD_POPTS_SHIFT 8         /* POPTS shift */
639 #define E1000_TXD_POPTS_IXSM 0x01       /* Insert IP checksum */
640 #define E1000_TXD_POPTS_TXSM 0x02       /* Insert TCP/UDP checksum */
641 #define E1000_TXD_CMD_EOP    0x01000000 /* End of Packet */
642 #define E1000_TXD_CMD_IFCS   0x02000000 /* Insert FCS (Ethernet CRC) */
643 #define E1000_TXD_CMD_IC     0x04000000 /* Insert Checksum */
644 #define E1000_TXD_CMD_RS     0x08000000 /* Report Status */
645 #define E1000_TXD_CMD_RPS    0x10000000 /* Report Packet Sent */
646 #define E1000_TXD_CMD_DEXT      0x20000000 /* Desc extension (0 = legacy) */
647 #define E1000_TXD_CMD_VLE    0x40000000 /* Add VLAN tag */
648 #define E1000_TXD_CMD_IDE    0x80000000 /* Enable Tidv register */
649 #define E1000_TXD_STAT_DD    0x00000001 /* Descriptor Done */
650 #define E1000_TXD_STAT_EC    0x00000002 /* Excess Collisions */
651 #define E1000_TXD_STAT_LC    0x00000004 /* Late Collisions */
652 #define E1000_TXD_STAT_TU    0x00000008 /* Transmit underrun */
653 #define E1000_TXD_CMD_TCP    0x01000000 /* TCP packet */
654 #define E1000_TXD_CMD_IP     0x02000000 /* IP packet */
655 #define E1000_TXD_CMD_TSE    0x04000000 /* TCP Seg enable */
656 #define E1000_TXD_STAT_TC    0x00000004 /* Tx Underrun */
657 /* Extended desc bits for Linksec and timesync */
658 #define E1000_TXD_CMD_LINKSEC   0x10000000 /* Apply LinkSec on packet */
659 #define E1000_TXD_EXTCMD_TSTAMP 0x00000010 /* IEEE1588 Timestamp packet */
660
661 /* Transmit Control */
662 #define E1000_TCTL_RST    0x00000001    /* software reset */
663 #define E1000_TCTL_EN     0x00000002    /* enable Tx */
664 #define E1000_TCTL_BCE    0x00000004    /* busy check enable */
665 #define E1000_TCTL_PSP    0x00000008    /* pad short packets */
666 #define E1000_TCTL_CT     0x00000ff0    /* collision threshold */
667 #define E1000_TCTL_COLD   0x003ff000    /* collision distance */
668 #define E1000_TCTL_SWXOFF 0x00400000    /* SW Xoff transmission */
669 #define E1000_TCTL_PBE    0x00800000    /* Packet Burst Enable */
670 #define E1000_TCTL_RTLC   0x01000000    /* Re-transmit on late collision */
671 #define E1000_TCTL_NRTU   0x02000000    /* No Re-transmit on underrun */
672 #define E1000_TCTL_MULR   0x10000000    /* Multiple request support */
673
674 /* Transmit Arbitration Count */
675 #define E1000_TARC0_ENABLE     0x00000400   /* Enable Tx Queue 0 */
676
677 /* SerDes Control */
678 #define E1000_SCTL_DISABLE_SERDES_LOOPBACK 0x0400
679
680 /* Receive Checksum Control */
681 #define E1000_RXCSUM_PCSS_MASK 0x000000FF   /* Packet Checksum Start */
682 #define E1000_RXCSUM_IPOFL     0x00000100   /* IPv4 checksum offload */
683 #define E1000_RXCSUM_TUOFL     0x00000200   /* TCP / UDP checksum offload */
684 #define E1000_RXCSUM_IPV6OFL   0x00000400   /* IPv6 checksum offload */
685 #define E1000_RXCSUM_CRCOFL    0x00000800   /* CRC32 offload enable */
686 #define E1000_RXCSUM_IPPCSE    0x00001000   /* IP payload checksum enable */
687 #define E1000_RXCSUM_PCSD      0x00002000   /* packet checksum disabled */
688
689 /* Header split receive */
690 #define E1000_RFCTL_ISCSI_DIS           0x00000001
691 #define E1000_RFCTL_ISCSI_DWC_MASK      0x0000003E
692 #define E1000_RFCTL_ISCSI_DWC_SHIFT     1
693 #define E1000_RFCTL_NFSW_DIS            0x00000040
694 #define E1000_RFCTL_NFSR_DIS            0x00000080
695 #define E1000_RFCTL_NFS_VER_MASK        0x00000300
696 #define E1000_RFCTL_NFS_VER_SHIFT       8
697 #define E1000_RFCTL_IPV6_DIS            0x00000400
698 #define E1000_RFCTL_IPV6_XSUM_DIS       0x00000800
699 #define E1000_RFCTL_ACK_DIS             0x00001000
700 #define E1000_RFCTL_ACKD_DIS            0x00002000
701 #define E1000_RFCTL_IPFRSP_DIS          0x00004000
702 #define E1000_RFCTL_EXTEN               0x00008000
703 #define E1000_RFCTL_IPV6_EX_DIS         0x00010000
704 #define E1000_RFCTL_NEW_IPV6_EXT_DIS    0x00020000
705 #define E1000_RFCTL_LEF                 0x00040000
706
707 /* Collision related configuration parameters */
708 #define E1000_COLLISION_THRESHOLD       15
709 #define E1000_CT_SHIFT                  4
710 #define E1000_COLLISION_DISTANCE        63
711 #define E1000_COLD_SHIFT                12
712
713 /* Default values for the transmit IPG register */
714 #define DEFAULT_82542_TIPG_IPGT         10
715 #define DEFAULT_82543_TIPG_IPGT_FIBER  9
716 #define DEFAULT_82543_TIPG_IPGT_COPPER 8
717
718 #define E1000_TIPG_IPGT_MASK  0x000003FF
719 #define E1000_TIPG_IPGR1_MASK 0x000FFC00
720 #define E1000_TIPG_IPGR2_MASK 0x3FF00000
721
722 #define DEFAULT_82542_TIPG_IPGR1        2
723 #define DEFAULT_82543_TIPG_IPGR1 8
724 #define E1000_TIPG_IPGR1_SHIFT  10
725
726 #define DEFAULT_82542_TIPG_IPGR2        10
727 #define DEFAULT_82543_TIPG_IPGR2 6
728 #define DEFAULT_80003ES2LAN_TIPG_IPGR2 7
729 #define E1000_TIPG_IPGR2_SHIFT  20
730
731 /* Ethertype field values */
732 #define ETHERNET_IEEE_VLAN_TYPE 0x8100  /* 802.3ac packet */
733
734 #define ETHERNET_FCS_SIZE       4
735 #define MAX_JUMBO_FRAME_SIZE    0x3F00
736
737 /* Extended Configuration Control and Size */
738 #define E1000_EXTCNF_CTRL_MDIO_SW_OWNERSHIP      0x00000020
739 #define E1000_EXTCNF_CTRL_LCD_WRITE_ENABLE       0x00000001
740 #define E1000_EXTCNF_CTRL_OEM_WRITE_ENABLE       0x00000008
741 #define E1000_EXTCNF_CTRL_SWFLAG                 0x00000020
742 #define E1000_EXTCNF_CTRL_GATE_PHY_CFG           0x00000080
743 #define E1000_EXTCNF_SIZE_EXT_PCIE_LENGTH_MASK   0x00FF0000
744 #define E1000_EXTCNF_SIZE_EXT_PCIE_LENGTH_SHIFT          16
745 #define E1000_EXTCNF_CTRL_EXT_CNF_POINTER_MASK   0x0FFF0000
746 #define E1000_EXTCNF_CTRL_EXT_CNF_POINTER_SHIFT          16
747
748 #define E1000_PHY_CTRL_SPD_EN             0x00000001
749 #define E1000_PHY_CTRL_D0A_LPLU           0x00000002
750 #define E1000_PHY_CTRL_NOND0A_LPLU        0x00000004
751 #define E1000_PHY_CTRL_NOND0A_GBE_DISABLE 0x00000008
752 #define E1000_PHY_CTRL_GBE_DISABLE        0x00000040
753
754 #define E1000_KABGTXD_BGSQLBIAS           0x00050000
755
756 /* Low Power IDLE Control */
757 #define E1000_LPIC_1000ENABLE           0x00010000
758 #define E1000_LPIC_100ENABLE            0x00020000
759 #define E1000_LPIC_LPIET_SHIFT          24      /* Low Power Idle Entry Time */
760
761 /* PBA constants */
762 #define E1000_PBA_6K  0x0006    /* 6KB */
763 #define E1000_PBA_8K  0x0008    /* 8KB */
764 #define E1000_PBA_10K 0x000A    /* 10KB */
765 #define E1000_PBA_12K 0x000C    /* 12KB */
766 #define E1000_PBA_14K 0x000E    /* 14KB */
767 #define E1000_PBA_16K 0x0010    /* 16KB */
768 #define E1000_PBA_18K 0x0012
769 #define E1000_PBA_20K 0x0014
770 #define E1000_PBA_22K 0x0016
771 #define E1000_PBA_24K 0x0018
772 #define E1000_PBA_26K 0x001A
773 #define E1000_PBA_30K 0x001E
774 #define E1000_PBA_32K 0x0020
775 #define E1000_PBA_34K 0x0022
776 #define E1000_PBA_35K 0x0023
777 #define E1000_PBA_38K 0x0026
778 #define E1000_PBA_40K 0x0028
779 #define E1000_PBA_48K 0x0030    /* 48KB */
780 #define E1000_PBA_64K 0x0040    /* 64KB */
781
782 #define E1000_PBA_RXA_MASK      0xFFFF
783
784 #define E1000_PBS_16K E1000_PBA_16K
785 #define E1000_PBS_24K E1000_PBA_24K
786
787 #define IFS_MAX       80
788 #define IFS_MIN       40
789 #define IFS_RATIO     4
790 #define IFS_STEP      10
791 #define MIN_NUM_XMITS 1000
792
793 /* SW Semaphore Register */
794 #define E1000_SWSM_SMBI         0x00000001 /* Driver Semaphore bit */
795 #define E1000_SWSM_SWESMBI      0x00000002 /* FW Semaphore bit */
796 #define E1000_SWSM_WMNG         0x00000004 /* Wake MNG Clock */
797 #define E1000_SWSM_DRV_LOAD     0x00000008 /* Driver Loaded Bit */
798
799 #define E1000_SWSM2_LOCK        0x00000002 /* Secondary driver semaphore bit */
800
801 /* Interrupt Cause Read */
802 #define E1000_ICR_TXDW          0x00000001 /* Transmit desc written back */
803 #define E1000_ICR_TXQE          0x00000002 /* Transmit Queue empty */
804 #define E1000_ICR_LSC           0x00000004 /* Link Status Change */
805 #define E1000_ICR_RXSEQ         0x00000008 /* Rx sequence error */
806 #define E1000_ICR_RXDMT0        0x00000010 /* Rx desc min. threshold (0) */
807 #define E1000_ICR_RXO           0x00000040 /* Rx overrun */
808 #define E1000_ICR_RXT0          0x00000080 /* Rx timer intr (ring 0) */
809 #define E1000_ICR_VMMB          0x00000100 /* VM MB event */
810 #define E1000_ICR_MDAC          0x00000200 /* MDIO access complete */
811 #define E1000_ICR_RXCFG         0x00000400 /* Rx /c/ ordered set */
812 #define E1000_ICR_GPI_EN0       0x00000800 /* GP Int 0 */
813 #define E1000_ICR_GPI_EN1       0x00001000 /* GP Int 1 */
814 #define E1000_ICR_GPI_EN2       0x00002000 /* GP Int 2 */
815 #define E1000_ICR_GPI_EN3       0x00004000 /* GP Int 3 */
816 #define E1000_ICR_TXD_LOW       0x00008000
817 #define E1000_ICR_SRPD          0x00010000
818 #define E1000_ICR_ACK           0x00020000 /* Receive Ack frame */
819 #define E1000_ICR_MNG           0x00040000 /* Manageability event */
820 #define E1000_ICR_DOCK          0x00080000 /* Dock/Undock */
821 #define E1000_ICR_TS            0x00080000 /* Time Sync Interrupt */
822 #define E1000_ICR_DRSTA         0x40000000 /* Device Reset Asserted */
823 /* If this bit asserted, the driver should claim the interrupt */
824 #define E1000_ICR_INT_ASSERTED  0x80000000
825 #define E1000_ICR_RXD_FIFO_PAR0 0x00100000 /* Q0 Rx desc FIFO parity error */
826 #define E1000_ICR_TXD_FIFO_PAR0 0x00200000 /* Q0 Tx desc FIFO parity error */
827 #define E1000_ICR_HOST_ARB_PAR 0x00400000 /* host arb read buffer parity err */
828 #define E1000_ICR_PB_PAR        0x00800000 /* packet buffer parity error */
829 #define E1000_ICR_RXD_FIFO_PAR1 0x01000000 /* Q1 Rx desc FIFO parity error */
830 #define E1000_ICR_TXD_FIFO_PAR1 0x02000000 /* Q1 Tx desc FIFO parity error */
831 #define E1000_ICR_ALL_PARITY    0x03F00000 /* all parity error bits */
832 /* FW changed the status of DISSW bit in the FWSM */
833 #define E1000_ICR_DSW           0x00000020
834 /* LAN connected device generates an interrupt */
835 #define E1000_ICR_PHYINT        0x00001000
836 #define E1000_ICR_DOUTSYNC      0x10000000 /* NIC DMA out of sync */
837 #define E1000_ICR_EPRST         0x00100000 /* ME hardware reset occurs */
838 #define E1000_ICR_RXQ0          0x00100000 /* Rx Queue 0 Interrupt */
839 #define E1000_ICR_RXQ1          0x00200000 /* Rx Queue 1 Interrupt */
840 #define E1000_ICR_TXQ0          0x00400000 /* Tx Queue 0 Interrupt */
841 #define E1000_ICR_TXQ1          0x00800000 /* Tx Queue 1 Interrupt */
842 #define E1000_ICR_OTHER         0x01000000 /* Other Interrupts */
843 #define E1000_ICR_FER           0x00400000 /* Fatal Error */
844
845 #define E1000_ICR_THS           0x00800000 /* ICR.THS: Thermal Sensor Event*/
846 #define E1000_ICR_MDDET         0x10000000 /* Malicious Driver Detect */
847
848 #define E1000_ITR_MASK          0x000FFFFF /* ITR value bitfield */
849 #define E1000_ITR_MULT          256 /* ITR mulitplier in nsec */
850
851 /* PBA ECC Register */
852 #define E1000_PBA_ECC_COUNTER_MASK      0xFFF00000 /* ECC counter mask */
853 #define E1000_PBA_ECC_COUNTER_SHIFT     20 /* ECC counter shift value */
854 #define E1000_PBA_ECC_CORR_EN   0x00000001 /* Enable ECC error correction */
855 #define E1000_PBA_ECC_STAT_CLR  0x00000002 /* Clear ECC error counter */
856 #define E1000_PBA_ECC_INT_EN    0x00000004 /* Enable ICR bit 5 on ECC error */
857
858 /* Extended Interrupt Cause Read */
859 #define E1000_EICR_RX_QUEUE0    0x00000001 /* Rx Queue 0 Interrupt */
860 #define E1000_EICR_RX_QUEUE1    0x00000002 /* Rx Queue 1 Interrupt */
861 #define E1000_EICR_RX_QUEUE2    0x00000004 /* Rx Queue 2 Interrupt */
862 #define E1000_EICR_RX_QUEUE3    0x00000008 /* Rx Queue 3 Interrupt */
863 #define E1000_EICR_TX_QUEUE0    0x00000100 /* Tx Queue 0 Interrupt */
864 #define E1000_EICR_TX_QUEUE1    0x00000200 /* Tx Queue 1 Interrupt */
865 #define E1000_EICR_TX_QUEUE2    0x00000400 /* Tx Queue 2 Interrupt */
866 #define E1000_EICR_TX_QUEUE3    0x00000800 /* Tx Queue 3 Interrupt */
867 #define E1000_EICR_TCP_TIMER    0x40000000 /* TCP Timer */
868 #define E1000_EICR_OTHER        0x80000000 /* Interrupt Cause Active */
869 /* TCP Timer */
870 #define E1000_TCPTIMER_KS       0x00000100 /* KickStart */
871 #define E1000_TCPTIMER_COUNT_ENABLE       0x00000200 /* Count Enable */
872 #define E1000_TCPTIMER_COUNT_FINISH       0x00000400 /* Count finish */
873 #define E1000_TCPTIMER_LOOP     0x00000800 /* Loop */
874
875 /*
876  * This defines the bits that are set in the Interrupt Mask
877  * Set/Read Register.  Each bit is documented below:
878  *   o RXDMT0 = Receive Descriptor Minimum Threshold hit (ring 0)
879  *   o RXSEQ  = Receive Sequence Error
880  */
881 #define POLL_IMS_ENABLE_MASK ( \
882     E1000_IMS_RXDMT0 |    \
883     E1000_IMS_RXSEQ)
884
885 /*
886  * This defines the bits that are set in the Interrupt Mask
887  * Set/Read Register.  Each bit is documented below:
888  *   o RXT0   = Receiver Timer Interrupt (ring 0)
889  *   o TXDW   = Transmit Descriptor Written Back
890  *   o RXDMT0 = Receive Descriptor Minimum Threshold hit (ring 0)
891  *   o RXSEQ  = Receive Sequence Error
892  *   o LSC    = Link Status Change
893  */
894 #define IMS_ENABLE_MASK ( \
895     E1000_IMS_RXT0   |    \
896     E1000_IMS_TXDW   |    \
897     E1000_IMS_RXDMT0 |    \
898     E1000_IMS_RXSEQ  |    \
899     E1000_IMS_LSC)
900
901 /* Interrupt Mask Set */
902 #define E1000_IMS_TXDW      E1000_ICR_TXDW      /* Tx desc written back */
903 #define E1000_IMS_TXQE      E1000_ICR_TXQE      /* Transmit Queue empty */
904 #define E1000_IMS_LSC       E1000_ICR_LSC       /* Link Status Change */
905 #define E1000_IMS_VMMB      E1000_ICR_VMMB      /* Mail box activity */
906 #define E1000_IMS_RXSEQ     E1000_ICR_RXSEQ     /* Rx sequence error */
907 #define E1000_IMS_RXDMT0    E1000_ICR_RXDMT0    /* Rx desc min. threshold */
908 #define E1000_IMS_RXO       E1000_ICR_RXO       /* Rx overrun */
909 #define E1000_IMS_RXT0      E1000_ICR_RXT0      /* Rx timer intr */
910 #define E1000_IMS_MDAC      E1000_ICR_MDAC      /* MDIO access complete */
911 #define E1000_IMS_RXCFG     E1000_ICR_RXCFG     /* Rx /c/ ordered set */
912 #define E1000_IMS_GPI_EN0   E1000_ICR_GPI_EN0   /* GP Int 0 */
913 #define E1000_IMS_GPI_EN1   E1000_ICR_GPI_EN1   /* GP Int 1 */
914 #define E1000_IMS_GPI_EN2   E1000_ICR_GPI_EN2   /* GP Int 2 */
915 #define E1000_IMS_GPI_EN3   E1000_ICR_GPI_EN3   /* GP Int 3 */
916 #define E1000_IMS_TXD_LOW   E1000_ICR_TXD_LOW
917 #define E1000_IMS_SRPD      E1000_ICR_SRPD
918 #define E1000_IMS_ACK       E1000_ICR_ACK       /* Receive Ack frame */
919 #define E1000_IMS_MNG       E1000_ICR_MNG       /* Manageability event */
920 #define E1000_IMS_DOCK      E1000_ICR_DOCK      /* Dock/Undock */
921 #define E1000_IMS_TS            E1000_ICR_TS      /* Time Sync Interrupt */
922 #define E1000_IMS_DRSTA     E1000_ICR_DRSTA     /* Device Reset Asserted */
923 /* Q0 Rx desc FIFO parity error */
924 #define E1000_IMS_RXD_FIFO_PAR0 E1000_ICR_RXD_FIFO_PAR0
925 /* Q0 Tx desc FIFO parity error */
926 #define E1000_IMS_TXD_FIFO_PAR0 E1000_ICR_TXD_FIFO_PAR0
927 /* host arb read buffer parity error */
928 #define E1000_IMS_HOST_ARB_PAR  E1000_ICR_HOST_ARB_PAR
929 /* packet buffer parity error */
930 #define E1000_IMS_PB_PAR        E1000_ICR_PB_PAR
931 /* Q1 Rx desc FIFO parity error */
932 #define E1000_IMS_RXD_FIFO_PAR1 E1000_ICR_RXD_FIFO_PAR1
933 /* Q1 Tx desc FIFO parity error */
934 #define E1000_IMS_TXD_FIFO_PAR1 E1000_ICR_TXD_FIFO_PAR1
935 #define E1000_IMS_DSW       E1000_ICR_DSW
936 #define E1000_IMS_PHYINT    E1000_ICR_PHYINT
937 #define E1000_IMS_DOUTSYNC  E1000_ICR_DOUTSYNC /* NIC DMA out of sync */
938 #define E1000_IMS_EPRST     E1000_ICR_EPRST
939 #define E1000_IMS_RXQ0          E1000_ICR_RXQ0 /* Rx Queue 0 Interrupt */
940 #define E1000_IMS_RXQ1          E1000_ICR_RXQ1 /* Rx Queue 1 Interrupt */
941 #define E1000_IMS_TXQ0          E1000_ICR_TXQ0 /* Tx Queue 0 Interrupt */
942 #define E1000_IMS_TXQ1          E1000_ICR_TXQ1 /* Tx Queue 1 Interrupt */
943 #define E1000_IMS_OTHER         E1000_ICR_OTHER /* Other Interrupts */
944 #define E1000_IMS_FER           E1000_ICR_FER /* Fatal Error */
945
946 #define E1000_IMS_THS           E1000_ICR_THS /* ICR.TS: Thermal Sensor Event*/
947 #define E1000_IMS_MDDET         E1000_ICR_MDDET /* Malicious Driver Detect */
948 /* Extended Interrupt Mask Set */
949 #define E1000_EIMS_RX_QUEUE0    E1000_EICR_RX_QUEUE0 /* Rx Queue 0 Interrupt */
950 #define E1000_EIMS_RX_QUEUE1    E1000_EICR_RX_QUEUE1 /* Rx Queue 1 Interrupt */
951 #define E1000_EIMS_RX_QUEUE2    E1000_EICR_RX_QUEUE2 /* Rx Queue 2 Interrupt */
952 #define E1000_EIMS_RX_QUEUE3    E1000_EICR_RX_QUEUE3 /* Rx Queue 3 Interrupt */
953 #define E1000_EIMS_TX_QUEUE0    E1000_EICR_TX_QUEUE0 /* Tx Queue 0 Interrupt */
954 #define E1000_EIMS_TX_QUEUE1    E1000_EICR_TX_QUEUE1 /* Tx Queue 1 Interrupt */
955 #define E1000_EIMS_TX_QUEUE2    E1000_EICR_TX_QUEUE2 /* Tx Queue 2 Interrupt */
956 #define E1000_EIMS_TX_QUEUE3    E1000_EICR_TX_QUEUE3 /* Tx Queue 3 Interrupt */
957 #define E1000_EIMS_TCP_TIMER    E1000_EICR_TCP_TIMER /* TCP Timer */
958 #define E1000_EIMS_OTHER        E1000_EICR_OTHER   /* Interrupt Cause Active */
959
960 /* Interrupt Cause Set */
961 #define E1000_ICS_TXDW      E1000_ICR_TXDW      /* Tx desc written back */
962 #define E1000_ICS_TXQE      E1000_ICR_TXQE      /* Transmit Queue empty */
963 #define E1000_ICS_LSC       E1000_ICR_LSC       /* Link Status Change */
964 #define E1000_ICS_RXSEQ     E1000_ICR_RXSEQ     /* Rx sequence error */
965 #define E1000_ICS_RXDMT0    E1000_ICR_RXDMT0    /* Rx desc min. threshold */
966 #define E1000_ICS_RXO       E1000_ICR_RXO       /* Rx overrun */
967 #define E1000_ICS_RXT0      E1000_ICR_RXT0      /* Rx timer intr */
968 #define E1000_ICS_MDAC      E1000_ICR_MDAC      /* MDIO access complete */
969 #define E1000_ICS_RXCFG     E1000_ICR_RXCFG     /* Rx /c/ ordered set */
970 #define E1000_ICS_GPI_EN0   E1000_ICR_GPI_EN0   /* GP Int 0 */
971 #define E1000_ICS_GPI_EN1   E1000_ICR_GPI_EN1   /* GP Int 1 */
972 #define E1000_ICS_GPI_EN2   E1000_ICR_GPI_EN2   /* GP Int 2 */
973 #define E1000_ICS_GPI_EN3   E1000_ICR_GPI_EN3   /* GP Int 3 */
974 #define E1000_ICS_TXD_LOW   E1000_ICR_TXD_LOW
975 #define E1000_ICS_SRPD      E1000_ICR_SRPD
976 #define E1000_ICS_ACK       E1000_ICR_ACK       /* Receive Ack frame */
977 #define E1000_ICS_MNG       E1000_ICR_MNG       /* Manageability event */
978 #define E1000_ICS_DOCK      E1000_ICR_DOCK      /* Dock/Undock */
979 #define E1000_ICS_DRSTA     E1000_ICR_DRSTA     /* Device Reset Aserted */
980 /* Q0 Rx desc FIFO parity error */
981 #define E1000_ICS_RXD_FIFO_PAR0 E1000_ICR_RXD_FIFO_PAR0
982 /* Q0 Tx desc FIFO parity error */
983 #define E1000_ICS_TXD_FIFO_PAR0 E1000_ICR_TXD_FIFO_PAR0
984 /* host arb read buffer parity error */
985 #define E1000_ICS_HOST_ARB_PAR  E1000_ICR_HOST_ARB_PAR
986 /* packet buffer parity error */
987 #define E1000_ICS_PB_PAR        E1000_ICR_PB_PAR
988 /* Q1 Rx desc FIFO parity error */
989 #define E1000_ICS_RXD_FIFO_PAR1 E1000_ICR_RXD_FIFO_PAR1
990 /* Q1 Tx desc FIFO parity error */
991 #define E1000_ICS_TXD_FIFO_PAR1 E1000_ICR_TXD_FIFO_PAR1
992 #define E1000_ICS_DSW       E1000_ICR_DSW
993 #define E1000_ICS_DOUTSYNC  E1000_ICR_DOUTSYNC /* NIC DMA out of sync */
994 #define E1000_ICS_PHYINT    E1000_ICR_PHYINT
995 #define E1000_ICS_EPRST     E1000_ICR_EPRST
996
997 /* Extended Interrupt Cause Set */
998 #define E1000_EICS_RX_QUEUE0    E1000_EICR_RX_QUEUE0 /* Rx Queue 0 Interrupt */
999 #define E1000_EICS_RX_QUEUE1    E1000_EICR_RX_QUEUE1 /* Rx Queue 1 Interrupt */
1000 #define E1000_EICS_RX_QUEUE2    E1000_EICR_RX_QUEUE2 /* Rx Queue 2 Interrupt */
1001 #define E1000_EICS_RX_QUEUE3    E1000_EICR_RX_QUEUE3 /* Rx Queue 3 Interrupt */
1002 #define E1000_EICS_TX_QUEUE0    E1000_EICR_TX_QUEUE0 /* Tx Queue 0 Interrupt */
1003 #define E1000_EICS_TX_QUEUE1    E1000_EICR_TX_QUEUE1 /* Tx Queue 1 Interrupt */
1004 #define E1000_EICS_TX_QUEUE2    E1000_EICR_TX_QUEUE2 /* Tx Queue 2 Interrupt */
1005 #define E1000_EICS_TX_QUEUE3    E1000_EICR_TX_QUEUE3 /* Tx Queue 3 Interrupt */
1006 #define E1000_EICS_TCP_TIMER    E1000_EICR_TCP_TIMER /* TCP Timer */
1007 #define E1000_EICS_OTHER        E1000_EICR_OTHER   /* Interrupt Cause Active */
1008
1009 #define E1000_EITR_ITR_INT_MASK 0x0000FFFF
1010 /* E1000_EITR_CNT_IGNR is only for 82576 and newer */
1011 #define E1000_EITR_CNT_IGNR     0x80000000 /* Don't reset counters on write */
1012
1013 /* Transmit Descriptor Control */
1014 #define E1000_TXDCTL_PTHRESH    0x0000003F /* TXDCTL Prefetch Threshold */
1015 #define E1000_TXDCTL_HTHRESH    0x00003F00 /* TXDCTL Host Threshold */
1016 #define E1000_TXDCTL_WTHRESH    0x003F0000 /* TXDCTL Writeback Threshold */
1017 #define E1000_TXDCTL_GRAN       0x01000000 /* TXDCTL Granularity */
1018 #define E1000_TXDCTL_LWTHRESH   0xFE000000 /* TXDCTL Low Threshold */
1019 #define E1000_TXDCTL_FULL_TX_DESC_WB 0x01010000 /* GRAN=1, WTHRESH=1 */
1020 #define E1000_TXDCTL_MAX_TX_DESC_PREFETCH 0x0100001F /* GRAN=1, PTHRESH=31 */
1021 /* Enable the counting of descriptors still to be processed. */
1022 #define E1000_TXDCTL_COUNT_DESC 0x00400000
1023
1024 /* Flow Control Constants */
1025 #define FLOW_CONTROL_ADDRESS_LOW  0x00C28001
1026 #define FLOW_CONTROL_ADDRESS_HIGH 0x00000100
1027 #define FLOW_CONTROL_TYPE         0x8808
1028
1029 /* 802.1q VLAN Packet Size */
1030 #define VLAN_TAG_SIZE              4    /* 802.3ac tag (not DMA'd) */
1031 #define E1000_VLAN_FILTER_TBL_SIZE 128  /* VLAN Filter Table (4096 bits) */
1032
1033 /* Receive Address */
1034 /*
1035  * Number of high/low register pairs in the RAR. The RAR (Receive Address
1036  * Registers) holds the directed and multicast addresses that we monitor.
1037  * Technically, we have 16 spots.  However, we reserve one of these spots
1038  * (RAR[15]) for our directed address used by controllers with
1039  * manageability enabled, allowing us room for 15 multicast addresses.
1040  */
1041 #define E1000_RAR_ENTRIES     15
1042 #define E1000_RAH_AV  0x80000000        /* Receive descriptor valid */
1043 #define E1000_RAL_MAC_ADDR_LEN 4
1044 #define E1000_RAH_MAC_ADDR_LEN 2
1045 #define E1000_RAH_QUEUE_MASK_82575 0x000C0000
1046 #define E1000_RAH_POOL_MASK     0x03FC0000
1047 #define E1000_RAH_POOL_SHIFT    18
1048 #define E1000_RAH_POOL_1        0x00040000
1049
1050 /* Error Codes */
1051 #define E1000_SUCCESS      0
1052 #define E1000_ERR_NVM      1
1053 #define E1000_ERR_PHY      2
1054 #define E1000_ERR_CONFIG   3
1055 #define E1000_ERR_PARAM    4
1056 #define E1000_ERR_MAC_INIT 5
1057 #define E1000_ERR_PHY_TYPE 6
1058 #define E1000_ERR_RESET   9
1059 #define E1000_ERR_MASTER_REQUESTS_PENDING 10
1060 #define E1000_ERR_HOST_INTERFACE_COMMAND 11
1061 #define E1000_BLK_PHY_RESET   12
1062 #define E1000_ERR_SWFW_SYNC 13
1063 #define E1000_NOT_IMPLEMENTED 14
1064 #define E1000_ERR_MBX      15
1065 #define E1000_ERR_INVALID_ARGUMENT  16
1066 #define E1000_ERR_NO_SPACE          17
1067 #define E1000_ERR_NVM_PBA_SECTION   18
1068 #define E1000_ERR_I2C                   19
1069 #define E1000_ERR_INVM_VALUE_NOT_FOUND  20
1070
1071 /* Loop limit on how long we wait for auto-negotiation to complete */
1072 #define FIBER_LINK_UP_LIMIT               50
1073 #define COPPER_LINK_UP_LIMIT              10
1074 #define PHY_AUTO_NEG_LIMIT                45
1075 #define PHY_FORCE_LIMIT                   20
1076 /* Number of 100 microseconds we wait for PCI Express master disable */
1077 #define MASTER_DISABLE_TIMEOUT      800
1078 /* Number of milliseconds we wait for PHY configuration done after MAC reset */
1079 #define PHY_CFG_TIMEOUT             100
1080 /* Number of 2 milliseconds we wait for acquiring MDIO ownership. */
1081 #define MDIO_OWNERSHIP_TIMEOUT      10
1082 /* Number of milliseconds for NVM auto read done after MAC reset. */
1083 #define AUTO_READ_DONE_TIMEOUT      10
1084
1085 /* Flow Control */
1086 #define E1000_FCRTH_RTH  0x0000FFF8     /* Mask Bits[15:3] for RTH */
1087 #define E1000_FCRTH_XFCE 0x80000000     /* External Flow Control Enable */
1088 #define E1000_FCRTL_RTL  0x0000FFF8     /* Mask Bits[15:3] for RTL */
1089 #define E1000_FCRTL_XONE 0x80000000     /* Enable XON frame transmission */
1090
1091 /* Transmit Configuration Word */
1092 #define E1000_TXCW_FD         0x00000020        /* TXCW full duplex */
1093 #define E1000_TXCW_HD         0x00000040        /* TXCW half duplex */
1094 #define E1000_TXCW_PAUSE      0x00000080        /* TXCW sym pause request */
1095 #define E1000_TXCW_ASM_DIR    0x00000100        /* TXCW astm pause direction */
1096 #define E1000_TXCW_PAUSE_MASK 0x00000180        /* TXCW pause request mask */
1097 #define E1000_TXCW_RF         0x00003000        /* TXCW remote fault */
1098 #define E1000_TXCW_NP         0x00008000        /* TXCW next page */
1099 #define E1000_TXCW_CW         0x0000ffff        /* TxConfigWord mask */
1100 #define E1000_TXCW_TXC        0x40000000        /* Transmit Config control */
1101 #define E1000_TXCW_ANE        0x80000000        /* Auto-neg enable */
1102
1103 /* Receive Configuration Word */
1104 #define E1000_RXCW_CW         0x0000ffff        /* RxConfigWord mask */
1105 #define E1000_RXCW_NC         0x04000000        /* Receive config no carrier */
1106 #define E1000_RXCW_IV         0x08000000        /* Receive config invalid */
1107 #define E1000_RXCW_CC         0x10000000        /* Receive config change */
1108 #define E1000_RXCW_C          0x20000000        /* Receive config */
1109 #define E1000_RXCW_SYNCH      0x40000000        /* Receive config synch */
1110 #define E1000_RXCW_ANC        0x80000000        /* Auto-neg complete */
1111
1112 #define E1000_TSYNCTXCTL_VALID    0x00000001 /* Tx timestamp valid */
1113 #define E1000_TSYNCTXCTL_ENABLED  0x00000010 /* enable Tx timestamping */
1114
1115 #define E1000_TSYNCRXCTL_VALID      0x00000001 /* Rx timestamp valid */
1116 #define E1000_TSYNCRXCTL_TYPE_MASK  0x0000000E /* Rx type mask */
1117 #define E1000_TSYNCRXCTL_TYPE_L2_V2       0x00
1118 #define E1000_TSYNCRXCTL_TYPE_L4_V1       0x02
1119 #define E1000_TSYNCRXCTL_TYPE_L2_L4_V2    0x04
1120 #define E1000_TSYNCRXCTL_TYPE_ALL         0x08
1121 #define E1000_TSYNCRXCTL_TYPE_EVENT_V2    0x0A
1122 #define E1000_TSYNCRXCTL_ENABLED    0x00000010 /* enable Rx timestamping */
1123 #define E1000_TSYNCRXCTL_SYSCFI         0x00000020 /* Sys clock frequency */
1124
1125 #define E1000_RXMTRL_PTP_V1_SYNC_MESSAGE        0x00000000
1126 #define E1000_RXMTRL_PTP_V1_DELAY_REQ_MESSAGE   0x00010000
1127
1128 #define E1000_RXMTRL_PTP_V2_SYNC_MESSAGE        0x00000000
1129 #define E1000_RXMTRL_PTP_V2_DELAY_REQ_MESSAGE   0x01000000
1130
1131 #define E1000_TSYNCRXCFG_PTP_V1_CTRLT_MASK   0x000000FF
1132 #define E1000_TSYNCRXCFG_PTP_V1_SYNC_MESSAGE       0x00
1133 #define E1000_TSYNCRXCFG_PTP_V1_DELAY_REQ_MESSAGE  0x01
1134 #define E1000_TSYNCRXCFG_PTP_V1_FOLLOWUP_MESSAGE   0x02
1135 #define E1000_TSYNCRXCFG_PTP_V1_DELAY_RESP_MESSAGE 0x03
1136 #define E1000_TSYNCRXCFG_PTP_V1_MANAGEMENT_MESSAGE 0x04
1137
1138 #define E1000_TSYNCRXCFG_PTP_V2_MSGID_MASK               0x00000F00
1139 #define E1000_TSYNCRXCFG_PTP_V2_SYNC_MESSAGE                 0x0000
1140 #define E1000_TSYNCRXCFG_PTP_V2_DELAY_REQ_MESSAGE            0x0100
1141 #define E1000_TSYNCRXCFG_PTP_V2_PATH_DELAY_REQ_MESSAGE       0x0200
1142 #define E1000_TSYNCRXCFG_PTP_V2_PATH_DELAY_RESP_MESSAGE      0x0300
1143 #define E1000_TSYNCRXCFG_PTP_V2_FOLLOWUP_MESSAGE             0x0800
1144 #define E1000_TSYNCRXCFG_PTP_V2_DELAY_RESP_MESSAGE           0x0900
1145 #define E1000_TSYNCRXCFG_PTP_V2_PATH_DELAY_FOLLOWUP_MESSAGE  0x0A00
1146 #define E1000_TSYNCRXCFG_PTP_V2_ANNOUNCE_MESSAGE             0x0B00
1147 #define E1000_TSYNCRXCFG_PTP_V2_SIGNALLING_MESSAGE           0x0C00
1148 #define E1000_TSYNCRXCFG_PTP_V2_MANAGEMENT_MESSAGE           0x0D00
1149
1150 #define E1000_TIMINCA_16NS_SHIFT 24
1151 #define E1000_TIMINCA_INCPERIOD_SHIFT   24
1152 #define E1000_TIMINCA_INCVALUE_MASK     0x00FFFFFF
1153
1154 #define E1000_TSICR_TXTS                0x00000002
1155 #define E1000_TSIM_TXTS                 0x00000002
1156 /* TUPLE Filtering Configuration */
1157 #define E1000_TTQF_DISABLE_MASK   0xF0008000     /* TTQF Disable Mask */
1158 #define E1000_TTQF_QUEUE_ENABLE   0x100          /* TTQF Queue Enable Bit */
1159 #define E1000_TTQF_PROTOCOL_MASK  0xFF           /* TTQF Protocol Mask */
1160 /* TTQF TCP Bit, shift with E1000_TTQF_PROTOCOL SHIFT */
1161 #define E1000_TTQF_PROTOCOL_TCP   0x0
1162 /* TTQF UDP Bit, shift with E1000_TTQF_PROTOCOL_SHIFT */
1163 #define E1000_TTQF_PROTOCOL_UDP   0x1
1164 /* TTQF SCTP Bit, shift with E1000_TTQF_PROTOCOL_SHIFT */
1165 #define E1000_TTQF_PROTOCOL_SCTP  0x2
1166 #define E1000_TTQF_PROTOCOL_SHIFT 5              /* TTQF Protocol Shift */
1167 #define E1000_TTQF_QUEUE_SHIFT    16             /* TTQF Queue Shfit */
1168 #define E1000_TTQF_RX_QUEUE_MASK  0x70000        /* TTQF Queue Mask */
1169 #define E1000_TTQF_MASK_ENABLE    0x10000000     /* TTQF Mask Enable Bit */
1170 #define E1000_IMIR_CLEAR_MASK     0xF001FFFF     /* IMIR Reg Clear Mask */
1171 #define E1000_IMIR_PORT_BYPASS    0x20000        /* IMIR Port Bypass Bit */
1172 #define E1000_IMIR_PRIORITY_SHIFT 29             /* IMIR Priority Shift */
1173 #define E1000_IMIREXT_CLEAR_MASK  0x7FFFF        /* IMIREXT Reg Clear Mask */
1174
1175 #define E1000_MDICNFG_EXT_MDIO    0x80000000      /* MDI ext/int destination */
1176 #define E1000_MDICNFG_COM_MDIO    0x40000000      /* MDI shared w/ lan 0 */
1177 #define E1000_MDICNFG_PHY_MASK    0x03E00000
1178 #define E1000_MDICNFG_PHY_SHIFT   21
1179
1180 #define E1000_THSTAT_LOW_EVENT      0x20000000  /* Low thermal threshold */
1181 #define E1000_THSTAT_MID_EVENT      0x00200000  /* Mid thermal threshold */
1182 #define E1000_THSTAT_HIGH_EVENT     0x00002000  /* High thermal threshold */
1183 #define E1000_THSTAT_PWR_DOWN       0x00000001  /* Power Down Event */
1184 #define E1000_THSTAT_LINK_THROTTLE      0x00000002 /* Link Spd Throttle Event */
1185
1186 /* I350 EEE defines */
1187 #define E1000_IPCNFG_EEE_1G_AN          0x00000008 /* IPCNFG EEE Ena 1G AN */
1188 #define E1000_IPCNFG_EEE_100M_AN        0x00000004 /* IPCNFG EEE Ena 100M AN */
1189 #define E1000_EEER_TX_LPI_EN        0x00010000  /* EEER Tx LPI Enable */
1190 #define E1000_EEER_RX_LPI_EN        0x00020000  /* EEER Rx LPI Enable */
1191 #define E1000_EEER_LPI_FC               0x00040000 /* EEER Ena on Flow Cntrl */
1192 /* EEE status */
1193 #define E1000_EEER_EEE_NEG              0x20000000 /* EEE capability nego */
1194 #define E1000_EEER_RX_LPI_STATUS    0x40000000  /* Rx in LPI state */
1195 #define E1000_EEER_TX_LPI_STATUS    0x80000000  /* Tx in LPI state */
1196 #define E1000_EEE_SU_LPI_CLK_STP        0x00800000 /* EEE LPI Clock Stop */
1197 /* PCI Express Control */
1198 #define E1000_GCR_RXD_NO_SNOOP          0x00000001
1199 #define E1000_GCR_RXDSCW_NO_SNOOP       0x00000002
1200 #define E1000_GCR_RXDSCR_NO_SNOOP       0x00000004
1201 #define E1000_GCR_TXD_NO_SNOOP          0x00000008
1202 #define E1000_GCR_TXDSCW_NO_SNOOP       0x00000010
1203 #define E1000_GCR_TXDSCR_NO_SNOOP       0x00000020
1204 #define E1000_GCR_CMPL_TMOUT_MASK       0x0000F000
1205 #define E1000_GCR_CMPL_TMOUT_10ms       0x00001000
1206 #define E1000_GCR_CMPL_TMOUT_RESEND     0x00010000
1207 #define E1000_GCR_CAP_VER2              0x00040000
1208
1209 #define PCIE_NO_SNOOP_ALL (E1000_GCR_RXD_NO_SNOOP         | \
1210                            E1000_GCR_RXDSCW_NO_SNOOP      | \
1211                            E1000_GCR_RXDSCR_NO_SNOOP      | \
1212                            E1000_GCR_TXD_NO_SNOOP         | \
1213                            E1000_GCR_TXDSCW_NO_SNOOP      | \
1214                            E1000_GCR_TXDSCR_NO_SNOOP)
1215
1216 /* mPHY address control and data registers */
1217 #define E1000_MPHY_ADDR_CTL             0x0024 /* Address Control Reg */
1218 #define E1000_MPHY_ADDR_CTL_OFFSET_MASK 0xFFFF0000
1219 #define E1000_MPHY_DATA                 0x0E10 /* Data Register */
1220
1221 /* AFE CSR Offset for PCS CLK */
1222 #define E1000_MPHY_PCS_CLK_REG_OFFSET   0x0004
1223 /* Override for near end digital loopback. */
1224 #define E1000_MPHY_PCS_CLK_REG_DIGINELBEN       0x10
1225
1226 /* PHY Control Register */
1227 #define MII_CR_SPEED_SELECT_MSB 0x0040  /* bits 6,13: 10=1000, 01=100, 00=10 */
1228 #define MII_CR_COLL_TEST_ENABLE 0x0080  /* Collision test enable */
1229 #define MII_CR_FULL_DUPLEX      0x0100  /* FDX =1, half duplex =0 */
1230 #define MII_CR_RESTART_AUTO_NEG 0x0200  /* Restart auto negotiation */
1231 #define MII_CR_ISOLATE          0x0400  /* Isolate PHY from MII */
1232 #define MII_CR_POWER_DOWN       0x0800  /* Power down */
1233 #define MII_CR_AUTO_NEG_EN      0x1000  /* Auto Neg Enable */
1234 #define MII_CR_SPEED_SELECT_LSB 0x2000  /* bits 6,13: 10=1000, 01=100, 00=10 */
1235 #define MII_CR_LOOPBACK         0x4000  /* 0 = normal, 1 = loopback */
1236 #define MII_CR_RESET            0x8000  /* 0 = normal, 1 = PHY reset */
1237 #define MII_CR_SPEED_1000       0x0040
1238 #define MII_CR_SPEED_100        0x2000
1239 #define MII_CR_SPEED_10         0x0000
1240
1241 /* PHY Status Register */
1242 #define MII_SR_EXTENDED_CAPS     0x0001 /* Extended register capabilities */
1243 #define MII_SR_JABBER_DETECT     0x0002 /* Jabber Detected */
1244 #define MII_SR_LINK_STATUS       0x0004 /* Link Status 1 = link */
1245 #define MII_SR_AUTONEG_CAPS      0x0008 /* Auto Neg Capable */
1246 #define MII_SR_REMOTE_FAULT      0x0010 /* Remote Fault Detect */
1247 #define MII_SR_AUTONEG_COMPLETE  0x0020 /* Auto Neg Complete */
1248 #define MII_SR_PREAMBLE_SUPPRESS 0x0040 /* Preamble may be suppressed */
1249 #define MII_SR_EXTENDED_STATUS   0x0100 /* Ext. status info in Reg 0x0F */
1250 #define MII_SR_100T2_HD_CAPS     0x0200 /* 100T2 Half Duplex Capable */
1251 #define MII_SR_100T2_FD_CAPS     0x0400 /* 100T2 Full Duplex Capable */
1252 #define MII_SR_10T_HD_CAPS       0x0800 /* 10T   Half Duplex Capable */
1253 #define MII_SR_10T_FD_CAPS       0x1000 /* 10T   Full Duplex Capable */
1254 #define MII_SR_100X_HD_CAPS      0x2000 /* 100X  Half Duplex Capable */
1255 #define MII_SR_100X_FD_CAPS      0x4000 /* 100X  Full Duplex Capable */
1256 #define MII_SR_100T4_CAPS        0x8000 /* 100T4 Capable */
1257
1258 /* Autoneg Advertisement Register */
1259 #define NWAY_AR_SELECTOR_FIELD   0x0001   /* indicates IEEE 802.3 CSMA/CD */
1260 #define NWAY_AR_10T_HD_CAPS      0x0020   /* 10T   Half Duplex Capable */
1261 #define NWAY_AR_10T_FD_CAPS      0x0040   /* 10T   Full Duplex Capable */
1262 #define NWAY_AR_100TX_HD_CAPS    0x0080   /* 100TX Half Duplex Capable */
1263 #define NWAY_AR_100TX_FD_CAPS    0x0100   /* 100TX Full Duplex Capable */
1264 #define NWAY_AR_100T4_CAPS       0x0200   /* 100T4 Capable */
1265 #define NWAY_AR_PAUSE            0x0400   /* Pause operation desired */
1266 #define NWAY_AR_ASM_DIR          0x0800   /* Asymmetric Pause Direction bit */
1267 #define NWAY_AR_REMOTE_FAULT     0x2000   /* Remote Fault detected */
1268 #define NWAY_AR_NEXT_PAGE        0x8000   /* Next Page ability supported */
1269
1270 /* Link Partner Ability Register (Base Page) */
1271 #define NWAY_LPAR_SELECTOR_FIELD 0x0000 /* LP protocol selector field */
1272 #define NWAY_LPAR_10T_HD_CAPS           0x0020 /* LP 10T Half Dplx Capable */
1273 #define NWAY_LPAR_10T_FD_CAPS           0x0040 /* LP 10T Full Dplx Capable */
1274 #define NWAY_LPAR_100TX_HD_CAPS         0x0080 /* LP 100TX Half Dplx Capable */
1275 #define NWAY_LPAR_100TX_FD_CAPS         0x0100 /* LP 100TX Full Dplx Capable */
1276 #define NWAY_LPAR_100T4_CAPS     0x0200 /* LP is 100T4 Capable */
1277 #define NWAY_LPAR_PAUSE          0x0400 /* LP Pause operation desired */
1278 #define NWAY_LPAR_ASM_DIR               0x0800 /* LP Asym Pause Direction bit */
1279 #define NWAY_LPAR_REMOTE_FAULT          0x2000 /* LP detected Remote Fault */
1280 #define NWAY_LPAR_ACKNOWLEDGE           0x4000 /* LP rx'd link code word */
1281 #define NWAY_LPAR_NEXT_PAGE      0x8000 /* Next Page ability supported */
1282
1283 /* Autoneg Expansion Register */
1284 #define NWAY_ER_LP_NWAY_CAPS      0x0001 /* LP has Auto Neg Capability */
1285 #define NWAY_ER_PAGE_RXD                0x0002 /* LP 10T Half Dplx Capable */
1286 #define NWAY_ER_NEXT_PAGE_CAPS          0x0004 /* LP 10T Full Dplx Capable */
1287 #define NWAY_ER_LP_NEXT_PAGE_CAPS       0x0008 /* LP 100TX Half Dplx Capable */
1288 #define NWAY_ER_PAR_DETECT_FAULT        0x0010 /* LP 100TX Full Dplx Capable */
1289
1290 /* 1000BASE-T Control Register */
1291 #define CR_1000T_ASYM_PAUSE      0x0080 /* Advertise asymmetric pause bit */
1292 #define CR_1000T_HD_CAPS         0x0100 /* Advertise 1000T HD capability */
1293 #define CR_1000T_FD_CAPS         0x0200 /* Advertise 1000T FD capability  */
1294 /* 1=Repeater/switch device port 0=DTE device */
1295 #define CR_1000T_REPEATER_DTE   0x0400
1296 /* 1=Configure PHY as Master 0=Configure PHY as Slave */
1297 #define CR_1000T_MS_VALUE       0x0800
1298 /* 1=Master/Slave manual config value 0=Automatic Master/Slave config */
1299 #define CR_1000T_MS_ENABLE      0x1000
1300 #define CR_1000T_TEST_MODE_NORMAL 0x0000 /* Normal Operation */
1301 #define CR_1000T_TEST_MODE_1     0x2000 /* Transmit Waveform test */
1302 #define CR_1000T_TEST_MODE_2     0x4000 /* Master Transmit Jitter test */
1303 #define CR_1000T_TEST_MODE_3     0x6000 /* Slave Transmit Jitter test */
1304 #define CR_1000T_TEST_MODE_4     0x8000 /* Transmitter Distortion test */
1305
1306 /* 1000BASE-T Status Register */
1307 #define SR_1000T_IDLE_ERROR_CNT         0x00FF /* Num idle err since last rd */
1308 #define SR_1000T_ASYM_PAUSE_DIR         0x0100 /* LP asym pause direction bit */
1309 #define SR_1000T_LP_HD_CAPS       0x0400 /* LP is 1000T HD capable */
1310 #define SR_1000T_LP_FD_CAPS       0x0800 /* LP is 1000T FD capable */
1311 #define SR_1000T_REMOTE_RX_STATUS 0x1000 /* Remote receiver OK */
1312 #define SR_1000T_LOCAL_RX_STATUS  0x2000 /* Local receiver OK */
1313 #define SR_1000T_MS_CONFIG_RES          0x4000 /* 1=Local Tx Master, 0=Slave */
1314 #define SR_1000T_MS_CONFIG_FAULT  0x8000 /* Master/Slave config fault */
1315
1316 #define SR_1000T_PHY_EXCESSIVE_IDLE_ERR_COUNT 5
1317
1318 /* PHY 1000 MII Register/Bit Definitions */
1319 /* PHY Registers defined by IEEE */
1320 #define PHY_CONTROL      0x00 /* Control Register */
1321 #define PHY_STATUS       0x01 /* Status Register */
1322 #define PHY_ID1          0x02 /* Phy Id Reg (word 1) */
1323 #define PHY_ID2          0x03 /* Phy Id Reg (word 2) */
1324 #define PHY_AUTONEG_ADV  0x04 /* Autoneg Advertisement */
1325 #define PHY_LP_ABILITY   0x05 /* Link Partner Ability (Base Page) */
1326 #define PHY_AUTONEG_EXP  0x06 /* Autoneg Expansion Reg */
1327 #define PHY_NEXT_PAGE_TX 0x07 /* Next Page Tx */
1328 #define PHY_LP_NEXT_PAGE 0x08 /* Link Partner Next Page */
1329 #define PHY_1000T_CTRL   0x09 /* 1000Base-T Control Reg */
1330 #define PHY_1000T_STATUS 0x0A /* 1000Base-T Status Reg */
1331 #define PHY_EXT_STATUS   0x0F /* Extended Status Reg */
1332
1333 #define PHY_CONTROL_LB   0x4000 /* PHY Loopback bit */
1334
1335 /* NVM Control */
1336 #define E1000_EECD_SK        0x00000001 /* NVM Clock */
1337 #define E1000_EECD_CS        0x00000002 /* NVM Chip Select */
1338 #define E1000_EECD_DI        0x00000004 /* NVM Data In */
1339 #define E1000_EECD_DO        0x00000008 /* NVM Data Out */
1340 #define E1000_EECD_FWE_MASK  0x00000030
1341 #define E1000_EECD_FWE_DIS   0x00000010 /* Disable FLASH writes */
1342 #define E1000_EECD_FWE_EN    0x00000020 /* Enable FLASH writes */
1343 #define E1000_EECD_FWE_SHIFT 4
1344 #define E1000_EECD_REQ       0x00000040 /* NVM Access Request */
1345 #define E1000_EECD_GNT       0x00000080 /* NVM Access Grant */
1346 #define E1000_EECD_PRES      0x00000100 /* NVM Present */
1347 #define E1000_EECD_SIZE      0x00000200 /* NVM Size (0=64 word 1=256 word) */
1348 #define E1000_EECD_BLOCKED   0x00008000 /* Bit banging access blocked flag */
1349 #define E1000_EECD_ABORT     0x00010000 /* NVM operation aborted flag */
1350 #define E1000_EECD_TIMEOUT   0x00020000 /* NVM read operation timeout flag */
1351 #define E1000_EECD_ERROR_CLR 0x00040000 /* NVM error status clear bit */
1352 /* NVM Addressing bits based on type 0=small, 1=large */
1353 #define E1000_EECD_ADDR_BITS 0x00000400
1354 #define E1000_EECD_TYPE      0x00002000 /* NVM Type (1-SPI, 0-Microwire) */
1355 #ifndef E1000_NVM_GRANT_ATTEMPTS
1356 #define E1000_NVM_GRANT_ATTEMPTS   1000 /* NVM # attempts to gain grant */
1357 #endif
1358 #define E1000_EECD_AUTO_RD          0x00000200  /* NVM Auto Read done */
1359 #define E1000_EECD_SIZE_EX_MASK     0x00007800  /* NVM Size */
1360 #define E1000_EECD_SIZE_EX_SHIFT     11
1361 #define E1000_EECD_NVADDS    0x00018000 /* NVM Address Size */
1362 #define E1000_EECD_SELSHAD   0x00020000 /* Select Shadow RAM */
1363 #define E1000_EECD_INITSRAM  0x00040000 /* Initialize Shadow RAM */
1364 #define E1000_EECD_FLUPD     0x00080000 /* Update FLASH */
1365 #define E1000_EECD_AUPDEN               0x00100000 /* Ena Auto FLASH update */
1366 #define E1000_EECD_SHADV     0x00200000 /* Shadow RAM Data Valid */
1367 #define E1000_EECD_SEC1VAL   0x00400000 /* Sector One Valid */
1368 #define E1000_EECD_SECVAL_SHIFT      22
1369 #define E1000_EECD_SEC1VAL_VALID_MASK (E1000_EECD_AUTO_RD | E1000_EECD_PRES)
1370 #define E1000_EECD_FLUPD_I210           0x00800000 /* Update FLASH */
1371 #define E1000_EECD_FLUDONE_I210         0x04000000 /* Update FLASH done */
1372 #define E1000_EECD_FLASH_DETECTED_I210  0x00080000 /* FLASH detected */
1373 #define E1000_EECD_SEC1VAL_I210         0x02000000 /* Sector One Valid */
1374 #define E1000_FLUDONE_ATTEMPTS          20000
1375 #define E1000_EERD_EEWR_MAX_COUNT       512 /* buffered EEPROM words rw */
1376 #define E1000_I210_FIFO_SEL_RX          0x00
1377 #define E1000_I210_FIFO_SEL_TX_QAV(_i)  (0x02 + (_i))
1378 #define E1000_I210_FIFO_SEL_TX_LEGACY   E1000_I210_FIFO_SEL_TX_QAV(0)
1379 #define E1000_I210_FIFO_SEL_BMC2OS_TX   0x06
1380 #define E1000_I210_FIFO_SEL_BMC2OS_RX   0x01
1381
1382 #define E1000_NVM_SWDPIN0   0x0001   /* SWDPIN 0 NVM Value */
1383 #define E1000_NVM_LED_LOGIC 0x0020   /* Led Logic Word */
1384 #define E1000_NVM_RW_REG_DATA   16  /* Offset to data in NVM read/write regs */
1385 #define E1000_NVM_RW_REG_DONE   2    /* Offset to READ/WRITE done bit */
1386 #define E1000_NVM_RW_REG_START  1    /* Start operation */
1387 #define E1000_NVM_RW_ADDR_SHIFT 2    /* Shift to the address bits */
1388 #define E1000_NVM_POLL_WRITE    1    /* Flag for polling for write complete */
1389 #define E1000_NVM_POLL_READ     0    /* Flag for polling for read complete */
1390 #define E1000_FLASH_UPDATES  2000
1391
1392 /* NVM Word Offsets */
1393 #define NVM_COMPAT                 0x0003
1394 #define NVM_ID_LED_SETTINGS        0x0004
1395 #define NVM_VERSION                0x0005
1396 #define NVM_SERDES_AMPLITUDE       0x0006 /* SERDES output amplitude */
1397 #define NVM_PHY_CLASS_WORD         0x0007
1398 #define NVM_FUTURE_INIT_WORD1           0x0019
1399 #define NVM_FUTURE_INIT_WORD2           0x001A
1400 #define NVM_ETRACK_WORD                 0x0042
1401 #define NVM_COMB_VER_OFF                0x0083
1402 #define NVM_COMB_VER_PTR                0x003d
1403
1404 /* NVM version defines */
1405 #define NVM_MAJOR_MASK                  0xF000
1406 #define NVM_MINOR_MASK                  0x000F
1407 #define NVM_COMB_VER_MASK               0x00FF
1408 #define NVM_MAJOR_SHIFT                 12
1409 #define NVM_COMB_VER_SHFT               8
1410 #define NVM_VER_INVALID                 0xFFFF
1411 #define NVM_ETRACK_SHIFT                16
1412
1413 #define NVM_MAC_ADDR                    0x0000
1414 #define NVM_SUB_DEV_ID                  0x000B
1415 #define NVM_SUB_VEN_ID                  0x000C
1416 #define NVM_DEV_ID                      0x000D
1417 #define NVM_VEN_ID                      0x000E
1418 #define NVM_INIT_CTRL_2                 0x000F
1419 #define NVM_INIT_CTRL_4                 0x0013
1420 #define NVM_LED_1_CFG                   0x001C
1421 #define NVM_LED_0_2_CFG                 0x001F
1422
1423 #define NVM_COMPAT_VALID_CSUM           0x0001
1424 #define NVM_FUTURE_INIT_WORD1_VALID_CSUM        0x0040
1425
1426 #define NVM_INIT_CONTROL1_REG      0x000A
1427 #define NVM_INIT_CONTROL2_REG      0x000F
1428 #define NVM_SWDEF_PINS_CTRL_PORT_1 0x0010
1429 #define NVM_INIT_CONTROL3_PORT_B   0x0014
1430 #define NVM_INIT_3GIO_3            0x001A
1431 #define NVM_SWDEF_PINS_CTRL_PORT_0 0x0020
1432 #define NVM_INIT_CONTROL3_PORT_A   0x0024
1433 #define NVM_CFG                    0x0012
1434 #define NVM_FLASH_VERSION          0x0032
1435 #define NVM_ALT_MAC_ADDR_PTR       0x0037
1436 #define NVM_CHECKSUM_REG           0x003F
1437 #define NVM_COMPATIBILITY_REG_3    0x0003
1438 #define NVM_COMPATIBILITY_BIT_MASK 0x8000
1439
1440 #define E1000_NVM_CFG_DONE_PORT_0  0x040000 /* MNG config cycle done */
1441 #define E1000_NVM_CFG_DONE_PORT_1  0x080000 /* ...for second port */
1442 #define E1000_NVM_CFG_DONE_PORT_2  0x100000 /* ...for third port */
1443 #define E1000_NVM_CFG_DONE_PORT_3  0x200000 /* ...for fourth port */
1444
1445 #define NVM_82580_LAN_FUNC_OFFSET(a)    ((a) ? (0x40 + (0x40 * (a))) : 0)
1446
1447 /* Mask bits for fields in Word 0x24 of the NVM */
1448 #define NVM_WORD24_COM_MDIO         0x0008 /* MDIO interface shared */
1449 #define NVM_WORD24_EXT_MDIO             0x0004 /* MDIO accesses routed extrnl */
1450 /* Offset of Link Mode bits for 82575/82576 */
1451 #define NVM_WORD24_LNK_MODE_OFFSET      8
1452 /* Offset of Link Mode bits for 82580 up */
1453 #define NVM_WORD24_82580_LNK_MODE_OFFSET        4
1454
1455
1456 /* Mask bits for fields in Word 0x0f of the NVM */
1457 #define NVM_WORD0F_PAUSE_MASK       0x3000
1458 #define NVM_WORD0F_PAUSE            0x1000
1459 #define NVM_WORD0F_ASM_DIR          0x2000
1460 #define NVM_WORD0F_ANE              0x0800
1461 #define NVM_WORD0F_SWPDIO_EXT_MASK  0x00F0
1462 #define NVM_WORD0F_LPLU             0x0001
1463
1464 /* Mask bits for fields in Word 0x1a of the NVM */
1465 #define NVM_WORD1A_ASPM_MASK  0x000C
1466
1467 /* Mask bits for fields in Word 0x03 of the EEPROM */
1468 #define NVM_COMPAT_LOM    0x0800
1469
1470 /* length of string needed to store PBA number */
1471 #define E1000_PBANUM_LENGTH             11
1472
1473 /* For checksumming, the sum of all words in the NVM should equal 0xBABA. */
1474 #define NVM_SUM                    0xBABA
1475
1476 #define NVM_MAC_ADDR_OFFSET        0
1477 #define NVM_PBA_OFFSET_0           8
1478 #define NVM_PBA_OFFSET_1           9
1479 #define NVM_PBA_PTR_GUARD          0xFAFA
1480 #define NVM_RESERVED_WORD          0xFFFF
1481 #define NVM_PHY_CLASS_A            0x8000
1482 #define NVM_SERDES_AMPLITUDE_MASK  0x000F
1483 #define NVM_SIZE_MASK              0x1C00
1484 #define NVM_SIZE_SHIFT             10
1485 #define NVM_WORD_SIZE_BASE_SHIFT   6
1486 #define NVM_SWDPIO_EXT_SHIFT       4
1487
1488 /* NVM Commands - Microwire */
1489 #define NVM_READ_OPCODE_MICROWIRE  0x6  /* NVM read opcode */
1490 #define NVM_WRITE_OPCODE_MICROWIRE 0x5  /* NVM write opcode */
1491 #define NVM_ERASE_OPCODE_MICROWIRE 0x7  /* NVM erase opcode */
1492 #define NVM_EWEN_OPCODE_MICROWIRE  0x13 /* NVM erase/write enable */
1493 #define NVM_EWDS_OPCODE_MICROWIRE  0x10 /* NVM erase/write disable */
1494
1495 /* NVM Commands - SPI */
1496 #define NVM_MAX_RETRY_SPI          5000 /* Max wait of 5ms, for RDY signal */
1497 #define NVM_READ_OPCODE_SPI        0x03 /* NVM read opcode */
1498 #define NVM_WRITE_OPCODE_SPI       0x02 /* NVM write opcode */
1499 #define NVM_A8_OPCODE_SPI          0x08 /* opcode bit-3 = address bit-8 */
1500 #define NVM_WREN_OPCODE_SPI        0x06 /* NVM set Write Enable latch */
1501 #define NVM_WRDI_OPCODE_SPI        0x04 /* NVM reset Write Enable latch */
1502 #define NVM_RDSR_OPCODE_SPI        0x05 /* NVM read Status register */
1503 #define NVM_WRSR_OPCODE_SPI        0x01 /* NVM write Status register */
1504
1505 /* SPI NVM Status Register */
1506 #define NVM_STATUS_RDY_SPI         0x01
1507 #define NVM_STATUS_WEN_SPI         0x02
1508 #define NVM_STATUS_BP0_SPI         0x04
1509 #define NVM_STATUS_BP1_SPI         0x08
1510 #define NVM_STATUS_WPEN_SPI        0x80
1511
1512 /* Word definitions for ID LED Settings */
1513 #define ID_LED_RESERVED_0000 0x0000
1514 #define ID_LED_RESERVED_FFFF 0xFFFF
1515 #define ID_LED_DEFAULT       ((ID_LED_OFF1_ON2  << 12) | \
1516                               (ID_LED_OFF1_OFF2 <<  8) | \
1517                               (ID_LED_DEF1_DEF2 <<  4) | \
1518                               (ID_LED_DEF1_DEF2))
1519 #define ID_LED_DEF1_DEF2     0x1
1520 #define ID_LED_DEF1_ON2      0x2
1521 #define ID_LED_DEF1_OFF2     0x3
1522 #define ID_LED_ON1_DEF2      0x4
1523 #define ID_LED_ON1_ON2       0x5
1524 #define ID_LED_ON1_OFF2      0x6
1525 #define ID_LED_OFF1_DEF2     0x7
1526 #define ID_LED_OFF1_ON2      0x8
1527 #define ID_LED_OFF1_OFF2     0x9
1528
1529 #define IGP_ACTIVITY_LED_MASK   0xFFFFF0FF
1530 #define IGP_ACTIVITY_LED_ENABLE 0x0300
1531 #define IGP_LED3_MODE           0x07000000
1532
1533 /* PCI/PCI-X/PCI-EX Config space */
1534 #define PCIX_COMMAND_REGISTER        0xE6
1535 #define PCIX_STATUS_REGISTER_LO      0xE8
1536 #define PCIX_STATUS_REGISTER_HI      0xEA
1537 #define PCI_HEADER_TYPE_REGISTER     0x0E
1538 #define PCIE_LINK_STATUS             0x12
1539 #define PCIE_DEVICE_CONTROL2         0x28
1540
1541 #define PCIX_COMMAND_MMRBC_MASK      0x000C
1542 #define PCIX_COMMAND_MMRBC_SHIFT     0x2
1543 #define PCIX_STATUS_HI_MMRBC_MASK    0x0060
1544 #define PCIX_STATUS_HI_MMRBC_SHIFT   0x5
1545 #define PCIX_STATUS_HI_MMRBC_4K      0x3
1546 #define PCIX_STATUS_HI_MMRBC_2K      0x2
1547 #define PCIX_STATUS_LO_FUNC_MASK     0x7
1548 #define PCI_HEADER_TYPE_MULTIFUNC    0x80
1549 #define PCIE_LINK_WIDTH_MASK         0x3F0
1550 #define PCIE_LINK_WIDTH_SHIFT        4
1551 #define PCIE_LINK_SPEED_MASK         0x0F
1552 #define PCIE_LINK_SPEED_2500         0x01
1553 #define PCIE_LINK_SPEED_5000         0x02
1554 #define PCIE_DEVICE_CONTROL2_16ms    0x0005
1555
1556
1557 #define PHY_REVISION_MASK      0xFFFFFFF0
1558 #define MAX_PHY_REG_ADDRESS    0x1F  /* 5 bit address bus (0-0x1F) */
1559 #define MAX_PHY_MULTI_PAGE_REG 0xF
1560
1561 /* Bit definitions for valid PHY IDs. */
1562 /*
1563  * I = Integrated
1564  * E = External
1565  */
1566 #define M88E1000_E_PHY_ID    0x01410C50
1567 #define M88E1000_I_PHY_ID    0x01410C30
1568 #define M88E1011_I_PHY_ID    0x01410C20
1569 #define IGP01E1000_I_PHY_ID  0x02A80380
1570 #define M88E1011_I_REV_4     0x04
1571 #define M88E1111_I_PHY_ID    0x01410CC0
1572 #define M88E1112_E_PHY_ID    0x01410C90
1573 #define I347AT4_E_PHY_ID     0x01410DC0
1574 #define M88E1340M_E_PHY_ID   0x01410DF0
1575 #define GG82563_E_PHY_ID     0x01410CA0
1576 #define IGP03E1000_E_PHY_ID  0x02A80390
1577 #define IFE_E_PHY_ID         0x02A80330
1578 #define IFE_PLUS_E_PHY_ID    0x02A80320
1579 #define IFE_C_E_PHY_ID       0x02A80310
1580 #define BME1000_E_PHY_ID        0x01410CB0
1581 #define BME1000_E_PHY_ID_R2     0x01410CB1
1582 #define I82577_E_PHY_ID         0x01540050
1583 #define I82578_E_PHY_ID         0x004DD040
1584 #define I82579_E_PHY_ID         0x01540090
1585 #define I217_E_PHY_ID           0x015400A0
1586 #define I82580_I_PHY_ID      0x015403A0
1587 #define I350_I_PHY_ID        0x015403B0
1588 #define I210_I_PHY_ID           0x01410C00
1589 #define IGP04E1000_E_PHY_ID  0x02A80391
1590 #define M88_VENDOR           0x0141
1591
1592 /* M88E1000 Specific Registers */
1593 #define M88E1000_PHY_SPEC_CTRL          0x10  /* PHY Specific Control Reg */
1594 #define M88E1000_PHY_SPEC_STATUS        0x11  /* PHY Specific Status Reg */
1595 #define M88E1000_INT_ENABLE             0x12  /* Interrupt Enable Reg */
1596 #define M88E1000_INT_STATUS             0x13  /* Interrupt Status Reg */
1597 #define M88E1000_EXT_PHY_SPEC_CTRL      0x14  /* Extended PHY Specific Cntrl */
1598 #define M88E1000_RX_ERR_CNTR       0x15  /* Receive Error Counter */
1599
1600 #define M88E1000_PHY_EXT_CTRL      0x1A  /* PHY extend control register */
1601 #define M88E1000_PHY_PAGE_SELECT        0x1D  /* Reg 29 for pg number setting */
1602 #define M88E1000_PHY_GEN_CONTROL        0x1E  /* meaning depends on reg 29 */
1603 #define M88E1000_PHY_VCO_REG_BIT8  0x100 /* Bits 8 & 11 are adjusted for */
1604 #define M88E1000_PHY_VCO_REG_BIT11 0x800    /* improved BER performance */
1605
1606 /* M88E1000 PHY Specific Control Register */
1607 #define M88E1000_PSCR_JABBER_DISABLE    0x0001 /* 1=Jabber Function disabled */
1608 #define M88E1000_PSCR_POLARITY_REVERSAL 0x0002 /* 1=Polarity Reverse enabled */
1609 #define M88E1000_PSCR_SQE_TEST          0x0004 /* 1=SQE Test enabled */
1610 /* 1=CLK125 low, 0=CLK125 toggling */
1611 #define M88E1000_PSCR_CLK125_DISABLE    0x0010
1612 /* MDI Crossover Mode bits 6:5 Manual MDI configuration */
1613 #define M88E1000_PSCR_MDI_MANUAL_MODE   0x0000
1614 #define M88E1000_PSCR_MDIX_MANUAL_MODE 0x0020  /* Manual MDIX configuration */
1615 /* 1000BASE-T: Auto crossover, 100BASE-TX/10BASE-T: MDI Mode */
1616 #define M88E1000_PSCR_AUTO_X_1000T     0x0040
1617 /* Auto crossover enabled all speeds */
1618 #define M88E1000_PSCR_AUTO_X_MODE      0x0060
1619 /*
1620  * 1=Enable Extended 10BASE-T distance (Lower 10BASE-T Rx Threshold
1621  * 0=Normal 10BASE-T Rx Threshold
1622  */
1623 #define M88E1000_PSCR_EN_10BT_EXT_DIST 0x0080
1624 /* 1=5-bit interface in 100BASE-TX, 0=MII interface in 100BASE-TX */
1625 #define M88E1000_PSCR_MII_5BIT_ENABLE      0x0100
1626 #define M88E1000_PSCR_SCRAMBLER_DISABLE    0x0200 /* 1=Scrambler disable */
1627 #define M88E1000_PSCR_FORCE_LINK_GOOD      0x0400 /* 1=Force link good */
1628 #define M88E1000_PSCR_ASSERT_CRS_ON_TX     0x0800 /* 1=Assert CRS on Tx */
1629
1630 /* M88E1000 PHY Specific Status Register */
1631 #define M88E1000_PSSR_JABBER             0x0001 /* 1=Jabber */
1632 #define M88E1000_PSSR_REV_POLARITY       0x0002 /* 1=Polarity reversed */
1633 #define M88E1000_PSSR_DOWNSHIFT          0x0020 /* 1=Downshifted */
1634 #define M88E1000_PSSR_MDIX               0x0040 /* 1=MDIX; 0=MDI */
1635 /*
1636  * 0 = <50M
1637  * 1 = 50-80M
1638  * 2 = 80-110M
1639  * 3 = 110-140M
1640  * 4 = >140M
1641  */
1642 #define M88E1000_PSSR_CABLE_LENGTH       0x0380
1643 #define M88E1000_PSSR_LINK               0x0400 /* 1=Link up, 0=Link down */
1644 #define M88E1000_PSSR_SPD_DPLX_RESOLVED  0x0800 /* 1=Speed & Duplex resolved */
1645 #define M88E1000_PSSR_PAGE_RCVD          0x1000 /* 1=Page received */
1646 #define M88E1000_PSSR_DPLX               0x2000 /* 1=Duplex 0=Half Duplex */
1647 #define M88E1000_PSSR_SPEED              0xC000 /* Speed, bits 14:15 */
1648 #define M88E1000_PSSR_10MBS              0x0000 /* 00=10Mbs */
1649 #define M88E1000_PSSR_100MBS             0x4000 /* 01=100Mbs */
1650 #define M88E1000_PSSR_1000MBS            0x8000 /* 10=1000Mbs */
1651
1652 #define M88E1000_PSSR_CABLE_LENGTH_SHIFT 7
1653
1654 /* M88E1000 Extended PHY Specific Control Register */
1655 #define M88E1000_EPSCR_FIBER_LOOPBACK 0x4000 /* 1=Fiber loopback */
1656 /*
1657  * 1 = Lost lock detect enabled.
1658  * Will assert lost lock and bring
1659  * link down if idle not seen
1660  * within 1ms in 1000BASE-T
1661  */
1662 #define M88E1000_EPSCR_DOWN_NO_IDLE   0x8000
1663 /*
1664  * Number of times we will attempt to autonegotiate before downshifting if we
1665  * are the master
1666  */
1667 #define M88E1000_EPSCR_MASTER_DOWNSHIFT_MASK 0x0C00
1668 #define M88E1000_EPSCR_MASTER_DOWNSHIFT_1X   0x0000
1669 #define M88E1000_EPSCR_MASTER_DOWNSHIFT_2X   0x0400
1670 #define M88E1000_EPSCR_MASTER_DOWNSHIFT_3X   0x0800
1671 #define M88E1000_EPSCR_MASTER_DOWNSHIFT_4X   0x0C00
1672 /*
1673  * Number of times we will attempt to autonegotiate before downshifting if we
1674  * are the slave
1675  */
1676 #define M88E1000_EPSCR_SLAVE_DOWNSHIFT_MASK  0x0300
1677 #define M88E1000_EPSCR_SLAVE_DOWNSHIFT_DIS   0x0000
1678 #define M88E1000_EPSCR_SLAVE_DOWNSHIFT_1X    0x0100
1679 #define M88E1000_EPSCR_SLAVE_DOWNSHIFT_2X    0x0200
1680 #define M88E1000_EPSCR_SLAVE_DOWNSHIFT_3X    0x0300
1681 #define M88E1000_EPSCR_TX_CLK_2_5       0x0060 /* 2.5 MHz TX_CLK */
1682 #define M88E1000_EPSCR_TX_CLK_25        0x0070 /* 25  MHz TX_CLK */
1683 #define M88E1000_EPSCR_TX_CLK_0         0x0000 /* NO  TX_CLK */
1684
1685 /* M88E1111 Specific Registers */
1686 #define M88E1111_PHY_PAGE_SELECT1       0x16  /* for registers 0-28 */
1687 #define M88E1111_PHY_PAGE_SELECT2       0x1D  /* for registers 30-31 */
1688
1689 /* M88E1111 page select register mask */
1690 #define M88E1111_PHY_PAGE_SELECT_MASK1  0xFF
1691 #define M88E1111_PHY_PAGE_SELECT_MASK2  0x3F
1692
1693 /* Intel I347AT4 Registers */
1694 #define I347AT4_PCDL            0x10 /* PHY Cable Diagnostics Length */
1695 #define I347AT4_PCDC            0x15 /* PHY Cable Diagnostics Control */
1696 #define I347AT4_PAGE_SELECT     0x16
1697
1698 /* I347AT4 Extended PHY Specific Control Register */
1699
1700 /*
1701  * Number of times we will attempt to autonegotiate before downshifting if we
1702  * are the master
1703  */
1704 #define I347AT4_PSCR_DOWNSHIFT_ENABLE 0x0800
1705 #define I347AT4_PSCR_DOWNSHIFT_MASK   0x7000
1706 #define I347AT4_PSCR_DOWNSHIFT_1X     0x0000
1707 #define I347AT4_PSCR_DOWNSHIFT_2X     0x1000
1708 #define I347AT4_PSCR_DOWNSHIFT_3X     0x2000
1709 #define I347AT4_PSCR_DOWNSHIFT_4X     0x3000
1710 #define I347AT4_PSCR_DOWNSHIFT_5X     0x4000
1711 #define I347AT4_PSCR_DOWNSHIFT_6X     0x5000
1712 #define I347AT4_PSCR_DOWNSHIFT_7X     0x6000
1713 #define I347AT4_PSCR_DOWNSHIFT_8X     0x7000
1714
1715 /* I347AT4 PHY Cable Diagnostics Control */
1716 #define I347AT4_PCDC_CABLE_LENGTH_UNIT  0x0400 /* 0=cm 1=meters */
1717
1718 /* M88E1112 only registers */
1719 #define M88E1112_VCT_DSP_DISTANCE       0x001A
1720
1721 /* M88EC018 Rev 2 specific DownShift settings */
1722 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_MASK  0x0E00
1723 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_1X    0x0000
1724 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_2X    0x0200
1725 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_3X    0x0400
1726 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_4X    0x0600
1727 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_5X    0x0800
1728 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_6X    0x0A00
1729 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_7X    0x0C00
1730 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_8X    0x0E00
1731
1732 #define I82578_EPSCR_DOWNSHIFT_ENABLE           0x0020
1733 #define I82578_EPSCR_DOWNSHIFT_COUNTER_MASK     0x001C
1734
1735 /* BME1000 PHY Specific Control Register */
1736 #define BME1000_PSCR_ENABLE_DOWNSHIFT   0x0800 /* 1 = enable downshift */
1737
1738 /*
1739  * Bits...
1740  * 15-5: page
1741  * 4-0: register offset
1742  */
1743 #define GG82563_PAGE_SHIFT        5
1744 #define GG82563_REG(page, reg)    \
1745         (((page) << GG82563_PAGE_SHIFT) | ((reg) & MAX_PHY_REG_ADDRESS))
1746 #define GG82563_MIN_ALT_REG       30
1747
1748 /* GG82563 Specific Registers */
1749 #define GG82563_PHY_SPEC_CTRL           GG82563_REG(0, 16) /* PHY Spec Cntrl */
1750 #define GG82563_PHY_SPEC_STATUS         GG82563_REG(0, 17) /* PHY Spec Status */
1751 #define GG82563_PHY_INT_ENABLE          GG82563_REG(0, 18) /* Interrupt Ena */
1752 #define GG82563_PHY_SPEC_STATUS_2       GG82563_REG(0, 19) /* PHY Spec Stat2 */
1753 #define GG82563_PHY_RX_ERR_CNTR         GG82563_REG(0, 21) /* Rx Err Counter */
1754 #define GG82563_PHY_PAGE_SELECT         GG82563_REG(0, 22) /* Page Select */
1755 #define GG82563_PHY_SPEC_CTRL_2         GG82563_REG(0, 26) /* PHY Spec Cntrl2 */
1756 #define GG82563_PHY_PAGE_SELECT_ALT     GG82563_REG(0, 29) /* Alt Page Select */
1757 /* Test Clock Control (use reg. 29 to select) */
1758 #define GG82563_PHY_TEST_CLK_CTRL       GG82563_REG(0, 30)
1759
1760 /* MAC Specific Control Register */
1761 #define GG82563_PHY_MAC_SPEC_CTRL       GG82563_REG(2, 21)
1762 #define GG82563_PHY_MAC_SPEC_CTRL_2     GG82563_REG(2, 26) /* MAC Spec Ctrl 2 */
1763
1764 #define GG82563_PHY_DSP_DISTANCE        GG82563_REG(5, 26) /* DSP Distance */
1765
1766 /* Page 193 - Port Control Registers */
1767 /* Kumeran Mode Control */
1768 #define GG82563_PHY_KMRN_MODE_CTRL      GG82563_REG(193, 16)
1769 #define GG82563_PHY_PORT_RESET          GG82563_REG(193, 17) /* Port Reset */
1770 #define GG82563_PHY_REVISION_ID         GG82563_REG(193, 18) /* Revision ID */
1771 #define GG82563_PHY_DEVICE_ID           GG82563_REG(193, 19) /* Device ID */
1772 #define GG82563_PHY_PWR_MGMT_CTRL       GG82563_REG(193, 20) /* Pwr Mgt Ctrl */
1773 /* Rate Adaptation Control */
1774 #define GG82563_PHY_RATE_ADAPT_CTRL     GG82563_REG(193, 25)
1775
1776 /* Page 194 - KMRN Registers */
1777 /* FIFO's Control/Status */
1778 #define GG82563_PHY_KMRN_FIFO_CTRL_STAT GG82563_REG(194, 16)
1779 #define GG82563_PHY_KMRN_CTRL           GG82563_REG(194, 17) /* Control */
1780 #define GG82563_PHY_INBAND_CTRL         GG82563_REG(194, 18) /* Inband Ctrl */
1781 #define GG82563_PHY_KMRN_DIAGNOSTIC     GG82563_REG(194, 19) /* Diagnostic */
1782 #define GG82563_PHY_ACK_TIMEOUTS        GG82563_REG(194, 20) /* Ack Timeouts */
1783 #define GG82563_PHY_ADV_ABILITY         GG82563_REG(194, 21) /* Adver Ability */
1784 /* Link Partner Advertised Ability */
1785 #define GG82563_PHY_LINK_PARTNER_ADV_ABILITY    GG82563_REG(194, 23)
1786 #define GG82563_PHY_ADV_NEXT_PAGE       GG82563_REG(194, 24) /* Adver Next Pg */
1787 /* Link Partner Advertised Next page */
1788 #define GG82563_PHY_LINK_PARTNER_ADV_NEXT_PAGE  GG82563_REG(194, 25)
1789 #define GG82563_PHY_KMRN_MISC           GG82563_REG(194, 26) /* Misc. */
1790
1791 /* MDI Control */
1792 #define E1000_MDIC_DATA_MASK 0x0000FFFF
1793 #define E1000_MDIC_REG_MASK  0x001F0000
1794 #define E1000_MDIC_REG_SHIFT 16
1795 #define E1000_MDIC_PHY_MASK  0x03E00000
1796 #define E1000_MDIC_PHY_SHIFT 21
1797 #define E1000_MDIC_OP_WRITE  0x04000000
1798 #define E1000_MDIC_OP_READ   0x08000000
1799 #define E1000_MDIC_READY     0x10000000
1800 #define E1000_MDIC_INT_EN    0x20000000
1801 #define E1000_MDIC_ERROR     0x40000000
1802 #define E1000_MDIC_DEST      0x80000000
1803
1804 /* SerDes Control */
1805 #define E1000_GEN_CTL_READY             0x80000000
1806 #define E1000_GEN_CTL_ADDRESS_SHIFT     8
1807 #define E1000_GEN_POLL_TIMEOUT          640
1808
1809 /* LinkSec register fields */
1810 #define E1000_LSECTXCAP_SUM_MASK        0x00FF0000
1811 #define E1000_LSECTXCAP_SUM_SHIFT       16
1812 #define E1000_LSECRXCAP_SUM_MASK        0x00FF0000
1813 #define E1000_LSECRXCAP_SUM_SHIFT       16
1814
1815 #define E1000_LSECTXCTRL_EN_MASK        0x00000003
1816 #define E1000_LSECTXCTRL_DISABLE        0x0
1817 #define E1000_LSECTXCTRL_AUTH           0x1
1818 #define E1000_LSECTXCTRL_AUTH_ENCRYPT   0x2
1819 #define E1000_LSECTXCTRL_AISCI          0x00000020
1820 #define E1000_LSECTXCTRL_PNTHRSH_MASK   0xFFFFFF00
1821 #define E1000_LSECTXCTRL_RSV_MASK       0x000000D8
1822
1823 #define E1000_LSECRXCTRL_EN_MASK        0x0000000C
1824 #define E1000_LSECRXCTRL_EN_SHIFT       2
1825 #define E1000_LSECRXCTRL_DISABLE        0x0
1826 #define E1000_LSECRXCTRL_CHECK          0x1
1827 #define E1000_LSECRXCTRL_STRICT         0x2
1828 #define E1000_LSECRXCTRL_DROP           0x3
1829 #define E1000_LSECRXCTRL_PLSH           0x00000040
1830 #define E1000_LSECRXCTRL_RP             0x00000080
1831 #define E1000_LSECRXCTRL_RSV_MASK       0xFFFFFF33
1832
1833 /* Tx Rate-Scheduler Config fields */
1834 #define E1000_RTTBCNRC_RS_ENA           0x80000000
1835 #define E1000_RTTBCNRC_RF_DEC_MASK      0x00003FFF
1836 #define E1000_RTTBCNRC_RF_INT_SHIFT     14
1837 #define E1000_RTTBCNRC_RF_INT_MASK      \
1838         (E1000_RTTBCNRC_RF_DEC_MASK << E1000_RTTBCNRC_RF_INT_SHIFT)
1839
1840 /* DMA Coalescing register fields */
1841 /* DMA Coalescing Watchdog Timer */
1842 #define E1000_DMACR_DMACWT_MASK         0x00003FFF
1843 /* DMA Coalescing Rx Threshold */
1844 #define E1000_DMACR_DMACTHR_MASK        0x00FF0000
1845 #define E1000_DMACR_DMACTHR_SHIFT       16
1846 /* Lx when no PCIe transactions */
1847 #define E1000_DMACR_DMAC_LX_MASK        0x30000000
1848 #define E1000_DMACR_DMAC_LX_SHIFT       28
1849 #define E1000_DMACR_DMAC_EN             0x80000000 /* Enable DMA Coalescing */
1850 /* DMA Coalescing BMC-to-OS Watchdog Enable */
1851 #define E1000_DMACR_DC_BMC2OSW_EN       0x00008000
1852
1853 /* DMA Coalescing Transmit Threshold */
1854 #define E1000_DMCTXTH_DMCTTHR_MASK      0x00000FFF
1855
1856 #define E1000_DMCTLX_TTLX_MASK          0x00000FFF /* Time to LX request */
1857
1858 /* Rx Traffic Rate Threshold */
1859 #define E1000_DMCRTRH_UTRESH_MASK       0x0007FFFF
1860 /* Rx packet rate in current window */
1861 #define E1000_DMCRTRH_LRPRCW            0x80000000
1862
1863 /* DMA Coal Rx Traffic Current Count */
1864 #define E1000_DMCCNT_CCOUNT_MASK        0x01FFFFFF
1865
1866 /* Flow ctrl Rx Threshold High val */
1867 #define E1000_FCRTC_RTH_COAL_MASK       0x0003FFF0
1868 #define E1000_FCRTC_RTH_COAL_SHIFT      4
1869 /* Lx power decision based on DMA coal */
1870 #define E1000_PCIEMISC_LX_DECISION      0x00000080
1871
1872 #define E1000_RXPBS_CFG_TS_EN           0x80000000 /* Timestamp in Rx buffer */
1873 #define E1000_RXPBS_SIZE_I210_MASK      0x0000003F /* Rx packet buffer size */
1874 #define E1000_TXPB0S_SIZE_I210_MASK     0x0000003F /* Tx packet buffer 0 size */
1875
1876 /* Proxy Filter Control */
1877 #define E1000_PROXYFC_D0               0x00000001  /* Enable offload in D0 */
1878 #define E1000_PROXYFC_EX               0x00000004  /* Directed exact proxy */
1879 #define E1000_PROXYFC_MC                0x00000008 /* Directed MC Proxy */
1880 #define E1000_PROXYFC_BC               0x00000010  /* Broadcast Proxy Enable */
1881 #define E1000_PROXYFC_ARP_DIRECTED      0x00000020 /* Directed ARP Proxy Ena */
1882 #define E1000_PROXYFC_IPV4             0x00000040  /* Directed IPv4 Enable */
1883 #define E1000_PROXYFC_IPV6             0x00000080  /* Directed IPv6 Enable */
1884 #define E1000_PROXYFC_NS                0x00000200 /* IPv4 NBRHD Solicitation */
1885 #define E1000_PROXYFC_ARP               0x00000800 /* ARP Request Proxy Ena */
1886 /* Proxy Status */
1887 #define E1000_PROXYS_CLEAR             0xFFFFFFFF  /* Clear */
1888
1889 /* Firmware Status */
1890 #define E1000_FWSTS_FWRI                0x80000000 /* FW Reset Indication */
1891 /* VF Control */
1892 #define E1000_VTCTRL_RST                0x04000000 /* Reset VF */
1893
1894 #define E1000_STATUS_LAN_ID_MASK        0x00000000C /* Mask for Lan ID field */
1895 /* Lan ID bit field offset in status register */
1896 #define E1000_STATUS_LAN_ID_OFFSET      2
1897 #define E1000_VFTA_ENTRIES              128
1898 #endif /* _E1000_DEFINES_H_ */