ca6e3119075a3cf0792c39170248ca15d169776b
[dpdk.git] / lib / librte_pmd_ixgbe / ixgbe / ixgbe_vf.c
1 /*******************************************************************************
2
3 Copyright (c) 2001-2012, Intel Corporation
4 All rights reserved.
5
6 Redistribution and use in source and binary forms, with or without
7 modification, are permitted provided that the following conditions are met:
8
9  1. Redistributions of source code must retain the above copyright notice,
10     this list of conditions and the following disclaimer.
11
12  2. Redistributions in binary form must reproduce the above copyright
13     notice, this list of conditions and the following disclaimer in the
14     documentation and/or other materials provided with the distribution.
15
16  3. Neither the name of the Intel Corporation nor the names of its
17     contributors may be used to endorse or promote products derived from
18     this software without specific prior written permission.
19
20 THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
21 AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
22 IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
23 ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR CONTRIBUTORS BE
24 LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
25 CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
26 SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
27 INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
28 CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
29 ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
30 POSSIBILITY OF SUCH DAMAGE.
31
32 ***************************************************************************/
33
34
35 #include "ixgbe_api.h"
36 #include "ixgbe_type.h"
37 #include "ixgbe_vf.h"
38 #ident "$Id: ixgbe_vf.c,v 1.58 2012/08/09 20:24:53 cmwyborn Exp $"
39
40 #ifndef IXGBE_VFWRITE_REG
41 #define IXGBE_VFWRITE_REG IXGBE_WRITE_REG
42 #endif
43 #ifndef IXGBE_VFREAD_REG
44 #define IXGBE_VFREAD_REG IXGBE_READ_REG
45 #endif
46
47 /**
48  *  ixgbe_init_ops_vf - Initialize the pointers for vf
49  *  @hw: pointer to hardware structure
50  *
51  *  This will assign function pointers, adapter-specific functions can
52  *  override the assignment of generic function pointers by assigning
53  *  their own adapter-specific function pointers.
54  *  Does not touch the hardware.
55  **/
56 s32 ixgbe_init_ops_vf(struct ixgbe_hw *hw)
57 {
58         /* MAC */
59         hw->mac.ops.init_hw = ixgbe_init_hw_vf;
60         hw->mac.ops.reset_hw = ixgbe_reset_hw_vf;
61         hw->mac.ops.start_hw = ixgbe_start_hw_vf;
62         /* Cannot clear stats on VF */
63         hw->mac.ops.clear_hw_cntrs = NULL;
64         hw->mac.ops.get_media_type = NULL;
65         hw->mac.ops.get_mac_addr = ixgbe_get_mac_addr_vf;
66         hw->mac.ops.stop_adapter = ixgbe_stop_adapter_vf;
67         hw->mac.ops.get_bus_info = NULL;
68
69         /* Link */
70         hw->mac.ops.setup_link = ixgbe_setup_mac_link_vf;
71         hw->mac.ops.check_link = ixgbe_check_mac_link_vf;
72         hw->mac.ops.get_link_capabilities = NULL;
73
74         /* RAR, Multicast, VLAN */
75         hw->mac.ops.set_rar = ixgbe_set_rar_vf;
76         hw->mac.ops.set_uc_addr = ixgbevf_set_uc_addr_vf;
77         hw->mac.ops.init_rx_addrs = NULL;
78         hw->mac.ops.update_mc_addr_list = ixgbe_update_mc_addr_list_vf;
79         hw->mac.ops.enable_mc = NULL;
80         hw->mac.ops.disable_mc = NULL;
81         hw->mac.ops.clear_vfta = NULL;
82         hw->mac.ops.set_vfta = ixgbe_set_vfta_vf;
83
84         hw->mac.max_tx_queues = 1;
85         hw->mac.max_rx_queues = 1;
86
87         hw->mbx.ops.init_params = ixgbe_init_mbx_params_vf;
88
89         return IXGBE_SUCCESS;
90 }
91
92 /**
93  *  ixgbe_start_hw_vf - Prepare hardware for Tx/Rx
94  *  @hw: pointer to hardware structure
95  *
96  *  Starts the hardware by filling the bus info structure and media type, clears
97  *  all on chip counters, initializes receive address registers, multicast
98  *  table, VLAN filter table, calls routine to set up link and flow control
99  *  settings, and leaves transmit and receive units disabled and uninitialized
100  **/
101 s32 ixgbe_start_hw_vf(struct ixgbe_hw *hw)
102 {
103         /* Clear adapter stopped flag */
104         hw->adapter_stopped = false;
105
106         return IXGBE_SUCCESS;
107 }
108
109 /**
110  *  ixgbe_init_hw_vf - virtual function hardware initialization
111  *  @hw: pointer to hardware structure
112  *
113  *  Initialize the hardware by resetting the hardware and then starting
114  *  the hardware
115  **/
116 s32 ixgbe_init_hw_vf(struct ixgbe_hw *hw)
117 {
118         s32 status = hw->mac.ops.start_hw(hw);
119
120         hw->mac.ops.get_mac_addr(hw, hw->mac.addr);
121
122         return status;
123 }
124
125 /**
126  *  ixgbe_reset_hw_vf - Performs hardware reset
127  *  @hw: pointer to hardware structure
128  *
129  *  Resets the hardware by reseting the transmit and receive units, masks and
130  *  clears all interrupts.
131  **/
132 s32 ixgbe_reset_hw_vf(struct ixgbe_hw *hw)
133 {
134         struct ixgbe_mbx_info *mbx = &hw->mbx;
135         u32 timeout = IXGBE_VF_INIT_TIMEOUT;
136         s32 ret_val = IXGBE_ERR_INVALID_MAC_ADDR;
137         u32 ctrl, msgbuf[IXGBE_VF_PERMADDR_MSG_LEN];
138         u8 *addr = (u8 *)(&msgbuf[1]);
139
140         DEBUGFUNC("ixgbevf_reset_hw_vf");
141
142         /* Call adapter stop to disable tx/rx and clear interrupts */
143         hw->mac.ops.stop_adapter(hw);
144
145         /* reset the api version */
146         hw->api_version = ixgbe_mbox_api_10;
147
148         DEBUGOUT("Issuing a function level reset to MAC\n");
149
150         ctrl = IXGBE_VFREAD_REG(hw, IXGBE_VFCTRL) | IXGBE_CTRL_RST;
151         IXGBE_VFWRITE_REG(hw, IXGBE_VFCTRL, ctrl);
152         IXGBE_WRITE_FLUSH(hw);
153
154         msec_delay(50);
155
156         /* we cannot reset while the RSTI / RSTD bits are asserted */
157         while (!mbx->ops.check_for_rst(hw, 0) && timeout) {
158                 timeout--;
159                 usec_delay(5);
160         }
161
162         if (timeout) {
163                 /* mailbox timeout can now become active */
164                 mbx->timeout = IXGBE_VF_MBX_INIT_TIMEOUT;
165
166                 msgbuf[0] = IXGBE_VF_RESET;
167                 mbx->ops.write_posted(hw, msgbuf, 1, 0);
168
169                 msec_delay(10);
170
171                 /*
172                  * set our "perm_addr" based on info provided by PF
173                  * also set up the mc_filter_type which is piggy backed
174                  * on the mac address in word 3
175                  */
176                 ret_val = mbx->ops.read_posted(hw, msgbuf,
177                                                IXGBE_VF_PERMADDR_MSG_LEN, 0);
178                 if (!ret_val) {
179                         if (msgbuf[0] == (IXGBE_VF_RESET |
180                                           IXGBE_VT_MSGTYPE_ACK)) {
181                                 memcpy(hw->mac.perm_addr, addr,
182                                        IXGBE_ETH_LENGTH_OF_ADDRESS);
183                                 hw->mac.mc_filter_type =
184                                         msgbuf[IXGBE_VF_MC_TYPE_WORD];
185                         } else {
186                                 ret_val = IXGBE_ERR_INVALID_MAC_ADDR;
187                         }
188                 }
189         }
190
191         return ret_val;
192 }
193
194 /**
195  *  ixgbe_stop_adapter_vf - Generic stop Tx/Rx units
196  *  @hw: pointer to hardware structure
197  *
198  *  Sets the adapter_stopped flag within ixgbe_hw struct. Clears interrupts,
199  *  disables transmit and receive units. The adapter_stopped flag is used by
200  *  the shared code and drivers to determine if the adapter is in a stopped
201  *  state and should not touch the hardware.
202  **/
203 s32 ixgbe_stop_adapter_vf(struct ixgbe_hw *hw)
204 {
205         u32 reg_val;
206         u16 i;
207
208         /*
209          * Set the adapter_stopped flag so other driver functions stop touching
210          * the hardware
211          */
212         hw->adapter_stopped = true;
213
214         /* Clear interrupt mask to stop from interrupts being generated */
215         IXGBE_VFWRITE_REG(hw, IXGBE_VTEIMC, IXGBE_VF_IRQ_CLEAR_MASK);
216
217         /* Clear any pending interrupts, flush previous writes */
218         IXGBE_VFREAD_REG(hw, IXGBE_VTEICR);
219
220         /* Disable the transmit unit.  Each queue must be disabled. */
221         for (i = 0; i < hw->mac.max_tx_queues; i++)
222                 IXGBE_VFWRITE_REG(hw, IXGBE_VFTXDCTL(i), IXGBE_TXDCTL_SWFLSH);
223
224         /* Disable the receive unit by stopping each queue */
225         for (i = 0; i < hw->mac.max_rx_queues; i++) {
226                 reg_val = IXGBE_VFREAD_REG(hw, IXGBE_VFRXDCTL(i));
227                 reg_val &= ~IXGBE_RXDCTL_ENABLE;
228                 IXGBE_VFWRITE_REG(hw, IXGBE_VFRXDCTL(i), reg_val);
229         }
230
231         /* flush all queues disables */
232         IXGBE_WRITE_FLUSH(hw);
233         msec_delay(2);
234
235         return IXGBE_SUCCESS;
236 }
237
238 /**
239  *  ixgbe_mta_vector - Determines bit-vector in multicast table to set
240  *  @hw: pointer to hardware structure
241  *  @mc_addr: the multicast address
242  *
243  *  Extracts the 12 bits, from a multicast address, to determine which
244  *  bit-vector to set in the multicast table. The hardware uses 12 bits, from
245  *  incoming rx multicast addresses, to determine the bit-vector to check in
246  *  the MTA. Which of the 4 combination, of 12-bits, the hardware uses is set
247  *  by the MO field of the MCSTCTRL. The MO field is set during initialization
248  *  to mc_filter_type.
249  **/
250 static s32 ixgbe_mta_vector(struct ixgbe_hw *hw, u8 *mc_addr)
251 {
252         u32 vector = 0;
253
254         switch (hw->mac.mc_filter_type) {
255         case 0:   /* use bits [47:36] of the address */
256                 vector = ((mc_addr[4] >> 4) | (((u16)mc_addr[5]) << 4));
257                 break;
258         case 1:   /* use bits [46:35] of the address */
259                 vector = ((mc_addr[4] >> 3) | (((u16)mc_addr[5]) << 5));
260                 break;
261         case 2:   /* use bits [45:34] of the address */
262                 vector = ((mc_addr[4] >> 2) | (((u16)mc_addr[5]) << 6));
263                 break;
264         case 3:   /* use bits [43:32] of the address */
265                 vector = ((mc_addr[4]) | (((u16)mc_addr[5]) << 8));
266                 break;
267         default:  /* Invalid mc_filter_type */
268                 DEBUGOUT("MC filter type param set incorrectly\n");
269                 ASSERT(0);
270                 break;
271         }
272
273         /* vector can only be 12-bits or boundary will be exceeded */
274         vector &= 0xFFF;
275         return vector;
276 }
277
278 static void ixgbevf_write_msg_read_ack(struct ixgbe_hw *hw,
279                                         u32 *msg, u16 size)
280 {
281         struct ixgbe_mbx_info *mbx = &hw->mbx;
282         u32 retmsg[IXGBE_VFMAILBOX_SIZE];
283         s32 retval = mbx->ops.write_posted(hw, msg, size, 0);
284
285         if (!retval)
286                 mbx->ops.read_posted(hw, retmsg, size, 0);
287 }
288
289 /**
290  *  ixgbe_set_rar_vf - set device MAC address
291  *  @hw: pointer to hardware structure
292  *  @index: Receive address register to write
293  *  @addr: Address to put into receive address register
294  *  @vmdq: VMDq "set" or "pool" index
295  *  @enable_addr: set flag that address is active
296  **/
297 s32 ixgbe_set_rar_vf(struct ixgbe_hw *hw, u32 index, u8 *addr, u32 vmdq,
298                      u32 enable_addr)
299 {
300         struct ixgbe_mbx_info *mbx = &hw->mbx;
301         u32 msgbuf[3];
302         u8 *msg_addr = (u8 *)(&msgbuf[1]);
303         s32 ret_val;
304
305         memset(msgbuf, 0, 12);
306         msgbuf[0] = IXGBE_VF_SET_MAC_ADDR;
307         memcpy(msg_addr, addr, 6);
308         ret_val = mbx->ops.write_posted(hw, msgbuf, 3, 0);
309
310         if (!ret_val)
311                 ret_val = mbx->ops.read_posted(hw, msgbuf, 3, 0);
312
313         msgbuf[0] &= ~IXGBE_VT_MSGTYPE_CTS;
314
315         /* if nacked the address was rejected, use "perm_addr" */
316         if (!ret_val &&
317             (msgbuf[0] == (IXGBE_VF_SET_MAC_ADDR | IXGBE_VT_MSGTYPE_NACK)))
318                 ixgbe_get_mac_addr_vf(hw, hw->mac.addr);
319
320         return ret_val;
321 }
322
323 /**
324  *  ixgbe_update_mc_addr_list_vf - Update Multicast addresses
325  *  @hw: pointer to the HW structure
326  *  @mc_addr_list: array of multicast addresses to program
327  *  @mc_addr_count: number of multicast addresses to program
328  *  @next: caller supplied function to return next address in list
329  *
330  *  Updates the Multicast Table Array.
331  **/
332 s32 ixgbe_update_mc_addr_list_vf(struct ixgbe_hw *hw, u8 *mc_addr_list,
333                                  u32 mc_addr_count, ixgbe_mc_addr_itr next,
334                                  bool clear)
335 {
336         struct ixgbe_mbx_info *mbx = &hw->mbx;
337         u32 msgbuf[IXGBE_VFMAILBOX_SIZE];
338         u16 *vector_list = (u16 *)&msgbuf[1];
339         u32 vector;
340         u32 cnt, i;
341         u32 vmdq;
342
343
344         DEBUGFUNC("ixgbe_update_mc_addr_list_vf");
345
346         /* Each entry in the list uses 1 16 bit word.  We have 30
347          * 16 bit words available in our HW msg buffer (minus 1 for the
348          * msg type).  That's 30 hash values if we pack 'em right.  If
349          * there are more than 30 MC addresses to add then punt the
350          * extras for now and then add code to handle more than 30 later.
351          * It would be unusual for a server to request that many multi-cast
352          * addresses except for in large enterprise network environments.
353          */
354
355         DEBUGOUT1("MC Addr Count = %d\n", mc_addr_count);
356
357         cnt = (mc_addr_count > 30) ? 30 : mc_addr_count;
358         msgbuf[0] = IXGBE_VF_SET_MULTICAST;
359         msgbuf[0] |= cnt << IXGBE_VT_MSGINFO_SHIFT;
360
361         for (i = 0; i < cnt; i++) {
362                 vector = ixgbe_mta_vector(hw, next(hw, &mc_addr_list, &vmdq));
363                 DEBUGOUT1("Hash value = 0x%03X\n", vector);
364                 vector_list[i] = (u16)vector;
365         }
366
367         return mbx->ops.write_posted(hw, msgbuf, IXGBE_VFMAILBOX_SIZE, 0);
368 }
369
370 /**
371  *  ixgbe_set_vfta_vf - Set/Unset vlan filter table address
372  *  @hw: pointer to the HW structure
373  *  @vlan: 12 bit VLAN ID
374  *  @vind: unused by VF drivers
375  *  @vlan_on: if true then set bit, else clear bit
376  **/
377 s32 ixgbe_set_vfta_vf(struct ixgbe_hw *hw, u32 vlan, u32 vind, bool vlan_on)
378 {
379         struct ixgbe_mbx_info *mbx = &hw->mbx;
380         u32 msgbuf[2];
381         s32 ret_val;
382
383         msgbuf[0] = IXGBE_VF_SET_VLAN;
384         msgbuf[1] = vlan;
385         /* Setting the 8 bit field MSG INFO to TRUE indicates "add" */
386         msgbuf[0] |= vlan_on << IXGBE_VT_MSGINFO_SHIFT;
387
388         ret_val = mbx->ops.write_posted(hw, msgbuf, 2, 0);
389         if (!ret_val)
390                 ret_val = mbx->ops.read_posted(hw, msgbuf, 1, 0);
391
392         if (!ret_val && (msgbuf[0] & IXGBE_VT_MSGTYPE_ACK))
393                 return IXGBE_SUCCESS;
394
395         return ret_val | (msgbuf[0] & IXGBE_VT_MSGTYPE_NACK);
396 }
397
398 /**
399  *  ixgbe_get_num_of_tx_queues_vf - Get number of TX queues
400  *  @hw: pointer to hardware structure
401  *
402  *  Returns the number of transmit queues for the given adapter.
403  **/
404 u32 ixgbe_get_num_of_tx_queues_vf(struct ixgbe_hw *hw)
405 {
406         return IXGBE_VF_MAX_TX_QUEUES;
407 }
408
409 /**
410  *  ixgbe_get_num_of_rx_queues_vf - Get number of RX queues
411  *  @hw: pointer to hardware structure
412  *
413  *  Returns the number of receive queues for the given adapter.
414  **/
415 u32 ixgbe_get_num_of_rx_queues_vf(struct ixgbe_hw *hw)
416 {
417         return IXGBE_VF_MAX_RX_QUEUES;
418 }
419
420 /**
421  *  ixgbe_get_mac_addr_vf - Read device MAC address
422  *  @hw: pointer to the HW structure
423  **/
424 s32 ixgbe_get_mac_addr_vf(struct ixgbe_hw *hw, u8 *mac_addr)
425 {
426         int i;
427
428         for (i = 0; i < IXGBE_ETH_LENGTH_OF_ADDRESS; i++)
429                 mac_addr[i] = hw->mac.perm_addr[i];
430
431         return IXGBE_SUCCESS;
432 }
433
434 s32 ixgbevf_set_uc_addr_vf(struct ixgbe_hw *hw, u32 index, u8 *addr)
435 {
436         struct ixgbe_mbx_info *mbx = &hw->mbx;
437         u32 msgbuf[3];
438         u8 *msg_addr = (u8 *)(&msgbuf[1]);
439         s32 ret_val;
440
441         memset(msgbuf, 0, sizeof(msgbuf));
442         /*
443          * If index is one then this is the start of a new list and needs
444          * indication to the PF so it can do it's own list management.
445          * If it is zero then that tells the PF to just clear all of
446          * this VF's macvlans and there is no new list.
447          */
448         msgbuf[0] |= index << IXGBE_VT_MSGINFO_SHIFT;
449         msgbuf[0] |= IXGBE_VF_SET_MACVLAN;
450         if (addr)
451                 memcpy(msg_addr, addr, 6);
452         ret_val = mbx->ops.write_posted(hw, msgbuf, 3, 0);
453
454         if (!ret_val)
455                 ret_val = mbx->ops.read_posted(hw, msgbuf, 3, 0);
456
457         msgbuf[0] &= ~IXGBE_VT_MSGTYPE_CTS;
458
459         if (!ret_val)
460                 if (msgbuf[0] == (IXGBE_VF_SET_MACVLAN | IXGBE_VT_MSGTYPE_NACK))
461                         ret_val = IXGBE_ERR_OUT_OF_MEM;
462
463         return ret_val;
464 }
465
466 /**
467  *  ixgbe_setup_mac_link_vf - Setup MAC link settings
468  *  @hw: pointer to hardware structure
469  *  @speed: new link speed
470  *  @autoneg: true if autonegotiation enabled
471  *  @autoneg_wait_to_complete: true when waiting for completion is needed
472  *
473  *  Set the link speed in the AUTOC register and restarts link.
474  **/
475 s32 ixgbe_setup_mac_link_vf(struct ixgbe_hw *hw,
476                             ixgbe_link_speed speed, bool autoneg,
477                             bool autoneg_wait_to_complete)
478 {
479         return IXGBE_SUCCESS;
480 }
481
482 /**
483  *  ixgbe_check_mac_link_vf - Get link/speed status
484  *  @hw: pointer to hardware structure
485  *  @speed: pointer to link speed
486  *  @link_up: true is link is up, false otherwise
487  *  @autoneg_wait_to_complete: true when waiting for completion is needed
488  *
489  *  Reads the links register to determine if link is up and the current speed
490  **/
491 s32 ixgbe_check_mac_link_vf(struct ixgbe_hw *hw, ixgbe_link_speed *speed,
492                             bool *link_up, bool autoneg_wait_to_complete)
493 {
494         u32 links_reg;
495
496         if (!(hw->mbx.ops.check_for_rst(hw, 0))) {
497                 *link_up = false;
498                 *speed = 0;
499                 return -1;
500         }
501
502         links_reg = IXGBE_VFREAD_REG(hw, IXGBE_VFLINKS);
503
504         if (links_reg & IXGBE_LINKS_UP)
505                 *link_up = true;
506         else
507                 *link_up = false;
508
509         switch (links_reg & IXGBE_LINKS_SPEED_10G_82599) {
510         case IXGBE_LINKS_SPEED_10G_82599:
511                 *speed = IXGBE_LINK_SPEED_10GB_FULL;
512                 break;
513         case IXGBE_LINKS_SPEED_1G_82599:
514                 *speed = IXGBE_LINK_SPEED_1GB_FULL;
515                 break;
516         case IXGBE_LINKS_SPEED_100_82599:
517                 *speed = IXGBE_LINK_SPEED_100_FULL;
518                 break;
519         }
520
521         return IXGBE_SUCCESS;
522 }
523
524 /**
525  *  ixgbevf_rlpml_set_vf - Set the maximum receive packet length
526  *  @hw: pointer to the HW structure
527  *  @max_size: value to assign to max frame size
528  **/
529 void ixgbevf_rlpml_set_vf(struct ixgbe_hw *hw, u16 max_size)
530 {
531         u32 msgbuf[2];
532
533         msgbuf[0] = IXGBE_VF_SET_LPE;
534         msgbuf[1] = max_size;
535         ixgbevf_write_msg_read_ack(hw, msgbuf, 2);
536 }
537
538 /**
539  *  ixgbevf_negotiate_api_version - Negotiate supported API version
540  *  @hw: pointer to the HW structure
541  *  @api: integer containing requested API version
542  **/
543 int ixgbevf_negotiate_api_version(struct ixgbe_hw *hw, int api)
544 {
545         int err;
546         u32 msg[3];
547
548         /* Negotiate the mailbox API version */
549         msg[0] = IXGBE_VF_API_NEGOTIATE;
550         msg[1] = api;
551         msg[2] = 0;
552         err = hw->mbx.ops.write_posted(hw, msg, 3, 0);
553
554         if (!err)
555                 err = hw->mbx.ops.read_posted(hw, msg, 3, 0);
556
557         if (!err) {
558                 msg[0] &= ~IXGBE_VT_MSGTYPE_CTS;
559
560                 /* Store value and return 0 on success */
561                 if (msg[0] == (IXGBE_VF_API_NEGOTIATE | IXGBE_VT_MSGTYPE_ACK)) {
562                         hw->api_version = api;
563                         return 0;
564                 }
565
566                 err = IXGBE_ERR_INVALID_ARGUMENT;
567         }
568
569         return err;
570 }
571
572 int ixgbevf_get_queues(struct ixgbe_hw *hw, unsigned int *num_tcs,
573                        unsigned int *default_tc)
574 {
575         int err;
576         u32 msg[5];
577
578         /* do nothing if API doesn't support ixgbevf_get_queues */
579         switch (hw->api_version) {
580         case ixgbe_mbox_api_11:
581                 break;
582         default:
583                 return 0;
584         }
585
586         /* Fetch queue configuration from the PF */
587         msg[0] = IXGBE_VF_GET_QUEUES;
588         msg[1] = msg[2] = msg[3] = msg[4] = 0;
589         err = hw->mbx.ops.write_posted(hw, msg, 5, 0);
590
591         if (!err)
592                 err = hw->mbx.ops.read_posted(hw, msg, 5, 0);
593
594         if (!err) {
595                 msg[0] &= ~IXGBE_VT_MSGTYPE_CTS;
596
597                 /*
598                  * if we we didn't get an ACK there must have been
599                  * some sort of mailbox error so we should treat it
600                  * as such
601                  */
602                 if (msg[0] != (IXGBE_VF_GET_QUEUES | IXGBE_VT_MSGTYPE_ACK))
603                         return IXGBE_ERR_MBX;
604
605                 /* record and validate values from message */
606                 hw->mac.max_tx_queues = msg[IXGBE_VF_TX_QUEUES];
607                 if (hw->mac.max_tx_queues == 0 ||
608                     hw->mac.max_tx_queues > IXGBE_VF_MAX_TX_QUEUES)
609                         hw->mac.max_tx_queues = IXGBE_VF_MAX_TX_QUEUES;
610
611                 hw->mac.max_rx_queues = msg[IXGBE_VF_RX_QUEUES];
612                 if (hw->mac.max_rx_queues == 0 ||
613                     hw->mac.max_rx_queues > IXGBE_VF_MAX_RX_QUEUES)
614                         hw->mac.max_rx_queues = IXGBE_VF_MAX_RX_QUEUES;
615
616                 *num_tcs = msg[IXGBE_VF_TRANS_VLAN];
617                 /* in case of unknown state assume we cannot tag frames */
618                 if (*num_tcs > hw->mac.max_rx_queues)
619                         *num_tcs = 1;
620
621                 *default_tc = msg[IXGBE_VF_DEF_QUEUE];
622                 /* default to queue 0 on out-of-bounds queue number */
623                 if (*default_tc >= hw->mac.max_tx_queues)
624                         *default_tc = 0;
625         }
626
627         return err;
628 }
629