mbuf: add namespace to offload flags
[dpdk.git] / drivers / net / hns3 / hns3_ethdev.h
index 72d718c..6e13e74 100644 (file)
@@ -5,6 +5,7 @@
 #ifndef _HNS3_ETHDEV_H_
 #define _HNS3_ETHDEV_H_
 
+#include <pthread.h>
 #include <sys/time.h>
 #include <ethdev_driver.h>
 #include <rte_byteorder.h>
@@ -41,6 +42,9 @@
 #define HNS3_PF_FUNC_ID                        0
 #define HNS3_1ST_VF_FUNC_ID            1
 
+#define HNS3_DEFAULT_PORT_CONF_BURST_SIZE      32
+#define HNS3_DEFAULT_PORT_CONF_QUEUES_NUM      1
+
 #define HNS3_SW_SHIFT_AND_DISCARD_MODE         0
 #define HNS3_HW_SHIFT_AND_DISCARD_MODE         1
 
@@ -151,7 +155,6 @@ struct hns3_tc_queue_info {
 };
 
 struct hns3_cfg {
-       uint8_t vmdq_vport_num;
        uint8_t tc_num;
        uint16_t tqp_desc_num;
        uint16_t rx_buf_len;
@@ -165,6 +168,12 @@ struct hns3_cfg {
        uint16_t umv_space;
 };
 
+struct hns3_set_link_speed_cfg {
+       uint32_t speed;
+       uint8_t duplex  : 1;
+       uint8_t autoneg : 1;
+};
+
 /* mac media type */
 enum hns3_media_type {
        HNS3_MEDIA_TYPE_UNKNOWN,
@@ -174,19 +183,40 @@ enum hns3_media_type {
        HNS3_MEDIA_TYPE_NONE,
 };
 
+#define HNS3_DEFAULT_QUERY             0
+#define HNS3_ACTIVE_QUERY              1
+
 struct hns3_mac {
        uint8_t mac_addr[RTE_ETHER_ADDR_LEN];
-       bool default_addr_setted; /* whether default addr(mac_addr) is set */
        uint8_t media_type;
        uint8_t phy_addr;
-       uint8_t link_duplex  : 1; /* ETH_LINK_[HALF/FULL]_DUPLEX */
-       uint8_t link_autoneg : 1; /* ETH_LINK_[AUTONEG/FIXED] */
-       uint8_t link_status  : 1; /* ETH_LINK_[DOWN/UP] */
-       uint32_t link_speed;      /* ETH_SPEED_NUM_ */
-       uint32_t supported_capa;  /* supported capability for current media */
+       uint8_t link_duplex  : 1; /* RTE_ETH_LINK_[HALF/FULL]_DUPLEX */
+       uint8_t link_autoneg : 1; /* RTE_ETH_LINK_[AUTONEG/FIXED] */
+       uint8_t link_status  : 1; /* RTE_ETH_LINK_[DOWN/UP] */
+       uint32_t link_speed;      /* RTE_ETH_SPEED_NUM_ */
+       /*
+        * Some firmware versions support only the SFP speed query. In addition
+        * to the SFP speed query, some firmware supports the query of the speed
+        * capability, auto-negotiation capability, and FEC mode, which can be
+        * selected by the 'query_type' filed in the HNS3_OPC_GET_SFP_INFO CMD.
+        * This field is used to record the SFP information query mode.
+        * Value range:
+        *       HNS3_DEFAULT_QUERY/HNS3_ACTIVE_QUERY
+        *
+        * - HNS3_DEFAULT_QUERY
+        * Speed obtained is from SFP. When the queried speed changes, the MAC
+        * speed needs to be reconfigured.
+        *
+        * - HNS3_ACTIVE_QUERY
+        * Speed obtained is from MAC. At this time, it is unnecessary for
+        * driver to reconfigured the MAC speed. In addition, more information,
+        * such as, the speed capability, auto-negotiation capability and FEC
+        * mode, can be obtained by the HNS3_OPC_GET_SFP_INFO CMD.
+        */
+       uint8_t query_type;
+       uint32_t supported_speed;  /* supported speed for current media type */
        uint32_t advertising;     /* advertised capability in the local part */
-       /* advertised capability in the link partner */
-       uint32_t lp_advertising;
+       uint32_t lp_advertising; /* advertised capability in the link partner */
        uint8_t support_autoneg;
 };
 
@@ -278,8 +308,9 @@ enum hns3_reset_stage {
 };
 
 enum hns3_reset_level {
-       HNS3_NONE_RESET,
+       HNS3_FLR_RESET,     /* A VF perform FLR reset */
        HNS3_VF_FUNC_RESET, /* A VF function reset */
+
        /*
         * All VFs under a PF perform function reset.
         * Kernel PF driver use mailbox to inform DPDK VF to do reset, the value
@@ -287,6 +318,7 @@ enum hns3_reset_level {
         * same.
         */
        HNS3_VF_PF_FUNC_RESET = 2,
+
        /*
         * All VFs under a PF perform FLR reset.
         * Kernel PF driver use mailbox to inform DPDK VF to do reset, the value
@@ -300,14 +332,23 @@ enum hns3_reset_level {
         * In PF FLR, the register state of VF is not reliable, VF's driver
         * should not access the registers of the VF device.
         */
-       HNS3_VF_FULL_RESET = 3,
-       HNS3_FLR_RESET,     /* A VF perform FLR reset */
+       HNS3_VF_FULL_RESET,
+
        /* All VFs under the rootport perform a global or IMP reset */
        HNS3_VF_RESET,
-       HNS3_FUNC_RESET,    /* A PF function reset */
+
+       /*
+        * The enumeration value of HNS3_FUNC_RESET/HNS3_GLOBAL_RESET/
+        * HNS3_IMP_RESET/HNS3_NONE_RESET are also used by firmware, and
+        * can not be changed.
+        */
+
+       HNS3_FUNC_RESET = 5,    /* A PF function reset */
+
        /* All PFs under the rootport perform a global reset */
        HNS3_GLOBAL_RESET,
        HNS3_IMP_RESET,     /* All PFs under the rootport perform a IMP reset */
+       HNS3_NONE_RESET,
        HNS3_MAX_RESET
 };
 
@@ -438,8 +479,12 @@ struct hns3_hw {
        uint8_t revision;           /* PCI revision, low byte of class word */
        struct hns3_cmq cmq;
        struct hns3_mbx_resp_status mbx_resp; /* mailbox response */
-       struct hns3_mbx_arq_ring arq;         /* mailbox async rx queue */
        struct hns3_mac mac;
+       /*
+        * This flag indicates dev_set_link_down() API is called, and is cleared
+        * by dev_set_link_up() or dev_start().
+        */
+       bool set_link_down;
        unsigned int secondary_cnt; /* Number of secondary processes init'd. */
        struct hns3_tqp_stats tqp_stats;
        /* Include Mac stats | Rx stats | Tx stats */
@@ -447,6 +492,7 @@ struct hns3_hw {
        struct hns3_rx_missed_stats imissed_stats;
        uint64_t oerror_stats;
        uint32_t fw_version;
+       uint16_t pf_vf_if_version;  /* version of communication interface */
 
        uint16_t num_msi;
        uint16_t total_tqps_num;    /* total task queue pairs of this PF */
@@ -470,8 +516,7 @@ struct hns3_hw {
 
        uint8_t num_tc;             /* Total number of enabled TCs */
        uint8_t hw_tc_map;
-       enum hns3_fc_mode current_mode;
-       enum hns3_fc_mode requested_mode;
+       enum hns3_fc_mode requested_fc_mode; /* FC mode requested by user */
        struct hns3_dcb_info dcb_info;
        enum hns3_fc_status current_fc_status; /* current flow control status */
        struct hns3_tc_queue_info tc_queue[HNS3_MAX_TC_NUM];
@@ -577,7 +622,7 @@ struct hns3_hw {
         *  - HNS3_SPECIAL_PORT_SW_CKSUM_MODE
         *     In this mode, HW can not do checksum for special UDP port like
         *     4789, 4790, 6081 for non-tunnel UDP packets and UDP tunnel
-        *     packets without the PKT_TX_TUNEL_MASK in the mbuf. So, PMD need
+        *     packets without the RTE_MBUF_F_TX_TUNEL_MASK in the mbuf. So, PMD need
         *     do the checksum for these packets to avoid a checksum error.
         *
         *  - HNS3_SPECIAL_PORT_HW_CKSUM_MODE
@@ -587,6 +632,12 @@ struct hns3_hw {
        uint8_t udp_cksum_mode;
 
        struct hns3_port_base_vlan_config port_base_vlan_cfg;
+
+       pthread_mutex_t flows_lock; /* rte_flow ops lock */
+       struct hns3_fdir_rule_list flow_fdir_list; /* flow fdir rule list */
+       struct hns3_rss_filter_list flow_rss_list; /* flow RSS rule list */
+       struct hns3_flow_mem_list flow_list;
+
        /*
         * PMD setup and configuration is not thread safe. Since it is not
         * performance sensitive, it is better to guarantee thread-safety
@@ -653,6 +704,8 @@ struct hns3_vtag_cfg {
 enum hns3_mp_req_type {
        HNS3_MP_REQ_START_RXTX = 1,
        HNS3_MP_REQ_STOP_RXTX,
+       HNS3_MP_REQ_START_TX,
+       HNS3_MP_REQ_STOP_TX,
        HNS3_MP_REQ_MAX
 };
 
@@ -694,7 +747,7 @@ struct hns3_ptype_table {
         * descriptor, it functions only when firmware report the capability of
         * HNS3_CAPS_RXD_ADV_LAYOUT_B and driver enabled it.
         */
-       uint32_t ptype[HNS3_PTYPE_NUM] __rte_cache_min_aligned;
+       uint32_t ptype[HNS3_PTYPE_NUM] __rte_cache_aligned;
 };
 
 #define HNS3_FIXED_MAX_TQP_NUM_MODE            0
@@ -739,6 +792,7 @@ struct hns3_pf {
        uint8_t prio_tc[HNS3_MAX_USER_PRIO]; /* TC indexed by prio */
        uint16_t pause_time;
        bool support_fc_autoneg;       /* support FC autonegotiate */
+       bool support_multi_tc_pause;
 
        uint16_t wanted_umv_size;
        uint16_t max_umv_size;
@@ -796,7 +850,10 @@ struct hns3_adapter {
        uint32_t rx_func_hint;
        uint32_t tx_func_hint;
 
-       struct hns3_ptype_table ptype_tbl __rte_cache_min_aligned;
+       uint64_t dev_caps_mask;
+       uint16_t mbx_time_limit_ms; /* wait time for mbx message */
+
+       struct hns3_ptype_table ptype_tbl __rte_cache_aligned;
 };
 
 enum {
@@ -810,51 +867,27 @@ enum {
 #define HNS3_DEVARG_RX_FUNC_HINT       "rx_func_hint"
 #define HNS3_DEVARG_TX_FUNC_HINT       "tx_func_hint"
 
-#define HNS3_DEV_SUPPORT_DCB_B                 0x0
-#define HNS3_DEV_SUPPORT_COPPER_B              0x1
-#define HNS3_DEV_SUPPORT_UDP_GSO_B             0x2
-#define HNS3_DEV_SUPPORT_FD_QUEUE_REGION_B     0x3
-#define HNS3_DEV_SUPPORT_PTP_B                 0x4
-#define HNS3_DEV_SUPPORT_TX_PUSH_B             0x5
-#define HNS3_DEV_SUPPORT_INDEP_TXRX_B          0x6
-#define HNS3_DEV_SUPPORT_STASH_B               0x7
-#define HNS3_DEV_SUPPORT_RXD_ADV_LAYOUT_B      0x9
-#define HNS3_DEV_SUPPORT_OUTER_UDP_CKSUM_B     0xA
-
-#define hns3_dev_dcb_supported(hw) \
-       hns3_get_bit((hw)->capability, HNS3_DEV_SUPPORT_DCB_B)
-
-/* Support copper media type */
-#define hns3_dev_copper_supported(hw) \
-       hns3_get_bit((hw)->capability, HNS3_DEV_SUPPORT_COPPER_B)
-
-/* Support UDP GSO offload */
-#define hns3_dev_udp_gso_supported(hw) \
-       hns3_get_bit((hw)->capability, HNS3_DEV_SUPPORT_UDP_GSO_B)
-
-/* Support the queue region action rule of flow directory */
-#define hns3_dev_fd_queue_region_supported(hw) \
-       hns3_get_bit((hw)->capability, HNS3_DEV_SUPPORT_FD_QUEUE_REGION_B)
-
-/* Support PTP timestamp offload */
-#define hns3_dev_ptp_supported(hw) \
-       hns3_get_bit((hw)->capability, HNS3_DEV_SUPPORT_PTP_B)
+#define HNS3_DEVARG_DEV_CAPS_MASK      "dev_caps_mask"
 
-#define hns3_dev_tx_push_supported(hw) \
-       hns3_get_bit((hw)->capability, HNS3_DEV_SUPPORT_TX_PUSH_B)
+#define HNS3_DEVARG_MBX_TIME_LIMIT_MS  "mbx_time_limit_ms"
 
-/* Support to Independently enable/disable/reset Tx or Rx queues */
-#define hns3_dev_indep_txrx_supported(hw) \
-       hns3_get_bit((hw)->capability, HNS3_DEV_SUPPORT_INDEP_TXRX_B)
-
-#define hns3_dev_stash_supported(hw) \
-       hns3_get_bit((hw)->capability, HNS3_DEV_SUPPORT_STASH_B)
-
-#define hns3_dev_rxd_adv_layout_supported(hw) \
-       hns3_get_bit((hw)->capability, HNS3_DEV_SUPPORT_RXD_ADV_LAYOUT_B)
+enum {
+       HNS3_DEV_SUPPORT_DCB_B,
+       HNS3_DEV_SUPPORT_COPPER_B,
+       HNS3_DEV_SUPPORT_FD_QUEUE_REGION_B,
+       HNS3_DEV_SUPPORT_PTP_B,
+       HNS3_DEV_SUPPORT_TX_PUSH_B,
+       HNS3_DEV_SUPPORT_INDEP_TXRX_B,
+       HNS3_DEV_SUPPORT_STASH_B,
+       HNS3_DEV_SUPPORT_RXD_ADV_LAYOUT_B,
+       HNS3_DEV_SUPPORT_OUTER_UDP_CKSUM_B,
+       HNS3_DEV_SUPPORT_RAS_IMP_B,
+       HNS3_DEV_SUPPORT_TM_B,
+       HNS3_DEV_SUPPORT_VF_VLAN_FLT_MOD_B,
+};
 
-#define hns3_dev_outer_udp_cksum_supported(hw) \
-       hns3_get_bit((hw)->capability, HNS3_DEV_SUPPORT_OUTER_UDP_CKSUM_B)
+#define hns3_dev_get_support(hw, _name) \
+       hns3_get_bit((hw)->capability, HNS3_DEV_SUPPORT_##_name##_B)
 
 #define HNS3_DEV_PRIVATE_TO_HW(adapter) \
        (&((struct hns3_adapter *)adapter)->hw)
@@ -935,13 +968,13 @@ static inline void hns3_write_reg(void *base, uint32_t reg, uint32_t value)
 }
 
 /*
- * The optimized function for writing registers used in the '.rx_pkt_burst' and
- * '.tx_pkt_burst' ops implementation function.
+ * The optimized function for writing registers reduces one address addition
+ * calculation, it was used in the '.rx_pkt_burst' and '.tx_pkt_burst' ops
+ * implementation function.
  */
 static inline void hns3_write_reg_opt(volatile void *addr, uint32_t value)
 {
-       rte_io_wmb();
-       rte_write32_relaxed(rte_cpu_to_le_32(value), addr);
+       rte_write32(rte_cpu_to_le_32(value), addr);
 }
 
 static inline uint32_t hns3_read_reg(void *base, uint32_t reg)
@@ -956,8 +989,6 @@ static inline uint32_t hns3_read_reg(void *base, uint32_t reg)
 #define hns3_read_dev(a, reg) \
        hns3_read_reg((a)->io_base, (reg))
 
-#define ARRAY_SIZE(x) RTE_DIM(x)
-
 #define NEXT_ITEM_OF_ACTION(act, actions, index)                        \
        do {                                                            \
                act = (actions) + (index);                              \
@@ -970,15 +1001,9 @@ static inline uint32_t hns3_read_reg(void *base, uint32_t reg)
 #define MSEC_PER_SEC              1000L
 #define USEC_PER_MSEC             1000L
 
-static inline uint64_t
-get_timeofday_ms(void)
-{
-       struct timeval tv;
-
-       (void)gettimeofday(&tv, NULL);
-
-       return (uint64_t)tv.tv_sec * MSEC_PER_SEC + tv.tv_usec / USEC_PER_MSEC;
-}
+void hns3_clock_gettime(struct timeval *tv);
+uint64_t hns3_clock_calctime_ms(struct timeval *tv);
+uint64_t hns3_clock_gettime_ms(void);
 
 static inline uint64_t
 hns3_atomic_test_bit(unsigned int nr, volatile uint64_t *addr)
@@ -1054,9 +1079,9 @@ static inline uint64_t
 hns3_txvlan_cap_get(struct hns3_hw *hw)
 {
        if (hw->port_base_vlan_cfg.state)
-               return DEV_TX_OFFLOAD_VLAN_INSERT;
+               return RTE_ETH_TX_OFFLOAD_VLAN_INSERT;
        else
-               return DEV_TX_OFFLOAD_VLAN_INSERT | DEV_TX_OFFLOAD_QINQ_INSERT;
+               return RTE_ETH_TX_OFFLOAD_VLAN_INSERT | RTE_ETH_TX_OFFLOAD_QINQ_INSERT;
 }
 
 #endif /* _HNS3_ETHDEV_H_ */