net/qede/base: update HSI
[dpdk.git] / drivers / net / qede / base / ecore_init_ops.h
index 8a6fce4..21e4333 100644 (file)
@@ -1,9 +1,7 @@
-/*
- * Copyright (c) 2016 QLogic Corporation.
+/* SPDX-License-Identifier: BSD-3-Clause
+ * Copyright (c) 2016 - 2018 Cavium Inc.
  * All rights reserved.
- * www.qlogic.com
- *
- * See LICENSE.qede_pmd for copyright and licensing details.
+ * www.cavium.com
  */
 
 #ifndef __ECORE_INIT_OPS__
@@ -32,7 +30,9 @@ void ecore_init_iro_array(struct ecore_dev *p_dev);
  */
 enum _ecore_status_t ecore_init_run(struct ecore_hwfn *p_hwfn,
                                    struct ecore_ptt *p_ptt,
-                                   int phase, int phase_id, int modes);
+                                   int               phase,
+                                   int               phase_id,
+                                   int               modes);
 
 /**
  * @brief ecore_init_hwfn_allocate - Allocate RT array, Store 'values' ptrs.
@@ -52,6 +52,7 @@ enum _ecore_status_t ecore_init_alloc(struct ecore_hwfn *p_hwfn);
  */
 void ecore_init_free(struct ecore_hwfn *p_hwfn);
 
+
 /**
  * @brief ecore_init_clear_rt_data - Clears the runtime init array.
  *
@@ -68,7 +69,9 @@ void ecore_init_clear_rt_data(struct ecore_hwfn *p_hwfn);
  * @param rt_offset
  * @param val
  */
-void ecore_init_store_rt_reg(struct ecore_hwfn *p_hwfn, u32 rt_offset, u32 val);
+void ecore_init_store_rt_reg(struct ecore_hwfn *p_hwfn,
+                            u32               rt_offset,
+                            u32               val);
 
 #define STORE_RT_REG(hwfn, offset, val)                                \
        ecore_init_store_rt_reg(hwfn, offset, val)
@@ -87,17 +90,11 @@ void ecore_init_store_rt_reg(struct ecore_hwfn *p_hwfn, u32 rt_offset, u32 val);
 */
 
 void ecore_init_store_rt_agg(struct ecore_hwfn *p_hwfn,
-                            u32 rt_offset, u32 *val, osal_size_t size);
+                            u32               rt_offset,
+                            u32               *val,
+                            osal_size_t       size);
 
 #define STORE_RT_REG_AGG(hwfn, offset, val)                    \
        ecore_init_store_rt_agg(hwfn, offset, (u32 *)&val, sizeof(val))
 
-/**
- * @brief
- *      Initialize GTT global windows and set admin window
- *      related params of GTT/PTT to default values.
- *
- * @param p_hwfn
- */
-void ecore_gtt_init(struct ecore_hwfn *p_hwfn);
 #endif /* __ECORE_INIT_OPS__ */