common/cnxk: support NIX debug dump
authorJerin Jacob <jerinj@marvell.com>
Tue, 6 Apr 2021 14:41:20 +0000 (20:11 +0530)
committerJerin Jacob <jerinj@marvell.com>
Fri, 9 Apr 2021 06:32:24 +0000 (08:32 +0200)
Add support to dump NIX RQ, SQ and CQ contexts apart
from NIX LF registers.

Signed-off-by: Jerin Jacob <jerinj@marvell.com>
Signed-off-by: Sunil Kumar Kori <skori@marvell.com>
Acked-by: Nithin Dabilpuram <ndabilpuram@marvell.com>
drivers/common/cnxk/meson.build
drivers/common/cnxk/roc_nix.h
drivers/common/cnxk/roc_nix_debug.c [new file with mode: 0644]
drivers/common/cnxk/roc_nix_irq.c
drivers/common/cnxk/version.map

index 4c48f55..57253e4 100644 (file)
@@ -16,6 +16,7 @@ sources = files('roc_dev.c',
                'roc_mbox.c',
                'roc_model.c',
                'roc_nix.c',
+               'roc_nix_debug.c',
                'roc_nix_irq.c',
                'roc_nix_mac.c',
                'roc_nix_mcast.c',
index 137889a..048a536 100644 (file)
@@ -227,6 +227,16 @@ int __roc_api roc_nix_lf_free(struct roc_nix *roc_nix);
 int __roc_api roc_nix_lf_inl_ipsec_cfg(struct roc_nix *roc_nix,
                                       struct roc_nix_ipsec_cfg *cfg, bool enb);
 
+/* Debug */
+int __roc_api roc_nix_lf_get_reg_count(struct roc_nix *roc_nix);
+int __roc_api roc_nix_lf_reg_dump(struct roc_nix *roc_nix, uint64_t *data);
+int __roc_api roc_nix_queues_ctx_dump(struct roc_nix *roc_nix);
+void __roc_api roc_nix_cqe_dump(const struct nix_cqe_hdr_s *cq);
+void __roc_api roc_nix_rq_dump(struct roc_nix_rq *rq);
+void __roc_api roc_nix_cq_dump(struct roc_nix_cq *cq);
+void __roc_api roc_nix_sq_dump(struct roc_nix_sq *sq);
+void __roc_api roc_nix_dump(struct roc_nix *roc_nix);
+
 /* IRQ */
 void __roc_api roc_nix_rx_queue_intr_enable(struct roc_nix *roc_nix,
                                            uint16_t rxq_id);
diff --git a/drivers/common/cnxk/roc_nix_debug.c b/drivers/common/cnxk/roc_nix_debug.c
new file mode 100644 (file)
index 0000000..00712d5
--- /dev/null
@@ -0,0 +1,805 @@
+/* SPDX-License-Identifier: BSD-3-Clause
+ * Copyright(C) 2021 Marvell.
+ */
+
+#include "roc_api.h"
+#include "roc_priv.h"
+
+#define nix_dump(fmt, ...) fprintf(stderr, fmt "\n", ##__VA_ARGS__)
+#define NIX_REG_INFO(reg)                                                      \
+       {                                                                      \
+               reg, #reg                                                      \
+       }
+#define NIX_REG_NAME_SZ 48
+
+#define nix_dump_no_nl(fmt, ...) fprintf(stderr, fmt, ##__VA_ARGS__)
+
+struct nix_lf_reg_info {
+       uint32_t offset;
+       const char *name;
+};
+
+static const struct nix_lf_reg_info nix_lf_reg[] = {
+       NIX_REG_INFO(NIX_LF_RX_SECRETX(0)),
+       NIX_REG_INFO(NIX_LF_RX_SECRETX(1)),
+       NIX_REG_INFO(NIX_LF_RX_SECRETX(2)),
+       NIX_REG_INFO(NIX_LF_RX_SECRETX(3)),
+       NIX_REG_INFO(NIX_LF_RX_SECRETX(4)),
+       NIX_REG_INFO(NIX_LF_RX_SECRETX(5)),
+       NIX_REG_INFO(NIX_LF_CFG),
+       NIX_REG_INFO(NIX_LF_GINT),
+       NIX_REG_INFO(NIX_LF_GINT_W1S),
+       NIX_REG_INFO(NIX_LF_GINT_ENA_W1C),
+       NIX_REG_INFO(NIX_LF_GINT_ENA_W1S),
+       NIX_REG_INFO(NIX_LF_ERR_INT),
+       NIX_REG_INFO(NIX_LF_ERR_INT_W1S),
+       NIX_REG_INFO(NIX_LF_ERR_INT_ENA_W1C),
+       NIX_REG_INFO(NIX_LF_ERR_INT_ENA_W1S),
+       NIX_REG_INFO(NIX_LF_RAS),
+       NIX_REG_INFO(NIX_LF_RAS_W1S),
+       NIX_REG_INFO(NIX_LF_RAS_ENA_W1C),
+       NIX_REG_INFO(NIX_LF_RAS_ENA_W1S),
+       NIX_REG_INFO(NIX_LF_SQ_OP_ERR_DBG),
+       NIX_REG_INFO(NIX_LF_MNQ_ERR_DBG),
+       NIX_REG_INFO(NIX_LF_SEND_ERR_DBG),
+};
+
+int
+roc_nix_lf_get_reg_count(struct roc_nix *roc_nix)
+{
+       struct nix *nix = roc_nix_to_nix_priv(roc_nix);
+       int reg_count;
+
+       if (roc_nix == NULL)
+               return NIX_ERR_PARAM;
+
+       reg_count = PLT_DIM(nix_lf_reg);
+       /* NIX_LF_TX_STATX */
+       reg_count += nix->lf_tx_stats;
+       /* NIX_LF_RX_STATX */
+       reg_count += nix->lf_rx_stats;
+       /* NIX_LF_QINTX_CNT*/
+       reg_count += nix->qints;
+       /* NIX_LF_QINTX_INT */
+       reg_count += nix->qints;
+       /* NIX_LF_QINTX_ENA_W1S */
+       reg_count += nix->qints;
+       /* NIX_LF_QINTX_ENA_W1C */
+       reg_count += nix->qints;
+       /* NIX_LF_CINTX_CNT */
+       reg_count += nix->cints;
+       /* NIX_LF_CINTX_WAIT */
+       reg_count += nix->cints;
+       /* NIX_LF_CINTX_INT */
+       reg_count += nix->cints;
+       /* NIX_LF_CINTX_INT_W1S */
+       reg_count += nix->cints;
+       /* NIX_LF_CINTX_ENA_W1S */
+       reg_count += nix->cints;
+       /* NIX_LF_CINTX_ENA_W1C */
+       reg_count += nix->cints;
+
+       return reg_count;
+}
+
+int
+roc_nix_lf_reg_dump(struct roc_nix *roc_nix, uint64_t *data)
+{
+       struct nix *nix = roc_nix_to_nix_priv(roc_nix);
+       uintptr_t nix_lf_base = nix->base;
+       bool dump_stdout;
+       uint64_t reg;
+       uint32_t i;
+
+       if (roc_nix == NULL)
+               return NIX_ERR_PARAM;
+
+       dump_stdout = data ? 0 : 1;
+
+       for (i = 0; i < PLT_DIM(nix_lf_reg); i++) {
+               reg = plt_read64(nix_lf_base + nix_lf_reg[i].offset);
+               if (dump_stdout && reg)
+                       nix_dump("%32s = 0x%" PRIx64, nix_lf_reg[i].name, reg);
+               if (data)
+                       *data++ = reg;
+       }
+
+       /* NIX_LF_TX_STATX */
+       for (i = 0; i < nix->lf_tx_stats; i++) {
+               reg = plt_read64(nix_lf_base + NIX_LF_TX_STATX(i));
+               if (dump_stdout && reg)
+                       nix_dump("%32s_%d = 0x%" PRIx64, "NIX_LF_TX_STATX", i,
+                                reg);
+               if (data)
+                       *data++ = reg;
+       }
+
+       /* NIX_LF_RX_STATX */
+       for (i = 0; i < nix->lf_rx_stats; i++) {
+               reg = plt_read64(nix_lf_base + NIX_LF_RX_STATX(i));
+               if (dump_stdout && reg)
+                       nix_dump("%32s_%d = 0x%" PRIx64, "NIX_LF_RX_STATX", i,
+                                reg);
+               if (data)
+                       *data++ = reg;
+       }
+
+       /* NIX_LF_QINTX_CNT*/
+       for (i = 0; i < nix->qints; i++) {
+               reg = plt_read64(nix_lf_base + NIX_LF_QINTX_CNT(i));
+               if (dump_stdout && reg)
+                       nix_dump("%32s_%d = 0x%" PRIx64, "NIX_LF_QINTX_CNT", i,
+                                reg);
+               if (data)
+                       *data++ = reg;
+       }
+
+       /* NIX_LF_QINTX_INT */
+       for (i = 0; i < nix->qints; i++) {
+               reg = plt_read64(nix_lf_base + NIX_LF_QINTX_INT(i));
+               if (dump_stdout && reg)
+                       nix_dump("%32s_%d = 0x%" PRIx64, "NIX_LF_QINTX_INT", i,
+                                reg);
+               if (data)
+                       *data++ = reg;
+       }
+
+       /* NIX_LF_QINTX_ENA_W1S */
+       for (i = 0; i < nix->qints; i++) {
+               reg = plt_read64(nix_lf_base + NIX_LF_QINTX_ENA_W1S(i));
+               if (dump_stdout && reg)
+                       nix_dump("%32s_%d = 0x%" PRIx64, "NIX_LF_QINTX_ENA_W1S",
+                                i, reg);
+               if (data)
+                       *data++ = reg;
+       }
+
+       /* NIX_LF_QINTX_ENA_W1C */
+       for (i = 0; i < nix->qints; i++) {
+               reg = plt_read64(nix_lf_base + NIX_LF_QINTX_ENA_W1C(i));
+               if (dump_stdout && reg)
+                       nix_dump("%32s_%d = 0x%" PRIx64, "NIX_LF_QINTX_ENA_W1C",
+                                i, reg);
+               if (data)
+                       *data++ = reg;
+       }
+
+       /* NIX_LF_CINTX_CNT */
+       for (i = 0; i < nix->cints; i++) {
+               reg = plt_read64(nix_lf_base + NIX_LF_CINTX_CNT(i));
+               if (dump_stdout && reg)
+                       nix_dump("%32s_%d = 0x%" PRIx64, "NIX_LF_CINTX_CNT", i,
+                                reg);
+               if (data)
+                       *data++ = reg;
+       }
+
+       /* NIX_LF_CINTX_WAIT */
+       for (i = 0; i < nix->cints; i++) {
+               reg = plt_read64(nix_lf_base + NIX_LF_CINTX_WAIT(i));
+               if (dump_stdout && reg)
+                       nix_dump("%32s_%d = 0x%" PRIx64, "NIX_LF_CINTX_WAIT", i,
+                                reg);
+               if (data)
+                       *data++ = reg;
+       }
+
+       /* NIX_LF_CINTX_INT */
+       for (i = 0; i < nix->cints; i++) {
+               reg = plt_read64(nix_lf_base + NIX_LF_CINTX_INT(i));
+               if (dump_stdout && reg)
+                       nix_dump("%32s_%d = 0x%" PRIx64, "NIX_LF_CINTX_INT", i,
+                                reg);
+               if (data)
+                       *data++ = reg;
+       }
+
+       /* NIX_LF_CINTX_INT_W1S */
+       for (i = 0; i < nix->cints; i++) {
+               reg = plt_read64(nix_lf_base + NIX_LF_CINTX_INT_W1S(i));
+               if (dump_stdout && reg)
+                       nix_dump("%32s_%d = 0x%" PRIx64, "NIX_LF_CINTX_INT_W1S",
+                                i, reg);
+               if (data)
+                       *data++ = reg;
+       }
+
+       /* NIX_LF_CINTX_ENA_W1S */
+       for (i = 0; i < nix->cints; i++) {
+               reg = plt_read64(nix_lf_base + NIX_LF_CINTX_ENA_W1S(i));
+               if (dump_stdout && reg)
+                       nix_dump("%32s_%d = 0x%" PRIx64, "NIX_LF_CINTX_ENA_W1S",
+                                i, reg);
+               if (data)
+                       *data++ = reg;
+       }
+
+       /* NIX_LF_CINTX_ENA_W1C */
+       for (i = 0; i < nix->cints; i++) {
+               reg = plt_read64(nix_lf_base + NIX_LF_CINTX_ENA_W1C(i));
+               if (dump_stdout && reg)
+                       nix_dump("%32s_%d = 0x%" PRIx64, "NIX_LF_CINTX_ENA_W1C",
+                                i, reg);
+               if (data)
+                       *data++ = reg;
+       }
+       return 0;
+}
+
+static int
+nix_q_ctx_get(struct mbox *mbox, uint8_t ctype, uint16_t qid, __io void **ctx_p)
+{
+       int rc;
+
+       if (roc_model_is_cn9k()) {
+               struct nix_aq_enq_rsp *rsp;
+               struct nix_aq_enq_req *aq;
+               int rc;
+
+               aq = mbox_alloc_msg_nix_aq_enq(mbox);
+               aq->qidx = qid;
+               aq->ctype = ctype;
+               aq->op = NIX_AQ_INSTOP_READ;
+
+               rc = mbox_process_msg(mbox, (void *)&rsp);
+               if (rc)
+                       return rc;
+               if (ctype == NIX_AQ_CTYPE_RQ)
+                       *ctx_p = &rsp->rq;
+               else if (ctype == NIX_AQ_CTYPE_SQ)
+                       *ctx_p = &rsp->sq;
+               else
+                       *ctx_p = &rsp->cq;
+       } else {
+               struct nix_cn10k_aq_enq_rsp *rsp;
+               struct nix_cn10k_aq_enq_req *aq;
+
+               aq = mbox_alloc_msg_nix_cn10k_aq_enq(mbox);
+               aq->qidx = qid;
+               aq->ctype = ctype;
+               aq->op = NIX_AQ_INSTOP_READ;
+
+               rc = mbox_process_msg(mbox, (void *)&rsp);
+               if (rc)
+                       return rc;
+
+               if (ctype == NIX_AQ_CTYPE_RQ)
+                       *ctx_p = &rsp->rq;
+               else if (ctype == NIX_AQ_CTYPE_SQ)
+                       *ctx_p = &rsp->sq;
+               else
+                       *ctx_p = &rsp->cq;
+       }
+       return 0;
+}
+
+static inline void
+nix_cn9k_lf_sq_dump(__io struct nix_sq_ctx_s *ctx, uint32_t *sqb_aura_p)
+{
+       nix_dump("W0: sqe_way_mask \t\t%d\nW0: cq \t\t\t\t%d",
+                ctx->sqe_way_mask, ctx->cq);
+       nix_dump("W0: sdp_mcast \t\t\t%d\nW0: substream \t\t\t0x%03x",
+                ctx->sdp_mcast, ctx->substream);
+       nix_dump("W0: qint_idx \t\t\t%d\nW0: ena \t\t\t%d\n", ctx->qint_idx,
+                ctx->ena);
+
+       nix_dump("W1: sqb_count \t\t\t%d\nW1: default_chan \t\t%d",
+                ctx->sqb_count, ctx->default_chan);
+       nix_dump("W1: smq_rr_quantum \t\t%d\nW1: sso_ena \t\t\t%d",
+                ctx->smq_rr_quantum, ctx->sso_ena);
+       nix_dump("W1: xoff \t\t\t%d\nW1: cq_ena \t\t\t%d\nW1: smq\t\t\t\t%d\n",
+                ctx->xoff, ctx->cq_ena, ctx->smq);
+
+       nix_dump("W2: sqe_stype \t\t\t%d\nW2: sq_int_ena \t\t\t%d",
+                ctx->sqe_stype, ctx->sq_int_ena);
+       nix_dump("W2: sq_int  \t\t\t%d\nW2: sqb_aura \t\t\t%d", ctx->sq_int,
+                ctx->sqb_aura);
+       nix_dump("W2: smq_rr_count \t\t%d\n", ctx->smq_rr_count);
+
+       nix_dump("W3: smq_next_sq_vld\t\t%d\nW3: smq_pend\t\t\t%d",
+                ctx->smq_next_sq_vld, ctx->smq_pend);
+       nix_dump("W3: smenq_next_sqb_vld  \t%d\nW3: head_offset\t\t\t%d",
+                ctx->smenq_next_sqb_vld, ctx->head_offset);
+       nix_dump("W3: smenq_offset\t\t%d\nW3: tail_offset \t\t%d",
+                ctx->smenq_offset, ctx->tail_offset);
+       nix_dump("W3: smq_lso_segnum \t\t%d\nW3: smq_next_sq \t\t%d",
+                ctx->smq_lso_segnum, ctx->smq_next_sq);
+       nix_dump("W3: mnq_dis \t\t\t%d\nW3: lmt_dis \t\t\t%d", ctx->mnq_dis,
+                ctx->lmt_dis);
+       nix_dump("W3: cq_limit\t\t\t%d\nW3: max_sqe_size\t\t%d\n",
+                ctx->cq_limit, ctx->max_sqe_size);
+
+       nix_dump("W4: next_sqb \t\t\t0x%" PRIx64 "", ctx->next_sqb);
+       nix_dump("W5: tail_sqb \t\t\t0x%" PRIx64 "", ctx->tail_sqb);
+       nix_dump("W6: smenq_sqb \t\t\t0x%" PRIx64 "", ctx->smenq_sqb);
+       nix_dump("W7: smenq_next_sqb \t\t0x%" PRIx64 "", ctx->smenq_next_sqb);
+       nix_dump("W8: head_sqb \t\t\t0x%" PRIx64 "", ctx->head_sqb);
+
+       nix_dump("W9: vfi_lso_vld \t\t%d\nW9: vfi_lso_vlan1_ins_ena\t%d",
+                ctx->vfi_lso_vld, ctx->vfi_lso_vlan1_ins_ena);
+       nix_dump("W9: vfi_lso_vlan0_ins_ena\t%d\nW9: vfi_lso_mps\t\t\t%d",
+                ctx->vfi_lso_vlan0_ins_ena, ctx->vfi_lso_mps);
+       nix_dump("W9: vfi_lso_sb \t\t\t%d\nW9: vfi_lso_sizem1\t\t%d",
+                ctx->vfi_lso_sb, ctx->vfi_lso_sizem1);
+       nix_dump("W9: vfi_lso_total\t\t%d", ctx->vfi_lso_total);
+
+       nix_dump("W10: scm_lso_rem \t\t0x%" PRIx64 "",
+                (uint64_t)ctx->scm_lso_rem);
+       nix_dump("W11: octs \t\t\t0x%" PRIx64 "", (uint64_t)ctx->octs);
+       nix_dump("W12: pkts \t\t\t0x%" PRIx64 "", (uint64_t)ctx->pkts);
+       nix_dump("W14: dropped_octs \t\t0x%" PRIx64 "",
+                (uint64_t)ctx->drop_octs);
+       nix_dump("W15: dropped_pkts \t\t0x%" PRIx64 "",
+                (uint64_t)ctx->drop_pkts);
+
+       *sqb_aura_p = ctx->sqb_aura;
+}
+
+static inline void
+nix_lf_sq_dump(__io struct nix_cn10k_sq_ctx_s *ctx, uint32_t *sqb_aura_p)
+{
+       nix_dump("W0: sqe_way_mask \t\t%d\nW0: cq \t\t\t\t%d",
+                ctx->sqe_way_mask, ctx->cq);
+       nix_dump("W0: sdp_mcast \t\t\t%d\nW0: substream \t\t\t0x%03x",
+                ctx->sdp_mcast, ctx->substream);
+       nix_dump("W0: qint_idx \t\t\t%d\nW0: ena \t\t\t%d\n", ctx->qint_idx,
+                ctx->ena);
+
+       nix_dump("W1: sqb_count \t\t\t%d\nW1: default_chan \t\t%d",
+                ctx->sqb_count, ctx->default_chan);
+       nix_dump("W1: smq_rr_weight \t\t%d\nW1: sso_ena \t\t\t%d",
+                ctx->smq_rr_weight, ctx->sso_ena);
+       nix_dump("W1: xoff \t\t\t%d\nW1: cq_ena \t\t\t%d\nW1: smq\t\t\t\t%d\n",
+                ctx->xoff, ctx->cq_ena, ctx->smq);
+
+       nix_dump("W2: sqe_stype \t\t\t%d\nW2: sq_int_ena \t\t\t%d",
+                ctx->sqe_stype, ctx->sq_int_ena);
+       nix_dump("W2: sq_int  \t\t\t%d\nW2: sqb_aura \t\t\t%d", ctx->sq_int,
+                ctx->sqb_aura);
+       nix_dump("W2: smq_rr_count[ub:lb] \t\t%x:%x\n", ctx->smq_rr_count_ub,
+                ctx->smq_rr_count_lb);
+
+       nix_dump("W3: smq_next_sq_vld\t\t%d\nW3: smq_pend\t\t\t%d",
+                ctx->smq_next_sq_vld, ctx->smq_pend);
+       nix_dump("W3: smenq_next_sqb_vld  \t%d\nW3: head_offset\t\t\t%d",
+                ctx->smenq_next_sqb_vld, ctx->head_offset);
+       nix_dump("W3: smenq_offset\t\t%d\nW3: tail_offset \t\t%d",
+                ctx->smenq_offset, ctx->tail_offset);
+       nix_dump("W3: smq_lso_segnum \t\t%d\nW3: smq_next_sq \t\t%d",
+                ctx->smq_lso_segnum, ctx->smq_next_sq);
+       nix_dump("W3: mnq_dis \t\t\t%d\nW3: lmt_dis \t\t\t%d", ctx->mnq_dis,
+                ctx->lmt_dis);
+       nix_dump("W3: cq_limit\t\t\t%d\nW3: max_sqe_size\t\t%d\n",
+                ctx->cq_limit, ctx->max_sqe_size);
+
+       nix_dump("W4: next_sqb \t\t\t0x%" PRIx64 "", ctx->next_sqb);
+       nix_dump("W5: tail_sqb \t\t\t0x%" PRIx64 "", ctx->tail_sqb);
+       nix_dump("W6: smenq_sqb \t\t\t0x%" PRIx64 "", ctx->smenq_sqb);
+       nix_dump("W7: smenq_next_sqb \t\t0x%" PRIx64 "", ctx->smenq_next_sqb);
+       nix_dump("W8: head_sqb \t\t\t0x%" PRIx64 "", ctx->head_sqb);
+
+       nix_dump("W9: vfi_lso_vld \t\t%d\nW9: vfi_lso_vlan1_ins_ena\t%d",
+                ctx->vfi_lso_vld, ctx->vfi_lso_vlan1_ins_ena);
+       nix_dump("W9: vfi_lso_vlan0_ins_ena\t%d\nW9: vfi_lso_mps\t\t\t%d",
+                ctx->vfi_lso_vlan0_ins_ena, ctx->vfi_lso_mps);
+       nix_dump("W9: vfi_lso_sb \t\t\t%d\nW9: vfi_lso_sizem1\t\t%d",
+                ctx->vfi_lso_sb, ctx->vfi_lso_sizem1);
+       nix_dump("W9: vfi_lso_total\t\t%d", ctx->vfi_lso_total);
+
+       nix_dump("W10: scm_lso_rem \t\t0x%" PRIx64 "",
+                (uint64_t)ctx->scm_lso_rem);
+       nix_dump("W11: octs \t\t\t0x%" PRIx64 "", (uint64_t)ctx->octs);
+       nix_dump("W12: pkts \t\t\t0x%" PRIx64 "", (uint64_t)ctx->pkts);
+       nix_dump("W14: dropped_octs \t\t0x%" PRIx64 "",
+                (uint64_t)ctx->drop_octs);
+       nix_dump("W15: dropped_pkts \t\t0x%" PRIx64 "",
+                (uint64_t)ctx->drop_pkts);
+
+       *sqb_aura_p = ctx->sqb_aura;
+}
+
+static inline void
+nix_cn9k_lf_rq_dump(__io struct nix_rq_ctx_s *ctx)
+{
+       nix_dump("W0: wqe_aura \t\t\t%d\nW0: substream \t\t\t0x%03x",
+                ctx->wqe_aura, ctx->substream);
+       nix_dump("W0: cq \t\t\t\t%d\nW0: ena_wqwd \t\t\t%d", ctx->cq,
+                ctx->ena_wqwd);
+       nix_dump("W0: ipsech_ena \t\t\t%d\nW0: sso_ena \t\t\t%d",
+                ctx->ipsech_ena, ctx->sso_ena);
+       nix_dump("W0: ena \t\t\t%d\n", ctx->ena);
+
+       nix_dump("W1: lpb_drop_ena \t\t%d\nW1: spb_drop_ena \t\t%d",
+                ctx->lpb_drop_ena, ctx->spb_drop_ena);
+       nix_dump("W1: xqe_drop_ena \t\t%d\nW1: wqe_caching \t\t%d",
+                ctx->xqe_drop_ena, ctx->wqe_caching);
+       nix_dump("W1: pb_caching \t\t\t%d\nW1: sso_tt \t\t\t%d",
+                ctx->pb_caching, ctx->sso_tt);
+       nix_dump("W1: sso_grp \t\t\t%d\nW1: lpb_aura \t\t\t%d", ctx->sso_grp,
+                ctx->lpb_aura);
+       nix_dump("W1: spb_aura \t\t\t%d\n", ctx->spb_aura);
+
+       nix_dump("W2: xqe_hdr_split \t\t%d\nW2: xqe_imm_copy \t\t%d",
+                ctx->xqe_hdr_split, ctx->xqe_imm_copy);
+       nix_dump("W2: xqe_imm_size \t\t%d\nW2: later_skip \t\t\t%d",
+                ctx->xqe_imm_size, ctx->later_skip);
+       nix_dump("W2: first_skip \t\t\t%d\nW2: lpb_sizem1 \t\t\t%d",
+                ctx->first_skip, ctx->lpb_sizem1);
+       nix_dump("W2: spb_ena \t\t\t%d\nW2: wqe_skip \t\t\t%d", ctx->spb_ena,
+                ctx->wqe_skip);
+       nix_dump("W2: spb_sizem1 \t\t\t%d\n", ctx->spb_sizem1);
+
+       nix_dump("W3: spb_pool_pass \t\t%d\nW3: spb_pool_drop \t\t%d",
+                ctx->spb_pool_pass, ctx->spb_pool_drop);
+       nix_dump("W3: spb_aura_pass \t\t%d\nW3: spb_aura_drop \t\t%d",
+                ctx->spb_aura_pass, ctx->spb_aura_drop);
+       nix_dump("W3: wqe_pool_pass \t\t%d\nW3: wqe_pool_drop \t\t%d",
+                ctx->wqe_pool_pass, ctx->wqe_pool_drop);
+       nix_dump("W3: xqe_pass \t\t\t%d\nW3: xqe_drop \t\t\t%d\n",
+                ctx->xqe_pass, ctx->xqe_drop);
+
+       nix_dump("W4: qint_idx \t\t\t%d\nW4: rq_int_ena \t\t\t%d",
+                ctx->qint_idx, ctx->rq_int_ena);
+       nix_dump("W4: rq_int \t\t\t%d\nW4: lpb_pool_pass \t\t%d", ctx->rq_int,
+                ctx->lpb_pool_pass);
+       nix_dump("W4: lpb_pool_drop \t\t%d\nW4: lpb_aura_pass \t\t%d",
+                ctx->lpb_pool_drop, ctx->lpb_aura_pass);
+       nix_dump("W4: lpb_aura_drop \t\t%d\n", ctx->lpb_aura_drop);
+
+       nix_dump("W5: flow_tagw \t\t\t%d\nW5: bad_utag \t\t\t%d",
+                ctx->flow_tagw, ctx->bad_utag);
+       nix_dump("W5: good_utag \t\t\t%d\nW5: ltag \t\t\t%d\n", ctx->good_utag,
+                ctx->ltag);
+
+       nix_dump("W6: octs \t\t\t0x%" PRIx64 "", (uint64_t)ctx->octs);
+       nix_dump("W7: pkts \t\t\t0x%" PRIx64 "", (uint64_t)ctx->pkts);
+       nix_dump("W8: drop_octs \t\t\t0x%" PRIx64 "", (uint64_t)ctx->drop_octs);
+       nix_dump("W9: drop_pkts \t\t\t0x%" PRIx64 "", (uint64_t)ctx->drop_pkts);
+       nix_dump("W10: re_pkts \t\t\t0x%" PRIx64 "\n", (uint64_t)ctx->re_pkts);
+}
+
+static inline void
+nix_lf_rq_dump(__io struct nix_cn10k_rq_ctx_s *ctx)
+{
+       nix_dump("W0: wqe_aura \t\t\t%d\nW0: len_ol3_dis \t\t\t%d",
+                ctx->wqe_aura, ctx->len_ol3_dis);
+       nix_dump("W0: len_ol4_dis \t\t\t%d\nW0: len_il3_dis \t\t\t%d",
+                ctx->len_ol4_dis, ctx->len_il3_dis);
+       nix_dump("W0: len_il4_dis \t\t\t%d\nW0: csum_ol4_dis \t\t\t%d",
+                ctx->len_il4_dis, ctx->csum_ol4_dis);
+       nix_dump("W0: csum_ol3_dis \t\t\t%d\nW0: lenerr_dis \t\t\t%d",
+                ctx->csum_ol4_dis, ctx->lenerr_dis);
+       nix_dump("W0: cq \t\t\t\t%d\nW0: ena_wqwd \t\t\t%d", ctx->cq,
+                ctx->ena_wqwd);
+       nix_dump("W0: ipsech_ena \t\t\t%d\nW0: sso_ena \t\t\t%d",
+                ctx->ipsech_ena, ctx->sso_ena);
+       nix_dump("W0: ena \t\t\t%d\n", ctx->ena);
+
+       nix_dump("W1: chi_ena \t\t%d\nW1: ipsecd_drop_en \t\t%d", ctx->chi_ena,
+                ctx->ipsecd_drop_en);
+       nix_dump("W1: pb_stashing \t\t\t%d", ctx->pb_stashing);
+       nix_dump("W1: lpb_drop_ena \t\t%d\nW1: spb_drop_ena \t\t%d",
+                ctx->lpb_drop_ena, ctx->spb_drop_ena);
+       nix_dump("W1: xqe_drop_ena \t\t%d\nW1: wqe_caching \t\t%d",
+                ctx->xqe_drop_ena, ctx->wqe_caching);
+       nix_dump("W1: pb_caching \t\t\t%d\nW1: sso_tt \t\t\t%d",
+                ctx->pb_caching, ctx->sso_tt);
+       nix_dump("W1: sso_grp \t\t\t%d\nW1: lpb_aura \t\t\t%d", ctx->sso_grp,
+                ctx->lpb_aura);
+       nix_dump("W1: spb_aura \t\t\t%d\n", ctx->spb_aura);
+
+       nix_dump("W2: xqe_hdr_split \t\t%d\nW2: xqe_imm_copy \t\t%d",
+                ctx->xqe_hdr_split, ctx->xqe_imm_copy);
+       nix_dump("W2: xqe_imm_size \t\t%d\nW2: later_skip \t\t\t%d",
+                ctx->xqe_imm_size, ctx->later_skip);
+       nix_dump("W2: first_skip \t\t\t%d\nW2: lpb_sizem1 \t\t\t%d",
+                ctx->first_skip, ctx->lpb_sizem1);
+       nix_dump("W2: spb_ena \t\t\t%d\nW2: wqe_skip \t\t\t%d", ctx->spb_ena,
+                ctx->wqe_skip);
+       nix_dump("W2: spb_sizem1 \t\t\t%d\nW2: policer_ena \t\t\t%d",
+                ctx->spb_sizem1, ctx->policer_ena);
+       nix_dump("W2: band_prof_id \t\t\t%d", ctx->band_prof_id);
+
+       nix_dump("W3: spb_pool_pass \t\t%d\nW3: spb_pool_drop \t\t%d",
+                ctx->spb_pool_pass, ctx->spb_pool_drop);
+       nix_dump("W3: spb_aura_pass \t\t%d\nW3: spb_aura_drop \t\t%d",
+                ctx->spb_aura_pass, ctx->spb_aura_drop);
+       nix_dump("W3: wqe_pool_pass \t\t%d\nW3: wqe_pool_drop \t\t%d",
+                ctx->wqe_pool_pass, ctx->wqe_pool_drop);
+       nix_dump("W3: xqe_pass \t\t\t%d\nW3: xqe_drop \t\t\t%d\n",
+                ctx->xqe_pass, ctx->xqe_drop);
+
+       nix_dump("W4: qint_idx \t\t\t%d\nW4: rq_int_ena \t\t\t%d",
+                ctx->qint_idx, ctx->rq_int_ena);
+       nix_dump("W4: rq_int \t\t\t%d\nW4: lpb_pool_pass \t\t%d", ctx->rq_int,
+                ctx->lpb_pool_pass);
+       nix_dump("W4: lpb_pool_drop \t\t%d\nW4: lpb_aura_pass \t\t%d",
+                ctx->lpb_pool_drop, ctx->lpb_aura_pass);
+       nix_dump("W4: lpb_aura_drop \t\t%d\n", ctx->lpb_aura_drop);
+
+       nix_dump("W5: vwqe_skip \t\t\t%d\nW5: max_vsize_exp \t\t\t%d",
+                ctx->vwqe_skip, ctx->max_vsize_exp);
+       nix_dump("W5: vtime_wait \t\t\t%d\nW5: vwqe_ena \t\t\t%d",
+                ctx->vtime_wait, ctx->max_vsize_exp);
+       nix_dump("W5: ipsec_vwqe \t\t\t%d", ctx->ipsec_vwqe);
+       nix_dump("W5: flow_tagw \t\t\t%d\nW5: bad_utag \t\t\t%d",
+                ctx->flow_tagw, ctx->bad_utag);
+       nix_dump("W5: good_utag \t\t\t%d\nW5: ltag \t\t\t%d\n", ctx->good_utag,
+                ctx->ltag);
+
+       nix_dump("W6: octs \t\t\t0x%" PRIx64 "", (uint64_t)ctx->octs);
+       nix_dump("W7: pkts \t\t\t0x%" PRIx64 "", (uint64_t)ctx->pkts);
+       nix_dump("W8: drop_octs \t\t\t0x%" PRIx64 "", (uint64_t)ctx->drop_octs);
+       nix_dump("W9: drop_pkts \t\t\t0x%" PRIx64 "", (uint64_t)ctx->drop_pkts);
+       nix_dump("W10: re_pkts \t\t\t0x%" PRIx64 "\n", (uint64_t)ctx->re_pkts);
+}
+
+static inline void
+nix_lf_cq_dump(__io struct nix_cq_ctx_s *ctx)
+{
+       nix_dump("W0: base \t\t\t0x%" PRIx64 "\n", ctx->base);
+
+       nix_dump("W1: wrptr \t\t\t%" PRIx64 "", (uint64_t)ctx->wrptr);
+       nix_dump("W1: avg_con \t\t\t%d\nW1: cint_idx \t\t\t%d", ctx->avg_con,
+                ctx->cint_idx);
+       nix_dump("W1: cq_err \t\t\t%d\nW1: qint_idx \t\t\t%d", ctx->cq_err,
+                ctx->qint_idx);
+       nix_dump("W1: bpid  \t\t\t%d\nW1: bp_ena \t\t\t%d\n", ctx->bpid,
+                ctx->bp_ena);
+
+       nix_dump("W2: update_time \t\t%d\nW2: avg_level \t\t\t%d",
+                ctx->update_time, ctx->avg_level);
+       nix_dump("W2: head \t\t\t%d\nW2: tail \t\t\t%d\n", ctx->head,
+                ctx->tail);
+
+       nix_dump("W3: cq_err_int_ena \t\t%d\nW3: cq_err_int \t\t\t%d",
+                ctx->cq_err_int_ena, ctx->cq_err_int);
+       nix_dump("W3: qsize \t\t\t%d\nW3: caching \t\t\t%d", ctx->qsize,
+                ctx->caching);
+       nix_dump("W3: substream \t\t\t0x%03x\nW3: ena \t\t\t%d", ctx->substream,
+                ctx->ena);
+       nix_dump("W3: drop_ena \t\t\t%d\nW3: drop \t\t\t%d", ctx->drop_ena,
+                ctx->drop);
+       nix_dump("W3: bp \t\t\t\t%d\n", ctx->bp);
+}
+
+int
+roc_nix_queues_ctx_dump(struct roc_nix *roc_nix)
+{
+       struct nix *nix = roc_nix_to_nix_priv(roc_nix);
+       int rc = -1, q, rq = nix->nb_rx_queues;
+       struct mbox *mbox = (&nix->dev)->mbox;
+       struct npa_aq_enq_rsp *npa_rsp;
+       struct npa_aq_enq_req *npa_aq;
+       volatile void *ctx;
+       int sq = nix->nb_tx_queues;
+       struct npa_lf *npa_lf;
+       uint32_t sqb_aura;
+
+       npa_lf = idev_npa_obj_get();
+       if (npa_lf == NULL)
+               return NPA_ERR_DEVICE_NOT_BOUNDED;
+
+       for (q = 0; q < rq; q++) {
+               rc = nix_q_ctx_get(mbox, NIX_AQ_CTYPE_CQ, q, &ctx);
+               if (rc) {
+                       plt_err("Failed to get cq context");
+                       goto fail;
+               }
+               nix_dump("============== port=%d cq=%d ===============",
+                        roc_nix->port_id, q);
+               nix_lf_cq_dump(ctx);
+       }
+
+       for (q = 0; q < rq; q++) {
+               rc = nix_q_ctx_get(mbox, NIX_AQ_CTYPE_RQ, q, &ctx);
+               if (rc) {
+                       plt_err("Failed to get rq context");
+                       goto fail;
+               }
+               nix_dump("============== port=%d rq=%d ===============",
+                        roc_nix->port_id, q);
+               if (roc_model_is_cn9k())
+                       nix_cn9k_lf_rq_dump(ctx);
+               else
+                       nix_lf_rq_dump(ctx);
+       }
+
+       for (q = 0; q < sq; q++) {
+               rc = nix_q_ctx_get(mbox, NIX_AQ_CTYPE_SQ, q, &ctx);
+               if (rc) {
+                       plt_err("Failed to get sq context");
+                       goto fail;
+               }
+               nix_dump("============== port=%d sq=%d ===============",
+                        roc_nix->port_id, q);
+               if (roc_model_is_cn9k())
+                       nix_cn9k_lf_sq_dump(ctx, &sqb_aura);
+               else
+                       nix_lf_sq_dump(ctx, &sqb_aura);
+
+               if (!npa_lf) {
+                       plt_err("NPA LF does not exist");
+                       continue;
+               }
+
+               /* Dump SQB Aura minimal info */
+               npa_aq = mbox_alloc_msg_npa_aq_enq(npa_lf->mbox);
+               if (npa_aq == NULL)
+                       return -ENOSPC;
+               npa_aq->aura_id = sqb_aura;
+               npa_aq->ctype = NPA_AQ_CTYPE_AURA;
+               npa_aq->op = NPA_AQ_INSTOP_READ;
+
+               rc = mbox_process_msg(npa_lf->mbox, (void *)&npa_rsp);
+               if (rc) {
+                       plt_err("Failed to get sq's sqb_aura context");
+                       continue;
+               }
+
+               nix_dump("\nSQB Aura W0: Pool addr\t\t0x%" PRIx64 "",
+                        npa_rsp->aura.pool_addr);
+               nix_dump("SQB Aura W1: ena\t\t\t%d", npa_rsp->aura.ena);
+               nix_dump("SQB Aura W2: count\t\t%" PRIx64 "",
+                        (uint64_t)npa_rsp->aura.count);
+               nix_dump("SQB Aura W3: limit\t\t%" PRIx64 "",
+                        (uint64_t)npa_rsp->aura.limit);
+               nix_dump("SQB Aura W3: fc_ena\t\t%d", npa_rsp->aura.fc_ena);
+               nix_dump("SQB Aura W4: fc_addr\t\t0x%" PRIx64 "\n",
+                        npa_rsp->aura.fc_addr);
+       }
+
+fail:
+       return rc;
+}
+
+/* Dumps struct nix_cqe_hdr_s and union nix_rx_parse_u */
+void
+roc_nix_cqe_dump(const struct nix_cqe_hdr_s *cq)
+{
+       const union nix_rx_parse_u *rx =
+               (const union nix_rx_parse_u *)((const uint64_t *)cq + 1);
+
+       nix_dump("tag \t\t0x%x\tq \t\t%d\t\tnode \t\t%d\tcqe_type \t%d",
+                cq->tag, cq->q, cq->node, cq->cqe_type);
+
+       nix_dump("W0: chan \t%d\t\tdesc_sizem1 \t%d", rx->chan,
+                rx->desc_sizem1);
+       nix_dump("W0: imm_copy \t%d\t\texpress \t%d", rx->imm_copy,
+                rx->express);
+       nix_dump("W0: wqwd \t%d\t\terrlev \t\t%d\t\terrcode \t%d", rx->wqwd,
+                rx->errlev, rx->errcode);
+       nix_dump("W0: latype \t%d\t\tlbtype \t\t%d\t\tlctype \t\t%d",
+                rx->latype, rx->lbtype, rx->lctype);
+       nix_dump("W0: ldtype \t%d\t\tletype \t\t%d\t\tlftype \t\t%d",
+                rx->ldtype, rx->letype, rx->lftype);
+       nix_dump("W0: lgtype \t%d \t\tlhtype \t\t%d", rx->lgtype, rx->lhtype);
+
+       nix_dump("W1: pkt_lenm1 \t%d", rx->pkt_lenm1);
+       nix_dump("W1: l2m \t%d\t\tl2b \t\t%d\t\tl3m \t\t%d\tl3b \t\t%d",
+                rx->l2m, rx->l2b, rx->l3m, rx->l3b);
+       nix_dump("W1: vtag0_valid %d\t\tvtag0_gone \t%d", rx->vtag0_valid,
+                rx->vtag0_gone);
+       nix_dump("W1: vtag1_valid %d\t\tvtag1_gone \t%d", rx->vtag1_valid,
+                rx->vtag1_gone);
+       nix_dump("W1: pkind \t%d", rx->pkind);
+       nix_dump("W1: vtag0_tci \t%d\t\tvtag1_tci \t%d", rx->vtag0_tci,
+                rx->vtag1_tci);
+
+       nix_dump("W2: laflags \t%d\t\tlbflags\t\t%d\t\tlcflags \t%d",
+                rx->laflags, rx->lbflags, rx->lcflags);
+       nix_dump("W2: ldflags \t%d\t\tleflags\t\t%d\t\tlfflags \t%d",
+                rx->ldflags, rx->leflags, rx->lfflags);
+       nix_dump("W2: lgflags \t%d\t\tlhflags \t%d", rx->lgflags, rx->lhflags);
+
+       nix_dump("W3: eoh_ptr \t%d\t\twqe_aura \t%d\t\tpb_aura \t%d",
+                rx->eoh_ptr, rx->wqe_aura, rx->pb_aura);
+       nix_dump("W3: match_id \t%d", rx->match_id);
+
+       nix_dump("W4: laptr \t%d\t\tlbptr \t\t%d\t\tlcptr \t\t%d", rx->laptr,
+                rx->lbptr, rx->lcptr);
+       nix_dump("W4: ldptr \t%d\t\tleptr \t\t%d\t\tlfptr \t\t%d", rx->ldptr,
+                rx->leptr, rx->lfptr);
+       nix_dump("W4: lgptr \t%d\t\tlhptr \t\t%d", rx->lgptr, rx->lhptr);
+
+       nix_dump("W5: vtag0_ptr \t%d\t\tvtag1_ptr \t%d\t\tflow_key_alg \t%d",
+                rx->vtag0_ptr, rx->vtag1_ptr, rx->flow_key_alg);
+}
+
+void
+roc_nix_rq_dump(struct roc_nix_rq *rq)
+{
+       nix_dump("nix_rq@%p", rq);
+       nix_dump("  qid = %d", rq->qid);
+       nix_dump("  aura_handle = 0x%" PRIx64 "", rq->aura_handle);
+       nix_dump("  ipsec_ena = %d", rq->ipsech_ena);
+       nix_dump("  first_skip = %d", rq->first_skip);
+       nix_dump("  later_skip = %d", rq->later_skip);
+       nix_dump("  lpb_size = %d", rq->lpb_size);
+       nix_dump("  sso_ena = %d", rq->sso_ena);
+       nix_dump("  tag_mask = %d", rq->tag_mask);
+       nix_dump("  flow_tag_width = %d", rq->flow_tag_width);
+       nix_dump("  tt = %d", rq->tt);
+       nix_dump("  hwgrp = %d", rq->hwgrp);
+       nix_dump("  vwqe_ena = %d", rq->vwqe_ena);
+       nix_dump("  vwqe_first_skip = %d", rq->vwqe_first_skip);
+       nix_dump("  vwqe_max_sz_exp = %d", rq->vwqe_max_sz_exp);
+       nix_dump("  vwqe_wait_tmo = %ld", rq->vwqe_wait_tmo);
+       nix_dump("  vwqe_aura_handle = %ld", rq->vwqe_aura_handle);
+       nix_dump("  roc_nix = %p", rq->roc_nix);
+}
+
+void
+roc_nix_cq_dump(struct roc_nix_cq *cq)
+{
+       nix_dump("nix_cq@%p", cq);
+       nix_dump("  qid = %d", cq->qid);
+       nix_dump("  qnb_desc = %d", cq->nb_desc);
+       nix_dump("  roc_nix = %p", cq->roc_nix);
+       nix_dump("  door = 0x%" PRIx64 "", cq->door);
+       nix_dump("  status = %p", cq->status);
+       nix_dump("  wdata = 0x%" PRIx64 "", cq->wdata);
+       nix_dump("  desc_base = %p", cq->desc_base);
+       nix_dump("  qmask = 0x%" PRIx32 "", cq->qmask);
+}
+
+void
+roc_nix_sq_dump(struct roc_nix_sq *sq)
+{
+       nix_dump("nix_sq@%p", sq);
+       nix_dump("  qid = %d", sq->qid);
+       nix_dump("  max_sqe_sz = %d", sq->max_sqe_sz);
+       nix_dump("  nb_desc = %d", sq->nb_desc);
+       nix_dump("  sqes_per_sqb_log2 = %d", sq->sqes_per_sqb_log2);
+       nix_dump("  roc_nix= %p", sq->roc_nix);
+       nix_dump("  aura_handle = 0x%" PRIx64 "", sq->aura_handle);
+       nix_dump("  nb_sqb_bufs_adj = %d", sq->nb_sqb_bufs_adj);
+       nix_dump("  nb_sqb_bufs = %d", sq->nb_sqb_bufs);
+       nix_dump("  io_addr = 0x%" PRIx64 "", sq->io_addr);
+       nix_dump("  lmt_addr = %p", sq->lmt_addr);
+       nix_dump("  sqe_mem = %p", sq->sqe_mem);
+       nix_dump("  fc = %p", sq->fc);
+};
+
+void
+roc_nix_dump(struct roc_nix *roc_nix)
+{
+       struct nix *nix = roc_nix_to_nix_priv(roc_nix);
+       struct dev *dev = &nix->dev;
+
+       nix_dump("nix@%p", nix);
+       nix_dump("  pf = %d", dev_get_pf(dev->pf_func));
+       nix_dump("  vf = %d", dev_get_vf(dev->pf_func));
+       nix_dump("  bar2 = 0x%" PRIx64, dev->bar2);
+       nix_dump("  bar4 = 0x%" PRIx64, dev->bar4);
+       nix_dump("  port_id = %d", roc_nix->port_id);
+       nix_dump("  rss_tag_as_xor = %d", roc_nix->rss_tag_as_xor);
+       nix_dump("  rss_tag_as_xor = %d", roc_nix->max_sqb_count);
+
+       nix_dump("  \tpci_dev = %p", nix->pci_dev);
+       nix_dump("  \tbase = 0x%" PRIxPTR "", nix->base);
+       nix_dump("  \tlmt_base = 0x%" PRIxPTR "", nix->lmt_base);
+       nix_dump("  \treta_size = %d", nix->reta_sz);
+       nix_dump("  \ttx_chan_base = %d", nix->tx_chan_base);
+       nix_dump("  \trx_chan_base = %d", nix->rx_chan_base);
+       nix_dump("  \tnb_rx_queues = %d", nix->nb_rx_queues);
+       nix_dump("  \tnb_tx_queues = %d", nix->nb_tx_queues);
+       nix_dump("  \tlso_tsov6_idx = %d", nix->lso_tsov6_idx);
+       nix_dump("  \tlso_tsov4_idx = %d", nix->lso_tsov4_idx);
+       nix_dump("  \tlf_rx_stats = %d", nix->lf_rx_stats);
+       nix_dump("  \tlf_tx_stats = %d", nix->lf_tx_stats);
+       nix_dump("  \trx_chan_cnt = %d", nix->rx_chan_cnt);
+       nix_dump("  \ttx_chan_cnt = %d", nix->tx_chan_cnt);
+       nix_dump("  \tcgx_links = %d", nix->cgx_links);
+       nix_dump("  \tlbk_links = %d", nix->lbk_links);
+       nix_dump("  \tsdp_links = %d", nix->sdp_links);
+       nix_dump("  \ttx_link = %d", nix->tx_link);
+       nix_dump("  \tsqb_size = %d", nix->sqb_size);
+       nix_dump("  \tmsixoff = %d", nix->msixoff);
+       nix_dump("  \tcints = %d", nix->cints);
+       nix_dump("  \tqints = %d", nix->qints);
+       nix_dump("  \tsdp_link = %d", nix->sdp_link);
+       nix_dump("  \tptp_en = %d", nix->ptp_en);
+       nix_dump("  \trss_alg_idx = %d", nix->rss_alg_idx);
+       nix_dump("  \ttx_pause = %d", nix->tx_pause);
+}
index 79f25b0..32be64a 100644 (file)
@@ -74,6 +74,9 @@ nix_lf_err_irq(void *param)
 
        /* Clear interrupt */
        plt_write64(intr, nix->base + NIX_LF_ERR_INT);
+       /* Dump registers to std out */
+       roc_nix_lf_reg_dump(nix_priv_to_roc_nix(nix), NULL);
+       roc_nix_queues_ctx_dump(nix_priv_to_roc_nix(nix));
 }
 
 static int
@@ -119,6 +122,10 @@ nix_lf_ras_irq(void *param)
        plt_err("Ras_intr=0x%" PRIx64 " pf=%d, vf=%d", intr, dev->pf, dev->vf);
        /* Clear interrupt */
        plt_write64(intr, nix->base + NIX_LF_RAS);
+
+       /* Dump registers to std out */
+       roc_nix_lf_reg_dump(nix_priv_to_roc_nix(nix), NULL);
+       roc_nix_queues_ctx_dump(nix_priv_to_roc_nix(nix));
 }
 
 static int
@@ -279,6 +286,10 @@ nix_lf_q_irq(void *param)
 
        /* Clear interrupt */
        plt_write64(intr, nix->base + NIX_LF_QINTX_INT(qintx));
+
+       /* Dump registers to std out */
+       roc_nix_lf_reg_dump(nix_priv_to_roc_nix(nix), NULL);
+       roc_nix_queues_ctx_dump(nix_priv_to_roc_nix(nix));
 }
 
 int
index 7267257..4dbfa00 100644 (file)
@@ -13,10 +13,13 @@ INTERNAL {
        roc_idev_npa_nix_get;
        roc_idev_num_lmtlines_get;
        roc_model;
+       roc_nix_cq_dump;
        roc_nix_cq_fini;
        roc_nix_cq_init;
+       roc_nix_cqe_dump;
        roc_nix_dev_fini;
        roc_nix_dev_init;
+       roc_nix_dump;
        roc_nix_err_intr_ena_dis;
        roc_nix_get_base_chan;
        roc_nix_get_pf;
@@ -30,6 +33,8 @@ INTERNAL {
        roc_nix_lf_alloc;
        roc_nix_lf_inl_ipsec_cfg;
        roc_nix_lf_free;
+       roc_nix_lf_get_reg_count;
+       roc_nix_lf_reg_dump;
        roc_nix_mac_addr_add;
        roc_nix_mac_addr_del;
        roc_nix_mac_addr_set;
@@ -61,9 +66,11 @@ INTERNAL {
        roc_nix_ptp_rx_ena_dis;
        roc_nix_ptp_sync_time_adjust;
        roc_nix_ptp_tx_ena_dis;
+       roc_nix_queues_ctx_dump;
        roc_nix_ras_intr_ena_dis;
        roc_nix_register_cq_irqs;
        roc_nix_register_queue_irqs;
+       roc_nix_rq_dump;
        roc_nix_rq_ena_dis;
        roc_nix_rq_fini;
        roc_nix_rq_init;
@@ -77,6 +84,7 @@ INTERNAL {
        roc_nix_rss_reta_set;
        roc_nix_rx_queue_intr_disable;
        roc_nix_rx_queue_intr_enable;
+       roc_nix_sq_dump;
        roc_nix_sq_fini;
        roc_nix_sq_init;
        roc_nix_stats_get;