doc: whitespace changes in licenses
[dpdk.git] / lib / librte_eal / common / include / rte_atomic.h
index 512241c..967e8a2 100644 (file)
@@ -1,35 +1,34 @@
 /*-
  *   BSD LICENSE
  * 
- *   Copyright(c) 2010-2012 Intel Corporation. All rights reserved.
+ *   Copyright(c) 2010-2013 Intel Corporation. All rights reserved.
  *   All rights reserved.
  * 
- *   Redistribution and use in source and binary forms, with or without 
- *   modification, are permitted provided that the following conditions 
+ *   Redistribution and use in source and binary forms, with or without
+ *   modification, are permitted provided that the following conditions
  *   are met:
  * 
- *     * Redistributions of source code must retain the above copyright 
+ *     * Redistributions of source code must retain the above copyright
  *       notice, this list of conditions and the following disclaimer.
- *     * Redistributions in binary form must reproduce the above copyright 
- *       notice, this list of conditions and the following disclaimer in 
- *       the documentation and/or other materials provided with the 
+ *     * Redistributions in binary form must reproduce the above copyright
+ *       notice, this list of conditions and the following disclaimer in
+ *       the documentation and/or other materials provided with the
  *       distribution.
- *     * Neither the name of Intel Corporation nor the names of its 
- *       contributors may be used to endorse or promote products derived 
+ *     * Neither the name of Intel Corporation nor the names of its
+ *       contributors may be used to endorse or promote products derived
  *       from this software without specific prior written permission.
  * 
- *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS 
- *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT 
- *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR 
- *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT 
- *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, 
- *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT 
- *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, 
- *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY 
- *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT 
- *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE 
+ *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
+ *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
+ *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
+ *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
+ *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
+ *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
+ *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
+ *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
+ *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
+ *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
- * 
  */
 
 #ifndef _RTE_ATOMIC_H_
@@ -52,10 +51,11 @@ extern "C" {
 
 #include <stdint.h>
 
-#include "arch/rte_atomic.h"
-
-
-#ifdef __DOXYGEN__
+#if RTE_MAX_LCORE == 1
+#define MPLOCKED                        /**< No need to insert MP lock prefix. */
+#else
+#define MPLOCKED        "lock ; "       /**< Insert MP lock prefix. */
+#endif
 
 /**
  * General memory barrier.
@@ -63,7 +63,7 @@ extern "C" {
  * Guarantees that the LOAD and STORE operations generated before the
  * barrier occur before the LOAD and STORE operations generated after.
  */
-#define rte_mb()  asm volatile("mfence;" : : : "memory")
+#define        rte_mb() _mm_mfence()
 
 /**
  * Write memory barrier.
@@ -71,7 +71,7 @@ extern "C" {
  * Guarantees that the STORE operations generated before the barrier
  * occur before the STORE operations generated after.
  */
-#define rte_wmb() asm volatile("sfence;" : : : "memory")
+#define        rte_wmb() _mm_sfence()
 
 /**
  * Read memory barrier.
@@ -79,7 +79,14 @@ extern "C" {
  * Guarantees that the LOAD operations generated before the barrier
  * occur before the LOAD operations generated after.
  */
-#define rte_rmb() asm volatile("lfence;" : : : "memory")
+#define        rte_rmb() _mm_lfence()
+
+#include <emmintrin.h>
+
+/**
+ * @file
+ * Atomic Operations on x86_64
+ */
 
 /*------------------------- 16 bit atomic operations -------------------------*/
 
@@ -100,7 +107,26 @@ extern "C" {
  *   Non-zero on success; 0 on failure.
  */
 static inline int
-rte_atomic16_cmpset(volatile uint16_t *dst, uint16_t exp, uint16_t src);
+rte_atomic16_cmpset(volatile uint16_t *dst, uint16_t exp, uint16_t src)
+{
+#ifndef RTE_FORCE_INTRINSICS
+       uint8_t res;
+
+       asm volatile(
+                       MPLOCKED
+                       "cmpxchgw %[src], %[dst];"
+                       "sete %[res];"
+                       : [res] "=a" (res),     /* output */
+                         [dst] "=m" (*dst)
+                       : [src] "r" (src),      /* input */
+                         "a" (exp),
+                         "m" (*dst)
+                       : "memory");            /* no-clobber list */
+       return res;
+#else
+       return __sync_bool_compare_and_swap(dst, exp, src);
+#endif
+}
 
 /**
  * The atomic counter structure.
@@ -135,7 +161,10 @@ rte_atomic16_init(rte_atomic16_t *v)
  *   The value of the counter.
  */
 static inline int16_t
-rte_atomic16_read(const rte_atomic16_t *v);
+rte_atomic16_read(const rte_atomic16_t *v)
+{
+       return v->cnt;
+}
 
 /**
  * Atomically set a counter to a 16-bit value.
@@ -146,7 +175,10 @@ rte_atomic16_read(const rte_atomic16_t *v);
  *   The new value for the counter.
  */
 static inline void
-rte_atomic16_set(rte_atomic16_t *v, int16_t new_value);
+rte_atomic16_set(rte_atomic16_t *v, int16_t new_value)
+{
+       v->cnt = new_value;
+}
 
 /**
  * Atomically add a 16-bit value to an atomic counter.
@@ -157,7 +189,10 @@ rte_atomic16_set(rte_atomic16_t *v, int16_t new_value);
  *   The value to be added to the counter.
  */
 static inline void
-rte_atomic16_add(rte_atomic16_t *v, int16_t inc);
+rte_atomic16_add(rte_atomic16_t *v, int16_t inc)
+{
+       __sync_fetch_and_add(&v->cnt, inc);
+}
 
 /**
  * Atomically subtract a 16-bit value from an atomic counter.
@@ -168,7 +203,10 @@ rte_atomic16_add(rte_atomic16_t *v, int16_t inc);
  *   The value to be subtracted from the counter.
  */
 static inline void
-rte_atomic16_sub(rte_atomic16_t *v, int16_t dec);
+rte_atomic16_sub(rte_atomic16_t *v, int16_t dec)
+{
+       __sync_fetch_and_sub(&v->cnt, dec);
+}
 
 /**
  * Atomically increment a counter by one.
@@ -177,7 +215,19 @@ rte_atomic16_sub(rte_atomic16_t *v, int16_t dec);
  *   A pointer to the atomic counter.
  */
 static inline void
-rte_atomic16_inc(rte_atomic16_t *v);
+rte_atomic16_inc(rte_atomic16_t *v)
+{
+#ifndef RTE_FORCE_INTRINSICS
+       asm volatile(
+                       MPLOCKED
+                       "incw %[cnt]"
+                       : [cnt] "=m" (v->cnt)   /* output */
+                       : "m" (v->cnt)          /* input */
+                       );
+#else
+       rte_atomic16_add(v, 1);
+#endif
+}
 
 /**
  * Atomically decrement a counter by one.
@@ -186,7 +236,19 @@ rte_atomic16_inc(rte_atomic16_t *v);
  *   A pointer to the atomic counter.
  */
 static inline void
-rte_atomic16_dec(rte_atomic16_t *v);
+rte_atomic16_dec(rte_atomic16_t *v)
+{
+#ifndef RTE_FORCE_INTRINSICS
+       asm volatile(
+                       MPLOCKED
+                       "decw %[cnt]"
+                       : [cnt] "=m" (v->cnt)   /* output */
+                       : "m" (v->cnt)          /* input */
+                       );
+#else
+       rte_atomic16_sub(v, 1);
+#endif
+}
 
 /**
  * Atomically add a 16-bit value to a counter and return the result.
@@ -202,7 +264,10 @@ rte_atomic16_dec(rte_atomic16_t *v);
  *   The value of v after the addition.
  */
 static inline int16_t
-rte_atomic16_add_return(rte_atomic16_t *v, int16_t inc);
+rte_atomic16_add_return(rte_atomic16_t *v, int16_t inc)
+{
+       return __sync_add_and_fetch(&v->cnt, inc);
+}
 
 /**
  * Atomically subtract a 16-bit value from a counter and return
@@ -219,7 +284,10 @@ rte_atomic16_add_return(rte_atomic16_t *v, int16_t inc);
  *   The value of v after the subtraction.
  */
 static inline int16_t
-rte_atomic16_sub_return(rte_atomic16_t *v, int16_t dec);
+rte_atomic16_sub_return(rte_atomic16_t *v, int16_t dec)
+{
+       return __sync_sub_and_fetch(&v->cnt, dec);
+}
 
 /**
  * Atomically increment a 16-bit counter by one and test.
@@ -232,8 +300,23 @@ rte_atomic16_sub_return(rte_atomic16_t *v, int16_t dec);
  * @return
  *   True if the result after the increment operation is 0; false otherwise.
  */
-static inline int
-rte_atomic16_inc_and_test(rte_atomic16_t *v);
+static inline int rte_atomic16_inc_and_test(rte_atomic16_t *v)
+{
+#ifndef RTE_FORCE_INTRINSICS
+       uint8_t ret;
+
+       asm volatile(
+                       MPLOCKED
+                       "incw %[cnt] ; "
+                       "sete %[ret]"
+                       : [cnt] "+m" (v->cnt),  /* output */
+                         [ret] "=qm" (ret)
+                       );
+       return (ret != 0);
+#else
+       return (__sync_add_and_fetch(&v->cnt, 1) == 0);
+#endif
+}
 
 /**
  * Atomically decrement a 16-bit counter by one and test.
@@ -246,8 +329,22 @@ rte_atomic16_inc_and_test(rte_atomic16_t *v);
  * @return
  *   True if the result after the decrement operation is 0; false otherwise.
  */
-static inline int
-rte_atomic16_dec_and_test(rte_atomic16_t *v);
+static inline int rte_atomic16_dec_and_test(rte_atomic16_t *v)
+{
+#ifndef RTE_FORCE_INTRINSICS
+       uint8_t ret;
+
+       asm volatile(MPLOCKED
+                       "decw %[cnt] ; "
+                       "sete %[ret]"
+                       : [cnt] "+m" (v->cnt),  /* output */
+                         [ret] "=qm" (ret)
+                       );
+       return (ret != 0);
+#else
+       return (__sync_sub_and_fetch(&v->cnt, 1) == 0);
+#endif
+}
 
 /**
  * Atomically test and set a 16-bit atomic counter.
@@ -260,8 +357,10 @@ rte_atomic16_dec_and_test(rte_atomic16_t *v);
  * @return
  *   0 if failed; else 1, success.
  */
-static inline int
-rte_atomic16_test_and_set(rte_atomic16_t *v);
+static inline int rte_atomic16_test_and_set(rte_atomic16_t *v)
+{
+       return rte_atomic16_cmpset((volatile uint16_t *)&v->cnt, 0, 1);
+}
 
 /**
  * Atomically set a 16-bit counter to 0.
@@ -269,8 +368,10 @@ rte_atomic16_test_and_set(rte_atomic16_t *v);
  * @param v
  *   A pointer to the atomic counter.
  */
-static inline void
-rte_atomic16_clear(rte_atomic16_t *v);
+static inline void rte_atomic16_clear(rte_atomic16_t *v)
+{
+       v->cnt = 0;
+}
 
 /*------------------------- 32 bit atomic operations -------------------------*/
 
@@ -291,7 +392,26 @@ rte_atomic16_clear(rte_atomic16_t *v);
  *   Non-zero on success; 0 on failure.
  */
 static inline int
-rte_atomic32_cmpset(volatile uint32_t *dst, uint32_t exp, uint32_t src);
+rte_atomic32_cmpset(volatile uint32_t *dst, uint32_t exp, uint32_t src)
+{
+#ifndef RTE_FORCE_INTRINSICS
+       uint8_t res;
+
+       asm volatile(
+                       MPLOCKED
+                       "cmpxchgl %[src], %[dst];"
+                       "sete %[res];"
+                       : [res] "=a" (res),     /* output */
+                         [dst] "=m" (*dst)
+                       : [src] "r" (src),      /* input */
+                         "a" (exp),
+                         "m" (*dst)
+                       : "memory");            /* no-clobber list */
+       return res;
+#else
+       return __sync_bool_compare_and_swap(dst, exp, src);
+#endif
+}
 
 /**
  * The atomic counter structure.
@@ -312,7 +432,10 @@ typedef struct {
  *   A pointer to the atomic counter.
  */
 static inline void
-rte_atomic32_init(rte_atomic32_t *v);
+rte_atomic32_init(rte_atomic32_t *v)
+{
+       v->cnt = 0;
+}
 
 /**
  * Atomically read a 32-bit value from a counter.
@@ -323,7 +446,10 @@ rte_atomic32_init(rte_atomic32_t *v);
  *   The value of the counter.
  */
 static inline int32_t
-rte_atomic32_read(const rte_atomic32_t *v);
+rte_atomic32_read(const rte_atomic32_t *v)
+{
+       return v->cnt;
+}
 
 /**
  * Atomically set a counter to a 32-bit value.
@@ -334,7 +460,10 @@ rte_atomic32_read(const rte_atomic32_t *v);
  *   The new value for the counter.
  */
 static inline void
-rte_atomic32_set(rte_atomic32_t *v, int32_t new_value);
+rte_atomic32_set(rte_atomic32_t *v, int32_t new_value)
+{
+       v->cnt = new_value;
+}
 
 /**
  * Atomically add a 32-bit value to an atomic counter.
@@ -345,7 +474,10 @@ rte_atomic32_set(rte_atomic32_t *v, int32_t new_value);
  *   The value to be added to the counter.
  */
 static inline void
-rte_atomic32_add(rte_atomic32_t *v, int32_t inc);
+rte_atomic32_add(rte_atomic32_t *v, int32_t inc)
+{
+       __sync_fetch_and_add(&v->cnt, inc);
+}
 
 /**
  * Atomically subtract a 32-bit value from an atomic counter.
@@ -356,7 +488,10 @@ rte_atomic32_add(rte_atomic32_t *v, int32_t inc);
  *   The value to be subtracted from the counter.
  */
 static inline void
-rte_atomic32_sub(rte_atomic32_t *v, int32_t dec);
+rte_atomic32_sub(rte_atomic32_t *v, int32_t dec)
+{
+       __sync_fetch_and_sub(&v->cnt, dec);
+}
 
 /**
  * Atomically increment a counter by one.
@@ -365,7 +500,19 @@ rte_atomic32_sub(rte_atomic32_t *v, int32_t dec);
  *   A pointer to the atomic counter.
  */
 static inline void
-rte_atomic32_inc(rte_atomic32_t *v);
+rte_atomic32_inc(rte_atomic32_t *v)
+{
+#ifndef RTE_FORCE_INTRINSICS
+       asm volatile(
+                       MPLOCKED
+                       "incl %[cnt]"
+                       : [cnt] "=m" (v->cnt)   /* output */
+                       : "m" (v->cnt)          /* input */
+                       );
+#else
+       rte_atomic32_add(v, 1);
+#endif
+}
 
 /**
  * Atomically decrement a counter by one.
@@ -374,7 +521,19 @@ rte_atomic32_inc(rte_atomic32_t *v);
  *   A pointer to the atomic counter.
  */
 static inline void
-rte_atomic32_dec(rte_atomic32_t *v);
+rte_atomic32_dec(rte_atomic32_t *v)
+{
+#ifndef RTE_FORCE_INTRINSICS
+       asm volatile(
+                       MPLOCKED
+                       "decl %[cnt]"
+                       : [cnt] "=m" (v->cnt)   /* output */
+                       : "m" (v->cnt)          /* input */
+                       );
+#else
+       rte_atomic32_sub(v,1);
+#endif
+}
 
 /**
  * Atomically add a 32-bit value to a counter and return the result.
@@ -390,7 +549,10 @@ rte_atomic32_dec(rte_atomic32_t *v);
  *   The value of v after the addition.
  */
 static inline int32_t
-rte_atomic32_add_return(rte_atomic32_t *v, int32_t inc);
+rte_atomic32_add_return(rte_atomic32_t *v, int32_t inc)
+{
+       return __sync_add_and_fetch(&v->cnt, inc);
+}
 
 /**
  * Atomically subtract a 32-bit value from a counter and return
@@ -407,7 +569,10 @@ rte_atomic32_add_return(rte_atomic32_t *v, int32_t inc);
  *   The value of v after the subtraction.
  */
 static inline int32_t
-rte_atomic32_sub_return(rte_atomic32_t *v, int32_t dec);
+rte_atomic32_sub_return(rte_atomic32_t *v, int32_t dec)
+{
+       return __sync_sub_and_fetch(&v->cnt, dec);
+}
 
 /**
  * Atomically increment a 32-bit counter by one and test.
@@ -420,8 +585,23 @@ rte_atomic32_sub_return(rte_atomic32_t *v, int32_t dec);
  * @return
  *   True if the result after the increment operation is 0; false otherwise.
  */
-static inline int
-rte_atomic32_inc_and_test(rte_atomic32_t *v);
+static inline int rte_atomic32_inc_and_test(rte_atomic32_t *v)
+{
+#ifndef RTE_FORCE_INTRINSICS
+       uint8_t ret;
+
+       asm volatile(
+                       MPLOCKED
+                       "incl %[cnt] ; "
+                       "sete %[ret]"
+                       : [cnt] "+m" (v->cnt),  /* output */
+                         [ret] "=qm" (ret)
+                       );
+       return (ret != 0);
+#else
+       return (__sync_add_and_fetch(&v->cnt, 1) == 0);
+#endif
+}
 
 /**
  * Atomically decrement a 32-bit counter by one and test.
@@ -434,8 +614,22 @@ rte_atomic32_inc_and_test(rte_atomic32_t *v);
  * @return
  *   True if the result after the decrement operation is 0; false otherwise.
  */
-static inline int
-rte_atomic32_dec_and_test(rte_atomic32_t *v);
+static inline int rte_atomic32_dec_and_test(rte_atomic32_t *v)
+{
+#ifndef RTE_FORCE_INTRINSICS
+       uint8_t ret;
+
+       asm volatile(MPLOCKED
+                       "decl %[cnt] ; "
+                       "sete %[ret]"
+                       : [cnt] "+m" (v->cnt),  /* output */
+                         [ret] "=qm" (ret)
+                       );
+       return (ret != 0);
+#else
+       return (__sync_sub_and_fetch(&v->cnt, 1) == 0);
+#endif
+}
 
 /**
  * Atomically test and set a 32-bit atomic counter.
@@ -448,8 +642,10 @@ rte_atomic32_dec_and_test(rte_atomic32_t *v);
  * @return
  *   0 if failed; else 1, success.
  */
-static inline int
-rte_atomic32_test_and_set(rte_atomic32_t *v);
+static inline int rte_atomic32_test_and_set(rte_atomic32_t *v)
+{
+       return rte_atomic32_cmpset((volatile uint32_t *)&v->cnt, 0, 1);
+}
 
 /**
  * Atomically set a 32-bit counter to 0.
@@ -457,8 +653,17 @@ rte_atomic32_test_and_set(rte_atomic32_t *v);
  * @param v
  *   A pointer to the atomic counter.
  */
-static inline void
-rte_atomic32_clear(rte_atomic32_t *v);
+static inline void rte_atomic32_clear(rte_atomic32_t *v)
+{
+       v->cnt = 0;
+}
+
+#ifndef RTE_FORCE_INTRINSICS
+/* any other functions are in arch specific files */
+#include "arch/rte_atomic.h"
+
+
+#ifdef __DOXYGEN__
 
 /*------------------------- 64 bit atomic operations -------------------------*/
 
@@ -648,6 +853,268 @@ rte_atomic64_clear(rte_atomic64_t *v);
 
 #endif /* __DOXYGEN__ */
 
+#else /*RTE_FORCE_INTRINSICS */
+
+/*------------------------- 64 bit atomic operations -------------------------*/
+
+/**
+ * An atomic compare and set function used by the mutex functions.
+ * (atomic) equivalent to:
+ *   if (*dst == exp)
+ *     *dst = src (all 64-bit words)
+ *
+ * @param dst
+ *   The destination into which the value will be written.
+ * @param exp
+ *   The expected value.
+ * @param src
+ *   The new value.
+ * @return
+ *   Non-zero on success; 0 on failure.
+ */
+static inline int
+rte_atomic64_cmpset(volatile uint64_t *dst, uint64_t exp, uint64_t src)
+{
+       return __sync_bool_compare_and_swap(dst, exp, src);
+}
+
+/**
+ * The atomic counter structure.
+ */
+typedef struct {
+       volatile int64_t cnt;  /**< Internal counter value. */
+} rte_atomic64_t;
+
+/**
+ * Static initializer for an atomic counter.
+ */
+#define RTE_ATOMIC64_INIT(val) { (val) }
+
+/**
+ * Initialize the atomic counter.
+ *
+ * @param v
+ *   A pointer to the atomic counter.
+ */
+static inline void
+rte_atomic64_init(rte_atomic64_t *v)
+{
+#ifdef __LP64__
+       v->cnt = 0;
+#else
+       int success = 0;
+       uint64_t tmp;
+
+       while (success == 0) {
+               tmp = v->cnt;
+               success = rte_atomic64_cmpset((volatile uint64_t *)&v->cnt,
+                                             tmp, 0);
+       }
+#endif
+}
+
+/**
+ * Atomically read a 64-bit counter.
+ *
+ * @param v
+ *   A pointer to the atomic counter.
+ * @return
+ *   The value of the counter.
+ */
+static inline int64_t
+rte_atomic64_read(rte_atomic64_t *v)
+{
+#ifdef __LP64__
+       return v->cnt;
+#else
+       int success = 0;
+       uint64_t tmp;
+
+       while (success == 0) {
+               tmp = v->cnt;
+               /* replace the value by itself */
+               success = rte_atomic64_cmpset((volatile uint64_t *)&v->cnt,
+                                             tmp, tmp);
+       }
+       return tmp;
+#endif
+}
+
+/**
+ * Atomically set a 64-bit counter.
+ *
+ * @param v
+ *   A pointer to the atomic counter.
+ * @param new_value
+ *   The new value of the counter.
+ */
+static inline void
+rte_atomic64_set(rte_atomic64_t *v, int64_t new_value)
+{
+#ifdef __LP64__
+       v->cnt = new_value;
+#else
+       int success = 0;
+       uint64_t tmp;
+
+       while (success == 0) {
+               tmp = v->cnt;
+               success = rte_atomic64_cmpset((volatile uint64_t *)&v->cnt,
+                                             tmp, new_value);
+       }
+#endif
+}
+
+/**
+ * Atomically add a 64-bit value to a counter.
+ *
+ * @param v
+ *   A pointer to the atomic counter.
+ * @param inc
+ *   The value to be added to the counter.
+ */
+static inline void
+rte_atomic64_add(rte_atomic64_t *v, int64_t inc)
+{
+       __sync_fetch_and_add(&v->cnt, inc);
+}
+
+/**
+ * Atomically subtract a 64-bit value from a counter.
+ *
+ * @param v
+ *   A pointer to the atomic counter.
+ * @param dec
+ *   The value to be substracted from the counter.
+ */
+static inline void
+rte_atomic64_sub(rte_atomic64_t *v, int64_t dec)
+{
+       __sync_fetch_and_sub(&v->cnt, dec);
+}
+
+/**
+ * Atomically increment a 64-bit counter by one and test.
+ *
+ * @param v
+ *   A pointer to the atomic counter.
+ */
+static inline void
+rte_atomic64_inc(rte_atomic64_t *v)
+{
+       rte_atomic64_add(v, 1);
+}
+
+/**
+ * Atomically decrement a 64-bit counter by one and test.
+ *
+ * @param v
+ *   A pointer to the atomic counter.
+ */
+static inline void
+rte_atomic64_dec(rte_atomic64_t *v)
+{
+       rte_atomic64_sub(v, 1);
+}
+
+/**
+ * Add a 64-bit value to an atomic counter and return the result.
+ *
+ * Atomically adds the 64-bit value (inc) to the atomic counter (v) and
+ * returns the value of v after the addition.
+ *
+ * @param v
+ *   A pointer to the atomic counter.
+ * @param inc
+ *   The value to be added to the counter.
+ * @return
+ *   The value of v after the addition.
+ */
+static inline int64_t
+rte_atomic64_add_return(rte_atomic64_t *v, int64_t inc)
+{
+       return __sync_add_and_fetch(&v->cnt, inc);
+}
+
+/**
+ * Subtract a 64-bit value from an atomic counter and return the result.
+ *
+ * Atomically subtracts the 64-bit value (dec) from the atomic counter (v)
+ * and returns the value of v after the substraction.
+ *
+ * @param v
+ *   A pointer to the atomic counter.
+ * @param dec
+ *   The value to be substracted from the counter.
+ * @return
+ *   The value of v after the substraction.
+ */
+static inline int64_t
+rte_atomic64_sub_return(rte_atomic64_t *v, int64_t dec)
+{
+       return __sync_sub_and_fetch(&v->cnt, dec);
+}
+
+/**
+ * Atomically increment a 64-bit counter by one and test.
+ *
+ * Atomically increments the atomic counter (v) by one and returns
+ * true if the result is 0, or false in all other cases.
+ *
+ * @param v
+ *   A pointer to the atomic counter.
+ * @return
+ *   True if the result after the addition is 0; false otherwise.
+ */
+static inline int rte_atomic64_inc_and_test(rte_atomic64_t *v)
+{
+       return rte_atomic64_add_return(v, 1) == 0;
+}
+
+/**
+ * Atomically decrement a 64-bit counter by one and test.
+ *
+ * Atomically decrements the atomic counter (v) by one and returns true if
+ * the result is 0, or false in all other cases.
+ *
+ * @param v
+ *   A pointer to the atomic counter.
+ * @return
+ *   True if the result after substraction is 0; false otherwise.
+ */
+static inline int rte_atomic64_dec_and_test(rte_atomic64_t *v)
+{
+       return rte_atomic64_sub_return(v, 1) == 0;
+}
+
+/**
+ * Atomically test and set a 64-bit atomic counter.
+ *
+ * If the counter value is already set, return 0 (failed). Otherwise, set
+ * the counter value to 1 and return 1 (success).
+ *
+ * @param v
+ *   A pointer to the atomic counter.
+ * @return
+ *   0 if failed; else 1, success.
+ */
+static inline int rte_atomic64_test_and_set(rte_atomic64_t *v)
+{
+       return rte_atomic64_cmpset((volatile uint64_t *)&v->cnt, 0, 1);
+}
+
+/**
+ * Atomically set a 64-bit counter to 0.
+ *
+ * @param v
+ *   A pointer to the atomic counter.
+ */
+static inline void rte_atomic64_clear(rte_atomic64_t *v)
+{
+       rte_atomic64_set(v, 0);
+}
+
+#endif /*RTE_FORCE_INTRINSICS */
 
 #ifdef __cplusplus
 }