mempool: fix alignment of memzone length when populating
[dpdk.git] / config / common_base
1 # SPDX-License-Identifier: BSD-3-Clause
2 # Copyright(c) 2010-2017 Intel Corporation
3
4 #
5 # define executive environment
6 # RTE_EXEC_ENV values are the directories in mk/exec-env/
7 #
8 CONFIG_RTE_EXEC_ENV=
9
10 #
11 # define the architecture we compile for.
12 # RTE_ARCH values are the directories in mk/arch/
13 #
14 CONFIG_RTE_ARCH=
15
16 #
17 # machine can define specific variables or action for a specific board
18 # RTE_MACHINE values are the directories in mk/machine/
19 #
20 CONFIG_RTE_MACHINE=
21
22 #
23 # The compiler we use.
24 # RTE_TOOLCHAIN values are the directories in mk/toolchain/
25 #
26 CONFIG_RTE_TOOLCHAIN=
27
28 #
29 # Use intrinsics or assembly code for key routines
30 #
31 CONFIG_RTE_FORCE_INTRINSICS=n
32
33 #
34 # Machine forces strict alignment constraints.
35 #
36 CONFIG_RTE_ARCH_STRICT_ALIGN=n
37
38 #
39 # Compile to share library
40 #
41 CONFIG_RTE_BUILD_SHARED_LIB=n
42
43 #
44 # Use newest code breaking previous ABI
45 #
46 CONFIG_RTE_NEXT_ABI=y
47
48 #
49 # Major ABI to overwrite library specific LIBABIVER
50 #
51 CONFIG_RTE_MAJOR_ABI=
52
53 #
54 # Machine's cache line size
55 #
56 CONFIG_RTE_CACHE_LINE_SIZE=64
57
58 #
59 # Compile Environment Abstraction Layer
60 #
61 CONFIG_RTE_LIBRTE_EAL=y
62 CONFIG_RTE_MAX_LCORE=128
63 CONFIG_RTE_MAX_NUMA_NODES=8
64 CONFIG_RTE_MAX_MEMSEG_LISTS=64
65 # each memseg list will be limited to either RTE_MAX_MEMSEG_PER_LIST pages
66 # or RTE_MAX_MEM_MB_PER_LIST megabytes worth of memory, whichever is smaller
67 CONFIG_RTE_MAX_MEMSEG_PER_LIST=8192
68 CONFIG_RTE_MAX_MEM_MB_PER_LIST=32768
69 # a "type" is a combination of page size and NUMA node. total number of memseg
70 # lists per type will be limited to either RTE_MAX_MEMSEG_PER_TYPE pages (split
71 # over multiple lists of RTE_MAX_MEMSEG_PER_LIST pages), or
72 # RTE_MAX_MEM_MB_PER_TYPE megabytes of memory (split over multiple lists of
73 # RTE_MAX_MEM_MB_PER_LIST), whichever is smaller
74 CONFIG_RTE_MAX_MEMSEG_PER_TYPE=32768
75 CONFIG_RTE_MAX_MEM_MB_PER_TYPE=131072
76 # global maximum usable amount of VA, in megabytes
77 CONFIG_RTE_MAX_MEM_MB=524288
78 CONFIG_RTE_MAX_MEMZONE=2560
79 CONFIG_RTE_MAX_TAILQ=32
80 CONFIG_RTE_ENABLE_ASSERT=n
81 CONFIG_RTE_LOG_DP_LEVEL=RTE_LOG_INFO
82 CONFIG_RTE_LOG_HISTORY=256
83 CONFIG_RTE_BACKTRACE=y
84 CONFIG_RTE_LIBEAL_USE_HPET=n
85 CONFIG_RTE_EAL_ALLOW_INV_SOCKET_ID=n
86 CONFIG_RTE_EAL_ALWAYS_PANIC_ON_ERROR=n
87 CONFIG_RTE_EAL_IGB_UIO=n
88 CONFIG_RTE_EAL_VFIO=n
89 CONFIG_RTE_MAX_VFIO_GROUPS=64
90 CONFIG_RTE_MAX_VFIO_CONTAINERS=64
91 CONFIG_RTE_MALLOC_DEBUG=n
92 CONFIG_RTE_EAL_NUMA_AWARE_HUGEPAGES=n
93 CONFIG_RTE_USE_LIBBSD=n
94
95 #
96 # Recognize/ignore the AVX/AVX512 CPU flags for performance/power testing.
97 # AVX512 is marked as experimental for now, will enable it after enough
98 # field test and possible optimization.
99 #
100 CONFIG_RTE_ENABLE_AVX=y
101 CONFIG_RTE_ENABLE_AVX512=n
102
103 # Default driver path (or "" to disable)
104 CONFIG_RTE_EAL_PMD_PATH=""
105
106 #
107 # Compile Environment Abstraction Layer to support Vmware TSC map
108 #
109 CONFIG_RTE_LIBRTE_EAL_VMWARE_TSC_MAP_SUPPORT=y
110
111 #
112 # Compile the PCI library
113 #
114 CONFIG_RTE_LIBRTE_PCI=y
115
116 #
117 # Compile the argument parser library
118 #
119 CONFIG_RTE_LIBRTE_KVARGS=y
120
121 #
122 # Compile generic ethernet library
123 #
124 CONFIG_RTE_LIBRTE_ETHER=y
125 CONFIG_RTE_LIBRTE_ETHDEV_DEBUG=n
126 CONFIG_RTE_MAX_ETHPORTS=32
127 CONFIG_RTE_MAX_QUEUES_PER_PORT=1024
128 CONFIG_RTE_LIBRTE_IEEE1588=n
129 CONFIG_RTE_ETHDEV_QUEUE_STAT_CNTRS=16
130 CONFIG_RTE_ETHDEV_RXTX_CALLBACKS=y
131 CONFIG_RTE_ETHDEV_PROFILE_ITT_WASTED_RX_ITERATIONS=n
132
133 #
134 # Turn off Tx preparation stage
135 #
136 # Warning: rte_eth_tx_prepare() can be safely disabled only if using a
137 # driver which do not implement any Tx preparation.
138 #
139 CONFIG_RTE_ETHDEV_TX_PREPARE_NOOP=n
140
141 #
142 # Compile PCI bus driver
143 #
144 CONFIG_RTE_LIBRTE_PCI_BUS=y
145
146 #
147 # Compile the vdev bus
148 #
149 CONFIG_RTE_LIBRTE_VDEV_BUS=y
150
151 #
152 # Compile ARK PMD
153 #
154 CONFIG_RTE_LIBRTE_ARK_PMD=y
155 CONFIG_RTE_LIBRTE_ARK_PAD_TX=y
156 CONFIG_RTE_LIBRTE_ARK_DEBUG_RX=n
157 CONFIG_RTE_LIBRTE_ARK_DEBUG_TX=n
158 CONFIG_RTE_LIBRTE_ARK_DEBUG_STATS=n
159 CONFIG_RTE_LIBRTE_ARK_DEBUG_TRACE=n
160
161 #
162 # Compile AMD PMD
163 #
164 CONFIG_RTE_LIBRTE_AXGBE_PMD=y
165 CONFIG_RTE_LIBRTE_AXGBE_PMD_DEBUG=n
166
167 #
168 # Compile burst-oriented Broadcom PMD driver
169 #
170 CONFIG_RTE_LIBRTE_BNX2X_PMD=n
171 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_RX=n
172 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_TX=n
173 CONFIG_RTE_LIBRTE_BNX2X_MF_SUPPORT=n
174 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_PERIODIC=n
175
176 #
177 # Compile burst-oriented Broadcom BNXT PMD driver
178 #
179 CONFIG_RTE_LIBRTE_BNXT_PMD=y
180
181 #
182 # Compile burst-oriented Chelsio Terminator (CXGBE) PMD
183 #
184 CONFIG_RTE_LIBRTE_CXGBE_PMD=y
185 CONFIG_RTE_LIBRTE_CXGBE_DEBUG=n
186 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_REG=n
187 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_MBOX=n
188 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_TX=n
189 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_RX=n
190 CONFIG_RTE_LIBRTE_CXGBE_TPUT=y
191
192 # NXP DPAA Bus
193 CONFIG_RTE_LIBRTE_DPAA_BUS=n
194 CONFIG_RTE_LIBRTE_DPAA_MEMPOOL=n
195 CONFIG_RTE_LIBRTE_DPAA_PMD=n
196 CONFIG_RTE_LIBRTE_DPAA_HWDEBUG=n
197
198 #
199 # Compile NXP DPAA2 FSL-MC Bus
200 #
201 CONFIG_RTE_LIBRTE_FSLMC_BUS=n
202
203 #
204 # Compile Support Libraries for NXP DPAA2
205 #
206 CONFIG_RTE_LIBRTE_DPAA2_MEMPOOL=n
207 CONFIG_RTE_LIBRTE_DPAA2_USE_PHYS_IOVA=y
208
209 #
210 # Compile burst-oriented NXP DPAA2 PMD driver
211 #
212 CONFIG_RTE_LIBRTE_DPAA2_PMD=n
213 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_DRIVER=n
214
215 #
216 # Compile burst-oriented Amazon ENA PMD driver
217 #
218 CONFIG_RTE_LIBRTE_ENA_PMD=y
219 CONFIG_RTE_LIBRTE_ENA_DEBUG_RX=n
220 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX=n
221 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX_FREE=n
222 CONFIG_RTE_LIBRTE_ENA_COM_DEBUG=n
223
224 #
225 # Compile burst-oriented Cisco ENIC PMD driver
226 #
227 CONFIG_RTE_LIBRTE_ENIC_PMD=y
228
229 #
230 # Compile burst-oriented IGB & EM PMD drivers
231 #
232 CONFIG_RTE_LIBRTE_EM_PMD=y
233 CONFIG_RTE_LIBRTE_IGB_PMD=y
234 CONFIG_RTE_LIBRTE_E1000_DEBUG_RX=n
235 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX=n
236 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX_FREE=n
237 CONFIG_RTE_LIBRTE_E1000_PF_DISABLE_STRIP_CRC=n
238
239 #
240 # Compile burst-oriented IXGBE PMD driver
241 #
242 CONFIG_RTE_LIBRTE_IXGBE_PMD=y
243 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_RX=n
244 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX=n
245 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX_FREE=n
246 CONFIG_RTE_LIBRTE_IXGBE_PF_DISABLE_STRIP_CRC=n
247 CONFIG_RTE_IXGBE_INC_VECTOR=y
248 CONFIG_RTE_LIBRTE_IXGBE_BYPASS=n
249
250 #
251 # Compile burst-oriented I40E PMD driver
252 #
253 CONFIG_RTE_LIBRTE_I40E_PMD=y
254 CONFIG_RTE_LIBRTE_I40E_DEBUG_RX=n
255 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX=n
256 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX_FREE=n
257 CONFIG_RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC=y
258 CONFIG_RTE_LIBRTE_I40E_INC_VECTOR=y
259 CONFIG_RTE_LIBRTE_I40E_16BYTE_RX_DESC=n
260 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF=64
261 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM=4
262 # interval up to 8160 us, aligned to 2 (or default value)
263 CONFIG_RTE_LIBRTE_I40E_ITR_INTERVAL=-1
264
265 #
266 # Compile burst-oriented FM10K PMD
267 #
268 CONFIG_RTE_LIBRTE_FM10K_PMD=y
269 CONFIG_RTE_LIBRTE_FM10K_DEBUG_RX=n
270 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX=n
271 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX_FREE=n
272 CONFIG_RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE=y
273 CONFIG_RTE_LIBRTE_FM10K_INC_VECTOR=y
274
275 #
276 # Compile burst-oriented AVF PMD driver
277 #
278 CONFIG_RTE_LIBRTE_AVF_PMD=y
279 CONFIG_RTE_LIBRTE_AVF_INC_VECTOR=y
280 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX=n
281 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX_FREE=n
282 CONFIG_RTE_LIBRTE_AVF_DEBUG_RX=n
283 CONFIG_RTE_LIBRTE_AVF_16BYTE_RX_DESC=n
284
285 #
286 # Compile burst-oriented Mellanox ConnectX-3 (MLX4) PMD
287 #
288 CONFIG_RTE_LIBRTE_MLX4_PMD=n
289 CONFIG_RTE_LIBRTE_MLX4_DEBUG=n
290 CONFIG_RTE_LIBRTE_MLX4_DLOPEN_DEPS=n
291 CONFIG_RTE_LIBRTE_MLX4_TX_MP_CACHE=8
292
293 #
294 # Compile burst-oriented Mellanox ConnectX-4 & ConnectX-5 (MLX5) PMD
295 #
296 CONFIG_RTE_LIBRTE_MLX5_PMD=n
297 CONFIG_RTE_LIBRTE_MLX5_DEBUG=n
298 CONFIG_RTE_LIBRTE_MLX5_DLOPEN_DEPS=n
299 CONFIG_RTE_LIBRTE_MLX5_TX_MP_CACHE=8
300
301 #
302 # Compile burst-oriented Netronome NFP PMD driver
303 #
304 CONFIG_RTE_LIBRTE_NFP_PMD=n
305 CONFIG_RTE_LIBRTE_NFP_DEBUG_TX=n
306 CONFIG_RTE_LIBRTE_NFP_DEBUG_RX=n
307
308 # QLogic 10G/25G/40G/50G/100G PMD
309 #
310 CONFIG_RTE_LIBRTE_QEDE_PMD=y
311 CONFIG_RTE_LIBRTE_QEDE_DEBUG_TX=n
312 CONFIG_RTE_LIBRTE_QEDE_DEBUG_RX=n
313 #Provides abs path/name of the firmware file.
314 #Empty string denotes driver will use default firmware
315 CONFIG_RTE_LIBRTE_QEDE_FW=""
316
317 #
318 # Compile burst-oriented Solarflare libefx-based PMD
319 #
320 CONFIG_RTE_LIBRTE_SFC_EFX_PMD=y
321 CONFIG_RTE_LIBRTE_SFC_EFX_DEBUG=n
322
323 #
324 # Compile software PMD backed by SZEDATA2 device
325 #
326 CONFIG_RTE_LIBRTE_PMD_SZEDATA2=n
327
328 #
329 # Compile burst-oriented Cavium Thunderx NICVF PMD driver
330 #
331 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_PMD=y
332 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_RX=n
333 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_TX=n
334
335 #
336 # Compile burst-oriented Cavium LiquidIO PMD driver
337 #
338 CONFIG_RTE_LIBRTE_LIO_PMD=y
339 CONFIG_RTE_LIBRTE_LIO_DEBUG_RX=n
340 CONFIG_RTE_LIBRTE_LIO_DEBUG_TX=n
341 CONFIG_RTE_LIBRTE_LIO_DEBUG_MBOX=n
342 CONFIG_RTE_LIBRTE_LIO_DEBUG_REGS=n
343
344 #
345 # Compile burst-oriented Cavium OCTEONTX network PMD driver
346 #
347 CONFIG_RTE_LIBRTE_OCTEONTX_PMD=y
348
349 #
350 # Compile WRS accelerated virtual port (AVP) guest PMD driver
351 #
352 CONFIG_RTE_LIBRTE_AVP_PMD=n
353 CONFIG_RTE_LIBRTE_AVP_DEBUG_RX=n
354 CONFIG_RTE_LIBRTE_AVP_DEBUG_TX=n
355 CONFIG_RTE_LIBRTE_AVP_DEBUG_BUFFERS=n
356
357 #
358 # Compile burst-oriented VIRTIO PMD driver
359 #
360 CONFIG_RTE_LIBRTE_VIRTIO_PMD=y
361 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_RX=n
362 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_TX=n
363 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DUMP=n
364
365 #
366 # Compile virtio device emulation inside virtio PMD driver
367 #
368 CONFIG_RTE_VIRTIO_USER=n
369
370 #
371 # Compile burst-oriented VMXNET3 PMD driver
372 #
373 CONFIG_RTE_LIBRTE_VMXNET3_PMD=y
374 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_RX=n
375 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX=n
376 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX_FREE=n
377
378 #
379 # Compile software PMD backed by AF_PACKET sockets (Linux only)
380 #
381 CONFIG_RTE_LIBRTE_PMD_AF_PACKET=n
382
383 #
384 # Compile link bonding PMD library
385 #
386 CONFIG_RTE_LIBRTE_PMD_BOND=y
387 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB=n
388 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB_L1=n
389
390 #
391 # Compile fail-safe PMD
392 #
393 CONFIG_RTE_LIBRTE_PMD_FAILSAFE=y
394
395 #
396 # Compile Marvell PMD driver
397 #
398 CONFIG_RTE_LIBRTE_MVPP2_PMD=n
399
400 #
401 # Compile virtual device driver for NetVSC on Hyper-V/Azure
402 #
403 CONFIG_RTE_LIBRTE_VDEV_NETVSC_PMD=n
404
405 #
406 # Compile null PMD
407 #
408 CONFIG_RTE_LIBRTE_PMD_NULL=y
409
410 #
411 # Compile software PMD backed by PCAP files
412 #
413 CONFIG_RTE_LIBRTE_PMD_PCAP=n
414
415 #
416 # Compile example software rings based PMD
417 #
418 CONFIG_RTE_LIBRTE_PMD_RING=y
419 CONFIG_RTE_PMD_RING_MAX_RX_RINGS=16
420 CONFIG_RTE_PMD_RING_MAX_TX_RINGS=16
421
422 #
423 # Compile SOFTNIC PMD
424 #
425 CONFIG_RTE_LIBRTE_PMD_SOFTNIC=y
426
427 #
428 # Compile the TAP PMD
429 # It is enabled by default for Linux only.
430 #
431 CONFIG_RTE_LIBRTE_PMD_TAP=n
432
433 #
434 # Do prefetch of packet data within PMD driver receive function
435 #
436 CONFIG_RTE_PMD_PACKET_PREFETCH=y
437
438 # Compile generic wireless base band device library
439 # EXPERIMENTAL: API may change without prior notice
440 #
441 CONFIG_RTE_LIBRTE_BBDEV=y
442 CONFIG_RTE_BBDEV_MAX_DEVS=128
443
444 #
445 # Compile PMD for NULL bbdev device
446 #
447 CONFIG_RTE_LIBRTE_PMD_BBDEV_NULL=y
448
449 #
450 # Compile PMD for turbo software bbdev device
451 #
452 CONFIG_RTE_LIBRTE_PMD_BBDEV_TURBO_SW=n
453
454 #
455 # Compile generic crypto device library
456 #
457 CONFIG_RTE_LIBRTE_CRYPTODEV=y
458 CONFIG_RTE_LIBRTE_CRYPTODEV_DEBUG=n
459 CONFIG_RTE_CRYPTO_MAX_DEVS=64
460
461 #
462 # Compile PMD for ARMv8 Crypto device
463 #
464 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO=n
465 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO_DEBUG=n
466
467 #
468 # Compile NXP DPAA2 crypto sec driver for CAAM HW
469 #
470 CONFIG_RTE_LIBRTE_PMD_DPAA2_SEC=n
471 CONFIG_RTE_DPAA2_SEC_PMD_MAX_NB_SESSIONS=2048
472
473 #
474 # NXP DPAA caam - crypto driver
475 #
476 CONFIG_RTE_LIBRTE_PMD_DPAA_SEC=n
477 CONFIG_RTE_LIBRTE_DPAA_MAX_CRYPTODEV=4
478 CONFIG_RTE_DPAA_SEC_PMD_MAX_NB_SESSIONS=2048
479
480 #
481 # Compile PMD for QuickAssist based devices
482 #
483 CONFIG_RTE_LIBRTE_PMD_QAT=n
484 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_INIT=n
485 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_TX=n
486 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_RX=n
487 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_DRIVER=n
488 #
489 # Number of sessions to create in the session memory pool
490 # on a single QuickAssist device.
491 #
492 CONFIG_RTE_QAT_PMD_MAX_NB_SESSIONS=2048
493
494 #
495 # Compile PMD for virtio crypto devices
496 #
497 CONFIG_RTE_LIBRTE_PMD_VIRTIO_CRYPTO=y
498 #
499 # Number of maximum virtio crypto devices
500 #
501 CONFIG_RTE_MAX_VIRTIO_CRYPTO=32
502 #
503 # Number of sessions to create in the session memory pool
504 # on a single virtio crypto device.
505 #
506 CONFIG_RTE_VIRTIO_CRYPTO_PMD_MAX_NB_SESSIONS=1024
507
508 #
509 # Compile PMD for AESNI backed device
510 #
511 CONFIG_RTE_LIBRTE_PMD_AESNI_MB=n
512 CONFIG_RTE_LIBRTE_PMD_AESNI_MB_DEBUG=n
513
514 #
515 # Compile PMD for Software backed device
516 #
517 CONFIG_RTE_LIBRTE_PMD_OPENSSL=n
518 CONFIG_RTE_LIBRTE_PMD_OPENSSL_DEBUG=n
519
520 #
521 # Compile PMD for AESNI GCM device
522 #
523 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM=n
524 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM_DEBUG=n
525
526 #
527 # Compile PMD for SNOW 3G device
528 #
529 CONFIG_RTE_LIBRTE_PMD_SNOW3G=n
530 CONFIG_RTE_LIBRTE_PMD_SNOW3G_DEBUG=n
531
532 #
533 # Compile PMD for KASUMI device
534 #
535 CONFIG_RTE_LIBRTE_PMD_KASUMI=n
536 CONFIG_RTE_LIBRTE_PMD_KASUMI_DEBUG=n
537
538 #
539 # Compile PMD for ZUC device
540 #
541 CONFIG_RTE_LIBRTE_PMD_ZUC=n
542 CONFIG_RTE_LIBRTE_PMD_ZUC_DEBUG=n
543
544 #
545 # Compile PMD for Crypto Scheduler device
546 #
547 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER=y
548 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER_DEBUG=n
549
550 #
551 # Compile PMD for NULL Crypto device
552 #
553 CONFIG_RTE_LIBRTE_PMD_NULL_CRYPTO=y
554
555 #
556 # Compile PMD for AMD CCP crypto device
557 #
558 CONFIG_RTE_LIBRTE_PMD_CCP=n
559 CONFIG_RTE_LIBRTE_PMD_CCP_CPU_AUTH=n
560
561 #
562 # Compile PMD for Marvell Crypto device
563 #
564 CONFIG_RTE_LIBRTE_PMD_MRVL_CRYPTO=n
565 CONFIG_RTE_LIBRTE_PMD_MRVL_CRYPTO_DEBUG=n
566
567 #
568 # Compile generic security library
569 #
570 CONFIG_RTE_LIBRTE_SECURITY=y
571
572 #
573 # Compile generic event device library
574 #
575 CONFIG_RTE_LIBRTE_EVENTDEV=y
576 CONFIG_RTE_LIBRTE_EVENTDEV_DEBUG=n
577 CONFIG_RTE_EVENT_MAX_DEVS=16
578 CONFIG_RTE_EVENT_MAX_QUEUES_PER_DEV=64
579 CONFIG_RTE_EVENT_TIMER_ADAPTER_NUM_MAX=32
580
581 #
582 # Compile PMD for skeleton event device
583 #
584 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV=y
585 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV_DEBUG=n
586
587 #
588 # Compile PMD for software event device
589 #
590 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV=y
591
592 #
593 # Compile PMD for octeontx sso event device
594 #
595 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF=y
596
597 #
598 # Compile PMD for OPDL event device
599 #
600 CONFIG_RTE_LIBRTE_PMD_OPDL_EVENTDEV=y
601
602 #
603 # Compile PMD for NXP DPAA event device
604 #
605 CONFIG_RTE_LIBRTE_PMD_DPAA_EVENTDEV=n
606
607 #
608 # Compile PMD for NXP DPAA2 event device
609 #
610 CONFIG_RTE_LIBRTE_PMD_DPAA2_EVENTDEV=n
611
612 #
613 # Compile raw device support
614 # EXPERIMENTAL: API may change without prior notice
615 #
616 CONFIG_RTE_LIBRTE_RAWDEV=y
617 CONFIG_RTE_RAWDEV_MAX_DEVS=10
618 CONFIG_RTE_LIBRTE_PMD_SKELETON_RAWDEV=y
619
620 #
621 # Compile PMD for NXP DPAA2 CMDIF raw device
622 #
623 CONFIG_RTE_LIBRTE_PMD_DPAA2_CMDIF_RAWDEV=n
624
625 #
626 # Compile PMD for NXP DPAA2 QDMA raw device
627 #
628 CONFIG_RTE_LIBRTE_PMD_DPAA2_QDMA_RAWDEV=n
629
630 #
631 # Compile librte_ring
632 #
633 CONFIG_RTE_LIBRTE_RING=y
634 CONFIG_RTE_RING_USE_C11_MEM_MODEL=n
635
636 #
637 # Compile librte_mempool
638 #
639 CONFIG_RTE_LIBRTE_MEMPOOL=y
640 CONFIG_RTE_MEMPOOL_CACHE_MAX_SIZE=512
641 CONFIG_RTE_LIBRTE_MEMPOOL_DEBUG=n
642
643 #
644 # Compile Mempool drivers
645 #
646 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET=y
647 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET_SIZE_KB=64
648 CONFIG_RTE_DRIVER_MEMPOOL_RING=y
649 CONFIG_RTE_DRIVER_MEMPOOL_STACK=y
650
651 #
652 # Compile PMD for octeontx fpa mempool device
653 #
654 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL=y
655
656 #
657 # Compile librte_mbuf
658 #
659 CONFIG_RTE_LIBRTE_MBUF=y
660 CONFIG_RTE_LIBRTE_MBUF_DEBUG=n
661 CONFIG_RTE_MBUF_DEFAULT_MEMPOOL_OPS="ring_mp_mc"
662 CONFIG_RTE_MBUF_REFCNT_ATOMIC=y
663 CONFIG_RTE_PKTMBUF_HEADROOM=128
664
665 #
666 # Compile librte_timer
667 #
668 CONFIG_RTE_LIBRTE_TIMER=y
669 CONFIG_RTE_LIBRTE_TIMER_DEBUG=n
670
671 #
672 # Compile librte_cfgfile
673 #
674 CONFIG_RTE_LIBRTE_CFGFILE=y
675
676 #
677 # Compile librte_cmdline
678 #
679 CONFIG_RTE_LIBRTE_CMDLINE=y
680 CONFIG_RTE_LIBRTE_CMDLINE_DEBUG=n
681
682 #
683 # Compile librte_hash
684 #
685 CONFIG_RTE_LIBRTE_HASH=y
686 CONFIG_RTE_LIBRTE_HASH_DEBUG=n
687
688 #
689 # Compile librte_efd
690 #
691 CONFIG_RTE_LIBRTE_EFD=y
692
693 #
694 # Compile librte_member
695 #
696 CONFIG_RTE_LIBRTE_MEMBER=y
697
698 #
699 # Compile librte_jobstats
700 #
701 CONFIG_RTE_LIBRTE_JOBSTATS=y
702
703 #
704 # Compile the device metrics library
705 #
706 CONFIG_RTE_LIBRTE_METRICS=y
707
708 #
709 # Compile the bitrate statistics library
710 #
711 CONFIG_RTE_LIBRTE_BITRATE=y
712
713 #
714 # Compile the latency statistics library
715 #
716 CONFIG_RTE_LIBRTE_LATENCY_STATS=y
717
718 #
719 # Compile librte_lpm
720 #
721 CONFIG_RTE_LIBRTE_LPM=y
722 CONFIG_RTE_LIBRTE_LPM_DEBUG=n
723
724 #
725 # Compile librte_acl
726 #
727 CONFIG_RTE_LIBRTE_ACL=y
728 CONFIG_RTE_LIBRTE_ACL_DEBUG=n
729
730 #
731 # Compile librte_power
732 #
733 CONFIG_RTE_LIBRTE_POWER=n
734 CONFIG_RTE_LIBRTE_POWER_DEBUG=n
735 CONFIG_RTE_MAX_LCORE_FREQS=64
736
737 #
738 # Compile librte_net
739 #
740 CONFIG_RTE_LIBRTE_NET=y
741
742 #
743 # Compile librte_ip_frag
744 #
745 CONFIG_RTE_LIBRTE_IP_FRAG=y
746 CONFIG_RTE_LIBRTE_IP_FRAG_DEBUG=n
747 CONFIG_RTE_LIBRTE_IP_FRAG_MAX_FRAG=4
748 CONFIG_RTE_LIBRTE_IP_FRAG_TBL_STAT=n
749
750 #
751 # Compile GRO library
752 #
753 CONFIG_RTE_LIBRTE_GRO=y
754
755 #
756 # Compile GSO library
757 #
758 CONFIG_RTE_LIBRTE_GSO=y
759
760 #
761 # Compile librte_meter
762 #
763 CONFIG_RTE_LIBRTE_METER=y
764
765 #
766 # Compile librte_classify
767 #
768 CONFIG_RTE_LIBRTE_FLOW_CLASSIFY=y
769
770 #
771 # Compile librte_sched
772 #
773 CONFIG_RTE_LIBRTE_SCHED=y
774 CONFIG_RTE_SCHED_DEBUG=n
775 CONFIG_RTE_SCHED_RED=n
776 CONFIG_RTE_SCHED_COLLECT_STATS=n
777 CONFIG_RTE_SCHED_SUBPORT_TC_OV=n
778 CONFIG_RTE_SCHED_PORT_N_GRINDERS=8
779 CONFIG_RTE_SCHED_VECTOR=n
780
781 #
782 # Compile the distributor library
783 #
784 CONFIG_RTE_LIBRTE_DISTRIBUTOR=y
785
786 #
787 # Compile the reorder library
788 #
789 CONFIG_RTE_LIBRTE_REORDER=y
790
791 #
792 # Compile librte_port
793 #
794 CONFIG_RTE_LIBRTE_PORT=y
795 CONFIG_RTE_PORT_STATS_COLLECT=n
796 CONFIG_RTE_PORT_PCAP=n
797
798 #
799 # Compile librte_table
800 #
801 CONFIG_RTE_LIBRTE_TABLE=y
802 CONFIG_RTE_TABLE_STATS_COLLECT=n
803
804 #
805 # Compile librte_pipeline
806 #
807 CONFIG_RTE_LIBRTE_PIPELINE=y
808 CONFIG_RTE_PIPELINE_STATS_COLLECT=n
809
810 #
811 # Compile librte_kni
812 #
813 CONFIG_RTE_LIBRTE_KNI=n
814 CONFIG_RTE_LIBRTE_PMD_KNI=n
815 CONFIG_RTE_KNI_KMOD=n
816 CONFIG_RTE_KNI_KMOD_ETHTOOL=n
817 CONFIG_RTE_KNI_PREEMPT_DEFAULT=y
818
819 #
820 # Compile the pdump library
821 #
822 CONFIG_RTE_LIBRTE_PDUMP=y
823
824 #
825 # Compile vhost user library
826 #
827 CONFIG_RTE_LIBRTE_VHOST=n
828 CONFIG_RTE_LIBRTE_VHOST_NUMA=n
829 CONFIG_RTE_LIBRTE_VHOST_DEBUG=n
830
831 #
832 # Compile vhost PMD
833 # To compile, CONFIG_RTE_LIBRTE_VHOST should be enabled.
834 #
835 CONFIG_RTE_LIBRTE_PMD_VHOST=n
836
837 #
838 # Compile IFCVF driver
839 # To compile, CONFIG_RTE_LIBRTE_VHOST and CONFIG_RTE_EAL_VFIO
840 # should be enabled.
841 #
842 CONFIG_RTE_LIBRTE_IFCVF_VDPA_PMD=n
843
844 #
845 # Compile the test application
846 #
847 CONFIG_RTE_APP_TEST=y
848 CONFIG_RTE_APP_TEST_RESOURCE_TAR=n
849
850 #
851 # Compile the procinfo application
852 #
853 CONFIG_RTE_PROC_INFO=n
854
855 #
856 # Compile the PMD test application
857 #
858 CONFIG_RTE_TEST_PMD=y
859 CONFIG_RTE_TEST_PMD_RECORD_CORE_CYCLES=n
860 CONFIG_RTE_TEST_PMD_RECORD_BURST_STATS=n
861
862 #
863 # Compile the bbdev test application
864 #
865 CONFIG_RTE_TEST_BBDEV=y
866
867 #
868 # Compile the crypto performance application
869 #
870 CONFIG_RTE_APP_CRYPTO_PERF=y
871
872 #
873 # Compile the eventdev application
874 #
875 CONFIG_RTE_APP_EVENTDEV=y