net: add MPLS header structure
[dpdk.git] / config / common_base
1 # SPDX-License-Identifier: BSD-3-Clause
2 # Copyright(c) 2010-2017 Intel Corporation
3
4 #
5 # define executive environment
6 # RTE_EXEC_ENV values are the directories in mk/exec-env/
7 #
8 CONFIG_RTE_EXEC_ENV=
9
10 #
11 # define the architecture we compile for.
12 # RTE_ARCH values are the directories in mk/arch/
13 #
14 CONFIG_RTE_ARCH=
15
16 #
17 # machine can define specific variables or action for a specific board
18 # RTE_MACHINE values are the directories in mk/machine/
19 #
20 CONFIG_RTE_MACHINE=
21
22 #
23 # The compiler we use.
24 # RTE_TOOLCHAIN values are the directories in mk/toolchain/
25 #
26 CONFIG_RTE_TOOLCHAIN=
27
28 #
29 # Use intrinsics or assembly code for key routines
30 #
31 CONFIG_RTE_FORCE_INTRINSICS=n
32
33 #
34 # Machine forces strict alignment constraints.
35 #
36 CONFIG_RTE_ARCH_STRICT_ALIGN=n
37
38 #
39 # Compile to share library
40 #
41 CONFIG_RTE_BUILD_SHARED_LIB=n
42
43 #
44 # Use newest code breaking previous ABI
45 #
46 CONFIG_RTE_NEXT_ABI=y
47
48 #
49 # Major ABI to overwrite library specific LIBABIVER
50 #
51 CONFIG_RTE_MAJOR_ABI=
52
53 #
54 # Machine's cache line size
55 #
56 CONFIG_RTE_CACHE_LINE_SIZE=64
57
58 #
59 # Memory model
60 #
61 CONFIG_RTE_USE_C11_MEM_MODEL=n
62
63 #
64 # Compile Environment Abstraction Layer
65 #
66 CONFIG_RTE_LIBRTE_EAL=y
67 CONFIG_RTE_MAX_LCORE=128
68 CONFIG_RTE_MAX_NUMA_NODES=8
69 CONFIG_RTE_MAX_HEAPS=32
70 CONFIG_RTE_MAX_MEMSEG_LISTS=64
71 # each memseg list will be limited to either RTE_MAX_MEMSEG_PER_LIST pages
72 # or RTE_MAX_MEM_MB_PER_LIST megabytes worth of memory, whichever is smaller
73 CONFIG_RTE_MAX_MEMSEG_PER_LIST=8192
74 CONFIG_RTE_MAX_MEM_MB_PER_LIST=32768
75 # a "type" is a combination of page size and NUMA node. total number of memseg
76 # lists per type will be limited to either RTE_MAX_MEMSEG_PER_TYPE pages (split
77 # over multiple lists of RTE_MAX_MEMSEG_PER_LIST pages), or
78 # RTE_MAX_MEM_MB_PER_TYPE megabytes of memory (split over multiple lists of
79 # RTE_MAX_MEM_MB_PER_LIST), whichever is smaller
80 CONFIG_RTE_MAX_MEMSEG_PER_TYPE=32768
81 CONFIG_RTE_MAX_MEM_MB_PER_TYPE=131072
82 # global maximum usable amount of VA, in megabytes
83 CONFIG_RTE_MAX_MEM_MB=524288
84 CONFIG_RTE_MAX_MEMZONE=2560
85 CONFIG_RTE_MAX_TAILQ=32
86 CONFIG_RTE_ENABLE_ASSERT=n
87 CONFIG_RTE_LOG_DP_LEVEL=RTE_LOG_INFO
88 CONFIG_RTE_LOG_HISTORY=256
89 CONFIG_RTE_BACKTRACE=y
90 CONFIG_RTE_LIBEAL_USE_HPET=n
91 CONFIG_RTE_EAL_ALLOW_INV_SOCKET_ID=n
92 CONFIG_RTE_EAL_ALWAYS_PANIC_ON_ERROR=n
93 CONFIG_RTE_EAL_IGB_UIO=n
94 CONFIG_RTE_EAL_VFIO=n
95 CONFIG_RTE_MAX_VFIO_GROUPS=64
96 CONFIG_RTE_MAX_VFIO_CONTAINERS=64
97 CONFIG_RTE_MALLOC_DEBUG=n
98 CONFIG_RTE_EAL_NUMA_AWARE_HUGEPAGES=n
99 CONFIG_RTE_USE_LIBBSD=n
100
101 #
102 # Recognize/ignore the AVX/AVX512 CPU flags for performance/power testing.
103 # AVX512 is marked as experimental for now, will enable it after enough
104 # field test and possible optimization.
105 #
106 CONFIG_RTE_ENABLE_AVX=y
107 CONFIG_RTE_ENABLE_AVX512=n
108
109 # Default driver path (or "" to disable)
110 CONFIG_RTE_EAL_PMD_PATH=""
111
112 #
113 # Compile Environment Abstraction Layer to support Vmware TSC map
114 #
115 CONFIG_RTE_LIBRTE_EAL_VMWARE_TSC_MAP_SUPPORT=y
116
117 #
118 # Compile the PCI library
119 #
120 CONFIG_RTE_LIBRTE_PCI=y
121
122 #
123 # Compile the argument parser library
124 #
125 CONFIG_RTE_LIBRTE_KVARGS=y
126
127 #
128 # Compile generic ethernet library
129 #
130 CONFIG_RTE_LIBRTE_ETHER=y
131 CONFIG_RTE_LIBRTE_ETHDEV_DEBUG=n
132 CONFIG_RTE_MAX_ETHPORTS=32
133 CONFIG_RTE_MAX_QUEUES_PER_PORT=1024
134 CONFIG_RTE_LIBRTE_IEEE1588=n
135 CONFIG_RTE_ETHDEV_QUEUE_STAT_CNTRS=16
136 CONFIG_RTE_ETHDEV_RXTX_CALLBACKS=y
137 CONFIG_RTE_ETHDEV_PROFILE_WITH_VTUNE=n
138
139 #
140 # Turn off Tx preparation stage
141 #
142 # Warning: rte_eth_tx_prepare() can be safely disabled only if using a
143 # driver which do not implement any Tx preparation.
144 #
145 CONFIG_RTE_ETHDEV_TX_PREPARE_NOOP=n
146
147 #
148 # Common libraries, before Bus/PMDs
149 #
150 CONFIG_RTE_LIBRTE_COMMON_DPAAX=n
151
152 #
153 # Compile the Intel FPGA bus
154 #
155 CONFIG_RTE_LIBRTE_IFPGA_BUS=y
156
157 #
158 # Compile PCI bus driver
159 #
160 CONFIG_RTE_LIBRTE_PCI_BUS=y
161
162 #
163 # Compile the vdev bus
164 #
165 CONFIG_RTE_LIBRTE_VDEV_BUS=y
166
167 #
168 # Compile ARK PMD
169 #
170 CONFIG_RTE_LIBRTE_ARK_PMD=y
171 CONFIG_RTE_LIBRTE_ARK_PAD_TX=y
172 CONFIG_RTE_LIBRTE_ARK_DEBUG_RX=n
173 CONFIG_RTE_LIBRTE_ARK_DEBUG_TX=n
174 CONFIG_RTE_LIBRTE_ARK_DEBUG_STATS=n
175 CONFIG_RTE_LIBRTE_ARK_DEBUG_TRACE=n
176
177 #
178 # Compile Aquantia Atlantic PMD driver
179 #
180 CONFIG_RTE_LIBRTE_ATLANTIC_PMD=y
181
182 #
183 # Compile AMD PMD
184 #
185 CONFIG_RTE_LIBRTE_AXGBE_PMD=y
186 CONFIG_RTE_LIBRTE_AXGBE_PMD_DEBUG=n
187
188 #
189 # Compile burst-oriented Broadcom PMD driver
190 #
191 CONFIG_RTE_LIBRTE_BNX2X_PMD=n
192 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_RX=n
193 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_TX=n
194 CONFIG_RTE_LIBRTE_BNX2X_MF_SUPPORT=n
195 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_PERIODIC=n
196
197 #
198 # Compile burst-oriented Broadcom BNXT PMD driver
199 #
200 CONFIG_RTE_LIBRTE_BNXT_PMD=y
201
202 #
203 # Compile burst-oriented Chelsio Terminator (CXGBE) PMD
204 #
205 CONFIG_RTE_LIBRTE_CXGBE_PMD=y
206 CONFIG_RTE_LIBRTE_CXGBE_DEBUG=n
207 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_REG=n
208 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_MBOX=n
209 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_TX=n
210 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_RX=n
211 CONFIG_RTE_LIBRTE_CXGBE_TPUT=y
212
213 # NXP DPAA Bus
214 CONFIG_RTE_LIBRTE_DPAA_BUS=n
215 CONFIG_RTE_LIBRTE_DPAA_MEMPOOL=n
216 CONFIG_RTE_LIBRTE_DPAA_PMD=n
217 CONFIG_RTE_LIBRTE_DPAA_HWDEBUG=n
218
219 #
220 # Compile NXP DPAA2 FSL-MC Bus
221 #
222 CONFIG_RTE_LIBRTE_FSLMC_BUS=n
223
224 #
225 # Compile Support Libraries for NXP DPAA2
226 #
227 CONFIG_RTE_LIBRTE_DPAA2_MEMPOOL=n
228 CONFIG_RTE_LIBRTE_DPAA2_USE_PHYS_IOVA=y
229
230 #
231 # Compile burst-oriented NXP DPAA2 PMD driver
232 #
233 CONFIG_RTE_LIBRTE_DPAA2_PMD=n
234 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_DRIVER=n
235
236 #
237 # Compile NXP ENETC PMD Driver
238 #
239 CONFIG_RTE_LIBRTE_ENETC_PMD=n
240
241 #
242 # Compile burst-oriented Amazon ENA PMD driver
243 #
244 CONFIG_RTE_LIBRTE_ENA_PMD=y
245 CONFIG_RTE_LIBRTE_ENA_DEBUG_RX=n
246 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX=n
247 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX_FREE=n
248 CONFIG_RTE_LIBRTE_ENA_COM_DEBUG=n
249
250 #
251 # Compile burst-oriented Cisco ENIC PMD driver
252 #
253 CONFIG_RTE_LIBRTE_ENIC_PMD=y
254
255 #
256 # Compile burst-oriented IGB & EM PMD drivers
257 #
258 CONFIG_RTE_LIBRTE_EM_PMD=y
259 CONFIG_RTE_LIBRTE_IGB_PMD=y
260 CONFIG_RTE_LIBRTE_E1000_DEBUG_RX=n
261 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX=n
262 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX_FREE=n
263 CONFIG_RTE_LIBRTE_E1000_PF_DISABLE_STRIP_CRC=n
264
265 #
266 # Compile burst-oriented IXGBE PMD driver
267 #
268 CONFIG_RTE_LIBRTE_IXGBE_PMD=y
269 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_RX=n
270 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX=n
271 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX_FREE=n
272 CONFIG_RTE_LIBRTE_IXGBE_PF_DISABLE_STRIP_CRC=n
273 CONFIG_RTE_IXGBE_INC_VECTOR=y
274 CONFIG_RTE_LIBRTE_IXGBE_BYPASS=n
275
276 #
277 # Compile burst-oriented I40E PMD driver
278 #
279 CONFIG_RTE_LIBRTE_I40E_PMD=y
280 CONFIG_RTE_LIBRTE_I40E_DEBUG_RX=n
281 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX=n
282 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX_FREE=n
283 CONFIG_RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC=y
284 CONFIG_RTE_LIBRTE_I40E_INC_VECTOR=y
285 CONFIG_RTE_LIBRTE_I40E_16BYTE_RX_DESC=n
286 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF=64
287 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM=4
288
289 #
290 # Compile burst-oriented FM10K PMD
291 #
292 CONFIG_RTE_LIBRTE_FM10K_PMD=y
293 CONFIG_RTE_LIBRTE_FM10K_DEBUG_RX=n
294 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX=n
295 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX_FREE=n
296 CONFIG_RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE=y
297 CONFIG_RTE_LIBRTE_FM10K_INC_VECTOR=y
298
299 #
300 # Compile burst-oriented AVF PMD driver
301 #
302 CONFIG_RTE_LIBRTE_AVF_PMD=y
303 CONFIG_RTE_LIBRTE_AVF_INC_VECTOR=y
304 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX=n
305 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX_FREE=n
306 CONFIG_RTE_LIBRTE_AVF_DEBUG_RX=n
307 CONFIG_RTE_LIBRTE_AVF_16BYTE_RX_DESC=n
308
309 #
310 # Compile burst-oriented Mellanox ConnectX-3 (MLX4) PMD
311 #
312 CONFIG_RTE_LIBRTE_MLX4_PMD=n
313 CONFIG_RTE_LIBRTE_MLX4_DEBUG=n
314 CONFIG_RTE_LIBRTE_MLX4_DLOPEN_DEPS=n
315
316 #
317 # Compile burst-oriented Mellanox ConnectX-4, ConnectX-5 & Bluefield
318 # (MLX5) PMD
319 #
320 CONFIG_RTE_LIBRTE_MLX5_PMD=n
321 CONFIG_RTE_LIBRTE_MLX5_DEBUG=n
322 CONFIG_RTE_LIBRTE_MLX5_DLOPEN_DEPS=n
323
324 #
325 # Compile burst-oriented Netronome NFP PMD driver
326 #
327 CONFIG_RTE_LIBRTE_NFP_PMD=n
328 CONFIG_RTE_LIBRTE_NFP_DEBUG_TX=n
329 CONFIG_RTE_LIBRTE_NFP_DEBUG_RX=n
330
331 # QLogic 10G/25G/40G/50G/100G PMD
332 #
333 CONFIG_RTE_LIBRTE_QEDE_PMD=y
334 CONFIG_RTE_LIBRTE_QEDE_DEBUG_TX=n
335 CONFIG_RTE_LIBRTE_QEDE_DEBUG_RX=n
336 #Provides abs path/name of the firmware file.
337 #Empty string denotes driver will use default firmware
338 CONFIG_RTE_LIBRTE_QEDE_FW=""
339
340 #
341 # Compile burst-oriented Solarflare libefx-based PMD
342 #
343 CONFIG_RTE_LIBRTE_SFC_EFX_PMD=y
344 CONFIG_RTE_LIBRTE_SFC_EFX_DEBUG=n
345
346 #
347 # Compile software PMD backed by SZEDATA2 device
348 #
349 CONFIG_RTE_LIBRTE_PMD_SZEDATA2=n
350
351 #
352 # Compile burst-oriented Cavium Thunderx NICVF PMD driver
353 #
354 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_PMD=y
355 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_RX=n
356 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_TX=n
357
358 #
359 # Compile burst-oriented Cavium LiquidIO PMD driver
360 #
361 CONFIG_RTE_LIBRTE_LIO_PMD=y
362 CONFIG_RTE_LIBRTE_LIO_DEBUG_RX=n
363 CONFIG_RTE_LIBRTE_LIO_DEBUG_TX=n
364 CONFIG_RTE_LIBRTE_LIO_DEBUG_MBOX=n
365 CONFIG_RTE_LIBRTE_LIO_DEBUG_REGS=n
366
367 #
368 # Compile burst-oriented Cavium OCTEONTX network PMD driver
369 #
370 CONFIG_RTE_LIBRTE_OCTEONTX_PMD=y
371
372 #
373 # Compile WRS accelerated virtual port (AVP) guest PMD driver
374 #
375 CONFIG_RTE_LIBRTE_AVP_PMD=n
376 CONFIG_RTE_LIBRTE_AVP_DEBUG_RX=n
377 CONFIG_RTE_LIBRTE_AVP_DEBUG_TX=n
378 CONFIG_RTE_LIBRTE_AVP_DEBUG_BUFFERS=n
379
380 #
381 # Compile burst-oriented VIRTIO PMD driver
382 #
383 CONFIG_RTE_LIBRTE_VIRTIO_PMD=y
384 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_RX=n
385 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_TX=n
386 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DUMP=n
387
388 #
389 # Compile virtio device emulation inside virtio PMD driver
390 #
391 CONFIG_RTE_VIRTIO_USER=n
392
393 #
394 # Compile burst-oriented VMXNET3 PMD driver
395 #
396 CONFIG_RTE_LIBRTE_VMXNET3_PMD=y
397 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_RX=n
398 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX=n
399 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX_FREE=n
400
401 #
402 # Compile software PMD backed by AF_PACKET sockets (Linux only)
403 #
404 CONFIG_RTE_LIBRTE_PMD_AF_PACKET=n
405
406 #
407 # Compile link bonding PMD library
408 #
409 CONFIG_RTE_LIBRTE_PMD_BOND=y
410 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB=n
411 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB_L1=n
412
413 #
414 # Compile fail-safe PMD
415 #
416 CONFIG_RTE_LIBRTE_PMD_FAILSAFE=y
417
418 #
419 # Compile Marvell PMD driver
420 #
421 CONFIG_RTE_LIBRTE_MVPP2_PMD=n
422
423 #
424 # Compile Marvell MVNETA PMD driver
425 #
426 CONFIG_RTE_LIBRTE_MVNETA_PMD=n
427
428 #
429 # Compile support for VMBus library
430 #
431 CONFIG_RTE_LIBRTE_VMBUS=n
432
433 #
434 # Compile native PMD for Hyper-V/Azure
435 #
436 CONFIG_RTE_LIBRTE_NETVSC_PMD=n
437 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_RX=n
438 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_TX=n
439 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_DUMP=n
440
441 #
442 # Compile virtual device driver for NetVSC on Hyper-V/Azure
443 #
444 CONFIG_RTE_LIBRTE_VDEV_NETVSC_PMD=n
445
446 #
447 # Compile null PMD
448 #
449 CONFIG_RTE_LIBRTE_PMD_NULL=y
450
451 #
452 # Compile software PMD backed by PCAP files
453 #
454 CONFIG_RTE_LIBRTE_PMD_PCAP=n
455
456 #
457 # Compile example software rings based PMD
458 #
459 CONFIG_RTE_LIBRTE_PMD_RING=y
460 CONFIG_RTE_PMD_RING_MAX_RX_RINGS=16
461 CONFIG_RTE_PMD_RING_MAX_TX_RINGS=16
462
463 #
464 # Compile SOFTNIC PMD
465 #
466 CONFIG_RTE_LIBRTE_PMD_SOFTNIC=n
467
468 #
469 # Compile the TAP PMD
470 # It is enabled by default for Linux only.
471 #
472 CONFIG_RTE_LIBRTE_PMD_TAP=n
473
474 #
475 # Do prefetch of packet data within PMD driver receive function
476 #
477 CONFIG_RTE_PMD_PACKET_PREFETCH=y
478
479 # Compile generic wireless base band device library
480 # EXPERIMENTAL: API may change without prior notice
481 #
482 CONFIG_RTE_LIBRTE_BBDEV=y
483 CONFIG_RTE_BBDEV_MAX_DEVS=128
484 CONFIG_RTE_BBDEV_OFFLOAD_COST=n
485
486 #
487 # Compile PMD for NULL bbdev device
488 #
489 CONFIG_RTE_LIBRTE_PMD_BBDEV_NULL=y
490
491 #
492 # Compile PMD for turbo software bbdev device
493 #
494 CONFIG_RTE_LIBRTE_PMD_BBDEV_TURBO_SW=n
495
496 #
497 # Compile generic crypto device library
498 #
499 CONFIG_RTE_LIBRTE_CRYPTODEV=y
500 CONFIG_RTE_CRYPTO_MAX_DEVS=64
501
502 #
503 # Compile PMD for ARMv8 Crypto device
504 #
505 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO=n
506 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO_DEBUG=n
507
508 #
509 # Compile NXP CAAM JR crypto Driver
510 #
511 CONFIG_RTE_LIBRTE_PMD_CAAM_JR=n
512 CONFIG_RTE_LIBRTE_PMD_CAAM_JR_BE=n
513
514 #
515 # Compile NXP DPAA2 crypto sec driver for CAAM HW
516 #
517 CONFIG_RTE_LIBRTE_PMD_DPAA2_SEC=n
518
519 #
520 # NXP DPAA caam - crypto driver
521 #
522 CONFIG_RTE_LIBRTE_PMD_DPAA_SEC=n
523 CONFIG_RTE_LIBRTE_DPAA_MAX_CRYPTODEV=4
524
525 #
526 # Compile PMD for Cavium OCTEON TX crypto device
527 #
528 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_CRYPTO=y
529
530 #
531 # Compile PMD for QuickAssist based devices - see docs for details
532 #
533 CONFIG_RTE_LIBRTE_PMD_QAT=y
534 CONFIG_RTE_LIBRTE_PMD_QAT_SYM=n
535 #
536 # Max. number of QuickAssist devices, which can be detected and attached
537 #
538 CONFIG_RTE_PMD_QAT_MAX_PCI_DEVICES=48
539 CONFIG_RTE_PMD_QAT_COMP_SGL_MAX_SEGMENTS=16
540
541 #
542 # Compile PMD for virtio crypto devices
543 #
544 CONFIG_RTE_LIBRTE_PMD_VIRTIO_CRYPTO=y
545 #
546 # Number of maximum virtio crypto devices
547 #
548 CONFIG_RTE_MAX_VIRTIO_CRYPTO=32
549
550 #
551 # Compile PMD for AESNI backed device
552 #
553 CONFIG_RTE_LIBRTE_PMD_AESNI_MB=n
554
555 #
556 # Compile PMD for Software backed device
557 #
558 CONFIG_RTE_LIBRTE_PMD_OPENSSL=n
559
560 #
561 # Compile PMD for AESNI GCM device
562 #
563 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM=n
564
565 #
566 # Compile PMD for SNOW 3G device
567 #
568 CONFIG_RTE_LIBRTE_PMD_SNOW3G=n
569 CONFIG_RTE_LIBRTE_PMD_SNOW3G_DEBUG=n
570
571 #
572 # Compile PMD for KASUMI device
573 #
574 CONFIG_RTE_LIBRTE_PMD_KASUMI=n
575
576 #
577 # Compile PMD for ZUC device
578 #
579 CONFIG_RTE_LIBRTE_PMD_ZUC=n
580
581 # Compile PMD for Crypto Scheduler device
582 #
583 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER=y
584
585 #
586 # Compile PMD for NULL Crypto device
587 #
588 CONFIG_RTE_LIBRTE_PMD_NULL_CRYPTO=y
589
590 #
591 # Compile PMD for AMD CCP crypto device
592 #
593 CONFIG_RTE_LIBRTE_PMD_CCP=n
594
595 #
596 # Compile PMD for Marvell Crypto device
597 #
598 CONFIG_RTE_LIBRTE_PMD_MVSAM_CRYPTO=n
599
600 #
601 # Compile generic security library
602 #
603 CONFIG_RTE_LIBRTE_SECURITY=y
604
605 #
606 # Compile generic compression device library
607 #
608 CONFIG_RTE_LIBRTE_COMPRESSDEV=y
609 CONFIG_RTE_COMPRESS_MAX_DEVS=64
610
611 #
612 # Compile compressdev unit test
613 #
614 CONFIG_RTE_COMPRESSDEV_TEST=n
615
616 #
617 # Compile PMD for Octeontx ZIPVF compression device
618 #
619 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_ZIPVF=y
620
621 #
622 # Compile PMD for ISA-L compression device
623 #
624 CONFIG_RTE_LIBRTE_PMD_ISAL=n
625
626 #
627 # Compile PMD for ZLIB compression device
628 #
629 CONFIG_RTE_LIBRTE_PMD_ZLIB=n
630
631 #
632 # Compile generic event device library
633 #
634 CONFIG_RTE_LIBRTE_EVENTDEV=y
635 CONFIG_RTE_LIBRTE_EVENTDEV_DEBUG=n
636 CONFIG_RTE_EVENT_MAX_DEVS=16
637 CONFIG_RTE_EVENT_MAX_QUEUES_PER_DEV=64
638 CONFIG_RTE_EVENT_TIMER_ADAPTER_NUM_MAX=32
639 CONFIG_RTE_EVENT_ETH_INTR_RING_SIZE=1024
640 CONFIG_RTE_EVENT_CRYPTO_ADAPTER_MAX_INSTANCE=32
641 CONFIG_RTE_EVENT_ETH_TX_ADAPTER_MAX_INSTANCE=32
642
643 #
644 # Compile PMD for skeleton event device
645 #
646 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV=y
647 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV_DEBUG=n
648
649 #
650 # Compile PMD for software event device
651 #
652 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV=y
653
654 #
655 # Compile PMD for distributed software event device
656 #
657 CONFIG_RTE_LIBRTE_PMD_DSW_EVENTDEV=y
658
659 #
660 # Compile PMD for octeontx sso event device
661 #
662 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF=y
663
664 #
665 # Compile PMD for OPDL event device
666 #
667 CONFIG_RTE_LIBRTE_PMD_OPDL_EVENTDEV=y
668
669 #
670 # Compile PMD for NXP DPAA event device
671 #
672 CONFIG_RTE_LIBRTE_PMD_DPAA_EVENTDEV=n
673
674 #
675 # Compile PMD for NXP DPAA2 event device
676 #
677 CONFIG_RTE_LIBRTE_PMD_DPAA2_EVENTDEV=n
678
679 #
680 # Compile raw device support
681 # EXPERIMENTAL: API may change without prior notice
682 #
683 CONFIG_RTE_LIBRTE_RAWDEV=y
684 CONFIG_RTE_RAWDEV_MAX_DEVS=10
685 CONFIG_RTE_LIBRTE_PMD_SKELETON_RAWDEV=y
686
687 #
688 # Compile PMD for NXP DPAA2 CMDIF raw device
689 #
690 CONFIG_RTE_LIBRTE_PMD_DPAA2_CMDIF_RAWDEV=n
691
692 #
693 # Compile PMD for NXP DPAA2 QDMA raw device
694 #
695 CONFIG_RTE_LIBRTE_PMD_DPAA2_QDMA_RAWDEV=n
696
697 #
698 # Compile PMD for Intel FPGA raw device
699 #
700 CONFIG_RTE_LIBRTE_PMD_IFPGA_RAWDEV=y
701
702 #
703 # Compile librte_ring
704 #
705 CONFIG_RTE_LIBRTE_RING=y
706
707 #
708 # Compile librte_mempool
709 #
710 CONFIG_RTE_LIBRTE_MEMPOOL=y
711 CONFIG_RTE_MEMPOOL_CACHE_MAX_SIZE=512
712 CONFIG_RTE_LIBRTE_MEMPOOL_DEBUG=n
713
714 #
715 # Compile Mempool drivers
716 #
717 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET=y
718 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET_SIZE_KB=64
719 CONFIG_RTE_DRIVER_MEMPOOL_RING=y
720 CONFIG_RTE_DRIVER_MEMPOOL_STACK=y
721
722 #
723 # Compile PMD for octeontx fpa mempool device
724 #
725 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL=y
726
727 #
728 # Compile librte_mbuf
729 #
730 CONFIG_RTE_LIBRTE_MBUF=y
731 CONFIG_RTE_LIBRTE_MBUF_DEBUG=n
732 CONFIG_RTE_MBUF_DEFAULT_MEMPOOL_OPS="ring_mp_mc"
733 CONFIG_RTE_MBUF_REFCNT_ATOMIC=y
734 CONFIG_RTE_PKTMBUF_HEADROOM=128
735
736 #
737 # Compile librte_timer
738 #
739 CONFIG_RTE_LIBRTE_TIMER=y
740 CONFIG_RTE_LIBRTE_TIMER_DEBUG=n
741
742 #
743 # Compile librte_cfgfile
744 #
745 CONFIG_RTE_LIBRTE_CFGFILE=y
746
747 #
748 # Compile librte_cmdline
749 #
750 CONFIG_RTE_LIBRTE_CMDLINE=y
751 CONFIG_RTE_LIBRTE_CMDLINE_DEBUG=n
752
753 #
754 # Compile librte_hash
755 #
756 CONFIG_RTE_LIBRTE_HASH=y
757 CONFIG_RTE_LIBRTE_HASH_DEBUG=n
758
759 #
760 # Compile librte_efd
761 #
762 CONFIG_RTE_LIBRTE_EFD=y
763
764 #
765 # Compile librte_member
766 #
767 CONFIG_RTE_LIBRTE_MEMBER=y
768
769 #
770 # Compile librte_jobstats
771 #
772 CONFIG_RTE_LIBRTE_JOBSTATS=y
773
774 #
775 # Compile the device metrics library
776 #
777 CONFIG_RTE_LIBRTE_METRICS=y
778
779 #
780 # Compile the bitrate statistics library
781 #
782 CONFIG_RTE_LIBRTE_BITRATE=y
783
784 #
785 # Compile the latency statistics library
786 #
787 CONFIG_RTE_LIBRTE_LATENCY_STATS=y
788
789 #
790 # Compile librte_lpm
791 #
792 CONFIG_RTE_LIBRTE_LPM=y
793 CONFIG_RTE_LIBRTE_LPM_DEBUG=n
794
795 #
796 # Compile librte_acl
797 #
798 CONFIG_RTE_LIBRTE_ACL=y
799 CONFIG_RTE_LIBRTE_ACL_DEBUG=n
800
801 #
802 # Compile librte_power
803 #
804 CONFIG_RTE_LIBRTE_POWER=n
805 CONFIG_RTE_LIBRTE_POWER_DEBUG=n
806 CONFIG_RTE_MAX_LCORE_FREQS=64
807
808 #
809 # Compile librte_net
810 #
811 CONFIG_RTE_LIBRTE_NET=y
812
813 #
814 # Compile librte_ip_frag
815 #
816 CONFIG_RTE_LIBRTE_IP_FRAG=y
817 CONFIG_RTE_LIBRTE_IP_FRAG_DEBUG=n
818 CONFIG_RTE_LIBRTE_IP_FRAG_MAX_FRAG=4
819 CONFIG_RTE_LIBRTE_IP_FRAG_TBL_STAT=n
820
821 #
822 # Compile GRO library
823 #
824 CONFIG_RTE_LIBRTE_GRO=y
825
826 #
827 # Compile GSO library
828 #
829 CONFIG_RTE_LIBRTE_GSO=y
830
831 #
832 # Compile librte_meter
833 #
834 CONFIG_RTE_LIBRTE_METER=y
835
836 #
837 # Compile librte_classify
838 #
839 CONFIG_RTE_LIBRTE_FLOW_CLASSIFY=y
840
841 #
842 # Compile librte_sched
843 #
844 CONFIG_RTE_LIBRTE_SCHED=y
845 CONFIG_RTE_SCHED_DEBUG=n
846 CONFIG_RTE_SCHED_RED=n
847 CONFIG_RTE_SCHED_COLLECT_STATS=n
848 CONFIG_RTE_SCHED_SUBPORT_TC_OV=n
849 CONFIG_RTE_SCHED_PORT_N_GRINDERS=8
850 CONFIG_RTE_SCHED_VECTOR=n
851
852 #
853 # Compile the distributor library
854 #
855 CONFIG_RTE_LIBRTE_DISTRIBUTOR=y
856
857 #
858 # Compile the reorder library
859 #
860 CONFIG_RTE_LIBRTE_REORDER=y
861
862 #
863 # Compile librte_port
864 #
865 CONFIG_RTE_LIBRTE_PORT=y
866 CONFIG_RTE_PORT_STATS_COLLECT=n
867 CONFIG_RTE_PORT_PCAP=n
868
869 #
870 # Compile librte_table
871 #
872 CONFIG_RTE_LIBRTE_TABLE=y
873 CONFIG_RTE_TABLE_STATS_COLLECT=n
874
875 #
876 # Compile librte_pipeline
877 #
878 CONFIG_RTE_LIBRTE_PIPELINE=y
879 CONFIG_RTE_PIPELINE_STATS_COLLECT=n
880
881 #
882 # Compile librte_kni
883 #
884 CONFIG_RTE_LIBRTE_KNI=n
885 CONFIG_RTE_LIBRTE_PMD_KNI=n
886 CONFIG_RTE_KNI_KMOD=n
887 CONFIG_RTE_KNI_KMOD_ETHTOOL=n
888 CONFIG_RTE_KNI_PREEMPT_DEFAULT=y
889
890 #
891 # Compile the pdump library
892 #
893 CONFIG_RTE_LIBRTE_PDUMP=y
894
895 #
896 # Compile vhost user library
897 #
898 CONFIG_RTE_LIBRTE_VHOST=n
899 CONFIG_RTE_LIBRTE_VHOST_NUMA=n
900 CONFIG_RTE_LIBRTE_VHOST_DEBUG=n
901
902 #
903 # Compile vhost PMD
904 # To compile, CONFIG_RTE_LIBRTE_VHOST should be enabled.
905 #
906 CONFIG_RTE_LIBRTE_PMD_VHOST=n
907
908 #
909 # Compile IFC driver
910 # To compile, CONFIG_RTE_LIBRTE_VHOST and CONFIG_RTE_EAL_VFIO
911 # should be enabled.
912 #
913 CONFIG_RTE_LIBRTE_IFC_PMD=n
914
915 #
916 # Compile librte_bpf
917 #
918 CONFIG_RTE_LIBRTE_BPF=y
919 # allow load BPF from ELF files (requires libelf)
920 CONFIG_RTE_LIBRTE_BPF_ELF=n
921
922 #
923 # Compile the test application
924 #
925 CONFIG_RTE_APP_TEST=y
926 CONFIG_RTE_APP_TEST_RESOURCE_TAR=n
927
928 #
929 # Compile the procinfo application
930 #
931 CONFIG_RTE_PROC_INFO=n
932
933 #
934 # Compile the PMD test application
935 #
936 CONFIG_RTE_TEST_PMD=y
937 CONFIG_RTE_TEST_PMD_RECORD_CORE_CYCLES=n
938 CONFIG_RTE_TEST_PMD_RECORD_BURST_STATS=n
939
940 #
941 # Compile the bbdev test application
942 #
943 CONFIG_RTE_TEST_BBDEV=y
944
945 #
946 # Compile the crypto performance application
947 #
948 CONFIG_RTE_APP_CRYPTO_PERF=y
949
950 #
951 # Compile the eventdev application
952 #
953 CONFIG_RTE_APP_EVENTDEV=y