7ca2f28b19c8dfdff6e0b4a51f9ce008a2bb0cad
[dpdk.git] / config / common_base
1 # SPDX-License-Identifier: BSD-3-Clause
2 # Copyright(c) 2010-2017 Intel Corporation
3
4 #
5 # String that appears before the version number
6 #
7 CONFIG_RTE_VER_PREFIX="DPDK"
8
9 #
10 # Version information completed when this file is processed for a build
11 #
12 CONFIG_RTE_VER_YEAR=__YEAR
13 CONFIG_RTE_VER_MONTH=__MONTH
14 CONFIG_RTE_VER_MINOR=__MINOR
15 CONFIG_RTE_VER_SUFFIX=__SUFFIX
16 CONFIG_RTE_VER_RELEASE=__RELEASE
17
18 #
19 # define executive environment
20 # RTE_EXEC_ENV values are the directories in mk/exec-env/
21 #
22 CONFIG_RTE_EXEC_ENV=
23
24 #
25 # define the architecture we compile for.
26 # RTE_ARCH values are the directories in mk/arch/
27 #
28 CONFIG_RTE_ARCH=
29
30 #
31 # machine can define specific variables or action for a specific board
32 # RTE_MACHINE values are the directories in mk/machine/
33 #
34 CONFIG_RTE_MACHINE=
35
36 #
37 # The compiler we use.
38 # RTE_TOOLCHAIN values are the directories in mk/toolchain/
39 #
40 CONFIG_RTE_TOOLCHAIN=
41
42 #
43 # Use intrinsics or assembly code for key routines
44 #
45 CONFIG_RTE_FORCE_INTRINSICS=n
46
47 #
48 # Machine forces strict alignment constraints.
49 #
50 CONFIG_RTE_ARCH_STRICT_ALIGN=n
51
52 #
53 # Enable link time optimization
54 #
55 CONFIG_RTE_ENABLE_LTO=n
56
57 #
58 # Compile to share library
59 #
60 CONFIG_RTE_BUILD_SHARED_LIB=n
61
62 #
63 # Use newest code breaking previous ABI
64 #
65 CONFIG_RTE_NEXT_ABI=y
66
67 #
68 # Machine's cache line size
69 #
70 CONFIG_RTE_CACHE_LINE_SIZE=64
71
72 #
73 # Memory model
74 #
75 CONFIG_RTE_USE_C11_MEM_MODEL=n
76
77 #
78 # Compile Environment Abstraction Layer
79 #
80 CONFIG_RTE_LIBRTE_EAL=y
81 CONFIG_RTE_MAX_LCORE=128
82 CONFIG_RTE_MAX_NUMA_NODES=8
83 CONFIG_RTE_MAX_HEAPS=32
84 CONFIG_RTE_MAX_MEMSEG_LISTS=64
85 # each memseg list will be limited to either RTE_MAX_MEMSEG_PER_LIST pages
86 # or RTE_MAX_MEM_MB_PER_LIST megabytes worth of memory, whichever is smaller
87 CONFIG_RTE_MAX_MEMSEG_PER_LIST=8192
88 CONFIG_RTE_MAX_MEM_MB_PER_LIST=32768
89 # a "type" is a combination of page size and NUMA node. total number of memseg
90 # lists per type will be limited to either RTE_MAX_MEMSEG_PER_TYPE pages (split
91 # over multiple lists of RTE_MAX_MEMSEG_PER_LIST pages), or
92 # RTE_MAX_MEM_MB_PER_TYPE megabytes of memory (split over multiple lists of
93 # RTE_MAX_MEM_MB_PER_LIST), whichever is smaller
94 CONFIG_RTE_MAX_MEMSEG_PER_TYPE=32768
95 CONFIG_RTE_MAX_MEM_MB_PER_TYPE=131072
96 # global maximum usable amount of VA, in megabytes
97 CONFIG_RTE_MAX_MEM_MB=524288
98 CONFIG_RTE_MAX_MEMZONE=2560
99 CONFIG_RTE_MAX_TAILQ=32
100 CONFIG_RTE_ENABLE_ASSERT=n
101 CONFIG_RTE_LOG_DP_LEVEL=RTE_LOG_INFO
102 CONFIG_RTE_LOG_HISTORY=256
103 CONFIG_RTE_BACKTRACE=y
104 CONFIG_RTE_LIBEAL_USE_HPET=n
105 CONFIG_RTE_EAL_ALWAYS_PANIC_ON_ERROR=n
106 CONFIG_RTE_EAL_IGB_UIO=n
107 CONFIG_RTE_EAL_VFIO=n
108 CONFIG_RTE_MAX_VFIO_GROUPS=64
109 CONFIG_RTE_MAX_VFIO_CONTAINERS=64
110 CONFIG_RTE_MALLOC_DEBUG=n
111 CONFIG_RTE_EAL_NUMA_AWARE_HUGEPAGES=n
112 CONFIG_RTE_USE_LIBBSD=n
113 # Use WFE instructions to implement the rte_wait_for_equal_xxx APIs,
114 # calling these APIs put the cores in low power state while waiting
115 # for the memory address to become equal to the expected value.
116 # This is supported only by aarch64.
117 CONFIG_RTE_ARM_USE_WFE=n
118
119 #
120 # Recognize/ignore the AVX/AVX512 CPU flags for performance/power testing.
121 # AVX512 is marked as experimental for now, will enable it after enough
122 # field test and possible optimization.
123 #
124 CONFIG_RTE_ENABLE_AVX=y
125 CONFIG_RTE_ENABLE_AVX512=n
126
127 # Use ARM LSE ATOMIC instructions
128 CONFIG_RTE_ARM_FEATURE_ATOMICS=n
129
130 # Default driver path (or "" to disable)
131 CONFIG_RTE_EAL_PMD_PATH=""
132
133 #
134 # Compile Environment Abstraction Layer to support Vmware TSC map
135 #
136 CONFIG_RTE_LIBRTE_EAL_VMWARE_TSC_MAP_SUPPORT=y
137
138 #
139 # Compile the PCI library
140 #
141 CONFIG_RTE_LIBRTE_PCI=y
142
143 #
144 # Compile the argument parser library
145 #
146 CONFIG_RTE_LIBRTE_KVARGS=y
147
148 #
149 # Compile generic ethernet library
150 #
151 CONFIG_RTE_LIBRTE_ETHER=y
152 CONFIG_RTE_LIBRTE_ETHDEV_DEBUG=n
153 CONFIG_RTE_MAX_ETHPORTS=32
154 CONFIG_RTE_MAX_QUEUES_PER_PORT=1024
155 CONFIG_RTE_LIBRTE_IEEE1588=n
156 CONFIG_RTE_ETHDEV_QUEUE_STAT_CNTRS=16
157 CONFIG_RTE_ETHDEV_RXTX_CALLBACKS=y
158 CONFIG_RTE_ETHDEV_PROFILE_WITH_VTUNE=n
159
160 #
161 # Turn off Tx preparation stage
162 #
163 # Warning: rte_eth_tx_prepare() can be safely disabled only if using a
164 # driver which do not implement any Tx preparation.
165 #
166 CONFIG_RTE_ETHDEV_TX_PREPARE_NOOP=n
167
168 #
169 # Common libraries, before Bus/PMDs
170 #
171 CONFIG_RTE_LIBRTE_COMMON_DPAAX=n
172
173 #
174 # Compile the Intel FPGA bus
175 #
176 CONFIG_RTE_LIBRTE_IFPGA_BUS=y
177
178 #
179 # Compile PCI bus driver
180 #
181 CONFIG_RTE_LIBRTE_PCI_BUS=y
182
183 #
184 # Compile the vdev bus
185 #
186 CONFIG_RTE_LIBRTE_VDEV_BUS=y
187
188 #
189 # Compile ARK PMD
190 #
191 CONFIG_RTE_LIBRTE_ARK_PMD=y
192 CONFIG_RTE_LIBRTE_ARK_PAD_TX=y
193 CONFIG_RTE_LIBRTE_ARK_DEBUG_RX=n
194 CONFIG_RTE_LIBRTE_ARK_DEBUG_TX=n
195 CONFIG_RTE_LIBRTE_ARK_DEBUG_STATS=n
196 CONFIG_RTE_LIBRTE_ARK_DEBUG_TRACE=n
197
198 #
199 # Compile Aquantia Atlantic PMD driver
200 #
201 CONFIG_RTE_LIBRTE_ATLANTIC_PMD=y
202
203 #
204 # Compile AMD PMD
205 #
206 CONFIG_RTE_LIBRTE_AXGBE_PMD=y
207 CONFIG_RTE_LIBRTE_AXGBE_PMD_DEBUG=n
208
209 #
210 # Compile burst-oriented Broadcom PMD driver
211 #
212 CONFIG_RTE_LIBRTE_BNX2X_PMD=n
213 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_RX=n
214 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_TX=n
215 CONFIG_RTE_LIBRTE_BNX2X_MF_SUPPORT=n
216 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_PERIODIC=n
217
218 #
219 # Compile burst-oriented Broadcom BNXT PMD driver
220 #
221 CONFIG_RTE_LIBRTE_BNXT_PMD=y
222
223 #
224 # Compile burst-oriented Chelsio Terminator (CXGBE) PMD
225 #
226 CONFIG_RTE_LIBRTE_CXGBE_PMD=y
227
228 #
229 # Compile burst-oriented NXP PFE PMD driver
230 #
231 CONFIG_RTE_LIBRTE_PFE_PMD=n
232
233 # NXP DPAA Bus
234 CONFIG_RTE_LIBRTE_DPAA_BUS=n
235 CONFIG_RTE_LIBRTE_DPAA_MEMPOOL=n
236 CONFIG_RTE_LIBRTE_DPAA_PMD=n
237 CONFIG_RTE_LIBRTE_DPAA_HWDEBUG=n
238
239 #
240 # Compile NXP DPAA2 FSL-MC Bus
241 #
242 CONFIG_RTE_LIBRTE_FSLMC_BUS=n
243
244 #
245 # Compile Support Libraries for NXP DPAA2
246 #
247 CONFIG_RTE_LIBRTE_DPAA2_MEMPOOL=n
248 CONFIG_RTE_LIBRTE_DPAA2_USE_PHYS_IOVA=y
249
250 #
251 # Compile burst-oriented NXP DPAA2 PMD driver
252 #
253 CONFIG_RTE_LIBRTE_DPAA2_PMD=n
254 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_DRIVER=n
255
256 #
257 # Compile NXP ENETC PMD Driver
258 #
259 CONFIG_RTE_LIBRTE_ENETC_PMD=n
260
261 #
262 # Compile burst-oriented Amazon ENA PMD driver
263 #
264 CONFIG_RTE_LIBRTE_ENA_PMD=y
265 CONFIG_RTE_LIBRTE_ENA_DEBUG_RX=n
266 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX=n
267 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX_FREE=n
268 CONFIG_RTE_LIBRTE_ENA_COM_DEBUG=n
269
270 #
271 # Compile burst-oriented Cisco ENIC PMD driver
272 #
273 CONFIG_RTE_LIBRTE_ENIC_PMD=y
274
275 #
276 # Compile burst-oriented IGB & EM PMD drivers
277 #
278 CONFIG_RTE_LIBRTE_EM_PMD=y
279 CONFIG_RTE_LIBRTE_IGB_PMD=y
280 CONFIG_RTE_LIBRTE_E1000_DEBUG_RX=n
281 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX=n
282 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX_FREE=n
283 CONFIG_RTE_LIBRTE_E1000_PF_DISABLE_STRIP_CRC=n
284
285 #
286 # Compile burst-oriented HINIC PMD driver
287 #
288 CONFIG_RTE_LIBRTE_HINIC_PMD=n
289
290 #
291 # Compile burst-oriented HNS3 PMD driver
292 #
293 CONFIG_RTE_LIBRTE_HNS3_PMD=n
294
295 #
296 # Compile Pensando IONIC PMD driver
297 #
298 CONFIG_RTE_LIBRTE_IONIC_PMD=y
299
300 #
301 # Compile burst-oriented IXGBE PMD driver
302 #
303 CONFIG_RTE_LIBRTE_IXGBE_PMD=y
304 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_RX=n
305 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX=n
306 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX_FREE=n
307 CONFIG_RTE_LIBRTE_IXGBE_PF_DISABLE_STRIP_CRC=n
308 CONFIG_RTE_LIBRTE_IXGBE_BYPASS=n
309
310 #
311 # Compile burst-oriented I40E PMD driver
312 #
313 CONFIG_RTE_LIBRTE_I40E_PMD=y
314 CONFIG_RTE_LIBRTE_I40E_DEBUG_RX=n
315 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX=n
316 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX_FREE=n
317 CONFIG_RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC=y
318 CONFIG_RTE_LIBRTE_I40E_INC_VECTOR=y
319 CONFIG_RTE_LIBRTE_I40E_16BYTE_RX_DESC=n
320 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF=64
321 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM=4
322
323 #
324 # Compile burst-oriented FM10K PMD
325 #
326 CONFIG_RTE_LIBRTE_FM10K_PMD=y
327 CONFIG_RTE_LIBRTE_FM10K_DEBUG_RX=n
328 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX=n
329 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX_FREE=n
330 CONFIG_RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE=y
331 CONFIG_RTE_LIBRTE_FM10K_INC_VECTOR=y
332
333 #
334 # Compile burst-oriented ICE PMD driver
335 #
336 CONFIG_RTE_LIBRTE_ICE_PMD=y
337 CONFIG_RTE_LIBRTE_ICE_DEBUG_RX=n
338 CONFIG_RTE_LIBRTE_ICE_DEBUG_TX=n
339 CONFIG_RTE_LIBRTE_ICE_DEBUG_TX_FREE=n
340 CONFIG_RTE_LIBRTE_ICE_RX_ALLOW_BULK_ALLOC=y
341 CONFIG_RTE_LIBRTE_ICE_16BYTE_RX_DESC=n
342
343 # Compile burst-oriented IAVF PMD driver
344 #
345 CONFIG_RTE_LIBRTE_IAVF_PMD=y
346 CONFIG_RTE_LIBRTE_IAVF_DEBUG_TX=n
347 CONFIG_RTE_LIBRTE_IAVF_DEBUG_TX_FREE=n
348 CONFIG_RTE_LIBRTE_IAVF_DEBUG_RX=n
349 CONFIG_RTE_LIBRTE_IAVF_DEBUG_DUMP_DESC=n
350 CONFIG_RTE_LIBRTE_IAVF_16BYTE_RX_DESC=n
351 #
352 # Compile burst-oriented IPN3KE PMD driver
353 #
354 CONFIG_RTE_LIBRTE_IPN3KE_PMD=n
355
356 #
357 # Compile burst-oriented Mellanox ConnectX-3 (MLX4) PMD
358 #
359 CONFIG_RTE_LIBRTE_MLX4_PMD=n
360 CONFIG_RTE_LIBRTE_MLX4_DEBUG=n
361
362 #
363 # Compile burst-oriented Mellanox ConnectX-4, ConnectX-5,
364 # ConnectX-6 & BlueField (MLX5) PMD
365 #
366 CONFIG_RTE_LIBRTE_MLX5_PMD=n
367 CONFIG_RTE_LIBRTE_MLX5_DEBUG=n
368
369 #
370 # Compile vdpa-oriented Mellanox ConnectX-6 & BlueField (MLX5) PMD
371 #
372 CONFIG_RTE_LIBRTE_MLX5_VDPA_PMD=n
373
374 # Linking method for mlx4/5 dependency on ibverbs and related libraries
375 # Default linking is dynamic by linker.
376 # Other options are: dynamic by dlopen at run-time, or statically embedded.
377 CONFIG_RTE_IBVERBS_LINK_DLOPEN=n
378 CONFIG_RTE_IBVERBS_LINK_STATIC=n
379
380 #
381 # Compile burst-oriented Netronome NFP PMD driver
382 #
383 CONFIG_RTE_LIBRTE_NFP_PMD=n
384 CONFIG_RTE_LIBRTE_NFP_DEBUG_TX=n
385 CONFIG_RTE_LIBRTE_NFP_DEBUG_RX=n
386
387 # QLogic 10G/25G/40G/50G/100G PMD
388 #
389 CONFIG_RTE_LIBRTE_QEDE_PMD=y
390 CONFIG_RTE_LIBRTE_QEDE_DEBUG_TX=n
391 CONFIG_RTE_LIBRTE_QEDE_DEBUG_RX=n
392 #Provides abs path/name of the firmware file.
393 #Empty string denotes driver will use default firmware
394 CONFIG_RTE_LIBRTE_QEDE_FW=""
395
396 #
397 # Compile burst-oriented Solarflare libefx-based PMD
398 #
399 CONFIG_RTE_LIBRTE_SFC_EFX_PMD=y
400 CONFIG_RTE_LIBRTE_SFC_EFX_DEBUG=n
401
402 #
403 # Compile software PMD backed by SZEDATA2 device
404 #
405 CONFIG_RTE_LIBRTE_PMD_SZEDATA2=n
406
407 #
408 # Compile software PMD backed by NFB device
409 #
410 CONFIG_RTE_LIBRTE_NFB_PMD=n
411
412 #
413 # Compile burst-oriented Cavium Thunderx NICVF PMD driver
414 #
415 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_PMD=y
416 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_RX=n
417 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_TX=n
418
419 #
420 # Compile burst-oriented Cavium LiquidIO PMD driver
421 #
422 CONFIG_RTE_LIBRTE_LIO_PMD=y
423 CONFIG_RTE_LIBRTE_LIO_DEBUG_RX=n
424 CONFIG_RTE_LIBRTE_LIO_DEBUG_TX=n
425 CONFIG_RTE_LIBRTE_LIO_DEBUG_MBOX=n
426 CONFIG_RTE_LIBRTE_LIO_DEBUG_REGS=n
427
428 #
429 # Compile burst-oriented Cavium OCTEONTX network PMD driver
430 #
431 CONFIG_RTE_LIBRTE_OCTEONTX_PMD=y
432
433 #
434 # Compile burst-oriented Marvell OCTEON TX2 network PMD driver
435 #
436 CONFIG_RTE_LIBRTE_OCTEONTX2_PMD=y
437
438 #
439 # Compile WRS accelerated virtual port (AVP) guest PMD driver
440 #
441 CONFIG_RTE_LIBRTE_AVP_PMD=n
442 CONFIG_RTE_LIBRTE_AVP_DEBUG_RX=n
443 CONFIG_RTE_LIBRTE_AVP_DEBUG_TX=n
444 CONFIG_RTE_LIBRTE_AVP_DEBUG_BUFFERS=n
445
446 #
447 # Compile burst-oriented VIRTIO PMD driver
448 #
449 CONFIG_RTE_LIBRTE_VIRTIO_PMD=y
450 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_RX=n
451 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_TX=n
452 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DUMP=n
453
454 #
455 # Compile virtio device emulation inside virtio PMD driver
456 #
457 CONFIG_RTE_VIRTIO_USER=n
458
459 #
460 # Compile burst-oriented VMXNET3 PMD driver
461 #
462 CONFIG_RTE_LIBRTE_VMXNET3_PMD=y
463 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_RX=n
464 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX=n
465 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX_FREE=n
466
467 #
468 # Compile software PMD backed by AF_PACKET sockets (Linux only)
469 #
470 CONFIG_RTE_LIBRTE_PMD_AF_PACKET=n
471
472 #
473 # Compile software PMD backed by AF_XDP sockets (Linux only)
474 #
475 CONFIG_RTE_LIBRTE_PMD_AF_XDP=n
476
477 #
478 # Compile Memory Interface PMD driver (Linux only)
479 #
480 CONFIG_RTE_LIBRTE_PMD_MEMIF=n
481
482 #
483 # Compile link bonding PMD library
484 #
485 CONFIG_RTE_LIBRTE_PMD_BOND=y
486 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB=n
487 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB_L1=n
488
489 #
490 # Compile fail-safe PMD
491 #
492 CONFIG_RTE_LIBRTE_PMD_FAILSAFE=y
493
494 #
495 # Compile Marvell PMD driver
496 #
497 CONFIG_RTE_LIBRTE_MVPP2_PMD=n
498
499 #
500 # Compile Marvell MVNETA PMD driver
501 #
502 CONFIG_RTE_LIBRTE_MVNETA_PMD=n
503
504 #
505 # Compile support for VMBus library
506 #
507 CONFIG_RTE_LIBRTE_VMBUS=n
508
509 #
510 # Compile native PMD for Hyper-V/Azure
511 #
512 CONFIG_RTE_LIBRTE_NETVSC_PMD=n
513 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_RX=n
514 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_TX=n
515 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_DUMP=n
516
517 #
518 # Compile virtual device driver for NetVSC on Hyper-V/Azure
519 #
520 CONFIG_RTE_LIBRTE_VDEV_NETVSC_PMD=n
521
522 #
523 # Compile null PMD
524 #
525 CONFIG_RTE_LIBRTE_PMD_NULL=y
526
527 #
528 # Compile software PMD backed by PCAP files
529 #
530 CONFIG_RTE_LIBRTE_PMD_PCAP=n
531
532 #
533 # Compile example software rings based PMD
534 #
535 CONFIG_RTE_LIBRTE_PMD_RING=y
536 CONFIG_RTE_PMD_RING_MAX_RX_RINGS=16
537 CONFIG_RTE_PMD_RING_MAX_TX_RINGS=16
538
539 #
540 # Compile SOFTNIC PMD
541 #
542 CONFIG_RTE_LIBRTE_PMD_SOFTNIC=n
543
544 #
545 # Compile the TAP PMD
546 # It is enabled by default for Linux only.
547 #
548 CONFIG_RTE_LIBRTE_PMD_TAP=n
549
550 #
551 # Do prefetch of packet data within PMD driver receive function
552 #
553 CONFIG_RTE_PMD_PACKET_PREFETCH=y
554
555 # Compile generic wireless base band device library
556 # EXPERIMENTAL: API may change without prior notice
557 #
558 CONFIG_RTE_LIBRTE_BBDEV=y
559 CONFIG_RTE_LIBRTE_BBDEV_DEBUG=n
560 CONFIG_RTE_BBDEV_MAX_DEVS=128
561 CONFIG_RTE_BBDEV_OFFLOAD_COST=y
562 CONFIG_RTE_BBDEV_SDK_AVX2=n
563 CONFIG_RTE_BBDEV_SDK_AVX512=n
564
565 #
566 # Compile PMD for NULL bbdev device
567 #
568 CONFIG_RTE_LIBRTE_PMD_BBDEV_NULL=y
569
570 #
571 # Compile PMD for turbo software bbdev device
572 #
573 CONFIG_RTE_LIBRTE_PMD_BBDEV_TURBO_SW=y
574
575 #
576 # Compile PMD for Intel FPGA LTE FEC bbdev device
577 #
578 CONFIG_RTE_LIBRTE_PMD_BBDEV_FPGA_LTE_FEC=y
579
580 #
581 # Compile generic crypto device library
582 #
583 CONFIG_RTE_LIBRTE_CRYPTODEV=y
584 CONFIG_RTE_CRYPTO_MAX_DEVS=64
585
586 #
587 # Compile PMD for ARMv8 Crypto device
588 #
589 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO=n
590 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO_DEBUG=n
591
592 #
593 # Compile NXP CAAM JR crypto Driver
594 #
595 CONFIG_RTE_LIBRTE_PMD_CAAM_JR=n
596 CONFIG_RTE_LIBRTE_PMD_CAAM_JR_BE=n
597
598 #
599 # Compile NXP DPAA2 crypto sec driver for CAAM HW
600 #
601 CONFIG_RTE_LIBRTE_PMD_DPAA2_SEC=n
602
603 #
604 # NXP DPAA caam - crypto driver
605 #
606 CONFIG_RTE_LIBRTE_PMD_DPAA_SEC=n
607 CONFIG_RTE_LIBRTE_DPAA_MAX_CRYPTODEV=4
608
609 #
610 # Compile PMD for Cavium OCTEON TX crypto device
611 #
612 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_CRYPTO=y
613
614 #
615 # Compile PMD for Marvell OCTEON TX2 crypto device
616 #
617 CONFIG_RTE_LIBRTE_PMD_OCTEONTX2_CRYPTO=y
618
619 #
620 # Compile PMD for QuickAssist based devices - see docs for details
621 #
622 CONFIG_RTE_LIBRTE_PMD_QAT=y
623 CONFIG_RTE_LIBRTE_PMD_QAT_SYM=n
624 CONFIG_RTE_LIBRTE_PMD_QAT_ASYM=n
625 #
626 # Max. number of QuickAssist devices, which can be detected and attached
627 #
628 CONFIG_RTE_PMD_QAT_MAX_PCI_DEVICES=48
629 CONFIG_RTE_PMD_QAT_COMP_IM_BUFFER_SIZE=65536
630
631 #
632 # Compile PMD for virtio crypto devices
633 #
634 CONFIG_RTE_LIBRTE_PMD_VIRTIO_CRYPTO=y
635 #
636 # Number of maximum virtio crypto devices
637 #
638 CONFIG_RTE_MAX_VIRTIO_CRYPTO=32
639
640 #
641 # Compile PMD for AESNI backed device
642 #
643 CONFIG_RTE_LIBRTE_PMD_AESNI_MB=n
644
645 #
646 # Compile PMD for Software backed device
647 #
648 CONFIG_RTE_LIBRTE_PMD_OPENSSL=n
649
650 #
651 # Compile PMD for AESNI GCM device
652 #
653 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM=n
654
655 #
656 # Compile PMD for SNOW 3G device
657 #
658 CONFIG_RTE_LIBRTE_PMD_SNOW3G=n
659 CONFIG_RTE_LIBRTE_PMD_SNOW3G_DEBUG=n
660
661 #
662 # Compile PMD for KASUMI device
663 #
664 CONFIG_RTE_LIBRTE_PMD_KASUMI=n
665
666 #
667 # Compile PMD for ZUC device
668 #
669 CONFIG_RTE_LIBRTE_PMD_ZUC=n
670
671 # Compile PMD for Crypto Scheduler device
672 #
673 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER=y
674
675 #
676 # Compile PMD for NULL Crypto device
677 #
678 CONFIG_RTE_LIBRTE_PMD_NULL_CRYPTO=y
679
680 #
681 # Compile PMD for AMD CCP crypto device
682 #
683 CONFIG_RTE_LIBRTE_PMD_CCP=n
684
685 #
686 # Compile PMD for Marvell Crypto device
687 #
688 CONFIG_RTE_LIBRTE_PMD_MVSAM_CRYPTO=n
689
690 #
691 # Compile PMD for NITROX crypto device
692 #
693 CONFIG_RTE_LIBRTE_PMD_NITROX=y
694
695 #
696 # Compile generic security library
697 #
698 CONFIG_RTE_LIBRTE_SECURITY=y
699
700 #
701 # Compile generic compression device library
702 #
703 CONFIG_RTE_LIBRTE_COMPRESSDEV=y
704 CONFIG_RTE_COMPRESS_MAX_DEVS=64
705
706 #
707 # Compile compressdev unit test
708 #
709 CONFIG_RTE_COMPRESSDEV_TEST=n
710
711 #
712 # Compile PMD for Octeontx ZIPVF compression device
713 #
714 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_ZIPVF=y
715
716 #
717 # Compile PMD for ISA-L compression device
718 #
719 CONFIG_RTE_LIBRTE_PMD_ISAL=n
720
721 #
722 # Compile PMD for ZLIB compression device
723 #
724 CONFIG_RTE_LIBRTE_PMD_ZLIB=n
725
726 #
727 # Compile generic event device library
728 #
729 CONFIG_RTE_LIBRTE_EVENTDEV=y
730 CONFIG_RTE_LIBRTE_EVENTDEV_DEBUG=n
731 CONFIG_RTE_EVENT_MAX_DEVS=16
732 CONFIG_RTE_EVENT_MAX_QUEUES_PER_DEV=64
733 CONFIG_RTE_EVENT_TIMER_ADAPTER_NUM_MAX=32
734 CONFIG_RTE_EVENT_ETH_INTR_RING_SIZE=1024
735 CONFIG_RTE_EVENT_CRYPTO_ADAPTER_MAX_INSTANCE=32
736 CONFIG_RTE_EVENT_ETH_TX_ADAPTER_MAX_INSTANCE=32
737
738 #
739 # Compile PMD for skeleton event device
740 #
741 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV=y
742 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV_DEBUG=n
743
744 #
745 # Compile PMD for software event device
746 #
747 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV=y
748
749 #
750 # Compile PMD for distributed software event device
751 #
752 CONFIG_RTE_LIBRTE_PMD_DSW_EVENTDEV=y
753
754 #
755 # Compile PMD for octeontx sso event device
756 #
757 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF=y
758
759 #
760 # Compile PMD for octeontx2 sso event device
761 #
762 CONFIG_RTE_LIBRTE_PMD_OCTEONTX2_EVENTDEV=y
763
764 #
765 # Compile PMD for OPDL event device
766 #
767 CONFIG_RTE_LIBRTE_PMD_OPDL_EVENTDEV=y
768
769 #
770 # Compile PMD for NXP DPAA event device
771 #
772 CONFIG_RTE_LIBRTE_PMD_DPAA_EVENTDEV=n
773
774 #
775 # Compile PMD for NXP DPAA2 event device
776 #
777 CONFIG_RTE_LIBRTE_PMD_DPAA2_EVENTDEV=n
778
779 #
780 # Compile raw device support
781 # EXPERIMENTAL: API may change without prior notice
782 #
783 CONFIG_RTE_LIBRTE_RAWDEV=y
784 CONFIG_RTE_RAWDEV_MAX_DEVS=64
785 CONFIG_RTE_LIBRTE_PMD_SKELETON_RAWDEV=y
786
787 #
788 # Compile PMD for NXP DPAA2 CMDIF raw device
789 #
790 CONFIG_RTE_LIBRTE_PMD_DPAA2_CMDIF_RAWDEV=n
791
792 #
793 # Compile PMD for NXP DPAA2 QDMA raw device
794 #
795 CONFIG_RTE_LIBRTE_PMD_DPAA2_QDMA_RAWDEV=n
796
797 #
798 # Compile PMD for Intel FPGA raw device
799 #
800 CONFIG_RTE_LIBRTE_PMD_IFPGA_RAWDEV=n
801
802 #
803 # Compile PMD for Intel IOAT raw device
804 #
805 CONFIG_RTE_LIBRTE_PMD_IOAT_RAWDEV=y
806
807 #
808 # Compile PMD for octeontx2 DMA raw device
809 #
810 CONFIG_RTE_LIBRTE_PMD_OCTEONTX2_DMA_RAWDEV=y
811
812 #
813 # Compile PMD for octeontx2 EP raw device
814 #
815 CONFIG_RTE_LIBRTE_PMD_OCTEONTX2_EP_RAWDEV=y
816
817 #
818 # Compile PMD for NTB raw device
819 #
820 CONFIG_RTE_LIBRTE_PMD_NTB_RAWDEV=y
821
822 #
823 # Compile librte_ring
824 #
825 CONFIG_RTE_LIBRTE_RING=y
826
827 #
828 # Compile librte_stack
829 #
830 CONFIG_RTE_LIBRTE_STACK=y
831
832 #
833 # Compile librte_mempool
834 #
835 CONFIG_RTE_LIBRTE_MEMPOOL=y
836 CONFIG_RTE_MEMPOOL_CACHE_MAX_SIZE=512
837 CONFIG_RTE_LIBRTE_MEMPOOL_DEBUG=n
838
839 #
840 # Compile Mempool drivers
841 #
842 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET=y
843 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET_SIZE_KB=64
844 CONFIG_RTE_DRIVER_MEMPOOL_RING=y
845 CONFIG_RTE_DRIVER_MEMPOOL_STACK=y
846
847 #
848 # Compile PMD for octeontx fpa mempool device
849 #
850 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL=y
851
852 #
853 # Compile PMD for octeontx2 npa mempool device
854 #
855 CONFIG_RTE_LIBRTE_OCTEONTX2_MEMPOOL=y
856
857 #
858 # Compile librte_mbuf
859 #
860 CONFIG_RTE_LIBRTE_MBUF=y
861 CONFIG_RTE_LIBRTE_MBUF_DEBUG=n
862 CONFIG_RTE_MBUF_DEFAULT_MEMPOOL_OPS="ring_mp_mc"
863 CONFIG_RTE_MBUF_REFCNT_ATOMIC=y
864 CONFIG_RTE_PKTMBUF_HEADROOM=128
865
866 #
867 # Compile librte_timer
868 #
869 CONFIG_RTE_LIBRTE_TIMER=y
870 CONFIG_RTE_LIBRTE_TIMER_DEBUG=n
871
872 #
873 # Compile librte_cfgfile
874 #
875 CONFIG_RTE_LIBRTE_CFGFILE=y
876
877 #
878 # Compile librte_cmdline
879 #
880 CONFIG_RTE_LIBRTE_CMDLINE=y
881 CONFIG_RTE_LIBRTE_CMDLINE_DEBUG=n
882
883 #
884 # Compile librte_hash
885 #
886 CONFIG_RTE_LIBRTE_HASH=y
887 CONFIG_RTE_LIBRTE_HASH_DEBUG=n
888
889 #
890 # Compile librte_efd
891 #
892 CONFIG_RTE_LIBRTE_EFD=y
893
894 #
895 # Compile librte_member
896 #
897 CONFIG_RTE_LIBRTE_MEMBER=y
898
899 #
900 # Compile librte_jobstats
901 #
902 CONFIG_RTE_LIBRTE_JOBSTATS=y
903
904 #
905 # Compile the device metrics library
906 #
907 CONFIG_RTE_LIBRTE_METRICS=y
908
909 #
910 # Compile the bitrate statistics library
911 #
912 CONFIG_RTE_LIBRTE_BITRATE=y
913
914 #
915 # Compile the latency statistics library
916 #
917 CONFIG_RTE_LIBRTE_LATENCY_STATS=y
918
919 #
920 # Compile librte_telemetry
921 #
922 CONFIG_RTE_LIBRTE_TELEMETRY=n
923
924 #
925 # Compile librte_rcu
926 #
927 CONFIG_RTE_LIBRTE_RCU=y
928 CONFIG_RTE_LIBRTE_RCU_DEBUG=n
929
930 #
931 # Compile librte_rib
932 #
933 CONFIG_RTE_LIBRTE_RIB=y
934
935 #
936 # Compile librte_fib
937 #
938 CONFIG_RTE_LIBRTE_FIB=y
939 CONFIG_RTE_LIBRTE_FIB_DEBUG=n
940
941 #
942 # Compile librte_lpm
943 #
944 CONFIG_RTE_LIBRTE_LPM=y
945 CONFIG_RTE_LIBRTE_LPM_DEBUG=n
946
947 #
948 # Compile librte_acl
949 #
950 CONFIG_RTE_LIBRTE_ACL=y
951 CONFIG_RTE_LIBRTE_ACL_DEBUG=n
952
953 #
954 # Compile librte_power
955 #
956 CONFIG_RTE_LIBRTE_POWER=n
957 CONFIG_RTE_LIBRTE_POWER_DEBUG=n
958 CONFIG_RTE_MAX_LCORE_FREQS=64
959
960 #
961 # Compile librte_net
962 #
963 CONFIG_RTE_LIBRTE_NET=y
964
965 #
966 # Compile librte_ip_frag
967 #
968 CONFIG_RTE_LIBRTE_IP_FRAG=y
969 CONFIG_RTE_LIBRTE_IP_FRAG_DEBUG=n
970 CONFIG_RTE_LIBRTE_IP_FRAG_MAX_FRAG=4
971 CONFIG_RTE_LIBRTE_IP_FRAG_TBL_STAT=n
972
973 #
974 # Compile GRO library
975 #
976 CONFIG_RTE_LIBRTE_GRO=y
977
978 #
979 # Compile GSO library
980 #
981 CONFIG_RTE_LIBRTE_GSO=y
982
983 #
984 # Compile librte_meter
985 #
986 CONFIG_RTE_LIBRTE_METER=y
987
988 #
989 # Compile librte_classify
990 #
991 CONFIG_RTE_LIBRTE_FLOW_CLASSIFY=y
992
993 #
994 # Compile librte_sched
995 #
996 CONFIG_RTE_LIBRTE_SCHED=y
997 CONFIG_RTE_SCHED_DEBUG=n
998 CONFIG_RTE_SCHED_RED=n
999 CONFIG_RTE_SCHED_COLLECT_STATS=n
1000 CONFIG_RTE_SCHED_SUBPORT_TC_OV=n
1001 CONFIG_RTE_SCHED_PORT_N_GRINDERS=8
1002 CONFIG_RTE_SCHED_VECTOR=n
1003
1004 #
1005 # Compile the distributor library
1006 #
1007 CONFIG_RTE_LIBRTE_DISTRIBUTOR=y
1008
1009 #
1010 # Compile the reorder library
1011 #
1012 CONFIG_RTE_LIBRTE_REORDER=y
1013
1014 #
1015 # Compile librte_port
1016 #
1017 CONFIG_RTE_LIBRTE_PORT=y
1018 CONFIG_RTE_PORT_STATS_COLLECT=n
1019 CONFIG_RTE_PORT_PCAP=n
1020
1021 #
1022 # Compile librte_table
1023 #
1024 CONFIG_RTE_LIBRTE_TABLE=y
1025 CONFIG_RTE_TABLE_STATS_COLLECT=n
1026
1027 #
1028 # Compile librte_pipeline
1029 #
1030 CONFIG_RTE_LIBRTE_PIPELINE=y
1031 CONFIG_RTE_PIPELINE_STATS_COLLECT=n
1032
1033 #
1034 # Compile librte_kni
1035 #
1036 CONFIG_RTE_LIBRTE_KNI=n
1037 CONFIG_RTE_LIBRTE_PMD_KNI=n
1038 CONFIG_RTE_KNI_KMOD=n
1039 CONFIG_RTE_KNI_PREEMPT_DEFAULT=y
1040
1041 #
1042 # Compile the pdump library
1043 #
1044 CONFIG_RTE_LIBRTE_PDUMP=y
1045
1046 #
1047 # Compile vhost user library
1048 #
1049 CONFIG_RTE_LIBRTE_VHOST=n
1050 CONFIG_RTE_LIBRTE_VHOST_NUMA=n
1051 CONFIG_RTE_LIBRTE_VHOST_DEBUG=n
1052
1053 #
1054 # Compile vhost PMD
1055 # To compile, CONFIG_RTE_LIBRTE_VHOST should be enabled.
1056 #
1057 CONFIG_RTE_LIBRTE_PMD_VHOST=n
1058
1059 #
1060 # Compile IFC driver
1061 # To compile, CONFIG_RTE_LIBRTE_VHOST and CONFIG_RTE_EAL_VFIO
1062 # should be enabled.
1063 #
1064 CONFIG_RTE_LIBRTE_IFC_PMD=n
1065
1066 #
1067 # Compile librte_bpf
1068 #
1069 CONFIG_RTE_LIBRTE_BPF=y
1070 # allow load BPF from ELF files (requires libelf)
1071 CONFIG_RTE_LIBRTE_BPF_ELF=n
1072
1073 #
1074 # Compile librte_ipsec
1075 #
1076 CONFIG_RTE_LIBRTE_IPSEC=y
1077
1078 #
1079 # Compile the test application
1080 #
1081 CONFIG_RTE_APP_TEST=y
1082 CONFIG_RTE_APP_TEST_RESOURCE_TAR=n
1083
1084 #
1085 # Compile the procinfo application
1086 #
1087 CONFIG_RTE_PROC_INFO=n
1088
1089 #
1090 # Compile the PMD test application
1091 #
1092 CONFIG_RTE_TEST_PMD=y
1093 CONFIG_RTE_TEST_PMD_RECORD_CORE_CYCLES=n
1094 CONFIG_RTE_TEST_PMD_RECORD_BURST_STATS=n
1095
1096 #
1097 # Compile the bbdev test application
1098 #
1099 CONFIG_RTE_TEST_BBDEV=y
1100
1101 #
1102 # Compile the compression performance application
1103 #
1104 CONFIG_RTE_APP_COMPRESS_PERF=y
1105
1106 #
1107 # Compile the crypto performance application
1108 #
1109 CONFIG_RTE_APP_CRYPTO_PERF=y
1110
1111 #
1112 # Compile the eventdev application
1113 #
1114 CONFIG_RTE_APP_EVENTDEV=y