9ec689dde16d81276e947bad094b472d4901548f
[dpdk.git] / config / common_base
1 # SPDX-License-Identifier: BSD-3-Clause
2 # Copyright(c) 2010-2017 Intel Corporation
3
4 #
5 # String that appears before the version number
6 #
7 CONFIG_RTE_VER_PREFIX="DPDK"
8
9 #
10 # Version information completed when this file is processed for a build
11 #
12 CONFIG_RTE_VER_YEAR=__YEAR
13 CONFIG_RTE_VER_MONTH=__MONTH
14 CONFIG_RTE_VER_MINOR=__MINOR
15 CONFIG_RTE_VER_SUFFIX=__SUFFIX
16 CONFIG_RTE_VER_RELEASE=__RELEASE
17
18 #
19 # define executive environment
20 # RTE_EXEC_ENV values are the directories in mk/exec-env/
21 #
22 CONFIG_RTE_EXEC_ENV=
23
24 #
25 # define the architecture we compile for.
26 # RTE_ARCH values are the directories in mk/arch/
27 #
28 CONFIG_RTE_ARCH=
29
30 #
31 # machine can define specific variables or action for a specific board
32 # RTE_MACHINE values are the directories in mk/machine/
33 #
34 CONFIG_RTE_MACHINE=
35
36 #
37 # The compiler we use.
38 # RTE_TOOLCHAIN values are the directories in mk/toolchain/
39 #
40 CONFIG_RTE_TOOLCHAIN=
41
42 #
43 # Use intrinsics or assembly code for key routines
44 #
45 CONFIG_RTE_FORCE_INTRINSICS=n
46
47 #
48 # Machine forces strict alignment constraints.
49 #
50 CONFIG_RTE_ARCH_STRICT_ALIGN=n
51
52 #
53 # Enable link time optimization
54 #
55 CONFIG_RTE_ENABLE_LTO=n
56
57 #
58 # Compile to share library
59 #
60 CONFIG_RTE_BUILD_SHARED_LIB=n
61
62 #
63 # Use newest code breaking previous ABI
64 #
65 CONFIG_RTE_NEXT_ABI=y
66
67 #
68 # Machine's cache line size
69 #
70 CONFIG_RTE_CACHE_LINE_SIZE=64
71
72 #
73 # Memory model
74 #
75 CONFIG_RTE_USE_C11_MEM_MODEL=n
76
77 #
78 # Compile Environment Abstraction Layer
79 #
80 CONFIG_RTE_LIBRTE_EAL=y
81 CONFIG_RTE_MAX_LCORE=128
82 CONFIG_RTE_MAX_NUMA_NODES=8
83 CONFIG_RTE_MAX_HEAPS=32
84 CONFIG_RTE_MAX_MEMSEG_LISTS=64
85 # each memseg list will be limited to either RTE_MAX_MEMSEG_PER_LIST pages
86 # or RTE_MAX_MEM_MB_PER_LIST megabytes worth of memory, whichever is smaller
87 CONFIG_RTE_MAX_MEMSEG_PER_LIST=8192
88 CONFIG_RTE_MAX_MEM_MB_PER_LIST=32768
89 # a "type" is a combination of page size and NUMA node. total number of memseg
90 # lists per type will be limited to either RTE_MAX_MEMSEG_PER_TYPE pages (split
91 # over multiple lists of RTE_MAX_MEMSEG_PER_LIST pages), or
92 # RTE_MAX_MEM_MB_PER_TYPE megabytes of memory (split over multiple lists of
93 # RTE_MAX_MEM_MB_PER_LIST), whichever is smaller
94 CONFIG_RTE_MAX_MEMSEG_PER_TYPE=32768
95 CONFIG_RTE_MAX_MEM_MB_PER_TYPE=131072
96 # global maximum usable amount of VA, in megabytes
97 CONFIG_RTE_MAX_MEM_MB=524288
98 CONFIG_RTE_MAX_MEMZONE=2560
99 CONFIG_RTE_MAX_TAILQ=32
100 CONFIG_RTE_ENABLE_ASSERT=n
101 CONFIG_RTE_LOG_DP_LEVEL=RTE_LOG_INFO
102 CONFIG_RTE_LOG_HISTORY=256
103 CONFIG_RTE_BACKTRACE=y
104 CONFIG_RTE_LIBEAL_USE_HPET=n
105 CONFIG_RTE_EAL_ALWAYS_PANIC_ON_ERROR=n
106 CONFIG_RTE_EAL_IGB_UIO=n
107 CONFIG_RTE_EAL_VFIO=n
108 CONFIG_RTE_MAX_VFIO_GROUPS=64
109 CONFIG_RTE_MAX_VFIO_CONTAINERS=64
110 CONFIG_RTE_MALLOC_DEBUG=n
111 CONFIG_RTE_EAL_NUMA_AWARE_HUGEPAGES=n
112 CONFIG_RTE_USE_LIBBSD=n
113 # Use WFE instructions to implement the rte_wait_for_equal_xxx APIs,
114 # calling these APIs put the cores in low power state while waiting
115 # for the memory address to become equal to the expected value.
116 # This is supported only by aarch64.
117 CONFIG_RTE_ARM_USE_WFE=n
118
119 #
120 # Recognize/ignore the AVX/AVX512 CPU flags for performance/power testing.
121 # AVX512 is marked as experimental for now, will enable it after enough
122 # field test and possible optimization.
123 #
124 CONFIG_RTE_ENABLE_AVX=y
125 CONFIG_RTE_ENABLE_AVX512=n
126
127 # Use ARM LSE ATOMIC instructions
128 CONFIG_RTE_ARM_FEATURE_ATOMICS=n
129
130 # Default driver path (or "" to disable)
131 CONFIG_RTE_EAL_PMD_PATH=""
132
133 #
134 # Compile Environment Abstraction Layer to support Vmware TSC map
135 #
136 CONFIG_RTE_LIBRTE_EAL_VMWARE_TSC_MAP_SUPPORT=y
137
138 #
139 # Compile the PCI library
140 #
141 CONFIG_RTE_LIBRTE_PCI=y
142
143 #
144 # Compile the argument parser library
145 #
146 CONFIG_RTE_LIBRTE_KVARGS=y
147
148 #
149 # Compile generic ethernet library
150 #
151 CONFIG_RTE_LIBRTE_ETHER=y
152 CONFIG_RTE_LIBRTE_ETHDEV_DEBUG=n
153 CONFIG_RTE_MAX_ETHPORTS=32
154 CONFIG_RTE_MAX_QUEUES_PER_PORT=1024
155 CONFIG_RTE_LIBRTE_IEEE1588=n
156 CONFIG_RTE_ETHDEV_QUEUE_STAT_CNTRS=16
157 CONFIG_RTE_ETHDEV_RXTX_CALLBACKS=y
158 CONFIG_RTE_ETHDEV_PROFILE_WITH_VTUNE=n
159
160 #
161 # Turn off Tx preparation stage
162 #
163 # Warning: rte_eth_tx_prepare() can be safely disabled only if using a
164 # driver which do not implement any Tx preparation.
165 #
166 CONFIG_RTE_ETHDEV_TX_PREPARE_NOOP=n
167
168 #
169 # Common libraries, before Bus/PMDs
170 #
171 CONFIG_RTE_LIBRTE_COMMON_DPAAX=n
172
173 #
174 # Compile the Intel FPGA bus
175 #
176 CONFIG_RTE_LIBRTE_IFPGA_BUS=y
177
178 #
179 # Compile PCI bus driver
180 #
181 CONFIG_RTE_LIBRTE_PCI_BUS=y
182
183 #
184 # Compile the vdev bus
185 #
186 CONFIG_RTE_LIBRTE_VDEV_BUS=y
187
188 #
189 # Compile ARK PMD
190 #
191 CONFIG_RTE_LIBRTE_ARK_PMD=y
192 CONFIG_RTE_LIBRTE_ARK_PAD_TX=y
193 CONFIG_RTE_LIBRTE_ARK_DEBUG_RX=n
194 CONFIG_RTE_LIBRTE_ARK_DEBUG_TX=n
195 CONFIG_RTE_LIBRTE_ARK_DEBUG_STATS=n
196 CONFIG_RTE_LIBRTE_ARK_DEBUG_TRACE=n
197
198 #
199 # Compile Aquantia Atlantic PMD driver
200 #
201 CONFIG_RTE_LIBRTE_ATLANTIC_PMD=y
202
203 #
204 # Compile AMD PMD
205 #
206 CONFIG_RTE_LIBRTE_AXGBE_PMD=y
207 CONFIG_RTE_LIBRTE_AXGBE_PMD_DEBUG=n
208
209 #
210 # Compile burst-oriented Broadcom PMD driver
211 #
212 CONFIG_RTE_LIBRTE_BNX2X_PMD=n
213 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_RX=n
214 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_TX=n
215 CONFIG_RTE_LIBRTE_BNX2X_MF_SUPPORT=n
216 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_PERIODIC=n
217
218 #
219 # Compile burst-oriented Broadcom BNXT PMD driver
220 #
221 CONFIG_RTE_LIBRTE_BNXT_PMD=y
222
223 #
224 # Compile burst-oriented Chelsio Terminator (CXGBE) PMD
225 #
226 CONFIG_RTE_LIBRTE_CXGBE_PMD=y
227
228 #
229 # Compile burst-oriented NXP PFE PMD driver
230 #
231 CONFIG_RTE_LIBRTE_PFE_PMD=n
232
233 # NXP DPAA Bus
234 CONFIG_RTE_LIBRTE_DPAA_BUS=n
235 CONFIG_RTE_LIBRTE_DPAA_MEMPOOL=n
236 CONFIG_RTE_LIBRTE_DPAA_PMD=n
237 CONFIG_RTE_LIBRTE_DPAA_HWDEBUG=n
238
239 #
240 # Compile NXP DPAA2 FSL-MC Bus
241 #
242 CONFIG_RTE_LIBRTE_FSLMC_BUS=n
243
244 #
245 # Compile Support Libraries for NXP DPAA2
246 #
247 CONFIG_RTE_LIBRTE_DPAA2_MEMPOOL=n
248 CONFIG_RTE_LIBRTE_DPAA2_USE_PHYS_IOVA=y
249
250 #
251 # Compile burst-oriented NXP DPAA2 PMD driver
252 #
253 CONFIG_RTE_LIBRTE_DPAA2_PMD=n
254 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_DRIVER=n
255
256 #
257 # Compile NXP ENETC PMD Driver
258 #
259 CONFIG_RTE_LIBRTE_ENETC_PMD=n
260
261 #
262 # Compile burst-oriented Amazon ENA PMD driver
263 #
264 CONFIG_RTE_LIBRTE_ENA_PMD=y
265 CONFIG_RTE_LIBRTE_ENA_DEBUG_RX=n
266 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX=n
267 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX_FREE=n
268 CONFIG_RTE_LIBRTE_ENA_COM_DEBUG=n
269
270 #
271 # Compile burst-oriented Cisco ENIC PMD driver
272 #
273 CONFIG_RTE_LIBRTE_ENIC_PMD=y
274
275 #
276 # Compile burst-oriented IGB & EM PMD drivers
277 #
278 CONFIG_RTE_LIBRTE_EM_PMD=y
279 CONFIG_RTE_LIBRTE_IGB_PMD=y
280 CONFIG_RTE_LIBRTE_E1000_DEBUG_RX=n
281 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX=n
282 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX_FREE=n
283 CONFIG_RTE_LIBRTE_E1000_PF_DISABLE_STRIP_CRC=n
284
285 #
286 # Compile burst-oriented HINIC PMD driver
287 #
288 CONFIG_RTE_LIBRTE_HINIC_PMD=n
289
290 #
291 # Compile burst-oriented HNS3 PMD driver
292 #
293 CONFIG_RTE_LIBRTE_HNS3_PMD=n
294
295 #
296 # Compile Pensando IONIC PMD driver
297 #
298 CONFIG_RTE_LIBRTE_IONIC_PMD=y
299
300 #
301 # Compile burst-oriented IXGBE PMD driver
302 #
303 CONFIG_RTE_LIBRTE_IXGBE_PMD=y
304 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_RX=n
305 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX=n
306 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX_FREE=n
307 CONFIG_RTE_LIBRTE_IXGBE_PF_DISABLE_STRIP_CRC=n
308 CONFIG_RTE_LIBRTE_IXGBE_BYPASS=n
309
310 #
311 # Compile burst-oriented I40E PMD driver
312 #
313 CONFIG_RTE_LIBRTE_I40E_PMD=y
314 CONFIG_RTE_LIBRTE_I40E_DEBUG_RX=n
315 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX=n
316 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX_FREE=n
317 CONFIG_RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC=y
318 CONFIG_RTE_LIBRTE_I40E_INC_VECTOR=y
319 CONFIG_RTE_LIBRTE_I40E_16BYTE_RX_DESC=n
320 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF=64
321 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM=4
322
323 #
324 # Compile burst-oriented FM10K PMD
325 #
326 CONFIG_RTE_LIBRTE_FM10K_PMD=y
327 CONFIG_RTE_LIBRTE_FM10K_DEBUG_RX=n
328 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX=n
329 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX_FREE=n
330 CONFIG_RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE=y
331 CONFIG_RTE_LIBRTE_FM10K_INC_VECTOR=y
332
333 #
334 # Compile burst-oriented ICE PMD driver
335 #
336 CONFIG_RTE_LIBRTE_ICE_PMD=y
337 CONFIG_RTE_LIBRTE_ICE_DEBUG_RX=n
338 CONFIG_RTE_LIBRTE_ICE_DEBUG_TX=n
339 CONFIG_RTE_LIBRTE_ICE_DEBUG_TX_FREE=n
340 CONFIG_RTE_LIBRTE_ICE_16BYTE_RX_DESC=n
341
342 # Compile burst-oriented IAVF PMD driver
343 #
344 CONFIG_RTE_LIBRTE_IAVF_PMD=y
345 CONFIG_RTE_LIBRTE_IAVF_DEBUG_TX=n
346 CONFIG_RTE_LIBRTE_IAVF_DEBUG_TX_FREE=n
347 CONFIG_RTE_LIBRTE_IAVF_DEBUG_RX=n
348 CONFIG_RTE_LIBRTE_IAVF_DEBUG_DUMP_DESC=n
349 CONFIG_RTE_LIBRTE_IAVF_16BYTE_RX_DESC=n
350 #
351 # Compile burst-oriented IPN3KE PMD driver
352 #
353 CONFIG_RTE_LIBRTE_IPN3KE_PMD=n
354
355 #
356 # Compile burst-oriented Mellanox ConnectX-3 (MLX4) PMD
357 #
358 CONFIG_RTE_LIBRTE_MLX4_PMD=n
359 CONFIG_RTE_LIBRTE_MLX4_DEBUG=n
360
361 #
362 # Compile burst-oriented Mellanox ConnectX-4, ConnectX-5,
363 # ConnectX-6 & BlueField (MLX5) PMD
364 #
365 CONFIG_RTE_LIBRTE_MLX5_PMD=n
366 CONFIG_RTE_LIBRTE_MLX5_DEBUG=n
367
368 #
369 # Compile vdpa-oriented Mellanox ConnectX-6 & BlueField (MLX5) PMD
370 #
371 CONFIG_RTE_LIBRTE_MLX5_VDPA_PMD=n
372
373 # Linking method for mlx4/5 dependency on ibverbs and related libraries
374 # Default linking is dynamic by linker.
375 # Other options are: dynamic by dlopen at run-time, or statically embedded.
376 CONFIG_RTE_IBVERBS_LINK_DLOPEN=n
377 CONFIG_RTE_IBVERBS_LINK_STATIC=n
378
379 #
380 # Compile burst-oriented Netronome NFP PMD driver
381 #
382 CONFIG_RTE_LIBRTE_NFP_PMD=n
383 CONFIG_RTE_LIBRTE_NFP_DEBUG_TX=n
384 CONFIG_RTE_LIBRTE_NFP_DEBUG_RX=n
385
386 # QLogic 10G/25G/40G/50G/100G PMD
387 #
388 CONFIG_RTE_LIBRTE_QEDE_PMD=y
389 CONFIG_RTE_LIBRTE_QEDE_DEBUG_TX=n
390 CONFIG_RTE_LIBRTE_QEDE_DEBUG_RX=n
391 #Provides abs path/name of the firmware file.
392 #Empty string denotes driver will use default firmware
393 CONFIG_RTE_LIBRTE_QEDE_FW=""
394
395 #
396 # Compile burst-oriented Solarflare libefx-based PMD
397 #
398 CONFIG_RTE_LIBRTE_SFC_EFX_PMD=y
399 CONFIG_RTE_LIBRTE_SFC_EFX_DEBUG=n
400
401 #
402 # Compile software PMD backed by SZEDATA2 device
403 #
404 CONFIG_RTE_LIBRTE_PMD_SZEDATA2=n
405
406 #
407 # Compile software PMD backed by NFB device
408 #
409 CONFIG_RTE_LIBRTE_NFB_PMD=n
410
411 #
412 # Compile burst-oriented Cavium Thunderx NICVF PMD driver
413 #
414 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_PMD=y
415 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_RX=n
416 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_TX=n
417
418 #
419 # Compile burst-oriented Cavium LiquidIO PMD driver
420 #
421 CONFIG_RTE_LIBRTE_LIO_PMD=y
422 CONFIG_RTE_LIBRTE_LIO_DEBUG_RX=n
423 CONFIG_RTE_LIBRTE_LIO_DEBUG_TX=n
424 CONFIG_RTE_LIBRTE_LIO_DEBUG_MBOX=n
425 CONFIG_RTE_LIBRTE_LIO_DEBUG_REGS=n
426
427 #
428 # Compile burst-oriented Cavium OCTEONTX network PMD driver
429 #
430 CONFIG_RTE_LIBRTE_OCTEONTX_PMD=y
431
432 #
433 # Compile burst-oriented Marvell OCTEON TX2 network PMD driver
434 #
435 CONFIG_RTE_LIBRTE_OCTEONTX2_PMD=y
436
437 #
438 # Compile WRS accelerated virtual port (AVP) guest PMD driver
439 #
440 CONFIG_RTE_LIBRTE_AVP_PMD=n
441 CONFIG_RTE_LIBRTE_AVP_DEBUG_RX=n
442 CONFIG_RTE_LIBRTE_AVP_DEBUG_TX=n
443 CONFIG_RTE_LIBRTE_AVP_DEBUG_BUFFERS=n
444
445 #
446 # Compile burst-oriented VIRTIO PMD driver
447 #
448 CONFIG_RTE_LIBRTE_VIRTIO_PMD=y
449 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_RX=n
450 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_TX=n
451 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DUMP=n
452
453 #
454 # Compile virtio device emulation inside virtio PMD driver
455 #
456 CONFIG_RTE_VIRTIO_USER=n
457
458 #
459 # Compile burst-oriented VMXNET3 PMD driver
460 #
461 CONFIG_RTE_LIBRTE_VMXNET3_PMD=y
462 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_RX=n
463 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX=n
464 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX_FREE=n
465
466 #
467 # Compile software PMD backed by AF_PACKET sockets (Linux only)
468 #
469 CONFIG_RTE_LIBRTE_PMD_AF_PACKET=n
470
471 #
472 # Compile software PMD backed by AF_XDP sockets (Linux only)
473 #
474 CONFIG_RTE_LIBRTE_PMD_AF_XDP=n
475
476 #
477 # Compile Memory Interface PMD driver (Linux only)
478 #
479 CONFIG_RTE_LIBRTE_PMD_MEMIF=n
480
481 #
482 # Compile link bonding PMD library
483 #
484 CONFIG_RTE_LIBRTE_PMD_BOND=y
485 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB=n
486 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB_L1=n
487
488 #
489 # Compile fail-safe PMD
490 #
491 CONFIG_RTE_LIBRTE_PMD_FAILSAFE=y
492
493 #
494 # Compile Marvell PMD driver
495 #
496 CONFIG_RTE_LIBRTE_MVPP2_PMD=n
497
498 #
499 # Compile Marvell MVNETA PMD driver
500 #
501 CONFIG_RTE_LIBRTE_MVNETA_PMD=n
502
503 #
504 # Compile support for VMBus library
505 #
506 CONFIG_RTE_LIBRTE_VMBUS=n
507
508 #
509 # Compile native PMD for Hyper-V/Azure
510 #
511 CONFIG_RTE_LIBRTE_NETVSC_PMD=n
512 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_RX=n
513 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_TX=n
514 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_DUMP=n
515
516 #
517 # Compile virtual device driver for NetVSC on Hyper-V/Azure
518 #
519 CONFIG_RTE_LIBRTE_VDEV_NETVSC_PMD=n
520
521 #
522 # Compile null PMD
523 #
524 CONFIG_RTE_LIBRTE_PMD_NULL=y
525
526 #
527 # Compile software PMD backed by PCAP files
528 #
529 CONFIG_RTE_LIBRTE_PMD_PCAP=n
530
531 #
532 # Compile example software rings based PMD
533 #
534 CONFIG_RTE_LIBRTE_PMD_RING=y
535 CONFIG_RTE_PMD_RING_MAX_RX_RINGS=16
536 CONFIG_RTE_PMD_RING_MAX_TX_RINGS=16
537
538 #
539 # Compile SOFTNIC PMD
540 #
541 CONFIG_RTE_LIBRTE_PMD_SOFTNIC=n
542
543 #
544 # Compile the TAP PMD
545 # It is enabled by default for Linux only.
546 #
547 CONFIG_RTE_LIBRTE_PMD_TAP=n
548
549 #
550 # Do prefetch of packet data within PMD driver receive function
551 #
552 CONFIG_RTE_PMD_PACKET_PREFETCH=y
553
554 # Compile generic wireless base band device library
555 # EXPERIMENTAL: API may change without prior notice
556 #
557 CONFIG_RTE_LIBRTE_BBDEV=y
558 CONFIG_RTE_LIBRTE_BBDEV_DEBUG=n
559 CONFIG_RTE_BBDEV_MAX_DEVS=128
560 CONFIG_RTE_BBDEV_OFFLOAD_COST=y
561 CONFIG_RTE_BBDEV_SDK_AVX2=n
562 CONFIG_RTE_BBDEV_SDK_AVX512=n
563
564 #
565 # Compile PMD for NULL bbdev device
566 #
567 CONFIG_RTE_LIBRTE_PMD_BBDEV_NULL=y
568
569 #
570 # Compile PMD for turbo software bbdev device
571 #
572 CONFIG_RTE_LIBRTE_PMD_BBDEV_TURBO_SW=y
573
574 #
575 # Compile PMD for Intel FPGA LTE FEC bbdev device
576 #
577 CONFIG_RTE_LIBRTE_PMD_BBDEV_FPGA_LTE_FEC=y
578
579 #
580 # Compile PMD for Intel FPGA 5GNR FEC bbdev device
581 #
582 CONFIG_RTE_LIBRTE_PMD_BBDEV_FPGA_5GNR_FEC=y
583
584 #
585 # Compile generic crypto device library
586 #
587 CONFIG_RTE_LIBRTE_CRYPTODEV=y
588 CONFIG_RTE_CRYPTO_MAX_DEVS=64
589
590 #
591 # Compile PMD for ARMv8 Crypto device
592 #
593 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO=n
594 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO_DEBUG=n
595
596 #
597 # Compile NXP CAAM JR crypto Driver
598 #
599 CONFIG_RTE_LIBRTE_PMD_CAAM_JR=n
600 CONFIG_RTE_LIBRTE_PMD_CAAM_JR_BE=n
601
602 #
603 # Compile NXP DPAA2 crypto sec driver for CAAM HW
604 #
605 CONFIG_RTE_LIBRTE_PMD_DPAA2_SEC=n
606
607 #
608 # NXP DPAA caam - crypto driver
609 #
610 CONFIG_RTE_LIBRTE_PMD_DPAA_SEC=n
611 CONFIG_RTE_LIBRTE_DPAA_MAX_CRYPTODEV=4
612
613 #
614 # Compile PMD for Cavium OCTEON TX crypto device
615 #
616 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_CRYPTO=y
617
618 #
619 # Compile PMD for Marvell OCTEON TX2 crypto device
620 #
621 CONFIG_RTE_LIBRTE_PMD_OCTEONTX2_CRYPTO=y
622
623 #
624 # Compile PMD for QuickAssist based devices - see docs for details
625 #
626 CONFIG_RTE_LIBRTE_PMD_QAT=y
627 CONFIG_RTE_LIBRTE_PMD_QAT_SYM=n
628 CONFIG_RTE_LIBRTE_PMD_QAT_ASYM=n
629 #
630 # Max. number of QuickAssist devices, which can be detected and attached
631 #
632 CONFIG_RTE_PMD_QAT_MAX_PCI_DEVICES=48
633 CONFIG_RTE_PMD_QAT_COMP_IM_BUFFER_SIZE=65536
634
635 #
636 # Compile PMD for virtio crypto devices
637 #
638 CONFIG_RTE_LIBRTE_PMD_VIRTIO_CRYPTO=y
639 #
640 # Number of maximum virtio crypto devices
641 #
642 CONFIG_RTE_MAX_VIRTIO_CRYPTO=32
643
644 #
645 # Compile PMD for AESNI backed device
646 #
647 CONFIG_RTE_LIBRTE_PMD_AESNI_MB=n
648
649 #
650 # Compile PMD for Software backed device
651 #
652 CONFIG_RTE_LIBRTE_PMD_OPENSSL=n
653
654 #
655 # Compile PMD for AESNI GCM device
656 #
657 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM=n
658
659 #
660 # Compile PMD for SNOW 3G device
661 #
662 CONFIG_RTE_LIBRTE_PMD_SNOW3G=n
663 CONFIG_RTE_LIBRTE_PMD_SNOW3G_DEBUG=n
664
665 #
666 # Compile PMD for KASUMI device
667 #
668 CONFIG_RTE_LIBRTE_PMD_KASUMI=n
669
670 #
671 # Compile PMD for ZUC device
672 #
673 CONFIG_RTE_LIBRTE_PMD_ZUC=n
674
675 # Compile PMD for Crypto Scheduler device
676 #
677 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER=y
678
679 #
680 # Compile PMD for NULL Crypto device
681 #
682 CONFIG_RTE_LIBRTE_PMD_NULL_CRYPTO=y
683
684 #
685 # Compile PMD for AMD CCP crypto device
686 #
687 CONFIG_RTE_LIBRTE_PMD_CCP=n
688
689 #
690 # Compile PMD for Marvell Crypto device
691 #
692 CONFIG_RTE_LIBRTE_PMD_MVSAM_CRYPTO=n
693
694 #
695 # Compile PMD for NITROX crypto device
696 #
697 CONFIG_RTE_LIBRTE_PMD_NITROX=y
698
699 #
700 # Compile generic security library
701 #
702 CONFIG_RTE_LIBRTE_SECURITY=y
703
704 #
705 # Compile generic compression device library
706 #
707 CONFIG_RTE_LIBRTE_COMPRESSDEV=y
708 CONFIG_RTE_COMPRESS_MAX_DEVS=64
709
710 #
711 # Compile compressdev unit test
712 #
713 CONFIG_RTE_COMPRESSDEV_TEST=n
714
715 #
716 # Compile PMD for Octeontx ZIPVF compression device
717 #
718 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_ZIPVF=y
719
720 #
721 # Compile PMD for ISA-L compression device
722 #
723 CONFIG_RTE_LIBRTE_PMD_ISAL=n
724
725 #
726 # Compile PMD for ZLIB compression device
727 #
728 CONFIG_RTE_LIBRTE_PMD_ZLIB=n
729
730 #
731 # Compile generic event device library
732 #
733 CONFIG_RTE_LIBRTE_EVENTDEV=y
734 CONFIG_RTE_LIBRTE_EVENTDEV_DEBUG=n
735 CONFIG_RTE_EVENT_MAX_DEVS=16
736 CONFIG_RTE_EVENT_MAX_QUEUES_PER_DEV=64
737 CONFIG_RTE_EVENT_TIMER_ADAPTER_NUM_MAX=32
738 CONFIG_RTE_EVENT_ETH_INTR_RING_SIZE=1024
739 CONFIG_RTE_EVENT_CRYPTO_ADAPTER_MAX_INSTANCE=32
740 CONFIG_RTE_EVENT_ETH_TX_ADAPTER_MAX_INSTANCE=32
741
742 #
743 # Compile PMD for skeleton event device
744 #
745 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV=y
746 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV_DEBUG=n
747
748 #
749 # Compile PMD for software event device
750 #
751 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV=y
752
753 #
754 # Compile PMD for distributed software event device
755 #
756 CONFIG_RTE_LIBRTE_PMD_DSW_EVENTDEV=y
757
758 #
759 # Compile PMD for octeontx sso event device
760 #
761 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF=y
762
763 #
764 # Compile PMD for octeontx2 sso event device
765 #
766 CONFIG_RTE_LIBRTE_PMD_OCTEONTX2_EVENTDEV=y
767
768 #
769 # Compile PMD for OPDL event device
770 #
771 CONFIG_RTE_LIBRTE_PMD_OPDL_EVENTDEV=y
772
773 #
774 # Compile PMD for NXP DPAA event device
775 #
776 CONFIG_RTE_LIBRTE_PMD_DPAA_EVENTDEV=n
777
778 #
779 # Compile PMD for NXP DPAA2 event device
780 #
781 CONFIG_RTE_LIBRTE_PMD_DPAA2_EVENTDEV=n
782
783 #
784 # Compile raw device support
785 # EXPERIMENTAL: API may change without prior notice
786 #
787 CONFIG_RTE_LIBRTE_RAWDEV=y
788 CONFIG_RTE_RAWDEV_MAX_DEVS=64
789 CONFIG_RTE_LIBRTE_PMD_SKELETON_RAWDEV=y
790
791 #
792 # Compile PMD for NXP DPAA2 CMDIF raw device
793 #
794 CONFIG_RTE_LIBRTE_PMD_DPAA2_CMDIF_RAWDEV=n
795
796 #
797 # Compile PMD for NXP DPAA2 QDMA raw device
798 #
799 CONFIG_RTE_LIBRTE_PMD_DPAA2_QDMA_RAWDEV=n
800
801 #
802 # Compile PMD for Intel FPGA raw device
803 #
804 CONFIG_RTE_LIBRTE_PMD_IFPGA_RAWDEV=n
805
806 #
807 # Compile PMD for Intel IOAT raw device
808 #
809 CONFIG_RTE_LIBRTE_PMD_IOAT_RAWDEV=y
810
811 #
812 # Compile PMD for octeontx2 DMA raw device
813 #
814 CONFIG_RTE_LIBRTE_PMD_OCTEONTX2_DMA_RAWDEV=y
815
816 #
817 # Compile PMD for octeontx2 EP raw device
818 #
819 CONFIG_RTE_LIBRTE_PMD_OCTEONTX2_EP_RAWDEV=y
820
821 #
822 # Compile PMD for NTB raw device
823 #
824 CONFIG_RTE_LIBRTE_PMD_NTB_RAWDEV=y
825
826 #
827 # Compile librte_ring
828 #
829 CONFIG_RTE_LIBRTE_RING=y
830
831 #
832 # Compile librte_stack
833 #
834 CONFIG_RTE_LIBRTE_STACK=y
835
836 #
837 # Compile librte_mempool
838 #
839 CONFIG_RTE_LIBRTE_MEMPOOL=y
840 CONFIG_RTE_MEMPOOL_CACHE_MAX_SIZE=512
841 CONFIG_RTE_LIBRTE_MEMPOOL_DEBUG=n
842
843 #
844 # Compile Mempool drivers
845 #
846 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET=y
847 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET_SIZE_KB=64
848 CONFIG_RTE_DRIVER_MEMPOOL_RING=y
849 CONFIG_RTE_DRIVER_MEMPOOL_STACK=y
850
851 #
852 # Compile PMD for octeontx fpa mempool device
853 #
854 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL=y
855
856 #
857 # Compile PMD for octeontx2 npa mempool device
858 #
859 CONFIG_RTE_LIBRTE_OCTEONTX2_MEMPOOL=y
860
861 #
862 # Compile librte_mbuf
863 #
864 CONFIG_RTE_LIBRTE_MBUF=y
865 CONFIG_RTE_LIBRTE_MBUF_DEBUG=n
866 CONFIG_RTE_MBUF_DEFAULT_MEMPOOL_OPS="ring_mp_mc"
867 CONFIG_RTE_MBUF_REFCNT_ATOMIC=y
868 CONFIG_RTE_PKTMBUF_HEADROOM=128
869
870 #
871 # Compile librte_timer
872 #
873 CONFIG_RTE_LIBRTE_TIMER=y
874 CONFIG_RTE_LIBRTE_TIMER_DEBUG=n
875
876 #
877 # Compile librte_cfgfile
878 #
879 CONFIG_RTE_LIBRTE_CFGFILE=y
880
881 #
882 # Compile librte_cmdline
883 #
884 CONFIG_RTE_LIBRTE_CMDLINE=y
885 CONFIG_RTE_LIBRTE_CMDLINE_DEBUG=n
886
887 #
888 # Compile librte_hash
889 #
890 CONFIG_RTE_LIBRTE_HASH=y
891 CONFIG_RTE_LIBRTE_HASH_DEBUG=n
892
893 #
894 # Compile librte_efd
895 #
896 CONFIG_RTE_LIBRTE_EFD=y
897
898 #
899 # Compile librte_member
900 #
901 CONFIG_RTE_LIBRTE_MEMBER=y
902
903 #
904 # Compile librte_jobstats
905 #
906 CONFIG_RTE_LIBRTE_JOBSTATS=y
907
908 #
909 # Compile the device metrics library
910 #
911 CONFIG_RTE_LIBRTE_METRICS=y
912
913 #
914 # Compile the bitrate statistics library
915 #
916 CONFIG_RTE_LIBRTE_BITRATE=y
917
918 #
919 # Compile the latency statistics library
920 #
921 CONFIG_RTE_LIBRTE_LATENCY_STATS=y
922
923 #
924 # Compile librte_telemetry
925 #
926 CONFIG_RTE_LIBRTE_TELEMETRY=n
927
928 #
929 # Compile librte_rcu
930 #
931 CONFIG_RTE_LIBRTE_RCU=y
932 CONFIG_RTE_LIBRTE_RCU_DEBUG=n
933
934 #
935 # Compile librte_rib
936 #
937 CONFIG_RTE_LIBRTE_RIB=y
938
939 #
940 # Compile librte_fib
941 #
942 CONFIG_RTE_LIBRTE_FIB=y
943 CONFIG_RTE_LIBRTE_FIB_DEBUG=n
944
945 #
946 # Compile librte_lpm
947 #
948 CONFIG_RTE_LIBRTE_LPM=y
949 CONFIG_RTE_LIBRTE_LPM_DEBUG=n
950
951 #
952 # Compile librte_acl
953 #
954 CONFIG_RTE_LIBRTE_ACL=y
955 CONFIG_RTE_LIBRTE_ACL_DEBUG=n
956
957 #
958 # Compile librte_power
959 #
960 CONFIG_RTE_LIBRTE_POWER=n
961 CONFIG_RTE_LIBRTE_POWER_DEBUG=n
962 CONFIG_RTE_MAX_LCORE_FREQS=64
963
964 #
965 # Compile librte_net
966 #
967 CONFIG_RTE_LIBRTE_NET=y
968
969 #
970 # Compile librte_ip_frag
971 #
972 CONFIG_RTE_LIBRTE_IP_FRAG=y
973 CONFIG_RTE_LIBRTE_IP_FRAG_DEBUG=n
974 CONFIG_RTE_LIBRTE_IP_FRAG_MAX_FRAG=4
975 CONFIG_RTE_LIBRTE_IP_FRAG_TBL_STAT=n
976
977 #
978 # Compile GRO library
979 #
980 CONFIG_RTE_LIBRTE_GRO=y
981
982 #
983 # Compile GSO library
984 #
985 CONFIG_RTE_LIBRTE_GSO=y
986
987 #
988 # Compile librte_meter
989 #
990 CONFIG_RTE_LIBRTE_METER=y
991
992 #
993 # Compile librte_classify
994 #
995 CONFIG_RTE_LIBRTE_FLOW_CLASSIFY=y
996
997 #
998 # Compile librte_sched
999 #
1000 CONFIG_RTE_LIBRTE_SCHED=y
1001 CONFIG_RTE_SCHED_DEBUG=n
1002 CONFIG_RTE_SCHED_RED=n
1003 CONFIG_RTE_SCHED_COLLECT_STATS=n
1004 CONFIG_RTE_SCHED_SUBPORT_TC_OV=n
1005 CONFIG_RTE_SCHED_PORT_N_GRINDERS=8
1006 CONFIG_RTE_SCHED_VECTOR=n
1007
1008 #
1009 # Compile the distributor library
1010 #
1011 CONFIG_RTE_LIBRTE_DISTRIBUTOR=y
1012
1013 #
1014 # Compile the reorder library
1015 #
1016 CONFIG_RTE_LIBRTE_REORDER=y
1017
1018 #
1019 # Compile librte_port
1020 #
1021 CONFIG_RTE_LIBRTE_PORT=y
1022 CONFIG_RTE_PORT_STATS_COLLECT=n
1023 CONFIG_RTE_PORT_PCAP=n
1024
1025 #
1026 # Compile librte_table
1027 #
1028 CONFIG_RTE_LIBRTE_TABLE=y
1029 CONFIG_RTE_TABLE_STATS_COLLECT=n
1030
1031 #
1032 # Compile librte_pipeline
1033 #
1034 CONFIG_RTE_LIBRTE_PIPELINE=y
1035 CONFIG_RTE_PIPELINE_STATS_COLLECT=n
1036
1037 #
1038 # Compile librte_kni
1039 #
1040 CONFIG_RTE_LIBRTE_KNI=n
1041 CONFIG_RTE_LIBRTE_PMD_KNI=n
1042 CONFIG_RTE_KNI_KMOD=n
1043 CONFIG_RTE_KNI_PREEMPT_DEFAULT=y
1044
1045 #
1046 # Compile the pdump library
1047 #
1048 CONFIG_RTE_LIBRTE_PDUMP=y
1049
1050 #
1051 # Compile vhost user library
1052 #
1053 CONFIG_RTE_LIBRTE_VHOST=n
1054 CONFIG_RTE_LIBRTE_VHOST_NUMA=n
1055 CONFIG_RTE_LIBRTE_VHOST_DEBUG=n
1056
1057 #
1058 # Compile vhost PMD
1059 # To compile, CONFIG_RTE_LIBRTE_VHOST should be enabled.
1060 #
1061 CONFIG_RTE_LIBRTE_PMD_VHOST=n
1062
1063 #
1064 # Compile IFC driver
1065 # To compile, CONFIG_RTE_LIBRTE_VHOST and CONFIG_RTE_EAL_VFIO
1066 # should be enabled.
1067 #
1068 CONFIG_RTE_LIBRTE_IFC_PMD=n
1069
1070 #
1071 # Compile librte_bpf
1072 #
1073 CONFIG_RTE_LIBRTE_BPF=y
1074 # allow load BPF from ELF files (requires libelf)
1075 CONFIG_RTE_LIBRTE_BPF_ELF=n
1076
1077 #
1078 # Compile librte_ipsec
1079 #
1080 CONFIG_RTE_LIBRTE_IPSEC=y
1081
1082 #
1083 # Compile the test application
1084 #
1085 CONFIG_RTE_APP_TEST=y
1086 CONFIG_RTE_APP_TEST_RESOURCE_TAR=n
1087
1088 #
1089 # Compile the procinfo application
1090 #
1091 CONFIG_RTE_PROC_INFO=n
1092
1093 #
1094 # Compile the PMD test application
1095 #
1096 CONFIG_RTE_TEST_PMD=y
1097 CONFIG_RTE_TEST_PMD_RECORD_CORE_CYCLES=n
1098 CONFIG_RTE_TEST_PMD_RECORD_BURST_STATS=n
1099
1100 #
1101 # Compile the bbdev test application
1102 #
1103 CONFIG_RTE_TEST_BBDEV=y
1104
1105 #
1106 # Compile the compression performance application
1107 #
1108 CONFIG_RTE_APP_COMPRESS_PERF=y
1109
1110 #
1111 # Compile the crypto performance application
1112 #
1113 CONFIG_RTE_APP_CRYPTO_PERF=y
1114
1115 #
1116 # Compile the eventdev application
1117 #
1118 CONFIG_RTE_APP_EVENTDEV=y