build: check AVX512 rather than binutils version
[dpdk.git] / config / common_base
1 # SPDX-License-Identifier: BSD-3-Clause
2 # Copyright(c) 2010-2017 Intel Corporation
3
4 #
5 # String that appears before the version number
6 #
7 CONFIG_RTE_VER_PREFIX="DPDK"
8
9 #
10 # Version information completed when this file is processed for a build
11 #
12 CONFIG_RTE_VER_YEAR=__YEAR
13 CONFIG_RTE_VER_MONTH=__MONTH
14 CONFIG_RTE_VER_MINOR=__MINOR
15 CONFIG_RTE_VER_SUFFIX=__SUFFIX
16 CONFIG_RTE_VER_RELEASE=__RELEASE
17
18 #
19 # define executive environment
20 # RTE_EXEC_ENV values are the directories in mk/exec-env/
21 #
22 CONFIG_RTE_EXEC_ENV=
23
24 #
25 # define the architecture we compile for.
26 # RTE_ARCH values are the directories in mk/arch/
27 #
28 CONFIG_RTE_ARCH=
29
30 #
31 # machine can define specific variables or action for a specific board
32 # RTE_MACHINE values are the directories in mk/machine/
33 #
34 CONFIG_RTE_MACHINE=
35
36 #
37 # The compiler we use.
38 # RTE_TOOLCHAIN values are the directories in mk/toolchain/
39 #
40 CONFIG_RTE_TOOLCHAIN=
41
42 #
43 # Use intrinsics or assembly code for key routines
44 #
45 CONFIG_RTE_FORCE_INTRINSICS=n
46
47 #
48 # Machine forces strict alignment constraints.
49 #
50 CONFIG_RTE_ARCH_STRICT_ALIGN=n
51
52 #
53 # Enable link time optimization
54 #
55 CONFIG_RTE_ENABLE_LTO=n
56
57 #
58 # Compile to share library
59 #
60 CONFIG_RTE_BUILD_SHARED_LIB=n
61
62 #
63 # Use newest code breaking previous ABI
64 #
65 CONFIG_RTE_NEXT_ABI=y
66
67 #
68 # Machine's cache line size
69 #
70 CONFIG_RTE_CACHE_LINE_SIZE=64
71
72 #
73 # Memory model
74 #
75 CONFIG_RTE_USE_C11_MEM_MODEL=n
76
77 #
78 # Compile Environment Abstraction Layer
79 #
80 CONFIG_RTE_LIBRTE_EAL=y
81 CONFIG_RTE_MAX_LCORE=128
82 CONFIG_RTE_MAX_NUMA_NODES=8
83 CONFIG_RTE_MAX_HEAPS=32
84 CONFIG_RTE_MAX_MEMSEG_LISTS=64
85 # each memseg list will be limited to either RTE_MAX_MEMSEG_PER_LIST pages
86 # or RTE_MAX_MEM_MB_PER_LIST megabytes worth of memory, whichever is smaller
87 CONFIG_RTE_MAX_MEMSEG_PER_LIST=8192
88 CONFIG_RTE_MAX_MEM_MB_PER_LIST=32768
89 # a "type" is a combination of page size and NUMA node. total number of memseg
90 # lists per type will be limited to either RTE_MAX_MEMSEG_PER_TYPE pages (split
91 # over multiple lists of RTE_MAX_MEMSEG_PER_LIST pages), or
92 # RTE_MAX_MEM_MB_PER_TYPE megabytes of memory (split over multiple lists of
93 # RTE_MAX_MEM_MB_PER_LIST), whichever is smaller
94 CONFIG_RTE_MAX_MEMSEG_PER_TYPE=32768
95 CONFIG_RTE_MAX_MEM_MB_PER_TYPE=131072
96 # global maximum usable amount of VA, in megabytes
97 CONFIG_RTE_MAX_MEM_MB=524288
98 CONFIG_RTE_MAX_MEMZONE=2560
99 CONFIG_RTE_MAX_TAILQ=32
100 CONFIG_RTE_ENABLE_ASSERT=n
101 CONFIG_RTE_LOG_DP_LEVEL=RTE_LOG_INFO
102 CONFIG_RTE_ENABLE_TRACE_FP=n
103 CONFIG_RTE_LOG_HISTORY=256
104 CONFIG_RTE_BACKTRACE=y
105 CONFIG_RTE_LIBEAL_USE_HPET=n
106 CONFIG_RTE_EAL_ALWAYS_PANIC_ON_ERROR=n
107 CONFIG_RTE_EAL_IGB_UIO=n
108 CONFIG_RTE_EAL_VFIO=n
109 CONFIG_RTE_MAX_VFIO_GROUPS=64
110 CONFIG_RTE_MAX_VFIO_CONTAINERS=64
111 CONFIG_RTE_MALLOC_DEBUG=n
112 CONFIG_RTE_EAL_NUMA_AWARE_HUGEPAGES=n
113 CONFIG_RTE_USE_LIBBSD=n
114 # Use WFE instructions to implement the rte_wait_for_equal_xxx APIs,
115 # calling these APIs put the cores in low power state while waiting
116 # for the memory address to become equal to the expected value.
117 # This is supported only by aarch64.
118 CONFIG_RTE_ARM_USE_WFE=n
119
120 #
121 # Recognize/ignore the AVX/AVX512 CPU flags for performance/power testing.
122 # AVX512 is marked as experimental for now, will enable it after enough
123 # field test and possible optimization.
124 #
125 CONFIG_RTE_ENABLE_AVX=y
126 CONFIG_RTE_ENABLE_AVX512=n
127
128 # Use ARM LSE ATOMIC instructions
129 CONFIG_RTE_ARM_FEATURE_ATOMICS=n
130
131 # Default driver path (or "" to disable)
132 CONFIG_RTE_EAL_PMD_PATH=""
133
134 #
135 # Compile Environment Abstraction Layer to support Vmware TSC map
136 #
137 CONFIG_RTE_LIBRTE_EAL_VMWARE_TSC_MAP_SUPPORT=y
138
139 #
140 # Compile the PCI library
141 #
142 CONFIG_RTE_LIBRTE_PCI=y
143
144 #
145 # Compile the argument parser library
146 #
147 CONFIG_RTE_LIBRTE_KVARGS=y
148
149 #
150 # Compile generic ethernet library
151 #
152 CONFIG_RTE_LIBRTE_ETHER=y
153 CONFIG_RTE_LIBRTE_ETHDEV_DEBUG=n
154 CONFIG_RTE_MAX_ETHPORTS=32
155 CONFIG_RTE_MAX_QUEUES_PER_PORT=1024
156 CONFIG_RTE_LIBRTE_IEEE1588=n
157 CONFIG_RTE_ETHDEV_QUEUE_STAT_CNTRS=16
158 CONFIG_RTE_ETHDEV_RXTX_CALLBACKS=y
159 CONFIG_RTE_ETHDEV_PROFILE_WITH_VTUNE=n
160
161 #
162 # Turn off Tx preparation stage
163 #
164 # Warning: rte_eth_tx_prepare() can be safely disabled only if using a
165 # driver which do not implement any Tx preparation.
166 #
167 CONFIG_RTE_ETHDEV_TX_PREPARE_NOOP=n
168
169 #
170 # Common libraries, before Bus/PMDs
171 #
172 CONFIG_RTE_LIBRTE_COMMON_DPAAX=n
173
174 #
175 # Compile the Intel FPGA bus
176 #
177 CONFIG_RTE_LIBRTE_IFPGA_BUS=y
178
179 #
180 # Compile PCI bus driver
181 #
182 CONFIG_RTE_LIBRTE_PCI_BUS=y
183
184 #
185 # Compile the vdev bus
186 #
187 CONFIG_RTE_LIBRTE_VDEV_BUS=y
188
189 #
190 # Compile ARK PMD
191 #
192 CONFIG_RTE_LIBRTE_ARK_PMD=y
193 CONFIG_RTE_LIBRTE_ARK_PAD_TX=y
194 CONFIG_RTE_LIBRTE_ARK_DEBUG_RX=n
195 CONFIG_RTE_LIBRTE_ARK_DEBUG_TX=n
196 CONFIG_RTE_LIBRTE_ARK_DEBUG_STATS=n
197 CONFIG_RTE_LIBRTE_ARK_DEBUG_TRACE=n
198
199 #
200 # Compile Aquantia Atlantic PMD driver
201 #
202 CONFIG_RTE_LIBRTE_ATLANTIC_PMD=y
203
204 #
205 # Compile AMD PMD
206 #
207 CONFIG_RTE_LIBRTE_AXGBE_PMD=y
208 CONFIG_RTE_LIBRTE_AXGBE_PMD_DEBUG=n
209
210 #
211 # Compile burst-oriented Broadcom PMD driver
212 #
213 CONFIG_RTE_LIBRTE_BNX2X_PMD=n
214 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_RX=n
215 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_TX=n
216 CONFIG_RTE_LIBRTE_BNX2X_MF_SUPPORT=n
217 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_PERIODIC=n
218
219 #
220 # Compile burst-oriented Broadcom BNXT PMD driver
221 #
222 CONFIG_RTE_LIBRTE_BNXT_PMD=y
223
224 #
225 # Compile burst-oriented Chelsio Terminator (CXGBE) PMD
226 #
227 CONFIG_RTE_LIBRTE_CXGBE_PMD=y
228
229 #
230 # Compile burst-oriented NXP PFE PMD driver
231 #
232 CONFIG_RTE_LIBRTE_PFE_PMD=n
233
234 # NXP DPAA Bus
235 CONFIG_RTE_LIBRTE_DPAA_BUS=n
236 CONFIG_RTE_LIBRTE_DPAA_MEMPOOL=n
237 CONFIG_RTE_LIBRTE_DPAA_PMD=n
238 CONFIG_RTE_LIBRTE_DPAA_HWDEBUG=n
239
240 #
241 # Compile NXP DPAA2 FSL-MC Bus
242 #
243 CONFIG_RTE_LIBRTE_FSLMC_BUS=n
244
245 #
246 # Compile Support Libraries for NXP DPAA2
247 #
248 CONFIG_RTE_LIBRTE_DPAA2_MEMPOOL=n
249 CONFIG_RTE_LIBRTE_DPAA2_USE_PHYS_IOVA=y
250
251 #
252 # Compile burst-oriented NXP DPAA2 PMD driver
253 #
254 CONFIG_RTE_LIBRTE_DPAA2_PMD=n
255 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_DRIVER=n
256
257 #
258 # Compile NXP ENETC PMD Driver
259 #
260 CONFIG_RTE_LIBRTE_ENETC_PMD=n
261
262 #
263 # Compile burst-oriented Amazon ENA PMD driver
264 #
265 CONFIG_RTE_LIBRTE_ENA_PMD=y
266 CONFIG_RTE_LIBRTE_ENA_DEBUG_RX=n
267 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX=n
268 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX_FREE=n
269 CONFIG_RTE_LIBRTE_ENA_COM_DEBUG=n
270
271 #
272 # Compile burst-oriented Cisco ENIC PMD driver
273 #
274 CONFIG_RTE_LIBRTE_ENIC_PMD=y
275
276 #
277 # Compile burst-oriented IGB & EM PMD drivers
278 #
279 CONFIG_RTE_LIBRTE_EM_PMD=y
280 CONFIG_RTE_LIBRTE_IGB_PMD=y
281 CONFIG_RTE_LIBRTE_E1000_DEBUG_RX=n
282 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX=n
283 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX_FREE=n
284 CONFIG_RTE_LIBRTE_E1000_PF_DISABLE_STRIP_CRC=n
285
286 #
287 # Compile burst-oriented HINIC PMD driver
288 #
289 CONFIG_RTE_LIBRTE_HINIC_PMD=n
290
291 #
292 # Compile burst-oriented HNS3 PMD driver
293 #
294 CONFIG_RTE_LIBRTE_HNS3_PMD=n
295
296 #
297 # Compile Pensando IONIC PMD driver
298 #
299 CONFIG_RTE_LIBRTE_IONIC_PMD=y
300
301 #
302 # Compile burst-oriented IXGBE PMD driver
303 #
304 CONFIG_RTE_LIBRTE_IXGBE_PMD=y
305 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_RX=n
306 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX=n
307 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX_FREE=n
308 CONFIG_RTE_LIBRTE_IXGBE_PF_DISABLE_STRIP_CRC=n
309 CONFIG_RTE_LIBRTE_IXGBE_BYPASS=n
310
311 #
312 # Compile burst-oriented I40E PMD driver
313 #
314 CONFIG_RTE_LIBRTE_I40E_PMD=y
315 CONFIG_RTE_LIBRTE_I40E_DEBUG_RX=n
316 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX=n
317 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX_FREE=n
318 CONFIG_RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC=y
319 CONFIG_RTE_LIBRTE_I40E_INC_VECTOR=y
320 CONFIG_RTE_LIBRTE_I40E_16BYTE_RX_DESC=n
321 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF=64
322 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM=4
323
324 #
325 # Compile burst-oriented FM10K PMD
326 #
327 CONFIG_RTE_LIBRTE_FM10K_PMD=y
328 CONFIG_RTE_LIBRTE_FM10K_DEBUG_RX=n
329 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX=n
330 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX_FREE=n
331 CONFIG_RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE=y
332 CONFIG_RTE_LIBRTE_FM10K_INC_VECTOR=y
333
334 #
335 # Compile burst-oriented ICE PMD driver
336 #
337 CONFIG_RTE_LIBRTE_ICE_PMD=y
338 CONFIG_RTE_LIBRTE_ICE_DEBUG_RX=n
339 CONFIG_RTE_LIBRTE_ICE_DEBUG_TX=n
340 CONFIG_RTE_LIBRTE_ICE_DEBUG_TX_FREE=n
341 CONFIG_RTE_LIBRTE_ICE_16BYTE_RX_DESC=n
342
343 # Compile burst-oriented IAVF PMD driver
344 #
345 CONFIG_RTE_LIBRTE_IAVF_PMD=y
346 CONFIG_RTE_LIBRTE_IAVF_DEBUG_TX=n
347 CONFIG_RTE_LIBRTE_IAVF_DEBUG_TX_FREE=n
348 CONFIG_RTE_LIBRTE_IAVF_DEBUG_RX=n
349 CONFIG_RTE_LIBRTE_IAVF_DEBUG_DUMP_DESC=n
350 CONFIG_RTE_LIBRTE_IAVF_16BYTE_RX_DESC=n
351 #
352 # Compile burst-oriented IPN3KE PMD driver
353 #
354 CONFIG_RTE_LIBRTE_IPN3KE_PMD=n
355
356 #
357 # Compile burst-oriented IGC PMD drivers
358 #
359 CONFIG_RTE_LIBRTE_IGC_PMD=y
360 CONFIG_RTE_LIBRTE_IGC_DEBUG_RX=n
361 CONFIG_RTE_LIBRTE_IGC_DEBUG_TX=n
362
363 #
364 # Compile burst-oriented Mellanox ConnectX-3 (MLX4) PMD
365 #
366 CONFIG_RTE_LIBRTE_MLX4_PMD=n
367 CONFIG_RTE_LIBRTE_MLX4_DEBUG=n
368
369 #
370 # Compile burst-oriented Mellanox ConnectX-4, ConnectX-5,
371 # ConnectX-6 & BlueField (MLX5) PMD
372 #
373 CONFIG_RTE_LIBRTE_MLX5_PMD=n
374 CONFIG_RTE_LIBRTE_MLX5_DEBUG=n
375
376 #
377 # Compile vdpa-oriented Mellanox ConnectX-6 & BlueField (MLX5) PMD
378 #
379 CONFIG_RTE_LIBRTE_MLX5_VDPA_PMD=n
380
381 # Linking method for mlx4/5 dependency on ibverbs and related libraries
382 # Default linking is dynamic by linker.
383 # Other options are: dynamic by dlopen at run-time, or statically embedded.
384 CONFIG_RTE_IBVERBS_LINK_DLOPEN=n
385 CONFIG_RTE_IBVERBS_LINK_STATIC=n
386
387 #
388 # Compile burst-oriented Netronome NFP PMD driver
389 #
390 CONFIG_RTE_LIBRTE_NFP_PMD=n
391 CONFIG_RTE_LIBRTE_NFP_DEBUG_TX=n
392 CONFIG_RTE_LIBRTE_NFP_DEBUG_RX=n
393
394 # QLogic 10G/25G/40G/50G/100G PMD
395 #
396 CONFIG_RTE_LIBRTE_QEDE_PMD=y
397 CONFIG_RTE_LIBRTE_QEDE_DEBUG_TX=n
398 CONFIG_RTE_LIBRTE_QEDE_DEBUG_RX=n
399 #Provides abs path/name of the firmware file.
400 #Empty string denotes driver will use default firmware
401 CONFIG_RTE_LIBRTE_QEDE_FW=""
402
403 #
404 # Compile burst-oriented Solarflare libefx-based PMD
405 #
406 CONFIG_RTE_LIBRTE_SFC_EFX_PMD=y
407 CONFIG_RTE_LIBRTE_SFC_EFX_DEBUG=n
408
409 #
410 # Compile software PMD backed by SZEDATA2 device
411 #
412 CONFIG_RTE_LIBRTE_PMD_SZEDATA2=n
413
414 #
415 # Compile software PMD backed by NFB device
416 #
417 CONFIG_RTE_LIBRTE_NFB_PMD=n
418
419 #
420 # Compile burst-oriented Cavium Thunderx NICVF PMD driver
421 #
422 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_PMD=y
423 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_RX=n
424 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_TX=n
425
426 #
427 # Compile burst-oriented Cavium LiquidIO PMD driver
428 #
429 CONFIG_RTE_LIBRTE_LIO_PMD=y
430 CONFIG_RTE_LIBRTE_LIO_DEBUG_RX=n
431 CONFIG_RTE_LIBRTE_LIO_DEBUG_TX=n
432 CONFIG_RTE_LIBRTE_LIO_DEBUG_MBOX=n
433 CONFIG_RTE_LIBRTE_LIO_DEBUG_REGS=n
434
435 #
436 # Compile burst-oriented Cavium OCTEONTX network PMD driver
437 #
438 CONFIG_RTE_LIBRTE_OCTEONTX_PMD=y
439
440 #
441 # Compile burst-oriented Marvell OCTEON TX2 network PMD driver
442 #
443 CONFIG_RTE_LIBRTE_OCTEONTX2_PMD=y
444
445 #
446 # Compile WRS accelerated virtual port (AVP) guest PMD driver
447 #
448 CONFIG_RTE_LIBRTE_AVP_PMD=n
449 CONFIG_RTE_LIBRTE_AVP_DEBUG_RX=n
450 CONFIG_RTE_LIBRTE_AVP_DEBUG_TX=n
451 CONFIG_RTE_LIBRTE_AVP_DEBUG_BUFFERS=n
452
453 #
454 # Compile burst-oriented VIRTIO PMD driver
455 #
456 CONFIG_RTE_LIBRTE_VIRTIO_PMD=y
457 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_RX=n
458 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_TX=n
459 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DUMP=n
460
461 #
462 # Compile virtio device emulation inside virtio PMD driver
463 #
464 CONFIG_RTE_VIRTIO_USER=n
465
466 #
467 # Compile burst-oriented VMXNET3 PMD driver
468 #
469 CONFIG_RTE_LIBRTE_VMXNET3_PMD=y
470 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_RX=n
471 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX=n
472 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX_FREE=n
473
474 #
475 # Compile software PMD backed by AF_PACKET sockets (Linux only)
476 #
477 CONFIG_RTE_LIBRTE_PMD_AF_PACKET=n
478
479 #
480 # Compile software PMD backed by AF_XDP sockets (Linux only)
481 #
482 CONFIG_RTE_LIBRTE_PMD_AF_XDP=n
483
484 #
485 # Compile Memory Interface PMD driver (Linux only)
486 #
487 CONFIG_RTE_LIBRTE_PMD_MEMIF=n
488
489 #
490 # Compile link bonding PMD library
491 #
492 CONFIG_RTE_LIBRTE_PMD_BOND=y
493 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB=n
494 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB_L1=n
495
496 #
497 # Compile fail-safe PMD
498 #
499 CONFIG_RTE_LIBRTE_PMD_FAILSAFE=y
500
501 #
502 # Compile Marvell PMD driver
503 #
504 CONFIG_RTE_LIBRTE_MVPP2_PMD=n
505
506 #
507 # Compile Marvell MVNETA PMD driver
508 #
509 CONFIG_RTE_LIBRTE_MVNETA_PMD=n
510
511 #
512 # Compile support for VMBus library
513 #
514 CONFIG_RTE_LIBRTE_VMBUS=n
515
516 #
517 # Compile native PMD for Hyper-V/Azure
518 #
519 CONFIG_RTE_LIBRTE_NETVSC_PMD=n
520 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_RX=n
521 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_TX=n
522 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_DUMP=n
523
524 #
525 # Compile virtual device driver for NetVSC on Hyper-V/Azure
526 #
527 CONFIG_RTE_LIBRTE_VDEV_NETVSC_PMD=n
528
529 #
530 # Compile null PMD
531 #
532 CONFIG_RTE_LIBRTE_PMD_NULL=y
533
534 #
535 # Compile software PMD backed by PCAP files
536 #
537 CONFIG_RTE_LIBRTE_PMD_PCAP=n
538
539 #
540 # Compile example software rings based PMD
541 #
542 CONFIG_RTE_LIBRTE_PMD_RING=y
543 CONFIG_RTE_PMD_RING_MAX_RX_RINGS=16
544 CONFIG_RTE_PMD_RING_MAX_TX_RINGS=16
545
546 #
547 # Compile SOFTNIC PMD
548 #
549 CONFIG_RTE_LIBRTE_PMD_SOFTNIC=n
550
551 #
552 # Compile the TAP PMD
553 # It is enabled by default for Linux only.
554 #
555 CONFIG_RTE_LIBRTE_PMD_TAP=n
556
557 #
558 # Do prefetch of packet data within PMD driver receive function
559 #
560 CONFIG_RTE_PMD_PACKET_PREFETCH=y
561
562 # Compile generic wireless base band device library
563 # EXPERIMENTAL: API may change without prior notice
564 #
565 CONFIG_RTE_LIBRTE_BBDEV=y
566 CONFIG_RTE_LIBRTE_BBDEV_DEBUG=n
567 CONFIG_RTE_BBDEV_MAX_DEVS=128
568 CONFIG_RTE_BBDEV_OFFLOAD_COST=y
569 CONFIG_RTE_BBDEV_SDK_AVX2=n
570 CONFIG_RTE_BBDEV_SDK_AVX512=n
571
572 #
573 # Compile PMD for NULL bbdev device
574 #
575 CONFIG_RTE_LIBRTE_PMD_BBDEV_NULL=y
576
577 #
578 # Compile PMD for turbo software bbdev device
579 #
580 CONFIG_RTE_LIBRTE_PMD_BBDEV_TURBO_SW=y
581
582 #
583 # Compile PMD for Intel FPGA LTE FEC bbdev device
584 #
585 CONFIG_RTE_LIBRTE_PMD_BBDEV_FPGA_LTE_FEC=y
586
587 #
588 # Compile PMD for Intel FPGA 5GNR FEC bbdev device
589 #
590 CONFIG_RTE_LIBRTE_PMD_BBDEV_FPGA_5GNR_FEC=y
591
592 #
593 # Compile generic crypto device library
594 #
595 CONFIG_RTE_LIBRTE_CRYPTODEV=y
596 CONFIG_RTE_CRYPTO_MAX_DEVS=64
597
598 #
599 # Compile PMD for ARMv8 Crypto device
600 #
601 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO=n
602 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO_DEBUG=n
603
604 #
605 # Compile NXP CAAM JR crypto Driver
606 #
607 CONFIG_RTE_LIBRTE_PMD_CAAM_JR=n
608 CONFIG_RTE_LIBRTE_PMD_CAAM_JR_BE=n
609
610 #
611 # Compile NXP DPAA2 crypto sec driver for CAAM HW
612 #
613 CONFIG_RTE_LIBRTE_PMD_DPAA2_SEC=n
614
615 #
616 # NXP DPAA caam - crypto driver
617 #
618 CONFIG_RTE_LIBRTE_PMD_DPAA_SEC=n
619 CONFIG_RTE_LIBRTE_DPAA_MAX_CRYPTODEV=4
620
621 #
622 # Compile PMD for Cavium OCTEON TX crypto device
623 #
624 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_CRYPTO=y
625
626 #
627 # Compile PMD for Marvell OCTEON TX2 crypto device
628 #
629 CONFIG_RTE_LIBRTE_PMD_OCTEONTX2_CRYPTO=y
630
631 #
632 # Compile PMD for QuickAssist based devices - see docs for details
633 #
634 CONFIG_RTE_LIBRTE_PMD_QAT=y
635 CONFIG_RTE_LIBRTE_PMD_QAT_SYM=n
636 CONFIG_RTE_LIBRTE_PMD_QAT_ASYM=n
637 #
638 # Max. number of QuickAssist devices, which can be detected and attached
639 #
640 CONFIG_RTE_PMD_QAT_MAX_PCI_DEVICES=48
641 CONFIG_RTE_PMD_QAT_COMP_IM_BUFFER_SIZE=65536
642
643 #
644 # Compile PMD for virtio crypto devices
645 #
646 CONFIG_RTE_LIBRTE_PMD_VIRTIO_CRYPTO=y
647 #
648 # Number of maximum virtio crypto devices
649 #
650 CONFIG_RTE_MAX_VIRTIO_CRYPTO=32
651
652 #
653 # Compile PMD for AESNI backed device
654 #
655 CONFIG_RTE_LIBRTE_PMD_AESNI_MB=n
656
657 #
658 # Compile PMD for Software backed device
659 #
660 CONFIG_RTE_LIBRTE_PMD_OPENSSL=n
661
662 #
663 # Compile PMD for AESNI GCM device
664 #
665 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM=n
666
667 #
668 # Compile PMD for SNOW 3G device
669 #
670 CONFIG_RTE_LIBRTE_PMD_SNOW3G=n
671 CONFIG_RTE_LIBRTE_PMD_SNOW3G_DEBUG=n
672
673 #
674 # Compile PMD for KASUMI device
675 #
676 CONFIG_RTE_LIBRTE_PMD_KASUMI=n
677
678 #
679 # Compile PMD for ZUC device
680 #
681 CONFIG_RTE_LIBRTE_PMD_ZUC=n
682
683 # Compile PMD for Crypto Scheduler device
684 #
685 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER=y
686
687 #
688 # Compile PMD for NULL Crypto device
689 #
690 CONFIG_RTE_LIBRTE_PMD_NULL_CRYPTO=y
691
692 #
693 # Compile PMD for AMD CCP crypto device
694 #
695 CONFIG_RTE_LIBRTE_PMD_CCP=n
696
697 #
698 # Compile PMD for Marvell Crypto device
699 #
700 CONFIG_RTE_LIBRTE_PMD_MVSAM_CRYPTO=n
701
702 #
703 # Compile PMD for NITROX crypto device
704 #
705 CONFIG_RTE_LIBRTE_PMD_NITROX=y
706
707 #
708 # Compile generic security library
709 #
710 CONFIG_RTE_LIBRTE_SECURITY=y
711
712 #
713 # Compile generic compression device library
714 #
715 CONFIG_RTE_LIBRTE_COMPRESSDEV=y
716 CONFIG_RTE_COMPRESS_MAX_DEVS=64
717
718 #
719 # Compile compressdev unit test
720 #
721 CONFIG_RTE_COMPRESSDEV_TEST=n
722
723 #
724 # Compile PMD for Octeontx ZIPVF compression device
725 #
726 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_ZIPVF=y
727
728 #
729 # Compile PMD for ISA-L compression device
730 #
731 CONFIG_RTE_LIBRTE_PMD_ISAL=n
732
733 #
734 # Compile PMD for ZLIB compression device
735 #
736 CONFIG_RTE_LIBRTE_PMD_ZLIB=n
737
738 #
739 # Compile generic event device library
740 #
741 CONFIG_RTE_LIBRTE_EVENTDEV=y
742 CONFIG_RTE_LIBRTE_EVENTDEV_DEBUG=n
743 CONFIG_RTE_EVENT_MAX_DEVS=16
744 CONFIG_RTE_EVENT_MAX_QUEUES_PER_DEV=64
745 CONFIG_RTE_EVENT_TIMER_ADAPTER_NUM_MAX=32
746 CONFIG_RTE_EVENT_ETH_INTR_RING_SIZE=1024
747 CONFIG_RTE_EVENT_CRYPTO_ADAPTER_MAX_INSTANCE=32
748 CONFIG_RTE_EVENT_ETH_TX_ADAPTER_MAX_INSTANCE=32
749
750 #
751 # Compile PMD for skeleton event device
752 #
753 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV=y
754 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV_DEBUG=n
755
756 #
757 # Compile PMD for software event device
758 #
759 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV=y
760
761 #
762 # Compile PMD for distributed software event device
763 #
764 CONFIG_RTE_LIBRTE_PMD_DSW_EVENTDEV=y
765
766 #
767 # Compile PMD for octeontx sso event device
768 #
769 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF=y
770
771 #
772 # Compile PMD for octeontx2 sso event device
773 #
774 CONFIG_RTE_LIBRTE_PMD_OCTEONTX2_EVENTDEV=y
775
776 #
777 # Compile PMD for OPDL event device
778 #
779 CONFIG_RTE_LIBRTE_PMD_OPDL_EVENTDEV=y
780
781 #
782 # Compile PMD for NXP DPAA event device
783 #
784 CONFIG_RTE_LIBRTE_PMD_DPAA_EVENTDEV=n
785
786 #
787 # Compile PMD for NXP DPAA2 event device
788 #
789 CONFIG_RTE_LIBRTE_PMD_DPAA2_EVENTDEV=n
790
791 #
792 # Compile raw device support
793 # EXPERIMENTAL: API may change without prior notice
794 #
795 CONFIG_RTE_LIBRTE_RAWDEV=y
796 CONFIG_RTE_RAWDEV_MAX_DEVS=64
797 CONFIG_RTE_LIBRTE_PMD_SKELETON_RAWDEV=y
798
799 #
800 # Compile PMD for NXP DPAA2 CMDIF raw device
801 #
802 CONFIG_RTE_LIBRTE_PMD_DPAA2_CMDIF_RAWDEV=n
803
804 #
805 # Compile PMD for NXP DPAA2 QDMA raw device
806 #
807 CONFIG_RTE_LIBRTE_PMD_DPAA2_QDMA_RAWDEV=n
808
809 #
810 # Compile PMD for Intel FPGA raw device
811 #
812 CONFIG_RTE_LIBRTE_PMD_IFPGA_RAWDEV=n
813
814 #
815 # Compile PMD for Intel IOAT raw device
816 #
817 CONFIG_RTE_LIBRTE_PMD_IOAT_RAWDEV=y
818
819 #
820 # Compile PMD for octeontx2 DMA raw device
821 #
822 CONFIG_RTE_LIBRTE_PMD_OCTEONTX2_DMA_RAWDEV=y
823
824 #
825 # Compile PMD for octeontx2 EP raw device
826 #
827 CONFIG_RTE_LIBRTE_PMD_OCTEONTX2_EP_RAWDEV=y
828
829 #
830 # Compile PMD for NTB raw device
831 #
832 CONFIG_RTE_LIBRTE_PMD_NTB_RAWDEV=y
833
834 #
835 # Compile librte_ring
836 #
837 CONFIG_RTE_LIBRTE_RING=y
838
839 #
840 # Compile librte_stack
841 #
842 CONFIG_RTE_LIBRTE_STACK=y
843
844 #
845 # Compile librte_mempool
846 #
847 CONFIG_RTE_LIBRTE_MEMPOOL=y
848 CONFIG_RTE_MEMPOOL_CACHE_MAX_SIZE=512
849 CONFIG_RTE_LIBRTE_MEMPOOL_DEBUG=n
850
851 #
852 # Compile Mempool drivers
853 #
854 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET=y
855 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET_SIZE_KB=64
856 CONFIG_RTE_DRIVER_MEMPOOL_RING=y
857 CONFIG_RTE_DRIVER_MEMPOOL_STACK=y
858
859 #
860 # Compile PMD for octeontx fpa mempool device
861 #
862 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL=y
863
864 #
865 # Compile PMD for octeontx2 npa mempool device
866 #
867 CONFIG_RTE_LIBRTE_OCTEONTX2_MEMPOOL=y
868
869 #
870 # Compile librte_mbuf
871 #
872 CONFIG_RTE_LIBRTE_MBUF=y
873 CONFIG_RTE_LIBRTE_MBUF_DEBUG=n
874 CONFIG_RTE_MBUF_DEFAULT_MEMPOOL_OPS="ring_mp_mc"
875 CONFIG_RTE_MBUF_REFCNT_ATOMIC=y
876 CONFIG_RTE_PKTMBUF_HEADROOM=128
877
878 #
879 # Compile librte_timer
880 #
881 CONFIG_RTE_LIBRTE_TIMER=y
882 CONFIG_RTE_LIBRTE_TIMER_DEBUG=n
883
884 #
885 # Compile librte_cfgfile
886 #
887 CONFIG_RTE_LIBRTE_CFGFILE=y
888
889 #
890 # Compile librte_cmdline
891 #
892 CONFIG_RTE_LIBRTE_CMDLINE=y
893 CONFIG_RTE_LIBRTE_CMDLINE_DEBUG=n
894
895 #
896 # Compile librte_hash
897 #
898 CONFIG_RTE_LIBRTE_HASH=y
899 CONFIG_RTE_LIBRTE_HASH_DEBUG=n
900
901 #
902 # Compile librte_efd
903 #
904 CONFIG_RTE_LIBRTE_EFD=y
905
906 #
907 # Compile librte_member
908 #
909 CONFIG_RTE_LIBRTE_MEMBER=y
910
911 #
912 # Compile librte_jobstats
913 #
914 CONFIG_RTE_LIBRTE_JOBSTATS=y
915
916 #
917 # Compile the device metrics library
918 #
919 CONFIG_RTE_LIBRTE_METRICS=y
920
921 #
922 # Compile the bitrate statistics library
923 #
924 CONFIG_RTE_LIBRTE_BITRATE=y
925
926 #
927 # Compile the latency statistics library
928 #
929 CONFIG_RTE_LIBRTE_LATENCY_STATS=y
930
931 #
932 # Compile librte_telemetry legacy support
933 #
934 CONFIG_RTE_LIBRTE_TELEMETRY=n
935
936 #
937 # Compile librte_rcu
938 #
939 CONFIG_RTE_LIBRTE_RCU=y
940 CONFIG_RTE_LIBRTE_RCU_DEBUG=n
941
942 #
943 # Compile librte_rib
944 #
945 CONFIG_RTE_LIBRTE_RIB=y
946
947 #
948 # Compile librte_fib
949 #
950 CONFIG_RTE_LIBRTE_FIB=y
951 CONFIG_RTE_LIBRTE_FIB_DEBUG=n
952
953 #
954 # Compile librte_lpm
955 #
956 CONFIG_RTE_LIBRTE_LPM=y
957 CONFIG_RTE_LIBRTE_LPM_DEBUG=n
958
959 #
960 # Compile librte_acl
961 #
962 CONFIG_RTE_LIBRTE_ACL=y
963 CONFIG_RTE_LIBRTE_ACL_DEBUG=n
964
965 #
966 # Compile librte_power
967 #
968 CONFIG_RTE_LIBRTE_POWER=n
969 CONFIG_RTE_LIBRTE_POWER_DEBUG=n
970 CONFIG_RTE_MAX_LCORE_FREQS=64
971
972 #
973 # Compile librte_net
974 #
975 CONFIG_RTE_LIBRTE_NET=y
976
977 #
978 # Compile librte_ip_frag
979 #
980 CONFIG_RTE_LIBRTE_IP_FRAG=y
981 CONFIG_RTE_LIBRTE_IP_FRAG_DEBUG=n
982 CONFIG_RTE_LIBRTE_IP_FRAG_MAX_FRAG=4
983 CONFIG_RTE_LIBRTE_IP_FRAG_TBL_STAT=n
984
985 #
986 # Compile GRO library
987 #
988 CONFIG_RTE_LIBRTE_GRO=y
989
990 #
991 # Compile GSO library
992 #
993 CONFIG_RTE_LIBRTE_GSO=y
994
995 #
996 # Compile librte_meter
997 #
998 CONFIG_RTE_LIBRTE_METER=y
999
1000 #
1001 # Compile librte_classify
1002 #
1003 CONFIG_RTE_LIBRTE_FLOW_CLASSIFY=y
1004
1005 #
1006 # Compile librte_sched
1007 #
1008 CONFIG_RTE_LIBRTE_SCHED=y
1009 CONFIG_RTE_SCHED_DEBUG=n
1010 CONFIG_RTE_SCHED_RED=n
1011 CONFIG_RTE_SCHED_COLLECT_STATS=n
1012 CONFIG_RTE_SCHED_SUBPORT_TC_OV=n
1013 CONFIG_RTE_SCHED_PORT_N_GRINDERS=8
1014 CONFIG_RTE_SCHED_VECTOR=n
1015
1016 #
1017 # Compile the distributor library
1018 #
1019 CONFIG_RTE_LIBRTE_DISTRIBUTOR=y
1020
1021 #
1022 # Compile the reorder library
1023 #
1024 CONFIG_RTE_LIBRTE_REORDER=y
1025
1026 #
1027 # Compile librte_port
1028 #
1029 CONFIG_RTE_LIBRTE_PORT=y
1030 CONFIG_RTE_PORT_STATS_COLLECT=n
1031 CONFIG_RTE_PORT_PCAP=n
1032
1033 #
1034 # Compile librte_table
1035 #
1036 CONFIG_RTE_LIBRTE_TABLE=y
1037 CONFIG_RTE_TABLE_STATS_COLLECT=n
1038
1039 #
1040 # Compile librte_pipeline
1041 #
1042 CONFIG_RTE_LIBRTE_PIPELINE=y
1043 CONFIG_RTE_PIPELINE_STATS_COLLECT=n
1044
1045 #
1046 # Compile librte_kni
1047 #
1048 CONFIG_RTE_LIBRTE_KNI=n
1049 CONFIG_RTE_LIBRTE_PMD_KNI=n
1050 CONFIG_RTE_KNI_KMOD=n
1051 CONFIG_RTE_KNI_PREEMPT_DEFAULT=y
1052
1053 #
1054 # Compile the pdump library
1055 #
1056 CONFIG_RTE_LIBRTE_PDUMP=y
1057
1058 #
1059 # Compile vhost user library
1060 #
1061 CONFIG_RTE_LIBRTE_VHOST=n
1062 CONFIG_RTE_LIBRTE_VHOST_NUMA=n
1063 CONFIG_RTE_LIBRTE_VHOST_DEBUG=n
1064
1065 #
1066 # Compile vhost PMD
1067 # To compile, CONFIG_RTE_LIBRTE_VHOST should be enabled.
1068 #
1069 CONFIG_RTE_LIBRTE_PMD_VHOST=n
1070
1071 #
1072 # Compile IFC driver
1073 # To compile, CONFIG_RTE_LIBRTE_VHOST and CONFIG_RTE_EAL_VFIO
1074 # should be enabled.
1075 #
1076 CONFIG_RTE_LIBRTE_IFC_PMD=n
1077
1078 #
1079 # Compile librte_bpf
1080 #
1081 CONFIG_RTE_LIBRTE_BPF=y
1082 # allow load BPF from ELF files (requires libelf)
1083 CONFIG_RTE_LIBRTE_BPF_ELF=n
1084
1085 #
1086 # Compile librte_ipsec
1087 #
1088 CONFIG_RTE_LIBRTE_IPSEC=y
1089
1090 #
1091 # Compile librte_graph
1092 #
1093 CONFIG_RTE_LIBRTE_GRAPH=y
1094 CONFIG_RTE_GRAPH_BURST_SIZE=256
1095 CONFIG_RTE_LIBRTE_GRAPH_STATS=y
1096
1097 #
1098 # Compile librte_node
1099 #
1100 CONFIG_RTE_LIBRTE_NODE=y
1101
1102 #
1103 # Compile the test application
1104 #
1105 CONFIG_RTE_APP_TEST=y
1106 CONFIG_RTE_APP_TEST_RESOURCE_TAR=n
1107
1108 #
1109 # Compile the procinfo application
1110 #
1111 CONFIG_RTE_PROC_INFO=n
1112
1113 #
1114 # Compile the PMD test application
1115 #
1116 CONFIG_RTE_TEST_PMD=y
1117 CONFIG_RTE_TEST_PMD_RECORD_CORE_CYCLES=n
1118 CONFIG_RTE_TEST_PMD_RECORD_BURST_STATS=n
1119
1120 #
1121 # Compile the rte flow perf application
1122 #
1123 CONFIG_RTE_TEST_FLOW_PERF=y
1124
1125 #
1126 # Compile the bbdev test application
1127 #
1128 CONFIG_RTE_TEST_BBDEV=y
1129
1130 #
1131 # Compile the compression performance application
1132 #
1133 CONFIG_RTE_APP_COMPRESS_PERF=y
1134
1135 #
1136 # Compile the crypto performance application
1137 #
1138 CONFIG_RTE_APP_CRYPTO_PERF=y
1139
1140 #
1141 # Compile the eventdev application
1142 #
1143 CONFIG_RTE_APP_EVENTDEV=y