crypto/ccp: add AMD ccp skeleton PMD
[dpdk.git] / config / common_base
1 # SPDX-License-Identifier: BSD-3-Clause
2 # Copyright(c) 2010-2017 Intel Corporation
3
4 #
5 # define executive environment
6 # RTE_EXEC_ENV values are the directories in mk/exec-env/
7 #
8 CONFIG_RTE_EXEC_ENV=
9
10 #
11 # define the architecture we compile for.
12 # RTE_ARCH values are the directories in mk/arch/
13 #
14 CONFIG_RTE_ARCH=
15
16 #
17 # machine can define specific variables or action for a specific board
18 # RTE_MACHINE values are the directories in mk/machine/
19 #
20 CONFIG_RTE_MACHINE=
21
22 #
23 # The compiler we use.
24 # RTE_TOOLCHAIN values are the directories in mk/toolchain/
25 #
26 CONFIG_RTE_TOOLCHAIN=
27
28 #
29 # Use intrinsics or assembly code for key routines
30 #
31 CONFIG_RTE_FORCE_INTRINSICS=n
32
33 #
34 # Machine forces strict alignment constraints.
35 #
36 CONFIG_RTE_ARCH_STRICT_ALIGN=n
37
38 #
39 # Compile to share library
40 #
41 CONFIG_RTE_BUILD_SHARED_LIB=n
42
43 #
44 # Use newest code breaking previous ABI
45 #
46 CONFIG_RTE_NEXT_ABI=y
47
48 #
49 # Major ABI to overwrite library specific LIBABIVER
50 #
51 CONFIG_RTE_MAJOR_ABI=
52
53 #
54 # Machine's cache line size
55 #
56 CONFIG_RTE_CACHE_LINE_SIZE=64
57
58 #
59 # Compile Environment Abstraction Layer
60 #
61 CONFIG_RTE_LIBRTE_EAL=y
62 CONFIG_RTE_MAX_LCORE=128
63 CONFIG_RTE_MAX_NUMA_NODES=8
64 CONFIG_RTE_MAX_MEMSEG_LISTS=64
65 # each memseg list will be limited to either RTE_MAX_MEMSEG_PER_LIST pages
66 # or RTE_MAX_MEM_MB_PER_LIST megabytes worth of memory, whichever is smaller
67 CONFIG_RTE_MAX_MEMSEG_PER_LIST=8192
68 CONFIG_RTE_MAX_MEM_MB_PER_LIST=32768
69 # a "type" is a combination of page size and NUMA node. total number of memseg
70 # lists per type will be limited to either RTE_MAX_MEMSEG_PER_TYPE pages (split
71 # over multiple lists of RTE_MAX_MEMSEG_PER_LIST pages), or
72 # RTE_MAX_MEM_MB_PER_TYPE megabytes of memory (split over multiple lists of
73 # RTE_MAX_MEM_MB_PER_LIST), whichever is smaller
74 CONFIG_RTE_MAX_MEMSEG_PER_TYPE=32768
75 CONFIG_RTE_MAX_MEM_MB_PER_TYPE=131072
76 # global maximum usable amount of VA, in megabytes
77 CONFIG_RTE_MAX_MEM_MB=524288
78 CONFIG_RTE_MAX_MEMZONE=2560
79 CONFIG_RTE_MAX_TAILQ=32
80 CONFIG_RTE_ENABLE_ASSERT=n
81 CONFIG_RTE_LOG_DP_LEVEL=RTE_LOG_INFO
82 CONFIG_RTE_LOG_HISTORY=256
83 CONFIG_RTE_BACKTRACE=y
84 CONFIG_RTE_LIBEAL_USE_HPET=n
85 CONFIG_RTE_EAL_ALLOW_INV_SOCKET_ID=n
86 CONFIG_RTE_EAL_ALWAYS_PANIC_ON_ERROR=n
87 CONFIG_RTE_EAL_IGB_UIO=n
88 CONFIG_RTE_EAL_VFIO=n
89 CONFIG_RTE_MAX_VFIO_GROUPS=64
90 CONFIG_RTE_MALLOC_DEBUG=n
91 CONFIG_RTE_EAL_NUMA_AWARE_HUGEPAGES=n
92 CONFIG_RTE_USE_LIBBSD=n
93
94 #
95 # Recognize/ignore the AVX/AVX512 CPU flags for performance/power testing.
96 # AVX512 is marked as experimental for now, will enable it after enough
97 # field test and possible optimization.
98 #
99 CONFIG_RTE_ENABLE_AVX=y
100 CONFIG_RTE_ENABLE_AVX512=n
101
102 # Default driver path (or "" to disable)
103 CONFIG_RTE_EAL_PMD_PATH=""
104
105 #
106 # Compile Environment Abstraction Layer to support Vmware TSC map
107 #
108 CONFIG_RTE_LIBRTE_EAL_VMWARE_TSC_MAP_SUPPORT=y
109
110 #
111 # Compile the PCI library
112 #
113 CONFIG_RTE_LIBRTE_PCI=y
114
115 #
116 # Compile the argument parser library
117 #
118 CONFIG_RTE_LIBRTE_KVARGS=y
119
120 #
121 # Compile generic ethernet library
122 #
123 CONFIG_RTE_LIBRTE_ETHER=y
124 CONFIG_RTE_LIBRTE_ETHDEV_DEBUG=n
125 CONFIG_RTE_MAX_ETHPORTS=32
126 CONFIG_RTE_MAX_QUEUES_PER_PORT=1024
127 CONFIG_RTE_LIBRTE_IEEE1588=n
128 CONFIG_RTE_ETHDEV_QUEUE_STAT_CNTRS=16
129 CONFIG_RTE_ETHDEV_RXTX_CALLBACKS=y
130 CONFIG_RTE_ETHDEV_PROFILE_ITT_WASTED_RX_ITERATIONS=n
131
132 #
133 # Turn off Tx preparation stage
134 #
135 # Warning: rte_eth_tx_prepare() can be safely disabled only if using a
136 # driver which do not implement any Tx preparation.
137 #
138 CONFIG_RTE_ETHDEV_TX_PREPARE_NOOP=n
139
140 #
141 # Compile PCI bus driver
142 #
143 CONFIG_RTE_LIBRTE_PCI_BUS=y
144
145 #
146 # Compile the vdev bus
147 #
148 CONFIG_RTE_LIBRTE_VDEV_BUS=y
149
150 #
151 # Compile ARK PMD
152 #
153 CONFIG_RTE_LIBRTE_ARK_PMD=y
154 CONFIG_RTE_LIBRTE_ARK_PAD_TX=y
155 CONFIG_RTE_LIBRTE_ARK_DEBUG_RX=n
156 CONFIG_RTE_LIBRTE_ARK_DEBUG_TX=n
157 CONFIG_RTE_LIBRTE_ARK_DEBUG_STATS=n
158 CONFIG_RTE_LIBRTE_ARK_DEBUG_TRACE=n
159
160 #
161 # Compile AMD PMD
162 #
163 CONFIG_RTE_LIBRTE_AXGBE_PMD=y
164 CONFIG_RTE_LIBRTE_AXGBE_PMD_DEBUG=n
165
166 #
167 # Compile burst-oriented Broadcom PMD driver
168 #
169 CONFIG_RTE_LIBRTE_BNX2X_PMD=n
170 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_RX=n
171 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_TX=n
172 CONFIG_RTE_LIBRTE_BNX2X_MF_SUPPORT=n
173 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_PERIODIC=n
174
175 #
176 # Compile burst-oriented Broadcom BNXT PMD driver
177 #
178 CONFIG_RTE_LIBRTE_BNXT_PMD=y
179
180 #
181 # Compile burst-oriented Chelsio Terminator (CXGBE) PMD
182 #
183 CONFIG_RTE_LIBRTE_CXGBE_PMD=y
184 CONFIG_RTE_LIBRTE_CXGBE_DEBUG=n
185 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_REG=n
186 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_MBOX=n
187 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_TX=n
188 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_RX=n
189 CONFIG_RTE_LIBRTE_CXGBE_TPUT=y
190
191 # NXP DPAA Bus
192 CONFIG_RTE_LIBRTE_DPAA_BUS=n
193 CONFIG_RTE_LIBRTE_DPAA_MEMPOOL=n
194 CONFIG_RTE_LIBRTE_DPAA_PMD=n
195 CONFIG_RTE_LIBRTE_DPAA_HWDEBUG=n
196
197 #
198 # Compile NXP DPAA2 FSL-MC Bus
199 #
200 CONFIG_RTE_LIBRTE_FSLMC_BUS=n
201
202 #
203 # Compile Support Libraries for NXP DPAA2
204 #
205 CONFIG_RTE_LIBRTE_DPAA2_MEMPOOL=n
206 CONFIG_RTE_LIBRTE_DPAA2_USE_PHYS_IOVA=y
207
208 #
209 # Compile burst-oriented NXP DPAA2 PMD driver
210 #
211 CONFIG_RTE_LIBRTE_DPAA2_PMD=n
212 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_DRIVER=n
213
214 #
215 # Compile burst-oriented Amazon ENA PMD driver
216 #
217 CONFIG_RTE_LIBRTE_ENA_PMD=y
218 CONFIG_RTE_LIBRTE_ENA_DEBUG_RX=n
219 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX=n
220 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX_FREE=n
221 CONFIG_RTE_LIBRTE_ENA_COM_DEBUG=n
222
223 #
224 # Compile burst-oriented Cisco ENIC PMD driver
225 #
226 CONFIG_RTE_LIBRTE_ENIC_PMD=y
227
228 #
229 # Compile burst-oriented IGB & EM PMD drivers
230 #
231 CONFIG_RTE_LIBRTE_EM_PMD=y
232 CONFIG_RTE_LIBRTE_IGB_PMD=y
233 CONFIG_RTE_LIBRTE_E1000_DEBUG_RX=n
234 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX=n
235 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX_FREE=n
236 CONFIG_RTE_LIBRTE_E1000_PF_DISABLE_STRIP_CRC=n
237
238 #
239 # Compile burst-oriented IXGBE PMD driver
240 #
241 CONFIG_RTE_LIBRTE_IXGBE_PMD=y
242 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_RX=n
243 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX=n
244 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX_FREE=n
245 CONFIG_RTE_LIBRTE_IXGBE_PF_DISABLE_STRIP_CRC=n
246 CONFIG_RTE_IXGBE_INC_VECTOR=y
247 CONFIG_RTE_LIBRTE_IXGBE_BYPASS=n
248
249 #
250 # Compile burst-oriented I40E PMD driver
251 #
252 CONFIG_RTE_LIBRTE_I40E_PMD=y
253 CONFIG_RTE_LIBRTE_I40E_DEBUG_RX=n
254 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX=n
255 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX_FREE=n
256 CONFIG_RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC=y
257 CONFIG_RTE_LIBRTE_I40E_INC_VECTOR=y
258 CONFIG_RTE_LIBRTE_I40E_16BYTE_RX_DESC=n
259 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF=64
260 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM=4
261 # interval up to 8160 us, aligned to 2 (or default value)
262 CONFIG_RTE_LIBRTE_I40E_ITR_INTERVAL=-1
263
264 #
265 # Compile burst-oriented FM10K PMD
266 #
267 CONFIG_RTE_LIBRTE_FM10K_PMD=y
268 CONFIG_RTE_LIBRTE_FM10K_DEBUG_RX=n
269 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX=n
270 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX_FREE=n
271 CONFIG_RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE=y
272 CONFIG_RTE_LIBRTE_FM10K_INC_VECTOR=y
273
274 #
275 # Compile burst-oriented AVF PMD driver
276 #
277 CONFIG_RTE_LIBRTE_AVF_PMD=y
278 CONFIG_RTE_LIBRTE_AVF_INC_VECTOR=y
279 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX=n
280 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX_FREE=n
281 CONFIG_RTE_LIBRTE_AVF_DEBUG_RX=n
282 CONFIG_RTE_LIBRTE_AVF_16BYTE_RX_DESC=n
283
284 #
285 # Compile burst-oriented Mellanox ConnectX-3 (MLX4) PMD
286 #
287 CONFIG_RTE_LIBRTE_MLX4_PMD=n
288 CONFIG_RTE_LIBRTE_MLX4_DEBUG=n
289 CONFIG_RTE_LIBRTE_MLX4_DLOPEN_DEPS=n
290 CONFIG_RTE_LIBRTE_MLX4_TX_MP_CACHE=8
291
292 #
293 # Compile burst-oriented Mellanox ConnectX-4 & ConnectX-5 (MLX5) PMD
294 #
295 CONFIG_RTE_LIBRTE_MLX5_PMD=n
296 CONFIG_RTE_LIBRTE_MLX5_DEBUG=n
297 CONFIG_RTE_LIBRTE_MLX5_DLOPEN_DEPS=n
298 CONFIG_RTE_LIBRTE_MLX5_TX_MP_CACHE=8
299
300 #
301 # Compile burst-oriented Netronome NFP PMD driver
302 #
303 CONFIG_RTE_LIBRTE_NFP_PMD=n
304 CONFIG_RTE_LIBRTE_NFP_DEBUG_TX=n
305 CONFIG_RTE_LIBRTE_NFP_DEBUG_RX=n
306
307 # QLogic 10G/25G/40G/50G/100G PMD
308 #
309 CONFIG_RTE_LIBRTE_QEDE_PMD=y
310 CONFIG_RTE_LIBRTE_QEDE_DEBUG_TX=n
311 CONFIG_RTE_LIBRTE_QEDE_DEBUG_RX=n
312 #Provides abs path/name of the firmware file.
313 #Empty string denotes driver will use default firmware
314 CONFIG_RTE_LIBRTE_QEDE_FW=""
315
316 #
317 # Compile burst-oriented Solarflare libefx-based PMD
318 #
319 CONFIG_RTE_LIBRTE_SFC_EFX_PMD=y
320 CONFIG_RTE_LIBRTE_SFC_EFX_DEBUG=n
321
322 #
323 # Compile software PMD backed by SZEDATA2 device
324 #
325 CONFIG_RTE_LIBRTE_PMD_SZEDATA2=n
326
327 #
328 # Compile burst-oriented Cavium Thunderx NICVF PMD driver
329 #
330 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_PMD=y
331 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_RX=n
332 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_TX=n
333
334 #
335 # Compile burst-oriented Cavium LiquidIO PMD driver
336 #
337 CONFIG_RTE_LIBRTE_LIO_PMD=y
338 CONFIG_RTE_LIBRTE_LIO_DEBUG_RX=n
339 CONFIG_RTE_LIBRTE_LIO_DEBUG_TX=n
340 CONFIG_RTE_LIBRTE_LIO_DEBUG_MBOX=n
341 CONFIG_RTE_LIBRTE_LIO_DEBUG_REGS=n
342
343 #
344 # Compile burst-oriented Cavium OCTEONTX network PMD driver
345 #
346 CONFIG_RTE_LIBRTE_OCTEONTX_PMD=y
347
348 #
349 # Compile WRS accelerated virtual port (AVP) guest PMD driver
350 #
351 CONFIG_RTE_LIBRTE_AVP_PMD=n
352 CONFIG_RTE_LIBRTE_AVP_DEBUG_RX=n
353 CONFIG_RTE_LIBRTE_AVP_DEBUG_TX=n
354 CONFIG_RTE_LIBRTE_AVP_DEBUG_BUFFERS=n
355
356 #
357 # Compile burst-oriented VIRTIO PMD driver
358 #
359 CONFIG_RTE_LIBRTE_VIRTIO_PMD=y
360 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_RX=n
361 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_TX=n
362 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DUMP=n
363
364 #
365 # Compile virtio device emulation inside virtio PMD driver
366 #
367 CONFIG_RTE_VIRTIO_USER=n
368
369 #
370 # Compile burst-oriented VMXNET3 PMD driver
371 #
372 CONFIG_RTE_LIBRTE_VMXNET3_PMD=y
373 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_RX=n
374 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX=n
375 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX_FREE=n
376
377 #
378 # Compile software PMD backed by AF_PACKET sockets (Linux only)
379 #
380 CONFIG_RTE_LIBRTE_PMD_AF_PACKET=n
381
382 #
383 # Compile link bonding PMD library
384 #
385 CONFIG_RTE_LIBRTE_PMD_BOND=y
386 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB=n
387 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB_L1=n
388
389 #
390 # Compile fail-safe PMD
391 #
392 CONFIG_RTE_LIBRTE_PMD_FAILSAFE=y
393
394 #
395 # Compile Marvell PMD driver
396 #
397 CONFIG_RTE_LIBRTE_MVPP2_PMD=n
398
399 #
400 # Compile virtual device driver for NetVSC on Hyper-V/Azure
401 #
402 CONFIG_RTE_LIBRTE_VDEV_NETVSC_PMD=n
403
404 #
405 # Compile null PMD
406 #
407 CONFIG_RTE_LIBRTE_PMD_NULL=y
408
409 #
410 # Compile software PMD backed by PCAP files
411 #
412 CONFIG_RTE_LIBRTE_PMD_PCAP=n
413
414 #
415 # Compile example software rings based PMD
416 #
417 CONFIG_RTE_LIBRTE_PMD_RING=y
418 CONFIG_RTE_PMD_RING_MAX_RX_RINGS=16
419 CONFIG_RTE_PMD_RING_MAX_TX_RINGS=16
420
421 #
422 # Compile SOFTNIC PMD
423 #
424 CONFIG_RTE_LIBRTE_PMD_SOFTNIC=y
425
426 #
427 # Compile the TAP PMD
428 # It is enabled by default for Linux only.
429 #
430 CONFIG_RTE_LIBRTE_PMD_TAP=n
431
432 #
433 # Do prefetch of packet data within PMD driver receive function
434 #
435 CONFIG_RTE_PMD_PACKET_PREFETCH=y
436
437 # Compile generic wireless base band device library
438 # EXPERIMENTAL: API may change without prior notice
439 #
440 CONFIG_RTE_LIBRTE_BBDEV=y
441 CONFIG_RTE_BBDEV_MAX_DEVS=128
442
443 #
444 # Compile PMD for NULL bbdev device
445 #
446 CONFIG_RTE_LIBRTE_PMD_BBDEV_NULL=y
447
448 #
449 # Compile PMD for turbo software bbdev device
450 #
451 CONFIG_RTE_LIBRTE_PMD_BBDEV_TURBO_SW=n
452
453 #
454 # Compile generic crypto device library
455 #
456 CONFIG_RTE_LIBRTE_CRYPTODEV=y
457 CONFIG_RTE_LIBRTE_CRYPTODEV_DEBUG=n
458 CONFIG_RTE_CRYPTO_MAX_DEVS=64
459
460 #
461 # Compile PMD for ARMv8 Crypto device
462 #
463 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO=n
464 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO_DEBUG=n
465
466 #
467 # Compile NXP DPAA2 crypto sec driver for CAAM HW
468 #
469 CONFIG_RTE_LIBRTE_PMD_DPAA2_SEC=n
470 CONFIG_RTE_DPAA2_SEC_PMD_MAX_NB_SESSIONS=2048
471
472 #
473 # NXP DPAA caam - crypto driver
474 #
475 CONFIG_RTE_LIBRTE_PMD_DPAA_SEC=n
476 CONFIG_RTE_LIBRTE_DPAA_SEC_DEBUG_INIT=n
477 CONFIG_RTE_LIBRTE_DPAA_SEC_DEBUG_DRIVER=n
478 CONFIG_RTE_LIBRTE_DPAA_SEC_DEBUG_RX=n
479 CONFIG_RTE_LIBRTE_DPAA_MAX_CRYPTODEV=4
480 CONFIG_RTE_DPAA_SEC_PMD_MAX_NB_SESSIONS=2048
481
482 #
483 # Compile PMD for QuickAssist based devices
484 #
485 CONFIG_RTE_LIBRTE_PMD_QAT=n
486 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_INIT=n
487 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_TX=n
488 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_RX=n
489 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_DRIVER=n
490 #
491 # Number of sessions to create in the session memory pool
492 # on a single QuickAssist device.
493 #
494 CONFIG_RTE_QAT_PMD_MAX_NB_SESSIONS=2048
495
496 #
497 # Compile PMD for AESNI backed device
498 #
499 CONFIG_RTE_LIBRTE_PMD_AESNI_MB=n
500 CONFIG_RTE_LIBRTE_PMD_AESNI_MB_DEBUG=n
501
502 #
503 # Compile PMD for Software backed device
504 #
505 CONFIG_RTE_LIBRTE_PMD_OPENSSL=n
506 CONFIG_RTE_LIBRTE_PMD_OPENSSL_DEBUG=n
507
508 #
509 # Compile PMD for AESNI GCM device
510 #
511 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM=n
512 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM_DEBUG=n
513
514 #
515 # Compile PMD for SNOW 3G device
516 #
517 CONFIG_RTE_LIBRTE_PMD_SNOW3G=n
518 CONFIG_RTE_LIBRTE_PMD_SNOW3G_DEBUG=n
519
520 #
521 # Compile PMD for KASUMI device
522 #
523 CONFIG_RTE_LIBRTE_PMD_KASUMI=n
524 CONFIG_RTE_LIBRTE_PMD_KASUMI_DEBUG=n
525
526 #
527 # Compile PMD for ZUC device
528 #
529 CONFIG_RTE_LIBRTE_PMD_ZUC=n
530 CONFIG_RTE_LIBRTE_PMD_ZUC_DEBUG=n
531
532 #
533 # Compile PMD for Crypto Scheduler device
534 #
535 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER=y
536 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER_DEBUG=n
537
538 #
539 # Compile PMD for NULL Crypto device
540 #
541 CONFIG_RTE_LIBRTE_PMD_NULL_CRYPTO=y
542
543 #
544 # Compile PMD for AMD CCP crypto device
545 #
546 CONFIG_RTE_LIBRTE_PMD_CCP=n
547
548 #
549 # Compile PMD for Marvell Crypto device
550 #
551 CONFIG_RTE_LIBRTE_PMD_MRVL_CRYPTO=n
552 CONFIG_RTE_LIBRTE_PMD_MRVL_CRYPTO_DEBUG=n
553
554 #
555 # Compile generic security library
556 #
557 CONFIG_RTE_LIBRTE_SECURITY=y
558
559 #
560 # Compile generic event device library
561 #
562 CONFIG_RTE_LIBRTE_EVENTDEV=y
563 CONFIG_RTE_LIBRTE_EVENTDEV_DEBUG=n
564 CONFIG_RTE_EVENT_MAX_DEVS=16
565 CONFIG_RTE_EVENT_MAX_QUEUES_PER_DEV=64
566 CONFIG_RTE_EVENT_TIMER_ADAPTER_NUM_MAX=32
567
568 #
569 # Compile PMD for skeleton event device
570 #
571 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV=y
572 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV_DEBUG=n
573
574 #
575 # Compile PMD for software event device
576 #
577 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV=y
578
579 #
580 # Compile PMD for octeontx sso event device
581 #
582 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF=y
583
584 #
585 # Compile PMD for OPDL event device
586 #
587 CONFIG_RTE_LIBRTE_PMD_OPDL_EVENTDEV=y
588
589 #
590 # Compile PMD for NXP DPAA event device
591 #
592 CONFIG_RTE_LIBRTE_PMD_DPAA_EVENTDEV=n
593
594 #
595 # Compile PMD for NXP DPAA2 event device
596 #
597 CONFIG_RTE_LIBRTE_PMD_DPAA2_EVENTDEV=n
598
599 #
600 # Compile raw device support
601 # EXPERIMENTAL: API may change without prior notice
602 #
603 CONFIG_RTE_LIBRTE_RAWDEV=y
604 CONFIG_RTE_RAWDEV_MAX_DEVS=10
605 CONFIG_RTE_LIBRTE_PMD_SKELETON_RAWDEV=y
606
607 #
608 # Compile librte_ring
609 #
610 CONFIG_RTE_LIBRTE_RING=y
611 CONFIG_RTE_RING_USE_C11_MEM_MODEL=n
612
613 #
614 # Compile librte_mempool
615 #
616 CONFIG_RTE_LIBRTE_MEMPOOL=y
617 CONFIG_RTE_MEMPOOL_CACHE_MAX_SIZE=512
618 CONFIG_RTE_LIBRTE_MEMPOOL_DEBUG=n
619
620 #
621 # Compile Mempool drivers
622 #
623 CONFIG_RTE_DRIVER_MEMPOOL_RING=y
624 CONFIG_RTE_DRIVER_MEMPOOL_STACK=y
625
626 #
627 # Compile PMD for octeontx fpa mempool device
628 #
629 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL=y
630
631 #
632 # Compile librte_mbuf
633 #
634 CONFIG_RTE_LIBRTE_MBUF=y
635 CONFIG_RTE_LIBRTE_MBUF_DEBUG=n
636 CONFIG_RTE_MBUF_DEFAULT_MEMPOOL_OPS="ring_mp_mc"
637 CONFIG_RTE_MBUF_REFCNT_ATOMIC=y
638 CONFIG_RTE_PKTMBUF_HEADROOM=128
639
640 #
641 # Compile librte_timer
642 #
643 CONFIG_RTE_LIBRTE_TIMER=y
644 CONFIG_RTE_LIBRTE_TIMER_DEBUG=n
645
646 #
647 # Compile librte_cfgfile
648 #
649 CONFIG_RTE_LIBRTE_CFGFILE=y
650
651 #
652 # Compile librte_cmdline
653 #
654 CONFIG_RTE_LIBRTE_CMDLINE=y
655 CONFIG_RTE_LIBRTE_CMDLINE_DEBUG=n
656
657 #
658 # Compile librte_hash
659 #
660 CONFIG_RTE_LIBRTE_HASH=y
661 CONFIG_RTE_LIBRTE_HASH_DEBUG=n
662
663 #
664 # Compile librte_efd
665 #
666 CONFIG_RTE_LIBRTE_EFD=y
667
668 #
669 # Compile librte_member
670 #
671 CONFIG_RTE_LIBRTE_MEMBER=y
672
673 #
674 # Compile librte_jobstats
675 #
676 CONFIG_RTE_LIBRTE_JOBSTATS=y
677
678 #
679 # Compile the device metrics library
680 #
681 CONFIG_RTE_LIBRTE_METRICS=y
682
683 #
684 # Compile the bitrate statistics library
685 #
686 CONFIG_RTE_LIBRTE_BITRATE=y
687
688 #
689 # Compile the latency statistics library
690 #
691 CONFIG_RTE_LIBRTE_LATENCY_STATS=y
692
693 #
694 # Compile librte_lpm
695 #
696 CONFIG_RTE_LIBRTE_LPM=y
697 CONFIG_RTE_LIBRTE_LPM_DEBUG=n
698
699 #
700 # Compile librte_acl
701 #
702 CONFIG_RTE_LIBRTE_ACL=y
703 CONFIG_RTE_LIBRTE_ACL_DEBUG=n
704
705 #
706 # Compile librte_power
707 #
708 CONFIG_RTE_LIBRTE_POWER=n
709 CONFIG_RTE_LIBRTE_POWER_DEBUG=n
710 CONFIG_RTE_MAX_LCORE_FREQS=64
711
712 #
713 # Compile librte_net
714 #
715 CONFIG_RTE_LIBRTE_NET=y
716
717 #
718 # Compile librte_ip_frag
719 #
720 CONFIG_RTE_LIBRTE_IP_FRAG=y
721 CONFIG_RTE_LIBRTE_IP_FRAG_DEBUG=n
722 CONFIG_RTE_LIBRTE_IP_FRAG_MAX_FRAG=4
723 CONFIG_RTE_LIBRTE_IP_FRAG_TBL_STAT=n
724
725 #
726 # Compile GRO library
727 #
728 CONFIG_RTE_LIBRTE_GRO=y
729
730 #
731 # Compile GSO library
732 #
733 CONFIG_RTE_LIBRTE_GSO=y
734
735 #
736 # Compile librte_meter
737 #
738 CONFIG_RTE_LIBRTE_METER=y
739
740 #
741 # Compile librte_classify
742 #
743 CONFIG_RTE_LIBRTE_FLOW_CLASSIFY=y
744
745 #
746 # Compile librte_sched
747 #
748 CONFIG_RTE_LIBRTE_SCHED=y
749 CONFIG_RTE_SCHED_DEBUG=n
750 CONFIG_RTE_SCHED_RED=n
751 CONFIG_RTE_SCHED_COLLECT_STATS=n
752 CONFIG_RTE_SCHED_SUBPORT_TC_OV=n
753 CONFIG_RTE_SCHED_PORT_N_GRINDERS=8
754 CONFIG_RTE_SCHED_VECTOR=n
755
756 #
757 # Compile the distributor library
758 #
759 CONFIG_RTE_LIBRTE_DISTRIBUTOR=y
760
761 #
762 # Compile the reorder library
763 #
764 CONFIG_RTE_LIBRTE_REORDER=y
765
766 #
767 # Compile librte_port
768 #
769 CONFIG_RTE_LIBRTE_PORT=y
770 CONFIG_RTE_PORT_STATS_COLLECT=n
771 CONFIG_RTE_PORT_PCAP=n
772
773 #
774 # Compile librte_table
775 #
776 CONFIG_RTE_LIBRTE_TABLE=y
777 CONFIG_RTE_TABLE_STATS_COLLECT=n
778
779 #
780 # Compile librte_pipeline
781 #
782 CONFIG_RTE_LIBRTE_PIPELINE=y
783 CONFIG_RTE_PIPELINE_STATS_COLLECT=n
784
785 #
786 # Compile librte_kni
787 #
788 CONFIG_RTE_LIBRTE_KNI=n
789 CONFIG_RTE_LIBRTE_PMD_KNI=n
790 CONFIG_RTE_KNI_KMOD=n
791 CONFIG_RTE_KNI_KMOD_ETHTOOL=n
792 CONFIG_RTE_KNI_PREEMPT_DEFAULT=y
793
794 #
795 # Compile the pdump library
796 #
797 CONFIG_RTE_LIBRTE_PDUMP=y
798
799 #
800 # Compile vhost user library
801 #
802 CONFIG_RTE_LIBRTE_VHOST=n
803 CONFIG_RTE_LIBRTE_VHOST_NUMA=n
804 CONFIG_RTE_LIBRTE_VHOST_DEBUG=n
805
806 #
807 # Compile vhost PMD
808 # To compile, CONFIG_RTE_LIBRTE_VHOST should be enabled.
809 #
810 CONFIG_RTE_LIBRTE_PMD_VHOST=n
811
812 #
813 # Compile the test application
814 #
815 CONFIG_RTE_APP_TEST=y
816 CONFIG_RTE_APP_TEST_RESOURCE_TAR=n
817
818 #
819 # Compile the procinfo application
820 #
821 CONFIG_RTE_PROC_INFO=n
822
823 #
824 # Compile the PMD test application
825 #
826 CONFIG_RTE_TEST_PMD=y
827 CONFIG_RTE_TEST_PMD_RECORD_CORE_CYCLES=n
828 CONFIG_RTE_TEST_PMD_RECORD_BURST_STATS=n
829
830 #
831 # Compile the bbdev test application
832 #
833 CONFIG_RTE_TEST_BBDEV=y
834
835 #
836 # Compile the crypto performance application
837 #
838 CONFIG_RTE_APP_CRYPTO_PERF=y
839
840 #
841 # Compile the eventdev application
842 #
843 CONFIG_RTE_APP_EVENTDEV=y