crypto/ccp: support run-time CPU based auth
[dpdk.git] / config / common_base
1 # SPDX-License-Identifier: BSD-3-Clause
2 # Copyright(c) 2010-2017 Intel Corporation
3
4 #
5 # define executive environment
6 # RTE_EXEC_ENV values are the directories in mk/exec-env/
7 #
8 CONFIG_RTE_EXEC_ENV=
9
10 #
11 # define the architecture we compile for.
12 # RTE_ARCH values are the directories in mk/arch/
13 #
14 CONFIG_RTE_ARCH=
15
16 #
17 # machine can define specific variables or action for a specific board
18 # RTE_MACHINE values are the directories in mk/machine/
19 #
20 CONFIG_RTE_MACHINE=
21
22 #
23 # The compiler we use.
24 # RTE_TOOLCHAIN values are the directories in mk/toolchain/
25 #
26 CONFIG_RTE_TOOLCHAIN=
27
28 #
29 # Use intrinsics or assembly code for key routines
30 #
31 CONFIG_RTE_FORCE_INTRINSICS=n
32
33 #
34 # Machine forces strict alignment constraints.
35 #
36 CONFIG_RTE_ARCH_STRICT_ALIGN=n
37
38 #
39 # Compile to share library
40 #
41 CONFIG_RTE_BUILD_SHARED_LIB=n
42
43 #
44 # Use newest code breaking previous ABI
45 #
46 CONFIG_RTE_NEXT_ABI=y
47
48 #
49 # Major ABI to overwrite library specific LIBABIVER
50 #
51 CONFIG_RTE_MAJOR_ABI=
52
53 #
54 # Machine's cache line size
55 #
56 CONFIG_RTE_CACHE_LINE_SIZE=64
57
58 #
59 # Compile Environment Abstraction Layer
60 #
61 CONFIG_RTE_LIBRTE_EAL=y
62 CONFIG_RTE_MAX_LCORE=128
63 CONFIG_RTE_MAX_NUMA_NODES=8
64 CONFIG_RTE_MAX_MEMSEG_LISTS=64
65 # each memseg list will be limited to either RTE_MAX_MEMSEG_PER_LIST pages
66 # or RTE_MAX_MEM_MB_PER_LIST megabytes worth of memory, whichever is smaller
67 CONFIG_RTE_MAX_MEMSEG_PER_LIST=8192
68 CONFIG_RTE_MAX_MEM_MB_PER_LIST=32768
69 # a "type" is a combination of page size and NUMA node. total number of memseg
70 # lists per type will be limited to either RTE_MAX_MEMSEG_PER_TYPE pages (split
71 # over multiple lists of RTE_MAX_MEMSEG_PER_LIST pages), or
72 # RTE_MAX_MEM_MB_PER_TYPE megabytes of memory (split over multiple lists of
73 # RTE_MAX_MEM_MB_PER_LIST), whichever is smaller
74 CONFIG_RTE_MAX_MEMSEG_PER_TYPE=32768
75 CONFIG_RTE_MAX_MEM_MB_PER_TYPE=131072
76 # global maximum usable amount of VA, in megabytes
77 CONFIG_RTE_MAX_MEM_MB=524288
78 CONFIG_RTE_MAX_MEMZONE=2560
79 CONFIG_RTE_MAX_TAILQ=32
80 CONFIG_RTE_ENABLE_ASSERT=n
81 CONFIG_RTE_LOG_DP_LEVEL=RTE_LOG_INFO
82 CONFIG_RTE_LOG_HISTORY=256
83 CONFIG_RTE_BACKTRACE=y
84 CONFIG_RTE_LIBEAL_USE_HPET=n
85 CONFIG_RTE_EAL_ALLOW_INV_SOCKET_ID=n
86 CONFIG_RTE_EAL_ALWAYS_PANIC_ON_ERROR=n
87 CONFIG_RTE_EAL_IGB_UIO=n
88 CONFIG_RTE_EAL_VFIO=n
89 CONFIG_RTE_MAX_VFIO_GROUPS=64
90 CONFIG_RTE_MAX_VFIO_CONTAINERS=64
91 CONFIG_RTE_MALLOC_DEBUG=n
92 CONFIG_RTE_EAL_NUMA_AWARE_HUGEPAGES=n
93 CONFIG_RTE_USE_LIBBSD=n
94
95 #
96 # Recognize/ignore the AVX/AVX512 CPU flags for performance/power testing.
97 # AVX512 is marked as experimental for now, will enable it after enough
98 # field test and possible optimization.
99 #
100 CONFIG_RTE_ENABLE_AVX=y
101 CONFIG_RTE_ENABLE_AVX512=n
102
103 # Default driver path (or "" to disable)
104 CONFIG_RTE_EAL_PMD_PATH=""
105
106 #
107 # Compile Environment Abstraction Layer to support Vmware TSC map
108 #
109 CONFIG_RTE_LIBRTE_EAL_VMWARE_TSC_MAP_SUPPORT=y
110
111 #
112 # Compile the PCI library
113 #
114 CONFIG_RTE_LIBRTE_PCI=y
115
116 #
117 # Compile the argument parser library
118 #
119 CONFIG_RTE_LIBRTE_KVARGS=y
120
121 #
122 # Compile generic ethernet library
123 #
124 CONFIG_RTE_LIBRTE_ETHER=y
125 CONFIG_RTE_LIBRTE_ETHDEV_DEBUG=n
126 CONFIG_RTE_MAX_ETHPORTS=32
127 CONFIG_RTE_MAX_QUEUES_PER_PORT=1024
128 CONFIG_RTE_LIBRTE_IEEE1588=n
129 CONFIG_RTE_ETHDEV_QUEUE_STAT_CNTRS=16
130 CONFIG_RTE_ETHDEV_RXTX_CALLBACKS=y
131 CONFIG_RTE_ETHDEV_PROFILE_ITT_WASTED_RX_ITERATIONS=n
132
133 #
134 # Turn off Tx preparation stage
135 #
136 # Warning: rte_eth_tx_prepare() can be safely disabled only if using a
137 # driver which do not implement any Tx preparation.
138 #
139 CONFIG_RTE_ETHDEV_TX_PREPARE_NOOP=n
140
141 #
142 # Compile PCI bus driver
143 #
144 CONFIG_RTE_LIBRTE_PCI_BUS=y
145
146 #
147 # Compile the vdev bus
148 #
149 CONFIG_RTE_LIBRTE_VDEV_BUS=y
150
151 #
152 # Compile ARK PMD
153 #
154 CONFIG_RTE_LIBRTE_ARK_PMD=y
155 CONFIG_RTE_LIBRTE_ARK_PAD_TX=y
156 CONFIG_RTE_LIBRTE_ARK_DEBUG_RX=n
157 CONFIG_RTE_LIBRTE_ARK_DEBUG_TX=n
158 CONFIG_RTE_LIBRTE_ARK_DEBUG_STATS=n
159 CONFIG_RTE_LIBRTE_ARK_DEBUG_TRACE=n
160
161 #
162 # Compile AMD PMD
163 #
164 CONFIG_RTE_LIBRTE_AXGBE_PMD=y
165 CONFIG_RTE_LIBRTE_AXGBE_PMD_DEBUG=n
166
167 #
168 # Compile burst-oriented Broadcom PMD driver
169 #
170 CONFIG_RTE_LIBRTE_BNX2X_PMD=n
171 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_RX=n
172 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_TX=n
173 CONFIG_RTE_LIBRTE_BNX2X_MF_SUPPORT=n
174 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_PERIODIC=n
175
176 #
177 # Compile burst-oriented Broadcom BNXT PMD driver
178 #
179 CONFIG_RTE_LIBRTE_BNXT_PMD=y
180
181 #
182 # Compile burst-oriented Chelsio Terminator (CXGBE) PMD
183 #
184 CONFIG_RTE_LIBRTE_CXGBE_PMD=y
185 CONFIG_RTE_LIBRTE_CXGBE_DEBUG=n
186 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_REG=n
187 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_MBOX=n
188 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_TX=n
189 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_RX=n
190 CONFIG_RTE_LIBRTE_CXGBE_TPUT=y
191
192 # NXP DPAA Bus
193 CONFIG_RTE_LIBRTE_DPAA_BUS=n
194 CONFIG_RTE_LIBRTE_DPAA_MEMPOOL=n
195 CONFIG_RTE_LIBRTE_DPAA_PMD=n
196 CONFIG_RTE_LIBRTE_DPAA_HWDEBUG=n
197
198 #
199 # Compile NXP DPAA2 FSL-MC Bus
200 #
201 CONFIG_RTE_LIBRTE_FSLMC_BUS=n
202
203 #
204 # Compile Support Libraries for NXP DPAA2
205 #
206 CONFIG_RTE_LIBRTE_DPAA2_MEMPOOL=n
207 CONFIG_RTE_LIBRTE_DPAA2_USE_PHYS_IOVA=y
208
209 #
210 # Compile burst-oriented NXP DPAA2 PMD driver
211 #
212 CONFIG_RTE_LIBRTE_DPAA2_PMD=n
213 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_DRIVER=n
214
215 #
216 # Compile burst-oriented Amazon ENA PMD driver
217 #
218 CONFIG_RTE_LIBRTE_ENA_PMD=y
219 CONFIG_RTE_LIBRTE_ENA_DEBUG_RX=n
220 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX=n
221 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX_FREE=n
222 CONFIG_RTE_LIBRTE_ENA_COM_DEBUG=n
223
224 #
225 # Compile burst-oriented Cisco ENIC PMD driver
226 #
227 CONFIG_RTE_LIBRTE_ENIC_PMD=y
228
229 #
230 # Compile burst-oriented IGB & EM PMD drivers
231 #
232 CONFIG_RTE_LIBRTE_EM_PMD=y
233 CONFIG_RTE_LIBRTE_IGB_PMD=y
234 CONFIG_RTE_LIBRTE_E1000_DEBUG_RX=n
235 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX=n
236 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX_FREE=n
237 CONFIG_RTE_LIBRTE_E1000_PF_DISABLE_STRIP_CRC=n
238
239 #
240 # Compile burst-oriented IXGBE PMD driver
241 #
242 CONFIG_RTE_LIBRTE_IXGBE_PMD=y
243 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_RX=n
244 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX=n
245 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX_FREE=n
246 CONFIG_RTE_LIBRTE_IXGBE_PF_DISABLE_STRIP_CRC=n
247 CONFIG_RTE_IXGBE_INC_VECTOR=y
248 CONFIG_RTE_LIBRTE_IXGBE_BYPASS=n
249
250 #
251 # Compile burst-oriented I40E PMD driver
252 #
253 CONFIG_RTE_LIBRTE_I40E_PMD=y
254 CONFIG_RTE_LIBRTE_I40E_DEBUG_RX=n
255 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX=n
256 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX_FREE=n
257 CONFIG_RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC=y
258 CONFIG_RTE_LIBRTE_I40E_INC_VECTOR=y
259 CONFIG_RTE_LIBRTE_I40E_16BYTE_RX_DESC=n
260 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF=64
261 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM=4
262 # interval up to 8160 us, aligned to 2 (or default value)
263 CONFIG_RTE_LIBRTE_I40E_ITR_INTERVAL=-1
264
265 #
266 # Compile burst-oriented FM10K PMD
267 #
268 CONFIG_RTE_LIBRTE_FM10K_PMD=y
269 CONFIG_RTE_LIBRTE_FM10K_DEBUG_RX=n
270 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX=n
271 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX_FREE=n
272 CONFIG_RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE=y
273 CONFIG_RTE_LIBRTE_FM10K_INC_VECTOR=y
274
275 #
276 # Compile burst-oriented AVF PMD driver
277 #
278 CONFIG_RTE_LIBRTE_AVF_PMD=y
279 CONFIG_RTE_LIBRTE_AVF_INC_VECTOR=y
280 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX=n
281 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX_FREE=n
282 CONFIG_RTE_LIBRTE_AVF_DEBUG_RX=n
283 CONFIG_RTE_LIBRTE_AVF_16BYTE_RX_DESC=n
284
285 #
286 # Compile burst-oriented Mellanox ConnectX-3 (MLX4) PMD
287 #
288 CONFIG_RTE_LIBRTE_MLX4_PMD=n
289 CONFIG_RTE_LIBRTE_MLX4_DEBUG=n
290 CONFIG_RTE_LIBRTE_MLX4_DLOPEN_DEPS=n
291 CONFIG_RTE_LIBRTE_MLX4_TX_MP_CACHE=8
292
293 #
294 # Compile burst-oriented Mellanox ConnectX-4 & ConnectX-5 (MLX5) PMD
295 #
296 CONFIG_RTE_LIBRTE_MLX5_PMD=n
297 CONFIG_RTE_LIBRTE_MLX5_DEBUG=n
298 CONFIG_RTE_LIBRTE_MLX5_DLOPEN_DEPS=n
299 CONFIG_RTE_LIBRTE_MLX5_TX_MP_CACHE=8
300
301 #
302 # Compile burst-oriented Netronome NFP PMD driver
303 #
304 CONFIG_RTE_LIBRTE_NFP_PMD=n
305 CONFIG_RTE_LIBRTE_NFP_DEBUG_TX=n
306 CONFIG_RTE_LIBRTE_NFP_DEBUG_RX=n
307
308 # QLogic 10G/25G/40G/50G/100G PMD
309 #
310 CONFIG_RTE_LIBRTE_QEDE_PMD=y
311 CONFIG_RTE_LIBRTE_QEDE_DEBUG_TX=n
312 CONFIG_RTE_LIBRTE_QEDE_DEBUG_RX=n
313 #Provides abs path/name of the firmware file.
314 #Empty string denotes driver will use default firmware
315 CONFIG_RTE_LIBRTE_QEDE_FW=""
316
317 #
318 # Compile burst-oriented Solarflare libefx-based PMD
319 #
320 CONFIG_RTE_LIBRTE_SFC_EFX_PMD=y
321 CONFIG_RTE_LIBRTE_SFC_EFX_DEBUG=n
322
323 #
324 # Compile software PMD backed by SZEDATA2 device
325 #
326 CONFIG_RTE_LIBRTE_PMD_SZEDATA2=n
327
328 #
329 # Compile burst-oriented Cavium Thunderx NICVF PMD driver
330 #
331 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_PMD=y
332 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_RX=n
333 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_TX=n
334
335 #
336 # Compile burst-oriented Cavium LiquidIO PMD driver
337 #
338 CONFIG_RTE_LIBRTE_LIO_PMD=y
339 CONFIG_RTE_LIBRTE_LIO_DEBUG_RX=n
340 CONFIG_RTE_LIBRTE_LIO_DEBUG_TX=n
341 CONFIG_RTE_LIBRTE_LIO_DEBUG_MBOX=n
342 CONFIG_RTE_LIBRTE_LIO_DEBUG_REGS=n
343
344 #
345 # Compile burst-oriented Cavium OCTEONTX network PMD driver
346 #
347 CONFIG_RTE_LIBRTE_OCTEONTX_PMD=y
348
349 #
350 # Compile WRS accelerated virtual port (AVP) guest PMD driver
351 #
352 CONFIG_RTE_LIBRTE_AVP_PMD=n
353 CONFIG_RTE_LIBRTE_AVP_DEBUG_RX=n
354 CONFIG_RTE_LIBRTE_AVP_DEBUG_TX=n
355 CONFIG_RTE_LIBRTE_AVP_DEBUG_BUFFERS=n
356
357 #
358 # Compile burst-oriented VIRTIO PMD driver
359 #
360 CONFIG_RTE_LIBRTE_VIRTIO_PMD=y
361 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_RX=n
362 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_TX=n
363 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DUMP=n
364
365 #
366 # Compile virtio device emulation inside virtio PMD driver
367 #
368 CONFIG_RTE_VIRTIO_USER=n
369
370 #
371 # Compile burst-oriented VMXNET3 PMD driver
372 #
373 CONFIG_RTE_LIBRTE_VMXNET3_PMD=y
374 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_RX=n
375 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX=n
376 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX_FREE=n
377
378 #
379 # Compile software PMD backed by AF_PACKET sockets (Linux only)
380 #
381 CONFIG_RTE_LIBRTE_PMD_AF_PACKET=n
382
383 #
384 # Compile link bonding PMD library
385 #
386 CONFIG_RTE_LIBRTE_PMD_BOND=y
387 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB=n
388 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB_L1=n
389
390 #
391 # Compile fail-safe PMD
392 #
393 CONFIG_RTE_LIBRTE_PMD_FAILSAFE=y
394
395 #
396 # Compile Marvell PMD driver
397 #
398 CONFIG_RTE_LIBRTE_MVPP2_PMD=n
399
400 #
401 # Compile virtual device driver for NetVSC on Hyper-V/Azure
402 #
403 CONFIG_RTE_LIBRTE_VDEV_NETVSC_PMD=n
404
405 #
406 # Compile null PMD
407 #
408 CONFIG_RTE_LIBRTE_PMD_NULL=y
409
410 #
411 # Compile software PMD backed by PCAP files
412 #
413 CONFIG_RTE_LIBRTE_PMD_PCAP=n
414
415 #
416 # Compile example software rings based PMD
417 #
418 CONFIG_RTE_LIBRTE_PMD_RING=y
419 CONFIG_RTE_PMD_RING_MAX_RX_RINGS=16
420 CONFIG_RTE_PMD_RING_MAX_TX_RINGS=16
421
422 #
423 # Compile SOFTNIC PMD
424 #
425 CONFIG_RTE_LIBRTE_PMD_SOFTNIC=y
426
427 #
428 # Compile the TAP PMD
429 # It is enabled by default for Linux only.
430 #
431 CONFIG_RTE_LIBRTE_PMD_TAP=n
432
433 #
434 # Do prefetch of packet data within PMD driver receive function
435 #
436 CONFIG_RTE_PMD_PACKET_PREFETCH=y
437
438 # Compile generic wireless base band device library
439 # EXPERIMENTAL: API may change without prior notice
440 #
441 CONFIG_RTE_LIBRTE_BBDEV=y
442 CONFIG_RTE_BBDEV_MAX_DEVS=128
443 CONFIG_RTE_BBDEV_OFFLOAD_COST=n
444
445 #
446 # Compile PMD for NULL bbdev device
447 #
448 CONFIG_RTE_LIBRTE_PMD_BBDEV_NULL=y
449
450 #
451 # Compile PMD for turbo software bbdev device
452 #
453 CONFIG_RTE_LIBRTE_PMD_BBDEV_TURBO_SW=n
454
455 #
456 # Compile generic crypto device library
457 #
458 CONFIG_RTE_LIBRTE_CRYPTODEV=y
459 CONFIG_RTE_LIBRTE_CRYPTODEV_DEBUG=n
460 CONFIG_RTE_CRYPTO_MAX_DEVS=64
461
462 #
463 # Compile PMD for ARMv8 Crypto device
464 #
465 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO=n
466 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO_DEBUG=n
467
468 #
469 # Compile NXP DPAA2 crypto sec driver for CAAM HW
470 #
471 CONFIG_RTE_LIBRTE_PMD_DPAA2_SEC=n
472 CONFIG_RTE_DPAA2_SEC_PMD_MAX_NB_SESSIONS=2048
473
474 #
475 # NXP DPAA caam - crypto driver
476 #
477 CONFIG_RTE_LIBRTE_PMD_DPAA_SEC=n
478 CONFIG_RTE_LIBRTE_DPAA_MAX_CRYPTODEV=4
479 CONFIG_RTE_DPAA_SEC_PMD_MAX_NB_SESSIONS=2048
480
481 #
482 # Compile PMD for QuickAssist based devices
483 #
484 CONFIG_RTE_LIBRTE_PMD_QAT=n
485 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_INIT=n
486 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_TX=n
487 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_RX=n
488 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_DRIVER=n
489 #
490 # Number of sessions to create in the session memory pool
491 # on a single QuickAssist device.
492 #
493 CONFIG_RTE_QAT_PMD_MAX_NB_SESSIONS=2048
494
495 #
496 # Compile PMD for virtio crypto devices
497 #
498 CONFIG_RTE_LIBRTE_PMD_VIRTIO_CRYPTO=y
499 #
500 # Number of maximum virtio crypto devices
501 #
502 CONFIG_RTE_MAX_VIRTIO_CRYPTO=32
503 #
504 # Number of sessions to create in the session memory pool
505 # on a single virtio crypto device.
506 #
507 CONFIG_RTE_VIRTIO_CRYPTO_PMD_MAX_NB_SESSIONS=1024
508
509 #
510 # Compile PMD for AESNI backed device
511 #
512 CONFIG_RTE_LIBRTE_PMD_AESNI_MB=n
513 CONFIG_RTE_LIBRTE_PMD_AESNI_MB_DEBUG=n
514
515 #
516 # Compile PMD for Software backed device
517 #
518 CONFIG_RTE_LIBRTE_PMD_OPENSSL=n
519 CONFIG_RTE_LIBRTE_PMD_OPENSSL_DEBUG=n
520
521 #
522 # Compile PMD for AESNI GCM device
523 #
524 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM=n
525 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM_DEBUG=n
526
527 #
528 # Compile PMD for SNOW 3G device
529 #
530 CONFIG_RTE_LIBRTE_PMD_SNOW3G=n
531 CONFIG_RTE_LIBRTE_PMD_SNOW3G_DEBUG=n
532
533 #
534 # Compile PMD for KASUMI device
535 #
536 CONFIG_RTE_LIBRTE_PMD_KASUMI=n
537 CONFIG_RTE_LIBRTE_PMD_KASUMI_DEBUG=n
538
539 #
540 # Compile PMD for ZUC device
541 #
542 CONFIG_RTE_LIBRTE_PMD_ZUC=n
543 CONFIG_RTE_LIBRTE_PMD_ZUC_DEBUG=n
544
545 #
546 # Compile PMD for Crypto Scheduler device
547 #
548 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER=y
549 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER_DEBUG=n
550
551 #
552 # Compile PMD for NULL Crypto device
553 #
554 CONFIG_RTE_LIBRTE_PMD_NULL_CRYPTO=y
555
556 #
557 # Compile PMD for AMD CCP crypto device
558 #
559 CONFIG_RTE_LIBRTE_PMD_CCP=n
560
561 #
562 # Compile PMD for Marvell Crypto device
563 #
564 CONFIG_RTE_LIBRTE_PMD_MVSAM_CRYPTO=n
565 CONFIG_RTE_LIBRTE_PMD_MVSAM_CRYPTO_DEBUG=n
566
567 #
568 # Compile generic security library
569 #
570 CONFIG_RTE_LIBRTE_SECURITY=y
571
572 #
573 # Compile generic compression device library
574 #
575 CONFIG_RTE_LIBRTE_COMPRESSDEV=y
576 CONFIG_RTE_COMPRESS_MAX_DEVS=64
577
578 #
579 # Compile compressdev unit test
580 #
581 CONFIG_RTE_COMPRESSDEV_TEST=n
582
583 #
584 # Compile PMD for ISA-L compression device
585 #
586 CONFIG_RTE_LIBRTE_PMD_ISAL=n
587
588 #
589 # Compile generic event device library
590 #
591 CONFIG_RTE_LIBRTE_EVENTDEV=y
592 CONFIG_RTE_LIBRTE_EVENTDEV_DEBUG=n
593 CONFIG_RTE_EVENT_MAX_DEVS=16
594 CONFIG_RTE_EVENT_MAX_QUEUES_PER_DEV=64
595 CONFIG_RTE_EVENT_TIMER_ADAPTER_NUM_MAX=32
596 CONFIG_RTE_EVENT_CRYPTO_ADAPTER_MAX_INSTANCE=32
597
598 #
599 # Compile PMD for skeleton event device
600 #
601 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV=y
602 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV_DEBUG=n
603
604 #
605 # Compile PMD for software event device
606 #
607 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV=y
608
609 #
610 # Compile PMD for octeontx sso event device
611 #
612 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF=y
613
614 #
615 # Compile PMD for OPDL event device
616 #
617 CONFIG_RTE_LIBRTE_PMD_OPDL_EVENTDEV=y
618
619 #
620 # Compile PMD for NXP DPAA event device
621 #
622 CONFIG_RTE_LIBRTE_PMD_DPAA_EVENTDEV=n
623
624 #
625 # Compile PMD for NXP DPAA2 event device
626 #
627 CONFIG_RTE_LIBRTE_PMD_DPAA2_EVENTDEV=n
628
629 #
630 # Compile raw device support
631 # EXPERIMENTAL: API may change without prior notice
632 #
633 CONFIG_RTE_LIBRTE_RAWDEV=y
634 CONFIG_RTE_RAWDEV_MAX_DEVS=10
635 CONFIG_RTE_LIBRTE_PMD_SKELETON_RAWDEV=y
636
637 #
638 # Compile PMD for NXP DPAA2 CMDIF raw device
639 #
640 CONFIG_RTE_LIBRTE_PMD_DPAA2_CMDIF_RAWDEV=n
641
642 #
643 # Compile PMD for NXP DPAA2 QDMA raw device
644 #
645 CONFIG_RTE_LIBRTE_PMD_DPAA2_QDMA_RAWDEV=n
646
647 #
648 # Compile librte_ring
649 #
650 CONFIG_RTE_LIBRTE_RING=y
651 CONFIG_RTE_RING_USE_C11_MEM_MODEL=n
652
653 #
654 # Compile librte_mempool
655 #
656 CONFIG_RTE_LIBRTE_MEMPOOL=y
657 CONFIG_RTE_MEMPOOL_CACHE_MAX_SIZE=512
658 CONFIG_RTE_LIBRTE_MEMPOOL_DEBUG=n
659
660 #
661 # Compile Mempool drivers
662 #
663 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET=y
664 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET_SIZE_KB=64
665 CONFIG_RTE_DRIVER_MEMPOOL_RING=y
666 CONFIG_RTE_DRIVER_MEMPOOL_STACK=y
667
668 #
669 # Compile PMD for octeontx fpa mempool device
670 #
671 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL=y
672
673 #
674 # Compile librte_mbuf
675 #
676 CONFIG_RTE_LIBRTE_MBUF=y
677 CONFIG_RTE_LIBRTE_MBUF_DEBUG=n
678 CONFIG_RTE_MBUF_DEFAULT_MEMPOOL_OPS="ring_mp_mc"
679 CONFIG_RTE_MBUF_REFCNT_ATOMIC=y
680 CONFIG_RTE_PKTMBUF_HEADROOM=128
681
682 #
683 # Compile librte_timer
684 #
685 CONFIG_RTE_LIBRTE_TIMER=y
686 CONFIG_RTE_LIBRTE_TIMER_DEBUG=n
687
688 #
689 # Compile librte_cfgfile
690 #
691 CONFIG_RTE_LIBRTE_CFGFILE=y
692
693 #
694 # Compile librte_cmdline
695 #
696 CONFIG_RTE_LIBRTE_CMDLINE=y
697 CONFIG_RTE_LIBRTE_CMDLINE_DEBUG=n
698
699 #
700 # Compile librte_hash
701 #
702 CONFIG_RTE_LIBRTE_HASH=y
703 CONFIG_RTE_LIBRTE_HASH_DEBUG=n
704
705 #
706 # Compile librte_efd
707 #
708 CONFIG_RTE_LIBRTE_EFD=y
709
710 #
711 # Compile librte_member
712 #
713 CONFIG_RTE_LIBRTE_MEMBER=y
714
715 #
716 # Compile librte_jobstats
717 #
718 CONFIG_RTE_LIBRTE_JOBSTATS=y
719
720 #
721 # Compile the device metrics library
722 #
723 CONFIG_RTE_LIBRTE_METRICS=y
724
725 #
726 # Compile the bitrate statistics library
727 #
728 CONFIG_RTE_LIBRTE_BITRATE=y
729
730 #
731 # Compile the latency statistics library
732 #
733 CONFIG_RTE_LIBRTE_LATENCY_STATS=y
734
735 #
736 # Compile librte_lpm
737 #
738 CONFIG_RTE_LIBRTE_LPM=y
739 CONFIG_RTE_LIBRTE_LPM_DEBUG=n
740
741 #
742 # Compile librte_acl
743 #
744 CONFIG_RTE_LIBRTE_ACL=y
745 CONFIG_RTE_LIBRTE_ACL_DEBUG=n
746
747 #
748 # Compile librte_power
749 #
750 CONFIG_RTE_LIBRTE_POWER=n
751 CONFIG_RTE_LIBRTE_POWER_DEBUG=n
752 CONFIG_RTE_MAX_LCORE_FREQS=64
753
754 #
755 # Compile librte_net
756 #
757 CONFIG_RTE_LIBRTE_NET=y
758
759 #
760 # Compile librte_ip_frag
761 #
762 CONFIG_RTE_LIBRTE_IP_FRAG=y
763 CONFIG_RTE_LIBRTE_IP_FRAG_DEBUG=n
764 CONFIG_RTE_LIBRTE_IP_FRAG_MAX_FRAG=4
765 CONFIG_RTE_LIBRTE_IP_FRAG_TBL_STAT=n
766
767 #
768 # Compile GRO library
769 #
770 CONFIG_RTE_LIBRTE_GRO=y
771
772 #
773 # Compile GSO library
774 #
775 CONFIG_RTE_LIBRTE_GSO=y
776
777 #
778 # Compile librte_meter
779 #
780 CONFIG_RTE_LIBRTE_METER=y
781
782 #
783 # Compile librte_classify
784 #
785 CONFIG_RTE_LIBRTE_FLOW_CLASSIFY=y
786
787 #
788 # Compile librte_sched
789 #
790 CONFIG_RTE_LIBRTE_SCHED=y
791 CONFIG_RTE_SCHED_DEBUG=n
792 CONFIG_RTE_SCHED_RED=n
793 CONFIG_RTE_SCHED_COLLECT_STATS=n
794 CONFIG_RTE_SCHED_SUBPORT_TC_OV=n
795 CONFIG_RTE_SCHED_PORT_N_GRINDERS=8
796 CONFIG_RTE_SCHED_VECTOR=n
797
798 #
799 # Compile the distributor library
800 #
801 CONFIG_RTE_LIBRTE_DISTRIBUTOR=y
802
803 #
804 # Compile the reorder library
805 #
806 CONFIG_RTE_LIBRTE_REORDER=y
807
808 #
809 # Compile librte_port
810 #
811 CONFIG_RTE_LIBRTE_PORT=y
812 CONFIG_RTE_PORT_STATS_COLLECT=n
813 CONFIG_RTE_PORT_PCAP=n
814
815 #
816 # Compile librte_table
817 #
818 CONFIG_RTE_LIBRTE_TABLE=y
819 CONFIG_RTE_TABLE_STATS_COLLECT=n
820
821 #
822 # Compile librte_pipeline
823 #
824 CONFIG_RTE_LIBRTE_PIPELINE=y
825 CONFIG_RTE_PIPELINE_STATS_COLLECT=n
826
827 #
828 # Compile librte_kni
829 #
830 CONFIG_RTE_LIBRTE_KNI=n
831 CONFIG_RTE_LIBRTE_PMD_KNI=n
832 CONFIG_RTE_KNI_KMOD=n
833 CONFIG_RTE_KNI_KMOD_ETHTOOL=n
834 CONFIG_RTE_KNI_PREEMPT_DEFAULT=y
835
836 #
837 # Compile the pdump library
838 #
839 CONFIG_RTE_LIBRTE_PDUMP=y
840
841 #
842 # Compile vhost user library
843 #
844 CONFIG_RTE_LIBRTE_VHOST=n
845 CONFIG_RTE_LIBRTE_VHOST_NUMA=n
846 CONFIG_RTE_LIBRTE_VHOST_DEBUG=n
847
848 #
849 # Compile vhost PMD
850 # To compile, CONFIG_RTE_LIBRTE_VHOST should be enabled.
851 #
852 CONFIG_RTE_LIBRTE_PMD_VHOST=n
853
854 #
855 # Compile IFCVF driver
856 # To compile, CONFIG_RTE_LIBRTE_VHOST and CONFIG_RTE_EAL_VFIO
857 # should be enabled.
858 #
859 CONFIG_RTE_LIBRTE_IFCVF_VDPA_PMD=n
860
861 #
862 # Compile the test application
863 #
864 CONFIG_RTE_APP_TEST=y
865 CONFIG_RTE_APP_TEST_RESOURCE_TAR=n
866
867 #
868 # Compile the procinfo application
869 #
870 CONFIG_RTE_PROC_INFO=n
871
872 #
873 # Compile the PMD test application
874 #
875 CONFIG_RTE_TEST_PMD=y
876 CONFIG_RTE_TEST_PMD_RECORD_CORE_CYCLES=n
877 CONFIG_RTE_TEST_PMD_RECORD_BURST_STATS=n
878
879 #
880 # Compile the bbdev test application
881 #
882 CONFIG_RTE_TEST_BBDEV=y
883
884 #
885 # Compile the crypto performance application
886 #
887 CONFIG_RTE_APP_CRYPTO_PERF=y
888
889 #
890 # Compile the eventdev application
891 #
892 CONFIG_RTE_APP_EVENTDEV=y