086acf74a2b72025c61e327e5a526fccb97cb37e
[dpdk.git] / config / rte_config.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2017 Intel Corporation
3  */
4
5 /**
6  * @file Header file containing DPDK compilation parameters
7  *
8  * Header file containing DPDK compilation parameters. Also include the
9  * meson-generated header file containing the detected parameters that
10  * are variable across builds or build environments.
11  *
12  * NOTE: This file is only used for meson+ninja builds. For builds done
13  * using make/gmake, the rte_config.h file is autogenerated from the
14  * defconfig_* files in the config directory.
15  */
16 #ifndef _RTE_CONFIG_H_
17 #define _RTE_CONFIG_H_
18
19 #include <rte_build_config.h>
20
21 /* legacy defines */
22 #ifdef RTE_EXEC_ENV_LINUX
23 #define RTE_EXEC_ENV_LINUXAPP 1
24 #endif
25 #ifdef RTE_EXEC_ENV_FREEBSD
26 #define RTE_EXEC_ENV_BSDAPP 1
27 #endif
28
29 /* String that appears before the version number */
30 #define RTE_VER_PREFIX "DPDK"
31
32 /****** library defines ********/
33
34 /* EAL defines */
35 #define RTE_MAX_HEAPS 32
36 #define RTE_MAX_MEMSEG_LISTS 128
37 #define RTE_MAX_MEMSEG_PER_LIST 8192
38 #define RTE_MAX_MEM_MB_PER_LIST 32768
39 #define RTE_MAX_MEMSEG_PER_TYPE 32768
40 #define RTE_MAX_MEM_MB_PER_TYPE 65536
41 #define RTE_MAX_MEMZONE 2560
42 #define RTE_MAX_TAILQ 32
43 #define RTE_LOG_DP_LEVEL RTE_LOG_INFO
44 #define RTE_BACKTRACE 1
45 #define RTE_MAX_VFIO_CONTAINERS 64
46
47 /* bsd module defines */
48 #define RTE_CONTIGMEM_MAX_NUM_BUFS 64
49 #define RTE_CONTIGMEM_DEFAULT_NUM_BUFS 1
50 #define RTE_CONTIGMEM_DEFAULT_BUF_SIZE (512*1024*1024)
51
52 /* mempool defines */
53 #define RTE_MEMPOOL_CACHE_MAX_SIZE 512
54
55 /* mbuf defines */
56 #define RTE_MBUF_DEFAULT_MEMPOOL_OPS "ring_mp_mc"
57 #define RTE_MBUF_REFCNT_ATOMIC 1
58 #define RTE_PKTMBUF_HEADROOM 128
59
60 /* ether defines */
61 #define RTE_MAX_QUEUES_PER_PORT 1024
62 #define RTE_ETHDEV_QUEUE_STAT_CNTRS 16
63 #define RTE_ETHDEV_RXTX_CALLBACKS 1
64
65 /* cryptodev defines */
66 #define RTE_CRYPTO_MAX_DEVS 64
67 #define RTE_CRYPTODEV_NAME_LEN 64
68
69 /* compressdev defines */
70 #define RTE_COMPRESS_MAX_DEVS 64
71
72 /* eventdev defines */
73 #define RTE_EVENT_MAX_DEVS 16
74 #define RTE_EVENT_MAX_QUEUES_PER_DEV 64
75 #define RTE_EVENT_TIMER_ADAPTER_NUM_MAX 32
76 #define RTE_EVENT_ETH_INTR_RING_SIZE 1024
77 #define RTE_EVENT_CRYPTO_ADAPTER_MAX_INSTANCE 32
78 #define RTE_EVENT_ETH_TX_ADAPTER_MAX_INSTANCE 32
79
80 /* rawdev defines */
81 #define RTE_RAWDEV_MAX_DEVS 64
82
83 /* ip_fragmentation defines */
84 #define RTE_LIBRTE_IP_FRAG_MAX_FRAG 4
85 #undef RTE_LIBRTE_IP_FRAG_TBL_STAT
86
87 /* rte_power defines */
88 #define RTE_MAX_LCORE_FREQS 64
89
90 /* rte_sched defines */
91 #undef RTE_SCHED_RED
92 #undef RTE_SCHED_COLLECT_STATS
93 #undef RTE_SCHED_SUBPORT_TC_OV
94 #define RTE_SCHED_PORT_N_GRINDERS 8
95 #undef RTE_SCHED_VECTOR
96
97 /* KNI defines */
98 #define RTE_KNI_PREEMPT_DEFAULT 1
99
100 /* rte_graph defines */
101 #define RTE_GRAPH_BURST_SIZE 256
102 #define RTE_LIBRTE_GRAPH_STATS 1
103
104 /****** driver defines ********/
105
106 /* QuickAssist device */
107 /* Max. number of QuickAssist devices which can be attached */
108 #define RTE_PMD_QAT_MAX_PCI_DEVICES 48
109 #define RTE_PMD_QAT_COMP_SGL_MAX_SEGMENTS 16
110 #define RTE_PMD_QAT_COMP_IM_BUFFER_SIZE 65536
111
112 /* virtio crypto defines */
113 #define RTE_MAX_VIRTIO_CRYPTO 32
114
115 /* DPAA SEC max cryptodev devices*/
116 #define RTE_LIBRTE_DPAA_MAX_CRYPTODEV   4
117
118 /* fm10k defines */
119 #define RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE 1
120
121 /* i40e defines */
122 #define RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC 1
123 #undef RTE_LIBRTE_I40E_16BYTE_RX_DESC
124 #define RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF 64
125 #define RTE_LIBRTE_I40E_QUEUE_NUM_PER_VF 4
126 #define RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM 4
127
128 /* Ring net PMD settings */
129 #define RTE_PMD_RING_MAX_RX_RINGS 16
130 #define RTE_PMD_RING_MAX_TX_RINGS 16
131
132 /* QEDE PMD defines */
133 #define RTE_LIBRTE_QEDE_FW ""
134
135 #endif /* _RTE_CONFIG_H_ */