bus/dpaa: support hotplug ops
[dpdk.git] / drivers / bus / dpaa / rte_dpaa_bus.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  *   Copyright 2017 NXP
4  *
5  */
6 #ifndef __RTE_DPAA_BUS_H__
7 #define __RTE_DPAA_BUS_H__
8
9 #include <rte_bus.h>
10 #include <rte_mempool.h>
11 #include <dpaax_iova_table.h>
12
13 #include <fsl_usd.h>
14 #include <fsl_qman.h>
15 #include <fsl_bman.h>
16 #include <of.h>
17 #include <netcfg.h>
18
19 #define DPAA_MEMPOOL_OPS_NAME   "dpaa"
20
21 #define DEV_TO_DPAA_DEVICE(ptr) \
22                 container_of(ptr, struct rte_dpaa_device, device)
23
24 /* DPAA SoC identifier; If this is not available, it can be concluded
25  * that board is non-DPAA. Single slot is currently supported.
26  */
27 #define DPAA_SOC_ID_FILE        "/sys/devices/soc0/soc_id"
28
29 #define SVR_LS1043A_FAMILY      0x87920000
30 #define SVR_LS1046A_FAMILY      0x87070000
31 #define SVR_MASK                0xffff0000
32
33 #define RTE_DEV_TO_DPAA_CONST(ptr) \
34         container_of(ptr, const struct rte_dpaa_device, device)
35
36 extern unsigned int dpaa_svr_family;
37
38 extern RTE_DEFINE_PER_LCORE(bool, dpaa_io);
39
40 struct rte_dpaa_device;
41 struct rte_dpaa_driver;
42
43 /* DPAA Device and Driver lists for DPAA bus */
44 TAILQ_HEAD(rte_dpaa_device_list, rte_dpaa_device);
45 TAILQ_HEAD(rte_dpaa_driver_list, rte_dpaa_driver);
46
47 /* Configuration variables exported from DPAA bus */
48 extern struct netcfg_info *dpaa_netcfg;
49
50 enum rte_dpaa_type {
51         FSL_DPAA_ETH = 1,
52         FSL_DPAA_CRYPTO,
53 };
54
55 struct rte_dpaa_bus {
56         struct rte_bus bus;
57         struct rte_dpaa_device_list device_list;
58         struct rte_dpaa_driver_list driver_list;
59         int device_count;
60         int detected;
61 };
62
63 struct dpaa_device_id {
64         uint8_t fman_id; /**< Fman interface ID, for ETH type device */
65         uint8_t mac_id; /**< Fman MAC interface ID, for ETH type device */
66         uint16_t dev_id; /**< Device Identifier from DPDK */
67 };
68
69 struct rte_dpaa_device {
70         TAILQ_ENTRY(rte_dpaa_device) next;
71         struct rte_device device;
72         union {
73                 struct rte_eth_dev *eth_dev;
74                 struct rte_cryptodev *crypto_dev;
75         };
76         struct rte_dpaa_driver *driver;
77         struct dpaa_device_id id;
78         enum rte_dpaa_type device_type; /**< Ethernet or crypto type device */
79         char name[RTE_ETH_NAME_MAX_LEN];
80 };
81
82 typedef int (*rte_dpaa_probe_t)(struct rte_dpaa_driver *dpaa_drv,
83                                 struct rte_dpaa_device *dpaa_dev);
84 typedef int (*rte_dpaa_remove_t)(struct rte_dpaa_device *dpaa_dev);
85
86 struct rte_dpaa_driver {
87         TAILQ_ENTRY(rte_dpaa_driver) next;
88         struct rte_driver driver;
89         struct rte_dpaa_bus *dpaa_bus;
90         enum rte_dpaa_type drv_type;
91         rte_dpaa_probe_t probe;
92         rte_dpaa_remove_t remove;
93 };
94
95 struct dpaa_portal {
96         uint32_t bman_idx; /**< BMAN Portal ID*/
97         uint32_t qman_idx; /**< QMAN Portal ID*/
98         uint64_t tid;/**< Parent Thread id for this portal */
99 };
100
101 /* Various structures representing contiguous memory maps */
102 struct dpaa_memseg {
103         TAILQ_ENTRY(dpaa_memseg) next;
104         char *vaddr;
105         rte_iova_t iova;
106         size_t len;
107 };
108
109 TAILQ_HEAD(dpaa_memseg_list, dpaa_memseg);
110 extern struct dpaa_memseg_list rte_dpaa_memsegs;
111
112 /* Either iterate over the list of internal memseg references or fallback to
113  * EAL memseg based iova2virt.
114  */
115 static inline void *rte_dpaa_mem_ptov(phys_addr_t paddr)
116 {
117         struct dpaa_memseg *ms;
118         void *va;
119
120         va = dpaax_iova_table_get_va(paddr);
121         if (likely(va != NULL))
122                 return va;
123
124         /* Check if the address is already part of the memseg list internally
125          * maintained by the dpaa driver.
126          */
127         TAILQ_FOREACH(ms, &rte_dpaa_memsegs, next) {
128                 if (paddr >= ms->iova && paddr <
129                         ms->iova + ms->len)
130                         return RTE_PTR_ADD(ms->vaddr, (uintptr_t)(paddr - ms->iova));
131         }
132
133         /* If not, Fallback to full memseg list searching */
134         return rte_mem_iova2virt(paddr);
135 }
136
137 /**
138  * Register a DPAA driver.
139  *
140  * @param driver
141  *   A pointer to a rte_dpaa_driver structure describing the driver
142  *   to be registered.
143  */
144 void rte_dpaa_driver_register(struct rte_dpaa_driver *driver);
145
146 /**
147  * Unregister a DPAA driver.
148  *
149  * @param driver
150  *      A pointer to a rte_dpaa_driver structure describing the driver
151  *      to be unregistered.
152  */
153 void rte_dpaa_driver_unregister(struct rte_dpaa_driver *driver);
154
155 /**
156  * Initialize a DPAA portal
157  *
158  * @param arg
159  *      Per thread ID
160  *
161  * @return
162  *      0 in case of success, error otherwise
163  */
164 int rte_dpaa_portal_init(void *arg);
165
166 int rte_dpaa_portal_fq_init(void *arg, struct qman_fq *fq);
167
168 int rte_dpaa_portal_fq_close(struct qman_fq *fq);
169
170 /**
171  * Cleanup a DPAA Portal
172  */
173 void dpaa_portal_finish(void *arg);
174
175 /** Helper for DPAA device registration from driver (eth, crypto) instance */
176 #define RTE_PMD_REGISTER_DPAA(nm, dpaa_drv) \
177 RTE_INIT(dpaainitfn_ ##nm) \
178 {\
179         (dpaa_drv).driver.name = RTE_STR(nm);\
180         rte_dpaa_driver_register(&dpaa_drv); \
181 } \
182 RTE_PMD_EXPORT_NAME(nm, __COUNTER__)
183
184 /* Create storage for dqrr entries per lcore */
185 #define DPAA_PORTAL_DEQUEUE_DEPTH       16
186 struct dpaa_portal_dqrr {
187         void *mbuf[DPAA_PORTAL_DEQUEUE_DEPTH];
188         uint64_t dqrr_held;
189         uint8_t dqrr_size;
190 };
191
192 RTE_DECLARE_PER_LCORE(struct dpaa_portal_dqrr, held_bufs);
193
194 #define DPAA_PER_LCORE_DQRR_SIZE       RTE_PER_LCORE(held_bufs).dqrr_size
195 #define DPAA_PER_LCORE_DQRR_HELD       RTE_PER_LCORE(held_bufs).dqrr_held
196 #define DPAA_PER_LCORE_DQRR_MBUF(i)    RTE_PER_LCORE(held_bufs).mbuf[i]
197
198 #ifdef __cplusplus
199 }
200 #endif
201
202 #endif /* __RTE_DPAA_BUS_H__ */