bus/fslmc: reduce the debug log messages
[dpdk.git] / drivers / bus / fslmc / portal / dpaa2_hw_dpio.c
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright (c) 2016 Freescale Semiconductor, Inc. All rights reserved.
5  *   Copyright (c) 2016 NXP. All rights reserved.
6  *
7  *   Redistribution and use in source and binary forms, with or without
8  *   modification, are permitted provided that the following conditions
9  *   are met:
10  *
11  *     * Redistributions of source code must retain the above copyright
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright
14  *       notice, this list of conditions and the following disclaimer in
15  *       the documentation and/or other materials provided with the
16  *       distribution.
17  *     * Neither the name of Freescale Semiconductor, Inc nor the names of its
18  *       contributors may be used to endorse or promote products derived
19  *       from this software without specific prior written permission.
20  *
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  */
33 #include <unistd.h>
34 #include <stdio.h>
35 #include <string.h>
36 #include <stdlib.h>
37 #include <fcntl.h>
38 #include <errno.h>
39 #include <stdarg.h>
40 #include <inttypes.h>
41 #include <signal.h>
42 #include <pthread.h>
43 #include <sys/types.h>
44 #include <sys/queue.h>
45 #include <sys/ioctl.h>
46 #include <sys/stat.h>
47 #include <sys/mman.h>
48 #include <sys/syscall.h>
49
50 #include <rte_mbuf.h>
51 #include <rte_ethdev.h>
52 #include <rte_malloc.h>
53 #include <rte_memcpy.h>
54 #include <rte_string_fns.h>
55 #include <rte_cycles.h>
56 #include <rte_kvargs.h>
57 #include <rte_dev.h>
58 #include <rte_ethdev.h>
59
60 #include <fslmc_logs.h>
61 #include <fslmc_vfio.h>
62 #include "dpaa2_hw_pvt.h"
63 #include "dpaa2_hw_dpio.h"
64 #include <mc/fsl_dpmng.h>
65
66 #define NUM_HOST_CPUS RTE_MAX_LCORE
67
68 struct dpaa2_io_portal_t dpaa2_io_portal[RTE_MAX_LCORE];
69 RTE_DEFINE_PER_LCORE(struct dpaa2_io_portal_t, _dpaa2_io);
70
71 struct swp_active_dqs rte_global_active_dqs_list[NUM_MAX_SWP];
72
73 TAILQ_HEAD(dpio_dev_list, dpaa2_dpio_dev);
74 static struct dpio_dev_list dpio_dev_list
75         = TAILQ_HEAD_INITIALIZER(dpio_dev_list); /*!< DPIO device list */
76 static uint32_t io_space_count;
77
78 /*Stashing Macros default for LS208x*/
79 static int dpaa2_core_cluster_base = 0x04;
80 static int dpaa2_cluster_sz = 2;
81
82 /* For LS208X platform There are four clusters with following mapping:
83  * Cluster 1 (ID = x04) : CPU0, CPU1;
84  * Cluster 2 (ID = x05) : CPU2, CPU3;
85  * Cluster 3 (ID = x06) : CPU4, CPU5;
86  * Cluster 4 (ID = x07) : CPU6, CPU7;
87  */
88 /* For LS108X platform There are two clusters with following mapping:
89  * Cluster 1 (ID = x02) : CPU0, CPU1, CPU2, CPU3;
90  * Cluster 2 (ID = x03) : CPU4, CPU5, CPU6, CPU7;
91  */
92
93 /* Set the STASH Destination depending on Current CPU ID.
94  * e.g. Valid values of SDEST are 4,5,6,7. Where,
95  * CPU 0-1 will have SDEST 4
96  * CPU 2-3 will have SDEST 5.....and so on.
97  */
98 static int
99 dpaa2_core_cluster_sdest(int cpu_id)
100 {
101         int x = cpu_id / dpaa2_cluster_sz;
102
103         if (x > 3)
104                 x = 3;
105
106         return dpaa2_core_cluster_base + x;
107 }
108
109 static int
110 configure_dpio_qbman_swp(struct dpaa2_dpio_dev *dpio_dev)
111 {
112         struct qbman_swp_desc p_des;
113         struct dpio_attr attr;
114
115         dpio_dev->dpio = malloc(sizeof(struct fsl_mc_io));
116         if (!dpio_dev->dpio) {
117                 PMD_INIT_LOG(ERR, "Memory allocation failure\n");
118                 return -1;
119         }
120
121         PMD_DRV_LOG(DEBUG, "\t Allocated  DPIO Portal[%p]", dpio_dev->dpio);
122         dpio_dev->dpio->regs = dpio_dev->mc_portal;
123         if (dpio_open(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->hw_id,
124                       &dpio_dev->token)) {
125                 PMD_INIT_LOG(ERR, "Failed to allocate IO space\n");
126                 free(dpio_dev->dpio);
127                 return -1;
128         }
129
130         if (dpio_reset(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->token)) {
131                 PMD_INIT_LOG(ERR, "Failed to reset dpio\n");
132                 dpio_close(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->token);
133                 free(dpio_dev->dpio);
134                 return -1;
135         }
136
137         if (dpio_enable(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->token)) {
138                 PMD_INIT_LOG(ERR, "Failed to Enable dpio\n");
139                 dpio_close(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->token);
140                 free(dpio_dev->dpio);
141                 return -1;
142         }
143
144         if (dpio_get_attributes(dpio_dev->dpio, CMD_PRI_LOW,
145                                 dpio_dev->token, &attr)) {
146                 PMD_INIT_LOG(ERR, "DPIO Get attribute failed\n");
147                 dpio_disable(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->token);
148                 dpio_close(dpio_dev->dpio, CMD_PRI_LOW,  dpio_dev->token);
149                 free(dpio_dev->dpio);
150                 return -1;
151         }
152
153         PMD_INIT_LOG(DEBUG, "Qbman Portal ID %d", attr.qbman_portal_id);
154
155         /* Configure & setup SW portal */
156         p_des.block = NULL;
157         p_des.idx = attr.qbman_portal_id;
158         p_des.cena_bar = (void *)(dpio_dev->qbman_portal_ce_paddr);
159         p_des.cinh_bar = (void *)(dpio_dev->qbman_portal_ci_paddr);
160         p_des.irq = -1;
161         p_des.qman_version = attr.qbman_version;
162
163         dpio_dev->sw_portal = qbman_swp_init(&p_des);
164         if (dpio_dev->sw_portal == NULL) {
165                 PMD_DRV_LOG(ERR, " QBMan SW Portal Init failed\n");
166                 dpio_close(dpio_dev->dpio, CMD_PRI_LOW, dpio_dev->token);
167                 free(dpio_dev->dpio);
168                 return -1;
169         }
170
171         return 0;
172 }
173
174 static int
175 dpaa2_configure_stashing(struct dpaa2_dpio_dev *dpio_dev)
176 {
177         int sdest;
178         int cpu_id, ret;
179         static int first_time;
180
181         /* find the SoC type for the first time */
182         if (!first_time) {
183                 struct mc_soc_version mc_plat_info = {0};
184
185                 if (mc_get_soc_version(dpio_dev->dpio,
186                                        CMD_PRI_LOW, &mc_plat_info)) {
187                         PMD_INIT_LOG(ERR, "\tmc_get_soc_version failed\n");
188                 } else if ((mc_plat_info.svr & 0xffff0000) == SVR_LS1080A) {
189                         dpaa2_core_cluster_base = 0x02;
190                         dpaa2_cluster_sz = 4;
191                         PMD_INIT_LOG(DEBUG, "\tLS108x (A53) Platform Detected");
192                 }
193                 first_time = 1;
194         }
195
196         /* Set the Stashing Destination */
197         cpu_id = rte_lcore_id();
198         if (cpu_id < 0) {
199                 cpu_id = rte_get_master_lcore();
200                 if (cpu_id < 0) {
201                         RTE_LOG(ERR, PMD, "\tGetting CPU Index failed\n");
202                         return -1;
203                 }
204         }
205         /* Set the STASH Destination depending on Current CPU ID.
206          * Valid values of SDEST are 4,5,6,7. Where,
207          */
208
209         sdest = dpaa2_core_cluster_sdest(cpu_id);
210         PMD_DRV_LOG(DEBUG, "Portal= %d  CPU= %u SDEST= %d",
211                     dpio_dev->index, cpu_id, sdest);
212
213         ret = dpio_set_stashing_destination(dpio_dev->dpio, CMD_PRI_LOW,
214                                             dpio_dev->token, sdest);
215         if (ret) {
216                 PMD_DRV_LOG(ERR, "%d ERROR in SDEST\n",  ret);
217                 return -1;
218         }
219
220         return 0;
221 }
222
223 static inline struct dpaa2_dpio_dev *dpaa2_get_qbman_swp(void)
224 {
225         struct dpaa2_dpio_dev *dpio_dev = NULL;
226         int ret;
227
228         /* Get DPIO dev handle from list using index */
229         TAILQ_FOREACH(dpio_dev, &dpio_dev_list, next) {
230                 if (dpio_dev && rte_atomic16_test_and_set(&dpio_dev->ref_count))
231                         break;
232         }
233         if (!dpio_dev)
234                 return NULL;
235
236         PMD_DRV_LOG(DEBUG, "New Portal=0x%x (%d) affined thread - %lu",
237                     dpio_dev, dpio_dev->index, syscall(SYS_gettid));
238
239         ret = dpaa2_configure_stashing(dpio_dev);
240         if (ret)
241                 PMD_DRV_LOG(ERR, "dpaa2_configure_stashing failed");
242
243         return dpio_dev;
244 }
245
246 int
247 dpaa2_affine_qbman_swp(void)
248 {
249         unsigned int lcore_id = rte_lcore_id();
250         uint64_t tid = syscall(SYS_gettid);
251
252         if (lcore_id == LCORE_ID_ANY)
253                 lcore_id = rte_get_master_lcore();
254         /* if the core id is not supported */
255         else if (lcore_id >= RTE_MAX_LCORE)
256                 return -1;
257
258         if (dpaa2_io_portal[lcore_id].dpio_dev) {
259                 PMD_DRV_LOG(INFO, "DPAA Portal=0x%x (%d) is being shared"
260                             " between thread %lu and current  %lu",
261                             dpaa2_io_portal[lcore_id].dpio_dev,
262                             dpaa2_io_portal[lcore_id].dpio_dev->index,
263                             dpaa2_io_portal[lcore_id].net_tid,
264                             tid);
265                 RTE_PER_LCORE(_dpaa2_io).dpio_dev
266                         = dpaa2_io_portal[lcore_id].dpio_dev;
267                 rte_atomic16_inc(&dpaa2_io_portal
268                                  [lcore_id].dpio_dev->ref_count);
269                 dpaa2_io_portal[lcore_id].net_tid = tid;
270
271                 PMD_DRV_LOG(DEBUG, "Old Portal=0x%x (%d) affined thread - %lu",
272                             dpaa2_io_portal[lcore_id].dpio_dev,
273                             dpaa2_io_portal[lcore_id].dpio_dev->index,
274                             tid);
275                 return 0;
276         }
277
278         /* Populate the dpaa2_io_portal structure */
279         dpaa2_io_portal[lcore_id].dpio_dev = dpaa2_get_qbman_swp();
280
281         if (dpaa2_io_portal[lcore_id].dpio_dev) {
282                 RTE_PER_LCORE(_dpaa2_io).dpio_dev
283                         = dpaa2_io_portal[lcore_id].dpio_dev;
284                 dpaa2_io_portal[lcore_id].net_tid = tid;
285
286                 return 0;
287         } else {
288                 return -1;
289         }
290 }
291
292 int
293 dpaa2_affine_qbman_swp_sec(void)
294 {
295         unsigned int lcore_id = rte_lcore_id();
296         uint64_t tid = syscall(SYS_gettid);
297
298         if (lcore_id == LCORE_ID_ANY)
299                 lcore_id = rte_get_master_lcore();
300         /* if the core id is not supported */
301         else if (lcore_id >= RTE_MAX_LCORE)
302                 return -1;
303
304         if (dpaa2_io_portal[lcore_id].sec_dpio_dev) {
305                 PMD_DRV_LOG(INFO, "DPAA Portal=0x%x (%d) is being shared"
306                             " between thread %lu and current  %lu",
307                             dpaa2_io_portal[lcore_id].sec_dpio_dev,
308                             dpaa2_io_portal[lcore_id].sec_dpio_dev->index,
309                             dpaa2_io_portal[lcore_id].sec_tid,
310                             tid);
311                 RTE_PER_LCORE(_dpaa2_io).sec_dpio_dev
312                         = dpaa2_io_portal[lcore_id].sec_dpio_dev;
313                 rte_atomic16_inc(&dpaa2_io_portal
314                                  [lcore_id].sec_dpio_dev->ref_count);
315                 dpaa2_io_portal[lcore_id].sec_tid = tid;
316
317                 PMD_DRV_LOG(DEBUG, "Old Portal=0x%x (%d) affined thread - %lu",
318                             dpaa2_io_portal[lcore_id].sec_dpio_dev,
319                             dpaa2_io_portal[lcore_id].sec_dpio_dev->index,
320                             tid);
321                 return 0;
322         }
323
324         /* Populate the dpaa2_io_portal structure */
325         dpaa2_io_portal[lcore_id].sec_dpio_dev = dpaa2_get_qbman_swp();
326
327         if (dpaa2_io_portal[lcore_id].sec_dpio_dev) {
328                 RTE_PER_LCORE(_dpaa2_io).sec_dpio_dev
329                         = dpaa2_io_portal[lcore_id].sec_dpio_dev;
330                 dpaa2_io_portal[lcore_id].sec_tid = tid;
331                 return 0;
332         } else {
333                 return -1;
334         }
335 }
336
337 int
338 dpaa2_create_dpio_device(struct fslmc_vfio_device *vdev,
339                          struct vfio_device_info *obj_info,
340                 int object_id)
341 {
342         struct dpaa2_dpio_dev *dpio_dev;
343         struct vfio_region_info reg_info = { .argsz = sizeof(reg_info)};
344
345         if (obj_info->num_regions < NUM_DPIO_REGIONS) {
346                 PMD_INIT_LOG(ERR, "ERROR, Not sufficient number "
347                                 "of DPIO regions.\n");
348                 return -1;
349         }
350
351         dpio_dev = rte_malloc(NULL, sizeof(struct dpaa2_dpio_dev),
352                               RTE_CACHE_LINE_SIZE);
353         if (!dpio_dev) {
354                 PMD_INIT_LOG(ERR, "Memory allocation failed for DPIO Device\n");
355                 return -1;
356         }
357
358         dpio_dev->dpio = NULL;
359         dpio_dev->hw_id = object_id;
360         dpio_dev->vfio_fd = vdev->fd;
361         rte_atomic16_init(&dpio_dev->ref_count);
362         /* Using single portal  for all devices */
363         dpio_dev->mc_portal = rte_mcp_ptr_list[MC_PORTAL_INDEX];
364
365         reg_info.index = 0;
366         if (ioctl(dpio_dev->vfio_fd, VFIO_DEVICE_GET_REGION_INFO, &reg_info)) {
367                 PMD_INIT_LOG(ERR, "vfio: error getting region info\n");
368                 rte_free(dpio_dev);
369                 return -1;
370         }
371
372         dpio_dev->ce_size = reg_info.size;
373         dpio_dev->qbman_portal_ce_paddr = (uint64_t)mmap(NULL, reg_info.size,
374                                 PROT_WRITE | PROT_READ, MAP_SHARED,
375                                 dpio_dev->vfio_fd, reg_info.offset);
376
377         /* Create Mapping for QBMan Cache Enabled area. This is a fix for
378          * SMMU fault for DQRR statshing transaction.
379          */
380         if (vfio_dmamap_mem_region(dpio_dev->qbman_portal_ce_paddr,
381                                    reg_info.offset, reg_info.size)) {
382                 PMD_INIT_LOG(ERR, "DMAMAP for Portal CE area failed.\n");
383                 rte_free(dpio_dev);
384                 return -1;
385         }
386
387         reg_info.index = 1;
388         if (ioctl(dpio_dev->vfio_fd, VFIO_DEVICE_GET_REGION_INFO, &reg_info)) {
389                 PMD_INIT_LOG(ERR, "vfio: error getting region info\n");
390                 rte_free(dpio_dev);
391                 return -1;
392         }
393
394         dpio_dev->ci_size = reg_info.size;
395         dpio_dev->qbman_portal_ci_paddr = (uint64_t)mmap(NULL, reg_info.size,
396                                 PROT_WRITE | PROT_READ, MAP_SHARED,
397                                 dpio_dev->vfio_fd, reg_info.offset);
398
399         if (configure_dpio_qbman_swp(dpio_dev)) {
400                 PMD_INIT_LOG(ERR,
401                              "Fail to configure the dpio qbman portal for %d\n",
402                              dpio_dev->hw_id);
403                 rte_free(dpio_dev);
404                 return -1;
405         }
406
407         io_space_count++;
408         dpio_dev->index = io_space_count;
409         TAILQ_INSERT_TAIL(&dpio_dev_list, dpio_dev, next);
410         PMD_INIT_LOG(DEBUG, "DPAA2: Added [dpio-%d]", object_id);
411
412         return 0;
413 }
414
415 void
416 dpaa2_free_dq_storage(struct queue_storage_info_t *q_storage)
417 {
418         int i = 0;
419
420         for (i = 0; i < NUM_DQS_PER_QUEUE; i++) {
421                 if (q_storage->dq_storage[i])
422                         rte_free(q_storage->dq_storage[i]);
423         }
424 }
425
426 int
427 dpaa2_alloc_dq_storage(struct queue_storage_info_t *q_storage)
428 {
429         int i = 0;
430
431         for (i = 0; i < NUM_DQS_PER_QUEUE; i++) {
432                 q_storage->dq_storage[i] = rte_malloc(NULL,
433                         DPAA2_DQRR_RING_SIZE * sizeof(struct qbman_result),
434                         RTE_CACHE_LINE_SIZE);
435                 if (!q_storage->dq_storage[i])
436                         goto fail;
437         }
438         return 0;
439 fail:
440         i -= 1;
441         while (i >= 0)
442                 rte_free(q_storage->dq_storage[i]);
443
444         return -1;
445 }