ae318ccf59319f8dbe7b1d3bb0fe50c88fc1f6d8
[dpdk.git] / drivers / net / cxgbe / base / adapter.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2014-2018 Chelsio Communications.
3  * All rights reserved.
4  */
5
6 /* This file should not be included directly.  Include common.h instead. */
7
8 #ifndef __T4_ADAPTER_H__
9 #define __T4_ADAPTER_H__
10
11 #include <rte_bus_pci.h>
12 #include <rte_mbuf.h>
13 #include <rte_io.h>
14 #include <rte_rwlock.h>
15 #include <rte_ethdev.h>
16
17 #include "../cxgbe_compat.h"
18 #include "../cxgbe_ofld.h"
19 #include "t4_regs_values.h"
20
21 enum {
22         MAX_ETH_QSETS = 64,           /* # of Ethernet Tx/Rx queue sets */
23         MAX_CTRL_QUEUES = NCHAN,      /* # of control Tx queues */
24 };
25
26 struct adapter;
27 struct sge_rspq;
28
29 enum {
30         PORT_RSS_DONE = (1 << 0),
31 };
32
33 struct port_info {
34         struct adapter *adapter;        /* adapter that this port belongs to */
35         struct rte_eth_dev *eth_dev;    /* associated rte eth device */
36         struct port_stats stats_base;   /* port statistics base */
37         struct link_config link_cfg;    /* link configuration info */
38
39         unsigned long flags;            /* port related flags */
40         short int xact_addr_filt;       /* index of exact MAC address filter */
41
42         u16    viid;                    /* associated virtual interface id */
43         s8     mdio_addr;               /* address of the PHY */
44         u8     port_type;               /* firmware port type */
45         u8     mod_type;                /* firmware module type */
46         u8     port_id;                 /* physical port ID */
47         u8     pidx;                    /* port index for this PF */
48         u8     tx_chan;                 /* associated channel */
49
50         u8     n_rx_qsets;              /* # of rx qsets */
51         u8     n_tx_qsets;              /* # of tx qsets */
52         u8     first_qset;              /* index of first qset */
53
54         u16    *rss;                    /* rss table */
55         u8     rss_mode;                /* rss mode */
56         u16    rss_size;                /* size of VI's RSS table slice */
57         u64    rss_hf;                  /* RSS Hash Function */
58
59         /* viid fields either returned by fw
60          * or decoded by parsing viid by driver.
61          */
62         u8 vin;
63         u8 vivld;
64 };
65
66 /* Enable or disable autonegotiation.  If this is set to enable,
67  * the forced link modes above are completely ignored.
68  */
69 #define AUTONEG_DISABLE         0x00
70 #define AUTONEG_ENABLE          0x01
71
72 enum {                                 /* adapter flags */
73         FULL_INIT_DONE     = (1 << 0),
74         USING_MSI          = (1 << 1),
75         USING_MSIX         = (1 << 2),
76         FW_QUEUE_BOUND     = (1 << 3),
77         FW_OK              = (1 << 4),
78         CFG_QUEUES         = (1 << 5),
79         MASTER_PF          = (1 << 6),
80 };
81
82 struct rx_sw_desc {                /* SW state per Rx descriptor */
83         void *buf;                 /* struct page or mbuf */
84         dma_addr_t dma_addr;
85 };
86
87 struct sge_fl {                     /* SGE free-buffer queue state */
88         /* RO fields */
89         struct rx_sw_desc *sdesc;   /* address of SW Rx descriptor ring */
90
91         dma_addr_t addr;            /* bus address of HW ring start */
92         __be64 *desc;               /* address of HW Rx descriptor ring */
93
94         void __iomem *bar2_addr;    /* address of BAR2 Queue registers */
95         unsigned int bar2_qid;      /* Queue ID for BAR2 Queue registers */
96
97         unsigned int cntxt_id;      /* SGE relative QID for the free list */
98         unsigned int size;          /* capacity of free list */
99
100         unsigned int avail;         /* # of available Rx buffers */
101         unsigned int pend_cred;     /* new buffers since last FL DB ring */
102         unsigned int cidx;          /* consumer index */
103         unsigned int pidx;          /* producer index */
104
105         unsigned long alloc_failed; /* # of times buffer allocation failed */
106         unsigned long low;          /* # of times momentarily starving */
107 };
108
109 #define MAX_MBUF_FRAGS (16384 / 512 + 2)
110
111 /* A packet gather list */
112 struct pkt_gl {
113         union {
114                 struct rte_mbuf *mbufs[MAX_MBUF_FRAGS];
115         } /* UNNAMED */;
116         void *va;                         /* virtual address of first byte */
117         unsigned int nfrags;              /* # of fragments */
118         unsigned int tot_len;             /* total length of fragments */
119         bool usembufs;                    /* use mbufs for fragments */
120 };
121
122 typedef int (*rspq_handler_t)(struct sge_rspq *q, const __be64 *rsp,
123                               const struct pkt_gl *gl);
124
125 struct sge_rspq {                   /* state for an SGE response queue */
126         struct adapter *adapter;      /* adapter that this queue belongs to */
127         struct rte_eth_dev *eth_dev;  /* associated rte eth device */
128         struct rte_mempool  *mb_pool; /* associated mempool */
129
130         dma_addr_t phys_addr;       /* physical address of the ring */
131         __be64 *desc;               /* address of HW response ring */
132         const __be64 *cur_desc;     /* current descriptor in queue */
133
134         void __iomem *bar2_addr;    /* address of BAR2 Queue registers */
135         unsigned int bar2_qid;      /* Queue ID for BAR2 Queue registers */
136         struct sge_qstat *stat;
137
138         unsigned int cidx;          /* consumer index */
139         unsigned int gts_idx;       /* last gts write sent */
140         unsigned int iqe_len;       /* entry size */
141         unsigned int size;          /* capacity of response queue */
142         int offset;                 /* offset into current Rx buffer */
143
144         u8 gen;                     /* current generation bit */
145         u8 intr_params;             /* interrupt holdoff parameters */
146         u8 next_intr_params;        /* holdoff params for next interrupt */
147         u8 pktcnt_idx;              /* interrupt packet threshold */
148         u8 port_id;                 /* associated port-id */
149         u8 idx;                     /* queue index within its group */
150         u16 cntxt_id;               /* SGE relative QID for the response Q */
151         u16 abs_id;                 /* absolute SGE id for the response q */
152
153         rspq_handler_t handler;     /* associated handler for this response q */
154 };
155
156 struct sge_eth_rx_stats {       /* Ethernet rx queue statistics */
157         u64 pkts;               /* # of ethernet packets */
158         u64 rx_bytes;           /* # of ethernet bytes */
159         u64 rx_cso;             /* # of Rx checksum offloads */
160         u64 vlan_ex;            /* # of Rx VLAN extractions */
161         u64 rx_drops;           /* # of packets dropped due to no mem */
162 };
163
164 struct sge_eth_rxq {                /* a SW Ethernet Rx queue */
165         struct sge_rspq rspq;
166         struct sge_fl fl;
167         struct sge_eth_rx_stats stats;
168         bool usembufs;               /* one ingress packet per mbuf FL buffer */
169 } __rte_cache_aligned;
170
171 /*
172  * Currently there are two types of coalesce WR. Type 0 needs 48 bytes per
173  * packet (if one sgl is present) and type 1 needs 32 bytes. This means
174  * that type 0 can fit a maximum of 10 packets per WR and type 1 can fit
175  * 15 packets. We need to keep track of the mbuf pointers in a coalesce WR
176  * to be able to free those mbufs when we get completions back from the FW.
177  * Allocating the maximum number of pointers in every tx desc is a waste
178  * of memory resources so we only store 2 pointers per tx desc which should
179  * be enough since a tx desc can only fit 2 packets in the best case
180  * scenario where a packet needs 32 bytes.
181  */
182 #define ETH_COALESCE_PKT_NUM 15
183 #define ETH_COALESCE_VF_PKT_NUM 7
184 #define ETH_COALESCE_PKT_PER_DESC 2
185
186 struct tx_eth_coal_desc {
187         struct rte_mbuf *mbuf[ETH_COALESCE_PKT_PER_DESC];
188         struct ulptx_sgl *sgl[ETH_COALESCE_PKT_PER_DESC];
189         int idx;
190 };
191
192 struct tx_desc {
193         __be64 flit[8];
194 };
195
196 struct tx_sw_desc {                /* SW state per Tx descriptor */
197         struct rte_mbuf *mbuf;
198         struct ulptx_sgl *sgl;
199         struct tx_eth_coal_desc coalesce;
200 };
201
202 enum {
203         EQ_STOPPED = (1 << 0),
204 };
205
206 struct eth_coalesce {
207         unsigned char *ptr;
208         unsigned char type;
209         unsigned int idx;
210         unsigned int len;
211         unsigned int flits;
212         unsigned int max;
213         __u8 ethmacdst[ETHER_ADDR_LEN];
214         __u8 ethmacsrc[ETHER_ADDR_LEN];
215         __be16 ethtype;
216         __be16 vlantci;
217 };
218
219 struct sge_txq {
220         struct tx_desc *desc;       /* address of HW Tx descriptor ring */
221         struct tx_sw_desc *sdesc;   /* address of SW Tx descriptor ring */
222         struct sge_qstat *stat;     /* queue status entry */
223         struct eth_coalesce coalesce; /* coalesce info */
224
225         uint64_t phys_addr;         /* physical address of the ring */
226
227         void __iomem *bar2_addr;    /* address of BAR2 Queue registers */
228         unsigned int bar2_qid;      /* Queue ID for BAR2 Queue registers */
229
230         unsigned int cntxt_id;     /* SGE relative QID for the Tx Q */
231         unsigned int in_use;       /* # of in-use Tx descriptors */
232         unsigned int size;         /* # of descriptors */
233         unsigned int cidx;         /* SW consumer index */
234         unsigned int pidx;         /* producer index */
235         unsigned int dbidx;        /* last idx when db ring was done */
236         unsigned int equeidx;      /* last sent credit request */
237         unsigned int last_pidx;    /* last pidx recorded by tx monitor */
238         unsigned int last_coal_idx;/* last coal-idx recorded by tx monitor */
239         unsigned int abs_id;
240
241         int db_disabled;            /* doorbell state */
242         unsigned short db_pidx;     /* doorbell producer index */
243         unsigned short db_pidx_inc; /* doorbell producer increment */
244 };
245
246 struct sge_eth_tx_stats {       /* Ethernet tx queue statistics */
247         u64 pkts;               /* # of ethernet packets */
248         u64 tx_bytes;           /* # of ethernet bytes */
249         u64 tso;                /* # of TSO requests */
250         u64 tx_cso;             /* # of Tx checksum offloads */
251         u64 vlan_ins;           /* # of Tx VLAN insertions */
252         u64 mapping_err;        /* # of I/O MMU packet mapping errors */
253         u64 coal_wr;            /* # of coalesced wr */
254         u64 coal_pkts;          /* # of coalesced packets */
255 };
256
257 struct sge_eth_txq {                   /* state for an SGE Ethernet Tx queue */
258         struct sge_txq q;
259         struct rte_eth_dev *eth_dev;   /* port that this queue belongs to */
260         struct rte_eth_dev_data *data;
261         struct sge_eth_tx_stats stats; /* queue statistics */
262         rte_spinlock_t txq_lock;
263
264         unsigned int flags;            /* flags for state of the queue */
265 } __rte_cache_aligned;
266
267 struct sge_ctrl_txq {                /* State for an SGE control Tx queue */
268         struct sge_txq q;            /* txq */
269         struct adapter *adapter;     /* adapter associated with this queue */
270         rte_spinlock_t ctrlq_lock;   /* control queue lock */
271         u8 full;                     /* the Tx ring is full */
272         u64 txp;                     /* number of transmits */
273         struct rte_mempool *mb_pool; /* mempool to generate ctrl pkts */
274 } __rte_cache_aligned;
275
276 struct sge {
277         struct sge_eth_txq ethtxq[MAX_ETH_QSETS];
278         struct sge_eth_rxq ethrxq[MAX_ETH_QSETS];
279         struct sge_rspq fw_evtq __rte_cache_aligned;
280         struct sge_ctrl_txq ctrlq[MAX_CTRL_QUEUES];
281
282         u16 max_ethqsets;           /* # of available Ethernet queue sets */
283         u32 stat_len;               /* length of status page at ring end */
284         u32 pktshift;               /* padding between CPL & packet data */
285
286         /* response queue interrupt parameters */
287         u16 timer_val[SGE_NTIMERS];
288         u8  counter_val[SGE_NCOUNTERS];
289
290         u32 fl_align;               /* response queue message alignment */
291         u32 fl_pg_order;            /* large page allocation size */
292         u32 fl_starve_thres;        /* Free List starvation threshold */
293 };
294
295 #define T4_OS_NEEDS_MBOX_LOCKING 1
296
297 /*
298  * OS Lock/List primitives for those interfaces in the Common Code which
299  * need this.
300  */
301
302 struct mbox_entry {
303         TAILQ_ENTRY(mbox_entry) next;
304 };
305
306 TAILQ_HEAD(mbox_list, mbox_entry);
307
308 struct adapter_devargs {
309         bool keep_ovlan;
310         bool force_link_up;
311         bool tx_mode_latency;
312 };
313
314 struct adapter {
315         struct rte_pci_device *pdev;       /* associated rte pci device */
316         struct rte_eth_dev *eth_dev;       /* first port's rte eth device */
317         struct adapter_params params;      /* adapter parameters */
318         struct port_info *port[MAX_NPORTS];/* ports belonging to this adapter */
319         struct sge sge;                    /* associated SGE */
320
321         /* support for single-threading access to adapter mailbox registers */
322         struct mbox_list mbox_list;
323         rte_spinlock_t mbox_lock;
324
325         u8 *regs;              /* pointer to registers region */
326         u8 *bar2;              /* pointer to bar2 region */
327         unsigned long flags;   /* adapter flags */
328         unsigned int mbox;     /* associated mailbox */
329         unsigned int pf;       /* associated physical function id */
330
331         unsigned int vpd_busy;
332         unsigned int vpd_flag;
333
334         int use_unpacked_mode; /* unpacked rx mode state */
335         rte_spinlock_t win0_lock;
336
337         rte_spinlock_t flow_lock; /* Serialize access for rte_flow ops */
338
339         unsigned int clipt_start; /* CLIP table start */
340         unsigned int clipt_end;   /* CLIP table end */
341         unsigned int l2t_start;   /* Layer 2 table start */
342         unsigned int l2t_end;     /* Layer 2 table end */
343         struct clip_tbl *clipt;   /* CLIP table */
344         struct l2t_data *l2t;     /* Layer 2 table */
345         struct smt_data *smt;     /* Source mac table */
346         struct mpstcam_table *mpstcam;
347
348         struct tid_info tids;     /* Info used to access TID related tables */
349
350         struct adapter_devargs devargs;
351 };
352
353 /**
354  * t4_os_rwlock_init - initialize rwlock
355  * @lock: the rwlock
356  */
357 static inline void t4_os_rwlock_init(rte_rwlock_t *lock)
358 {
359         rte_rwlock_init(lock);
360 }
361
362 /**
363  * t4_os_write_lock - get a write lock
364  * @lock: the rwlock
365  */
366 static inline void t4_os_write_lock(rte_rwlock_t *lock)
367 {
368         rte_rwlock_write_lock(lock);
369 }
370
371 /**
372  * t4_os_write_unlock - unlock a write lock
373  * @lock: the rwlock
374  */
375 static inline void t4_os_write_unlock(rte_rwlock_t *lock)
376 {
377         rte_rwlock_write_unlock(lock);
378 }
379
380 /**
381  * ethdev2pinfo - return the port_info structure associated with a rte_eth_dev
382  * @dev: the rte_eth_dev
383  *
384  * Return the struct port_info associated with a rte_eth_dev
385  */
386 static inline struct port_info *ethdev2pinfo(const struct rte_eth_dev *dev)
387 {
388         return dev->data->dev_private;
389 }
390
391 /**
392  * adap2pinfo - return the port_info of a port
393  * @adap: the adapter
394  * @idx: the port index
395  *
396  * Return the port_info structure for the port of the given index.
397  */
398 static inline struct port_info *adap2pinfo(const struct adapter *adap, int idx)
399 {
400         return adap->port[idx];
401 }
402
403 /**
404  * ethdev2adap - return the adapter structure associated with a rte_eth_dev
405  * @dev: the rte_eth_dev
406  *
407  * Return the struct adapter associated with a rte_eth_dev
408  */
409 static inline struct adapter *ethdev2adap(const struct rte_eth_dev *dev)
410 {
411         return ethdev2pinfo(dev)->adapter;
412 }
413
414 #define CXGBE_PCI_REG(reg) rte_read32(reg)
415
416 static inline uint64_t cxgbe_read_addr64(volatile void *addr)
417 {
418         uint64_t val = CXGBE_PCI_REG(addr);
419         uint64_t val2 = CXGBE_PCI_REG(((volatile uint8_t *)(addr) + 4));
420
421         val2 = (uint64_t)(val2 << 32);
422         val += val2;
423         return val;
424 }
425
426 static inline uint32_t cxgbe_read_addr(volatile void *addr)
427 {
428         return CXGBE_PCI_REG(addr);
429 }
430
431 #define CXGBE_PCI_REG_ADDR(adap, reg) \
432         ((volatile uint32_t *)((char *)(adap)->regs + (reg)))
433
434 #define CXGBE_READ_REG(adap, reg) \
435         cxgbe_read_addr(CXGBE_PCI_REG_ADDR((adap), (reg)))
436
437 #define CXGBE_READ_REG64(adap, reg) \
438         cxgbe_read_addr64(CXGBE_PCI_REG_ADDR((adap), (reg)))
439
440 #define CXGBE_PCI_REG_WRITE(reg, value) rte_write32((value), (reg))
441
442 #define CXGBE_PCI_REG_WRITE_RELAXED(reg, value) \
443         rte_write32_relaxed((value), (reg))
444
445 #define CXGBE_WRITE_REG(adap, reg, value) \
446         CXGBE_PCI_REG_WRITE(CXGBE_PCI_REG_ADDR((adap), (reg)), (value))
447
448 #define CXGBE_WRITE_REG_RELAXED(adap, reg, value) \
449         CXGBE_PCI_REG_WRITE_RELAXED(CXGBE_PCI_REG_ADDR((adap), (reg)), (value))
450
451 static inline uint64_t cxgbe_write_addr64(volatile void *addr, uint64_t val)
452 {
453         CXGBE_PCI_REG_WRITE(addr, val);
454         CXGBE_PCI_REG_WRITE(((volatile uint8_t *)(addr) + 4), (val >> 32));
455         return val;
456 }
457
458 #define CXGBE_WRITE_REG64(adap, reg, value) \
459         cxgbe_write_addr64(CXGBE_PCI_REG_ADDR((adap), (reg)), (value))
460
461 /**
462  * t4_read_reg - read a HW register
463  * @adapter: the adapter
464  * @reg_addr: the register address
465  *
466  * Returns the 32-bit value of the given HW register.
467  */
468 static inline u32 t4_read_reg(struct adapter *adapter, u32 reg_addr)
469 {
470         return CXGBE_READ_REG(adapter, reg_addr);
471 }
472
473 /**
474  * t4_write_reg - write a HW register with barrier
475  * @adapter: the adapter
476  * @reg_addr: the register address
477  * @val: the value to write
478  *
479  * Write a 32-bit value into the given HW register.
480  */
481 static inline void t4_write_reg(struct adapter *adapter, u32 reg_addr, u32 val)
482 {
483         CXGBE_WRITE_REG(adapter, reg_addr, val);
484 }
485
486 /**
487  * t4_write_reg_relaxed - write a HW register with no barrier
488  * @adapter: the adapter
489  * @reg_addr: the register address
490  * @val: the value to write
491  *
492  * Write a 32-bit value into the given HW register.
493  */
494 static inline void t4_write_reg_relaxed(struct adapter *adapter, u32 reg_addr,
495                                         u32 val)
496 {
497         CXGBE_WRITE_REG_RELAXED(adapter, reg_addr, val);
498 }
499
500 /**
501  * t4_read_reg64 - read a 64-bit HW register
502  * @adapter: the adapter
503  * @reg_addr: the register address
504  *
505  * Returns the 64-bit value of the given HW register.
506  */
507 static inline u64 t4_read_reg64(struct adapter *adapter, u32 reg_addr)
508 {
509         return CXGBE_READ_REG64(adapter, reg_addr);
510 }
511
512 /**
513  * t4_write_reg64 - write a 64-bit HW register
514  * @adapter: the adapter
515  * @reg_addr: the register address
516  * @val: the value to write
517  *
518  * Write a 64-bit value into the given HW register.
519  */
520 static inline void t4_write_reg64(struct adapter *adapter, u32 reg_addr,
521                                   u64 val)
522 {
523         CXGBE_WRITE_REG64(adapter, reg_addr, val);
524 }
525
526 #define PCI_STATUS              0x06    /* 16 bits */
527 #define PCI_STATUS_CAP_LIST     0x10    /* Support Capability List */
528 #define PCI_CAPABILITY_LIST     0x34
529 /* Offset of first capability list entry */
530 #define PCI_CAP_ID_EXP          0x10    /* PCI Express */
531 #define PCI_CAP_LIST_ID         0       /* Capability ID */
532 #define PCI_CAP_LIST_NEXT       1       /* Next capability in the list */
533 #define PCI_EXP_DEVCTL          0x0008  /* Device control */
534 #define PCI_EXP_DEVCTL2         40      /* Device Control 2 */
535 #define PCI_EXP_DEVCTL_EXT_TAG  0x0100  /* Extended Tag Field Enable */
536 #define PCI_EXP_DEVCTL_PAYLOAD  0x00E0  /* Max payload */
537 #define PCI_CAP_ID_VPD          0x03    /* Vital Product Data */
538 #define PCI_VPD_ADDR            2       /* Address to access (15 bits!) */
539 #define PCI_VPD_ADDR_F          0x8000  /* Write 0, 1 indicates completion */
540 #define PCI_VPD_DATA            4       /* 32-bits of data returned here */
541
542 /**
543  * t4_os_pci_write_cfg4 - 32-bit write to PCI config space
544  * @adapter: the adapter
545  * @addr: the register address
546  * @val: the value to write
547  *
548  * Write a 32-bit value into the given register in PCI config space.
549  */
550 static inline void t4_os_pci_write_cfg4(struct adapter *adapter, size_t addr,
551                                         off_t val)
552 {
553         u32 val32 = val;
554
555         if (rte_pci_write_config(adapter->pdev, &val32, sizeof(val32),
556                                      addr) < 0)
557                 dev_err(adapter, "Can't write to PCI config space\n");
558 }
559
560 /**
561  * t4_os_pci_read_cfg4 - read a 32-bit value from PCI config space
562  * @adapter: the adapter
563  * @addr: the register address
564  * @val: where to store the value read
565  *
566  * Read a 32-bit value from the given register in PCI config space.
567  */
568 static inline void t4_os_pci_read_cfg4(struct adapter *adapter, size_t addr,
569                                        u32 *val)
570 {
571         if (rte_pci_read_config(adapter->pdev, val, sizeof(*val),
572                                     addr) < 0)
573                 dev_err(adapter, "Can't read from PCI config space\n");
574 }
575
576 /**
577  * t4_os_pci_write_cfg2 - 16-bit write to PCI config space
578  * @adapter: the adapter
579  * @addr: the register address
580  * @val: the value to write
581  *
582  * Write a 16-bit value into the given register in PCI config space.
583  */
584 static inline void t4_os_pci_write_cfg2(struct adapter *adapter, size_t addr,
585                                         off_t val)
586 {
587         u16 val16 = val;
588
589         if (rte_pci_write_config(adapter->pdev, &val16, sizeof(val16),
590                                      addr) < 0)
591                 dev_err(adapter, "Can't write to PCI config space\n");
592 }
593
594 /**
595  * t4_os_pci_read_cfg2 - read a 16-bit value from PCI config space
596  * @adapter: the adapter
597  * @addr: the register address
598  * @val: where to store the value read
599  *
600  * Read a 16-bit value from the given register in PCI config space.
601  */
602 static inline void t4_os_pci_read_cfg2(struct adapter *adapter, size_t addr,
603                                        u16 *val)
604 {
605         if (rte_pci_read_config(adapter->pdev, val, sizeof(*val),
606                                     addr) < 0)
607                 dev_err(adapter, "Can't read from PCI config space\n");
608 }
609
610 /**
611  * t4_os_pci_read_cfg - read a 8-bit value from PCI config space
612  * @adapter: the adapter
613  * @addr: the register address
614  * @val: where to store the value read
615  *
616  * Read a 8-bit value from the given register in PCI config space.
617  */
618 static inline void t4_os_pci_read_cfg(struct adapter *adapter, size_t addr,
619                                       u8 *val)
620 {
621         if (rte_pci_read_config(adapter->pdev, val, sizeof(*val),
622                                     addr) < 0)
623                 dev_err(adapter, "Can't read from PCI config space\n");
624 }
625
626 /**
627  * t4_os_find_pci_capability - lookup a capability in the PCI capability list
628  * @adapter: the adapter
629  * @cap: the capability
630  *
631  * Return the address of the given capability within the PCI capability list.
632  */
633 static inline int t4_os_find_pci_capability(struct adapter *adapter, int cap)
634 {
635         u16 status;
636         int ttl = 48;
637         u8 pos = 0;
638         u8 id = 0;
639
640         t4_os_pci_read_cfg2(adapter, PCI_STATUS, &status);
641         if (!(status & PCI_STATUS_CAP_LIST)) {
642                 dev_err(adapter, "PCIe capability reading failed\n");
643                 return -1;
644         }
645
646         t4_os_pci_read_cfg(adapter, PCI_CAPABILITY_LIST, &pos);
647         while (ttl-- && pos >= 0x40) {
648                 pos &= ~3;
649                 t4_os_pci_read_cfg(adapter, (pos + PCI_CAP_LIST_ID), &id);
650
651                 if (id == 0xff)
652                         break;
653
654                 if (id == cap)
655                         return (int)pos;
656
657                 t4_os_pci_read_cfg(adapter, (pos + PCI_CAP_LIST_NEXT), &pos);
658         }
659         return 0;
660 }
661
662 /**
663  * t4_os_set_hw_addr - store a port's MAC address in SW
664  * @adapter: the adapter
665  * @port_idx: the port index
666  * @hw_addr: the Ethernet address
667  *
668  * Store the Ethernet address of the given port in SW.  Called by the
669  * common code when it retrieves a port's Ethernet address from EEPROM.
670  */
671 static inline void t4_os_set_hw_addr(struct adapter *adapter, int port_idx,
672                                      u8 hw_addr[])
673 {
674         struct port_info *pi = adap2pinfo(adapter, port_idx);
675
676         rte_ether_addr_copy((struct rte_ether_addr *)hw_addr,
677                         &pi->eth_dev->data->mac_addrs[0]);
678 }
679
680 /**
681  * t4_os_lock_init - initialize spinlock
682  * @lock: the spinlock
683  */
684 static inline void t4_os_lock_init(rte_spinlock_t *lock)
685 {
686         rte_spinlock_init(lock);
687 }
688
689 /**
690  * t4_os_lock - spin until lock is acquired
691  * @lock: the spinlock
692  */
693 static inline void t4_os_lock(rte_spinlock_t *lock)
694 {
695         rte_spinlock_lock(lock);
696 }
697
698 /**
699  * t4_os_unlock - unlock a spinlock
700  * @lock: the spinlock
701  */
702 static inline void t4_os_unlock(rte_spinlock_t *lock)
703 {
704         rte_spinlock_unlock(lock);
705 }
706
707 /**
708  * t4_os_trylock - try to get a lock
709  * @lock: the spinlock
710  */
711 static inline int t4_os_trylock(rte_spinlock_t *lock)
712 {
713         return rte_spinlock_trylock(lock);
714 }
715
716 /**
717  * t4_os_init_list_head - initialize
718  * @head: head of list to initialize [to empty]
719  */
720 static inline void t4_os_init_list_head(struct mbox_list *head)
721 {
722         TAILQ_INIT(head);
723 }
724
725 static inline struct mbox_entry *t4_os_list_first_entry(struct mbox_list *head)
726 {
727         return TAILQ_FIRST(head);
728 }
729
730 /**
731  * t4_os_atomic_add_tail - Enqueue list element atomically onto list
732  * @new: the entry to be addded to the queue
733  * @head: current head of the linked list
734  * @lock: lock to use to guarantee atomicity
735  */
736 static inline void t4_os_atomic_add_tail(struct mbox_entry *entry,
737                                          struct mbox_list *head,
738                                          rte_spinlock_t *lock)
739 {
740         t4_os_lock(lock);
741         TAILQ_INSERT_TAIL(head, entry, next);
742         t4_os_unlock(lock);
743 }
744
745 /**
746  * t4_os_atomic_list_del - Dequeue list element atomically from list
747  * @entry: the entry to be remove/dequeued from the list.
748  * @lock: the spinlock
749  */
750 static inline void t4_os_atomic_list_del(struct mbox_entry *entry,
751                                          struct mbox_list *head,
752                                          rte_spinlock_t *lock)
753 {
754         t4_os_lock(lock);
755         TAILQ_REMOVE(head, entry, next);
756         t4_os_unlock(lock);
757 }
758
759 /**
760  * t4_init_completion - initialize completion
761  * @c: the completion context
762  */
763 static inline void t4_init_completion(struct t4_completion *c)
764 {
765         c->done = 0;
766         t4_os_lock_init(&c->lock);
767 }
768
769 /**
770  * t4_complete - set completion as done
771  * @c: the completion context
772  */
773 static inline void t4_complete(struct t4_completion *c)
774 {
775         t4_os_lock(&c->lock);
776         c->done = 1;
777         t4_os_unlock(&c->lock);
778 }
779
780 /**
781  * cxgbe_port_viid - get the VI id of a port
782  * @dev: the device for the port
783  *
784  * Return the VI id of the given port.
785  */
786 static inline unsigned int cxgbe_port_viid(const struct rte_eth_dev *dev)
787 {
788         return ethdev2pinfo(dev)->viid;
789 }
790
791 void *t4_alloc_mem(size_t size);
792 void t4_free_mem(void *addr);
793 #define t4_os_alloc(_size)     t4_alloc_mem((_size))
794 #define t4_os_free(_ptr)       t4_free_mem((_ptr))
795
796 void t4_os_portmod_changed(const struct adapter *adap, int port_id);
797 void t4_os_link_changed(struct adapter *adap, int port_id, int link_stat);
798
799 void reclaim_completed_tx(struct sge_txq *q);
800 void t4_free_sge_resources(struct adapter *adap);
801 void t4_sge_tx_monitor_start(struct adapter *adap);
802 void t4_sge_tx_monitor_stop(struct adapter *adap);
803 int t4_eth_xmit(struct sge_eth_txq *txq, struct rte_mbuf *mbuf,
804                 uint16_t nb_pkts);
805 int t4_mgmt_tx(struct sge_ctrl_txq *txq, struct rte_mbuf *mbuf);
806 int t4_sge_init(struct adapter *adap);
807 int t4vf_sge_init(struct adapter *adap);
808 int t4_sge_alloc_eth_txq(struct adapter *adap, struct sge_eth_txq *txq,
809                          struct rte_eth_dev *eth_dev, uint16_t queue_id,
810                          unsigned int iqid, int socket_id);
811 int t4_sge_alloc_ctrl_txq(struct adapter *adap, struct sge_ctrl_txq *txq,
812                           struct rte_eth_dev *eth_dev, uint16_t queue_id,
813                           unsigned int iqid, int socket_id);
814 int t4_sge_alloc_rxq(struct adapter *adap, struct sge_rspq *rspq, bool fwevtq,
815                      struct rte_eth_dev *eth_dev, int intr_idx,
816                      struct sge_fl *fl, rspq_handler_t handler,
817                      int cong, struct rte_mempool *mp, int queue_id,
818                      int socket_id);
819 int t4_sge_eth_txq_start(struct sge_eth_txq *txq);
820 int t4_sge_eth_txq_stop(struct sge_eth_txq *txq);
821 void t4_sge_eth_txq_release(struct adapter *adap, struct sge_eth_txq *txq);
822 int t4_sge_eth_rxq_start(struct adapter *adap, struct sge_rspq *rq);
823 int t4_sge_eth_rxq_stop(struct adapter *adap, struct sge_rspq *rq);
824 void t4_sge_eth_rxq_release(struct adapter *adap, struct sge_eth_rxq *rxq);
825 void t4_sge_eth_clear_queues(struct port_info *pi);
826 int cxgb4_set_rspq_intr_params(struct sge_rspq *q, unsigned int us,
827                                unsigned int cnt);
828 int cxgbe_poll(struct sge_rspq *q, struct rte_mbuf **rx_pkts,
829                unsigned int budget, unsigned int *work_done);
830 int cxgbe_write_rss(const struct port_info *pi, const u16 *queues);
831 int cxgbe_write_rss_conf(const struct port_info *pi, uint64_t flags);
832
833 #endif /* __T4_ADAPTER_H__ */