net/cxgbe: rework ethdev device allocation
[dpdk.git] / drivers / net / cxgbe / base / adapter.h
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright(c) 2014-2017 Chelsio Communications.
5  *   All rights reserved.
6  *
7  *   Redistribution and use in source and binary forms, with or without
8  *   modification, are permitted provided that the following conditions
9  *   are met:
10  *
11  *     * Redistributions of source code must retain the above copyright
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright
14  *       notice, this list of conditions and the following disclaimer in
15  *       the documentation and/or other materials provided with the
16  *       distribution.
17  *     * Neither the name of Chelsio Communications nor the names of its
18  *       contributors may be used to endorse or promote products derived
19  *       from this software without specific prior written permission.
20  *
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  */
33
34 /* This file should not be included directly.  Include common.h instead. */
35
36 #ifndef __T4_ADAPTER_H__
37 #define __T4_ADAPTER_H__
38
39 #include <rte_bus_pci.h>
40 #include <rte_mbuf.h>
41 #include <rte_io.h>
42
43 #include "cxgbe_compat.h"
44 #include "t4_regs_values.h"
45
46 enum {
47         MAX_ETH_QSETS = 64,           /* # of Ethernet Tx/Rx queue sets */
48 };
49
50 struct adapter;
51 struct sge_rspq;
52
53 enum {
54         PORT_RSS_DONE = (1 << 0),
55 };
56
57 struct port_info {
58         struct adapter *adapter;        /* adapter that this port belongs to */
59         struct rte_eth_dev *eth_dev;    /* associated rte eth device */
60         struct port_stats stats_base;   /* port statistics base */
61         struct link_config link_cfg;    /* link configuration info */
62
63         unsigned long flags;            /* port related flags */
64         short int xact_addr_filt;       /* index of exact MAC address filter */
65
66         u16    viid;                    /* associated virtual interface id */
67         s8     mdio_addr;               /* address of the PHY */
68         u8     port_type;               /* firmware port type */
69         u8     mod_type;                /* firmware module type */
70         u8     port_id;                 /* physical port ID */
71         u8     tx_chan;                 /* associated channel */
72
73         u8     n_rx_qsets;              /* # of rx qsets */
74         u8     n_tx_qsets;              /* # of tx qsets */
75         u8     first_qset;              /* index of first qset */
76
77         u16    *rss;                    /* rss table */
78         u8     rss_mode;                /* rss mode */
79         u16    rss_size;                /* size of VI's RSS table slice */
80 };
81
82 /* Enable or disable autonegotiation.  If this is set to enable,
83  * the forced link modes above are completely ignored.
84  */
85 #define AUTONEG_DISABLE         0x00
86 #define AUTONEG_ENABLE          0x01
87
88 enum {                                 /* adapter flags */
89         FULL_INIT_DONE     = (1 << 0),
90         USING_MSI          = (1 << 1),
91         USING_MSIX         = (1 << 2),
92         FW_QUEUE_BOUND     = (1 << 3),
93         FW_OK              = (1 << 4),
94         CFG_QUEUES         = (1 << 5),
95         MASTER_PF          = (1 << 6),
96 };
97
98 struct rx_sw_desc {                /* SW state per Rx descriptor */
99         void *buf;                 /* struct page or mbuf */
100         dma_addr_t dma_addr;
101 };
102
103 struct sge_fl {                     /* SGE free-buffer queue state */
104         /* RO fields */
105         struct rx_sw_desc *sdesc;   /* address of SW Rx descriptor ring */
106
107         dma_addr_t addr;            /* bus address of HW ring start */
108         __be64 *desc;               /* address of HW Rx descriptor ring */
109
110         void __iomem *bar2_addr;    /* address of BAR2 Queue registers */
111         unsigned int bar2_qid;      /* Queue ID for BAR2 Queue registers */
112
113         unsigned int cntxt_id;      /* SGE relative QID for the free list */
114         unsigned int size;          /* capacity of free list */
115
116         unsigned int avail;         /* # of available Rx buffers */
117         unsigned int pend_cred;     /* new buffers since last FL DB ring */
118         unsigned int cidx;          /* consumer index */
119         unsigned int pidx;          /* producer index */
120
121         unsigned long alloc_failed; /* # of times buffer allocation failed */
122         unsigned long low;          /* # of times momentarily starving */
123 };
124
125 #define MAX_MBUF_FRAGS (16384 / 512 + 2)
126
127 /* A packet gather list */
128 struct pkt_gl {
129         union {
130                 struct rte_mbuf *mbufs[MAX_MBUF_FRAGS];
131         } /* UNNAMED */;
132         void *va;                         /* virtual address of first byte */
133         unsigned int nfrags;              /* # of fragments */
134         unsigned int tot_len;             /* total length of fragments */
135         bool usembufs;                    /* use mbufs for fragments */
136 };
137
138 typedef int (*rspq_handler_t)(struct sge_rspq *q, const __be64 *rsp,
139                               const struct pkt_gl *gl);
140
141 struct sge_rspq {                   /* state for an SGE response queue */
142         struct adapter *adapter;      /* adapter that this queue belongs to */
143         struct rte_eth_dev *eth_dev;  /* associated rte eth device */
144         struct rte_mempool  *mb_pool; /* associated mempool */
145
146         dma_addr_t phys_addr;       /* physical address of the ring */
147         __be64 *desc;               /* address of HW response ring */
148         const __be64 *cur_desc;     /* current descriptor in queue */
149
150         void __iomem *bar2_addr;    /* address of BAR2 Queue registers */
151         unsigned int bar2_qid;      /* Queue ID for BAR2 Queue registers */
152         struct sge_qstat *stat;
153
154         unsigned int cidx;          /* consumer index */
155         unsigned int gts_idx;       /* last gts write sent */
156         unsigned int iqe_len;       /* entry size */
157         unsigned int size;          /* capacity of response queue */
158         int offset;                 /* offset into current Rx buffer */
159
160         u8 gen;                     /* current generation bit */
161         u8 intr_params;             /* interrupt holdoff parameters */
162         u8 next_intr_params;        /* holdoff params for next interrupt */
163         u8 pktcnt_idx;              /* interrupt packet threshold */
164         u8 port_id;                 /* associated port-id */
165         u8 idx;                     /* queue index within its group */
166         u16 cntxt_id;               /* SGE relative QID for the response Q */
167         u16 abs_id;                 /* absolute SGE id for the response q */
168
169         rspq_handler_t handler;     /* associated handler for this response q */
170 };
171
172 struct sge_eth_rx_stats {       /* Ethernet rx queue statistics */
173         u64 pkts;               /* # of ethernet packets */
174         u64 rx_bytes;           /* # of ethernet bytes */
175         u64 rx_cso;             /* # of Rx checksum offloads */
176         u64 vlan_ex;            /* # of Rx VLAN extractions */
177         u64 rx_drops;           /* # of packets dropped due to no mem */
178 };
179
180 struct sge_eth_rxq {                /* a SW Ethernet Rx queue */
181         struct sge_rspq rspq;
182         struct sge_fl fl;
183         struct sge_eth_rx_stats stats;
184         bool usembufs;               /* one ingress packet per mbuf FL buffer */
185 } __rte_cache_aligned;
186
187 /*
188  * Currently there are two types of coalesce WR. Type 0 needs 48 bytes per
189  * packet (if one sgl is present) and type 1 needs 32 bytes. This means
190  * that type 0 can fit a maximum of 10 packets per WR and type 1 can fit
191  * 15 packets. We need to keep track of the mbuf pointers in a coalesce WR
192  * to be able to free those mbufs when we get completions back from the FW.
193  * Allocating the maximum number of pointers in every tx desc is a waste
194  * of memory resources so we only store 2 pointers per tx desc which should
195  * be enough since a tx desc can only fit 2 packets in the best case
196  * scenario where a packet needs 32 bytes.
197  */
198 #define ETH_COALESCE_PKT_NUM 15
199 #define ETH_COALESCE_PKT_PER_DESC 2
200
201 struct tx_eth_coal_desc {
202         struct rte_mbuf *mbuf[ETH_COALESCE_PKT_PER_DESC];
203         struct ulptx_sgl *sgl[ETH_COALESCE_PKT_PER_DESC];
204         int idx;
205 };
206
207 struct tx_desc {
208         __be64 flit[8];
209 };
210
211 struct tx_sw_desc {                /* SW state per Tx descriptor */
212         struct rte_mbuf *mbuf;
213         struct ulptx_sgl *sgl;
214         struct tx_eth_coal_desc coalesce;
215 };
216
217 enum {
218         EQ_STOPPED = (1 << 0),
219 };
220
221 struct eth_coalesce {
222         unsigned char *ptr;
223         unsigned char type;
224         unsigned int idx;
225         unsigned int len;
226         unsigned int flits;
227         unsigned int max;
228 };
229
230 struct sge_txq {
231         struct tx_desc *desc;       /* address of HW Tx descriptor ring */
232         struct tx_sw_desc *sdesc;   /* address of SW Tx descriptor ring */
233         struct sge_qstat *stat;     /* queue status entry */
234         struct eth_coalesce coalesce; /* coalesce info */
235
236         uint64_t phys_addr;         /* physical address of the ring */
237
238         void __iomem *bar2_addr;    /* address of BAR2 Queue registers */
239         unsigned int bar2_qid;      /* Queue ID for BAR2 Queue registers */
240
241         unsigned int cntxt_id;     /* SGE relative QID for the Tx Q */
242         unsigned int in_use;       /* # of in-use Tx descriptors */
243         unsigned int size;         /* # of descriptors */
244         unsigned int cidx;         /* SW consumer index */
245         unsigned int pidx;         /* producer index */
246         unsigned int dbidx;        /* last idx when db ring was done */
247         unsigned int equeidx;      /* last sent credit request */
248         unsigned int last_pidx;    /* last pidx recorded by tx monitor */
249         unsigned int last_coal_idx;/* last coal-idx recorded by tx monitor */
250
251         int db_disabled;            /* doorbell state */
252         unsigned short db_pidx;     /* doorbell producer index */
253         unsigned short db_pidx_inc; /* doorbell producer increment */
254 };
255
256 struct sge_eth_tx_stats {       /* Ethernet tx queue statistics */
257         u64 pkts;               /* # of ethernet packets */
258         u64 tx_bytes;           /* # of ethernet bytes */
259         u64 tso;                /* # of TSO requests */
260         u64 tx_cso;             /* # of Tx checksum offloads */
261         u64 vlan_ins;           /* # of Tx VLAN insertions */
262         u64 mapping_err;        /* # of I/O MMU packet mapping errors */
263         u64 coal_wr;            /* # of coalesced wr */
264         u64 coal_pkts;          /* # of coalesced packets */
265 };
266
267 struct sge_eth_txq {                   /* state for an SGE Ethernet Tx queue */
268         struct sge_txq q;
269         struct rte_eth_dev *eth_dev;   /* port that this queue belongs to */
270         struct sge_eth_tx_stats stats; /* queue statistics */
271         rte_spinlock_t txq_lock;
272
273         unsigned int flags;            /* flags for state of the queue */
274 } __rte_cache_aligned;
275
276 struct sge {
277         struct sge_eth_txq ethtxq[MAX_ETH_QSETS];
278         struct sge_eth_rxq ethrxq[MAX_ETH_QSETS];
279         struct sge_rspq fw_evtq __rte_cache_aligned;
280
281         u16 max_ethqsets;           /* # of available Ethernet queue sets */
282         u32 stat_len;               /* length of status page at ring end */
283         u32 pktshift;               /* padding between CPL & packet data */
284
285         /* response queue interrupt parameters */
286         u16 timer_val[SGE_NTIMERS];
287         u8  counter_val[SGE_NCOUNTERS];
288
289         u32 fl_align;               /* response queue message alignment */
290         u32 fl_pg_order;            /* large page allocation size */
291         u32 fl_starve_thres;        /* Free List starvation threshold */
292 };
293
294 #define T4_OS_NEEDS_MBOX_LOCKING 1
295
296 /*
297  * OS Lock/List primitives for those interfaces in the Common Code which
298  * need this.
299  */
300
301 struct mbox_entry {
302         TAILQ_ENTRY(mbox_entry) next;
303 };
304
305 TAILQ_HEAD(mbox_list, mbox_entry);
306
307 struct adapter {
308         struct rte_pci_device *pdev;       /* associated rte pci device */
309         struct rte_eth_dev *eth_dev;       /* first port's rte eth device */
310         struct adapter_params params;      /* adapter parameters */
311         struct port_info *port[MAX_NPORTS];/* ports belonging to this adapter */
312         struct sge sge;                    /* associated SGE */
313
314         /* support for single-threading access to adapter mailbox registers */
315         struct mbox_list mbox_list;
316         rte_spinlock_t mbox_lock;
317
318         u8 *regs;              /* pointer to registers region */
319         u8 *bar2;              /* pointer to bar2 region */
320         unsigned long flags;   /* adapter flags */
321         unsigned int mbox;     /* associated mailbox */
322         unsigned int pf;       /* associated physical function id */
323
324         unsigned int vpd_busy;
325         unsigned int vpd_flag;
326
327         int use_unpacked_mode; /* unpacked rx mode state */
328 };
329
330 /**
331  * adap2pinfo - return the port_info of a port
332  * @adap: the adapter
333  * @idx: the port index
334  *
335  * Return the port_info structure for the port of the given index.
336  */
337 static inline struct port_info *adap2pinfo(const struct adapter *adap, int idx)
338 {
339         return adap->port[idx];
340 }
341
342 #define CXGBE_PCI_REG(reg) rte_read32(reg)
343
344 static inline uint64_t cxgbe_read_addr64(volatile void *addr)
345 {
346         uint64_t val = CXGBE_PCI_REG(addr);
347         uint64_t val2 = CXGBE_PCI_REG(((volatile uint8_t *)(addr) + 4));
348
349         val2 = (uint64_t)(val2 << 32);
350         val += val2;
351         return val;
352 }
353
354 static inline uint32_t cxgbe_read_addr(volatile void *addr)
355 {
356         return CXGBE_PCI_REG(addr);
357 }
358
359 #define CXGBE_PCI_REG_ADDR(adap, reg) \
360         ((volatile uint32_t *)((char *)(adap)->regs + (reg)))
361
362 #define CXGBE_READ_REG(adap, reg) \
363         cxgbe_read_addr(CXGBE_PCI_REG_ADDR((adap), (reg)))
364
365 #define CXGBE_READ_REG64(adap, reg) \
366         cxgbe_read_addr64(CXGBE_PCI_REG_ADDR((adap), (reg)))
367
368 #define CXGBE_PCI_REG_WRITE(reg, value) rte_write32((value), (reg))
369
370 #define CXGBE_PCI_REG_WRITE_RELAXED(reg, value) \
371         rte_write32_relaxed((value), (reg))
372
373 #define CXGBE_WRITE_REG(adap, reg, value) \
374         CXGBE_PCI_REG_WRITE(CXGBE_PCI_REG_ADDR((adap), (reg)), (value))
375
376 #define CXGBE_WRITE_REG_RELAXED(adap, reg, value) \
377         CXGBE_PCI_REG_WRITE_RELAXED(CXGBE_PCI_REG_ADDR((adap), (reg)), (value))
378
379 static inline uint64_t cxgbe_write_addr64(volatile void *addr, uint64_t val)
380 {
381         CXGBE_PCI_REG_WRITE(addr, val);
382         CXGBE_PCI_REG_WRITE(((volatile uint8_t *)(addr) + 4), (val >> 32));
383         return val;
384 }
385
386 #define CXGBE_WRITE_REG64(adap, reg, value) \
387         cxgbe_write_addr64(CXGBE_PCI_REG_ADDR((adap), (reg)), (value))
388
389 /**
390  * t4_read_reg - read a HW register
391  * @adapter: the adapter
392  * @reg_addr: the register address
393  *
394  * Returns the 32-bit value of the given HW register.
395  */
396 static inline u32 t4_read_reg(struct adapter *adapter, u32 reg_addr)
397 {
398         u32 val = CXGBE_READ_REG(adapter, reg_addr);
399
400         CXGBE_DEBUG_REG(adapter, "read register 0x%x value 0x%x\n", reg_addr,
401                         val);
402         return val;
403 }
404
405 /**
406  * t4_write_reg - write a HW register with barrier
407  * @adapter: the adapter
408  * @reg_addr: the register address
409  * @val: the value to write
410  *
411  * Write a 32-bit value into the given HW register.
412  */
413 static inline void t4_write_reg(struct adapter *adapter, u32 reg_addr, u32 val)
414 {
415         CXGBE_DEBUG_REG(adapter, "setting register 0x%x to 0x%x\n", reg_addr,
416                         val);
417         CXGBE_WRITE_REG(adapter, reg_addr, val);
418 }
419
420 /**
421  * t4_write_reg_relaxed - write a HW register with no barrier
422  * @adapter: the adapter
423  * @reg_addr: the register address
424  * @val: the value to write
425  *
426  * Write a 32-bit value into the given HW register.
427  */
428 static inline void t4_write_reg_relaxed(struct adapter *adapter, u32 reg_addr,
429                                         u32 val)
430 {
431         CXGBE_DEBUG_REG(adapter, "setting register 0x%x to 0x%x\n", reg_addr,
432                         val);
433         CXGBE_WRITE_REG_RELAXED(adapter, reg_addr, val);
434 }
435
436 /**
437  * t4_read_reg64 - read a 64-bit HW register
438  * @adapter: the adapter
439  * @reg_addr: the register address
440  *
441  * Returns the 64-bit value of the given HW register.
442  */
443 static inline u64 t4_read_reg64(struct adapter *adapter, u32 reg_addr)
444 {
445         u64 val = CXGBE_READ_REG64(adapter, reg_addr);
446
447         CXGBE_DEBUG_REG(adapter, "64-bit read register %#x value %#llx\n",
448                         reg_addr, (unsigned long long)val);
449         return val;
450 }
451
452 /**
453  * t4_write_reg64 - write a 64-bit HW register
454  * @adapter: the adapter
455  * @reg_addr: the register address
456  * @val: the value to write
457  *
458  * Write a 64-bit value into the given HW register.
459  */
460 static inline void t4_write_reg64(struct adapter *adapter, u32 reg_addr,
461                                   u64 val)
462 {
463         CXGBE_DEBUG_REG(adapter, "setting register %#x to %#llx\n", reg_addr,
464                         (unsigned long long)val);
465
466         CXGBE_WRITE_REG64(adapter, reg_addr, val);
467 }
468
469 #define PCI_STATUS              0x06    /* 16 bits */
470 #define PCI_STATUS_CAP_LIST     0x10    /* Support Capability List */
471 #define PCI_CAPABILITY_LIST     0x34
472 /* Offset of first capability list entry */
473 #define PCI_CAP_ID_EXP          0x10    /* PCI Express */
474 #define PCI_CAP_LIST_ID         0       /* Capability ID */
475 #define PCI_CAP_LIST_NEXT       1       /* Next capability in the list */
476 #define PCI_EXP_DEVCTL          0x0008  /* Device control */
477 #define PCI_EXP_DEVCTL2         40      /* Device Control 2 */
478 #define PCI_EXP_DEVCTL_EXT_TAG  0x0100  /* Extended Tag Field Enable */
479 #define PCI_EXP_DEVCTL_PAYLOAD  0x00E0  /* Max payload */
480 #define PCI_CAP_ID_VPD          0x03    /* Vital Product Data */
481 #define PCI_VPD_ADDR            2       /* Address to access (15 bits!) */
482 #define PCI_VPD_ADDR_F          0x8000  /* Write 0, 1 indicates completion */
483 #define PCI_VPD_DATA            4       /* 32-bits of data returned here */
484
485 /**
486  * t4_os_pci_write_cfg4 - 32-bit write to PCI config space
487  * @adapter: the adapter
488  * @addr: the register address
489  * @val: the value to write
490  *
491  * Write a 32-bit value into the given register in PCI config space.
492  */
493 static inline void t4_os_pci_write_cfg4(struct adapter *adapter, size_t addr,
494                                         off_t val)
495 {
496         u32 val32 = val;
497
498         if (rte_pci_write_config(adapter->pdev, &val32, sizeof(val32),
499                                      addr) < 0)
500                 dev_err(adapter, "Can't write to PCI config space\n");
501 }
502
503 /**
504  * t4_os_pci_read_cfg4 - read a 32-bit value from PCI config space
505  * @adapter: the adapter
506  * @addr: the register address
507  * @val: where to store the value read
508  *
509  * Read a 32-bit value from the given register in PCI config space.
510  */
511 static inline void t4_os_pci_read_cfg4(struct adapter *adapter, size_t addr,
512                                        u32 *val)
513 {
514         if (rte_pci_read_config(adapter->pdev, val, sizeof(*val),
515                                     addr) < 0)
516                 dev_err(adapter, "Can't read from PCI config space\n");
517 }
518
519 /**
520  * t4_os_pci_write_cfg2 - 16-bit write to PCI config space
521  * @adapter: the adapter
522  * @addr: the register address
523  * @val: the value to write
524  *
525  * Write a 16-bit value into the given register in PCI config space.
526  */
527 static inline void t4_os_pci_write_cfg2(struct adapter *adapter, size_t addr,
528                                         off_t val)
529 {
530         u16 val16 = val;
531
532         if (rte_pci_write_config(adapter->pdev, &val16, sizeof(val16),
533                                      addr) < 0)
534                 dev_err(adapter, "Can't write to PCI config space\n");
535 }
536
537 /**
538  * t4_os_pci_read_cfg2 - read a 16-bit value from PCI config space
539  * @adapter: the adapter
540  * @addr: the register address
541  * @val: where to store the value read
542  *
543  * Read a 16-bit value from the given register in PCI config space.
544  */
545 static inline void t4_os_pci_read_cfg2(struct adapter *adapter, size_t addr,
546                                        u16 *val)
547 {
548         if (rte_pci_read_config(adapter->pdev, val, sizeof(*val),
549                                     addr) < 0)
550                 dev_err(adapter, "Can't read from PCI config space\n");
551 }
552
553 /**
554  * t4_os_pci_read_cfg - read a 8-bit value from PCI config space
555  * @adapter: the adapter
556  * @addr: the register address
557  * @val: where to store the value read
558  *
559  * Read a 8-bit value from the given register in PCI config space.
560  */
561 static inline void t4_os_pci_read_cfg(struct adapter *adapter, size_t addr,
562                                       u8 *val)
563 {
564         if (rte_pci_read_config(adapter->pdev, val, sizeof(*val),
565                                     addr) < 0)
566                 dev_err(adapter, "Can't read from PCI config space\n");
567 }
568
569 /**
570  * t4_os_find_pci_capability - lookup a capability in the PCI capability list
571  * @adapter: the adapter
572  * @cap: the capability
573  *
574  * Return the address of the given capability within the PCI capability list.
575  */
576 static inline int t4_os_find_pci_capability(struct adapter *adapter, int cap)
577 {
578         u16 status;
579         int ttl = 48;
580         u8 pos = 0;
581         u8 id = 0;
582
583         t4_os_pci_read_cfg2(adapter, PCI_STATUS, &status);
584         if (!(status & PCI_STATUS_CAP_LIST)) {
585                 dev_err(adapter, "PCIe capability reading failed\n");
586                 return -1;
587         }
588
589         t4_os_pci_read_cfg(adapter, PCI_CAPABILITY_LIST, &pos);
590         while (ttl-- && pos >= 0x40) {
591                 pos &= ~3;
592                 t4_os_pci_read_cfg(adapter, (pos + PCI_CAP_LIST_ID), &id);
593
594                 if (id == 0xff)
595                         break;
596
597                 if (id == cap)
598                         return (int)pos;
599
600                 t4_os_pci_read_cfg(adapter, (pos + PCI_CAP_LIST_NEXT), &pos);
601         }
602         return 0;
603 }
604
605 /**
606  * t4_os_set_hw_addr - store a port's MAC address in SW
607  * @adapter: the adapter
608  * @port_idx: the port index
609  * @hw_addr: the Ethernet address
610  *
611  * Store the Ethernet address of the given port in SW.  Called by the
612  * common code when it retrieves a port's Ethernet address from EEPROM.
613  */
614 static inline void t4_os_set_hw_addr(struct adapter *adapter, int port_idx,
615                                      u8 hw_addr[])
616 {
617         struct port_info *pi = adap2pinfo(adapter, port_idx);
618
619         ether_addr_copy((struct ether_addr *)hw_addr,
620                         &pi->eth_dev->data->mac_addrs[0]);
621 }
622
623 /**
624  * t4_os_lock_init - initialize spinlock
625  * @lock: the spinlock
626  */
627 static inline void t4_os_lock_init(rte_spinlock_t *lock)
628 {
629         rte_spinlock_init(lock);
630 }
631
632 /**
633  * t4_os_lock - spin until lock is acquired
634  * @lock: the spinlock
635  */
636 static inline void t4_os_lock(rte_spinlock_t *lock)
637 {
638         rte_spinlock_lock(lock);
639 }
640
641 /**
642  * t4_os_unlock - unlock a spinlock
643  * @lock: the spinlock
644  */
645 static inline void t4_os_unlock(rte_spinlock_t *lock)
646 {
647         rte_spinlock_unlock(lock);
648 }
649
650 /**
651  * t4_os_trylock - try to get a lock
652  * @lock: the spinlock
653  */
654 static inline int t4_os_trylock(rte_spinlock_t *lock)
655 {
656         return rte_spinlock_trylock(lock);
657 }
658
659 /**
660  * t4_os_init_list_head - initialize
661  * @head: head of list to initialize [to empty]
662  */
663 static inline void t4_os_init_list_head(struct mbox_list *head)
664 {
665         TAILQ_INIT(head);
666 }
667
668 static inline struct mbox_entry *t4_os_list_first_entry(struct mbox_list *head)
669 {
670         return TAILQ_FIRST(head);
671 }
672
673 /**
674  * t4_os_atomic_add_tail - Enqueue list element atomically onto list
675  * @new: the entry to be addded to the queue
676  * @head: current head of the linked list
677  * @lock: lock to use to guarantee atomicity
678  */
679 static inline void t4_os_atomic_add_tail(struct mbox_entry *entry,
680                                          struct mbox_list *head,
681                                          rte_spinlock_t *lock)
682 {
683         t4_os_lock(lock);
684         TAILQ_INSERT_TAIL(head, entry, next);
685         t4_os_unlock(lock);
686 }
687
688 /**
689  * t4_os_atomic_list_del - Dequeue list element atomically from list
690  * @entry: the entry to be remove/dequeued from the list.
691  * @lock: the spinlock
692  */
693 static inline void t4_os_atomic_list_del(struct mbox_entry *entry,
694                                          struct mbox_list *head,
695                                          rte_spinlock_t *lock)
696 {
697         t4_os_lock(lock);
698         TAILQ_REMOVE(head, entry, next);
699         t4_os_unlock(lock);
700 }
701
702 void *t4_alloc_mem(size_t size);
703 void t4_free_mem(void *addr);
704 #define t4_os_alloc(_size)     t4_alloc_mem((_size))
705 #define t4_os_free(_ptr)       t4_free_mem((_ptr))
706
707 void t4_os_portmod_changed(const struct adapter *adap, int port_id);
708 void t4_os_link_changed(struct adapter *adap, int port_id, int link_stat);
709
710 void reclaim_completed_tx(struct sge_txq *q);
711 void t4_free_sge_resources(struct adapter *adap);
712 void t4_sge_tx_monitor_start(struct adapter *adap);
713 void t4_sge_tx_monitor_stop(struct adapter *adap);
714 int t4_eth_xmit(struct sge_eth_txq *txq, struct rte_mbuf *mbuf,
715                 uint16_t nb_pkts);
716 int t4_ethrx_handler(struct sge_rspq *q, const __be64 *rsp,
717                      const struct pkt_gl *gl);
718 int t4_sge_init(struct adapter *adap);
719 int t4_sge_alloc_eth_txq(struct adapter *adap, struct sge_eth_txq *txq,
720                          struct rte_eth_dev *eth_dev, uint16_t queue_id,
721                          unsigned int iqid, int socket_id);
722 int t4_sge_alloc_rxq(struct adapter *adap, struct sge_rspq *rspq, bool fwevtq,
723                      struct rte_eth_dev *eth_dev, int intr_idx,
724                      struct sge_fl *fl, rspq_handler_t handler,
725                      int cong, struct rte_mempool *mp, int queue_id,
726                      int socket_id);
727 int t4_sge_eth_txq_start(struct sge_eth_txq *txq);
728 int t4_sge_eth_txq_stop(struct sge_eth_txq *txq);
729 void t4_sge_eth_txq_release(struct adapter *adap, struct sge_eth_txq *txq);
730 int t4_sge_eth_rxq_start(struct adapter *adap, struct sge_rspq *rq);
731 int t4_sge_eth_rxq_stop(struct adapter *adap, struct sge_rspq *rq);
732 void t4_sge_eth_rxq_release(struct adapter *adap, struct sge_eth_rxq *rxq);
733 void t4_sge_eth_clear_queues(struct port_info *pi);
734 int cxgb4_set_rspq_intr_params(struct sge_rspq *q, unsigned int us,
735                                unsigned int cnt);
736 int cxgbe_poll(struct sge_rspq *q, struct rte_mbuf **rx_pkts,
737                unsigned int budget, unsigned int *work_done);
738 int cxgb4_write_rss(const struct port_info *pi, const u16 *queues);
739
740 #endif /* __T4_ADAPTER_H__ */