net/cxgbe: add API to program hardware layer 2 table
[dpdk.git] / drivers / net / cxgbe / base / adapter.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2014-2018 Chelsio Communications.
3  * All rights reserved.
4  */
5
6 /* This file should not be included directly.  Include common.h instead. */
7
8 #ifndef __T4_ADAPTER_H__
9 #define __T4_ADAPTER_H__
10
11 #include <rte_bus_pci.h>
12 #include <rte_mbuf.h>
13 #include <rte_io.h>
14 #include <rte_rwlock.h>
15 #include <rte_ethdev.h>
16
17 #include "cxgbe_compat.h"
18 #include "t4_regs_values.h"
19 #include "cxgbe_ofld.h"
20
21 enum {
22         MAX_ETH_QSETS = 64,           /* # of Ethernet Tx/Rx queue sets */
23         MAX_CTRL_QUEUES = NCHAN,      /* # of control Tx queues */
24 };
25
26 struct adapter;
27 struct sge_rspq;
28
29 enum {
30         PORT_RSS_DONE = (1 << 0),
31 };
32
33 struct port_info {
34         struct adapter *adapter;        /* adapter that this port belongs to */
35         struct rte_eth_dev *eth_dev;    /* associated rte eth device */
36         struct port_stats stats_base;   /* port statistics base */
37         struct link_config link_cfg;    /* link configuration info */
38
39         unsigned long flags;            /* port related flags */
40         short int xact_addr_filt;       /* index of exact MAC address filter */
41
42         u16    viid;                    /* associated virtual interface id */
43         s8     mdio_addr;               /* address of the PHY */
44         u8     port_type;               /* firmware port type */
45         u8     mod_type;                /* firmware module type */
46         u8     port_id;                 /* physical port ID */
47         u8     pidx;                    /* port index for this PF */
48         u8     tx_chan;                 /* associated channel */
49
50         u8     n_rx_qsets;              /* # of rx qsets */
51         u8     n_tx_qsets;              /* # of tx qsets */
52         u8     first_qset;              /* index of first qset */
53
54         u16    *rss;                    /* rss table */
55         u8     rss_mode;                /* rss mode */
56         u16    rss_size;                /* size of VI's RSS table slice */
57         u64    rss_hf;                  /* RSS Hash Function */
58 };
59
60 /* Enable or disable autonegotiation.  If this is set to enable,
61  * the forced link modes above are completely ignored.
62  */
63 #define AUTONEG_DISABLE         0x00
64 #define AUTONEG_ENABLE          0x01
65
66 enum {                                 /* adapter flags */
67         FULL_INIT_DONE     = (1 << 0),
68         USING_MSI          = (1 << 1),
69         USING_MSIX         = (1 << 2),
70         FW_QUEUE_BOUND     = (1 << 3),
71         FW_OK              = (1 << 4),
72         CFG_QUEUES         = (1 << 5),
73         MASTER_PF          = (1 << 6),
74 };
75
76 struct rx_sw_desc {                /* SW state per Rx descriptor */
77         void *buf;                 /* struct page or mbuf */
78         dma_addr_t dma_addr;
79 };
80
81 struct sge_fl {                     /* SGE free-buffer queue state */
82         /* RO fields */
83         struct rx_sw_desc *sdesc;   /* address of SW Rx descriptor ring */
84
85         dma_addr_t addr;            /* bus address of HW ring start */
86         __be64 *desc;               /* address of HW Rx descriptor ring */
87
88         void __iomem *bar2_addr;    /* address of BAR2 Queue registers */
89         unsigned int bar2_qid;      /* Queue ID for BAR2 Queue registers */
90
91         unsigned int cntxt_id;      /* SGE relative QID for the free list */
92         unsigned int size;          /* capacity of free list */
93
94         unsigned int avail;         /* # of available Rx buffers */
95         unsigned int pend_cred;     /* new buffers since last FL DB ring */
96         unsigned int cidx;          /* consumer index */
97         unsigned int pidx;          /* producer index */
98
99         unsigned long alloc_failed; /* # of times buffer allocation failed */
100         unsigned long low;          /* # of times momentarily starving */
101 };
102
103 #define MAX_MBUF_FRAGS (16384 / 512 + 2)
104
105 /* A packet gather list */
106 struct pkt_gl {
107         union {
108                 struct rte_mbuf *mbufs[MAX_MBUF_FRAGS];
109         } /* UNNAMED */;
110         void *va;                         /* virtual address of first byte */
111         unsigned int nfrags;              /* # of fragments */
112         unsigned int tot_len;             /* total length of fragments */
113         bool usembufs;                    /* use mbufs for fragments */
114 };
115
116 typedef int (*rspq_handler_t)(struct sge_rspq *q, const __be64 *rsp,
117                               const struct pkt_gl *gl);
118
119 struct sge_rspq {                   /* state for an SGE response queue */
120         struct adapter *adapter;      /* adapter that this queue belongs to */
121         struct rte_eth_dev *eth_dev;  /* associated rte eth device */
122         struct rte_mempool  *mb_pool; /* associated mempool */
123
124         dma_addr_t phys_addr;       /* physical address of the ring */
125         __be64 *desc;               /* address of HW response ring */
126         const __be64 *cur_desc;     /* current descriptor in queue */
127
128         void __iomem *bar2_addr;    /* address of BAR2 Queue registers */
129         unsigned int bar2_qid;      /* Queue ID for BAR2 Queue registers */
130         struct sge_qstat *stat;
131
132         unsigned int cidx;          /* consumer index */
133         unsigned int gts_idx;       /* last gts write sent */
134         unsigned int iqe_len;       /* entry size */
135         unsigned int size;          /* capacity of response queue */
136         int offset;                 /* offset into current Rx buffer */
137
138         u8 gen;                     /* current generation bit */
139         u8 intr_params;             /* interrupt holdoff parameters */
140         u8 next_intr_params;        /* holdoff params for next interrupt */
141         u8 pktcnt_idx;              /* interrupt packet threshold */
142         u8 port_id;                 /* associated port-id */
143         u8 idx;                     /* queue index within its group */
144         u16 cntxt_id;               /* SGE relative QID for the response Q */
145         u16 abs_id;                 /* absolute SGE id for the response q */
146
147         rspq_handler_t handler;     /* associated handler for this response q */
148 };
149
150 struct sge_eth_rx_stats {       /* Ethernet rx queue statistics */
151         u64 pkts;               /* # of ethernet packets */
152         u64 rx_bytes;           /* # of ethernet bytes */
153         u64 rx_cso;             /* # of Rx checksum offloads */
154         u64 vlan_ex;            /* # of Rx VLAN extractions */
155         u64 rx_drops;           /* # of packets dropped due to no mem */
156 };
157
158 struct sge_eth_rxq {                /* a SW Ethernet Rx queue */
159         struct sge_rspq rspq;
160         struct sge_fl fl;
161         struct sge_eth_rx_stats stats;
162         bool usembufs;               /* one ingress packet per mbuf FL buffer */
163 } __rte_cache_aligned;
164
165 /*
166  * Currently there are two types of coalesce WR. Type 0 needs 48 bytes per
167  * packet (if one sgl is present) and type 1 needs 32 bytes. This means
168  * that type 0 can fit a maximum of 10 packets per WR and type 1 can fit
169  * 15 packets. We need to keep track of the mbuf pointers in a coalesce WR
170  * to be able to free those mbufs when we get completions back from the FW.
171  * Allocating the maximum number of pointers in every tx desc is a waste
172  * of memory resources so we only store 2 pointers per tx desc which should
173  * be enough since a tx desc can only fit 2 packets in the best case
174  * scenario where a packet needs 32 bytes.
175  */
176 #define ETH_COALESCE_PKT_NUM 15
177 #define ETH_COALESCE_VF_PKT_NUM 7
178 #define ETH_COALESCE_PKT_PER_DESC 2
179
180 struct tx_eth_coal_desc {
181         struct rte_mbuf *mbuf[ETH_COALESCE_PKT_PER_DESC];
182         struct ulptx_sgl *sgl[ETH_COALESCE_PKT_PER_DESC];
183         int idx;
184 };
185
186 struct tx_desc {
187         __be64 flit[8];
188 };
189
190 struct tx_sw_desc {                /* SW state per Tx descriptor */
191         struct rte_mbuf *mbuf;
192         struct ulptx_sgl *sgl;
193         struct tx_eth_coal_desc coalesce;
194 };
195
196 enum {
197         EQ_STOPPED = (1 << 0),
198 };
199
200 struct eth_coalesce {
201         unsigned char *ptr;
202         unsigned char type;
203         unsigned int idx;
204         unsigned int len;
205         unsigned int flits;
206         unsigned int max;
207         __u8 ethmacdst[ETHER_ADDR_LEN];
208         __u8 ethmacsrc[ETHER_ADDR_LEN];
209         __be16 ethtype;
210         __be16 vlantci;
211 };
212
213 struct sge_txq {
214         struct tx_desc *desc;       /* address of HW Tx descriptor ring */
215         struct tx_sw_desc *sdesc;   /* address of SW Tx descriptor ring */
216         struct sge_qstat *stat;     /* queue status entry */
217         struct eth_coalesce coalesce; /* coalesce info */
218
219         uint64_t phys_addr;         /* physical address of the ring */
220
221         void __iomem *bar2_addr;    /* address of BAR2 Queue registers */
222         unsigned int bar2_qid;      /* Queue ID for BAR2 Queue registers */
223
224         unsigned int cntxt_id;     /* SGE relative QID for the Tx Q */
225         unsigned int in_use;       /* # of in-use Tx descriptors */
226         unsigned int size;         /* # of descriptors */
227         unsigned int cidx;         /* SW consumer index */
228         unsigned int pidx;         /* producer index */
229         unsigned int dbidx;        /* last idx when db ring was done */
230         unsigned int equeidx;      /* last sent credit request */
231         unsigned int last_pidx;    /* last pidx recorded by tx monitor */
232         unsigned int last_coal_idx;/* last coal-idx recorded by tx monitor */
233         unsigned int abs_id;
234
235         int db_disabled;            /* doorbell state */
236         unsigned short db_pidx;     /* doorbell producer index */
237         unsigned short db_pidx_inc; /* doorbell producer increment */
238 };
239
240 struct sge_eth_tx_stats {       /* Ethernet tx queue statistics */
241         u64 pkts;               /* # of ethernet packets */
242         u64 tx_bytes;           /* # of ethernet bytes */
243         u64 tso;                /* # of TSO requests */
244         u64 tx_cso;             /* # of Tx checksum offloads */
245         u64 vlan_ins;           /* # of Tx VLAN insertions */
246         u64 mapping_err;        /* # of I/O MMU packet mapping errors */
247         u64 coal_wr;            /* # of coalesced wr */
248         u64 coal_pkts;          /* # of coalesced packets */
249 };
250
251 struct sge_eth_txq {                   /* state for an SGE Ethernet Tx queue */
252         struct sge_txq q;
253         struct rte_eth_dev *eth_dev;   /* port that this queue belongs to */
254         struct rte_eth_dev_data *data;
255         struct sge_eth_tx_stats stats; /* queue statistics */
256         rte_spinlock_t txq_lock;
257
258         unsigned int flags;            /* flags for state of the queue */
259 } __rte_cache_aligned;
260
261 struct sge_ctrl_txq {                /* State for an SGE control Tx queue */
262         struct sge_txq q;            /* txq */
263         struct adapter *adapter;     /* adapter associated with this queue */
264         rte_spinlock_t ctrlq_lock;   /* control queue lock */
265         u8 full;                     /* the Tx ring is full */
266         u64 txp;                     /* number of transmits */
267         struct rte_mempool *mb_pool; /* mempool to generate ctrl pkts */
268 } __rte_cache_aligned;
269
270 struct sge {
271         struct sge_eth_txq ethtxq[MAX_ETH_QSETS];
272         struct sge_eth_rxq ethrxq[MAX_ETH_QSETS];
273         struct sge_rspq fw_evtq __rte_cache_aligned;
274         struct sge_ctrl_txq ctrlq[MAX_CTRL_QUEUES];
275
276         u16 max_ethqsets;           /* # of available Ethernet queue sets */
277         u32 stat_len;               /* length of status page at ring end */
278         u32 pktshift;               /* padding between CPL & packet data */
279
280         /* response queue interrupt parameters */
281         u16 timer_val[SGE_NTIMERS];
282         u8  counter_val[SGE_NCOUNTERS];
283
284         u32 fl_align;               /* response queue message alignment */
285         u32 fl_pg_order;            /* large page allocation size */
286         u32 fl_starve_thres;        /* Free List starvation threshold */
287 };
288
289 #define T4_OS_NEEDS_MBOX_LOCKING 1
290
291 /*
292  * OS Lock/List primitives for those interfaces in the Common Code which
293  * need this.
294  */
295
296 struct mbox_entry {
297         TAILQ_ENTRY(mbox_entry) next;
298 };
299
300 TAILQ_HEAD(mbox_list, mbox_entry);
301
302 struct adapter {
303         struct rte_pci_device *pdev;       /* associated rte pci device */
304         struct rte_eth_dev *eth_dev;       /* first port's rte eth device */
305         struct adapter_params params;      /* adapter parameters */
306         struct port_info *port[MAX_NPORTS];/* ports belonging to this adapter */
307         struct sge sge;                    /* associated SGE */
308
309         /* support for single-threading access to adapter mailbox registers */
310         struct mbox_list mbox_list;
311         rte_spinlock_t mbox_lock;
312
313         u8 *regs;              /* pointer to registers region */
314         u8 *bar2;              /* pointer to bar2 region */
315         unsigned long flags;   /* adapter flags */
316         unsigned int mbox;     /* associated mailbox */
317         unsigned int pf;       /* associated physical function id */
318
319         unsigned int vpd_busy;
320         unsigned int vpd_flag;
321
322         int use_unpacked_mode; /* unpacked rx mode state */
323         rte_spinlock_t win0_lock;
324
325         unsigned int clipt_start; /* CLIP table start */
326         unsigned int clipt_end;   /* CLIP table end */
327         unsigned int l2t_start;   /* Layer 2 table start */
328         unsigned int l2t_end;     /* Layer 2 table end */
329         struct clip_tbl *clipt;   /* CLIP table */
330         struct l2t_data *l2t;     /* Layer 2 table */
331
332         struct tid_info tids;     /* Info used to access TID related tables */
333 };
334
335 /**
336  * t4_os_rwlock_init - initialize rwlock
337  * @lock: the rwlock
338  */
339 static inline void t4_os_rwlock_init(rte_rwlock_t *lock)
340 {
341         rte_rwlock_init(lock);
342 }
343
344 /**
345  * t4_os_write_lock - get a write lock
346  * @lock: the rwlock
347  */
348 static inline void t4_os_write_lock(rte_rwlock_t *lock)
349 {
350         rte_rwlock_write_lock(lock);
351 }
352
353 /**
354  * t4_os_write_unlock - unlock a write lock
355  * @lock: the rwlock
356  */
357 static inline void t4_os_write_unlock(rte_rwlock_t *lock)
358 {
359         rte_rwlock_write_unlock(lock);
360 }
361
362 /**
363  * ethdev2pinfo - return the port_info structure associated with a rte_eth_dev
364  * @dev: the rte_eth_dev
365  *
366  * Return the struct port_info associated with a rte_eth_dev
367  */
368 static inline struct port_info *ethdev2pinfo(const struct rte_eth_dev *dev)
369 {
370         return (struct port_info *)dev->data->dev_private;
371 }
372
373 /**
374  * adap2pinfo - return the port_info of a port
375  * @adap: the adapter
376  * @idx: the port index
377  *
378  * Return the port_info structure for the port of the given index.
379  */
380 static inline struct port_info *adap2pinfo(const struct adapter *adap, int idx)
381 {
382         return adap->port[idx];
383 }
384
385 /**
386  * ethdev2adap - return the adapter structure associated with a rte_eth_dev
387  * @dev: the rte_eth_dev
388  *
389  * Return the struct adapter associated with a rte_eth_dev
390  */
391 static inline struct adapter *ethdev2adap(const struct rte_eth_dev *dev)
392 {
393         return ethdev2pinfo(dev)->adapter;
394 }
395
396 #define CXGBE_PCI_REG(reg) rte_read32(reg)
397
398 static inline uint64_t cxgbe_read_addr64(volatile void *addr)
399 {
400         uint64_t val = CXGBE_PCI_REG(addr);
401         uint64_t val2 = CXGBE_PCI_REG(((volatile uint8_t *)(addr) + 4));
402
403         val2 = (uint64_t)(val2 << 32);
404         val += val2;
405         return val;
406 }
407
408 static inline uint32_t cxgbe_read_addr(volatile void *addr)
409 {
410         return CXGBE_PCI_REG(addr);
411 }
412
413 #define CXGBE_PCI_REG_ADDR(adap, reg) \
414         ((volatile uint32_t *)((char *)(adap)->regs + (reg)))
415
416 #define CXGBE_READ_REG(adap, reg) \
417         cxgbe_read_addr(CXGBE_PCI_REG_ADDR((adap), (reg)))
418
419 #define CXGBE_READ_REG64(adap, reg) \
420         cxgbe_read_addr64(CXGBE_PCI_REG_ADDR((adap), (reg)))
421
422 #define CXGBE_PCI_REG_WRITE(reg, value) rte_write32((value), (reg))
423
424 #define CXGBE_PCI_REG_WRITE_RELAXED(reg, value) \
425         rte_write32_relaxed((value), (reg))
426
427 #define CXGBE_WRITE_REG(adap, reg, value) \
428         CXGBE_PCI_REG_WRITE(CXGBE_PCI_REG_ADDR((adap), (reg)), (value))
429
430 #define CXGBE_WRITE_REG_RELAXED(adap, reg, value) \
431         CXGBE_PCI_REG_WRITE_RELAXED(CXGBE_PCI_REG_ADDR((adap), (reg)), (value))
432
433 static inline uint64_t cxgbe_write_addr64(volatile void *addr, uint64_t val)
434 {
435         CXGBE_PCI_REG_WRITE(addr, val);
436         CXGBE_PCI_REG_WRITE(((volatile uint8_t *)(addr) + 4), (val >> 32));
437         return val;
438 }
439
440 #define CXGBE_WRITE_REG64(adap, reg, value) \
441         cxgbe_write_addr64(CXGBE_PCI_REG_ADDR((adap), (reg)), (value))
442
443 /**
444  * t4_read_reg - read a HW register
445  * @adapter: the adapter
446  * @reg_addr: the register address
447  *
448  * Returns the 32-bit value of the given HW register.
449  */
450 static inline u32 t4_read_reg(struct adapter *adapter, u32 reg_addr)
451 {
452         u32 val = CXGBE_READ_REG(adapter, reg_addr);
453
454         CXGBE_DEBUG_REG(adapter, "read register 0x%x value 0x%x\n", reg_addr,
455                         val);
456         return val;
457 }
458
459 /**
460  * t4_write_reg - write a HW register with barrier
461  * @adapter: the adapter
462  * @reg_addr: the register address
463  * @val: the value to write
464  *
465  * Write a 32-bit value into the given HW register.
466  */
467 static inline void t4_write_reg(struct adapter *adapter, u32 reg_addr, u32 val)
468 {
469         CXGBE_DEBUG_REG(adapter, "setting register 0x%x to 0x%x\n", reg_addr,
470                         val);
471         CXGBE_WRITE_REG(adapter, reg_addr, val);
472 }
473
474 /**
475  * t4_write_reg_relaxed - write a HW register with no barrier
476  * @adapter: the adapter
477  * @reg_addr: the register address
478  * @val: the value to write
479  *
480  * Write a 32-bit value into the given HW register.
481  */
482 static inline void t4_write_reg_relaxed(struct adapter *adapter, u32 reg_addr,
483                                         u32 val)
484 {
485         CXGBE_DEBUG_REG(adapter, "setting register 0x%x to 0x%x\n", reg_addr,
486                         val);
487         CXGBE_WRITE_REG_RELAXED(adapter, reg_addr, val);
488 }
489
490 /**
491  * t4_read_reg64 - read a 64-bit HW register
492  * @adapter: the adapter
493  * @reg_addr: the register address
494  *
495  * Returns the 64-bit value of the given HW register.
496  */
497 static inline u64 t4_read_reg64(struct adapter *adapter, u32 reg_addr)
498 {
499         u64 val = CXGBE_READ_REG64(adapter, reg_addr);
500
501         CXGBE_DEBUG_REG(adapter, "64-bit read register %#x value %#llx\n",
502                         reg_addr, (unsigned long long)val);
503         return val;
504 }
505
506 /**
507  * t4_write_reg64 - write a 64-bit HW register
508  * @adapter: the adapter
509  * @reg_addr: the register address
510  * @val: the value to write
511  *
512  * Write a 64-bit value into the given HW register.
513  */
514 static inline void t4_write_reg64(struct adapter *adapter, u32 reg_addr,
515                                   u64 val)
516 {
517         CXGBE_DEBUG_REG(adapter, "setting register %#x to %#llx\n", reg_addr,
518                         (unsigned long long)val);
519
520         CXGBE_WRITE_REG64(adapter, reg_addr, val);
521 }
522
523 #define PCI_STATUS              0x06    /* 16 bits */
524 #define PCI_STATUS_CAP_LIST     0x10    /* Support Capability List */
525 #define PCI_CAPABILITY_LIST     0x34
526 /* Offset of first capability list entry */
527 #define PCI_CAP_ID_EXP          0x10    /* PCI Express */
528 #define PCI_CAP_LIST_ID         0       /* Capability ID */
529 #define PCI_CAP_LIST_NEXT       1       /* Next capability in the list */
530 #define PCI_EXP_DEVCTL          0x0008  /* Device control */
531 #define PCI_EXP_DEVCTL2         40      /* Device Control 2 */
532 #define PCI_EXP_DEVCTL_EXT_TAG  0x0100  /* Extended Tag Field Enable */
533 #define PCI_EXP_DEVCTL_PAYLOAD  0x00E0  /* Max payload */
534 #define PCI_CAP_ID_VPD          0x03    /* Vital Product Data */
535 #define PCI_VPD_ADDR            2       /* Address to access (15 bits!) */
536 #define PCI_VPD_ADDR_F          0x8000  /* Write 0, 1 indicates completion */
537 #define PCI_VPD_DATA            4       /* 32-bits of data returned here */
538
539 /**
540  * t4_os_pci_write_cfg4 - 32-bit write to PCI config space
541  * @adapter: the adapter
542  * @addr: the register address
543  * @val: the value to write
544  *
545  * Write a 32-bit value into the given register in PCI config space.
546  */
547 static inline void t4_os_pci_write_cfg4(struct adapter *adapter, size_t addr,
548                                         off_t val)
549 {
550         u32 val32 = val;
551
552         if (rte_pci_write_config(adapter->pdev, &val32, sizeof(val32),
553                                      addr) < 0)
554                 dev_err(adapter, "Can't write to PCI config space\n");
555 }
556
557 /**
558  * t4_os_pci_read_cfg4 - read a 32-bit value from PCI config space
559  * @adapter: the adapter
560  * @addr: the register address
561  * @val: where to store the value read
562  *
563  * Read a 32-bit value from the given register in PCI config space.
564  */
565 static inline void t4_os_pci_read_cfg4(struct adapter *adapter, size_t addr,
566                                        u32 *val)
567 {
568         if (rte_pci_read_config(adapter->pdev, val, sizeof(*val),
569                                     addr) < 0)
570                 dev_err(adapter, "Can't read from PCI config space\n");
571 }
572
573 /**
574  * t4_os_pci_write_cfg2 - 16-bit write to PCI config space
575  * @adapter: the adapter
576  * @addr: the register address
577  * @val: the value to write
578  *
579  * Write a 16-bit value into the given register in PCI config space.
580  */
581 static inline void t4_os_pci_write_cfg2(struct adapter *adapter, size_t addr,
582                                         off_t val)
583 {
584         u16 val16 = val;
585
586         if (rte_pci_write_config(adapter->pdev, &val16, sizeof(val16),
587                                      addr) < 0)
588                 dev_err(adapter, "Can't write to PCI config space\n");
589 }
590
591 /**
592  * t4_os_pci_read_cfg2 - read a 16-bit value from PCI config space
593  * @adapter: the adapter
594  * @addr: the register address
595  * @val: where to store the value read
596  *
597  * Read a 16-bit value from the given register in PCI config space.
598  */
599 static inline void t4_os_pci_read_cfg2(struct adapter *adapter, size_t addr,
600                                        u16 *val)
601 {
602         if (rte_pci_read_config(adapter->pdev, val, sizeof(*val),
603                                     addr) < 0)
604                 dev_err(adapter, "Can't read from PCI config space\n");
605 }
606
607 /**
608  * t4_os_pci_read_cfg - read a 8-bit value from PCI config space
609  * @adapter: the adapter
610  * @addr: the register address
611  * @val: where to store the value read
612  *
613  * Read a 8-bit value from the given register in PCI config space.
614  */
615 static inline void t4_os_pci_read_cfg(struct adapter *adapter, size_t addr,
616                                       u8 *val)
617 {
618         if (rte_pci_read_config(adapter->pdev, val, sizeof(*val),
619                                     addr) < 0)
620                 dev_err(adapter, "Can't read from PCI config space\n");
621 }
622
623 /**
624  * t4_os_find_pci_capability - lookup a capability in the PCI capability list
625  * @adapter: the adapter
626  * @cap: the capability
627  *
628  * Return the address of the given capability within the PCI capability list.
629  */
630 static inline int t4_os_find_pci_capability(struct adapter *adapter, int cap)
631 {
632         u16 status;
633         int ttl = 48;
634         u8 pos = 0;
635         u8 id = 0;
636
637         t4_os_pci_read_cfg2(adapter, PCI_STATUS, &status);
638         if (!(status & PCI_STATUS_CAP_LIST)) {
639                 dev_err(adapter, "PCIe capability reading failed\n");
640                 return -1;
641         }
642
643         t4_os_pci_read_cfg(adapter, PCI_CAPABILITY_LIST, &pos);
644         while (ttl-- && pos >= 0x40) {
645                 pos &= ~3;
646                 t4_os_pci_read_cfg(adapter, (pos + PCI_CAP_LIST_ID), &id);
647
648                 if (id == 0xff)
649                         break;
650
651                 if (id == cap)
652                         return (int)pos;
653
654                 t4_os_pci_read_cfg(adapter, (pos + PCI_CAP_LIST_NEXT), &pos);
655         }
656         return 0;
657 }
658
659 /**
660  * t4_os_set_hw_addr - store a port's MAC address in SW
661  * @adapter: the adapter
662  * @port_idx: the port index
663  * @hw_addr: the Ethernet address
664  *
665  * Store the Ethernet address of the given port in SW.  Called by the
666  * common code when it retrieves a port's Ethernet address from EEPROM.
667  */
668 static inline void t4_os_set_hw_addr(struct adapter *adapter, int port_idx,
669                                      u8 hw_addr[])
670 {
671         struct port_info *pi = adap2pinfo(adapter, port_idx);
672
673         ether_addr_copy((struct ether_addr *)hw_addr,
674                         &pi->eth_dev->data->mac_addrs[0]);
675 }
676
677 /**
678  * t4_os_lock_init - initialize spinlock
679  * @lock: the spinlock
680  */
681 static inline void t4_os_lock_init(rte_spinlock_t *lock)
682 {
683         rte_spinlock_init(lock);
684 }
685
686 /**
687  * t4_os_lock - spin until lock is acquired
688  * @lock: the spinlock
689  */
690 static inline void t4_os_lock(rte_spinlock_t *lock)
691 {
692         rte_spinlock_lock(lock);
693 }
694
695 /**
696  * t4_os_unlock - unlock a spinlock
697  * @lock: the spinlock
698  */
699 static inline void t4_os_unlock(rte_spinlock_t *lock)
700 {
701         rte_spinlock_unlock(lock);
702 }
703
704 /**
705  * t4_os_trylock - try to get a lock
706  * @lock: the spinlock
707  */
708 static inline int t4_os_trylock(rte_spinlock_t *lock)
709 {
710         return rte_spinlock_trylock(lock);
711 }
712
713 /**
714  * t4_os_init_list_head - initialize
715  * @head: head of list to initialize [to empty]
716  */
717 static inline void t4_os_init_list_head(struct mbox_list *head)
718 {
719         TAILQ_INIT(head);
720 }
721
722 static inline struct mbox_entry *t4_os_list_first_entry(struct mbox_list *head)
723 {
724         return TAILQ_FIRST(head);
725 }
726
727 /**
728  * t4_os_atomic_add_tail - Enqueue list element atomically onto list
729  * @new: the entry to be addded to the queue
730  * @head: current head of the linked list
731  * @lock: lock to use to guarantee atomicity
732  */
733 static inline void t4_os_atomic_add_tail(struct mbox_entry *entry,
734                                          struct mbox_list *head,
735                                          rte_spinlock_t *lock)
736 {
737         t4_os_lock(lock);
738         TAILQ_INSERT_TAIL(head, entry, next);
739         t4_os_unlock(lock);
740 }
741
742 /**
743  * t4_os_atomic_list_del - Dequeue list element atomically from list
744  * @entry: the entry to be remove/dequeued from the list.
745  * @lock: the spinlock
746  */
747 static inline void t4_os_atomic_list_del(struct mbox_entry *entry,
748                                          struct mbox_list *head,
749                                          rte_spinlock_t *lock)
750 {
751         t4_os_lock(lock);
752         TAILQ_REMOVE(head, entry, next);
753         t4_os_unlock(lock);
754 }
755
756 /**
757  * t4_init_completion - initialize completion
758  * @c: the completion context
759  */
760 static inline void t4_init_completion(struct t4_completion *c)
761 {
762         c->done = 0;
763         t4_os_lock_init(&c->lock);
764 }
765
766 /**
767  * t4_complete - set completion as done
768  * @c: the completion context
769  */
770 static inline void t4_complete(struct t4_completion *c)
771 {
772         t4_os_lock(&c->lock);
773         c->done = 1;
774         t4_os_unlock(&c->lock);
775 }
776
777 /**
778  * cxgbe_port_viid - get the VI id of a port
779  * @dev: the device for the port
780  *
781  * Return the VI id of the given port.
782  */
783 static inline unsigned int cxgbe_port_viid(const struct rte_eth_dev *dev)
784 {
785         return ethdev2pinfo(dev)->viid;
786 }
787
788 void *t4_alloc_mem(size_t size);
789 void t4_free_mem(void *addr);
790 #define t4_os_alloc(_size)     t4_alloc_mem((_size))
791 #define t4_os_free(_ptr)       t4_free_mem((_ptr))
792
793 void t4_os_portmod_changed(const struct adapter *adap, int port_id);
794 void t4_os_link_changed(struct adapter *adap, int port_id, int link_stat);
795
796 void reclaim_completed_tx(struct sge_txq *q);
797 void t4_free_sge_resources(struct adapter *adap);
798 void t4_sge_tx_monitor_start(struct adapter *adap);
799 void t4_sge_tx_monitor_stop(struct adapter *adap);
800 int t4_eth_xmit(struct sge_eth_txq *txq, struct rte_mbuf *mbuf,
801                 uint16_t nb_pkts);
802 int t4_mgmt_tx(struct sge_ctrl_txq *txq, struct rte_mbuf *mbuf);
803 int t4_ethrx_handler(struct sge_rspq *q, const __be64 *rsp,
804                      const struct pkt_gl *gl);
805 int t4_sge_init(struct adapter *adap);
806 int t4vf_sge_init(struct adapter *adap);
807 int t4_sge_alloc_eth_txq(struct adapter *adap, struct sge_eth_txq *txq,
808                          struct rte_eth_dev *eth_dev, uint16_t queue_id,
809                          unsigned int iqid, int socket_id);
810 int t4_sge_alloc_ctrl_txq(struct adapter *adap, struct sge_ctrl_txq *txq,
811                           struct rte_eth_dev *eth_dev, uint16_t queue_id,
812                           unsigned int iqid, int socket_id);
813 int t4_sge_alloc_rxq(struct adapter *adap, struct sge_rspq *rspq, bool fwevtq,
814                      struct rte_eth_dev *eth_dev, int intr_idx,
815                      struct sge_fl *fl, rspq_handler_t handler,
816                      int cong, struct rte_mempool *mp, int queue_id,
817                      int socket_id);
818 int t4_sge_eth_txq_start(struct sge_eth_txq *txq);
819 int t4_sge_eth_txq_stop(struct sge_eth_txq *txq);
820 void t4_sge_eth_txq_release(struct adapter *adap, struct sge_eth_txq *txq);
821 int t4_sge_eth_rxq_start(struct adapter *adap, struct sge_rspq *rq);
822 int t4_sge_eth_rxq_stop(struct adapter *adap, struct sge_rspq *rq);
823 void t4_sge_eth_rxq_release(struct adapter *adap, struct sge_eth_rxq *rxq);
824 void t4_sge_eth_clear_queues(struct port_info *pi);
825 int cxgb4_set_rspq_intr_params(struct sge_rspq *q, unsigned int us,
826                                unsigned int cnt);
827 int cxgbe_poll(struct sge_rspq *q, struct rte_mbuf **rx_pkts,
828                unsigned int budget, unsigned int *work_done);
829 int cxgbe_write_rss(const struct port_info *pi, const u16 *queues);
830 int cxgbe_write_rss_conf(const struct port_info *pi, uint64_t flags);
831
832 #endif /* __T4_ADAPTER_H__ */