net/cxgbe: add probe to initialize VF devices
[dpdk.git] / drivers / net / cxgbe / base / adapter.h
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright(c) 2014-2017 Chelsio Communications.
5  *   All rights reserved.
6  *
7  *   Redistribution and use in source and binary forms, with or without
8  *   modification, are permitted provided that the following conditions
9  *   are met:
10  *
11  *     * Redistributions of source code must retain the above copyright
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright
14  *       notice, this list of conditions and the following disclaimer in
15  *       the documentation and/or other materials provided with the
16  *       distribution.
17  *     * Neither the name of Chelsio Communications nor the names of its
18  *       contributors may be used to endorse or promote products derived
19  *       from this software without specific prior written permission.
20  *
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  */
33
34 /* This file should not be included directly.  Include common.h instead. */
35
36 #ifndef __T4_ADAPTER_H__
37 #define __T4_ADAPTER_H__
38
39 #include <rte_bus_pci.h>
40 #include <rte_mbuf.h>
41 #include <rte_io.h>
42
43 #include "cxgbe_compat.h"
44 #include "t4_regs_values.h"
45
46 enum {
47         MAX_ETH_QSETS = 64,           /* # of Ethernet Tx/Rx queue sets */
48 };
49
50 struct adapter;
51 struct sge_rspq;
52
53 enum {
54         PORT_RSS_DONE = (1 << 0),
55 };
56
57 struct port_info {
58         struct adapter *adapter;        /* adapter that this port belongs to */
59         struct rte_eth_dev *eth_dev;    /* associated rte eth device */
60         struct port_stats stats_base;   /* port statistics base */
61         struct link_config link_cfg;    /* link configuration info */
62
63         unsigned long flags;            /* port related flags */
64         short int xact_addr_filt;       /* index of exact MAC address filter */
65
66         u16    viid;                    /* associated virtual interface id */
67         s8     mdio_addr;               /* address of the PHY */
68         u8     port_type;               /* firmware port type */
69         u8     mod_type;                /* firmware module type */
70         u8     port_id;                 /* physical port ID */
71         u8     pidx;                    /* port index for this PF */
72         u8     tx_chan;                 /* associated channel */
73
74         u8     n_rx_qsets;              /* # of rx qsets */
75         u8     n_tx_qsets;              /* # of tx qsets */
76         u8     first_qset;              /* index of first qset */
77
78         u16    *rss;                    /* rss table */
79         u8     rss_mode;                /* rss mode */
80         u16    rss_size;                /* size of VI's RSS table slice */
81         u64    rss_hf;                  /* RSS Hash Function */
82 };
83
84 /* Enable or disable autonegotiation.  If this is set to enable,
85  * the forced link modes above are completely ignored.
86  */
87 #define AUTONEG_DISABLE         0x00
88 #define AUTONEG_ENABLE          0x01
89
90 enum {                                 /* adapter flags */
91         FULL_INIT_DONE     = (1 << 0),
92         USING_MSI          = (1 << 1),
93         USING_MSIX         = (1 << 2),
94         FW_QUEUE_BOUND     = (1 << 3),
95         FW_OK              = (1 << 4),
96         CFG_QUEUES         = (1 << 5),
97         MASTER_PF          = (1 << 6),
98 };
99
100 struct rx_sw_desc {                /* SW state per Rx descriptor */
101         void *buf;                 /* struct page or mbuf */
102         dma_addr_t dma_addr;
103 };
104
105 struct sge_fl {                     /* SGE free-buffer queue state */
106         /* RO fields */
107         struct rx_sw_desc *sdesc;   /* address of SW Rx descriptor ring */
108
109         dma_addr_t addr;            /* bus address of HW ring start */
110         __be64 *desc;               /* address of HW Rx descriptor ring */
111
112         void __iomem *bar2_addr;    /* address of BAR2 Queue registers */
113         unsigned int bar2_qid;      /* Queue ID for BAR2 Queue registers */
114
115         unsigned int cntxt_id;      /* SGE relative QID for the free list */
116         unsigned int size;          /* capacity of free list */
117
118         unsigned int avail;         /* # of available Rx buffers */
119         unsigned int pend_cred;     /* new buffers since last FL DB ring */
120         unsigned int cidx;          /* consumer index */
121         unsigned int pidx;          /* producer index */
122
123         unsigned long alloc_failed; /* # of times buffer allocation failed */
124         unsigned long low;          /* # of times momentarily starving */
125 };
126
127 #define MAX_MBUF_FRAGS (16384 / 512 + 2)
128
129 /* A packet gather list */
130 struct pkt_gl {
131         union {
132                 struct rte_mbuf *mbufs[MAX_MBUF_FRAGS];
133         } /* UNNAMED */;
134         void *va;                         /* virtual address of first byte */
135         unsigned int nfrags;              /* # of fragments */
136         unsigned int tot_len;             /* total length of fragments */
137         bool usembufs;                    /* use mbufs for fragments */
138 };
139
140 typedef int (*rspq_handler_t)(struct sge_rspq *q, const __be64 *rsp,
141                               const struct pkt_gl *gl);
142
143 struct sge_rspq {                   /* state for an SGE response queue */
144         struct adapter *adapter;      /* adapter that this queue belongs to */
145         struct rte_eth_dev *eth_dev;  /* associated rte eth device */
146         struct rte_mempool  *mb_pool; /* associated mempool */
147
148         dma_addr_t phys_addr;       /* physical address of the ring */
149         __be64 *desc;               /* address of HW response ring */
150         const __be64 *cur_desc;     /* current descriptor in queue */
151
152         void __iomem *bar2_addr;    /* address of BAR2 Queue registers */
153         unsigned int bar2_qid;      /* Queue ID for BAR2 Queue registers */
154         struct sge_qstat *stat;
155
156         unsigned int cidx;          /* consumer index */
157         unsigned int gts_idx;       /* last gts write sent */
158         unsigned int iqe_len;       /* entry size */
159         unsigned int size;          /* capacity of response queue */
160         int offset;                 /* offset into current Rx buffer */
161
162         u8 gen;                     /* current generation bit */
163         u8 intr_params;             /* interrupt holdoff parameters */
164         u8 next_intr_params;        /* holdoff params for next interrupt */
165         u8 pktcnt_idx;              /* interrupt packet threshold */
166         u8 port_id;                 /* associated port-id */
167         u8 idx;                     /* queue index within its group */
168         u16 cntxt_id;               /* SGE relative QID for the response Q */
169         u16 abs_id;                 /* absolute SGE id for the response q */
170
171         rspq_handler_t handler;     /* associated handler for this response q */
172 };
173
174 struct sge_eth_rx_stats {       /* Ethernet rx queue statistics */
175         u64 pkts;               /* # of ethernet packets */
176         u64 rx_bytes;           /* # of ethernet bytes */
177         u64 rx_cso;             /* # of Rx checksum offloads */
178         u64 vlan_ex;            /* # of Rx VLAN extractions */
179         u64 rx_drops;           /* # of packets dropped due to no mem */
180 };
181
182 struct sge_eth_rxq {                /* a SW Ethernet Rx queue */
183         struct sge_rspq rspq;
184         struct sge_fl fl;
185         struct sge_eth_rx_stats stats;
186         bool usembufs;               /* one ingress packet per mbuf FL buffer */
187 } __rte_cache_aligned;
188
189 /*
190  * Currently there are two types of coalesce WR. Type 0 needs 48 bytes per
191  * packet (if one sgl is present) and type 1 needs 32 bytes. This means
192  * that type 0 can fit a maximum of 10 packets per WR and type 1 can fit
193  * 15 packets. We need to keep track of the mbuf pointers in a coalesce WR
194  * to be able to free those mbufs when we get completions back from the FW.
195  * Allocating the maximum number of pointers in every tx desc is a waste
196  * of memory resources so we only store 2 pointers per tx desc which should
197  * be enough since a tx desc can only fit 2 packets in the best case
198  * scenario where a packet needs 32 bytes.
199  */
200 #define ETH_COALESCE_PKT_NUM 15
201 #define ETH_COALESCE_PKT_PER_DESC 2
202
203 struct tx_eth_coal_desc {
204         struct rte_mbuf *mbuf[ETH_COALESCE_PKT_PER_DESC];
205         struct ulptx_sgl *sgl[ETH_COALESCE_PKT_PER_DESC];
206         int idx;
207 };
208
209 struct tx_desc {
210         __be64 flit[8];
211 };
212
213 struct tx_sw_desc {                /* SW state per Tx descriptor */
214         struct rte_mbuf *mbuf;
215         struct ulptx_sgl *sgl;
216         struct tx_eth_coal_desc coalesce;
217 };
218
219 enum {
220         EQ_STOPPED = (1 << 0),
221 };
222
223 struct eth_coalesce {
224         unsigned char *ptr;
225         unsigned char type;
226         unsigned int idx;
227         unsigned int len;
228         unsigned int flits;
229         unsigned int max;
230 };
231
232 struct sge_txq {
233         struct tx_desc *desc;       /* address of HW Tx descriptor ring */
234         struct tx_sw_desc *sdesc;   /* address of SW Tx descriptor ring */
235         struct sge_qstat *stat;     /* queue status entry */
236         struct eth_coalesce coalesce; /* coalesce info */
237
238         uint64_t phys_addr;         /* physical address of the ring */
239
240         void __iomem *bar2_addr;    /* address of BAR2 Queue registers */
241         unsigned int bar2_qid;      /* Queue ID for BAR2 Queue registers */
242
243         unsigned int cntxt_id;     /* SGE relative QID for the Tx Q */
244         unsigned int in_use;       /* # of in-use Tx descriptors */
245         unsigned int size;         /* # of descriptors */
246         unsigned int cidx;         /* SW consumer index */
247         unsigned int pidx;         /* producer index */
248         unsigned int dbidx;        /* last idx when db ring was done */
249         unsigned int equeidx;      /* last sent credit request */
250         unsigned int last_pidx;    /* last pidx recorded by tx monitor */
251         unsigned int last_coal_idx;/* last coal-idx recorded by tx monitor */
252
253         int db_disabled;            /* doorbell state */
254         unsigned short db_pidx;     /* doorbell producer index */
255         unsigned short db_pidx_inc; /* doorbell producer increment */
256 };
257
258 struct sge_eth_tx_stats {       /* Ethernet tx queue statistics */
259         u64 pkts;               /* # of ethernet packets */
260         u64 tx_bytes;           /* # of ethernet bytes */
261         u64 tso;                /* # of TSO requests */
262         u64 tx_cso;             /* # of Tx checksum offloads */
263         u64 vlan_ins;           /* # of Tx VLAN insertions */
264         u64 mapping_err;        /* # of I/O MMU packet mapping errors */
265         u64 coal_wr;            /* # of coalesced wr */
266         u64 coal_pkts;          /* # of coalesced packets */
267 };
268
269 struct sge_eth_txq {                   /* state for an SGE Ethernet Tx queue */
270         struct sge_txq q;
271         struct rte_eth_dev *eth_dev;   /* port that this queue belongs to */
272         struct rte_eth_dev_data *data;
273         struct sge_eth_tx_stats stats; /* queue statistics */
274         rte_spinlock_t txq_lock;
275
276         unsigned int flags;            /* flags for state of the queue */
277 } __rte_cache_aligned;
278
279 struct sge {
280         struct sge_eth_txq ethtxq[MAX_ETH_QSETS];
281         struct sge_eth_rxq ethrxq[MAX_ETH_QSETS];
282         struct sge_rspq fw_evtq __rte_cache_aligned;
283
284         u16 max_ethqsets;           /* # of available Ethernet queue sets */
285         u32 stat_len;               /* length of status page at ring end */
286         u32 pktshift;               /* padding between CPL & packet data */
287
288         /* response queue interrupt parameters */
289         u16 timer_val[SGE_NTIMERS];
290         u8  counter_val[SGE_NCOUNTERS];
291
292         u32 fl_align;               /* response queue message alignment */
293         u32 fl_pg_order;            /* large page allocation size */
294         u32 fl_starve_thres;        /* Free List starvation threshold */
295 };
296
297 #define T4_OS_NEEDS_MBOX_LOCKING 1
298
299 /*
300  * OS Lock/List primitives for those interfaces in the Common Code which
301  * need this.
302  */
303
304 struct mbox_entry {
305         TAILQ_ENTRY(mbox_entry) next;
306 };
307
308 TAILQ_HEAD(mbox_list, mbox_entry);
309
310 struct adapter {
311         struct rte_pci_device *pdev;       /* associated rte pci device */
312         struct rte_eth_dev *eth_dev;       /* first port's rte eth device */
313         struct adapter_params params;      /* adapter parameters */
314         struct port_info *port[MAX_NPORTS];/* ports belonging to this adapter */
315         struct sge sge;                    /* associated SGE */
316
317         /* support for single-threading access to adapter mailbox registers */
318         struct mbox_list mbox_list;
319         rte_spinlock_t mbox_lock;
320
321         u8 *regs;              /* pointer to registers region */
322         u8 *bar2;              /* pointer to bar2 region */
323         unsigned long flags;   /* adapter flags */
324         unsigned int mbox;     /* associated mailbox */
325         unsigned int pf;       /* associated physical function id */
326
327         unsigned int vpd_busy;
328         unsigned int vpd_flag;
329
330         int use_unpacked_mode; /* unpacked rx mode state */
331 };
332
333 /**
334  * adap2pinfo - return the port_info of a port
335  * @adap: the adapter
336  * @idx: the port index
337  *
338  * Return the port_info structure for the port of the given index.
339  */
340 static inline struct port_info *adap2pinfo(const struct adapter *adap, int idx)
341 {
342         return adap->port[idx];
343 }
344
345 #define CXGBE_PCI_REG(reg) rte_read32(reg)
346
347 static inline uint64_t cxgbe_read_addr64(volatile void *addr)
348 {
349         uint64_t val = CXGBE_PCI_REG(addr);
350         uint64_t val2 = CXGBE_PCI_REG(((volatile uint8_t *)(addr) + 4));
351
352         val2 = (uint64_t)(val2 << 32);
353         val += val2;
354         return val;
355 }
356
357 static inline uint32_t cxgbe_read_addr(volatile void *addr)
358 {
359         return CXGBE_PCI_REG(addr);
360 }
361
362 #define CXGBE_PCI_REG_ADDR(adap, reg) \
363         ((volatile uint32_t *)((char *)(adap)->regs + (reg)))
364
365 #define CXGBE_READ_REG(adap, reg) \
366         cxgbe_read_addr(CXGBE_PCI_REG_ADDR((adap), (reg)))
367
368 #define CXGBE_READ_REG64(adap, reg) \
369         cxgbe_read_addr64(CXGBE_PCI_REG_ADDR((adap), (reg)))
370
371 #define CXGBE_PCI_REG_WRITE(reg, value) rte_write32((value), (reg))
372
373 #define CXGBE_PCI_REG_WRITE_RELAXED(reg, value) \
374         rte_write32_relaxed((value), (reg))
375
376 #define CXGBE_WRITE_REG(adap, reg, value) \
377         CXGBE_PCI_REG_WRITE(CXGBE_PCI_REG_ADDR((adap), (reg)), (value))
378
379 #define CXGBE_WRITE_REG_RELAXED(adap, reg, value) \
380         CXGBE_PCI_REG_WRITE_RELAXED(CXGBE_PCI_REG_ADDR((adap), (reg)), (value))
381
382 static inline uint64_t cxgbe_write_addr64(volatile void *addr, uint64_t val)
383 {
384         CXGBE_PCI_REG_WRITE(addr, val);
385         CXGBE_PCI_REG_WRITE(((volatile uint8_t *)(addr) + 4), (val >> 32));
386         return val;
387 }
388
389 #define CXGBE_WRITE_REG64(adap, reg, value) \
390         cxgbe_write_addr64(CXGBE_PCI_REG_ADDR((adap), (reg)), (value))
391
392 /**
393  * t4_read_reg - read a HW register
394  * @adapter: the adapter
395  * @reg_addr: the register address
396  *
397  * Returns the 32-bit value of the given HW register.
398  */
399 static inline u32 t4_read_reg(struct adapter *adapter, u32 reg_addr)
400 {
401         u32 val = CXGBE_READ_REG(adapter, reg_addr);
402
403         CXGBE_DEBUG_REG(adapter, "read register 0x%x value 0x%x\n", reg_addr,
404                         val);
405         return val;
406 }
407
408 /**
409  * t4_write_reg - write a HW register with barrier
410  * @adapter: the adapter
411  * @reg_addr: the register address
412  * @val: the value to write
413  *
414  * Write a 32-bit value into the given HW register.
415  */
416 static inline void t4_write_reg(struct adapter *adapter, u32 reg_addr, u32 val)
417 {
418         CXGBE_DEBUG_REG(adapter, "setting register 0x%x to 0x%x\n", reg_addr,
419                         val);
420         CXGBE_WRITE_REG(adapter, reg_addr, val);
421 }
422
423 /**
424  * t4_write_reg_relaxed - write a HW register with no barrier
425  * @adapter: the adapter
426  * @reg_addr: the register address
427  * @val: the value to write
428  *
429  * Write a 32-bit value into the given HW register.
430  */
431 static inline void t4_write_reg_relaxed(struct adapter *adapter, u32 reg_addr,
432                                         u32 val)
433 {
434         CXGBE_DEBUG_REG(adapter, "setting register 0x%x to 0x%x\n", reg_addr,
435                         val);
436         CXGBE_WRITE_REG_RELAXED(adapter, reg_addr, val);
437 }
438
439 /**
440  * t4_read_reg64 - read a 64-bit HW register
441  * @adapter: the adapter
442  * @reg_addr: the register address
443  *
444  * Returns the 64-bit value of the given HW register.
445  */
446 static inline u64 t4_read_reg64(struct adapter *adapter, u32 reg_addr)
447 {
448         u64 val = CXGBE_READ_REG64(adapter, reg_addr);
449
450         CXGBE_DEBUG_REG(adapter, "64-bit read register %#x value %#llx\n",
451                         reg_addr, (unsigned long long)val);
452         return val;
453 }
454
455 /**
456  * t4_write_reg64 - write a 64-bit HW register
457  * @adapter: the adapter
458  * @reg_addr: the register address
459  * @val: the value to write
460  *
461  * Write a 64-bit value into the given HW register.
462  */
463 static inline void t4_write_reg64(struct adapter *adapter, u32 reg_addr,
464                                   u64 val)
465 {
466         CXGBE_DEBUG_REG(adapter, "setting register %#x to %#llx\n", reg_addr,
467                         (unsigned long long)val);
468
469         CXGBE_WRITE_REG64(adapter, reg_addr, val);
470 }
471
472 #define PCI_STATUS              0x06    /* 16 bits */
473 #define PCI_STATUS_CAP_LIST     0x10    /* Support Capability List */
474 #define PCI_CAPABILITY_LIST     0x34
475 /* Offset of first capability list entry */
476 #define PCI_CAP_ID_EXP          0x10    /* PCI Express */
477 #define PCI_CAP_LIST_ID         0       /* Capability ID */
478 #define PCI_CAP_LIST_NEXT       1       /* Next capability in the list */
479 #define PCI_EXP_DEVCTL          0x0008  /* Device control */
480 #define PCI_EXP_DEVCTL2         40      /* Device Control 2 */
481 #define PCI_EXP_DEVCTL_EXT_TAG  0x0100  /* Extended Tag Field Enable */
482 #define PCI_EXP_DEVCTL_PAYLOAD  0x00E0  /* Max payload */
483 #define PCI_CAP_ID_VPD          0x03    /* Vital Product Data */
484 #define PCI_VPD_ADDR            2       /* Address to access (15 bits!) */
485 #define PCI_VPD_ADDR_F          0x8000  /* Write 0, 1 indicates completion */
486 #define PCI_VPD_DATA            4       /* 32-bits of data returned here */
487
488 /**
489  * t4_os_pci_write_cfg4 - 32-bit write to PCI config space
490  * @adapter: the adapter
491  * @addr: the register address
492  * @val: the value to write
493  *
494  * Write a 32-bit value into the given register in PCI config space.
495  */
496 static inline void t4_os_pci_write_cfg4(struct adapter *adapter, size_t addr,
497                                         off_t val)
498 {
499         u32 val32 = val;
500
501         if (rte_pci_write_config(adapter->pdev, &val32, sizeof(val32),
502                                      addr) < 0)
503                 dev_err(adapter, "Can't write to PCI config space\n");
504 }
505
506 /**
507  * t4_os_pci_read_cfg4 - read a 32-bit value from PCI config space
508  * @adapter: the adapter
509  * @addr: the register address
510  * @val: where to store the value read
511  *
512  * Read a 32-bit value from the given register in PCI config space.
513  */
514 static inline void t4_os_pci_read_cfg4(struct adapter *adapter, size_t addr,
515                                        u32 *val)
516 {
517         if (rte_pci_read_config(adapter->pdev, val, sizeof(*val),
518                                     addr) < 0)
519                 dev_err(adapter, "Can't read from PCI config space\n");
520 }
521
522 /**
523  * t4_os_pci_write_cfg2 - 16-bit write to PCI config space
524  * @adapter: the adapter
525  * @addr: the register address
526  * @val: the value to write
527  *
528  * Write a 16-bit value into the given register in PCI config space.
529  */
530 static inline void t4_os_pci_write_cfg2(struct adapter *adapter, size_t addr,
531                                         off_t val)
532 {
533         u16 val16 = val;
534
535         if (rte_pci_write_config(adapter->pdev, &val16, sizeof(val16),
536                                      addr) < 0)
537                 dev_err(adapter, "Can't write to PCI config space\n");
538 }
539
540 /**
541  * t4_os_pci_read_cfg2 - read a 16-bit value from PCI config space
542  * @adapter: the adapter
543  * @addr: the register address
544  * @val: where to store the value read
545  *
546  * Read a 16-bit value from the given register in PCI config space.
547  */
548 static inline void t4_os_pci_read_cfg2(struct adapter *adapter, size_t addr,
549                                        u16 *val)
550 {
551         if (rte_pci_read_config(adapter->pdev, val, sizeof(*val),
552                                     addr) < 0)
553                 dev_err(adapter, "Can't read from PCI config space\n");
554 }
555
556 /**
557  * t4_os_pci_read_cfg - read a 8-bit value from PCI config space
558  * @adapter: the adapter
559  * @addr: the register address
560  * @val: where to store the value read
561  *
562  * Read a 8-bit value from the given register in PCI config space.
563  */
564 static inline void t4_os_pci_read_cfg(struct adapter *adapter, size_t addr,
565                                       u8 *val)
566 {
567         if (rte_pci_read_config(adapter->pdev, val, sizeof(*val),
568                                     addr) < 0)
569                 dev_err(adapter, "Can't read from PCI config space\n");
570 }
571
572 /**
573  * t4_os_find_pci_capability - lookup a capability in the PCI capability list
574  * @adapter: the adapter
575  * @cap: the capability
576  *
577  * Return the address of the given capability within the PCI capability list.
578  */
579 static inline int t4_os_find_pci_capability(struct adapter *adapter, int cap)
580 {
581         u16 status;
582         int ttl = 48;
583         u8 pos = 0;
584         u8 id = 0;
585
586         t4_os_pci_read_cfg2(adapter, PCI_STATUS, &status);
587         if (!(status & PCI_STATUS_CAP_LIST)) {
588                 dev_err(adapter, "PCIe capability reading failed\n");
589                 return -1;
590         }
591
592         t4_os_pci_read_cfg(adapter, PCI_CAPABILITY_LIST, &pos);
593         while (ttl-- && pos >= 0x40) {
594                 pos &= ~3;
595                 t4_os_pci_read_cfg(adapter, (pos + PCI_CAP_LIST_ID), &id);
596
597                 if (id == 0xff)
598                         break;
599
600                 if (id == cap)
601                         return (int)pos;
602
603                 t4_os_pci_read_cfg(adapter, (pos + PCI_CAP_LIST_NEXT), &pos);
604         }
605         return 0;
606 }
607
608 /**
609  * t4_os_set_hw_addr - store a port's MAC address in SW
610  * @adapter: the adapter
611  * @port_idx: the port index
612  * @hw_addr: the Ethernet address
613  *
614  * Store the Ethernet address of the given port in SW.  Called by the
615  * common code when it retrieves a port's Ethernet address from EEPROM.
616  */
617 static inline void t4_os_set_hw_addr(struct adapter *adapter, int port_idx,
618                                      u8 hw_addr[])
619 {
620         struct port_info *pi = adap2pinfo(adapter, port_idx);
621
622         ether_addr_copy((struct ether_addr *)hw_addr,
623                         &pi->eth_dev->data->mac_addrs[0]);
624 }
625
626 /**
627  * t4_os_lock_init - initialize spinlock
628  * @lock: the spinlock
629  */
630 static inline void t4_os_lock_init(rte_spinlock_t *lock)
631 {
632         rte_spinlock_init(lock);
633 }
634
635 /**
636  * t4_os_lock - spin until lock is acquired
637  * @lock: the spinlock
638  */
639 static inline void t4_os_lock(rte_spinlock_t *lock)
640 {
641         rte_spinlock_lock(lock);
642 }
643
644 /**
645  * t4_os_unlock - unlock a spinlock
646  * @lock: the spinlock
647  */
648 static inline void t4_os_unlock(rte_spinlock_t *lock)
649 {
650         rte_spinlock_unlock(lock);
651 }
652
653 /**
654  * t4_os_trylock - try to get a lock
655  * @lock: the spinlock
656  */
657 static inline int t4_os_trylock(rte_spinlock_t *lock)
658 {
659         return rte_spinlock_trylock(lock);
660 }
661
662 /**
663  * t4_os_init_list_head - initialize
664  * @head: head of list to initialize [to empty]
665  */
666 static inline void t4_os_init_list_head(struct mbox_list *head)
667 {
668         TAILQ_INIT(head);
669 }
670
671 static inline struct mbox_entry *t4_os_list_first_entry(struct mbox_list *head)
672 {
673         return TAILQ_FIRST(head);
674 }
675
676 /**
677  * t4_os_atomic_add_tail - Enqueue list element atomically onto list
678  * @new: the entry to be addded to the queue
679  * @head: current head of the linked list
680  * @lock: lock to use to guarantee atomicity
681  */
682 static inline void t4_os_atomic_add_tail(struct mbox_entry *entry,
683                                          struct mbox_list *head,
684                                          rte_spinlock_t *lock)
685 {
686         t4_os_lock(lock);
687         TAILQ_INSERT_TAIL(head, entry, next);
688         t4_os_unlock(lock);
689 }
690
691 /**
692  * t4_os_atomic_list_del - Dequeue list element atomically from list
693  * @entry: the entry to be remove/dequeued from the list.
694  * @lock: the spinlock
695  */
696 static inline void t4_os_atomic_list_del(struct mbox_entry *entry,
697                                          struct mbox_list *head,
698                                          rte_spinlock_t *lock)
699 {
700         t4_os_lock(lock);
701         TAILQ_REMOVE(head, entry, next);
702         t4_os_unlock(lock);
703 }
704
705 void *t4_alloc_mem(size_t size);
706 void t4_free_mem(void *addr);
707 #define t4_os_alloc(_size)     t4_alloc_mem((_size))
708 #define t4_os_free(_ptr)       t4_free_mem((_ptr))
709
710 void t4_os_portmod_changed(const struct adapter *adap, int port_id);
711 void t4_os_link_changed(struct adapter *adap, int port_id, int link_stat);
712
713 void reclaim_completed_tx(struct sge_txq *q);
714 void t4_free_sge_resources(struct adapter *adap);
715 void t4_sge_tx_monitor_start(struct adapter *adap);
716 void t4_sge_tx_monitor_stop(struct adapter *adap);
717 int t4_eth_xmit(struct sge_eth_txq *txq, struct rte_mbuf *mbuf,
718                 uint16_t nb_pkts);
719 int t4_ethrx_handler(struct sge_rspq *q, const __be64 *rsp,
720                      const struct pkt_gl *gl);
721 int t4_sge_init(struct adapter *adap);
722 int t4_sge_alloc_eth_txq(struct adapter *adap, struct sge_eth_txq *txq,
723                          struct rte_eth_dev *eth_dev, uint16_t queue_id,
724                          unsigned int iqid, int socket_id);
725 int t4_sge_alloc_rxq(struct adapter *adap, struct sge_rspq *rspq, bool fwevtq,
726                      struct rte_eth_dev *eth_dev, int intr_idx,
727                      struct sge_fl *fl, rspq_handler_t handler,
728                      int cong, struct rte_mempool *mp, int queue_id,
729                      int socket_id);
730 int t4_sge_eth_txq_start(struct sge_eth_txq *txq);
731 int t4_sge_eth_txq_stop(struct sge_eth_txq *txq);
732 void t4_sge_eth_txq_release(struct adapter *adap, struct sge_eth_txq *txq);
733 int t4_sge_eth_rxq_start(struct adapter *adap, struct sge_rspq *rq);
734 int t4_sge_eth_rxq_stop(struct adapter *adap, struct sge_rspq *rq);
735 void t4_sge_eth_rxq_release(struct adapter *adap, struct sge_eth_rxq *rxq);
736 void t4_sge_eth_clear_queues(struct port_info *pi);
737 int cxgb4_set_rspq_intr_params(struct sge_rspq *q, unsigned int us,
738                                unsigned int cnt);
739 int cxgbe_poll(struct sge_rspq *q, struct rte_mbuf **rx_pkts,
740                unsigned int budget, unsigned int *work_done);
741 int cxgbe_write_rss(const struct port_info *pi, const u16 *queues);
742 int cxgbe_write_rss_conf(const struct port_info *pi, uint64_t flags);
743
744 #endif /* __T4_ADAPTER_H__ */