e281020017dd652e49bfefd353d4edbd02284a59
[dpdk.git] / drivers / net / cxgbe / sge.c
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright(c) 2014-2015 Chelsio Communications.
5  *   All rights reserved.
6  *
7  *   Redistribution and use in source and binary forms, with or without
8  *   modification, are permitted provided that the following conditions
9  *   are met:
10  *
11  *     * Redistributions of source code must retain the above copyright
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright
14  *       notice, this list of conditions and the following disclaimer in
15  *       the documentation and/or other materials provided with the
16  *       distribution.
17  *     * Neither the name of Chelsio Communications nor the names of its
18  *       contributors may be used to endorse or promote products derived
19  *       from this software without specific prior written permission.
20  *
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  */
33
34 #include <sys/queue.h>
35 #include <stdio.h>
36 #include <errno.h>
37 #include <stdint.h>
38 #include <string.h>
39 #include <unistd.h>
40 #include <stdarg.h>
41 #include <inttypes.h>
42 #include <netinet/in.h>
43
44 #include <rte_byteorder.h>
45 #include <rte_common.h>
46 #include <rte_cycles.h>
47 #include <rte_interrupts.h>
48 #include <rte_log.h>
49 #include <rte_debug.h>
50 #include <rte_pci.h>
51 #include <rte_atomic.h>
52 #include <rte_branch_prediction.h>
53 #include <rte_memory.h>
54 #include <rte_memzone.h>
55 #include <rte_tailq.h>
56 #include <rte_eal.h>
57 #include <rte_alarm.h>
58 #include <rte_ether.h>
59 #include <rte_ethdev.h>
60 #include <rte_atomic.h>
61 #include <rte_malloc.h>
62 #include <rte_random.h>
63 #include <rte_dev.h>
64
65 #include "common.h"
66 #include "t4_regs.h"
67 #include "t4_msg.h"
68 #include "cxgbe.h"
69
70 static inline void ship_tx_pkt_coalesce_wr(struct adapter *adap,
71                                            struct sge_eth_txq *txq);
72
73 /*
74  * Max number of Rx buffers we replenish at a time.
75  */
76 #define MAX_RX_REFILL 64U
77
78 #define NOMEM_TMR_IDX (SGE_NTIMERS - 1)
79
80 /*
81  * Max Tx descriptor space we allow for an Ethernet packet to be inlined
82  * into a WR.
83  */
84 #define MAX_IMM_TX_PKT_LEN 256
85
86 /*
87  * Rx buffer sizes for "usembufs" Free List buffers (one ingress packet
88  * per mbuf buffer).  We currently only support two sizes for 1500- and
89  * 9000-byte MTUs. We could easily support more but there doesn't seem to be
90  * much need for that ...
91  */
92 #define FL_MTU_SMALL 1500
93 #define FL_MTU_LARGE 9000
94
95 static inline unsigned int fl_mtu_bufsize(struct adapter *adapter,
96                                           unsigned int mtu)
97 {
98         struct sge *s = &adapter->sge;
99
100         return CXGBE_ALIGN(s->pktshift + ETHER_HDR_LEN + VLAN_HLEN + mtu,
101                            s->fl_align);
102 }
103
104 #define FL_MTU_SMALL_BUFSIZE(adapter) fl_mtu_bufsize(adapter, FL_MTU_SMALL)
105 #define FL_MTU_LARGE_BUFSIZE(adapter) fl_mtu_bufsize(adapter, FL_MTU_LARGE)
106
107 /*
108  * Bits 0..3 of rx_sw_desc.dma_addr have special meaning.  The hardware uses
109  * these to specify the buffer size as an index into the SGE Free List Buffer
110  * Size register array.  We also use bit 4, when the buffer has been unmapped
111  * for DMA, but this is of course never sent to the hardware and is only used
112  * to prevent double unmappings.  All of the above requires that the Free List
113  * Buffers which we allocate have the bottom 5 bits free (0) -- i.e. are
114  * 32-byte or or a power of 2 greater in alignment.  Since the SGE's minimal
115  * Free List Buffer alignment is 32 bytes, this works out for us ...
116  */
117 enum {
118         RX_BUF_FLAGS     = 0x1f,   /* bottom five bits are special */
119         RX_BUF_SIZE      = 0x0f,   /* bottom three bits are for buf sizes */
120         RX_UNMAPPED_BUF  = 0x10,   /* buffer is not mapped */
121
122         /*
123          * XXX We shouldn't depend on being able to use these indices.
124          * XXX Especially when some other Master PF has initialized the
125          * XXX adapter or we use the Firmware Configuration File.  We
126          * XXX should really search through the Host Buffer Size register
127          * XXX array for the appropriately sized buffer indices.
128          */
129         RX_SMALL_PG_BUF  = 0x0,   /* small (PAGE_SIZE) page buffer */
130         RX_LARGE_PG_BUF  = 0x1,   /* buffer large page buffer */
131
132         RX_SMALL_MTU_BUF = 0x2,   /* small MTU buffer */
133         RX_LARGE_MTU_BUF = 0x3,   /* large MTU buffer */
134 };
135
136 /**
137  * txq_avail - return the number of available slots in a Tx queue
138  * @q: the Tx queue
139  *
140  * Returns the number of descriptors in a Tx queue available to write new
141  * packets.
142  */
143 static inline unsigned int txq_avail(const struct sge_txq *q)
144 {
145         return q->size - 1 - q->in_use;
146 }
147
148 static int map_mbuf(struct rte_mbuf *mbuf, dma_addr_t *addr)
149 {
150         struct rte_mbuf *m = mbuf;
151
152         for (; m; m = m->next, addr++) {
153                 *addr = m->buf_physaddr + rte_pktmbuf_headroom(m);
154                 if (*addr == 0)
155                         goto out_err;
156         }
157         return 0;
158
159 out_err:
160         return -ENOMEM;
161 }
162
163 /**
164  * free_tx_desc - reclaims Tx descriptors and their buffers
165  * @q: the Tx queue to reclaim descriptors from
166  * @n: the number of descriptors to reclaim
167  *
168  * Reclaims Tx descriptors from an SGE Tx queue and frees the associated
169  * Tx buffers.  Called with the Tx queue lock held.
170  */
171 static void free_tx_desc(struct sge_txq *q, unsigned int n)
172 {
173         struct tx_sw_desc *d;
174         unsigned int cidx = 0;
175
176         d = &q->sdesc[cidx];
177         while (n--) {
178                 if (d->mbuf) {                       /* an SGL is present */
179                         rte_pktmbuf_free(d->mbuf);
180                         d->mbuf = NULL;
181                 }
182                 if (d->coalesce.idx) {
183                         int i;
184
185                         for (i = 0; i < d->coalesce.idx; i++) {
186                                 rte_pktmbuf_free(d->coalesce.mbuf[i]);
187                                 d->coalesce.mbuf[i] = NULL;
188                         }
189                         d->coalesce.idx = 0;
190                 }
191                 ++d;
192                 if (++cidx == q->size) {
193                         cidx = 0;
194                         d = q->sdesc;
195                 }
196                 RTE_MBUF_PREFETCH_TO_FREE(&q->sdesc->mbuf->pool);
197         }
198 }
199
200 static void reclaim_tx_desc(struct sge_txq *q, unsigned int n)
201 {
202         struct tx_sw_desc *d;
203         unsigned int cidx = q->cidx;
204
205         d = &q->sdesc[cidx];
206         while (n--) {
207                 if (d->mbuf) {                       /* an SGL is present */
208                         rte_pktmbuf_free(d->mbuf);
209                         d->mbuf = NULL;
210                 }
211                 ++d;
212                 if (++cidx == q->size) {
213                         cidx = 0;
214                         d = q->sdesc;
215                 }
216         }
217         q->cidx = cidx;
218 }
219
220 /**
221  * fl_cap - return the capacity of a free-buffer list
222  * @fl: the FL
223  *
224  * Returns the capacity of a free-buffer list.  The capacity is less than
225  * the size because one descriptor needs to be left unpopulated, otherwise
226  * HW will think the FL is empty.
227  */
228 static inline unsigned int fl_cap(const struct sge_fl *fl)
229 {
230         return fl->size - 8;   /* 1 descriptor = 8 buffers */
231 }
232
233 /**
234  * fl_starving - return whether a Free List is starving.
235  * @adapter: pointer to the adapter
236  * @fl: the Free List
237  *
238  * Tests specified Free List to see whether the number of buffers
239  * available to the hardware has falled below our "starvation"
240  * threshold.
241  */
242 static inline bool fl_starving(const struct adapter *adapter,
243                                const struct sge_fl *fl)
244 {
245         const struct sge *s = &adapter->sge;
246
247         return fl->avail - fl->pend_cred <= s->fl_starve_thres;
248 }
249
250 static inline unsigned int get_buf_size(struct adapter *adapter,
251                                         const struct rx_sw_desc *d)
252 {
253         unsigned int rx_buf_size_idx = d->dma_addr & RX_BUF_SIZE;
254         unsigned int buf_size = 0;
255
256         switch (rx_buf_size_idx) {
257         case RX_SMALL_MTU_BUF:
258                 buf_size = FL_MTU_SMALL_BUFSIZE(adapter);
259                 break;
260
261         case RX_LARGE_MTU_BUF:
262                 buf_size = FL_MTU_LARGE_BUFSIZE(adapter);
263                 break;
264
265         default:
266                 BUG_ON(1);
267                 /* NOT REACHED */
268         }
269
270         return buf_size;
271 }
272
273 /**
274  * free_rx_bufs - free the Rx buffers on an SGE free list
275  * @q: the SGE free list to free buffers from
276  * @n: how many buffers to free
277  *
278  * Release the next @n buffers on an SGE free-buffer Rx queue.   The
279  * buffers must be made inaccessible to HW before calling this function.
280  */
281 static void free_rx_bufs(struct sge_fl *q, int n)
282 {
283         unsigned int cidx = q->cidx;
284         struct rx_sw_desc *d;
285
286         d = &q->sdesc[cidx];
287         while (n--) {
288                 if (d->buf) {
289                         rte_pktmbuf_free(d->buf);
290                         d->buf = NULL;
291                 }
292                 ++d;
293                 if (++cidx == q->size) {
294                         cidx = 0;
295                         d = q->sdesc;
296                 }
297                 q->avail--;
298         }
299         q->cidx = cidx;
300 }
301
302 /**
303  * unmap_rx_buf - unmap the current Rx buffer on an SGE free list
304  * @q: the SGE free list
305  *
306  * Unmap the current buffer on an SGE free-buffer Rx queue.   The
307  * buffer must be made inaccessible to HW before calling this function.
308  *
309  * This is similar to @free_rx_bufs above but does not free the buffer.
310  * Do note that the FL still loses any further access to the buffer.
311  */
312 static void unmap_rx_buf(struct sge_fl *q)
313 {
314         if (++q->cidx == q->size)
315                 q->cidx = 0;
316         q->avail--;
317 }
318
319 static inline void ring_fl_db(struct adapter *adap, struct sge_fl *q)
320 {
321         if (q->pend_cred >= 64) {
322                 u32 val = adap->params.arch.sge_fl_db;
323
324                 if (is_t4(adap->params.chip))
325                         val |= V_PIDX(q->pend_cred / 8);
326                 else
327                         val |= V_PIDX_T5(q->pend_cred / 8);
328
329                 /*
330                  * Make sure all memory writes to the Free List queue are
331                  * committed before we tell the hardware about them.
332                  */
333                 wmb();
334
335                 /*
336                  * If we don't have access to the new User Doorbell (T5+), use
337                  * the old doorbell mechanism; otherwise use the new BAR2
338                  * mechanism.
339                  */
340                 if (unlikely(!q->bar2_addr)) {
341                         t4_write_reg_relaxed(adap, MYPF_REG(A_SGE_PF_KDOORBELL),
342                                              val | V_QID(q->cntxt_id));
343                 } else {
344                         writel_relaxed(val | V_QID(q->bar2_qid),
345                                        (void *)((uintptr_t)q->bar2_addr +
346                                        SGE_UDB_KDOORBELL));
347
348                         /*
349                          * This Write memory Barrier will force the write to
350                          * the User Doorbell area to be flushed.
351                          */
352                         wmb();
353                 }
354                 q->pend_cred &= 7;
355         }
356 }
357
358 static inline void set_rx_sw_desc(struct rx_sw_desc *sd, void *buf,
359                                   dma_addr_t mapping)
360 {
361         sd->buf = buf;
362         sd->dma_addr = mapping;      /* includes size low bits */
363 }
364
365 /**
366  * refill_fl_usembufs - refill an SGE Rx buffer ring with mbufs
367  * @adap: the adapter
368  * @q: the ring to refill
369  * @n: the number of new buffers to allocate
370  *
371  * (Re)populate an SGE free-buffer queue with up to @n new packet buffers,
372  * allocated with the supplied gfp flags.  The caller must assure that
373  * @n does not exceed the queue's capacity.  If afterwards the queue is
374  * found critically low mark it as starving in the bitmap of starving FLs.
375  *
376  * Returns the number of buffers allocated.
377  */
378 static unsigned int refill_fl_usembufs(struct adapter *adap, struct sge_fl *q,
379                                        int n)
380 {
381         struct sge_eth_rxq *rxq = container_of(q, struct sge_eth_rxq, fl);
382         unsigned int cred = q->avail;
383         __be64 *d = &q->desc[q->pidx];
384         struct rx_sw_desc *sd = &q->sdesc[q->pidx];
385         unsigned int buf_size_idx = RX_SMALL_MTU_BUF;
386         struct rte_mbuf *buf_bulk[n];
387         int ret, i;
388         struct rte_pktmbuf_pool_private *mbp_priv;
389         u8 jumbo_en = rxq->rspq.eth_dev->data->dev_conf.rxmode.jumbo_frame;
390
391         /* Use jumbo mtu buffers if mbuf data room size can fit jumbo data. */
392         mbp_priv = rte_mempool_get_priv(rxq->rspq.mb_pool);
393         if (jumbo_en &&
394             ((mbp_priv->mbuf_data_room_size - RTE_PKTMBUF_HEADROOM) >= 9000))
395                 buf_size_idx = RX_LARGE_MTU_BUF;
396
397         ret = rte_mempool_get_bulk(rxq->rspq.mb_pool, (void *)buf_bulk, n);
398         if (unlikely(ret != 0)) {
399                 dev_debug(adap, "%s: failed to allocated fl entries in bulk ..\n",
400                           __func__);
401                 q->alloc_failed++;
402                 rxq->rspq.eth_dev->data->rx_mbuf_alloc_failed++;
403                 goto out;
404         }
405
406         for (i = 0; i < n; i++) {
407                 struct rte_mbuf *mbuf = buf_bulk[i];
408                 dma_addr_t mapping;
409
410                 if (!mbuf) {
411                         dev_debug(adap, "%s: mbuf alloc failed\n", __func__);
412                         q->alloc_failed++;
413                         rxq->rspq.eth_dev->data->rx_mbuf_alloc_failed++;
414                         goto out;
415                 }
416
417                 rte_mbuf_refcnt_set(mbuf, 1);
418                 mbuf->data_off =
419                         (uint16_t)(RTE_PTR_ALIGN((char *)mbuf->buf_addr +
420                                                  RTE_PKTMBUF_HEADROOM,
421                                                  adap->sge.fl_align) -
422                                    (char *)mbuf->buf_addr);
423                 mbuf->next = NULL;
424                 mbuf->nb_segs = 1;
425                 mbuf->port = rxq->rspq.port_id;
426
427                 mapping = (dma_addr_t)RTE_ALIGN(mbuf->buf_physaddr +
428                                                 mbuf->data_off,
429                                                 adap->sge.fl_align);
430                 mapping |= buf_size_idx;
431                 *d++ = cpu_to_be64(mapping);
432                 set_rx_sw_desc(sd, mbuf, mapping);
433                 sd++;
434
435                 q->avail++;
436                 if (++q->pidx == q->size) {
437                         q->pidx = 0;
438                         sd = q->sdesc;
439                         d = q->desc;
440                 }
441         }
442
443 out:    cred = q->avail - cred;
444         q->pend_cred += cred;
445         ring_fl_db(adap, q);
446
447         if (unlikely(fl_starving(adap, q))) {
448                 /*
449                  * Make sure data has been written to free list
450                  */
451                 wmb();
452                 q->low++;
453         }
454
455         return cred;
456 }
457
458 /**
459  * refill_fl - refill an SGE Rx buffer ring with mbufs
460  * @adap: the adapter
461  * @q: the ring to refill
462  * @n: the number of new buffers to allocate
463  *
464  * (Re)populate an SGE free-buffer queue with up to @n new packet buffers,
465  * allocated with the supplied gfp flags.  The caller must assure that
466  * @n does not exceed the queue's capacity.  Returns the number of buffers
467  * allocated.
468  */
469 static unsigned int refill_fl(struct adapter *adap, struct sge_fl *q, int n)
470 {
471         return refill_fl_usembufs(adap, q, n);
472 }
473
474 static inline void __refill_fl(struct adapter *adap, struct sge_fl *fl)
475 {
476         refill_fl(adap, fl, min(MAX_RX_REFILL, fl_cap(fl) - fl->avail));
477 }
478
479 /*
480  * Return the number of reclaimable descriptors in a Tx queue.
481  */
482 static inline int reclaimable(const struct sge_txq *q)
483 {
484         int hw_cidx = ntohs(q->stat->cidx);
485
486         hw_cidx -= q->cidx;
487         if (hw_cidx < 0)
488                 return hw_cidx + q->size;
489         return hw_cidx;
490 }
491
492 /**
493  * reclaim_completed_tx - reclaims completed Tx descriptors
494  * @q: the Tx queue to reclaim completed descriptors from
495  *
496  * Reclaims Tx descriptors that the SGE has indicated it has processed.
497  */
498 void reclaim_completed_tx(struct sge_txq *q)
499 {
500         unsigned int avail = reclaimable(q);
501
502         do {
503                 /* reclaim as much as possible */
504                 reclaim_tx_desc(q, avail);
505                 q->in_use -= avail;
506                 avail = reclaimable(q);
507         } while (avail);
508 }
509
510 /**
511  * sgl_len - calculates the size of an SGL of the given capacity
512  * @n: the number of SGL entries
513  *
514  * Calculates the number of flits needed for a scatter/gather list that
515  * can hold the given number of entries.
516  */
517 static inline unsigned int sgl_len(unsigned int n)
518 {
519         /*
520          * A Direct Scatter Gather List uses 32-bit lengths and 64-bit PCI DMA
521          * addresses.  The DSGL Work Request starts off with a 32-bit DSGL
522          * ULPTX header, then Length0, then Address0, then, for 1 <= i <= N,
523          * repeated sequences of { Length[i], Length[i+1], Address[i],
524          * Address[i+1] } (this ensures that all addresses are on 64-bit
525          * boundaries).  If N is even, then Length[N+1] should be set to 0 and
526          * Address[N+1] is omitted.
527          *
528          * The following calculation incorporates all of the above.  It's
529          * somewhat hard to follow but, briefly: the "+2" accounts for the
530          * first two flits which include the DSGL header, Length0 and
531          * Address0; the "(3*(n-1))/2" covers the main body of list entries (3
532          * flits for every pair of the remaining N) +1 if (n-1) is odd; and
533          * finally the "+((n-1)&1)" adds the one remaining flit needed if
534          * (n-1) is odd ...
535          */
536         n--;
537         return (3 * n) / 2 + (n & 1) + 2;
538 }
539
540 /**
541  * flits_to_desc - returns the num of Tx descriptors for the given flits
542  * @n: the number of flits
543  *
544  * Returns the number of Tx descriptors needed for the supplied number
545  * of flits.
546  */
547 static inline unsigned int flits_to_desc(unsigned int n)
548 {
549         return DIV_ROUND_UP(n, 8);
550 }
551
552 /**
553  * is_eth_imm - can an Ethernet packet be sent as immediate data?
554  * @m: the packet
555  *
556  * Returns whether an Ethernet packet is small enough to fit as
557  * immediate data. Return value corresponds to the headroom required.
558  */
559 static inline int is_eth_imm(const struct rte_mbuf *m)
560 {
561         unsigned int hdrlen = (m->ol_flags & PKT_TX_TCP_SEG) ?
562                               sizeof(struct cpl_tx_pkt_lso_core) : 0;
563
564         hdrlen += sizeof(struct cpl_tx_pkt);
565         if (m->pkt_len <= MAX_IMM_TX_PKT_LEN - hdrlen)
566                 return hdrlen;
567
568         return 0;
569 }
570
571 /**
572  * calc_tx_flits - calculate the number of flits for a packet Tx WR
573  * @m: the packet
574  *
575  * Returns the number of flits needed for a Tx WR for the given Ethernet
576  * packet, including the needed WR and CPL headers.
577  */
578 static inline unsigned int calc_tx_flits(const struct rte_mbuf *m)
579 {
580         unsigned int flits;
581         int hdrlen;
582
583         /*
584          * If the mbuf is small enough, we can pump it out as a work request
585          * with only immediate data.  In that case we just have to have the
586          * TX Packet header plus the mbuf data in the Work Request.
587          */
588
589         hdrlen = is_eth_imm(m);
590         if (hdrlen)
591                 return DIV_ROUND_UP(m->pkt_len + hdrlen, sizeof(__be64));
592
593         /*
594          * Otherwise, we're going to have to construct a Scatter gather list
595          * of the mbuf body and fragments.  We also include the flits necessary
596          * for the TX Packet Work Request and CPL.  We always have a firmware
597          * Write Header (incorporated as part of the cpl_tx_pkt_lso and
598          * cpl_tx_pkt structures), followed by either a TX Packet Write CPL
599          * message or, if we're doing a Large Send Offload, an LSO CPL message
600          * with an embedded TX Packet Write CPL message.
601          */
602         flits = sgl_len(m->nb_segs);
603         if (m->tso_segsz)
604                 flits += (sizeof(struct fw_eth_tx_pkt_wr) +
605                           sizeof(struct cpl_tx_pkt_lso_core) +
606                           sizeof(struct cpl_tx_pkt_core)) / sizeof(__be64);
607         else
608                 flits += (sizeof(struct fw_eth_tx_pkt_wr) +
609                           sizeof(struct cpl_tx_pkt_core)) / sizeof(__be64);
610         return flits;
611 }
612
613 /**
614  * write_sgl - populate a scatter/gather list for a packet
615  * @mbuf: the packet
616  * @q: the Tx queue we are writing into
617  * @sgl: starting location for writing the SGL
618  * @end: points right after the end of the SGL
619  * @start: start offset into mbuf main-body data to include in the SGL
620  * @addr: address of mapped region
621  *
622  * Generates a scatter/gather list for the buffers that make up a packet.
623  * The caller must provide adequate space for the SGL that will be written.
624  * The SGL includes all of the packet's page fragments and the data in its
625  * main body except for the first @start bytes.  @sgl must be 16-byte
626  * aligned and within a Tx descriptor with available space.  @end points
627  * write after the end of the SGL but does not account for any potential
628  * wrap around, i.e., @end > @sgl.
629  */
630 static void write_sgl(struct rte_mbuf *mbuf, struct sge_txq *q,
631                       struct ulptx_sgl *sgl, u64 *end, unsigned int start,
632                       const dma_addr_t *addr)
633 {
634         unsigned int i, len;
635         struct ulptx_sge_pair *to;
636         struct rte_mbuf *m = mbuf;
637         unsigned int nfrags = m->nb_segs;
638         struct ulptx_sge_pair buf[nfrags / 2];
639
640         len = m->data_len - start;
641         sgl->len0 = htonl(len);
642         sgl->addr0 = rte_cpu_to_be_64(addr[0]);
643
644         sgl->cmd_nsge = htonl(V_ULPTX_CMD(ULP_TX_SC_DSGL) |
645                               V_ULPTX_NSGE(nfrags));
646         if (likely(--nfrags == 0))
647                 return;
648         /*
649          * Most of the complexity below deals with the possibility we hit the
650          * end of the queue in the middle of writing the SGL.  For this case
651          * only we create the SGL in a temporary buffer and then copy it.
652          */
653         to = (u8 *)end > (u8 *)q->stat ? buf : sgl->sge;
654
655         for (i = 0; nfrags >= 2; nfrags -= 2, to++) {
656                 m = m->next;
657                 to->len[0] = rte_cpu_to_be_32(m->data_len);
658                 to->addr[0] = rte_cpu_to_be_64(addr[++i]);
659                 m = m->next;
660                 to->len[1] = rte_cpu_to_be_32(m->data_len);
661                 to->addr[1] = rte_cpu_to_be_64(addr[++i]);
662         }
663         if (nfrags) {
664                 m = m->next;
665                 to->len[0] = rte_cpu_to_be_32(m->data_len);
666                 to->len[1] = rte_cpu_to_be_32(0);
667                 to->addr[0] = rte_cpu_to_be_64(addr[i + 1]);
668         }
669         if (unlikely((u8 *)end > (u8 *)q->stat)) {
670                 unsigned int part0 = RTE_PTR_DIFF((u8 *)q->stat,
671                                                   (u8 *)sgl->sge);
672                 unsigned int part1;
673
674                 if (likely(part0))
675                         memcpy(sgl->sge, buf, part0);
676                 part1 = RTE_PTR_DIFF((u8 *)end, (u8 *)q->stat);
677                 rte_memcpy(q->desc, RTE_PTR_ADD((u8 *)buf, part0), part1);
678                 end = RTE_PTR_ADD((void *)q->desc, part1);
679         }
680         if ((uintptr_t)end & 8)           /* 0-pad to multiple of 16 */
681                 *(u64 *)end = 0;
682 }
683
684 #define IDXDIFF(head, tail, wrap) \
685         ((head) >= (tail) ? (head) - (tail) : (wrap) - (tail) + (head))
686
687 #define Q_IDXDIFF(q, idx) IDXDIFF((q)->pidx, (q)->idx, (q)->size)
688 #define R_IDXDIFF(q, idx) IDXDIFF((q)->cidx, (q)->idx, (q)->size)
689
690 #define PIDXDIFF(head, tail, wrap) \
691         ((tail) >= (head) ? (tail) - (head) : (wrap) - (head) + (tail))
692 #define P_IDXDIFF(q, idx) PIDXDIFF((q)->cidx, idx, (q)->size)
693
694 /**
695  * ring_tx_db - ring a Tx queue's doorbell
696  * @adap: the adapter
697  * @q: the Tx queue
698  * @n: number of new descriptors to give to HW
699  *
700  * Ring the doorbel for a Tx queue.
701  */
702 static inline void ring_tx_db(struct adapter *adap, struct sge_txq *q)
703 {
704         int n = Q_IDXDIFF(q, dbidx);
705
706         /*
707          * Make sure that all writes to the TX Descriptors are committed
708          * before we tell the hardware about them.
709          */
710         rte_wmb();
711
712         /*
713          * If we don't have access to the new User Doorbell (T5+), use the old
714          * doorbell mechanism; otherwise use the new BAR2 mechanism.
715          */
716         if (unlikely(!q->bar2_addr)) {
717                 u32 val = V_PIDX(n);
718
719                 /*
720                  * For T4 we need to participate in the Doorbell Recovery
721                  * mechanism.
722                  */
723                 if (!q->db_disabled)
724                         t4_write_reg(adap, MYPF_REG(A_SGE_PF_KDOORBELL),
725                                      V_QID(q->cntxt_id) | val);
726                 else
727                         q->db_pidx_inc += n;
728                 q->db_pidx = q->pidx;
729         } else {
730                 u32 val = V_PIDX_T5(n);
731
732                 /*
733                  * T4 and later chips share the same PIDX field offset within
734                  * the doorbell, but T5 and later shrank the field in order to
735                  * gain a bit for Doorbell Priority.  The field was absurdly
736                  * large in the first place (14 bits) so we just use the T5
737                  * and later limits and warn if a Queue ID is too large.
738                  */
739                 WARN_ON(val & F_DBPRIO);
740
741                 writel(val | V_QID(q->bar2_qid),
742                        (void *)((uintptr_t)q->bar2_addr + SGE_UDB_KDOORBELL));
743
744                 /*
745                  * This Write Memory Barrier will force the write to the User
746                  * Doorbell area to be flushed.  This is needed to prevent
747                  * writes on different CPUs for the same queue from hitting
748                  * the adapter out of order.  This is required when some Work
749                  * Requests take the Write Combine Gather Buffer path (user
750                  * doorbell area offset [SGE_UDB_WCDOORBELL..+63]) and some
751                  * take the traditional path where we simply increment the
752                  * PIDX (User Doorbell area SGE_UDB_KDOORBELL) and have the
753                  * hardware DMA read the actual Work Request.
754                  */
755                 rte_wmb();
756         }
757         q->dbidx = q->pidx;
758 }
759
760 /*
761  * Figure out what HW csum a packet wants and return the appropriate control
762  * bits.
763  */
764 static u64 hwcsum(enum chip_type chip, const struct rte_mbuf *m)
765 {
766         int csum_type;
767
768         if (m->ol_flags & PKT_TX_IP_CKSUM) {
769                 switch (m->ol_flags & PKT_TX_L4_MASK) {
770                 case PKT_TX_TCP_CKSUM:
771                         csum_type = TX_CSUM_TCPIP;
772                         break;
773                 case PKT_TX_UDP_CKSUM:
774                         csum_type = TX_CSUM_UDPIP;
775                         break;
776                 default:
777                         goto nocsum;
778                 }
779         } else {
780                 goto nocsum;
781         }
782
783         if (likely(csum_type >= TX_CSUM_TCPIP)) {
784                 u64 hdr_len = V_TXPKT_IPHDR_LEN(m->l3_len);
785                 int eth_hdr_len = m->l2_len;
786
787                 if (CHELSIO_CHIP_VERSION(chip) <= CHELSIO_T5)
788                         hdr_len |= V_TXPKT_ETHHDR_LEN(eth_hdr_len);
789                 else
790                         hdr_len |= V_T6_TXPKT_ETHHDR_LEN(eth_hdr_len);
791                 return V_TXPKT_CSUM_TYPE(csum_type) | hdr_len;
792         }
793 nocsum:
794         /*
795          * unknown protocol, disable HW csum
796          * and hope a bad packet is detected
797          */
798         return F_TXPKT_L4CSUM_DIS;
799 }
800
801 static inline void txq_advance(struct sge_txq *q, unsigned int n)
802 {
803         q->in_use += n;
804         q->pidx += n;
805         if (q->pidx >= q->size)
806                 q->pidx -= q->size;
807 }
808
809 #define MAX_COALESCE_LEN 64000
810
811 static inline int wraps_around(struct sge_txq *q, int ndesc)
812 {
813         return (q->pidx + ndesc) > q->size ? 1 : 0;
814 }
815
816 static void tx_timer_cb(void *data)
817 {
818         struct adapter *adap = (struct adapter *)data;
819         struct sge_eth_txq *txq = &adap->sge.ethtxq[0];
820         int i;
821         unsigned int coal_idx;
822
823         /* monitor any pending tx */
824         for (i = 0; i < adap->sge.max_ethqsets; i++, txq++) {
825                 if (t4_os_trylock(&txq->txq_lock)) {
826                         coal_idx = txq->q.coalesce.idx;
827                         if (coal_idx) {
828                                 if (coal_idx == txq->q.last_coal_idx &&
829                                     txq->q.pidx == txq->q.last_pidx) {
830                                         ship_tx_pkt_coalesce_wr(adap, txq);
831                                 } else {
832                                         txq->q.last_coal_idx = coal_idx;
833                                         txq->q.last_pidx = txq->q.pidx;
834                                 }
835                         }
836                         t4_os_unlock(&txq->txq_lock);
837                 }
838         }
839         rte_eal_alarm_set(50, tx_timer_cb, (void *)adap);
840 }
841
842 /**
843  * ship_tx_pkt_coalesce_wr - finalizes and ships a coalesce WR
844  * @ adap: adapter structure
845  * @txq: tx queue
846  *
847  * writes the different fields of the pkts WR and sends it.
848  */
849 static inline void ship_tx_pkt_coalesce_wr(struct adapter *adap,
850                                            struct sge_eth_txq *txq)
851 {
852         u32 wr_mid;
853         struct sge_txq *q = &txq->q;
854         struct fw_eth_tx_pkts_wr *wr;
855         unsigned int ndesc;
856
857         /* fill the pkts WR header */
858         wr = (void *)&q->desc[q->pidx];
859         wr->op_pkd = htonl(V_FW_WR_OP(FW_ETH_TX_PKTS2_WR));
860
861         wr_mid = V_FW_WR_LEN16(DIV_ROUND_UP(q->coalesce.flits, 2));
862         ndesc = flits_to_desc(q->coalesce.flits);
863         wr->equiq_to_len16 = htonl(wr_mid);
864         wr->plen = cpu_to_be16(q->coalesce.len);
865         wr->npkt = q->coalesce.idx;
866         wr->r3 = 0;
867         wr->type = q->coalesce.type;
868
869         /* zero out coalesce structure members */
870         q->coalesce.idx = 0;
871         q->coalesce.flits = 0;
872         q->coalesce.len = 0;
873
874         txq_advance(q, ndesc);
875         txq->stats.coal_wr++;
876         txq->stats.coal_pkts += wr->npkt;
877
878         if (Q_IDXDIFF(q, equeidx) >= q->size / 2) {
879                 q->equeidx = q->pidx;
880                 wr_mid |= F_FW_WR_EQUEQ;
881                 wr->equiq_to_len16 = htonl(wr_mid);
882         }
883         ring_tx_db(adap, q);
884 }
885
886 /**
887  * should_tx_packet_coalesce - decides wether to coalesce an mbuf or not
888  * @txq: tx queue where the mbuf is sent
889  * @mbuf: mbuf to be sent
890  * @nflits: return value for number of flits needed
891  * @adap: adapter structure
892  *
893  * This function decides if a packet should be coalesced or not.
894  */
895 static inline int should_tx_packet_coalesce(struct sge_eth_txq *txq,
896                                             struct rte_mbuf *mbuf,
897                                             unsigned int *nflits,
898                                             struct adapter *adap)
899 {
900         struct sge_txq *q = &txq->q;
901         unsigned int flits, ndesc;
902         unsigned char type = 0;
903         int credits;
904
905         /* use coal WR type 1 when no frags are present */
906         type = (mbuf->nb_segs == 1) ? 1 : 0;
907
908         if (unlikely(type != q->coalesce.type && q->coalesce.idx))
909                 ship_tx_pkt_coalesce_wr(adap, txq);
910
911         /* calculate the number of flits required for coalescing this packet
912          * without the 2 flits of the WR header. These are added further down
913          * if we are just starting in new PKTS WR. sgl_len doesn't account for
914          * the possible 16 bytes alignment ULP TX commands so we do it here.
915          */
916         flits = (sgl_len(mbuf->nb_segs) + 1) & ~1U;
917         if (type == 0)
918                 flits += (sizeof(struct ulp_txpkt) +
919                           sizeof(struct ulptx_idata)) / sizeof(__be64);
920         flits += sizeof(struct cpl_tx_pkt_core) / sizeof(__be64);
921         *nflits = flits;
922
923         /* If coalescing is on, the mbuf is added to a pkts WR */
924         if (q->coalesce.idx) {
925                 ndesc = DIV_ROUND_UP(q->coalesce.flits + flits, 8);
926                 credits = txq_avail(q) - ndesc;
927
928                 /* If we are wrapping or this is last mbuf then, send the
929                  * already coalesced mbufs and let the non-coalesce pass
930                  * handle the mbuf.
931                  */
932                 if (unlikely(credits < 0 || wraps_around(q, ndesc))) {
933                         ship_tx_pkt_coalesce_wr(adap, txq);
934                         return 0;
935                 }
936
937                 /* If the max coalesce len or the max WR len is reached
938                  * ship the WR and keep coalescing on.
939                  */
940                 if (unlikely((q->coalesce.len + mbuf->pkt_len >
941                                                 MAX_COALESCE_LEN) ||
942                              (q->coalesce.flits + flits >
943                               q->coalesce.max))) {
944                         ship_tx_pkt_coalesce_wr(adap, txq);
945                         goto new;
946                 }
947                 return 1;
948         }
949
950 new:
951         /* start a new pkts WR, the WR header is not filled below */
952         flits += sizeof(struct fw_eth_tx_pkts_wr) / sizeof(__be64);
953         ndesc = flits_to_desc(q->coalesce.flits + flits);
954         credits = txq_avail(q) - ndesc;
955
956         if (unlikely(credits < 0 || wraps_around(q, ndesc)))
957                 return 0;
958         q->coalesce.flits += 2;
959         q->coalesce.type = type;
960         q->coalesce.ptr = (unsigned char *)&q->desc[q->pidx] +
961                            2 * sizeof(__be64);
962         return 1;
963 }
964
965 /**
966  * tx_do_packet_coalesce - add an mbuf to a coalesce WR
967  * @txq: sge_eth_txq used send the mbuf
968  * @mbuf: mbuf to be sent
969  * @flits: flits needed for this mbuf
970  * @adap: adapter structure
971  * @pi: port_info structure
972  * @addr: mapped address of the mbuf
973  *
974  * Adds an mbuf to be sent as part of a coalesce WR by filling a
975  * ulp_tx_pkt command, ulp_tx_sc_imm command, cpl message and
976  * ulp_tx_sc_dsgl command.
977  */
978 static inline int tx_do_packet_coalesce(struct sge_eth_txq *txq,
979                                         struct rte_mbuf *mbuf,
980                                         int flits, struct adapter *adap,
981                                         const struct port_info *pi,
982                                         dma_addr_t *addr, uint16_t nb_pkts)
983 {
984         u64 cntrl, *end;
985         struct sge_txq *q = &txq->q;
986         struct ulp_txpkt *mc;
987         struct ulptx_idata *sc_imm;
988         struct cpl_tx_pkt_core *cpl;
989         struct tx_sw_desc *sd;
990         unsigned int idx = q->coalesce.idx, len = mbuf->pkt_len;
991
992 #ifdef RTE_LIBRTE_CXGBE_TPUT
993         RTE_SET_USED(nb_pkts);
994 #endif
995
996         if (q->coalesce.type == 0) {
997                 mc = (struct ulp_txpkt *)q->coalesce.ptr;
998                 mc->cmd_dest = htonl(V_ULPTX_CMD(4) | V_ULP_TXPKT_DEST(0) |
999                                      V_ULP_TXPKT_FID(adap->sge.fw_evtq.cntxt_id) |
1000                                      F_ULP_TXPKT_RO);
1001                 mc->len = htonl(DIV_ROUND_UP(flits, 2));
1002                 sc_imm = (struct ulptx_idata *)(mc + 1);
1003                 sc_imm->cmd_more = htonl(V_ULPTX_CMD(ULP_TX_SC_IMM) |
1004                                          F_ULP_TX_SC_MORE);
1005                 sc_imm->len = htonl(sizeof(*cpl));
1006                 end = (u64 *)mc + flits;
1007                 cpl = (struct cpl_tx_pkt_core *)(sc_imm + 1);
1008         } else {
1009                 end = (u64 *)q->coalesce.ptr + flits;
1010                 cpl = (struct cpl_tx_pkt_core *)q->coalesce.ptr;
1011         }
1012
1013         /* update coalesce structure for this txq */
1014         q->coalesce.flits += flits;
1015         q->coalesce.ptr += flits * sizeof(__be64);
1016         q->coalesce.len += mbuf->pkt_len;
1017
1018         /* fill the cpl message, same as in t4_eth_xmit, this should be kept
1019          * similar to t4_eth_xmit
1020          */
1021         if (mbuf->ol_flags & PKT_TX_IP_CKSUM) {
1022                 cntrl = hwcsum(adap->params.chip, mbuf) |
1023                                F_TXPKT_IPCSUM_DIS;
1024                 txq->stats.tx_cso++;
1025         } else {
1026                 cntrl = F_TXPKT_L4CSUM_DIS | F_TXPKT_IPCSUM_DIS;
1027         }
1028
1029         if (mbuf->ol_flags & PKT_TX_VLAN_PKT) {
1030                 txq->stats.vlan_ins++;
1031                 cntrl |= F_TXPKT_VLAN_VLD | V_TXPKT_VLAN(mbuf->vlan_tci);
1032         }
1033
1034         cpl->ctrl0 = htonl(V_TXPKT_OPCODE(CPL_TX_PKT_XT) |
1035                            V_TXPKT_INTF(pi->tx_chan) |
1036                            V_TXPKT_PF(adap->pf));
1037         cpl->pack = htons(0);
1038         cpl->len = htons(len);
1039         cpl->ctrl1 = cpu_to_be64(cntrl);
1040         write_sgl(mbuf, q, (struct ulptx_sgl *)(cpl + 1), end, 0,  addr);
1041         txq->stats.pkts++;
1042         txq->stats.tx_bytes += len;
1043
1044         sd = &q->sdesc[q->pidx + (idx >> 1)];
1045         if (!(idx & 1)) {
1046                 if (sd->coalesce.idx) {
1047                         int i;
1048
1049                         for (i = 0; i < sd->coalesce.idx; i++) {
1050                                 rte_pktmbuf_free(sd->coalesce.mbuf[i]);
1051                                 sd->coalesce.mbuf[i] = NULL;
1052                         }
1053                 }
1054         }
1055
1056         /* store pointers to the mbuf and the sgl used in free_tx_desc.
1057          * each tx desc can hold two pointers corresponding to the value
1058          * of ETH_COALESCE_PKT_PER_DESC
1059          */
1060         sd->coalesce.mbuf[idx & 1] = mbuf;
1061         sd->coalesce.sgl[idx & 1] = (struct ulptx_sgl *)(cpl + 1);
1062         sd->coalesce.idx = (idx & 1) + 1;
1063
1064         /* send the coaelsced work request if max reached */
1065         if (++q->coalesce.idx == ETH_COALESCE_PKT_NUM
1066 #ifndef RTE_LIBRTE_CXGBE_TPUT
1067             || q->coalesce.idx >= nb_pkts
1068 #endif
1069             )
1070                 ship_tx_pkt_coalesce_wr(adap, txq);
1071         return 0;
1072 }
1073
1074 /**
1075  * t4_eth_xmit - add a packet to an Ethernet Tx queue
1076  * @txq: the egress queue
1077  * @mbuf: the packet
1078  *
1079  * Add a packet to an SGE Ethernet Tx queue.  Runs with softirqs disabled.
1080  */
1081 int t4_eth_xmit(struct sge_eth_txq *txq, struct rte_mbuf *mbuf,
1082                 uint16_t nb_pkts)
1083 {
1084         const struct port_info *pi;
1085         struct cpl_tx_pkt_lso_core *lso;
1086         struct adapter *adap;
1087         struct rte_mbuf *m = mbuf;
1088         struct fw_eth_tx_pkt_wr *wr;
1089         struct cpl_tx_pkt_core *cpl;
1090         struct tx_sw_desc *d;
1091         dma_addr_t addr[m->nb_segs];
1092         unsigned int flits, ndesc, cflits;
1093         int l3hdr_len, l4hdr_len, eth_xtra_len;
1094         int len, last_desc;
1095         int credits;
1096         u32 wr_mid;
1097         u64 cntrl, *end;
1098         bool v6;
1099         u32 max_pkt_len = txq->eth_dev->data->dev_conf.rxmode.max_rx_pkt_len;
1100
1101         /* Reject xmit if queue is stopped */
1102         if (unlikely(txq->flags & EQ_STOPPED))
1103                 return -(EBUSY);
1104
1105         /*
1106          * The chip min packet length is 10 octets but play safe and reject
1107          * anything shorter than an Ethernet header.
1108          */
1109         if (unlikely(m->pkt_len < ETHER_HDR_LEN)) {
1110 out_free:
1111                 rte_pktmbuf_free(m);
1112                 return 0;
1113         }
1114
1115         if ((!(m->ol_flags & PKT_TX_TCP_SEG)) &&
1116             (unlikely(m->pkt_len > max_pkt_len)))
1117                 goto out_free;
1118
1119         pi = (struct port_info *)txq->eth_dev->data->dev_private;
1120         adap = pi->adapter;
1121
1122         cntrl = F_TXPKT_L4CSUM_DIS | F_TXPKT_IPCSUM_DIS;
1123         /* align the end of coalesce WR to a 512 byte boundary */
1124         txq->q.coalesce.max = (8 - (txq->q.pidx & 7)) * 8;
1125
1126         if (!((m->ol_flags & PKT_TX_TCP_SEG) || (m->pkt_len > ETHER_MAX_LEN))) {
1127                 if (should_tx_packet_coalesce(txq, mbuf, &cflits, adap)) {
1128                         if (unlikely(map_mbuf(mbuf, addr) < 0)) {
1129                                 dev_warn(adap, "%s: mapping err for coalesce\n",
1130                                          __func__);
1131                                 txq->stats.mapping_err++;
1132                                 goto out_free;
1133                         }
1134                         rte_prefetch0((volatile void *)addr);
1135                         return tx_do_packet_coalesce(txq, mbuf, cflits, adap,
1136                                                      pi, addr, nb_pkts);
1137                 } else {
1138                         return -EBUSY;
1139                 }
1140         }
1141
1142         if (txq->q.coalesce.idx)
1143                 ship_tx_pkt_coalesce_wr(adap, txq);
1144
1145         flits = calc_tx_flits(m);
1146         ndesc = flits_to_desc(flits);
1147         credits = txq_avail(&txq->q) - ndesc;
1148
1149         if (unlikely(credits < 0)) {
1150                 dev_debug(adap, "%s: Tx ring %u full; credits = %d\n",
1151                           __func__, txq->q.cntxt_id, credits);
1152                 return -EBUSY;
1153         }
1154
1155         if (unlikely(map_mbuf(m, addr) < 0)) {
1156                 txq->stats.mapping_err++;
1157                 goto out_free;
1158         }
1159
1160         wr_mid = V_FW_WR_LEN16(DIV_ROUND_UP(flits, 2));
1161         if (Q_IDXDIFF(&txq->q, equeidx)  >= 64) {
1162                 txq->q.equeidx = txq->q.pidx;
1163                 wr_mid |= F_FW_WR_EQUEQ;
1164         }
1165
1166         wr = (void *)&txq->q.desc[txq->q.pidx];
1167         wr->equiq_to_len16 = htonl(wr_mid);
1168         wr->r3 = rte_cpu_to_be_64(0);
1169         end = (u64 *)wr + flits;
1170
1171         len = 0;
1172         len += sizeof(*cpl);
1173
1174         /* Coalescing skipped and we send through normal path */
1175         if (!(m->ol_flags & PKT_TX_TCP_SEG)) {
1176                 wr->op_immdlen = htonl(V_FW_WR_OP(FW_ETH_TX_PKT_WR) |
1177                                        V_FW_WR_IMMDLEN(len));
1178                 cpl = (void *)(wr + 1);
1179                 if (m->ol_flags & PKT_TX_IP_CKSUM) {
1180                         cntrl = hwcsum(adap->params.chip, m) |
1181                                 F_TXPKT_IPCSUM_DIS;
1182                         txq->stats.tx_cso++;
1183                 }
1184         } else {
1185                 lso = (void *)(wr + 1);
1186                 v6 = (m->ol_flags & PKT_TX_IPV6) != 0;
1187                 l3hdr_len = m->l3_len;
1188                 l4hdr_len = m->l4_len;
1189                 eth_xtra_len = m->l2_len - ETHER_HDR_LEN;
1190                 len += sizeof(*lso);
1191                 wr->op_immdlen = htonl(V_FW_WR_OP(FW_ETH_TX_PKT_WR) |
1192                                        V_FW_WR_IMMDLEN(len));
1193                 lso->lso_ctrl = htonl(V_LSO_OPCODE(CPL_TX_PKT_LSO) |
1194                                       F_LSO_FIRST_SLICE | F_LSO_LAST_SLICE |
1195                                       V_LSO_IPV6(v6) |
1196                                       V_LSO_ETHHDR_LEN(eth_xtra_len / 4) |
1197                                       V_LSO_IPHDR_LEN(l3hdr_len / 4) |
1198                                       V_LSO_TCPHDR_LEN(l4hdr_len / 4));
1199                 lso->ipid_ofst = htons(0);
1200                 lso->mss = htons(m->tso_segsz);
1201                 lso->seqno_offset = htonl(0);
1202                 if (is_t4(adap->params.chip))
1203                         lso->len = htonl(m->pkt_len);
1204                 else
1205                         lso->len = htonl(V_LSO_T5_XFER_SIZE(m->pkt_len));
1206                 cpl = (void *)(lso + 1);
1207
1208                 if (CHELSIO_CHIP_VERSION(adap->params.chip) <= CHELSIO_T5)
1209                         cntrl = V_TXPKT_ETHHDR_LEN(eth_xtra_len);
1210                 else
1211                         cntrl = V_T6_TXPKT_ETHHDR_LEN(eth_xtra_len);
1212
1213                 cntrl |= V_TXPKT_CSUM_TYPE(v6 ? TX_CSUM_TCPIP6 :
1214                                                 TX_CSUM_TCPIP) |
1215                          V_TXPKT_IPHDR_LEN(l3hdr_len);
1216                 txq->stats.tso++;
1217                 txq->stats.tx_cso += m->tso_segsz;
1218         }
1219
1220         if (m->ol_flags & PKT_TX_VLAN_PKT) {
1221                 txq->stats.vlan_ins++;
1222                 cntrl |= F_TXPKT_VLAN_VLD | V_TXPKT_VLAN(m->vlan_tci);
1223         }
1224
1225         cpl->ctrl0 = htonl(V_TXPKT_OPCODE(CPL_TX_PKT_XT) |
1226                            V_TXPKT_INTF(pi->tx_chan) |
1227                            V_TXPKT_PF(adap->pf));
1228         cpl->pack = htons(0);
1229         cpl->len = htons(m->pkt_len);
1230         cpl->ctrl1 = cpu_to_be64(cntrl);
1231
1232         txq->stats.pkts++;
1233         txq->stats.tx_bytes += m->pkt_len;
1234         last_desc = txq->q.pidx + ndesc - 1;
1235         if (last_desc >= (int)txq->q.size)
1236                 last_desc -= txq->q.size;
1237
1238         d = &txq->q.sdesc[last_desc];
1239         if (d->coalesce.idx) {
1240                 int i;
1241
1242                 for (i = 0; i < d->coalesce.idx; i++) {
1243                         rte_pktmbuf_free(d->coalesce.mbuf[i]);
1244                         d->coalesce.mbuf[i] = NULL;
1245                 }
1246                 d->coalesce.idx = 0;
1247         }
1248         write_sgl(m, &txq->q, (struct ulptx_sgl *)(cpl + 1), end, 0,
1249                   addr);
1250         txq->q.sdesc[last_desc].mbuf = m;
1251         txq->q.sdesc[last_desc].sgl = (struct ulptx_sgl *)(cpl + 1);
1252         txq_advance(&txq->q, ndesc);
1253         ring_tx_db(adap, &txq->q);
1254         return 0;
1255 }
1256
1257 /**
1258  * alloc_ring - allocate resources for an SGE descriptor ring
1259  * @dev: the PCI device's core device
1260  * @nelem: the number of descriptors
1261  * @elem_size: the size of each descriptor
1262  * @sw_size: the size of the SW state associated with each ring element
1263  * @phys: the physical address of the allocated ring
1264  * @metadata: address of the array holding the SW state for the ring
1265  * @stat_size: extra space in HW ring for status information
1266  * @node: preferred node for memory allocations
1267  *
1268  * Allocates resources for an SGE descriptor ring, such as Tx queues,
1269  * free buffer lists, or response queues.  Each SGE ring requires
1270  * space for its HW descriptors plus, optionally, space for the SW state
1271  * associated with each HW entry (the metadata).  The function returns
1272  * three values: the virtual address for the HW ring (the return value
1273  * of the function), the bus address of the HW ring, and the address
1274  * of the SW ring.
1275  */
1276 static void *alloc_ring(size_t nelem, size_t elem_size,
1277                         size_t sw_size, dma_addr_t *phys, void *metadata,
1278                         size_t stat_size, __rte_unused uint16_t queue_id,
1279                         int socket_id, const char *z_name,
1280                         const char *z_name_sw)
1281 {
1282         size_t len = CXGBE_MAX_RING_DESC_SIZE * elem_size + stat_size;
1283         const struct rte_memzone *tz;
1284         void *s = NULL;
1285
1286         dev_debug(adapter, "%s: nelem = %zu; elem_size = %zu; sw_size = %zu; "
1287                   "stat_size = %zu; queue_id = %u; socket_id = %d; z_name = %s;"
1288                   " z_name_sw = %s\n", __func__, nelem, elem_size, sw_size,
1289                   stat_size, queue_id, socket_id, z_name, z_name_sw);
1290
1291         tz = rte_memzone_lookup(z_name);
1292         if (tz) {
1293                 dev_debug(adapter, "%s: tz exists...returning existing..\n",
1294                           __func__);
1295                 goto alloc_sw_ring;
1296         }
1297
1298         /*
1299          * Allocate TX/RX ring hardware descriptors. A memzone large enough to
1300          * handle the maximum ring size is allocated in order to allow for
1301          * resizing in later calls to the queue setup function.
1302          */
1303         tz = rte_memzone_reserve_aligned(z_name, len, socket_id, 0, 4096);
1304         if (!tz)
1305                 return NULL;
1306
1307 alloc_sw_ring:
1308         memset(tz->addr, 0, len);
1309         if (sw_size) {
1310                 s = rte_zmalloc_socket(z_name_sw, nelem * sw_size,
1311                                        RTE_CACHE_LINE_SIZE, socket_id);
1312
1313                 if (!s) {
1314                         dev_err(adapter, "%s: failed to get sw_ring memory\n",
1315                                 __func__);
1316                         return NULL;
1317                 }
1318         }
1319         if (metadata)
1320                 *(void **)metadata = s;
1321
1322         *phys = (uint64_t)tz->phys_addr;
1323         return tz->addr;
1324 }
1325
1326 /**
1327  * t4_pktgl_to_mbuf_usembufs - build an mbuf from a packet gather list
1328  * @gl: the gather list
1329  *
1330  * Builds an mbuf from the given packet gather list.  Returns the mbuf or
1331  * %NULL if mbuf allocation failed.
1332  */
1333 static struct rte_mbuf *t4_pktgl_to_mbuf_usembufs(const struct pkt_gl *gl)
1334 {
1335         /*
1336          * If there's only one mbuf fragment, just return that.
1337          */
1338         if (likely(gl->nfrags == 1))
1339                 return gl->mbufs[0];
1340
1341         return NULL;
1342 }
1343
1344 /**
1345  * t4_pktgl_to_mbuf - build an mbuf from a packet gather list
1346  * @gl: the gather list
1347  *
1348  * Builds an mbuf from the given packet gather list.  Returns the mbuf or
1349  * %NULL if mbuf allocation failed.
1350  */
1351 static struct rte_mbuf *t4_pktgl_to_mbuf(const struct pkt_gl *gl)
1352 {
1353         return t4_pktgl_to_mbuf_usembufs(gl);
1354 }
1355
1356 /**
1357  * t4_ethrx_handler - process an ingress ethernet packet
1358  * @q: the response queue that received the packet
1359  * @rsp: the response queue descriptor holding the RX_PKT message
1360  * @si: the gather list of packet fragments
1361  *
1362  * Process an ingress ethernet packet and deliver it to the stack.
1363  */
1364 int t4_ethrx_handler(struct sge_rspq *q, const __be64 *rsp,
1365                      const struct pkt_gl *si)
1366 {
1367         struct rte_mbuf *mbuf;
1368         const struct cpl_rx_pkt *pkt;
1369         const struct rss_header *rss_hdr;
1370         bool csum_ok;
1371         struct sge_eth_rxq *rxq = container_of(q, struct sge_eth_rxq, rspq);
1372         u16 err_vec;
1373
1374         rss_hdr = (const void *)rsp;
1375         pkt = (const void *)&rsp[1];
1376         /* Compressed error vector is enabled for T6 only */
1377         if (q->adapter->params.tp.rx_pkt_encap)
1378                 err_vec = G_T6_COMPR_RXERR_VEC(ntohs(pkt->err_vec));
1379         else
1380                 err_vec = ntohs(pkt->err_vec);
1381         csum_ok = pkt->csum_calc && !err_vec;
1382
1383         mbuf = t4_pktgl_to_mbuf(si);
1384         if (unlikely(!mbuf)) {
1385                 rxq->stats.rx_drops++;
1386                 return 0;
1387         }
1388
1389         mbuf->port = pkt->iff;
1390         if (pkt->l2info & htonl(F_RXF_IP)) {
1391                 mbuf->packet_type = RTE_PTYPE_L3_IPV4;
1392                 if (unlikely(!csum_ok))
1393                         mbuf->ol_flags |= PKT_RX_IP_CKSUM_BAD;
1394
1395                 if ((pkt->l2info & htonl(F_RXF_UDP | F_RXF_TCP)) && !csum_ok)
1396                         mbuf->ol_flags |= PKT_RX_L4_CKSUM_BAD;
1397         } else if (pkt->l2info & htonl(F_RXF_IP6)) {
1398                 mbuf->packet_type = RTE_PTYPE_L3_IPV6;
1399         }
1400
1401         mbuf->port = pkt->iff;
1402
1403         if (!rss_hdr->filter_tid && rss_hdr->hash_type) {
1404                 mbuf->ol_flags |= PKT_RX_RSS_HASH;
1405                 mbuf->hash.rss = ntohl(rss_hdr->hash_val);
1406         }
1407
1408         if (pkt->vlan_ex) {
1409                 mbuf->ol_flags |= PKT_RX_VLAN_PKT;
1410                 mbuf->vlan_tci = ntohs(pkt->vlan);
1411         }
1412         rxq->stats.pkts++;
1413         rxq->stats.rx_bytes += mbuf->pkt_len;
1414
1415         return 0;
1416 }
1417
1418 #define CXGB4_MSG_AN ((void *)1)
1419
1420 /**
1421  * rspq_next - advance to the next entry in a response queue
1422  * @q: the queue
1423  *
1424  * Updates the state of a response queue to advance it to the next entry.
1425  */
1426 static inline void rspq_next(struct sge_rspq *q)
1427 {
1428         q->cur_desc = (const __be64 *)((const char *)q->cur_desc + q->iqe_len);
1429         if (unlikely(++q->cidx == q->size)) {
1430                 q->cidx = 0;
1431                 q->gen ^= 1;
1432                 q->cur_desc = q->desc;
1433         }
1434 }
1435
1436 /**
1437  * process_responses - process responses from an SGE response queue
1438  * @q: the ingress queue to process
1439  * @budget: how many responses can be processed in this round
1440  * @rx_pkts: mbuf to put the pkts
1441  *
1442  * Process responses from an SGE response queue up to the supplied budget.
1443  * Responses include received packets as well as control messages from FW
1444  * or HW.
1445  *
1446  * Additionally choose the interrupt holdoff time for the next interrupt
1447  * on this queue.  If the system is under memory shortage use a fairly
1448  * long delay to help recovery.
1449  */
1450 static int process_responses(struct sge_rspq *q, int budget,
1451                              struct rte_mbuf **rx_pkts)
1452 {
1453         int ret = 0, rsp_type;
1454         int budget_left = budget;
1455         const struct rsp_ctrl *rc;
1456         struct sge_eth_rxq *rxq = container_of(q, struct sge_eth_rxq, rspq);
1457
1458         while (likely(budget_left)) {
1459                 if (q->cidx == ntohs(q->stat->pidx))
1460                         break;
1461
1462                 rc = (const struct rsp_ctrl *)
1463                      ((const char *)q->cur_desc + (q->iqe_len - sizeof(*rc)));
1464
1465                 /*
1466                  * Ensure response has been read
1467                  */
1468                 rmb();
1469                 rsp_type = G_RSPD_TYPE(rc->u.type_gen);
1470
1471                 if (likely(rsp_type == X_RSPD_TYPE_FLBUF)) {
1472                         unsigned int stat_pidx;
1473                         int stat_pidx_diff;
1474
1475                         stat_pidx = ntohs(q->stat->pidx);
1476                         stat_pidx_diff = P_IDXDIFF(q, stat_pidx);
1477                         while (stat_pidx_diff && budget_left) {
1478                                 const struct rx_sw_desc *rsd =
1479                                         &rxq->fl.sdesc[rxq->fl.cidx];
1480                                 const struct rss_header *rss_hdr =
1481                                         (const void *)q->cur_desc;
1482                                 const struct cpl_rx_pkt *cpl =
1483                                         (const void *)&q->cur_desc[1];
1484                                 struct rte_mbuf *pkt, *npkt;
1485                                 u32 len, bufsz;
1486                                 bool csum_ok;
1487                                 u16 err_vec;
1488
1489                                 rc = (const struct rsp_ctrl *)
1490                                      ((const char *)q->cur_desc +
1491                                       (q->iqe_len - sizeof(*rc)));
1492
1493                                 rsp_type = G_RSPD_TYPE(rc->u.type_gen);
1494                                 if (unlikely(rsp_type != X_RSPD_TYPE_FLBUF))
1495                                         break;
1496
1497                                 len = ntohl(rc->pldbuflen_qid);
1498                                 BUG_ON(!(len & F_RSPD_NEWBUF));
1499                                 pkt = rsd->buf;
1500                                 npkt = pkt;
1501                                 len = G_RSPD_LEN(len);
1502                                 pkt->pkt_len = len;
1503
1504                                 /* Compressed error vector is enabled for
1505                                  * T6 only
1506                                  */
1507                                 if (q->adapter->params.tp.rx_pkt_encap)
1508                                         err_vec = G_T6_COMPR_RXERR_VEC(
1509                                                         ntohs(cpl->err_vec));
1510                                 else
1511                                         err_vec = ntohs(cpl->err_vec);
1512                                 csum_ok = cpl->csum_calc && !err_vec;
1513
1514                                 /* Chain mbufs into len if necessary */
1515                                 while (len) {
1516                                         struct rte_mbuf *new_pkt = rsd->buf;
1517
1518                                         bufsz = min(get_buf_size(q->adapter,
1519                                                                  rsd), len);
1520                                         new_pkt->data_len = bufsz;
1521                                         unmap_rx_buf(&rxq->fl);
1522                                         len -= bufsz;
1523                                         npkt->next = new_pkt;
1524                                         npkt = new_pkt;
1525                                         pkt->nb_segs++;
1526                                         rsd = &rxq->fl.sdesc[rxq->fl.cidx];
1527                                 }
1528                                 npkt->next = NULL;
1529                                 pkt->nb_segs--;
1530
1531                                 if (cpl->l2info & htonl(F_RXF_IP)) {
1532                                         pkt->packet_type = RTE_PTYPE_L3_IPV4;
1533                                         if (unlikely(!csum_ok))
1534                                                 pkt->ol_flags |=
1535                                                         PKT_RX_IP_CKSUM_BAD;
1536
1537                                         if ((cpl->l2info &
1538                                              htonl(F_RXF_UDP | F_RXF_TCP)) &&
1539                                             !csum_ok)
1540                                                 pkt->ol_flags |=
1541                                                         PKT_RX_L4_CKSUM_BAD;
1542                                 } else if (cpl->l2info & htonl(F_RXF_IP6)) {
1543                                         pkt->packet_type = RTE_PTYPE_L3_IPV6;
1544                                 }
1545
1546                                 if (!rss_hdr->filter_tid &&
1547                                     rss_hdr->hash_type) {
1548                                         pkt->ol_flags |= PKT_RX_RSS_HASH;
1549                                         pkt->hash.rss =
1550                                                 ntohl(rss_hdr->hash_val);
1551                                 }
1552
1553                                 if (cpl->vlan_ex) {
1554                                         pkt->ol_flags |= PKT_RX_VLAN_PKT;
1555                                         pkt->vlan_tci = ntohs(cpl->vlan);
1556                                 }
1557
1558                                 rxq->stats.pkts++;
1559                                 rxq->stats.rx_bytes += pkt->pkt_len;
1560                                 rx_pkts[budget - budget_left] = pkt;
1561
1562                                 rspq_next(q);
1563                                 budget_left--;
1564                                 stat_pidx_diff--;
1565                         }
1566                         continue;
1567                 } else if (likely(rsp_type == X_RSPD_TYPE_CPL)) {
1568                         ret = q->handler(q, q->cur_desc, NULL);
1569                 } else {
1570                         ret = q->handler(q, (const __be64 *)rc, CXGB4_MSG_AN);
1571                 }
1572
1573                 if (unlikely(ret)) {
1574                         /* couldn't process descriptor, back off for recovery */
1575                         q->next_intr_params = V_QINTR_TIMER_IDX(NOMEM_TMR_IDX);
1576                         break;
1577                 }
1578
1579                 rspq_next(q);
1580                 budget_left--;
1581         }
1582
1583         /*
1584          * If this is a Response Queue with an associated Free List and
1585          * there's room for another chunk of new Free List buffer pointers,
1586          * refill the Free List.
1587          */
1588
1589         if (q->offset >= 0 && fl_cap(&rxq->fl) - rxq->fl.avail >= 64)
1590                 __refill_fl(q->adapter, &rxq->fl);
1591
1592         return budget - budget_left;
1593 }
1594
1595 int cxgbe_poll(struct sge_rspq *q, struct rte_mbuf **rx_pkts,
1596                unsigned int budget, unsigned int *work_done)
1597 {
1598         struct sge_eth_rxq *rxq = container_of(q, struct sge_eth_rxq, rspq);
1599         unsigned int cidx_inc;
1600         unsigned int params;
1601         u32 val;
1602
1603         *work_done = process_responses(q, budget, rx_pkts);
1604
1605         if (*work_done) {
1606                 cidx_inc = R_IDXDIFF(q, gts_idx);
1607
1608                 if (q->offset >= 0 && fl_cap(&rxq->fl) - rxq->fl.avail >= 64)
1609                         __refill_fl(q->adapter, &rxq->fl);
1610
1611                 params = q->intr_params;
1612                 q->next_intr_params = params;
1613                 val = V_CIDXINC(cidx_inc) | V_SEINTARM(params);
1614
1615                 if (unlikely(!q->bar2_addr)) {
1616                         t4_write_reg(q->adapter, MYPF_REG(A_SGE_PF_GTS),
1617                                      val | V_INGRESSQID((u32)q->cntxt_id));
1618                 } else {
1619                         writel(val | V_INGRESSQID(q->bar2_qid),
1620                                (void *)((uintptr_t)q->bar2_addr + SGE_UDB_GTS));
1621                         /* This Write memory Barrier will force the
1622                          * write to the User Doorbell area to be
1623                          * flushed.
1624                          */
1625                         wmb();
1626                 }
1627                 q->gts_idx = q->cidx;
1628         }
1629         return 0;
1630 }
1631
1632 /**
1633  * bar2_address - return the BAR2 address for an SGE Queue's Registers
1634  * @adapter: the adapter
1635  * @qid: the SGE Queue ID
1636  * @qtype: the SGE Queue Type (Egress or Ingress)
1637  * @pbar2_qid: BAR2 Queue ID or 0 for Queue ID inferred SGE Queues
1638  *
1639  * Returns the BAR2 address for the SGE Queue Registers associated with
1640  * @qid.  If BAR2 SGE Registers aren't available, returns NULL.  Also
1641  * returns the BAR2 Queue ID to be used with writes to the BAR2 SGE
1642  * Queue Registers.  If the BAR2 Queue ID is 0, then "Inferred Queue ID"
1643  * Registers are supported (e.g. the Write Combining Doorbell Buffer).
1644  */
1645 static void __iomem *bar2_address(struct adapter *adapter, unsigned int qid,
1646                                   enum t4_bar2_qtype qtype,
1647                                   unsigned int *pbar2_qid)
1648 {
1649         u64 bar2_qoffset;
1650         int ret;
1651
1652         ret = t4_bar2_sge_qregs(adapter, qid, qtype, &bar2_qoffset, pbar2_qid);
1653         if (ret)
1654                 return NULL;
1655
1656         return adapter->bar2 + bar2_qoffset;
1657 }
1658
1659 int t4_sge_eth_rxq_start(struct adapter *adap, struct sge_rspq *rq)
1660 {
1661         struct sge_eth_rxq *rxq = container_of(rq, struct sge_eth_rxq, rspq);
1662         unsigned int fl_id = rxq->fl.size ? rxq->fl.cntxt_id : 0xffff;
1663
1664         return t4_iq_start_stop(adap, adap->mbox, true, adap->pf, 0,
1665                                 rq->cntxt_id, fl_id, 0xffff);
1666 }
1667
1668 int t4_sge_eth_rxq_stop(struct adapter *adap, struct sge_rspq *rq)
1669 {
1670         struct sge_eth_rxq *rxq = container_of(rq, struct sge_eth_rxq, rspq);
1671         unsigned int fl_id = rxq->fl.size ? rxq->fl.cntxt_id : 0xffff;
1672
1673         return t4_iq_start_stop(adap, adap->mbox, false, adap->pf, 0,
1674                                 rq->cntxt_id, fl_id, 0xffff);
1675 }
1676
1677 /*
1678  * @intr_idx: MSI/MSI-X vector if >=0, -(absolute qid + 1) if < 0
1679  * @cong: < 0 -> no congestion feedback, >= 0 -> congestion channel map
1680  */
1681 int t4_sge_alloc_rxq(struct adapter *adap, struct sge_rspq *iq, bool fwevtq,
1682                      struct rte_eth_dev *eth_dev, int intr_idx,
1683                      struct sge_fl *fl, rspq_handler_t hnd, int cong,
1684                      struct rte_mempool *mp, int queue_id, int socket_id)
1685 {
1686         int ret, flsz = 0;
1687         struct fw_iq_cmd c;
1688         struct sge *s = &adap->sge;
1689         struct port_info *pi = (struct port_info *)(eth_dev->data->dev_private);
1690         char z_name[RTE_MEMZONE_NAMESIZE];
1691         char z_name_sw[RTE_MEMZONE_NAMESIZE];
1692         unsigned int nb_refill;
1693
1694         /* Size needs to be multiple of 16, including status entry. */
1695         iq->size = cxgbe_roundup(iq->size, 16);
1696
1697         snprintf(z_name, sizeof(z_name), "%s_%s_%d_%d",
1698                  eth_dev->device->driver->name,
1699                  fwevtq ? "fwq_ring" : "rx_ring",
1700                  eth_dev->data->port_id, queue_id);
1701         snprintf(z_name_sw, sizeof(z_name_sw), "%s_sw_ring", z_name);
1702
1703         iq->desc = alloc_ring(iq->size, iq->iqe_len, 0, &iq->phys_addr, NULL, 0,
1704                               queue_id, socket_id, z_name, z_name_sw);
1705         if (!iq->desc)
1706                 return -ENOMEM;
1707
1708         memset(&c, 0, sizeof(c));
1709         c.op_to_vfn = htonl(V_FW_CMD_OP(FW_IQ_CMD) | F_FW_CMD_REQUEST |
1710                             F_FW_CMD_WRITE | F_FW_CMD_EXEC |
1711                             V_FW_IQ_CMD_PFN(adap->pf) | V_FW_IQ_CMD_VFN(0));
1712         c.alloc_to_len16 = htonl(F_FW_IQ_CMD_ALLOC | F_FW_IQ_CMD_IQSTART |
1713                                  (sizeof(c) / 16));
1714         c.type_to_iqandstindex =
1715                 htonl(V_FW_IQ_CMD_TYPE(FW_IQ_TYPE_FL_INT_CAP) |
1716                       V_FW_IQ_CMD_IQASYNCH(fwevtq) |
1717                       V_FW_IQ_CMD_VIID(pi->viid) |
1718                       V_FW_IQ_CMD_IQANDST(intr_idx < 0) |
1719                       V_FW_IQ_CMD_IQANUD(X_UPDATEDELIVERY_STATUS_PAGE) |
1720                       V_FW_IQ_CMD_IQANDSTINDEX(intr_idx >= 0 ? intr_idx :
1721                                                                -intr_idx - 1));
1722         c.iqdroprss_to_iqesize =
1723                 htons(V_FW_IQ_CMD_IQPCIECH(cong > 0 ? cxgbe_ffs(cong) - 1 :
1724                                                       pi->tx_chan) |
1725                       F_FW_IQ_CMD_IQGTSMODE |
1726                       V_FW_IQ_CMD_IQINTCNTTHRESH(iq->pktcnt_idx) |
1727                       V_FW_IQ_CMD_IQESIZE(ilog2(iq->iqe_len) - 4));
1728         c.iqsize = htons(iq->size);
1729         c.iqaddr = cpu_to_be64(iq->phys_addr);
1730         if (cong >= 0)
1731                 c.iqns_to_fl0congen = htonl(F_FW_IQ_CMD_IQFLINTCONGEN |
1732                                             F_FW_IQ_CMD_IQRO);
1733
1734         if (fl) {
1735                 struct sge_eth_rxq *rxq = container_of(fl, struct sge_eth_rxq,
1736                                                        fl);
1737                 unsigned int chip_ver = CHELSIO_CHIP_VERSION(adap->params.chip);
1738
1739                 /*
1740                  * Allocate the ring for the hardware free list (with space
1741                  * for its status page) along with the associated software
1742                  * descriptor ring.  The free list size needs to be a multiple
1743                  * of the Egress Queue Unit and at least 2 Egress Units larger
1744                  * than the SGE's Egress Congrestion Threshold
1745                  * (fl_starve_thres - 1).
1746                  */
1747                 if (fl->size < s->fl_starve_thres - 1 + 2 * 8)
1748                         fl->size = s->fl_starve_thres - 1 + 2 * 8;
1749                 fl->size = cxgbe_roundup(fl->size, 8);
1750
1751                 snprintf(z_name, sizeof(z_name), "%s_%s_%d_%d",
1752                          eth_dev->device->driver->name,
1753                          fwevtq ? "fwq_ring" : "fl_ring",
1754                          eth_dev->data->port_id, queue_id);
1755                 snprintf(z_name_sw, sizeof(z_name_sw), "%s_sw_ring", z_name);
1756
1757                 fl->desc = alloc_ring(fl->size, sizeof(__be64),
1758                                       sizeof(struct rx_sw_desc),
1759                                       &fl->addr, &fl->sdesc, s->stat_len,
1760                                       queue_id, socket_id, z_name, z_name_sw);
1761
1762                 if (!fl->desc)
1763                         goto fl_nomem;
1764
1765                 flsz = fl->size / 8 + s->stat_len / sizeof(struct tx_desc);
1766                 c.iqns_to_fl0congen |=
1767                         htonl(V_FW_IQ_CMD_FL0HOSTFCMODE(X_HOSTFCMODE_NONE) |
1768                               (unlikely(rxq->usembufs) ?
1769                                0 : F_FW_IQ_CMD_FL0PACKEN) |
1770                               F_FW_IQ_CMD_FL0FETCHRO | F_FW_IQ_CMD_FL0DATARO |
1771                               F_FW_IQ_CMD_FL0PADEN);
1772                 if (cong >= 0)
1773                         c.iqns_to_fl0congen |=
1774                                 htonl(V_FW_IQ_CMD_FL0CNGCHMAP(cong) |
1775                                       F_FW_IQ_CMD_FL0CONGCIF |
1776                                       F_FW_IQ_CMD_FL0CONGEN);
1777
1778                 /* In T6, for egress queue type FL there is internal overhead
1779                  * of 16B for header going into FLM module.
1780                  * Hence maximum allowed burst size will be 448 bytes.
1781                  */
1782                 c.fl0dcaen_to_fl0cidxfthresh =
1783                         htons(V_FW_IQ_CMD_FL0FBMIN(chip_ver <= CHELSIO_T5 ?
1784                                                    X_FETCHBURSTMIN_128B :
1785                                                    X_FETCHBURSTMIN_64B) |
1786                               V_FW_IQ_CMD_FL0FBMAX(chip_ver <= CHELSIO_T5 ?
1787                                                    X_FETCHBURSTMAX_512B :
1788                                                    X_FETCHBURSTMAX_256B));
1789                 c.fl0size = htons(flsz);
1790                 c.fl0addr = cpu_to_be64(fl->addr);
1791         }
1792
1793         ret = t4_wr_mbox(adap, adap->mbox, &c, sizeof(c), &c);
1794         if (ret)
1795                 goto err;
1796
1797         iq->cur_desc = iq->desc;
1798         iq->cidx = 0;
1799         iq->gts_idx = 0;
1800         iq->gen = 1;
1801         iq->next_intr_params = iq->intr_params;
1802         iq->cntxt_id = ntohs(c.iqid);
1803         iq->abs_id = ntohs(c.physiqid);
1804         iq->bar2_addr = bar2_address(adap, iq->cntxt_id, T4_BAR2_QTYPE_INGRESS,
1805                                      &iq->bar2_qid);
1806         iq->size--;                           /* subtract status entry */
1807         iq->stat = (void *)&iq->desc[iq->size * 8];
1808         iq->eth_dev = eth_dev;
1809         iq->handler = hnd;
1810         iq->port_id = pi->port_id;
1811         iq->mb_pool = mp;
1812
1813         /* set offset to -1 to distinguish ingress queues without FL */
1814         iq->offset = fl ? 0 : -1;
1815
1816         if (fl) {
1817                 fl->cntxt_id = ntohs(c.fl0id);
1818                 fl->avail = 0;
1819                 fl->pend_cred = 0;
1820                 fl->pidx = 0;
1821                 fl->cidx = 0;
1822                 fl->alloc_failed = 0;
1823
1824                 /*
1825                  * Note, we must initialize the BAR2 Free List User Doorbell
1826                  * information before refilling the Free List!
1827                  */
1828                 fl->bar2_addr = bar2_address(adap, fl->cntxt_id,
1829                                              T4_BAR2_QTYPE_EGRESS,
1830                                              &fl->bar2_qid);
1831
1832                 nb_refill = refill_fl(adap, fl, fl_cap(fl));
1833                 if (nb_refill != fl_cap(fl)) {
1834                         ret = -ENOMEM;
1835                         dev_err(adap, "%s: mbuf alloc failed with error: %d\n",
1836                                 __func__, ret);
1837                         goto refill_fl_err;
1838                 }
1839         }
1840
1841         /*
1842          * For T5 and later we attempt to set up the Congestion Manager values
1843          * of the new RX Ethernet Queue.  This should really be handled by
1844          * firmware because it's more complex than any host driver wants to
1845          * get involved with and it's different per chip and this is almost
1846          * certainly wrong.  Formware would be wrong as well, but it would be
1847          * a lot easier to fix in one place ...  For now we do something very
1848          * simple (and hopefully less wrong).
1849          */
1850         if (!is_t4(adap->params.chip) && cong >= 0) {
1851                 u32 param, val;
1852                 int i;
1853
1854                 param = (V_FW_PARAMS_MNEM(FW_PARAMS_MNEM_DMAQ) |
1855                          V_FW_PARAMS_PARAM_X(FW_PARAMS_PARAM_DMAQ_CONM_CTXT) |
1856                          V_FW_PARAMS_PARAM_YZ(iq->cntxt_id));
1857                 if (cong == 0) {
1858                         val = V_CONMCTXT_CNGTPMODE(X_CONMCTXT_CNGTPMODE_QUEUE);
1859                 } else {
1860                         val = V_CONMCTXT_CNGTPMODE(
1861                                         X_CONMCTXT_CNGTPMODE_CHANNEL);
1862                         for (i = 0; i < 4; i++) {
1863                                 if (cong & (1 << i))
1864                                         val |= V_CONMCTXT_CNGCHMAP(1 <<
1865                                                                    (i << 2));
1866                         }
1867                 }
1868                 ret = t4_set_params(adap, adap->mbox, adap->pf, 0, 1,
1869                                     &param, &val);
1870                 if (ret)
1871                         dev_warn(adap->pdev_dev, "Failed to set Congestion Manager Context for Ingress Queue %d: %d\n",
1872                                  iq->cntxt_id, -ret);
1873         }
1874
1875         return 0;
1876
1877 refill_fl_err:
1878         t4_iq_free(adap, adap->mbox, adap->pf, 0, FW_IQ_TYPE_FL_INT_CAP,
1879                    iq->cntxt_id, fl->cntxt_id, 0xffff);
1880 fl_nomem:
1881         ret = -ENOMEM;
1882 err:
1883         iq->cntxt_id = 0;
1884         iq->abs_id = 0;
1885         if (iq->desc)
1886                 iq->desc = NULL;
1887
1888         if (fl && fl->desc) {
1889                 rte_free(fl->sdesc);
1890                 fl->cntxt_id = 0;
1891                 fl->sdesc = NULL;
1892                 fl->desc = NULL;
1893         }
1894         return ret;
1895 }
1896
1897 static void init_txq(struct adapter *adap, struct sge_txq *q, unsigned int id)
1898 {
1899         q->cntxt_id = id;
1900         q->bar2_addr = bar2_address(adap, q->cntxt_id, T4_BAR2_QTYPE_EGRESS,
1901                                     &q->bar2_qid);
1902         q->cidx = 0;
1903         q->pidx = 0;
1904         q->dbidx = 0;
1905         q->in_use = 0;
1906         q->equeidx = 0;
1907         q->coalesce.idx = 0;
1908         q->coalesce.len = 0;
1909         q->coalesce.flits = 0;
1910         q->last_coal_idx = 0;
1911         q->last_pidx = 0;
1912         q->stat = (void *)&q->desc[q->size];
1913 }
1914
1915 int t4_sge_eth_txq_start(struct sge_eth_txq *txq)
1916 {
1917         /*
1918          *  TODO: For flow-control, queue may be stopped waiting to reclaim
1919          *  credits.
1920          *  Ensure queue is in EQ_STOPPED state before starting it.
1921          */
1922         if (!(txq->flags & EQ_STOPPED))
1923                 return -(EBUSY);
1924
1925         txq->flags &= ~EQ_STOPPED;
1926
1927         return 0;
1928 }
1929
1930 int t4_sge_eth_txq_stop(struct sge_eth_txq *txq)
1931 {
1932         txq->flags |= EQ_STOPPED;
1933
1934         return 0;
1935 }
1936
1937 int t4_sge_alloc_eth_txq(struct adapter *adap, struct sge_eth_txq *txq,
1938                          struct rte_eth_dev *eth_dev, uint16_t queue_id,
1939                          unsigned int iqid, int socket_id)
1940 {
1941         int ret, nentries;
1942         struct fw_eq_eth_cmd c;
1943         struct sge *s = &adap->sge;
1944         struct port_info *pi = (struct port_info *)(eth_dev->data->dev_private);
1945         char z_name[RTE_MEMZONE_NAMESIZE];
1946         char z_name_sw[RTE_MEMZONE_NAMESIZE];
1947
1948         /* Add status entries */
1949         nentries = txq->q.size + s->stat_len / sizeof(struct tx_desc);
1950
1951         snprintf(z_name, sizeof(z_name), "%s_%s_%d_%d",
1952                  eth_dev->device->driver->name, "tx_ring",
1953                  eth_dev->data->port_id, queue_id);
1954         snprintf(z_name_sw, sizeof(z_name_sw), "%s_sw_ring", z_name);
1955
1956         txq->q.desc = alloc_ring(txq->q.size, sizeof(struct tx_desc),
1957                                  sizeof(struct tx_sw_desc), &txq->q.phys_addr,
1958                                  &txq->q.sdesc, s->stat_len, queue_id,
1959                                  socket_id, z_name, z_name_sw);
1960         if (!txq->q.desc)
1961                 return -ENOMEM;
1962
1963         memset(&c, 0, sizeof(c));
1964         c.op_to_vfn = htonl(V_FW_CMD_OP(FW_EQ_ETH_CMD) | F_FW_CMD_REQUEST |
1965                             F_FW_CMD_WRITE | F_FW_CMD_EXEC |
1966                             V_FW_EQ_ETH_CMD_PFN(adap->pf) |
1967                             V_FW_EQ_ETH_CMD_VFN(0));
1968         c.alloc_to_len16 = htonl(F_FW_EQ_ETH_CMD_ALLOC |
1969                                  F_FW_EQ_ETH_CMD_EQSTART | (sizeof(c) / 16));
1970         c.autoequiqe_to_viid = htonl(F_FW_EQ_ETH_CMD_AUTOEQUEQE |
1971                                      V_FW_EQ_ETH_CMD_VIID(pi->viid));
1972         c.fetchszm_to_iqid =
1973                 htonl(V_FW_EQ_ETH_CMD_HOSTFCMODE(X_HOSTFCMODE_NONE) |
1974                       V_FW_EQ_ETH_CMD_PCIECHN(pi->tx_chan) |
1975                       F_FW_EQ_ETH_CMD_FETCHRO | V_FW_EQ_ETH_CMD_IQID(iqid));
1976         c.dcaen_to_eqsize =
1977                 htonl(V_FW_EQ_ETH_CMD_FBMIN(X_FETCHBURSTMIN_64B) |
1978                       V_FW_EQ_ETH_CMD_FBMAX(X_FETCHBURSTMAX_512B) |
1979                       V_FW_EQ_ETH_CMD_EQSIZE(nentries));
1980         c.eqaddr = rte_cpu_to_be_64(txq->q.phys_addr);
1981
1982         ret = t4_wr_mbox(adap, adap->mbox, &c, sizeof(c), &c);
1983         if (ret) {
1984                 rte_free(txq->q.sdesc);
1985                 txq->q.sdesc = NULL;
1986                 txq->q.desc = NULL;
1987                 return ret;
1988         }
1989
1990         init_txq(adap, &txq->q, G_FW_EQ_ETH_CMD_EQID(ntohl(c.eqid_pkd)));
1991         txq->stats.tso = 0;
1992         txq->stats.pkts = 0;
1993         txq->stats.tx_cso = 0;
1994         txq->stats.coal_wr = 0;
1995         txq->stats.vlan_ins = 0;
1996         txq->stats.tx_bytes = 0;
1997         txq->stats.coal_pkts = 0;
1998         txq->stats.mapping_err = 0;
1999         txq->flags |= EQ_STOPPED;
2000         txq->eth_dev = eth_dev;
2001         t4_os_lock_init(&txq->txq_lock);
2002         return 0;
2003 }
2004
2005 static void free_txq(struct sge_txq *q)
2006 {
2007         q->cntxt_id = 0;
2008         q->sdesc = NULL;
2009         q->desc = NULL;
2010 }
2011
2012 static void free_rspq_fl(struct adapter *adap, struct sge_rspq *rq,
2013                          struct sge_fl *fl)
2014 {
2015         unsigned int fl_id = fl ? fl->cntxt_id : 0xffff;
2016
2017         t4_iq_free(adap, adap->mbox, adap->pf, 0, FW_IQ_TYPE_FL_INT_CAP,
2018                    rq->cntxt_id, fl_id, 0xffff);
2019         rq->cntxt_id = 0;
2020         rq->abs_id = 0;
2021         rq->desc = NULL;
2022
2023         if (fl) {
2024                 free_rx_bufs(fl, fl->avail);
2025                 rte_free(fl->sdesc);
2026                 fl->sdesc = NULL;
2027                 fl->cntxt_id = 0;
2028                 fl->desc = NULL;
2029         }
2030 }
2031
2032 /*
2033  * Clear all queues of the port
2034  *
2035  * Note:  This function must only be called after rx and tx path
2036  * of the port have been disabled.
2037  */
2038 void t4_sge_eth_clear_queues(struct port_info *pi)
2039 {
2040         int i;
2041         struct adapter *adap = pi->adapter;
2042         struct sge_eth_rxq *rxq = &adap->sge.ethrxq[pi->first_qset];
2043         struct sge_eth_txq *txq = &adap->sge.ethtxq[pi->first_qset];
2044
2045         for (i = 0; i < pi->n_rx_qsets; i++, rxq++) {
2046                 if (rxq->rspq.desc)
2047                         t4_sge_eth_rxq_stop(adap, &rxq->rspq);
2048         }
2049         for (i = 0; i < pi->n_tx_qsets; i++, txq++) {
2050                 if (txq->q.desc) {
2051                         struct sge_txq *q = &txq->q;
2052
2053                         t4_sge_eth_txq_stop(txq);
2054                         reclaim_completed_tx(q);
2055                         free_tx_desc(q, q->size);
2056                         q->equeidx = q->pidx;
2057                 }
2058         }
2059 }
2060
2061 void t4_sge_eth_rxq_release(struct adapter *adap, struct sge_eth_rxq *rxq)
2062 {
2063         if (rxq->rspq.desc) {
2064                 t4_sge_eth_rxq_stop(adap, &rxq->rspq);
2065                 free_rspq_fl(adap, &rxq->rspq, rxq->fl.size ? &rxq->fl : NULL);
2066         }
2067 }
2068
2069 void t4_sge_eth_txq_release(struct adapter *adap, struct sge_eth_txq *txq)
2070 {
2071         if (txq->q.desc) {
2072                 t4_sge_eth_txq_stop(txq);
2073                 reclaim_completed_tx(&txq->q);
2074                 t4_eth_eq_free(adap, adap->mbox, adap->pf, 0, txq->q.cntxt_id);
2075                 free_tx_desc(&txq->q, txq->q.size);
2076                 rte_free(txq->q.sdesc);
2077                 free_txq(&txq->q);
2078         }
2079 }
2080
2081 void t4_sge_tx_monitor_start(struct adapter *adap)
2082 {
2083         rte_eal_alarm_set(50, tx_timer_cb, (void *)adap);
2084 }
2085
2086 void t4_sge_tx_monitor_stop(struct adapter *adap)
2087 {
2088         rte_eal_alarm_cancel(tx_timer_cb, (void *)adap);
2089 }
2090
2091 /**
2092  * t4_free_sge_resources - free SGE resources
2093  * @adap: the adapter
2094  *
2095  * Frees resources used by the SGE queue sets.
2096  */
2097 void t4_free_sge_resources(struct adapter *adap)
2098 {
2099         int i;
2100         struct sge_eth_rxq *rxq = &adap->sge.ethrxq[0];
2101         struct sge_eth_txq *txq = &adap->sge.ethtxq[0];
2102
2103         /* clean up Ethernet Tx/Rx queues */
2104         for (i = 0; i < adap->sge.max_ethqsets; i++, rxq++, txq++) {
2105                 /* Free only the queues allocated */
2106                 if (rxq->rspq.desc) {
2107                         t4_sge_eth_rxq_release(adap, rxq);
2108                         rxq->rspq.eth_dev = NULL;
2109                 }
2110                 if (txq->q.desc) {
2111                         t4_sge_eth_txq_release(adap, txq);
2112                         txq->eth_dev = NULL;
2113                 }
2114         }
2115
2116         if (adap->sge.fw_evtq.desc)
2117                 free_rspq_fl(adap, &adap->sge.fw_evtq, NULL);
2118 }
2119
2120 /**
2121  * t4_sge_init - initialize SGE
2122  * @adap: the adapter
2123  *
2124  * Performs SGE initialization needed every time after a chip reset.
2125  * We do not initialize any of the queues here, instead the driver
2126  * top-level must request those individually.
2127  *
2128  * Called in two different modes:
2129  *
2130  *  1. Perform actual hardware initialization and record hard-coded
2131  *     parameters which were used.  This gets used when we're the
2132  *     Master PF and the Firmware Configuration File support didn't
2133  *     work for some reason.
2134  *
2135  *  2. We're not the Master PF or initialization was performed with
2136  *     a Firmware Configuration File.  In this case we need to grab
2137  *     any of the SGE operating parameters that we need to have in
2138  *     order to do our job and make sure we can live with them ...
2139  */
2140 static int t4_sge_init_soft(struct adapter *adap)
2141 {
2142         struct sge *s = &adap->sge;
2143         u32 fl_small_pg, fl_large_pg, fl_small_mtu, fl_large_mtu;
2144         u32 timer_value_0_and_1, timer_value_2_and_3, timer_value_4_and_5;
2145         u32 ingress_rx_threshold;
2146
2147         /*
2148          * Verify that CPL messages are going to the Ingress Queue for
2149          * process_responses() and that only packet data is going to the
2150          * Free Lists.
2151          */
2152         if ((t4_read_reg(adap, A_SGE_CONTROL) & F_RXPKTCPLMODE) !=
2153             V_RXPKTCPLMODE(X_RXPKTCPLMODE_SPLIT)) {
2154                 dev_err(adap, "bad SGE CPL MODE\n");
2155                 return -EINVAL;
2156         }
2157
2158         /*
2159          * Validate the Host Buffer Register Array indices that we want to
2160          * use ...
2161          *
2162          * XXX Note that we should really read through the Host Buffer Size
2163          * XXX register array and find the indices of the Buffer Sizes which
2164          * XXX meet our needs!
2165          */
2166 #define READ_FL_BUF(x) \
2167         t4_read_reg(adap, A_SGE_FL_BUFFER_SIZE0 + (x) * sizeof(u32))
2168
2169         fl_small_pg = READ_FL_BUF(RX_SMALL_PG_BUF);
2170         fl_large_pg = READ_FL_BUF(RX_LARGE_PG_BUF);
2171         fl_small_mtu = READ_FL_BUF(RX_SMALL_MTU_BUF);
2172         fl_large_mtu = READ_FL_BUF(RX_LARGE_MTU_BUF);
2173
2174         /*
2175          * We only bother using the Large Page logic if the Large Page Buffer
2176          * is larger than our Page Size Buffer.
2177          */
2178         if (fl_large_pg <= fl_small_pg)
2179                 fl_large_pg = 0;
2180
2181 #undef READ_FL_BUF
2182
2183         /*
2184          * The Page Size Buffer must be exactly equal to our Page Size and the
2185          * Large Page Size Buffer should be 0 (per above) or a power of 2.
2186          */
2187         if (fl_small_pg != CXGBE_PAGE_SIZE ||
2188             (fl_large_pg & (fl_large_pg - 1)) != 0) {
2189                 dev_err(adap, "bad SGE FL page buffer sizes [%d, %d]\n",
2190                         fl_small_pg, fl_large_pg);
2191                 return -EINVAL;
2192         }
2193         if (fl_large_pg)
2194                 s->fl_pg_order = ilog2(fl_large_pg) - PAGE_SHIFT;
2195
2196         if (adap->use_unpacked_mode) {
2197                 int err = 0;
2198
2199                 if (fl_small_mtu < FL_MTU_SMALL_BUFSIZE(adap)) {
2200                         dev_err(adap, "bad SGE FL small MTU %d\n",
2201                                 fl_small_mtu);
2202                         err = -EINVAL;
2203                 }
2204                 if (fl_large_mtu < FL_MTU_LARGE_BUFSIZE(adap)) {
2205                         dev_err(adap, "bad SGE FL large MTU %d\n",
2206                                 fl_large_mtu);
2207                         err = -EINVAL;
2208                 }
2209                 if (err)
2210                         return err;
2211         }
2212
2213         /*
2214          * Retrieve our RX interrupt holdoff timer values and counter
2215          * threshold values from the SGE parameters.
2216          */
2217         timer_value_0_and_1 = t4_read_reg(adap, A_SGE_TIMER_VALUE_0_AND_1);
2218         timer_value_2_and_3 = t4_read_reg(adap, A_SGE_TIMER_VALUE_2_AND_3);
2219         timer_value_4_and_5 = t4_read_reg(adap, A_SGE_TIMER_VALUE_4_AND_5);
2220         s->timer_val[0] = core_ticks_to_us(adap,
2221                                            G_TIMERVALUE0(timer_value_0_and_1));
2222         s->timer_val[1] = core_ticks_to_us(adap,
2223                                            G_TIMERVALUE1(timer_value_0_and_1));
2224         s->timer_val[2] = core_ticks_to_us(adap,
2225                                            G_TIMERVALUE2(timer_value_2_and_3));
2226         s->timer_val[3] = core_ticks_to_us(adap,
2227                                            G_TIMERVALUE3(timer_value_2_and_3));
2228         s->timer_val[4] = core_ticks_to_us(adap,
2229                                            G_TIMERVALUE4(timer_value_4_and_5));
2230         s->timer_val[5] = core_ticks_to_us(adap,
2231                                            G_TIMERVALUE5(timer_value_4_and_5));
2232
2233         ingress_rx_threshold = t4_read_reg(adap, A_SGE_INGRESS_RX_THRESHOLD);
2234         s->counter_val[0] = G_THRESHOLD_0(ingress_rx_threshold);
2235         s->counter_val[1] = G_THRESHOLD_1(ingress_rx_threshold);
2236         s->counter_val[2] = G_THRESHOLD_2(ingress_rx_threshold);
2237         s->counter_val[3] = G_THRESHOLD_3(ingress_rx_threshold);
2238
2239         return 0;
2240 }
2241
2242 int t4_sge_init(struct adapter *adap)
2243 {
2244         struct sge *s = &adap->sge;
2245         u32 sge_control, sge_conm_ctrl;
2246         int ret, egress_threshold;
2247
2248         /*
2249          * Ingress Padding Boundary and Egress Status Page Size are set up by
2250          * t4_fixup_host_params().
2251          */
2252         sge_control = t4_read_reg(adap, A_SGE_CONTROL);
2253         s->pktshift = G_PKTSHIFT(sge_control);
2254         s->stat_len = (sge_control & F_EGRSTATUSPAGESIZE) ? 128 : 64;
2255         s->fl_align = t4_fl_pkt_align(adap);
2256         ret = t4_sge_init_soft(adap);
2257         if (ret < 0) {
2258                 dev_err(adap, "%s: t4_sge_init_soft failed, error %d\n",
2259                         __func__, -ret);
2260                 return ret;
2261         }
2262
2263         /*
2264          * A FL with <= fl_starve_thres buffers is starving and a periodic
2265          * timer will attempt to refill it.  This needs to be larger than the
2266          * SGE's Egress Congestion Threshold.  If it isn't, then we can get
2267          * stuck waiting for new packets while the SGE is waiting for us to
2268          * give it more Free List entries.  (Note that the SGE's Egress
2269          * Congestion Threshold is in units of 2 Free List pointers.)  For T4,
2270          * there was only a single field to control this.  For T5 there's the
2271          * original field which now only applies to Unpacked Mode Free List
2272          * buffers and a new field which only applies to Packed Mode Free List
2273          * buffers.
2274          */
2275         sge_conm_ctrl = t4_read_reg(adap, A_SGE_CONM_CTRL);
2276         if (is_t4(adap->params.chip) || adap->use_unpacked_mode)
2277                 egress_threshold = G_EGRTHRESHOLD(sge_conm_ctrl);
2278         else
2279                 egress_threshold = G_EGRTHRESHOLDPACKING(sge_conm_ctrl);
2280         s->fl_starve_thres = 2 * egress_threshold + 1;
2281
2282         return 0;
2283 }