net/hns3: fix Tx interrupt when enabling Rx interrupt
[dpdk.git] / drivers / net / hns3 / hns3_cmd.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2018-2019 Hisilicon Limited.
3  */
4
5 #ifndef _HNS3_CMD_H_
6 #define _HNS3_CMD_H_
7
8 #define HNS3_CMDQ_TX_TIMEOUT            30000
9 #define HNS3_CMDQ_RX_INVLD_B            0
10 #define HNS3_CMDQ_RX_OUTVLD_B           1
11 #define HNS3_CMD_DESC_ALIGNMENT         4096
12 #define HNS3_QUEUE_ID_MASK              0x1ff
13 #define HNS3_CMD_FLAG_NEXT              BIT(2)
14
15 struct hns3_hw;
16
17 #define HNS3_CMD_DESC_DATA_NUM  6
18 struct hns3_cmd_desc {
19         uint16_t opcode;
20         uint16_t flag;
21         uint16_t retval;
22         uint16_t rsv;
23         uint32_t data[HNS3_CMD_DESC_DATA_NUM];
24 };
25
26 struct hns3_cmq_ring {
27         uint64_t desc_dma_addr;
28         struct hns3_cmd_desc *desc;
29         struct hns3_hw *hw;
30
31         uint16_t buf_size;
32         uint16_t desc_num;       /* max number of cmq descriptor */
33         uint32_t next_to_use;
34         uint32_t next_to_clean;
35         uint8_t ring_type;       /* cmq ring type */
36         rte_spinlock_t lock;     /* Command queue lock */
37
38         const void *zone;        /* memory zone */
39 };
40
41 enum hns3_cmd_return_status {
42         HNS3_CMD_EXEC_SUCCESS   = 0,
43         HNS3_CMD_NO_AUTH        = 1,
44         HNS3_CMD_NOT_SUPPORTED  = 2,
45         HNS3_CMD_QUEUE_FULL     = 3,
46         HNS3_CMD_NEXT_ERR       = 4,
47         HNS3_CMD_UNEXE_ERR      = 5,
48         HNS3_CMD_PARA_ERR       = 6,
49         HNS3_CMD_RESULT_ERR     = 7,
50         HNS3_CMD_TIMEOUT        = 8,
51         HNS3_CMD_HILINK_ERR     = 9,
52         HNS3_CMD_QUEUE_ILLEGAL  = 10,
53         HNS3_CMD_INVALID        = 11,
54 };
55
56 enum hns3_cmd_status {
57         HNS3_STATUS_SUCCESS     = 0,
58         HNS3_ERR_CSQ_FULL       = -1,
59         HNS3_ERR_CSQ_TIMEOUT    = -2,
60         HNS3_ERR_CSQ_ERROR      = -3,
61 };
62
63 struct hns3_misc_vector {
64         uint8_t *addr;
65         int vector_irq;
66 };
67
68 struct hns3_cmq {
69         struct hns3_cmq_ring csq;
70         struct hns3_cmq_ring crq;
71         uint16_t tx_timeout;
72         enum hns3_cmd_status last_status;
73 };
74
75 enum hns3_opcode_type {
76         /* Generic commands */
77         HNS3_OPC_QUERY_FW_VER           = 0x0001,
78         HNS3_OPC_CFG_RST_TRIGGER        = 0x0020,
79         HNS3_OPC_GBL_RST_STATUS         = 0x0021,
80         HNS3_OPC_QUERY_FUNC_STATUS      = 0x0022,
81         HNS3_OPC_QUERY_PF_RSRC          = 0x0023,
82         HNS3_OPC_QUERY_VF_RSRC          = 0x0024,
83         HNS3_OPC_GET_CFG_PARAM          = 0x0025,
84         HNS3_OPC_PF_RST_DONE            = 0x0026,
85
86         HNS3_OPC_STATS_64_BIT           = 0x0030,
87         HNS3_OPC_STATS_32_BIT           = 0x0031,
88         HNS3_OPC_STATS_MAC              = 0x0032,
89         HNS3_OPC_QUERY_MAC_REG_NUM      = 0x0033,
90         HNS3_OPC_STATS_MAC_ALL          = 0x0034,
91
92         HNS3_OPC_QUERY_REG_NUM          = 0x0040,
93         HNS3_OPC_QUERY_32_BIT_REG       = 0x0041,
94         HNS3_OPC_QUERY_64_BIT_REG       = 0x0042,
95
96         /* MAC command */
97         HNS3_OPC_CONFIG_MAC_MODE        = 0x0301,
98         HNS3_OPC_QUERY_LINK_STATUS      = 0x0307,
99         HNS3_OPC_CONFIG_MAX_FRM_SIZE    = 0x0308,
100         HNS3_OPC_CONFIG_SPEED_DUP       = 0x0309,
101         HNS3_MAC_COMMON_INT_EN          = 0x030E,
102
103         /* PFC/Pause commands */
104         HNS3_OPC_CFG_MAC_PAUSE_EN       = 0x0701,
105         HNS3_OPC_CFG_PFC_PAUSE_EN       = 0x0702,
106         HNS3_OPC_CFG_MAC_PARA           = 0x0703,
107         HNS3_OPC_CFG_PFC_PARA           = 0x0704,
108         HNS3_OPC_QUERY_MAC_TX_PKT_CNT   = 0x0705,
109         HNS3_OPC_QUERY_MAC_RX_PKT_CNT   = 0x0706,
110         HNS3_OPC_QUERY_PFC_TX_PKT_CNT   = 0x0707,
111         HNS3_OPC_QUERY_PFC_RX_PKT_CNT   = 0x0708,
112         HNS3_OPC_PRI_TO_TC_MAPPING      = 0x0709,
113         HNS3_OPC_QOS_MAP                = 0x070A,
114
115         /* ETS/scheduler commands */
116         HNS3_OPC_TM_PG_TO_PRI_LINK      = 0x0804,
117         HNS3_OPC_TM_QS_TO_PRI_LINK      = 0x0805,
118         HNS3_OPC_TM_NQ_TO_QS_LINK       = 0x0806,
119         HNS3_OPC_TM_RQ_TO_QS_LINK       = 0x0807,
120         HNS3_OPC_TM_PORT_WEIGHT         = 0x0808,
121         HNS3_OPC_TM_PG_WEIGHT           = 0x0809,
122         HNS3_OPC_TM_QS_WEIGHT           = 0x080A,
123         HNS3_OPC_TM_PRI_WEIGHT          = 0x080B,
124         HNS3_OPC_TM_PRI_C_SHAPPING      = 0x080C,
125         HNS3_OPC_TM_PRI_P_SHAPPING      = 0x080D,
126         HNS3_OPC_TM_PG_C_SHAPPING       = 0x080E,
127         HNS3_OPC_TM_PG_P_SHAPPING       = 0x080F,
128         HNS3_OPC_TM_PORT_SHAPPING       = 0x0810,
129         HNS3_OPC_TM_PG_SCH_MODE_CFG     = 0x0812,
130         HNS3_OPC_TM_PRI_SCH_MODE_CFG    = 0x0813,
131         HNS3_OPC_TM_QS_SCH_MODE_CFG     = 0x0814,
132         HNS3_OPC_TM_BP_TO_QSET_MAPPING  = 0x0815,
133         HNS3_OPC_ETS_TC_WEIGHT          = 0x0843,
134         HNS3_OPC_QSET_DFX_STS           = 0x0844,
135         HNS3_OPC_PRI_DFX_STS            = 0x0845,
136         HNS3_OPC_PG_DFX_STS             = 0x0846,
137         HNS3_OPC_PORT_DFX_STS           = 0x0847,
138         HNS3_OPC_SCH_NQ_CNT             = 0x0848,
139         HNS3_OPC_SCH_RQ_CNT             = 0x0849,
140         HNS3_OPC_TM_INTERNAL_STS        = 0x0850,
141         HNS3_OPC_TM_INTERNAL_CNT        = 0x0851,
142         HNS3_OPC_TM_INTERNAL_STS_1      = 0x0852,
143
144         /* Mailbox cmd */
145         HNS3_OPC_MBX_VF_TO_PF           = 0x2001,
146
147         /* Packet buffer allocate commands */
148         HNS3_OPC_TX_BUFF_ALLOC          = 0x0901,
149         HNS3_OPC_RX_PRIV_BUFF_ALLOC     = 0x0902,
150         HNS3_OPC_RX_PRIV_WL_ALLOC       = 0x0903,
151         HNS3_OPC_RX_COM_THRD_ALLOC      = 0x0904,
152         HNS3_OPC_RX_COM_WL_ALLOC        = 0x0905,
153
154         /* SSU module INT commands */
155         HNS3_SSU_ECC_INT_CMD            = 0x0989,
156         HNS3_SSU_COMMON_INT_CMD         = 0x098C,
157
158         /* TQP management command */
159         HNS3_OPC_SET_TQP_MAP            = 0x0A01,
160
161         /* TQP commands */
162         HNS3_OPC_QUERY_TX_STATUS        = 0x0B03,
163         HNS3_OPC_QUERY_RX_STATUS        = 0x0B13,
164         HNS3_OPC_CFG_COM_TQP_QUEUE      = 0x0B20,
165         HNS3_OPC_RESET_TQP_QUEUE        = 0x0B22,
166
167         /* PPU module intr commands */
168         HNS3_PPU_MPF_ECC_INT_CMD        = 0x0B40,
169         HNS3_PPU_MPF_OTHER_INT_CMD      = 0x0B41,
170         HNS3_PPU_PF_OTHER_INT_CMD       = 0x0B42,
171
172         /* TSO command */
173         HNS3_OPC_TSO_GENERIC_CONFIG     = 0x0C01,
174         HNS3_OPC_GRO_GENERIC_CONFIG     = 0x0C10,
175
176         /* RSS commands */
177         HNS3_OPC_RSS_GENERIC_CONFIG     = 0x0D01,
178         HNS3_OPC_RSS_INPUT_TUPLE        = 0x0D02,
179         HNS3_OPC_RSS_INDIR_TABLE        = 0x0D07,
180         HNS3_OPC_RSS_TC_MODE            = 0x0D08,
181
182         /* Promisuous mode command */
183         HNS3_OPC_CFG_PROMISC_MODE       = 0x0E01,
184
185         /* Vlan offload commands */
186         HNS3_OPC_VLAN_PORT_TX_CFG       = 0x0F01,
187         HNS3_OPC_VLAN_PORT_RX_CFG       = 0x0F02,
188
189         /* MAC commands */
190         HNS3_OPC_MAC_VLAN_ADD           = 0x1000,
191         HNS3_OPC_MAC_VLAN_REMOVE        = 0x1001,
192         HNS3_OPC_MAC_VLAN_TYPE_ID       = 0x1002,
193         HNS3_OPC_MAC_VLAN_INSERT        = 0x1003,
194         HNS3_OPC_MAC_VLAN_ALLOCATE      = 0x1004,
195         HNS3_OPC_MAC_ETHTYPE_ADD        = 0x1010,
196
197         /* VLAN commands */
198         HNS3_OPC_VLAN_FILTER_CTRL       = 0x1100,
199         HNS3_OPC_VLAN_FILTER_PF_CFG     = 0x1101,
200         HNS3_OPC_VLAN_FILTER_VF_CFG     = 0x1102,
201
202         /* Flow Director command */
203         HNS3_OPC_FD_MODE_CTRL           = 0x1200,
204         HNS3_OPC_FD_GET_ALLOCATION      = 0x1201,
205         HNS3_OPC_FD_KEY_CONFIG          = 0x1202,
206         HNS3_OPC_FD_TCAM_OP             = 0x1203,
207         HNS3_OPC_FD_AD_OP               = 0x1204,
208         HNS3_OPC_FD_COUNTER_OP          = 0x1205,
209
210         /* SFP command */
211         HNS3_OPC_SFP_GET_SPEED          = 0x7104,
212
213         /* Interrupts commands */
214         HNS3_OPC_ADD_RING_TO_VECTOR     = 0x1503,
215         HNS3_OPC_DEL_RING_TO_VECTOR     = 0x1504,
216
217         /* Error INT commands */
218         HNS3_QUERY_MSIX_INT_STS_BD_NUM          = 0x1513,
219         HNS3_QUERY_CLEAR_ALL_MPF_MSIX_INT       = 0x1514,
220         HNS3_QUERY_CLEAR_ALL_PF_MSIX_INT        = 0x1515,
221
222         /* PPP module intr commands */
223         HNS3_PPP_CMD0_INT_CMD                   = 0x2100,
224         HNS3_PPP_CMD1_INT_CMD                   = 0x2101,
225 };
226
227 #define HNS3_CMD_FLAG_IN        BIT(0)
228 #define HNS3_CMD_FLAG_OUT       BIT(1)
229 #define HNS3_CMD_FLAG_NEXT      BIT(2)
230 #define HNS3_CMD_FLAG_WR        BIT(3)
231 #define HNS3_CMD_FLAG_NO_INTR   BIT(4)
232 #define HNS3_CMD_FLAG_ERR_INTR  BIT(5)
233
234 #define HNS3_BUF_SIZE_UNIT      256
235 #define HNS3_BUF_MUL_BY         2
236 #define HNS3_BUF_DIV_BY         2
237 #define NEED_RESERVE_TC_NUM     2
238 #define BUF_MAX_PERCENT         100
239 #define BUF_RESERVE_PERCENT     90
240
241 #define HNS3_MAX_TC_NUM         8
242 #define HNS3_TC0_PRI_BUF_EN_B   15 /* Bit 15 indicate enable or not */
243 #define HNS3_BUF_UNIT_S         7  /* Buf size is united by 128 bytes */
244 #define HNS3_TX_BUFF_RSV_NUM    8
245 struct hns3_tx_buff_alloc_cmd {
246         uint16_t tx_pkt_buff[HNS3_MAX_TC_NUM];
247         uint8_t tx_buff_rsv[HNS3_TX_BUFF_RSV_NUM];
248 };
249
250 struct hns3_rx_priv_buff_cmd {
251         uint16_t buf_num[HNS3_MAX_TC_NUM];
252         uint16_t shared_buf;
253         uint8_t rsv[6];
254 };
255
256 struct hns3_query_version_cmd {
257         uint32_t firmware;
258         uint32_t firmware_rsv[5];
259 };
260
261 #define HNS3_RX_PRIV_EN_B       15
262 #define HNS3_TC_NUM_ONE_DESC    4
263 struct hns3_priv_wl {
264         uint16_t high;
265         uint16_t low;
266 };
267
268 struct hns3_rx_priv_wl_buf {
269         struct hns3_priv_wl tc_wl[HNS3_TC_NUM_ONE_DESC];
270 };
271
272 struct hns3_rx_com_thrd {
273         struct hns3_priv_wl com_thrd[HNS3_TC_NUM_ONE_DESC];
274 };
275
276 struct hns3_rx_com_wl {
277         struct hns3_priv_wl com_wl;
278 };
279
280 struct hns3_waterline {
281         uint32_t low;
282         uint32_t high;
283 };
284
285 struct hns3_tc_thrd {
286         uint32_t low;
287         uint32_t high;
288 };
289
290 struct hns3_priv_buf {
291         struct hns3_waterline wl; /* Waterline for low and high */
292         uint32_t buf_size;        /* TC private buffer size */
293         uint32_t tx_buf_size;
294         uint32_t enable;          /* Enable TC private buffer or not */
295 };
296
297 struct hns3_shared_buf {
298         struct hns3_waterline self;
299         struct hns3_tc_thrd tc_thrd[HNS3_MAX_TC_NUM];
300         uint32_t buf_size;
301 };
302
303 struct hns3_pkt_buf_alloc {
304         struct hns3_priv_buf priv_buf[HNS3_MAX_TC_NUM];
305         struct hns3_shared_buf s_buf;
306 };
307
308 #define HNS3_RX_COM_WL_EN_B     15
309 struct hns3_rx_com_wl_buf_cmd {
310         uint16_t high_wl;
311         uint16_t low_wl;
312         uint8_t rsv[20];
313 };
314
315 #define HNS3_RX_PKT_EN_B        15
316 struct hns3_rx_pkt_buf_cmd {
317         uint16_t high_pkt;
318         uint16_t low_pkt;
319         uint8_t rsv[20];
320 };
321
322 #define HNS3_PF_STATE_DONE_B    0
323 #define HNS3_PF_STATE_MAIN_B    1
324 #define HNS3_PF_STATE_BOND_B    2
325 #define HNS3_PF_STATE_MAC_N_B   6
326 #define HNS3_PF_MAC_NUM_MASK    0x3
327 #define HNS3_PF_STATE_MAIN      BIT(HNS3_PF_STATE_MAIN_B)
328 #define HNS3_PF_STATE_DONE      BIT(HNS3_PF_STATE_DONE_B)
329 #define HNS3_VF_RST_STATE_NUM   4
330 struct hns3_func_status_cmd {
331         uint32_t vf_rst_state[HNS3_VF_RST_STATE_NUM];
332         uint8_t pf_state;
333         uint8_t mac_id;
334         uint8_t rsv1;
335         uint8_t pf_cnt_in_mac;
336         uint8_t pf_num;
337         uint8_t vf_num;
338         uint8_t rsv[2];
339 };
340
341 #define HNS3_VEC_NUM_S          0
342 #define HNS3_VEC_NUM_M          GENMASK(7, 0)
343 #define HNS3_MIN_VECTOR_NUM     2 /* one for msi-x, another for IO */
344 struct hns3_pf_res_cmd {
345         uint16_t tqp_num;
346         uint16_t buf_size;
347         uint16_t msixcap_localid_ba_nic;
348         uint16_t msixcap_localid_ba_rocee;
349         uint16_t pf_intr_vector_number;
350         uint16_t pf_own_fun_number;
351         uint16_t tx_buf_size;
352         uint16_t dv_buf_size;
353         uint32_t rsv[2];
354 };
355
356 struct hns3_vf_res_cmd {
357         uint16_t tqp_num;
358         uint16_t reserved;
359         uint16_t msixcap_localid_ba_nic;
360         uint16_t msixcap_localid_ba_rocee;
361         uint16_t vf_intr_vector_number;
362         uint16_t rsv[7];
363 };
364
365 #define HNS3_UMV_SPC_ALC_B      0
366 struct hns3_umv_spc_alc_cmd {
367         uint8_t allocate;
368         uint8_t rsv1[3];
369         uint32_t space_size;
370         uint8_t rsv2[16];
371 };
372
373 #define HNS3_CFG_OFFSET_S               0
374 #define HNS3_CFG_OFFSET_M               GENMASK(19, 0)
375 #define HNS3_CFG_RD_LEN_S               24
376 #define HNS3_CFG_RD_LEN_M               GENMASK(27, 24)
377 #define HNS3_CFG_RD_LEN_BYTES           16
378 #define HNS3_CFG_RD_LEN_UNIT            4
379
380 #define HNS3_CFG_VMDQ_S                 0
381 #define HNS3_CFG_VMDQ_M                 GENMASK(7, 0)
382 #define HNS3_CFG_TC_NUM_S               8
383 #define HNS3_CFG_TC_NUM_M               GENMASK(15, 8)
384 #define HNS3_CFG_TQP_DESC_N_S           16
385 #define HNS3_CFG_TQP_DESC_N_M           GENMASK(31, 16)
386 #define HNS3_CFG_PHY_ADDR_S             0
387 #define HNS3_CFG_PHY_ADDR_M             GENMASK(7, 0)
388 #define HNS3_CFG_MEDIA_TP_S             8
389 #define HNS3_CFG_MEDIA_TP_M             GENMASK(15, 8)
390 #define HNS3_CFG_RX_BUF_LEN_S           16
391 #define HNS3_CFG_RX_BUF_LEN_M           GENMASK(31, 16)
392 #define HNS3_CFG_MAC_ADDR_H_S           0
393 #define HNS3_CFG_MAC_ADDR_H_M           GENMASK(15, 0)
394 #define HNS3_CFG_DEFAULT_SPEED_S        16
395 #define HNS3_CFG_DEFAULT_SPEED_M        GENMASK(23, 16)
396 #define HNS3_CFG_RSS_SIZE_S             24
397 #define HNS3_CFG_RSS_SIZE_M             GENMASK(31, 24)
398 #define HNS3_CFG_SPEED_ABILITY_S        0
399 #define HNS3_CFG_SPEED_ABILITY_M        GENMASK(7, 0)
400 #define HNS3_CFG_UMV_TBL_SPACE_S        16
401 #define HNS3_CFG_UMV_TBL_SPACE_M        GENMASK(31, 16)
402
403 #define HNS3_ACCEPT_TAG1_B              0
404 #define HNS3_ACCEPT_UNTAG1_B            1
405 #define HNS3_PORT_INS_TAG1_EN_B         2
406 #define HNS3_PORT_INS_TAG2_EN_B         3
407 #define HNS3_CFG_NIC_ROCE_SEL_B         4
408 #define HNS3_ACCEPT_TAG2_B              5
409 #define HNS3_ACCEPT_UNTAG2_B            6
410
411 #define HNS3_REM_TAG1_EN_B              0
412 #define HNS3_REM_TAG2_EN_B              1
413 #define HNS3_SHOW_TAG1_EN_B             2
414 #define HNS3_SHOW_TAG2_EN_B             3
415
416 /* Factor used to calculate offset and bitmap of VF num */
417 #define HNS3_VF_NUM_PER_CMD             64
418 #define HNS3_VF_NUM_PER_BYTE            8
419
420 struct hns3_cfg_param_cmd {
421         uint32_t offset;
422         uint32_t rsv;
423         uint32_t param[4];
424 };
425
426 #define HNS3_VPORT_VTAG_RX_CFG_CMD_VF_BITMAP_NUM        8
427 struct hns3_vport_vtag_rx_cfg_cmd {
428         uint8_t vport_vlan_cfg;
429         uint8_t vf_offset;
430         uint8_t rsv1[6];
431         uint8_t vf_bitmap[HNS3_VPORT_VTAG_RX_CFG_CMD_VF_BITMAP_NUM];
432         uint8_t rsv2[8];
433 };
434
435 struct hns3_vport_vtag_tx_cfg_cmd {
436         uint8_t vport_vlan_cfg;
437         uint8_t vf_offset;
438         uint8_t rsv1[2];
439         uint16_t def_vlan_tag1;
440         uint16_t def_vlan_tag2;
441         uint8_t vf_bitmap[8];
442         uint8_t rsv2[8];
443 };
444
445
446 struct hns3_vlan_filter_ctrl_cmd {
447         uint8_t vlan_type;
448         uint8_t vlan_fe;
449         uint8_t rsv1[2];
450         uint8_t vf_id;
451         uint8_t rsv2[19];
452 };
453
454 #define HNS3_VLAN_OFFSET_BITMAP_NUM     20
455 struct hns3_vlan_filter_pf_cfg_cmd {
456         uint8_t vlan_offset;
457         uint8_t vlan_cfg;
458         uint8_t rsv[2];
459         uint8_t vlan_offset_bitmap[HNS3_VLAN_OFFSET_BITMAP_NUM];
460 };
461
462 #define HNS3_VLAN_FILTER_VF_CFG_CMD_VF_BITMAP_NUM       16
463 struct hns3_vlan_filter_vf_cfg_cmd {
464         uint16_t vlan_id;
465         uint8_t  resp_code;
466         uint8_t  rsv;
467         uint8_t  vlan_cfg;
468         uint8_t  rsv1[3];
469         uint8_t  vf_bitmap[HNS3_VLAN_FILTER_VF_CFG_CMD_VF_BITMAP_NUM];
470 };
471
472 struct hns3_tx_vlan_type_cfg_cmd {
473         uint16_t ot_vlan_type;
474         uint16_t in_vlan_type;
475         uint8_t rsv[20];
476 };
477
478 struct hns3_rx_vlan_type_cfg_cmd {
479         uint16_t ot_fst_vlan_type;
480         uint16_t ot_sec_vlan_type;
481         uint16_t in_fst_vlan_type;
482         uint16_t in_sec_vlan_type;
483         uint8_t rsv[16];
484 };
485
486 #define HNS3_TSO_MSS_MIN_S      0
487 #define HNS3_TSO_MSS_MIN_M      GENMASK(13, 0)
488
489 #define HNS3_TSO_MSS_MAX_S      16
490 #define HNS3_TSO_MSS_MAX_M      GENMASK(29, 16)
491
492 struct hns3_cfg_tso_status_cmd {
493         rte_le16_t tso_mss_min;
494         rte_le16_t tso_mss_max;
495         uint8_t rsv[20];
496 };
497
498 #define HNS3_GRO_EN_B           0
499 struct hns3_cfg_gro_status_cmd {
500         rte_le16_t gro_en;
501         uint8_t rsv[22];
502 };
503
504 #define HNS3_TSO_MSS_MIN        256
505 #define HNS3_TSO_MSS_MAX        9668
506
507 #define HNS3_RSS_HASH_KEY_OFFSET_B      4
508
509 #define HNS3_RSS_CFG_TBL_SIZE   16
510 #define HNS3_RSS_HASH_KEY_NUM   16
511 /* Configure the algorithm mode and Hash Key, opcode:0x0D01 */
512 struct hns3_rss_generic_config_cmd {
513         /* Hash_algorithm(8.0~8.3), hash_key_offset(8.4~8.7) */
514         uint8_t hash_config;
515         uint8_t rsv[7];
516         uint8_t hash_key[HNS3_RSS_HASH_KEY_NUM];
517 };
518
519 /* Configure the tuple selection for RSS hash input, opcode:0x0D02 */
520 struct hns3_rss_input_tuple_cmd {
521         uint8_t ipv4_tcp_en;
522         uint8_t ipv4_udp_en;
523         uint8_t ipv4_sctp_en;
524         uint8_t ipv4_fragment_en;
525         uint8_t ipv6_tcp_en;
526         uint8_t ipv6_udp_en;
527         uint8_t ipv6_sctp_en;
528         uint8_t ipv6_fragment_en;
529         uint8_t rsv[16];
530 };
531
532 #define HNS3_RSS_CFG_TBL_SIZE   16
533
534 /* Configure the indirection table, opcode:0x0D07 */
535 struct hns3_rss_indirection_table_cmd {
536         uint16_t start_table_index;  /* Bit3~0 must be 0x0. */
537         uint16_t rss_set_bitmap;
538         uint8_t rsv[4];
539         uint8_t rss_result[HNS3_RSS_CFG_TBL_SIZE];
540 };
541
542 #define HNS3_RSS_TC_OFFSET_S            0
543 #define HNS3_RSS_TC_OFFSET_M            (0x3ff << HNS3_RSS_TC_OFFSET_S)
544 #define HNS3_RSS_TC_SIZE_S              12
545 #define HNS3_RSS_TC_SIZE_M              (0x7 << HNS3_RSS_TC_SIZE_S)
546 #define HNS3_RSS_TC_VALID_B             15
547
548 /* Configure the tc_size and tc_offset, opcode:0x0D08 */
549 struct hns3_rss_tc_mode_cmd {
550         uint16_t rss_tc_mode[HNS3_MAX_TC_NUM];
551         uint8_t rsv[8];
552 };
553
554 #define HNS3_LINK_STATUS_UP_B   0
555 #define HNS3_LINK_STATUS_UP_M   BIT(HNS3_LINK_STATUS_UP_B)
556 struct hns3_link_status_cmd {
557         uint8_t status;
558         uint8_t rsv[23];
559 };
560
561 struct hns3_promisc_param {
562         uint8_t vf_id;
563         uint8_t enable;
564 };
565
566 #define HNS3_PROMISC_TX_EN_B    BIT(4)
567 #define HNS3_PROMISC_RX_EN_B    BIT(5)
568 #define HNS3_PROMISC_EN_B       1
569 #define HNS3_PROMISC_EN_ALL     0x7
570 #define HNS3_PROMISC_EN_UC      0x1
571 #define HNS3_PROMISC_EN_MC      0x2
572 #define HNS3_PROMISC_EN_BC      0x4
573 struct hns3_promisc_cfg_cmd {
574         uint8_t flag;
575         uint8_t vf_id;
576         uint16_t rsv0;
577         uint8_t rsv1[20];
578 };
579
580 enum hns3_promisc_type {
581         HNS3_UNICAST    = 1,
582         HNS3_MULTICAST  = 2,
583         HNS3_BROADCAST  = 3,
584 };
585
586 #define HNS3_MAC_TX_EN_B                6
587 #define HNS3_MAC_RX_EN_B                7
588 #define HNS3_MAC_PAD_TX_B               11
589 #define HNS3_MAC_PAD_RX_B               12
590 #define HNS3_MAC_1588_TX_B              13
591 #define HNS3_MAC_1588_RX_B              14
592 #define HNS3_MAC_APP_LP_B               15
593 #define HNS3_MAC_LINE_LP_B              16
594 #define HNS3_MAC_FCS_TX_B               17
595 #define HNS3_MAC_RX_OVERSIZE_TRUNCATE_B 18
596 #define HNS3_MAC_RX_FCS_STRIP_B         19
597 #define HNS3_MAC_RX_FCS_B               20
598 #define HNS3_MAC_TX_UNDER_MIN_ERR_B     21
599 #define HNS3_MAC_TX_OVERSIZE_TRUNCATE_B 22
600
601 struct hns3_config_mac_mode_cmd {
602         uint32_t txrx_pad_fcs_loop_en;
603         uint8_t  rsv[20];
604 };
605
606 #define HNS3_CFG_SPEED_10M              6
607 #define HNS3_CFG_SPEED_100M             7
608 #define HNS3_CFG_SPEED_1G               0
609 #define HNS3_CFG_SPEED_10G              1
610 #define HNS3_CFG_SPEED_25G              2
611 #define HNS3_CFG_SPEED_40G              3
612 #define HNS3_CFG_SPEED_50G              4
613 #define HNS3_CFG_SPEED_100G             5
614
615 #define HNS3_CFG_SPEED_S                0
616 #define HNS3_CFG_SPEED_M                GENMASK(5, 0)
617 #define HNS3_CFG_DUPLEX_B               7
618 #define HNS3_CFG_DUPLEX_M               BIT(HNS3_CFG_DUPLEX_B)
619
620 #define HNS3_CFG_MAC_SPEED_CHANGE_EN_B  0
621
622 struct hns3_config_mac_speed_dup_cmd {
623         uint8_t speed_dup;
624         uint8_t mac_change_fec_en;
625         uint8_t rsv[22];
626 };
627
628 #define HNS3_RING_ID_MASK               GENMASK(9, 0)
629 #define HNS3_TQP_ENABLE_B               0
630
631 #define HNS3_MAC_CFG_AN_EN_B            0
632 #define HNS3_MAC_CFG_AN_INT_EN_B        1
633 #define HNS3_MAC_CFG_AN_INT_MSK_B       2
634 #define HNS3_MAC_CFG_AN_INT_CLR_B       3
635 #define HNS3_MAC_CFG_AN_RST_B           4
636
637 #define HNS3_MAC_CFG_AN_EN      BIT(HNS3_MAC_CFG_AN_EN_B)
638
639 struct hns3_config_auto_neg_cmd {
640         uint32_t  cfg_an_cmd_flag;
641         uint8_t   rsv[20];
642 };
643
644 struct hns3_sfp_speed_cmd {
645         uint32_t  sfp_speed;
646         uint32_t  rsv[5];
647 };
648
649 #define HNS3_MAC_MGR_MASK_VLAN_B                BIT(0)
650 #define HNS3_MAC_MGR_MASK_MAC_B                 BIT(1)
651 #define HNS3_MAC_MGR_MASK_ETHERTYPE_B           BIT(2)
652 #define HNS3_MAC_ETHERTYPE_LLDP                 0x88cc
653
654 struct hns3_mac_mgr_tbl_entry_cmd {
655         uint8_t   flags;
656         uint8_t   resp_code;
657         uint16_t  vlan_tag;
658         uint32_t  mac_addr_hi32;
659         uint16_t  mac_addr_lo16;
660         uint16_t  rsv1;
661         uint16_t  ethter_type;
662         uint16_t  egress_port;
663         uint16_t  egress_queue;
664         uint8_t   sw_port_id_aware;
665         uint8_t   rsv2;
666         uint8_t   i_port_bitmap;
667         uint8_t   i_port_direction;
668         uint8_t   rsv3[2];
669 };
670
671 struct hns3_cfg_com_tqp_queue_cmd {
672         uint16_t tqp_id;
673         uint16_t stream_id;
674         uint8_t enable;
675         uint8_t rsv[19];
676 };
677
678 #define HNS3_TQP_MAP_TYPE_PF            0
679 #define HNS3_TQP_MAP_TYPE_VF            1
680 #define HNS3_TQP_MAP_TYPE_B             0
681 #define HNS3_TQP_MAP_EN_B               1
682
683 struct hns3_tqp_map_cmd {
684         uint16_t tqp_id;        /* Absolute tqp id for in this pf */
685         uint8_t tqp_vf;         /* VF id */
686         uint8_t tqp_flag;       /* Indicate it's pf or vf tqp */
687         uint16_t tqp_vid;       /* Virtual id in this pf/vf */
688         uint8_t rsv[18];
689 };
690
691 enum hns3_ring_type {
692         HNS3_RING_TYPE_TX,
693         HNS3_RING_TYPE_RX
694 };
695
696 enum hns3_int_gl_idx {
697         HNS3_RING_GL_RX,
698         HNS3_RING_GL_TX,
699         HNS3_RING_GL_IMMEDIATE = 3
700 };
701
702 #define HNS3_RING_GL_IDX_S      0
703 #define HNS3_RING_GL_IDX_M      GENMASK(1, 0)
704
705 #define HNS3_VECTOR_ELEMENTS_PER_CMD    10
706
707 #define HNS3_INT_TYPE_S         0
708 #define HNS3_INT_TYPE_M         GENMASK(1, 0)
709 #define HNS3_TQP_ID_S           2
710 #define HNS3_TQP_ID_M           GENMASK(12, 2)
711 #define HNS3_INT_GL_IDX_S       13
712 #define HNS3_INT_GL_IDX_M       GENMASK(14, 13)
713 struct hns3_ctrl_vector_chain_cmd {
714         uint8_t int_vector_id;
715         uint8_t int_cause_num;
716         uint16_t tqp_type_and_id[HNS3_VECTOR_ELEMENTS_PER_CMD];
717         uint8_t vfid;
718         uint8_t rsv;
719 };
720
721 struct hns3_config_max_frm_size_cmd {
722         uint16_t max_frm_size;
723         uint8_t min_frm_size;
724         uint8_t rsv[21];
725 };
726
727 enum hns3_mac_vlan_tbl_opcode {
728         HNS3_MAC_VLAN_ADD,      /* Add new or modify mac_vlan */
729         HNS3_MAC_VLAN_UPDATE,   /* Modify other fields of this table */
730         HNS3_MAC_VLAN_REMOVE,   /* Remove a entry through mac_vlan key */
731         HNS3_MAC_VLAN_LKUP,     /* Lookup a entry through mac_vlan key */
732 };
733
734 enum hns3_mac_vlan_add_resp_code {
735         HNS3_ADD_UC_OVERFLOW = 2,  /* ADD failed for UC overflow */
736         HNS3_ADD_MC_OVERFLOW,      /* ADD failed for MC overflow */
737 };
738
739 #define HNS3_MC_MAC_VLAN_ADD_DESC_NUM   3
740
741 #define HNS3_MAC_VLAN_BIT0_EN_B         0
742 #define HNS3_MAC_VLAN_BIT1_EN_B         1
743 #define HNS3_MAC_EPORT_SW_EN_B          12
744 #define HNS3_MAC_EPORT_TYPE_B           11
745 #define HNS3_MAC_EPORT_VFID_S           3
746 #define HNS3_MAC_EPORT_VFID_M           GENMASK(10, 3)
747 #define HNS3_MAC_EPORT_PFID_S           0
748 #define HNS3_MAC_EPORT_PFID_M           GENMASK(2, 0)
749 struct hns3_mac_vlan_tbl_entry_cmd {
750         uint8_t   flags;
751         uint8_t   resp_code;
752         uint16_t  vlan_tag;
753         uint32_t  mac_addr_hi32;
754         uint16_t  mac_addr_lo16;
755         uint16_t  rsv1;
756         uint8_t   entry_type;
757         uint8_t   mc_mac_en;
758         uint16_t  egress_port;
759         uint16_t  egress_queue;
760         uint8_t   rsv2[6];
761 };
762
763 #define HNS3_TQP_RESET_B        0
764 struct hns3_reset_tqp_queue_cmd {
765         uint16_t tqp_id;
766         uint8_t reset_req;
767         uint8_t ready_to_reset;
768         uint8_t rsv[20];
769 };
770
771 #define HNS3_CFG_RESET_MAC_B            3
772 #define HNS3_CFG_RESET_FUNC_B           7
773 struct hns3_reset_cmd {
774         uint8_t mac_func_reset;
775         uint8_t fun_reset_vfid;
776         uint8_t rsv[22];
777 };
778
779 #define HNS3_MAX_TQP_NUM_PER_FUNC       64
780 #define HNS3_DEFAULT_TX_BUF             0x4000    /* 16k  bytes */
781 #define HNS3_TOTAL_PKT_BUF              0x108000  /* 1.03125M bytes */
782 #define HNS3_DEFAULT_DV                 0xA000    /* 40k byte */
783 #define HNS3_DEFAULT_NON_DCB_DV         0x7800    /* 30K byte */
784 #define HNS3_NON_DCB_ADDITIONAL_BUF     0x1400    /* 5120 byte */
785
786 #define HNS3_TYPE_CRQ                   0
787 #define HNS3_TYPE_CSQ                   1
788
789 #define HNS3_NIC_SW_RST_RDY_B           16
790 #define HNS3_NIC_SW_RST_RDY                     BIT(HNS3_NIC_SW_RST_RDY_B)
791 #define HNS3_NIC_CMQ_DESC_NUM           1024
792 #define HNS3_NIC_CMQ_DESC_NUM_S         3
793
794 #define HNS3_CMD_SEND_SYNC(flag) \
795         ((flag) & HNS3_CMD_FLAG_NO_INTR)
796
797 void hns3_cmd_reuse_desc(struct hns3_cmd_desc *desc, bool is_read);
798 void hns3_cmd_setup_basic_desc(struct hns3_cmd_desc *desc,
799                                 enum hns3_opcode_type opcode, bool is_read);
800 int hns3_cmd_send(struct hns3_hw *hw, struct hns3_cmd_desc *desc, int num);
801 int hns3_cmd_init_queue(struct hns3_hw *hw);
802 int hns3_cmd_init(struct hns3_hw *hw);
803 void hns3_cmd_destroy_queue(struct hns3_hw *hw);
804 void hns3_cmd_uninit(struct hns3_hw *hw);
805
806 #endif /* _HNS3_CMD_H_ */