net/i40e: add FDIR support for GTP-C and GTP-U
[dpdk.git] / drivers / net / i40e / i40e_ethdev.h
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright(c) 2010-2017 Intel Corporation. All rights reserved.
5  *   All rights reserved.
6  *
7  *   Redistribution and use in source and binary forms, with or without
8  *   modification, are permitted provided that the following conditions
9  *   are met:
10  *
11  *     * Redistributions of source code must retain the above copyright
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright
14  *       notice, this list of conditions and the following disclaimer in
15  *       the documentation and/or other materials provided with the
16  *       distribution.
17  *     * Neither the name of Intel Corporation nor the names of its
18  *       contributors may be used to endorse or promote products derived
19  *       from this software without specific prior written permission.
20  *
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  */
33
34 #ifndef _I40E_ETHDEV_H_
35 #define _I40E_ETHDEV_H_
36
37 #include <rte_eth_ctrl.h>
38 #include <rte_time.h>
39 #include <rte_kvargs.h>
40 #include <rte_hash.h>
41 #include <rte_flow_driver.h>
42 #include <rte_tm_driver.h>
43
44 #define I40E_VLAN_TAG_SIZE        4
45
46 #define I40E_AQ_LEN               32
47 #define I40E_AQ_BUF_SZ            4096
48 /* Number of queues per TC should be one of 1, 2, 4, 8, 16, 32, 64 */
49 #define I40E_MAX_Q_PER_TC         64
50 #define I40E_NUM_DESC_DEFAULT     512
51 #define I40E_NUM_DESC_ALIGN       32
52 #define I40E_BUF_SIZE_MIN         1024
53 #define I40E_FRAME_SIZE_MAX       9728
54 #define I40E_QUEUE_BASE_ADDR_UNIT 128
55 /* number of VSIs and queue default setting */
56 #define I40E_MAX_QP_NUM_PER_VF    16
57 #define I40E_DEFAULT_QP_NUM_FDIR  1
58 #define I40E_UINT32_BIT_SIZE      (CHAR_BIT * sizeof(uint32_t))
59 #define I40E_VFTA_SIZE            (4096 / I40E_UINT32_BIT_SIZE)
60 /* Maximun number of MAC addresses */
61 #define I40E_NUM_MACADDR_MAX       64
62 /* Maximum number of VFs */
63 #define I40E_MAX_VF               128
64
65 /*
66  * vlan_id is a 12 bit number.
67  * The VFTA array is actually a 4096 bit array, 128 of 32bit elements.
68  * 2^5 = 32. The val of lower 5 bits specifies the bit in the 32bit element.
69  * The higher 7 bit val specifies VFTA array index.
70  */
71 #define I40E_VFTA_BIT(vlan_id)    (1 << ((vlan_id) & 0x1F))
72 #define I40E_VFTA_IDX(vlan_id)    ((vlan_id) >> 5)
73
74 /* Default TC traffic in case DCB is not enabled */
75 #define I40E_DEFAULT_TCMAP        0x1
76 #define I40E_FDIR_QUEUE_ID        0
77
78 /* Always assign pool 0 to main VSI, VMDQ will start from 1 */
79 #define I40E_VMDQ_POOL_BASE       1
80
81 #define I40E_DEFAULT_RX_FREE_THRESH  32
82 #define I40E_DEFAULT_RX_PTHRESH      8
83 #define I40E_DEFAULT_RX_HTHRESH      8
84 #define I40E_DEFAULT_RX_WTHRESH      0
85
86 #define I40E_DEFAULT_TX_FREE_THRESH  32
87 #define I40E_DEFAULT_TX_PTHRESH      32
88 #define I40E_DEFAULT_TX_HTHRESH      0
89 #define I40E_DEFAULT_TX_WTHRESH      0
90 #define I40E_DEFAULT_TX_RSBIT_THRESH 32
91
92 /* Bit shift and mask */
93 #define I40E_4_BIT_WIDTH  (CHAR_BIT / 2)
94 #define I40E_4_BIT_MASK   RTE_LEN2MASK(I40E_4_BIT_WIDTH, uint8_t)
95 #define I40E_8_BIT_WIDTH  CHAR_BIT
96 #define I40E_8_BIT_MASK   UINT8_MAX
97 #define I40E_16_BIT_WIDTH (CHAR_BIT * 2)
98 #define I40E_16_BIT_MASK  UINT16_MAX
99 #define I40E_32_BIT_WIDTH (CHAR_BIT * 4)
100 #define I40E_32_BIT_MASK  UINT32_MAX
101 #define I40E_48_BIT_WIDTH (CHAR_BIT * 6)
102 #define I40E_48_BIT_MASK  RTE_LEN2MASK(I40E_48_BIT_WIDTH, uint64_t)
103
104 /* Linux PF host with virtchnl version 1.1 */
105 #define PF_IS_V11(vf) \
106         (((vf)->version_major == VIRTCHNL_VERSION_MAJOR) && \
107         ((vf)->version_minor == 1))
108
109 /* index flex payload per layer */
110 enum i40e_flxpld_layer_idx {
111         I40E_FLXPLD_L2_IDX    = 0,
112         I40E_FLXPLD_L3_IDX    = 1,
113         I40E_FLXPLD_L4_IDX    = 2,
114         I40E_MAX_FLXPLD_LAYER = 3,
115 };
116 #define I40E_MAX_FLXPLD_FIED        3  /* max number of flex payload fields */
117 #define I40E_FDIR_BITMASK_NUM_WORD  2  /* max number of bitmask words */
118 #define I40E_FDIR_MAX_FLEXWORD_NUM  8  /* max number of flexpayload words */
119 #define I40E_FDIR_MAX_FLEX_LEN      16 /* len in bytes of flex payload */
120 #define I40E_INSET_MASK_NUM_REG     2  /* number of input set mask registers */
121
122 /* i40e flags */
123 #define I40E_FLAG_RSS                   (1ULL << 0)
124 #define I40E_FLAG_DCB                   (1ULL << 1)
125 #define I40E_FLAG_VMDQ                  (1ULL << 2)
126 #define I40E_FLAG_SRIOV                 (1ULL << 3)
127 #define I40E_FLAG_HEADER_SPLIT_DISABLED (1ULL << 4)
128 #define I40E_FLAG_HEADER_SPLIT_ENABLED  (1ULL << 5)
129 #define I40E_FLAG_FDIR                  (1ULL << 6)
130 #define I40E_FLAG_VXLAN                 (1ULL << 7)
131 #define I40E_FLAG_RSS_AQ_CAPABLE        (1ULL << 8)
132 #define I40E_FLAG_VF_MAC_BY_PF          (1ULL << 9)
133 #define I40E_FLAG_ALL (I40E_FLAG_RSS | \
134                        I40E_FLAG_DCB | \
135                        I40E_FLAG_VMDQ | \
136                        I40E_FLAG_SRIOV | \
137                        I40E_FLAG_HEADER_SPLIT_DISABLED | \
138                        I40E_FLAG_HEADER_SPLIT_ENABLED | \
139                        I40E_FLAG_FDIR | \
140                        I40E_FLAG_VXLAN | \
141                        I40E_FLAG_RSS_AQ_CAPABLE | \
142                        I40E_FLAG_VF_MAC_BY_PF)
143
144 #define I40E_RSS_OFFLOAD_ALL ( \
145         ETH_RSS_FRAG_IPV4 | \
146         ETH_RSS_NONFRAG_IPV4_TCP | \
147         ETH_RSS_NONFRAG_IPV4_UDP | \
148         ETH_RSS_NONFRAG_IPV4_SCTP | \
149         ETH_RSS_NONFRAG_IPV4_OTHER | \
150         ETH_RSS_FRAG_IPV6 | \
151         ETH_RSS_NONFRAG_IPV6_TCP | \
152         ETH_RSS_NONFRAG_IPV6_UDP | \
153         ETH_RSS_NONFRAG_IPV6_SCTP | \
154         ETH_RSS_NONFRAG_IPV6_OTHER | \
155         ETH_RSS_L2_PAYLOAD)
156
157 /* All bits of RSS hash enable for X722*/
158 #define I40E_RSS_HENA_ALL_X722 ( \
159         (1ULL << I40E_FILTER_PCTYPE_NONF_UNICAST_IPV4_UDP) | \
160         (1ULL << I40E_FILTER_PCTYPE_NONF_MULTICAST_IPV4_UDP) | \
161         (1ULL << I40E_FILTER_PCTYPE_NONF_IPV4_TCP_SYN_NO_ACK) | \
162         (1ULL << I40E_FILTER_PCTYPE_NONF_UNICAST_IPV6_UDP) | \
163         (1ULL << I40E_FILTER_PCTYPE_NONF_MULTICAST_IPV6_UDP) | \
164         (1ULL << I40E_FILTER_PCTYPE_NONF_IPV6_TCP_SYN_NO_ACK) | \
165         I40E_RSS_HENA_ALL)
166
167 /* All bits of RSS hash enable */
168 #define I40E_RSS_HENA_ALL ( \
169         (1ULL << I40E_FILTER_PCTYPE_NONF_IPV4_UDP) | \
170         (1ULL << I40E_FILTER_PCTYPE_NONF_IPV4_TCP) | \
171         (1ULL << I40E_FILTER_PCTYPE_NONF_IPV4_SCTP) | \
172         (1ULL << I40E_FILTER_PCTYPE_NONF_IPV4_OTHER) | \
173         (1ULL << I40E_FILTER_PCTYPE_FRAG_IPV4) | \
174         (1ULL << I40E_FILTER_PCTYPE_NONF_IPV6_UDP) | \
175         (1ULL << I40E_FILTER_PCTYPE_NONF_IPV6_TCP) | \
176         (1ULL << I40E_FILTER_PCTYPE_NONF_IPV6_SCTP) | \
177         (1ULL << I40E_FILTER_PCTYPE_NONF_IPV6_OTHER) | \
178         (1ULL << I40E_FILTER_PCTYPE_FRAG_IPV6) | \
179         (1ULL << I40E_FILTER_PCTYPE_FCOE_OX) | \
180         (1ULL << I40E_FILTER_PCTYPE_FCOE_RX) | \
181         (1ULL << I40E_FILTER_PCTYPE_FCOE_OTHER) | \
182         (1ULL << I40E_FILTER_PCTYPE_L2_PAYLOAD))
183
184 #define I40E_MISC_VEC_ID                RTE_INTR_VEC_ZERO_OFFSET
185 #define I40E_RX_VEC_START               RTE_INTR_VEC_RXTX_OFFSET
186
187 /* Default queue interrupt throttling time in microseconds */
188 #define I40E_ITR_INDEX_DEFAULT          0
189 #define I40E_ITR_INDEX_NONE             3
190 #define I40E_QUEUE_ITR_INTERVAL_DEFAULT 32 /* 32 us */
191 #define I40E_QUEUE_ITR_INTERVAL_MAX     8160 /* 8160 us */
192 /* Special FW support this floating VEB feature */
193 #define FLOATING_VEB_SUPPORTED_FW_MAJ 5
194 #define FLOATING_VEB_SUPPORTED_FW_MIN 0
195
196 #define I40E_GL_SWT_L2TAGCTRL(_i)             (0x001C0A70 + ((_i) * 4))
197 #define I40E_GL_SWT_L2TAGCTRL_ETHERTYPE_SHIFT 16
198 #define I40E_GL_SWT_L2TAGCTRL_ETHERTYPE_MASK  \
199         I40E_MASK(0xFFFF, I40E_GL_SWT_L2TAGCTRL_ETHERTYPE_SHIFT)
200
201 #define I40E_INSET_NONE            0x00000000000000000ULL
202
203 /* bit0 ~ bit 7 */
204 #define I40E_INSET_DMAC            0x0000000000000001ULL
205 #define I40E_INSET_SMAC            0x0000000000000002ULL
206 #define I40E_INSET_VLAN_OUTER      0x0000000000000004ULL
207 #define I40E_INSET_VLAN_INNER      0x0000000000000008ULL
208 #define I40E_INSET_VLAN_TUNNEL     0x0000000000000010ULL
209
210 /* bit 8 ~ bit 15 */
211 #define I40E_INSET_IPV4_SRC        0x0000000000000100ULL
212 #define I40E_INSET_IPV4_DST        0x0000000000000200ULL
213 #define I40E_INSET_IPV6_SRC        0x0000000000000400ULL
214 #define I40E_INSET_IPV6_DST        0x0000000000000800ULL
215 #define I40E_INSET_SRC_PORT        0x0000000000001000ULL
216 #define I40E_INSET_DST_PORT        0x0000000000002000ULL
217 #define I40E_INSET_SCTP_VT         0x0000000000004000ULL
218
219 /* bit 16 ~ bit 31 */
220 #define I40E_INSET_IPV4_TOS        0x0000000000010000ULL
221 #define I40E_INSET_IPV4_PROTO      0x0000000000020000ULL
222 #define I40E_INSET_IPV4_TTL        0x0000000000040000ULL
223 #define I40E_INSET_IPV6_TC         0x0000000000080000ULL
224 #define I40E_INSET_IPV6_FLOW       0x0000000000100000ULL
225 #define I40E_INSET_IPV6_NEXT_HDR   0x0000000000200000ULL
226 #define I40E_INSET_IPV6_HOP_LIMIT  0x0000000000400000ULL
227 #define I40E_INSET_TCP_FLAGS       0x0000000000800000ULL
228
229 /* bit 32 ~ bit 47, tunnel fields */
230 #define I40E_INSET_TUNNEL_IPV4_DST       0x0000000100000000ULL
231 #define I40E_INSET_TUNNEL_IPV6_DST       0x0000000200000000ULL
232 #define I40E_INSET_TUNNEL_DMAC           0x0000000400000000ULL
233 #define I40E_INSET_TUNNEL_SRC_PORT       0x0000000800000000ULL
234 #define I40E_INSET_TUNNEL_DST_PORT       0x0000001000000000ULL
235 #define I40E_INSET_TUNNEL_ID             0x0000002000000000ULL
236
237 /* bit 48 ~ bit 55 */
238 #define I40E_INSET_LAST_ETHER_TYPE 0x0001000000000000ULL
239
240 /* bit 56 ~ bit 63, Flex Payload */
241 #define I40E_INSET_FLEX_PAYLOAD_W1 0x0100000000000000ULL
242 #define I40E_INSET_FLEX_PAYLOAD_W2 0x0200000000000000ULL
243 #define I40E_INSET_FLEX_PAYLOAD_W3 0x0400000000000000ULL
244 #define I40E_INSET_FLEX_PAYLOAD_W4 0x0800000000000000ULL
245 #define I40E_INSET_FLEX_PAYLOAD_W5 0x1000000000000000ULL
246 #define I40E_INSET_FLEX_PAYLOAD_W6 0x2000000000000000ULL
247 #define I40E_INSET_FLEX_PAYLOAD_W7 0x4000000000000000ULL
248 #define I40E_INSET_FLEX_PAYLOAD_W8 0x8000000000000000ULL
249 #define I40E_INSET_FLEX_PAYLOAD \
250         (I40E_INSET_FLEX_PAYLOAD_W1 | I40E_INSET_FLEX_PAYLOAD_W2 | \
251         I40E_INSET_FLEX_PAYLOAD_W3 | I40E_INSET_FLEX_PAYLOAD_W4 | \
252         I40E_INSET_FLEX_PAYLOAD_W5 | I40E_INSET_FLEX_PAYLOAD_W6 | \
253         I40E_INSET_FLEX_PAYLOAD_W7 | I40E_INSET_FLEX_PAYLOAD_W8)
254
255 /* The max bandwidth of i40e is 40Gbps. */
256 #define I40E_QOS_BW_MAX 40000
257 /* The bandwidth should be the multiple of 50Mbps. */
258 #define I40E_QOS_BW_GRANULARITY 50
259 /* The min bandwidth weight is 1. */
260 #define I40E_QOS_BW_WEIGHT_MIN 1
261 /* The max bandwidth weight is 127. */
262 #define I40E_QOS_BW_WEIGHT_MAX 127
263
264 /**
265  * The overhead from MTU to max frame size.
266  * Considering QinQ packet, the VLAN tag needs to be counted twice.
267  */
268 #define I40E_ETH_OVERHEAD \
269         (ETHER_HDR_LEN + ETHER_CRC_LEN + I40E_VLAN_TAG_SIZE * 2)
270
271 struct i40e_adapter;
272
273 /**
274  * MAC filter structure
275  */
276 struct i40e_mac_filter_info {
277         enum rte_mac_filter_type filter_type;
278         struct ether_addr mac_addr;
279 };
280
281 TAILQ_HEAD(i40e_mac_filter_list, i40e_mac_filter);
282
283 /* MAC filter list structure */
284 struct i40e_mac_filter {
285         TAILQ_ENTRY(i40e_mac_filter) next;
286         struct i40e_mac_filter_info mac_info;
287 };
288
289 TAILQ_HEAD(i40e_vsi_list_head, i40e_vsi_list);
290
291 struct i40e_vsi;
292
293 /* VSI list structure */
294 struct i40e_vsi_list {
295         TAILQ_ENTRY(i40e_vsi_list) list;
296         struct i40e_vsi *vsi;
297 };
298
299 struct i40e_rx_queue;
300 struct i40e_tx_queue;
301
302 /* Bandwidth limit information */
303 struct i40e_bw_info {
304         uint16_t bw_limit;      /* BW Limit (0 = disabled) */
305         uint8_t  bw_max;        /* Max BW limit if enabled */
306
307         /* Relative credits within same TC with respect to other VSIs or Comps */
308         uint8_t  bw_ets_share_credits[I40E_MAX_TRAFFIC_CLASS];
309         /* Bandwidth limit per TC */
310         uint16_t bw_ets_credits[I40E_MAX_TRAFFIC_CLASS];
311         /* Max bandwidth limit per TC */
312         uint8_t  bw_ets_max[I40E_MAX_TRAFFIC_CLASS];
313 };
314
315 /* Structure that defines a VEB */
316 struct i40e_veb {
317         struct i40e_vsi_list_head head;
318         struct i40e_vsi *associate_vsi; /* Associate VSI who owns the VEB */
319         struct i40e_pf *associate_pf; /* Associate PF who owns the VEB */
320         uint16_t seid; /* The seid of VEB itself */
321         uint16_t uplink_seid; /* The uplink seid of this VEB */
322         uint16_t stats_idx;
323         struct i40e_eth_stats stats;
324         uint8_t enabled_tc;   /* The traffic class enabled */
325         uint8_t strict_prio_tc; /* bit map of TCs set to strict priority mode */
326         struct i40e_bw_info bw_info; /* VEB bandwidth information */
327 };
328
329 /* i40e MACVLAN filter structure */
330 struct i40e_macvlan_filter {
331         struct ether_addr macaddr;
332         enum rte_mac_filter_type filter_type;
333         uint16_t vlan_id;
334 };
335
336 /*
337  * Structure that defines a VSI, associated with a adapter.
338  */
339 struct i40e_vsi {
340         struct i40e_adapter *adapter; /* Backreference to associated adapter */
341         struct i40e_aqc_vsi_properties_data info; /* VSI properties */
342
343         struct i40e_eth_stats eth_stats_offset;
344         struct i40e_eth_stats eth_stats;
345         /*
346          * When drivers loaded, only a default main VSI exists. In case new VSI
347          * needs to add, HW needs to know the layout that VSIs are organized.
348          * Besides that, VSI isan element and can't switch packets, which needs
349          * to add new component VEB to perform switching. So, a new VSI needs
350          * to specify the the uplink VSI (Parent VSI) before created. The
351          * uplink VSI will check whether it had a VEB to switch packets. If no,
352          * it will try to create one. Then, uplink VSI will move the new VSI
353          * into its' sib_vsi_list to manage all the downlink VSI.
354          *  sib_vsi_list: the VSI list that shared the same uplink VSI.
355          *  parent_vsi  : the uplink VSI. It's NULL for main VSI.
356          *  veb         : the VEB associates with the VSI.
357          */
358         struct i40e_vsi_list sib_vsi_list; /* sibling vsi list */
359         struct i40e_vsi *parent_vsi;
360         struct i40e_veb *veb;    /* Associated veb, could be null */
361         struct i40e_veb *floating_veb; /* Associated floating veb */
362         bool offset_loaded;
363         enum i40e_vsi_type type; /* VSI types */
364         uint16_t vlan_num;       /* Total VLAN number */
365         uint16_t mac_num;        /* Total mac number */
366         uint32_t vfta[I40E_VFTA_SIZE];        /* VLAN bitmap */
367         struct i40e_mac_filter_list mac_list; /* macvlan filter list */
368         /* specific VSI-defined parameters, SRIOV stored the vf_id */
369         uint32_t user_param;
370         uint16_t seid;           /* The seid of VSI itself */
371         uint16_t uplink_seid;    /* The uplink seid of this VSI */
372         uint16_t nb_qps;         /* Number of queue pairs VSI can occupy */
373         uint16_t nb_used_qps;    /* Number of queue pairs VSI uses */
374         uint16_t max_macaddrs;   /* Maximum number of MAC addresses */
375         uint16_t base_queue;     /* The first queue index of this VSI */
376         /*
377          * The offset to visit VSI related register, assigned by HW when
378          * creating VSI
379          */
380         uint16_t vsi_id;
381         uint16_t msix_intr; /* The MSIX interrupt binds to VSI */
382         uint16_t nb_msix;   /* The max number of msix vector */
383         uint8_t enabled_tc; /* The traffic class enabled */
384         uint8_t vlan_anti_spoof_on; /* The VLAN anti-spoofing enabled */
385         uint8_t vlan_filter_on; /* The VLAN filter enabled */
386         struct i40e_bw_info bw_info; /* VSI bandwidth information */
387 };
388
389 struct pool_entry {
390         LIST_ENTRY(pool_entry) next;
391         uint16_t base;
392         uint16_t len;
393 };
394
395 LIST_HEAD(res_list, pool_entry);
396
397 struct i40e_res_pool_info {
398         uint32_t base;              /* Resource start index */
399         uint32_t num_alloc;         /* Allocated resource number */
400         uint32_t num_free;          /* Total available resource number */
401         struct res_list alloc_list; /* Allocated resource list */
402         struct res_list free_list;  /* Available resource list */
403 };
404
405 enum I40E_VF_STATE {
406         I40E_VF_INACTIVE = 0,
407         I40E_VF_INRESET,
408         I40E_VF_ININIT,
409         I40E_VF_ACTIVE,
410 };
411
412 /*
413  * Structure to store private data for PF host.
414  */
415 struct i40e_pf_vf {
416         struct i40e_pf *pf;
417         struct i40e_vsi *vsi;
418         enum I40E_VF_STATE state; /* The number of queue pairs available */
419         uint16_t vf_idx; /* VF index in pf->vfs */
420         uint16_t lan_nb_qps; /* Actual queues allocated */
421         uint16_t reset_cnt; /* Total vf reset times */
422         struct ether_addr mac_addr;  /* Default MAC address */
423 };
424
425 /*
426  * Structure to store private data for flow control.
427  */
428 struct i40e_fc_conf {
429         uint16_t pause_time; /* Flow control pause timer */
430         /* FC high water 0-7 for pfc and 8 for lfc unit:kilobytes */
431         uint32_t high_water[I40E_MAX_TRAFFIC_CLASS + 1];
432         /* FC low water  0-7 for pfc and 8 for lfc unit:kilobytes */
433         uint32_t low_water[I40E_MAX_TRAFFIC_CLASS + 1];
434 };
435
436 /*
437  * Structure to store private data for VMDQ instance
438  */
439 struct i40e_vmdq_info {
440         struct i40e_pf *pf;
441         struct i40e_vsi *vsi;
442 };
443
444 #define I40E_FDIR_MAX_FLEXLEN      16  /**< Max length of flexbytes. */
445 #define I40E_MAX_FLX_SOURCE_OFF    480
446 #define NONUSE_FLX_PIT_DEST_OFF 63
447 #define NONUSE_FLX_PIT_FSIZE    1
448 #define I40E_FLX_OFFSET_IN_FIELD_VECTOR   50
449 #define MK_FLX_PIT(src_offset, fsize, dst_offset) ( \
450         (((src_offset) << I40E_PRTQF_FLX_PIT_SOURCE_OFF_SHIFT) & \
451                 I40E_PRTQF_FLX_PIT_SOURCE_OFF_MASK) | \
452         (((fsize) << I40E_PRTQF_FLX_PIT_FSIZE_SHIFT) & \
453                         I40E_PRTQF_FLX_PIT_FSIZE_MASK) | \
454         ((((dst_offset) == NONUSE_FLX_PIT_DEST_OFF ? \
455                         NONUSE_FLX_PIT_DEST_OFF : \
456                         ((dst_offset) + I40E_FLX_OFFSET_IN_FIELD_VECTOR)) << \
457                         I40E_PRTQF_FLX_PIT_DEST_OFF_SHIFT) & \
458                         I40E_PRTQF_FLX_PIT_DEST_OFF_MASK))
459 #define I40E_WORD(hi, lo) (uint16_t)((((hi) << 8) & 0xFF00) | ((lo) & 0xFF))
460 #define I40E_FLEX_WORD_MASK(off) (0x80 >> (off))
461 #define I40E_FDIR_IPv6_TC_OFFSET        20
462
463 /* A structure used to define the input for GTP flow */
464 struct i40e_gtp_flow {
465         struct rte_eth_udpv4_flow udp; /* IPv4 UDP fields to match. */
466         uint8_t msg_type;              /* Message type. */
467         uint32_t teid;                 /* TEID in big endian. */
468 };
469
470 /* A structure used to define the input for GTP IPV4 flow */
471 struct i40e_gtp_ipv4_flow {
472         struct i40e_gtp_flow gtp;
473         struct rte_eth_ipv4_flow ip4;
474 };
475
476 /* A structure used to define the input for GTP IPV6 flow */
477 struct i40e_gtp_ipv6_flow {
478         struct i40e_gtp_flow gtp;
479         struct rte_eth_ipv6_flow ip6;
480 };
481
482 /*
483  * A union contains the inputs for all types of flow
484  * items in flows need to be in big endian
485  */
486 union i40e_fdir_flow {
487         struct rte_eth_l2_flow     l2_flow;
488         struct rte_eth_udpv4_flow  udp4_flow;
489         struct rte_eth_tcpv4_flow  tcp4_flow;
490         struct rte_eth_sctpv4_flow sctp4_flow;
491         struct rte_eth_ipv4_flow   ip4_flow;
492         struct rte_eth_udpv6_flow  udp6_flow;
493         struct rte_eth_tcpv6_flow  tcp6_flow;
494         struct rte_eth_sctpv6_flow sctp6_flow;
495         struct rte_eth_ipv6_flow   ipv6_flow;
496         struct i40e_gtp_flow       gtp_flow;
497         struct i40e_gtp_ipv4_flow  gtp_ipv4_flow;
498         struct i40e_gtp_ipv6_flow  gtp_ipv6_flow;
499 };
500
501 enum i40e_fdir_ip_type {
502         I40E_FDIR_IPTYPE_IPV4,
503         I40E_FDIR_IPTYPE_IPV6,
504 };
505
506 /* A structure used to contain extend input of flow */
507 struct i40e_fdir_flow_ext {
508         uint16_t vlan_tci;
509         uint8_t flexbytes[RTE_ETH_FDIR_MAX_FLEXLEN];
510         /* It is filled by the flexible payload to match. */
511         uint8_t is_vf;   /* 1 for VF, 0 for port dev */
512         uint16_t dst_id; /* VF ID, available when is_vf is 1*/
513         bool inner_ip;   /* If there is inner ip */
514         enum i40e_fdir_ip_type iip_type; /* ip type for inner ip */
515         bool customized_pctype; /* If customized pctype is used */
516 };
517
518 /* A structure used to define the input for a flow director filter entry */
519 struct i40e_fdir_input {
520         enum i40e_filter_pctype pctype;
521         union i40e_fdir_flow flow;
522         /* Flow fields to match, dependent on flow_type */
523         struct i40e_fdir_flow_ext flow_ext;
524         /* Additional fields to match */
525 };
526
527 /* Behavior will be taken if FDIR match */
528 enum i40e_fdir_behavior {
529         I40E_FDIR_ACCEPT = 0,
530         I40E_FDIR_REJECT,
531         I40E_FDIR_PASSTHRU,
532 };
533
534 /* Flow director report status
535  * It defines what will be reported if FDIR entry is matched.
536  */
537 enum i40e_fdir_status {
538         I40E_FDIR_NO_REPORT_STATUS = 0, /* Report nothing. */
539         I40E_FDIR_REPORT_ID,            /* Only report FD ID. */
540         I40E_FDIR_REPORT_ID_FLEX_4,     /* Report FD ID and 4 flex bytes. */
541         I40E_FDIR_REPORT_FLEX_8,        /* Report 8 flex bytes. */
542 };
543
544 /* A structure used to define an action when match FDIR packet filter. */
545 struct i40e_fdir_action {
546         uint16_t rx_queue;        /* Queue assigned to if FDIR match. */
547         enum i40e_fdir_behavior behavior;     /* Behavior will be taken */
548         enum i40e_fdir_status report_status;  /* Status report option */
549         /* If report_status is I40E_FDIR_REPORT_ID_FLEX_4 or
550          * I40E_FDIR_REPORT_FLEX_8, flex_off specifies where the reported
551          * flex bytes start from in flexible payload.
552          */
553         uint8_t flex_off;
554 };
555
556 /* A structure used to define the flow director filter entry by filter_ctrl API
557  * It supports RTE_ETH_FILTER_FDIR with RTE_ETH_FILTER_ADD and
558  * RTE_ETH_FILTER_DELETE operations.
559  */
560 struct i40e_fdir_filter_conf {
561         uint32_t soft_id;
562         /* ID, an unique value is required when deal with FDIR entry */
563         struct i40e_fdir_input input;    /* Input set */
564         struct i40e_fdir_action action;  /* Action taken when match */
565 };
566
567 /*
568  * Structure to store flex pit for flow diretor.
569  */
570 struct i40e_fdir_flex_pit {
571         uint8_t src_offset;    /* offset in words from the beginning of payload */
572         uint8_t size;          /* size in words */
573         uint8_t dst_offset;    /* offset in words of flexible payload */
574 };
575
576 struct i40e_fdir_flex_mask {
577         uint8_t word_mask;  /**< Bit i enables word i of flexible payload */
578         uint8_t nb_bitmask;
579         struct {
580                 uint8_t offset;
581                 uint16_t mask;
582         } bitmask[I40E_FDIR_BITMASK_NUM_WORD];
583 };
584
585 #define I40E_FILTER_PCTYPE_INVALID 0
586 #define I40E_FILTER_PCTYPE_MAX     64
587 #define I40E_MAX_FDIR_FILTER_NUM   (1024 * 8)
588
589 struct i40e_fdir_filter {
590         TAILQ_ENTRY(i40e_fdir_filter) rules;
591         struct i40e_fdir_filter_conf fdir;
592 };
593
594 TAILQ_HEAD(i40e_fdir_filter_list, i40e_fdir_filter);
595 /*
596  *  A structure used to define fields of a FDIR related info.
597  */
598 struct i40e_fdir_info {
599         struct i40e_vsi *fdir_vsi;     /* pointer to fdir VSI structure */
600         uint16_t match_counter_index;  /* Statistic counter index used for fdir*/
601         struct i40e_tx_queue *txq;
602         struct i40e_rx_queue *rxq;
603         void *prg_pkt;                 /* memory for fdir program packet */
604         uint64_t dma_addr;             /* physic address of packet memory*/
605         /* input set bits for each pctype */
606         uint64_t input_set[I40E_FILTER_PCTYPE_MAX];
607         /*
608          * the rule how bytes stream is extracted as flexible payload
609          * for each payload layer, the setting can up to three elements
610          */
611         struct i40e_fdir_flex_pit flex_set[I40E_MAX_FLXPLD_LAYER * I40E_MAX_FLXPLD_FIED];
612         struct i40e_fdir_flex_mask flex_mask[I40E_FILTER_PCTYPE_MAX];
613
614         struct i40e_fdir_filter_list fdir_list;
615         struct i40e_fdir_filter **hash_map;
616         struct rte_hash *hash_table;
617
618         /* Mark if flex pit and mask is set */
619         bool flex_pit_flag[I40E_MAX_FLXPLD_LAYER];
620         bool flex_mask_flag[I40E_FILTER_PCTYPE_MAX];
621
622         bool inset_flag[I40E_FILTER_PCTYPE_MAX]; /* Mark if input set is set */
623 };
624
625 /* Ethertype filter number HW supports */
626 #define I40E_MAX_ETHERTYPE_FILTER_NUM 768
627
628 /* Ethertype filter struct */
629 struct i40e_ethertype_filter_input {
630         struct ether_addr mac_addr;   /* Mac address to match */
631         uint16_t ether_type;          /* Ether type to match */
632 };
633
634 struct i40e_ethertype_filter {
635         TAILQ_ENTRY(i40e_ethertype_filter) rules;
636         struct i40e_ethertype_filter_input input;
637         uint16_t flags;              /* Flags from RTE_ETHTYPE_FLAGS_* */
638         uint16_t queue;              /* Queue assigned to when match */
639 };
640
641 TAILQ_HEAD(i40e_ethertype_filter_list, i40e_ethertype_filter);
642
643 struct i40e_ethertype_rule {
644         struct i40e_ethertype_filter_list ethertype_list;
645         struct i40e_ethertype_filter  **hash_map;
646         struct rte_hash *hash_table;
647 };
648
649 /* Tunnel filter number HW supports */
650 #define I40E_MAX_TUNNEL_FILTER_NUM 400
651
652 #define I40E_AQC_REPLACE_CLOUD_CMD_INPUT_FV_TEID_WORD0 44
653 #define I40E_AQC_REPLACE_CLOUD_CMD_INPUT_FV_TEID_WORD1 45
654 #define I40E_AQC_ADD_CLOUD_TNL_TYPE_MPLSoUDP 8
655 #define I40E_AQC_ADD_CLOUD_TNL_TYPE_MPLSoGRE 9
656 #define I40E_AQC_ADD_CLOUD_FILTER_CUSTOM_QINQ 0x10
657 #define I40E_AQC_ADD_CLOUD_FILTER_TEID_MPLSoUDP 0x11
658 #define I40E_AQC_ADD_CLOUD_FILTER_TEID_MPLSoGRE 0x12
659 #define I40E_AQC_ADD_L1_FILTER_TEID_MPLS 0x11
660
661 enum i40e_tunnel_iptype {
662         I40E_TUNNEL_IPTYPE_IPV4,
663         I40E_TUNNEL_IPTYPE_IPV6,
664 };
665
666 /* Tunnel filter struct */
667 struct i40e_tunnel_filter_input {
668         uint8_t outer_mac[6];    /* Outer mac address to match */
669         uint8_t inner_mac[6];    /* Inner mac address to match */
670         uint16_t inner_vlan;     /* Inner vlan address to match */
671         enum i40e_tunnel_iptype ip_type;
672         uint16_t flags;          /* Filter type flag */
673         uint32_t tenant_id;      /* Tenant id to match */
674         uint16_t general_fields[32];  /* Big buffer */
675 };
676
677 struct i40e_tunnel_filter {
678         TAILQ_ENTRY(i40e_tunnel_filter) rules;
679         struct i40e_tunnel_filter_input input;
680         uint8_t is_to_vf; /* 0 - to PF, 1 - to VF */
681         uint16_t vf_id;   /* VF id, avaiblable when is_to_vf is 1. */
682         uint16_t queue; /* Queue assigned to when match */
683 };
684
685 TAILQ_HEAD(i40e_tunnel_filter_list, i40e_tunnel_filter);
686
687 struct i40e_tunnel_rule {
688         struct i40e_tunnel_filter_list tunnel_list;
689         struct i40e_tunnel_filter  **hash_map;
690         struct rte_hash *hash_table;
691 };
692
693 /**
694  * Tunnel type.
695  */
696 enum i40e_tunnel_type {
697         I40E_TUNNEL_TYPE_NONE = 0,
698         I40E_TUNNEL_TYPE_VXLAN,
699         I40E_TUNNEL_TYPE_GENEVE,
700         I40E_TUNNEL_TYPE_TEREDO,
701         I40E_TUNNEL_TYPE_NVGRE,
702         I40E_TUNNEL_TYPE_IP_IN_GRE,
703         I40E_L2_TUNNEL_TYPE_E_TAG,
704         I40E_TUNNEL_TYPE_MPLSoUDP,
705         I40E_TUNNEL_TYPE_MPLSoGRE,
706         I40E_TUNNEL_TYPE_QINQ,
707         I40E_TUNNEL_TYPE_MAX,
708 };
709
710 /**
711  * Tunneling Packet filter configuration.
712  */
713 struct i40e_tunnel_filter_conf {
714         struct ether_addr outer_mac;    /**< Outer MAC address to match. */
715         struct ether_addr inner_mac;    /**< Inner MAC address to match. */
716         uint16_t inner_vlan;            /**< Inner VLAN to match. */
717         uint32_t outer_vlan;            /**< Outer VLAN to match */
718         enum i40e_tunnel_iptype ip_type; /**< IP address type. */
719         /**
720          * Outer destination IP address to match if ETH_TUNNEL_FILTER_OIP
721          * is set in filter_type, or inner destination IP address to match
722          * if ETH_TUNNEL_FILTER_IIP is set in filter_type.
723          */
724         union {
725                 uint32_t ipv4_addr;     /**< IPv4 address in big endian. */
726                 uint32_t ipv6_addr[4];  /**< IPv6 address in big endian. */
727         } ip_addr;
728         /** Flags from ETH_TUNNEL_FILTER_XX - see above. */
729         uint16_t filter_type;
730         enum i40e_tunnel_type tunnel_type; /**< Tunnel Type. */
731         uint32_t tenant_id;     /**< Tenant ID to match. VNI, GRE key... */
732         uint16_t queue_id;      /**< Queue assigned to if match. */
733         uint8_t is_to_vf;       /**< 0 - to PF, 1 - to VF */
734         uint16_t vf_id;         /**< VF id, avaiblable when is_to_vf is 1. */
735 };
736
737 #define I40E_MIRROR_MAX_ENTRIES_PER_RULE   64
738 #define I40E_MAX_MIRROR_RULES           64
739 /*
740  * Mirror rule structure
741  */
742 struct i40e_mirror_rule {
743         TAILQ_ENTRY(i40e_mirror_rule) rules;
744         uint8_t rule_type;
745         uint16_t index;          /* the sw index of mirror rule */
746         uint16_t id;             /* the rule id assigned by firmware */
747         uint16_t dst_vsi_seid;   /* destination vsi for this mirror rule. */
748         uint16_t num_entries;
749         /* the info stores depend on the rule type.
750             If type is I40E_MIRROR_TYPE_VLAN, vlan ids are stored here.
751             If type is I40E_MIRROR_TYPE_VPORT_*, vsi's seid are stored.
752          */
753         uint16_t entries[I40E_MIRROR_MAX_ENTRIES_PER_RULE];
754 };
755
756 TAILQ_HEAD(i40e_mirror_rule_list, i40e_mirror_rule);
757
758 /*
759  * Struct to store flow created.
760  */
761 struct rte_flow {
762         TAILQ_ENTRY(rte_flow) node;
763         enum rte_filter_type filter_type;
764         void *rule;
765 };
766
767 TAILQ_HEAD(i40e_flow_list, rte_flow);
768
769 /* Struct to store Traffic Manager shaper profile. */
770 struct i40e_tm_shaper_profile {
771         TAILQ_ENTRY(i40e_tm_shaper_profile) node;
772         uint32_t shaper_profile_id;
773         uint32_t reference_count;
774         struct rte_tm_shaper_params profile;
775 };
776
777 TAILQ_HEAD(i40e_shaper_profile_list, i40e_tm_shaper_profile);
778
779 /* node type of Traffic Manager */
780 enum i40e_tm_node_type {
781         I40E_TM_NODE_TYPE_PORT,
782         I40E_TM_NODE_TYPE_TC,
783         I40E_TM_NODE_TYPE_QUEUE,
784         I40E_TM_NODE_TYPE_MAX,
785 };
786
787 /* Struct to store Traffic Manager node configuration. */
788 struct i40e_tm_node {
789         TAILQ_ENTRY(i40e_tm_node) node;
790         uint32_t id;
791         uint32_t priority;
792         uint32_t weight;
793         uint32_t reference_count;
794         struct i40e_tm_node *parent;
795         struct i40e_tm_shaper_profile *shaper_profile;
796         struct rte_tm_node_params params;
797 };
798
799 TAILQ_HEAD(i40e_tm_node_list, i40e_tm_node);
800
801 /* Struct to store all the Traffic Manager configuration. */
802 struct i40e_tm_conf {
803         struct i40e_shaper_profile_list shaper_profile_list;
804         struct i40e_tm_node *root; /* root node - port */
805         struct i40e_tm_node_list tc_list; /* node list for all the TCs */
806         struct i40e_tm_node_list queue_list; /* node list for all the queues */
807         /**
808          * The number of added TC nodes.
809          * It should be no more than the TC number of this port.
810          */
811         uint32_t nb_tc_node;
812         /**
813          * The number of added queue nodes.
814          * It should be no more than the queue number of this port.
815          */
816         uint32_t nb_queue_node;
817         /**
818          * This flag is used to check if APP can change the TM node
819          * configuration.
820          * When it's true, means the configuration is applied to HW,
821          * APP should not change the configuration.
822          * As we don't support on-the-fly configuration, when starting
823          * the port, APP should call the hierarchy_commit API to set this
824          * flag to true. When stopping the port, this flag should be set
825          * to false.
826          */
827         bool committed;
828 };
829
830 enum i40e_new_pctype {
831         I40E_CUSTOMIZED_GTPC = 0,
832         I40E_CUSTOMIZED_GTPU_IPV4,
833         I40E_CUSTOMIZED_GTPU_IPV6,
834         I40E_CUSTOMIZED_GTPU,
835         I40E_CUSTOMIZED_MAX,
836 };
837
838 #define I40E_FILTER_PCTYPE_INVALID     0
839 struct i40e_customized_pctype {
840         enum i40e_new_pctype index;  /* Indicate which customized pctype */
841         uint8_t pctype;   /* New pctype value */
842         bool valid;   /* Check if it's valid */
843 };
844
845 /*
846  * Structure to store private data specific for PF instance.
847  */
848 struct i40e_pf {
849         struct i40e_adapter *adapter; /* The adapter this PF associate to */
850         struct i40e_vsi *main_vsi; /* pointer to main VSI structure */
851         uint16_t mac_seid; /* The seid of the MAC of this PF */
852         uint16_t main_vsi_seid; /* The seid of the main VSI */
853         uint16_t max_num_vsi;
854         struct i40e_res_pool_info qp_pool;    /*Queue pair pool */
855         struct i40e_res_pool_info msix_pool;  /* MSIX interrupt pool */
856
857         struct i40e_hw_port_stats stats_offset;
858         struct i40e_hw_port_stats stats;
859         /* internal packet statistics, it should be excluded from the total */
860         struct i40e_eth_stats internal_stats_offset;
861         struct i40e_eth_stats internal_stats;
862         bool offset_loaded;
863
864         struct rte_eth_dev_data *dev_data; /* Pointer to the device data */
865         struct ether_addr dev_addr; /* PF device mac address */
866         uint64_t flags; /* PF feature flags */
867         /* All kinds of queue pair setting for different VSIs */
868         struct i40e_pf_vf *vfs;
869         uint16_t vf_num;
870         /* Each of below queue pairs should be power of 2 since it's the
871            precondition after TC configuration applied */
872         uint16_t lan_nb_qp_max;
873         uint16_t lan_nb_qps; /* The number of queue pairs of LAN */
874         uint16_t lan_qp_offset;
875         uint16_t vmdq_nb_qp_max;
876         uint16_t vmdq_nb_qps; /* The number of queue pairs of VMDq */
877         uint16_t vmdq_qp_offset;
878         uint16_t vf_nb_qp_max;
879         uint16_t vf_nb_qps; /* The number of queue pairs of VF */
880         uint16_t vf_qp_offset;
881         uint16_t fdir_nb_qps; /* The number of queue pairs of Flow Director */
882         uint16_t fdir_qp_offset;
883
884         uint16_t hash_lut_size; /* The size of hash lookup table */
885         /* input set bits for each pctype */
886         uint64_t hash_input_set[I40E_FILTER_PCTYPE_MAX];
887         /* store VXLAN UDP ports */
888         uint16_t vxlan_ports[I40E_MAX_PF_UDP_OFFLOAD_PORTS];
889         uint16_t vxlan_bitmap; /* Vxlan bit mask */
890
891         /* VMDQ related info */
892         uint16_t max_nb_vmdq_vsi; /* Max number of VMDQ VSIs supported */
893         uint16_t nb_cfg_vmdq_vsi; /* number of VMDQ VSIs configured */
894         struct i40e_vmdq_info *vmdq;
895
896         struct i40e_fdir_info fdir; /* flow director info */
897         struct i40e_ethertype_rule ethertype; /* Ethertype filter rule */
898         struct i40e_tunnel_rule tunnel; /* Tunnel filter rule */
899         struct i40e_fc_conf fc_conf; /* Flow control conf */
900         struct i40e_mirror_rule_list mirror_list;
901         uint16_t nb_mirror_rule;   /* The number of mirror rules */
902         bool floating_veb; /* The flag to use the floating VEB */
903         /* The floating enable flag for the specific VF */
904         bool floating_veb_list[I40E_MAX_VF];
905         struct i40e_flow_list flow_list;
906         bool mpls_replace_flag;  /* 1 - MPLS filter replace is done */
907         bool qinq_replace_flag;  /* QINQ filter replace is done */
908         struct i40e_tm_conf tm_conf;
909
910         /* Dynamic Device Personalization */
911         bool gtp_support; /* 1 - support GTP-C and GTP-U */
912         /* customer customized pctype */
913         struct i40e_customized_pctype customized_pctype[I40E_CUSTOMIZED_MAX];
914 };
915
916 enum pending_msg {
917         PFMSG_LINK_CHANGE = 0x1,
918         PFMSG_RESET_IMPENDING = 0x2,
919         PFMSG_DRIVER_CLOSE = 0x4,
920 };
921
922 struct i40e_vsi_vlan_pvid_info {
923         uint16_t on;            /* Enable or disable pvid */
924         union {
925                 uint16_t pvid;  /* Valid in case 'on' is set to set pvid */
926                 struct {
927                 /*  Valid in case 'on' is cleared. 'tagged' will reject tagged packets,
928                  *  while 'untagged' will reject untagged packets.
929                  */
930                         uint8_t tagged;
931                         uint8_t untagged;
932                 } reject;
933         } config;
934 };
935
936 struct i40e_vf_rx_queues {
937         uint64_t rx_dma_addr;
938         uint32_t rx_ring_len;
939         uint32_t buff_size;
940 };
941
942 struct i40e_vf_tx_queues {
943         uint64_t tx_dma_addr;
944         uint32_t tx_ring_len;
945 };
946
947 /*
948  * Structure to store private data specific for VF instance.
949  */
950 struct i40e_vf {
951         struct i40e_adapter *adapter; /* The adapter this VF associate to */
952         struct rte_eth_dev_data *dev_data; /* Pointer to the device data */
953         uint16_t num_queue_pairs;
954         uint16_t max_pkt_len; /* Maximum packet length */
955         bool promisc_unicast_enabled;
956         bool promisc_multicast_enabled;
957
958         uint32_t version_major; /* Major version number */
959         uint32_t version_minor; /* Minor version number */
960         uint16_t promisc_flags; /* Promiscuous setting */
961         uint32_t vlan[I40E_VFTA_SIZE]; /* VLAN bit map */
962
963         /* Event from pf */
964         bool dev_closed;
965         bool link_up;
966         enum virtchnl_link_speed link_speed;
967         bool vf_reset;
968         volatile uint32_t pend_cmd; /* pending command not finished yet */
969         int32_t cmd_retval; /* return value of the cmd response from PF */
970         u16 pend_msg; /* flags indicates events from pf not handled yet */
971         uint8_t *aq_resp; /* buffer to store the adminq response from PF */
972
973         /* VSI info */
974         struct virtchnl_vf_resource *vf_res; /* All VSIs */
975         struct virtchnl_vsi_resource *vsi_res; /* LAN VSI */
976         struct i40e_vsi vsi;
977         uint64_t flags;
978 };
979
980 #define I40E_MAX_PKT_TYPE  256
981 #define I40E_FLOW_TYPE_MAX 64
982
983 /*
984  * Structure to store private data for each PF/VF instance.
985  */
986 struct i40e_adapter {
987         /* Common for both PF and VF */
988         struct i40e_hw hw;
989         struct rte_eth_dev *eth_dev;
990
991         /* Specific for PF or VF */
992         union {
993                 struct i40e_pf pf;
994                 struct i40e_vf vf;
995         };
996
997         /* For vector PMD */
998         bool rx_bulk_alloc_allowed;
999         bool rx_vec_allowed;
1000         bool tx_simple_allowed;
1001         bool tx_vec_allowed;
1002
1003         /* For PTP */
1004         struct rte_timecounter systime_tc;
1005         struct rte_timecounter rx_tstamp_tc;
1006         struct rte_timecounter tx_tstamp_tc;
1007
1008         /* ptype mapping table */
1009         uint32_t ptype_tbl[I40E_MAX_PKT_TYPE] __rte_cache_min_aligned;
1010         /* flow type to pctype mapping table */
1011         uint64_t pctypes_tbl[I40E_FLOW_TYPE_MAX] __rte_cache_min_aligned;
1012         uint64_t flow_types_mask;
1013         uint64_t pctypes_mask;
1014 };
1015
1016 extern const struct rte_flow_ops i40e_flow_ops;
1017
1018 union i40e_filter_t {
1019         struct rte_eth_ethertype_filter ethertype_filter;
1020         struct i40e_fdir_filter_conf fdir_filter;
1021         struct rte_eth_tunnel_filter_conf tunnel_filter;
1022         struct i40e_tunnel_filter_conf consistent_tunnel_filter;
1023 };
1024
1025 typedef int (*parse_filter_t)(struct rte_eth_dev *dev,
1026                               const struct rte_flow_attr *attr,
1027                               const struct rte_flow_item pattern[],
1028                               const struct rte_flow_action actions[],
1029                               struct rte_flow_error *error,
1030                               union i40e_filter_t *filter);
1031 struct i40e_valid_pattern {
1032         enum rte_flow_item_type *items;
1033         parse_filter_t parse_filter;
1034 };
1035
1036 int i40e_dev_switch_queues(struct i40e_pf *pf, bool on);
1037 int i40e_vsi_release(struct i40e_vsi *vsi);
1038 struct i40e_vsi *i40e_vsi_setup(struct i40e_pf *pf,
1039                                 enum i40e_vsi_type type,
1040                                 struct i40e_vsi *uplink_vsi,
1041                                 uint16_t user_param);
1042 int i40e_switch_rx_queue(struct i40e_hw *hw, uint16_t q_idx, bool on);
1043 int i40e_switch_tx_queue(struct i40e_hw *hw, uint16_t q_idx, bool on);
1044 int i40e_vsi_add_vlan(struct i40e_vsi *vsi, uint16_t vlan);
1045 int i40e_vsi_delete_vlan(struct i40e_vsi *vsi, uint16_t vlan);
1046 int i40e_vsi_add_mac(struct i40e_vsi *vsi, struct i40e_mac_filter_info *filter);
1047 int i40e_vsi_delete_mac(struct i40e_vsi *vsi, struct ether_addr *addr);
1048 void i40e_update_vsi_stats(struct i40e_vsi *vsi);
1049 void i40e_pf_disable_irq0(struct i40e_hw *hw);
1050 void i40e_pf_enable_irq0(struct i40e_hw *hw);
1051 int i40e_dev_link_update(struct rte_eth_dev *dev, int wait_to_complete);
1052 void i40e_vsi_queues_bind_intr(struct i40e_vsi *vsi, uint16_t itr_idx);
1053 void i40e_vsi_queues_unbind_intr(struct i40e_vsi *vsi);
1054 int i40e_vsi_vlan_pvid_set(struct i40e_vsi *vsi,
1055                            struct i40e_vsi_vlan_pvid_info *info);
1056 int i40e_vsi_config_vlan_stripping(struct i40e_vsi *vsi, bool on);
1057 int i40e_vsi_config_vlan_filter(struct i40e_vsi *vsi, bool on);
1058 uint64_t i40e_config_hena(const struct i40e_adapter *adapter, uint64_t flags);
1059 uint64_t i40e_parse_hena(const struct i40e_adapter *adapter, uint64_t flags);
1060 enum i40e_status_code i40e_fdir_setup_tx_resources(struct i40e_pf *pf);
1061 enum i40e_status_code i40e_fdir_setup_rx_resources(struct i40e_pf *pf);
1062 int i40e_fdir_setup(struct i40e_pf *pf);
1063 const struct rte_memzone *i40e_memzone_reserve(const char *name,
1064                                         uint32_t len,
1065                                         int socket_id);
1066 int i40e_fdir_configure(struct rte_eth_dev *dev);
1067 void i40e_fdir_teardown(struct i40e_pf *pf);
1068 enum i40e_filter_pctype
1069         i40e_flowtype_to_pctype(const struct i40e_adapter *adapter,
1070                                 uint16_t flow_type);
1071 uint16_t i40e_pctype_to_flowtype(const struct i40e_adapter *adapter,
1072                                  enum i40e_filter_pctype pctype);
1073 int i40e_fdir_ctrl_func(struct rte_eth_dev *dev,
1074                           enum rte_filter_op filter_op,
1075                           void *arg);
1076 int i40e_select_filter_input_set(struct i40e_hw *hw,
1077                                  struct rte_eth_input_set_conf *conf,
1078                                  enum rte_filter_type filter);
1079 void i40e_fdir_filter_restore(struct i40e_pf *pf);
1080 int i40e_hash_filter_inset_select(struct i40e_hw *hw,
1081                              struct rte_eth_input_set_conf *conf);
1082 int i40e_fdir_filter_inset_select(struct i40e_pf *pf,
1083                              struct rte_eth_input_set_conf *conf);
1084 int i40e_pf_host_send_msg_to_vf(struct i40e_pf_vf *vf, uint32_t opcode,
1085                                 uint32_t retval, uint8_t *msg,
1086                                 uint16_t msglen);
1087 void i40e_rxq_info_get(struct rte_eth_dev *dev, uint16_t queue_id,
1088         struct rte_eth_rxq_info *qinfo);
1089 void i40e_txq_info_get(struct rte_eth_dev *dev, uint16_t queue_id,
1090         struct rte_eth_txq_info *qinfo);
1091 struct i40e_ethertype_filter *
1092 i40e_sw_ethertype_filter_lookup(struct i40e_ethertype_rule *ethertype_rule,
1093                         const struct i40e_ethertype_filter_input *input);
1094 int i40e_sw_ethertype_filter_del(struct i40e_pf *pf,
1095                                  struct i40e_ethertype_filter_input *input);
1096 int i40e_sw_fdir_filter_del(struct i40e_pf *pf,
1097                             struct i40e_fdir_input *input);
1098 struct i40e_tunnel_filter *
1099 i40e_sw_tunnel_filter_lookup(struct i40e_tunnel_rule *tunnel_rule,
1100                              const struct i40e_tunnel_filter_input *input);
1101 int i40e_sw_tunnel_filter_del(struct i40e_pf *pf,
1102                               struct i40e_tunnel_filter_input *input);
1103 uint64_t i40e_get_default_input_set(uint16_t pctype);
1104 int i40e_ethertype_filter_set(struct i40e_pf *pf,
1105                               struct rte_eth_ethertype_filter *filter,
1106                               bool add);
1107 int i40e_add_del_fdir_filter(struct rte_eth_dev *dev,
1108                              const struct rte_eth_fdir_filter *filter,
1109                              bool add);
1110 int i40e_flow_add_del_fdir_filter(struct rte_eth_dev *dev,
1111                                   const struct i40e_fdir_filter_conf *filter,
1112                                   bool add);
1113 int i40e_dev_tunnel_filter_set(struct i40e_pf *pf,
1114                                struct rte_eth_tunnel_filter_conf *tunnel_filter,
1115                                uint8_t add);
1116 int i40e_dev_consistent_tunnel_filter_set(struct i40e_pf *pf,
1117                                   struct i40e_tunnel_filter_conf *tunnel_filter,
1118                                   uint8_t add);
1119 int i40e_fdir_flush(struct rte_eth_dev *dev);
1120 int i40e_find_all_vlan_for_mac(struct i40e_vsi *vsi,
1121                                struct i40e_macvlan_filter *mv_f,
1122                                int num, struct ether_addr *addr);
1123 int i40e_remove_macvlan_filters(struct i40e_vsi *vsi,
1124                                 struct i40e_macvlan_filter *filter,
1125                                 int total);
1126 void i40e_set_vlan_filter(struct i40e_vsi *vsi, uint16_t vlan_id, bool on);
1127 int i40e_add_macvlan_filters(struct i40e_vsi *vsi,
1128                              struct i40e_macvlan_filter *filter,
1129                              int total);
1130 bool is_i40e_supported(struct rte_eth_dev *dev);
1131
1132 int i40e_validate_input_set(enum i40e_filter_pctype pctype,
1133                             enum rte_filter_type filter, uint64_t inset);
1134 int i40e_generate_inset_mask_reg(uint64_t inset, uint32_t *mask,
1135                                  uint8_t nb_elem);
1136 uint64_t i40e_translate_input_set_reg(enum i40e_mac_type type, uint64_t input);
1137 void i40e_check_write_reg(struct i40e_hw *hw, uint32_t addr, uint32_t val);
1138
1139 int i40e_tm_ops_get(struct rte_eth_dev *dev, void *ops);
1140 void i40e_tm_conf_init(struct rte_eth_dev *dev);
1141 void i40e_tm_conf_uninit(struct rte_eth_dev *dev);
1142 struct i40e_customized_pctype*
1143 i40e_find_customized_pctype(struct i40e_pf *pf, uint8_t index);
1144 void i40e_update_customized_info(struct rte_eth_dev *dev, uint8_t *pkg,
1145                                  uint32_t pkg_size);
1146
1147 #define I40E_DEV_TO_PCI(eth_dev) \
1148         RTE_DEV_TO_PCI((eth_dev)->device)
1149
1150 /* I40E_DEV_PRIVATE_TO */
1151 #define I40E_DEV_PRIVATE_TO_PF(adapter) \
1152         (&((struct i40e_adapter *)adapter)->pf)
1153 #define I40E_DEV_PRIVATE_TO_HW(adapter) \
1154         (&((struct i40e_adapter *)adapter)->hw)
1155 #define I40E_DEV_PRIVATE_TO_ADAPTER(adapter) \
1156         ((struct i40e_adapter *)adapter)
1157
1158 /* I40EVF_DEV_PRIVATE_TO */
1159 #define I40EVF_DEV_PRIVATE_TO_VF(adapter) \
1160         (&((struct i40e_adapter *)adapter)->vf)
1161
1162 static inline struct i40e_vsi *
1163 i40e_get_vsi_from_adapter(struct i40e_adapter *adapter)
1164 {
1165         struct i40e_hw *hw;
1166
1167         if (!adapter)
1168                 return NULL;
1169
1170         hw = I40E_DEV_PRIVATE_TO_HW(adapter);
1171         if (hw->mac.type == I40E_MAC_VF || hw->mac.type == I40E_MAC_X722_VF) {
1172                 struct i40e_vf *vf = I40EVF_DEV_PRIVATE_TO_VF(adapter);
1173                 return &vf->vsi;
1174         } else {
1175                 struct i40e_pf *pf = I40E_DEV_PRIVATE_TO_PF(adapter);
1176                 return pf->main_vsi;
1177         }
1178 }
1179 #define I40E_DEV_PRIVATE_TO_MAIN_VSI(adapter) \
1180         i40e_get_vsi_from_adapter((struct i40e_adapter *)adapter)
1181
1182 /* I40E_VSI_TO */
1183 #define I40E_VSI_TO_HW(vsi) \
1184         (&(((struct i40e_vsi *)vsi)->adapter->hw))
1185 #define I40E_VSI_TO_PF(vsi) \
1186         (&(((struct i40e_vsi *)vsi)->adapter->pf))
1187 #define I40E_VSI_TO_VF(vsi) \
1188         (&(((struct i40e_vsi *)vsi)->adapter->vf))
1189 #define I40E_VSI_TO_DEV_DATA(vsi) \
1190         (((struct i40e_vsi *)vsi)->adapter->pf.dev_data)
1191 #define I40E_VSI_TO_ETH_DEV(vsi) \
1192         (((struct i40e_vsi *)vsi)->adapter->eth_dev)
1193
1194 /* I40E_PF_TO */
1195 #define I40E_PF_TO_HW(pf) \
1196         (&(((struct i40e_pf *)pf)->adapter->hw))
1197 #define I40E_PF_TO_ADAPTER(pf) \
1198         ((struct i40e_adapter *)pf->adapter)
1199
1200 /* I40E_VF_TO */
1201 #define I40E_VF_TO_HW(vf) \
1202         (&(((struct i40e_vf *)vf)->adapter->hw))
1203
1204 static inline void
1205 i40e_init_adminq_parameter(struct i40e_hw *hw)
1206 {
1207         hw->aq.num_arq_entries = I40E_AQ_LEN;
1208         hw->aq.num_asq_entries = I40E_AQ_LEN;
1209         hw->aq.arq_buf_size = I40E_AQ_BUF_SZ;
1210         hw->aq.asq_buf_size = I40E_AQ_BUF_SZ;
1211 }
1212
1213 static inline int
1214 i40e_align_floor(int n)
1215 {
1216         if (n == 0)
1217                 return 0;
1218         return 1 << (sizeof(n) * CHAR_BIT - 1 - __builtin_clz(n));
1219 }
1220
1221 static inline uint16_t
1222 i40e_calc_itr_interval(int16_t interval)
1223 {
1224         if (interval < 0 || interval > I40E_QUEUE_ITR_INTERVAL_MAX)
1225                 interval = I40E_QUEUE_ITR_INTERVAL_DEFAULT;
1226
1227         /* Convert to hardware count, as writing each 1 represents 2 us */
1228         return interval / 2;
1229 }
1230
1231 #define I40E_VALID_FLOW(flow_type) \
1232         ((flow_type) == RTE_ETH_FLOW_FRAG_IPV4 || \
1233         (flow_type) == RTE_ETH_FLOW_NONFRAG_IPV4_TCP || \
1234         (flow_type) == RTE_ETH_FLOW_NONFRAG_IPV4_UDP || \
1235         (flow_type) == RTE_ETH_FLOW_NONFRAG_IPV4_SCTP || \
1236         (flow_type) == RTE_ETH_FLOW_NONFRAG_IPV4_OTHER || \
1237         (flow_type) == RTE_ETH_FLOW_FRAG_IPV6 || \
1238         (flow_type) == RTE_ETH_FLOW_NONFRAG_IPV6_TCP || \
1239         (flow_type) == RTE_ETH_FLOW_NONFRAG_IPV6_UDP || \
1240         (flow_type) == RTE_ETH_FLOW_NONFRAG_IPV6_SCTP || \
1241         (flow_type) == RTE_ETH_FLOW_NONFRAG_IPV6_OTHER || \
1242         (flow_type) == RTE_ETH_FLOW_L2_PAYLOAD)
1243
1244 #define I40E_VALID_PCTYPE_X722(pctype) \
1245         ((pctype) == I40E_FILTER_PCTYPE_FRAG_IPV4 || \
1246         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV4_TCP || \
1247         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV4_TCP_SYN_NO_ACK || \
1248         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV4_UDP || \
1249         (pctype) == I40E_FILTER_PCTYPE_NONF_UNICAST_IPV4_UDP || \
1250         (pctype) == I40E_FILTER_PCTYPE_NONF_MULTICAST_IPV4_UDP || \
1251         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV4_SCTP || \
1252         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV4_OTHER || \
1253         (pctype) == I40E_FILTER_PCTYPE_FRAG_IPV6 || \
1254         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV6_UDP || \
1255         (pctype) == I40E_FILTER_PCTYPE_NONF_UNICAST_IPV6_UDP || \
1256         (pctype) == I40E_FILTER_PCTYPE_NONF_MULTICAST_IPV6_UDP || \
1257         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV6_TCP || \
1258         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV6_TCP_SYN_NO_ACK || \
1259         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV6_SCTP || \
1260         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV6_OTHER || \
1261         (pctype) == I40E_FILTER_PCTYPE_L2_PAYLOAD)
1262
1263 #define I40E_VALID_PCTYPE(pctype) \
1264         ((pctype) == I40E_FILTER_PCTYPE_FRAG_IPV4 || \
1265         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV4_TCP || \
1266         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV4_UDP || \
1267         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV4_SCTP || \
1268         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV4_OTHER || \
1269         (pctype) == I40E_FILTER_PCTYPE_FRAG_IPV6 || \
1270         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV6_UDP || \
1271         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV6_TCP || \
1272         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV6_SCTP || \
1273         (pctype) == I40E_FILTER_PCTYPE_NONF_IPV6_OTHER || \
1274         (pctype) == I40E_FILTER_PCTYPE_L2_PAYLOAD)
1275
1276 #define I40E_PHY_TYPE_SUPPORT_40G(phy_type) \
1277         (((phy_type) & I40E_CAP_PHY_TYPE_40GBASE_KR4) || \
1278         ((phy_type) & I40E_CAP_PHY_TYPE_40GBASE_CR4_CU) || \
1279         ((phy_type) & I40E_CAP_PHY_TYPE_40GBASE_AOC) || \
1280         ((phy_type) & I40E_CAP_PHY_TYPE_40GBASE_CR4) || \
1281         ((phy_type) & I40E_CAP_PHY_TYPE_40GBASE_SR4) || \
1282         ((phy_type) & I40E_CAP_PHY_TYPE_40GBASE_LR4))
1283
1284 #define I40E_PHY_TYPE_SUPPORT_25G(phy_type) \
1285         (((phy_type) & I40E_CAP_PHY_TYPE_25GBASE_KR) || \
1286         ((phy_type) & I40E_CAP_PHY_TYPE_25GBASE_CR) || \
1287         ((phy_type) & I40E_CAP_PHY_TYPE_25GBASE_SR) || \
1288         ((phy_type) & I40E_CAP_PHY_TYPE_25GBASE_LR))
1289
1290 #endif /* _I40E_ETHDEV_H_ */