net/mlx5: separate DPDK from verbs Rx queue objects
[dpdk.git] / drivers / net / mlx5 / mlx5.c
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright 2015 6WIND S.A.
5  *   Copyright 2015 Mellanox.
6  *
7  *   Redistribution and use in source and binary forms, with or without
8  *   modification, are permitted provided that the following conditions
9  *   are met:
10  *
11  *     * Redistributions of source code must retain the above copyright
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright
14  *       notice, this list of conditions and the following disclaimer in
15  *       the documentation and/or other materials provided with the
16  *       distribution.
17  *     * Neither the name of 6WIND S.A. nor the names of its
18  *       contributors may be used to endorse or promote products derived
19  *       from this software without specific prior written permission.
20  *
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  */
33
34 #include <stddef.h>
35 #include <unistd.h>
36 #include <string.h>
37 #include <assert.h>
38 #include <stdint.h>
39 #include <stdlib.h>
40 #include <errno.h>
41 #include <net/if.h>
42
43 /* Verbs header. */
44 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
45 #ifdef PEDANTIC
46 #pragma GCC diagnostic ignored "-Wpedantic"
47 #endif
48 #include <infiniband/verbs.h>
49 #ifdef PEDANTIC
50 #pragma GCC diagnostic error "-Wpedantic"
51 #endif
52
53 #include <rte_malloc.h>
54 #include <rte_ethdev.h>
55 #include <rte_ethdev_pci.h>
56 #include <rte_pci.h>
57 #include <rte_common.h>
58 #include <rte_kvargs.h>
59
60 #include "mlx5.h"
61 #include "mlx5_utils.h"
62 #include "mlx5_rxtx.h"
63 #include "mlx5_autoconf.h"
64 #include "mlx5_defs.h"
65
66 /* Device parameter to enable RX completion queue compression. */
67 #define MLX5_RXQ_CQE_COMP_EN "rxq_cqe_comp_en"
68
69 /* Device parameter to configure inline send. */
70 #define MLX5_TXQ_INLINE "txq_inline"
71
72 /*
73  * Device parameter to configure the number of TX queues threshold for
74  * enabling inline send.
75  */
76 #define MLX5_TXQS_MIN_INLINE "txqs_min_inline"
77
78 /* Device parameter to enable multi-packet send WQEs. */
79 #define MLX5_TXQ_MPW_EN "txq_mpw_en"
80
81 /* Device parameter to include 2 dsegs in the title WQEBB. */
82 #define MLX5_TXQ_MPW_HDR_DSEG_EN "txq_mpw_hdr_dseg_en"
83
84 /* Device parameter to limit the size of inlining packet. */
85 #define MLX5_TXQ_MAX_INLINE_LEN "txq_max_inline_len"
86
87 /* Device parameter to enable hardware TSO offload. */
88 #define MLX5_TSO "tso"
89
90 /* Device parameter to enable hardware Tx vector. */
91 #define MLX5_TX_VEC_EN "tx_vec_en"
92
93 /* Device parameter to enable hardware Rx vector. */
94 #define MLX5_RX_VEC_EN "rx_vec_en"
95
96 /* Default PMD specific parameter value. */
97 #define MLX5_ARG_UNSET (-1)
98
99 #ifndef HAVE_IBV_MLX5_MOD_MPW
100 #define MLX5DV_CONTEXT_FLAGS_MPW_ALLOWED (1 << 2)
101 #define MLX5DV_CONTEXT_FLAGS_ENHANCED_MPW (1 << 3)
102 #endif
103
104 struct mlx5_args {
105         int cqe_comp;
106         int txq_inline;
107         int txqs_inline;
108         int mps;
109         int mpw_hdr_dseg;
110         int inline_max_packet_sz;
111         int tso;
112         int tx_vec_en;
113         int rx_vec_en;
114 };
115 /**
116  * Retrieve integer value from environment variable.
117  *
118  * @param[in] name
119  *   Environment variable name.
120  *
121  * @return
122  *   Integer value, 0 if the variable is not set.
123  */
124 int
125 mlx5_getenv_int(const char *name)
126 {
127         const char *val = getenv(name);
128
129         if (val == NULL)
130                 return 0;
131         return atoi(val);
132 }
133
134 /**
135  * Verbs callback to allocate a memory. This function should allocate the space
136  * according to the size provided residing inside a huge page.
137  * Please note that all allocation must respect the alignment from libmlx5
138  * (i.e. currently sysconf(_SC_PAGESIZE)).
139  *
140  * @param[in] size
141  *   The size in bytes of the memory to allocate.
142  * @param[in] data
143  *   A pointer to the callback data.
144  *
145  * @return
146  *   a pointer to the allocate space.
147  */
148 static void *
149 mlx5_alloc_verbs_buf(size_t size, void *data)
150 {
151         struct priv *priv = data;
152         void *ret;
153         size_t alignment = sysconf(_SC_PAGESIZE);
154
155         assert(data != NULL);
156         assert(!mlx5_is_secondary());
157         ret = rte_malloc_socket(__func__, size, alignment,
158                                 priv->dev->device->numa_node);
159         DEBUG("Extern alloc size: %lu, align: %lu: %p", size, alignment, ret);
160         return ret;
161 }
162
163 /**
164  * Verbs callback to free a memory.
165  *
166  * @param[in] ptr
167  *   A pointer to the memory to free.
168  * @param[in] data
169  *   A pointer to the callback data.
170  */
171 static void
172 mlx5_free_verbs_buf(void *ptr, void *data __rte_unused)
173 {
174         assert(data != NULL);
175         assert(!mlx5_is_secondary());
176         DEBUG("Extern free request: %p", ptr);
177         rte_free(ptr);
178 }
179
180 /**
181  * DPDK callback to close the device.
182  *
183  * Destroy all queues and objects, free memory.
184  *
185  * @param dev
186  *   Pointer to Ethernet device structure.
187  */
188 static void
189 mlx5_dev_close(struct rte_eth_dev *dev)
190 {
191         struct priv *priv = mlx5_get_priv(dev);
192         unsigned int i;
193         int ret;
194
195         priv_lock(priv);
196         DEBUG("%p: closing device \"%s\"",
197               (void *)dev,
198               ((priv->ctx != NULL) ? priv->ctx->device->name : ""));
199         /* In case mlx5_dev_stop() has not been called. */
200         priv_dev_interrupt_handler_uninstall(priv, dev);
201         priv_special_flow_disable_all(priv);
202         priv_mac_addrs_disable(priv);
203         priv_destroy_hash_rxqs(priv);
204
205         /* Prevent crashes when queues are still in use. */
206         dev->rx_pkt_burst = removed_rx_burst;
207         dev->tx_pkt_burst = removed_tx_burst;
208         if (priv->rxqs != NULL) {
209                 /* XXX race condition if mlx5_rx_burst() is still running. */
210                 usleep(1000);
211                 for (i = 0; (i != priv->rxqs_n); ++i) {
212                         struct mlx5_rxq_data *rxq = (*priv->rxqs)[i];
213                         struct mlx5_rxq_ctrl *rxq_ctrl;
214
215                         if (rxq == NULL)
216                                 continue;
217                         rxq_ctrl = container_of(rxq, struct mlx5_rxq_ctrl, rxq);
218                         (*priv->rxqs)[i] = NULL;
219                         mlx5_rxq_cleanup(rxq_ctrl);
220                         rte_free(rxq_ctrl);
221                 }
222                 priv->rxqs_n = 0;
223                 priv->rxqs = NULL;
224         }
225         if (priv->txqs != NULL) {
226                 /* XXX race condition if mlx5_tx_burst() is still running. */
227                 usleep(1000);
228                 for (i = 0; (i != priv->txqs_n); ++i) {
229                         struct mlx5_txq_data *txq = (*priv->txqs)[i];
230                         struct mlx5_txq_ctrl *txq_ctrl;
231
232                         if (txq == NULL)
233                                 continue;
234                         txq_ctrl = container_of(txq, struct mlx5_txq_ctrl, txq);
235                         (*priv->txqs)[i] = NULL;
236                         mlx5_txq_cleanup(txq_ctrl);
237                         rte_free(txq_ctrl);
238                 }
239                 priv->txqs_n = 0;
240                 priv->txqs = NULL;
241         }
242         if (priv->pd != NULL) {
243                 assert(priv->ctx != NULL);
244                 claim_zero(ibv_dealloc_pd(priv->pd));
245                 claim_zero(ibv_close_device(priv->ctx));
246         } else
247                 assert(priv->ctx == NULL);
248         if (priv->rss_conf != NULL) {
249                 for (i = 0; (i != hash_rxq_init_n); ++i)
250                         rte_free((*priv->rss_conf)[i]);
251                 rte_free(priv->rss_conf);
252         }
253         if (priv->reta_idx != NULL)
254                 rte_free(priv->reta_idx);
255         priv_socket_uninit(priv);
256         ret = mlx5_priv_rxq_ibv_verify(priv);
257         if (ret)
258                 WARN("%p: some Verbs Rx queue still remain", (void *)priv);
259         ret = priv_flow_verify(priv);
260         if (ret)
261                 WARN("%p: some flows still remain", (void *)priv);
262         ret = priv_mr_verify(priv);
263         if (ret)
264                 WARN("%p: some Memory Region still remain", (void *)priv);
265         priv_unlock(priv);
266         memset(priv, 0, sizeof(*priv));
267 }
268
269 static const struct eth_dev_ops mlx5_dev_ops = {
270         .dev_configure = mlx5_dev_configure,
271         .dev_start = mlx5_dev_start,
272         .dev_stop = mlx5_dev_stop,
273         .dev_set_link_down = mlx5_set_link_down,
274         .dev_set_link_up = mlx5_set_link_up,
275         .dev_close = mlx5_dev_close,
276         .promiscuous_enable = mlx5_promiscuous_enable,
277         .promiscuous_disable = mlx5_promiscuous_disable,
278         .allmulticast_enable = mlx5_allmulticast_enable,
279         .allmulticast_disable = mlx5_allmulticast_disable,
280         .link_update = mlx5_link_update,
281         .stats_get = mlx5_stats_get,
282         .stats_reset = mlx5_stats_reset,
283         .xstats_get = mlx5_xstats_get,
284         .xstats_reset = mlx5_xstats_reset,
285         .xstats_get_names = mlx5_xstats_get_names,
286         .dev_infos_get = mlx5_dev_infos_get,
287         .dev_supported_ptypes_get = mlx5_dev_supported_ptypes_get,
288         .vlan_filter_set = mlx5_vlan_filter_set,
289         .rx_queue_setup = mlx5_rx_queue_setup,
290         .tx_queue_setup = mlx5_tx_queue_setup,
291         .rx_queue_release = mlx5_rx_queue_release,
292         .tx_queue_release = mlx5_tx_queue_release,
293         .flow_ctrl_get = mlx5_dev_get_flow_ctrl,
294         .flow_ctrl_set = mlx5_dev_set_flow_ctrl,
295         .mac_addr_remove = mlx5_mac_addr_remove,
296         .mac_addr_add = mlx5_mac_addr_add,
297         .mac_addr_set = mlx5_mac_addr_set,
298         .mtu_set = mlx5_dev_set_mtu,
299         .vlan_strip_queue_set = mlx5_vlan_strip_queue_set,
300         .vlan_offload_set = mlx5_vlan_offload_set,
301         .reta_update = mlx5_dev_rss_reta_update,
302         .reta_query = mlx5_dev_rss_reta_query,
303         .rss_hash_update = mlx5_rss_hash_update,
304         .rss_hash_conf_get = mlx5_rss_hash_conf_get,
305         .filter_ctrl = mlx5_dev_filter_ctrl,
306         .rx_descriptor_status = mlx5_rx_descriptor_status,
307         .tx_descriptor_status = mlx5_tx_descriptor_status,
308         .rx_queue_intr_enable = mlx5_rx_intr_enable,
309         .rx_queue_intr_disable = mlx5_rx_intr_disable,
310 };
311
312
313 static const struct eth_dev_ops mlx5_dev_sec_ops = {
314         .stats_get = mlx5_stats_get,
315         .stats_reset = mlx5_stats_reset,
316         .xstats_get = mlx5_xstats_get,
317         .xstats_reset = mlx5_xstats_reset,
318         .xstats_get_names = mlx5_xstats_get_names,
319         .dev_infos_get = mlx5_dev_infos_get,
320         .rx_descriptor_status = mlx5_rx_descriptor_status,
321         .tx_descriptor_status = mlx5_tx_descriptor_status,
322 };
323
324 static struct {
325         struct rte_pci_addr pci_addr; /* associated PCI address */
326         uint32_t ports; /* physical ports bitfield. */
327 } mlx5_dev[32];
328
329 /**
330  * Get device index in mlx5_dev[] from PCI bus address.
331  *
332  * @param[in] pci_addr
333  *   PCI bus address to look for.
334  *
335  * @return
336  *   mlx5_dev[] index on success, -1 on failure.
337  */
338 static int
339 mlx5_dev_idx(struct rte_pci_addr *pci_addr)
340 {
341         unsigned int i;
342         int ret = -1;
343
344         assert(pci_addr != NULL);
345         for (i = 0; (i != RTE_DIM(mlx5_dev)); ++i) {
346                 if ((mlx5_dev[i].pci_addr.domain == pci_addr->domain) &&
347                     (mlx5_dev[i].pci_addr.bus == pci_addr->bus) &&
348                     (mlx5_dev[i].pci_addr.devid == pci_addr->devid) &&
349                     (mlx5_dev[i].pci_addr.function == pci_addr->function))
350                         return i;
351                 if ((mlx5_dev[i].ports == 0) && (ret == -1))
352                         ret = i;
353         }
354         return ret;
355 }
356
357 /**
358  * Verify and store value for device argument.
359  *
360  * @param[in] key
361  *   Key argument to verify.
362  * @param[in] val
363  *   Value associated with key.
364  * @param opaque
365  *   User data.
366  *
367  * @return
368  *   0 on success, negative errno value on failure.
369  */
370 static int
371 mlx5_args_check(const char *key, const char *val, void *opaque)
372 {
373         struct mlx5_args *args = opaque;
374         unsigned long tmp;
375
376         errno = 0;
377         tmp = strtoul(val, NULL, 0);
378         if (errno) {
379                 WARN("%s: \"%s\" is not a valid integer", key, val);
380                 return errno;
381         }
382         if (strcmp(MLX5_RXQ_CQE_COMP_EN, key) == 0) {
383                 args->cqe_comp = !!tmp;
384         } else if (strcmp(MLX5_TXQ_INLINE, key) == 0) {
385                 args->txq_inline = tmp;
386         } else if (strcmp(MLX5_TXQS_MIN_INLINE, key) == 0) {
387                 args->txqs_inline = tmp;
388         } else if (strcmp(MLX5_TXQ_MPW_EN, key) == 0) {
389                 args->mps = !!tmp;
390         } else if (strcmp(MLX5_TXQ_MPW_HDR_DSEG_EN, key) == 0) {
391                 args->mpw_hdr_dseg = !!tmp;
392         } else if (strcmp(MLX5_TXQ_MAX_INLINE_LEN, key) == 0) {
393                 args->inline_max_packet_sz = tmp;
394         } else if (strcmp(MLX5_TSO, key) == 0) {
395                 args->tso = !!tmp;
396         } else if (strcmp(MLX5_TX_VEC_EN, key) == 0) {
397                 args->tx_vec_en = !!tmp;
398         } else if (strcmp(MLX5_RX_VEC_EN, key) == 0) {
399                 args->rx_vec_en = !!tmp;
400         } else {
401                 WARN("%s: unknown parameter", key);
402                 return -EINVAL;
403         }
404         return 0;
405 }
406
407 /**
408  * Parse device parameters.
409  *
410  * @param priv
411  *   Pointer to private structure.
412  * @param devargs
413  *   Device arguments structure.
414  *
415  * @return
416  *   0 on success, errno value on failure.
417  */
418 static int
419 mlx5_args(struct mlx5_args *args, struct rte_devargs *devargs)
420 {
421         const char **params = (const char *[]){
422                 MLX5_RXQ_CQE_COMP_EN,
423                 MLX5_TXQ_INLINE,
424                 MLX5_TXQS_MIN_INLINE,
425                 MLX5_TXQ_MPW_EN,
426                 MLX5_TXQ_MPW_HDR_DSEG_EN,
427                 MLX5_TXQ_MAX_INLINE_LEN,
428                 MLX5_TSO,
429                 MLX5_TX_VEC_EN,
430                 MLX5_RX_VEC_EN,
431                 NULL,
432         };
433         struct rte_kvargs *kvlist;
434         int ret = 0;
435         int i;
436
437         if (devargs == NULL)
438                 return 0;
439         /* Following UGLY cast is done to pass checkpatch. */
440         kvlist = rte_kvargs_parse(devargs->args, params);
441         if (kvlist == NULL)
442                 return 0;
443         /* Process parameters. */
444         for (i = 0; (params[i] != NULL); ++i) {
445                 if (rte_kvargs_count(kvlist, params[i])) {
446                         ret = rte_kvargs_process(kvlist, params[i],
447                                                  mlx5_args_check, args);
448                         if (ret != 0) {
449                                 rte_kvargs_free(kvlist);
450                                 return ret;
451                         }
452                 }
453         }
454         rte_kvargs_free(kvlist);
455         return 0;
456 }
457
458 static struct rte_pci_driver mlx5_driver;
459
460 /**
461  * Assign parameters from args into priv, only non default
462  * values are considered.
463  *
464  * @param[out] priv
465  *   Pointer to private structure.
466  * @param[in] args
467  *   Pointer to args values.
468  */
469 static void
470 mlx5_args_assign(struct priv *priv, struct mlx5_args *args)
471 {
472         if (args->cqe_comp != MLX5_ARG_UNSET)
473                 priv->cqe_comp = args->cqe_comp;
474         if (args->txq_inline != MLX5_ARG_UNSET)
475                 priv->txq_inline = args->txq_inline;
476         if (args->txqs_inline != MLX5_ARG_UNSET)
477                 priv->txqs_inline = args->txqs_inline;
478         if (args->mps != MLX5_ARG_UNSET)
479                 priv->mps = args->mps ? priv->mps : 0;
480         if (args->mpw_hdr_dseg != MLX5_ARG_UNSET)
481                 priv->mpw_hdr_dseg = args->mpw_hdr_dseg;
482         if (args->inline_max_packet_sz != MLX5_ARG_UNSET)
483                 priv->inline_max_packet_sz = args->inline_max_packet_sz;
484         if (args->tso != MLX5_ARG_UNSET)
485                 priv->tso = args->tso;
486         if (args->tx_vec_en != MLX5_ARG_UNSET)
487                 priv->tx_vec_en = args->tx_vec_en;
488         if (args->rx_vec_en != MLX5_ARG_UNSET)
489                 priv->rx_vec_en = args->rx_vec_en;
490 }
491
492 /**
493  * DPDK callback to register a PCI device.
494  *
495  * This function creates an Ethernet device for each port of a given
496  * PCI device.
497  *
498  * @param[in] pci_drv
499  *   PCI driver structure (mlx5_driver).
500  * @param[in] pci_dev
501  *   PCI device information.
502  *
503  * @return
504  *   0 on success, negative errno value on failure.
505  */
506 static int
507 mlx5_pci_probe(struct rte_pci_driver *pci_drv, struct rte_pci_device *pci_dev)
508 {
509         struct ibv_device **list;
510         struct ibv_device *ibv_dev;
511         int err = 0;
512         struct ibv_context *attr_ctx = NULL;
513         struct ibv_device_attr_ex device_attr;
514         unsigned int sriov;
515         unsigned int mps;
516         unsigned int tunnel_en = 0;
517         int idx;
518         int i;
519         struct mlx5dv_context attrs_out;
520
521         (void)pci_drv;
522         assert(pci_drv == &mlx5_driver);
523         /* Get mlx5_dev[] index. */
524         idx = mlx5_dev_idx(&pci_dev->addr);
525         if (idx == -1) {
526                 ERROR("this driver cannot support any more adapters");
527                 return -ENOMEM;
528         }
529         DEBUG("using driver device index %d", idx);
530
531         /* Save PCI address. */
532         mlx5_dev[idx].pci_addr = pci_dev->addr;
533         list = ibv_get_device_list(&i);
534         if (list == NULL) {
535                 assert(errno);
536                 if (errno == ENOSYS)
537                         ERROR("cannot list devices, is ib_uverbs loaded?");
538                 return -errno;
539         }
540         assert(i >= 0);
541         /*
542          * For each listed device, check related sysfs entry against
543          * the provided PCI ID.
544          */
545         while (i != 0) {
546                 struct rte_pci_addr pci_addr;
547
548                 --i;
549                 DEBUG("checking device \"%s\"", list[i]->name);
550                 if (mlx5_ibv_device_to_pci_addr(list[i], &pci_addr))
551                         continue;
552                 if ((pci_dev->addr.domain != pci_addr.domain) ||
553                     (pci_dev->addr.bus != pci_addr.bus) ||
554                     (pci_dev->addr.devid != pci_addr.devid) ||
555                     (pci_dev->addr.function != pci_addr.function))
556                         continue;
557                 sriov = ((pci_dev->id.device_id ==
558                        PCI_DEVICE_ID_MELLANOX_CONNECTX4VF) ||
559                       (pci_dev->id.device_id ==
560                        PCI_DEVICE_ID_MELLANOX_CONNECTX4LXVF) ||
561                       (pci_dev->id.device_id ==
562                        PCI_DEVICE_ID_MELLANOX_CONNECTX5VF) ||
563                       (pci_dev->id.device_id ==
564                        PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF));
565                 switch (pci_dev->id.device_id) {
566                 case PCI_DEVICE_ID_MELLANOX_CONNECTX4:
567                         tunnel_en = 1;
568                         break;
569                 case PCI_DEVICE_ID_MELLANOX_CONNECTX4LX:
570                 case PCI_DEVICE_ID_MELLANOX_CONNECTX5:
571                 case PCI_DEVICE_ID_MELLANOX_CONNECTX5VF:
572                 case PCI_DEVICE_ID_MELLANOX_CONNECTX5EX:
573                 case PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF:
574                         tunnel_en = 1;
575                         break;
576                 default:
577                         break;
578                 }
579                 INFO("PCI information matches, using device \"%s\""
580                      " (SR-IOV: %s)",
581                      list[i]->name,
582                      sriov ? "true" : "false");
583                 attr_ctx = ibv_open_device(list[i]);
584                 err = errno;
585                 break;
586         }
587         if (attr_ctx == NULL) {
588                 ibv_free_device_list(list);
589                 switch (err) {
590                 case 0:
591                         ERROR("cannot access device, is mlx5_ib loaded?");
592                         return -ENODEV;
593                 case EINVAL:
594                         ERROR("cannot use device, are drivers up to date?");
595                         return -EINVAL;
596                 }
597                 assert(err > 0);
598                 return -err;
599         }
600         ibv_dev = list[i];
601
602         DEBUG("device opened");
603         /*
604          * Multi-packet send is supported by ConnectX-4 Lx PF as well
605          * as all ConnectX-5 devices.
606          */
607         mlx5dv_query_device(attr_ctx, &attrs_out);
608         if (attrs_out.flags & (MLX5DV_CONTEXT_FLAGS_ENHANCED_MPW |
609                                MLX5DV_CONTEXT_FLAGS_MPW_ALLOWED)) {
610                 INFO("Enhanced MPW is detected\n");
611                 mps = MLX5_MPW_ENHANCED;
612         } else if (attrs_out.flags & MLX5DV_CONTEXT_FLAGS_MPW_ALLOWED) {
613                 INFO("MPW is detected\n");
614                 mps = MLX5_MPW;
615         } else {
616                 INFO("MPW is disabled\n");
617                 mps = MLX5_MPW_DISABLED;
618         }
619         if (ibv_query_device_ex(attr_ctx, NULL, &device_attr))
620                 goto error;
621         INFO("%u port(s) detected", device_attr.orig_attr.phys_port_cnt);
622
623         for (i = 0; i < device_attr.orig_attr.phys_port_cnt; i++) {
624                 uint32_t port = i + 1; /* ports are indexed from one */
625                 uint32_t test = (1 << i);
626                 struct ibv_context *ctx = NULL;
627                 struct ibv_port_attr port_attr;
628                 struct ibv_pd *pd = NULL;
629                 struct priv *priv = NULL;
630                 struct rte_eth_dev *eth_dev;
631                 struct ibv_device_attr_ex device_attr_ex;
632                 struct ether_addr mac;
633                 uint16_t num_vfs = 0;
634                 struct mlx5_args args = {
635                         .cqe_comp = MLX5_ARG_UNSET,
636                         .txq_inline = MLX5_ARG_UNSET,
637                         .txqs_inline = MLX5_ARG_UNSET,
638                         .mps = MLX5_ARG_UNSET,
639                         .mpw_hdr_dseg = MLX5_ARG_UNSET,
640                         .inline_max_packet_sz = MLX5_ARG_UNSET,
641                         .tso = MLX5_ARG_UNSET,
642                         .tx_vec_en = MLX5_ARG_UNSET,
643                         .rx_vec_en = MLX5_ARG_UNSET,
644                 };
645
646                 mlx5_dev[idx].ports |= test;
647
648                 if (mlx5_is_secondary()) {
649                         /* from rte_ethdev.c */
650                         char name[RTE_ETH_NAME_MAX_LEN];
651
652                         snprintf(name, sizeof(name), "%s port %u",
653                                  ibv_get_device_name(ibv_dev), port);
654                         eth_dev = rte_eth_dev_attach_secondary(name);
655                         if (eth_dev == NULL) {
656                                 ERROR("can not attach rte ethdev");
657                                 err = ENOMEM;
658                                 goto error;
659                         }
660                         eth_dev->device = &pci_dev->device;
661                         eth_dev->dev_ops = &mlx5_dev_sec_ops;
662                         priv = eth_dev->data->dev_private;
663                         /* Receive command fd from primary process */
664                         err = priv_socket_connect(priv);
665                         if (err < 0) {
666                                 err = -err;
667                                 goto error;
668                         }
669                         /* Remap UAR for Tx queues. */
670                         err = priv_tx_uar_remap(priv, err);
671                         if (err < 0) {
672                                 err = -err;
673                                 goto error;
674                         }
675                         priv_dev_select_rx_function(priv, eth_dev);
676                         priv_dev_select_tx_function(priv, eth_dev);
677                         continue;
678                 }
679
680                 DEBUG("using port %u (%08" PRIx32 ")", port, test);
681
682                 ctx = ibv_open_device(ibv_dev);
683                 if (ctx == NULL) {
684                         err = ENODEV;
685                         goto port_error;
686                 }
687
688                 /* Check port status. */
689                 err = ibv_query_port(ctx, port, &port_attr);
690                 if (err) {
691                         ERROR("port query failed: %s", strerror(err));
692                         goto port_error;
693                 }
694
695                 if (port_attr.link_layer != IBV_LINK_LAYER_ETHERNET) {
696                         ERROR("port %d is not configured in Ethernet mode",
697                               port);
698                         err = EINVAL;
699                         goto port_error;
700                 }
701
702                 if (port_attr.state != IBV_PORT_ACTIVE)
703                         DEBUG("port %d is not active: \"%s\" (%d)",
704                               port, ibv_port_state_str(port_attr.state),
705                               port_attr.state);
706
707                 /* Allocate protection domain. */
708                 pd = ibv_alloc_pd(ctx);
709                 if (pd == NULL) {
710                         ERROR("PD allocation failure");
711                         err = ENOMEM;
712                         goto port_error;
713                 }
714
715                 mlx5_dev[idx].ports |= test;
716
717                 /* from rte_ethdev.c */
718                 priv = rte_zmalloc("ethdev private structure",
719                                    sizeof(*priv),
720                                    RTE_CACHE_LINE_SIZE);
721                 if (priv == NULL) {
722                         ERROR("priv allocation failure");
723                         err = ENOMEM;
724                         goto port_error;
725                 }
726
727                 priv->ctx = ctx;
728                 strncpy(priv->ibdev_path, priv->ctx->device->ibdev_path,
729                         sizeof(priv->ibdev_path));
730                 priv->device_attr = device_attr;
731                 priv->port = port;
732                 priv->pd = pd;
733                 priv->mtu = ETHER_MTU;
734                 priv->mps = mps; /* Enable MPW by default if supported. */
735                 priv->cqe_comp = 1; /* Enable compression by default. */
736                 priv->tunnel_en = tunnel_en;
737                 /* Enable vector by default if supported. */
738                 priv->tx_vec_en = 1;
739                 priv->rx_vec_en = 1;
740                 err = mlx5_args(&args, pci_dev->device.devargs);
741                 if (err) {
742                         ERROR("failed to process device arguments: %s",
743                               strerror(err));
744                         goto port_error;
745                 }
746                 mlx5_args_assign(priv, &args);
747                 if (ibv_query_device_ex(ctx, NULL, &device_attr_ex)) {
748                         ERROR("ibv_query_device_ex() failed");
749                         goto port_error;
750                 }
751
752                 priv->hw_csum =
753                         !!(device_attr_ex.device_cap_flags_ex &
754                            IBV_DEVICE_RAW_IP_CSUM);
755                 DEBUG("checksum offloading is %ssupported",
756                       (priv->hw_csum ? "" : "not "));
757
758 #ifdef HAVE_IBV_DEVICE_VXLAN_SUPPORT
759                 priv->hw_csum_l2tun = !!(exp_device_attr.exp_device_cap_flags &
760                                          IBV_DEVICE_VXLAN_SUPPORT);
761 #endif
762                 DEBUG("L2 tunnel checksum offloads are %ssupported",
763                       (priv->hw_csum_l2tun ? "" : "not "));
764
765                 priv->ind_table_max_size =
766                         device_attr_ex.rss_caps.max_rwq_indirection_table_size;
767                 /* Remove this check once DPDK supports larger/variable
768                  * indirection tables. */
769                 if (priv->ind_table_max_size >
770                                 (unsigned int)ETH_RSS_RETA_SIZE_512)
771                         priv->ind_table_max_size = ETH_RSS_RETA_SIZE_512;
772                 DEBUG("maximum RX indirection table size is %u",
773                       priv->ind_table_max_size);
774                 priv->hw_vlan_strip = !!(device_attr_ex.raw_packet_caps &
775                                          IBV_RAW_PACKET_CAP_CVLAN_STRIPPING);
776                 DEBUG("VLAN stripping is %ssupported",
777                       (priv->hw_vlan_strip ? "" : "not "));
778
779                 priv->hw_fcs_strip =
780                                 !!(device_attr_ex.orig_attr.device_cap_flags &
781                                 IBV_WQ_FLAGS_SCATTER_FCS);
782                 DEBUG("FCS stripping configuration is %ssupported",
783                       (priv->hw_fcs_strip ? "" : "not "));
784
785 #ifdef HAVE_IBV_WQ_FLAG_RX_END_PADDING
786                 priv->hw_padding = !!device_attr_ex.rx_pad_end_addr_align;
787 #endif
788                 DEBUG("hardware RX end alignment padding is %ssupported",
789                       (priv->hw_padding ? "" : "not "));
790
791                 priv_get_num_vfs(priv, &num_vfs);
792                 priv->sriov = (num_vfs || sriov);
793                 priv->tso = ((priv->tso) &&
794                             (device_attr_ex.tso_caps.max_tso > 0) &&
795                             (device_attr_ex.tso_caps.supported_qpts &
796                             (1 << IBV_QPT_RAW_PACKET)));
797                 if (priv->tso)
798                         priv->max_tso_payload_sz =
799                                 device_attr_ex.tso_caps.max_tso;
800                 if (priv->mps && !mps) {
801                         ERROR("multi-packet send not supported on this device"
802                               " (" MLX5_TXQ_MPW_EN ")");
803                         err = ENOTSUP;
804                         goto port_error;
805                 } else if (priv->mps && priv->tso) {
806                         WARN("multi-packet send not supported in conjunction "
807                               "with TSO. MPS disabled");
808                         priv->mps = 0;
809                 }
810                 INFO("%sMPS is %s",
811                      priv->mps == MLX5_MPW_ENHANCED ? "Enhanced " : "",
812                      priv->mps != MLX5_MPW_DISABLED ? "enabled" : "disabled");
813                 /* Set default values for Enhanced MPW, a.k.a MPWv2. */
814                 if (priv->mps == MLX5_MPW_ENHANCED) {
815                         if (args.txqs_inline == MLX5_ARG_UNSET)
816                                 priv->txqs_inline = MLX5_EMPW_MIN_TXQS;
817                         if (args.inline_max_packet_sz == MLX5_ARG_UNSET)
818                                 priv->inline_max_packet_sz =
819                                         MLX5_EMPW_MAX_INLINE_LEN;
820                         if (args.txq_inline == MLX5_ARG_UNSET)
821                                 priv->txq_inline = MLX5_WQE_SIZE_MAX -
822                                                    MLX5_WQE_SIZE;
823                 }
824                 /* Allocate and register default RSS hash keys. */
825                 priv->rss_conf = rte_calloc(__func__, hash_rxq_init_n,
826                                             sizeof((*priv->rss_conf)[0]), 0);
827                 if (priv->rss_conf == NULL) {
828                         err = ENOMEM;
829                         goto port_error;
830                 }
831                 err = rss_hash_rss_conf_new_key(priv,
832                                                 rss_hash_default_key,
833                                                 rss_hash_default_key_len,
834                                                 ETH_RSS_PROTO_MASK);
835                 if (err)
836                         goto port_error;
837                 /* Configure the first MAC address by default. */
838                 if (priv_get_mac(priv, &mac.addr_bytes)) {
839                         ERROR("cannot get MAC address, is mlx5_en loaded?"
840                               " (errno: %s)", strerror(errno));
841                         err = ENODEV;
842                         goto port_error;
843                 }
844                 INFO("port %u MAC address is %02x:%02x:%02x:%02x:%02x:%02x",
845                      priv->port,
846                      mac.addr_bytes[0], mac.addr_bytes[1],
847                      mac.addr_bytes[2], mac.addr_bytes[3],
848                      mac.addr_bytes[4], mac.addr_bytes[5]);
849                 /* Register MAC address. */
850                 claim_zero(priv_mac_addr_add(priv, 0,
851                                              (const uint8_t (*)[ETHER_ADDR_LEN])
852                                              mac.addr_bytes));
853 #ifndef NDEBUG
854                 {
855                         char ifname[IF_NAMESIZE];
856
857                         if (priv_get_ifname(priv, &ifname) == 0)
858                                 DEBUG("port %u ifname is \"%s\"",
859                                       priv->port, ifname);
860                         else
861                                 DEBUG("port %u ifname is unknown", priv->port);
862                 }
863 #endif
864                 /* Get actual MTU if possible. */
865                 priv_get_mtu(priv, &priv->mtu);
866                 DEBUG("port %u MTU is %u", priv->port, priv->mtu);
867
868                 /* from rte_ethdev.c */
869                 {
870                         char name[RTE_ETH_NAME_MAX_LEN];
871
872                         snprintf(name, sizeof(name), "%s port %u",
873                                  ibv_get_device_name(ibv_dev), port);
874                         eth_dev = rte_eth_dev_allocate(name);
875                 }
876                 if (eth_dev == NULL) {
877                         ERROR("can not allocate rte ethdev");
878                         err = ENOMEM;
879                         goto port_error;
880                 }
881                 eth_dev->data->dev_private = priv;
882                 eth_dev->data->mac_addrs = priv->mac;
883                 eth_dev->device = &pci_dev->device;
884                 rte_eth_copy_pci_info(eth_dev, pci_dev);
885                 eth_dev->data->dev_flags |= RTE_ETH_DEV_DETACHABLE;
886                 eth_dev->device->driver = &mlx5_driver.driver;
887                 priv->dev = eth_dev;
888                 eth_dev->dev_ops = &mlx5_dev_ops;
889                 TAILQ_INIT(&priv->flows);
890
891                 /* Hint libmlx5 to use PMD allocator for data plane resources */
892                 struct mlx5dv_ctx_allocators alctr = {
893                         .alloc = &mlx5_alloc_verbs_buf,
894                         .free = &mlx5_free_verbs_buf,
895                         .data = priv,
896                 };
897                 mlx5dv_set_context_attr(ctx, MLX5DV_CTX_ATTR_BUF_ALLOCATORS,
898                                         (void *)((uintptr_t)&alctr));
899
900                 /* Bring Ethernet device up. */
901                 DEBUG("forcing Ethernet interface up");
902                 priv_set_flags(priv, ~IFF_UP, IFF_UP);
903                 mlx5_link_update(priv->dev, 1);
904                 continue;
905
906 port_error:
907                 if (priv) {
908                         rte_free(priv->rss_conf);
909                         rte_free(priv);
910                 }
911                 if (pd)
912                         claim_zero(ibv_dealloc_pd(pd));
913                 if (ctx)
914                         claim_zero(ibv_close_device(ctx));
915                 break;
916         }
917
918         /*
919          * XXX if something went wrong in the loop above, there is a resource
920          * leak (ctx, pd, priv, dpdk ethdev) but we can do nothing about it as
921          * long as the dpdk does not provide a way to deallocate a ethdev and a
922          * way to enumerate the registered ethdevs to free the previous ones.
923          */
924
925         /* no port found, complain */
926         if (!mlx5_dev[idx].ports) {
927                 err = ENODEV;
928                 goto error;
929         }
930
931 error:
932         if (attr_ctx)
933                 claim_zero(ibv_close_device(attr_ctx));
934         if (list)
935                 ibv_free_device_list(list);
936         assert(err >= 0);
937         return -err;
938 }
939
940 static const struct rte_pci_id mlx5_pci_id_map[] = {
941         {
942                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
943                                PCI_DEVICE_ID_MELLANOX_CONNECTX4)
944         },
945         {
946                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
947                                PCI_DEVICE_ID_MELLANOX_CONNECTX4VF)
948         },
949         {
950                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
951                                PCI_DEVICE_ID_MELLANOX_CONNECTX4LX)
952         },
953         {
954                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
955                                PCI_DEVICE_ID_MELLANOX_CONNECTX4LXVF)
956         },
957         {
958                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
959                                PCI_DEVICE_ID_MELLANOX_CONNECTX5)
960         },
961         {
962                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
963                                PCI_DEVICE_ID_MELLANOX_CONNECTX5VF)
964         },
965         {
966                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
967                                PCI_DEVICE_ID_MELLANOX_CONNECTX5EX)
968         },
969         {
970                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
971                                PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF)
972         },
973         {
974                 .vendor_id = 0
975         }
976 };
977
978 static struct rte_pci_driver mlx5_driver = {
979         .driver = {
980                 .name = MLX5_DRIVER_NAME
981         },
982         .id_table = mlx5_pci_id_map,
983         .probe = mlx5_pci_probe,
984         .drv_flags = RTE_PCI_DRV_INTR_LSC | RTE_PCI_DRV_INTR_RMV,
985 };
986
987 /**
988  * Driver initialization routine.
989  */
990 RTE_INIT(rte_mlx5_pmd_init);
991 static void
992 rte_mlx5_pmd_init(void)
993 {
994         /* Build the static table for ptype conversion. */
995         mlx5_set_ptype_table();
996         /*
997          * RDMAV_HUGEPAGES_SAFE tells ibv_fork_init() we intend to use
998          * huge pages. Calling ibv_fork_init() during init allows
999          * applications to use fork() safely for purposes other than
1000          * using this PMD, which is not supported in forked processes.
1001          */
1002         setenv("RDMAV_HUGEPAGES_SAFE", "1", 1);
1003         /* Don't map UAR to WC if BlueFlame is not used.*/
1004         setenv("MLX5_SHUT_UP_BF", "1", 1);
1005         ibv_fork_init();
1006         rte_pci_register(&mlx5_driver);
1007 }
1008
1009 RTE_PMD_EXPORT_NAME(net_mlx5, __COUNTER__);
1010 RTE_PMD_REGISTER_PCI_TABLE(net_mlx5, mlx5_pci_id_map);
1011 RTE_PMD_REGISTER_KMOD_DEP(net_mlx5, "* ib_uverbs & mlx5_core & mlx5_ib");