net/mlx5: allocate verbs object into shared memory
[dpdk.git] / drivers / net / mlx5 / mlx5.c
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright 2015 6WIND S.A.
5  *   Copyright 2015 Mellanox.
6  *
7  *   Redistribution and use in source and binary forms, with or without
8  *   modification, are permitted provided that the following conditions
9  *   are met:
10  *
11  *     * Redistributions of source code must retain the above copyright
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright
14  *       notice, this list of conditions and the following disclaimer in
15  *       the documentation and/or other materials provided with the
16  *       distribution.
17  *     * Neither the name of 6WIND S.A. nor the names of its
18  *       contributors may be used to endorse or promote products derived
19  *       from this software without specific prior written permission.
20  *
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  */
33
34 #include <stddef.h>
35 #include <unistd.h>
36 #include <string.h>
37 #include <assert.h>
38 #include <stdint.h>
39 #include <stdlib.h>
40 #include <errno.h>
41 #include <net/if.h>
42
43 /* Verbs header. */
44 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
45 #ifdef PEDANTIC
46 #pragma GCC diagnostic ignored "-Wpedantic"
47 #endif
48 #include <infiniband/verbs.h>
49 #ifdef PEDANTIC
50 #pragma GCC diagnostic error "-Wpedantic"
51 #endif
52
53 #include <rte_malloc.h>
54 #include <rte_ethdev.h>
55 #include <rte_ethdev_pci.h>
56 #include <rte_pci.h>
57 #include <rte_common.h>
58 #include <rte_kvargs.h>
59
60 #include "mlx5.h"
61 #include "mlx5_utils.h"
62 #include "mlx5_rxtx.h"
63 #include "mlx5_autoconf.h"
64 #include "mlx5_defs.h"
65
66 /* Device parameter to enable RX completion queue compression. */
67 #define MLX5_RXQ_CQE_COMP_EN "rxq_cqe_comp_en"
68
69 /* Device parameter to configure inline send. */
70 #define MLX5_TXQ_INLINE "txq_inline"
71
72 /*
73  * Device parameter to configure the number of TX queues threshold for
74  * enabling inline send.
75  */
76 #define MLX5_TXQS_MIN_INLINE "txqs_min_inline"
77
78 /* Device parameter to enable multi-packet send WQEs. */
79 #define MLX5_TXQ_MPW_EN "txq_mpw_en"
80
81 /* Device parameter to include 2 dsegs in the title WQEBB. */
82 #define MLX5_TXQ_MPW_HDR_DSEG_EN "txq_mpw_hdr_dseg_en"
83
84 /* Device parameter to limit the size of inlining packet. */
85 #define MLX5_TXQ_MAX_INLINE_LEN "txq_max_inline_len"
86
87 /* Device parameter to enable hardware TSO offload. */
88 #define MLX5_TSO "tso"
89
90 /* Device parameter to enable hardware Tx vector. */
91 #define MLX5_TX_VEC_EN "tx_vec_en"
92
93 /* Device parameter to enable hardware Rx vector. */
94 #define MLX5_RX_VEC_EN "rx_vec_en"
95
96 /* Default PMD specific parameter value. */
97 #define MLX5_ARG_UNSET (-1)
98
99 #ifndef HAVE_IBV_MLX5_MOD_MPW
100 #define MLX5DV_CONTEXT_FLAGS_MPW_ALLOWED (1 << 2)
101 #define MLX5DV_CONTEXT_FLAGS_ENHANCED_MPW (1 << 3)
102 #endif
103
104 struct mlx5_args {
105         int cqe_comp;
106         int txq_inline;
107         int txqs_inline;
108         int mps;
109         int mpw_hdr_dseg;
110         int inline_max_packet_sz;
111         int tso;
112         int tx_vec_en;
113         int rx_vec_en;
114 };
115 /**
116  * Retrieve integer value from environment variable.
117  *
118  * @param[in] name
119  *   Environment variable name.
120  *
121  * @return
122  *   Integer value, 0 if the variable is not set.
123  */
124 int
125 mlx5_getenv_int(const char *name)
126 {
127         const char *val = getenv(name);
128
129         if (val == NULL)
130                 return 0;
131         return atoi(val);
132 }
133
134 /**
135  * Verbs callback to allocate a memory. This function should allocate the space
136  * according to the size provided residing inside a huge page.
137  * Please note that all allocation must respect the alignment from libmlx5
138  * (i.e. currently sysconf(_SC_PAGESIZE)).
139  *
140  * @param[in] size
141  *   The size in bytes of the memory to allocate.
142  * @param[in] data
143  *   A pointer to the callback data.
144  *
145  * @return
146  *   a pointer to the allocate space.
147  */
148 static void *
149 mlx5_alloc_verbs_buf(size_t size, void *data)
150 {
151         struct priv *priv = data;
152         void *ret;
153         size_t alignment = sysconf(_SC_PAGESIZE);
154
155         assert(data != NULL);
156         assert(!mlx5_is_secondary());
157         ret = rte_malloc_socket(__func__, size, alignment,
158                                 priv->dev->device->numa_node);
159         DEBUG("Extern alloc size: %lu, align: %lu: %p", size, alignment, ret);
160         return ret;
161 }
162
163 /**
164  * Verbs callback to free a memory.
165  *
166  * @param[in] ptr
167  *   A pointer to the memory to free.
168  * @param[in] data
169  *   A pointer to the callback data.
170  */
171 static void
172 mlx5_free_verbs_buf(void *ptr, void *data __rte_unused)
173 {
174         assert(data != NULL);
175         assert(!mlx5_is_secondary());
176         DEBUG("Extern free request: %p", ptr);
177         rte_free(ptr);
178 }
179
180 /**
181  * DPDK callback to close the device.
182  *
183  * Destroy all queues and objects, free memory.
184  *
185  * @param dev
186  *   Pointer to Ethernet device structure.
187  */
188 static void
189 mlx5_dev_close(struct rte_eth_dev *dev)
190 {
191         struct priv *priv = mlx5_get_priv(dev);
192         unsigned int i;
193
194         priv_lock(priv);
195         DEBUG("%p: closing device \"%s\"",
196               (void *)dev,
197               ((priv->ctx != NULL) ? priv->ctx->device->name : ""));
198         /* In case mlx5_dev_stop() has not been called. */
199         priv_dev_interrupt_handler_uninstall(priv, dev);
200         priv_special_flow_disable_all(priv);
201         priv_mac_addrs_disable(priv);
202         priv_destroy_hash_rxqs(priv);
203
204         /* Remove flow director elements. */
205         priv_fdir_disable(priv);
206         priv_fdir_delete_filters_list(priv);
207
208         /* Prevent crashes when queues are still in use. */
209         dev->rx_pkt_burst = removed_rx_burst;
210         dev->tx_pkt_burst = removed_tx_burst;
211         if (priv->rxqs != NULL) {
212                 /* XXX race condition if mlx5_rx_burst() is still running. */
213                 usleep(1000);
214                 for (i = 0; (i != priv->rxqs_n); ++i) {
215                         struct rxq *rxq = (*priv->rxqs)[i];
216                         struct rxq_ctrl *rxq_ctrl;
217
218                         if (rxq == NULL)
219                                 continue;
220                         rxq_ctrl = container_of(rxq, struct rxq_ctrl, rxq);
221                         (*priv->rxqs)[i] = NULL;
222                         rxq_cleanup(rxq_ctrl);
223                         rte_free(rxq_ctrl);
224                 }
225                 priv->rxqs_n = 0;
226                 priv->rxqs = NULL;
227         }
228         if (priv->txqs != NULL) {
229                 /* XXX race condition if mlx5_tx_burst() is still running. */
230                 usleep(1000);
231                 for (i = 0; (i != priv->txqs_n); ++i) {
232                         struct txq *txq = (*priv->txqs)[i];
233                         struct txq_ctrl *txq_ctrl;
234
235                         if (txq == NULL)
236                                 continue;
237                         txq_ctrl = container_of(txq, struct txq_ctrl, txq);
238                         (*priv->txqs)[i] = NULL;
239                         txq_cleanup(txq_ctrl);
240                         rte_free(txq_ctrl);
241                 }
242                 priv->txqs_n = 0;
243                 priv->txqs = NULL;
244         }
245         if (priv->pd != NULL) {
246                 assert(priv->ctx != NULL);
247                 claim_zero(ibv_dealloc_pd(priv->pd));
248                 claim_zero(ibv_close_device(priv->ctx));
249         } else
250                 assert(priv->ctx == NULL);
251         if (priv->rss_conf != NULL) {
252                 for (i = 0; (i != hash_rxq_init_n); ++i)
253                         rte_free((*priv->rss_conf)[i]);
254                 rte_free(priv->rss_conf);
255         }
256         if (priv->reta_idx != NULL)
257                 rte_free(priv->reta_idx);
258         priv_socket_uninit(priv);
259         priv_unlock(priv);
260         memset(priv, 0, sizeof(*priv));
261 }
262
263 static const struct eth_dev_ops mlx5_dev_ops = {
264         .dev_configure = mlx5_dev_configure,
265         .dev_start = mlx5_dev_start,
266         .dev_stop = mlx5_dev_stop,
267         .dev_set_link_down = mlx5_set_link_down,
268         .dev_set_link_up = mlx5_set_link_up,
269         .dev_close = mlx5_dev_close,
270         .promiscuous_enable = mlx5_promiscuous_enable,
271         .promiscuous_disable = mlx5_promiscuous_disable,
272         .allmulticast_enable = mlx5_allmulticast_enable,
273         .allmulticast_disable = mlx5_allmulticast_disable,
274         .link_update = mlx5_link_update,
275         .stats_get = mlx5_stats_get,
276         .stats_reset = mlx5_stats_reset,
277         .xstats_get = mlx5_xstats_get,
278         .xstats_reset = mlx5_xstats_reset,
279         .xstats_get_names = mlx5_xstats_get_names,
280         .dev_infos_get = mlx5_dev_infos_get,
281         .dev_supported_ptypes_get = mlx5_dev_supported_ptypes_get,
282         .vlan_filter_set = mlx5_vlan_filter_set,
283         .rx_queue_setup = mlx5_rx_queue_setup,
284         .tx_queue_setup = mlx5_tx_queue_setup,
285         .rx_queue_release = mlx5_rx_queue_release,
286         .tx_queue_release = mlx5_tx_queue_release,
287         .flow_ctrl_get = mlx5_dev_get_flow_ctrl,
288         .flow_ctrl_set = mlx5_dev_set_flow_ctrl,
289         .mac_addr_remove = mlx5_mac_addr_remove,
290         .mac_addr_add = mlx5_mac_addr_add,
291         .mac_addr_set = mlx5_mac_addr_set,
292         .mtu_set = mlx5_dev_set_mtu,
293         .vlan_strip_queue_set = mlx5_vlan_strip_queue_set,
294         .vlan_offload_set = mlx5_vlan_offload_set,
295         .reta_update = mlx5_dev_rss_reta_update,
296         .reta_query = mlx5_dev_rss_reta_query,
297         .rss_hash_update = mlx5_rss_hash_update,
298         .rss_hash_conf_get = mlx5_rss_hash_conf_get,
299         .filter_ctrl = mlx5_dev_filter_ctrl,
300         .rx_descriptor_status = mlx5_rx_descriptor_status,
301         .tx_descriptor_status = mlx5_tx_descriptor_status,
302         .rx_queue_intr_enable = mlx5_rx_intr_enable,
303         .rx_queue_intr_disable = mlx5_rx_intr_disable,
304 };
305
306 static struct {
307         struct rte_pci_addr pci_addr; /* associated PCI address */
308         uint32_t ports; /* physical ports bitfield. */
309 } mlx5_dev[32];
310
311 /**
312  * Get device index in mlx5_dev[] from PCI bus address.
313  *
314  * @param[in] pci_addr
315  *   PCI bus address to look for.
316  *
317  * @return
318  *   mlx5_dev[] index on success, -1 on failure.
319  */
320 static int
321 mlx5_dev_idx(struct rte_pci_addr *pci_addr)
322 {
323         unsigned int i;
324         int ret = -1;
325
326         assert(pci_addr != NULL);
327         for (i = 0; (i != RTE_DIM(mlx5_dev)); ++i) {
328                 if ((mlx5_dev[i].pci_addr.domain == pci_addr->domain) &&
329                     (mlx5_dev[i].pci_addr.bus == pci_addr->bus) &&
330                     (mlx5_dev[i].pci_addr.devid == pci_addr->devid) &&
331                     (mlx5_dev[i].pci_addr.function == pci_addr->function))
332                         return i;
333                 if ((mlx5_dev[i].ports == 0) && (ret == -1))
334                         ret = i;
335         }
336         return ret;
337 }
338
339 /**
340  * Verify and store value for device argument.
341  *
342  * @param[in] key
343  *   Key argument to verify.
344  * @param[in] val
345  *   Value associated with key.
346  * @param opaque
347  *   User data.
348  *
349  * @return
350  *   0 on success, negative errno value on failure.
351  */
352 static int
353 mlx5_args_check(const char *key, const char *val, void *opaque)
354 {
355         struct mlx5_args *args = opaque;
356         unsigned long tmp;
357
358         errno = 0;
359         tmp = strtoul(val, NULL, 0);
360         if (errno) {
361                 WARN("%s: \"%s\" is not a valid integer", key, val);
362                 return errno;
363         }
364         if (strcmp(MLX5_RXQ_CQE_COMP_EN, key) == 0) {
365                 args->cqe_comp = !!tmp;
366         } else if (strcmp(MLX5_TXQ_INLINE, key) == 0) {
367                 args->txq_inline = tmp;
368         } else if (strcmp(MLX5_TXQS_MIN_INLINE, key) == 0) {
369                 args->txqs_inline = tmp;
370         } else if (strcmp(MLX5_TXQ_MPW_EN, key) == 0) {
371                 args->mps = !!tmp;
372         } else if (strcmp(MLX5_TXQ_MPW_HDR_DSEG_EN, key) == 0) {
373                 args->mpw_hdr_dseg = !!tmp;
374         } else if (strcmp(MLX5_TXQ_MAX_INLINE_LEN, key) == 0) {
375                 args->inline_max_packet_sz = tmp;
376         } else if (strcmp(MLX5_TSO, key) == 0) {
377                 args->tso = !!tmp;
378         } else if (strcmp(MLX5_TX_VEC_EN, key) == 0) {
379                 args->tx_vec_en = !!tmp;
380         } else if (strcmp(MLX5_RX_VEC_EN, key) == 0) {
381                 args->rx_vec_en = !!tmp;
382         } else {
383                 WARN("%s: unknown parameter", key);
384                 return -EINVAL;
385         }
386         return 0;
387 }
388
389 /**
390  * Parse device parameters.
391  *
392  * @param priv
393  *   Pointer to private structure.
394  * @param devargs
395  *   Device arguments structure.
396  *
397  * @return
398  *   0 on success, errno value on failure.
399  */
400 static int
401 mlx5_args(struct mlx5_args *args, struct rte_devargs *devargs)
402 {
403         const char **params = (const char *[]){
404                 MLX5_RXQ_CQE_COMP_EN,
405                 MLX5_TXQ_INLINE,
406                 MLX5_TXQS_MIN_INLINE,
407                 MLX5_TXQ_MPW_EN,
408                 MLX5_TXQ_MPW_HDR_DSEG_EN,
409                 MLX5_TXQ_MAX_INLINE_LEN,
410                 MLX5_TSO,
411                 MLX5_TX_VEC_EN,
412                 MLX5_RX_VEC_EN,
413                 NULL,
414         };
415         struct rte_kvargs *kvlist;
416         int ret = 0;
417         int i;
418
419         if (devargs == NULL)
420                 return 0;
421         /* Following UGLY cast is done to pass checkpatch. */
422         kvlist = rte_kvargs_parse(devargs->args, params);
423         if (kvlist == NULL)
424                 return 0;
425         /* Process parameters. */
426         for (i = 0; (params[i] != NULL); ++i) {
427                 if (rte_kvargs_count(kvlist, params[i])) {
428                         ret = rte_kvargs_process(kvlist, params[i],
429                                                  mlx5_args_check, args);
430                         if (ret != 0) {
431                                 rte_kvargs_free(kvlist);
432                                 return ret;
433                         }
434                 }
435         }
436         rte_kvargs_free(kvlist);
437         return 0;
438 }
439
440 static struct rte_pci_driver mlx5_driver;
441
442 /**
443  * Assign parameters from args into priv, only non default
444  * values are considered.
445  *
446  * @param[out] priv
447  *   Pointer to private structure.
448  * @param[in] args
449  *   Pointer to args values.
450  */
451 static void
452 mlx5_args_assign(struct priv *priv, struct mlx5_args *args)
453 {
454         if (args->cqe_comp != MLX5_ARG_UNSET)
455                 priv->cqe_comp = args->cqe_comp;
456         if (args->txq_inline != MLX5_ARG_UNSET)
457                 priv->txq_inline = args->txq_inline;
458         if (args->txqs_inline != MLX5_ARG_UNSET)
459                 priv->txqs_inline = args->txqs_inline;
460         if (args->mps != MLX5_ARG_UNSET)
461                 priv->mps = args->mps ? priv->mps : 0;
462         if (args->mpw_hdr_dseg != MLX5_ARG_UNSET)
463                 priv->mpw_hdr_dseg = args->mpw_hdr_dseg;
464         if (args->inline_max_packet_sz != MLX5_ARG_UNSET)
465                 priv->inline_max_packet_sz = args->inline_max_packet_sz;
466         if (args->tso != MLX5_ARG_UNSET)
467                 priv->tso = args->tso;
468         if (args->tx_vec_en != MLX5_ARG_UNSET)
469                 priv->tx_vec_en = args->tx_vec_en;
470         if (args->rx_vec_en != MLX5_ARG_UNSET)
471                 priv->rx_vec_en = args->rx_vec_en;
472 }
473
474 /**
475  * DPDK callback to register a PCI device.
476  *
477  * This function creates an Ethernet device for each port of a given
478  * PCI device.
479  *
480  * @param[in] pci_drv
481  *   PCI driver structure (mlx5_driver).
482  * @param[in] pci_dev
483  *   PCI device information.
484  *
485  * @return
486  *   0 on success, negative errno value on failure.
487  */
488 static int
489 mlx5_pci_probe(struct rte_pci_driver *pci_drv, struct rte_pci_device *pci_dev)
490 {
491         struct ibv_device **list;
492         struct ibv_device *ibv_dev;
493         int err = 0;
494         struct ibv_context *attr_ctx = NULL;
495         struct ibv_device_attr_ex device_attr;
496         unsigned int sriov;
497         unsigned int mps;
498         unsigned int tunnel_en = 0;
499         int idx;
500         int i;
501         struct mlx5dv_context attrs_out;
502
503         (void)pci_drv;
504         assert(pci_drv == &mlx5_driver);
505         /* Get mlx5_dev[] index. */
506         idx = mlx5_dev_idx(&pci_dev->addr);
507         if (idx == -1) {
508                 ERROR("this driver cannot support any more adapters");
509                 return -ENOMEM;
510         }
511         DEBUG("using driver device index %d", idx);
512
513         /* Save PCI address. */
514         mlx5_dev[idx].pci_addr = pci_dev->addr;
515         list = ibv_get_device_list(&i);
516         if (list == NULL) {
517                 assert(errno);
518                 if (errno == ENOSYS)
519                         ERROR("cannot list devices, is ib_uverbs loaded?");
520                 return -errno;
521         }
522         assert(i >= 0);
523         /*
524          * For each listed device, check related sysfs entry against
525          * the provided PCI ID.
526          */
527         while (i != 0) {
528                 struct rte_pci_addr pci_addr;
529
530                 --i;
531                 DEBUG("checking device \"%s\"", list[i]->name);
532                 if (mlx5_ibv_device_to_pci_addr(list[i], &pci_addr))
533                         continue;
534                 if ((pci_dev->addr.domain != pci_addr.domain) ||
535                     (pci_dev->addr.bus != pci_addr.bus) ||
536                     (pci_dev->addr.devid != pci_addr.devid) ||
537                     (pci_dev->addr.function != pci_addr.function))
538                         continue;
539                 sriov = ((pci_dev->id.device_id ==
540                        PCI_DEVICE_ID_MELLANOX_CONNECTX4VF) ||
541                       (pci_dev->id.device_id ==
542                        PCI_DEVICE_ID_MELLANOX_CONNECTX4LXVF) ||
543                       (pci_dev->id.device_id ==
544                        PCI_DEVICE_ID_MELLANOX_CONNECTX5VF) ||
545                       (pci_dev->id.device_id ==
546                        PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF));
547                 switch (pci_dev->id.device_id) {
548                 case PCI_DEVICE_ID_MELLANOX_CONNECTX4:
549                         tunnel_en = 1;
550                         break;
551                 case PCI_DEVICE_ID_MELLANOX_CONNECTX4LX:
552                 case PCI_DEVICE_ID_MELLANOX_CONNECTX5:
553                 case PCI_DEVICE_ID_MELLANOX_CONNECTX5VF:
554                 case PCI_DEVICE_ID_MELLANOX_CONNECTX5EX:
555                 case PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF:
556                         tunnel_en = 1;
557                         break;
558                 default:
559                         break;
560                 }
561                 INFO("PCI information matches, using device \"%s\""
562                      " (SR-IOV: %s)",
563                      list[i]->name,
564                      sriov ? "true" : "false");
565                 attr_ctx = ibv_open_device(list[i]);
566                 err = errno;
567                 break;
568         }
569         if (attr_ctx == NULL) {
570                 ibv_free_device_list(list);
571                 switch (err) {
572                 case 0:
573                         ERROR("cannot access device, is mlx5_ib loaded?");
574                         return -ENODEV;
575                 case EINVAL:
576                         ERROR("cannot use device, are drivers up to date?");
577                         return -EINVAL;
578                 }
579                 assert(err > 0);
580                 return -err;
581         }
582         ibv_dev = list[i];
583
584         DEBUG("device opened");
585         /*
586          * Multi-packet send is supported by ConnectX-4 Lx PF as well
587          * as all ConnectX-5 devices.
588          */
589         mlx5dv_query_device(attr_ctx, &attrs_out);
590         if (attrs_out.flags & (MLX5DV_CONTEXT_FLAGS_ENHANCED_MPW |
591                                MLX5DV_CONTEXT_FLAGS_MPW_ALLOWED)) {
592                 INFO("Enhanced MPW is detected\n");
593                 mps = MLX5_MPW_ENHANCED;
594         } else if (attrs_out.flags & MLX5DV_CONTEXT_FLAGS_MPW_ALLOWED) {
595                 INFO("MPW is detected\n");
596                 mps = MLX5_MPW;
597         } else {
598                 INFO("MPW is disabled\n");
599                 mps = MLX5_MPW_DISABLED;
600         }
601         if (ibv_query_device_ex(attr_ctx, NULL, &device_attr))
602                 goto error;
603         INFO("%u port(s) detected", device_attr.orig_attr.phys_port_cnt);
604
605         for (i = 0; i < device_attr.orig_attr.phys_port_cnt; i++) {
606                 uint32_t port = i + 1; /* ports are indexed from one */
607                 uint32_t test = (1 << i);
608                 struct ibv_context *ctx = NULL;
609                 struct ibv_port_attr port_attr;
610                 struct ibv_pd *pd = NULL;
611                 struct priv *priv = NULL;
612                 struct rte_eth_dev *eth_dev;
613                 struct ibv_device_attr_ex device_attr_ex;
614                 struct ether_addr mac;
615                 uint16_t num_vfs = 0;
616                 struct mlx5_args args = {
617                         .cqe_comp = MLX5_ARG_UNSET,
618                         .txq_inline = MLX5_ARG_UNSET,
619                         .txqs_inline = MLX5_ARG_UNSET,
620                         .mps = MLX5_ARG_UNSET,
621                         .mpw_hdr_dseg = MLX5_ARG_UNSET,
622                         .inline_max_packet_sz = MLX5_ARG_UNSET,
623                         .tso = MLX5_ARG_UNSET,
624                         .tx_vec_en = MLX5_ARG_UNSET,
625                         .rx_vec_en = MLX5_ARG_UNSET,
626                 };
627
628                 mlx5_dev[idx].ports |= test;
629
630                 if (mlx5_is_secondary()) {
631                         /* from rte_ethdev.c */
632                         char name[RTE_ETH_NAME_MAX_LEN];
633
634                         snprintf(name, sizeof(name), "%s port %u",
635                                  ibv_get_device_name(ibv_dev), port);
636                         eth_dev = rte_eth_dev_attach_secondary(name);
637                         if (eth_dev == NULL) {
638                                 ERROR("can not attach rte ethdev");
639                                 err = ENOMEM;
640                                 goto error;
641                         }
642                         eth_dev->device = &pci_dev->device;
643                         eth_dev->dev_ops = NULL;
644                         priv = eth_dev->data->dev_private;
645                         /* Receive command fd from primary process */
646                         err = priv_socket_connect(priv);
647                         if (err < 0) {
648                                 err = -err;
649                                 goto error;
650                         }
651                         /* Remap UAR for Tx queues. */
652                         err = priv_tx_uar_remap(priv, err);
653                         if (err < 0) {
654                                 err = -err;
655                                 goto error;
656                         }
657                         priv_dev_select_rx_function(priv, eth_dev);
658                         priv_dev_select_tx_function(priv, eth_dev);
659                         continue;
660                 }
661
662                 DEBUG("using port %u (%08" PRIx32 ")", port, test);
663
664                 ctx = ibv_open_device(ibv_dev);
665                 if (ctx == NULL) {
666                         err = ENODEV;
667                         goto port_error;
668                 }
669
670                 /* Check port status. */
671                 err = ibv_query_port(ctx, port, &port_attr);
672                 if (err) {
673                         ERROR("port query failed: %s", strerror(err));
674                         goto port_error;
675                 }
676
677                 if (port_attr.link_layer != IBV_LINK_LAYER_ETHERNET) {
678                         ERROR("port %d is not configured in Ethernet mode",
679                               port);
680                         err = EINVAL;
681                         goto port_error;
682                 }
683
684                 if (port_attr.state != IBV_PORT_ACTIVE)
685                         DEBUG("port %d is not active: \"%s\" (%d)",
686                               port, ibv_port_state_str(port_attr.state),
687                               port_attr.state);
688
689                 /* Allocate protection domain. */
690                 pd = ibv_alloc_pd(ctx);
691                 if (pd == NULL) {
692                         ERROR("PD allocation failure");
693                         err = ENOMEM;
694                         goto port_error;
695                 }
696
697                 mlx5_dev[idx].ports |= test;
698
699                 /* from rte_ethdev.c */
700                 priv = rte_zmalloc("ethdev private structure",
701                                    sizeof(*priv),
702                                    RTE_CACHE_LINE_SIZE);
703                 if (priv == NULL) {
704                         ERROR("priv allocation failure");
705                         err = ENOMEM;
706                         goto port_error;
707                 }
708
709                 priv->ctx = ctx;
710                 priv->device_attr = device_attr;
711                 priv->port = port;
712                 priv->pd = pd;
713                 priv->mtu = ETHER_MTU;
714                 priv->mps = mps; /* Enable MPW by default if supported. */
715                 priv->cqe_comp = 1; /* Enable compression by default. */
716                 priv->tunnel_en = tunnel_en;
717                 /* Enable vector by default if supported. */
718                 priv->tx_vec_en = 1;
719                 priv->rx_vec_en = 1;
720                 err = mlx5_args(&args, pci_dev->device.devargs);
721                 if (err) {
722                         ERROR("failed to process device arguments: %s",
723                               strerror(err));
724                         goto port_error;
725                 }
726                 mlx5_args_assign(priv, &args);
727                 if (ibv_query_device_ex(ctx, NULL, &device_attr_ex)) {
728                         ERROR("ibv_query_device_ex() failed");
729                         goto port_error;
730                 }
731
732                 priv->hw_csum =
733                         !!(device_attr_ex.device_cap_flags_ex &
734                            IBV_DEVICE_RAW_IP_CSUM);
735                 DEBUG("checksum offloading is %ssupported",
736                       (priv->hw_csum ? "" : "not "));
737
738 #ifdef HAVE_IBV_DEVICE_VXLAN_SUPPORT
739                 priv->hw_csum_l2tun = !!(exp_device_attr.exp_device_cap_flags &
740                                          IBV_DEVICE_VXLAN_SUPPORT);
741 #endif
742                 DEBUG("L2 tunnel checksum offloads are %ssupported",
743                       (priv->hw_csum_l2tun ? "" : "not "));
744
745                 priv->ind_table_max_size =
746                         device_attr_ex.rss_caps.max_rwq_indirection_table_size;
747                 /* Remove this check once DPDK supports larger/variable
748                  * indirection tables. */
749                 if (priv->ind_table_max_size >
750                                 (unsigned int)ETH_RSS_RETA_SIZE_512)
751                         priv->ind_table_max_size = ETH_RSS_RETA_SIZE_512;
752                 DEBUG("maximum RX indirection table size is %u",
753                       priv->ind_table_max_size);
754                 priv->hw_vlan_strip = !!(device_attr_ex.raw_packet_caps &
755                                          IBV_RAW_PACKET_CAP_CVLAN_STRIPPING);
756                 DEBUG("VLAN stripping is %ssupported",
757                       (priv->hw_vlan_strip ? "" : "not "));
758
759                 priv->hw_fcs_strip =
760                                 !!(device_attr_ex.orig_attr.device_cap_flags &
761                                 IBV_WQ_FLAGS_SCATTER_FCS);
762                 DEBUG("FCS stripping configuration is %ssupported",
763                       (priv->hw_fcs_strip ? "" : "not "));
764
765 #ifdef HAVE_IBV_WQ_FLAG_RX_END_PADDING
766                 priv->hw_padding = !!device_attr_ex.rx_pad_end_addr_align;
767 #endif
768                 DEBUG("hardware RX end alignment padding is %ssupported",
769                       (priv->hw_padding ? "" : "not "));
770
771                 priv_get_num_vfs(priv, &num_vfs);
772                 priv->sriov = (num_vfs || sriov);
773                 priv->tso = ((priv->tso) &&
774                             (device_attr_ex.tso_caps.max_tso > 0) &&
775                             (device_attr_ex.tso_caps.supported_qpts &
776                             (1 << IBV_QPT_RAW_PACKET)));
777                 if (priv->tso)
778                         priv->max_tso_payload_sz =
779                                 device_attr_ex.tso_caps.max_tso;
780                 if (priv->mps && !mps) {
781                         ERROR("multi-packet send not supported on this device"
782                               " (" MLX5_TXQ_MPW_EN ")");
783                         err = ENOTSUP;
784                         goto port_error;
785                 } else if (priv->mps && priv->tso) {
786                         WARN("multi-packet send not supported in conjunction "
787                               "with TSO. MPS disabled");
788                         priv->mps = 0;
789                 }
790                 INFO("%sMPS is %s",
791                      priv->mps == MLX5_MPW_ENHANCED ? "Enhanced " : "",
792                      priv->mps != MLX5_MPW_DISABLED ? "enabled" : "disabled");
793                 /* Set default values for Enhanced MPW, a.k.a MPWv2. */
794                 if (priv->mps == MLX5_MPW_ENHANCED) {
795                         if (args.txqs_inline == MLX5_ARG_UNSET)
796                                 priv->txqs_inline = MLX5_EMPW_MIN_TXQS;
797                         if (args.inline_max_packet_sz == MLX5_ARG_UNSET)
798                                 priv->inline_max_packet_sz =
799                                         MLX5_EMPW_MAX_INLINE_LEN;
800                         if (args.txq_inline == MLX5_ARG_UNSET)
801                                 priv->txq_inline = MLX5_WQE_SIZE_MAX -
802                                                    MLX5_WQE_SIZE;
803                 }
804                 /* Allocate and register default RSS hash keys. */
805                 priv->rss_conf = rte_calloc(__func__, hash_rxq_init_n,
806                                             sizeof((*priv->rss_conf)[0]), 0);
807                 if (priv->rss_conf == NULL) {
808                         err = ENOMEM;
809                         goto port_error;
810                 }
811                 err = rss_hash_rss_conf_new_key(priv,
812                                                 rss_hash_default_key,
813                                                 rss_hash_default_key_len,
814                                                 ETH_RSS_PROTO_MASK);
815                 if (err)
816                         goto port_error;
817                 /* Configure the first MAC address by default. */
818                 if (priv_get_mac(priv, &mac.addr_bytes)) {
819                         ERROR("cannot get MAC address, is mlx5_en loaded?"
820                               " (errno: %s)", strerror(errno));
821                         err = ENODEV;
822                         goto port_error;
823                 }
824                 INFO("port %u MAC address is %02x:%02x:%02x:%02x:%02x:%02x",
825                      priv->port,
826                      mac.addr_bytes[0], mac.addr_bytes[1],
827                      mac.addr_bytes[2], mac.addr_bytes[3],
828                      mac.addr_bytes[4], mac.addr_bytes[5]);
829                 /* Register MAC address. */
830                 claim_zero(priv_mac_addr_add(priv, 0,
831                                              (const uint8_t (*)[ETHER_ADDR_LEN])
832                                              mac.addr_bytes));
833                 /* Initialize FD filters list. */
834                 err = fdir_init_filters_list(priv);
835                 if (err)
836                         goto port_error;
837 #ifndef NDEBUG
838                 {
839                         char ifname[IF_NAMESIZE];
840
841                         if (priv_get_ifname(priv, &ifname) == 0)
842                                 DEBUG("port %u ifname is \"%s\"",
843                                       priv->port, ifname);
844                         else
845                                 DEBUG("port %u ifname is unknown", priv->port);
846                 }
847 #endif
848                 /* Get actual MTU if possible. */
849                 priv_get_mtu(priv, &priv->mtu);
850                 DEBUG("port %u MTU is %u", priv->port, priv->mtu);
851
852                 /* from rte_ethdev.c */
853                 {
854                         char name[RTE_ETH_NAME_MAX_LEN];
855
856                         snprintf(name, sizeof(name), "%s port %u",
857                                  ibv_get_device_name(ibv_dev), port);
858                         eth_dev = rte_eth_dev_allocate(name);
859                 }
860                 if (eth_dev == NULL) {
861                         ERROR("can not allocate rte ethdev");
862                         err = ENOMEM;
863                         goto port_error;
864                 }
865                 eth_dev->data->dev_private = priv;
866                 eth_dev->data->mac_addrs = priv->mac;
867                 eth_dev->device = &pci_dev->device;
868                 rte_eth_copy_pci_info(eth_dev, pci_dev);
869                 eth_dev->data->dev_flags |= RTE_ETH_DEV_DETACHABLE;
870                 eth_dev->device->driver = &mlx5_driver.driver;
871                 priv->dev = eth_dev;
872                 eth_dev->dev_ops = &mlx5_dev_ops;
873                 TAILQ_INIT(&priv->flows);
874
875                 /* Hint libmlx5 to use PMD allocator for data plane resources */
876                 struct mlx5dv_ctx_allocators alctr = {
877                         .alloc = &mlx5_alloc_verbs_buf,
878                         .free = &mlx5_free_verbs_buf,
879                         .data = priv,
880                 };
881                 mlx5dv_set_context_attr(ctx, MLX5DV_CTX_ATTR_BUF_ALLOCATORS,
882                                         (void *)((uintptr_t)&alctr));
883
884                 /* Bring Ethernet device up. */
885                 DEBUG("forcing Ethernet interface up");
886                 priv_set_flags(priv, ~IFF_UP, IFF_UP);
887                 mlx5_link_update(priv->dev, 1);
888                 continue;
889
890 port_error:
891                 if (priv) {
892                         rte_free(priv->rss_conf);
893                         rte_free(priv);
894                 }
895                 if (pd)
896                         claim_zero(ibv_dealloc_pd(pd));
897                 if (ctx)
898                         claim_zero(ibv_close_device(ctx));
899                 break;
900         }
901
902         /*
903          * XXX if something went wrong in the loop above, there is a resource
904          * leak (ctx, pd, priv, dpdk ethdev) but we can do nothing about it as
905          * long as the dpdk does not provide a way to deallocate a ethdev and a
906          * way to enumerate the registered ethdevs to free the previous ones.
907          */
908
909         /* no port found, complain */
910         if (!mlx5_dev[idx].ports) {
911                 err = ENODEV;
912                 goto error;
913         }
914
915 error:
916         if (attr_ctx)
917                 claim_zero(ibv_close_device(attr_ctx));
918         if (list)
919                 ibv_free_device_list(list);
920         assert(err >= 0);
921         return -err;
922 }
923
924 static const struct rte_pci_id mlx5_pci_id_map[] = {
925         {
926                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
927                                PCI_DEVICE_ID_MELLANOX_CONNECTX4)
928         },
929         {
930                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
931                                PCI_DEVICE_ID_MELLANOX_CONNECTX4VF)
932         },
933         {
934                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
935                                PCI_DEVICE_ID_MELLANOX_CONNECTX4LX)
936         },
937         {
938                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
939                                PCI_DEVICE_ID_MELLANOX_CONNECTX4LXVF)
940         },
941         {
942                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
943                                PCI_DEVICE_ID_MELLANOX_CONNECTX5)
944         },
945         {
946                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
947                                PCI_DEVICE_ID_MELLANOX_CONNECTX5VF)
948         },
949         {
950                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
951                                PCI_DEVICE_ID_MELLANOX_CONNECTX5EX)
952         },
953         {
954                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
955                                PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF)
956         },
957         {
958                 .vendor_id = 0
959         }
960 };
961
962 static struct rte_pci_driver mlx5_driver = {
963         .driver = {
964                 .name = MLX5_DRIVER_NAME
965         },
966         .id_table = mlx5_pci_id_map,
967         .probe = mlx5_pci_probe,
968         .drv_flags = RTE_PCI_DRV_INTR_LSC | RTE_PCI_DRV_INTR_RMV,
969 };
970
971 /**
972  * Driver initialization routine.
973  */
974 RTE_INIT(rte_mlx5_pmd_init);
975 static void
976 rte_mlx5_pmd_init(void)
977 {
978         /* Build the static table for ptype conversion. */
979         mlx5_set_ptype_table();
980         /*
981          * RDMAV_HUGEPAGES_SAFE tells ibv_fork_init() we intend to use
982          * huge pages. Calling ibv_fork_init() during init allows
983          * applications to use fork() safely for purposes other than
984          * using this PMD, which is not supported in forked processes.
985          */
986         setenv("RDMAV_HUGEPAGES_SAFE", "1", 1);
987         /* Don't map UAR to WC if BlueFlame is not used.*/
988         setenv("MLX5_SHUT_UP_BF", "1", 1);
989         ibv_fork_init();
990         rte_pci_register(&mlx5_driver);
991 }
992
993 RTE_PMD_EXPORT_NAME(net_mlx5, __COUNTER__);
994 RTE_PMD_REGISTER_PCI_TABLE(net_mlx5, mlx5_pci_id_map);
995 RTE_PMD_REGISTER_KMOD_DEP(net_mlx5, "* ib_uverbs & mlx5_core & mlx5_ib");