net/mlx5: use flow to enable unicast traffic
[dpdk.git] / drivers / net / mlx5 / mlx5.c
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright 2015 6WIND S.A.
5  *   Copyright 2015 Mellanox.
6  *
7  *   Redistribution and use in source and binary forms, with or without
8  *   modification, are permitted provided that the following conditions
9  *   are met:
10  *
11  *     * Redistributions of source code must retain the above copyright
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright
14  *       notice, this list of conditions and the following disclaimer in
15  *       the documentation and/or other materials provided with the
16  *       distribution.
17  *     * Neither the name of 6WIND S.A. nor the names of its
18  *       contributors may be used to endorse or promote products derived
19  *       from this software without specific prior written permission.
20  *
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  */
33
34 #include <stddef.h>
35 #include <unistd.h>
36 #include <string.h>
37 #include <assert.h>
38 #include <stdint.h>
39 #include <stdlib.h>
40 #include <errno.h>
41 #include <net/if.h>
42
43 /* Verbs header. */
44 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
45 #ifdef PEDANTIC
46 #pragma GCC diagnostic ignored "-Wpedantic"
47 #endif
48 #include <infiniband/verbs.h>
49 #ifdef PEDANTIC
50 #pragma GCC diagnostic error "-Wpedantic"
51 #endif
52
53 #include <rte_malloc.h>
54 #include <rte_ethdev.h>
55 #include <rte_ethdev_pci.h>
56 #include <rte_pci.h>
57 #include <rte_common.h>
58 #include <rte_kvargs.h>
59
60 #include "mlx5.h"
61 #include "mlx5_utils.h"
62 #include "mlx5_rxtx.h"
63 #include "mlx5_autoconf.h"
64 #include "mlx5_defs.h"
65
66 /* Device parameter to enable RX completion queue compression. */
67 #define MLX5_RXQ_CQE_COMP_EN "rxq_cqe_comp_en"
68
69 /* Device parameter to configure inline send. */
70 #define MLX5_TXQ_INLINE "txq_inline"
71
72 /*
73  * Device parameter to configure the number of TX queues threshold for
74  * enabling inline send.
75  */
76 #define MLX5_TXQS_MIN_INLINE "txqs_min_inline"
77
78 /* Device parameter to enable multi-packet send WQEs. */
79 #define MLX5_TXQ_MPW_EN "txq_mpw_en"
80
81 /* Device parameter to include 2 dsegs in the title WQEBB. */
82 #define MLX5_TXQ_MPW_HDR_DSEG_EN "txq_mpw_hdr_dseg_en"
83
84 /* Device parameter to limit the size of inlining packet. */
85 #define MLX5_TXQ_MAX_INLINE_LEN "txq_max_inline_len"
86
87 /* Device parameter to enable hardware TSO offload. */
88 #define MLX5_TSO "tso"
89
90 /* Device parameter to enable hardware Tx vector. */
91 #define MLX5_TX_VEC_EN "tx_vec_en"
92
93 /* Device parameter to enable hardware Rx vector. */
94 #define MLX5_RX_VEC_EN "rx_vec_en"
95
96 /* Default PMD specific parameter value. */
97 #define MLX5_ARG_UNSET (-1)
98
99 #ifndef HAVE_IBV_MLX5_MOD_MPW
100 #define MLX5DV_CONTEXT_FLAGS_MPW_ALLOWED (1 << 2)
101 #define MLX5DV_CONTEXT_FLAGS_ENHANCED_MPW (1 << 3)
102 #endif
103
104 struct mlx5_args {
105         int cqe_comp;
106         int txq_inline;
107         int txqs_inline;
108         int mps;
109         int mpw_hdr_dseg;
110         int inline_max_packet_sz;
111         int tso;
112         int tx_vec_en;
113         int rx_vec_en;
114 };
115 /**
116  * Retrieve integer value from environment variable.
117  *
118  * @param[in] name
119  *   Environment variable name.
120  *
121  * @return
122  *   Integer value, 0 if the variable is not set.
123  */
124 int
125 mlx5_getenv_int(const char *name)
126 {
127         const char *val = getenv(name);
128
129         if (val == NULL)
130                 return 0;
131         return atoi(val);
132 }
133
134 /**
135  * Verbs callback to allocate a memory. This function should allocate the space
136  * according to the size provided residing inside a huge page.
137  * Please note that all allocation must respect the alignment from libmlx5
138  * (i.e. currently sysconf(_SC_PAGESIZE)).
139  *
140  * @param[in] size
141  *   The size in bytes of the memory to allocate.
142  * @param[in] data
143  *   A pointer to the callback data.
144  *
145  * @return
146  *   a pointer to the allocate space.
147  */
148 static void *
149 mlx5_alloc_verbs_buf(size_t size, void *data)
150 {
151         struct priv *priv = data;
152         void *ret;
153         size_t alignment = sysconf(_SC_PAGESIZE);
154
155         assert(data != NULL);
156         assert(!mlx5_is_secondary());
157         ret = rte_malloc_socket(__func__, size, alignment,
158                                 priv->dev->device->numa_node);
159         DEBUG("Extern alloc size: %lu, align: %lu: %p", size, alignment, ret);
160         return ret;
161 }
162
163 /**
164  * Verbs callback to free a memory.
165  *
166  * @param[in] ptr
167  *   A pointer to the memory to free.
168  * @param[in] data
169  *   A pointer to the callback data.
170  */
171 static void
172 mlx5_free_verbs_buf(void *ptr, void *data __rte_unused)
173 {
174         assert(data != NULL);
175         assert(!mlx5_is_secondary());
176         DEBUG("Extern free request: %p", ptr);
177         rte_free(ptr);
178 }
179
180 /**
181  * DPDK callback to close the device.
182  *
183  * Destroy all queues and objects, free memory.
184  *
185  * @param dev
186  *   Pointer to Ethernet device structure.
187  */
188 static void
189 mlx5_dev_close(struct rte_eth_dev *dev)
190 {
191         struct priv *priv = mlx5_get_priv(dev);
192         unsigned int i;
193         int ret;
194
195         priv_lock(priv);
196         DEBUG("%p: closing device \"%s\"",
197               (void *)dev,
198               ((priv->ctx != NULL) ? priv->ctx->device->name : ""));
199         /* In case mlx5_dev_stop() has not been called. */
200         priv_dev_interrupt_handler_uninstall(priv, dev);
201         priv_destroy_hash_rxqs(priv);
202         priv_dev_traffic_disable(priv, dev);
203         /* Prevent crashes when queues are still in use. */
204         dev->rx_pkt_burst = removed_rx_burst;
205         dev->tx_pkt_burst = removed_tx_burst;
206         if (priv->rxqs != NULL) {
207                 /* XXX race condition if mlx5_rx_burst() is still running. */
208                 usleep(1000);
209                 for (i = 0; (i != priv->rxqs_n); ++i)
210                         mlx5_priv_rxq_release(priv, i);
211                 priv->rxqs_n = 0;
212                 priv->rxqs = NULL;
213         }
214         if (priv->txqs != NULL) {
215                 /* XXX race condition if mlx5_tx_burst() is still running. */
216                 usleep(1000);
217                 for (i = 0; (i != priv->txqs_n); ++i)
218                         mlx5_priv_txq_release(priv, i);
219                 priv->txqs_n = 0;
220                 priv->txqs = NULL;
221         }
222         if (priv->pd != NULL) {
223                 assert(priv->ctx != NULL);
224                 claim_zero(ibv_dealloc_pd(priv->pd));
225                 claim_zero(ibv_close_device(priv->ctx));
226         } else
227                 assert(priv->ctx == NULL);
228         if (priv->rss_conf != NULL) {
229                 for (i = 0; (i != hash_rxq_init_n); ++i)
230                         rte_free((*priv->rss_conf)[i]);
231                 rte_free(priv->rss_conf);
232         }
233         if (priv->reta_idx != NULL)
234                 rte_free(priv->reta_idx);
235         priv_socket_uninit(priv);
236         ret = mlx5_priv_hrxq_ibv_verify(priv);
237         if (ret)
238                 WARN("%p: some Hash Rx queue still remain", (void *)priv);
239         ret = mlx5_priv_ind_table_ibv_verify(priv);
240         if (ret)
241                 WARN("%p: some Indirection table still remain", (void *)priv);
242         ret = mlx5_priv_rxq_ibv_verify(priv);
243         if (ret)
244                 WARN("%p: some Verbs Rx queue still remain", (void *)priv);
245         ret = mlx5_priv_rxq_verify(priv);
246         if (ret)
247                 WARN("%p: some Rx Queues still remain", (void *)priv);
248         ret = mlx5_priv_txq_ibv_verify(priv);
249         if (ret)
250                 WARN("%p: some Verbs Tx queue still remain", (void *)priv);
251         ret = mlx5_priv_txq_verify(priv);
252         if (ret)
253                 WARN("%p: some Tx Queues still remain", (void *)priv);
254         ret = priv_flow_verify(priv);
255         if (ret)
256                 WARN("%p: some flows still remain", (void *)priv);
257         ret = priv_mr_verify(priv);
258         if (ret)
259                 WARN("%p: some Memory Region still remain", (void *)priv);
260         priv_unlock(priv);
261         memset(priv, 0, sizeof(*priv));
262 }
263
264 static const struct eth_dev_ops mlx5_dev_ops = {
265         .dev_configure = mlx5_dev_configure,
266         .dev_start = mlx5_dev_start,
267         .dev_stop = mlx5_dev_stop,
268         .dev_set_link_down = mlx5_set_link_down,
269         .dev_set_link_up = mlx5_set_link_up,
270         .dev_close = mlx5_dev_close,
271         .promiscuous_enable = mlx5_promiscuous_enable,
272         .promiscuous_disable = mlx5_promiscuous_disable,
273         .allmulticast_enable = mlx5_allmulticast_enable,
274         .allmulticast_disable = mlx5_allmulticast_disable,
275         .link_update = mlx5_link_update,
276         .stats_get = mlx5_stats_get,
277         .stats_reset = mlx5_stats_reset,
278         .xstats_get = mlx5_xstats_get,
279         .xstats_reset = mlx5_xstats_reset,
280         .xstats_get_names = mlx5_xstats_get_names,
281         .dev_infos_get = mlx5_dev_infos_get,
282         .dev_supported_ptypes_get = mlx5_dev_supported_ptypes_get,
283         .vlan_filter_set = mlx5_vlan_filter_set,
284         .rx_queue_setup = mlx5_rx_queue_setup,
285         .tx_queue_setup = mlx5_tx_queue_setup,
286         .rx_queue_release = mlx5_rx_queue_release,
287         .tx_queue_release = mlx5_tx_queue_release,
288         .flow_ctrl_get = mlx5_dev_get_flow_ctrl,
289         .flow_ctrl_set = mlx5_dev_set_flow_ctrl,
290         .mac_addr_remove = mlx5_mac_addr_remove,
291         .mac_addr_add = mlx5_mac_addr_add,
292         .mac_addr_set = mlx5_mac_addr_set,
293         .mtu_set = mlx5_dev_set_mtu,
294         .vlan_strip_queue_set = mlx5_vlan_strip_queue_set,
295         .vlan_offload_set = mlx5_vlan_offload_set,
296         .reta_update = mlx5_dev_rss_reta_update,
297         .reta_query = mlx5_dev_rss_reta_query,
298         .rss_hash_update = mlx5_rss_hash_update,
299         .rss_hash_conf_get = mlx5_rss_hash_conf_get,
300         .filter_ctrl = mlx5_dev_filter_ctrl,
301         .rx_descriptor_status = mlx5_rx_descriptor_status,
302         .tx_descriptor_status = mlx5_tx_descriptor_status,
303         .rx_queue_intr_enable = mlx5_rx_intr_enable,
304         .rx_queue_intr_disable = mlx5_rx_intr_disable,
305 };
306
307
308 static const struct eth_dev_ops mlx5_dev_sec_ops = {
309         .stats_get = mlx5_stats_get,
310         .stats_reset = mlx5_stats_reset,
311         .xstats_get = mlx5_xstats_get,
312         .xstats_reset = mlx5_xstats_reset,
313         .xstats_get_names = mlx5_xstats_get_names,
314         .dev_infos_get = mlx5_dev_infos_get,
315         .rx_descriptor_status = mlx5_rx_descriptor_status,
316         .tx_descriptor_status = mlx5_tx_descriptor_status,
317 };
318
319 static struct {
320         struct rte_pci_addr pci_addr; /* associated PCI address */
321         uint32_t ports; /* physical ports bitfield. */
322 } mlx5_dev[32];
323
324 /**
325  * Get device index in mlx5_dev[] from PCI bus address.
326  *
327  * @param[in] pci_addr
328  *   PCI bus address to look for.
329  *
330  * @return
331  *   mlx5_dev[] index on success, -1 on failure.
332  */
333 static int
334 mlx5_dev_idx(struct rte_pci_addr *pci_addr)
335 {
336         unsigned int i;
337         int ret = -1;
338
339         assert(pci_addr != NULL);
340         for (i = 0; (i != RTE_DIM(mlx5_dev)); ++i) {
341                 if ((mlx5_dev[i].pci_addr.domain == pci_addr->domain) &&
342                     (mlx5_dev[i].pci_addr.bus == pci_addr->bus) &&
343                     (mlx5_dev[i].pci_addr.devid == pci_addr->devid) &&
344                     (mlx5_dev[i].pci_addr.function == pci_addr->function))
345                         return i;
346                 if ((mlx5_dev[i].ports == 0) && (ret == -1))
347                         ret = i;
348         }
349         return ret;
350 }
351
352 /**
353  * Verify and store value for device argument.
354  *
355  * @param[in] key
356  *   Key argument to verify.
357  * @param[in] val
358  *   Value associated with key.
359  * @param opaque
360  *   User data.
361  *
362  * @return
363  *   0 on success, negative errno value on failure.
364  */
365 static int
366 mlx5_args_check(const char *key, const char *val, void *opaque)
367 {
368         struct mlx5_args *args = opaque;
369         unsigned long tmp;
370
371         errno = 0;
372         tmp = strtoul(val, NULL, 0);
373         if (errno) {
374                 WARN("%s: \"%s\" is not a valid integer", key, val);
375                 return errno;
376         }
377         if (strcmp(MLX5_RXQ_CQE_COMP_EN, key) == 0) {
378                 args->cqe_comp = !!tmp;
379         } else if (strcmp(MLX5_TXQ_INLINE, key) == 0) {
380                 args->txq_inline = tmp;
381         } else if (strcmp(MLX5_TXQS_MIN_INLINE, key) == 0) {
382                 args->txqs_inline = tmp;
383         } else if (strcmp(MLX5_TXQ_MPW_EN, key) == 0) {
384                 args->mps = !!tmp;
385         } else if (strcmp(MLX5_TXQ_MPW_HDR_DSEG_EN, key) == 0) {
386                 args->mpw_hdr_dseg = !!tmp;
387         } else if (strcmp(MLX5_TXQ_MAX_INLINE_LEN, key) == 0) {
388                 args->inline_max_packet_sz = tmp;
389         } else if (strcmp(MLX5_TSO, key) == 0) {
390                 args->tso = !!tmp;
391         } else if (strcmp(MLX5_TX_VEC_EN, key) == 0) {
392                 args->tx_vec_en = !!tmp;
393         } else if (strcmp(MLX5_RX_VEC_EN, key) == 0) {
394                 args->rx_vec_en = !!tmp;
395         } else {
396                 WARN("%s: unknown parameter", key);
397                 return -EINVAL;
398         }
399         return 0;
400 }
401
402 /**
403  * Parse device parameters.
404  *
405  * @param priv
406  *   Pointer to private structure.
407  * @param devargs
408  *   Device arguments structure.
409  *
410  * @return
411  *   0 on success, errno value on failure.
412  */
413 static int
414 mlx5_args(struct mlx5_args *args, struct rte_devargs *devargs)
415 {
416         const char **params = (const char *[]){
417                 MLX5_RXQ_CQE_COMP_EN,
418                 MLX5_TXQ_INLINE,
419                 MLX5_TXQS_MIN_INLINE,
420                 MLX5_TXQ_MPW_EN,
421                 MLX5_TXQ_MPW_HDR_DSEG_EN,
422                 MLX5_TXQ_MAX_INLINE_LEN,
423                 MLX5_TSO,
424                 MLX5_TX_VEC_EN,
425                 MLX5_RX_VEC_EN,
426                 NULL,
427         };
428         struct rte_kvargs *kvlist;
429         int ret = 0;
430         int i;
431
432         if (devargs == NULL)
433                 return 0;
434         /* Following UGLY cast is done to pass checkpatch. */
435         kvlist = rte_kvargs_parse(devargs->args, params);
436         if (kvlist == NULL)
437                 return 0;
438         /* Process parameters. */
439         for (i = 0; (params[i] != NULL); ++i) {
440                 if (rte_kvargs_count(kvlist, params[i])) {
441                         ret = rte_kvargs_process(kvlist, params[i],
442                                                  mlx5_args_check, args);
443                         if (ret != 0) {
444                                 rte_kvargs_free(kvlist);
445                                 return ret;
446                         }
447                 }
448         }
449         rte_kvargs_free(kvlist);
450         return 0;
451 }
452
453 static struct rte_pci_driver mlx5_driver;
454
455 /**
456  * Assign parameters from args into priv, only non default
457  * values are considered.
458  *
459  * @param[out] priv
460  *   Pointer to private structure.
461  * @param[in] args
462  *   Pointer to args values.
463  */
464 static void
465 mlx5_args_assign(struct priv *priv, struct mlx5_args *args)
466 {
467         if (args->cqe_comp != MLX5_ARG_UNSET)
468                 priv->cqe_comp = args->cqe_comp;
469         if (args->txq_inline != MLX5_ARG_UNSET)
470                 priv->txq_inline = args->txq_inline;
471         if (args->txqs_inline != MLX5_ARG_UNSET)
472                 priv->txqs_inline = args->txqs_inline;
473         if (args->mps != MLX5_ARG_UNSET)
474                 priv->mps = args->mps ? priv->mps : 0;
475         if (args->mpw_hdr_dseg != MLX5_ARG_UNSET)
476                 priv->mpw_hdr_dseg = args->mpw_hdr_dseg;
477         if (args->inline_max_packet_sz != MLX5_ARG_UNSET)
478                 priv->inline_max_packet_sz = args->inline_max_packet_sz;
479         if (args->tso != MLX5_ARG_UNSET)
480                 priv->tso = args->tso;
481         if (args->tx_vec_en != MLX5_ARG_UNSET)
482                 priv->tx_vec_en = args->tx_vec_en;
483         if (args->rx_vec_en != MLX5_ARG_UNSET)
484                 priv->rx_vec_en = args->rx_vec_en;
485 }
486
487 /**
488  * DPDK callback to register a PCI device.
489  *
490  * This function creates an Ethernet device for each port of a given
491  * PCI device.
492  *
493  * @param[in] pci_drv
494  *   PCI driver structure (mlx5_driver).
495  * @param[in] pci_dev
496  *   PCI device information.
497  *
498  * @return
499  *   0 on success, negative errno value on failure.
500  */
501 static int
502 mlx5_pci_probe(struct rte_pci_driver *pci_drv, struct rte_pci_device *pci_dev)
503 {
504         struct ibv_device **list;
505         struct ibv_device *ibv_dev;
506         int err = 0;
507         struct ibv_context *attr_ctx = NULL;
508         struct ibv_device_attr_ex device_attr;
509         unsigned int sriov;
510         unsigned int mps;
511         unsigned int tunnel_en = 0;
512         int idx;
513         int i;
514         struct mlx5dv_context attrs_out;
515
516         (void)pci_drv;
517         assert(pci_drv == &mlx5_driver);
518         /* Get mlx5_dev[] index. */
519         idx = mlx5_dev_idx(&pci_dev->addr);
520         if (idx == -1) {
521                 ERROR("this driver cannot support any more adapters");
522                 return -ENOMEM;
523         }
524         DEBUG("using driver device index %d", idx);
525
526         /* Save PCI address. */
527         mlx5_dev[idx].pci_addr = pci_dev->addr;
528         list = ibv_get_device_list(&i);
529         if (list == NULL) {
530                 assert(errno);
531                 if (errno == ENOSYS)
532                         ERROR("cannot list devices, is ib_uverbs loaded?");
533                 return -errno;
534         }
535         assert(i >= 0);
536         /*
537          * For each listed device, check related sysfs entry against
538          * the provided PCI ID.
539          */
540         while (i != 0) {
541                 struct rte_pci_addr pci_addr;
542
543                 --i;
544                 DEBUG("checking device \"%s\"", list[i]->name);
545                 if (mlx5_ibv_device_to_pci_addr(list[i], &pci_addr))
546                         continue;
547                 if ((pci_dev->addr.domain != pci_addr.domain) ||
548                     (pci_dev->addr.bus != pci_addr.bus) ||
549                     (pci_dev->addr.devid != pci_addr.devid) ||
550                     (pci_dev->addr.function != pci_addr.function))
551                         continue;
552                 sriov = ((pci_dev->id.device_id ==
553                        PCI_DEVICE_ID_MELLANOX_CONNECTX4VF) ||
554                       (pci_dev->id.device_id ==
555                        PCI_DEVICE_ID_MELLANOX_CONNECTX4LXVF) ||
556                       (pci_dev->id.device_id ==
557                        PCI_DEVICE_ID_MELLANOX_CONNECTX5VF) ||
558                       (pci_dev->id.device_id ==
559                        PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF));
560                 switch (pci_dev->id.device_id) {
561                 case PCI_DEVICE_ID_MELLANOX_CONNECTX4:
562                         tunnel_en = 1;
563                         break;
564                 case PCI_DEVICE_ID_MELLANOX_CONNECTX4LX:
565                 case PCI_DEVICE_ID_MELLANOX_CONNECTX5:
566                 case PCI_DEVICE_ID_MELLANOX_CONNECTX5VF:
567                 case PCI_DEVICE_ID_MELLANOX_CONNECTX5EX:
568                 case PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF:
569                         tunnel_en = 1;
570                         break;
571                 default:
572                         break;
573                 }
574                 INFO("PCI information matches, using device \"%s\""
575                      " (SR-IOV: %s)",
576                      list[i]->name,
577                      sriov ? "true" : "false");
578                 attr_ctx = ibv_open_device(list[i]);
579                 err = errno;
580                 break;
581         }
582         if (attr_ctx == NULL) {
583                 ibv_free_device_list(list);
584                 switch (err) {
585                 case 0:
586                         ERROR("cannot access device, is mlx5_ib loaded?");
587                         return -ENODEV;
588                 case EINVAL:
589                         ERROR("cannot use device, are drivers up to date?");
590                         return -EINVAL;
591                 }
592                 assert(err > 0);
593                 return -err;
594         }
595         ibv_dev = list[i];
596
597         DEBUG("device opened");
598         /*
599          * Multi-packet send is supported by ConnectX-4 Lx PF as well
600          * as all ConnectX-5 devices.
601          */
602         mlx5dv_query_device(attr_ctx, &attrs_out);
603         if (attrs_out.flags & (MLX5DV_CONTEXT_FLAGS_ENHANCED_MPW |
604                                MLX5DV_CONTEXT_FLAGS_MPW_ALLOWED)) {
605                 INFO("Enhanced MPW is detected\n");
606                 mps = MLX5_MPW_ENHANCED;
607         } else if (attrs_out.flags & MLX5DV_CONTEXT_FLAGS_MPW_ALLOWED) {
608                 INFO("MPW is detected\n");
609                 mps = MLX5_MPW;
610         } else {
611                 INFO("MPW is disabled\n");
612                 mps = MLX5_MPW_DISABLED;
613         }
614         if (ibv_query_device_ex(attr_ctx, NULL, &device_attr))
615                 goto error;
616         INFO("%u port(s) detected", device_attr.orig_attr.phys_port_cnt);
617
618         for (i = 0; i < device_attr.orig_attr.phys_port_cnt; i++) {
619                 uint32_t port = i + 1; /* ports are indexed from one */
620                 uint32_t test = (1 << i);
621                 struct ibv_context *ctx = NULL;
622                 struct ibv_port_attr port_attr;
623                 struct ibv_pd *pd = NULL;
624                 struct priv *priv = NULL;
625                 struct rte_eth_dev *eth_dev;
626                 struct ibv_device_attr_ex device_attr_ex;
627                 struct ether_addr mac;
628                 uint16_t num_vfs = 0;
629                 struct mlx5_args args = {
630                         .cqe_comp = MLX5_ARG_UNSET,
631                         .txq_inline = MLX5_ARG_UNSET,
632                         .txqs_inline = MLX5_ARG_UNSET,
633                         .mps = MLX5_ARG_UNSET,
634                         .mpw_hdr_dseg = MLX5_ARG_UNSET,
635                         .inline_max_packet_sz = MLX5_ARG_UNSET,
636                         .tso = MLX5_ARG_UNSET,
637                         .tx_vec_en = MLX5_ARG_UNSET,
638                         .rx_vec_en = MLX5_ARG_UNSET,
639                 };
640
641                 mlx5_dev[idx].ports |= test;
642
643                 if (mlx5_is_secondary()) {
644                         /* from rte_ethdev.c */
645                         char name[RTE_ETH_NAME_MAX_LEN];
646
647                         snprintf(name, sizeof(name), "%s port %u",
648                                  ibv_get_device_name(ibv_dev), port);
649                         eth_dev = rte_eth_dev_attach_secondary(name);
650                         if (eth_dev == NULL) {
651                                 ERROR("can not attach rte ethdev");
652                                 err = ENOMEM;
653                                 goto error;
654                         }
655                         eth_dev->device = &pci_dev->device;
656                         eth_dev->dev_ops = &mlx5_dev_sec_ops;
657                         priv = eth_dev->data->dev_private;
658                         /* Receive command fd from primary process */
659                         err = priv_socket_connect(priv);
660                         if (err < 0) {
661                                 err = -err;
662                                 goto error;
663                         }
664                         /* Remap UAR for Tx queues. */
665                         err = priv_tx_uar_remap(priv, err);
666                         if (err < 0) {
667                                 err = -err;
668                                 goto error;
669                         }
670                         priv_dev_select_rx_function(priv, eth_dev);
671                         priv_dev_select_tx_function(priv, eth_dev);
672                         continue;
673                 }
674
675                 DEBUG("using port %u (%08" PRIx32 ")", port, test);
676
677                 ctx = ibv_open_device(ibv_dev);
678                 if (ctx == NULL) {
679                         err = ENODEV;
680                         goto port_error;
681                 }
682
683                 /* Check port status. */
684                 err = ibv_query_port(ctx, port, &port_attr);
685                 if (err) {
686                         ERROR("port query failed: %s", strerror(err));
687                         goto port_error;
688                 }
689
690                 if (port_attr.link_layer != IBV_LINK_LAYER_ETHERNET) {
691                         ERROR("port %d is not configured in Ethernet mode",
692                               port);
693                         err = EINVAL;
694                         goto port_error;
695                 }
696
697                 if (port_attr.state != IBV_PORT_ACTIVE)
698                         DEBUG("port %d is not active: \"%s\" (%d)",
699                               port, ibv_port_state_str(port_attr.state),
700                               port_attr.state);
701
702                 /* Allocate protection domain. */
703                 pd = ibv_alloc_pd(ctx);
704                 if (pd == NULL) {
705                         ERROR("PD allocation failure");
706                         err = ENOMEM;
707                         goto port_error;
708                 }
709
710                 mlx5_dev[idx].ports |= test;
711
712                 /* from rte_ethdev.c */
713                 priv = rte_zmalloc("ethdev private structure",
714                                    sizeof(*priv),
715                                    RTE_CACHE_LINE_SIZE);
716                 if (priv == NULL) {
717                         ERROR("priv allocation failure");
718                         err = ENOMEM;
719                         goto port_error;
720                 }
721
722                 priv->ctx = ctx;
723                 strncpy(priv->ibdev_path, priv->ctx->device->ibdev_path,
724                         sizeof(priv->ibdev_path));
725                 priv->device_attr = device_attr;
726                 priv->port = port;
727                 priv->pd = pd;
728                 priv->mtu = ETHER_MTU;
729                 priv->mps = mps; /* Enable MPW by default if supported. */
730                 priv->cqe_comp = 1; /* Enable compression by default. */
731                 priv->tunnel_en = tunnel_en;
732                 /* Enable vector by default if supported. */
733                 priv->tx_vec_en = 1;
734                 priv->rx_vec_en = 1;
735                 err = mlx5_args(&args, pci_dev->device.devargs);
736                 if (err) {
737                         ERROR("failed to process device arguments: %s",
738                               strerror(err));
739                         goto port_error;
740                 }
741                 mlx5_args_assign(priv, &args);
742                 if (ibv_query_device_ex(ctx, NULL, &device_attr_ex)) {
743                         ERROR("ibv_query_device_ex() failed");
744                         goto port_error;
745                 }
746
747                 priv->hw_csum =
748                         !!(device_attr_ex.device_cap_flags_ex &
749                            IBV_DEVICE_RAW_IP_CSUM);
750                 DEBUG("checksum offloading is %ssupported",
751                       (priv->hw_csum ? "" : "not "));
752
753 #ifdef HAVE_IBV_DEVICE_VXLAN_SUPPORT
754                 priv->hw_csum_l2tun = !!(exp_device_attr.exp_device_cap_flags &
755                                          IBV_DEVICE_VXLAN_SUPPORT);
756 #endif
757                 DEBUG("L2 tunnel checksum offloads are %ssupported",
758                       (priv->hw_csum_l2tun ? "" : "not "));
759
760                 priv->ind_table_max_size =
761                         device_attr_ex.rss_caps.max_rwq_indirection_table_size;
762                 /* Remove this check once DPDK supports larger/variable
763                  * indirection tables. */
764                 if (priv->ind_table_max_size >
765                                 (unsigned int)ETH_RSS_RETA_SIZE_512)
766                         priv->ind_table_max_size = ETH_RSS_RETA_SIZE_512;
767                 DEBUG("maximum RX indirection table size is %u",
768                       priv->ind_table_max_size);
769                 priv->hw_vlan_strip = !!(device_attr_ex.raw_packet_caps &
770                                          IBV_RAW_PACKET_CAP_CVLAN_STRIPPING);
771                 DEBUG("VLAN stripping is %ssupported",
772                       (priv->hw_vlan_strip ? "" : "not "));
773
774                 priv->hw_fcs_strip =
775                                 !!(device_attr_ex.orig_attr.device_cap_flags &
776                                 IBV_WQ_FLAGS_SCATTER_FCS);
777                 DEBUG("FCS stripping configuration is %ssupported",
778                       (priv->hw_fcs_strip ? "" : "not "));
779
780 #ifdef HAVE_IBV_WQ_FLAG_RX_END_PADDING
781                 priv->hw_padding = !!device_attr_ex.rx_pad_end_addr_align;
782 #endif
783                 DEBUG("hardware RX end alignment padding is %ssupported",
784                       (priv->hw_padding ? "" : "not "));
785
786                 priv_get_num_vfs(priv, &num_vfs);
787                 priv->sriov = (num_vfs || sriov);
788                 priv->tso = ((priv->tso) &&
789                             (device_attr_ex.tso_caps.max_tso > 0) &&
790                             (device_attr_ex.tso_caps.supported_qpts &
791                             (1 << IBV_QPT_RAW_PACKET)));
792                 if (priv->tso)
793                         priv->max_tso_payload_sz =
794                                 device_attr_ex.tso_caps.max_tso;
795                 if (priv->mps && !mps) {
796                         ERROR("multi-packet send not supported on this device"
797                               " (" MLX5_TXQ_MPW_EN ")");
798                         err = ENOTSUP;
799                         goto port_error;
800                 } else if (priv->mps && priv->tso) {
801                         WARN("multi-packet send not supported in conjunction "
802                               "with TSO. MPS disabled");
803                         priv->mps = 0;
804                 }
805                 INFO("%sMPS is %s",
806                      priv->mps == MLX5_MPW_ENHANCED ? "Enhanced " : "",
807                      priv->mps != MLX5_MPW_DISABLED ? "enabled" : "disabled");
808                 /* Set default values for Enhanced MPW, a.k.a MPWv2. */
809                 if (priv->mps == MLX5_MPW_ENHANCED) {
810                         if (args.txqs_inline == MLX5_ARG_UNSET)
811                                 priv->txqs_inline = MLX5_EMPW_MIN_TXQS;
812                         if (args.inline_max_packet_sz == MLX5_ARG_UNSET)
813                                 priv->inline_max_packet_sz =
814                                         MLX5_EMPW_MAX_INLINE_LEN;
815                         if (args.txq_inline == MLX5_ARG_UNSET)
816                                 priv->txq_inline = MLX5_WQE_SIZE_MAX -
817                                                    MLX5_WQE_SIZE;
818                 }
819                 /* Allocate and register default RSS hash keys. */
820                 priv->rss_conf = rte_calloc(__func__, hash_rxq_init_n,
821                                             sizeof((*priv->rss_conf)[0]), 0);
822                 if (priv->rss_conf == NULL) {
823                         err = ENOMEM;
824                         goto port_error;
825                 }
826                 err = rss_hash_rss_conf_new_key(priv,
827                                                 rss_hash_default_key,
828                                                 rss_hash_default_key_len,
829                                                 ETH_RSS_PROTO_MASK);
830                 if (err)
831                         goto port_error;
832                 /* Configure the first MAC address by default. */
833                 if (priv_get_mac(priv, &mac.addr_bytes)) {
834                         ERROR("cannot get MAC address, is mlx5_en loaded?"
835                               " (errno: %s)", strerror(errno));
836                         err = ENODEV;
837                         goto port_error;
838                 }
839                 INFO("port %u MAC address is %02x:%02x:%02x:%02x:%02x:%02x",
840                      priv->port,
841                      mac.addr_bytes[0], mac.addr_bytes[1],
842                      mac.addr_bytes[2], mac.addr_bytes[3],
843                      mac.addr_bytes[4], mac.addr_bytes[5]);
844 #ifndef NDEBUG
845                 {
846                         char ifname[IF_NAMESIZE];
847
848                         if (priv_get_ifname(priv, &ifname) == 0)
849                                 DEBUG("port %u ifname is \"%s\"",
850                                       priv->port, ifname);
851                         else
852                                 DEBUG("port %u ifname is unknown", priv->port);
853                 }
854 #endif
855                 /* Get actual MTU if possible. */
856                 priv_get_mtu(priv, &priv->mtu);
857                 DEBUG("port %u MTU is %u", priv->port, priv->mtu);
858
859                 /* from rte_ethdev.c */
860                 {
861                         char name[RTE_ETH_NAME_MAX_LEN];
862
863                         snprintf(name, sizeof(name), "%s port %u",
864                                  ibv_get_device_name(ibv_dev), port);
865                         eth_dev = rte_eth_dev_allocate(name);
866                 }
867                 if (eth_dev == NULL) {
868                         ERROR("can not allocate rte ethdev");
869                         err = ENOMEM;
870                         goto port_error;
871                 }
872                 eth_dev->data->dev_private = priv;
873                 eth_dev->data->mac_addrs = priv->mac;
874                 eth_dev->device = &pci_dev->device;
875                 rte_eth_copy_pci_info(eth_dev, pci_dev);
876                 eth_dev->data->dev_flags |= RTE_ETH_DEV_DETACHABLE;
877                 eth_dev->device->driver = &mlx5_driver.driver;
878                 priv->dev = eth_dev;
879                 eth_dev->dev_ops = &mlx5_dev_ops;
880                 /* Register MAC address. */
881                 claim_zero(mlx5_mac_addr_add(eth_dev, &mac, 0, 0));
882                 TAILQ_INIT(&priv->flows);
883                 TAILQ_INIT(&priv->ctrl_flows);
884
885                 /* Hint libmlx5 to use PMD allocator for data plane resources */
886                 struct mlx5dv_ctx_allocators alctr = {
887                         .alloc = &mlx5_alloc_verbs_buf,
888                         .free = &mlx5_free_verbs_buf,
889                         .data = priv,
890                 };
891                 mlx5dv_set_context_attr(ctx, MLX5DV_CTX_ATTR_BUF_ALLOCATORS,
892                                         (void *)((uintptr_t)&alctr));
893
894                 /* Bring Ethernet device up. */
895                 DEBUG("forcing Ethernet interface up");
896                 priv_set_flags(priv, ~IFF_UP, IFF_UP);
897                 mlx5_link_update(priv->dev, 1);
898                 continue;
899
900 port_error:
901                 if (priv) {
902                         rte_free(priv->rss_conf);
903                         rte_free(priv);
904                 }
905                 if (pd)
906                         claim_zero(ibv_dealloc_pd(pd));
907                 if (ctx)
908                         claim_zero(ibv_close_device(ctx));
909                 break;
910         }
911
912         /*
913          * XXX if something went wrong in the loop above, there is a resource
914          * leak (ctx, pd, priv, dpdk ethdev) but we can do nothing about it as
915          * long as the dpdk does not provide a way to deallocate a ethdev and a
916          * way to enumerate the registered ethdevs to free the previous ones.
917          */
918
919         /* no port found, complain */
920         if (!mlx5_dev[idx].ports) {
921                 err = ENODEV;
922                 goto error;
923         }
924
925 error:
926         if (attr_ctx)
927                 claim_zero(ibv_close_device(attr_ctx));
928         if (list)
929                 ibv_free_device_list(list);
930         assert(err >= 0);
931         return -err;
932 }
933
934 static const struct rte_pci_id mlx5_pci_id_map[] = {
935         {
936                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
937                                PCI_DEVICE_ID_MELLANOX_CONNECTX4)
938         },
939         {
940                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
941                                PCI_DEVICE_ID_MELLANOX_CONNECTX4VF)
942         },
943         {
944                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
945                                PCI_DEVICE_ID_MELLANOX_CONNECTX4LX)
946         },
947         {
948                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
949                                PCI_DEVICE_ID_MELLANOX_CONNECTX4LXVF)
950         },
951         {
952                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
953                                PCI_DEVICE_ID_MELLANOX_CONNECTX5)
954         },
955         {
956                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
957                                PCI_DEVICE_ID_MELLANOX_CONNECTX5VF)
958         },
959         {
960                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
961                                PCI_DEVICE_ID_MELLANOX_CONNECTX5EX)
962         },
963         {
964                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
965                                PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF)
966         },
967         {
968                 .vendor_id = 0
969         }
970 };
971
972 static struct rte_pci_driver mlx5_driver = {
973         .driver = {
974                 .name = MLX5_DRIVER_NAME
975         },
976         .id_table = mlx5_pci_id_map,
977         .probe = mlx5_pci_probe,
978         .drv_flags = RTE_PCI_DRV_INTR_LSC | RTE_PCI_DRV_INTR_RMV,
979 };
980
981 /**
982  * Driver initialization routine.
983  */
984 RTE_INIT(rte_mlx5_pmd_init);
985 static void
986 rte_mlx5_pmd_init(void)
987 {
988         /* Build the static table for ptype conversion. */
989         mlx5_set_ptype_table();
990         /*
991          * RDMAV_HUGEPAGES_SAFE tells ibv_fork_init() we intend to use
992          * huge pages. Calling ibv_fork_init() during init allows
993          * applications to use fork() safely for purposes other than
994          * using this PMD, which is not supported in forked processes.
995          */
996         setenv("RDMAV_HUGEPAGES_SAFE", "1", 1);
997         /* Don't map UAR to WC if BlueFlame is not used.*/
998         setenv("MLX5_SHUT_UP_BF", "1", 1);
999         ibv_fork_init();
1000         rte_pci_register(&mlx5_driver);
1001 }
1002
1003 RTE_PMD_EXPORT_NAME(net_mlx5, __COUNTER__);
1004 RTE_PMD_REGISTER_PCI_TABLE(net_mlx5, mlx5_pci_id_map);
1005 RTE_PMD_REGISTER_KMOD_DEP(net_mlx5, "* ib_uverbs & mlx5_core & mlx5_ib");