net/mlx5: add reference counter on DPDK Tx queues
[dpdk.git] / drivers / net / mlx5 / mlx5.c
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright 2015 6WIND S.A.
5  *   Copyright 2015 Mellanox.
6  *
7  *   Redistribution and use in source and binary forms, with or without
8  *   modification, are permitted provided that the following conditions
9  *   are met:
10  *
11  *     * Redistributions of source code must retain the above copyright
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright
14  *       notice, this list of conditions and the following disclaimer in
15  *       the documentation and/or other materials provided with the
16  *       distribution.
17  *     * Neither the name of 6WIND S.A. nor the names of its
18  *       contributors may be used to endorse or promote products derived
19  *       from this software without specific prior written permission.
20  *
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  */
33
34 #include <stddef.h>
35 #include <unistd.h>
36 #include <string.h>
37 #include <assert.h>
38 #include <stdint.h>
39 #include <stdlib.h>
40 #include <errno.h>
41 #include <net/if.h>
42
43 /* Verbs header. */
44 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
45 #ifdef PEDANTIC
46 #pragma GCC diagnostic ignored "-Wpedantic"
47 #endif
48 #include <infiniband/verbs.h>
49 #ifdef PEDANTIC
50 #pragma GCC diagnostic error "-Wpedantic"
51 #endif
52
53 #include <rte_malloc.h>
54 #include <rte_ethdev.h>
55 #include <rte_ethdev_pci.h>
56 #include <rte_pci.h>
57 #include <rte_common.h>
58 #include <rte_kvargs.h>
59
60 #include "mlx5.h"
61 #include "mlx5_utils.h"
62 #include "mlx5_rxtx.h"
63 #include "mlx5_autoconf.h"
64 #include "mlx5_defs.h"
65
66 /* Device parameter to enable RX completion queue compression. */
67 #define MLX5_RXQ_CQE_COMP_EN "rxq_cqe_comp_en"
68
69 /* Device parameter to configure inline send. */
70 #define MLX5_TXQ_INLINE "txq_inline"
71
72 /*
73  * Device parameter to configure the number of TX queues threshold for
74  * enabling inline send.
75  */
76 #define MLX5_TXQS_MIN_INLINE "txqs_min_inline"
77
78 /* Device parameter to enable multi-packet send WQEs. */
79 #define MLX5_TXQ_MPW_EN "txq_mpw_en"
80
81 /* Device parameter to include 2 dsegs in the title WQEBB. */
82 #define MLX5_TXQ_MPW_HDR_DSEG_EN "txq_mpw_hdr_dseg_en"
83
84 /* Device parameter to limit the size of inlining packet. */
85 #define MLX5_TXQ_MAX_INLINE_LEN "txq_max_inline_len"
86
87 /* Device parameter to enable hardware TSO offload. */
88 #define MLX5_TSO "tso"
89
90 /* Device parameter to enable hardware Tx vector. */
91 #define MLX5_TX_VEC_EN "tx_vec_en"
92
93 /* Device parameter to enable hardware Rx vector. */
94 #define MLX5_RX_VEC_EN "rx_vec_en"
95
96 /* Default PMD specific parameter value. */
97 #define MLX5_ARG_UNSET (-1)
98
99 #ifndef HAVE_IBV_MLX5_MOD_MPW
100 #define MLX5DV_CONTEXT_FLAGS_MPW_ALLOWED (1 << 2)
101 #define MLX5DV_CONTEXT_FLAGS_ENHANCED_MPW (1 << 3)
102 #endif
103
104 struct mlx5_args {
105         int cqe_comp;
106         int txq_inline;
107         int txqs_inline;
108         int mps;
109         int mpw_hdr_dseg;
110         int inline_max_packet_sz;
111         int tso;
112         int tx_vec_en;
113         int rx_vec_en;
114 };
115 /**
116  * Retrieve integer value from environment variable.
117  *
118  * @param[in] name
119  *   Environment variable name.
120  *
121  * @return
122  *   Integer value, 0 if the variable is not set.
123  */
124 int
125 mlx5_getenv_int(const char *name)
126 {
127         const char *val = getenv(name);
128
129         if (val == NULL)
130                 return 0;
131         return atoi(val);
132 }
133
134 /**
135  * Verbs callback to allocate a memory. This function should allocate the space
136  * according to the size provided residing inside a huge page.
137  * Please note that all allocation must respect the alignment from libmlx5
138  * (i.e. currently sysconf(_SC_PAGESIZE)).
139  *
140  * @param[in] size
141  *   The size in bytes of the memory to allocate.
142  * @param[in] data
143  *   A pointer to the callback data.
144  *
145  * @return
146  *   a pointer to the allocate space.
147  */
148 static void *
149 mlx5_alloc_verbs_buf(size_t size, void *data)
150 {
151         struct priv *priv = data;
152         void *ret;
153         size_t alignment = sysconf(_SC_PAGESIZE);
154
155         assert(data != NULL);
156         assert(!mlx5_is_secondary());
157         ret = rte_malloc_socket(__func__, size, alignment,
158                                 priv->dev->device->numa_node);
159         DEBUG("Extern alloc size: %lu, align: %lu: %p", size, alignment, ret);
160         return ret;
161 }
162
163 /**
164  * Verbs callback to free a memory.
165  *
166  * @param[in] ptr
167  *   A pointer to the memory to free.
168  * @param[in] data
169  *   A pointer to the callback data.
170  */
171 static void
172 mlx5_free_verbs_buf(void *ptr, void *data __rte_unused)
173 {
174         assert(data != NULL);
175         assert(!mlx5_is_secondary());
176         DEBUG("Extern free request: %p", ptr);
177         rte_free(ptr);
178 }
179
180 /**
181  * DPDK callback to close the device.
182  *
183  * Destroy all queues and objects, free memory.
184  *
185  * @param dev
186  *   Pointer to Ethernet device structure.
187  */
188 static void
189 mlx5_dev_close(struct rte_eth_dev *dev)
190 {
191         struct priv *priv = mlx5_get_priv(dev);
192         unsigned int i;
193         int ret;
194
195         priv_lock(priv);
196         DEBUG("%p: closing device \"%s\"",
197               (void *)dev,
198               ((priv->ctx != NULL) ? priv->ctx->device->name : ""));
199         /* In case mlx5_dev_stop() has not been called. */
200         priv_dev_interrupt_handler_uninstall(priv, dev);
201         priv_special_flow_disable_all(priv);
202         priv_mac_addrs_disable(priv);
203         priv_destroy_hash_rxqs(priv);
204
205         /* Prevent crashes when queues are still in use. */
206         dev->rx_pkt_burst = removed_rx_burst;
207         dev->tx_pkt_burst = removed_tx_burst;
208         if (priv->rxqs != NULL) {
209                 /* XXX race condition if mlx5_rx_burst() is still running. */
210                 usleep(1000);
211                 for (i = 0; (i != priv->rxqs_n); ++i) {
212                         struct mlx5_rxq_data *rxq = (*priv->rxqs)[i];
213                         struct mlx5_rxq_ctrl *rxq_ctrl;
214
215                         if (rxq == NULL)
216                                 continue;
217                         rxq_ctrl = container_of(rxq, struct mlx5_rxq_ctrl, rxq);
218                         (*priv->rxqs)[i] = NULL;
219                         mlx5_rxq_cleanup(rxq_ctrl);
220                         rte_free(rxq_ctrl);
221                 }
222                 priv->rxqs_n = 0;
223                 priv->rxqs = NULL;
224         }
225         if (priv->txqs != NULL) {
226                 /* XXX race condition if mlx5_tx_burst() is still running. */
227                 usleep(1000);
228                 for (i = 0; (i != priv->txqs_n); ++i)
229                         mlx5_priv_txq_release(priv, i);
230                 priv->txqs_n = 0;
231                 priv->txqs = NULL;
232         }
233         if (priv->pd != NULL) {
234                 assert(priv->ctx != NULL);
235                 claim_zero(ibv_dealloc_pd(priv->pd));
236                 claim_zero(ibv_close_device(priv->ctx));
237         } else
238                 assert(priv->ctx == NULL);
239         if (priv->rss_conf != NULL) {
240                 for (i = 0; (i != hash_rxq_init_n); ++i)
241                         rte_free((*priv->rss_conf)[i]);
242                 rte_free(priv->rss_conf);
243         }
244         if (priv->reta_idx != NULL)
245                 rte_free(priv->reta_idx);
246         priv_socket_uninit(priv);
247         ret = mlx5_priv_rxq_ibv_verify(priv);
248         if (ret)
249                 WARN("%p: some Verbs Rx queue still remain", (void *)priv);
250         ret = mlx5_priv_txq_ibv_verify(priv);
251         if (ret)
252                 WARN("%p: some Verbs Tx queue still remain", (void *)priv);
253         ret = mlx5_priv_txq_verify(priv);
254         if (ret)
255                 WARN("%p: some Tx Queues still remain", (void *)priv);
256         ret = priv_flow_verify(priv);
257         if (ret)
258                 WARN("%p: some flows still remain", (void *)priv);
259         ret = priv_mr_verify(priv);
260         if (ret)
261                 WARN("%p: some Memory Region still remain", (void *)priv);
262         priv_unlock(priv);
263         memset(priv, 0, sizeof(*priv));
264 }
265
266 static const struct eth_dev_ops mlx5_dev_ops = {
267         .dev_configure = mlx5_dev_configure,
268         .dev_start = mlx5_dev_start,
269         .dev_stop = mlx5_dev_stop,
270         .dev_set_link_down = mlx5_set_link_down,
271         .dev_set_link_up = mlx5_set_link_up,
272         .dev_close = mlx5_dev_close,
273         .promiscuous_enable = mlx5_promiscuous_enable,
274         .promiscuous_disable = mlx5_promiscuous_disable,
275         .allmulticast_enable = mlx5_allmulticast_enable,
276         .allmulticast_disable = mlx5_allmulticast_disable,
277         .link_update = mlx5_link_update,
278         .stats_get = mlx5_stats_get,
279         .stats_reset = mlx5_stats_reset,
280         .xstats_get = mlx5_xstats_get,
281         .xstats_reset = mlx5_xstats_reset,
282         .xstats_get_names = mlx5_xstats_get_names,
283         .dev_infos_get = mlx5_dev_infos_get,
284         .dev_supported_ptypes_get = mlx5_dev_supported_ptypes_get,
285         .vlan_filter_set = mlx5_vlan_filter_set,
286         .rx_queue_setup = mlx5_rx_queue_setup,
287         .tx_queue_setup = mlx5_tx_queue_setup,
288         .rx_queue_release = mlx5_rx_queue_release,
289         .tx_queue_release = mlx5_tx_queue_release,
290         .flow_ctrl_get = mlx5_dev_get_flow_ctrl,
291         .flow_ctrl_set = mlx5_dev_set_flow_ctrl,
292         .mac_addr_remove = mlx5_mac_addr_remove,
293         .mac_addr_add = mlx5_mac_addr_add,
294         .mac_addr_set = mlx5_mac_addr_set,
295         .mtu_set = mlx5_dev_set_mtu,
296         .vlan_strip_queue_set = mlx5_vlan_strip_queue_set,
297         .vlan_offload_set = mlx5_vlan_offload_set,
298         .reta_update = mlx5_dev_rss_reta_update,
299         .reta_query = mlx5_dev_rss_reta_query,
300         .rss_hash_update = mlx5_rss_hash_update,
301         .rss_hash_conf_get = mlx5_rss_hash_conf_get,
302         .filter_ctrl = mlx5_dev_filter_ctrl,
303         .rx_descriptor_status = mlx5_rx_descriptor_status,
304         .tx_descriptor_status = mlx5_tx_descriptor_status,
305         .rx_queue_intr_enable = mlx5_rx_intr_enable,
306         .rx_queue_intr_disable = mlx5_rx_intr_disable,
307 };
308
309
310 static const struct eth_dev_ops mlx5_dev_sec_ops = {
311         .stats_get = mlx5_stats_get,
312         .stats_reset = mlx5_stats_reset,
313         .xstats_get = mlx5_xstats_get,
314         .xstats_reset = mlx5_xstats_reset,
315         .xstats_get_names = mlx5_xstats_get_names,
316         .dev_infos_get = mlx5_dev_infos_get,
317         .rx_descriptor_status = mlx5_rx_descriptor_status,
318         .tx_descriptor_status = mlx5_tx_descriptor_status,
319 };
320
321 static struct {
322         struct rte_pci_addr pci_addr; /* associated PCI address */
323         uint32_t ports; /* physical ports bitfield. */
324 } mlx5_dev[32];
325
326 /**
327  * Get device index in mlx5_dev[] from PCI bus address.
328  *
329  * @param[in] pci_addr
330  *   PCI bus address to look for.
331  *
332  * @return
333  *   mlx5_dev[] index on success, -1 on failure.
334  */
335 static int
336 mlx5_dev_idx(struct rte_pci_addr *pci_addr)
337 {
338         unsigned int i;
339         int ret = -1;
340
341         assert(pci_addr != NULL);
342         for (i = 0; (i != RTE_DIM(mlx5_dev)); ++i) {
343                 if ((mlx5_dev[i].pci_addr.domain == pci_addr->domain) &&
344                     (mlx5_dev[i].pci_addr.bus == pci_addr->bus) &&
345                     (mlx5_dev[i].pci_addr.devid == pci_addr->devid) &&
346                     (mlx5_dev[i].pci_addr.function == pci_addr->function))
347                         return i;
348                 if ((mlx5_dev[i].ports == 0) && (ret == -1))
349                         ret = i;
350         }
351         return ret;
352 }
353
354 /**
355  * Verify and store value for device argument.
356  *
357  * @param[in] key
358  *   Key argument to verify.
359  * @param[in] val
360  *   Value associated with key.
361  * @param opaque
362  *   User data.
363  *
364  * @return
365  *   0 on success, negative errno value on failure.
366  */
367 static int
368 mlx5_args_check(const char *key, const char *val, void *opaque)
369 {
370         struct mlx5_args *args = opaque;
371         unsigned long tmp;
372
373         errno = 0;
374         tmp = strtoul(val, NULL, 0);
375         if (errno) {
376                 WARN("%s: \"%s\" is not a valid integer", key, val);
377                 return errno;
378         }
379         if (strcmp(MLX5_RXQ_CQE_COMP_EN, key) == 0) {
380                 args->cqe_comp = !!tmp;
381         } else if (strcmp(MLX5_TXQ_INLINE, key) == 0) {
382                 args->txq_inline = tmp;
383         } else if (strcmp(MLX5_TXQS_MIN_INLINE, key) == 0) {
384                 args->txqs_inline = tmp;
385         } else if (strcmp(MLX5_TXQ_MPW_EN, key) == 0) {
386                 args->mps = !!tmp;
387         } else if (strcmp(MLX5_TXQ_MPW_HDR_DSEG_EN, key) == 0) {
388                 args->mpw_hdr_dseg = !!tmp;
389         } else if (strcmp(MLX5_TXQ_MAX_INLINE_LEN, key) == 0) {
390                 args->inline_max_packet_sz = tmp;
391         } else if (strcmp(MLX5_TSO, key) == 0) {
392                 args->tso = !!tmp;
393         } else if (strcmp(MLX5_TX_VEC_EN, key) == 0) {
394                 args->tx_vec_en = !!tmp;
395         } else if (strcmp(MLX5_RX_VEC_EN, key) == 0) {
396                 args->rx_vec_en = !!tmp;
397         } else {
398                 WARN("%s: unknown parameter", key);
399                 return -EINVAL;
400         }
401         return 0;
402 }
403
404 /**
405  * Parse device parameters.
406  *
407  * @param priv
408  *   Pointer to private structure.
409  * @param devargs
410  *   Device arguments structure.
411  *
412  * @return
413  *   0 on success, errno value on failure.
414  */
415 static int
416 mlx5_args(struct mlx5_args *args, struct rte_devargs *devargs)
417 {
418         const char **params = (const char *[]){
419                 MLX5_RXQ_CQE_COMP_EN,
420                 MLX5_TXQ_INLINE,
421                 MLX5_TXQS_MIN_INLINE,
422                 MLX5_TXQ_MPW_EN,
423                 MLX5_TXQ_MPW_HDR_DSEG_EN,
424                 MLX5_TXQ_MAX_INLINE_LEN,
425                 MLX5_TSO,
426                 MLX5_TX_VEC_EN,
427                 MLX5_RX_VEC_EN,
428                 NULL,
429         };
430         struct rte_kvargs *kvlist;
431         int ret = 0;
432         int i;
433
434         if (devargs == NULL)
435                 return 0;
436         /* Following UGLY cast is done to pass checkpatch. */
437         kvlist = rte_kvargs_parse(devargs->args, params);
438         if (kvlist == NULL)
439                 return 0;
440         /* Process parameters. */
441         for (i = 0; (params[i] != NULL); ++i) {
442                 if (rte_kvargs_count(kvlist, params[i])) {
443                         ret = rte_kvargs_process(kvlist, params[i],
444                                                  mlx5_args_check, args);
445                         if (ret != 0) {
446                                 rte_kvargs_free(kvlist);
447                                 return ret;
448                         }
449                 }
450         }
451         rte_kvargs_free(kvlist);
452         return 0;
453 }
454
455 static struct rte_pci_driver mlx5_driver;
456
457 /**
458  * Assign parameters from args into priv, only non default
459  * values are considered.
460  *
461  * @param[out] priv
462  *   Pointer to private structure.
463  * @param[in] args
464  *   Pointer to args values.
465  */
466 static void
467 mlx5_args_assign(struct priv *priv, struct mlx5_args *args)
468 {
469         if (args->cqe_comp != MLX5_ARG_UNSET)
470                 priv->cqe_comp = args->cqe_comp;
471         if (args->txq_inline != MLX5_ARG_UNSET)
472                 priv->txq_inline = args->txq_inline;
473         if (args->txqs_inline != MLX5_ARG_UNSET)
474                 priv->txqs_inline = args->txqs_inline;
475         if (args->mps != MLX5_ARG_UNSET)
476                 priv->mps = args->mps ? priv->mps : 0;
477         if (args->mpw_hdr_dseg != MLX5_ARG_UNSET)
478                 priv->mpw_hdr_dseg = args->mpw_hdr_dseg;
479         if (args->inline_max_packet_sz != MLX5_ARG_UNSET)
480                 priv->inline_max_packet_sz = args->inline_max_packet_sz;
481         if (args->tso != MLX5_ARG_UNSET)
482                 priv->tso = args->tso;
483         if (args->tx_vec_en != MLX5_ARG_UNSET)
484                 priv->tx_vec_en = args->tx_vec_en;
485         if (args->rx_vec_en != MLX5_ARG_UNSET)
486                 priv->rx_vec_en = args->rx_vec_en;
487 }
488
489 /**
490  * DPDK callback to register a PCI device.
491  *
492  * This function creates an Ethernet device for each port of a given
493  * PCI device.
494  *
495  * @param[in] pci_drv
496  *   PCI driver structure (mlx5_driver).
497  * @param[in] pci_dev
498  *   PCI device information.
499  *
500  * @return
501  *   0 on success, negative errno value on failure.
502  */
503 static int
504 mlx5_pci_probe(struct rte_pci_driver *pci_drv, struct rte_pci_device *pci_dev)
505 {
506         struct ibv_device **list;
507         struct ibv_device *ibv_dev;
508         int err = 0;
509         struct ibv_context *attr_ctx = NULL;
510         struct ibv_device_attr_ex device_attr;
511         unsigned int sriov;
512         unsigned int mps;
513         unsigned int tunnel_en = 0;
514         int idx;
515         int i;
516         struct mlx5dv_context attrs_out;
517
518         (void)pci_drv;
519         assert(pci_drv == &mlx5_driver);
520         /* Get mlx5_dev[] index. */
521         idx = mlx5_dev_idx(&pci_dev->addr);
522         if (idx == -1) {
523                 ERROR("this driver cannot support any more adapters");
524                 return -ENOMEM;
525         }
526         DEBUG("using driver device index %d", idx);
527
528         /* Save PCI address. */
529         mlx5_dev[idx].pci_addr = pci_dev->addr;
530         list = ibv_get_device_list(&i);
531         if (list == NULL) {
532                 assert(errno);
533                 if (errno == ENOSYS)
534                         ERROR("cannot list devices, is ib_uverbs loaded?");
535                 return -errno;
536         }
537         assert(i >= 0);
538         /*
539          * For each listed device, check related sysfs entry against
540          * the provided PCI ID.
541          */
542         while (i != 0) {
543                 struct rte_pci_addr pci_addr;
544
545                 --i;
546                 DEBUG("checking device \"%s\"", list[i]->name);
547                 if (mlx5_ibv_device_to_pci_addr(list[i], &pci_addr))
548                         continue;
549                 if ((pci_dev->addr.domain != pci_addr.domain) ||
550                     (pci_dev->addr.bus != pci_addr.bus) ||
551                     (pci_dev->addr.devid != pci_addr.devid) ||
552                     (pci_dev->addr.function != pci_addr.function))
553                         continue;
554                 sriov = ((pci_dev->id.device_id ==
555                        PCI_DEVICE_ID_MELLANOX_CONNECTX4VF) ||
556                       (pci_dev->id.device_id ==
557                        PCI_DEVICE_ID_MELLANOX_CONNECTX4LXVF) ||
558                       (pci_dev->id.device_id ==
559                        PCI_DEVICE_ID_MELLANOX_CONNECTX5VF) ||
560                       (pci_dev->id.device_id ==
561                        PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF));
562                 switch (pci_dev->id.device_id) {
563                 case PCI_DEVICE_ID_MELLANOX_CONNECTX4:
564                         tunnel_en = 1;
565                         break;
566                 case PCI_DEVICE_ID_MELLANOX_CONNECTX4LX:
567                 case PCI_DEVICE_ID_MELLANOX_CONNECTX5:
568                 case PCI_DEVICE_ID_MELLANOX_CONNECTX5VF:
569                 case PCI_DEVICE_ID_MELLANOX_CONNECTX5EX:
570                 case PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF:
571                         tunnel_en = 1;
572                         break;
573                 default:
574                         break;
575                 }
576                 INFO("PCI information matches, using device \"%s\""
577                      " (SR-IOV: %s)",
578                      list[i]->name,
579                      sriov ? "true" : "false");
580                 attr_ctx = ibv_open_device(list[i]);
581                 err = errno;
582                 break;
583         }
584         if (attr_ctx == NULL) {
585                 ibv_free_device_list(list);
586                 switch (err) {
587                 case 0:
588                         ERROR("cannot access device, is mlx5_ib loaded?");
589                         return -ENODEV;
590                 case EINVAL:
591                         ERROR("cannot use device, are drivers up to date?");
592                         return -EINVAL;
593                 }
594                 assert(err > 0);
595                 return -err;
596         }
597         ibv_dev = list[i];
598
599         DEBUG("device opened");
600         /*
601          * Multi-packet send is supported by ConnectX-4 Lx PF as well
602          * as all ConnectX-5 devices.
603          */
604         mlx5dv_query_device(attr_ctx, &attrs_out);
605         if (attrs_out.flags & (MLX5DV_CONTEXT_FLAGS_ENHANCED_MPW |
606                                MLX5DV_CONTEXT_FLAGS_MPW_ALLOWED)) {
607                 INFO("Enhanced MPW is detected\n");
608                 mps = MLX5_MPW_ENHANCED;
609         } else if (attrs_out.flags & MLX5DV_CONTEXT_FLAGS_MPW_ALLOWED) {
610                 INFO("MPW is detected\n");
611                 mps = MLX5_MPW;
612         } else {
613                 INFO("MPW is disabled\n");
614                 mps = MLX5_MPW_DISABLED;
615         }
616         if (ibv_query_device_ex(attr_ctx, NULL, &device_attr))
617                 goto error;
618         INFO("%u port(s) detected", device_attr.orig_attr.phys_port_cnt);
619
620         for (i = 0; i < device_attr.orig_attr.phys_port_cnt; i++) {
621                 uint32_t port = i + 1; /* ports are indexed from one */
622                 uint32_t test = (1 << i);
623                 struct ibv_context *ctx = NULL;
624                 struct ibv_port_attr port_attr;
625                 struct ibv_pd *pd = NULL;
626                 struct priv *priv = NULL;
627                 struct rte_eth_dev *eth_dev;
628                 struct ibv_device_attr_ex device_attr_ex;
629                 struct ether_addr mac;
630                 uint16_t num_vfs = 0;
631                 struct mlx5_args args = {
632                         .cqe_comp = MLX5_ARG_UNSET,
633                         .txq_inline = MLX5_ARG_UNSET,
634                         .txqs_inline = MLX5_ARG_UNSET,
635                         .mps = MLX5_ARG_UNSET,
636                         .mpw_hdr_dseg = MLX5_ARG_UNSET,
637                         .inline_max_packet_sz = MLX5_ARG_UNSET,
638                         .tso = MLX5_ARG_UNSET,
639                         .tx_vec_en = MLX5_ARG_UNSET,
640                         .rx_vec_en = MLX5_ARG_UNSET,
641                 };
642
643                 mlx5_dev[idx].ports |= test;
644
645                 if (mlx5_is_secondary()) {
646                         /* from rte_ethdev.c */
647                         char name[RTE_ETH_NAME_MAX_LEN];
648
649                         snprintf(name, sizeof(name), "%s port %u",
650                                  ibv_get_device_name(ibv_dev), port);
651                         eth_dev = rte_eth_dev_attach_secondary(name);
652                         if (eth_dev == NULL) {
653                                 ERROR("can not attach rte ethdev");
654                                 err = ENOMEM;
655                                 goto error;
656                         }
657                         eth_dev->device = &pci_dev->device;
658                         eth_dev->dev_ops = &mlx5_dev_sec_ops;
659                         priv = eth_dev->data->dev_private;
660                         /* Receive command fd from primary process */
661                         err = priv_socket_connect(priv);
662                         if (err < 0) {
663                                 err = -err;
664                                 goto error;
665                         }
666                         /* Remap UAR for Tx queues. */
667                         err = priv_tx_uar_remap(priv, err);
668                         if (err < 0) {
669                                 err = -err;
670                                 goto error;
671                         }
672                         priv_dev_select_rx_function(priv, eth_dev);
673                         priv_dev_select_tx_function(priv, eth_dev);
674                         continue;
675                 }
676
677                 DEBUG("using port %u (%08" PRIx32 ")", port, test);
678
679                 ctx = ibv_open_device(ibv_dev);
680                 if (ctx == NULL) {
681                         err = ENODEV;
682                         goto port_error;
683                 }
684
685                 /* Check port status. */
686                 err = ibv_query_port(ctx, port, &port_attr);
687                 if (err) {
688                         ERROR("port query failed: %s", strerror(err));
689                         goto port_error;
690                 }
691
692                 if (port_attr.link_layer != IBV_LINK_LAYER_ETHERNET) {
693                         ERROR("port %d is not configured in Ethernet mode",
694                               port);
695                         err = EINVAL;
696                         goto port_error;
697                 }
698
699                 if (port_attr.state != IBV_PORT_ACTIVE)
700                         DEBUG("port %d is not active: \"%s\" (%d)",
701                               port, ibv_port_state_str(port_attr.state),
702                               port_attr.state);
703
704                 /* Allocate protection domain. */
705                 pd = ibv_alloc_pd(ctx);
706                 if (pd == NULL) {
707                         ERROR("PD allocation failure");
708                         err = ENOMEM;
709                         goto port_error;
710                 }
711
712                 mlx5_dev[idx].ports |= test;
713
714                 /* from rte_ethdev.c */
715                 priv = rte_zmalloc("ethdev private structure",
716                                    sizeof(*priv),
717                                    RTE_CACHE_LINE_SIZE);
718                 if (priv == NULL) {
719                         ERROR("priv allocation failure");
720                         err = ENOMEM;
721                         goto port_error;
722                 }
723
724                 priv->ctx = ctx;
725                 strncpy(priv->ibdev_path, priv->ctx->device->ibdev_path,
726                         sizeof(priv->ibdev_path));
727                 priv->device_attr = device_attr;
728                 priv->port = port;
729                 priv->pd = pd;
730                 priv->mtu = ETHER_MTU;
731                 priv->mps = mps; /* Enable MPW by default if supported. */
732                 priv->cqe_comp = 1; /* Enable compression by default. */
733                 priv->tunnel_en = tunnel_en;
734                 /* Enable vector by default if supported. */
735                 priv->tx_vec_en = 1;
736                 priv->rx_vec_en = 1;
737                 err = mlx5_args(&args, pci_dev->device.devargs);
738                 if (err) {
739                         ERROR("failed to process device arguments: %s",
740                               strerror(err));
741                         goto port_error;
742                 }
743                 mlx5_args_assign(priv, &args);
744                 if (ibv_query_device_ex(ctx, NULL, &device_attr_ex)) {
745                         ERROR("ibv_query_device_ex() failed");
746                         goto port_error;
747                 }
748
749                 priv->hw_csum =
750                         !!(device_attr_ex.device_cap_flags_ex &
751                            IBV_DEVICE_RAW_IP_CSUM);
752                 DEBUG("checksum offloading is %ssupported",
753                       (priv->hw_csum ? "" : "not "));
754
755 #ifdef HAVE_IBV_DEVICE_VXLAN_SUPPORT
756                 priv->hw_csum_l2tun = !!(exp_device_attr.exp_device_cap_flags &
757                                          IBV_DEVICE_VXLAN_SUPPORT);
758 #endif
759                 DEBUG("L2 tunnel checksum offloads are %ssupported",
760                       (priv->hw_csum_l2tun ? "" : "not "));
761
762                 priv->ind_table_max_size =
763                         device_attr_ex.rss_caps.max_rwq_indirection_table_size;
764                 /* Remove this check once DPDK supports larger/variable
765                  * indirection tables. */
766                 if (priv->ind_table_max_size >
767                                 (unsigned int)ETH_RSS_RETA_SIZE_512)
768                         priv->ind_table_max_size = ETH_RSS_RETA_SIZE_512;
769                 DEBUG("maximum RX indirection table size is %u",
770                       priv->ind_table_max_size);
771                 priv->hw_vlan_strip = !!(device_attr_ex.raw_packet_caps &
772                                          IBV_RAW_PACKET_CAP_CVLAN_STRIPPING);
773                 DEBUG("VLAN stripping is %ssupported",
774                       (priv->hw_vlan_strip ? "" : "not "));
775
776                 priv->hw_fcs_strip =
777                                 !!(device_attr_ex.orig_attr.device_cap_flags &
778                                 IBV_WQ_FLAGS_SCATTER_FCS);
779                 DEBUG("FCS stripping configuration is %ssupported",
780                       (priv->hw_fcs_strip ? "" : "not "));
781
782 #ifdef HAVE_IBV_WQ_FLAG_RX_END_PADDING
783                 priv->hw_padding = !!device_attr_ex.rx_pad_end_addr_align;
784 #endif
785                 DEBUG("hardware RX end alignment padding is %ssupported",
786                       (priv->hw_padding ? "" : "not "));
787
788                 priv_get_num_vfs(priv, &num_vfs);
789                 priv->sriov = (num_vfs || sriov);
790                 priv->tso = ((priv->tso) &&
791                             (device_attr_ex.tso_caps.max_tso > 0) &&
792                             (device_attr_ex.tso_caps.supported_qpts &
793                             (1 << IBV_QPT_RAW_PACKET)));
794                 if (priv->tso)
795                         priv->max_tso_payload_sz =
796                                 device_attr_ex.tso_caps.max_tso;
797                 if (priv->mps && !mps) {
798                         ERROR("multi-packet send not supported on this device"
799                               " (" MLX5_TXQ_MPW_EN ")");
800                         err = ENOTSUP;
801                         goto port_error;
802                 } else if (priv->mps && priv->tso) {
803                         WARN("multi-packet send not supported in conjunction "
804                               "with TSO. MPS disabled");
805                         priv->mps = 0;
806                 }
807                 INFO("%sMPS is %s",
808                      priv->mps == MLX5_MPW_ENHANCED ? "Enhanced " : "",
809                      priv->mps != MLX5_MPW_DISABLED ? "enabled" : "disabled");
810                 /* Set default values for Enhanced MPW, a.k.a MPWv2. */
811                 if (priv->mps == MLX5_MPW_ENHANCED) {
812                         if (args.txqs_inline == MLX5_ARG_UNSET)
813                                 priv->txqs_inline = MLX5_EMPW_MIN_TXQS;
814                         if (args.inline_max_packet_sz == MLX5_ARG_UNSET)
815                                 priv->inline_max_packet_sz =
816                                         MLX5_EMPW_MAX_INLINE_LEN;
817                         if (args.txq_inline == MLX5_ARG_UNSET)
818                                 priv->txq_inline = MLX5_WQE_SIZE_MAX -
819                                                    MLX5_WQE_SIZE;
820                 }
821                 /* Allocate and register default RSS hash keys. */
822                 priv->rss_conf = rte_calloc(__func__, hash_rxq_init_n,
823                                             sizeof((*priv->rss_conf)[0]), 0);
824                 if (priv->rss_conf == NULL) {
825                         err = ENOMEM;
826                         goto port_error;
827                 }
828                 err = rss_hash_rss_conf_new_key(priv,
829                                                 rss_hash_default_key,
830                                                 rss_hash_default_key_len,
831                                                 ETH_RSS_PROTO_MASK);
832                 if (err)
833                         goto port_error;
834                 /* Configure the first MAC address by default. */
835                 if (priv_get_mac(priv, &mac.addr_bytes)) {
836                         ERROR("cannot get MAC address, is mlx5_en loaded?"
837                               " (errno: %s)", strerror(errno));
838                         err = ENODEV;
839                         goto port_error;
840                 }
841                 INFO("port %u MAC address is %02x:%02x:%02x:%02x:%02x:%02x",
842                      priv->port,
843                      mac.addr_bytes[0], mac.addr_bytes[1],
844                      mac.addr_bytes[2], mac.addr_bytes[3],
845                      mac.addr_bytes[4], mac.addr_bytes[5]);
846                 /* Register MAC address. */
847                 claim_zero(priv_mac_addr_add(priv, 0,
848                                              (const uint8_t (*)[ETHER_ADDR_LEN])
849                                              mac.addr_bytes));
850 #ifndef NDEBUG
851                 {
852                         char ifname[IF_NAMESIZE];
853
854                         if (priv_get_ifname(priv, &ifname) == 0)
855                                 DEBUG("port %u ifname is \"%s\"",
856                                       priv->port, ifname);
857                         else
858                                 DEBUG("port %u ifname is unknown", priv->port);
859                 }
860 #endif
861                 /* Get actual MTU if possible. */
862                 priv_get_mtu(priv, &priv->mtu);
863                 DEBUG("port %u MTU is %u", priv->port, priv->mtu);
864
865                 /* from rte_ethdev.c */
866                 {
867                         char name[RTE_ETH_NAME_MAX_LEN];
868
869                         snprintf(name, sizeof(name), "%s port %u",
870                                  ibv_get_device_name(ibv_dev), port);
871                         eth_dev = rte_eth_dev_allocate(name);
872                 }
873                 if (eth_dev == NULL) {
874                         ERROR("can not allocate rte ethdev");
875                         err = ENOMEM;
876                         goto port_error;
877                 }
878                 eth_dev->data->dev_private = priv;
879                 eth_dev->data->mac_addrs = priv->mac;
880                 eth_dev->device = &pci_dev->device;
881                 rte_eth_copy_pci_info(eth_dev, pci_dev);
882                 eth_dev->data->dev_flags |= RTE_ETH_DEV_DETACHABLE;
883                 eth_dev->device->driver = &mlx5_driver.driver;
884                 priv->dev = eth_dev;
885                 eth_dev->dev_ops = &mlx5_dev_ops;
886                 TAILQ_INIT(&priv->flows);
887
888                 /* Hint libmlx5 to use PMD allocator for data plane resources */
889                 struct mlx5dv_ctx_allocators alctr = {
890                         .alloc = &mlx5_alloc_verbs_buf,
891                         .free = &mlx5_free_verbs_buf,
892                         .data = priv,
893                 };
894                 mlx5dv_set_context_attr(ctx, MLX5DV_CTX_ATTR_BUF_ALLOCATORS,
895                                         (void *)((uintptr_t)&alctr));
896
897                 /* Bring Ethernet device up. */
898                 DEBUG("forcing Ethernet interface up");
899                 priv_set_flags(priv, ~IFF_UP, IFF_UP);
900                 mlx5_link_update(priv->dev, 1);
901                 continue;
902
903 port_error:
904                 if (priv) {
905                         rte_free(priv->rss_conf);
906                         rte_free(priv);
907                 }
908                 if (pd)
909                         claim_zero(ibv_dealloc_pd(pd));
910                 if (ctx)
911                         claim_zero(ibv_close_device(ctx));
912                 break;
913         }
914
915         /*
916          * XXX if something went wrong in the loop above, there is a resource
917          * leak (ctx, pd, priv, dpdk ethdev) but we can do nothing about it as
918          * long as the dpdk does not provide a way to deallocate a ethdev and a
919          * way to enumerate the registered ethdevs to free the previous ones.
920          */
921
922         /* no port found, complain */
923         if (!mlx5_dev[idx].ports) {
924                 err = ENODEV;
925                 goto error;
926         }
927
928 error:
929         if (attr_ctx)
930                 claim_zero(ibv_close_device(attr_ctx));
931         if (list)
932                 ibv_free_device_list(list);
933         assert(err >= 0);
934         return -err;
935 }
936
937 static const struct rte_pci_id mlx5_pci_id_map[] = {
938         {
939                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
940                                PCI_DEVICE_ID_MELLANOX_CONNECTX4)
941         },
942         {
943                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
944                                PCI_DEVICE_ID_MELLANOX_CONNECTX4VF)
945         },
946         {
947                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
948                                PCI_DEVICE_ID_MELLANOX_CONNECTX4LX)
949         },
950         {
951                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
952                                PCI_DEVICE_ID_MELLANOX_CONNECTX4LXVF)
953         },
954         {
955                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
956                                PCI_DEVICE_ID_MELLANOX_CONNECTX5)
957         },
958         {
959                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
960                                PCI_DEVICE_ID_MELLANOX_CONNECTX5VF)
961         },
962         {
963                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
964                                PCI_DEVICE_ID_MELLANOX_CONNECTX5EX)
965         },
966         {
967                 RTE_PCI_DEVICE(PCI_VENDOR_ID_MELLANOX,
968                                PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF)
969         },
970         {
971                 .vendor_id = 0
972         }
973 };
974
975 static struct rte_pci_driver mlx5_driver = {
976         .driver = {
977                 .name = MLX5_DRIVER_NAME
978         },
979         .id_table = mlx5_pci_id_map,
980         .probe = mlx5_pci_probe,
981         .drv_flags = RTE_PCI_DRV_INTR_LSC | RTE_PCI_DRV_INTR_RMV,
982 };
983
984 /**
985  * Driver initialization routine.
986  */
987 RTE_INIT(rte_mlx5_pmd_init);
988 static void
989 rte_mlx5_pmd_init(void)
990 {
991         /* Build the static table for ptype conversion. */
992         mlx5_set_ptype_table();
993         /*
994          * RDMAV_HUGEPAGES_SAFE tells ibv_fork_init() we intend to use
995          * huge pages. Calling ibv_fork_init() during init allows
996          * applications to use fork() safely for purposes other than
997          * using this PMD, which is not supported in forked processes.
998          */
999         setenv("RDMAV_HUGEPAGES_SAFE", "1", 1);
1000         /* Don't map UAR to WC if BlueFlame is not used.*/
1001         setenv("MLX5_SHUT_UP_BF", "1", 1);
1002         ibv_fork_init();
1003         rte_pci_register(&mlx5_driver);
1004 }
1005
1006 RTE_PMD_EXPORT_NAME(net_mlx5, __COUNTER__);
1007 RTE_PMD_REGISTER_PCI_TABLE(net_mlx5, mlx5_pci_id_map);
1008 RTE_PMD_REGISTER_KMOD_DEP(net_mlx5, "* ib_uverbs & mlx5_core & mlx5_ib");