net/mlx5: set maximum LRO packet size
[dpdk.git] / drivers / net / mlx5 / mlx5.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2015 6WIND S.A.
3  * Copyright 2015 Mellanox Technologies, Ltd
4  */
5
6 #ifndef RTE_PMD_MLX5_H_
7 #define RTE_PMD_MLX5_H_
8
9 #include <stddef.h>
10 #include <stdbool.h>
11 #include <stdint.h>
12 #include <limits.h>
13 #include <net/if.h>
14 #include <netinet/in.h>
15 #include <sys/queue.h>
16
17 /* Verbs header. */
18 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
19 #ifdef PEDANTIC
20 #pragma GCC diagnostic ignored "-Wpedantic"
21 #endif
22 #include <infiniband/verbs.h>
23 #ifdef PEDANTIC
24 #pragma GCC diagnostic error "-Wpedantic"
25 #endif
26
27 #include <rte_pci.h>
28 #include <rte_ether.h>
29 #include <rte_ethdev_driver.h>
30 #include <rte_rwlock.h>
31 #include <rte_interrupts.h>
32 #include <rte_errno.h>
33 #include <rte_flow.h>
34
35 #include "mlx5_utils.h"
36 #include "mlx5_mr.h"
37 #include "mlx5_autoconf.h"
38 #include "mlx5_defs.h"
39 #include "mlx5_glue.h"
40 #include "mlx5_prm.h"
41
42 enum {
43         PCI_VENDOR_ID_MELLANOX = 0x15b3,
44 };
45
46 enum {
47         PCI_DEVICE_ID_MELLANOX_CONNECTX4 = 0x1013,
48         PCI_DEVICE_ID_MELLANOX_CONNECTX4VF = 0x1014,
49         PCI_DEVICE_ID_MELLANOX_CONNECTX4LX = 0x1015,
50         PCI_DEVICE_ID_MELLANOX_CONNECTX4LXVF = 0x1016,
51         PCI_DEVICE_ID_MELLANOX_CONNECTX5 = 0x1017,
52         PCI_DEVICE_ID_MELLANOX_CONNECTX5VF = 0x1018,
53         PCI_DEVICE_ID_MELLANOX_CONNECTX5EX = 0x1019,
54         PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF = 0x101a,
55         PCI_DEVICE_ID_MELLANOX_CONNECTX5BF = 0xa2d2,
56         PCI_DEVICE_ID_MELLANOX_CONNECTX5BFVF = 0xa2d3,
57         PCI_DEVICE_ID_MELLANOX_CONNECTX6 = 0x101b,
58         PCI_DEVICE_ID_MELLANOX_CONNECTX6VF = 0x101c,
59         PCI_DEVICE_ID_MELLANOX_CONNECTX6DX = 0x101d,
60         PCI_DEVICE_ID_MELLANOX_CONNECTX6DXVF = 0x101e,
61 };
62
63 /* Request types for IPC. */
64 enum mlx5_mp_req_type {
65         MLX5_MP_REQ_VERBS_CMD_FD = 1,
66         MLX5_MP_REQ_CREATE_MR,
67         MLX5_MP_REQ_START_RXTX,
68         MLX5_MP_REQ_STOP_RXTX,
69         MLX5_MP_REQ_QUEUE_STATE_MODIFY,
70 };
71
72 struct mlx5_mp_arg_queue_state_modify {
73         uint8_t is_wq; /* Set if WQ. */
74         uint16_t queue_id; /* DPDK queue ID. */
75         enum ibv_wq_state state; /* WQ requested state. */
76 };
77
78 /* Pameters for IPC. */
79 struct mlx5_mp_param {
80         enum mlx5_mp_req_type type;
81         int port_id;
82         int result;
83         RTE_STD_C11
84         union {
85                 uintptr_t addr; /* MLX5_MP_REQ_CREATE_MR */
86                 struct mlx5_mp_arg_queue_state_modify state_modify;
87                 /* MLX5_MP_REQ_QUEUE_STATE_MODIFY */
88         } args;
89 };
90
91 /** Request timeout for IPC. */
92 #define MLX5_MP_REQ_TIMEOUT_SEC 5
93
94 /** Key string for IPC. */
95 #define MLX5_MP_NAME "net_mlx5_mp"
96
97 /* Recognized Infiniband device physical port name types. */
98 enum mlx5_phys_port_name_type {
99         MLX5_PHYS_PORT_NAME_TYPE_NOTSET = 0, /* Not set. */
100         MLX5_PHYS_PORT_NAME_TYPE_LEGACY, /* before kernel ver < 5.0 */
101         MLX5_PHYS_PORT_NAME_TYPE_UPLINK, /* p0, kernel ver >= 5.0 */
102         MLX5_PHYS_PORT_NAME_TYPE_PFVF, /* pf0vf0, kernel ver >= 5.0 */
103         MLX5_PHYS_PORT_NAME_TYPE_UNKNOWN, /* Unrecognized. */
104 };
105
106 /** Switch information returned by mlx5_nl_switch_info(). */
107 struct mlx5_switch_info {
108         uint32_t master:1; /**< Master device. */
109         uint32_t representor:1; /**< Representor device. */
110         enum mlx5_phys_port_name_type name_type; /** < Port name type. */
111         int32_t pf_num; /**< PF number (valid for pfxvfx format only). */
112         int32_t port_name; /**< Representor port name. */
113         uint64_t switch_id; /**< Switch identifier. */
114 };
115
116 LIST_HEAD(mlx5_dev_list, mlx5_ibv_shared);
117
118 /* Shared data between primary and secondary processes. */
119 struct mlx5_shared_data {
120         rte_spinlock_t lock;
121         /* Global spinlock for primary and secondary processes. */
122         int init_done; /* Whether primary has done initialization. */
123         unsigned int secondary_cnt; /* Number of secondary processes init'd. */
124         struct mlx5_dev_list mem_event_cb_list;
125         rte_rwlock_t mem_event_rwlock;
126 };
127
128 /* Per-process data structure, not visible to other processes. */
129 struct mlx5_local_data {
130         int init_done; /* Whether a secondary has done initialization. */
131 };
132
133 extern struct mlx5_shared_data *mlx5_shared_data;
134
135 struct mlx5_counter_ctrl {
136         /* Name of the counter. */
137         char dpdk_name[RTE_ETH_XSTATS_NAME_SIZE];
138         /* Name of the counter on the device table. */
139         char ctr_name[RTE_ETH_XSTATS_NAME_SIZE];
140         uint32_t ib:1; /**< Nonzero for IB counters. */
141 };
142
143 struct mlx5_xstats_ctrl {
144         /* Number of device stats. */
145         uint16_t stats_n;
146         /* Number of device stats identified by PMD. */
147         uint16_t  mlx5_stats_n;
148         /* Index in the device counters table. */
149         uint16_t dev_table_idx[MLX5_MAX_XSTATS];
150         uint64_t base[MLX5_MAX_XSTATS];
151         struct mlx5_counter_ctrl info[MLX5_MAX_XSTATS];
152 };
153
154 struct mlx5_stats_ctrl {
155         /* Base for imissed counter. */
156         uint64_t imissed_base;
157 };
158
159 /* devX creation object */
160 struct mlx5_devx_obj {
161         struct mlx5dv_devx_obj *obj; /* The DV object. */
162         int id; /* The object ID. */
163 };
164
165 struct mlx5_devx_mkey_attr {
166         uint64_t addr;
167         uint64_t size;
168         uint32_t umem_id;
169         uint32_t pd;
170 };
171
172 /* HCA qos attributes. */
173 struct mlx5_hca_qos_attr {
174         uint32_t sup:1; /* Whether QOS is supported. */
175         uint32_t srtcm_sup:1; /* Whether srTCM mode is supported. */
176         uint8_t log_max_flow_meter;
177         /* Power of the maximum supported meters. */
178         uint8_t flow_meter_reg_c_ids;
179         /* Bitmap of the reg_Cs available for flow meter to use. */
180
181 };
182
183 /* HCA supports this number of time periods for LRO. */
184 #define MLX5_LRO_NUM_SUPP_PERIODS 4
185
186 /* HCA attributes. */
187 struct mlx5_hca_attr {
188         uint32_t eswitch_manager:1;
189         uint32_t flow_counters_dump:1;
190         uint8_t flow_counter_bulk_alloc_bitmap;
191         uint32_t eth_net_offloads:1;
192         uint32_t eth_virt:1;
193         uint32_t wqe_vlan_insert:1;
194         uint32_t wqe_inline_mode:2;
195         uint32_t vport_inline_mode:3;
196         uint32_t tunnel_stateless_geneve_rx:1;
197         uint32_t geneve_max_opt_len:1; /* 0x0: 14DW, 0x1: 63DW */
198         uint32_t lro_cap:1;
199         uint32_t tunnel_lro_gre:1;
200         uint32_t tunnel_lro_vxlan:1;
201         uint32_t lro_max_msg_sz_mode:2;
202         uint32_t lro_timer_supported_periods[MLX5_LRO_NUM_SUPP_PERIODS];
203         uint32_t flex_parser_protocols;
204         uint32_t hairpin:1;
205         uint32_t log_max_hairpin_queues:5;
206         uint32_t log_max_hairpin_wq_data_sz:5;
207         uint32_t log_max_hairpin_num_packets:5;
208         uint32_t vhca_id:16;
209         struct mlx5_hca_qos_attr qos;
210 };
211
212 /* Flow list . */
213 TAILQ_HEAD(mlx5_flows, rte_flow);
214
215 /* Default PMD specific parameter value. */
216 #define MLX5_ARG_UNSET (-1)
217
218 #define MLX5_LRO_SUPPORTED(dev) \
219         (((struct mlx5_priv *)((dev)->data->dev_private))->config.lro.supported)
220
221 /* Maximal size of aggregated LRO packet. */
222 #define MLX5_MAX_LRO_SIZE (UINT8_MAX * 256u)
223
224 /* LRO configurations structure. */
225 struct mlx5_lro_config {
226         uint32_t supported:1; /* Whether LRO is supported. */
227         uint32_t timeout; /* User configuration. */
228 };
229
230 /*
231  * Device configuration structure.
232  *
233  * Merged configuration from:
234  *
235  *  - Device capabilities,
236  *  - User device parameters disabled features.
237  */
238 struct mlx5_dev_config {
239         unsigned int hw_csum:1; /* Checksum offload is supported. */
240         unsigned int hw_vlan_strip:1; /* VLAN stripping is supported. */
241         unsigned int hw_vlan_insert:1; /* VLAN insertion in WQE is supported. */
242         unsigned int hw_fcs_strip:1; /* FCS stripping is supported. */
243         unsigned int hw_padding:1; /* End alignment padding is supported. */
244         unsigned int vf:1; /* This is a VF. */
245         unsigned int tunnel_en:1;
246         /* Whether tunnel stateless offloads are supported. */
247         unsigned int mpls_en:1; /* MPLS over GRE/UDP is enabled. */
248         unsigned int cqe_comp:1; /* CQE compression is enabled. */
249         unsigned int cqe_pad:1; /* CQE padding is enabled. */
250         unsigned int tso:1; /* Whether TSO is supported. */
251         unsigned int rx_vec_en:1; /* Rx vector is enabled. */
252         unsigned int mr_ext_memseg_en:1;
253         /* Whether memseg should be extended for MR creation. */
254         unsigned int l3_vxlan_en:1; /* Enable L3 VXLAN flow creation. */
255         unsigned int vf_nl_en:1; /* Enable Netlink requests in VF mode. */
256         unsigned int dv_esw_en:1; /* Enable E-Switch DV flow. */
257         unsigned int dv_flow_en:1; /* Enable DV flow. */
258         unsigned int dv_xmeta_en:2; /* Enable extensive flow metadata. */
259         unsigned int swp:1; /* Tx generic tunnel checksum and TSO offload. */
260         unsigned int devx:1; /* Whether devx interface is available or not. */
261         unsigned int dest_tir:1; /* Whether advanced DR API is available. */
262         struct {
263                 unsigned int enabled:1; /* Whether MPRQ is enabled. */
264                 unsigned int stride_num_n; /* Number of strides. */
265                 unsigned int min_stride_size_n; /* Min size of a stride. */
266                 unsigned int max_stride_size_n; /* Max size of a stride. */
267                 unsigned int max_memcpy_len;
268                 /* Maximum packet size to memcpy Rx packets. */
269                 unsigned int min_rxqs_num;
270                 /* Rx queue count threshold to enable MPRQ. */
271         } mprq; /* Configurations for Multi-Packet RQ. */
272         int mps; /* Multi-packet send supported mode. */
273         int dbnc; /* Skip doorbell register write barrier. */
274         unsigned int flow_prio; /* Number of flow priorities. */
275         enum modify_reg flow_mreg_c[MLX5_MREG_C_NUM];
276         /* Availibility of mreg_c's. */
277         unsigned int tso_max_payload_sz; /* Maximum TCP payload for TSO. */
278         unsigned int ind_table_max_size; /* Maximum indirection table size. */
279         unsigned int max_dump_files_num; /* Maximum dump files per queue. */
280         int txqs_inline; /* Queue number threshold for inlining. */
281         int txq_inline_min; /* Minimal amount of data bytes to inline. */
282         int txq_inline_max; /* Max packet size for inlining with SEND. */
283         int txq_inline_mpw; /* Max packet size for inlining with eMPW. */
284         struct mlx5_hca_attr hca_attr; /* HCA attributes. */
285         struct mlx5_lro_config lro; /* LRO configuration. */
286 };
287
288 struct mlx5_devx_wq_attr {
289         uint32_t wq_type:4;
290         uint32_t wq_signature:1;
291         uint32_t end_padding_mode:2;
292         uint32_t cd_slave:1;
293         uint32_t hds_skip_first_sge:1;
294         uint32_t log2_hds_buf_size:3;
295         uint32_t page_offset:5;
296         uint32_t lwm:16;
297         uint32_t pd:24;
298         uint32_t uar_page:24;
299         uint64_t dbr_addr;
300         uint32_t hw_counter;
301         uint32_t sw_counter;
302         uint32_t log_wq_stride:4;
303         uint32_t log_wq_pg_sz:5;
304         uint32_t log_wq_sz:5;
305         uint32_t dbr_umem_valid:1;
306         uint32_t wq_umem_valid:1;
307         uint32_t log_hairpin_num_packets:5;
308         uint32_t log_hairpin_data_sz:5;
309         uint32_t single_wqe_log_num_of_strides:4;
310         uint32_t two_byte_shift_en:1;
311         uint32_t single_stride_log_num_of_bytes:3;
312         uint32_t dbr_umem_id;
313         uint32_t wq_umem_id;
314         uint64_t wq_umem_offset;
315 };
316
317 /* Create RQ attributes structure, used by create RQ operation. */
318 struct mlx5_devx_create_rq_attr {
319         uint32_t rlky:1;
320         uint32_t delay_drop_en:1;
321         uint32_t scatter_fcs:1;
322         uint32_t vsd:1;
323         uint32_t mem_rq_type:4;
324         uint32_t state:4;
325         uint32_t flush_in_error_en:1;
326         uint32_t hairpin:1;
327         uint32_t user_index:24;
328         uint32_t cqn:24;
329         uint32_t counter_set_id:8;
330         uint32_t rmpn:24;
331         struct mlx5_devx_wq_attr wq_attr;
332 };
333
334 /* Modify RQ attributes structure, used by modify RQ operation. */
335 struct mlx5_devx_modify_rq_attr {
336         uint32_t rqn:24;
337         uint32_t rq_state:4; /* Current RQ state. */
338         uint32_t state:4; /* Required RQ state. */
339         uint32_t scatter_fcs:1;
340         uint32_t vsd:1;
341         uint32_t counter_set_id:8;
342         uint32_t hairpin_peer_sq:24;
343         uint32_t hairpin_peer_vhca:16;
344         uint64_t modify_bitmask;
345         uint32_t lwm:16; /* Contained WQ lwm. */
346 };
347
348 struct mlx5_rx_hash_field_select {
349         uint32_t l3_prot_type:1;
350         uint32_t l4_prot_type:1;
351         uint32_t selected_fields:30;
352 };
353
354 /* TIR attributes structure, used by TIR operations. */
355 struct mlx5_devx_tir_attr {
356         uint32_t disp_type:4;
357         uint32_t lro_timeout_period_usecs:16;
358         uint32_t lro_enable_mask:4;
359         uint32_t lro_max_msg_sz:8;
360         uint32_t inline_rqn:24;
361         uint32_t rx_hash_symmetric:1;
362         uint32_t tunneled_offload_en:1;
363         uint32_t indirect_table:24;
364         uint32_t rx_hash_fn:4;
365         uint32_t self_lb_block:2;
366         uint32_t transport_domain:24;
367         uint32_t rx_hash_toeplitz_key[10];
368         struct mlx5_rx_hash_field_select rx_hash_field_selector_outer;
369         struct mlx5_rx_hash_field_select rx_hash_field_selector_inner;
370 };
371
372 /* RQT attributes structure, used by RQT operations. */
373 struct mlx5_devx_rqt_attr {
374         uint32_t rqt_max_size:16;
375         uint32_t rqt_actual_size:16;
376         uint32_t rq_list[];
377 };
378
379 /* TIS attributes structure. */
380 struct mlx5_devx_tis_attr {
381         uint32_t strict_lag_tx_port_affinity:1;
382         uint32_t tls_en:1;
383         uint32_t lag_tx_port_affinity:4;
384         uint32_t prio:4;
385         uint32_t transport_domain:24;
386 };
387
388 /* SQ attributes structure, used by SQ create operation. */
389 struct mlx5_devx_create_sq_attr {
390         uint32_t rlky:1;
391         uint32_t cd_master:1;
392         uint32_t fre:1;
393         uint32_t flush_in_error_en:1;
394         uint32_t allow_multi_pkt_send_wqe:1;
395         uint32_t min_wqe_inline_mode:3;
396         uint32_t state:4;
397         uint32_t reg_umr:1;
398         uint32_t allow_swp:1;
399         uint32_t hairpin:1;
400         uint32_t user_index:24;
401         uint32_t cqn:24;
402         uint32_t packet_pacing_rate_limit_index:16;
403         uint32_t tis_lst_sz:16;
404         uint32_t tis_num:24;
405         struct mlx5_devx_wq_attr wq_attr;
406 };
407
408 /* SQ attributes structure, used by SQ modify operation. */
409 struct mlx5_devx_modify_sq_attr {
410         uint32_t sq_state:4;
411         uint32_t state:4;
412         uint32_t hairpin_peer_rq:24;
413         uint32_t hairpin_peer_vhca:16;
414 };
415
416 /**
417  * Type of object being allocated.
418  */
419 enum mlx5_verbs_alloc_type {
420         MLX5_VERBS_ALLOC_TYPE_NONE,
421         MLX5_VERBS_ALLOC_TYPE_TX_QUEUE,
422         MLX5_VERBS_ALLOC_TYPE_RX_QUEUE,
423 };
424
425 /* VLAN netdev for VLAN workaround. */
426 struct mlx5_vlan_dev {
427         uint32_t refcnt;
428         uint32_t ifindex; /**< Own interface index. */
429 };
430
431 /* Structure for VF VLAN workaround. */
432 struct mlx5_vf_vlan {
433         uint32_t tag:12;
434         uint32_t created:1;
435 };
436
437 /*
438  * Array of VLAN devices created on the base of VF
439  * used for workaround in virtual environments.
440  */
441 struct mlx5_vlan_vmwa_context {
442         int nl_socket;
443         uint32_t nl_sn;
444         uint32_t vf_ifindex;
445         struct rte_eth_dev *dev;
446         struct mlx5_vlan_dev vlan_dev[4096];
447 };
448
449 /**
450  * Verbs allocator needs a context to know in the callback which kind of
451  * resources it is allocating.
452  */
453 struct mlx5_verbs_alloc_ctx {
454         enum mlx5_verbs_alloc_type type; /* Kind of object being allocated. */
455         const void *obj; /* Pointer to the DPDK object. */
456 };
457
458 LIST_HEAD(mlx5_mr_list, mlx5_mr);
459
460 /* Flow drop context necessary due to Verbs API. */
461 struct mlx5_drop {
462         struct mlx5_hrxq *hrxq; /* Hash Rx queue queue. */
463         struct mlx5_rxq_obj *rxq; /* Rx queue object. */
464 };
465
466 #define MLX5_COUNTERS_PER_POOL 512
467 #define MLX5_MAX_PENDING_QUERIES 4
468
469 struct mlx5_flow_counter_pool;
470
471 struct flow_counter_stats {
472         uint64_t hits;
473         uint64_t bytes;
474 };
475
476 /* Counters information. */
477 struct mlx5_flow_counter {
478         TAILQ_ENTRY(mlx5_flow_counter) next;
479         /**< Pointer to the next flow counter structure. */
480         uint32_t shared:1; /**< Share counter ID with other flow rules. */
481         uint32_t batch: 1;
482         /**< Whether the counter was allocated by batch command. */
483         uint32_t ref_cnt:30; /**< Reference counter. */
484         uint32_t id; /**< Counter ID. */
485         union {  /**< Holds the counters for the rule. */
486 #if defined(HAVE_IBV_DEVICE_COUNTERS_SET_V42)
487                 struct ibv_counter_set *cs;
488 #elif defined(HAVE_IBV_DEVICE_COUNTERS_SET_V45)
489                 struct ibv_counters *cs;
490 #endif
491                 struct mlx5_devx_obj *dcs; /**< Counter Devx object. */
492                 struct mlx5_flow_counter_pool *pool; /**< The counter pool. */
493         };
494         union {
495                 uint64_t hits; /**< Reset value of hits packets. */
496                 int64_t query_gen; /**< Generation of the last release. */
497         };
498         uint64_t bytes; /**< Reset value of bytes. */
499         void *action; /**< Pointer to the dv action. */
500 };
501
502 TAILQ_HEAD(mlx5_counters, mlx5_flow_counter);
503
504 /* Counter pool structure - query is in pool resolution. */
505 struct mlx5_flow_counter_pool {
506         TAILQ_ENTRY(mlx5_flow_counter_pool) next;
507         struct mlx5_counters counters; /* Free counter list. */
508         union {
509                 struct mlx5_devx_obj *min_dcs;
510                 rte_atomic64_t a64_dcs;
511         };
512         /* The devx object of the minimum counter ID. */
513         rte_atomic64_t query_gen;
514         uint32_t n_counters: 16; /* Number of devx allocated counters. */
515         rte_spinlock_t sl; /* The pool lock. */
516         struct mlx5_counter_stats_raw *raw;
517         struct mlx5_counter_stats_raw *raw_hw; /* The raw on HW working. */
518         struct mlx5_flow_counter counters_raw[]; /* The pool counters memory. */
519 };
520
521 struct mlx5_counter_stats_raw;
522
523 /* Memory management structure for group of counter statistics raws. */
524 struct mlx5_counter_stats_mem_mng {
525         LIST_ENTRY(mlx5_counter_stats_mem_mng) next;
526         struct mlx5_counter_stats_raw *raws;
527         struct mlx5_devx_obj *dm;
528         struct mlx5dv_devx_umem *umem;
529 };
530
531 /* Raw memory structure for the counter statistics values of a pool. */
532 struct mlx5_counter_stats_raw {
533         LIST_ENTRY(mlx5_counter_stats_raw) next;
534         int min_dcs_id;
535         struct mlx5_counter_stats_mem_mng *mem_mng;
536         volatile struct flow_counter_stats *data;
537 };
538
539 TAILQ_HEAD(mlx5_counter_pools, mlx5_flow_counter_pool);
540
541 /* Container structure for counter pools. */
542 struct mlx5_pools_container {
543         rte_atomic16_t n_valid; /* Number of valid pools. */
544         uint16_t n; /* Number of pools. */
545         struct mlx5_counter_pools pool_list; /* Counter pool list. */
546         struct mlx5_flow_counter_pool **pools; /* Counter pool array. */
547         struct mlx5_counter_stats_mem_mng *init_mem_mng;
548         /* Hold the memory management for the next allocated pools raws. */
549 };
550
551 /* Counter global management structure. */
552 struct mlx5_flow_counter_mng {
553         uint8_t mhi[2]; /* master \ host container index. */
554         struct mlx5_pools_container ccont[2 * 2];
555         /* 2 containers for single and for batch for double-buffer. */
556         struct mlx5_counters flow_counters; /* Legacy flow counter list. */
557         uint8_t pending_queries;
558         uint8_t batch;
559         uint16_t pool_index;
560         uint8_t query_thread_on;
561         LIST_HEAD(mem_mngs, mlx5_counter_stats_mem_mng) mem_mngs;
562         LIST_HEAD(stat_raws, mlx5_counter_stats_raw) free_stat_raws;
563 };
564
565 /* Per port data of shared IB device. */
566 struct mlx5_ibv_shared_port {
567         uint32_t ih_port_id;
568         uint32_t devx_ih_port_id;
569         /*
570          * Interrupt handler port_id. Used by shared interrupt
571          * handler to find the corresponding rte_eth device
572          * by IB port index. If value is equal or greater
573          * RTE_MAX_ETHPORTS it means there is no subhandler
574          * installed for specified IB port index.
575          */
576 };
577
578 /* Table key of the hash organization. */
579 union mlx5_flow_tbl_key {
580         struct {
581                 /* Table ID should be at the lowest address. */
582                 uint32_t table_id;      /**< ID of the table. */
583                 uint16_t reserved;      /**< must be zero for comparison. */
584                 uint8_t domain;         /**< 1 - FDB, 0 - NIC TX/RX. */
585                 uint8_t direction;      /**< 1 - egress, 0 - ingress. */
586         };
587         uint64_t v64;                   /**< full 64bits value of key */
588 };
589
590 /* Table structure. */
591 struct mlx5_flow_tbl_resource {
592         void *obj; /**< Pointer to DR table object. */
593         rte_atomic32_t refcnt; /**< Reference counter. */
594 };
595
596 #define MLX5_MAX_TABLES UINT16_MAX
597 #define MLX5_FLOW_TABLE_LEVEL_METER (UINT16_MAX - 3)
598 #define MLX5_FLOW_TABLE_LEVEL_SUFFIX (UINT16_MAX - 2)
599 #define MLX5_HAIRPIN_TX_TABLE (UINT16_MAX - 1)
600 /* Reserve the last two tables for metadata register copy. */
601 #define MLX5_FLOW_MREG_ACT_TABLE_GROUP (MLX5_MAX_TABLES - 1)
602 #define MLX5_FLOW_MREG_CP_TABLE_GROUP (MLX5_MAX_TABLES - 2)
603 /* Tables for metering splits should be added here. */
604 #define MLX5_MAX_TABLES_EXTERNAL (MLX5_MAX_TABLES - 3)
605 #define MLX5_MAX_TABLES_FDB UINT16_MAX
606
607 #define MLX5_DBR_PAGE_SIZE 4096 /* Must be >= 512. */
608 #define MLX5_DBR_SIZE 8
609 #define MLX5_DBR_PER_PAGE (MLX5_DBR_PAGE_SIZE / MLX5_DBR_SIZE)
610 #define MLX5_DBR_BITMAP_SIZE (MLX5_DBR_PER_PAGE / 64)
611
612 struct mlx5_devx_dbr_page {
613         /* Door-bell records, must be first member in structure. */
614         uint8_t dbrs[MLX5_DBR_PAGE_SIZE];
615         LIST_ENTRY(mlx5_devx_dbr_page) next; /* Pointer to the next element. */
616         struct mlx5dv_devx_umem *umem;
617         uint32_t dbr_count; /* Number of door-bell records in use. */
618         /* 1 bit marks matching door-bell is in use. */
619         uint64_t dbr_bitmap[MLX5_DBR_BITMAP_SIZE];
620 };
621
622 /* ID generation structure. */
623 struct mlx5_flow_id_pool {
624         uint32_t *free_arr; /**< Pointer to the a array of free values. */
625         uint32_t base_index;
626         /**< The next index that can be used without any free elements. */
627         uint32_t *curr; /**< Pointer to the index to pop. */
628         uint32_t *last; /**< Pointer to the last element in the empty arrray. */
629 };
630
631 /*
632  * Shared Infiniband device context for Master/Representors
633  * which belong to same IB device with multiple IB ports.
634  **/
635 struct mlx5_ibv_shared {
636         LIST_ENTRY(mlx5_ibv_shared) next;
637         uint32_t refcnt;
638         uint32_t devx:1; /* Opened with DV. */
639         uint32_t max_port; /* Maximal IB device port index. */
640         struct ibv_context *ctx; /* Verbs/DV context. */
641         struct ibv_pd *pd; /* Protection Domain. */
642         uint32_t pdn; /* Protection Domain number. */
643         uint32_t tdn; /* Transport Domain number. */
644         char ibdev_name[IBV_SYSFS_NAME_MAX]; /* IB device name. */
645         char ibdev_path[IBV_SYSFS_PATH_MAX]; /* IB device path for secondary */
646         struct ibv_device_attr_ex device_attr; /* Device properties. */
647         LIST_ENTRY(mlx5_ibv_shared) mem_event_cb;
648         /**< Called by memory event callback. */
649         struct {
650                 uint32_t dev_gen; /* Generation number to flush local caches. */
651                 rte_rwlock_t rwlock; /* MR Lock. */
652                 struct mlx5_mr_btree cache; /* Global MR cache table. */
653                 struct mlx5_mr_list mr_list; /* Registered MR list. */
654                 struct mlx5_mr_list mr_free_list; /* Freed MR list. */
655         } mr;
656         /* Shared DV/DR flow data section. */
657         pthread_mutex_t dv_mutex; /* DV context mutex. */
658         uint32_t dv_meta_mask; /* flow META metadata supported mask. */
659         uint32_t dv_mark_mask; /* flow MARK metadata supported mask. */
660         uint32_t dv_regc0_mask; /* available bits of metatada reg_c[0]. */
661         uint32_t dv_refcnt; /* DV/DR data reference counter. */
662         void *fdb_domain; /* FDB Direct Rules name space handle. */
663         struct mlx5_flow_tbl_resource *fdb_mtr_sfx_tbl;
664         /* FDB meter suffix rules table. */
665         void *rx_domain; /* RX Direct Rules name space handle. */
666         struct mlx5_flow_tbl_resource *rx_mtr_sfx_tbl;
667         /* RX meter suffix rules table. */
668         void *tx_domain; /* TX Direct Rules name space handle. */
669         struct mlx5_flow_tbl_resource *tx_mtr_sfx_tbl;
670         /* TX meter suffix rules table. */
671         struct mlx5_hlist *flow_tbls;
672         /* Direct Rules tables for FDB, NIC TX+RX */
673         void *esw_drop_action; /* Pointer to DR E-Switch drop action. */
674         void *pop_vlan_action; /* Pointer to DR pop VLAN action. */
675         LIST_HEAD(encap_decap, mlx5_flow_dv_encap_decap_resource) encaps_decaps;
676         LIST_HEAD(modify_cmd, mlx5_flow_dv_modify_hdr_resource) modify_cmds;
677         struct mlx5_hlist *tag_table;
678         LIST_HEAD(port_id_action_list, mlx5_flow_dv_port_id_action_resource)
679                 port_id_action_list; /* List of port ID actions. */
680         LIST_HEAD(push_vlan_action_list, mlx5_flow_dv_push_vlan_action_resource)
681                 push_vlan_action_list; /* List of push VLAN actions. */
682         struct mlx5_flow_counter_mng cmng; /* Counters management structure. */
683         /* Shared interrupt handler section. */
684         pthread_mutex_t intr_mutex; /* Interrupt config mutex. */
685         uint32_t intr_cnt; /* Interrupt handler reference counter. */
686         struct rte_intr_handle intr_handle; /* Interrupt handler for device. */
687         uint32_t devx_intr_cnt; /* Devx interrupt handler reference counter. */
688         struct rte_intr_handle intr_handle_devx; /* DEVX interrupt handler. */
689         struct mlx5dv_devx_cmd_comp *devx_comp; /* DEVX async comp obj. */
690         struct mlx5_devx_obj *tis; /* TIS object. */
691         struct mlx5_devx_obj *td; /* Transport domain. */
692         struct mlx5_flow_id_pool *flow_id_pool; /* Flow ID pool. */
693         struct mlx5_ibv_shared_port port[]; /* per device port data array. */
694 };
695
696 /* Per-process private structure. */
697 struct mlx5_proc_priv {
698         size_t uar_table_sz;
699         /* Size of UAR register table. */
700         void *uar_table[];
701         /* Table of UAR registers for each process. */
702 };
703
704 /* MTR profile list. */
705 TAILQ_HEAD(mlx5_mtr_profiles, mlx5_flow_meter_profile);
706 /* MTR list. */
707 TAILQ_HEAD(mlx5_flow_meters, mlx5_flow_meter);
708
709 #define MLX5_PROC_PRIV(port_id) \
710         ((struct mlx5_proc_priv *)rte_eth_devices[port_id].process_private)
711
712 struct mlx5_priv {
713         struct rte_eth_dev_data *dev_data;  /* Pointer to device data. */
714         struct mlx5_ibv_shared *sh; /* Shared IB device context. */
715         uint32_t ibv_port; /* IB device port number. */
716         struct rte_pci_device *pci_dev; /* Backend PCI device. */
717         struct rte_ether_addr mac[MLX5_MAX_MAC_ADDRESSES]; /* MAC addresses. */
718         BITFIELD_DECLARE(mac_own, uint64_t, MLX5_MAX_MAC_ADDRESSES);
719         /* Bit-field of MAC addresses owned by the PMD. */
720         uint16_t vlan_filter[MLX5_MAX_VLAN_IDS]; /* VLAN filters table. */
721         unsigned int vlan_filter_n; /* Number of configured VLAN filters. */
722         /* Device properties. */
723         uint16_t mtu; /* Configured MTU. */
724         unsigned int isolated:1; /* Whether isolated mode is enabled. */
725         unsigned int representor:1; /* Device is a port representor. */
726         unsigned int master:1; /* Device is a E-Switch master. */
727         unsigned int dr_shared:1; /* DV/DR data is shared. */
728         unsigned int counter_fallback:1; /* Use counter fallback management. */
729         unsigned int mtr_en:1; /* Whether support meter. */
730         uint16_t domain_id; /* Switch domain identifier. */
731         uint16_t vport_id; /* Associated VF vport index (if any). */
732         uint32_t vport_meta_tag; /* Used for vport index match ove VF LAG. */
733         uint32_t vport_meta_mask; /* Used for vport index field match mask. */
734         int32_t representor_id; /* Port representor identifier. */
735         int32_t pf_bond; /* >=0 means PF index in bonding configuration. */
736         unsigned int if_index; /* Associated kernel network device index. */
737         /* RX/TX queues. */
738         unsigned int rxqs_n; /* RX queues array size. */
739         unsigned int txqs_n; /* TX queues array size. */
740         struct mlx5_rxq_data *(*rxqs)[]; /* RX queues. */
741         struct mlx5_txq_data *(*txqs)[]; /* TX queues. */
742         struct rte_mempool *mprq_mp; /* Mempool for Multi-Packet RQ. */
743         struct rte_eth_rss_conf rss_conf; /* RSS configuration. */
744         unsigned int (*reta_idx)[]; /* RETA index table. */
745         unsigned int reta_idx_n; /* RETA index size. */
746         struct mlx5_drop drop_queue; /* Flow drop queues. */
747         struct mlx5_flows flows; /* RTE Flow rules. */
748         struct mlx5_flows ctrl_flows; /* Control flow rules. */
749         LIST_HEAD(rxq, mlx5_rxq_ctrl) rxqsctrl; /* DPDK Rx queues. */
750         LIST_HEAD(rxqobj, mlx5_rxq_obj) rxqsobj; /* Verbs/DevX Rx queues. */
751         LIST_HEAD(hrxq, mlx5_hrxq) hrxqs; /* Verbs Hash Rx queues. */
752         LIST_HEAD(txq, mlx5_txq_ctrl) txqsctrl; /* DPDK Tx queues. */
753         LIST_HEAD(txqobj, mlx5_txq_obj) txqsobj; /* Verbs/DevX Tx queues. */
754         /* Indirection tables. */
755         LIST_HEAD(ind_tables, mlx5_ind_table_obj) ind_tbls;
756         /* Pointer to next element. */
757         rte_atomic32_t refcnt; /**< Reference counter. */
758         struct ibv_flow_action *verbs_action;
759         /**< Verbs modify header action object. */
760         uint8_t ft_type; /**< Flow table type, Rx or Tx. */
761         uint8_t max_lro_msg_size;
762         /* Tags resources cache. */
763         uint32_t link_speed_capa; /* Link speed capabilities. */
764         struct mlx5_xstats_ctrl xstats_ctrl; /* Extended stats control. */
765         struct mlx5_stats_ctrl stats_ctrl; /* Stats control. */
766         struct mlx5_dev_config config; /* Device configuration. */
767         struct mlx5_verbs_alloc_ctx verbs_alloc_ctx;
768         /* Context for Verbs allocator. */
769         int nl_socket_rdma; /* Netlink socket (NETLINK_RDMA). */
770         int nl_socket_route; /* Netlink socket (NETLINK_ROUTE). */
771         uint32_t nl_sn; /* Netlink message sequence number. */
772         LIST_HEAD(dbrpage, mlx5_devx_dbr_page) dbrpgs; /* Door-bell pages. */
773         struct mlx5_vlan_vmwa_context *vmwa_context; /* VLAN WA context. */
774         struct mlx5_flow_id_pool *qrss_id_pool;
775         struct mlx5_hlist *mreg_cp_tbl;
776         /* Hash table of Rx metadata register copy table. */
777         uint8_t mtr_sfx_reg; /* Meter prefix-suffix flow match REG_C. */
778         uint8_t mtr_color_reg; /* Meter color match REG_C. */
779         struct mlx5_mtr_profiles flow_meter_profiles; /* MTR profile list. */
780         struct mlx5_flow_meters flow_meters; /* MTR list. */
781 #ifndef RTE_ARCH_64
782         rte_spinlock_t uar_lock_cq; /* CQs share a common distinct UAR */
783         rte_spinlock_t uar_lock[MLX5_UAR_PAGE_NUM_MAX];
784         /* UAR same-page access control required in 32bit implementations. */
785 #endif
786         uint8_t skip_default_rss_reta; /* Skip configuration of default reta. */
787 };
788
789 #define PORT_ID(priv) ((priv)->dev_data->port_id)
790 #define ETH_DEV(priv) (&rte_eth_devices[PORT_ID(priv)])
791
792 /* mlx5.c */
793
794 int mlx5_getenv_int(const char *);
795 int mlx5_proc_priv_init(struct rte_eth_dev *dev);
796 int64_t mlx5_get_dbr(struct rte_eth_dev *dev,
797                      struct mlx5_devx_dbr_page **dbr_page);
798 int32_t mlx5_release_dbr(struct rte_eth_dev *dev, uint32_t umem_id,
799                          uint64_t offset);
800 int mlx5_udp_tunnel_port_add(struct rte_eth_dev *dev,
801                               struct rte_eth_udp_tunnel *udp_tunnel);
802 uint16_t mlx5_eth_find_next(uint16_t port_id, struct rte_pci_device *pci_dev);
803
804 /* Macro to iterate over all valid ports for mlx5 driver. */
805 #define MLX5_ETH_FOREACH_DEV(port_id, pci_dev) \
806         for (port_id = mlx5_eth_find_next(0, pci_dev); \
807              port_id < RTE_MAX_ETHPORTS; \
808              port_id = mlx5_eth_find_next(port_id + 1, pci_dev))
809
810 /* mlx5_ethdev.c */
811
812 int mlx5_get_ifname(const struct rte_eth_dev *dev, char (*ifname)[IF_NAMESIZE]);
813 int mlx5_get_master_ifname(const char *ibdev_path, char (*ifname)[IF_NAMESIZE]);
814 unsigned int mlx5_ifindex(const struct rte_eth_dev *dev);
815 int mlx5_ifreq(const struct rte_eth_dev *dev, int req, struct ifreq *ifr);
816 int mlx5_get_mtu(struct rte_eth_dev *dev, uint16_t *mtu);
817 int mlx5_set_flags(struct rte_eth_dev *dev, unsigned int keep,
818                    unsigned int flags);
819 int mlx5_dev_configure(struct rte_eth_dev *dev);
820 int mlx5_dev_infos_get(struct rte_eth_dev *dev, struct rte_eth_dev_info *info);
821 int mlx5_read_clock(struct rte_eth_dev *dev, uint64_t *clock);
822 int mlx5_fw_version_get(struct rte_eth_dev *dev, char *fw_ver, size_t fw_size);
823 const uint32_t *mlx5_dev_supported_ptypes_get(struct rte_eth_dev *dev);
824 int mlx5_link_update(struct rte_eth_dev *dev, int wait_to_complete);
825 int mlx5_force_link_status_change(struct rte_eth_dev *dev, int status);
826 int mlx5_dev_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
827 int mlx5_dev_get_flow_ctrl(struct rte_eth_dev *dev,
828                            struct rte_eth_fc_conf *fc_conf);
829 int mlx5_dev_set_flow_ctrl(struct rte_eth_dev *dev,
830                            struct rte_eth_fc_conf *fc_conf);
831 int mlx5_dev_to_pci_addr(const char *dev_path,
832                          struct rte_pci_addr *pci_addr);
833 void mlx5_dev_link_status_handler(void *arg);
834 void mlx5_dev_interrupt_handler(void *arg);
835 void mlx5_dev_interrupt_handler_devx(void *arg);
836 void mlx5_dev_interrupt_handler_uninstall(struct rte_eth_dev *dev);
837 void mlx5_dev_interrupt_handler_install(struct rte_eth_dev *dev);
838 void mlx5_dev_interrupt_handler_devx_uninstall(struct rte_eth_dev *dev);
839 void mlx5_dev_interrupt_handler_devx_install(struct rte_eth_dev *dev);
840 int mlx5_set_link_down(struct rte_eth_dev *dev);
841 int mlx5_set_link_up(struct rte_eth_dev *dev);
842 int mlx5_is_removed(struct rte_eth_dev *dev);
843 eth_tx_burst_t mlx5_select_tx_function(struct rte_eth_dev *dev);
844 eth_rx_burst_t mlx5_select_rx_function(struct rte_eth_dev *dev);
845 struct mlx5_priv *mlx5_port_to_eswitch_info(uint16_t port, bool valid);
846 struct mlx5_priv *mlx5_dev_to_eswitch_info(struct rte_eth_dev *dev);
847 int mlx5_sysfs_switch_info(unsigned int ifindex,
848                            struct mlx5_switch_info *info);
849 void mlx5_sysfs_check_switch_info(bool device_dir,
850                                   struct mlx5_switch_info *switch_info);
851 void mlx5_nl_check_switch_info(bool nun_vf_set,
852                                struct mlx5_switch_info *switch_info);
853 void mlx5_translate_port_name(const char *port_name_in,
854                               struct mlx5_switch_info *port_info_out);
855 void mlx5_intr_callback_unregister(const struct rte_intr_handle *handle,
856                                    rte_intr_callback_fn cb_fn, void *cb_arg);
857 int mlx5_get_module_info(struct rte_eth_dev *dev,
858                          struct rte_eth_dev_module_info *modinfo);
859 int mlx5_get_module_eeprom(struct rte_eth_dev *dev,
860                            struct rte_dev_eeprom_info *info);
861 int mlx5_hairpin_cap_get(struct rte_eth_dev *dev,
862                          struct rte_eth_hairpin_cap *cap);
863 int mlx5_dev_configure_rss_reta(struct rte_eth_dev *dev);
864
865 /* mlx5_mac.c */
866
867 int mlx5_get_mac(struct rte_eth_dev *dev, uint8_t (*mac)[RTE_ETHER_ADDR_LEN]);
868 void mlx5_mac_addr_remove(struct rte_eth_dev *dev, uint32_t index);
869 int mlx5_mac_addr_add(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
870                       uint32_t index, uint32_t vmdq);
871 int mlx5_mac_addr_set(struct rte_eth_dev *dev, struct rte_ether_addr *mac_addr);
872 int mlx5_set_mc_addr_list(struct rte_eth_dev *dev,
873                         struct rte_ether_addr *mc_addr_set,
874                         uint32_t nb_mc_addr);
875
876 /* mlx5_rss.c */
877
878 int mlx5_rss_hash_update(struct rte_eth_dev *dev,
879                          struct rte_eth_rss_conf *rss_conf);
880 int mlx5_rss_hash_conf_get(struct rte_eth_dev *dev,
881                            struct rte_eth_rss_conf *rss_conf);
882 int mlx5_rss_reta_index_resize(struct rte_eth_dev *dev, unsigned int reta_size);
883 int mlx5_dev_rss_reta_query(struct rte_eth_dev *dev,
884                             struct rte_eth_rss_reta_entry64 *reta_conf,
885                             uint16_t reta_size);
886 int mlx5_dev_rss_reta_update(struct rte_eth_dev *dev,
887                              struct rte_eth_rss_reta_entry64 *reta_conf,
888                              uint16_t reta_size);
889
890 /* mlx5_rxmode.c */
891
892 int mlx5_promiscuous_enable(struct rte_eth_dev *dev);
893 int mlx5_promiscuous_disable(struct rte_eth_dev *dev);
894 int mlx5_allmulticast_enable(struct rte_eth_dev *dev);
895 int mlx5_allmulticast_disable(struct rte_eth_dev *dev);
896
897 /* mlx5_stats.c */
898
899 void mlx5_stats_init(struct rte_eth_dev *dev);
900 int mlx5_stats_get(struct rte_eth_dev *dev, struct rte_eth_stats *stats);
901 int mlx5_stats_reset(struct rte_eth_dev *dev);
902 int mlx5_xstats_get(struct rte_eth_dev *dev, struct rte_eth_xstat *stats,
903                     unsigned int n);
904 int mlx5_xstats_reset(struct rte_eth_dev *dev);
905 int mlx5_xstats_get_names(struct rte_eth_dev *dev __rte_unused,
906                           struct rte_eth_xstat_name *xstats_names,
907                           unsigned int n);
908
909 /* mlx5_vlan.c */
910
911 int mlx5_vlan_filter_set(struct rte_eth_dev *dev, uint16_t vlan_id, int on);
912 void mlx5_vlan_strip_queue_set(struct rte_eth_dev *dev, uint16_t queue, int on);
913 int mlx5_vlan_offload_set(struct rte_eth_dev *dev, int mask);
914
915 /* mlx5_trigger.c */
916
917 int mlx5_dev_start(struct rte_eth_dev *dev);
918 void mlx5_dev_stop(struct rte_eth_dev *dev);
919 int mlx5_traffic_enable(struct rte_eth_dev *dev);
920 void mlx5_traffic_disable(struct rte_eth_dev *dev);
921 int mlx5_traffic_restart(struct rte_eth_dev *dev);
922
923 /* mlx5_flow.c */
924
925 int mlx5_flow_discover_mreg_c(struct rte_eth_dev *eth_dev);
926 bool mlx5_flow_ext_mreg_supported(struct rte_eth_dev *dev);
927 int mlx5_flow_discover_priorities(struct rte_eth_dev *dev);
928 void mlx5_flow_print(struct rte_flow *flow);
929 int mlx5_flow_validate(struct rte_eth_dev *dev,
930                        const struct rte_flow_attr *attr,
931                        const struct rte_flow_item items[],
932                        const struct rte_flow_action actions[],
933                        struct rte_flow_error *error);
934 struct rte_flow *mlx5_flow_create(struct rte_eth_dev *dev,
935                                   const struct rte_flow_attr *attr,
936                                   const struct rte_flow_item items[],
937                                   const struct rte_flow_action actions[],
938                                   struct rte_flow_error *error);
939 int mlx5_flow_destroy(struct rte_eth_dev *dev, struct rte_flow *flow,
940                       struct rte_flow_error *error);
941 void mlx5_flow_list_flush(struct rte_eth_dev *dev, struct mlx5_flows *list);
942 int mlx5_flow_flush(struct rte_eth_dev *dev, struct rte_flow_error *error);
943 int mlx5_flow_query(struct rte_eth_dev *dev, struct rte_flow *flow,
944                     const struct rte_flow_action *action, void *data,
945                     struct rte_flow_error *error);
946 int mlx5_flow_isolate(struct rte_eth_dev *dev, int enable,
947                       struct rte_flow_error *error);
948 int mlx5_dev_filter_ctrl(struct rte_eth_dev *dev,
949                          enum rte_filter_type filter_type,
950                          enum rte_filter_op filter_op,
951                          void *arg);
952 int mlx5_flow_start(struct rte_eth_dev *dev, struct mlx5_flows *list);
953 void mlx5_flow_stop(struct rte_eth_dev *dev, struct mlx5_flows *list);
954 int mlx5_flow_verify(struct rte_eth_dev *dev);
955 int mlx5_ctrl_flow_source_queue(struct rte_eth_dev *dev, uint32_t queue);
956 int mlx5_ctrl_flow_vlan(struct rte_eth_dev *dev,
957                         struct rte_flow_item_eth *eth_spec,
958                         struct rte_flow_item_eth *eth_mask,
959                         struct rte_flow_item_vlan *vlan_spec,
960                         struct rte_flow_item_vlan *vlan_mask);
961 int mlx5_ctrl_flow(struct rte_eth_dev *dev,
962                    struct rte_flow_item_eth *eth_spec,
963                    struct rte_flow_item_eth *eth_mask);
964 struct rte_flow *mlx5_flow_create_esw_table_zero_flow(struct rte_eth_dev *dev);
965 int mlx5_flow_create_drop_queue(struct rte_eth_dev *dev);
966 void mlx5_flow_delete_drop_queue(struct rte_eth_dev *dev);
967 void mlx5_flow_async_pool_query_handle(struct mlx5_ibv_shared *sh,
968                                        uint64_t async_id, int status);
969 void mlx5_set_query_alarm(struct mlx5_ibv_shared *sh);
970 void mlx5_flow_query_alarm(void *arg);
971 struct mlx5_flow_counter *mlx5_counter_alloc(struct rte_eth_dev *dev);
972 void mlx5_counter_free(struct rte_eth_dev *dev, struct mlx5_flow_counter *cnt);
973 int mlx5_counter_query(struct rte_eth_dev *dev, struct mlx5_flow_counter *cnt,
974                        bool clear, uint64_t *pkts, uint64_t *bytes);
975
976 /* mlx5_mp.c */
977 void mlx5_mp_req_start_rxtx(struct rte_eth_dev *dev);
978 void mlx5_mp_req_stop_rxtx(struct rte_eth_dev *dev);
979 int mlx5_mp_req_mr_create(struct rte_eth_dev *dev, uintptr_t addr);
980 int mlx5_mp_req_verbs_cmd_fd(struct rte_eth_dev *dev);
981 int mlx5_mp_req_queue_state_modify(struct rte_eth_dev *dev,
982                                    struct mlx5_mp_arg_queue_state_modify *sm);
983 int mlx5_mp_init_primary(void);
984 void mlx5_mp_uninit_primary(void);
985 int mlx5_mp_init_secondary(void);
986 void mlx5_mp_uninit_secondary(void);
987
988 /* mlx5_nl.c */
989
990 int mlx5_nl_init(int protocol);
991 int mlx5_nl_mac_addr_add(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
992                          uint32_t index);
993 int mlx5_nl_mac_addr_remove(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
994                             uint32_t index);
995 void mlx5_nl_mac_addr_sync(struct rte_eth_dev *dev);
996 void mlx5_nl_mac_addr_flush(struct rte_eth_dev *dev);
997 int mlx5_nl_promisc(struct rte_eth_dev *dev, int enable);
998 int mlx5_nl_allmulti(struct rte_eth_dev *dev, int enable);
999 unsigned int mlx5_nl_portnum(int nl, const char *name);
1000 unsigned int mlx5_nl_ifindex(int nl, const char *name, uint32_t pindex);
1001 int mlx5_nl_vf_mac_addr_modify(struct rte_eth_dev *dev,
1002                                struct rte_ether_addr *mac, int vf_index);
1003 int mlx5_nl_switch_info(int nl, unsigned int ifindex,
1004                         struct mlx5_switch_info *info);
1005
1006 struct mlx5_vlan_vmwa_context *mlx5_vlan_vmwa_init(struct rte_eth_dev *dev,
1007                                                    uint32_t ifindex);
1008 void mlx5_vlan_vmwa_exit(struct mlx5_vlan_vmwa_context *ctx);
1009 void mlx5_vlan_vmwa_release(struct rte_eth_dev *dev,
1010                             struct mlx5_vf_vlan *vf_vlan);
1011 void mlx5_vlan_vmwa_acquire(struct rte_eth_dev *dev,
1012                             struct mlx5_vf_vlan *vf_vlan);
1013
1014 /* mlx5_devx_cmds.c */
1015
1016 struct mlx5_devx_obj *mlx5_devx_cmd_flow_counter_alloc(struct ibv_context *ctx,
1017                                                        uint32_t bulk_sz);
1018 int mlx5_devx_cmd_destroy(struct mlx5_devx_obj *obj);
1019 int mlx5_devx_cmd_flow_counter_query(struct mlx5_devx_obj *dcs,
1020                                      int clear, uint32_t n_counters,
1021                                      uint64_t *pkts, uint64_t *bytes,
1022                                      uint32_t mkey, void *addr,
1023                                      struct mlx5dv_devx_cmd_comp *cmd_comp,
1024                                      uint64_t async_id);
1025 int mlx5_devx_cmd_query_hca_attr(struct ibv_context *ctx,
1026                                  struct mlx5_hca_attr *attr);
1027 struct mlx5_devx_obj *mlx5_devx_cmd_mkey_create(struct ibv_context *ctx,
1028                                              struct mlx5_devx_mkey_attr *attr);
1029 int mlx5_devx_get_out_command_status(void *out);
1030 int mlx5_devx_cmd_qp_query_tis_td(struct ibv_qp *qp, uint32_t tis_num,
1031                                   uint32_t *tis_td);
1032 struct mlx5_devx_obj *mlx5_devx_cmd_create_rq(struct ibv_context *ctx,
1033                                 struct mlx5_devx_create_rq_attr *rq_attr,
1034                                 int socket);
1035 int mlx5_devx_cmd_modify_rq(struct mlx5_devx_obj *rq,
1036                             struct mlx5_devx_modify_rq_attr *rq_attr);
1037 struct mlx5_devx_obj *mlx5_devx_cmd_create_tir(struct ibv_context *ctx,
1038                                         struct mlx5_devx_tir_attr *tir_attr);
1039 struct mlx5_devx_obj *mlx5_devx_cmd_create_rqt(struct ibv_context *ctx,
1040                                         struct mlx5_devx_rqt_attr *rqt_attr);
1041 struct mlx5_devx_obj *mlx5_devx_cmd_create_sq
1042         (struct ibv_context *ctx, struct mlx5_devx_create_sq_attr *sq_attr);
1043 int mlx5_devx_cmd_modify_sq
1044         (struct mlx5_devx_obj *sq, struct mlx5_devx_modify_sq_attr *sq_attr);
1045 struct mlx5_devx_obj *mlx5_devx_cmd_create_tis
1046         (struct ibv_context *ctx, struct mlx5_devx_tis_attr *tis_attr);
1047 struct mlx5_devx_obj *mlx5_devx_cmd_create_td(struct ibv_context *ctx);
1048
1049 /* mlx5_flow_meter.c */
1050
1051 int mlx5_flow_meter_ops_get(struct rte_eth_dev *dev, void *arg);
1052 struct mlx5_flow_meter *mlx5_flow_meter_find(struct mlx5_priv *priv,
1053                                              uint32_t meter_id);
1054 struct mlx5_flow_meter *mlx5_flow_meter_attach
1055                                         (struct mlx5_priv *priv,
1056                                          uint32_t meter_id,
1057                                          const struct rte_flow_attr *attr,
1058                                          struct rte_flow_error *error);
1059 void mlx5_flow_meter_detach(struct mlx5_flow_meter *fm);
1060
1061 #endif /* RTE_PMD_MLX5_H_ */