net/mlx5: set VF MAC address from host
[dpdk.git] / drivers / net / mlx5 / mlx5.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2015 6WIND S.A.
3  * Copyright 2015 Mellanox Technologies, Ltd
4  */
5
6 #ifndef RTE_PMD_MLX5_H_
7 #define RTE_PMD_MLX5_H_
8
9 #include <stddef.h>
10 #include <stdbool.h>
11 #include <stdint.h>
12 #include <limits.h>
13 #include <net/if.h>
14 #include <netinet/in.h>
15 #include <sys/queue.h>
16
17 /* Verbs header. */
18 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
19 #ifdef PEDANTIC
20 #pragma GCC diagnostic ignored "-Wpedantic"
21 #endif
22 #include <infiniband/verbs.h>
23 #ifdef PEDANTIC
24 #pragma GCC diagnostic error "-Wpedantic"
25 #endif
26
27 #include <rte_pci.h>
28 #include <rte_ether.h>
29 #include <rte_ethdev_driver.h>
30 #include <rte_rwlock.h>
31 #include <rte_interrupts.h>
32 #include <rte_errno.h>
33 #include <rte_flow.h>
34
35 #include "mlx5_utils.h"
36 #include "mlx5_mr.h"
37 #include "mlx5_autoconf.h"
38 #include "mlx5_defs.h"
39 #include "mlx5_glue.h"
40 #include "mlx5_prm.h"
41
42 enum {
43         PCI_VENDOR_ID_MELLANOX = 0x15b3,
44 };
45
46 enum {
47         PCI_DEVICE_ID_MELLANOX_CONNECTX4 = 0x1013,
48         PCI_DEVICE_ID_MELLANOX_CONNECTX4VF = 0x1014,
49         PCI_DEVICE_ID_MELLANOX_CONNECTX4LX = 0x1015,
50         PCI_DEVICE_ID_MELLANOX_CONNECTX4LXVF = 0x1016,
51         PCI_DEVICE_ID_MELLANOX_CONNECTX5 = 0x1017,
52         PCI_DEVICE_ID_MELLANOX_CONNECTX5VF = 0x1018,
53         PCI_DEVICE_ID_MELLANOX_CONNECTX5EX = 0x1019,
54         PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF = 0x101a,
55         PCI_DEVICE_ID_MELLANOX_CONNECTX5BF = 0xa2d2,
56         PCI_DEVICE_ID_MELLANOX_CONNECTX5BFVF = 0xa2d3,
57         PCI_DEVICE_ID_MELLANOX_CONNECTX6 = 0x101b,
58         PCI_DEVICE_ID_MELLANOX_CONNECTX6VF = 0x101c,
59         PCI_DEVICE_ID_MELLANOX_CONNECTX6DX = 0x101d,
60         PCI_DEVICE_ID_MELLANOX_CONNECTX6DXVF = 0x101e,
61 };
62
63 /* Request types for IPC. */
64 enum mlx5_mp_req_type {
65         MLX5_MP_REQ_VERBS_CMD_FD = 1,
66         MLX5_MP_REQ_CREATE_MR,
67         MLX5_MP_REQ_START_RXTX,
68         MLX5_MP_REQ_STOP_RXTX,
69         MLX5_MP_REQ_QUEUE_STATE_MODIFY,
70 };
71
72 struct mlx5_mp_arg_queue_state_modify {
73         uint8_t is_wq; /* Set if WQ. */
74         uint16_t queue_id; /* DPDK queue ID. */
75         enum ibv_wq_state state; /* WQ requested state. */
76 };
77
78 /* Pameters for IPC. */
79 struct mlx5_mp_param {
80         enum mlx5_mp_req_type type;
81         int port_id;
82         int result;
83         RTE_STD_C11
84         union {
85                 uintptr_t addr; /* MLX5_MP_REQ_CREATE_MR */
86                 struct mlx5_mp_arg_queue_state_modify state_modify;
87                 /* MLX5_MP_REQ_QUEUE_STATE_MODIFY */
88         } args;
89 };
90
91 /** Request timeout for IPC. */
92 #define MLX5_MP_REQ_TIMEOUT_SEC 5
93
94 /** Key string for IPC. */
95 #define MLX5_MP_NAME "net_mlx5_mp"
96
97 /* Recognized Infiniband device physical port name types. */
98 enum mlx5_phys_port_name_type {
99         MLX5_PHYS_PORT_NAME_TYPE_NOTSET = 0, /* Not set. */
100         MLX5_PHYS_PORT_NAME_TYPE_LEGACY, /* before kernel ver < 5.0 */
101         MLX5_PHYS_PORT_NAME_TYPE_UPLINK, /* p0, kernel ver >= 5.0 */
102         MLX5_PHYS_PORT_NAME_TYPE_PFVF, /* pf0vf0, kernel ver >= 5.0 */
103         MLX5_PHYS_PORT_NAME_TYPE_UNKNOWN, /* Unrecognized. */
104 };
105
106 /** Switch information returned by mlx5_nl_switch_info(). */
107 struct mlx5_switch_info {
108         uint32_t master:1; /**< Master device. */
109         uint32_t representor:1; /**< Representor device. */
110         enum mlx5_phys_port_name_type name_type; /** < Port name type. */
111         int32_t pf_num; /**< PF number (valid for pfxvfx format only). */
112         int32_t port_name; /**< Representor port name. */
113         uint64_t switch_id; /**< Switch identifier. */
114 };
115
116 LIST_HEAD(mlx5_dev_list, mlx5_ibv_shared);
117
118 /* Shared data between primary and secondary processes. */
119 struct mlx5_shared_data {
120         rte_spinlock_t lock;
121         /* Global spinlock for primary and secondary processes. */
122         int init_done; /* Whether primary has done initialization. */
123         unsigned int secondary_cnt; /* Number of secondary processes init'd. */
124         struct mlx5_dev_list mem_event_cb_list;
125         rte_rwlock_t mem_event_rwlock;
126 };
127
128 /* Per-process data structure, not visible to other processes. */
129 struct mlx5_local_data {
130         int init_done; /* Whether a secondary has done initialization. */
131 };
132
133 extern struct mlx5_shared_data *mlx5_shared_data;
134
135 struct mlx5_counter_ctrl {
136         /* Name of the counter. */
137         char dpdk_name[RTE_ETH_XSTATS_NAME_SIZE];
138         /* Name of the counter on the device table. */
139         char ctr_name[RTE_ETH_XSTATS_NAME_SIZE];
140         uint32_t ib:1; /**< Nonzero for IB counters. */
141 };
142
143 struct mlx5_xstats_ctrl {
144         /* Number of device stats. */
145         uint16_t stats_n;
146         /* Number of device stats identified by PMD. */
147         uint16_t  mlx5_stats_n;
148         /* Index in the device counters table. */
149         uint16_t dev_table_idx[MLX5_MAX_XSTATS];
150         uint64_t base[MLX5_MAX_XSTATS];
151         struct mlx5_counter_ctrl info[MLX5_MAX_XSTATS];
152 };
153
154 struct mlx5_stats_ctrl {
155         /* Base for imissed counter. */
156         uint64_t imissed_base;
157 };
158
159 /* devX creation object */
160 struct mlx5_devx_obj {
161         struct mlx5dv_devx_obj *obj; /* The DV object. */
162         int id; /* The object ID. */
163 };
164
165 struct mlx5_devx_mkey_attr {
166         uint64_t addr;
167         uint64_t size;
168         uint32_t umem_id;
169         uint32_t pd;
170 };
171
172 /* HCA qos attributes. */
173 struct mlx5_hca_qos_attr {
174         uint32_t sup:1; /* Whether QOS is supported. */
175         uint32_t srtcm_sup:1; /* Whether srTCM mode is supported. */
176         uint8_t log_max_flow_meter;
177         /* Power of the maximum supported meters. */
178         uint8_t flow_meter_reg_c_ids;
179         /* Bitmap of the reg_Cs available for flow meter to use. */
180
181 };
182
183 /* HCA supports this number of time periods for LRO. */
184 #define MLX5_LRO_NUM_SUPP_PERIODS 4
185
186 /* HCA attributes. */
187 struct mlx5_hca_attr {
188         uint32_t eswitch_manager:1;
189         uint32_t flow_counters_dump:1;
190         uint8_t flow_counter_bulk_alloc_bitmap;
191         uint32_t eth_net_offloads:1;
192         uint32_t eth_virt:1;
193         uint32_t wqe_vlan_insert:1;
194         uint32_t wqe_inline_mode:2;
195         uint32_t vport_inline_mode:3;
196         uint32_t tunnel_stateless_geneve_rx:1;
197         uint32_t geneve_max_opt_len:1; /* 0x0: 14DW, 0x1: 63DW */
198         uint32_t lro_cap:1;
199         uint32_t tunnel_lro_gre:1;
200         uint32_t tunnel_lro_vxlan:1;
201         uint32_t lro_max_msg_sz_mode:2;
202         uint32_t lro_timer_supported_periods[MLX5_LRO_NUM_SUPP_PERIODS];
203         uint32_t flex_parser_protocols;
204         uint32_t hairpin:1;
205         uint32_t log_max_hairpin_queues:5;
206         uint32_t log_max_hairpin_wq_data_sz:5;
207         uint32_t log_max_hairpin_num_packets:5;
208         uint32_t vhca_id:16;
209         struct mlx5_hca_qos_attr qos;
210 };
211
212 /* Flow list . */
213 TAILQ_HEAD(mlx5_flows, rte_flow);
214
215 /* Default PMD specific parameter value. */
216 #define MLX5_ARG_UNSET (-1)
217
218 #define MLX5_LRO_SUPPORTED(dev) \
219         (((struct mlx5_priv *)((dev)->data->dev_private))->config.lro.supported)
220
221 /* LRO configurations structure. */
222 struct mlx5_lro_config {
223         uint32_t supported:1; /* Whether LRO is supported. */
224         uint32_t timeout; /* User configuration. */
225 };
226
227 /*
228  * Device configuration structure.
229  *
230  * Merged configuration from:
231  *
232  *  - Device capabilities,
233  *  - User device parameters disabled features.
234  */
235 struct mlx5_dev_config {
236         unsigned int hw_csum:1; /* Checksum offload is supported. */
237         unsigned int hw_vlan_strip:1; /* VLAN stripping is supported. */
238         unsigned int hw_vlan_insert:1; /* VLAN insertion in WQE is supported. */
239         unsigned int hw_fcs_strip:1; /* FCS stripping is supported. */
240         unsigned int hw_padding:1; /* End alignment padding is supported. */
241         unsigned int vf:1; /* This is a VF. */
242         unsigned int tunnel_en:1;
243         /* Whether tunnel stateless offloads are supported. */
244         unsigned int mpls_en:1; /* MPLS over GRE/UDP is enabled. */
245         unsigned int cqe_comp:1; /* CQE compression is enabled. */
246         unsigned int cqe_pad:1; /* CQE padding is enabled. */
247         unsigned int tso:1; /* Whether TSO is supported. */
248         unsigned int rx_vec_en:1; /* Rx vector is enabled. */
249         unsigned int mr_ext_memseg_en:1;
250         /* Whether memseg should be extended for MR creation. */
251         unsigned int l3_vxlan_en:1; /* Enable L3 VXLAN flow creation. */
252         unsigned int vf_nl_en:1; /* Enable Netlink requests in VF mode. */
253         unsigned int dv_esw_en:1; /* Enable E-Switch DV flow. */
254         unsigned int dv_flow_en:1; /* Enable DV flow. */
255         unsigned int dv_xmeta_en:2; /* Enable extensive flow metadata. */
256         unsigned int swp:1; /* Tx generic tunnel checksum and TSO offload. */
257         unsigned int devx:1; /* Whether devx interface is available or not. */
258         unsigned int dest_tir:1; /* Whether advanced DR API is available. */
259         struct {
260                 unsigned int enabled:1; /* Whether MPRQ is enabled. */
261                 unsigned int stride_num_n; /* Number of strides. */
262                 unsigned int min_stride_size_n; /* Min size of a stride. */
263                 unsigned int max_stride_size_n; /* Max size of a stride. */
264                 unsigned int max_memcpy_len;
265                 /* Maximum packet size to memcpy Rx packets. */
266                 unsigned int min_rxqs_num;
267                 /* Rx queue count threshold to enable MPRQ. */
268         } mprq; /* Configurations for Multi-Packet RQ. */
269         int mps; /* Multi-packet send supported mode. */
270         int dbnc; /* Skip doorbell register write barrier. */
271         unsigned int flow_prio; /* Number of flow priorities. */
272         enum modify_reg flow_mreg_c[MLX5_MREG_C_NUM];
273         /* Availibility of mreg_c's. */
274         unsigned int tso_max_payload_sz; /* Maximum TCP payload for TSO. */
275         unsigned int ind_table_max_size; /* Maximum indirection table size. */
276         unsigned int max_dump_files_num; /* Maximum dump files per queue. */
277         int txqs_inline; /* Queue number threshold for inlining. */
278         int txq_inline_min; /* Minimal amount of data bytes to inline. */
279         int txq_inline_max; /* Max packet size for inlining with SEND. */
280         int txq_inline_mpw; /* Max packet size for inlining with eMPW. */
281         struct mlx5_hca_attr hca_attr; /* HCA attributes. */
282         struct mlx5_lro_config lro; /* LRO configuration. */
283 };
284
285 struct mlx5_devx_wq_attr {
286         uint32_t wq_type:4;
287         uint32_t wq_signature:1;
288         uint32_t end_padding_mode:2;
289         uint32_t cd_slave:1;
290         uint32_t hds_skip_first_sge:1;
291         uint32_t log2_hds_buf_size:3;
292         uint32_t page_offset:5;
293         uint32_t lwm:16;
294         uint32_t pd:24;
295         uint32_t uar_page:24;
296         uint64_t dbr_addr;
297         uint32_t hw_counter;
298         uint32_t sw_counter;
299         uint32_t log_wq_stride:4;
300         uint32_t log_wq_pg_sz:5;
301         uint32_t log_wq_sz:5;
302         uint32_t dbr_umem_valid:1;
303         uint32_t wq_umem_valid:1;
304         uint32_t log_hairpin_num_packets:5;
305         uint32_t log_hairpin_data_sz:5;
306         uint32_t single_wqe_log_num_of_strides:4;
307         uint32_t two_byte_shift_en:1;
308         uint32_t single_stride_log_num_of_bytes:3;
309         uint32_t dbr_umem_id;
310         uint32_t wq_umem_id;
311         uint64_t wq_umem_offset;
312 };
313
314 /* Create RQ attributes structure, used by create RQ operation. */
315 struct mlx5_devx_create_rq_attr {
316         uint32_t rlky:1;
317         uint32_t delay_drop_en:1;
318         uint32_t scatter_fcs:1;
319         uint32_t vsd:1;
320         uint32_t mem_rq_type:4;
321         uint32_t state:4;
322         uint32_t flush_in_error_en:1;
323         uint32_t hairpin:1;
324         uint32_t user_index:24;
325         uint32_t cqn:24;
326         uint32_t counter_set_id:8;
327         uint32_t rmpn:24;
328         struct mlx5_devx_wq_attr wq_attr;
329 };
330
331 /* Modify RQ attributes structure, used by modify RQ operation. */
332 struct mlx5_devx_modify_rq_attr {
333         uint32_t rqn:24;
334         uint32_t rq_state:4; /* Current RQ state. */
335         uint32_t state:4; /* Required RQ state. */
336         uint32_t scatter_fcs:1;
337         uint32_t vsd:1;
338         uint32_t counter_set_id:8;
339         uint32_t hairpin_peer_sq:24;
340         uint32_t hairpin_peer_vhca:16;
341         uint64_t modify_bitmask;
342         uint32_t lwm:16; /* Contained WQ lwm. */
343 };
344
345 struct mlx5_rx_hash_field_select {
346         uint32_t l3_prot_type:1;
347         uint32_t l4_prot_type:1;
348         uint32_t selected_fields:30;
349 };
350
351 /* TIR attributes structure, used by TIR operations. */
352 struct mlx5_devx_tir_attr {
353         uint32_t disp_type:4;
354         uint32_t lro_timeout_period_usecs:16;
355         uint32_t lro_enable_mask:4;
356         uint32_t lro_max_msg_sz:8;
357         uint32_t inline_rqn:24;
358         uint32_t rx_hash_symmetric:1;
359         uint32_t tunneled_offload_en:1;
360         uint32_t indirect_table:24;
361         uint32_t rx_hash_fn:4;
362         uint32_t self_lb_block:2;
363         uint32_t transport_domain:24;
364         uint32_t rx_hash_toeplitz_key[10];
365         struct mlx5_rx_hash_field_select rx_hash_field_selector_outer;
366         struct mlx5_rx_hash_field_select rx_hash_field_selector_inner;
367 };
368
369 /* RQT attributes structure, used by RQT operations. */
370 struct mlx5_devx_rqt_attr {
371         uint32_t rqt_max_size:16;
372         uint32_t rqt_actual_size:16;
373         uint32_t rq_list[];
374 };
375
376 /* TIS attributes structure. */
377 struct mlx5_devx_tis_attr {
378         uint32_t strict_lag_tx_port_affinity:1;
379         uint32_t tls_en:1;
380         uint32_t lag_tx_port_affinity:4;
381         uint32_t prio:4;
382         uint32_t transport_domain:24;
383 };
384
385 /* SQ attributes structure, used by SQ create operation. */
386 struct mlx5_devx_create_sq_attr {
387         uint32_t rlky:1;
388         uint32_t cd_master:1;
389         uint32_t fre:1;
390         uint32_t flush_in_error_en:1;
391         uint32_t allow_multi_pkt_send_wqe:1;
392         uint32_t min_wqe_inline_mode:3;
393         uint32_t state:4;
394         uint32_t reg_umr:1;
395         uint32_t allow_swp:1;
396         uint32_t hairpin:1;
397         uint32_t user_index:24;
398         uint32_t cqn:24;
399         uint32_t packet_pacing_rate_limit_index:16;
400         uint32_t tis_lst_sz:16;
401         uint32_t tis_num:24;
402         struct mlx5_devx_wq_attr wq_attr;
403 };
404
405 /* SQ attributes structure, used by SQ modify operation. */
406 struct mlx5_devx_modify_sq_attr {
407         uint32_t sq_state:4;
408         uint32_t state:4;
409         uint32_t hairpin_peer_rq:24;
410         uint32_t hairpin_peer_vhca:16;
411 };
412
413 /**
414  * Type of object being allocated.
415  */
416 enum mlx5_verbs_alloc_type {
417         MLX5_VERBS_ALLOC_TYPE_NONE,
418         MLX5_VERBS_ALLOC_TYPE_TX_QUEUE,
419         MLX5_VERBS_ALLOC_TYPE_RX_QUEUE,
420 };
421
422 /* VLAN netdev for VLAN workaround. */
423 struct mlx5_vlan_dev {
424         uint32_t refcnt;
425         uint32_t ifindex; /**< Own interface index. */
426 };
427
428 /* Structure for VF VLAN workaround. */
429 struct mlx5_vf_vlan {
430         uint32_t tag:12;
431         uint32_t created:1;
432 };
433
434 /*
435  * Array of VLAN devices created on the base of VF
436  * used for workaround in virtual environments.
437  */
438 struct mlx5_vlan_vmwa_context {
439         int nl_socket;
440         uint32_t nl_sn;
441         uint32_t vf_ifindex;
442         struct rte_eth_dev *dev;
443         struct mlx5_vlan_dev vlan_dev[4096];
444 };
445
446 /**
447  * Verbs allocator needs a context to know in the callback which kind of
448  * resources it is allocating.
449  */
450 struct mlx5_verbs_alloc_ctx {
451         enum mlx5_verbs_alloc_type type; /* Kind of object being allocated. */
452         const void *obj; /* Pointer to the DPDK object. */
453 };
454
455 LIST_HEAD(mlx5_mr_list, mlx5_mr);
456
457 /* Flow drop context necessary due to Verbs API. */
458 struct mlx5_drop {
459         struct mlx5_hrxq *hrxq; /* Hash Rx queue queue. */
460         struct mlx5_rxq_obj *rxq; /* Rx queue object. */
461 };
462
463 #define MLX5_COUNTERS_PER_POOL 512
464 #define MLX5_MAX_PENDING_QUERIES 4
465
466 struct mlx5_flow_counter_pool;
467
468 struct flow_counter_stats {
469         uint64_t hits;
470         uint64_t bytes;
471 };
472
473 /* Counters information. */
474 struct mlx5_flow_counter {
475         TAILQ_ENTRY(mlx5_flow_counter) next;
476         /**< Pointer to the next flow counter structure. */
477         uint32_t shared:1; /**< Share counter ID with other flow rules. */
478         uint32_t batch: 1;
479         /**< Whether the counter was allocated by batch command. */
480         uint32_t ref_cnt:30; /**< Reference counter. */
481         uint32_t id; /**< Counter ID. */
482         union {  /**< Holds the counters for the rule. */
483 #if defined(HAVE_IBV_DEVICE_COUNTERS_SET_V42)
484                 struct ibv_counter_set *cs;
485 #elif defined(HAVE_IBV_DEVICE_COUNTERS_SET_V45)
486                 struct ibv_counters *cs;
487 #endif
488                 struct mlx5_devx_obj *dcs; /**< Counter Devx object. */
489                 struct mlx5_flow_counter_pool *pool; /**< The counter pool. */
490         };
491         union {
492                 uint64_t hits; /**< Reset value of hits packets. */
493                 int64_t query_gen; /**< Generation of the last release. */
494         };
495         uint64_t bytes; /**< Reset value of bytes. */
496         void *action; /**< Pointer to the dv action. */
497 };
498
499 TAILQ_HEAD(mlx5_counters, mlx5_flow_counter);
500
501 /* Counter pool structure - query is in pool resolution. */
502 struct mlx5_flow_counter_pool {
503         TAILQ_ENTRY(mlx5_flow_counter_pool) next;
504         struct mlx5_counters counters; /* Free counter list. */
505         union {
506                 struct mlx5_devx_obj *min_dcs;
507                 rte_atomic64_t a64_dcs;
508         };
509         /* The devx object of the minimum counter ID. */
510         rte_atomic64_t query_gen;
511         uint32_t n_counters: 16; /* Number of devx allocated counters. */
512         rte_spinlock_t sl; /* The pool lock. */
513         struct mlx5_counter_stats_raw *raw;
514         struct mlx5_counter_stats_raw *raw_hw; /* The raw on HW working. */
515         struct mlx5_flow_counter counters_raw[]; /* The pool counters memory. */
516 };
517
518 struct mlx5_counter_stats_raw;
519
520 /* Memory management structure for group of counter statistics raws. */
521 struct mlx5_counter_stats_mem_mng {
522         LIST_ENTRY(mlx5_counter_stats_mem_mng) next;
523         struct mlx5_counter_stats_raw *raws;
524         struct mlx5_devx_obj *dm;
525         struct mlx5dv_devx_umem *umem;
526 };
527
528 /* Raw memory structure for the counter statistics values of a pool. */
529 struct mlx5_counter_stats_raw {
530         LIST_ENTRY(mlx5_counter_stats_raw) next;
531         int min_dcs_id;
532         struct mlx5_counter_stats_mem_mng *mem_mng;
533         volatile struct flow_counter_stats *data;
534 };
535
536 TAILQ_HEAD(mlx5_counter_pools, mlx5_flow_counter_pool);
537
538 /* Container structure for counter pools. */
539 struct mlx5_pools_container {
540         rte_atomic16_t n_valid; /* Number of valid pools. */
541         uint16_t n; /* Number of pools. */
542         struct mlx5_counter_pools pool_list; /* Counter pool list. */
543         struct mlx5_flow_counter_pool **pools; /* Counter pool array. */
544         struct mlx5_counter_stats_mem_mng *init_mem_mng;
545         /* Hold the memory management for the next allocated pools raws. */
546 };
547
548 /* Counter global management structure. */
549 struct mlx5_flow_counter_mng {
550         uint8_t mhi[2]; /* master \ host container index. */
551         struct mlx5_pools_container ccont[2 * 2];
552         /* 2 containers for single and for batch for double-buffer. */
553         struct mlx5_counters flow_counters; /* Legacy flow counter list. */
554         uint8_t pending_queries;
555         uint8_t batch;
556         uint16_t pool_index;
557         uint8_t query_thread_on;
558         LIST_HEAD(mem_mngs, mlx5_counter_stats_mem_mng) mem_mngs;
559         LIST_HEAD(stat_raws, mlx5_counter_stats_raw) free_stat_raws;
560 };
561
562 /* Per port data of shared IB device. */
563 struct mlx5_ibv_shared_port {
564         uint32_t ih_port_id;
565         uint32_t devx_ih_port_id;
566         /*
567          * Interrupt handler port_id. Used by shared interrupt
568          * handler to find the corresponding rte_eth device
569          * by IB port index. If value is equal or greater
570          * RTE_MAX_ETHPORTS it means there is no subhandler
571          * installed for specified IB port index.
572          */
573 };
574
575 /* Table key of the hash organization. */
576 union mlx5_flow_tbl_key {
577         struct {
578                 /* Table ID should be at the lowest address. */
579                 uint32_t table_id;      /**< ID of the table. */
580                 uint16_t reserved;      /**< must be zero for comparison. */
581                 uint8_t domain;         /**< 1 - FDB, 0 - NIC TX/RX. */
582                 uint8_t direction;      /**< 1 - egress, 0 - ingress. */
583         };
584         uint64_t v64;                   /**< full 64bits value of key */
585 };
586
587 /* Table structure. */
588 struct mlx5_flow_tbl_resource {
589         void *obj; /**< Pointer to DR table object. */
590         rte_atomic32_t refcnt; /**< Reference counter. */
591 };
592
593 #define MLX5_MAX_TABLES UINT16_MAX
594 #define MLX5_FLOW_TABLE_LEVEL_METER (UINT16_MAX - 3)
595 #define MLX5_FLOW_TABLE_LEVEL_SUFFIX (UINT16_MAX - 2)
596 #define MLX5_HAIRPIN_TX_TABLE (UINT16_MAX - 1)
597 /* Reserve the last two tables for metadata register copy. */
598 #define MLX5_FLOW_MREG_ACT_TABLE_GROUP (MLX5_MAX_TABLES - 1)
599 #define MLX5_FLOW_MREG_CP_TABLE_GROUP (MLX5_MAX_TABLES - 2)
600 /* Tables for metering splits should be added here. */
601 #define MLX5_MAX_TABLES_EXTERNAL (MLX5_MAX_TABLES - 3)
602 #define MLX5_MAX_TABLES_FDB UINT16_MAX
603
604 #define MLX5_DBR_PAGE_SIZE 4096 /* Must be >= 512. */
605 #define MLX5_DBR_SIZE 8
606 #define MLX5_DBR_PER_PAGE (MLX5_DBR_PAGE_SIZE / MLX5_DBR_SIZE)
607 #define MLX5_DBR_BITMAP_SIZE (MLX5_DBR_PER_PAGE / 64)
608
609 struct mlx5_devx_dbr_page {
610         /* Door-bell records, must be first member in structure. */
611         uint8_t dbrs[MLX5_DBR_PAGE_SIZE];
612         LIST_ENTRY(mlx5_devx_dbr_page) next; /* Pointer to the next element. */
613         struct mlx5dv_devx_umem *umem;
614         uint32_t dbr_count; /* Number of door-bell records in use. */
615         /* 1 bit marks matching door-bell is in use. */
616         uint64_t dbr_bitmap[MLX5_DBR_BITMAP_SIZE];
617 };
618
619 /* ID generation structure. */
620 struct mlx5_flow_id_pool {
621         uint32_t *free_arr; /**< Pointer to the a array of free values. */
622         uint32_t base_index;
623         /**< The next index that can be used without any free elements. */
624         uint32_t *curr; /**< Pointer to the index to pop. */
625         uint32_t *last; /**< Pointer to the last element in the empty arrray. */
626 };
627
628 /*
629  * Shared Infiniband device context for Master/Representors
630  * which belong to same IB device with multiple IB ports.
631  **/
632 struct mlx5_ibv_shared {
633         LIST_ENTRY(mlx5_ibv_shared) next;
634         uint32_t refcnt;
635         uint32_t devx:1; /* Opened with DV. */
636         uint32_t max_port; /* Maximal IB device port index. */
637         struct ibv_context *ctx; /* Verbs/DV context. */
638         struct ibv_pd *pd; /* Protection Domain. */
639         uint32_t pdn; /* Protection Domain number. */
640         uint32_t tdn; /* Transport Domain number. */
641         char ibdev_name[IBV_SYSFS_NAME_MAX]; /* IB device name. */
642         char ibdev_path[IBV_SYSFS_PATH_MAX]; /* IB device path for secondary */
643         struct ibv_device_attr_ex device_attr; /* Device properties. */
644         LIST_ENTRY(mlx5_ibv_shared) mem_event_cb;
645         /**< Called by memory event callback. */
646         struct {
647                 uint32_t dev_gen; /* Generation number to flush local caches. */
648                 rte_rwlock_t rwlock; /* MR Lock. */
649                 struct mlx5_mr_btree cache; /* Global MR cache table. */
650                 struct mlx5_mr_list mr_list; /* Registered MR list. */
651                 struct mlx5_mr_list mr_free_list; /* Freed MR list. */
652         } mr;
653         /* Shared DV/DR flow data section. */
654         pthread_mutex_t dv_mutex; /* DV context mutex. */
655         uint32_t dv_meta_mask; /* flow META metadata supported mask. */
656         uint32_t dv_mark_mask; /* flow MARK metadata supported mask. */
657         uint32_t dv_regc0_mask; /* available bits of metatada reg_c[0]. */
658         uint32_t dv_refcnt; /* DV/DR data reference counter. */
659         void *fdb_domain; /* FDB Direct Rules name space handle. */
660         struct mlx5_flow_tbl_resource *fdb_mtr_sfx_tbl;
661         /* FDB meter suffix rules table. */
662         void *rx_domain; /* RX Direct Rules name space handle. */
663         struct mlx5_flow_tbl_resource *rx_mtr_sfx_tbl;
664         /* RX meter suffix rules table. */
665         void *tx_domain; /* TX Direct Rules name space handle. */
666         struct mlx5_flow_tbl_resource *tx_mtr_sfx_tbl;
667         /* TX meter suffix rules table. */
668         struct mlx5_hlist *flow_tbls;
669         /* Direct Rules tables for FDB, NIC TX+RX */
670         void *esw_drop_action; /* Pointer to DR E-Switch drop action. */
671         void *pop_vlan_action; /* Pointer to DR pop VLAN action. */
672         LIST_HEAD(encap_decap, mlx5_flow_dv_encap_decap_resource) encaps_decaps;
673         LIST_HEAD(modify_cmd, mlx5_flow_dv_modify_hdr_resource) modify_cmds;
674         struct mlx5_hlist *tag_table;
675         LIST_HEAD(port_id_action_list, mlx5_flow_dv_port_id_action_resource)
676                 port_id_action_list; /* List of port ID actions. */
677         LIST_HEAD(push_vlan_action_list, mlx5_flow_dv_push_vlan_action_resource)
678                 push_vlan_action_list; /* List of push VLAN actions. */
679         struct mlx5_flow_counter_mng cmng; /* Counters management structure. */
680         /* Shared interrupt handler section. */
681         pthread_mutex_t intr_mutex; /* Interrupt config mutex. */
682         uint32_t intr_cnt; /* Interrupt handler reference counter. */
683         struct rte_intr_handle intr_handle; /* Interrupt handler for device. */
684         uint32_t devx_intr_cnt; /* Devx interrupt handler reference counter. */
685         struct rte_intr_handle intr_handle_devx; /* DEVX interrupt handler. */
686         struct mlx5dv_devx_cmd_comp *devx_comp; /* DEVX async comp obj. */
687         struct mlx5_devx_obj *tis; /* TIS object. */
688         struct mlx5_devx_obj *td; /* Transport domain. */
689         struct mlx5_flow_id_pool *flow_id_pool; /* Flow ID pool. */
690         struct mlx5_ibv_shared_port port[]; /* per device port data array. */
691 };
692
693 /* Per-process private structure. */
694 struct mlx5_proc_priv {
695         size_t uar_table_sz;
696         /* Size of UAR register table. */
697         void *uar_table[];
698         /* Table of UAR registers for each process. */
699 };
700
701 /* MTR profile list. */
702 TAILQ_HEAD(mlx5_mtr_profiles, mlx5_flow_meter_profile);
703 /* MTR list. */
704 TAILQ_HEAD(mlx5_flow_meters, mlx5_flow_meter);
705
706 #define MLX5_PROC_PRIV(port_id) \
707         ((struct mlx5_proc_priv *)rte_eth_devices[port_id].process_private)
708
709 struct mlx5_priv {
710         struct rte_eth_dev_data *dev_data;  /* Pointer to device data. */
711         struct mlx5_ibv_shared *sh; /* Shared IB device context. */
712         uint32_t ibv_port; /* IB device port number. */
713         struct rte_pci_device *pci_dev; /* Backend PCI device. */
714         struct rte_ether_addr mac[MLX5_MAX_MAC_ADDRESSES]; /* MAC addresses. */
715         BITFIELD_DECLARE(mac_own, uint64_t, MLX5_MAX_MAC_ADDRESSES);
716         /* Bit-field of MAC addresses owned by the PMD. */
717         uint16_t vlan_filter[MLX5_MAX_VLAN_IDS]; /* VLAN filters table. */
718         unsigned int vlan_filter_n; /* Number of configured VLAN filters. */
719         /* Device properties. */
720         uint16_t mtu; /* Configured MTU. */
721         unsigned int isolated:1; /* Whether isolated mode is enabled. */
722         unsigned int representor:1; /* Device is a port representor. */
723         unsigned int master:1; /* Device is a E-Switch master. */
724         unsigned int dr_shared:1; /* DV/DR data is shared. */
725         unsigned int counter_fallback:1; /* Use counter fallback management. */
726         unsigned int mtr_en:1; /* Whether support meter. */
727         uint16_t domain_id; /* Switch domain identifier. */
728         uint16_t vport_id; /* Associated VF vport index (if any). */
729         uint32_t vport_meta_tag; /* Used for vport index match ove VF LAG. */
730         uint32_t vport_meta_mask; /* Used for vport index field match mask. */
731         int32_t representor_id; /* Port representor identifier. */
732         int32_t pf_bond; /* >=0 means PF index in bonding configuration. */
733         unsigned int if_index; /* Associated kernel network device index. */
734         /* RX/TX queues. */
735         unsigned int rxqs_n; /* RX queues array size. */
736         unsigned int txqs_n; /* TX queues array size. */
737         struct mlx5_rxq_data *(*rxqs)[]; /* RX queues. */
738         struct mlx5_txq_data *(*txqs)[]; /* TX queues. */
739         struct rte_mempool *mprq_mp; /* Mempool for Multi-Packet RQ. */
740         struct rte_eth_rss_conf rss_conf; /* RSS configuration. */
741         unsigned int (*reta_idx)[]; /* RETA index table. */
742         unsigned int reta_idx_n; /* RETA index size. */
743         struct mlx5_drop drop_queue; /* Flow drop queues. */
744         struct mlx5_flows flows; /* RTE Flow rules. */
745         struct mlx5_flows ctrl_flows; /* Control flow rules. */
746         LIST_HEAD(rxq, mlx5_rxq_ctrl) rxqsctrl; /* DPDK Rx queues. */
747         LIST_HEAD(rxqobj, mlx5_rxq_obj) rxqsobj; /* Verbs/DevX Rx queues. */
748         LIST_HEAD(hrxq, mlx5_hrxq) hrxqs; /* Verbs Hash Rx queues. */
749         LIST_HEAD(txq, mlx5_txq_ctrl) txqsctrl; /* DPDK Tx queues. */
750         LIST_HEAD(txqobj, mlx5_txq_obj) txqsobj; /* Verbs/DevX Tx queues. */
751         /* Indirection tables. */
752         LIST_HEAD(ind_tables, mlx5_ind_table_obj) ind_tbls;
753         /* Pointer to next element. */
754         rte_atomic32_t refcnt; /**< Reference counter. */
755         struct ibv_flow_action *verbs_action;
756         /**< Verbs modify header action object. */
757         uint8_t ft_type; /**< Flow table type, Rx or Tx. */
758         uint8_t max_lro_msg_size;
759         /* Tags resources cache. */
760         uint32_t link_speed_capa; /* Link speed capabilities. */
761         struct mlx5_xstats_ctrl xstats_ctrl; /* Extended stats control. */
762         struct mlx5_stats_ctrl stats_ctrl; /* Stats control. */
763         struct mlx5_dev_config config; /* Device configuration. */
764         struct mlx5_verbs_alloc_ctx verbs_alloc_ctx;
765         /* Context for Verbs allocator. */
766         int nl_socket_rdma; /* Netlink socket (NETLINK_RDMA). */
767         int nl_socket_route; /* Netlink socket (NETLINK_ROUTE). */
768         uint32_t nl_sn; /* Netlink message sequence number. */
769         LIST_HEAD(dbrpage, mlx5_devx_dbr_page) dbrpgs; /* Door-bell pages. */
770         struct mlx5_vlan_vmwa_context *vmwa_context; /* VLAN WA context. */
771         struct mlx5_flow_id_pool *qrss_id_pool;
772         struct mlx5_hlist *mreg_cp_tbl;
773         /* Hash table of Rx metadata register copy table. */
774         uint8_t mtr_sfx_reg; /* Meter prefix-suffix flow match REG_C. */
775         uint8_t mtr_color_reg; /* Meter color match REG_C. */
776         struct mlx5_mtr_profiles flow_meter_profiles; /* MTR profile list. */
777         struct mlx5_flow_meters flow_meters; /* MTR list. */
778 #ifndef RTE_ARCH_64
779         rte_spinlock_t uar_lock_cq; /* CQs share a common distinct UAR */
780         rte_spinlock_t uar_lock[MLX5_UAR_PAGE_NUM_MAX];
781         /* UAR same-page access control required in 32bit implementations. */
782 #endif
783         uint8_t skip_default_rss_reta; /* Skip configuration of default reta. */
784 };
785
786 #define PORT_ID(priv) ((priv)->dev_data->port_id)
787 #define ETH_DEV(priv) (&rte_eth_devices[PORT_ID(priv)])
788
789 /* mlx5.c */
790
791 int mlx5_getenv_int(const char *);
792 int mlx5_proc_priv_init(struct rte_eth_dev *dev);
793 int64_t mlx5_get_dbr(struct rte_eth_dev *dev,
794                      struct mlx5_devx_dbr_page **dbr_page);
795 int32_t mlx5_release_dbr(struct rte_eth_dev *dev, uint32_t umem_id,
796                          uint64_t offset);
797 int mlx5_udp_tunnel_port_add(struct rte_eth_dev *dev,
798                               struct rte_eth_udp_tunnel *udp_tunnel);
799 uint16_t mlx5_eth_find_next(uint16_t port_id, struct rte_pci_device *pci_dev);
800
801 /* Macro to iterate over all valid ports for mlx5 driver. */
802 #define MLX5_ETH_FOREACH_DEV(port_id, pci_dev) \
803         for (port_id = mlx5_eth_find_next(0, pci_dev); \
804              port_id < RTE_MAX_ETHPORTS; \
805              port_id = mlx5_eth_find_next(port_id + 1, pci_dev))
806
807 /* mlx5_ethdev.c */
808
809 int mlx5_get_ifname(const struct rte_eth_dev *dev, char (*ifname)[IF_NAMESIZE]);
810 int mlx5_get_master_ifname(const char *ibdev_path, char (*ifname)[IF_NAMESIZE]);
811 unsigned int mlx5_ifindex(const struct rte_eth_dev *dev);
812 int mlx5_ifreq(const struct rte_eth_dev *dev, int req, struct ifreq *ifr);
813 int mlx5_get_mtu(struct rte_eth_dev *dev, uint16_t *mtu);
814 int mlx5_set_flags(struct rte_eth_dev *dev, unsigned int keep,
815                    unsigned int flags);
816 int mlx5_dev_configure(struct rte_eth_dev *dev);
817 int mlx5_dev_infos_get(struct rte_eth_dev *dev, struct rte_eth_dev_info *info);
818 int mlx5_read_clock(struct rte_eth_dev *dev, uint64_t *clock);
819 int mlx5_fw_version_get(struct rte_eth_dev *dev, char *fw_ver, size_t fw_size);
820 const uint32_t *mlx5_dev_supported_ptypes_get(struct rte_eth_dev *dev);
821 int mlx5_link_update(struct rte_eth_dev *dev, int wait_to_complete);
822 int mlx5_force_link_status_change(struct rte_eth_dev *dev, int status);
823 int mlx5_dev_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
824 int mlx5_dev_get_flow_ctrl(struct rte_eth_dev *dev,
825                            struct rte_eth_fc_conf *fc_conf);
826 int mlx5_dev_set_flow_ctrl(struct rte_eth_dev *dev,
827                            struct rte_eth_fc_conf *fc_conf);
828 int mlx5_dev_to_pci_addr(const char *dev_path,
829                          struct rte_pci_addr *pci_addr);
830 void mlx5_dev_link_status_handler(void *arg);
831 void mlx5_dev_interrupt_handler(void *arg);
832 void mlx5_dev_interrupt_handler_devx(void *arg);
833 void mlx5_dev_interrupt_handler_uninstall(struct rte_eth_dev *dev);
834 void mlx5_dev_interrupt_handler_install(struct rte_eth_dev *dev);
835 void mlx5_dev_interrupt_handler_devx_uninstall(struct rte_eth_dev *dev);
836 void mlx5_dev_interrupt_handler_devx_install(struct rte_eth_dev *dev);
837 int mlx5_set_link_down(struct rte_eth_dev *dev);
838 int mlx5_set_link_up(struct rte_eth_dev *dev);
839 int mlx5_is_removed(struct rte_eth_dev *dev);
840 eth_tx_burst_t mlx5_select_tx_function(struct rte_eth_dev *dev);
841 eth_rx_burst_t mlx5_select_rx_function(struct rte_eth_dev *dev);
842 struct mlx5_priv *mlx5_port_to_eswitch_info(uint16_t port, bool valid);
843 struct mlx5_priv *mlx5_dev_to_eswitch_info(struct rte_eth_dev *dev);
844 int mlx5_sysfs_switch_info(unsigned int ifindex,
845                            struct mlx5_switch_info *info);
846 void mlx5_sysfs_check_switch_info(bool device_dir,
847                                   struct mlx5_switch_info *switch_info);
848 void mlx5_nl_check_switch_info(bool nun_vf_set,
849                                struct mlx5_switch_info *switch_info);
850 void mlx5_translate_port_name(const char *port_name_in,
851                               struct mlx5_switch_info *port_info_out);
852 void mlx5_intr_callback_unregister(const struct rte_intr_handle *handle,
853                                    rte_intr_callback_fn cb_fn, void *cb_arg);
854 int mlx5_get_module_info(struct rte_eth_dev *dev,
855                          struct rte_eth_dev_module_info *modinfo);
856 int mlx5_get_module_eeprom(struct rte_eth_dev *dev,
857                            struct rte_dev_eeprom_info *info);
858 int mlx5_hairpin_cap_get(struct rte_eth_dev *dev,
859                          struct rte_eth_hairpin_cap *cap);
860 int mlx5_dev_configure_rss_reta(struct rte_eth_dev *dev);
861
862 /* mlx5_mac.c */
863
864 int mlx5_get_mac(struct rte_eth_dev *dev, uint8_t (*mac)[RTE_ETHER_ADDR_LEN]);
865 void mlx5_mac_addr_remove(struct rte_eth_dev *dev, uint32_t index);
866 int mlx5_mac_addr_add(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
867                       uint32_t index, uint32_t vmdq);
868 int mlx5_mac_addr_set(struct rte_eth_dev *dev, struct rte_ether_addr *mac_addr);
869 int mlx5_set_mc_addr_list(struct rte_eth_dev *dev,
870                         struct rte_ether_addr *mc_addr_set,
871                         uint32_t nb_mc_addr);
872
873 /* mlx5_rss.c */
874
875 int mlx5_rss_hash_update(struct rte_eth_dev *dev,
876                          struct rte_eth_rss_conf *rss_conf);
877 int mlx5_rss_hash_conf_get(struct rte_eth_dev *dev,
878                            struct rte_eth_rss_conf *rss_conf);
879 int mlx5_rss_reta_index_resize(struct rte_eth_dev *dev, unsigned int reta_size);
880 int mlx5_dev_rss_reta_query(struct rte_eth_dev *dev,
881                             struct rte_eth_rss_reta_entry64 *reta_conf,
882                             uint16_t reta_size);
883 int mlx5_dev_rss_reta_update(struct rte_eth_dev *dev,
884                              struct rte_eth_rss_reta_entry64 *reta_conf,
885                              uint16_t reta_size);
886
887 /* mlx5_rxmode.c */
888
889 int mlx5_promiscuous_enable(struct rte_eth_dev *dev);
890 int mlx5_promiscuous_disable(struct rte_eth_dev *dev);
891 int mlx5_allmulticast_enable(struct rte_eth_dev *dev);
892 int mlx5_allmulticast_disable(struct rte_eth_dev *dev);
893
894 /* mlx5_stats.c */
895
896 void mlx5_stats_init(struct rte_eth_dev *dev);
897 int mlx5_stats_get(struct rte_eth_dev *dev, struct rte_eth_stats *stats);
898 int mlx5_stats_reset(struct rte_eth_dev *dev);
899 int mlx5_xstats_get(struct rte_eth_dev *dev, struct rte_eth_xstat *stats,
900                     unsigned int n);
901 int mlx5_xstats_reset(struct rte_eth_dev *dev);
902 int mlx5_xstats_get_names(struct rte_eth_dev *dev __rte_unused,
903                           struct rte_eth_xstat_name *xstats_names,
904                           unsigned int n);
905
906 /* mlx5_vlan.c */
907
908 int mlx5_vlan_filter_set(struct rte_eth_dev *dev, uint16_t vlan_id, int on);
909 void mlx5_vlan_strip_queue_set(struct rte_eth_dev *dev, uint16_t queue, int on);
910 int mlx5_vlan_offload_set(struct rte_eth_dev *dev, int mask);
911
912 /* mlx5_trigger.c */
913
914 int mlx5_dev_start(struct rte_eth_dev *dev);
915 void mlx5_dev_stop(struct rte_eth_dev *dev);
916 int mlx5_traffic_enable(struct rte_eth_dev *dev);
917 void mlx5_traffic_disable(struct rte_eth_dev *dev);
918 int mlx5_traffic_restart(struct rte_eth_dev *dev);
919
920 /* mlx5_flow.c */
921
922 int mlx5_flow_discover_mreg_c(struct rte_eth_dev *eth_dev);
923 bool mlx5_flow_ext_mreg_supported(struct rte_eth_dev *dev);
924 int mlx5_flow_discover_priorities(struct rte_eth_dev *dev);
925 void mlx5_flow_print(struct rte_flow *flow);
926 int mlx5_flow_validate(struct rte_eth_dev *dev,
927                        const struct rte_flow_attr *attr,
928                        const struct rte_flow_item items[],
929                        const struct rte_flow_action actions[],
930                        struct rte_flow_error *error);
931 struct rte_flow *mlx5_flow_create(struct rte_eth_dev *dev,
932                                   const struct rte_flow_attr *attr,
933                                   const struct rte_flow_item items[],
934                                   const struct rte_flow_action actions[],
935                                   struct rte_flow_error *error);
936 int mlx5_flow_destroy(struct rte_eth_dev *dev, struct rte_flow *flow,
937                       struct rte_flow_error *error);
938 void mlx5_flow_list_flush(struct rte_eth_dev *dev, struct mlx5_flows *list);
939 int mlx5_flow_flush(struct rte_eth_dev *dev, struct rte_flow_error *error);
940 int mlx5_flow_query(struct rte_eth_dev *dev, struct rte_flow *flow,
941                     const struct rte_flow_action *action, void *data,
942                     struct rte_flow_error *error);
943 int mlx5_flow_isolate(struct rte_eth_dev *dev, int enable,
944                       struct rte_flow_error *error);
945 int mlx5_dev_filter_ctrl(struct rte_eth_dev *dev,
946                          enum rte_filter_type filter_type,
947                          enum rte_filter_op filter_op,
948                          void *arg);
949 int mlx5_flow_start(struct rte_eth_dev *dev, struct mlx5_flows *list);
950 void mlx5_flow_stop(struct rte_eth_dev *dev, struct mlx5_flows *list);
951 int mlx5_flow_verify(struct rte_eth_dev *dev);
952 int mlx5_ctrl_flow_source_queue(struct rte_eth_dev *dev, uint32_t queue);
953 int mlx5_ctrl_flow_vlan(struct rte_eth_dev *dev,
954                         struct rte_flow_item_eth *eth_spec,
955                         struct rte_flow_item_eth *eth_mask,
956                         struct rte_flow_item_vlan *vlan_spec,
957                         struct rte_flow_item_vlan *vlan_mask);
958 int mlx5_ctrl_flow(struct rte_eth_dev *dev,
959                    struct rte_flow_item_eth *eth_spec,
960                    struct rte_flow_item_eth *eth_mask);
961 struct rte_flow *mlx5_flow_create_esw_table_zero_flow(struct rte_eth_dev *dev);
962 int mlx5_flow_create_drop_queue(struct rte_eth_dev *dev);
963 void mlx5_flow_delete_drop_queue(struct rte_eth_dev *dev);
964 void mlx5_flow_async_pool_query_handle(struct mlx5_ibv_shared *sh,
965                                        uint64_t async_id, int status);
966 void mlx5_set_query_alarm(struct mlx5_ibv_shared *sh);
967 void mlx5_flow_query_alarm(void *arg);
968 struct mlx5_flow_counter *mlx5_counter_alloc(struct rte_eth_dev *dev);
969 void mlx5_counter_free(struct rte_eth_dev *dev, struct mlx5_flow_counter *cnt);
970 int mlx5_counter_query(struct rte_eth_dev *dev, struct mlx5_flow_counter *cnt,
971                        bool clear, uint64_t *pkts, uint64_t *bytes);
972
973 /* mlx5_mp.c */
974 void mlx5_mp_req_start_rxtx(struct rte_eth_dev *dev);
975 void mlx5_mp_req_stop_rxtx(struct rte_eth_dev *dev);
976 int mlx5_mp_req_mr_create(struct rte_eth_dev *dev, uintptr_t addr);
977 int mlx5_mp_req_verbs_cmd_fd(struct rte_eth_dev *dev);
978 int mlx5_mp_req_queue_state_modify(struct rte_eth_dev *dev,
979                                    struct mlx5_mp_arg_queue_state_modify *sm);
980 int mlx5_mp_init_primary(void);
981 void mlx5_mp_uninit_primary(void);
982 int mlx5_mp_init_secondary(void);
983 void mlx5_mp_uninit_secondary(void);
984
985 /* mlx5_nl.c */
986
987 int mlx5_nl_init(int protocol);
988 int mlx5_nl_mac_addr_add(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
989                          uint32_t index);
990 int mlx5_nl_mac_addr_remove(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
991                             uint32_t index);
992 void mlx5_nl_mac_addr_sync(struct rte_eth_dev *dev);
993 void mlx5_nl_mac_addr_flush(struct rte_eth_dev *dev);
994 int mlx5_nl_promisc(struct rte_eth_dev *dev, int enable);
995 int mlx5_nl_allmulti(struct rte_eth_dev *dev, int enable);
996 unsigned int mlx5_nl_portnum(int nl, const char *name);
997 unsigned int mlx5_nl_ifindex(int nl, const char *name, uint32_t pindex);
998 int mlx5_nl_vf_mac_addr_modify(struct rte_eth_dev *dev,
999                                struct rte_ether_addr *mac, int vf_index);
1000 int mlx5_nl_switch_info(int nl, unsigned int ifindex,
1001                         struct mlx5_switch_info *info);
1002
1003 struct mlx5_vlan_vmwa_context *mlx5_vlan_vmwa_init(struct rte_eth_dev *dev,
1004                                                    uint32_t ifindex);
1005 void mlx5_vlan_vmwa_exit(struct mlx5_vlan_vmwa_context *ctx);
1006 void mlx5_vlan_vmwa_release(struct rte_eth_dev *dev,
1007                             struct mlx5_vf_vlan *vf_vlan);
1008 void mlx5_vlan_vmwa_acquire(struct rte_eth_dev *dev,
1009                             struct mlx5_vf_vlan *vf_vlan);
1010
1011 /* mlx5_devx_cmds.c */
1012
1013 struct mlx5_devx_obj *mlx5_devx_cmd_flow_counter_alloc(struct ibv_context *ctx,
1014                                                        uint32_t bulk_sz);
1015 int mlx5_devx_cmd_destroy(struct mlx5_devx_obj *obj);
1016 int mlx5_devx_cmd_flow_counter_query(struct mlx5_devx_obj *dcs,
1017                                      int clear, uint32_t n_counters,
1018                                      uint64_t *pkts, uint64_t *bytes,
1019                                      uint32_t mkey, void *addr,
1020                                      struct mlx5dv_devx_cmd_comp *cmd_comp,
1021                                      uint64_t async_id);
1022 int mlx5_devx_cmd_query_hca_attr(struct ibv_context *ctx,
1023                                  struct mlx5_hca_attr *attr);
1024 struct mlx5_devx_obj *mlx5_devx_cmd_mkey_create(struct ibv_context *ctx,
1025                                              struct mlx5_devx_mkey_attr *attr);
1026 int mlx5_devx_get_out_command_status(void *out);
1027 int mlx5_devx_cmd_qp_query_tis_td(struct ibv_qp *qp, uint32_t tis_num,
1028                                   uint32_t *tis_td);
1029 struct mlx5_devx_obj *mlx5_devx_cmd_create_rq(struct ibv_context *ctx,
1030                                 struct mlx5_devx_create_rq_attr *rq_attr,
1031                                 int socket);
1032 int mlx5_devx_cmd_modify_rq(struct mlx5_devx_obj *rq,
1033                             struct mlx5_devx_modify_rq_attr *rq_attr);
1034 struct mlx5_devx_obj *mlx5_devx_cmd_create_tir(struct ibv_context *ctx,
1035                                         struct mlx5_devx_tir_attr *tir_attr);
1036 struct mlx5_devx_obj *mlx5_devx_cmd_create_rqt(struct ibv_context *ctx,
1037                                         struct mlx5_devx_rqt_attr *rqt_attr);
1038 struct mlx5_devx_obj *mlx5_devx_cmd_create_sq
1039         (struct ibv_context *ctx, struct mlx5_devx_create_sq_attr *sq_attr);
1040 int mlx5_devx_cmd_modify_sq
1041         (struct mlx5_devx_obj *sq, struct mlx5_devx_modify_sq_attr *sq_attr);
1042 struct mlx5_devx_obj *mlx5_devx_cmd_create_tis
1043         (struct ibv_context *ctx, struct mlx5_devx_tis_attr *tis_attr);
1044 struct mlx5_devx_obj *mlx5_devx_cmd_create_td(struct ibv_context *ctx);
1045
1046 /* mlx5_flow_meter.c */
1047
1048 int mlx5_flow_meter_ops_get(struct rte_eth_dev *dev, void *arg);
1049 struct mlx5_flow_meter *mlx5_flow_meter_find(struct mlx5_priv *priv,
1050                                              uint32_t meter_id);
1051 struct mlx5_flow_meter *mlx5_flow_meter_attach
1052                                         (struct mlx5_priv *priv,
1053                                          uint32_t meter_id,
1054                                          const struct rte_flow_attr *attr,
1055                                          struct rte_flow_error *error);
1056 void mlx5_flow_meter_detach(struct mlx5_flow_meter *fm);
1057
1058 #endif /* RTE_PMD_MLX5_H_ */