8aa52407a9edfeb8a2744c9b4cdec3d57124cfba
[dpdk.git] / drivers / net / mlx5 / mlx5.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2015 6WIND S.A.
3  * Copyright 2015 Mellanox Technologies, Ltd
4  */
5
6 #ifndef RTE_PMD_MLX5_H_
7 #define RTE_PMD_MLX5_H_
8
9 #include <stddef.h>
10 #include <stdbool.h>
11 #include <stdint.h>
12 #include <limits.h>
13 #include <net/if.h>
14 #include <netinet/in.h>
15 #include <sys/queue.h>
16
17 /* Verbs header. */
18 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
19 #ifdef PEDANTIC
20 #pragma GCC diagnostic ignored "-Wpedantic"
21 #endif
22 #include <infiniband/verbs.h>
23 #ifdef PEDANTIC
24 #pragma GCC diagnostic error "-Wpedantic"
25 #endif
26
27 #include <rte_pci.h>
28 #include <rte_ether.h>
29 #include <rte_ethdev_driver.h>
30 #include <rte_rwlock.h>
31 #include <rte_interrupts.h>
32 #include <rte_errno.h>
33 #include <rte_flow.h>
34
35 #include "mlx5_utils.h"
36 #include "mlx5_mr.h"
37 #include "mlx5_autoconf.h"
38 #include "mlx5_defs.h"
39
40 enum {
41         PCI_VENDOR_ID_MELLANOX = 0x15b3,
42 };
43
44 enum {
45         PCI_DEVICE_ID_MELLANOX_CONNECTX4 = 0x1013,
46         PCI_DEVICE_ID_MELLANOX_CONNECTX4VF = 0x1014,
47         PCI_DEVICE_ID_MELLANOX_CONNECTX4LX = 0x1015,
48         PCI_DEVICE_ID_MELLANOX_CONNECTX4LXVF = 0x1016,
49         PCI_DEVICE_ID_MELLANOX_CONNECTX5 = 0x1017,
50         PCI_DEVICE_ID_MELLANOX_CONNECTX5VF = 0x1018,
51         PCI_DEVICE_ID_MELLANOX_CONNECTX5EX = 0x1019,
52         PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF = 0x101a,
53         PCI_DEVICE_ID_MELLANOX_CONNECTX5BF = 0xa2d2,
54         PCI_DEVICE_ID_MELLANOX_CONNECTX5BFVF = 0xa2d3,
55         PCI_DEVICE_ID_MELLANOX_CONNECTX6 = 0x101b,
56         PCI_DEVICE_ID_MELLANOX_CONNECTX6VF = 0x101c,
57 };
58
59 /* Request types for IPC. */
60 enum mlx5_mp_req_type {
61         MLX5_MP_REQ_VERBS_CMD_FD = 1,
62         MLX5_MP_REQ_CREATE_MR,
63         MLX5_MP_REQ_START_RXTX,
64         MLX5_MP_REQ_STOP_RXTX,
65         MLX5_MP_REQ_QUEUE_STATE_MODIFY,
66 };
67
68 struct mlx5_mp_arg_queue_state_modify {
69         uint8_t is_wq; /* Set if WQ. */
70         uint16_t queue_id; /* DPDK queue ID. */
71         enum ibv_wq_state state; /* WQ requested state. */
72 };
73
74 /* Pameters for IPC. */
75 struct mlx5_mp_param {
76         enum mlx5_mp_req_type type;
77         int port_id;
78         int result;
79         RTE_STD_C11
80         union {
81                 uintptr_t addr; /* MLX5_MP_REQ_CREATE_MR */
82                 struct mlx5_mp_arg_queue_state_modify state_modify;
83                 /* MLX5_MP_REQ_QUEUE_STATE_MODIFY */
84         } args;
85 };
86
87 /** Request timeout for IPC. */
88 #define MLX5_MP_REQ_TIMEOUT_SEC 5
89
90 /** Key string for IPC. */
91 #define MLX5_MP_NAME "net_mlx5_mp"
92
93 /* Recognized Infiniband device physical port name types. */
94 enum mlx5_phys_port_name_type {
95         MLX5_PHYS_PORT_NAME_TYPE_NOTSET = 0, /* Not set. */
96         MLX5_PHYS_PORT_NAME_TYPE_LEGACY, /* before kernel ver < 5.0 */
97         MLX5_PHYS_PORT_NAME_TYPE_UPLINK, /* p0, kernel ver >= 5.0 */
98         MLX5_PHYS_PORT_NAME_TYPE_PFVF, /* pf0vf0, kernel ver >= 5.0 */
99         MLX5_PHYS_PORT_NAME_TYPE_UNKNOWN, /* Unrecognized. */
100 };
101
102 /** Switch information returned by mlx5_nl_switch_info(). */
103 struct mlx5_switch_info {
104         uint32_t master:1; /**< Master device. */
105         uint32_t representor:1; /**< Representor device. */
106         enum mlx5_phys_port_name_type name_type; /** < Port name type. */
107         int32_t pf_num; /**< PF number (valid for pfxvfx format only). */
108         int32_t port_name; /**< Representor port name. */
109         uint64_t switch_id; /**< Switch identifier. */
110 };
111
112 LIST_HEAD(mlx5_dev_list, mlx5_ibv_shared);
113
114 /* Shared data between primary and secondary processes. */
115 struct mlx5_shared_data {
116         rte_spinlock_t lock;
117         /* Global spinlock for primary and secondary processes. */
118         int init_done; /* Whether primary has done initialization. */
119         unsigned int secondary_cnt; /* Number of secondary processes init'd. */
120         struct mlx5_dev_list mem_event_cb_list;
121         rte_rwlock_t mem_event_rwlock;
122 };
123
124 /* Per-process data structure, not visible to other processes. */
125 struct mlx5_local_data {
126         int init_done; /* Whether a secondary has done initialization. */
127 };
128
129 extern struct mlx5_shared_data *mlx5_shared_data;
130
131 struct mlx5_counter_ctrl {
132         /* Name of the counter. */
133         char dpdk_name[RTE_ETH_XSTATS_NAME_SIZE];
134         /* Name of the counter on the device table. */
135         char ctr_name[RTE_ETH_XSTATS_NAME_SIZE];
136         uint32_t ib:1; /**< Nonzero for IB counters. */
137 };
138
139 struct mlx5_xstats_ctrl {
140         /* Number of device stats. */
141         uint16_t stats_n;
142         /* Number of device stats identified by PMD. */
143         uint16_t  mlx5_stats_n;
144         /* Index in the device counters table. */
145         uint16_t dev_table_idx[MLX5_MAX_XSTATS];
146         uint64_t base[MLX5_MAX_XSTATS];
147         struct mlx5_counter_ctrl info[MLX5_MAX_XSTATS];
148 };
149
150 struct mlx5_stats_ctrl {
151         /* Base for imissed counter. */
152         uint64_t imissed_base;
153 };
154
155 /* devX creation object */
156 struct mlx5_devx_obj {
157         struct mlx5dv_devx_obj *obj; /* The DV object. */
158         int id; /* The object ID. */
159 };
160
161 struct mlx5_devx_mkey_attr {
162         uint64_t addr;
163         uint64_t size;
164         uint32_t umem_id;
165         uint32_t pd;
166 };
167
168 /* HCA supports this number of time periods for LRO. */
169 #define MLX5_LRO_NUM_SUPP_PERIODS 4
170
171 /* HCA attributes. */
172 struct mlx5_hca_attr {
173         uint32_t eswitch_manager:1;
174         uint32_t flow_counters_dump:1;
175         uint8_t flow_counter_bulk_alloc_bitmap;
176         uint32_t eth_net_offloads:1;
177         uint32_t eth_virt:1;
178         uint32_t wqe_vlan_insert:1;
179         uint32_t wqe_inline_mode:2;
180         uint32_t vport_inline_mode:3;
181         uint32_t lro_cap:1;
182         uint32_t tunnel_lro_gre:1;
183         uint32_t tunnel_lro_vxlan:1;
184         uint32_t lro_max_msg_sz_mode:2;
185         uint32_t lro_timer_supported_periods[MLX5_LRO_NUM_SUPP_PERIODS];
186 };
187
188 /* Flow list . */
189 TAILQ_HEAD(mlx5_flows, rte_flow);
190
191 /* Default PMD specific parameter value. */
192 #define MLX5_ARG_UNSET (-1)
193
194 #define MLX5_LRO_SUPPORTED(dev) \
195         (((struct mlx5_priv *)((dev)->data->dev_private))->config.lro.supported)
196
197 #define MLX5_LRO_ENABLED(dev) \
198         ((dev)->data->dev_conf.rxmode.offloads & DEV_RX_OFFLOAD_TCP_LRO)
199
200 #define MLX5_FLOW_IPV4_LRO      (1 << 0)
201 #define MLX5_FLOW_IPV6_LRO      (1 << 1)
202
203 /* LRO configurations structure. */
204 struct mlx5_lro_config {
205         uint32_t supported:1; /* Whether LRO is supported. */
206         uint32_t timeout; /* User configuration. */
207 };
208
209 /*
210  * Device configuration structure.
211  *
212  * Merged configuration from:
213  *
214  *  - Device capabilities,
215  *  - User device parameters disabled features.
216  */
217 struct mlx5_dev_config {
218         unsigned int hw_csum:1; /* Checksum offload is supported. */
219         unsigned int hw_vlan_strip:1; /* VLAN stripping is supported. */
220         unsigned int hw_vlan_insert:1; /* VLAN insertion in WQE is supported. */
221         unsigned int hw_fcs_strip:1; /* FCS stripping is supported. */
222         unsigned int hw_padding:1; /* End alignment padding is supported. */
223         unsigned int vf:1; /* This is a VF. */
224         unsigned int tunnel_en:1;
225         /* Whether tunnel stateless offloads are supported. */
226         unsigned int mpls_en:1; /* MPLS over GRE/UDP is enabled. */
227         unsigned int cqe_comp:1; /* CQE compression is enabled. */
228         unsigned int cqe_pad:1; /* CQE padding is enabled. */
229         unsigned int tso:1; /* Whether TSO is supported. */
230         unsigned int rx_vec_en:1; /* Rx vector is enabled. */
231         unsigned int mr_ext_memseg_en:1;
232         /* Whether memseg should be extended for MR creation. */
233         unsigned int l3_vxlan_en:1; /* Enable L3 VXLAN flow creation. */
234         unsigned int vf_nl_en:1; /* Enable Netlink requests in VF mode. */
235         unsigned int dv_esw_en:1; /* Enable E-Switch DV flow. */
236         unsigned int dv_flow_en:1; /* Enable DV flow. */
237         unsigned int swp:1; /* Tx generic tunnel checksum and TSO offload. */
238         unsigned int devx:1; /* Whether devx interface is available or not. */
239         unsigned int dest_tir:1; /* Whether advanced DR API is available. */
240         struct {
241                 unsigned int enabled:1; /* Whether MPRQ is enabled. */
242                 unsigned int stride_num_n; /* Number of strides. */
243                 unsigned int min_stride_size_n; /* Min size of a stride. */
244                 unsigned int max_stride_size_n; /* Max size of a stride. */
245                 unsigned int max_memcpy_len;
246                 /* Maximum packet size to memcpy Rx packets. */
247                 unsigned int min_rxqs_num;
248                 /* Rx queue count threshold to enable MPRQ. */
249         } mprq; /* Configurations for Multi-Packet RQ. */
250         int mps; /* Multi-packet send supported mode. */
251         unsigned int flow_prio; /* Number of flow priorities. */
252         unsigned int tso_max_payload_sz; /* Maximum TCP payload for TSO. */
253         unsigned int ind_table_max_size; /* Maximum indirection table size. */
254         unsigned int max_dump_files_num; /* Maximum dump files per queue. */
255         int txqs_inline; /* Queue number threshold for inlining. */
256         int txq_inline_min; /* Minimal amount of data bytes to inline. */
257         int txq_inline_max; /* Max packet size for inlining with SEND. */
258         int txq_inline_mpw; /* Max packet size for inlining with eMPW. */
259         struct mlx5_hca_attr hca_attr; /* HCA attributes. */
260         struct mlx5_lro_config lro; /* LRO configuration. */
261 };
262
263 struct mlx5_devx_wq_attr {
264         uint32_t wq_type:4;
265         uint32_t wq_signature:1;
266         uint32_t end_padding_mode:2;
267         uint32_t cd_slave:1;
268         uint32_t hds_skip_first_sge:1;
269         uint32_t log2_hds_buf_size:3;
270         uint32_t page_offset:5;
271         uint32_t lwm:16;
272         uint32_t pd:24;
273         uint32_t uar_page:24;
274         uint64_t dbr_addr;
275         uint32_t hw_counter;
276         uint32_t sw_counter;
277         uint32_t log_wq_stride:4;
278         uint32_t log_wq_pg_sz:5;
279         uint32_t log_wq_sz:5;
280         uint32_t dbr_umem_valid:1;
281         uint32_t wq_umem_valid:1;
282         uint32_t log_hairpin_num_packets:5;
283         uint32_t log_hairpin_data_sz:5;
284         uint32_t single_wqe_log_num_of_strides:4;
285         uint32_t two_byte_shift_en:1;
286         uint32_t single_stride_log_num_of_bytes:3;
287         uint32_t dbr_umem_id;
288         uint32_t wq_umem_id;
289         uint64_t wq_umem_offset;
290 };
291
292 /* Create RQ attributes structure, used by create RQ operation. */
293 struct mlx5_devx_create_rq_attr {
294         uint32_t rlky:1;
295         uint32_t delay_drop_en:1;
296         uint32_t scatter_fcs:1;
297         uint32_t vsd:1;
298         uint32_t mem_rq_type:4;
299         uint32_t state:4;
300         uint32_t flush_in_error_en:1;
301         uint32_t hairpin:1;
302         uint32_t user_index:24;
303         uint32_t cqn:24;
304         uint32_t counter_set_id:8;
305         uint32_t rmpn:24;
306         struct mlx5_devx_wq_attr wq_attr;
307 };
308
309 /* Modify RQ attributes structure, used by modify RQ operation. */
310 struct mlx5_devx_modify_rq_attr {
311         uint32_t rqn:24;
312         uint32_t rq_state:4; /* Current RQ state. */
313         uint32_t state:4; /* Required RQ state. */
314         uint32_t scatter_fcs:1;
315         uint32_t vsd:1;
316         uint32_t counter_set_id:8;
317         uint32_t hairpin_peer_sq:24;
318         uint32_t hairpin_peer_vhca:16;
319         uint64_t modify_bitmask;
320         uint32_t lwm:16; /* Contained WQ lwm. */
321 };
322
323 struct mlx5_rx_hash_field_select {
324         uint32_t l3_prot_type:1;
325         uint32_t l4_prot_type:1;
326         uint32_t selected_fields:30;
327 };
328
329 /* TIR attributes structure, used by TIR operations. */
330 struct mlx5_devx_tir_attr {
331         uint32_t disp_type:4;
332         uint32_t lro_timeout_period_usecs:16;
333         uint32_t lro_enable_mask:4;
334         uint32_t lro_max_msg_sz:8;
335         uint32_t inline_rqn:24;
336         uint32_t rx_hash_symmetric:1;
337         uint32_t tunneled_offload_en:1;
338         uint32_t indirect_table:24;
339         uint32_t rx_hash_fn:4;
340         uint32_t self_lb_block:2;
341         uint32_t transport_domain:24;
342         uint32_t rx_hash_toeplitz_key[10];
343         struct mlx5_rx_hash_field_select rx_hash_field_selector_outer;
344         struct mlx5_rx_hash_field_select rx_hash_field_selector_inner;
345 };
346
347 /* RQT attributes structure, used by RQT operations. */
348 struct mlx5_devx_rqt_attr {
349         uint32_t rqt_max_size:16;
350         uint32_t rqt_actual_size:16;
351         uint32_t rq_list[];
352 };
353
354 /**
355  * Type of object being allocated.
356  */
357 enum mlx5_verbs_alloc_type {
358         MLX5_VERBS_ALLOC_TYPE_NONE,
359         MLX5_VERBS_ALLOC_TYPE_TX_QUEUE,
360         MLX5_VERBS_ALLOC_TYPE_RX_QUEUE,
361 };
362
363 /**
364  * Verbs allocator needs a context to know in the callback which kind of
365  * resources it is allocating.
366  */
367 struct mlx5_verbs_alloc_ctx {
368         enum mlx5_verbs_alloc_type type; /* Kind of object being allocated. */
369         const void *obj; /* Pointer to the DPDK object. */
370 };
371
372 LIST_HEAD(mlx5_mr_list, mlx5_mr);
373
374 /* Flow drop context necessary due to Verbs API. */
375 struct mlx5_drop {
376         struct mlx5_hrxq *hrxq; /* Hash Rx queue queue. */
377         struct mlx5_rxq_ibv *rxq; /* Verbs Rx queue. */
378 };
379
380 #define MLX5_COUNTERS_PER_POOL 512
381 #define MLX5_MAX_PENDING_QUERIES 4
382
383 struct mlx5_flow_counter_pool;
384
385 struct flow_counter_stats {
386         uint64_t hits;
387         uint64_t bytes;
388 };
389
390 /* Counters information. */
391 struct mlx5_flow_counter {
392         TAILQ_ENTRY(mlx5_flow_counter) next;
393         /**< Pointer to the next flow counter structure. */
394         uint32_t shared:1; /**< Share counter ID with other flow rules. */
395         uint32_t batch: 1;
396         /**< Whether the counter was allocated by batch command. */
397         uint32_t ref_cnt:30; /**< Reference counter. */
398         uint32_t id; /**< Counter ID. */
399         union {  /**< Holds the counters for the rule. */
400 #if defined(HAVE_IBV_DEVICE_COUNTERS_SET_V42)
401                 struct ibv_counter_set *cs;
402 #elif defined(HAVE_IBV_DEVICE_COUNTERS_SET_V45)
403                 struct ibv_counters *cs;
404 #endif
405                 struct mlx5_devx_obj *dcs; /**< Counter Devx object. */
406                 struct mlx5_flow_counter_pool *pool; /**< The counter pool. */
407         };
408         union {
409                 uint64_t hits; /**< Reset value of hits packets. */
410                 int64_t query_gen; /**< Generation of the last release. */
411         };
412         uint64_t bytes; /**< Reset value of bytes. */
413         void *action; /**< Pointer to the dv action. */
414 };
415
416 TAILQ_HEAD(mlx5_counters, mlx5_flow_counter);
417
418 /* Counter pool structure - query is in pool resolution. */
419 struct mlx5_flow_counter_pool {
420         TAILQ_ENTRY(mlx5_flow_counter_pool) next;
421         struct mlx5_counters counters; /* Free counter list. */
422         union {
423                 struct mlx5_devx_obj *min_dcs;
424                 rte_atomic64_t a64_dcs;
425         };
426         /* The devx object of the minimum counter ID. */
427         rte_atomic64_t query_gen;
428         uint32_t n_counters: 16; /* Number of devx allocated counters. */
429         rte_spinlock_t sl; /* The pool lock. */
430         struct mlx5_counter_stats_raw *raw;
431         struct mlx5_counter_stats_raw *raw_hw; /* The raw on HW working. */
432         struct mlx5_flow_counter counters_raw[]; /* The pool counters memory. */
433 };
434
435 struct mlx5_counter_stats_raw;
436
437 /* Memory management structure for group of counter statistics raws. */
438 struct mlx5_counter_stats_mem_mng {
439         LIST_ENTRY(mlx5_counter_stats_mem_mng) next;
440         struct mlx5_counter_stats_raw *raws;
441         struct mlx5_devx_obj *dm;
442         struct mlx5dv_devx_umem *umem;
443 };
444
445 /* Raw memory structure for the counter statistics values of a pool. */
446 struct mlx5_counter_stats_raw {
447         LIST_ENTRY(mlx5_counter_stats_raw) next;
448         int min_dcs_id;
449         struct mlx5_counter_stats_mem_mng *mem_mng;
450         volatile struct flow_counter_stats *data;
451 };
452
453 TAILQ_HEAD(mlx5_counter_pools, mlx5_flow_counter_pool);
454
455 /* Container structure for counter pools. */
456 struct mlx5_pools_container {
457         rte_atomic16_t n_valid; /* Number of valid pools. */
458         uint16_t n; /* Number of pools. */
459         struct mlx5_counter_pools pool_list; /* Counter pool list. */
460         struct mlx5_flow_counter_pool **pools; /* Counter pool array. */
461         struct mlx5_counter_stats_mem_mng *init_mem_mng;
462         /* Hold the memory management for the next allocated pools raws. */
463 };
464
465 /* Counter global management structure. */
466 struct mlx5_flow_counter_mng {
467         uint8_t mhi[2]; /* master \ host container index. */
468         struct mlx5_pools_container ccont[2 * 2];
469         /* 2 containers for single and for batch for double-buffer. */
470         struct mlx5_counters flow_counters; /* Legacy flow counter list. */
471         uint8_t pending_queries;
472         uint8_t batch;
473         uint16_t pool_index;
474         uint8_t query_thread_on;
475         LIST_HEAD(mem_mngs, mlx5_counter_stats_mem_mng) mem_mngs;
476         LIST_HEAD(stat_raws, mlx5_counter_stats_raw) free_stat_raws;
477 };
478
479 /* Per port data of shared IB device. */
480 struct mlx5_ibv_shared_port {
481         uint32_t ih_port_id;
482         /*
483          * Interrupt handler port_id. Used by shared interrupt
484          * handler to find the corresponding rte_eth device
485          * by IB port index. If value is equal or greater
486          * RTE_MAX_ETHPORTS it means there is no subhandler
487          * installed for specified IB port index.
488          */
489 };
490
491 /* Table structure. */
492 struct mlx5_flow_tbl_resource {
493         void *obj; /**< Pointer to DR table object. */
494         rte_atomic32_t refcnt; /**< Reference counter. */
495 };
496
497 #define MLX5_MAX_TABLES 1024
498 #define MLX5_MAX_TABLES_FDB 32
499 #define MLX5_GROUP_FACTOR 1
500
501 /*
502  * Shared Infiniband device context for Master/Representors
503  * which belong to same IB device with multiple IB ports.
504  **/
505 struct mlx5_ibv_shared {
506         LIST_ENTRY(mlx5_ibv_shared) next;
507         uint32_t refcnt;
508         uint32_t devx:1; /* Opened with DV. */
509         uint32_t max_port; /* Maximal IB device port index. */
510         struct ibv_context *ctx; /* Verbs/DV context. */
511         struct ibv_pd *pd; /* Protection Domain. */
512         uint32_t tdn; /* Transport Domain number. */
513         char ibdev_name[IBV_SYSFS_NAME_MAX]; /* IB device name. */
514         char ibdev_path[IBV_SYSFS_PATH_MAX]; /* IB device path for secondary */
515         struct ibv_device_attr_ex device_attr; /* Device properties. */
516         struct rte_pci_device *pci_dev; /* Backend PCI device. */
517         LIST_ENTRY(mlx5_ibv_shared) mem_event_cb;
518         /**< Called by memory event callback. */
519         struct {
520                 uint32_t dev_gen; /* Generation number to flush local caches. */
521                 rte_rwlock_t rwlock; /* MR Lock. */
522                 struct mlx5_mr_btree cache; /* Global MR cache table. */
523                 struct mlx5_mr_list mr_list; /* Registered MR list. */
524                 struct mlx5_mr_list mr_free_list; /* Freed MR list. */
525         } mr;
526         /* Shared DV/DR flow data section. */
527         pthread_mutex_t dv_mutex; /* DV context mutex. */
528         uint32_t dv_refcnt; /* DV/DR data reference counter. */
529         void *fdb_domain; /* FDB Direct Rules name space handle. */
530         struct mlx5_flow_tbl_resource fdb_tbl[MLX5_MAX_TABLES_FDB];
531         /* FDB Direct Rules tables. */
532         void *rx_domain; /* RX Direct Rules name space handle. */
533         struct mlx5_flow_tbl_resource rx_tbl[MLX5_MAX_TABLES];
534         /* RX Direct Rules tables. */
535         void *tx_domain; /* TX Direct Rules name space handle. */
536         struct mlx5_flow_tbl_resource tx_tbl[MLX5_MAX_TABLES];
537         void *esw_drop_action; /* Pointer to DR E-Switch drop action. */
538         /* TX Direct Rules tables/ */
539         LIST_HEAD(matchers, mlx5_flow_dv_matcher) matchers;
540         LIST_HEAD(encap_decap, mlx5_flow_dv_encap_decap_resource) encaps_decaps;
541         LIST_HEAD(modify_cmd, mlx5_flow_dv_modify_hdr_resource) modify_cmds;
542         LIST_HEAD(tag, mlx5_flow_dv_tag_resource) tags;
543         LIST_HEAD(jump, mlx5_flow_dv_jump_tbl_resource) jump_tbl;
544         LIST_HEAD(port_id_action_list, mlx5_flow_dv_port_id_action_resource)
545                 port_id_action_list; /* List of port ID actions. */
546         struct mlx5_flow_counter_mng cmng; /* Counters management structure. */
547         /* Shared interrupt handler section. */
548         pthread_mutex_t intr_mutex; /* Interrupt config mutex. */
549         uint32_t intr_cnt; /* Interrupt handler reference counter. */
550         struct rte_intr_handle intr_handle; /* Interrupt handler for device. */
551         struct rte_intr_handle intr_handle_devx; /* DEVX interrupt handler. */
552         struct mlx5dv_devx_cmd_comp *devx_comp; /* DEVX async comp obj. */
553         struct mlx5_ibv_shared_port port[]; /* per device port data array. */
554 };
555
556 /* Per-process private structure. */
557 struct mlx5_proc_priv {
558         size_t uar_table_sz;
559         /* Size of UAR register table. */
560         void *uar_table[];
561         /* Table of UAR registers for each process. */
562 };
563
564 #define MLX5_PROC_PRIV(port_id) \
565         ((struct mlx5_proc_priv *)rte_eth_devices[port_id].process_private)
566
567 struct mlx5_priv {
568         struct rte_eth_dev_data *dev_data;  /* Pointer to device data. */
569         struct mlx5_ibv_shared *sh; /* Shared IB device context. */
570         uint32_t ibv_port; /* IB device port number. */
571         struct rte_ether_addr mac[MLX5_MAX_MAC_ADDRESSES]; /* MAC addresses. */
572         BITFIELD_DECLARE(mac_own, uint64_t, MLX5_MAX_MAC_ADDRESSES);
573         /* Bit-field of MAC addresses owned by the PMD. */
574         uint16_t vlan_filter[MLX5_MAX_VLAN_IDS]; /* VLAN filters table. */
575         unsigned int vlan_filter_n; /* Number of configured VLAN filters. */
576         /* Device properties. */
577         uint16_t mtu; /* Configured MTU. */
578         unsigned int isolated:1; /* Whether isolated mode is enabled. */
579         unsigned int representor:1; /* Device is a port representor. */
580         unsigned int master:1; /* Device is a E-Switch master. */
581         unsigned int dr_shared:1; /* DV/DR data is shared. */
582         unsigned int counter_fallback:1; /* Use counter fallback management. */
583         uint16_t domain_id; /* Switch domain identifier. */
584         uint16_t vport_id; /* Associated VF vport index (if any). */
585         int32_t representor_id; /* Port representor identifier. */
586         unsigned int if_index; /* Associated kernel network device index. */
587         /* RX/TX queues. */
588         unsigned int rxqs_n; /* RX queues array size. */
589         unsigned int txqs_n; /* TX queues array size. */
590         struct mlx5_rxq_data *(*rxqs)[]; /* RX queues. */
591         struct mlx5_txq_data *(*txqs)[]; /* TX queues. */
592         struct rte_mempool *mprq_mp; /* Mempool for Multi-Packet RQ. */
593         struct rte_eth_rss_conf rss_conf; /* RSS configuration. */
594         unsigned int (*reta_idx)[]; /* RETA index table. */
595         unsigned int reta_idx_n; /* RETA index size. */
596         struct mlx5_drop drop_queue; /* Flow drop queues. */
597         struct mlx5_flows flows; /* RTE Flow rules. */
598         struct mlx5_flows ctrl_flows; /* Control flow rules. */
599         LIST_HEAD(rxq, mlx5_rxq_ctrl) rxqsctrl; /* DPDK Rx queues. */
600         LIST_HEAD(rxqibv, mlx5_rxq_ibv) rxqsibv; /* Verbs Rx queues. */
601         LIST_HEAD(hrxq, mlx5_hrxq) hrxqs; /* Verbs Hash Rx queues. */
602         LIST_HEAD(txq, mlx5_txq_ctrl) txqsctrl; /* DPDK Tx queues. */
603         LIST_HEAD(txqibv, mlx5_txq_ibv) txqsibv; /* Verbs Tx queues. */
604         /* Verbs Indirection tables. */
605         LIST_HEAD(ind_tables, mlx5_ind_table_ibv) ind_tbls;
606         /* Pointer to next element. */
607         rte_atomic32_t refcnt; /**< Reference counter. */
608         struct ibv_flow_action *verbs_action;
609         /**< Verbs modify header action object. */
610         uint8_t ft_type; /**< Flow table type, Rx or Tx. */
611         /* Tags resources cache. */
612         uint32_t link_speed_capa; /* Link speed capabilities. */
613         struct mlx5_xstats_ctrl xstats_ctrl; /* Extended stats control. */
614         struct mlx5_stats_ctrl stats_ctrl; /* Stats control. */
615         struct mlx5_dev_config config; /* Device configuration. */
616         struct mlx5_verbs_alloc_ctx verbs_alloc_ctx;
617         /* Context for Verbs allocator. */
618         int nl_socket_rdma; /* Netlink socket (NETLINK_RDMA). */
619         int nl_socket_route; /* Netlink socket (NETLINK_ROUTE). */
620         uint32_t nl_sn; /* Netlink message sequence number. */
621 #ifndef RTE_ARCH_64
622         rte_spinlock_t uar_lock_cq; /* CQs share a common distinct UAR */
623         rte_spinlock_t uar_lock[MLX5_UAR_PAGE_NUM_MAX];
624         /* UAR same-page access control required in 32bit implementations. */
625 #endif
626 };
627
628 #define PORT_ID(priv) ((priv)->dev_data->port_id)
629 #define ETH_DEV(priv) (&rte_eth_devices[PORT_ID(priv)])
630
631 /* mlx5.c */
632
633 int mlx5_getenv_int(const char *);
634 int mlx5_proc_priv_init(struct rte_eth_dev *dev);
635
636 /* mlx5_ethdev.c */
637
638 int mlx5_get_ifname(const struct rte_eth_dev *dev, char (*ifname)[IF_NAMESIZE]);
639 int mlx5_get_master_ifname(const char *ibdev_path, char (*ifname)[IF_NAMESIZE]);
640 unsigned int mlx5_ifindex(const struct rte_eth_dev *dev);
641 int mlx5_ifreq(const struct rte_eth_dev *dev, int req, struct ifreq *ifr);
642 int mlx5_get_mtu(struct rte_eth_dev *dev, uint16_t *mtu);
643 int mlx5_set_flags(struct rte_eth_dev *dev, unsigned int keep,
644                    unsigned int flags);
645 int mlx5_dev_configure(struct rte_eth_dev *dev);
646 void mlx5_dev_infos_get(struct rte_eth_dev *dev, struct rte_eth_dev_info *info);
647 int mlx5_read_clock(struct rte_eth_dev *dev, uint64_t *clock);
648 int mlx5_fw_version_get(struct rte_eth_dev *dev, char *fw_ver, size_t fw_size);
649 const uint32_t *mlx5_dev_supported_ptypes_get(struct rte_eth_dev *dev);
650 int mlx5_link_update(struct rte_eth_dev *dev, int wait_to_complete);
651 int mlx5_force_link_status_change(struct rte_eth_dev *dev, int status);
652 int mlx5_dev_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
653 int mlx5_dev_get_flow_ctrl(struct rte_eth_dev *dev,
654                            struct rte_eth_fc_conf *fc_conf);
655 int mlx5_dev_set_flow_ctrl(struct rte_eth_dev *dev,
656                            struct rte_eth_fc_conf *fc_conf);
657 int mlx5_ibv_device_to_pci_addr(const struct ibv_device *device,
658                                 struct rte_pci_addr *pci_addr);
659 void mlx5_dev_link_status_handler(void *arg);
660 void mlx5_dev_interrupt_handler(void *arg);
661 void mlx5_dev_interrupt_handler_devx(void *arg);
662 void mlx5_dev_interrupt_handler_uninstall(struct rte_eth_dev *dev);
663 void mlx5_dev_interrupt_handler_install(struct rte_eth_dev *dev);
664 int mlx5_set_link_down(struct rte_eth_dev *dev);
665 int mlx5_set_link_up(struct rte_eth_dev *dev);
666 int mlx5_is_removed(struct rte_eth_dev *dev);
667 eth_tx_burst_t mlx5_select_tx_function(struct rte_eth_dev *dev);
668 eth_rx_burst_t mlx5_select_rx_function(struct rte_eth_dev *dev);
669 unsigned int mlx5_dev_to_port_id(const struct rte_device *dev,
670                                  uint16_t *port_list,
671                                  unsigned int port_list_n);
672 int mlx5_port_to_eswitch_info(uint16_t port, uint16_t *es_domain_id,
673                               uint16_t *es_port_id);
674 int mlx5_sysfs_switch_info(unsigned int ifindex,
675                            struct mlx5_switch_info *info);
676 void mlx5_sysfs_check_switch_info(bool device_dir,
677                                   struct mlx5_switch_info *switch_info);
678 void mlx5_nl_check_switch_info(bool nun_vf_set,
679                                struct mlx5_switch_info *switch_info);
680 void mlx5_translate_port_name(const char *port_name_in,
681                               struct mlx5_switch_info *port_info_out);
682 void mlx5_intr_callback_unregister(const struct rte_intr_handle *handle,
683                                    rte_intr_callback_fn cb_fn, void *cb_arg);
684
685 /* mlx5_mac.c */
686
687 int mlx5_get_mac(struct rte_eth_dev *dev, uint8_t (*mac)[RTE_ETHER_ADDR_LEN]);
688 void mlx5_mac_addr_remove(struct rte_eth_dev *dev, uint32_t index);
689 int mlx5_mac_addr_add(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
690                       uint32_t index, uint32_t vmdq);
691 int mlx5_mac_addr_set(struct rte_eth_dev *dev, struct rte_ether_addr *mac_addr);
692 int mlx5_set_mc_addr_list(struct rte_eth_dev *dev,
693                         struct rte_ether_addr *mc_addr_set,
694                         uint32_t nb_mc_addr);
695
696 /* mlx5_rss.c */
697
698 int mlx5_rss_hash_update(struct rte_eth_dev *dev,
699                          struct rte_eth_rss_conf *rss_conf);
700 int mlx5_rss_hash_conf_get(struct rte_eth_dev *dev,
701                            struct rte_eth_rss_conf *rss_conf);
702 int mlx5_rss_reta_index_resize(struct rte_eth_dev *dev, unsigned int reta_size);
703 int mlx5_dev_rss_reta_query(struct rte_eth_dev *dev,
704                             struct rte_eth_rss_reta_entry64 *reta_conf,
705                             uint16_t reta_size);
706 int mlx5_dev_rss_reta_update(struct rte_eth_dev *dev,
707                              struct rte_eth_rss_reta_entry64 *reta_conf,
708                              uint16_t reta_size);
709
710 /* mlx5_rxmode.c */
711
712 void mlx5_promiscuous_enable(struct rte_eth_dev *dev);
713 void mlx5_promiscuous_disable(struct rte_eth_dev *dev);
714 void mlx5_allmulticast_enable(struct rte_eth_dev *dev);
715 void mlx5_allmulticast_disable(struct rte_eth_dev *dev);
716
717 /* mlx5_stats.c */
718
719 void mlx5_stats_init(struct rte_eth_dev *dev);
720 int mlx5_stats_get(struct rte_eth_dev *dev, struct rte_eth_stats *stats);
721 void mlx5_stats_reset(struct rte_eth_dev *dev);
722 int mlx5_xstats_get(struct rte_eth_dev *dev, struct rte_eth_xstat *stats,
723                     unsigned int n);
724 void mlx5_xstats_reset(struct rte_eth_dev *dev);
725 int mlx5_xstats_get_names(struct rte_eth_dev *dev __rte_unused,
726                           struct rte_eth_xstat_name *xstats_names,
727                           unsigned int n);
728
729 /* mlx5_vlan.c */
730
731 int mlx5_vlan_filter_set(struct rte_eth_dev *dev, uint16_t vlan_id, int on);
732 void mlx5_vlan_strip_queue_set(struct rte_eth_dev *dev, uint16_t queue, int on);
733 int mlx5_vlan_offload_set(struct rte_eth_dev *dev, int mask);
734
735 /* mlx5_trigger.c */
736
737 int mlx5_dev_start(struct rte_eth_dev *dev);
738 void mlx5_dev_stop(struct rte_eth_dev *dev);
739 int mlx5_traffic_enable(struct rte_eth_dev *dev);
740 void mlx5_traffic_disable(struct rte_eth_dev *dev);
741 int mlx5_traffic_restart(struct rte_eth_dev *dev);
742
743 /* mlx5_flow.c */
744
745 int mlx5_flow_discover_priorities(struct rte_eth_dev *dev);
746 void mlx5_flow_print(struct rte_flow *flow);
747 int mlx5_flow_validate(struct rte_eth_dev *dev,
748                        const struct rte_flow_attr *attr,
749                        const struct rte_flow_item items[],
750                        const struct rte_flow_action actions[],
751                        struct rte_flow_error *error);
752 struct rte_flow *mlx5_flow_create(struct rte_eth_dev *dev,
753                                   const struct rte_flow_attr *attr,
754                                   const struct rte_flow_item items[],
755                                   const struct rte_flow_action actions[],
756                                   struct rte_flow_error *error);
757 int mlx5_flow_destroy(struct rte_eth_dev *dev, struct rte_flow *flow,
758                       struct rte_flow_error *error);
759 void mlx5_flow_list_flush(struct rte_eth_dev *dev, struct mlx5_flows *list);
760 int mlx5_flow_flush(struct rte_eth_dev *dev, struct rte_flow_error *error);
761 int mlx5_flow_query(struct rte_eth_dev *dev, struct rte_flow *flow,
762                     const struct rte_flow_action *action, void *data,
763                     struct rte_flow_error *error);
764 int mlx5_flow_isolate(struct rte_eth_dev *dev, int enable,
765                       struct rte_flow_error *error);
766 int mlx5_dev_filter_ctrl(struct rte_eth_dev *dev,
767                          enum rte_filter_type filter_type,
768                          enum rte_filter_op filter_op,
769                          void *arg);
770 int mlx5_flow_start(struct rte_eth_dev *dev, struct mlx5_flows *list);
771 void mlx5_flow_stop(struct rte_eth_dev *dev, struct mlx5_flows *list);
772 int mlx5_flow_verify(struct rte_eth_dev *dev);
773 int mlx5_ctrl_flow_vlan(struct rte_eth_dev *dev,
774                         struct rte_flow_item_eth *eth_spec,
775                         struct rte_flow_item_eth *eth_mask,
776                         struct rte_flow_item_vlan *vlan_spec,
777                         struct rte_flow_item_vlan *vlan_mask);
778 int mlx5_ctrl_flow(struct rte_eth_dev *dev,
779                    struct rte_flow_item_eth *eth_spec,
780                    struct rte_flow_item_eth *eth_mask);
781 int mlx5_flow_create_drop_queue(struct rte_eth_dev *dev);
782 void mlx5_flow_delete_drop_queue(struct rte_eth_dev *dev);
783 void mlx5_flow_async_pool_query_handle(struct mlx5_ibv_shared *sh,
784                                        uint64_t async_id, int status);
785 void mlx5_set_query_alarm(struct mlx5_ibv_shared *sh);
786 void mlx5_flow_query_alarm(void *arg);
787
788 /* mlx5_mp.c */
789 void mlx5_mp_req_start_rxtx(struct rte_eth_dev *dev);
790 void mlx5_mp_req_stop_rxtx(struct rte_eth_dev *dev);
791 int mlx5_mp_req_mr_create(struct rte_eth_dev *dev, uintptr_t addr);
792 int mlx5_mp_req_verbs_cmd_fd(struct rte_eth_dev *dev);
793 int mlx5_mp_req_queue_state_modify(struct rte_eth_dev *dev,
794                                    struct mlx5_mp_arg_queue_state_modify *sm);
795 int mlx5_mp_init_primary(void);
796 void mlx5_mp_uninit_primary(void);
797 int mlx5_mp_init_secondary(void);
798 void mlx5_mp_uninit_secondary(void);
799
800 /* mlx5_nl.c */
801
802 int mlx5_nl_init(int protocol);
803 int mlx5_nl_mac_addr_add(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
804                          uint32_t index);
805 int mlx5_nl_mac_addr_remove(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
806                             uint32_t index);
807 void mlx5_nl_mac_addr_sync(struct rte_eth_dev *dev);
808 void mlx5_nl_mac_addr_flush(struct rte_eth_dev *dev);
809 int mlx5_nl_promisc(struct rte_eth_dev *dev, int enable);
810 int mlx5_nl_allmulti(struct rte_eth_dev *dev, int enable);
811 unsigned int mlx5_nl_portnum(int nl, const char *name);
812 unsigned int mlx5_nl_ifindex(int nl, const char *name, uint32_t pindex);
813 int mlx5_nl_switch_info(int nl, unsigned int ifindex,
814                         struct mlx5_switch_info *info);
815
816 /* mlx5_devx_cmds.c */
817
818 struct mlx5_devx_obj *mlx5_devx_cmd_flow_counter_alloc(struct ibv_context *ctx,
819                                                        uint32_t bulk_sz);
820 int mlx5_devx_cmd_destroy(struct mlx5_devx_obj *obj);
821 int mlx5_devx_cmd_flow_counter_query(struct mlx5_devx_obj *dcs,
822                                      int clear, uint32_t n_counters,
823                                      uint64_t *pkts, uint64_t *bytes,
824                                      uint32_t mkey, void *addr,
825                                      struct mlx5dv_devx_cmd_comp *cmd_comp,
826                                      uint64_t async_id);
827 int mlx5_devx_cmd_query_hca_attr(struct ibv_context *ctx,
828                                  struct mlx5_hca_attr *attr);
829 struct mlx5_devx_obj *mlx5_devx_cmd_mkey_create(struct ibv_context *ctx,
830                                              struct mlx5_devx_mkey_attr *attr);
831 int mlx5_devx_get_out_command_status(void *out);
832 int mlx5_devx_cmd_qp_query_tis_td(struct ibv_qp *qp, uint32_t tis_num,
833                                   uint32_t *tis_td);
834 struct mlx5_devx_obj *mlx5_devx_cmd_create_rq(struct ibv_context *ctx,
835                                 struct mlx5_devx_create_rq_attr *rq_attr,
836                                 int socket);
837 int mlx5_devx_cmd_modify_rq(struct mlx5_devx_obj *rq,
838                             struct mlx5_devx_modify_rq_attr *rq_attr);
839 struct mlx5_devx_obj *mlx5_devx_cmd_create_tir(struct ibv_context *ctx,
840                                         struct mlx5_devx_tir_attr *tir_attr);
841 struct mlx5_devx_obj *mlx5_devx_cmd_create_rqt(struct ibv_context *ctx,
842                                         struct mlx5_devx_rqt_attr *rqt_attr);
843
844 #endif /* RTE_PMD_MLX5_H_ */