8e021544ce5de6957e44b8bfa31a2a61f5ba6a21
[dpdk.git] / drivers / net / mlx5 / mlx5.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2015 6WIND S.A.
3  * Copyright 2015 Mellanox.
4  */
5
6 #ifndef RTE_PMD_MLX5_H_
7 #define RTE_PMD_MLX5_H_
8
9 #include <stddef.h>
10 #include <stdint.h>
11 #include <limits.h>
12 #include <net/if.h>
13 #include <netinet/in.h>
14 #include <sys/queue.h>
15
16 /* Verbs header. */
17 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
18 #ifdef PEDANTIC
19 #pragma GCC diagnostic ignored "-Wpedantic"
20 #endif
21 #include <infiniband/verbs.h>
22 #ifdef PEDANTIC
23 #pragma GCC diagnostic error "-Wpedantic"
24 #endif
25
26 #include <rte_pci.h>
27 #include <rte_ether.h>
28 #include <rte_ethdev_driver.h>
29 #include <rte_spinlock.h>
30 #include <rte_interrupts.h>
31 #include <rte_errno.h>
32 #include <rte_flow.h>
33
34 #include "mlx5_utils.h"
35 #include "mlx5_rxtx.h"
36 #include "mlx5_autoconf.h"
37 #include "mlx5_defs.h"
38
39 enum {
40         PCI_VENDOR_ID_MELLANOX = 0x15b3,
41 };
42
43 enum {
44         PCI_DEVICE_ID_MELLANOX_CONNECTX4 = 0x1013,
45         PCI_DEVICE_ID_MELLANOX_CONNECTX4VF = 0x1014,
46         PCI_DEVICE_ID_MELLANOX_CONNECTX4LX = 0x1015,
47         PCI_DEVICE_ID_MELLANOX_CONNECTX4LXVF = 0x1016,
48         PCI_DEVICE_ID_MELLANOX_CONNECTX5 = 0x1017,
49         PCI_DEVICE_ID_MELLANOX_CONNECTX5VF = 0x1018,
50         PCI_DEVICE_ID_MELLANOX_CONNECTX5EX = 0x1019,
51         PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF = 0x101a,
52 };
53
54 struct mlx5_xstats_ctrl {
55         /* Number of device stats. */
56         uint16_t stats_n;
57         /* Index in the device counters table. */
58         uint16_t dev_table_idx[MLX5_MAX_XSTATS];
59         uint64_t base[MLX5_MAX_XSTATS];
60 };
61
62 /* Flow list . */
63 TAILQ_HEAD(mlx5_flows, rte_flow);
64
65 /* Default PMD specific parameter value. */
66 #define MLX5_ARG_UNSET (-1)
67
68 /*
69  * Device configuration structure.
70  *
71  * Merged configuration from:
72  *
73  *  - Device capabilities,
74  *  - User device parameters disabled features.
75  */
76 struct mlx5_dev_config {
77         unsigned int hw_csum:1; /* Checksum offload is supported. */
78         unsigned int hw_vlan_strip:1; /* VLAN stripping is supported. */
79         unsigned int hw_fcs_strip:1; /* FCS stripping is supported. */
80         unsigned int hw_padding:1; /* End alignment padding is supported. */
81         unsigned int mps:2; /* Multi-packet send supported mode. */
82         unsigned int tunnel_en:1;
83         /* Whether tunnel stateless offloads are supported. */
84         unsigned int flow_counter_en:1; /* Whether flow counter is supported. */
85         unsigned int cqe_comp:1; /* CQE compression is enabled. */
86         unsigned int tso:1; /* Whether TSO is supported. */
87         unsigned int tx_vec_en:1; /* Tx vector is enabled. */
88         unsigned int rx_vec_en:1; /* Rx vector is enabled. */
89         unsigned int mpw_hdr_dseg:1; /* Enable DSEGs in the title WQEBB. */
90         unsigned int tso_max_payload_sz; /* Maximum TCP payload for TSO. */
91         unsigned int ind_table_max_size; /* Maximum indirection table size. */
92         int txq_inline; /* Maximum packet size for inlining. */
93         int txqs_inline; /* Queue number threshold for inlining. */
94         int inline_max_packet_sz; /* Max packet size for inlining. */
95 };
96
97 /**
98  * Type of objet being allocated.
99  */
100 enum mlx5_verbs_alloc_type {
101         MLX5_VERBS_ALLOC_TYPE_NONE,
102         MLX5_VERBS_ALLOC_TYPE_TX_QUEUE,
103         MLX5_VERBS_ALLOC_TYPE_RX_QUEUE,
104 };
105
106 /**
107  * Verbs allocator needs a context to know in the callback which kind of
108  * resources it is allocating.
109  */
110 struct mlx5_verbs_alloc_ctx {
111         enum mlx5_verbs_alloc_type type; /* Kind of object being allocated. */
112         const void *obj; /* Pointer to the DPDK object. */
113 };
114
115 struct priv {
116         struct rte_eth_dev *dev; /* Ethernet device of master process. */
117         struct ibv_context *ctx; /* Verbs context. */
118         struct ibv_device_attr_ex device_attr; /* Device properties. */
119         struct ibv_pd *pd; /* Protection Domain. */
120         char ibdev_path[IBV_SYSFS_PATH_MAX]; /* IB device path for secondary */
121         struct ether_addr mac[MLX5_MAX_MAC_ADDRESSES]; /* MAC addresses. */
122         uint16_t vlan_filter[MLX5_MAX_VLAN_IDS]; /* VLAN filters table. */
123         unsigned int vlan_filter_n; /* Number of configured VLAN filters. */
124         /* Device properties. */
125         uint16_t mtu; /* Configured MTU. */
126         uint8_t port; /* Physical port number. */
127         unsigned int pending_alarm:1; /* An alarm is pending. */
128         unsigned int isolated:1; /* Whether isolated mode is enabled. */
129         /* RX/TX queues. */
130         unsigned int rxqs_n; /* RX queues array size. */
131         unsigned int txqs_n; /* TX queues array size. */
132         struct mlx5_rxq_data *(*rxqs)[]; /* RX queues. */
133         struct mlx5_txq_data *(*txqs)[]; /* TX queues. */
134         struct rte_eth_rss_conf rss_conf; /* RSS configuration. */
135         struct rte_intr_handle intr_handle; /* Interrupt handler. */
136         unsigned int (*reta_idx)[]; /* RETA index table. */
137         unsigned int reta_idx_n; /* RETA index size. */
138         struct mlx5_hrxq_drop *flow_drop_queue; /* Flow drop queue. */
139         struct mlx5_flows flows; /* RTE Flow rules. */
140         struct mlx5_flows ctrl_flows; /* Control flow rules. */
141         LIST_HEAD(mr, mlx5_mr) mr; /* Memory region. */
142         LIST_HEAD(rxq, mlx5_rxq_ctrl) rxqsctrl; /* DPDK Rx queues. */
143         LIST_HEAD(rxqibv, mlx5_rxq_ibv) rxqsibv; /* Verbs Rx queues. */
144         LIST_HEAD(hrxq, mlx5_hrxq) hrxqs; /* Verbs Hash Rx queues. */
145         LIST_HEAD(txq, mlx5_txq_ctrl) txqsctrl; /* DPDK Tx queues. */
146         LIST_HEAD(txqibv, mlx5_txq_ibv) txqsibv; /* Verbs Tx queues. */
147         /* Verbs Indirection tables. */
148         LIST_HEAD(ind_tables, mlx5_ind_table_ibv) ind_tbls;
149         uint32_t link_speed_capa; /* Link speed capabilities. */
150         struct mlx5_xstats_ctrl xstats_ctrl; /* Extended stats control. */
151         rte_spinlock_t mr_lock; /* MR Lock. */
152         int primary_socket; /* Unix socket for primary process. */
153         void *uar_base; /* Reserved address space for UAR mapping */
154         struct rte_intr_handle intr_handle_socket; /* Interrupt handler. */
155         struct mlx5_dev_config config; /* Device configuration. */
156         struct mlx5_verbs_alloc_ctx verbs_alloc_ctx;
157         /* Context for Verbs allocator. */
158 };
159
160 /* mlx5.c */
161
162 int mlx5_getenv_int(const char *);
163
164 /* mlx5_ethdev.c */
165
166 struct priv *mlx5_get_priv(struct rte_eth_dev *dev);
167 int mlx5_is_secondary(void);
168 int priv_get_ifname(const struct priv *priv, char (*ifname)[IF_NAMESIZE]);
169 int priv_ifreq(const struct priv *priv, int req, struct ifreq *ifr);
170 int priv_get_mtu(struct priv *priv, uint16_t *mtu);
171 int priv_set_flags(struct priv *priv, unsigned int keep, unsigned int flags);
172 int mlx5_dev_configure(struct rte_eth_dev *dev);
173 void mlx5_dev_infos_get(struct rte_eth_dev *dev, struct rte_eth_dev_info *info);
174 const uint32_t *mlx5_dev_supported_ptypes_get(struct rte_eth_dev *dev);
175 int priv_link_update(struct priv *priv, int wait_to_complete);
176 int priv_force_link_status_change(struct priv *priv, int status);
177 int mlx5_link_update(struct rte_eth_dev *dev, int wait_to_complete);
178 int mlx5_dev_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
179 int mlx5_dev_get_flow_ctrl(struct rte_eth_dev *dev,
180                            struct rte_eth_fc_conf *fc_conf);
181 int mlx5_dev_set_flow_ctrl(struct rte_eth_dev *dev,
182                            struct rte_eth_fc_conf *fc_conf);
183 int mlx5_ibv_device_to_pci_addr(const struct ibv_device *device,
184                                 struct rte_pci_addr *pci_addr);
185 void mlx5_dev_link_status_handler(void *arg);
186 void mlx5_dev_interrupt_handler(void *cb_arg);
187 void priv_dev_interrupt_handler_uninstall(struct priv *priv,
188                                           struct rte_eth_dev *dev);
189 void priv_dev_interrupt_handler_install(struct priv *priv,
190                                         struct rte_eth_dev *dev);
191 int mlx5_set_link_down(struct rte_eth_dev *dev);
192 int mlx5_set_link_up(struct rte_eth_dev *dev);
193 eth_tx_burst_t priv_select_tx_function(struct priv *priv,
194                                        struct rte_eth_dev *dev);
195 eth_rx_burst_t priv_select_rx_function(struct priv *priv,
196                                        struct rte_eth_dev *dev);
197 int mlx5_is_removed(struct rte_eth_dev *dev);
198
199 /* mlx5_mac.c */
200
201 int priv_get_mac(struct priv *priv, uint8_t (*mac)[ETHER_ADDR_LEN]);
202 void mlx5_mac_addr_remove(struct rte_eth_dev *dev, uint32_t index);
203 int mlx5_mac_addr_add(struct rte_eth_dev *dev, struct ether_addr *mac,
204                       uint32_t index, uint32_t vmdq);
205 void mlx5_mac_addr_set(struct rte_eth_dev *dev, struct ether_addr *mac_addr);
206
207 /* mlx5_rss.c */
208
209 int mlx5_rss_hash_update(struct rte_eth_dev *dev,
210                          struct rte_eth_rss_conf *rss_conf);
211 int mlx5_rss_hash_conf_get(struct rte_eth_dev *dev,
212                            struct rte_eth_rss_conf *rss_conf);
213 int priv_rss_reta_index_resize(struct priv *priv, unsigned int reta_size);
214 int mlx5_dev_rss_reta_query(struct rte_eth_dev *dev,
215                             struct rte_eth_rss_reta_entry64 *reta_conf,
216                             uint16_t reta_size);
217 int mlx5_dev_rss_reta_update(struct rte_eth_dev *dev,
218                              struct rte_eth_rss_reta_entry64 *reta_conf,
219                              uint16_t reta_size);
220
221 /* mlx5_rxmode.c */
222
223 void mlx5_promiscuous_enable(struct rte_eth_dev *dev);
224 void mlx5_promiscuous_disable(struct rte_eth_dev *dev);
225 void mlx5_allmulticast_enable(struct rte_eth_dev *dev);
226 void mlx5_allmulticast_disable(struct rte_eth_dev *dev);
227
228 /* mlx5_stats.c */
229
230 void priv_xstats_init(struct priv *priv);
231 int mlx5_stats_get(struct rte_eth_dev *dev, struct rte_eth_stats *stats);
232 void mlx5_stats_reset(struct rte_eth_dev *dev);
233 int mlx5_xstats_get(struct rte_eth_dev *dev,
234                     struct rte_eth_xstat *stats, unsigned int n);
235 void mlx5_xstats_reset(struct rte_eth_dev *dev);
236 int mlx5_xstats_get_names(struct rte_eth_dev *dev,
237                           struct rte_eth_xstat_name *xstats_names,
238                           unsigned int n);
239
240 /* mlx5_vlan.c */
241
242 int mlx5_vlan_filter_set(struct rte_eth_dev *dev, uint16_t vlan_id, int on);
243 void mlx5_vlan_strip_queue_set(struct rte_eth_dev *dev, uint16_t queue, int on);
244 int mlx5_vlan_offload_set(struct rte_eth_dev *dev, int mask);
245
246 /* mlx5_trigger.c */
247
248 int mlx5_dev_start(struct rte_eth_dev *dev);
249 void mlx5_dev_stop(struct rte_eth_dev *dev);
250 int priv_dev_traffic_enable(struct priv *priv, struct rte_eth_dev *dev);
251 int priv_dev_traffic_disable(struct priv *priv, struct rte_eth_dev *dev);
252 int priv_dev_traffic_restart(struct priv *priv, struct rte_eth_dev *dev);
253 int mlx5_traffic_restart(struct rte_eth_dev *dev);
254
255 /* mlx5_flow.c */
256
257 int mlx5_flow_validate(struct rte_eth_dev *dev,
258                        const struct rte_flow_attr *attr,
259                        const struct rte_flow_item items[],
260                        const struct rte_flow_action actions[],
261                        struct rte_flow_error *error);
262 void priv_flow_flush(struct priv *priv, struct mlx5_flows *list);
263 int priv_flow_create_drop_queue(struct priv *priv);
264 void priv_flow_stop(struct priv *priv, struct mlx5_flows *list);
265 int priv_flow_start(struct priv *priv, struct mlx5_flows *list);
266 int priv_flow_verify(struct priv *priv);
267 int priv_flow_create_drop_queue(struct priv *priv);
268 void priv_flow_delete_drop_queue(struct priv *priv);
269 int mlx5_ctrl_flow_vlan(struct rte_eth_dev *dev,
270                         struct rte_flow_item_eth *eth_spec,
271                         struct rte_flow_item_eth *eth_mask,
272                         struct rte_flow_item_vlan *vlan_spec,
273                         struct rte_flow_item_vlan *vlan_mask);
274 int mlx5_ctrl_flow(struct rte_eth_dev *dev,
275                    struct rte_flow_item_eth *eth_spec,
276                    struct rte_flow_item_eth *eth_mask);
277 struct rte_flow *mlx5_flow_create(struct rte_eth_dev *dev,
278                                   const struct rte_flow_attr *attr,
279                                   const struct rte_flow_item items[],
280                                   const struct rte_flow_action actions[],
281                                   struct rte_flow_error *error);
282 int mlx5_flow_destroy(struct rte_eth_dev *dev, struct rte_flow *flow,
283                       struct rte_flow_error *error);
284 int mlx5_flow_flush(struct rte_eth_dev *dev, struct rte_flow_error *error);
285 int mlx5_flow_query(struct rte_eth_dev *dev, struct rte_flow *flow,
286                     enum rte_flow_action_type action, void *data,
287                     struct rte_flow_error *error);
288 int mlx5_flow_isolate(struct rte_eth_dev *dev, int enable,
289                       struct rte_flow_error *error);
290 int mlx5_dev_filter_ctrl(struct rte_eth_dev *dev,
291                          enum rte_filter_type filter_type,
292                          enum rte_filter_op filter_op,
293                          void *arg);
294
295 /* mlx5_socket.c */
296
297 int priv_socket_init(struct priv *priv);
298 int priv_socket_uninit(struct priv *priv);
299 void priv_socket_handle(struct priv *priv);
300 int priv_socket_connect(struct priv *priv);
301
302 /* mlx5_mr.c */
303
304 struct mlx5_mr *priv_mr_new(struct priv *priv, struct rte_mempool *mp);
305 struct mlx5_mr *priv_mr_get(struct priv *priv, struct rte_mempool *mp);
306 int priv_mr_release(struct priv *priv, struct mlx5_mr *mr);
307 int priv_mr_verify(struct priv *priv);
308
309 #endif /* RTE_PMD_MLX5_H_ */