651006bd3900ae94f6b4ff5eae54bb4aa43cc320
[dpdk.git] / drivers / net / mlx5 / mlx5_prm.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2016 6WIND S.A.
3  * Copyright 2016 Mellanox Technologies, Ltd
4  */
5
6 #ifndef RTE_PMD_MLX5_PRM_H_
7 #define RTE_PMD_MLX5_PRM_H_
8
9 #include <assert.h>
10
11 /* Verbs header. */
12 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
13 #ifdef PEDANTIC
14 #pragma GCC diagnostic ignored "-Wpedantic"
15 #endif
16 #include <infiniband/mlx5dv.h>
17 #ifdef PEDANTIC
18 #pragma GCC diagnostic error "-Wpedantic"
19 #endif
20
21 #include <rte_vect.h>
22 #include "mlx5_autoconf.h"
23
24 /* RSS hash key size. */
25 #define MLX5_RSS_HASH_KEY_LEN 40
26
27 /* Get CQE owner bit. */
28 #define MLX5_CQE_OWNER(op_own) ((op_own) & MLX5_CQE_OWNER_MASK)
29
30 /* Get CQE format. */
31 #define MLX5_CQE_FORMAT(op_own) (((op_own) & MLX5E_CQE_FORMAT_MASK) >> 2)
32
33 /* Get CQE opcode. */
34 #define MLX5_CQE_OPCODE(op_own) (((op_own) & 0xf0) >> 4)
35
36 /* Get CQE solicited event. */
37 #define MLX5_CQE_SE(op_own) (((op_own) >> 1) & 1)
38
39 /* Invalidate a CQE. */
40 #define MLX5_CQE_INVALIDATE (MLX5_CQE_INVALID << 4)
41
42 /* WQE Segment sizes in bytes. */
43 #define MLX5_WSEG_SIZE 16u
44 #define MLX5_WQE_CSEG_SIZE sizeof(struct mlx5_wqe_cseg)
45 #define MLX5_WQE_DSEG_SIZE sizeof(struct mlx5_wqe_dseg)
46 #define MLX5_WQE_ESEG_SIZE sizeof(struct mlx5_wqe_eseg)
47
48 /* WQE/WQEBB size in bytes. */
49 #define MLX5_WQE_SIZE sizeof(struct mlx5_wqe)
50
51 /*
52  * Max size of a WQE session.
53  * Absolute maximum size is 63 (MLX5_DSEG_MAX) segments,
54  * the WQE size field in Control Segment is 6 bits wide.
55  */
56 #define MLX5_WQE_SIZE_MAX (60 * MLX5_WSEG_SIZE)
57
58 /*
59  * Default minimum number of Tx queues for inlining packets.
60  * If there are less queues as specified we assume we have
61  * no enough CPU resources (cycles) to perform inlining,
62  * the PCIe throughput is not supposed as bottleneck and
63  * inlining is disabled.
64  */
65 #define MLX5_INLINE_MAX_TXQS 8u
66 #define MLX5_INLINE_MAX_TXQS_BLUEFIELD 16u
67
68 /*
69  * Default packet length threshold to be inlined with
70  * enhanced MPW. If packet length exceeds the threshold
71  * the data are not inlined. Should be aligned in WQEBB
72  * boundary with accounting the title Control and Ethernet
73  * segments.
74  */
75 #define MLX5_EMPW_DEF_INLINE_LEN (4u * MLX5_WQE_SIZE + \
76                                   MLX5_DSEG_MIN_INLINE_SIZE)
77 /*
78  * Maximal inline data length sent with enhanced MPW.
79  * Is based on maximal WQE size.
80  */
81 #define MLX5_EMPW_MAX_INLINE_LEN (MLX5_WQE_SIZE_MAX - \
82                                   MLX5_WQE_CSEG_SIZE - \
83                                   MLX5_WQE_ESEG_SIZE - \
84                                   MLX5_WQE_DSEG_SIZE + \
85                                   MLX5_DSEG_MIN_INLINE_SIZE)
86 /*
87  * Minimal amount of packets to be sent with EMPW.
88  * This limits the minimal required size of sent EMPW.
89  * If there are no enough resources to built minimal
90  * EMPW the sending loop exits.
91  */
92 #define MLX5_EMPW_MIN_PACKETS (2u + 3u * 4u)
93 /*
94  * Maximal amount of packets to be sent with EMPW.
95  * This value is not recommended to exceed MLX5_TX_COMP_THRESH,
96  * otherwise there might be up to MLX5_EMPW_MAX_PACKETS mbufs
97  * without CQE generation request, being multiplied by
98  * MLX5_TX_COMP_MAX_CQE it may cause significant latency
99  * in tx burst routine at the moment of freeing multiple mbufs.
100  */
101 #define MLX5_EMPW_MAX_PACKETS MLX5_TX_COMP_THRESH
102 /*
103  * Default packet length threshold to be inlined with
104  * ordinary SEND. Inlining saves the MR key search
105  * and extra PCIe data fetch transaction, but eats the
106  * CPU cycles.
107  */
108 #define MLX5_SEND_DEF_INLINE_LEN (5U * MLX5_WQE_SIZE + \
109                                   MLX5_ESEG_MIN_INLINE_SIZE - \
110                                   MLX5_WQE_CSEG_SIZE - \
111                                   MLX5_WQE_ESEG_SIZE - \
112                                   MLX5_WQE_DSEG_SIZE)
113 /*
114  * Maximal inline data length sent with ordinary SEND.
115  * Is based on maximal WQE size.
116  */
117 #define MLX5_SEND_MAX_INLINE_LEN (MLX5_WQE_SIZE_MAX - \
118                                   MLX5_WQE_CSEG_SIZE - \
119                                   MLX5_WQE_ESEG_SIZE - \
120                                   MLX5_WQE_DSEG_SIZE + \
121                                   MLX5_ESEG_MIN_INLINE_SIZE)
122
123 /* Missed in mlv5dv.h, should define here. */
124 #define MLX5_OPCODE_ENHANCED_MPSW 0x29u
125
126 /* CQE value to inform that VLAN is stripped. */
127 #define MLX5_CQE_VLAN_STRIPPED (1u << 0)
128
129 /* IPv4 options. */
130 #define MLX5_CQE_RX_IP_EXT_OPTS_PACKET (1u << 1)
131
132 /* IPv6 packet. */
133 #define MLX5_CQE_RX_IPV6_PACKET (1u << 2)
134
135 /* IPv4 packet. */
136 #define MLX5_CQE_RX_IPV4_PACKET (1u << 3)
137
138 /* TCP packet. */
139 #define MLX5_CQE_RX_TCP_PACKET (1u << 4)
140
141 /* UDP packet. */
142 #define MLX5_CQE_RX_UDP_PACKET (1u << 5)
143
144 /* IP is fragmented. */
145 #define MLX5_CQE_RX_IP_FRAG_PACKET (1u << 7)
146
147 /* L2 header is valid. */
148 #define MLX5_CQE_RX_L2_HDR_VALID (1u << 8)
149
150 /* L3 header is valid. */
151 #define MLX5_CQE_RX_L3_HDR_VALID (1u << 9)
152
153 /* L4 header is valid. */
154 #define MLX5_CQE_RX_L4_HDR_VALID (1u << 10)
155
156 /* Outer packet, 0 IPv4, 1 IPv6. */
157 #define MLX5_CQE_RX_OUTER_PACKET (1u << 1)
158
159 /* Tunnel packet bit in the CQE. */
160 #define MLX5_CQE_RX_TUNNEL_PACKET (1u << 0)
161
162 /* Mask for LRO push flag in the CQE lro_tcppsh_abort_dupack field. */
163 #define MLX5_CQE_LRO_PUSH_MASK 0x40
164
165 /* Mask for L4 type in the CQE hdr_type_etc field. */
166 #define MLX5_CQE_L4_TYPE_MASK 0x70
167
168 /* The bit index of L4 type in CQE hdr_type_etc field. */
169 #define MLX5_CQE_L4_TYPE_SHIFT 0x4
170
171 /* L4 type to indicate TCP packet without acknowledgment. */
172 #define MLX5_L4_HDR_TYPE_TCP_EMPTY_ACK 0x3
173
174 /* L4 type to indicate TCP packet with acknowledgment. */
175 #define MLX5_L4_HDR_TYPE_TCP_WITH_ACL 0x4
176
177 /* Inner L3 checksum offload (Tunneled packets only). */
178 #define MLX5_ETH_WQE_L3_INNER_CSUM (1u << 4)
179
180 /* Inner L4 checksum offload (Tunneled packets only). */
181 #define MLX5_ETH_WQE_L4_INNER_CSUM (1u << 5)
182
183 /* Outer L4 type is TCP. */
184 #define MLX5_ETH_WQE_L4_OUTER_TCP  (0u << 5)
185
186 /* Outer L4 type is UDP. */
187 #define MLX5_ETH_WQE_L4_OUTER_UDP  (1u << 5)
188
189 /* Outer L3 type is IPV4. */
190 #define MLX5_ETH_WQE_L3_OUTER_IPV4 (0u << 4)
191
192 /* Outer L3 type is IPV6. */
193 #define MLX5_ETH_WQE_L3_OUTER_IPV6 (1u << 4)
194
195 /* Inner L4 type is TCP. */
196 #define MLX5_ETH_WQE_L4_INNER_TCP (0u << 1)
197
198 /* Inner L4 type is UDP. */
199 #define MLX5_ETH_WQE_L4_INNER_UDP (1u << 1)
200
201 /* Inner L3 type is IPV4. */
202 #define MLX5_ETH_WQE_L3_INNER_IPV4 (0u << 0)
203
204 /* Inner L3 type is IPV6. */
205 #define MLX5_ETH_WQE_L3_INNER_IPV6 (1u << 0)
206
207 /* VLAN insertion flag. */
208 #define MLX5_ETH_WQE_VLAN_INSERT (1u << 31)
209
210 /* Data inline segment flag. */
211 #define MLX5_ETH_WQE_DATA_INLINE (1u << 31)
212
213 /* Is flow mark valid. */
214 #if RTE_BYTE_ORDER == RTE_LITTLE_ENDIAN
215 #define MLX5_FLOW_MARK_IS_VALID(val) ((val) & 0xffffff00)
216 #else
217 #define MLX5_FLOW_MARK_IS_VALID(val) ((val) & 0xffffff)
218 #endif
219
220 /* INVALID is used by packets matching no flow rules. */
221 #define MLX5_FLOW_MARK_INVALID 0
222
223 /* Maximum allowed value to mark a packet. */
224 #define MLX5_FLOW_MARK_MAX 0xfffff0
225
226 /* Default mark value used when none is provided. */
227 #define MLX5_FLOW_MARK_DEFAULT 0xffffff
228
229 /* Default mark mask for metadata legacy mode. */
230 #define MLX5_FLOW_MARK_MASK 0xffffff
231
232 /* Maximum number of DS in WQE. Limited by 6-bit field. */
233 #define MLX5_DSEG_MAX 63
234
235 /* The completion mode offset in the WQE control segment line 2. */
236 #define MLX5_COMP_MODE_OFFSET 2
237
238 /* Amount of data bytes in minimal inline data segment. */
239 #define MLX5_DSEG_MIN_INLINE_SIZE 12u
240
241 /* Amount of data bytes in minimal inline eth segment. */
242 #define MLX5_ESEG_MIN_INLINE_SIZE 18u
243
244 /* Amount of data bytes after eth data segment. */
245 #define MLX5_ESEG_EXTRA_DATA_SIZE 32u
246
247 /* The maximum log value of segments per RQ WQE. */
248 #define MLX5_MAX_LOG_RQ_SEGS 5u
249
250 /* The alignment needed for WQ buffer. */
251 #define MLX5_WQE_BUF_ALIGNMENT 512
252
253 /* Completion mode. */
254 enum mlx5_completion_mode {
255         MLX5_COMP_ONLY_ERR = 0x0,
256         MLX5_COMP_ONLY_FIRST_ERR = 0x1,
257         MLX5_COMP_ALWAYS = 0x2,
258         MLX5_COMP_CQE_AND_EQE = 0x3,
259 };
260
261 /* MPW mode. */
262 enum mlx5_mpw_mode {
263         MLX5_MPW_DISABLED,
264         MLX5_MPW,
265         MLX5_MPW_ENHANCED, /* Enhanced Multi-Packet Send WQE, a.k.a MPWv2. */
266 };
267
268 /* WQE Control segment. */
269 struct mlx5_wqe_cseg {
270         uint32_t opcode;
271         uint32_t sq_ds;
272         uint32_t flags;
273         uint32_t misc;
274 } __rte_packed __rte_aligned(MLX5_WSEG_SIZE);
275
276 /* Header of data segment. Minimal size Data Segment */
277 struct mlx5_wqe_dseg {
278         uint32_t bcount;
279         union {
280                 uint8_t inline_data[MLX5_DSEG_MIN_INLINE_SIZE];
281                 struct {
282                         uint32_t lkey;
283                         uint64_t pbuf;
284                 } __rte_packed;
285         };
286 } __rte_packed;
287
288 /* Subset of struct WQE Ethernet Segment. */
289 struct mlx5_wqe_eseg {
290         union {
291                 struct {
292                         uint32_t swp_offs;
293                         uint8_t cs_flags;
294                         uint8_t swp_flags;
295                         uint16_t mss;
296                         uint32_t metadata;
297                         uint16_t inline_hdr_sz;
298                         union {
299                                 uint16_t inline_data;
300                                 uint16_t vlan_tag;
301                         };
302                 } __rte_packed;
303                 struct {
304                         uint32_t offsets;
305                         uint32_t flags;
306                         uint32_t flow_metadata;
307                         uint32_t inline_hdr;
308                 } __rte_packed;
309         };
310 } __rte_packed;
311
312 /* The title WQEBB, header of WQE. */
313 struct mlx5_wqe {
314         union {
315                 struct mlx5_wqe_cseg cseg;
316                 uint32_t ctrl[4];
317         };
318         struct mlx5_wqe_eseg eseg;
319         union {
320                 struct mlx5_wqe_dseg dseg[2];
321                 uint8_t data[MLX5_ESEG_EXTRA_DATA_SIZE];
322         };
323 } __rte_packed;
324
325 /* WQE for Multi-Packet RQ. */
326 struct mlx5_wqe_mprq {
327         struct mlx5_wqe_srq_next_seg next_seg;
328         struct mlx5_wqe_data_seg dseg;
329 };
330
331 #define MLX5_MPRQ_LEN_MASK 0x000ffff
332 #define MLX5_MPRQ_LEN_SHIFT 0
333 #define MLX5_MPRQ_STRIDE_NUM_MASK 0x3fff0000
334 #define MLX5_MPRQ_STRIDE_NUM_SHIFT 16
335 #define MLX5_MPRQ_FILLER_MASK 0x80000000
336 #define MLX5_MPRQ_FILLER_SHIFT 31
337
338 #define MLX5_MPRQ_STRIDE_SHIFT_BYTE 2
339
340 /* CQ element structure - should be equal to the cache line size */
341 struct mlx5_cqe {
342 #if (RTE_CACHE_LINE_SIZE == 128)
343         uint8_t padding[64];
344 #endif
345         uint8_t pkt_info;
346         uint8_t rsvd0;
347         uint16_t wqe_id;
348         uint8_t lro_tcppsh_abort_dupack;
349         uint8_t lro_min_ttl;
350         uint16_t lro_tcp_win;
351         uint32_t lro_ack_seq_num;
352         uint32_t rx_hash_res;
353         uint8_t rx_hash_type;
354         uint8_t rsvd1[3];
355         uint16_t csum;
356         uint8_t rsvd2[6];
357         uint16_t hdr_type_etc;
358         uint16_t vlan_info;
359         uint8_t lro_num_seg;
360         uint8_t rsvd3[3];
361         uint32_t flow_table_metadata;
362         uint8_t rsvd4[4];
363         uint32_t byte_cnt;
364         uint64_t timestamp;
365         uint32_t sop_drop_qpn;
366         uint16_t wqe_counter;
367         uint8_t rsvd5;
368         uint8_t op_own;
369 };
370
371 /* Adding direct verbs to data-path. */
372
373 /* CQ sequence number mask. */
374 #define MLX5_CQ_SQN_MASK 0x3
375
376 /* CQ sequence number index. */
377 #define MLX5_CQ_SQN_OFFSET 28
378
379 /* CQ doorbell index mask. */
380 #define MLX5_CI_MASK 0xffffff
381
382 /* CQ doorbell offset. */
383 #define MLX5_CQ_ARM_DB 1
384
385 /* CQ doorbell offset*/
386 #define MLX5_CQ_DOORBELL 0x20
387
388 /* CQE format value. */
389 #define MLX5_COMPRESSED 0x3
390
391 /* Action type of header modification. */
392 enum {
393         MLX5_MODIFICATION_TYPE_SET = 0x1,
394         MLX5_MODIFICATION_TYPE_ADD = 0x2,
395         MLX5_MODIFICATION_TYPE_COPY = 0x3,
396 };
397
398 /* The field of packet to be modified. */
399 enum mlx5_modification_field {
400         MLX5_MODI_OUT_NONE = -1,
401         MLX5_MODI_OUT_SMAC_47_16 = 1,
402         MLX5_MODI_OUT_SMAC_15_0,
403         MLX5_MODI_OUT_ETHERTYPE,
404         MLX5_MODI_OUT_DMAC_47_16,
405         MLX5_MODI_OUT_DMAC_15_0,
406         MLX5_MODI_OUT_IP_DSCP,
407         MLX5_MODI_OUT_TCP_FLAGS,
408         MLX5_MODI_OUT_TCP_SPORT,
409         MLX5_MODI_OUT_TCP_DPORT,
410         MLX5_MODI_OUT_IPV4_TTL,
411         MLX5_MODI_OUT_UDP_SPORT,
412         MLX5_MODI_OUT_UDP_DPORT,
413         MLX5_MODI_OUT_SIPV6_127_96,
414         MLX5_MODI_OUT_SIPV6_95_64,
415         MLX5_MODI_OUT_SIPV6_63_32,
416         MLX5_MODI_OUT_SIPV6_31_0,
417         MLX5_MODI_OUT_DIPV6_127_96,
418         MLX5_MODI_OUT_DIPV6_95_64,
419         MLX5_MODI_OUT_DIPV6_63_32,
420         MLX5_MODI_OUT_DIPV6_31_0,
421         MLX5_MODI_OUT_SIPV4,
422         MLX5_MODI_OUT_DIPV4,
423         MLX5_MODI_OUT_FIRST_VID,
424         MLX5_MODI_IN_SMAC_47_16 = 0x31,
425         MLX5_MODI_IN_SMAC_15_0,
426         MLX5_MODI_IN_ETHERTYPE,
427         MLX5_MODI_IN_DMAC_47_16,
428         MLX5_MODI_IN_DMAC_15_0,
429         MLX5_MODI_IN_IP_DSCP,
430         MLX5_MODI_IN_TCP_FLAGS,
431         MLX5_MODI_IN_TCP_SPORT,
432         MLX5_MODI_IN_TCP_DPORT,
433         MLX5_MODI_IN_IPV4_TTL,
434         MLX5_MODI_IN_UDP_SPORT,
435         MLX5_MODI_IN_UDP_DPORT,
436         MLX5_MODI_IN_SIPV6_127_96,
437         MLX5_MODI_IN_SIPV6_95_64,
438         MLX5_MODI_IN_SIPV6_63_32,
439         MLX5_MODI_IN_SIPV6_31_0,
440         MLX5_MODI_IN_DIPV6_127_96,
441         MLX5_MODI_IN_DIPV6_95_64,
442         MLX5_MODI_IN_DIPV6_63_32,
443         MLX5_MODI_IN_DIPV6_31_0,
444         MLX5_MODI_IN_SIPV4,
445         MLX5_MODI_IN_DIPV4,
446         MLX5_MODI_OUT_IPV6_HOPLIMIT,
447         MLX5_MODI_IN_IPV6_HOPLIMIT,
448         MLX5_MODI_META_DATA_REG_A,
449         MLX5_MODI_META_DATA_REG_B = 0x50,
450         MLX5_MODI_META_REG_C_0,
451         MLX5_MODI_META_REG_C_1,
452         MLX5_MODI_META_REG_C_2,
453         MLX5_MODI_META_REG_C_3,
454         MLX5_MODI_META_REG_C_4,
455         MLX5_MODI_META_REG_C_5,
456         MLX5_MODI_META_REG_C_6,
457         MLX5_MODI_META_REG_C_7,
458         MLX5_MODI_OUT_TCP_SEQ_NUM,
459         MLX5_MODI_IN_TCP_SEQ_NUM,
460         MLX5_MODI_OUT_TCP_ACK_NUM,
461         MLX5_MODI_IN_TCP_ACK_NUM = 0x5C,
462 };
463
464 /* Total number of metadata reg_c's. */
465 #define MLX5_MREG_C_NUM (MLX5_MODI_META_REG_C_7 - MLX5_MODI_META_REG_C_0 + 1)
466
467 enum modify_reg {
468         REG_NONE = 0,
469         REG_A,
470         REG_B,
471         REG_C_0,
472         REG_C_1,
473         REG_C_2,
474         REG_C_3,
475         REG_C_4,
476         REG_C_5,
477         REG_C_6,
478         REG_C_7,
479 };
480
481 /* Modification sub command. */
482 struct mlx5_modification_cmd {
483         union {
484                 uint32_t data0;
485                 struct {
486                         unsigned int length:5;
487                         unsigned int rsvd0:3;
488                         unsigned int offset:5;
489                         unsigned int rsvd1:3;
490                         unsigned int field:12;
491                         unsigned int action_type:4;
492                 };
493         };
494         union {
495                 uint32_t data1;
496                 uint8_t data[4];
497                 struct {
498                         unsigned int rsvd2:8;
499                         unsigned int dst_offset:5;
500                         unsigned int rsvd3:3;
501                         unsigned int dst_field:12;
502                         unsigned int rsvd4:4;
503                 };
504         };
505 };
506
507 typedef uint32_t u32;
508 typedef uint16_t u16;
509 typedef uint8_t u8;
510
511 #define __mlx5_nullp(typ) ((struct mlx5_ifc_##typ##_bits *)0)
512 #define __mlx5_bit_sz(typ, fld) sizeof(__mlx5_nullp(typ)->fld)
513 #define __mlx5_bit_off(typ, fld) ((unsigned int)(unsigned long) \
514                                   (&(__mlx5_nullp(typ)->fld)))
515 #define __mlx5_dw_bit_off(typ, fld) (32 - __mlx5_bit_sz(typ, fld) - \
516                                     (__mlx5_bit_off(typ, fld) & 0x1f))
517 #define __mlx5_dw_off(typ, fld) (__mlx5_bit_off(typ, fld) / 32)
518 #define __mlx5_64_off(typ, fld) (__mlx5_bit_off(typ, fld) / 64)
519 #define __mlx5_dw_mask(typ, fld) (__mlx5_mask(typ, fld) << \
520                                   __mlx5_dw_bit_off(typ, fld))
521 #define __mlx5_mask(typ, fld) ((u32)((1ull << __mlx5_bit_sz(typ, fld)) - 1))
522 #define __mlx5_16_off(typ, fld) (__mlx5_bit_off(typ, fld) / 16)
523 #define __mlx5_16_bit_off(typ, fld) (16 - __mlx5_bit_sz(typ, fld) - \
524                                     (__mlx5_bit_off(typ, fld) & 0xf))
525 #define __mlx5_mask16(typ, fld) ((u16)((1ull << __mlx5_bit_sz(typ, fld)) - 1))
526 #define MLX5_ST_SZ_BYTES(typ) (sizeof(struct mlx5_ifc_##typ##_bits) / 8)
527 #define MLX5_ST_SZ_DW(typ) (sizeof(struct mlx5_ifc_##typ##_bits) / 32)
528 #define MLX5_BYTE_OFF(typ, fld) (__mlx5_bit_off(typ, fld) / 8)
529 #define MLX5_ADDR_OF(typ, p, fld) ((char *)(p) + MLX5_BYTE_OFF(typ, fld))
530
531 /* insert a value to a struct */
532 #define MLX5_SET(typ, p, fld, v) \
533         do { \
534                 u32 _v = v; \
535                 *((__be32 *)(p) + __mlx5_dw_off(typ, fld)) = \
536                 rte_cpu_to_be_32((rte_be_to_cpu_32(*((u32 *)(p) + \
537                                   __mlx5_dw_off(typ, fld))) & \
538                                   (~__mlx5_dw_mask(typ, fld))) | \
539                                  (((_v) & __mlx5_mask(typ, fld)) << \
540                                    __mlx5_dw_bit_off(typ, fld))); \
541         } while (0)
542
543 #define MLX5_SET64(typ, p, fld, v) \
544         do { \
545                 assert(__mlx5_bit_sz(typ, fld) == 64); \
546                 *((__be64 *)(p) + __mlx5_64_off(typ, fld)) = \
547                         rte_cpu_to_be_64(v); \
548         } while (0)
549
550 #define MLX5_GET(typ, p, fld) \
551         ((rte_be_to_cpu_32(*((__be32 *)(p) +\
552         __mlx5_dw_off(typ, fld))) >> __mlx5_dw_bit_off(typ, fld)) & \
553         __mlx5_mask(typ, fld))
554 #define MLX5_GET16(typ, p, fld) \
555         ((rte_be_to_cpu_16(*((__be16 *)(p) + \
556           __mlx5_16_off(typ, fld))) >> __mlx5_16_bit_off(typ, fld)) & \
557          __mlx5_mask16(typ, fld))
558 #define MLX5_GET64(typ, p, fld) rte_be_to_cpu_64(*((__be64 *)(p) + \
559                                                    __mlx5_64_off(typ, fld)))
560 #define MLX5_FLD_SZ_BYTES(typ, fld) (__mlx5_bit_sz(typ, fld) / 8)
561
562 struct mlx5_ifc_fte_match_set_misc_bits {
563         u8 gre_c_present[0x1];
564         u8 reserved_at_1[0x1];
565         u8 gre_k_present[0x1];
566         u8 gre_s_present[0x1];
567         u8 source_vhci_port[0x4];
568         u8 source_sqn[0x18];
569         u8 reserved_at_20[0x10];
570         u8 source_port[0x10];
571         u8 outer_second_prio[0x3];
572         u8 outer_second_cfi[0x1];
573         u8 outer_second_vid[0xc];
574         u8 inner_second_prio[0x3];
575         u8 inner_second_cfi[0x1];
576         u8 inner_second_vid[0xc];
577         u8 outer_second_cvlan_tag[0x1];
578         u8 inner_second_cvlan_tag[0x1];
579         u8 outer_second_svlan_tag[0x1];
580         u8 inner_second_svlan_tag[0x1];
581         u8 reserved_at_64[0xc];
582         u8 gre_protocol[0x10];
583         u8 gre_key_h[0x18];
584         u8 gre_key_l[0x8];
585         u8 vxlan_vni[0x18];
586         u8 reserved_at_b8[0x8];
587         u8 geneve_vni[0x18];
588         u8 reserved_at_e4[0x7];
589         u8 geneve_oam[0x1];
590         u8 reserved_at_e0[0xc];
591         u8 outer_ipv6_flow_label[0x14];
592         u8 reserved_at_100[0xc];
593         u8 inner_ipv6_flow_label[0x14];
594         u8 reserved_at_120[0xa];
595         u8 geneve_opt_len[0x6];
596         u8 geneve_protocol_type[0x10];
597         u8 reserved_at_140[0xc0];
598 };
599
600 struct mlx5_ifc_ipv4_layout_bits {
601         u8 reserved_at_0[0x60];
602         u8 ipv4[0x20];
603 };
604
605 struct mlx5_ifc_ipv6_layout_bits {
606         u8 ipv6[16][0x8];
607 };
608
609 union mlx5_ifc_ipv6_layout_ipv4_layout_auto_bits {
610         struct mlx5_ifc_ipv6_layout_bits ipv6_layout;
611         struct mlx5_ifc_ipv4_layout_bits ipv4_layout;
612         u8 reserved_at_0[0x80];
613 };
614
615 struct mlx5_ifc_fte_match_set_lyr_2_4_bits {
616         u8 smac_47_16[0x20];
617         u8 smac_15_0[0x10];
618         u8 ethertype[0x10];
619         u8 dmac_47_16[0x20];
620         u8 dmac_15_0[0x10];
621         u8 first_prio[0x3];
622         u8 first_cfi[0x1];
623         u8 first_vid[0xc];
624         u8 ip_protocol[0x8];
625         u8 ip_dscp[0x6];
626         u8 ip_ecn[0x2];
627         u8 cvlan_tag[0x1];
628         u8 svlan_tag[0x1];
629         u8 frag[0x1];
630         u8 ip_version[0x4];
631         u8 tcp_flags[0x9];
632         u8 tcp_sport[0x10];
633         u8 tcp_dport[0x10];
634         u8 reserved_at_c0[0x20];
635         u8 udp_sport[0x10];
636         u8 udp_dport[0x10];
637         union mlx5_ifc_ipv6_layout_ipv4_layout_auto_bits src_ipv4_src_ipv6;
638         union mlx5_ifc_ipv6_layout_ipv4_layout_auto_bits dst_ipv4_dst_ipv6;
639 };
640
641 struct mlx5_ifc_fte_match_mpls_bits {
642         u8 mpls_label[0x14];
643         u8 mpls_exp[0x3];
644         u8 mpls_s_bos[0x1];
645         u8 mpls_ttl[0x8];
646 };
647
648 struct mlx5_ifc_fte_match_set_misc2_bits {
649         struct mlx5_ifc_fte_match_mpls_bits outer_first_mpls;
650         struct mlx5_ifc_fte_match_mpls_bits inner_first_mpls;
651         struct mlx5_ifc_fte_match_mpls_bits outer_first_mpls_over_gre;
652         struct mlx5_ifc_fte_match_mpls_bits outer_first_mpls_over_udp;
653         u8 metadata_reg_c_7[0x20];
654         u8 metadata_reg_c_6[0x20];
655         u8 metadata_reg_c_5[0x20];
656         u8 metadata_reg_c_4[0x20];
657         u8 metadata_reg_c_3[0x20];
658         u8 metadata_reg_c_2[0x20];
659         u8 metadata_reg_c_1[0x20];
660         u8 metadata_reg_c_0[0x20];
661         u8 metadata_reg_a[0x20];
662         u8 metadata_reg_b[0x20];
663         u8 reserved_at_1c0[0x40];
664 };
665
666 struct mlx5_ifc_fte_match_set_misc3_bits {
667         u8 inner_tcp_seq_num[0x20];
668         u8 outer_tcp_seq_num[0x20];
669         u8 inner_tcp_ack_num[0x20];
670         u8 outer_tcp_ack_num[0x20];
671         u8 reserved_at_auto1[0x8];
672         u8 outer_vxlan_gpe_vni[0x18];
673         u8 outer_vxlan_gpe_next_protocol[0x8];
674         u8 outer_vxlan_gpe_flags[0x8];
675         u8 reserved_at_a8[0x10];
676         u8 icmp_header_data[0x20];
677         u8 icmpv6_header_data[0x20];
678         u8 icmp_type[0x8];
679         u8 icmp_code[0x8];
680         u8 icmpv6_type[0x8];
681         u8 icmpv6_code[0x8];
682         u8 reserved_at_1a0[0xe0];
683 };
684
685 /* Flow matcher. */
686 struct mlx5_ifc_fte_match_param_bits {
687         struct mlx5_ifc_fte_match_set_lyr_2_4_bits outer_headers;
688         struct mlx5_ifc_fte_match_set_misc_bits misc_parameters;
689         struct mlx5_ifc_fte_match_set_lyr_2_4_bits inner_headers;
690         struct mlx5_ifc_fte_match_set_misc2_bits misc_parameters_2;
691         struct mlx5_ifc_fte_match_set_misc3_bits misc_parameters_3;
692 };
693
694 enum {
695         MLX5_MATCH_CRITERIA_ENABLE_OUTER_BIT,
696         MLX5_MATCH_CRITERIA_ENABLE_MISC_BIT,
697         MLX5_MATCH_CRITERIA_ENABLE_INNER_BIT,
698         MLX5_MATCH_CRITERIA_ENABLE_MISC2_BIT,
699         MLX5_MATCH_CRITERIA_ENABLE_MISC3_BIT
700 };
701
702 enum {
703         MLX5_CMD_OP_QUERY_HCA_CAP = 0x100,
704         MLX5_CMD_OP_CREATE_MKEY = 0x200,
705         MLX5_CMD_OP_QUERY_NIC_VPORT_CONTEXT = 0x754,
706         MLX5_CMD_OP_ALLOC_TRANSPORT_DOMAIN = 0x816,
707         MLX5_CMD_OP_CREATE_TIR = 0x900,
708         MLX5_CMD_OP_CREATE_SQ = 0X904,
709         MLX5_CMD_OP_MODIFY_SQ = 0X905,
710         MLX5_CMD_OP_CREATE_RQ = 0x908,
711         MLX5_CMD_OP_MODIFY_RQ = 0x909,
712         MLX5_CMD_OP_CREATE_TIS = 0x912,
713         MLX5_CMD_OP_QUERY_TIS = 0x915,
714         MLX5_CMD_OP_CREATE_RQT = 0x916,
715         MLX5_CMD_OP_ALLOC_FLOW_COUNTER = 0x939,
716         MLX5_CMD_OP_QUERY_FLOW_COUNTER = 0x93b,
717 };
718
719 enum {
720         MLX5_MKC_ACCESS_MODE_MTT   = 0x1,
721 };
722
723 /* Flow counters. */
724 struct mlx5_ifc_alloc_flow_counter_out_bits {
725         u8         status[0x8];
726         u8         reserved_at_8[0x18];
727         u8         syndrome[0x20];
728         u8         flow_counter_id[0x20];
729         u8         reserved_at_60[0x20];
730 };
731
732 struct mlx5_ifc_alloc_flow_counter_in_bits {
733         u8         opcode[0x10];
734         u8         reserved_at_10[0x10];
735         u8         reserved_at_20[0x10];
736         u8         op_mod[0x10];
737         u8         flow_counter_id[0x20];
738         u8         reserved_at_40[0x18];
739         u8         flow_counter_bulk[0x8];
740 };
741
742 struct mlx5_ifc_dealloc_flow_counter_out_bits {
743         u8         status[0x8];
744         u8         reserved_at_8[0x18];
745         u8         syndrome[0x20];
746         u8         reserved_at_40[0x40];
747 };
748
749 struct mlx5_ifc_dealloc_flow_counter_in_bits {
750         u8         opcode[0x10];
751         u8         reserved_at_10[0x10];
752         u8         reserved_at_20[0x10];
753         u8         op_mod[0x10];
754         u8         flow_counter_id[0x20];
755         u8         reserved_at_60[0x20];
756 };
757
758 struct mlx5_ifc_traffic_counter_bits {
759         u8         packets[0x40];
760         u8         octets[0x40];
761 };
762
763 struct mlx5_ifc_query_flow_counter_out_bits {
764         u8         status[0x8];
765         u8         reserved_at_8[0x18];
766         u8         syndrome[0x20];
767         u8         reserved_at_40[0x40];
768         struct mlx5_ifc_traffic_counter_bits flow_statistics[];
769 };
770
771 struct mlx5_ifc_query_flow_counter_in_bits {
772         u8         opcode[0x10];
773         u8         reserved_at_10[0x10];
774         u8         reserved_at_20[0x10];
775         u8         op_mod[0x10];
776         u8         reserved_at_40[0x20];
777         u8         mkey[0x20];
778         u8         address[0x40];
779         u8         clear[0x1];
780         u8         dump_to_memory[0x1];
781         u8         num_of_counters[0x1e];
782         u8         flow_counter_id[0x20];
783 };
784
785 struct mlx5_ifc_mkc_bits {
786         u8         reserved_at_0[0x1];
787         u8         free[0x1];
788         u8         reserved_at_2[0x1];
789         u8         access_mode_4_2[0x3];
790         u8         reserved_at_6[0x7];
791         u8         relaxed_ordering_write[0x1];
792         u8         reserved_at_e[0x1];
793         u8         small_fence_on_rdma_read_response[0x1];
794         u8         umr_en[0x1];
795         u8         a[0x1];
796         u8         rw[0x1];
797         u8         rr[0x1];
798         u8         lw[0x1];
799         u8         lr[0x1];
800         u8         access_mode_1_0[0x2];
801         u8         reserved_at_18[0x8];
802
803         u8         qpn[0x18];
804         u8         mkey_7_0[0x8];
805
806         u8         reserved_at_40[0x20];
807
808         u8         length64[0x1];
809         u8         bsf_en[0x1];
810         u8         sync_umr[0x1];
811         u8         reserved_at_63[0x2];
812         u8         expected_sigerr_count[0x1];
813         u8         reserved_at_66[0x1];
814         u8         en_rinval[0x1];
815         u8         pd[0x18];
816
817         u8         start_addr[0x40];
818
819         u8         len[0x40];
820
821         u8         bsf_octword_size[0x20];
822
823         u8         reserved_at_120[0x80];
824
825         u8         translations_octword_size[0x20];
826
827         u8         reserved_at_1c0[0x1b];
828         u8         log_page_size[0x5];
829
830         u8         reserved_at_1e0[0x20];
831 };
832
833 struct mlx5_ifc_create_mkey_out_bits {
834         u8         status[0x8];
835         u8         reserved_at_8[0x18];
836
837         u8         syndrome[0x20];
838
839         u8         reserved_at_40[0x8];
840         u8         mkey_index[0x18];
841
842         u8         reserved_at_60[0x20];
843 };
844
845 struct mlx5_ifc_create_mkey_in_bits {
846         u8         opcode[0x10];
847         u8         reserved_at_10[0x10];
848
849         u8         reserved_at_20[0x10];
850         u8         op_mod[0x10];
851
852         u8         reserved_at_40[0x20];
853
854         u8         pg_access[0x1];
855         u8         reserved_at_61[0x1f];
856
857         struct mlx5_ifc_mkc_bits memory_key_mkey_entry;
858
859         u8         reserved_at_280[0x80];
860
861         u8         translations_octword_actual_size[0x20];
862
863         u8         mkey_umem_id[0x20];
864
865         u8         mkey_umem_offset[0x40];
866
867         u8         reserved_at_380[0x500];
868
869         u8         klm_pas_mtt[][0x20];
870 };
871
872 enum {
873         MLX5_GET_HCA_CAP_OP_MOD_GENERAL_DEVICE = 0x0 << 1,
874         MLX5_GET_HCA_CAP_OP_MOD_ETHERNET_OFFLOAD_CAPS = 0x1 << 1,
875         MLX5_GET_HCA_CAP_OP_MOD_QOS_CAP = 0xc << 1,
876 };
877
878 enum {
879         MLX5_HCA_CAP_OPMOD_GET_MAX   = 0,
880         MLX5_HCA_CAP_OPMOD_GET_CUR   = 1,
881 };
882
883 enum {
884         MLX5_CAP_INLINE_MODE_L2,
885         MLX5_CAP_INLINE_MODE_VPORT_CONTEXT,
886         MLX5_CAP_INLINE_MODE_NOT_REQUIRED,
887 };
888
889 enum {
890         MLX5_INLINE_MODE_NONE,
891         MLX5_INLINE_MODE_L2,
892         MLX5_INLINE_MODE_IP,
893         MLX5_INLINE_MODE_TCP_UDP,
894         MLX5_INLINE_MODE_RESERVED4,
895         MLX5_INLINE_MODE_INNER_L2,
896         MLX5_INLINE_MODE_INNER_IP,
897         MLX5_INLINE_MODE_INNER_TCP_UDP,
898 };
899
900 /* HCA bit masks indicating which Flex parser protocols are already enabled. */
901 #define MLX5_HCA_FLEX_IPV4_OVER_VXLAN_ENABLED (1UL << 0)
902 #define MLX5_HCA_FLEX_IPV6_OVER_VXLAN_ENABLED (1UL << 1)
903 #define MLX5_HCA_FLEX_IPV6_OVER_IP_ENABLED (1UL << 2)
904 #define MLX5_HCA_FLEX_GENEVE_ENABLED (1UL << 3)
905 #define MLX5_HCA_FLEX_CW_MPLS_OVER_GRE_ENABLED (1UL << 4)
906 #define MLX5_HCA_FLEX_CW_MPLS_OVER_UDP_ENABLED (1UL << 5)
907 #define MLX5_HCA_FLEX_P_BIT_VXLAN_GPE_ENABLED (1UL << 6)
908 #define MLX5_HCA_FLEX_VXLAN_GPE_ENABLED (1UL << 7)
909 #define MLX5_HCA_FLEX_ICMP_ENABLED (1UL << 8)
910 #define MLX5_HCA_FLEX_ICMPV6_ENABLED (1UL << 9)
911
912 struct mlx5_ifc_cmd_hca_cap_bits {
913         u8 reserved_at_0[0x30];
914         u8 vhca_id[0x10];
915         u8 reserved_at_40[0x40];
916         u8 log_max_srq_sz[0x8];
917         u8 log_max_qp_sz[0x8];
918         u8 reserved_at_90[0xb];
919         u8 log_max_qp[0x5];
920         u8 reserved_at_a0[0xb];
921         u8 log_max_srq[0x5];
922         u8 reserved_at_b0[0x10];
923         u8 reserved_at_c0[0x8];
924         u8 log_max_cq_sz[0x8];
925         u8 reserved_at_d0[0xb];
926         u8 log_max_cq[0x5];
927         u8 log_max_eq_sz[0x8];
928         u8 reserved_at_e8[0x2];
929         u8 log_max_mkey[0x6];
930         u8 reserved_at_f0[0x8];
931         u8 dump_fill_mkey[0x1];
932         u8 reserved_at_f9[0x3];
933         u8 log_max_eq[0x4];
934         u8 max_indirection[0x8];
935         u8 fixed_buffer_size[0x1];
936         u8 log_max_mrw_sz[0x7];
937         u8 force_teardown[0x1];
938         u8 reserved_at_111[0x1];
939         u8 log_max_bsf_list_size[0x6];
940         u8 umr_extended_translation_offset[0x1];
941         u8 null_mkey[0x1];
942         u8 log_max_klm_list_size[0x6];
943         u8 reserved_at_120[0xa];
944         u8 log_max_ra_req_dc[0x6];
945         u8 reserved_at_130[0xa];
946         u8 log_max_ra_res_dc[0x6];
947         u8 reserved_at_140[0xa];
948         u8 log_max_ra_req_qp[0x6];
949         u8 reserved_at_150[0xa];
950         u8 log_max_ra_res_qp[0x6];
951         u8 end_pad[0x1];
952         u8 cc_query_allowed[0x1];
953         u8 cc_modify_allowed[0x1];
954         u8 start_pad[0x1];
955         u8 cache_line_128byte[0x1];
956         u8 reserved_at_165[0xa];
957         u8 qcam_reg[0x1];
958         u8 gid_table_size[0x10];
959         u8 out_of_seq_cnt[0x1];
960         u8 vport_counters[0x1];
961         u8 retransmission_q_counters[0x1];
962         u8 debug[0x1];
963         u8 modify_rq_counter_set_id[0x1];
964         u8 rq_delay_drop[0x1];
965         u8 max_qp_cnt[0xa];
966         u8 pkey_table_size[0x10];
967         u8 vport_group_manager[0x1];
968         u8 vhca_group_manager[0x1];
969         u8 ib_virt[0x1];
970         u8 eth_virt[0x1];
971         u8 vnic_env_queue_counters[0x1];
972         u8 ets[0x1];
973         u8 nic_flow_table[0x1];
974         u8 eswitch_manager[0x1];
975         u8 device_memory[0x1];
976         u8 mcam_reg[0x1];
977         u8 pcam_reg[0x1];
978         u8 local_ca_ack_delay[0x5];
979         u8 port_module_event[0x1];
980         u8 enhanced_error_q_counters[0x1];
981         u8 ports_check[0x1];
982         u8 reserved_at_1b3[0x1];
983         u8 disable_link_up[0x1];
984         u8 beacon_led[0x1];
985         u8 port_type[0x2];
986         u8 num_ports[0x8];
987         u8 reserved_at_1c0[0x1];
988         u8 pps[0x1];
989         u8 pps_modify[0x1];
990         u8 log_max_msg[0x5];
991         u8 reserved_at_1c8[0x4];
992         u8 max_tc[0x4];
993         u8 temp_warn_event[0x1];
994         u8 dcbx[0x1];
995         u8 general_notification_event[0x1];
996         u8 reserved_at_1d3[0x2];
997         u8 fpga[0x1];
998         u8 rol_s[0x1];
999         u8 rol_g[0x1];
1000         u8 reserved_at_1d8[0x1];
1001         u8 wol_s[0x1];
1002         u8 wol_g[0x1];
1003         u8 wol_a[0x1];
1004         u8 wol_b[0x1];
1005         u8 wol_m[0x1];
1006         u8 wol_u[0x1];
1007         u8 wol_p[0x1];
1008         u8 stat_rate_support[0x10];
1009         u8 reserved_at_1f0[0xc];
1010         u8 cqe_version[0x4];
1011         u8 compact_address_vector[0x1];
1012         u8 striding_rq[0x1];
1013         u8 reserved_at_202[0x1];
1014         u8 ipoib_enhanced_offloads[0x1];
1015         u8 ipoib_basic_offloads[0x1];
1016         u8 reserved_at_205[0x1];
1017         u8 repeated_block_disabled[0x1];
1018         u8 umr_modify_entity_size_disabled[0x1];
1019         u8 umr_modify_atomic_disabled[0x1];
1020         u8 umr_indirect_mkey_disabled[0x1];
1021         u8 umr_fence[0x2];
1022         u8 reserved_at_20c[0x3];
1023         u8 drain_sigerr[0x1];
1024         u8 cmdif_checksum[0x2];
1025         u8 sigerr_cqe[0x1];
1026         u8 reserved_at_213[0x1];
1027         u8 wq_signature[0x1];
1028         u8 sctr_data_cqe[0x1];
1029         u8 reserved_at_216[0x1];
1030         u8 sho[0x1];
1031         u8 tph[0x1];
1032         u8 rf[0x1];
1033         u8 dct[0x1];
1034         u8 qos[0x1];
1035         u8 eth_net_offloads[0x1];
1036         u8 roce[0x1];
1037         u8 atomic[0x1];
1038         u8 reserved_at_21f[0x1];
1039         u8 cq_oi[0x1];
1040         u8 cq_resize[0x1];
1041         u8 cq_moderation[0x1];
1042         u8 reserved_at_223[0x3];
1043         u8 cq_eq_remap[0x1];
1044         u8 pg[0x1];
1045         u8 block_lb_mc[0x1];
1046         u8 reserved_at_229[0x1];
1047         u8 scqe_break_moderation[0x1];
1048         u8 cq_period_start_from_cqe[0x1];
1049         u8 cd[0x1];
1050         u8 reserved_at_22d[0x1];
1051         u8 apm[0x1];
1052         u8 vector_calc[0x1];
1053         u8 umr_ptr_rlky[0x1];
1054         u8 imaicl[0x1];
1055         u8 reserved_at_232[0x4];
1056         u8 qkv[0x1];
1057         u8 pkv[0x1];
1058         u8 set_deth_sqpn[0x1];
1059         u8 reserved_at_239[0x3];
1060         u8 xrc[0x1];
1061         u8 ud[0x1];
1062         u8 uc[0x1];
1063         u8 rc[0x1];
1064         u8 uar_4k[0x1];
1065         u8 reserved_at_241[0x9];
1066         u8 uar_sz[0x6];
1067         u8 reserved_at_250[0x8];
1068         u8 log_pg_sz[0x8];
1069         u8 bf[0x1];
1070         u8 driver_version[0x1];
1071         u8 pad_tx_eth_packet[0x1];
1072         u8 reserved_at_263[0x8];
1073         u8 log_bf_reg_size[0x5];
1074         u8 reserved_at_270[0xb];
1075         u8 lag_master[0x1];
1076         u8 num_lag_ports[0x4];
1077         u8 reserved_at_280[0x10];
1078         u8 max_wqe_sz_sq[0x10];
1079         u8 reserved_at_2a0[0x10];
1080         u8 max_wqe_sz_rq[0x10];
1081         u8 max_flow_counter_31_16[0x10];
1082         u8 max_wqe_sz_sq_dc[0x10];
1083         u8 reserved_at_2e0[0x7];
1084         u8 max_qp_mcg[0x19];
1085         u8 reserved_at_300[0x10];
1086         u8 flow_counter_bulk_alloc[0x08];
1087         u8 log_max_mcg[0x8];
1088         u8 reserved_at_320[0x3];
1089         u8 log_max_transport_domain[0x5];
1090         u8 reserved_at_328[0x3];
1091         u8 log_max_pd[0x5];
1092         u8 reserved_at_330[0xb];
1093         u8 log_max_xrcd[0x5];
1094         u8 nic_receive_steering_discard[0x1];
1095         u8 receive_discard_vport_down[0x1];
1096         u8 transmit_discard_vport_down[0x1];
1097         u8 reserved_at_343[0x5];
1098         u8 log_max_flow_counter_bulk[0x8];
1099         u8 max_flow_counter_15_0[0x10];
1100         u8 modify_tis[0x1];
1101         u8 flow_counters_dump[0x1];
1102         u8 reserved_at_360[0x1];
1103         u8 log_max_rq[0x5];
1104         u8 reserved_at_368[0x3];
1105         u8 log_max_sq[0x5];
1106         u8 reserved_at_370[0x3];
1107         u8 log_max_tir[0x5];
1108         u8 reserved_at_378[0x3];
1109         u8 log_max_tis[0x5];
1110         u8 basic_cyclic_rcv_wqe[0x1];
1111         u8 reserved_at_381[0x2];
1112         u8 log_max_rmp[0x5];
1113         u8 reserved_at_388[0x3];
1114         u8 log_max_rqt[0x5];
1115         u8 reserved_at_390[0x3];
1116         u8 log_max_rqt_size[0x5];
1117         u8 reserved_at_398[0x3];
1118         u8 log_max_tis_per_sq[0x5];
1119         u8 ext_stride_num_range[0x1];
1120         u8 reserved_at_3a1[0x2];
1121         u8 log_max_stride_sz_rq[0x5];
1122         u8 reserved_at_3a8[0x3];
1123         u8 log_min_stride_sz_rq[0x5];
1124         u8 reserved_at_3b0[0x3];
1125         u8 log_max_stride_sz_sq[0x5];
1126         u8 reserved_at_3b8[0x3];
1127         u8 log_min_stride_sz_sq[0x5];
1128         u8 hairpin[0x1];
1129         u8 reserved_at_3c1[0x2];
1130         u8 log_max_hairpin_queues[0x5];
1131         u8 reserved_at_3c8[0x3];
1132         u8 log_max_hairpin_wq_data_sz[0x5];
1133         u8 reserved_at_3d0[0x3];
1134         u8 log_max_hairpin_num_packets[0x5];
1135         u8 reserved_at_3d8[0x3];
1136         u8 log_max_wq_sz[0x5];
1137         u8 nic_vport_change_event[0x1];
1138         u8 disable_local_lb_uc[0x1];
1139         u8 disable_local_lb_mc[0x1];
1140         u8 log_min_hairpin_wq_data_sz[0x5];
1141         u8 reserved_at_3e8[0x3];
1142         u8 log_max_vlan_list[0x5];
1143         u8 reserved_at_3f0[0x3];
1144         u8 log_max_current_mc_list[0x5];
1145         u8 reserved_at_3f8[0x3];
1146         u8 log_max_current_uc_list[0x5];
1147         u8 general_obj_types[0x40];
1148         u8 reserved_at_440[0x20];
1149         u8 reserved_at_460[0x10];
1150         u8 max_num_eqs[0x10];
1151         u8 reserved_at_480[0x3];
1152         u8 log_max_l2_table[0x5];
1153         u8 reserved_at_488[0x8];
1154         u8 log_uar_page_sz[0x10];
1155         u8 reserved_at_4a0[0x20];
1156         u8 device_frequency_mhz[0x20];
1157         u8 device_frequency_khz[0x20];
1158         u8 reserved_at_500[0x20];
1159         u8 num_of_uars_per_page[0x20];
1160         u8 flex_parser_protocols[0x20];
1161         u8 reserved_at_560[0x20];
1162         u8 reserved_at_580[0x3c];
1163         u8 mini_cqe_resp_stride_index[0x1];
1164         u8 cqe_128_always[0x1];
1165         u8 cqe_compression_128[0x1];
1166         u8 cqe_compression[0x1];
1167         u8 cqe_compression_timeout[0x10];
1168         u8 cqe_compression_max_num[0x10];
1169         u8 reserved_at_5e0[0x10];
1170         u8 tag_matching[0x1];
1171         u8 rndv_offload_rc[0x1];
1172         u8 rndv_offload_dc[0x1];
1173         u8 log_tag_matching_list_sz[0x5];
1174         u8 reserved_at_5f8[0x3];
1175         u8 log_max_xrq[0x5];
1176         u8 affiliate_nic_vport_criteria[0x8];
1177         u8 native_port_num[0x8];
1178         u8 num_vhca_ports[0x8];
1179         u8 reserved_at_618[0x6];
1180         u8 sw_owner_id[0x1];
1181         u8 reserved_at_61f[0x1e1];
1182 };
1183
1184 struct mlx5_ifc_qos_cap_bits {
1185         u8 packet_pacing[0x1];
1186         u8 esw_scheduling[0x1];
1187         u8 esw_bw_share[0x1];
1188         u8 esw_rate_limit[0x1];
1189         u8 reserved_at_4[0x1];
1190         u8 packet_pacing_burst_bound[0x1];
1191         u8 packet_pacing_typical_size[0x1];
1192         u8 flow_meter_srtcm[0x1];
1193         u8 reserved_at_8[0x8];
1194         u8 log_max_flow_meter[0x8];
1195         u8 flow_meter_reg_id[0x8];
1196         u8 reserved_at_25[0x20];
1197         u8 packet_pacing_max_rate[0x20];
1198         u8 packet_pacing_min_rate[0x20];
1199         u8 reserved_at_80[0x10];
1200         u8 packet_pacing_rate_table_size[0x10];
1201         u8 esw_element_type[0x10];
1202         u8 esw_tsar_type[0x10];
1203         u8 reserved_at_c0[0x10];
1204         u8 max_qos_para_vport[0x10];
1205         u8 max_tsar_bw_share[0x20];
1206         u8 reserved_at_100[0x6e8];
1207 };
1208
1209 struct mlx5_ifc_per_protocol_networking_offload_caps_bits {
1210         u8 csum_cap[0x1];
1211         u8 vlan_cap[0x1];
1212         u8 lro_cap[0x1];
1213         u8 lro_psh_flag[0x1];
1214         u8 lro_time_stamp[0x1];
1215         u8 lro_max_msg_sz_mode[0x2];
1216         u8 wqe_vlan_insert[0x1];
1217         u8 self_lb_en_modifiable[0x1];
1218         u8 self_lb_mc[0x1];
1219         u8 self_lb_uc[0x1];
1220         u8 max_lso_cap[0x5];
1221         u8 multi_pkt_send_wqe[0x2];
1222         u8 wqe_inline_mode[0x2];
1223         u8 rss_ind_tbl_cap[0x4];
1224         u8 reg_umr_sq[0x1];
1225         u8 scatter_fcs[0x1];
1226         u8 enhanced_multi_pkt_send_wqe[0x1];
1227         u8 tunnel_lso_const_out_ip_id[0x1];
1228         u8 tunnel_lro_gre[0x1];
1229         u8 tunnel_lro_vxlan[0x1];
1230         u8 tunnel_stateless_gre[0x1];
1231         u8 tunnel_stateless_vxlan[0x1];
1232         u8 swp[0x1];
1233         u8 swp_csum[0x1];
1234         u8 swp_lso[0x1];
1235         u8 reserved_at_23[0xd];
1236         u8 max_vxlan_udp_ports[0x8];
1237         u8 reserved_at_38[0x6];
1238         u8 max_geneve_opt_len[0x1];
1239         u8 tunnel_stateless_geneve_rx[0x1];
1240         u8 reserved_at_40[0x10];
1241         u8 lro_min_mss_size[0x10];
1242         u8 reserved_at_60[0x120];
1243         u8 lro_timer_supported_periods[4][0x20];
1244         u8 reserved_at_200[0x600];
1245 };
1246
1247 union mlx5_ifc_hca_cap_union_bits {
1248         struct mlx5_ifc_cmd_hca_cap_bits cmd_hca_cap;
1249         struct mlx5_ifc_per_protocol_networking_offload_caps_bits
1250                per_protocol_networking_offload_caps;
1251         struct mlx5_ifc_qos_cap_bits qos_cap;
1252         u8 reserved_at_0[0x8000];
1253 };
1254
1255 struct mlx5_ifc_query_hca_cap_out_bits {
1256         u8 status[0x8];
1257         u8 reserved_at_8[0x18];
1258         u8 syndrome[0x20];
1259         u8 reserved_at_40[0x40];
1260         union mlx5_ifc_hca_cap_union_bits capability;
1261 };
1262
1263 struct mlx5_ifc_query_hca_cap_in_bits {
1264         u8 opcode[0x10];
1265         u8 reserved_at_10[0x10];
1266         u8 reserved_at_20[0x10];
1267         u8 op_mod[0x10];
1268         u8 reserved_at_40[0x40];
1269 };
1270
1271 struct mlx5_ifc_mac_address_layout_bits {
1272         u8 reserved_at_0[0x10];
1273         u8 mac_addr_47_32[0x10];
1274         u8 mac_addr_31_0[0x20];
1275 };
1276
1277 struct mlx5_ifc_nic_vport_context_bits {
1278         u8 reserved_at_0[0x5];
1279         u8 min_wqe_inline_mode[0x3];
1280         u8 reserved_at_8[0x15];
1281         u8 disable_mc_local_lb[0x1];
1282         u8 disable_uc_local_lb[0x1];
1283         u8 roce_en[0x1];
1284         u8 arm_change_event[0x1];
1285         u8 reserved_at_21[0x1a];
1286         u8 event_on_mtu[0x1];
1287         u8 event_on_promisc_change[0x1];
1288         u8 event_on_vlan_change[0x1];
1289         u8 event_on_mc_address_change[0x1];
1290         u8 event_on_uc_address_change[0x1];
1291         u8 reserved_at_40[0xc];
1292         u8 affiliation_criteria[0x4];
1293         u8 affiliated_vhca_id[0x10];
1294         u8 reserved_at_60[0xd0];
1295         u8 mtu[0x10];
1296         u8 system_image_guid[0x40];
1297         u8 port_guid[0x40];
1298         u8 node_guid[0x40];
1299         u8 reserved_at_200[0x140];
1300         u8 qkey_violation_counter[0x10];
1301         u8 reserved_at_350[0x430];
1302         u8 promisc_uc[0x1];
1303         u8 promisc_mc[0x1];
1304         u8 promisc_all[0x1];
1305         u8 reserved_at_783[0x2];
1306         u8 allowed_list_type[0x3];
1307         u8 reserved_at_788[0xc];
1308         u8 allowed_list_size[0xc];
1309         struct mlx5_ifc_mac_address_layout_bits permanent_address;
1310         u8 reserved_at_7e0[0x20];
1311 };
1312
1313 struct mlx5_ifc_query_nic_vport_context_out_bits {
1314         u8 status[0x8];
1315         u8 reserved_at_8[0x18];
1316         u8 syndrome[0x20];
1317         u8 reserved_at_40[0x40];
1318         struct mlx5_ifc_nic_vport_context_bits nic_vport_context;
1319 };
1320
1321 struct mlx5_ifc_query_nic_vport_context_in_bits {
1322         u8 opcode[0x10];
1323         u8 reserved_at_10[0x10];
1324         u8 reserved_at_20[0x10];
1325         u8 op_mod[0x10];
1326         u8 other_vport[0x1];
1327         u8 reserved_at_41[0xf];
1328         u8 vport_number[0x10];
1329         u8 reserved_at_60[0x5];
1330         u8 allowed_list_type[0x3];
1331         u8 reserved_at_68[0x18];
1332 };
1333
1334 struct mlx5_ifc_tisc_bits {
1335         u8 strict_lag_tx_port_affinity[0x1];
1336         u8 reserved_at_1[0x3];
1337         u8 lag_tx_port_affinity[0x04];
1338         u8 reserved_at_8[0x4];
1339         u8 prio[0x4];
1340         u8 reserved_at_10[0x10];
1341         u8 reserved_at_20[0x100];
1342         u8 reserved_at_120[0x8];
1343         u8 transport_domain[0x18];
1344         u8 reserved_at_140[0x8];
1345         u8 underlay_qpn[0x18];
1346         u8 reserved_at_160[0x3a0];
1347 };
1348
1349 struct mlx5_ifc_query_tis_out_bits {
1350         u8 status[0x8];
1351         u8 reserved_at_8[0x18];
1352         u8 syndrome[0x20];
1353         u8 reserved_at_40[0x40];
1354         struct mlx5_ifc_tisc_bits tis_context;
1355 };
1356
1357 struct mlx5_ifc_query_tis_in_bits {
1358         u8 opcode[0x10];
1359         u8 reserved_at_10[0x10];
1360         u8 reserved_at_20[0x10];
1361         u8 op_mod[0x10];
1362         u8 reserved_at_40[0x8];
1363         u8 tisn[0x18];
1364         u8 reserved_at_60[0x20];
1365 };
1366
1367 struct mlx5_ifc_alloc_transport_domain_out_bits {
1368         u8 status[0x8];
1369         u8 reserved_at_8[0x18];
1370         u8 syndrome[0x20];
1371         u8 reserved_at_40[0x8];
1372         u8 transport_domain[0x18];
1373         u8 reserved_at_60[0x20];
1374 };
1375
1376 struct mlx5_ifc_alloc_transport_domain_in_bits {
1377         u8 opcode[0x10];
1378         u8 reserved_at_10[0x10];
1379         u8 reserved_at_20[0x10];
1380         u8 op_mod[0x10];
1381         u8 reserved_at_40[0x40];
1382 };
1383
1384 enum {
1385         MLX5_WQ_TYPE_LINKED_LIST                = 0x0,
1386         MLX5_WQ_TYPE_CYCLIC                     = 0x1,
1387         MLX5_WQ_TYPE_LINKED_LIST_STRIDING_RQ    = 0x2,
1388         MLX5_WQ_TYPE_CYCLIC_STRIDING_RQ         = 0x3,
1389 };
1390
1391 enum {
1392         MLX5_WQ_END_PAD_MODE_NONE  = 0x0,
1393         MLX5_WQ_END_PAD_MODE_ALIGN = 0x1,
1394 };
1395
1396 struct mlx5_ifc_wq_bits {
1397         u8 wq_type[0x4];
1398         u8 wq_signature[0x1];
1399         u8 end_padding_mode[0x2];
1400         u8 cd_slave[0x1];
1401         u8 reserved_at_8[0x18];
1402         u8 hds_skip_first_sge[0x1];
1403         u8 log2_hds_buf_size[0x3];
1404         u8 reserved_at_24[0x7];
1405         u8 page_offset[0x5];
1406         u8 lwm[0x10];
1407         u8 reserved_at_40[0x8];
1408         u8 pd[0x18];
1409         u8 reserved_at_60[0x8];
1410         u8 uar_page[0x18];
1411         u8 dbr_addr[0x40];
1412         u8 hw_counter[0x20];
1413         u8 sw_counter[0x20];
1414         u8 reserved_at_100[0xc];
1415         u8 log_wq_stride[0x4];
1416         u8 reserved_at_110[0x3];
1417         u8 log_wq_pg_sz[0x5];
1418         u8 reserved_at_118[0x3];
1419         u8 log_wq_sz[0x5];
1420         u8 dbr_umem_valid[0x1];
1421         u8 wq_umem_valid[0x1];
1422         u8 reserved_at_122[0x1];
1423         u8 log_hairpin_num_packets[0x5];
1424         u8 reserved_at_128[0x3];
1425         u8 log_hairpin_data_sz[0x5];
1426         u8 reserved_at_130[0x4];
1427         u8 single_wqe_log_num_of_strides[0x4];
1428         u8 two_byte_shift_en[0x1];
1429         u8 reserved_at_139[0x4];
1430         u8 single_stride_log_num_of_bytes[0x3];
1431         u8 dbr_umem_id[0x20];
1432         u8 wq_umem_id[0x20];
1433         u8 wq_umem_offset[0x40];
1434         u8 reserved_at_1c0[0x440];
1435 };
1436
1437 enum {
1438         MLX5_RQC_MEM_RQ_TYPE_MEMORY_RQ_INLINE  = 0x0,
1439         MLX5_RQC_MEM_RQ_TYPE_MEMORY_RQ_RMP     = 0x1,
1440 };
1441
1442 enum {
1443         MLX5_RQC_STATE_RST  = 0x0,
1444         MLX5_RQC_STATE_RDY  = 0x1,
1445         MLX5_RQC_STATE_ERR  = 0x3,
1446 };
1447
1448 struct mlx5_ifc_rqc_bits {
1449         u8 rlky[0x1];
1450         u8 delay_drop_en[0x1];
1451         u8 scatter_fcs[0x1];
1452         u8 vsd[0x1];
1453         u8 mem_rq_type[0x4];
1454         u8 state[0x4];
1455         u8 reserved_at_c[0x1];
1456         u8 flush_in_error_en[0x1];
1457         u8 hairpin[0x1];
1458         u8 reserved_at_f[0x11];
1459         u8 reserved_at_20[0x8];
1460         u8 user_index[0x18];
1461         u8 reserved_at_40[0x8];
1462         u8 cqn[0x18];
1463         u8 counter_set_id[0x8];
1464         u8 reserved_at_68[0x18];
1465         u8 reserved_at_80[0x8];
1466         u8 rmpn[0x18];
1467         u8 reserved_at_a0[0x8];
1468         u8 hairpin_peer_sq[0x18];
1469         u8 reserved_at_c0[0x10];
1470         u8 hairpin_peer_vhca[0x10];
1471         u8 reserved_at_e0[0xa0];
1472         struct mlx5_ifc_wq_bits wq; /* Not used in LRO RQ. */
1473 };
1474
1475 struct mlx5_ifc_create_rq_out_bits {
1476         u8 status[0x8];
1477         u8 reserved_at_8[0x18];
1478         u8 syndrome[0x20];
1479         u8 reserved_at_40[0x8];
1480         u8 rqn[0x18];
1481         u8 reserved_at_60[0x20];
1482 };
1483
1484 struct mlx5_ifc_create_rq_in_bits {
1485         u8 opcode[0x10];
1486         u8 uid[0x10];
1487         u8 reserved_at_20[0x10];
1488         u8 op_mod[0x10];
1489         u8 reserved_at_40[0xc0];
1490         struct mlx5_ifc_rqc_bits ctx;
1491 };
1492
1493 struct mlx5_ifc_modify_rq_out_bits {
1494         u8 status[0x8];
1495         u8 reserved_at_8[0x18];
1496         u8 syndrome[0x20];
1497         u8 reserved_at_40[0x40];
1498 };
1499
1500 struct mlx5_ifc_create_tis_out_bits {
1501         u8 status[0x8];
1502         u8 reserved_at_8[0x18];
1503         u8 syndrome[0x20];
1504         u8 reserved_at_40[0x8];
1505         u8 tisn[0x18];
1506         u8 reserved_at_60[0x20];
1507 };
1508
1509 struct mlx5_ifc_create_tis_in_bits {
1510         u8 opcode[0x10];
1511         u8 uid[0x10];
1512         u8 reserved_at_20[0x10];
1513         u8 op_mod[0x10];
1514         u8 reserved_at_40[0xc0];
1515         struct mlx5_ifc_tisc_bits ctx;
1516 };
1517
1518 enum {
1519         MLX5_MODIFY_RQ_IN_MODIFY_BITMASK_WQ_LWM = 1ULL << 0,
1520         MLX5_MODIFY_RQ_IN_MODIFY_BITMASK_VSD = 1ULL << 1,
1521         MLX5_MODIFY_RQ_IN_MODIFY_BITMASK_SCATTER_FCS = 1ULL << 2,
1522         MLX5_MODIFY_RQ_IN_MODIFY_BITMASK_RQ_COUNTER_SET_ID = 1ULL << 3,
1523 };
1524
1525 struct mlx5_ifc_modify_rq_in_bits {
1526         u8 opcode[0x10];
1527         u8 uid[0x10];
1528         u8 reserved_at_20[0x10];
1529         u8 op_mod[0x10];
1530         u8 rq_state[0x4];
1531         u8 reserved_at_44[0x4];
1532         u8 rqn[0x18];
1533         u8 reserved_at_60[0x20];
1534         u8 modify_bitmask[0x40];
1535         u8 reserved_at_c0[0x40];
1536         struct mlx5_ifc_rqc_bits ctx;
1537 };
1538
1539 enum {
1540         MLX5_RX_HASH_FIELD_SELECT_SELECTED_FIELDS_SRC_IP     = 0x0,
1541         MLX5_RX_HASH_FIELD_SELECT_SELECTED_FIELDS_DST_IP     = 0x1,
1542         MLX5_RX_HASH_FIELD_SELECT_SELECTED_FIELDS_L4_SPORT   = 0x2,
1543         MLX5_RX_HASH_FIELD_SELECT_SELECTED_FIELDS_L4_DPORT   = 0x3,
1544         MLX5_RX_HASH_FIELD_SELECT_SELECTED_FIELDS_IPSEC_SPI  = 0x4,
1545 };
1546
1547 struct mlx5_ifc_rx_hash_field_select_bits {
1548         u8 l3_prot_type[0x1];
1549         u8 l4_prot_type[0x1];
1550         u8 selected_fields[0x1e];
1551 };
1552
1553 enum {
1554         MLX5_TIRC_DISP_TYPE_DIRECT    = 0x0,
1555         MLX5_TIRC_DISP_TYPE_INDIRECT  = 0x1,
1556 };
1557
1558 enum {
1559         MLX5_TIRC_LRO_ENABLE_MASK_IPV4_LRO  = 0x1,
1560         MLX5_TIRC_LRO_ENABLE_MASK_IPV6_LRO  = 0x2,
1561 };
1562
1563 enum {
1564         MLX5_RX_HASH_FN_NONE           = 0x0,
1565         MLX5_RX_HASH_FN_INVERTED_XOR8  = 0x1,
1566         MLX5_RX_HASH_FN_TOEPLITZ       = 0x2,
1567 };
1568
1569 enum {
1570         MLX5_TIRC_SELF_LB_BLOCK_BLOCK_UNICAST    = 0x1,
1571         MLX5_TIRC_SELF_LB_BLOCK_BLOCK_MULTICAST  = 0x2,
1572 };
1573
1574 enum {
1575         MLX5_LRO_MAX_MSG_SIZE_START_FROM_L4    = 0x0,
1576         MLX5_LRO_MAX_MSG_SIZE_START_FROM_L2  = 0x1,
1577 };
1578
1579 struct mlx5_ifc_tirc_bits {
1580         u8 reserved_at_0[0x20];
1581         u8 disp_type[0x4];
1582         u8 reserved_at_24[0x1c];
1583         u8 reserved_at_40[0x40];
1584         u8 reserved_at_80[0x4];
1585         u8 lro_timeout_period_usecs[0x10];
1586         u8 lro_enable_mask[0x4];
1587         u8 lro_max_msg_sz[0x8];
1588         u8 reserved_at_a0[0x40];
1589         u8 reserved_at_e0[0x8];
1590         u8 inline_rqn[0x18];
1591         u8 rx_hash_symmetric[0x1];
1592         u8 reserved_at_101[0x1];
1593         u8 tunneled_offload_en[0x1];
1594         u8 reserved_at_103[0x5];
1595         u8 indirect_table[0x18];
1596         u8 rx_hash_fn[0x4];
1597         u8 reserved_at_124[0x2];
1598         u8 self_lb_block[0x2];
1599         u8 transport_domain[0x18];
1600         u8 rx_hash_toeplitz_key[10][0x20];
1601         struct mlx5_ifc_rx_hash_field_select_bits rx_hash_field_selector_outer;
1602         struct mlx5_ifc_rx_hash_field_select_bits rx_hash_field_selector_inner;
1603         u8 reserved_at_2c0[0x4c0];
1604 };
1605
1606 struct mlx5_ifc_create_tir_out_bits {
1607         u8 status[0x8];
1608         u8 reserved_at_8[0x18];
1609         u8 syndrome[0x20];
1610         u8 reserved_at_40[0x8];
1611         u8 tirn[0x18];
1612         u8 reserved_at_60[0x20];
1613 };
1614
1615 struct mlx5_ifc_create_tir_in_bits {
1616         u8 opcode[0x10];
1617         u8 uid[0x10];
1618         u8 reserved_at_20[0x10];
1619         u8 op_mod[0x10];
1620         u8 reserved_at_40[0xc0];
1621         struct mlx5_ifc_tirc_bits ctx;
1622 };
1623
1624 struct mlx5_ifc_rq_num_bits {
1625         u8 reserved_at_0[0x8];
1626         u8 rq_num[0x18];
1627 };
1628
1629 struct mlx5_ifc_rqtc_bits {
1630         u8 reserved_at_0[0xa0];
1631         u8 reserved_at_a0[0x10];
1632         u8 rqt_max_size[0x10];
1633         u8 reserved_at_c0[0x10];
1634         u8 rqt_actual_size[0x10];
1635         u8 reserved_at_e0[0x6a0];
1636         struct mlx5_ifc_rq_num_bits rq_num[];
1637 };
1638
1639 struct mlx5_ifc_create_rqt_out_bits {
1640         u8 status[0x8];
1641         u8 reserved_at_8[0x18];
1642         u8 syndrome[0x20];
1643         u8 reserved_at_40[0x8];
1644         u8 rqtn[0x18];
1645         u8 reserved_at_60[0x20];
1646 };
1647
1648 #ifdef PEDANTIC
1649 #pragma GCC diagnostic ignored "-Wpedantic"
1650 #endif
1651 struct mlx5_ifc_create_rqt_in_bits {
1652         u8 opcode[0x10];
1653         u8 uid[0x10];
1654         u8 reserved_at_20[0x10];
1655         u8 op_mod[0x10];
1656         u8 reserved_at_40[0xc0];
1657         struct mlx5_ifc_rqtc_bits rqt_context;
1658 };
1659 #ifdef PEDANTIC
1660 #pragma GCC diagnostic error "-Wpedantic"
1661 #endif
1662
1663 enum {
1664         MLX5_SQC_STATE_RST  = 0x0,
1665         MLX5_SQC_STATE_RDY  = 0x1,
1666         MLX5_SQC_STATE_ERR  = 0x3,
1667 };
1668
1669 struct mlx5_ifc_sqc_bits {
1670         u8 rlky[0x1];
1671         u8 cd_master[0x1];
1672         u8 fre[0x1];
1673         u8 flush_in_error_en[0x1];
1674         u8 allow_multi_pkt_send_wqe[0x1];
1675         u8 min_wqe_inline_mode[0x3];
1676         u8 state[0x4];
1677         u8 reg_umr[0x1];
1678         u8 allow_swp[0x1];
1679         u8 hairpin[0x1];
1680         u8 reserved_at_f[0x11];
1681         u8 reserved_at_20[0x8];
1682         u8 user_index[0x18];
1683         u8 reserved_at_40[0x8];
1684         u8 cqn[0x18];
1685         u8 reserved_at_60[0x8];
1686         u8 hairpin_peer_rq[0x18];
1687         u8 reserved_at_80[0x10];
1688         u8 hairpin_peer_vhca[0x10];
1689         u8 reserved_at_a0[0x50];
1690         u8 packet_pacing_rate_limit_index[0x10];
1691         u8 tis_lst_sz[0x10];
1692         u8 reserved_at_110[0x10];
1693         u8 reserved_at_120[0x40];
1694         u8 reserved_at_160[0x8];
1695         u8 tis_num_0[0x18];
1696         struct mlx5_ifc_wq_bits wq;
1697 };
1698
1699 struct mlx5_ifc_query_sq_in_bits {
1700         u8 opcode[0x10];
1701         u8 reserved_at_10[0x10];
1702         u8 reserved_at_20[0x10];
1703         u8 op_mod[0x10];
1704         u8 reserved_at_40[0x8];
1705         u8 sqn[0x18];
1706         u8 reserved_at_60[0x20];
1707 };
1708
1709 struct mlx5_ifc_modify_sq_out_bits {
1710         u8 status[0x8];
1711         u8 reserved_at_8[0x18];
1712         u8 syndrome[0x20];
1713         u8 reserved_at_40[0x40];
1714 };
1715
1716 struct mlx5_ifc_modify_sq_in_bits {
1717         u8 opcode[0x10];
1718         u8 uid[0x10];
1719         u8 reserved_at_20[0x10];
1720         u8 op_mod[0x10];
1721         u8 sq_state[0x4];
1722         u8 reserved_at_44[0x4];
1723         u8 sqn[0x18];
1724         u8 reserved_at_60[0x20];
1725         u8 modify_bitmask[0x40];
1726         u8 reserved_at_c0[0x40];
1727         struct mlx5_ifc_sqc_bits ctx;
1728 };
1729
1730 struct mlx5_ifc_create_sq_out_bits {
1731         u8 status[0x8];
1732         u8 reserved_at_8[0x18];
1733         u8 syndrome[0x20];
1734         u8 reserved_at_40[0x8];
1735         u8 sqn[0x18];
1736         u8 reserved_at_60[0x20];
1737 };
1738
1739 struct mlx5_ifc_create_sq_in_bits {
1740         u8 opcode[0x10];
1741         u8 uid[0x10];
1742         u8 reserved_at_20[0x10];
1743         u8 op_mod[0x10];
1744         u8 reserved_at_40[0xc0];
1745         struct mlx5_ifc_sqc_bits ctx;
1746 };
1747
1748 enum {
1749         MLX5_FLOW_METER_OBJ_MODIFY_FIELD_ACTIVE = (1ULL << 0),
1750         MLX5_FLOW_METER_OBJ_MODIFY_FIELD_CBS = (1ULL << 1),
1751         MLX5_FLOW_METER_OBJ_MODIFY_FIELD_CIR = (1ULL << 2),
1752         MLX5_FLOW_METER_OBJ_MODIFY_FIELD_EBS = (1ULL << 3),
1753         MLX5_FLOW_METER_OBJ_MODIFY_FIELD_EIR = (1ULL << 4),
1754 };
1755
1756 struct mlx5_ifc_flow_meter_parameters_bits {
1757         u8         valid[0x1];                  // 00h
1758         u8         bucket_overflow[0x1];
1759         u8         start_color[0x2];
1760         u8         both_buckets_on_green[0x1];
1761         u8         meter_mode[0x2];
1762         u8         reserved_at_1[0x19];
1763         u8         reserved_at_2[0x20]; //04h
1764         u8         reserved_at_3[0x3];
1765         u8         cbs_exponent[0x5];           // 08h
1766         u8         cbs_mantissa[0x8];
1767         u8         reserved_at_4[0x3];
1768         u8         cir_exponent[0x5];
1769         u8         cir_mantissa[0x8];
1770         u8         reserved_at_5[0x20];         // 0Ch
1771         u8         reserved_at_6[0x3];
1772         u8         ebs_exponent[0x5];           // 10h
1773         u8         ebs_mantissa[0x8];
1774         u8         reserved_at_7[0x3];
1775         u8         eir_exponent[0x5];
1776         u8         eir_mantissa[0x8];
1777         u8         reserved_at_8[0x60];         // 14h-1Ch
1778 };
1779
1780 /* CQE format mask. */
1781 #define MLX5E_CQE_FORMAT_MASK 0xc
1782
1783 /* MPW opcode. */
1784 #define MLX5_OPC_MOD_MPW 0x01
1785
1786 /* Compressed Rx CQE structure. */
1787 struct mlx5_mini_cqe8 {
1788         union {
1789                 uint32_t rx_hash_result;
1790                 struct {
1791                         uint16_t checksum;
1792                         uint16_t stride_idx;
1793                 };
1794                 struct {
1795                         uint16_t wqe_counter;
1796                         uint8_t  s_wqe_opcode;
1797                         uint8_t  reserved;
1798                 } s_wqe_info;
1799         };
1800         uint32_t byte_cnt;
1801 };
1802
1803 /* srTCM PRM flow meter parameters. */
1804 enum {
1805         MLX5_FLOW_COLOR_RED = 0,
1806         MLX5_FLOW_COLOR_YELLOW,
1807         MLX5_FLOW_COLOR_GREEN,
1808         MLX5_FLOW_COLOR_UNDEFINED,
1809 };
1810
1811 /* Maximum value of srTCM metering parameters. */
1812 #define MLX5_SRTCM_CBS_MAX (0xFF * (1ULL << 0x1F))
1813 #define MLX5_SRTCM_CIR_MAX (8 * (1ULL << 30) * 0xFF)
1814 #define MLX5_SRTCM_EBS_MAX 0
1815
1816 /**
1817  * Convert a user mark to flow mark.
1818  *
1819  * @param val
1820  *   Mark value to convert.
1821  *
1822  * @return
1823  *   Converted mark value.
1824  */
1825 static inline uint32_t
1826 mlx5_flow_mark_set(uint32_t val)
1827 {
1828         uint32_t ret;
1829
1830         /*
1831          * Add one to the user value to differentiate un-marked flows from
1832          * marked flows, if the ID is equal to MLX5_FLOW_MARK_DEFAULT it
1833          * remains untouched.
1834          */
1835         if (val != MLX5_FLOW_MARK_DEFAULT)
1836                 ++val;
1837 #if RTE_BYTE_ORDER == RTE_LITTLE_ENDIAN
1838         /*
1839          * Mark is 24 bits (minus reserved values) but is stored on a 32 bit
1840          * word, byte-swapped by the kernel on little-endian systems. In this
1841          * case, left-shifting the resulting big-endian value ensures the
1842          * least significant 24 bits are retained when converting it back.
1843          */
1844         ret = rte_cpu_to_be_32(val) >> 8;
1845 #else
1846         ret = val;
1847 #endif
1848         return ret;
1849 }
1850
1851 /**
1852  * Convert a mark to user mark.
1853  *
1854  * @param val
1855  *   Mark value to convert.
1856  *
1857  * @return
1858  *   Converted mark value.
1859  */
1860 static inline uint32_t
1861 mlx5_flow_mark_get(uint32_t val)
1862 {
1863         /*
1864          * Subtract one from the retrieved value. It was added by
1865          * mlx5_flow_mark_set() to distinguish unmarked flows.
1866          */
1867 #if RTE_BYTE_ORDER == RTE_LITTLE_ENDIAN
1868         return (val >> 8) - 1;
1869 #else
1870         return val - 1;
1871 #endif
1872 }
1873
1874 #endif /* RTE_PMD_MLX5_PRM_H_ */