8b82b5e74afffc7c8cacc469fc81a2d9103565cf
[dpdk.git] / drivers / net / mlx5 / mlx5_prm.h
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright 2016 6WIND S.A.
5  *   Copyright 2016 Mellanox.
6  *
7  *   Redistribution and use in source and binary forms, with or without
8  *   modification, are permitted provided that the following conditions
9  *   are met:
10  *
11  *     * Redistributions of source code must retain the above copyright
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright
14  *       notice, this list of conditions and the following disclaimer in
15  *       the documentation and/or other materials provided with the
16  *       distribution.
17  *     * Neither the name of 6WIND S.A. nor the names of its
18  *       contributors may be used to endorse or promote products derived
19  *       from this software without specific prior written permission.
20  *
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  */
33
34 #ifndef RTE_PMD_MLX5_PRM_H_
35 #define RTE_PMD_MLX5_PRM_H_
36
37 #include <assert.h>
38
39 /* Verbs header. */
40 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
41 #ifdef PEDANTIC
42 #pragma GCC diagnostic ignored "-Wpedantic"
43 #endif
44 #include <infiniband/mlx5_hw.h>
45 #ifdef PEDANTIC
46 #pragma GCC diagnostic error "-Wpedantic"
47 #endif
48
49 #include <rte_vect.h>
50 #include "mlx5_autoconf.h"
51
52 /* Get CQE owner bit. */
53 #define MLX5_CQE_OWNER(op_own) ((op_own) & MLX5_CQE_OWNER_MASK)
54
55 /* Get CQE format. */
56 #define MLX5_CQE_FORMAT(op_own) (((op_own) & MLX5E_CQE_FORMAT_MASK) >> 2)
57
58 /* Get CQE opcode. */
59 #define MLX5_CQE_OPCODE(op_own) (((op_own) & 0xf0) >> 4)
60
61 /* Get CQE solicited event. */
62 #define MLX5_CQE_SE(op_own) (((op_own) >> 1) & 1)
63
64 /* Invalidate a CQE. */
65 #define MLX5_CQE_INVALIDATE (MLX5_CQE_INVALID << 4)
66
67 /* Maximum number of packets a multi-packet WQE can handle. */
68 #define MLX5_MPW_DSEG_MAX 5
69
70 /* WQE DWORD size */
71 #define MLX5_WQE_DWORD_SIZE 16
72
73 /* WQE size */
74 #define MLX5_WQE_SIZE (4 * MLX5_WQE_DWORD_SIZE)
75
76 /* Max size of a WQE session. */
77 #define MLX5_WQE_SIZE_MAX 960U
78
79 /* Compute the number of DS. */
80 #define MLX5_WQE_DS(n) \
81         (((n) + MLX5_WQE_DWORD_SIZE - 1) / MLX5_WQE_DWORD_SIZE)
82
83 /* Room for inline data in multi-packet WQE. */
84 #define MLX5_MWQE64_INL_DATA 28
85
86 /* Default minimum number of Tx queues for inlining packets. */
87 #define MLX5_EMPW_MIN_TXQS 8
88
89 /* Default max packet length to be inlined. */
90 #define MLX5_EMPW_MAX_INLINE_LEN (4U * MLX5_WQE_SIZE)
91
92
93 #define MLX5_OPC_MOD_ENHANCED_MPSW 0
94 #define MLX5_OPCODE_ENHANCED_MPSW 0x29
95
96 /* CQE value to inform that VLAN is stripped. */
97 #define MLX5_CQE_VLAN_STRIPPED (1u << 0)
98
99 /* IPv4 options. */
100 #define MLX5_CQE_RX_IP_EXT_OPTS_PACKET (1u << 1)
101
102 /* IPv6 packet. */
103 #define MLX5_CQE_RX_IPV6_PACKET (1u << 2)
104
105 /* IPv4 packet. */
106 #define MLX5_CQE_RX_IPV4_PACKET (1u << 3)
107
108 /* TCP packet. */
109 #define MLX5_CQE_RX_TCP_PACKET (1u << 4)
110
111 /* UDP packet. */
112 #define MLX5_CQE_RX_UDP_PACKET (1u << 5)
113
114 /* IP is fragmented. */
115 #define MLX5_CQE_RX_IP_FRAG_PACKET (1u << 7)
116
117 /* L2 header is valid. */
118 #define MLX5_CQE_RX_L2_HDR_VALID (1u << 8)
119
120 /* L3 header is valid. */
121 #define MLX5_CQE_RX_L3_HDR_VALID (1u << 9)
122
123 /* L4 header is valid. */
124 #define MLX5_CQE_RX_L4_HDR_VALID (1u << 10)
125
126 /* Outer packet, 0 IPv4, 1 IPv6. */
127 #define MLX5_CQE_RX_OUTER_PACKET (1u << 1)
128
129 /* Tunnel packet bit in the CQE. */
130 #define MLX5_CQE_RX_TUNNEL_PACKET (1u << 0)
131
132 /* Inner L3 checksum offload (Tunneled packets only). */
133 #define MLX5_ETH_WQE_L3_INNER_CSUM (1u << 4)
134
135 /* Inner L4 checksum offload (Tunneled packets only). */
136 #define MLX5_ETH_WQE_L4_INNER_CSUM (1u << 5)
137
138 /* Is flow mark valid. */
139 #if RTE_BYTE_ORDER == RTE_LITTLE_ENDIAN
140 #define MLX5_FLOW_MARK_IS_VALID(val) ((val) & 0xffffff00)
141 #else
142 #define MLX5_FLOW_MARK_IS_VALID(val) ((val) & 0xffffff)
143 #endif
144
145 /* INVALID is used by packets matching no flow rules. */
146 #define MLX5_FLOW_MARK_INVALID 0
147
148 /* Maximum allowed value to mark a packet. */
149 #define MLX5_FLOW_MARK_MAX 0xfffff0
150
151 /* Default mark value used when none is provided. */
152 #define MLX5_FLOW_MARK_DEFAULT 0xffffff
153
154 /* Subset of struct mlx5_wqe_eth_seg. */
155 struct mlx5_wqe_eth_seg_small {
156         uint32_t rsvd0;
157         uint8_t cs_flags;
158         uint8_t rsvd1;
159         uint16_t mss;
160         uint32_t rsvd2;
161         uint16_t inline_hdr_sz;
162         uint8_t inline_hdr[2];
163 } __rte_aligned(MLX5_WQE_DWORD_SIZE);
164
165 struct mlx5_wqe_inl_small {
166         uint32_t byte_cnt;
167         uint8_t raw;
168 } __rte_aligned(MLX5_WQE_DWORD_SIZE);
169
170 struct mlx5_wqe_ctrl {
171         uint32_t ctrl0;
172         uint32_t ctrl1;
173         uint32_t ctrl2;
174         uint32_t ctrl3;
175 } __rte_aligned(MLX5_WQE_DWORD_SIZE);
176
177 /* Small common part of the WQE. */
178 struct mlx5_wqe {
179         uint32_t ctrl[4];
180         struct mlx5_wqe_eth_seg_small eseg;
181 };
182
183 /* Vectorize WQE header. */
184 struct mlx5_wqe_v {
185         rte_v128u32_t ctrl;
186         rte_v128u32_t eseg;
187 };
188
189 /* WQE. */
190 struct mlx5_wqe64 {
191         struct mlx5_wqe hdr;
192         uint8_t raw[32];
193 } __rte_aligned(MLX5_WQE_SIZE);
194
195 /* MPW mode. */
196 enum mlx5_mpw_mode {
197         MLX5_MPW_DISABLED,
198         MLX5_MPW,
199         MLX5_MPW_ENHANCED, /* Enhanced Multi-Packet Send WQE, a.k.a MPWv2. */
200 };
201
202 /* MPW session status. */
203 enum mlx5_mpw_state {
204         MLX5_MPW_STATE_OPENED,
205         MLX5_MPW_INL_STATE_OPENED,
206         MLX5_MPW_ENHANCED_STATE_OPENED,
207         MLX5_MPW_STATE_CLOSED,
208 };
209
210 /* MPW session descriptor. */
211 struct mlx5_mpw {
212         enum mlx5_mpw_state state;
213         unsigned int pkts_n;
214         unsigned int len;
215         unsigned int total_len;
216         volatile struct mlx5_wqe *wqe;
217         union {
218                 volatile struct mlx5_wqe_data_seg *dseg[MLX5_MPW_DSEG_MAX];
219                 volatile uint8_t *raw;
220         } data;
221 };
222
223 /* CQ element structure - should be equal to the cache line size */
224 struct mlx5_cqe {
225 #if (RTE_CACHE_LINE_SIZE == 128)
226         uint8_t padding[64];
227 #endif
228         uint8_t pkt_info;
229         uint8_t rsvd0[11];
230         uint32_t rx_hash_res;
231         uint8_t rx_hash_type;
232         uint8_t rsvd1[11];
233         uint16_t hdr_type_etc;
234         uint16_t vlan_info;
235         uint8_t rsvd2[12];
236         uint32_t byte_cnt;
237         uint64_t timestamp;
238         uint32_t sop_drop_qpn;
239         uint16_t wqe_counter;
240         uint8_t rsvd4;
241         uint8_t op_own;
242 };
243
244 /**
245  * Convert a user mark to flow mark.
246  *
247  * @param val
248  *   Mark value to convert.
249  *
250  * @return
251  *   Converted mark value.
252  */
253 static inline uint32_t
254 mlx5_flow_mark_set(uint32_t val)
255 {
256         uint32_t ret;
257
258         /*
259          * Add one to the user value to differentiate un-marked flows from
260          * marked flows, if the ID is equal to MLX5_FLOW_MARK_DEFAULT it
261          * remains untouched.
262          */
263         if (val != MLX5_FLOW_MARK_DEFAULT)
264                 ++val;
265 #if RTE_BYTE_ORDER == RTE_LITTLE_ENDIAN
266         /*
267          * Mark is 24 bits (minus reserved values) but is stored on a 32 bit
268          * word, byte-swapped by the kernel on little-endian systems. In this
269          * case, left-shifting the resulting big-endian value ensures the
270          * least significant 24 bits are retained when converting it back.
271          */
272         ret = rte_cpu_to_be_32(val) >> 8;
273 #else
274         ret = val;
275 #endif
276         return ret;
277 }
278
279 /**
280  * Convert a mark to user mark.
281  *
282  * @param val
283  *   Mark value to convert.
284  *
285  * @return
286  *   Converted mark value.
287  */
288 static inline uint32_t
289 mlx5_flow_mark_get(uint32_t val)
290 {
291         /*
292          * Subtract one from the retrieved value. It was added by
293          * mlx5_flow_mark_set() to distinguish unmarked flows.
294          */
295 #if RTE_BYTE_ORDER == RTE_LITTLE_ENDIAN
296         return (val >> 8) - 1;
297 #else
298         return val - 1;
299 #endif
300 }
301
302 #endif /* RTE_PMD_MLX5_PRM_H_ */