0cb2c22f090613ea447be338a8552a63376d5f56
[dpdk.git] / drivers / net / mlx5 / mlx5_rx.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2021 6WIND S.A.
3  * Copyright 2021 Mellanox Technologies, Ltd
4  */
5
6 #ifndef RTE_PMD_MLX5_RX_H_
7 #define RTE_PMD_MLX5_RX_H_
8
9 #include <stdint.h>
10 #include <sys/queue.h>
11
12 #include <rte_mbuf.h>
13 #include <rte_mempool.h>
14 #include <rte_common.h>
15 #include <rte_spinlock.h>
16
17 #include <mlx5_common_mr.h>
18
19 #include "mlx5.h"
20 #include "mlx5_autoconf.h"
21
22 /* Support tunnel matching. */
23 #define MLX5_FLOW_TUNNEL 10
24
25 /* First entry must be NULL for comparison. */
26 #define mlx5_mr_btree_len(bt) ((bt)->len - 1)
27
28 struct mlx5_rxq_stats {
29 #ifdef MLX5_PMD_SOFT_COUNTERS
30         uint64_t ipackets; /**< Total of successfully received packets. */
31         uint64_t ibytes; /**< Total of successfully received bytes. */
32 #endif
33         uint64_t idropped; /**< Total of packets dropped when RX ring full. */
34         uint64_t rx_nombuf; /**< Total of RX mbuf allocation failures. */
35 };
36
37 /* Compressed CQE context. */
38 struct rxq_zip {
39         uint16_t ai; /* Array index. */
40         uint16_t ca; /* Current array index. */
41         uint16_t na; /* Next array index. */
42         uint16_t cq_ci; /* The next CQE. */
43         uint32_t cqe_cnt; /* Number of CQEs. */
44 };
45
46 /* Get pointer to the first stride. */
47 #define mlx5_mprq_buf_addr(ptr, strd_n) (RTE_PTR_ADD((ptr), \
48                                 sizeof(struct mlx5_mprq_buf) + \
49                                 (strd_n) * \
50                                 sizeof(struct rte_mbuf_ext_shared_info) + \
51                                 RTE_PKTMBUF_HEADROOM))
52
53 #define MLX5_MIN_SINGLE_STRIDE_LOG_NUM_BYTES 6
54 #define MLX5_MIN_SINGLE_WQE_LOG_NUM_STRIDES 9
55
56 enum mlx5_rxq_err_state {
57         MLX5_RXQ_ERR_STATE_NO_ERROR = 0,
58         MLX5_RXQ_ERR_STATE_NEED_RESET,
59         MLX5_RXQ_ERR_STATE_NEED_READY,
60 };
61
62 enum mlx5_rqx_code {
63         MLX5_RXQ_CODE_EXIT = 0,
64         MLX5_RXQ_CODE_NOMBUF,
65         MLX5_RXQ_CODE_DROPPED,
66 };
67
68 struct mlx5_eth_rxseg {
69         struct rte_mempool *mp; /**< Memory pool to allocate segment from. */
70         uint16_t length; /**< Segment data length, configures split point. */
71         uint16_t offset; /**< Data offset from beginning of mbuf data buffer. */
72         uint32_t reserved; /**< Reserved field. */
73 };
74
75 /* RX queue descriptor. */
76 struct mlx5_rxq_data {
77         unsigned int csum:1; /* Enable checksum offloading. */
78         unsigned int hw_timestamp:1; /* Enable HW timestamp. */
79         unsigned int rt_timestamp:1; /* Realtime timestamp format. */
80         unsigned int vlan_strip:1; /* Enable VLAN stripping. */
81         unsigned int crc_present:1; /* CRC must be subtracted. */
82         unsigned int sges_n:3; /* Log 2 of SGEs (max buffers per packet). */
83         unsigned int cqe_n:4; /* Log 2 of CQ elements. */
84         unsigned int elts_n:4; /* Log 2 of Mbufs. */
85         unsigned int rss_hash:1; /* RSS hash result is enabled. */
86         unsigned int mark:1; /* Marked flow available on the queue. */
87         unsigned int strd_num_n:5; /* Log 2 of the number of stride. */
88         unsigned int strd_sz_n:4; /* Log 2 of stride size. */
89         unsigned int strd_shift_en:1; /* Enable 2bytes shift on a stride. */
90         unsigned int err_state:2; /* enum mlx5_rxq_err_state. */
91         unsigned int strd_scatter_en:1; /* Scattered packets from a stride. */
92         unsigned int lro:1; /* Enable LRO. */
93         unsigned int dynf_meta:1; /* Dynamic metadata is configured. */
94         unsigned int mcqe_format:3; /* CQE compression format. */
95         volatile uint32_t *rq_db;
96         volatile uint32_t *cq_db;
97         uint16_t port_id;
98         uint32_t elts_ci;
99         uint32_t rq_ci;
100         uint16_t consumed_strd; /* Number of consumed strides in WQE. */
101         uint32_t rq_pi;
102         uint32_t cq_ci;
103         uint16_t rq_repl_thresh; /* Threshold for buffer replenishment. */
104         uint32_t byte_mask;
105         union {
106                 struct rxq_zip zip; /* Compressed context. */
107                 uint16_t decompressed;
108                 /* Number of ready mbufs decompressed from the CQ. */
109         };
110         struct mlx5_mr_ctrl mr_ctrl; /* MR control descriptor. */
111         uint16_t mprq_max_memcpy_len; /* Maximum size of packet to memcpy. */
112         volatile void *wqes;
113         volatile struct mlx5_cqe(*cqes)[];
114         struct rte_mbuf *(*elts)[];
115         struct mlx5_mprq_buf *(*mprq_bufs)[];
116         struct rte_mempool *mp;
117         struct rte_mempool *mprq_mp; /* Mempool for Multi-Packet RQ. */
118         struct mlx5_mprq_buf *mprq_repl; /* Stashed mbuf for replenish. */
119         struct mlx5_dev_ctx_shared *sh; /* Shared context. */
120         uint16_t idx; /* Queue index. */
121         struct mlx5_rxq_stats stats;
122         rte_xmm_t mbuf_initializer; /* Default rearm/flags for vectorized Rx. */
123         struct rte_mbuf fake_mbuf; /* elts padding for vectorized Rx. */
124         void *cq_uar; /* Verbs CQ user access region. */
125         uint32_t cqn; /* CQ number. */
126         uint8_t cq_arm_sn; /* CQ arm seq number. */
127 #ifndef RTE_ARCH_64
128         rte_spinlock_t *uar_lock_cq;
129         /* CQ (UAR) access lock required for 32bit implementations */
130 #endif
131         uint32_t tunnel; /* Tunnel information. */
132         int timestamp_offset; /* Dynamic mbuf field for timestamp. */
133         uint64_t timestamp_rx_flag; /* Dynamic mbuf flag for timestamp. */
134         uint64_t flow_meta_mask;
135         int32_t flow_meta_offset;
136         uint32_t flow_meta_port_mask;
137         uint32_t rxseg_n; /* Number of split segment descriptions. */
138         struct mlx5_eth_rxseg rxseg[MLX5_MAX_RXQ_NSEG];
139         /* Buffer split segment descriptions - sizes, offsets, pools. */
140 } __rte_cache_aligned;
141
142 enum mlx5_rxq_type {
143         MLX5_RXQ_TYPE_STANDARD, /* Standard Rx queue. */
144         MLX5_RXQ_TYPE_HAIRPIN, /* Hairpin Rx queue. */
145         MLX5_RXQ_TYPE_UNDEFINED,
146 };
147
148 /* RX queue control descriptor. */
149 struct mlx5_rxq_ctrl {
150         struct mlx5_rxq_data rxq; /* Data path structure. */
151         LIST_ENTRY(mlx5_rxq_ctrl) next; /* Pointer to the next element. */
152         uint32_t refcnt; /* Reference counter. */
153         struct mlx5_rxq_obj *obj; /* Verbs/DevX elements. */
154         struct mlx5_priv *priv; /* Back pointer to private data. */
155         enum mlx5_rxq_type type; /* Rxq type. */
156         unsigned int socket; /* CPU socket ID for allocations. */
157         unsigned int irq:1; /* Whether IRQ is enabled. */
158         uint32_t flow_mark_n; /* Number of Mark/Flag flows using this Queue. */
159         uint32_t flow_tunnels_n[MLX5_FLOW_TUNNEL]; /* Tunnels counters. */
160         uint32_t wqn; /* WQ number. */
161         uint16_t dump_file_n; /* Number of dump files. */
162         struct rte_eth_hairpin_conf hairpin_conf; /* Hairpin configuration. */
163         uint32_t hairpin_status; /* Hairpin binding status. */
164 };
165
166 /* mlx5_rxq.c */
167
168 extern uint8_t rss_hash_default_key[];
169
170 unsigned int mlx5_rxq_cqe_num(struct mlx5_rxq_data *rxq_data);
171 int mlx5_mprq_free_mp(struct rte_eth_dev *dev);
172 int mlx5_mprq_alloc_mp(struct rte_eth_dev *dev);
173 int mlx5_rx_queue_start(struct rte_eth_dev *dev, uint16_t queue_id);
174 int mlx5_rx_queue_stop(struct rte_eth_dev *dev, uint16_t queue_id);
175 int mlx5_rx_queue_start_primary(struct rte_eth_dev *dev, uint16_t queue_id);
176 int mlx5_rx_queue_stop_primary(struct rte_eth_dev *dev, uint16_t queue_id);
177 int mlx5_rx_queue_setup(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
178                         unsigned int socket, const struct rte_eth_rxconf *conf,
179                         struct rte_mempool *mp);
180 int mlx5_rx_hairpin_queue_setup
181         (struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
182          const struct rte_eth_hairpin_conf *hairpin_conf);
183 void mlx5_rx_queue_release(struct rte_eth_dev *dev, uint16_t qid);
184 int mlx5_rx_intr_vec_enable(struct rte_eth_dev *dev);
185 void mlx5_rx_intr_vec_disable(struct rte_eth_dev *dev);
186 int mlx5_rx_intr_enable(struct rte_eth_dev *dev, uint16_t rx_queue_id);
187 int mlx5_rx_intr_disable(struct rte_eth_dev *dev, uint16_t rx_queue_id);
188 int mlx5_rxq_obj_verify(struct rte_eth_dev *dev);
189 struct mlx5_rxq_ctrl *mlx5_rxq_new(struct rte_eth_dev *dev, uint16_t idx,
190                                    uint16_t desc, unsigned int socket,
191                                    const struct rte_eth_rxconf *conf,
192                                    const struct rte_eth_rxseg_split *rx_seg,
193                                    uint16_t n_seg);
194 struct mlx5_rxq_ctrl *mlx5_rxq_hairpin_new
195         (struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
196          const struct rte_eth_hairpin_conf *hairpin_conf);
197 struct mlx5_rxq_ctrl *mlx5_rxq_get(struct rte_eth_dev *dev, uint16_t idx);
198 int mlx5_rxq_release(struct rte_eth_dev *dev, uint16_t idx);
199 int mlx5_rxq_verify(struct rte_eth_dev *dev);
200 int rxq_alloc_elts(struct mlx5_rxq_ctrl *rxq_ctrl);
201 int mlx5_ind_table_obj_verify(struct rte_eth_dev *dev);
202 struct mlx5_ind_table_obj *mlx5_ind_table_obj_get(struct rte_eth_dev *dev,
203                                                   const uint16_t *queues,
204                                                   uint32_t queues_n);
205 int mlx5_ind_table_obj_release(struct rte_eth_dev *dev,
206                                struct mlx5_ind_table_obj *ind_tbl,
207                                bool standalone);
208 int mlx5_ind_table_obj_setup(struct rte_eth_dev *dev,
209                              struct mlx5_ind_table_obj *ind_tbl);
210 int mlx5_ind_table_obj_modify(struct rte_eth_dev *dev,
211                               struct mlx5_ind_table_obj *ind_tbl,
212                               uint16_t *queues, const uint32_t queues_n,
213                               bool standalone);
214 struct mlx5_list_entry *mlx5_hrxq_create_cb(void *tool_ctx, void *cb_ctx);
215 int mlx5_hrxq_match_cb(void *tool_ctx, struct mlx5_list_entry *entry,
216                        void *cb_ctx);
217 void mlx5_hrxq_remove_cb(void *tool_ctx, struct mlx5_list_entry *entry);
218 struct mlx5_list_entry *mlx5_hrxq_clone_cb(void *tool_ctx,
219                                            struct mlx5_list_entry *entry,
220                                            void *cb_ctx __rte_unused);
221 void mlx5_hrxq_clone_free_cb(void *tool_ctx __rte_unused,
222                              struct mlx5_list_entry *entry);
223 uint32_t mlx5_hrxq_get(struct rte_eth_dev *dev,
224                        struct mlx5_flow_rss_desc *rss_desc);
225 int mlx5_hrxq_release(struct rte_eth_dev *dev, uint32_t hxrq_idx);
226 uint32_t mlx5_hrxq_verify(struct rte_eth_dev *dev);
227 enum mlx5_rxq_type mlx5_rxq_get_type(struct rte_eth_dev *dev, uint16_t idx);
228 const struct rte_eth_hairpin_conf *mlx5_rxq_get_hairpin_conf
229         (struct rte_eth_dev *dev, uint16_t idx);
230 struct mlx5_hrxq *mlx5_drop_action_create(struct rte_eth_dev *dev);
231 void mlx5_drop_action_destroy(struct rte_eth_dev *dev);
232 uint64_t mlx5_get_rx_port_offloads(void);
233 uint64_t mlx5_get_rx_queue_offloads(struct rte_eth_dev *dev);
234 void mlx5_rxq_timestamp_set(struct rte_eth_dev *dev);
235 int mlx5_hrxq_modify(struct rte_eth_dev *dev, uint32_t hxrq_idx,
236                      const uint8_t *rss_key, uint32_t rss_key_len,
237                      uint64_t hash_fields,
238                      const uint16_t *queues, uint32_t queues_n);
239
240 /* mlx5_rx.c */
241
242 uint16_t mlx5_rx_burst(void *dpdk_rxq, struct rte_mbuf **pkts, uint16_t pkts_n);
243 void mlx5_rxq_initialize(struct mlx5_rxq_data *rxq);
244 __rte_noinline int mlx5_rx_err_handle(struct mlx5_rxq_data *rxq, uint8_t vec);
245 void mlx5_mprq_buf_free(struct mlx5_mprq_buf *buf);
246 uint16_t mlx5_rx_burst_mprq(void *dpdk_rxq, struct rte_mbuf **pkts,
247                             uint16_t pkts_n);
248 uint16_t removed_rx_burst(void *dpdk_rxq, struct rte_mbuf **pkts,
249                           uint16_t pkts_n);
250 int mlx5_rx_descriptor_status(void *rx_queue, uint16_t offset);
251 uint32_t mlx5_rx_queue_count(void *rx_queue);
252 void mlx5_rxq_info_get(struct rte_eth_dev *dev, uint16_t queue_id,
253                        struct rte_eth_rxq_info *qinfo);
254 int mlx5_rx_burst_mode_get(struct rte_eth_dev *dev, uint16_t rx_queue_id,
255                            struct rte_eth_burst_mode *mode);
256 int mlx5_get_monitor_addr(void *rx_queue, struct rte_power_monitor_cond *pmc);
257
258 /* Vectorized version of mlx5_rx.c */
259 int mlx5_rxq_check_vec_support(struct mlx5_rxq_data *rxq_data);
260 int mlx5_check_vec_rx_support(struct rte_eth_dev *dev);
261 uint16_t mlx5_rx_burst_vec(void *dpdk_rxq, struct rte_mbuf **pkts,
262                            uint16_t pkts_n);
263 uint16_t mlx5_rx_burst_mprq_vec(void *dpdk_rxq, struct rte_mbuf **pkts,
264                                 uint16_t pkts_n);
265
266 static int mlx5_rxq_mprq_enabled(struct mlx5_rxq_data *rxq);
267
268 /**
269  * Query LKey from a packet buffer for Rx. No need to flush local caches
270  * as the Rx mempool database entries are valid for the lifetime of the queue.
271  *
272  * @param rxq
273  *   Pointer to Rx queue structure.
274  * @param addr
275  *   Address to search.
276  *
277  * @return
278  *   Searched LKey on success, UINT32_MAX on no match.
279  *   This function always succeeds on valid input.
280  */
281 static __rte_always_inline uint32_t
282 mlx5_rx_addr2mr(struct mlx5_rxq_data *rxq, uintptr_t addr)
283 {
284         struct mlx5_mr_ctrl *mr_ctrl = &rxq->mr_ctrl;
285         struct mlx5_rxq_ctrl *rxq_ctrl;
286         struct rte_mempool *mp;
287         uint32_t lkey;
288
289         /* Linear search on MR cache array. */
290         lkey = mlx5_mr_lookup_lkey(mr_ctrl->cache, &mr_ctrl->mru,
291                                    MLX5_MR_CACHE_N, addr);
292         if (likely(lkey != UINT32_MAX))
293                 return lkey;
294         /*
295          * Slower search in the mempool database on miss.
296          * During queue creation rxq->sh is not yet set, so we use rxq_ctrl.
297          */
298         rxq_ctrl = container_of(rxq, struct mlx5_rxq_ctrl, rxq);
299         mp = mlx5_rxq_mprq_enabled(rxq) ? rxq->mprq_mp : rxq->mp;
300         return mlx5_mr_mempool2mr_bh(&rxq_ctrl->priv->sh->cdev->mr_scache,
301                                      mr_ctrl, mp, addr);
302 }
303
304 #define mlx5_rx_mb2mr(rxq, mb) mlx5_rx_addr2mr(rxq, (uintptr_t)((mb)->buf_addr))
305
306 /**
307  * Convert timestamp from HW format to linear counter
308  * from Packet Pacing Clock Queue CQE timestamp format.
309  *
310  * @param sh
311  *   Pointer to the device shared context. Might be needed
312  *   to convert according current device configuration.
313  * @param ts
314  *   Timestamp from CQE to convert.
315  * @return
316  *   UTC in nanoseconds
317  */
318 static __rte_always_inline uint64_t
319 mlx5_txpp_convert_rx_ts(struct mlx5_dev_ctx_shared *sh, uint64_t ts)
320 {
321         RTE_SET_USED(sh);
322         return (ts & UINT32_MAX) + (ts >> 32) * NS_PER_S;
323 }
324
325 /**
326  * Set timestamp in mbuf dynamic field.
327  *
328  * @param mbuf
329  *   Structure to write into.
330  * @param offset
331  *   Dynamic field offset in mbuf structure.
332  * @param timestamp
333  *   Value to write.
334  */
335 static __rte_always_inline void
336 mlx5_timestamp_set(struct rte_mbuf *mbuf, int offset,
337                 rte_mbuf_timestamp_t timestamp)
338 {
339         *RTE_MBUF_DYNFIELD(mbuf, offset, rte_mbuf_timestamp_t *) = timestamp;
340 }
341
342 /**
343  * Replace MPRQ buffer.
344  *
345  * @param rxq
346  *   Pointer to Rx queue structure.
347  * @param rq_idx
348  *   RQ index to replace.
349  */
350 static __rte_always_inline void
351 mprq_buf_replace(struct mlx5_rxq_data *rxq, uint16_t rq_idx)
352 {
353         const uint32_t strd_n = 1 << rxq->strd_num_n;
354         struct mlx5_mprq_buf *rep = rxq->mprq_repl;
355         volatile struct mlx5_wqe_data_seg *wqe =
356                 &((volatile struct mlx5_wqe_mprq *)rxq->wqes)[rq_idx].dseg;
357         struct mlx5_mprq_buf *buf = (*rxq->mprq_bufs)[rq_idx];
358         void *addr;
359
360         if (__atomic_load_n(&buf->refcnt, __ATOMIC_RELAXED) > 1) {
361                 MLX5_ASSERT(rep != NULL);
362                 /* Replace MPRQ buf. */
363                 (*rxq->mprq_bufs)[rq_idx] = rep;
364                 /* Replace WQE. */
365                 addr = mlx5_mprq_buf_addr(rep, strd_n);
366                 wqe->addr = rte_cpu_to_be_64((uintptr_t)addr);
367                 /* If there's only one MR, no need to replace LKey in WQE. */
368                 if (unlikely(mlx5_mr_btree_len(&rxq->mr_ctrl.cache_bh) > 1))
369                         wqe->lkey = mlx5_rx_addr2mr(rxq, (uintptr_t)addr);
370                 /* Stash a mbuf for next replacement. */
371                 if (likely(!rte_mempool_get(rxq->mprq_mp, (void **)&rep)))
372                         rxq->mprq_repl = rep;
373                 else
374                         rxq->mprq_repl = NULL;
375                 /* Release the old buffer. */
376                 mlx5_mprq_buf_free(buf);
377         } else if (unlikely(rxq->mprq_repl == NULL)) {
378                 struct mlx5_mprq_buf *rep;
379
380                 /*
381                  * Currently, the MPRQ mempool is out of buffer
382                  * and doing memcpy regardless of the size of Rx
383                  * packet. Retry allocation to get back to
384                  * normal.
385                  */
386                 if (!rte_mempool_get(rxq->mprq_mp, (void **)&rep))
387                         rxq->mprq_repl = rep;
388         }
389 }
390
391 /**
392  * Attach or copy MPRQ buffer content to a packet.
393  *
394  * @param rxq
395  *   Pointer to Rx queue structure.
396  * @param pkt
397  *   Pointer to a packet to fill.
398  * @param len
399  *   Packet length.
400  * @param buf
401  *   Pointer to a MPRQ buffer to take the data from.
402  * @param strd_idx
403  *   Stride index to start from.
404  * @param strd_cnt
405  *   Number of strides to consume.
406  */
407 static __rte_always_inline enum mlx5_rqx_code
408 mprq_buf_to_pkt(struct mlx5_rxq_data *rxq, struct rte_mbuf *pkt, uint32_t len,
409                 struct mlx5_mprq_buf *buf, uint16_t strd_idx, uint16_t strd_cnt)
410 {
411         const uint32_t strd_n = 1 << rxq->strd_num_n;
412         const uint16_t strd_sz = 1 << rxq->strd_sz_n;
413         const uint16_t strd_shift =
414                 MLX5_MPRQ_STRIDE_SHIFT_BYTE * rxq->strd_shift_en;
415         const int32_t hdrm_overlap =
416                 len + RTE_PKTMBUF_HEADROOM - strd_cnt * strd_sz;
417         const uint32_t offset = strd_idx * strd_sz + strd_shift;
418         void *addr = RTE_PTR_ADD(mlx5_mprq_buf_addr(buf, strd_n), offset);
419
420         /*
421          * Memcpy packets to the target mbuf if:
422          * - The size of packet is smaller than mprq_max_memcpy_len.
423          * - Out of buffer in the Mempool for Multi-Packet RQ.
424          * - The packet's stride overlaps a headroom and scatter is off.
425          */
426         if (len <= rxq->mprq_max_memcpy_len ||
427             rxq->mprq_repl == NULL ||
428             (hdrm_overlap > 0 && !rxq->strd_scatter_en)) {
429                 if (likely(len <=
430                            (uint32_t)(pkt->buf_len - RTE_PKTMBUF_HEADROOM))) {
431                         rte_memcpy(rte_pktmbuf_mtod(pkt, void *),
432                                    addr, len);
433                         DATA_LEN(pkt) = len;
434                 } else if (rxq->strd_scatter_en) {
435                         struct rte_mbuf *prev = pkt;
436                         uint32_t seg_len = RTE_MIN(len, (uint32_t)
437                                 (pkt->buf_len - RTE_PKTMBUF_HEADROOM));
438                         uint32_t rem_len = len - seg_len;
439
440                         rte_memcpy(rte_pktmbuf_mtod(pkt, void *),
441                                    addr, seg_len);
442                         DATA_LEN(pkt) = seg_len;
443                         while (rem_len) {
444                                 struct rte_mbuf *next =
445                                         rte_pktmbuf_alloc(rxq->mp);
446
447                                 if (unlikely(next == NULL))
448                                         return MLX5_RXQ_CODE_NOMBUF;
449                                 NEXT(prev) = next;
450                                 SET_DATA_OFF(next, 0);
451                                 addr = RTE_PTR_ADD(addr, seg_len);
452                                 seg_len = RTE_MIN(rem_len, (uint32_t)
453                                         (next->buf_len - RTE_PKTMBUF_HEADROOM));
454                                 rte_memcpy
455                                         (rte_pktmbuf_mtod(next, void *),
456                                          addr, seg_len);
457                                 DATA_LEN(next) = seg_len;
458                                 rem_len -= seg_len;
459                                 prev = next;
460                                 ++NB_SEGS(pkt);
461                         }
462                 } else {
463                         return MLX5_RXQ_CODE_DROPPED;
464                 }
465         } else {
466                 rte_iova_t buf_iova;
467                 struct rte_mbuf_ext_shared_info *shinfo;
468                 uint16_t buf_len = strd_cnt * strd_sz;
469                 void *buf_addr;
470
471                 /* Increment the refcnt of the whole chunk. */
472                 __atomic_add_fetch(&buf->refcnt, 1, __ATOMIC_RELAXED);
473                 MLX5_ASSERT(__atomic_load_n(&buf->refcnt,
474                             __ATOMIC_RELAXED) <= strd_n + 1);
475                 buf_addr = RTE_PTR_SUB(addr, RTE_PKTMBUF_HEADROOM);
476                 /*
477                  * MLX5 device doesn't use iova but it is necessary in a
478                  * case where the Rx packet is transmitted via a
479                  * different PMD.
480                  */
481                 buf_iova = rte_mempool_virt2iova(buf) +
482                            RTE_PTR_DIFF(buf_addr, buf);
483                 shinfo = &buf->shinfos[strd_idx];
484                 rte_mbuf_ext_refcnt_set(shinfo, 1);
485                 /*
486                  * EXT_ATTACHED_MBUF will be set to pkt->ol_flags when
487                  * attaching the stride to mbuf and more offload flags
488                  * will be added below by calling rxq_cq_to_mbuf().
489                  * Other fields will be overwritten.
490                  */
491                 rte_pktmbuf_attach_extbuf(pkt, buf_addr, buf_iova,
492                                           buf_len, shinfo);
493                 /* Set mbuf head-room. */
494                 SET_DATA_OFF(pkt, RTE_PKTMBUF_HEADROOM);
495                 MLX5_ASSERT(pkt->ol_flags == EXT_ATTACHED_MBUF);
496                 MLX5_ASSERT(rte_pktmbuf_tailroom(pkt) >=
497                         len - (hdrm_overlap > 0 ? hdrm_overlap : 0));
498                 DATA_LEN(pkt) = len;
499                 /*
500                  * Copy the last fragment of a packet (up to headroom
501                  * size bytes) in case there is a stride overlap with
502                  * a next packet's headroom. Allocate a separate mbuf
503                  * to store this fragment and link it. Scatter is on.
504                  */
505                 if (hdrm_overlap > 0) {
506                         MLX5_ASSERT(rxq->strd_scatter_en);
507                         struct rte_mbuf *seg =
508                                 rte_pktmbuf_alloc(rxq->mp);
509
510                         if (unlikely(seg == NULL))
511                                 return MLX5_RXQ_CODE_NOMBUF;
512                         SET_DATA_OFF(seg, 0);
513                         rte_memcpy(rte_pktmbuf_mtod(seg, void *),
514                                 RTE_PTR_ADD(addr, len - hdrm_overlap),
515                                 hdrm_overlap);
516                         DATA_LEN(seg) = hdrm_overlap;
517                         DATA_LEN(pkt) = len - hdrm_overlap;
518                         NEXT(pkt) = seg;
519                         NB_SEGS(pkt) = 2;
520                 }
521         }
522         return MLX5_RXQ_CODE_EXIT;
523 }
524
525 /**
526  * Check whether Multi-Packet RQ can be enabled for the device.
527  *
528  * @param dev
529  *   Pointer to Ethernet device.
530  *
531  * @return
532  *   1 if supported, negative errno value if not.
533  */
534 static __rte_always_inline int
535 mlx5_check_mprq_support(struct rte_eth_dev *dev)
536 {
537         struct mlx5_priv *priv = dev->data->dev_private;
538
539         if (priv->config.mprq.enabled &&
540             priv->rxqs_n >= priv->config.mprq.min_rxqs_num)
541                 return 1;
542         return -ENOTSUP;
543 }
544
545 /**
546  * Check whether Multi-Packet RQ is enabled for the Rx queue.
547  *
548  *  @param rxq
549  *     Pointer to receive queue structure.
550  *
551  * @return
552  *   0 if disabled, otherwise enabled.
553  */
554 static __rte_always_inline int
555 mlx5_rxq_mprq_enabled(struct mlx5_rxq_data *rxq)
556 {
557         return rxq->strd_num_n > 0;
558 }
559
560 /**
561  * Check whether Multi-Packet RQ is enabled for the device.
562  *
563  * @param dev
564  *   Pointer to Ethernet device.
565  *
566  * @return
567  *   0 if disabled, otherwise enabled.
568  */
569 static __rte_always_inline int
570 mlx5_mprq_enabled(struct rte_eth_dev *dev)
571 {
572         struct mlx5_priv *priv = dev->data->dev_private;
573         uint32_t i;
574         uint16_t n = 0;
575         uint16_t n_ibv = 0;
576
577         if (mlx5_check_mprq_support(dev) < 0)
578                 return 0;
579         /* All the configured queues should be enabled. */
580         for (i = 0; i < priv->rxqs_n; ++i) {
581                 struct mlx5_rxq_data *rxq = (*priv->rxqs)[i];
582                 struct mlx5_rxq_ctrl *rxq_ctrl = container_of
583                         (rxq, struct mlx5_rxq_ctrl, rxq);
584
585                 if (rxq == NULL || rxq_ctrl->type != MLX5_RXQ_TYPE_STANDARD)
586                         continue;
587                 n_ibv++;
588                 if (mlx5_rxq_mprq_enabled(rxq))
589                         ++n;
590         }
591         /* Multi-Packet RQ can't be partially configured. */
592         MLX5_ASSERT(n == 0 || n == n_ibv);
593         return n == n_ibv;
594 }
595
596 #endif /* RTE_PMD_MLX5_RX_H_ */